JP6629945B2 - 半導体装置 - Google Patents

半導体装置 Download PDF

Info

Publication number
JP6629945B2
JP6629945B2 JP2018209116A JP2018209116A JP6629945B2 JP 6629945 B2 JP6629945 B2 JP 6629945B2 JP 2018209116 A JP2018209116 A JP 2018209116A JP 2018209116 A JP2018209116 A JP 2018209116A JP 6629945 B2 JP6629945 B2 JP 6629945B2
Authority
JP
Japan
Prior art keywords
layer
thin film
film transistor
light
oxide
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
JP2018209116A
Other languages
English (en)
Other versions
JP2019033287A (ja
Inventor
山崎 舜平
舜平 山崎
宮入 秀和
秀和 宮入
秋元 健吾
健吾 秋元
康次郎 白石
康次郎 白石
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Semiconductor Energy Laboratory Co Ltd
Original Assignee
Semiconductor Energy Laboratory Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Semiconductor Energy Laboratory Co Ltd filed Critical Semiconductor Energy Laboratory Co Ltd
Publication of JP2019033287A publication Critical patent/JP2019033287A/ja
Application granted granted Critical
Publication of JP6629945B2 publication Critical patent/JP6629945B2/ja
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film
    • H01L29/7869Thin film transistors, i.e. transistors with a channel being at least partly a thin film having a semiconductor body comprising an oxide semiconductor material, e.g. zinc oxide, copper aluminium oxide, cadmium stannate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/43Electrodes ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/45Ohmic electrodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • H01L29/66742Thin film unipolar transistors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film
    • H01L29/78606Thin film transistors, i.e. transistors with a channel being at least partly a thin film with supplementary region or layer in the thin film or in the insulated bulk substrate supporting it for controlling or increasing the safety of the device
    • H01L29/78618Thin film transistors, i.e. transistors with a channel being at least partly a thin film with supplementary region or layer in the thin film or in the insulated bulk substrate supporting it for controlling or increasing the safety of the device characterised by the drain or the source properties, e.g. the doping structure, the composition, the sectional shape or the contact structure
    • H01L29/78621Thin film transistors, i.e. transistors with a channel being at least partly a thin film with supplementary region or layer in the thin film or in the insulated bulk substrate supporting it for controlling or increasing the safety of the device characterised by the drain or the source properties, e.g. the doping structure, the composition, the sectional shape or the contact structure with LDD structure or an extension or an offset region or characterised by the doping profile

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Ceramic Engineering (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Manufacturing & Machinery (AREA)
  • Thin Film Transistor (AREA)
  • Electroluminescent Light Sources (AREA)
  • Liquid Crystal (AREA)
  • Electrodes Of Semiconductors (AREA)
  • Physical Vapour Deposition (AREA)
  • Shift Register Type Memory (AREA)
  • Physical Deposition Of Substances That Are Components Of Semiconductor Devices (AREA)
  • Electrochromic Elements, Electrophoresis, Or Variable Reflection Or Absorption Elements (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)

Description

本発明はチャネル形成領域に酸化物半導体膜を用いた薄膜トランジスタ(以下、TFTと
いう)で構成された回路を有する半導体装置およびその作製方法に関する。例えば、液晶
表示パネルに代表される電気光学装置や発光素子を有する発光表示装置を部品として搭載
した電子機器に関する。
なお、本明細書中において半導体装置とは、半導体特性を利用することで機能しうる装置
全般を指し、電気光学装置、半導体回路および電子機器は全て半導体装置である。
近年、マトリクス状に配置された表示画素毎にTFTからなるスイッチング素子を設けた
アクティブマトリクス型の表示装置(液晶表示装置や発光表示装置や電気泳動式表示装置
)が盛んに開発されている。アクティブマトリクス型の表示装置は、画素(又は1ドット
)毎にスイッチング素子が設けられており、単純マトリクス方式に比べて画素密度が増え
た場合に低電圧駆動できるので有利である。
また、チャネル形成領域に酸化物半導体膜を用いて薄膜トランジスタ(TFT)などを作
製し、電子デバイスや光デバイスに応用する技術が注目されている。例えば、酸化物半導
体膜として酸化亜鉛(ZnO)を用いるTFTや、InGaO(ZnO)を用いるT
FTが挙げられる。これらの酸化物半導体膜を用いたTFTを、透光性を有する基板上に
形成し、画像表示装置のスイッチング素子などに用いる技術が特許文献1及び特許文献2
で開示されている。
特開2007−123861号公報 特開2007−96055号公報
チャネル形成領域に酸化物半導体膜を用いる薄膜トランジスタには、動作速度が速く、製
造工程が比較的簡単であり、十分な信頼性が求められている。
薄膜トランジスタを形成するにあたり、ソース電極及びドレイン電極は、低抵抗な金属材
料を用いる。特に、大面積の表示を行う表示装置を製造する際、配線の抵抗による信号の
遅延問題が顕著になってくる。従って、配線や電極の材料としては、電気抵抗値の低い金
属材料を用いることが望ましい。電気抵抗値の低い金属材料からなるソース電極及びドレ
イン電極と、酸化物半導体膜とが直接接する薄膜トランジスタ構造とすると、コンタクト
抵抗が高くなる恐れがある。コンタクト抵抗が高くなる原因は、ソース電極及びドレイン
電極と、酸化物半導体膜との接触面でショットキー接合が形成されることが要因の一つと
考えられる。
加えて、ソース電極及びドレイン電極と、酸化物半導体膜とが直接接する部分には容量が
形成され、周波数特性(f特性と呼ばれる)が低くなり、薄膜トランジスタの高速動作を
妨げる恐れがある。
本発明の一形態は、インジウム(In)、ガリウム(Ga)、及び亜鉛(Zn)を含む酸
化物半導体膜を用いる薄膜トランジスタにおいて、ソース電極またはドレイン電極のコン
タクト抵抗を低減した薄膜トランジスタ及びその作製方法を提供することを課題の一つと
する。
また、In、Ga、及びZnを含む酸化物半導体膜を用いる薄膜トランジスタの動作特性
や信頼性を向上させることも課題の一つとする。
また、In、Ga、及びZnを含む酸化物半導体膜を用いる薄膜トランジスタの電気特性
のバラツキを低減することも課題の一つとする。特に、液晶表示装置においては、個々の
素子間でのバラツキが大きい場合、そのTFT特性のバラツキに起因する表示むらが発生
する恐れがある。
また、発光素子を有する表示装置においても、画素電極に一定の電流が流れるように配置
されたTFT(駆動回路または画素に配置される発光素子に電流を供給するTFT)のオ
ン電流(Ion)のバラツキが大きい場合、表示画面において輝度のバラツキが生じる恐
れがある。
以上、本発明は、上記課題の少なくとも一つを解決することを目的とする。
本発明の一形態は、半導体層としてIn、Ga、及びZnを含む酸化物半導体膜を用い、
半導体層とソース電極層及びドレイン電極層との間にバッファ層が設けられた順スタガ型
(トップゲート構造)の薄膜トランジスタを含むことを要旨とする。
本明細書において、In、Ga、及びZnを含む酸化物半導体膜を用いて形成された半導
体層を「IGZO半導体層」とも記す。
ソース電極層とIGZO半導体層とはオーミック性のコンタクトが必要であり、さらに、
そのコンタクト抵抗は極力低減することが望まれる。同様に、ドレイン電極層とIGZO
半導体層とはオーミック性のコンタクトが必要であり、さらに、そのコンタクト抵抗は極
力低減することが望まれる。
そこで、ソース電極層及びドレイン電極層とIGZO半導体層との間に、IGZO半導体
層よりもキャリア濃度の高いバッファ層を意図的に設けることによってオーミック性のコ
ンタクトを形成する。
バッファ層としては、n型の導電型を有する金属酸化物層を用いる。金属酸化物層として
、酸化チタン、酸化モリブデン、酸化亜鉛、酸化インジウム、酸化タングステン、酸化マ
グネシウム、酸化カルシウム、酸化スズ、酸化ガリウム、等を用いることができる。また
、金属酸化物層の替わりに、半導体層に用いるインジウム、ガリウム、及び亜鉛を含む酸
化物半導体層よりもキャリア濃度の高いインジウム、ガリウム、及び亜鉛を含む酸化物半
導体層を用いることもできる。
バッファ層にn型またはp型を付与する不純物元素を含ませてもよい。不純物元素として
、例えば、インジウム、ガリウム、亜鉛、マグネシウム、アルミニウム、チタン、鉄、錫
、カルシウム、スカンジウム、イットリウム、ジルコニウム、ハフニウム、ホウ素、タリ
ウム、ゲルマニウム、鉛などを用いることができる。これらの不純物元素(例えば、マグ
ネシウム、アルミニウム、チタンなど)をバッファ層に含ませると、酸素のブロッキング
効果などがあり、成膜後の加熱処理などによって半導体層の酸素濃度を最適な範囲内に保
持できる。また、上記不純物元素の添加により金属酸化物中のキャリア濃度を高めること
ができる。
バッファ層は、n+層として機能し、ドレイン領域またはソース領域とも呼ぶことができ
る。
薄膜トランジスタの電気特性のバラツキを低減するためには、IGZO半導体層はアモル
ファス状態であることが好ましい。
本発明の半導体装置の一形態は、ソース電極層及びドレイン電極層と、ソース電極層及び
ドレイン電極層上にn型の導電型を有するバッファ層と、n型の導電型を有するバッファ
層上に半導体層と、半導体層上にゲート絶縁層と、ゲート絶縁層上にゲート電極層とを含
む薄膜トランジスタを有し、半導体層はインジウム、ガリウム、及び亜鉛を含む酸化物半
導体層であり、バッファ層は金属酸化物層であり、バッファ層のキャリア濃度は、半導体
層のキャリア濃度より高く、半導体層とソース電極層及びドレイン電極層とはバッファ層
を介して電気的に接続する。
本発明の半導体装置の一形態は、ソース電極層及びドレイン電極層と、ソース電極層及び
ドレイン電極層上にn型の導電型を有するバッファ層と、n型の導電型を有するバッファ
層上に半導体層と、半導体層上にゲート絶縁層と、ゲート絶縁層上にゲート電極層とを含
む薄膜トランジスタを有し、半導体層はインジウム、ガリウム、及び亜鉛を含む酸化物半
導体層であり、バッファ層は金属酸化物層であり、ソース電極層及びドレイン電極層は、
ゲート電極層と半導体層のチャネル形成領域において重ならず、バッファ層のキャリア濃
度は、半導体層のキャリア濃度より高く、半導体層とソース電極層及びドレイン電極層と
はバッファ層を介して電気的に接続する。
酸化物半導体層は光吸収が少ないために、半導体層のチャネル形成領域をゲート電極層で
覆って光から遮光する必要がない。よって、ソース電極層及びドレイン電極層と、ゲート
電極層とを、半導体層のチャネル形成領域において重ならない構造にすることができ寄生
容量を軽減することができる。
本発明の一形態では、半導体層においてソース領域又はドレイン領域であるバッファ層間
に設けられる領域がチャネル形成領域となる。よってチャネル長はチャネル長方向におい
てソース領域となるバッファ層とドレイン領域となるバッファ層との間の長さである。半
導体層のチャネル形成領域において、ゲート電極層と重なっていない領域であっても、ゲ
ート電極層の電圧印加によってチャネルは形成され、チャネル領域となる。また、ゲート
電極層の端部とバッファ層の端部とが一致していてもよい。
バッファ層はソース電極層及びドレイン電極層と半導体層との間に設ける。よって、少な
くともバッファ層はソース電極層及びドレイン電極層において半導体層と接する側(ゲー
ト絶縁層と接する側とは反対側)の端部を覆うように設けられる。
バッファ層である金属酸化物層として、酸化チタン、酸化モリブデン、酸化亜鉛、酸化イ
ンジウム、酸化タングステン、酸化マグネシウム、酸化カルシウム、酸化スズ又は酸化ガ
リウムを用いることが好ましく、特に酸化チタンが好適である。
上記構成において、半導体層とバッファ層との間にキャリア濃度が半導体層より高く、バ
ッファ層より低い第2のバッファ層を設けてもよい。第2のバッファ層はn層として機
能する。第2のバッファ層として、In、Ga、及びZnを含む酸化物半導体層と金属酸
化物層との混合層を用いることができる。第2のバッファ層に含まれる金属酸化物層は、
バッファ層に用いることができる金属酸化物層と同一材料のものを用いることができる。
また、ソース電極層及びドレイン電極層にチタン膜を用いることが好ましい。例えば、チ
タン膜、アルミニウム膜、チタン膜の積層を用いると低抵抗であり、かつアルミニウム膜
にヒロックが発生しにくい。
本発明の半導体装置の作製方法の一形態は、基板上にソース電極層及びドレイン電極層を
形成し、ソース電極層及びドレイン電極層上にn型の導電型を有するバッファ層を形成し
、バッファ層上に半導体層を形成し、半導体層上にゲート絶縁層を形成し、ゲート絶縁層
上にゲート電極層を形成し、半導体層はインジウム、ガリウム、及び亜鉛を含む酸化物半
導体層を用いて形成し、バッファ層は、金属酸化物層を用いて形成し、バッファ層のキャ
リア濃度は、半導体層のキャリア濃度より高く、半導体層とソース電極層及びドレイン電
極層とはバッファ層を介して電気的に接続する。
半導体層、ゲート絶縁層、及びゲート電極層は大気に曝さずに連続的に形成することがで
きる。連続して成膜すると、ごみとなる大気中の不純物が界面に混入することによる不良
を軽減することができる。
ソース電極層、ドレイン電極層、バッファ層、半導体層、ゲート絶縁層、及びゲート電極
層はスパッタ法(スパッタリング法)で形成すればよい。ゲート絶縁層及び半導体層は酸
素雰囲気下(又は酸素90%以上、希ガス(アルゴン)10%以下)で、n型の導電型を
有するバッファ層は希ガス(アルゴン)雰囲気下で成膜することが好ましい。
このようにスパッタ法を用いて連続的に成膜すると、生産性が高く、薄膜界面の信頼性が
安定する。また、半導体層とゲート絶縁層を酸素雰囲気下で成膜し、酸素を多く含ませる
ようにすると、劣化による信頼性の低下や、薄膜トランジスタ特性のノーマリーオン側へ
のシフトなどを軽減することができる。
本発明の一形態によって、光電流が少なく、寄生容量が小さく、オンオフ比の高い薄膜ト
ランジスタを得ることができ、良好な動特性を有する薄膜トランジスタを作製できる。よ
って、電気特性が高く信頼性のよい薄膜トランジスタを有する半導体装置を提供すること
ができる。
半導体装置を説明する図。 半導体装置を説明する図。 半導体装置の作製方法を説明する図。 半導体装置の作製方法を説明する図。 半導体装置を説明する図。 半導体装置を説明する図。 電子ペーパーの使用形態の例を説明する図。 電子書籍の一例を示す外観図。 テレビジョン装置およびデジタルフォトフレームの例を示す外観図。 遊技機の例を示す外観図。 携帯電話機の一例を示す外観図。 半導体装置のブロック図を説明する図。 信号線駆動回路の構成を説明する図。 信号線駆動回路の動作を説明するタイミングチャート。 信号線駆動回路の動作を説明するタイミングチャート。 シフトレジスタの構成を説明する図。 図16に示すフリップフロップの接続構成を説明する図。 マルチチャンバー型の製造装置の上面模式図。 半導体装置を説明する図。 半導体装置を説明する図。 半導体装置を説明する図。 半導体装置を説明する図。 半導体装置を説明する図。 半導体装置を説明する図。 半導体装置を説明する図。 半導体装置を説明する図。
実施の形態について、図面を用いて詳細に説明する。但し、本発明は以下の説明に限定さ
れず、本発明の趣旨及びその範囲から逸脱することなくその形態及び詳細を様々に変更し
得ることは当業者であれば容易に理解される。従って、本発明は以下に示す実施の形態の
記載内容に限定して解釈されるものではない。なお、以下に説明する本発明の構成におい
て、同一部分又は同様な機能を有する部分には同一の符号を異なる図面間で共通して用い
、その繰り返しの説明は省略する。
(実施の形態1)
本実施の形態では、薄膜トランジスタ及びその作製工程について、図1乃至図4を用いて
説明する。
本実施の形態のトップゲート構造の順スタガ型薄膜トランジスタである薄膜トランジスタ
170a、170bを図1に示す。図1(A1)は平面図であり、図1(A2)は図1(
A1)における線A1−A2の断面図である。図1(B1)は平面図であり、図1(B2
)は図1(B1)における線B1−B2の断面図である。
図1において、基板100上に、絶縁層107a、絶縁層107b、ソース電極層又はド
レイン電極層105a、105b、n型の導電型を有するバッファ層104a、104b
、半導体層103、ゲート絶縁層102、ゲート電極層101を有する薄膜トランジスタ
170a、170bが設けられている。
半導体層103としてIn、Ga、及びZnを含む酸化物半導体膜を用い、ソース電極層
又はドレイン電極層105a、105bとIGZO半導体層である半導体層103との間
に、半導体層103よりもキャリア濃度の高いバッファ層104a、104bを意図的に
設けることによってオーミック性のコンタクトを形成する。
バッファ層104a、104bとしては、n型の導電型を有する金属酸化物層を用いる。
金属酸化物層として、酸化チタン、酸化モリブデン、酸化亜鉛、酸化インジウム、酸化タ
ングステン、酸化マグネシウム、酸化カルシウム、酸化スズ、酸化ガリウム、等を用いる
ことができる。また、金属酸化物層の替わりに、半導体層に用いるインジウム、ガリウム
、及び亜鉛を含む酸化物半導体層よりもキャリア濃度の高いインジウム、ガリウム、及び
亜鉛を含む酸化物半導体層を用いることもできる。
バッファ層にn型又はp型を付与する不純物元素を含ませてもよい。不純物元素として、
例えば、インジウム、ガリウム、亜鉛、マグネシウム、アルミニウム、チタン、鉄、錫、
カルシウム、スカンジウム、イットリウム、ジルコニウム、ハフニウム、ホウ素、タリウ
ム、ゲルマニウム、鉛などを用いることができる。これらの不純物元素(例えば、マグネ
シウム、アルミニウム、チタンなど)をバッファ層に含ませると、酸素のブロッキング効
果などがあり、成膜後の加熱処理などによって半導体層の酸素濃度を最適な範囲内に保持
できる。また、上記不純物元素の添加により金属酸化物中のキャリア濃度を高めることが
できる。
また半導体層とバッファ層との間に、n−層として機能するバッファ層よりキャリア濃度
が低く半導体層よりキャリア濃度が高い第2のバッファ層を設ける場合は、第2のバッフ
ァ層のキャリア濃度を、半導体層とバッファ層のキャリア濃度の間の濃度範囲とすればよ
い。
バッファ層104a、104bは、n+層として機能し、ドレイン領域またはソース領域
とも呼ぶことができる。
図1(A1)(A2)の薄膜トランジスタ170aは、半導体層103のエッチング加工
の工程で、バッファ層104a、104bも同マスクでエッチング加工した例であり、半
導体層103及びゲート絶縁層102と接するバッファ層104a、104bの端部とは
一致しており連続的になっている。
図1(B1)(B2)の薄膜トランジスタ170bは、半導体層103のエッチング加工
の工程で、バッファ層104a、104bにはエッチング加工を行わない例であり、バッ
ファ層104a、104bはソース電極層又はドレイン電極層105a、105b上に、
半導体層103端部より延在して露出している。
薄膜トランジスタ170a、170bでは、ソース電極層又はドレイン電極層105a、
105b、バッファ層104a、104b、及び半導体層103をゲート絶縁層102が
覆うように設けられる例を示すが、ゲート絶縁層102を半導体層103と同じ形状にエ
ッチング加工してもよい。
本発明の一形態において半導体層103として用いる酸化物半導体層は光吸収が少ないた
めに、半導体層のチャネル形成領域をゲート電極層で覆って光から遮光する必要がない。
よって、ソース電極層及びドレイン電極層と、ゲート電極層とを、半導体層のチャネル形
成領域において重ならない構造にすることができ寄生容量を軽減することができる。
本発明の一形態では、半導体層103においてソース領域又はドレイン領域であるバッフ
ァ層104a、104b間に設けられる領域がチャネル形成領域となる。よってチャネル
長はチャネル長方向においてソース領域となるバッファ層とドレイン領域となるバッファ
層との間の長さである。半導体層103のチャネル形成領域において、ゲート電極層10
1と重なっていない領域であっても、ゲート電極層101の電圧印加によってチャネルは
形成され、チャネル領域となる。また、ゲート電極層101の端部とバッファ層104a
、104bの端部とが一致していてもよい。
バッファ層104a、104bはソース電極層又はドレイン電極層105a、105bと
半導体層103との間に設ける。よって、少なくともバッファ層104a、104bはソ
ース電極層及びドレイン電極層105a、105bにおいて半導体層103と接する側(
ゲート絶縁層と接する側とは反対側)の端部を覆うように設けられる。
図1(A1)(A2)の薄膜トランジスタ170aの作製方法を図3(A)乃至(F)を
用いて説明する。
本発明の一形態の順スタガ型薄膜トランジスタでは、半導体層が基板と接して設けられる
ので、基板からの不純物による半導体層の汚染を防止するために下地膜として絶縁膜を形
成することが好ましい。下地膜としては、CVD法やスパッタ法等を用いて、酸化珪素膜
、窒化珪素膜、酸化窒化珪素膜、または窒化酸化珪素膜の単層、又は積層で形成すればよ
い。本実施の形態では、基板100上に下地膜として機能する絶縁層107a、107b
を形成する。
基板100は、バリウムホウケイ酸ガラス、アルミノホウケイ酸ガラス、若しくはアルミ
ノシリケートガラスなど、フュージョン法やフロート法で作製される無アルカリガラス基
板、セラミック基板の他、本作製工程の処理温度に耐えうる耐熱性を有するプラスチック
基板等を用いることができる。また、ステンレス合金などの金属基板の表面に絶縁膜を設
けた基板を適用しても良い。基板100の大きさは、320mm×400mm、370m
m×470mm、550mm×650mm、600mm×720mm、680mm×88
0mm、730mm×920mm、1000mm×1200mm、1100mm×125
0mm、1150mm×1300mm、1500mm×1800mm、1900mm×2
200mm、2160mm×2460mm、2400mm×2800mm、又は2850
mm×3050mm等を用いることができる。
絶縁層107b上にソース電極層又はドレイン電極層105a、105bを形成し、ソー
ス電極層又はドレイン電極層105a、105b上にn型の導電型を有する金属酸化物膜
114を形成する。金属酸化物膜114は、膜厚2nm以上100nm以下(好ましくは
20nm以上50nm以下)とすればよい。n型の導電型を有する金属酸化物膜114は
希ガス(好ましくはアルゴン)雰囲気下で成膜することが好ましい。ここでは、金属酸化
物膜114に酸化チタン膜を用いる。そのエッチング方法の一例として、希釈したフッ酸
、塩酸又は硫酸もしくは、アンモニア水と過酸化水素水と純水を1:1:5の体積比で混
合した溶液をエッチャントに用いることができる。
例えば、n型の導電型を有する金属酸化物膜114は、DCマグネトロンスパッタ法を用
いて形成することができる。バッファ層に用いるn型の導電型を示す金属酸化物膜114
として酸化チタン膜(TiOx)を成膜する例を示す。スパッタチャンバーに酸素ガスを
導入してチタンのターゲットを用いてリアクティブスパッタリングを行い、TiOx膜を
形成する。チタンのターゲットにIn、Ga、またはZnを添加したターゲットを用いて
もよい。また、チタンのターゲットにMgやAlを添加したターゲットを用いてもよい。
このTiOx膜はソース領域またはドレイン領域として機能する。
なお、In、Ga、及びZnを含む酸化物半導体膜である半導体層とバッファ層との間に
、半導体層よりもキャリア濃度が高く、かつ、バッファ層よりもキャリア濃度の低い第2
のバッファ層(n−層)を、第1のバッファ層と連続成膜により形成してもよい。
ソース電極層又はドレイン電極層105a、105bは、スパッタ法や真空蒸着法で絶縁
層107b上に導電膜を形成し、当該導電膜上にフォトリソグラフィ技術またはインクジ
ェット法によりマスクを形成し、当該マスクを用いて導電膜をエッチングすることで、形
成することができる。
ソース電極層又はドレイン電極層105a、105bは、アルミニウム、銅、又はシリコ
ン、チタン、ネオジム、スカンジウム、モリブデンなどの耐熱性向上元素若しくはヒロッ
ク防止元素が添加されたアルミニウム合金の単層または積層で形成することが好ましい。
また、n型の導電型を有する金属酸化物膜114と接する側の膜を、チタン、タンタル、
モリブデン、タングステン、またはこれらの元素の窒化物で形成し、その下にアルミニウ
ムまたはアルミニウム合金を形成した積層構造としても良い。更には、アルミニウムまた
はアルミニウム合金の上面及び下面を、チタン、タンタル、モリブデン、タングステン、
またはこれらの元素の窒化物で挟んだ積層構造としてもよい。ここでは、ソース電極層又
はドレイン電極層105a、105bとして、チタン膜、アルミニウム膜、及びチタン膜
の積層導電膜を用いる。
チタン膜、アルミニウム膜、チタン膜の積層を用いると低抵抗であり、かつアルミニウム
膜にヒロックが発生しにくい。
ソース電極層又はドレイン電極層105a、105bは、スパッタ法や真空蒸着法で形成
する。また、ソース電極層又はドレイン電極層105a、105bは、銀、金、銅などの
導電性ナノペーストを用いてスクリーン印刷法、インクジェット法等を用いて吐出し焼成
して形成しても良い。
なお、ソース電極層又はドレイン電極層105a、105b上には半導体膜や配線を形成
するので、段切れ防止のため端部がテーパー状になるように加工することが望ましい。
n型の導電型を有する金属酸化物膜114上にマスク116を形成する。マスク116は
、フォトリソグラフィ技術またはインクジェット法により形成する。n型の導電型を有す
る金属酸化物膜114を、マスク116を用いてエッチングにより加工し、n型の導電型
を有する金属酸化物層115a、115bを形成する(図3(B)参照。)。
次に、金属酸化物層115a、115b上に半導体膜111を形成する(図3(C)参照
。)。
半導体膜111としては、In、Ga、及びZnを含む酸化物半導体膜を形成する。例え
ば、半導体膜111として、スパッタ法を用いて、In、Ga、及びZnを含む酸化物半
導体膜を膜厚50nmで形成すればよい。具体的な条件例としては、直径8インチのIn
、Ga、及びZnを含む酸化物半導体ターゲットを用いて、基板とターゲットの間との距
離を170mm、圧力0.4Pa、直流(DC)電源0.5kW、アルゴン又は酸素雰囲
気下で成膜することができる。また、パルス直流(DC)電源を用いると、ごみが軽減で
き、膜厚分布も均一となるために好ましい。
半導体膜111やn型の導電型を有する金属酸化物膜114のスパッタ法以外の他の成膜
方法としては、パルスレーザー蒸着法(PLD法)及び電子ビーム蒸着法などの気相法を
用いることができる。気相法の中でも、材料系の組成を制御しやすい点では、PLD法が
、量産性の点からは、上述したようにスパッタ法が適している。
また、半導体膜111のエッチングには、クエン酸やシュウ酸などの有機酸をエッチャン
トに用いることができる。例えば、50nmの半導体膜111はITO07N(関東化学
社製)を使い150秒でエッチング加工できる。
In、Ga、及びZnを含む酸化物半導体膜である半導体膜111は酸素雰囲気下(又は
酸素90%以上、希ガス(アルゴン、又はヘリウムなど)10%以下)で成膜することが
好ましい。
次に半導体膜111及びn型の導電型を有する金属酸化物層115a、115bを、マス
ク113を用いてエッチングにより加工し、半導体層103、及びバッファ層104a、
104bを形成する(図3(D)参照。)。半導体層103及びバッファ層104a、1
04bは、フォトリソグラフィ技術または液滴吐出法によりマスク113を形成し、当該
マスク113を用いて半導体膜111及びn型の導電型を有する金属酸化物層115a、
115bをエッチングすることで、形成することができる。
図3(D)に示すように、薄膜トランジスタ170aは、半導体層103のエッチング加
工の工程で、バッファ層104a、104bも同マスクでエッチング加工する。よって、
半導体層103及びゲート絶縁層102と接するバッファ層104a、104bの端部と
は一致しており連続的になっている。
半導体層103及びバッファ層104a、104bの端部をテーパーを有する形状にエッ
チングすることで、半導体層103及びバッファ層104a、104bの段差形状による
、上に積層される配線の段切れを防ぐことができる。
マスク113を除去した後、ソース電極層又はドレイン電極層105a、105b、バッ
ファ層104a、104b、半導体層103上にゲート絶縁層102を形成し、ゲート絶
縁層102上に導電膜117を形成する(図3(E)参照。)。
ゲート絶縁層102は、窒化珪素膜または窒化酸化珪素膜と、酸化珪素膜または酸化窒化
珪素膜との順に積層して形成することができる。なお、ゲート絶縁層を2層とせず、基板
側から窒化珪素膜または窒化酸化珪素膜と、酸化珪素膜または酸化窒化珪素膜と、窒化珪
素膜または窒化酸化珪素膜との順に3層積層して形成することができる。また、ゲート絶
縁層を、酸化珪素膜、窒化珪素膜、酸化窒化珪素膜、または窒化酸化珪素膜の単層で形成
することができる。
また、ゲート絶縁層102として、スパッタ法により半導体層103上に酸化珪素膜を形
成し、酸化珪素膜上にプラズマCVD法により窒化珪素膜を積層してもよい。スパッタ法
により酸化珪素膜を形成し、酸化珪素膜上にプラズマCVD法により窒化珪素膜と酸化珪
素膜を順に積層してもよい。
ここでは、酸化窒化珪素膜とは、その組成として、窒素よりも酸素の含有量が多いもので
あって、濃度範囲として酸素が55〜65原子%、窒素が1〜20原子%、Siが25〜
35原子%、水素が0.1〜10原子%の範囲で含まれるものをいう。また、窒化酸化珪
素膜とは、その組成として、酸素よりも窒素の含有量が多いものであって、濃度範囲とし
て酸素が15〜30原子%、窒素が20〜35原子%、Siが25〜35原子%、水素が
15〜25原子%の範囲で含まれるものをいう。
また、ゲート絶縁層102として、アルミニウム、イットリウム、又はハフニウムの酸化
物、窒化物、酸化窒化物、又は窒化酸化物の一種又はそれらの化合物を少なくとも2種以
上含む化合物を用いることもできる。
また、ゲート絶縁層102に、塩素、フッ素などのハロゲン元素を含ませてもよい。ゲー
ト絶縁層102中のハロゲン元素の濃度は、濃度ピークにおいて1×1015atoms
/cm以上1×1020atoms/cm以下とすればよい。
また、ゲート絶縁層102は酸素雰囲気下(又は酸素90%以上、希ガス(アルゴン、又
はヘリウムなど)10%以下)で成膜することが好ましい。
次に、導電膜117上にマスク118を形成する。マスク118を用いて導電膜117を
エッチング加工して、ゲート電極層101を形成する(図3(F)参照。)。
ゲート電極層101は、チタン、モリブデン、クロム、タンタル、タングステン、アルミ
ニウムなどの金属材料またはその合金材料を用いて形成する。また、銀、金、銅などの導
電性ナノペーストを用いてインクジェット法により吐出し焼成して、ゲート電極層101
を形成することができる。なお、ゲート電極層上に、上記金属材料の窒化物膜を設けても
よい。また、ゲート電極層101は単層構造としても積層構造としてもよく、例えばゲー
ト絶縁層102側からアルミニウム膜とモリブデン膜との積層、アルミニウムとネオジム
との合金膜とモリブデン膜との積層、アルミニウム膜とチタン膜との積層、チタン膜、ア
ルミニウム膜及びチタン膜との積層などを用いることができる。
この後、マスク118を除去する。以上の工程により、薄膜トランジスタ170aを形成
することができる。
次に図1(B1)(B2)に示す薄膜トランジスタ170bの作製工程を図4に示す。
図4(A)は図3(A)の工程と対応しており、絶縁層107a、107bが設けられた
基板100上に、ソース電極層又はドレイン電極層105a、105b、n型の導電型を
有する金属酸化物膜114が形成されている。
n型の導電型を有する金属酸化物膜114上にマスク121を形成し、マスク121を用
いて、n型の導電型を有する金属酸化物膜114をエッチング加工して、バッファ層10
4a、104bを形成する(図4(B)参照。)。
絶縁層107b、バッファ層104a、104b上に半導体膜を形成し、マスク113を
用いて該半導体膜をエッチング加工して半導体層103を形成する(図4(C)参照。)
。図4(C)では、半導体層103を形成するエッチング工程を、バッファ層104a、
104bがエッチングされない条件で行う。よって、バッファ層104a、104bはソ
ース電極層又はドレイン電極層105a、105b上に、半導体層103端部より延在し
て露出する。
マスク113を除去した後、ソース電極層又はドレイン電極層105a、105b、バッ
ファ層104a、104b、半導体層103上にゲート絶縁層102を形成し、ゲート絶
縁層102上にゲート電極層101を、導電膜をマスク118によってエッチング加工し
て形成する。
この後、マスク118を除去する。以上の工程により、薄膜トランジスタ170bを形成
することができる。
また、本発明の一形態において、半導体層、ゲート絶縁層、及びゲート電極層は大気に曝
さずに連続的に形成することができる。連続して成膜すると、大気成分や大気中に浮遊す
る汚染不純物元素に汚染されることなく各積層界面を形成することができる。半導体層、
ゲート絶縁層、及びゲート電極層を連続して成膜する例を図2(A)(B)に示す。
図2(A)は、図3(B)において、マスク116を除去した後の工程である。その後の
エッチング加工において半導体層103となる半導体膜131、ゲート絶縁層132、ゲ
ート電極層101となる導電膜133を大気に曝さずに連続成膜する(図2(B)参照。
)。半導体膜131、ゲート絶縁層132、及び導電膜133はスパッタ法によって形成
することが好ましい。
アクティブマトリクス型の表示装置においては、回路を構成する薄膜トランジスタの電気
特性が重要であり、この電気特性が表示装置の性能を左右する。特に、薄膜トランジスタ
の電気特性のうち、しきい値電圧(Vth)が重要である。nチャネル型の薄膜トランジ
スタの場合、電界効果移動度が高くともしきい値電圧値が高い、或いはしきい値電圧値が
マイナスであると、回路として制御することが困難である。しきい値電圧値が高く、しき
い値電圧の絶対値が大きい薄膜トランジスタの場合には、駆動電圧が低い状態では薄膜ト
ランジスタとしてのスイッチング機能を果たすことができず、負荷となる恐れがある。ま
た、nチャネル型の薄膜トランジスタの場合にしきい値電圧値がマイナスであると、ゲー
ト電圧が0Vでもソース電極とドレイン電極の間に電流が流れる、所謂ノーマリーオンと
なりやすい。
nチャネル型の薄膜トランジスタの場合、ゲート電圧に正の電圧を印加してはじめてチャ
ネルが形成されて、ドレイン電流が流れ出すトランジスタが望ましい。駆動電圧を高くし
ないとチャネルが形成されないトランジスタや、負の電圧状態でもチャネルが形成されて
ドレイン電流が流れるトランジスタは、回路に用いる薄膜トランジスタとしては不向きで
ある。
よって、In、Ga、及びZnを含む酸化物半導体膜を用いる薄膜トランジスタのゲート
電圧が0Vにできるだけ近い正のしきい値電圧でチャネルが形成されることが望ましい。
薄膜トランジスタのしきい値電圧は、酸化物半導体層の界面、即ち、酸化物半導体層とゲ
ート絶縁層の界面に大きく影響すると考えられる。
そこで、これらの界面を清浄な状態で形成することによって、薄膜トランジスタの電気特
性を向上させるとともに、製造工程の複雑化を防ぐことができ、量産性と高性能の両方を
備えた薄膜トランジスタを実現する。
特に酸化物半導体層とゲート絶縁層との界面に大気中の水分が存在すると、薄膜トランジ
スタの電気的特性の劣化、しきい値電圧のばらつき、ノーマリーオンになりやすいといっ
た問題を招く。酸化物半導体層とゲート絶縁層とを連続成膜することで、このような水素
化合物を排除することができる。
よって、大気に曝すことなく半導体膜131と、ゲート絶縁層132をスパッタ法により
、減圧下で連続成膜することで良好な界面を有し、リーク電流が低く、且つ、電流駆動能
力の高い薄膜トランジスタを実現することができる。
このようにスパッタ法を用いて連続的に成膜すると、生産性が高く、薄膜界面の信頼性が
安定する。また半導体層とゲート絶縁層を酸素雰囲気下で成膜し、酸素を多く含ませるよ
うにすると、劣化による信頼性の低下や、薄膜トランジスタがノーマリーオンとなること
を軽減することができる。
また、半導体層とゲート電極層とを形成するエッチングに用いるマスクを、多階調マスク
(代表例としては、グレートーンマスク、ハーフトーンマスク)による露光を行って形成
してもよい。
多階調マスクとは、露光部分、中間露光部分、及び未露光部分に3つの露光レベルを行う
ことが可能なマスクであり、一度の露光及び現像工程により、複数(代表的には二種類)
の厚さの領域を有するレジストマスクを形成することが可能である。このため、多階調マ
スクを用いることで、フォトマスクの枚数を削減することが可能である。マスク数を減ら
すことができるため、工程簡略化、低コスト化が計れる。
薄膜トランジスタ170a、170b上に保護膜として絶縁膜を形成してもよい。保護膜
としてはゲート絶縁層と同様に形成することができる。なお、保護膜は、大気中に浮遊す
る有機物や金属、水蒸気などの汚染不純物の侵入を防ぐためのものであり、緻密な膜が好
ましい。例えば、薄膜トランジスタ170a、170b上に保護膜として酸化珪素膜と窒
化珪素膜との積層を形成すればよい。
また、半導体層103は成膜後に加熱処理を行うことが好ましい。加熱処理は成膜後であ
ればどの工程で行ってもよいが、成膜直後、導電膜117の形成後、保護膜の形成後など
で行うことができる。また、他の加熱処理と兼ねて行ってもよい。また加熱温度は300
℃以上400℃以下、好ましくは350℃とすればよい。加熱処理は半導体層103とバ
ッファ層104a、104bと別工程で複数回行ってもよい。
バッファ層(n型の導電型を有する金属酸化物層)を設けない、ソース電極層及びドレイ
ン電極層、半導体層(In、Ga、及びZnを含む酸化物半導体層)、ゲート絶縁層、ゲ
ート電極層という積層構造であると、ゲート電極層とソース電極層又はドレイン電極層と
の距離が近くなり、間に生じる寄生容量が増加してしまう。さらに、この寄生容量の増加
は、半導体層の薄膜化によってより顕著になる。本実施の形態では、n型の導電型を有す
る金属酸化物層というようなキャリア濃度が高いバッファ層を設ける、ソース電極層及び
ドレイン電極層、バッファ層、半導体層、ゲート絶縁層、ゲート電極層という積層構造を
有する薄膜トランジスタとしているため、半導体層の膜厚が薄膜であっても寄生容量を抑
制することができる。
本実施の形態によって、光電流が少なく、寄生容量が小さく、オンオフ比の高い薄膜トラ
ンジスタを得ることができ、良好な動特性を有する薄膜トランジスタを作製できる。よっ
て、電気特性が高く信頼性のよい薄膜トランジスタを有する半導体装置を提供することが
できる。
(実施の形態2)
本実施の形態は、マルチゲート構造の薄膜トランジスタの例である。従って、他は実施の
形態1と同様に行うことができ、実施の形態1と同一部分又は同様な機能を有する部分、
及び工程の繰り返しの説明は省略する。
本実施の形態では、半導体装置に用いられる薄膜トランジスタについて、図5(A1)(
A2)(B1)(B2)を用いて説明する。図5(A1)は平面図であり、図5(A2)
は図5(A1)における線E1−E2の断面図である。図5(B1)は平面図であり、図
5(B2)は図5(B1)における線F1−F2の断面図である。
図5(A1)(A2)に示すように、基板150上に、絶縁層157a、157b、ソー
ス電極層又はドレイン電極層155a、155b、配線層156、半導体層153、バッ
ファ層154a、154b、154c、ゲート電極層151a、151bを含むマルチゲ
ート構造の薄膜トランジスタ171aが設けられている。薄膜トランジスタ171aにお
いては、半導体層153はゲート絶縁層152を介して、ゲート電極層151a、151
bの下に跨って連続して設けられる。
図5(B1)(B2)は他の構成のマルチゲート構造の薄膜トランジスタ171bを示す
。図5(B1)(B2)に示すように、基板150上に、絶縁層157a、157b、ソ
ース電極層又はドレイン電極層155a、155b、配線層156、半導体層153a、
153b、バッファ層154a、154b、154c、154d、ゲート電極層151a
、151bを含むマルチゲート構造の薄膜トランジスタ171bが設けられている。
薄膜トランジスタ171bでは、配線層156上において、半導体層が半導体層153a
、153bに、バッファ層が154c、154dに分断されている。半導体層153aと
半導体層153bとは、一方をバッファ層154c、バッファ層154d及び配線層15
6を介して電気的に接続しており、他方でそれぞれ半導体層153aはバッファ層154
aを介してソース電極層又はドレイン電極層155aと、半導体層153bはバッファ層
154bを介してソース電極層又はドレイン電極層155bと電気的に接続している。
半導体層153(153a、153b)は、In、Ga、及びZnを含む酸化物半導体層
であり、バッファ層154a、154b、154c、154dはn型の導電型を有する金
属酸化物層である。バッファ層154a、154b、154c、154dは、半導体層1
53(153a、153b)よりキャリア濃度が高い。
このように、本発明の一形態のマルチゲート構造の薄膜トランジスタにおいては、各ゲー
ト電極層下に形成される半導体層は連続して設けられてもよいし、バッファ層及び配線層
などを介して複数の半導体層が電気的に接続して設けられてもよい。
本発明の一形態のマルチゲート構造の薄膜トランジスタは、オフ電流が少なく、そのよう
な薄膜トランジスタを含む半導体装置は高い電気特性及び高信頼性を付与することができ
る。
本実施の形態では、マルチゲート構造としてゲート電極層が2つのダブルゲート構造の例
を示すが、より多くのゲート電極層を有するトリプルゲート構造などにも適用することが
できる。
本実施の形態は他の実施の形態と適宜組み合わせて実施することができる。
(実施の形態3)
本実施の形態は、薄膜トランジスタにおいてバッファ層を積層する例である。従って、他
は実施の形態1又は実施の形態2と同様に行うことができ、実施の形態1又は実施の形態
2と同一部分又は同様な機能を有する部分、及び工程の繰り返しの説明は省略する。
本実施の形態では、半導体装置に用いられる薄膜トランジスタ173について、図6を用
いて説明する。
図6に示すように、基板100上に、絶縁層107a、107b、ソース電極層又はドレ
イン電極層105a、105b、バッファ層104a、104b、バッファ層106a、
106b、半導体層103、ゲート絶縁層102、ゲート電極層101を含む薄膜トラン
ジスタ173が設けられている。
本実施の形態の薄膜トランジスタ173は、半導体層103とバッファ層104a、10
4bとの間にそれぞれ第2のバッファ層としてバッファ層106a、106bが設けられ
ている。
半導体層103は、In、Ga、及びZnを含む酸化物半導体層であり、バッファ層10
4a、104bは金属酸化物層であり、バッファ層106a、106bはIn、Ga、及
びZnを含む酸化物半導体層と金属酸化物層との混合層である。バッファ層106a、1
06bは、金属酸化物ターゲットとIn、Ga、及びZnを含む酸化物半導体ターゲット
の共スパッタリングにより形成することができる。金属酸化物層として、酸化チタン、酸
化モリブデン、酸化亜鉛、酸化インジウム、酸化タングステン、酸化マグネシウム、酸化
カルシウム、酸化錫、酸化ガリウム等を用いることができるが、特に酸化チタンが好適で
ある。また、バッファ層104a、104b、バッファ層106a、106bにはn型の
不純物元素を含ませてもよい。不純物元素として例えば、インジウム、ガリウム、亜鉛、
マグネシウム、アルミニウム、チタン、鉄、錫、カルシウム、スカンジウム、イットリウ
ム、ジルコニウム、ハフニウム、ホウ素、タリウム、ゲルマニウム、鉛などを挙げること
ができる。異種金属により金属酸化物中のキャリア濃度を高めることができる。
第1のバッファ層であるバッファ層104a、104b及び第2のバッファ層であるバッ
ファ層106a、106bは、連続成膜により形成してもよい。例えば、第2のバッファ
層として、In、Ga、及びZnを含む酸化物半導体層とバッファ層の混合層を用いる場
合、同一処理室内にIn、Ga、及びZnを含む酸化物半導体ターゲットと、チタンのタ
ーゲットの両方を設置し、シャッターを用いて順次積層して連続成膜する。まず、In、
Ga、及びZnを含む酸化物半導体のターゲットのシャッターを閉じ、チタンターゲット
のシャッターを開いてTiOxを成膜する。次いで、In、Ga、及びZnを含む酸化物
半導体のシャッターも開いてIn、Ga、及びZnを含む酸化物半導体膜とTiOxを同
時に成膜することにより、ソース電極層及びドレイン電極層上にn+層(第1のバッファ
層であるバッファ層104a、104b)、n−層(第2のバッファ層であるバッファ層
106a、106b)を順に形成することができる。
半導体層103とバッファ層104a、104bとの間に設けられる第2のバッファ層(
バッファ層106a、106b)は、キャリア濃度が半導体層103より高く、バッファ
層104a、104bより低い。バッファ層104a、104bがn+層として機能する
のに対して、第2のバッファ層(バッファ層106a、106b)はn−層として機能す
る。
n−層として機能するバッファ層106a、106bとして適する濃度範囲は、n+層と
して機能するバッファ層104a、104bよりキャリア濃度が低く半導体層103より
キャリア濃度が高い濃度範囲とすればよい。
このように、半導体層とソース電極層又はドレイン電極層との間に設けられるバッファ層
は積層構造としてもよく、そのキャリア濃度は半導体層からソース電極層又はドレイン電
極層へ向かって高くなるように制御する。
本発明の一形態の積層バッファ層を有する薄膜トランジスタは、オフ電流が少なく、その
ような薄膜トランジスタを含む半導体装置は高い電気特性及び高信頼性を付与することが
できる。また、半導体層103からソース電極層又はドレイン電極層に向かってキャリア
濃度が上昇するように勾配をつけることにより、半導体層103とソース電極層又はドレ
イン電極層との間の接触抵抗を低減することができる。また、第2のバッファ層を設ける
ことにより半導体層103との接合界面に集中する電界をより緩和することができる。
本実施の形態は他の実施の形態と適宜組み合わせて実施することができる。
(実施の形態4)
本実施の形態では、半導体装置の一例である表示装置において、同一基板上に少なくとも
駆動回路の一部と、画素部に配置する薄膜トランジスタを作製する例について以下に説明
する。
画素部に配置する薄膜トランジスタは、実施の形態1乃至実施の形態3のいずれか一に従
って形成する。また、実施の形態1乃至実施の形態3のいずれか一に示す薄膜トランジス
タはnチャネル型TFTであるため、駆動回路のうち、nチャネル型TFTで構成するこ
とができる駆動回路の一部を画素部の薄膜トランジスタと同一基板上に形成する。
半導体装置の一例であるアクティブマトリクス型液晶表示装置のブロック図の一例を図1
2(A)に示す。図12(A)に示す表示装置は、基板5300上に表示素子を備えた画
素を複数有する画素部5301と、各画素を選択する走査線駆動回路5302と、選択さ
れた画素へのビデオ信号の入力を制御する信号線駆動回路5303とを有する。
画素部5301は、信号線駆動回路5303から列方向に伸張して配置された複数の信号
線S1〜Sm(図示せず。)により信号線駆動回路5303と接続され、走査線駆動回路
5302から行方向に伸張して配置された複数の走査線G1〜Gn(図示せず。)により
走査線駆動回路5302と接続され、信号線S1〜Sm並びに走査線G1〜Gnに対応し
てマトリクス状に配置された複数の画素(図示せず。)を有する。そして、各画素は、信
号線Sj(信号線S1〜Smのうちいずれか一)、走査線Gi(走査線G1〜Gnのうち
いずれか一)と接続される。
また、実施の形態1乃至実施の形態3のいずれか一に示す薄膜トランジスタは、nチャネ
ル型TFTであり、nチャネル型TFTで構成する信号線駆動回路について図13を用い
て説明する。
図13に示す信号線駆動回路は、ドライバIC5601、スイッチ群5602_1〜56
02_M、第1の配線5611、第2の配線5612、第3の配線5613及び配線56
21_1〜5621_Mを有する。スイッチ群5602_1〜5602_Mそれぞれは、
第1の薄膜トランジスタ5603a、第2の薄膜トランジスタ5603b及び第3の薄膜
トランジスタ5603cを有する。
ドライバIC5601は第1の配線5611、第2の配線5612、第3の配線5613
及び配線5621_1〜5621_Mに接続される。そして、スイッチ群5602_1〜
5602_Mそれぞれは、第1の配線5611、第2の配線5612、第3の配線561
3及びスイッチ群5602_1〜5602_Mそれぞれに対応した配線5621_1〜5
621_Mに接続される。そして、配線5621_1〜5621_Mそれぞれは、第1の
薄膜トランジスタ5603a、第2の薄膜トランジスタ5603b及び第3の薄膜トラン
ジスタ5603cを介して、3つの信号線に接続される。例えば、J列目の配線5621
_J(配線5621_1〜配線5621_Mのうちいずれか一)は、スイッチ群5602
_Jが有する第1の薄膜トランジスタ5603a、第2の薄膜トランジスタ5603b及
び第3の薄膜トランジスタ5603cを介して、信号線Sj−1、信号線Sj、信号線S
j+1に接続される。
なお、第1の配線5611、第2の配線5612、第3の配線5613には、それぞれ信
号が入力される。
なお、ドライバIC5601は、単結晶基板上に形成されていることが望ましい。さらに
、スイッチ群5602_1〜5602_Mは、画素部と同一基板上に形成されていること
が望ましい。したがって、ドライバIC5601とスイッチ群5602_1〜5602_
MとはFPCなどを介して接続するとよい。
次に、図13に示した信号線駆動回路の動作について、図14のタイミングチャートを参
照して説明する。なお、図14のタイミングチャートは、i行目の走査線Giが選択され
ている場合のタイミングチャートを示している。さらに、i行目の走査線Giの選択期間
は、第1のサブ選択期間T1、第2のサブ選択期間T2及び第3のサブ選択期間T3に分
割されている。さらに、図13の信号線駆動回路は、他の行の走査線が選択されている場
合でも図14と同様の動作をする。
なお、図14のタイミングチャートは、J列目の配線5621_Jが第1の薄膜トランジ
スタ5603a、第2の薄膜トランジスタ5603b及び第3の薄膜トランジスタ560
3cを介して、信号線Sj−1、信号線Sj、信号線Sj+1に接続される場合について
示している。
なお、図14のタイミングチャートは、i行目の走査線Giが選択されるタイミング、第
1の薄膜トランジスタ5603aのオン・オフのタイミング5703a、第2の薄膜トラ
ンジスタ5603bのオン・オフのタイミング5703b、第3の薄膜トランジスタ56
03cのオン・オフのタイミング5703c及びJ列目の配線5621_Jに入力される
信号5721_Jを示している。
なお、配線5621_1〜配線5621_Mには第1のサブ選択期間T1、第2のサブ選
択期間T2及び第3のサブ選択期間T3において、それぞれ別のビデオ信号が入力される
。例えば、第1のサブ選択期間T1において配線5621_Jに入力されるビデオ信号は
信号線Sj−1に入力され、第2のサブ選択期間T2において配線5621_Jに入力さ
れるビデオ信号は信号線Sjに入力され、第3のサブ選択期間T3において配線5621
_Jに入力されるビデオ信号は信号線Sj+1に入力される。さらに、第1のサブ選択期
間T1、第2のサブ選択期間T2及び第3のサブ選択期間T3において、配線5621_
Jに入力されるビデオ信号をそれぞれData_j−1、Data_j、Data_j+
1とする。
図14に示すように、第1のサブ選択期間T1において第1の薄膜トランジスタ5603
aがオンし、第2の薄膜トランジスタ5603b及び第3の薄膜トランジスタ5603c
がオフする。このとき、配線5621_Jに入力されるData_j−1が、第1の薄膜
トランジスタ5603aを介して信号線Sj−1に入力される。第2のサブ選択期間T2
では、第2の薄膜トランジスタ5603bがオンし、第1の薄膜トランジスタ5603a
及び第3の薄膜トランジスタ5603cがオフする。このとき、配線5621_Jに入力
されるData_jが、第2の薄膜トランジスタ5603bを介して信号線Sjに入力さ
れる。第3のサブ選択期間T3では、第3の薄膜トランジスタ5603cがオンし、第1
の薄膜トランジスタ5603a及び第2の薄膜トランジスタ5603bがオフする。この
とき、配線5621_Jに入力されるData_j+1が、第3の薄膜トランジスタ56
03cを介して信号線Sj+1に入力される。
以上のことから、図13の信号線駆動回路は、1ゲート選択期間を3つに分割することで
、1ゲート選択期間中に1つの配線5621から3つの信号線にビデオ信号を入力するこ
とができる。したがって、図13の信号線駆動回路は、ドライバIC5601が形成され
る基板と、画素部が形成されている基板との接続数を信号線の数に比べて約1/3にする
ことができる。接続数が約1/3になることによって、図13の信号線駆動回路は、信頼
性、歩留まりなどを向上できる。
なお、図13のように、1ゲート選択期間を複数のサブ選択期間に分割し、複数のサブ選
択期間それぞれにおいて、ある1つの配線から複数の信号線それぞれにビデオ信号を入力
することができれば、薄膜トランジスタの配置や数、駆動方法などは限定されない。
例えば、3つ以上のサブ選択期間それぞれにおいて1つの配線から3つ以上の信号線それ
ぞれにビデオ信号を入力する場合は、薄膜トランジスタ及び薄膜トランジスタを制御する
ための配線を追加すればよい。ただし、1ゲート選択期間を4つ以上のサブ選択期間に分
割すると、1つのサブ選択期間が短くなる。したがって、1ゲート選択期間は、2つ又は
3つのサブ選択期間に分割されることが望ましい。
別の例として、図15のタイミングチャートに示すように、1つの選択期間をプリチャー
ジ期間Tp、第1のサブ選択期間T1、第2のサブ選択期間T2、第3の選択期間T3に
分割してもよい。さらに、図15のタイミングチャートは、i行目の走査線Giが選択さ
れるタイミング、第1の薄膜トランジスタ5603aのオン・オフのタイミング5803
a、第2の薄膜トランジスタ5603bのオン・オフのタイミング5803b、第3の薄
膜トランジスタ5603cのオン・オフのタイミング5803c及びJ列目の配線562
1_Jに入力される信号5821_Jを示している。図15に示すように、プリチャージ
期間Tpにおいて第1の薄膜トランジスタ5603a、第2の薄膜トランジスタ5603
b及び第3の薄膜トランジスタ5603cがオンする。このとき、配線5621_Jに入
力されるプリチャージ電圧Vpが第1の薄膜トランジスタ5603a、第2の薄膜トラン
ジスタ5603b及び第3の薄膜トランジスタ5603cを介してそれぞれ信号線Sj−
1、信号線Sj、信号線Sj+1に入力される。第1のサブ選択期間T1において第1の
薄膜トランジスタ5603aがオンし、第2の薄膜トランジスタ5603b及び第3の薄
膜トランジスタ5603cがオフする。このとき、配線5621_Jに入力されるDat
a_j−1が、第1の薄膜トランジスタ5603aを介して信号線Sj−1に入力される
。第2のサブ選択期間T2では、第2の薄膜トランジスタ5603bがオンし、第1の薄
膜トランジスタ5603a及び第3の薄膜トランジスタ5603cがオフする。このとき
、配線5621_Jに入力されるData_jが、第2の薄膜トランジスタ5603bを
介して信号線Sjに入力される。第3のサブ選択期間T3では、第3の薄膜トランジスタ
5603cがオンし、第1の薄膜トランジスタ5603a及び第2の薄膜トランジスタ5
603bがオフする。このとき、配線5621_Jに入力されるData_j+1が、第
3の薄膜トランジスタ5603cを介して信号線Sj+1に入力される。
以上のことから、図15のタイミングチャートを適用した図13の信号線駆動回路は、サ
ブ選択期間の前にプリチャージ選択期間を設けることによって、信号線をプリチャージで
きるため、画素へのビデオ信号の書き込みを高速に行うことができる。なお、図15にお
いて、図14と同様なものに関しては共通の符号を用いて示し、同一部分又は同様な機能
を有する部分の詳細な説明は省略する。
また、走査線駆動回路の構成について説明する。走査線駆動回路は、シフトレジスタ、バ
ッファを有している。また場合によってはレベルシフタを有していても良い。走査線駆動
回路において、シフトレジスタにクロック信号(CLK)及びスタートパルス信号(SP
)が入力されることによって、選択信号が生成される。生成された選択信号はバッファに
おいて緩衝増幅され、対応する走査線に供給される。走査線には、1ライン分の画素のト
ランジスタのゲート電極が接続されている。そして、1ライン分の画素のトランジスタを
一斉にONにしなくてはならないので、バッファは大きな電流を流すことが可能なものが
用いられる。
走査線駆動回路の一部に用いるシフトレジスタの一形態について図16及び図17を用い
て説明する。
図16にシフトレジスタの回路構成を示す。図16に示すシフトレジスタは、複数のフリ
ップフロップ5701_i(フリップフロップ5701_1〜5701_n)で構成され
る。また、第1のクロック信号、第2のクロック信号、スタートパルス信号、リセット信
号が入力されて動作する。
図16のシフトレジスタの接続関係について説明する。図16のシフトレジスタは、i段
目のフリップフロップ5701_i(フリップフロップ5701_1〜5701_nのう
ちいずれか一)は、図17に示した第1の配線5501が第7の配線5717_i−1に
接続され、図17に示した第2の配線5502が第7の配線5717_i+1に接続され
、図17に示した第3の配線5503が第7の配線5717_iに接続され、図17に示
した第6の配線5506が第5の配線5715に接続される。
また、図17に示した第4の配線5504が奇数段目のフリップフロップでは第2の配線
5712に接続され、偶数段目のフリップフロップでは第3の配線5713に接続され、
図17に示した第5の配線5505が第4の配線5714に接続される。
ただし、1段目のフリップフロップ5701_1の図17に示す第1の配線5501は第
1の配線5711に接続され、n段目のフリップフロップ5701_nの図17に示す第
2の配線5502は第6の配線5716に接続される。
なお、第1の配線5711、第2の配線5712、第3の配線5713、第6の配線57
16を、それぞれ第1の信号線、第2の信号線、第3の信号線、第4の信号線と呼んでも
よい。さらに、第4の配線5714、第5の配線5715を、それぞれ第1の電源線、第
2の電源線と呼んでもよい。
次に、図16に示すフリップフロップの詳細について、図17に示す。図17に示すフリ
ップフロップは、第1の薄膜トランジスタ5571、第2の薄膜トランジスタ5572、
第3の薄膜トランジスタ5573、第4の薄膜トランジスタ5574、第5の薄膜トラン
ジスタ5575、第6の薄膜トランジスタ5576、第7の薄膜トランジスタ5577及
び第8の薄膜トランジスタ5578を有する。なお、第1の薄膜トランジスタ5571、
第2の薄膜トランジスタ5572、第3の薄膜トランジスタ5573、第4の薄膜トラン
ジスタ5574、第5の薄膜トランジスタ5575、第6の薄膜トランジスタ5576、
第7の薄膜トランジスタ5577及び第8の薄膜トランジスタ5578は、nチャネル型
トランジスタであり、ゲート・ソース間電圧(Vgs)がしきい値電圧(Vth)を上回
ったとき導通状態になるものとする。
次に、図16に示すフリップフロップの接続構成について、以下に示す。
第1の薄膜トランジスタ5571の第1の電極(ソース電極またはドレイン電極の一方)
が第5の配線5504に接続され、第1の薄膜トランジスタ5571の第2の電極(ソー
ス電極またはドレイン電極の他方)が第3の配線5503に接続される。
第2の薄膜トランジスタ5572の第1の電極が第6の配線5506に接続され、第2の
薄膜トランジスタ5572第2の電極が第3の配線5503に接続される。
第3の薄膜トランジスタ5573の第1の電極が第5の配線5505に接続され、第3の
薄膜トランジスタ5573の第2の電極が第2の薄膜トランジスタ5572のゲート電極
に接続され、第3の薄膜トランジスタ5573のゲート電極が第5の配線5505に接続
される。
第4の薄膜トランジスタ5574の第1の電極が第6の配線5506に接続され、第4の
薄膜トランジスタ5574の第2の電極が第2の薄膜トランジスタ5572のゲート電極
に接続され、第4の薄膜トランジスタ5574のゲート電極が第1の薄膜トランジスタ5
571のゲート電極に接続される。
第5の薄膜トランジスタ5575の第1の電極が第5の配線5505に接続され、第5の
薄膜トランジスタ5575の第2の電極が第1の薄膜トランジスタ5571のゲート電極
に接続され、第5の薄膜トランジスタ5575のゲート電極が第1の配線5501に接続
される。
第6の薄膜トランジスタ5576の第1の電極が第6の配線5506に接続され、第6の
薄膜トランジスタ5576の第2の電極が第1の薄膜トランジスタ5571のゲート電極
に接続され、第6の薄膜トランジスタ5576のゲート電極が第2の薄膜トランジスタ5
572のゲート電極に接続される。
第7の薄膜トランジスタ5577の第1の電極が第6の配線5506に接続され、第7の
薄膜トランジスタ5577の第2の電極が第1の薄膜トランジスタ5571のゲート電極
に接続され、第7の薄膜トランジスタ5577のゲート電極が第2の配線5502に接続
される。第8の薄膜トランジスタ5578の第1の電極が第6の配線5506に接続され
、第8の薄膜トランジスタ5578の第2の電極が第2の薄膜トランジスタ5572のゲ
ート電極に接続され、第8の薄膜トランジスタ5578のゲート電極が第1の配線550
1に接続される。
なお、第1の薄膜トランジスタ5571のゲート電極、第4の薄膜トランジスタ5574
のゲート電極、第5の薄膜トランジスタ5575の第2の電極、第6の薄膜トランジスタ
5576の第2の電極及び第7の薄膜トランジスタ5577の第2の電極の接続箇所をノ
ード5543とする。さらに、第2の薄膜トランジスタ5572のゲート電極、第3の薄
膜トランジスタ5573の第2の電極、第4の薄膜トランジスタ5574の第2の電極、
第6の薄膜トランジスタ5576のゲート電極及び第8の薄膜トランジスタ5578の第
2の電極の接続箇所をノード5544とする。
なお、第1の配線5501、第2の配線5502、第3の配線5503及び第4の配線5
504を、それぞれ第1の信号線、第2の信号線、第3の信号線、第4の信号線と呼んで
もよい。さらに、第5の配線5505を第1の電源線、第6の配線5506を第2の電源
線と呼んでもよい。
また、信号線駆動回路及び走査線駆動回路を実施の形態1乃至実施の形態3のいずれか一
に示すnチャネル型TFTのみで作製することも可能である。実施の形態1乃至実施の形
態3のいずれか一に示すnチャネル型TFTはトランジスタの移動度が大きいため、駆動
回路の駆動周波数を高くすることが可能となる。また、実施の形態1乃至実施の形態3の
いずれか一に示すnチャネル型TFTはn型の導電型を有する金属酸化物層であるバッフ
ァ層により寄生容量が低減されるため、周波数特性(f特性と呼ばれる)が高い。例えば
、実施の形態1乃至実施の形態3のいずれか一に示すnチャネル型TFTを用いた走査線
駆動回路は、高速に動作させることが出来るため、フレーム周波数を高くすること、また
は、黒画面挿入を実現することなども実現することが出来る。
さらに、走査線駆動回路のトランジスタのチャネル幅を大きくすることや、複数の走査線
駆動回路を配置することなどによって、さらに高いフレーム周波数を実現することが出来
る。複数の走査線駆動回路を配置する場合は、偶数行の走査線を駆動する為の走査線駆動
回路を片側に配置し、奇数行の走査線を駆動するための走査線駆動回路をその反対側に配
置することにより、フレーム周波数を高くすることを実現することが出来る。
また、半導体装置の一例であるアクティブマトリクス型発光表示装置を作製する場合、少
なくとも一つの画素に複数の薄膜トランジスタを配置するため、走査線駆動回路を複数配
置することが好ましい。アクティブマトリクス型発光表示装置のブロック図の一例を図1
2(B)に示す。
図12(B)に示す発光表示装置は、基板5400上に表示素子を備えた画素を複数有す
る画素部5401と、各画素を選択する第1の走査線駆動回路5402及び第2の走査線
駆動回路5404と、選択された画素へのビデオ信号の入力を制御する信号線駆動回路5
403とを有する。
図12(B)に示す発光表示装置の画素に入力されるビデオ信号をデジタル形式とする場
合、画素はトランジスタのオンとオフの切り替えによって、発光もしくは非発光の状態と
なる。よって、面積階調法または時間階調法を用いて階調の表示を行うことができる。面
積階調法は、1画素を複数の副画素に分割し、各副画素を独立にビデオ信号に基づいて駆
動させることによって、階調表示を行う駆動法である。また時間階調法は、画素が発光す
る期間を制御することによって、階調表示を行う駆動法である。
発光素子は、液晶素子などに比べて応答速度が速いので、液晶素子よりも時間階調法に適
している。具体的に時間階調法で表示を行なう場合、1フレーム期間を複数のサブフレー
ム期間に分割する。そしてビデオ信号に従い、各サブフレーム期間において画素の発光素
子を発光または非発光の状態にする。複数のサブフレーム期間に分割することによって、
1フレーム期間中に画素が実際に発光する期間のトータルの長さを、ビデオ信号により制
御することができ、階調を表示することができる。
なお、図12(B)に示す発光表示装置では、一つの画素にスイッチング用TFTと、電
流制御用TFTとの2つを配置する場合、スイッチング用TFTのゲート配線である第1
の走査線に入力される信号を第1走査線駆動回路5402で生成し、電流制御用TFTの
ゲート配線である第2の走査線に入力される信号を第2の走査線駆動回路5404で生成
している例を示しているが、第1の走査線に入力される信号と、第2の走査線に入力され
る信号とを、共に1つの走査線駆動回路で生成するようにしても良い。また、例えば、ス
イッチング素子が有する各トランジスタの数によって、スイッチング素子の動作を制御す
るのに用いられる第1の走査線が、各画素に複数設けられることもあり得る。この場合、
複数の第1の走査線に入力される信号を、全て1つの走査線駆動回路で生成しても良いし
、複数の各走査線駆動回路で生成しても良い。
また、発光表示装置においても、駆動回路のうち、nチャネル型TFTで構成することが
できる駆動回路の一部を画素部の薄膜トランジスタと同一基板上に形成することができる
。また、信号線駆動回路及び走査線駆動回路を実施の形態1乃至実施の形態3のいずれか
一に示すnチャネル型TFTのみで作製することも可能である。
また、上述した駆動回路は、液晶表示装置や発光表示装置に限らず、スイッチング素子と
電気的に接続する素子を利用して電子インクを駆動させる電子ペーパーに用いてもよい。
電子ペーパーは、電気泳動表示装置(電気泳動ディスプレイ)も呼ばれており、紙と同じ
読みやすさ、他の表示装置に比べ低消費電力、薄くて軽い形状とすることが可能という利
点を有している。
電気泳動ディスプレイは、様々な形態が考えられ得るが、プラスの電荷を有する第1の粒
子と、マイナスの電荷を有する第2の粒子とを含むマイクロカプセルが溶媒または溶質に
複数分散されたものであり、マイクロカプセルに電界を印加することによって、マイクロ
カプセル中の粒子を互いに反対方向に移動させて一方側に集合した粒子の色のみを表示す
るものである。なお、第1の粒子または第2の粒子は染料を含み、電界がない場合におい
て移動しないものである。また、第1の粒子の色と第2の粒子の色は異なるもの(無色を
含む)とする。
このように、電気泳動ディスプレイは、誘電定数の高い物質が高い電界領域に移動する、
いわゆる誘電泳動的効果を利用したディスプレイである。電気泳動ディスプレイは、液晶
表示装置には必要な偏光板、対向基板も電気泳動表示装置には必要なく、厚さや重さが半
減する。
上記マイクロカプセルを溶媒中に分散させたものが電子インクと呼ばれるものであり、こ
の電子インクはガラス、プラスチック、布、紙などの表面に印刷することができる。また
、カラーフィルタや色素を有する粒子を用いることによってカラー表示も可能である。
また、アクティブマトリクス基板上に適宜、二つの電極の間に挟まれるように上記マイク
ロカプセルを複数配置すればアクティブマトリクス型の表示装置が完成し、マイクロカプ
セルに電界を印加すれば表示を行うことができる。例えば、実施の形態1乃至実施の形態
3のいずれか一の薄膜トランジスタによって得られるアクティブマトリクス基板を用いる
ことができる。
なお、マイクロカプセル中の第1の粒子および第2の粒子は、導電体材料、絶縁体材料、
半導体材料、磁性材料、液晶材料、強誘電性材料、エレクトロルミネセント材料、エレク
トロクロミック材料、磁気泳動材料から選ばれた一種の材料、またはこれらの複合材料を
用いればよい。
以上の工程により、半導体装置として信頼性の高い表示装置を作製することができる。
本実施の形態は、他の実施の形態に記載した構成と適宜組み合わせて実施することが可能
である。
(実施の形態5)
ここでは、少なくともゲート絶縁層と酸化物半導体層の積層を大気に触れることなく、連
続成膜を行う順スタガ型の薄膜トランジスタの作製例を以下に示す。ここでは、連続成膜
を行う工程までの工程を示し、その後の工程は、実施の形態1乃至実施の形態3のいずれ
か一に従って薄膜トランジスタを作製すればよい。
本明細書中で連続成膜とは、スパッタ法で行う第1の成膜工程からスパッタ法で行う第2
の成膜工程までの一連のプロセス中、被処理基板の置かれている雰囲気が大気等の汚染雰
囲気に触れることなく、常に真空中または不活性ガス雰囲気(窒素雰囲気または希ガス雰
囲気)で制御されていることを言う。連続成膜を行うことにより、清浄化された被処理基
板の水分等の再付着を回避して成膜を行うことができる。
同一チャンバー内で第1の成膜工程から第2の成膜工程までの一連のプロセスを行うこと
は本明細書における連続成膜の範囲にあるとする。
また、異なるチャンバーで第1の成膜工程から第2の成膜工程までの一連のプロセスを行
う場合、第1の成膜工程を終えた後、大気にふれることなくチャンバー間を基板搬送して
第2の成膜を施すことも本明細書における連続成膜の範囲にあるとする。
なお、第1の成膜工程と第2の成膜工程の間に、基板搬送工程、アライメント工程、徐冷
工程、または第2の工程に必要な温度とするため基板を加熱または冷却する工程等を有し
ても、本明細書における連続成膜の範囲にあるとする。
ただし、洗浄工程、ウエットエッチング、レジスト形成といった液体を用いる工程が第1
の成膜工程と第2の成膜工程の間にある場合、本明細書でいう連続成膜の範囲には当ては
まらないとする。
大気に触れることなく連続成膜を行う場合、図18に示すようなマルチチャンバー型の製
造装置を用いることが好ましい。
製造装置の中央部には、基板を搬送する搬送機構(代表的には搬送ロボット81)を備え
た搬送室80が設けられ、搬送室80には、搬送室内へ搬入および搬出する基板を複数枚
収納するカセットケースをセットするカセット室82がゲートバルブ83を介して連結さ
れている。
また、搬送室80には、それぞれゲートバルブ84〜88を介して複数の処理室が連結さ
れる。ここでは、上面形状が六角形の搬送室80に5つの処理室を連結する例を示す。な
お、搬送室の上面形状を変更することで、連結できる処理室の数を変えることができ、例
えば、四角形とすれば3つの処理室が連結でき、八角形とすれば7つの処理室が連結でき
る。
5つの処理室のうち、少なくとも1つの処理室はスパッタリングを行うスパッタチャンバ
ーとする。スパッタチャンバーは、少なくともチャンバー内部に、スパッタターゲット、
ターゲットをスパッタするための電力印加機構やガス導入手段、所定位置に基板を保持す
る基板ホルダー等が設けられている。また、スパッタチャンバー内を減圧状態とするため
、チャンバー内の圧力を制御する圧力制御手段がスパッタチャンバーに設けられている。
スパッタ法にはスパッタ用電源に高周波電源を用いるRFスパッタ法と、DCスパッタ法
があり、さらにパルス的にバイアスを与えるパルスDCスパッタ法もある。RFスパッタ
法は主に絶縁膜を成膜する場合に用いられ、DCスパッタ法は主に金属膜を成膜する場合
に用いられる。
また、材料の異なるターゲットを複数設置できる多元スパッタ装置もある。多元スパッタ
装置は、同一チャンバーで異なる材料膜を積層成膜することも、同一チャンバーで複数種
類の材料を同時に放電させて成膜することもできる。
また、チャンバー内部に磁石機構を備えたマグネトロンスパッタ法を用いるスパッタ装置
や、グロー放電を使わずマイクロ波を用いて発生させたプラズマを用いるECRスパッタ
法を用いるスパッタ装置がある。
スパッタチャンバーとしては、上述した様々なスパッタ法を適宜用いる。
また、成膜方法として、成膜中にターゲット物質とスパッタガス成分とを化学反応させて
それらの化合物薄膜を形成するリアクティブスパッタ法や、成膜中に基板にも電圧をかけ
るバイアススパッタ法もある。
また、5つの処理室のうち、他の処理室の一つはスパッタリングの前に基板の予備加熱な
どを行う加熱チャンバー、スパッタリング後に基板を冷却する冷却チャンバー、或いはプ
ラズマ処理を行うチャンバーとする。
次に製造装置の動作の一例について説明する。
被成膜面を下向きとした基板94を収納した基板カセットをカセット室82にセットして
、カセット室82に設けられた真空排気手段によりカセット室を減圧状態とする。なお、
予め、各処理室および搬送室80内部をそれぞれに設けられた真空排気手段により減圧し
ておく。こうしておくことで、各処理室間を基板が搬送されている間、大気に触れること
なく清浄な状態を維持することができる。
なお、被成膜面を下向きとした基板94は、少なくともソース電極層、ドレイン電極層及
びバッファ層が予め設けられている。例えば、基板とソース電極層及びドレイン電極層の
間にプラズマCVD法で得られる窒化シリコン膜、窒化酸化シリコン膜などの下地絶縁膜
を設けてもよい。基板94としてアルカリ金属を含むガラス基板を用いる場合、下地絶縁
膜は、基板からナトリウム等の可動イオンがその上の半導体領域中に侵入して、TFTの
電気特性が変化することを抑制する作用を有する。
次いで、ゲートバルブ83を開いて搬送ロボット81により1枚目の基板94をカセット
から抜き取り、ゲートバルブ84を開いて第1の処理室89内に搬送し、ゲートバルブ8
4を閉める。第1の処理室89では、加熱ヒータやランプ加熱で基板を加熱して基板94
に付着している水分などを除去する。特に、ゲート絶縁膜に水分が含まれるとTFTの電
気特性が変化する恐れがあるため、スパッタ成膜前の加熱は有効である。なお、カセット
室82に基板をセットした段階で十分に水分が除去されている場合には、この加熱処理は
不要である。
また、第1の処理室89にプラズマ処理手段を設け、膜の表面にプラズマ処理を行っても
よい。また、カセット室82に加熱手段を設けてカセット室82で水分を除去する加熱を
行ってもよい。
次いで、ゲートバルブ84を開いて搬送ロボット81により基板を搬送室80に搬送し、
ゲートバルブ85を開いて第2の処理室90内に搬送し、ゲートバルブ85を閉める。
ここでは、第2の処理室90は、DCマグネトロンスパッタ法を用いたスパッタチャンバ
ーとする。第2の処理室90では、半導体層として酸化金属層(IGZO膜)の成膜を行
う。In、Ga、及びZnを含む酸化物半導体ターゲットを用いて、希ガス雰囲気下、ま
たは酸素雰囲気下で成膜することができる。ここでは酸素を限りなく多くIGZO膜中に
含ませるために、ターゲットとしてIn、Ga、及びZnを含む酸化物半導体を用い、酸
素のみの雰囲気下、または酸素が90%以上、且つ、Arが10%以下の雰囲気下でパル
スDCスパッタ法のスパッタリングを行い、酸素過剰のIGZO膜を形成する。
酸素過剰のIGZO膜の成膜後、大気に触れることなく、ゲートバルブ85を開いて搬送
ロボット81により基板を搬送室80に搬送し、ゲートバルブ86を開いて第3の処理室
91内に搬送し、ゲートバルブ86を閉める。
ここでは、第3の処理室91は、RFマグネトロンスパッタ法を用いたスパッタチャンバ
ーとする。第3の処理室91では、ゲート絶縁層として酸化シリコン膜(SiOx膜)の
成膜を行う。ゲート絶縁層として、酸化シリコン膜の他に、酸化アルミニウム膜(Al
膜)、酸化マグネシウム膜(MgOx膜)、窒化アルミニウム膜(AlNx膜)、酸
化イットリウム膜(YOx膜)などを用いることができる。
また、ゲート絶縁層にハロゲン元素、例えばフッ素、塩素などを膜中に少量添加し、ナト
リウム等の可動イオンの固定化をさせてもよい。その方法としては、チャンバー内にハロ
ゲン元素を含むガスを導入してスパッタリングを行う。ただし、ハロゲン元素を含むガス
を導入する場合にはチャンバーの排気手段に除害設備を設ける必要がある。ゲート絶縁膜
に含ませるハロゲン元素の濃度は、SIMS(二次イオン質量分析計)を用いた分析によ
り得られる濃度ピークが1×1015cm−3以上1×1020cm−3以下の範囲内と
することが好ましい。
SiOx膜を得る場合、ターゲットとして人工石英を用い、希ガス、代表的にはアルゴン
を用いるスパッタ方法や、ターゲットとして単結晶シリコンを用い、酸素ガスと化学反応
させてSiOx膜を得るリアクティブスパッタ法を用いることができる。ここでは酸素を
限りなく多くSiOx膜中に含ませるために、ターゲットとして人工石英を用い、酸素の
みの雰囲気下、または酸素が90%以上、且つ、Arが10%以下の雰囲気下でスパッタ
リングを行い、酸素過剰のSiOx膜を形成する。
このように、大気に触れることなく、酸素過剰のIGZO膜と酸素過剰のSiOx膜とを
連続成膜することにより、酸素過剰の膜同士のため界面状態を安定させ、TFTの信頼性
を向上させることができる。SiOx膜の成膜前に基板が大気に触れた場合、水分などが
付着し、界面状態に悪影響を与え、しきい値電圧のバラツキや、電気特性の劣化、ノーマ
リーオンのTFTになってしまう症状などを引き起こす恐れがある。水分は水素化合物で
あり、大気に触れることなく、連続成膜することによって、水素化合物が界面に存在する
ことを排除することができる。従って、連続成膜することにより、しきい値電圧のバラツ
キの低減や、電気特性の劣化の防止や、TFTがノーマリーオン側にシフトすることを低
減、望ましくはシフトをなくすことができる。
また、第2の処理室90のスパッタチャンバーにIn、Ga、及びZnを含む酸化物半導
体ターゲットと、人工石英のターゲットとの両方を設置し、シャッターを用いて順次積層
して連続成膜することによって同一チャンバー内で積層を行うこともできる。シャッター
は、ターゲットと基板の間に設け、成膜を行うターゲットはシャッターを開け、成膜を行
わないターゲットはシャッターにより閉じる。同一チャンバー内で積層する利点としては
、使用するチャンバーの数を減らせる点と、異なるチャンバー間を基板搬送する間にパー
ティクル等が基板に付着することを防止できる点である。
次いで、大気に触れることなく、ゲートバルブ86を開いて搬送ロボット81により基板
を搬送室80に搬送する。
次いで、大気に触れることなく、ゲートバルブ87を開いて第4の処理室92内に搬送し
、ゲートバルブ87を閉める。
ここでは、第4の処理室92は、DCマグネトロンスパッタ法を用いたスパッタチャンバ
ーとする。第4の処理室92では、ゲート電極層となる金属多層膜(導電膜)の成膜を行
う。第4の処理室92のスパッタチャンバーにチタンのターゲットと、アルミニウムのタ
ーゲットとの両方を設置し、シャッターを用いて順次積層して連続成膜することによって
同一チャンバー内で積層を行う。ここでは、チタン膜上にアルミニウム膜を積層し、さら
にアルミニウム膜上にチタン膜を積層する。
また、大気に触れることなく、ゲート絶縁層とゲート電極層となる金属多層膜の成膜とを
連続成膜することにより、ゲート絶縁層と金属多層膜との間で良好な界面状態を実現でき
、接触抵抗を低減できる。
以上の工程を繰り返してカセットケース内の基板に成膜処理を行って複数の基板の処理を
終えた後、カセット室の真空を大気に開放して、基板およびカセットを取り出す。
また、第1の処理室89で、酸素過剰なIGZO膜の成膜後の加熱処理、具体的には30
0℃〜400℃の加熱処理、好ましくは350℃以上の加熱処理を行うことができる。こ
の加熱処理を行うことにより順スタガ型の薄膜トランジスタの電気特性を向上させること
ができる。この加熱処理は、酸素過剰なIGZO膜の成膜後であれば特に限定されず、例
えば、酸素過剰なIGZO膜の成膜直後や、金属多層膜成膜直後に行うことができる。金
属多層膜成膜後に加熱処理を行う場合、金属多層膜にヒロックが生じないような金属材料
や加熱条件(温度、時間)を選択する必要がある。金属多層膜にヒロックが生じやすい材
料を用いる場合は、金属多層膜上に保護層を形成した後に加熱処理を行ってもよい。
次いで、マスクを用いて各積層膜をエッチング加工する。ドライエッチングやウェットエ
ッチングを用いて形成してもよいし、複数回のエッチングに分けてそれぞれ選択的にエッ
チングしてもよい。
本実施の形態では、ソース電極層、ドレイン電極層及びバッファ層が予め設けられている
基板94を用いたが、ソース電極層、ドレイン電極層、又はバッファ層もマルチチャンバ
ー型の製造装置で大気開放をせずに連続成膜してもよい。成膜する膜の数や種類の増減に
よって使用する処理室を適宜選択すればよく、例えば、成膜工程が増加する場合第5の処
理室93も用いればよい。
以降の工程は、上述した実施の形態1乃至実施の形態3のいずれか一に従えば、順スタガ
型の薄膜トランジスタが作製できる。
ここではマルチチャンバー方式の製造装置を例に説明を行ったが、スパッタチャンバーを
直列に連結するインライン方式の製造装置を用いて大気に触れることなく連続成膜を行っ
てもよい。
また、図18に示す装置は被成膜面を下向きに基板をセットする、所謂フェイスダウン方
式の処理室としたが、基板を垂直に立て、縦置き方式の処理室としてもよい。縦置き方式
の処理室は、フェイスダウン方式の処理室よりもフットプリントが小さいメリットがあり
、さらに基板の自重により撓む恐れのある大面積の基板を用いる場合に有効である。
(実施の形態6)
本明細書に開示する発明の薄膜トランジスタを作製し、該薄膜トランジスタを画素部、さ
らには駆動回路に用いて表示機能を有する半導体装置(表示装置ともいう)を作製するこ
とができる。また、本明細書に開示する発明の薄膜トランジスタを駆動回路の一部または
全体を、画素部と同じ基板上に一体形成し、システムオンパネルを形成することができる
表示装置は表示素子を含む。表示素子としては液晶素子(液晶表示素子ともいう)、発光
素子(発光表示素子ともいう)を用いることができる。発光素子は、電流または電圧によ
って輝度が制御される素子をその範疇に含んでおり、具体的には無機EL(Electr
o Luminescence)、有機EL等が含まれる。また、電子インクなど、電気
的作用によりコントラストが変化する表示媒体も適用することができる。
また、表示装置は、表示素子が封止された状態にあるパネルと、該パネルにコントローラ
を含むIC等を実装した状態にあるモジュールとを含む。さらに本明細書に開示する発明
は、該表示装置を作製する過程における、表示素子が完成する前の一形態に相当する素子
基板に関し、該素子基板は、電流を表示素子に供給するための手段を複数の各画素に備え
る。素子基板は、具体的には、表示素子の画素電極のみが形成された状態であっても良い
し、画素電極となる導電膜を成膜した後であって、エッチングして画素電極を形成する前
の状態であっても良いし、あらゆる形態があてはまる。
なお、本明細書中における表示装置とは、画像表示デバイス、表示デバイス、もしくは光
源(照明装置含む)を指す。また、コネクター、例えばFPC(Flexible pr
inted circuit)もしくはTAB(Tape Automated Bon
ding)テープもしくはTCP(Tape Carrier Package)が取り
付けられたモジュール、TABテープやTCPの先にプリント配線板が設けられたモジュ
ール、または表示素子にCOG(Chip On Glass)方式によりIC(集積回
路)が直接実装されたモジュールも全て表示装置に含むものとする。
本実施の形態では、本発明の半導体装置の一形態として液晶表示装置の例を示す。
図19(A)(B)に、本発明の一形態を適用したアクティブマトリクス型の液晶表示装
置を示す。図19(A)は液晶表示装置の平面図であり、図19(B)は図19(A)に
おける線V−Xの断面図である。半導体装置に用いられる薄膜トランジスタ201として
は、実施の形態2で示す薄膜トランジスタと同様に作製でき、IGZO半導体層及びn型
の導電型を有する金属酸化物層を含む信頼性の高い薄膜トランジスタである。また、実施
の形態1又は実施の形態3で示す薄膜トランジスタも本実施の薄膜トランジスタ201と
して適用することもできる。
図19(A)の本実施の形態の液晶表示装置は、ソース配線層202、マルチゲート構造
の順スタガ型の薄膜トランジスタ201、ゲート配線層203、容量配線層204を含む
また、図19(B)において、本実施の形態の液晶表示装置は、絶縁層215a、215
b、マルチゲート構造の薄膜トランジスタ201、絶縁層211、絶縁層212、絶縁層
213、及び表示素子に用いる電極層255、配向膜として機能する絶縁層261、偏光
板268が設けられた基板200と、配向膜として機能する絶縁層263、表示素子に用
いる電極層265、カラーフィルタとして機能する着色層264、偏光板267が設けら
れた基板266とが液晶層262を挟持して対向しており、液晶表示素子260を有して
いる。
また、配向膜を用いないブルー相を示す液晶を用いてもよい。ブルー相は液晶相の一つで
あり、コレステリック液晶を昇温していくと、コレステリック相から等方相へ転移する直
前に発現する相である。ブルー相は狭い温度範囲でしか発現しないため、温度範囲を改善
するために5重量%以上のカイラル剤を混合させた液晶組成物を用いて液晶層262に用
いる。ブルー相を示す液晶とカイラル剤とを含む液晶組成物は、応答速度が10μs〜1
00μsと短く、光学的等方性であるため配向処理が不要であり、視野角依存性が小さい
なお図19は透過型液晶表示装置の例であるが、本発明の一形態は反射型液晶表示装置で
も半透過型液晶表示装置でも適用できる。
また、図19の液晶表示装置では、基板266の外側(視認側)に偏光板267を設け、
内側に着色層264、表示素子に用いる電極層265という順に設ける例を示すが、偏光
板267は基板266の内側に設けてもよい。また、偏光板と着色層の積層構造も図19
に限定されず、偏光板及び着色層の材料や作製工程条件によって適宜設定すればよい。ま
た、ブラックマトリクスとして機能する遮光膜を設けてもよい。
また、本実施の形態では、薄膜トランジスタの表面凹凸を低減するため、及び薄膜トラン
ジスタの信頼性を向上させるため、実施の形態2で得られた薄膜トランジスタを保護膜や
平坦化絶縁膜として機能する絶縁層(絶縁層211、絶縁層212、絶縁層213)で覆
う構成となっている。なお、保護膜は、大気中に浮遊する有機物や金属、水蒸気などの汚
染不純物の侵入を防ぐためのものであり、緻密な膜が好ましい。保護膜は、CVD法等を
用いて、酸化珪素膜、窒化珪素膜、酸化窒化珪素膜、または窒化酸化珪素膜の単層、又は
積層で形成すればよい。また、保護膜として、プロセスガスに有機シランガスと酸素を用
いて、プラズマCVD法で酸化珪素膜を形成してもよい。
有機シランとは、珪酸エチル(TEOS:化学式Si(OC)、テトラメチル
シラン(TMS:化学式Si(CH)、テトラメチルシクロテトラシロキサン(T
MCTS)、オクタメチルシクロテトラシロキサン(OMCTS)、ヘキサメチルジシラ
ザン(HMDS)、トリエトキシシラン(SiH(OC)、またはトリスジメ
チルアミノシラン(SiH(N(CH)などの化合物である。
保護膜の一層目として絶縁層211を形成する。絶縁層211は、アルミニウム膜のヒロ
ック防止に効果がある。ここでは、絶縁層211として、プラズマCVD法を用いて酸化
珪素膜を形成する。酸化珪素膜の成膜用プロセスガスには、TEOS、およびOを用い
、その流量比は、TEOS\O=15\750である。成膜工程の基板温度は300℃
である。
また、保護膜の二層目として絶縁層212を形成する。ここでは、絶縁層212として、
プラズマCVD法を用いて窒化珪素膜を形成する。窒化珪素膜の成膜用プロセスガスには
、SiH、N、NHおよびHを用いる。保護膜の一層として窒化珪素膜を用いる
と、ナトリウム等の可動イオンが半導体領域中に侵入して、TFTの電気特性を変化させ
ることを抑制することができる。
また、保護膜を形成した後に、IGZO半導体層の加熱処理(300℃〜400℃)を行
ってもよい。
また、平坦化絶縁膜として絶縁層213を形成する。絶縁層213としては、ポリイミド
、アクリル、ベンゾシクロブテン、ポリアミド、エポキシ等の、耐熱性を有する有機材料
を用いることができる。また上記有機材料の他に、低誘電率材料(low−k材料)、シ
ロキサン系樹脂、PSG(リンガラス)、BPSG(リンボロンガラス)等を用いること
ができる。シロキサン系樹脂は、置換基に水素の他、フッ素、アルキル基、またはアリー
ル基のうち少なくとも1種を有していてもよい。なお、これらの材料で形成される絶縁膜
を複数積層させることで、絶縁層213を形成してもよい。
なおシロキサン系樹脂とは、シロキサン系材料を出発材料として形成されたSi−O−S
i結合を含む樹脂に相当する。シロキサン系樹脂は、置換基に水素の他、フッ素、アルキ
ル基、または芳香族炭化水素のうち、少なくとも1種を有していてもよい。
絶縁層213の形成には、その材料に応じて、CVD法、スパッタ法、SOG法、スピン
コート、ディップ、スプレー塗布、液滴吐出法(インクジェット法、スクリーン印刷、オ
フセット印刷等)、ドクターナイフ、ロールコーター、カーテンコーター、ナイフコータ
ー等を用いることができる。絶縁層213を材料液を用いて形成する場合、ベークする工
程で同時に、IGZO半導体層の加熱処理(300℃〜400℃)を行ってもよい。絶縁
層213の焼成工程とIGZO半導体層の加熱処理を兼ねることで効率よく半導体装置を
作製することが可能となる。
画素電極層として機能する電極層255、265は、酸化タングステンを含むインジウム
酸化物、酸化タングステンを含むインジウム亜鉛酸化物、酸化チタンを含むインジウム酸
化物、酸化チタンを含むインジウム錫酸化物、インジウム錫酸化物(以下、ITOと示す
。)、インジウム亜鉛酸化物、酸化ケイ素を添加したインジウム錫酸化物などの透光性を
有する導電性材料を用いることができる。
また、電極層255、265として、導電性高分子(導電性ポリマーともいう)を含む導
電性組成物を用いて形成することができる。導電性組成物を用いて形成した画素電極は、
シート抵抗が10000Ω/□以下、波長550nmにおける透光率が70%以上である
ことが好ましい。また、導電性組成物に含まれる導電性高分子の抵抗率が0.1Ω・cm
以下であることが好ましい。
導電性高分子としては、いわゆるπ電子共役系導電性高分子を用いることができる。例え
ば、ポリアニリンまたはその誘導体、ポリピロールまたはその誘導体、ポリチオフェンま
たはその誘導体、若しくはこれらの2種以上の共重合体などがあげられる。
以上の工程により、半導体装置として信頼性の高い液晶表示装置を作製することができる
本実施の形態は、他の実施の形態に記載した構成と適宜組み合わせて実施することが可能
である。
(実施の形態7)
本実施の形態では、半導体装置として電子ペーパーの例を示す。
図26は、本発明の一形態を適用した半導体装置の例としてアクティブマトリクス型の電
子ペーパーを示す。半導体装置に用いられる薄膜トランジスタ581としては、実施の形
態2で示す薄膜トランジスタと同様に作製でき、IGZO半導体層及びn型の導電型を有
する金属酸化物層を含む信頼性の高い薄膜トランジスタである。また、実施の形態1又は
実施の形態3で示す薄膜トランジスタも本実施の薄膜トランジスタ581として適用する
こともできる。
図26の電子ペーパーは、ツイストボール表示方式を用いた表示装置の例である。ツイス
トボール表示方式とは、白と黒に塗り分けられた球形粒子を表示素子に用いる電極層であ
る第1の電極層及び第2の電極層の間に配置し、第1の電極層及び第2の電極層に電位差
を生じさせての球形粒子の向きを制御することにより、表示を行う方法である。
絶縁層586a、586bが設けられた基板580と、基板596との間に封止される薄
膜トランジスタ581は、マルチゲート構造の順スタガ型の薄膜トランジスタであり、ソ
ース電極層又はドレイン電極層によって第1の電極層587と、絶縁層583、584、
585に形成する開口で接しており電気的に接続している。第1の電極層587と第2の
電極層588との間には黒色領域590a及び白色領域590bを有し、周りに液体で満
たされているキャビティ594を含む球形粒子589が設けられており、球形粒子589
の周囲は樹脂等の充填材595で充填されている(図26参照。)。
また、ツイストボールの代わりに、電気泳動素子を用いることも可能である。透明な液体
と、正または負に帯電した白い微粒子と、白い微粒子と逆の極性に帯電した黒い微粒子と
を封入した直径10μm〜200μm程度のマイクロカプセルを用いる。第1の電極層と
第2の電極層との間に設けられるマイクロカプセルは、第1の電極層と第2の電極層によ
って、電場が与えられると、白い微粒子と、黒い微粒子が逆の方向に移動し、白または黒
を表示することができる。この原理を応用した表示素子が電気泳動表示素子であり、一般
的に電子ペーパーとよばれている。電気泳動表示素子は、液晶表示素子に比べて反射率が
高いため、補助ライトは不要であり、また消費電力が小さく、薄暗い場所でも表示部を認
識することが可能である。また、表示部に電源が供給されない場合であっても、一度表示
した像を保持することが可能であるため、電波発信源から表示機能付き半導体装置(単に
表示装置、又は表示装置を具備する半導体装置ともいう)を遠ざけた場合であっても、表
示された像を保存しておくことが可能となる。
以上の工程により、半導体装置として信頼性の高い電子ペーパーを作製することができる
本実施の形態は、他の実施の形態に記載した構成と適宜組み合わせて実施することが可能
である。
(実施の形態8)
本実施の形態では、本発明の半導体装置の一形態として発光表示装置の例を示す。表示装
置の有する表示素子としては、ここではエレクトロルミネッセンスを利用する発光素子を
用いて示す。エレクトロルミネッセンスを利用する発光素子は、発光材料が有機化合物で
あるか、無機化合物であるかによって区別され、一般的に、前者は有機EL素子、後者は
無機EL素子と呼ばれている。
有機EL素子は、発光素子に電圧を印加することにより、一対の電極から電子および正孔
がそれぞれ発光性の有機化合物を含む層に注入され、電流が流れる。そして、それらキャ
リア(電子および正孔)が再結合することにより、発光性の有機化合物が励起状態を形成
し、その励起状態が基底状態に戻る際に発光する。このようなメカニズムから、このよう
な発光素子は、電流励起型の発光素子と呼ばれる。
無機EL素子は、その素子構成により、分散型無機EL素子と薄膜型無機EL素子とに分
類される。分散型無機EL素子は、発光材料の粒子をバインダ中に分散させた発光層を有
するものであり、発光メカニズムはドナー準位とアクセプター準位を利用するドナー−ア
クセプター再結合型発光である。薄膜型無機EL素子は、発光層を誘電体層で挟み込み、
さらにそれを電極で挟んだ構造であり、発光メカニズムは金属イオンの内殻電子遷移を利
用する局在型発光である。なお、ここでは、発光素子として有機EL素子を用いて説明す
る。
図22(A)(B)は、本発明の一形態を適用した半導体装置の例としてアクティブマト
リクス型の発光表示装置を示す。図22(A)は発光表示装置の平面図であり、図22(
B)は図22(A)における線Y−Zの断面図である。なお、図23に、図22に示す発
光表示装置の等価回路を示す。
半導体装置に用いられる薄膜トランジスタ301、302としては、実施の形態1及び実
施の形態2で示す薄膜トランジスタと同様に作製でき、IGZO半導体層及びn型の導電
型を有する金属酸化物層を含む信頼性の高い薄膜トランジスタである。また、実施の形態
3で示す薄膜トランジスタも本実施の薄膜トランジスタ301、302として適用するこ
ともできる。
図22(A)及び図23に示す本実施の形態の発光表示装置は、マルチゲート構造の薄膜
トランジスタ301、薄膜トランジスタ302、発光素子303、容量素子304、ソー
ス配線層305、ゲート配線層306、電源線307を含む。薄膜トランジスタ301、
302はnチャネル型薄膜トランジスタである。
また、図22(B)において、本実施の形態の発光表示装置は、基板300、絶縁層31
5a、315b、薄膜トランジスタ302、絶縁層311、絶縁層312、絶縁層313
、隔壁321、及び発光素子303に用いる第1の電極層320、電界発光層322、第
2の電極層323を有している。
絶縁層313は、アクリル、ポリイミド、ポリアミドなどの有機樹脂、またはシロキサン
を用いて形成することが好ましい。
本実施の形態では画素の薄膜トランジスタ302がn型であるので、画素電極層である第
1の電極層320として、陰極を用いるのが望ましい。具体的には、陰極としては、仕事
関数が小さい材料、例えば、Ca、Al、CaF、MgAg、AlLi等を用いることが
できる。
隔壁321は、有機樹脂膜、無機絶縁膜または有機ポリシロキサンを用いて形成する。特
に感光性の材料を用い、第1の電極層320上に開口部を形成し、その開口部の側壁が連
続した曲率を持って形成される傾斜面となるように形成することが好ましい。
電界発光層322は、単数の層で構成されていても、複数の層が積層されるように構成さ
れていてもどちらでも良い。
電界発光層322を覆うように、陽極を用いた第2の電極層323を形成する。第2の電
極層323は、実施の形態6に画素電極層として列挙した透光性を有する導電性材料を用
いた透光性導電膜で形成することができる。上記透光性導電膜の他に、窒化チタン膜また
はチタン膜を用いても良い。第1の電極層320と電界発光層322と第2の電極層32
3とが重なり合うことで、発光素子303が形成されている。この後、発光素子303に
酸素、水素、水分、二酸化炭素等が侵入しないように、第2の電極層323及び隔壁32
1上に保護膜を形成してもよい。保護膜としては、窒化珪素膜、窒化酸化珪素膜、DLC
膜等を形成することができる。
さらに、実際には、図22(B)まで完成したら、さらに外気に曝されないように気密性
が高く、脱ガスの少ない保護フィルム(貼り合わせフィルム、紫外線硬化樹脂フィルム等
)やカバー材でパッケージング(封入)することが好ましい。
次に、発光素子の構成について、図24を用いて説明する。ここでは、駆動用TFTがn
型の場合を例に挙げて、画素の断面構造について説明する。図24(A)(B)(C)の
半導体装置に用いられる駆動用TFTであるTFT7001、7011、7021は、実
施の形態1で示す薄膜トランジスタと同様に作製でき、IGZO半導体層及びn型の導電
型を有する金属酸化物層を含む信頼性の高い薄膜トランジスタである。また、実施の形態
2、又は実施の形態3で示す薄膜トランジスタをTFT7001、7011、7021と
して適用することもできる。
発光素子は発光を取り出すために少なくとも陽極又は陰極の一方が透明であればよい。そ
して、基板上に薄膜トランジスタ及び発光素子を形成し、基板とは逆側の面から発光を取
り出す上面射出や、基板側の面から発光を取り出す下面射出や、基板側及び基板とは反対
側の面から発光を取り出す両面射出構造の発光素子があり、本明細書に開示する発明の画
素構成はどの射出構造の発光素子にも適用することができる。
上面射出構造の発光素子について図24(A)を用いて説明する。
図24(A)に、駆動用TFTであるTFT7001がn型で、発光素子7002から発
せられる光が陽極7005側に抜ける場合の、画素の断面図を示す。図24(A)では、
発光素子7002の陰極7003と駆動用TFTであるTFT7001が電気的に接続さ
れており、陰極7003上に発光層7004、陽極7005が順に積層されている。陰極
7003は仕事関数が小さく、なおかつ光を反射する導電膜であれば様々の材料を用いる
ことができる。例えば、Ca、Al、CaF、MgAg、AlLi等が望ましい。そして
発光層7004は、単数の層で構成されていても、複数の層が積層されるように構成され
ていてもどちらでも良い。複数の層で構成されている場合、陰極7003上に電子注入層
、電子輸送層、発光層、ホール輸送層、ホール注入層の順に積層する。なおこれらの層を
全て設ける必要はない。陽極7005は光を透過する透光性を有する導電性材料を用いて
形成し、例えば酸化タングステンを含むインジウム酸化物、酸化タングステンを含むイン
ジウム亜鉛酸化物、酸化チタンを含むインジウム酸化物、酸化チタンを含むインジウム錫
酸化物、インジウム錫酸化物(以下、ITOと示す。)、インジウム亜鉛酸化物、酸化ケ
イ素を添加したインジウム錫酸化物などの透光性を有する導電膜を用いても良い。
陰極7003及び陽極7005で発光層7004を挟んでいる領域が発光素子7002に
相当する。図24(A)に示した画素の場合、発光素子7002から発せられる光は、矢
印で示すように陽極7005側に射出する。
次に、下面射出構造の発光素子について図24(B)を用いて説明する。駆動用TFT7
011がn型で、発光素子7012から発せられる光が陰極7013側に射出する場合の
、画素の断面図を示す。図24(B)では、駆動用TFT7011と電気的に接続された
透光性を有する導電膜7017上に、発光素子7012の陰極7013が成膜されており
、陰極7013上に発光層7014、陽極7015が順に積層されている。なお、陽極7
015が透光性を有する場合、陽極上を覆うように、光を反射または遮蔽するための遮蔽
膜7016が成膜されていてもよい。陰極7013は、図24(A)の場合と同様に、仕
事関数が小さい導電性材料であれば様々な材料を用いることができる。ただしその膜厚は
、光を透過する程度(好ましくは、5nm〜30nm程度)とする。例えば20nmの膜
厚を有するアルミニウム膜を、陰極7013として用いることができる。そして発光層7
014は、図24(A)と同様に、単数の層で構成されていても、複数の層が積層される
ように構成されていてもどちらでも良い。陽極7015は光を透過する必要はないが、図
24(A)と同様に、透光性を有する導電性材料を用いて形成することができる。そして
遮蔽膜7016は、例えば光を反射する金属等を用いることができるが、金属膜に限定さ
れない。例えば黒の顔料添加した樹脂等を用いることもできる。
陰極7013及び陽極7015で、発光層7014を挟んでいる領域が発光素子7012
に相当する。図24(B)に示した画素の場合、発光素子7012から発せられる光は、
矢印で示すように陰極7013側に射出する。
次に、両面射出構造の発光素子について、図24(C)を用いて説明する。図24(C)
では、駆動用TFT7021と電気的に接続された透光性を有する導電膜7027上に、
発光素子7022の陰極7023が成膜されており、陰極7023上に発光層7024、
陽極7025が順に積層されている。陰極7023は、図24(A)の場合と同様に、仕
事関数が小さい導電性材料であれば様々な材料を用いることができる。ただしその膜厚は
、光を透過する程度とする。例えば20nmの膜厚を有するAlを、陰極7023として
用いることができる。そして発光層7024は、図24(A)と同様に、単数の層で構成
されていても、複数の層が積層されるように構成されていてもどちらでも良い。陽極70
25は、図24(A)と同様に、光を透過する透光性を有する導電性材料を用いて形成す
ることができる。
陰極7023と、発光層7024と、陽極7025とが重なっている部分が発光素子70
22に相当する。図24(C)に示した画素の場合、発光素子7022から発せられる光
は、矢印で示すように陽極7025側と陰極7023側の両方に射出する。
なお、ここでは、発光素子として有機EL素子について述べたが、発光素子として無機E
L素子を設けることも可能である。
なお本実施の形態では、発光素子の駆動を制御する薄膜トランジスタ(駆動用TFT)と
発光素子が電気的に接続されている例を示したが、駆動用TFTと発光素子との間に電流
制御用TFTが接続されている構成であってもよい。
なお本実施の形態で示す半導体装置は、図24に示した構成に限定されるものではなく、
本明細書に開示する発明の技術的思想に基づく各種の変形が可能である。
以上の工程により、半導体装置として信頼性の高い発光表示装置を作製することができる
本実施の形態は、他の実施の形態に記載した構成と適宜組み合わせて実施することが可能
である。
(実施の形態9)
次に、本発明の半導体装置の一形態である表示パネルの構成について、以下に示す。本実
施の形態では、表示素子として液晶素子を有する液晶表示装置の一形態である液晶表示パ
ネル(液晶パネルともいう)、表示素子として発光素子を有する半導体装置の一形態であ
る発光表示パネル(発光パネルともいう)について説明する。
次に、本発明の半導体装置の一形態に相当する発光表示パネルの外観及び断面について、
図25を用いて説明する。図25(A)は、第1の基板上に形成されたIGZO半導体層
及びn型の導電型を有する金属酸化物層を含む信頼性の高い薄膜トランジスタ及び発光素
子を、第2の基板との間にシール材によって封止した、パネルの上面図であり、図25(
B)は、図25(A)のH−Iにおける断面図に相当する。
第1の基板4501上に設けられた画素部4502、信号線駆動回路4503a、450
3b、及び走査線駆動回路4504a、4504bを囲むようにして、シール材4505
が設けられている。また画素部4502、信号線駆動回路4503a、4503b、及び
走査線駆動回路4504a、4504bの上に第2の基板4506が設けられている。よ
って画素部4502、信号線駆動回路4503a、4503b、及び走査線駆動回路45
04a、4504bは、第1の基板4501とシール材4505と第2の基板4506と
によって、充填材4507と共に密封されている。
また第1の基板4501上に設けられた画素部4502、信号線駆動回路4503a、4
503b、及び走査線駆動回路4504a、4504bは、薄膜トランジスタを複数有し
ており、図25(B)では、画素部4502に含まれる薄膜トランジスタ4510と、信
号線駆動回路4503aに含まれる薄膜トランジスタ4509とを例示している。
薄膜トランジスタ4509、4510は、IGZO半導体層及びn型の導電型を有する金
属酸化物層を含む薄膜トランジスタに相当し、実施の形態1、実施の形態2、又は実施の
形態3に示す薄膜トランジスタを適用することができる。本実施の形態において、薄膜ト
ランジスタ4509、4510はnチャネル型薄膜トランジスタである。
また4511は発光素子に相当し、発光素子4511が有する画素電極である第1の電極
層4517は、薄膜トランジスタ4510のソース電極層またはドレイン電極層と電気的
に接続されている。なお発光素子4511の構成は、本実施の形態に示した構成に限定さ
れない。発光素子4511から取り出す光の方向などに合わせて、発光素子4511の構
成は適宜変えることができる。
また、信号線駆動回路4503a、4503b、走査線駆動回路4504a、4504b
、または画素部4502に与えられる各種信号及び電位は、FPC4518a、4518
bから供給されている。
本実施の形態では、接続端子4515が、第2の電極層4512と同じ導電膜から形成さ
れ、配線4516は、発光素子4511が有する第1の電極層4517と同じ導電膜から
形成されている。
接続端子4515は、FPC4518aが有する端子と、異方性導電膜4519を介して
電気的に接続されている。
発光素子4511からの光の取り出し方向に位置する第2の基板4506は透光性でなけ
ればならない。その場合には、ガラス板、プラスチック板、ポリエステルフィルムまたは
アクリルフィルムのような透光性を有する材料を用いる。
また、充填材4507としては窒素やアルゴンなどの不活性な気体の他に、紫外線硬化樹
脂または熱硬化樹脂を用いることができ、PVC(ポリビニルクロライド)、アクリル、
ポリイミド、エポキシ樹脂、シリコーン樹脂、PVB(ポリビニルブチラル)またはEV
A(エチレンビニルアセテート)を用いることができる。本実施の形態は充填材4507
として窒素を用いた。
また、必要であれば、発光素子の射出面に偏光板、又は円偏光板(楕円偏光板を含む)、
位相差板(λ/4板、λ/2板)、カラーフィルタなどの光学フィルムを適宜設けてもよ
い。また、偏光板又は円偏光板に反射防止膜を設けてもよい。例えば、表面の凹凸により
反射光を拡散し、映り込みを低減できるアンチグレア処理を施すことができる。
信号線駆動回路4503a、4503b、及び走査線駆動回路4504a、4504bは
、別途用意された基板上に単結晶半導体膜又は多結晶半導体膜によって形成された駆動回
路で実装されていてもよい。また、信号線駆動回路のみ、或いは一部、又は走査線駆動回
路のみ、或いは一部のみを別途形成して実装しても良く、本実施の形態は図25の構成に
限定されない。
次に、本発明の半導体装置の一形態に相当する液晶表示パネルの外観及び断面について、
図20を用いて説明する。図20(A1)(A2)は、第1の基板4001上に形成され
たIGZO半導体層及びn型の導電型を有する金属酸化物層を含む信頼性の高い薄膜トラ
ンジスタ4010、4011、及び液晶素子4013を、第2の基板4006との間にシ
ール材4005によって封止した、パネルの上面図であり、図20(B)は、図20(A
1)(A2)のM−Nにおける断面図に相当する。
第1の基板4001上に設けられた画素部4002と、走査線駆動回路4004とを囲む
ようにして、シール材4005が設けられている。また画素部4002と、走査線駆動回
路4004の上に第2の基板4006が設けられている。よって画素部4002と、走査
線駆動回路4004とは、第1の基板4001とシール材4005と第2の基板4006
とによって、液晶層4008と共に封止されている。また第1の基板4001上のシール
材4005によって囲まれている領域とは異なる領域に、別途用意された基板上に単結晶
半導体膜又は多結晶半導体膜で形成された信号線駆動回路4003が実装されている。
なお、別途形成した駆動回路の接続方法は、特に限定されるものではなく、COG方法、
ワイヤボンディング方法、或いはTAB方法などを用いることができる。図20(A1)
は、COG方法により信号線駆動回路4003を実装する例であり、図20(A2)は、
TAB方法により信号線駆動回路4003を実装する例である。
また第1の基板4001上に設けられた画素部4002と、走査線駆動回路4004は、
薄膜トランジスタを複数有しており、図20(B)では、画素部4002に含まれる薄膜
トランジスタ4010と、走査線駆動回路4004に含まれる薄膜トランジスタ4011
とを例示している。
薄膜トランジスタ4010、4011は、IGZO半導体層及びn型の導電型を有する金
属酸化物層を含む薄膜トランジスタに相当し、実施の形態1、実施の形態2、又は実施の
形態3に示す薄膜トランジスタを適用することができる。本実施の形態において、薄膜ト
ランジスタ4010、4011はnチャネル型薄膜トランジスタである。
また、液晶素子4013が有する画素電極層4030は、薄膜トランジスタ4010と電
気的に接続されている。そして液晶素子4013の対向電極層4031は第2の基板40
06上に形成されている。画素電極層4030と対向電極層4031と液晶層4008と
が重なっている部分が、液晶素子4013に相当する。なお、画素電極層4030、対向
電極層4031はそれぞれ配向膜として機能する絶縁層4032、4033が設けられ、
絶縁層4032、4033を介して液晶層4008を挟持している。
なお、第1の基板4001、第2の基板4006としては、ガラス、金属(代表的にはス
テンレス)、セラミックス、プラスチックを用いることができる。プラスチックとしては
、FRP(Fiberglass−Reinforced Plastics)板、PV
F(ポリビニルフルオライド)フィルム、ポリエステルフィルムまたはアクリル樹脂フィ
ルムを用いることができる。また、アルミニウムホイルをPVFフィルムやポリエステル
フィルムで挟んだ構造のシートを用いることもできる。
また4035は絶縁膜を選択的にエッチングすることで得られる柱状のスペーサであり、
画素電極層4030と対向電極層4031との間の距離(セルギャップ)を制御するため
に設けられている。なお球状のスペーサを用いていても良い。
また別途形成された信号線駆動回路4003と、走査線駆動回路4004または画素部4
002に与えられる各種信号及び電位は、FPC4018から供給されている。
本実施の形態では、接続端子4015が、液晶素子4013が有する画素電極層4030
と同じ導電膜から形成され、配線4016は、薄膜トランジスタ4010、4011のゲ
ート電極層と同じ導電膜で形成されている。
接続端子4015は、FPC4018が有する端子と、異方性導電膜4019を介して電
気的に接続されている。
また図20においては、信号線駆動回路4003を別途形成し、第1の基板4001に実
装している例を示しているが、本実施の形態はこの構成に限定されない。走査線駆動回路
を別途形成して実装しても良いし、信号線駆動回路の一部または走査線駆動回路の一部の
みを別途形成して実装しても良い。
図21は、本発明の一形態を適用して作製されるTFT基板2600を用いて半導体装置
として液晶表示モジュールを構成する一例を示している。
図21は液晶表示モジュールの一例であり、TFT基板2600と対向基板2601がシ
ール材2602により固着され、その間にTFT等を含む画素部2603、液晶層を含む
表示素子2604、着色層2605が設けられ表示領域を形成している。着色層2605
はカラー表示を行う場合に必要であり、RGB方式の場合は、赤、緑、青の各色に対応し
た着色層が各画素に対応して設けられている。TFT基板2600と対向基板2601の
外側には偏光板2606、偏光板2607、拡散板2613が配設されている。光源は冷
陰極管2610と反射板2611により構成され、回路基板2612は、フレキシブル配
線基板2609によりTFT基板2600の配線回路部2608と接続され、コントロー
ル回路や電源回路などの外部回路が組みこまれている。また偏光板と、液晶層との間に位
相差板を有した状態で積層してもよい。
液晶表示モジュールには、TN(Twisted Nematic)モード、IPS(I
n−Plane−Switching)モード、FFS(Fringe Field S
witching)モード、MVA(Multi−domain Vertical A
lignment)モード、PVA(Patterned Vertical Alig
nment)、ASM(Axially Symmetric aligned Mic
ro−cell)モード、OCB(Optical Compensated Bire
fringence)モード、FLC(Ferroelectric Liquid C
rystal)モード、AFLC(AntiFerroelectric Liquid
Crystal)などを用いることができる。
以上の工程により、半導体装置として信頼性の高い表示パネルを作製することができる。
本実施の形態は、他の実施の形態に記載した構成と適宜組み合わせて実施することが可能
である。
(実施の形態10)
本発明の半導体装置の一形態は、電子ペーパーとして適用することができる。電子ペーパ
ーは、情報を表示するものであればあらゆる分野の電子機器に用いることが可能である。
例えば、電子ペーパーを用いて、電子書籍(電子ブック)、ポスター、電車などの乗り物
の車内広告、クレジットカード等の各種カードにおける表示等に適用することができる。
電子機器の一例を図7、図8に示す。
図7(A)は、電子ペーパーで作られたポスター2631を示している。広告媒体が紙の
印刷物である場合には、広告の交換は人手によって行われるが、本発明の一形態を適用し
た電子ペーパーを用いれば短時間で広告の表示を変えることができる。また、表示も崩れ
ることなく安定した画像が得られる。なお、ポスターは無線で情報を送受信できる構成と
してもよい。
また、図7(B)は、電車などの乗り物の車内広告2632を示している。広告媒体が紙
の印刷物である場合には、広告の交換は人手によって行われるが、本発明の一形態を適用
した電子ペーパーを用いれば人手を多くかけることなく短時間で広告の表示を変えること
ができる。また表示も崩れることなく安定した画像が得られる。なお、車内広告は無線で
情報を送受信できる構成としてもよい。
また、図8は、電子書籍2700の一例を示している。例えば、電子書籍2700は、筐
体2701および筐体2703の2つの筐体で構成されている。筐体2701および筐体
2703は、軸部2711により一体とされており、該軸部2711を軸として開閉動作
を行うことができる。このような構成により、紙の書籍のような動作を行うことが可能と
なる。
筐体2701には表示部2705が組み込まれ、筐体2703には表示部2707が組み
込まれている。表示部2705および表示部2707は、続き画面を表示する構成として
もよいし、異なる画面を表示する構成としてもよい。異なる画面を表示する構成とするこ
とで、例えば右側の表示部(図8では表示部2705)に文章を表示し、左側の表示部(
図8では表示部2707)に画像を表示することができる。
また、図8では、筐体2701に操作部などを備えた例を示している。例えば、筐体27
01において、電源2721、操作キー2723、スピーカ2725などを備えている。
操作キー2723により、頁を送ることができる。なお、筐体の表示部と同一面にキーボ
ードやポインティングディバイスなどを備える構成としてもよい。また、筐体の裏面や側
面に、外部接続用端子(イヤホン端子、USB端子、またはACアダプタおよびUSBケ
ーブルなどの各種ケーブルと接続可能な端子など)、記録媒体挿入部などを備える構成と
してもよい。さらに、電子書籍2700は、電子辞書としての機能を持たせた構成として
もよい。
また、電子書籍2700は、無線で情報を送受信できる構成としてもよい。無線により、
電子書籍サーバから、所望の書籍データなどを購入し、ダウンロードする構成とすること
も可能である。
(実施の形態11)
本発明の一形態に係る半導体装置は、さまざまな電子機器(遊技機も含む)に適用するこ
とができる。電子機器としては、例えば、テレビジョン装置(テレビ、またはテレビジョ
ン受信機ともいう)、コンピュータ用などのモニタ、デジタルカメラ、デジタルビデオカ
メラ、デジタルフォトフレーム、携帯電話機(携帯電話、携帯電話装置ともいう)、携帯
型ゲーム機、携帯情報端末、音響再生装置、パチンコ機などの大型ゲーム機などが挙げら
れる。
図9(A)は、テレビジョン装置9600の一例を示している。テレビジョン装置960
0は、筐体9601に表示部9603が組み込まれている。表示部9603により、映像
を表示することが可能である。また、ここでは、スタンド9605により筐体9601を
支持した構成を示している。
テレビジョン装置9600の操作は、筐体9601が備える操作スイッチや、別体のリモ
コン操作機9610により行うことができる。リモコン操作機9610が備える操作キー
9609により、チャンネルや音量の操作を行うことができ、表示部9603に表示され
る映像を操作することができる。また、リモコン操作機9610に、当該リモコン操作機
9610から出力する情報を表示する表示部9607を設ける構成としてもよい。
なお、テレビジョン装置9600は、受信機やモデムなどを備えた構成とする。受信機に
より一般のテレビ放送の受信を行うことができ、さらにモデムを介して有線または無線に
よる通信ネットワークに接続することにより、一方向(送信者から受信者)または双方向
(送信者と受信者間、あるいは受信者間同士など)の情報通信を行うことも可能である。
図9(B)は、デジタルフォトフレーム9700の一例を示している。例えば、デジタル
フォトフレーム9700は、筐体9701に表示部9703が組み込まれている。表示部
9703は、各種画像を表示することが可能であり、例えばデジタルカメラなどで撮影し
た画像データを表示させることで、通常の写真立てと同様に機能させることができる。
なお、デジタルフォトフレーム9700は、操作部、外部接続用端子(USB端子、US
Bケーブルなどの各種ケーブルと接続可能な端子など)、記録媒体挿入部などを備える構
成とする。これらの構成は、表示部と同一面に組み込まれていてもよいが、側面や裏面に
備えるとデザイン性が向上するため好ましい。例えば、デジタルフォトフレームの記録媒
体挿入部に、デジタルカメラで撮影した画像データを記憶したメモリを挿入して画像デー
タを取り込み、取り込んだ画像データを表示部9703に表示させることができる。
また、デジタルフォトフレーム9700は、無線で情報を送受信出来る構成としてもよい
。無線により、所望の画像データを取り込み、表示させる構成とすることもできる。
図10(A)は携帯型遊技機であり、筐体9881と筐体9891の2つの筐体で構成さ
れており、連結部9893により、開閉可能に連結されている。筐体9881には表示部
9882が組み込まれ、筐体9891には表示部9883が組み込まれている。また、図
10(A)に示す携帯型遊技機は、その他、スピーカ部9884、記録媒体挿入部988
6、LEDランプ9890、入力手段(操作キー9885、接続端子9887、センサ9
888(力、変位、位置、速度、加速度、角速度、回転数、距離、光、液、磁気、温度、
化学物質、音声、時間、硬度、電場、電流、電圧、電力、放射線、流量、湿度、傾度、振
動、におい又は赤外線を測定する機能を含むもの)、マイクロフォン9889)等を備え
ている。もちろん、携帯型遊技機の構成は上述のものに限定されず、少なくとも本発明の
一形態に係る半導体装置を備えた構成であればよく、その他付属設備が適宜設けられた構
成とすることができる。図10(A)に示す携帯型遊技機は、記録媒体に記録されている
プログラム又はデータを読み出して表示部に表示する機能や、他の携帯型遊技機と無線通
信を行って情報を共有する機能を有する。なお、図10(A)に示す携帯型遊技機が有す
る機能はこれに限定されず、様々な機能を有することができる。
図10(B)は大型遊技機であるスロットマシン9900の一例を示している。スロット
マシン9900は、筐体9901に表示部9903が組み込まれている。また、スロット
マシン9900は、その他、スタートレバーやストップスイッチなどの操作手段、コイン
投入口、スピーカなどを備えている。もちろん、スロットマシン9900の構成は上述の
ものに限定されず、少なくとも本発明の一形態に係る半導体装置を備えた構成であればよ
く、その他付属設備が適宜設けられた構成とすることができる。
図11は、携帯電話機1000の一例を示している。携帯電話機1000は、筐体100
1に組み込まれた表示部1002の他、操作ボタン1003、外部接続ポート1004、
スピーカ1005、マイク1006などを備えている。
図11に示す携帯電話機1000は、表示部1002を指などで触れることで、情報を入
力ことができる。また、電話を掛ける、或いはメールを打つなどの操作は、表示部100
2を指などで触れることにより行うことができる。
表示部1002の画面は主として3つのモードがある。第1は、画像の表示を主とする表
示モードであり、第2は、文字等の情報の入力を主とする入力モードである。第3は表示
モードと入力モードの2つのモードが混合した表示+入力モードである。
例えば、電話を掛ける、或いはメールを作成する場合は、表示部1002を文字の入力を
主とする文字入力モードとし、画面に表示させた文字の入力操作を行えばよい。この場合
、表示部1002の画面のほとんどにキーボードまたは番号ボタンを表示させることが好
ましい。
また、携帯電話機1000内部に、ジャイロ、加速度センサ等の傾きを検出するセンサを
有する検出装置を設けることで、携帯電話機1000の向き(縦か横か)を判断して、表
示部1002の画面表示を自動的に切り替えるようにすることができる。
また、画面モードの切り替えは、表示部1002を触れること、又は筐体1001の操作
ボタン1003の操作により行われる。また、表示部1002に表示される画像の種類に
よって切り替えるようにすることもできる。例えば、表示部に表示する画像信号が動画の
データであれば表示モード、テキストデータであれば入力モードに切り替える。
また、入力モードにおいて、表示部1002の光センサで検出される信号を検知し、表示
部1002のタッチ操作による入力が一定期間ない場合には、画面のモードを入力モード
から表示モードに切り替えるように制御してもよい。
表示部1002は、イメージセンサとして機能させることもできる。例えば、表示部10
02に掌や指を触れることで、掌紋、指紋等を撮像することで、本人認証を行うことがで
きる。また、表示部に近赤外光を発光するバックライトまたは近赤外光を発光するセンシ
ング用光源を用いれば、指静脈、掌静脈などを撮像することもできる。

Claims (2)

  1. 基板上方に、第1のチャネル形成領域と第2のチャネル形成領域とを有する酸化物半導体層と、前記酸化物半導体層と電気的に接続された第1の導電層及び第2の導電層と、前記酸化物半導体層に重なる第3の導電層と、を有し、
    前記第3の導電層は、前記第1のチャネル形成領域と重なる部分と、前記第2のチャネル形成領域と重なる部分とを有し、
    前記第1の導電層は、ソース電極又はドレイン電極の一方としての機能を有し、
    前記第2の導電層は、前記ソース電極又は前記ドレイン電極の他方としての機能を有し、
    前記第1の導電層と、前記酸化物半導体層との間に、前記第1の導電層側から順に、第1の領域と、第2の領域とを有し、
    前記第2の導電層と、前記酸化物半導体層との間に、前記第2の導電層側から順に、第3の領域と、第4の領域とを有し、
    前記第1の領域及び前記第3の領域は、金属酸化物を有し、
    前記第2の領域及び前記第4の領域は、前記第1の領域及び前記第3の領域と同じ金属酸化物材料と、インジウムと、亜鉛と、ガリウムと、を有し、
    前記酸化物半導体層は、インジウムと、亜鉛と、ガリウムとを有する半導体装置。
  2. 請求項1において、
    前記第1の導電層の側面は、前記第1の領域と接し、
    前記第2の導電層の側面は、前記第3の領域と接する半導体装置。
JP2018209116A 2008-08-08 2018-11-06 半導体装置 Active JP6629945B2 (ja)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2008206126 2008-08-08
JP2008206126 2008-08-08

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
JP2017010873A Division JP6433520B2 (ja) 2008-08-08 2017-01-25 半導体装置

Related Child Applications (1)

Application Number Title Priority Date Filing Date
JP2019182076A Division JP6882405B2 (ja) 2008-08-08 2019-10-02 半導体装置

Publications (2)

Publication Number Publication Date
JP2019033287A JP2019033287A (ja) 2019-02-28
JP6629945B2 true JP6629945B2 (ja) 2020-01-15

Family

ID=41652044

Family Applications (8)

Application Number Title Priority Date Filing Date
JP2009181701A Active JP5480554B2 (ja) 2008-08-08 2009-08-04 半導体装置
JP2014026243A Active JP5766832B2 (ja) 2008-08-08 2014-02-14 半導体装置
JP2015121624A Withdrawn JP2015207781A (ja) 2008-08-08 2015-06-17 半導体装置
JP2017010873A Active JP6433520B2 (ja) 2008-08-08 2017-01-25 半導体装置
JP2018209116A Active JP6629945B2 (ja) 2008-08-08 2018-11-06 半導体装置
JP2019182076A Active JP6882405B2 (ja) 2008-08-08 2019-10-02 半導体装置
JP2021078367A Withdrawn JP2021145128A (ja) 2008-08-08 2021-05-06 半導体装置
JP2023018194A Withdrawn JP2023059899A (ja) 2008-08-08 2023-02-09 半導体装置

Family Applications Before (4)

Application Number Title Priority Date Filing Date
JP2009181701A Active JP5480554B2 (ja) 2008-08-08 2009-08-04 半導体装置
JP2014026243A Active JP5766832B2 (ja) 2008-08-08 2014-02-14 半導体装置
JP2015121624A Withdrawn JP2015207781A (ja) 2008-08-08 2015-06-17 半導体装置
JP2017010873A Active JP6433520B2 (ja) 2008-08-08 2017-01-25 半導体装置

Family Applications After (3)

Application Number Title Priority Date Filing Date
JP2019182076A Active JP6882405B2 (ja) 2008-08-08 2019-10-02 半導体装置
JP2021078367A Withdrawn JP2021145128A (ja) 2008-08-08 2021-05-06 半導体装置
JP2023018194A Withdrawn JP2023059899A (ja) 2008-08-08 2023-02-09 半導体装置

Country Status (3)

Country Link
US (2) US8471252B2 (ja)
JP (8) JP5480554B2 (ja)
KR (1) KR101734060B1 (ja)

Families Citing this family (79)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP5480554B2 (ja) * 2008-08-08 2014-04-23 株式会社半導体エネルギー研究所 半導体装置
JP5608347B2 (ja) * 2008-08-08 2014-10-15 株式会社半導体エネルギー研究所 半導体装置及び半導体装置の作製方法
KR101623224B1 (ko) 2008-09-12 2016-05-20 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치 및 반도체 장치의 제조 방법
US8441007B2 (en) 2008-12-25 2013-05-14 Semiconductor Energy Laboratory Co., Ltd. Display device and manufacturing method thereof
KR101623961B1 (ko) * 2009-12-02 2016-05-26 삼성전자주식회사 트랜지스터와 그 제조방법 및 트랜지스터를 포함하는 전자소자
WO2011068028A1 (en) 2009-12-04 2011-06-09 Semiconductor Energy Laboratory Co., Ltd. Semiconductor element, semiconductor device, and method for manufacturing the same
WO2011074407A1 (en) 2009-12-18 2011-06-23 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and method for manufacturing the same
US9142804B2 (en) * 2010-02-09 2015-09-22 Samsung Display Co., Ltd. Organic light-emitting device including barrier layer and method of manufacturing the same
KR20120121931A (ko) * 2010-02-19 2012-11-06 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치 및 그 제조 방법
WO2011105198A1 (en) * 2010-02-26 2011-09-01 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device
WO2011105183A1 (en) * 2010-02-26 2011-09-01 Semiconductor Energy Laboratory Co., Ltd. Method for manufacturing semiconductor element and deposition apparatus
US9045821B2 (en) * 2010-03-02 2015-06-02 Sumitomo Metal Mining Co., Ltd. Laminate, method for producing same, and functional element using same
KR102341927B1 (ko) * 2010-03-05 2021-12-23 가부시키가이샤 한도오따이 에네루기 켄큐쇼 표시 장치
CN102812547B (zh) * 2010-03-19 2015-09-09 株式会社半导体能源研究所 半导体装置
KR101435970B1 (ko) 2010-03-26 2014-08-29 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치를 제작하는 방법
WO2011118741A1 (en) 2010-03-26 2011-09-29 Semiconductor Energy Laboratory Co., Ltd. Method for manufacturing semiconductor device
DE112011101069B4 (de) * 2010-03-26 2018-05-03 Semiconductor Energy Laboratory Co., Ltd. Halbleitervorrichtung und Verfahren zur Herstellung der Halbleitervorrichtung
US9147768B2 (en) 2010-04-02 2015-09-29 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device having an oxide semiconductor and a metal oxide film
WO2011122363A1 (en) 2010-04-02 2011-10-06 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device
US9190522B2 (en) 2010-04-02 2015-11-17 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device having an oxide semiconductor
US8884282B2 (en) 2010-04-02 2014-11-11 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device
CN102834922B (zh) * 2010-04-02 2016-04-13 株式会社半导体能源研究所 半导体装置
US8653514B2 (en) 2010-04-09 2014-02-18 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and method for manufacturing the same
WO2011129227A1 (ja) * 2010-04-14 2011-10-20 シャープ株式会社 半導体装置、半導体装置の製造方法、および表示装置
KR101540039B1 (ko) * 2010-04-23 2015-07-28 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치의 제작 방법
WO2011132591A1 (en) * 2010-04-23 2011-10-27 Semiconductor Energy Laboratory Co., Ltd. Method for manufacturing semiconductor device
US9697788B2 (en) * 2010-04-28 2017-07-04 Semiconductor Energy Laboratory Co., Ltd. Liquid crystal display device
WO2011145634A1 (en) 2010-05-21 2011-11-24 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device
KR101872927B1 (ko) 2010-05-21 2018-06-29 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치
CN102906882B (zh) 2010-05-21 2015-11-25 株式会社半导体能源研究所 半导体装置及其制造方法
WO2011145633A1 (en) 2010-05-21 2011-11-24 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device
US8779433B2 (en) * 2010-06-04 2014-07-15 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device
KR101938726B1 (ko) * 2010-06-11 2019-01-16 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치 및 그 제조 방법
WO2011162104A1 (en) 2010-06-25 2011-12-29 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and method for driving the same
WO2012002186A1 (en) 2010-07-02 2012-01-05 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device
KR20180135118A (ko) 2010-07-02 2018-12-19 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치 및 그 제작 방법
KR101850567B1 (ko) * 2010-07-16 2018-04-19 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치
JP5852810B2 (ja) * 2010-08-26 2016-02-03 株式会社半導体エネルギー研究所 半導体装置の作製方法
US8664097B2 (en) 2010-09-13 2014-03-04 Semiconductor Energy Laboratory Co., Ltd. Manufacturing method of semiconductor device
US8569754B2 (en) 2010-11-05 2013-10-29 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and manufacturing method thereof
WO2012060202A1 (en) * 2010-11-05 2012-05-10 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device
KR101457833B1 (ko) 2010-12-03 2014-11-05 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치
JP5973165B2 (ja) * 2010-12-28 2016-08-23 株式会社半導体エネルギー研究所 半導体装置
US8634230B2 (en) 2011-01-28 2014-01-21 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and method for driving the same
JP5766467B2 (ja) * 2011-03-02 2015-08-19 株式会社東芝 薄膜トランジスタ及びその製造方法、表示装置
US8669552B2 (en) * 2011-03-02 2014-03-11 Applied Materials, Inc. Offset electrode TFT structure
US9082860B2 (en) * 2011-03-31 2015-07-14 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device
CN105931967B (zh) 2011-04-27 2019-05-03 株式会社半导体能源研究所 半导体装置的制造方法
US8809928B2 (en) * 2011-05-06 2014-08-19 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device, memory device, and method for manufacturing the semiconductor device
US8673426B2 (en) * 2011-06-29 2014-03-18 Semiconductor Energy Laboratory Co., Ltd. Driver circuit, method of manufacturing the driver circuit, and display device including the driver circuit
US9385238B2 (en) * 2011-07-08 2016-07-05 Semiconductor Energy Laboratory Co., Ltd. Transistor using oxide semiconductor
US8836626B2 (en) * 2011-07-15 2014-09-16 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and method for driving the same
US9117916B2 (en) * 2011-10-13 2015-08-25 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device comprising oxide semiconductor film
US10026847B2 (en) * 2011-11-18 2018-07-17 Semiconductor Energy Laboratory Co., Ltd. Semiconductor element, method for manufacturing semiconductor element, and semiconductor device including semiconductor element
JP5465311B2 (ja) * 2012-02-09 2014-04-09 エルジー ディスプレイ カンパニー リミテッド 有機発光表示装置及びその製造方法
TWI624949B (zh) 2012-11-30 2018-05-21 半導體能源研究所股份有限公司 半導體裝置
CN103022149B (zh) * 2012-12-14 2015-06-10 京东方科技集团股份有限公司 薄膜晶体管、阵列基板及制造方法和显示器件
JP6376788B2 (ja) 2013-03-26 2018-08-22 株式会社半導体エネルギー研究所 半導体装置およびその作製方法
US9893192B2 (en) 2013-04-24 2018-02-13 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device
TWI513005B (zh) * 2013-09-13 2015-12-11 Au Optronics Corp 薄膜電晶體及其製造方法
TWI677989B (zh) 2013-09-19 2019-11-21 日商半導體能源研究所股份有限公司 半導體裝置及其製造方法
CN103489828B (zh) * 2013-09-30 2015-07-01 深圳市华星光电技术有限公司 薄膜晶体管阵列基板的制造方法
JP6547273B2 (ja) * 2013-12-26 2019-07-24 株式会社リコー p型酸化物半導体、p型酸化物半導体製造用組成物、p型酸化物半導体の製造方法、半導体素子、表示素子、画像表示装置、及びシステム
KR102509203B1 (ko) * 2014-08-29 2023-03-14 가부시키가이샤 한도오따이 에네루기 켄큐쇼 촬상 장치 및 전자 기기
US20160225915A1 (en) * 2015-01-30 2016-08-04 Cindy X. Qiu Metal oxynitride transistor devices
KR102546189B1 (ko) * 2015-04-13 2023-06-22 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치
JP6901831B2 (ja) 2015-05-26 2021-07-14 株式会社半導体エネルギー研究所 メモリシステム、及び情報処理システム
KR20170024770A (ko) * 2015-08-26 2017-03-08 실리콘 디스플레이 (주) 디스플레이 장치의 화소 소자로 사용되는 산화물 반도체 트랜지스터 및 이의 제조 방법
JP6851166B2 (ja) 2015-10-12 2021-03-31 株式会社半導体エネルギー研究所 半導体装置の作製方法
WO2017068478A1 (en) 2015-10-22 2017-04-27 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device or memory device including the semiconductor device
US10083991B2 (en) * 2015-12-28 2018-09-25 Semiconductor Energy Laboratory Co., Ltd. Display device, display module, and electronic device
SG10201701689UA (en) 2016-03-18 2017-10-30 Semiconductor Energy Lab Semiconductor device, semiconductor wafer, and electronic device
KR102343573B1 (ko) * 2017-05-26 2021-12-28 삼성디스플레이 주식회사 플렉서블 디스플레이 장치
US11257722B2 (en) 2017-07-31 2022-02-22 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device having oxide containing gallium indium and zinc
JP7109928B2 (ja) 2018-01-31 2022-08-01 キオクシア株式会社 トランジスタ及び半導体記憶装置並びにトランジスタの製造方法
TWI813217B (zh) * 2021-12-09 2023-08-21 友達光電股份有限公司 半導體裝置及其製造方法
US11830454B2 (en) 2022-02-07 2023-11-28 Sharp Display Technology Corporation Active matrix substrate and display device
CN115377204B (zh) 2022-10-25 2023-04-18 Tcl华星光电技术有限公司 显示面板及其制作方法、显示装置
CN116437727B (zh) * 2023-06-14 2023-11-07 北京京东方技术开发有限公司 显示面板和显示装置

Family Cites Families (137)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS60198861A (ja) 1984-03-23 1985-10-08 Fujitsu Ltd 薄膜トランジスタ
JPH0244256B2 (ja) 1987-01-28 1990-10-03 Kagaku Gijutsucho Mukizaishitsu Kenkyushocho Ingazn2o5deshimesarerurotsuhoshokeinosojokozoojusurukagobutsuoyobisonoseizoho
JPS63210023A (ja) 1987-02-24 1988-08-31 Natl Inst For Res In Inorg Mater InGaZn↓4O↓7で示される六方晶系の層状構造を有する化合物およびその製造法
JPH0244260B2 (ja) 1987-02-24 1990-10-03 Kagaku Gijutsucho Mukizaishitsu Kenkyushocho Ingazn5o8deshimesarerurotsuhoshokeinosojokozoojusurukagobutsuoyobisonoseizoho
JPH0244258B2 (ja) 1987-02-24 1990-10-03 Kagaku Gijutsucho Mukizaishitsu Kenkyushocho Ingazn3o6deshimesarerurotsuhoshokeinosojokozoojusurukagobutsuoyobisonoseizoho
JPH0244262B2 (ja) 1987-02-27 1990-10-03 Kagaku Gijutsucho Mukizaishitsu Kenkyushocho Ingazn6o9deshimesarerurotsuhoshokeinosojokozoojusurukagobutsuoyobisonoseizoho
JPH0244263B2 (ja) 1987-04-22 1990-10-03 Kagaku Gijutsucho Mukizaishitsu Kenkyushocho Ingazn7o10deshimesarerurotsuhoshokeinosojokozoojusurukagobutsuoyobisonoseizoho
JP2585118B2 (ja) 1990-02-06 1997-02-26 株式会社半導体エネルギー研究所 薄膜トランジスタの作製方法
DE69107101T2 (de) 1990-02-06 1995-05-24 Semiconductor Energy Lab Verfahren zum Herstellen eines Oxydfilms.
JPH05251705A (ja) 1992-03-04 1993-09-28 Fuji Xerox Co Ltd 薄膜トランジスタ
JP3479375B2 (ja) 1995-03-27 2003-12-15 科学技術振興事業団 亜酸化銅等の金属酸化物半導体による薄膜トランジスタとpn接合を形成した金属酸化物半導体装置およびそれらの製造方法
JPH11505377A (ja) 1995-08-03 1999-05-18 フィリップス エレクトロニクス ネムローゼ フェンノートシャップ 半導体装置
US5847410A (en) 1995-11-24 1998-12-08 Semiconductor Energy Laboratory Co. Semiconductor electro-optical device
JP3625598B2 (ja) 1995-12-30 2005-03-02 三星電子株式会社 液晶表示装置の製造方法
JP4170454B2 (ja) 1998-07-24 2008-10-22 Hoya株式会社 透明導電性酸化物薄膜を有する物品及びその製造方法
JP2000150861A (ja) 1998-11-16 2000-05-30 Tdk Corp 酸化物薄膜
JP3276930B2 (ja) 1998-11-17 2002-04-22 科学技術振興事業団 トランジスタ及び半導体装置
TW460731B (en) 1999-09-03 2001-10-21 Ind Tech Res Inst Electrode structure and production method of wide viewing angle LCD
GB9929614D0 (en) * 1999-12-15 2000-02-09 Koninkl Philips Electronics Nv Method of manufacturing a transistor
JP4089858B2 (ja) 2000-09-01 2008-05-28 国立大学法人東北大学 半導体デバイス
KR20020038482A (ko) 2000-11-15 2002-05-23 모리시타 요이찌 박막 트랜지스터 어레이, 그 제조방법 및 그것을 이용한표시패널
JP3997731B2 (ja) 2001-03-19 2007-10-24 富士ゼロックス株式会社 基材上に結晶性半導体薄膜を形成する方法
JP2002289859A (ja) 2001-03-23 2002-10-04 Minolta Co Ltd 薄膜トランジスタ
JP4090716B2 (ja) 2001-09-10 2008-05-28 雅司 川崎 薄膜トランジスタおよびマトリクス表示装置
JP3925839B2 (ja) 2001-09-10 2007-06-06 シャープ株式会社 半導体記憶装置およびその試験方法
US7061014B2 (en) 2001-11-05 2006-06-13 Japan Science And Technology Agency Natural-superlattice homologous single crystal thin film, method for preparation thereof, and device using said single crystal thin film
JP4164562B2 (ja) 2002-09-11 2008-10-15 独立行政法人科学技術振興機構 ホモロガス薄膜を活性層として用いる透明薄膜電界効果型トランジスタ
JP4083486B2 (ja) 2002-02-21 2008-04-30 独立行政法人科学技術振興機構 LnCuO(S,Se,Te)単結晶薄膜の製造方法
CN1445821A (zh) 2002-03-15 2003-10-01 三洋电机株式会社 ZnO膜和ZnO半导体层的形成方法、半导体元件及其制造方法
JP3933591B2 (ja) 2002-03-26 2007-06-20 淳二 城戸 有機エレクトロルミネッセント素子
US7339187B2 (en) 2002-05-21 2008-03-04 State Of Oregon Acting By And Through The Oregon State Board Of Higher Education On Behalf Of Oregon State University Transistor structures
JP2004022625A (ja) 2002-06-13 2004-01-22 Murata Mfg Co Ltd 半導体デバイス及び該半導体デバイスの製造方法
US7105868B2 (en) 2002-06-24 2006-09-12 Cermet, Inc. High-electron mobility transistor with zinc oxide
US7067843B2 (en) 2002-10-11 2006-06-27 E. I. Du Pont De Nemours And Company Transparent oxide semiconductor thin film transistors
US6768156B1 (en) * 2003-02-10 2004-07-27 Micron Technology, Inc. Non-volatile random access memory cells associated with thin film constructions
JP4166105B2 (ja) 2003-03-06 2008-10-15 シャープ株式会社 半導体装置およびその製造方法
JP2004273732A (ja) 2003-03-07 2004-09-30 Sharp Corp アクティブマトリクス基板およびその製造方法
JP4108633B2 (ja) 2003-06-20 2008-06-25 シャープ株式会社 薄膜トランジスタおよびその製造方法ならびに電子デバイス
US7262463B2 (en) 2003-07-25 2007-08-28 Hewlett-Packard Development Company, L.P. Transistor including a deposited channel region having a doped portion
US7145174B2 (en) 2004-03-12 2006-12-05 Hewlett-Packard Development Company, Lp. Semiconductor device
US7282782B2 (en) 2004-03-12 2007-10-16 Hewlett-Packard Development Company, L.P. Combined binary oxide semiconductor device
US7242039B2 (en) 2004-03-12 2007-07-10 Hewlett-Packard Development Company, L.P. Semiconductor device
US7297977B2 (en) 2004-03-12 2007-11-20 Hewlett-Packard Development Company, L.P. Semiconductor device
CN102354658B (zh) 2004-03-12 2015-04-01 独立行政法人科学技术振兴机构 薄膜晶体管的制造方法
US7211825B2 (en) 2004-06-14 2007-05-01 Yi-Chi Shih Indium oxide-based thin film transistors and circuits
JP2006100760A (ja) 2004-09-02 2006-04-13 Casio Comput Co Ltd 薄膜トランジスタおよびその製造方法
US7285501B2 (en) 2004-09-17 2007-10-23 Hewlett-Packard Development Company, L.P. Method of forming a solution processed device
JP4754918B2 (ja) * 2004-09-30 2011-08-24 株式会社半導体エネルギー研究所 半導体装置の作製方法
US7298084B2 (en) 2004-11-02 2007-11-20 3M Innovative Properties Company Methods and displays utilizing integrated zinc oxide row and column drivers in conjunction with organic light emitting diodes
RU2358355C2 (ru) 2004-11-10 2009-06-10 Кэнон Кабусики Кайся Полевой транзистор
US7453065B2 (en) 2004-11-10 2008-11-18 Canon Kabushiki Kaisha Sensor and image pickup device
JP5138163B2 (ja) * 2004-11-10 2013-02-06 キヤノン株式会社 電界効果型トランジスタ
US7863611B2 (en) 2004-11-10 2011-01-04 Canon Kabushiki Kaisha Integrated circuits utilizing amorphous oxides
US7829444B2 (en) 2004-11-10 2010-11-09 Canon Kabushiki Kaisha Field effect transistor manufacturing method
US7791072B2 (en) 2004-11-10 2010-09-07 Canon Kabushiki Kaisha Display
EP1812969B1 (en) 2004-11-10 2015-05-06 Canon Kabushiki Kaisha Field effect transistor comprising an amorphous oxide
EP1810335B1 (en) 2004-11-10 2020-05-27 Canon Kabushiki Kaisha Light-emitting device
US7579224B2 (en) 2005-01-21 2009-08-25 Semiconductor Energy Laboratory Co., Ltd. Method for manufacturing a thin film semiconductor device
TWI505473B (zh) 2005-01-28 2015-10-21 Semiconductor Energy Lab 半導體裝置,電子裝置,和半導體裝置的製造方法
TWI569441B (zh) 2005-01-28 2017-02-01 半導體能源研究所股份有限公司 半導體裝置,電子裝置,和半導體裝置的製造方法
JP4777203B2 (ja) * 2005-01-28 2011-09-21 株式会社半導体エネルギー研究所 半導体装置
US7638252B2 (en) * 2005-01-28 2009-12-29 Hewlett-Packard Development Company, L.P. Electrophotographic printing of electronic devices
US7858451B2 (en) 2005-02-03 2010-12-28 Semiconductor Energy Laboratory Co., Ltd. Electronic device, semiconductor device and manufacturing method thereof
US7948171B2 (en) 2005-02-18 2011-05-24 Semiconductor Energy Laboratory Co., Ltd. Light emitting device
US20060197092A1 (en) 2005-03-03 2006-09-07 Randy Hoffman System and method for forming conductive material on a substrate
US8681077B2 (en) 2005-03-18 2014-03-25 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device, and display device, driving method and electronic apparatus thereof
US7544967B2 (en) 2005-03-28 2009-06-09 Massachusetts Institute Of Technology Low voltage flexible organic/transparent transistor for selective gas sensing, photodetecting and CMOS device applications
US7645478B2 (en) 2005-03-31 2010-01-12 3M Innovative Properties Company Methods of making displays
US8300031B2 (en) 2005-04-20 2012-10-30 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device comprising transistor having gate and drain connected through a current-voltage conversion element
JP2006344849A (ja) 2005-06-10 2006-12-21 Casio Comput Co Ltd 薄膜トランジスタ
US7402506B2 (en) 2005-06-16 2008-07-22 Eastman Kodak Company Methods of making thin film transistors comprising zinc-oxide-based semiconductor materials and transistors made thereby
US7691666B2 (en) 2005-06-16 2010-04-06 Eastman Kodak Company Methods of making thin film transistors comprising zinc-oxide-based semiconductor materials and transistors made thereby
US7507618B2 (en) 2005-06-27 2009-03-24 3M Innovative Properties Company Method for making electronic devices using metal oxide nanoparticles
KR100711890B1 (ko) 2005-07-28 2007-04-25 삼성에스디아이 주식회사 유기 발광표시장치 및 그의 제조방법
JP2007059128A (ja) 2005-08-23 2007-03-08 Canon Inc 有機el表示装置およびその製造方法
JP4958253B2 (ja) * 2005-09-02 2012-06-20 財団法人高知県産業振興センター 薄膜トランジスタ
JP2007073705A (ja) 2005-09-06 2007-03-22 Canon Inc 酸化物半導体チャネル薄膜トランジスタおよびその製造方法
JP4850457B2 (ja) 2005-09-06 2012-01-11 キヤノン株式会社 薄膜トランジスタ及び薄膜ダイオード
JP5116225B2 (ja) 2005-09-06 2013-01-09 キヤノン株式会社 酸化物半導体デバイスの製造方法
JP4280736B2 (ja) 2005-09-06 2009-06-17 キヤノン株式会社 半導体素子
EP1998374A3 (en) 2005-09-29 2012-01-18 Semiconductor Energy Laboratory Co, Ltd. Semiconductor device having oxide semiconductor layer and manufacturing method thereof
JP5078246B2 (ja) * 2005-09-29 2012-11-21 株式会社半導体エネルギー研究所 半導体装置、及び半導体装置の作製方法
JP5064747B2 (ja) 2005-09-29 2012-10-31 株式会社半導体エネルギー研究所 半導体装置、電気泳動表示装置、表示モジュール、電子機器、及び半導体装置の作製方法
JP5037808B2 (ja) 2005-10-20 2012-10-03 キヤノン株式会社 アモルファス酸化物を用いた電界効果型トランジスタ、及び該トランジスタを用いた表示装置
KR101117948B1 (ko) 2005-11-15 2012-02-15 가부시키가이샤 한도오따이 에네루기 켄큐쇼 액정 디스플레이 장치 제조 방법
JP5376750B2 (ja) * 2005-11-18 2013-12-25 出光興産株式会社 半導体薄膜、及びその製造方法、並びに薄膜トランジスタ、アクティブマトリックス駆動表示パネル
TWI292281B (en) 2005-12-29 2008-01-01 Ind Tech Res Inst Pixel structure of active organic light emitting diode and method of fabricating the same
US7867636B2 (en) 2006-01-11 2011-01-11 Murata Manufacturing Co., Ltd. Transparent conductive film and method for manufacturing the same
JP4977478B2 (ja) 2006-01-21 2012-07-18 三星電子株式会社 ZnOフィルム及びこれを用いたTFTの製造方法
US7576394B2 (en) 2006-02-02 2009-08-18 Kochi Industrial Promotion Center Thin film transistor including low resistance conductive thin films and manufacturing method thereof
JP2007212699A (ja) * 2006-02-09 2007-08-23 Idemitsu Kosan Co Ltd 反射型tft基板及び反射型tft基板の製造方法
US7977169B2 (en) 2006-02-15 2011-07-12 Kochi Industrial Promotion Center Semiconductor device including active layer made of zinc oxide with controlled orientations and manufacturing method thereof
JP5015472B2 (ja) * 2006-02-15 2012-08-29 財団法人高知県産業振興センター 薄膜トランジスタ及びその製法
JP5110803B2 (ja) 2006-03-17 2012-12-26 キヤノン株式会社 酸化物膜をチャネルに用いた電界効果型トランジスタ及びその製造方法
KR20070101595A (ko) 2006-04-11 2007-10-17 삼성전자주식회사 ZnO TFT
US20070252928A1 (en) 2006-04-28 2007-11-01 Toppan Printing Co., Ltd. Structure, transmission type liquid crystal display, reflection type display and manufacturing method thereof
KR101014473B1 (ko) * 2006-06-02 2011-02-14 가시오게산키 가부시키가이샤 산화아연의 산화물 반도체 박막층을 포함하는 반도체 장치및 그 제조방법
JP5028033B2 (ja) 2006-06-13 2012-09-19 キヤノン株式会社 酸化物半導体膜のドライエッチング方法
JP4609797B2 (ja) 2006-08-09 2011-01-12 Nec液晶テクノロジー株式会社 薄膜デバイス及びその製造方法
JP4999400B2 (ja) 2006-08-09 2012-08-15 キヤノン株式会社 酸化物半導体膜のドライエッチング方法
JP5128792B2 (ja) * 2006-08-31 2013-01-23 財団法人高知県産業振興センター 薄膜トランジスタの製法
JP4332545B2 (ja) 2006-09-15 2009-09-16 キヤノン株式会社 電界効果型トランジスタ及びその製造方法
JP5164357B2 (ja) 2006-09-27 2013-03-21 キヤノン株式会社 半導体装置及び半導体装置の製造方法
JP4274219B2 (ja) 2006-09-27 2009-06-03 セイコーエプソン株式会社 電子デバイス、有機エレクトロルミネッセンス装置、有機薄膜半導体装置
US7622371B2 (en) 2006-10-10 2009-11-24 Hewlett-Packard Development Company, L.P. Fused nanocrystal thin film semiconductor and method
JP2008112909A (ja) * 2006-10-31 2008-05-15 Kochi Prefecture Sangyo Shinko Center 薄膜半導体装置及びその製造方法
JP5116290B2 (ja) 2006-11-21 2013-01-09 キヤノン株式会社 薄膜トランジスタの製造方法
JP5413549B2 (ja) * 2006-11-28 2014-02-12 カシオ計算機株式会社 薄膜トランジスタパネルおよびその製造方法
US7772021B2 (en) 2006-11-29 2010-08-10 Samsung Electronics Co., Ltd. Flat panel displays comprising a thin-film transistor having a semiconductive oxide in its channel and methods of fabricating the same for use in flat panel displays
JP2008140684A (ja) 2006-12-04 2008-06-19 Toppan Printing Co Ltd カラーelディスプレイおよびその製造方法
KR101303578B1 (ko) 2007-01-05 2013-09-09 삼성전자주식회사 박막 식각 방법
US8207063B2 (en) 2007-01-26 2012-06-26 Eastman Kodak Company Process for atomic layer deposition
JP4662075B2 (ja) * 2007-02-02 2011-03-30 株式会社ブリヂストン 薄膜トランジスタ及びその製造方法
KR100858088B1 (ko) 2007-02-28 2008-09-10 삼성전자주식회사 박막 트랜지스터 및 그 제조 방법
KR100851215B1 (ko) 2007-03-14 2008-08-07 삼성에스디아이 주식회사 박막 트랜지스터 및 이를 이용한 유기 전계 발광표시장치
US7795613B2 (en) 2007-04-17 2010-09-14 Toppan Printing Co., Ltd. Structure with transistor
KR101325053B1 (ko) 2007-04-18 2013-11-05 삼성디스플레이 주식회사 박막 트랜지스터 기판 및 이의 제조 방법
KR20080094300A (ko) * 2007-04-19 2008-10-23 삼성전자주식회사 박막 트랜지스터 및 그 제조 방법과 박막 트랜지스터를포함하는 평판 디스플레이
KR101334181B1 (ko) 2007-04-20 2013-11-28 삼성전자주식회사 선택적으로 결정화된 채널층을 갖는 박막 트랜지스터 및 그제조 방법
US8274078B2 (en) 2007-04-25 2012-09-25 Canon Kabushiki Kaisha Metal oxynitride semiconductor containing zinc
US20080272408A1 (en) * 2007-05-01 2008-11-06 Dsm Solutions, Inc. Active area junction isolation structure and junction isolated transistors including igfet, jfet and mos transistors and method for making
KR101345376B1 (ko) 2007-05-29 2013-12-24 삼성전자주식회사 ZnO 계 박막 트랜지스터 및 그 제조방법
JP5215158B2 (ja) 2007-12-17 2013-06-19 富士フイルム株式会社 無機結晶性配向膜及びその製造方法、半導体デバイス
WO2009093625A1 (ja) * 2008-01-23 2009-07-30 Idemitsu Kosan Co., Ltd. 電界効果型トランジスタ及びその製造方法、それを用いた表示装置、並びに半導体装置
KR101490112B1 (ko) 2008-03-28 2015-02-05 삼성전자주식회사 인버터 및 그를 포함하는 논리회로
TWI500159B (zh) 2008-07-31 2015-09-11 Semiconductor Energy Lab 半導體裝置和其製造方法
JP2010056541A (ja) 2008-07-31 2010-03-11 Semiconductor Energy Lab Co Ltd 半導体装置およびその作製方法
TWI413260B (zh) 2008-07-31 2013-10-21 Semiconductor Energy Lab 半導體裝置及其製造方法
JP5616038B2 (ja) 2008-07-31 2014-10-29 株式会社半導体エネルギー研究所 半導体装置の作製方法
JP5608347B2 (ja) 2008-08-08 2014-10-15 株式会社半導体エネルギー研究所 半導体装置及び半導体装置の作製方法
TWI637444B (zh) 2008-08-08 2018-10-01 半導體能源研究所股份有限公司 半導體裝置的製造方法
TWI508282B (zh) 2008-08-08 2015-11-11 Semiconductor Energy Lab 半導體裝置及其製造方法
JP5525778B2 (ja) 2008-08-08 2014-06-18 株式会社半導体エネルギー研究所 半導体装置
JP5480554B2 (ja) * 2008-08-08 2014-04-23 株式会社半導体エネルギー研究所 半導体装置
JP4623179B2 (ja) 2008-09-18 2011-02-02 ソニー株式会社 薄膜トランジスタおよびその製造方法
JP5451280B2 (ja) 2008-10-09 2014-03-26 キヤノン株式会社 ウルツ鉱型結晶成長用基板およびその製造方法ならびに半導体装置
TWI529949B (zh) 2008-11-28 2016-04-11 半導體能源研究所股份有限公司 半導體裝置和其製造方法

Also Published As

Publication number Publication date
US8900917B2 (en) 2014-12-02
JP2021145128A (ja) 2021-09-24
JP6882405B2 (ja) 2021-06-02
KR101734060B1 (ko) 2017-05-11
JP2015207781A (ja) 2015-11-19
KR20100019357A (ko) 2010-02-18
JP5766832B2 (ja) 2015-08-19
JP6433520B2 (ja) 2018-12-05
JP2020074378A (ja) 2020-05-14
JP2010062547A (ja) 2010-03-18
US8471252B2 (en) 2013-06-25
JP2019033287A (ja) 2019-02-28
JP5480554B2 (ja) 2014-04-23
JP2023059899A (ja) 2023-04-27
US20130244375A1 (en) 2013-09-19
JP2014099653A (ja) 2014-05-29
US20100032668A1 (en) 2010-02-11
JP2017092493A (ja) 2017-05-25

Similar Documents

Publication Publication Date Title
JP6629945B2 (ja) 半導体装置
JP6659900B2 (ja) 半導体装置
JP6665328B2 (ja) 半導体装置
KR102243686B1 (ko) 반도체 장치 및 그 제작 방법
JP5933656B2 (ja) 半導体装置
JP6324453B2 (ja) 表示装置
JP2020038970A (ja) 半導体装置、液晶表示装置

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20181203

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20190912

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20190917

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20191003

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20191203

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20191205

R150 Certificate of patent or registration of utility model

Ref document number: 6629945

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250