JP6467476B2 - リニアFinFET構造をもつ回路 - Google Patents
リニアFinFET構造をもつ回路 Download PDFInfo
- Publication number
- JP6467476B2 JP6467476B2 JP2017176032A JP2017176032A JP6467476B2 JP 6467476 B2 JP6467476 B2 JP 6467476B2 JP 2017176032 A JP2017176032 A JP 2017176032A JP 2017176032 A JP2017176032 A JP 2017176032A JP 6467476 B2 JP6467476 B2 JP 6467476B2
- Authority
- JP
- Japan
- Prior art keywords
- transistor
- type
- diffusion
- layout
- fin
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
- 238000009792 diffusion process Methods 0.000 claims description 549
- 238000000034 method Methods 0.000 claims description 14
- 238000013500 data storage Methods 0.000 claims description 10
- 239000011295 pitch Substances 0.000 description 263
- 101000931108 Mus musculus DNA (cytosine-5)-methyltransferase 1 Proteins 0.000 description 85
- 230000005540 biological transmission Effects 0.000 description 80
- 239000004020 conductor Substances 0.000 description 56
- 239000000758 substrate Substances 0.000 description 52
- 229910052751 metal Inorganic materials 0.000 description 46
- 239000002184 metal Substances 0.000 description 46
- 238000010586 diagram Methods 0.000 description 39
- 239000004065 semiconductor Substances 0.000 description 34
- 239000000463 material Substances 0.000 description 23
- 238000004519 manufacturing process Methods 0.000 description 21
- 230000006870 function Effects 0.000 description 18
- 125000006850 spacer group Chemical group 0.000 description 18
- 230000004048 modification Effects 0.000 description 12
- 238000012986 modification Methods 0.000 description 12
- 238000001459 lithography Methods 0.000 description 9
- 101150043924 metXA gene Proteins 0.000 description 8
- 230000008859 change Effects 0.000 description 7
- 238000013461 design Methods 0.000 description 6
- 238000000926 separation method Methods 0.000 description 6
- 230000003287 optical effect Effects 0.000 description 5
- 238000004590 computer program Methods 0.000 description 4
- 238000005516 engineering process Methods 0.000 description 4
- 238000000059 patterning Methods 0.000 description 4
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 3
- 239000003989 dielectric material Substances 0.000 description 3
- 230000008569 process Effects 0.000 description 3
- 229910052710 silicon Inorganic materials 0.000 description 3
- 239000010703 silicon Substances 0.000 description 3
- OKTJSMMVPCPJKN-UHFFFAOYSA-N Carbon Chemical compound [C] OKTJSMMVPCPJKN-UHFFFAOYSA-N 0.000 description 2
- GPXJNWSHGFTCBW-UHFFFAOYSA-N Indium phosphide Chemical compound [In]#P GPXJNWSHGFTCBW-UHFFFAOYSA-N 0.000 description 2
- VYPSYNLAJGMNEJ-UHFFFAOYSA-N Silicium dioxide Chemical compound O=[Si]=O VYPSYNLAJGMNEJ-UHFFFAOYSA-N 0.000 description 2
- 229910000577 Silicon-germanium Inorganic materials 0.000 description 2
- NRTOMJZYCJJWKI-UHFFFAOYSA-N Titanium nitride Chemical compound [Ti]#N NRTOMJZYCJJWKI-UHFFFAOYSA-N 0.000 description 2
- 238000007792 addition Methods 0.000 description 2
- 230000008901 benefit Effects 0.000 description 2
- 230000015572 biosynthetic process Effects 0.000 description 2
- 239000002041 carbon nanotube Substances 0.000 description 2
- 229910021393 carbon nanotube Inorganic materials 0.000 description 2
- 238000007654 immersion Methods 0.000 description 2
- 230000003993 interaction Effects 0.000 description 2
- 238000009877 rendering Methods 0.000 description 2
- 238000006467 substitution reaction Methods 0.000 description 2
- MZLGASXMSKOWSE-UHFFFAOYSA-N tantalum nitride Chemical compound [Ta]#N MZLGASXMSKOWSE-UHFFFAOYSA-N 0.000 description 2
- LEVVHYCKPQWKOP-UHFFFAOYSA-N [Si].[Ge] Chemical compound [Si].[Ge] LEVVHYCKPQWKOP-UHFFFAOYSA-N 0.000 description 1
- 230000004075 alteration Effects 0.000 description 1
- 230000003466 anti-cipated effect Effects 0.000 description 1
- 238000012937 correction Methods 0.000 description 1
- 238000005520 cutting process Methods 0.000 description 1
- 238000012938 design process Methods 0.000 description 1
- 230000005684 electric field Effects 0.000 description 1
- 238000005530 etching Methods 0.000 description 1
- 229910052732 germanium Inorganic materials 0.000 description 1
- GNPVGFCGXDBREM-UHFFFAOYSA-N germanium atom Chemical compound [Ge] GNPVGFCGXDBREM-UHFFFAOYSA-N 0.000 description 1
- 229910000449 hafnium oxide Inorganic materials 0.000 description 1
- WIHZLLGSGQNAGK-UHFFFAOYSA-N hafnium(4+);oxygen(2-) Chemical compound [O-2].[O-2].[Hf+4] WIHZLLGSGQNAGK-UHFFFAOYSA-N 0.000 description 1
- 230000006872 improvement Effects 0.000 description 1
- 238000001465 metallisation Methods 0.000 description 1
- 238000000206 photolithography Methods 0.000 description 1
- 229910021420 polycrystalline silicon Inorganic materials 0.000 description 1
- 229920005591 polysilicon Polymers 0.000 description 1
- 238000011112 process operation Methods 0.000 description 1
- 238000012545 processing Methods 0.000 description 1
- 235000012239 silicon dioxide Nutrition 0.000 description 1
- 239000000377 silicon dioxide Substances 0.000 description 1
- 239000002620 silicon nanotube Substances 0.000 description 1
- 229910021430 silicon nanotube Inorganic materials 0.000 description 1
- 238000003860 storage Methods 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/60—Insulated-gate field-effect transistors [IGFET]
- H10D30/62—Fin field-effect transistors [FinFET]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/18—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
- H01L21/28—Manufacture of electrodes on semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/268
- H01L21/28008—Making conductor-insulator-semiconductor electrodes
- H01L21/28017—Making conductor-insulator-semiconductor electrodes the insulator being formed after the semiconductor body, the semiconductor being silicon
- H01L21/28026—Making conductor-insulator-semiconductor electrodes the insulator being formed after the semiconductor body, the semiconductor being silicon characterised by the conductor
- H01L21/28123—Lithography-related aspects, e.g. sub-lithography lengths; Isolation-related aspects, e.g. to solve problems arising at the crossing with the side of the device isolation; Planarisation aspects
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/01—Manufacture or treatment
- H10D30/021—Manufacture or treatment of FETs having insulated gates [IGFET]
- H10D30/024—Manufacture or treatment of FETs having insulated gates [IGFET] of fin field-effect transistors [FinFET]
- H10D30/0243—Manufacture or treatment of FETs having insulated gates [IGFET] of fin field-effect transistors [FinFET] using dummy structures having essentially the same shapes as the semiconductor bodies, e.g. to provide stability
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/60—Insulated-gate field-effect transistors [IGFET]
- H10D30/64—Double-diffused metal-oxide semiconductor [DMOS] FETs
- H10D30/66—Vertical DMOS [VDMOS] FETs
- H10D30/663—Vertical DMOS [VDMOS] FETs having both source contacts and drain contacts on the same surface, i.e. up-drain VDMOS
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D64/00—Electrodes of devices having potential barriers
- H10D64/20—Electrodes characterised by their shapes, relative sizes or dispositions
- H10D64/23—Electrodes carrying the current to be rectified, amplified, oscillated or switched, e.g. sources, drains, anodes or cathodes
- H10D64/251—Source or drain electrodes for field-effect devices
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D84/00—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
- H10D84/01—Manufacture or treatment
- H10D84/0123—Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs
- H10D84/0126—Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs
- H10D84/0165—Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs the components including complementary IGFETs, e.g. CMOS devices
- H10D84/0193—Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs the components including complementary IGFETs, e.g. CMOS devices the components including FinFETs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D84/00—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
- H10D84/01—Manufacture or treatment
- H10D84/02—Manufacture or treatment characterised by using material-based technologies
- H10D84/03—Manufacture or treatment characterised by using material-based technologies using Group IV technology, e.g. silicon technology or silicon-carbide [SiC] technology
- H10D84/038—Manufacture or treatment characterised by using material-based technologies using Group IV technology, e.g. silicon technology or silicon-carbide [SiC] technology using silicon technology, e.g. SiGe
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D84/00—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
- H10D84/80—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D84/00—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
- H10D84/80—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs
- H10D84/82—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs of only field-effect components
- H10D84/83—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs of only field-effect components of only insulated-gate FETs [IGFET]
- H10D84/85—Complementary IGFETs, e.g. CMOS
- H10D84/853—Complementary IGFETs, e.g. CMOS comprising FinFETs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D84/00—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
- H10D84/90—Masterslice integrated circuits
- H10D84/903—Masterslice integrated circuits comprising field effect technology
- H10D84/907—CMOS gate arrays
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D89/00—Aspects of integrated devices not covered by groups H10D84/00 - H10D88/00
- H10D89/10—Integrated device layouts
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Manufacturing & Machinery (AREA)
- Computer Hardware Design (AREA)
- Physics & Mathematics (AREA)
- Power Engineering (AREA)
- Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)
- Insulated Gate Type Field-Effect Transistor (AREA)
- Thin Film Transistor (AREA)
- Design And Manufacture Of Integrated Circuits (AREA)
- Semiconductor Integrated Circuits (AREA)
- Electrodes Of Semiconductors (AREA)
Description
●全ての入力電極が実質的に整列されたマルチ入力ロジックゲート、
●ローカル拡散フィン層電源、
●グローバル高レベル相互接続部電源、及び
●ゲート電極を垂直ローカル相互接続部に接続するのに使用され、且つ接触部の配置に大きな融通性を可能にすることで接触層の製造を改善する上で役立つ水平相互接続部。
●2つ以上の入力のためのゲート電極で、そのゲート電極は実質的に整列される、
●同じ拡散タイプの拡散フィン間に配置されたゲート電極端線スペース、
●同じ拡散タイプの拡散フィン間のゲート電極接触部、
●セルのローカル相互接続部へのローカル電源に使用されるtype1_diff及びtype2_diff拡散フィンであって、met1が高レベル相互接続部(グローバル)電源に使用され、ローカル及びグローバルの両電源が当接セルと共有されるもの、
●ローカルレベルでセルへ電流を供給し、且つマルチチップ電源戦略をサポートするために既定の間隔で高レベル相互接続部、例えば、met1に接続できるtype1_diff及びtype2_diffの拡散フィン、
●ゲート電極に接続するための水平ローカル相互接続部の使用、及び
●垂直ローカル相互接続層をゲート電極層に接続し、ゲート電極接触部の位置をシフトして、接触部マスクパターンの融通性を高めるように働き、潜在的なリソグラフィーの問題を緩和するのに使用できる実質的に水平なローカル相互接続部。
●実質的にリニアなゲート電極構造体、
●ゲート電極層上の3つ以上のリニア形状のゲート電極構造体であって、その2つは、ダミー、即ちトランジスタのゲート電極を形成しないゲート電極レベル構造体、
●同じ垂直方向寸法(長さ)即ち同じ長さを拡散フィンの長手方向(x方向)に垂直なy方向に有するゲート電極層上の3つ以上のゲート電極構造体、
●実質的に等しい長手方向中心線対長手方向中心線ピッチで実質的に均一に離間されたゲート電極層上のゲート電極構造体、
●左及び/又は右の隣接セルと共有されるダミーゲート電極構造体、及び
●met1電源レールの下でカットされるダミーゲート電極構造体。
●実質的に同じピッチに従う実質的に均一に離間された拡散フィン、この拡散フィンはグリッド上にあり、拡散フィンピッチは、ある実施形態では、90nm未満、
●p型及びn型の各々に対する1つ以上の拡散フィン、図11は、n型の2つの拡散フィン及びp型の2つの拡散フィンを示すが、他の実施形態では、各タイプの任意の数の拡散フィンが含まれ、
●同じ数のp型及びn型の拡散フィン、他の実施形態では、異なる数のp型対n型拡散フィンが含まれ、
●電源レールの下で省略される1つ以上の拡散フィン、
●p型区分とn型区分との間で省略される1つ以上の拡散フィン、及び
●実質的に等しい巾及び長さの各拡散フィン。
●ゲート電極及び拡散フィンソース/ドレイン接続部が異なる導体層にあり、それらの異なる導体層は、互いに分離され、
●ソースドレイン接続のためのゲートに平行な実質的にリニアな導体層;ある実施形態では、ゲート層と同じピッチで;又、ある実施形態では、このリニアな導体層は、ゲートの半ピッチだけオフセットされ、及び
●ローカル相互接続部と拡散フィンとの正のオーバーラップ。
●p型拡散フィンとn型拡散フィンとの間のゲート導体接触部、
●両方向に格子状の接触部、
●接触部は、ローカル相互接続部及びゲート導体をその上の金属層に接続し、
●実質的にリニアな金属;あるピッチでの金属;半ピッチオフセットを垂直に伴い拡散フィンピッチと同じピッチでの金属、
●同じ層上の出力ノード及び入力ノードピン、
●各々共有される上縁及び下縁のワイドな電源レール;この電源レールは、当接により左右に接続され、
●最高の金属レベルでの出力及び入力ノード;p型拡散フィンとn型拡散フィンとの間に位置された接触部、及び
●電源レールは、上部及び下部の当接セルと共有されるローカル相互接続部に接触する。
●実質的にリニアなゲート電極構造体、
●ゲート電極層上の3つ以上のリニアな構造体であって、その少なくとも2つは、ダミー、
●ゲート電極層上のダミー構造体は、同じ垂直方向寸法(長さ)のもので、即ち拡散フィンの長手方向(x方向)に垂直なy方向に同じ長さのものであり、
●ゲート電極層上の構造体は、x方向に実質的に均一に離間され及び/又は等しいピッチにされ、
●ダミー構造体は、左及び/又は右の隣接セルと共有され、
●ダミー構造体及びゲート電極構造体は、単一の線として描かれ、次いで、電源レールの下及び必要な場所でカットされ、ゲート電極構造体のカット部が個別の層上に描かれ;ゲート電極層は、図17A/Bにカット部を伴う最終結果として示され、
●ゲート電極の3つ以上のセグメントが2つのタイプp型及びn型トランジスタをコントロールし、及び
●多数のゲート電極構造体が同じx位置にあって、その各々が異なるネットに接続されると共に、2つの異なる入力ネットに接続される。
●実質的に等しいピッチに従う実質的に均一の離間された拡散フィンであって、それら拡散フィンはグリッド上にあり、拡散フィンピッチは、ある実施形態では、90nm未満であり、
●p型及びn型の各々に対する1つ以上の拡散フィン、
●同じ数のp型及びn型拡散フィン、
●電源レールの下の共有拡散フィン、
●拡散フィンは、p型区分とn型区分との間は省略されてもされなくてもよく、図17A/Bは、存在する全てのフィンを示し、
●実質的に等しい巾及び長さの各拡散フィンであって、拡散フィンの巾はy方向に測定され、そして拡散フィンの長さはx方向に測定され、及び
●拡散フィンは、連続線として描かれ、個別のカットマスクは、それらをセグメントに分離するように描かれ、図17A/Bは、分離後の拡散フィンセグメントを示し;ある実施形態では、拡散フィン線端が拡散フィンレベルレイアウトで描かれるか又はカットマスクを使用して形成されることを理解されたい。
●ゲート電極及び拡散フィンソース/ドレイン接続は、異なる導体層上にあり;それらの異なる導体層は、製造中に合併され、
●ソースドレイン接続のためのゲートに平行な実質的にリニアな導体層であって、ある実施形態では、ゲート層と同じピッチであり、且つある実施形態では、このリニアな導体層は、ゲートの半ピッチだけオフセットされ、
●ローカル相互接続部と拡散フィンとの正、ゼロ又は負のオーバーラップ、
●ローカル相互接続部と拡散フィンソース/ドレイン及びゲート電極構造体との直結、 ●電源レールの下の共有ローカル相互接続部;ある実施形態では、電源レールの下のローカル相互接続部は省略されてもよい。
●拡散フィン間のゲート電極構造体接触部、
●x及びy方向の一方又は両方に格子状の接触部、
●接触部は、ローカル相互接続部及びゲート導体をその上の金属層に接続し、
●金属の位置は、x及びy方向の一方又は両方に固定され、
●同じ層にある出力ノード及び入力ノードピン、
●上部及び下部のワイドな電源レールは共有され;電源レールは、当接により左及び右に接続され;ローカル相互接続部への電源レール接触部は、共有され、
●金属は、屈曲部を有し、ある実施形態では、金属相互接続部の屈曲部は、隣接する拡散フィン間の中心にあり、又、ある実施形態では、y方向に延びる金属相互接続部の垂直セグメントは、垂直のローカル相互接続部に沿ってy方向に延びるように垂直のローカル相互接続部と整列される。
●単一方向性金属相互接続構造体、即ちリニアな形状の金属相互接続構造体、
●電源レールの下には共有ローカル相互接続部もフィンもない、
●最も高い金属層に1つの入力ピンがあり、そしてその下の金属層に別の入力ピン及び出力ピンがあり、
●ローカル相互接続部から分離されたゲート電極接触部。
●金属ピッチより小さい拡散フィンピッチ;金属ピッチの半分の拡散フィンピッチ、
●拡散フィン間に示されたゲート電極及びローカル相互接続部のカット部;別の実施形態では、拡散フィンのカット部の上にカット部があり;これは、1つ以上のトランジスタにおいて拡散フィンの数を減少し、
●最も高い金属層にある1つの入力ピン、その下の金属層にある別の入力ピン及び出力ピン、
●p型及びn型の拡散フィン間の間隔は、最小値より大きく;p型及びn型の拡散フィン区分間では1つ以上の拡散フィンが省略され、
●拡散フィンに配置されたゲート電極接触部、
●拡散フィンに配置されたローカル相互接続接触部、及び
●垂直のmet2は、セル内でx方向に異なるオフセットをもつ。
●実質的にリニアなゲート電極構造体、
●ゲート電極層上の3つ以上のリニアな構造体であって、その少なくとも2つは、ダミーであり、
●ゲート電極層上のダミー構造体は、同じ寸法のものであり、
●実質的に均一に離間され及び/又はx方向に等しいピッチにされたゲート電極層上の構造体、
●左及び/又は右の隣接セルと共有されるダミー構造体、
●電源レールの下のダミー構造体カット部、
●2つ以上のp型及びn型トランジスタをコントロールする単一のゲート電極構造体であって、製造プロセスにおいて後で分離されて、ゲート電極構造体2601及び2603で描かれたような2つ以上の個別のゲート電極を形成するもの、
●入力ネット2605に接続されたゲート電極構造体2601、及び入力ネット2607に接続されたゲート電極構造体2603で示されたように、2つ以上の異なるネットに接続され、2つ以上の異なる入力ネットに接続された同じx位置のゲート電極、及び
●同じx位置にある2つ以上のダミーセグメント。
●実質的に等しいピッチにより実質的に均一に離間された拡散フィンであって、それら拡散フィンはグリッド上にあり、拡散フィンピッチは、ある実施形態では、90nm未満であり、
●p型及びn型の各々に対する1つ以上の拡散フィン、
●同じ数のp型及びn型拡散フィン、
●電源レールの下では1つ以上の拡散フィンが省略され、
●p型区分とn型区分との間では拡散フィンが省略されず、
●実質的に等しい巾及び長さの各拡散フィン、及び
●n型拡散フィン間に位置されたp型拡散フィン、その逆もある。
●ゲート電極及び拡散フィンソース/ドレイン接続部が異なる導体層にあり、それらの異なる導体層は、互いに分離され、
●ソースドレイン接続のためのゲートに平行な実質的にリニアな導体層;ある実施形態では、ゲート層と同じピッチで;又、ある実施形態では、このリニアな導体層は、ゲートの半ピッチだけオフセットされ、及び
●ローカル相互接続部と拡散フィンとの正のオーバーラップ。
●拡散フィン間のゲート電極構造体接触部、
●x及びy方向の一方又は両方に格子状の接触部、
●接触部は、ローカル相互接続部及びゲート導体をその上の金属層に接続し、
●出力ノード上の実質的にリニアな形状の導体、
●異なる層上の出力ノード及び入力ノードピン、
●上部及び下部の電源レールに対向する中央部の電源レールであって;上部及び下部の電源レールは共有され、全ての電源レールは、当接により左及び右に接続し、及び
●最も高い金属レベルにおける出力ノード。
●ゲート導体は、カット形状2701を含むカット層のようなカット層と共に描かれ、 ●ゲート導体2703及び2705のように、異なるネットに各々接続され、入力ネットに各々接続され、多数のフィンで構成されたp型及びn型トランジスタを各々コントロールする同じx位置の2つのゲート導体セグメント、及び
●最も高い金属層上の1つの入力ピン、その下の金属層上の別の入力ピン及び出力ピン。
●実質的にリニアなゲート電極構造体、
●ゲート電極層上の3つ以上のリニアな構造体であって、その少なくとも2つは、ダミー、
●3つ以上のゲート電極構造体は、同じ寸法、
●実質的に均一に離間され及び/又はx方向に等しいピッチであるゲート電極層上の構造体、
●左及び/又は右の隣接セルと共有されるダミー構造体、及び
●電源レールの下のダミー構造体カット部。
●実質的に等しいピッチに従う実質的に均一に離間された拡散フィン、この拡散フィンはグリッド上にあり、拡散フィンピッチは、ある実施形態では、90nm未満、
●p型及びn型の各々に対する1つ以上の拡散フィン、
●異なる数のp型対n型拡散フィン、
●電源レールの下で省略される1つ以上の拡散フィン、
●p型区分とn型区分との間で省略される1つ以上の拡散フィン、及び
●実質的に等しい巾及び長さの各拡散フィン。
●ゲート電極及び拡散フィンソース/ドレイン接続部は、導体層から直接であり、
●ソースドレイン接続のためにゲートに平行な実質的にリニアな導体層であって;ある実施形態では、ゲート層と同じピッチであり;又、ある実施形態では、このリニアな導体層は、ゲートの半ピッチだけオフセットされ、
●ローカル相互接続部と拡散フィン及びゲート電極構造体とのゼロ又は負のオーバーラップ、
●ローカル相互接続部は、2段階で構成され、即ち最初に、垂直のローカル相互接続構造体、それに続いて、水平のローカル相互接続構造体;各段階は、1組のリニアな、一方向性のローカル相互接続構造体を生成し、及び
●それとは別に、2つの個別のローカル相互接続層があり、即ち1つは、垂直のローカル相互接続層、及び1つは、水平のローカル相互接続層。
●拡散フィンは、電源レールの下に配置でき、
●x及びy方向の一方又は両方に格子状の接触部、
●接触部は、全てのローカル相互接続部をその上の金属層に接続し、及び
●接触部は、どこにでも配置できる。
●実質的にリニアなゲート電極構造体、
●ゲート電極層上の3つ以上のリニアな構造体であって、その少なくとも2つは、ダミーであり、
●3つ以上のゲート電極構造体は、同じ寸法のものであり、
●実質的に均一に離間され及び/又はx方向に等しいピッチにされたゲート電極層上の構造体、
●左及び/又は右の隣接セルと共有されるダミー構造体、及び
●電源レールの下のダミー構造体カット部
●実質的に等しいピッチに従う実質的に均一に離間された拡散フィン、この拡散フィンはグリッド上にあり、拡散フィンピッチは、ある実施形態では、90nm未満、
●p型及びn型の各々に対する1つ以上の拡散フィン、
●同じ数のp型対n型拡散フィン、
●電源レールの下で省略される1つ以上の拡散フィン、
●p型区分とn型区分との間で省略される1つ以上の拡散フィン、及び
●実質的に等しい巾及び長さの各拡散フィン。
●ゲート電極及び拡散フィンソース/ドレイン接続部は、導体層から直接であり、
●ソースドレイン接続のためにゲートに平行な実質的にリニアな導体層であって;ある実施形態では、ゲート層と同じピッチであり;又、ある実施形態では、このリニアな導体層は、ゲートの半ピッチだけオフセットされ、
●ローカル相互接続部と拡散フィン及びゲート電極構造体とのゼロ又は負のオーバーラップ、
●ローカル相互接続部は、2段階で構成され、即ち最初に、垂直のローカル相互接続構造体、それに続いて、水平のローカル相互接続構造体;各段階は、1組のリニアな、一方向性のローカル相互接続構造体を生成し、
●ある実施形態では、垂直及び水平のローカル相互接続構造体は、互いに交差し接続するように形成され、それにより、二次元的に変化するローカル相互接続構造体、即ち屈曲部を伴うローカル相互接続構造体を形成し、及び
●それとは別に、2つの個別のローカル相互接続層があり、即ち1つは、垂直のローカル相互接続層、及び1つは、水平のローカル相互接続層。
●拡散フィンを電源レールの下に配置でき、
●x及びy方向の一方又は両方に格子状の接触部、
●met1相互接続構造体は、ゲート電極構造体と同じピッチに従って位置され、
●接触部は、全てのローカル相互接続部をその上の金属層に接続し、及び
●接触部は、どこにでも配置できる。
上述したfinFETトランジスタを合体した種々の回路レイアウトを、制約のあるゲートレベルレイアウトアーキテクチャー内で実施することができる。ゲートレベルについては、多数の平行な垂直線がレイアウトを横切って延びるように定義される。これらの平行な垂直線は、レイアウト内での種々のトランジスタのゲート電極の配置をインデックスするのに使用されるので、ゲート電極トラックと称される。ある実施形態では、ゲート電極トラックを形成する平行な垂直線は、それらの間の垂直間隔を特定のゲート電極ピッチに等しくすることで定義される。それ故、ゲート電極トラックにおけるゲート電極セグメントの配置は、指定のゲート電極ピッチに対応する。別の実施形態では、ゲート電極トラックは、指定のゲート電極ピッチ以上の可変ピッチで離間される。
1.ゲート導体
a.実質的に均一に離間されたゲート導体。
b.カットしたマスクで形成される均一なゲート導体線端ギャップであって、ローカル相互接続を回避するために、又はカットを必要としない大きなゲート導体線端ギャップを許すに充分なスペースがある場合には、大きなゲート導体線端ギャップと結合される。
c.ある場合には金属の使用を減少するために、即ち高レベル相互接続の使用を減少するために、ワイヤとして使用される幾つかのゲート導体。
2.拡散フィン
a.実質的に均一に離間された拡散フィン。
b.p型とn型との間、及び上部及び下部のセル縁において省略される拡散フィン。
c.拡散フィンの巾対スペース関係は、変化してもよく、又は図71A/Bから77A/Bの例に描かれたように実質的に等しい関係を有してもよい。
3.ローカル相互接続
a.ローカル相互接続構造体は、拡散フィン及びゲート導体に直結できる。
b.ローカル相互接続構造体は、接触層を通して金属1(met1又はM1)に接続できる。
c.図76A/Bに一例として示すような水平及び垂直ローカル相互接続構造体は、個別の設計層を使用して製造され、即ち個別のマスク層を使用して製造される。
d.水平及び垂直ローカル相互接続構造体は、同じ層上にあり、即ち図71A/Bから75A/B、及び77A/Bの例に示されたように同じマスク層上にある。又、製造中に、水平及び垂直ローカル相互接続構造体は、2つの個別の段階又は単一の段階で製造することができる。
e.ローカル相互接続構造体は、拡散フィン及びゲート導体と正、ゼロ又は負のオーバーラップを有する。
f.垂直のローカル相互接続構造体は、ゲート導体から半ピッチのオフセットで、ゲート導体と同様のピッチである。
4.接触部
a.接触部は、ローカル相互接続構造体を金属1(met1又はM1)に接続するように画成される。
b.ローカル相互接続構造体は、接触部において正、ゼロ又は負のオーバーラップを有する。
c.金属1(met1又はM1)は、接触部において正、ゼロ又は負のオーバーラップを有する。
5.金属2(met2又はM2)
a.金属2構造体は、ある実施形態では、単一方向性であり、即ちリニアな形状である。
b.金属2構造体は、水平(x)及び/又は垂直(y)方向に延びる。
●金属2は、内部配線に使用されない。
●金属2は、電源レールに使用される。
●3状態及び伝送ゲート交差結合トランジスタ構造体が使用される。
●ローカル相互接続構造体は、水平(x)及び垂直(y)の両方向に延びる。
●あるゲート導体は、ワイヤとして使用され、そしてトランジスタのゲート電極を形成しない。
●ゲート導体のカット部が種々の位置及び組み合わせで設けられる。
●ゲート導体のカット部は、サイズが均一である。
●ゲート導体層が完全にポピュレートされ、即ち少なくとも1つのゲート導体がセル内の各利用可能なゲート導体ピッチ位置に位置される。
●金属2構造体は、垂直(y)方向の内部配線に使用される。
●図71A/Bの例より高密度の回路レイアウト。
●3状態及び伝送ゲートの両交差結合トランジスタ構造体が使用される。
●ゲート導体層が完全にポピュレートされ、即ち少なくとも1つのゲート導体がセル内の各利用可能なゲート導体ピッチ位置に位置される。
●ゲート導体カット部が示される。
●実質的に均一なゲート導体カット部が、種々の組み合わせで及び/又はレイアウトを最適にする位置に使用される。
●共同整列及び隣接配置の拡散フィン端間の分離距離(即ち、拡散フィンカット距離)は、ゲート電極ピッチのサイズより小さい。
●垂直のローカル相互接続構造体は、拡散フィンの1つの縁(水平に向けられた縁)において拡散フィン(水平に向けられた)にオーバーラップし;このケースでは、垂直のローカル相互接続構造体を分離するのに使用される(カットマスクの)あるカット部が拡散フィンにタッチ又はオーバーラップするように画成される。
●水平のローカル相互接続構造体は、ゲート電極構造体の1つの縁(垂直に向けられた縁)において(垂直に向けられた)ゲート電極構造体にオーバーラップする。
●ゲートエンドキャップのサイズ(即ち、ゲート電極構造体がその下の拡散フィンを越えて延びる距離)は、1つ以上の拡散フィンピッチのサイズ未満であるか、又は平均拡散フィンピッチのサイズ未満である。
●共同整列及び隣接配置のゲート電極構造体端間の分離距離(即ち、ゲート電極構造体カット距離)は、1つ以上の拡散フィンピッチのサイズ以下であるか、又は平均拡散フィンピッチのサイズ未満である。
●隣接配置のn型及びp型拡散フィン間の長手方向中心線分離(拡散フィンに垂直な方向に測定した)は、1つ以上の拡散フィンピッチの整数倍、又は平均拡散フィンピッチの整数倍として定義される。
102:拡散フィン
104:ゲート電極層
105:基板
106:ゲート酸化物層
107:コア
109:スペーサ
201:拡散フィン
203:拡散フィンピッチ
207:ゲート電極構造体
209:固定ゲートピッチ
211:ローカル相互接続構造体(lih)
213:ローカル相互接続構造体(liv)
215:金属1(met1)相互接続構造体
217:接触部
219:met2相互接続構造体
2001:領域
2601、2603:ゲート電極構造体
2605、2607:入力ネット
8001:領域
8003:拡散フィン
9001:ゲート電極トラック
Claims (24)
- 第1のトランジスタ型の第1のフィンFETトランジスタと、
第2のトランジスタ型の第1のフィンFETトランジスタと、
前記第1のトランジスタ型の第2のフィンFETトランジスタと、
前記第2のトランジスタ型の第2のフィンFETトランジスタと、を備え、
前記第1のトランジスタ型の前記第1及び第2のフィンFETトランジスタの各々、及び前記第2のトランジスタ型の前記第1及び第2のフィンFETトランジスタの各々は、平行した方向に長さに沿って延びるゲート電極を有し、
前記第1のトランジスタ型の第1のフィンFETトランジスタ、及び前記第2のトランジスタ型の第1のフィンFETトランジスタの前記ゲート電極は、前記平行した方向に延びる共通ゲート電極トラックに位置合わせされたそれらの長さに沿った中心線を有し、
前記第1のトランジスタ型の第2のフィンFETトランジスタ、及び前記第2のトランジスタ型の第2のフィンFETトランジスタの前記ゲート電極は、前記共通ゲート電極トラックを挟んで反対側にそれぞれ位置し、
前記第1のトランジスタ型の前記第1及び第2のフィンFETトランジスタの各々は、共通ノードに電気的に接続された第1の拡散型の拡散フィンによって、部分的に形成され、
前記第2のトランジスタ型の前記第1及び第2のフィンFETトランジスタの各々は、前記共通ノードに電気的に接続された第2の拡散型の拡散フィンによって、部分的に形成され、
前記第1の拡散型の拡散フィンは、内部非拡散領域によって、前記平行した方向に、前記第2の拡散型の拡散フィンから集合的に分離され、
前記第1のトランジスタ型の第1のフィンFETトランジスタ、及び前記第2のトランジスタ型の第1のフィンFETトランジスタの前記ゲート電極は、第1の導電性構造体を介してお互いに電気的に接続されるように前記第1の導電性構造体によって形成され、
前記第1のトランジスタ型の第2のフィンFETトランジスタの前記ゲート電極は、第2の導電性構造体によって形成され、前記第2のトランジスタ型の第2のフィンFETトランジスタの前記ゲート電極は、第3の導電性構造体によって形成され、
前記第1、第2及び第3の導電性構造体の各々は、前記内部非拡散領域の上を延びる部分を含み、
さらに、前記内部非拡散領域の上を延びる前記第2の導電性構造体の前記部分に接続された第1の導電性コンタクト構造体と、
前記内部非拡散領域の上を延びる前記第3の導電性構造体の前記部分に接続された第2の導電性コンタクト構造体と、を備え、
前記第1及び第2の導電性コンタクト構造体の各々は、ゲートコンタクト又はローカル相互接続構造体として規定され、
さらに、前記第2の導電性コンタクト構造体を前記第3の導電性構造体に電気接続するように構成された電気接続部を備え、前記電気接続部の一部分は、1つの相互接続レベルを通って延び、前記1つの相互接続レベルを通って延びる前記電気接続部の一部分は、リニア形状の相互接続導電性構造体によって形成されている、集積回路。 - 前記第2の導電性構造体の少なくとも1つの端部、及び前記第3の導電性構造体の少なくとも1つの端部は、前記平行した方向の第1の共通位置に位置合わせされている、請求項1に記載の集積回路。
- 前記第1の導電性コンタクト構造体の少なくとも一部、及び前記第2の導電性コンタクト構造体の少なくとも一部は、前記平行した方向の第2の共通位置に位置合わせされている、請求項2に記載の集積回路。
- 前記第1のトランジスタ型の第3のフィンFETトランジスタと、
前記第2のトランジスタ型の第3のフィンFETトランジスタと、
前記第1のトランジスタ型の第4のフィンFETトランジスタと、
前記第2のトランジスタ型の第4のフィンFETトランジスタと、をさらに備え、
前記第1のトランジスタ型の前記第3及び第4のフィンFETトランジスタの各々、及び前記第2のトランジスタ型の前記第3及び第4のフィンFETトランジスタの各々は、平行した方向に長さに沿って延びるゲート電極を有し、
前記第1のトランジスタ型の前記第3及び第4のフィンFETトランジスタのゲート電極の各々、及び前記第2のトランジスタ型の前記第3及び第4のフィンFETトランジスタのゲート電極の各々は、対応するリニア形状の導電性構造体の部分として形成され、
前記第1、第2及び第3の導電性構造体の各々は、リニア形状を有する、請求項3に記載の集積回路。 - 非トランジスタのリニア形状のゲートレベル特徴部をさらに備え、
前記第1のトランジスタ型の前記第1、第2、第3及び第4のフィンFETトランジスタ、及び前記第2のトランジスタ型の前記第1、第2、第3及び第4のフィンFETトランジスタの少なくとも1つのゲート電極を形成するリニア形状の導電性構造体の各々は、隣接するゲートレベル特徴部の間で、前記平行した方向と垂直な第2の方向で測定した場合の中心間等間隔として規定されるゲートピッチに従って配置され、
前記非トランジスタのリニア形状のゲートレベル特徴部は、前記ゲートピッチに従って配置されている、請求項4に記載の集積回路。 - 前記第1のトランジスタ型の第3のフィンFETトランジスタと、
前記第2のトランジスタ型の第3のフィンFETトランジスタと、
前記第1のトランジスタ型の第4のフィンFETトランジスタと、
前記第2のトランジスタ型の第4のフィンFETトランジスタと、をさらに備え、
前記第1のトランジスタ型の前記第3及び第4のフィンFETトランジスタの各々、及び前記第2のトランジスタ型の前記第3及び第4のフィンFETトランジスタの各々は、平行した方向に長さに沿って延びるゲート電極を有し、
前記第1のトランジスタ型の前記第1、第2、第3及び第4のフィンFETトランジスタのゲート電極の各々、及び前記第2のトランジスタ型の前記第1、第2、第3及び第4のフィンFETトランジスタのゲート電極の各々は、隣接するゲート電極の間で、前記平行した方向と垂直な第2の方向で測定した場合の中心間等間隔として規定されるゲートピッチに従って配置されている、請求項1に記載の集積回路。 - 前記第1の導電性コンタクト構造体の少なくとも一部、及び前記第2の導電性コンタクト構造体の少なくとも一部は、前記平行した方向の第1の共通位置に位置合わせされている、請求項6に記載の集積回路。
- 前記第1のトランジスタ型の前記第3及び第4のフィンFETトランジスタのゲート電極の各々、及び前記第2のトランジスタ型の前記第3及び第4のフィンFETトランジスタのゲート電極の各々は、対応するリニア形状の導電性構造体の部分として形成され、
前記第1、第2及び第3の導電性構造体の各々は、リニア形状を有する、請求項7に記載の集積回路。 - 前記第1の拡散型の複数の拡散フィンの隣に間隔をあけて配置された非トランジスタのゲートレベル特徴部と、前記第2の拡散型の複数の拡散フィンの隣に間隔をあけて配置された非トランジスタのゲートレベル特徴部とをさらに備える、請求項1に記載の集積回路。
- 前記第1のトランジスタ型の第3のフィンFETトランジスタと、
前記第2のトランジスタ型の第3のフィンFETトランジスタと、
前記第1のトランジスタ型の第4のフィンFETトランジスタと、
前記第2のトランジスタ型の第4のフィンFETトランジスタと、をさらに備え、
前記第1のトランジスタ型の前記第3及び第4のフィンFETトランジスタの各々、及び前記第2のトランジスタ型の前記第3及び第4のフィンFETトランジスタの各々は、前記平行した方向に長さに沿って延びるゲート電極を有し、
前記第1のトランジスタ型の前記第3及び第4のフィンFETトランジスタのゲート電極の各々、及び前記第2のトランジスタ型の前記第3及び第4のフィンFETトランジスタのゲート電極の各々は、対応するリニア形状の導電性構造体の部分として形成され、
前記第1、第2及び第3の導電性構造体の各々は、リニア形状を有し、
前記非トランジスタのゲートレベル特徴部は、リニア形状を有する、請求項9に記載の集積回路。 - 前記第1のトランジスタ型の前記第1及び第2のフィンFETトランジスタの各々は、前記第1の拡散型の共有拡散フィンによって部分的に形成され、
前記第2のトランジスタ型の前記第1及び第2のフィンFETトランジスタの各々は、前記第2の拡散型の共有拡散フィンによって部分的に形成され
前記第1及び第2の拡散型の共有拡散フィンは、前記共通ノードに電気的に接続されている、請求項10に記載の集積回路。 - 前記第1のトランジスタ型の前記第1、第2、第3及び第4のフィンFETトランジスタ、及び前記第2のトランジスタ型の前記第1、第2、第3及び第4のフィンFETトランジスタの少なくとも1つのゲート電極を形成するリニア形状の導電性構造体の各々は、隣接するゲート電極の間で、前記平行した方向と垂直な第2の方向で測定した場合の中心間等間隔として規定されるゲートピッチに従って配置され、
前記非トランジスタのリニア形状のゲートレベル特徴部は、前記ゲートピッチに従って配置されている、請求項11に記載の集積回路。 - 前記第1のトランジスタ型の前記第1及び第2のフィンFETトランジスタの前記ゲート電極間の前記第2の方向で測定した場合の中心間距離は、前記第2のトランジスタ型の前記第1及び第2のフィンFETトランジスタの前記ゲート電極間の前記第2の方向で測定した場合の中心間距離と等しい、請求項12に記載の集積回路。
- 前記第1のトランジスタ型の前記第1及び第2のフィンFETトランジスタの各々は、前記第1の拡散型の共有拡散フィンによって部分的に形成され、
前記第2のトランジスタ型の前記第1及び第2のフィンFETトランジスタの各々は、前記第2の拡散型の共有拡散フィンによって部分的に形成され
前記第1及び第2の拡散型の共有拡散フィンは、前記共通ノードに電気的に接続されている、請求項1に記載の集積回路。 - 前記第1の拡散型の複数の拡散フィンの隣に間隔をあけて配置された非トランジスタのゲートレベル特徴部と、前記第2の拡散型の複数の拡散フィンの隣に間隔をあけて配置された非トランジスタのゲートレベル特徴部とをさらに備える、請求項14に記載の集積回路。
- 前記第2の導電性構造体は、1つの相互接続レベルを通って部分的に延びる電気接続部を介して前記第3の導電性構造体に電気的に接続されている、請求項15に記載の集積回路。
- 前記第1のトランジスタ型の第3のフィンFETトランジスタと、
前記第2のトランジスタ型の第3のフィンFETトランジスタと、
前記第1のトランジスタ型の第4のフィンFETトランジスタと、
前記第2のトランジスタ型の第4のフィンFETトランジスタと、をさらに備え、
前記第1のトランジスタ型の前記第3及び第4のフィンFETトランジスタの各々、及び前記第2のトランジスタ型の前記第3及び第4のフィンFETトランジスタの各々は、前記平行した方向に長さに沿って延びるゲート電極を有し、
前記第1のトランジスタ型の前記第3及び第4のフィンFETトランジスタのゲート電極の各々、及び前記第2のトランジスタ型の前記第3及び第4のフィンFETトランジスタのゲート電極の各々は、対応するリニア形状の導電性構造体の部分として形成され、
前記第1、第2及び第3の導電性構造体の各々は、リニア形状を有し、
さらに、非トランジスタのリニア形状のゲートレベル特徴部を備える、請求項16に記載の集積回路。 - 前記1つの相互接続レベルを通って延びる前記電気接続部の部分は、リニア形状の相互接続導電性構造体によって形成されている、請求項17に記載の集積回路。
- 前記第1のトランジスタ型のフィンFETトランジスタのゲート電極を形成し、前記第2の拡散型の少なくとも2つの拡散フィンの間で延びるゲートレベル特徴部をさらに備える、請求項1に記載の集積回路。
- 前記第1のトランジスタ型の前記第1及び第2のフィンFETトランジスタの各々は、前記第1の拡散型の共有拡散フィンによって部分的に形成され、
前記第2のトランジスタ型の前記第1及び第2のフィンFETトランジスタの各々は、前記第2の拡散型の共有拡散フィンによって部分的に形成され
前記第1及び第2の拡散型の共有拡散フィンは、前記共通ノードに電気的に接続されている、請求項19に記載の集積回路。 - 前記第1のトランジスタ型の前記第1及び第2のフィンFETトランジスタの前記ゲート電極間の第2の方向で測定した場合の中心間距離は、前記第2のトランジスタ型の前記第1及び第2のフィンFETトランジスタの前記ゲート電極間の前記第2の方向で測定した場合の中心間距離と等しく、
前記第2の方向は、前記平行した方向と垂直である、請求項20に記載の集積回路。 - 前記第1のトランジスタ型の第3のフィンFETトランジスタと、
前記第2のトランジスタ型の第3のフィンFETトランジスタと、
前記第1のトランジスタ型の第4のフィンFETトランジスタと、
前記第2のトランジスタ型の第4のフィンFETトランジスタと、をさらに備え、
前記第1のトランジスタ型の前記第3及び第4のフィンFETトランジスタの各々、及び前記第2のトランジスタ型の前記第3及び第4のフィンFETトランジスタの各々は、前記平行した方向に長さに沿って延びるゲート電極を有し、
前記第1のトランジスタ型の前記第3及び第4のフィンFETトランジスタのゲート電極の各々、及び前記第2のトランジスタ型の前記第3及び第4のフィンFETトランジスタのゲート電極の各々は、対応するリニア形状の導電性構造体の部分として形成され、
前記第1、第2及び第3の導電性構造体の各々は、リニア形状を有する、請求項21に記載の集積回路。 - 集積回路のレイアウトを作成する方法であって、
第1のトランジスタ型の第1のフィンFETトランジスタのレイアウトを画定するようにコンピュータを動作させて、
第2のトランジスタ型の第1のフィンFETトランジスタのレイアウトを画定するようにコンピュータを動作させて、
前記第1のトランジスタ型の第2のフィンFETトランジスタのレイアウトを画定するようにコンピュータを動作させて、
前記第2のトランジスタ型の第2のフィンFETトランジスタのレイアウトを画定するようにコンピュータを動作させて、
前記第1のトランジスタ型の前記第1及び第2のフィンFETトランジスタの各レイアウト、及び前記第2のトランジスタ型の前記第1及び第2のフィンFETトランジスタの各レイアウトは、平行した方向に長さに沿って延びるゲート電極レイアウト特徴部を有し、
前記第1のトランジスタ型の第1のフィンFETトランジスタ、及び前記第2のトランジスタ型の第1のフィンFETトランジスタの前記ゲート電極レイアウト特徴部は、前記平行した方向に延びる共通ゲート電極トラックに位置合わせされたそれらの長さに沿った中心線を有し、
前記第1のトランジスタ型の第2のフィンFETトランジスタ、及び前記第2のトランジスタ型の第2のフィンFETトランジスタの前記ゲート電極レイアウト特徴部は、前記共通ゲート電極トラックを挟んで反対側にそれぞれ位置し、
前記第1のトランジスタ型の前記第1及び第2のフィンFETトランジスタの各レイアウトは、共通ノードに電気的に接続される第1の拡散型の拡散フィンレイアウトを含み、
前記第2のトランジスタ型の前記第1及び第2のフィンFETトランジスタの各レイアウトは、前記共通ノードに電気的に接続される第2の拡散型の拡散フィンレイアウトを含み、
前記第1の拡散型の拡散フィンレイアウトは、内部非拡散レイアウト領域によって、前記平行した方向に、前記第2の拡散型の拡散フィンレイアウトから集合的に分離され、
前記第1のトランジスタ型の第1のフィンFETトランジスタ、及び前記第2のトランジスタ型の第1のフィンFETトランジスタの前記ゲート電極レイアウト特徴部は、第1の導電性構造体レイアウト特徴部に対応する導電性構造体を介してお互いに電気的に接続されるように前記第1の導電性構造体レイアウト特徴部の部分として形成され、
前記第1のトランジスタ型の第2のフィンFETトランジスタの前記ゲート電極レイアウト特徴部は、第2の導電性構造体レイアウト特徴部の部分として形成され、前記第2のトランジスタ型の第2のフィンFETトランジスタの前記ゲート電極レイアウト特徴部は、第3の導電性構造体レイアウト特徴部の部分として形成され、
前記第1、第2及び第3の導電性構造体レイアウト特徴部の各々は、前記内部非拡散レイアウト領域の上を延びる部分を含み、
さらに、前記内部非拡散領域の上を延びる前記第2の導電性構造体レイアウト特徴部の前記部分に対応する導電性構造体の一部に接続するように画定された第1の導電性コンタクト構造体レイアウトを画定するようにコンピュータを動作させて、
前記内部非拡散領域の上を延びる前記第3の導電性構造体レイアウト特徴部の前記部分に対応する導電性構造体の一部に接続するように画定された第2の導電性コンタクト構造体レイアウトを画定するようにコンピュータを動作させて、
前記第1及び第2の導電性コンタクト構造体の各々は、ゲートコンタクト又はローカル相互接続構造体として規定され、
さらに、前記第2の導電性コンタクト構造体を前記第3の導電性構造体に電気接続するように構成された電気接続部のレイアウトを画定するようにコンピュータを動作させて、前記電気接続部の一部分は、1つの相互接続レベルを通って延び、前記1つの相互接続レベルを通って延びる前記電気接続部の一部分は、リニア形状の相互接続導電性構造体によって形成されている、方法。 - 集積回路のレイアウトを生成するためのプログラム命令が記録されたデータ記憶装置であって、前記プログラム命令は、
第1のトランジスタ型の第1のフィンFETトランジスタのレイアウトを画定するプログラム命令と、
第2のトランジスタ型の第1のフィンFETトランジスタのレイアウトを画定するプログラム命令と、
前記第1のトランジスタ型の第2のフィンFETトランジスタのレイアウトを画定するプログラム命令と、
前記第2のトランジスタ型の第2のフィンFETトランジスタのレイアウトを画定するプログラム命令と、を含み、
前記第1のトランジスタ型の前記第1及び第2のフィンFETトランジスタの各レイアウト、及び前記第2のトランジスタ型の前記第1及び第2のフィンFETトランジスタの各レイアウトは、平行した方向に長さに沿って延びるゲート電極レイアウト特徴部を有し、
前記第1のトランジスタ型の第1のフィンFETトランジスタ、及び前記第2のトランジスタ型の第1のフィンFETトランジスタの前記ゲート電極レイアウト特徴部は、前記平行した方向に延びる共通ゲート電極トラックに位置合わせされたそれらの長さに沿った中心線を有し、
前記第1のトランジスタ型の第2のフィンFETトランジスタ、及び前記第2のトランジスタ型の第2のフィンFETトランジスタの前記ゲート電極レイアウト特徴部は、前記共通ゲート電極トラックを挟んで反対側にそれぞれ位置し、
前記第1のトランジスタ型の前記第1及び第2のフィンFETトランジスタの各レイアウトは、共通ノードに電気的に接続される第1の拡散型の拡散フィンレイアウトを含み、
前記第2のトランジスタ型の前記第1及び第2のフィンFETトランジスタの各レイアウトは、前記共通ノードに電気的に接続される第2の拡散型の拡散フィンレイアウトを含み、
前記第1の拡散型の拡散フィンレイアウトは、内部非拡散レイアウト領域によって、前記平行した方向に、前記第2の拡散型の拡散フィンレイアウトから集合的に分離され、
前記第1のトランジスタ型の第1のフィンFETトランジスタ、及び前記第2のトランジスタ型の第1のフィンFETトランジスタの前記ゲート電極レイアウト特徴部は、第1の導電性構造体レイアウト特徴部に対応する導電性構造体を介してお互いに電気的に接続されるように前記第1の導電性構造体レイアウト特徴部の部分として形成され、
前記第1のトランジスタ型の第2のフィンFETトランジスタの前記ゲート電極レイアウト特徴部は、第2の導電性構造体レイアウト特徴部の部分として形成され、前記第2のトランジスタ型の第2のフィンFETトランジスタの前記ゲート電極レイアウト特徴部は、第3の導電性構造体レイアウト特徴部の部分として形成され、
前記第1、第2及び第3の導電性構造体レイアウト特徴部の各々は、前記内部非拡散レイアウト領域の上を延びる部分を含み、
さらに、前記内部非拡散領域の上を延びる前記第2の導電性構造体レイアウト特徴部の前記部分に対応する導電性構造体の一部に接続するように画定された第1の導電性コンタクト構造体レイアウトを画定するプログラム命令と、
前記内部非拡散領域の上を延びる前記第3の導電性構造体レイアウト特徴部の前記部分に対応する導電性構造体の一部に接続するように画定された第2の導電性コンタクト構造体レイアウトを画定するプログラム命令と、を含み、
前記第1及び第2の導電性コンタクト構造体の各々は、ゲートコンタクト又はローカル相互接続構造体として規定され、
さらに、前記第2の導電性コンタクト構造体を前記第3の導電性構造体に電気接続するように構成された電気接続部のレイアウトを画定するプログラム命令を含み、前記電気接続部の一部分は、1つの相互接続レベルを通って延び、前記1つの相互接続レベルを通って延びる前記電気接続部の一部分は、リニア形状の相互接続導電性構造体によって形成されている、データ記憶装置。
Applications Claiming Priority (4)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US201261586387P | 2012-01-13 | 2012-01-13 | |
US61/586,387 | 2012-01-13 | ||
US201261589224P | 2012-01-20 | 2012-01-20 | |
US61/589,224 | 2012-01-20 |
Related Parent Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2014552360A Division JP2015506589A (ja) | 2012-01-13 | 2013-01-13 | リニアFinFET構造をもつ回路 |
Related Child Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2019003098A Division JP2019054297A (ja) | 2012-01-13 | 2019-01-11 | リニアFinFET構造をもつ回路 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2017224858A JP2017224858A (ja) | 2017-12-21 |
JP6467476B2 true JP6467476B2 (ja) | 2019-02-13 |
Family
ID=48781972
Family Applications (3)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2014552360A Pending JP2015506589A (ja) | 2012-01-13 | 2013-01-13 | リニアFinFET構造をもつ回路 |
JP2017176032A Expired - Fee Related JP6467476B2 (ja) | 2012-01-13 | 2017-09-13 | リニアFinFET構造をもつ回路 |
JP2019003098A Pending JP2019054297A (ja) | 2012-01-13 | 2019-01-11 | リニアFinFET構造をもつ回路 |
Family Applications Before (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2014552360A Pending JP2015506589A (ja) | 2012-01-13 | 2013-01-13 | リニアFinFET構造をもつ回路 |
Family Applications After (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2019003098A Pending JP2019054297A (ja) | 2012-01-13 | 2019-01-11 | リニアFinFET構造をもつ回路 |
Country Status (8)
Country | Link |
---|---|
EP (1) | EP2803077A4 (ja) |
JP (3) | JP2015506589A (ja) |
KR (1) | KR101913457B1 (ja) |
CN (2) | CN107424999A (ja) |
AU (4) | AU2013207719B2 (ja) |
SG (2) | SG10201605564WA (ja) |
TW (4) | TWI552307B (ja) |
WO (1) | WO2013106799A1 (ja) |
Families Citing this family (31)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN108630607B (zh) | 2013-08-23 | 2022-04-26 | 株式会社索思未来 | 半导体集成电路装置 |
WO2015033490A1 (ja) | 2013-09-04 | 2015-03-12 | パナソニック株式会社 | 半導体装置 |
JP6640965B2 (ja) * | 2014-08-18 | 2020-02-05 | ルネサスエレクトロニクス株式会社 | 半導体装置 |
JP6449082B2 (ja) | 2014-08-18 | 2019-01-09 | ルネサスエレクトロニクス株式会社 | 半導体装置 |
US9478541B2 (en) * | 2014-09-08 | 2016-10-25 | Qualcomm Incorporated | Half node scaling for vertical structures |
US9607988B2 (en) | 2015-01-30 | 2017-03-28 | Qualcomm Incorporated | Off-center gate cut |
US9640480B2 (en) * | 2015-05-27 | 2017-05-02 | Qualcomm Incorporated | Cross-couple in multi-height sequential cells for uni-directional M1 |
US10177127B2 (en) * | 2015-09-04 | 2019-01-08 | Hong Kong Beida Jade Bird Display Limited | Semiconductor apparatus and method of manufacturing the same |
US10541243B2 (en) | 2015-11-19 | 2020-01-21 | Samsung Electronics Co., Ltd. | Semiconductor device including a gate electrode and a conductive structure |
US9748389B1 (en) | 2016-03-25 | 2017-08-29 | Taiwan Semiconductor Manufacturing Co., Ltd. | Method for semiconductor device fabrication with improved source drain epitaxy |
US10262981B2 (en) * | 2016-04-29 | 2019-04-16 | Taiwan Semiconductor Manufacturing Company, Ltd. | Integrated circuit, system for and method of forming an integrated circuit |
US10366196B2 (en) * | 2016-06-22 | 2019-07-30 | Qualcomm Incorporated | Standard cell architecture for diffusion based on fin count |
US9972571B1 (en) * | 2016-12-15 | 2018-05-15 | Taiwan Semiconductor Manufacturing Co., Ltd. | Logic cell structure and method |
US10186510B2 (en) * | 2017-05-01 | 2019-01-22 | Advanced Micro Devices, Inc. | Vertical gate all around library architecture |
KR102336784B1 (ko) | 2017-06-09 | 2021-12-07 | 삼성전자주식회사 | 반도체 장치 |
WO2019003840A1 (ja) * | 2017-06-27 | 2019-01-03 | 株式会社ソシオネクスト | 半導体集積回路装置 |
US10503863B2 (en) | 2017-08-30 | 2019-12-10 | Taiwan Semiconductor Manufacturing Company, Ltd. | Integrated circuit and method of manufacturing same |
EP3685438A4 (en) | 2017-09-20 | 2021-07-21 | INTEL Corporation | MANIPULATION OF MULTIVERSION LIBRARY CELLS FROM WHICH INTEGRATED CIRCUIT STRUCTURES ARE MANUFACTURED |
US10468428B1 (en) * | 2018-04-19 | 2019-11-05 | Silicon Storage Technology, Inc. | Split gate non-volatile memory cells and logic devices with FinFET structure, and method of making same |
US10818762B2 (en) * | 2018-05-25 | 2020-10-27 | Advanced Micro Devices, Inc. | Gate contact over active region in cell |
US11017146B2 (en) * | 2018-07-16 | 2021-05-25 | Taiwan Semiconductor Manufacturing Company, Ltd. | Integrated circuit and method of forming the same |
US10878165B2 (en) * | 2018-07-16 | 2020-12-29 | Taiwan Semiconductor Manufacturing Company, Ltd. | Method for generating layout diagram including protruding pin cell regions and semiconductor device based on same |
CN112585752B (zh) * | 2018-09-05 | 2023-09-19 | 东京毅力科创株式会社 | 3d逻辑和存储器的配电网络 |
US11030372B2 (en) * | 2018-10-31 | 2021-06-08 | Taiwan Semiconductor Manufacturing Company Ltd. | Method for generating layout diagram including cell having pin patterns and semiconductor device based on same |
US11093684B2 (en) * | 2018-10-31 | 2021-08-17 | Taiwan Semiconductor Manufacturing Company, Ltd. | Power rail with non-linear edge |
US10796061B1 (en) * | 2019-08-29 | 2020-10-06 | Advanced Micro Devices, Inc. | Standard cell and power grid architectures with EUV lithography |
US11735525B2 (en) | 2019-10-21 | 2023-08-22 | Tokyo Electron Limited | Power delivery network for CFET with buried power rails |
US11600707B2 (en) | 2020-05-12 | 2023-03-07 | Micron Technology, Inc. | Methods of forming conductive pipes between neighboring features, and integrated assemblies having conductive pipes between neighboring features |
US11862620B2 (en) | 2020-09-15 | 2024-01-02 | Taiwan Semiconductor Manufacturing Company, Ltd. | Power gating cell structure |
US20230299069A1 (en) | 2021-09-27 | 2023-09-21 | Invention And Collaboration Laboratory Pte. Ltd. | Standard cell structure |
US20230154847A1 (en) * | 2021-11-16 | 2023-05-18 | Fu-Chang Hsu | Advanced structures having mosfet transistors and metal layers |
Family Cites Families (35)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2720783B2 (ja) * | 1993-12-29 | 1998-03-04 | 日本電気株式会社 | 半導体集積回路 |
JP4437565B2 (ja) * | 1998-11-26 | 2010-03-24 | 富士通マイクロエレクトロニクス株式会社 | 半導体集積回路装置、半導体集積回路装置の設計方法、及び、記録媒体 |
JP2001306641A (ja) * | 2000-04-27 | 2001-11-02 | Victor Co Of Japan Ltd | 半導体集積回路の自動配置配線方法 |
US6662350B2 (en) * | 2002-01-28 | 2003-12-09 | International Business Machines Corporation | FinFET layout generation |
US6842048B2 (en) * | 2002-11-22 | 2005-01-11 | Advanced Micro Devices, Inc. | Two transistor NOR device |
US6921982B2 (en) * | 2003-07-21 | 2005-07-26 | International Business Machines Corporation | FET channel having a strained lattice structure along multiple surfaces |
US6924560B2 (en) * | 2003-08-08 | 2005-08-02 | Taiwan Semiconductor Manufacturing Co., Ltd. | Compact SRAM cell with FinFET |
JP2005116969A (ja) * | 2003-10-10 | 2005-04-28 | Toshiba Corp | 半導体装置及びその製造方法 |
KR100702552B1 (ko) * | 2003-12-22 | 2007-04-04 | 인터내셔널 비지네스 머신즈 코포레이션 | 이중 게이트 FinFET 디자인을 위한 자동화 레이어생성 방법 및 장치 |
US7830703B2 (en) * | 2004-06-04 | 2010-11-09 | Nec Corporation | Semiconductor device and manufacturing method thereof |
JP5018475B2 (ja) * | 2005-02-23 | 2012-09-05 | 富士通セミコンダクター株式会社 | 半導体回路装置及びその半導体回路装置の製造方法 |
JP2007018588A (ja) * | 2005-07-06 | 2007-01-25 | Toshiba Corp | 半導体記憶装置および半導体記憶装置の駆動方法 |
DE102006027178A1 (de) * | 2005-11-21 | 2007-07-05 | Infineon Technologies Ag | Multi-Fin-Bauelement-Anordnung und Verfahren zum Herstellen einer Multi-Fin-Bauelement-Anordnung |
US8124976B2 (en) * | 2005-12-02 | 2012-02-28 | Nec Corporation | Semiconductor device and method of manufacturing the same |
US9563733B2 (en) * | 2009-05-06 | 2017-02-07 | Tela Innovations, Inc. | Cell circuit and layout with linear finfet structures |
US7763932B2 (en) * | 2006-06-29 | 2010-07-27 | International Business Machines Corporation | Multi-bit high-density memory device and architecture and method of fabricating multi-bit high-density memory devices |
JP2010509783A (ja) * | 2006-11-14 | 2010-03-25 | エヌエックスピー ビー ヴィ | フィーチャ空間集積度を高めるリソグラフィのためのダブルパターニング方法 |
US7723786B2 (en) * | 2007-04-11 | 2010-05-25 | Ronald Kakoschke | Apparatus of memory array using FinFETs |
US7453125B1 (en) * | 2007-04-24 | 2008-11-18 | Infineon Technologies Ag | Double mesh finfet |
JP4461154B2 (ja) * | 2007-05-15 | 2010-05-12 | 株式会社東芝 | 半導体装置 |
JP4445521B2 (ja) * | 2007-06-15 | 2010-04-07 | 株式会社東芝 | 半導体装置 |
US7625790B2 (en) * | 2007-07-26 | 2009-12-01 | International Business Machines Corporation | FinFET with sublithographic fin width |
US20090057780A1 (en) * | 2007-08-27 | 2009-03-05 | International Business Machines Corporation | Finfet structure including multiple semiconductor fin channel heights |
US8866254B2 (en) * | 2008-02-19 | 2014-10-21 | Micron Technology, Inc. | Devices including fin transistors robust to gate shorts and methods of making the same |
JP5638760B2 (ja) * | 2008-08-19 | 2014-12-10 | ルネサスエレクトロニクス株式会社 | 半導体装置 |
JP2010141047A (ja) * | 2008-12-10 | 2010-06-24 | Renesas Technology Corp | 半導体集積回路装置および半導体集積回路装置の製造方法 |
US8116121B2 (en) * | 2009-03-06 | 2012-02-14 | Kabushiki Kaisha Toshiba | Semiconductor device and manufacturing methods with using non-planar type of transistors |
JP2010225768A (ja) * | 2009-03-23 | 2010-10-07 | Toshiba Corp | 半導体装置 |
US8053299B2 (en) * | 2009-04-17 | 2011-11-08 | Taiwan Semiconductor Manufacturing Company, Ltd. | Method of fabrication of a FinFET element |
JP4751463B2 (ja) * | 2009-05-25 | 2011-08-17 | 本田技研工業株式会社 | 燃料電池システム |
US8076236B2 (en) * | 2009-06-01 | 2011-12-13 | Globalfoundries Inc. | SRAM bit cell with self-aligned bidirectional local interconnects |
US8637135B2 (en) * | 2009-11-18 | 2014-01-28 | Taiwan Semiconductor Manufacturing Company, Ltd. | Non-uniform semiconductor device active area pattern formation |
CN102074582B (zh) * | 2009-11-20 | 2013-06-12 | 台湾积体电路制造股份有限公司 | 集成电路结构及其形成方法 |
US8675397B2 (en) * | 2010-06-25 | 2014-03-18 | Taiwan Semiconductor Manufacturing Company, Ltd. | Cell structure for dual-port SRAM |
US8860107B2 (en) * | 2010-06-03 | 2014-10-14 | International Business Machines Corporation | FinFET-compatible metal-insulator-metal capacitor |
-
2013
- 2013-01-13 CN CN201611023356.2A patent/CN107424999A/zh active Pending
- 2013-01-13 SG SG10201605564WA patent/SG10201605564WA/en unknown
- 2013-01-13 EP EP13735704.2A patent/EP2803077A4/en not_active Withdrawn
- 2013-01-13 KR KR1020147022592A patent/KR101913457B1/ko active IP Right Grant
- 2013-01-13 SG SG11201404024YA patent/SG11201404024YA/en unknown
- 2013-01-13 CN CN201380013824.6A patent/CN104303263B/zh not_active Expired - Fee Related
- 2013-01-13 WO PCT/US2013/021345 patent/WO2013106799A1/en active Application Filing
- 2013-01-13 AU AU2013207719A patent/AU2013207719B2/en not_active Ceased
- 2013-01-13 JP JP2014552360A patent/JP2015506589A/ja active Pending
- 2013-01-14 TW TW102101384A patent/TWI552307B/zh not_active IP Right Cessation
- 2013-01-14 TW TW105125226A patent/TWI581403B/zh not_active IP Right Cessation
- 2013-01-14 TW TW106104453A patent/TWI608593B/zh not_active IP Right Cessation
- 2013-01-14 TW TW106134477A patent/TW201803084A/zh unknown
-
2016
- 2016-04-11 AU AU2016202229A patent/AU2016202229B2/en not_active Ceased
-
2017
- 2017-09-13 JP JP2017176032A patent/JP6467476B2/ja not_active Expired - Fee Related
-
2018
- 2018-01-23 AU AU2018200549A patent/AU2018200549B2/en not_active Ceased
-
2019
- 2019-01-11 JP JP2019003098A patent/JP2019054297A/ja active Pending
-
2020
- 2020-03-02 AU AU2020201521A patent/AU2020201521A1/en not_active Abandoned
Also Published As
Publication number | Publication date |
---|---|
WO2013106799A1 (en) | 2013-07-18 |
AU2016202229B2 (en) | 2018-02-15 |
TW201803084A (zh) | 2018-01-16 |
CN104303263B (zh) | 2016-12-14 |
JP2015506589A (ja) | 2015-03-02 |
AU2018200549B2 (en) | 2019-12-05 |
CN107424999A (zh) | 2017-12-01 |
AU2013207719A1 (en) | 2014-07-31 |
TW201642440A (zh) | 2016-12-01 |
EP2803077A4 (en) | 2015-11-04 |
KR20140114424A (ko) | 2014-09-26 |
AU2016202229A1 (en) | 2016-05-05 |
TW201717355A (zh) | 2017-05-16 |
TWI552307B (zh) | 2016-10-01 |
SG10201605564WA (en) | 2016-09-29 |
TW201349451A (zh) | 2013-12-01 |
KR101913457B1 (ko) | 2018-10-30 |
JP2019054297A (ja) | 2019-04-04 |
TWI581403B (zh) | 2017-05-01 |
AU2018200549A1 (en) | 2018-02-15 |
AU2020201521A1 (en) | 2020-03-19 |
EP2803077A1 (en) | 2014-11-19 |
TWI608593B (zh) | 2017-12-11 |
SG11201404024YA (en) | 2014-08-28 |
JP2017224858A (ja) | 2017-12-21 |
CN104303263A (zh) | 2015-01-21 |
AU2013207719B2 (en) | 2016-02-25 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP6467476B2 (ja) | リニアFinFET構造をもつ回路 | |
US9009641B2 (en) | Circuits with linear finfet structures | |
US8134185B2 (en) | Integrated circuit having gate electrode level region including at least seven linear-shaped conductive structures at equal pitch including linear-shaped conductive structure forming transistors of two different types and at least three linear-shaped conductive structures having aligned ends | |
KR102558320B1 (ko) | 집적 회로 디바이스 및 방법 | |
CN115528023A (zh) | 集成电路装置及其制造方法 | |
TW202306043A (zh) | 積體電路及其製造方法 | |
TW202234654A (zh) | 積體電路、半導體結構及其形成方法 | |
TWI472015B (zh) | 動態陣列結構 | |
TWI847793B (zh) | 積體電路驅動器、積體電路及製造積體電路裝置的方法 | |
TWI806282B (zh) | 積體電路裝置 | |
TW202447466A (zh) | 積體電路驅動器、積體電路及製造積體電路裝置的方法 | |
TWI814351B (zh) | 基於混合單元的元件、佈局和方法 | |
TWI807714B (zh) | 半導體裝置及其製造方法 | |
TW202347782A (zh) | 填充單元區域及其形成方法 | |
TW202433728A (zh) | 積體電路裝置及製造方法 | |
TW202349656A (zh) | 積體電路及其形成方法 | |
CN118198066A (zh) | 集成电路器件及其制造系统 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20171003 |
|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20171003 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20180514 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20180523 |
|
A601 | Written request for extension of time |
Free format text: JAPANESE INTERMEDIATE CODE: A601 Effective date: 20180823 |
|
A601 | Written request for extension of time |
Free format text: JAPANESE INTERMEDIATE CODE: A601 Effective date: 20181022 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20181126 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20181212 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20190111 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 6467476 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
LAPS | Cancellation because of no payment of annual fees |