JP6099298B2 - SiC半導体デバイス及びその製造方法 - Google Patents
SiC半導体デバイス及びその製造方法 Download PDFInfo
- Publication number
- JP6099298B2 JP6099298B2 JP2011120124A JP2011120124A JP6099298B2 JP 6099298 B2 JP6099298 B2 JP 6099298B2 JP 2011120124 A JP2011120124 A JP 2011120124A JP 2011120124 A JP2011120124 A JP 2011120124A JP 6099298 B2 JP6099298 B2 JP 6099298B2
- Authority
- JP
- Japan
- Prior art keywords
- layer
- nickel silicide
- nickel
- titanium
- silicide layer
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D64/00—Electrodes of devices having potential barriers
- H10D64/60—Electrodes characterised by their materials
- H10D64/66—Electrodes having a conductor capacitively coupled to a semiconductor by an insulator, e.g. MIS electrodes
- H10D64/667—Electrodes having a conductor capacitively coupled to a semiconductor by an insulator, e.g. MIS electrodes the conductor comprising a layer of alloy material, compound material or organic material contacting the insulator, e.g. TiN workfunction layers
- H10D64/668—Electrodes having a conductor capacitively coupled to a semiconductor by an insulator, e.g. MIS electrodes the conductor comprising a layer of alloy material, compound material or organic material contacting the insulator, e.g. TiN workfunction layers the layer being a silicide, e.g. TiSi2
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D64/00—Electrodes of devices having potential barriers
- H10D64/01—Manufacture or treatment
- H10D64/011—Manufacture or treatment of electrodes ohmically coupled to a semiconductor
- H10D64/0111—Manufacture or treatment of electrodes ohmically coupled to a semiconductor to Group IV semiconductors
- H10D64/0115—Manufacture or treatment of electrodes ohmically coupled to a semiconductor to Group IV semiconductors to silicon carbide
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/10—Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
- H10D62/102—Constructional design considerations for preventing surface leakage or controlling electric field concentration
- H10D62/103—Constructional design considerations for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse-biased devices
- H10D62/105—Constructional design considerations for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse-biased devices by having particular doping profiles, shapes or arrangements of PN junctions; by having supplementary regions, e.g. junction termination extension [JTE]
- H10D62/106—Constructional design considerations for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse-biased devices by having particular doping profiles, shapes or arrangements of PN junctions; by having supplementary regions, e.g. junction termination extension [JTE] having supplementary regions doped oppositely to or in rectifying contact with regions of the semiconductor bodies, e.g. guard rings with PN or Schottky junctions
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/80—Semiconductor bodies, or regions thereof, of devices having potential barriers characterised by the materials
- H10D62/83—Semiconductor bodies, or regions thereof, of devices having potential barriers characterised by the materials being Group IV materials, e.g. B-doped Si or undoped Ge
- H10D62/832—Semiconductor bodies, or regions thereof, of devices having potential barriers characterised by the materials being Group IV materials, e.g. B-doped Si or undoped Ge being Group IV materials comprising two or more elements, e.g. SiGe
- H10D62/8325—Silicon carbide
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D64/00—Electrodes of devices having potential barriers
- H10D64/60—Electrodes characterised by their materials
- H10D64/62—Electrodes ohmically coupled to a semiconductor
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D8/00—Diodes
- H10D8/01—Manufacture or treatment
- H10D8/051—Manufacture or treatment of Schottky diodes
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D8/00—Diodes
- H10D8/60—Schottky-barrier diodes
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10P—GENERIC PROCESSES OR APPARATUS FOR THE MANUFACTURE OR TREATMENT OF DEVICES COVERED BY CLASS H10
- H10P95/00—Generic processes or apparatus for manufacture or treatments not covered by the other groups of this subclass
- H10P95/50—Alloying conductive materials with semiconductor bodies
Landscapes
- Electrodes Of Semiconductors (AREA)
Description
Ni + 2SiC → NiSi2 + 2C
本発明の実施例について、図1〜9を参照して以下説明する。図9は、本実施例で製造するフィールドリミッティングリング(FLR)構造を持つショットキーバリアダイオード(SBD)を説明する図である。エピタキシャル層(低濃度n型ドリフト層13)を形成したSiC基板(高濃度n型基板12)に、イオン注入によりチャンネルストッパー用のn型領域と、終端構造用のp型領域(p型不純物イオン注入領域14)とフローティングリミッティングリング(FLR)構造16用のp型領域を形成する。その後、チャンネルストッパー用のn型領域を形成するために注入されたリンと、終端構造用のp型領域とFLR構造用のp型領域を形成するために注入されたアルミニウムとを、活性化するために、アルゴン雰囲気中において1620℃で180秒間の活性化を行った。その後、常圧CVD装置を用いて基板表面側に厚さ500nmのSiO2膜を形成した。一方、基板裏面側に、スパッタ装置を用いて、基板側から、厚さ60nmのニッケル層、厚さ20nmのチタン層の順で積層して製膜した。製膜した基板は、赤外線ランプを備えた高速アニール装置(RTA)を用いて、アルゴン雰囲気中1050℃で2分間の加熱処理を行った。この加熱処理によりSiC基板のシリコン原子はニッケルと反応してニッケルシリサイドを生成し、オーミックコンタクトを得ることができた。また、SiC基板の炭素原子はチタンと反応してチタンカーバイドを生成してニッケルシリサイドの表面に析出する。この時、未反応の炭素原子はニッケルシリサイド層中に残存するが、ニッケルシリサイド層の最表面におけるチタンカーバイドに含まれる炭素原子数は、表面に析出した全炭素原子数の12%以上であった。ここで、炭素原子数は、XPS分析により算出した。283eV付近に観察されるC1sピークにおいて、ケミカルシフトによって現れる複数のC1sピーク強度の合計値とTiC由来のピーク強度比より算出した。
実施例1においては、裏面電極の形成時にNi層の上にTi層を形成して加熱することによりチタンカーバイドを含むニッケルシリサイドを得たのに対して、比較例1は、Ni層の上にTi層を形成せずに加熱した例である。比較例2におけるSiC半導体デバイスの製造工程について説明する。エピタキシャル層を形成したSiC基板に、イオン注入によりチャンネルストッパー用のn型領域と、終端構造用のp型領域とフローティングリミッティングリング(FLR)構造用のp型領域を形成後、チャンネルストッパー用のn型領域を形成するために注入されたリンと終端構造用のp型領域とFLR構造用のp型領域を形成するために注入されたアルミニウムを活性化するために、アルゴン雰囲気中において1620℃で180秒間の活性化を行った。常圧CVD装置を用いて基板表面側に厚さ500nmのSiO2膜を形成した後、裏面側にスパッタ装置を用いて厚さ60nmのニッケル層を製膜した。その後、製膜した基板を、実施例1と同じ方法、即ち、赤外線ランプを備えた高速アニール装置(RTA)を用いて、アルゴン雰囲気中1050℃で2分間の加熱処理を行った。この加熱処理によりSiC基板のシリコン原子はニッケルと反応してニッケルシリサイドが生成した。シリサイド層形成後、実施例1と同じ工程で、表面電極製膜後に基板を反転させてアルゴン逆スパッタを圧力0.5Pa、RFパワー300Wで3分間行って、ニッケルシリサイド層の表面に形成された炭素層を除去した。その後、ニッケルシリサイド層の上に実施例1と同様に金属層を、基板側から見てTi層、Ni層、Au層の順に積層して裏面電極を形成した。得られた基板をダイシングした結果、ニッケルシリサイド層と裏面電極におけるチタン層の界面で剥離した。
比較例2では、実施例1と同じ方法で表面電極用のアルミニウムまで製膜した後、逆スパッタを行わずに、裏面電極を形成した。得られた基板をダイシングした結果、裏面電極はニッケルシリサイド層と裏面電極におけるチタン層の界面で剥離した。
ニッケルシリサイド層の最表面におけるチタンカーバイドに含まれる炭素原子数の、最表面に析出した全炭素原子数に対する割合が異なる場合について調べた。チタンカーバイドを含むニッケルシリサイド層を生成させるためのチタン層の厚さを変えた以外は、実施例1と同様に、次のようにSiCショットキーバリアダイオードを製造した。エピタキシャル層を形成したSiC基板に、イオン注入によりチャンネルストッパー用のn型領域と、終端構造用のp型領域とフローティングリミッティングリング(FLR)構造用のp型領域を形成した後、チャンネルストッパー用のn型領域を形成するために注入されたリンと終端構造用のp型領域とFLR構造用のp型領域を形成するために注入されたアルミニウムを活性化するために、アルゴン雰囲気中において1620℃で180秒間の活性化を行った。常圧CVD装置を用いて基板表面側に厚さ500nmのSiO2膜を形成した後、裏面側にスパッタ装置を用いて厚さAnmのチタン層と厚さ60nmのニッケル層を製膜し、RTA装置を用いて、アルゴン雰囲気中1050℃で2分間の加熱処理を行って、チタンカーバイドおよびニッケルシリサイドを生成した。
実施例1で図示して説明したショットキーバリアダイオードの代わりに、図11に示したジャンクションバリアショットキー(JBS)構造を持つショットキーバリアダイオード(SBD)についても、実施例1と同様に、基板側から、厚さ60nmのニッケル層、厚さ20nmのチタン層の順で積層して製膜し、加熱処理によりチタンカーバイドを包含するニッケルシリサイド層を作成し、その後の製造工程中に析出した炭素原子を逆スパッタにより除去した。裏面電極を形成後ダイシングした結果、裏面電極の剥離は全く生じなかった。
2 ガードリング
3 絶縁層
4 チタンカーバイドを包含したニッケルシリサイド層
5 炭素層
6 ショットキー電極
7 表面電極
8 裏面電極
11 オーミック電極
12 高濃度n型基板
13 低濃度n型ドリフト層
14 p型不純物イオン注入領域
15 ショットキー電極
16 FLR構造
17 JBS構造
Claims (6)
- SiC半導体に電極構造を形成する半導体デバイスの製造方法であって、
前記SiC半導体に、
ニッケル及びチタンを含む層を形成した後、
加熱によりチタンカーバイドを有するニッケルシリサイド層を生成し、
ニッケルシリサイド層表面に生成した炭素層を逆スパッタにより取り除いた後に、
前記チタンカーバイドを有するニッケルシリサイド層上に、チタン層、ニッケル層、金層の順で積層することにより金属層を形成し、前記ニッケルシリサイド層表面に生成した炭素層は、
最表面の全炭素原子数が、表面に析出した炭素層の炭素原子数と、最表面におけるチタンカーバイドに含まれる炭素原子数と、最表面におけるニッケルシリサイド層中に残存する未反応の炭素原子数であって、前記チタンカーバイドを有するニッケルシリサイド層の最表面におけるチタンカーバイドに含まれる炭素原子数が、最表面の全炭素原子数に対して12%以上30%以下であることを特徴とする半導体デバイスの製造方法。 - 前記チタンカーバイドを有するニッケルシリサイド層の最表面は2〜3nmであることを特徴とする請求項1に記載の半導体デバイスの製造方法。
- 前記ニッケルシリサイド層表面に生成した炭素層は、前記ニッケルシリサイド層表面に炭素原子が原子層1層以上9層以下あるいは局所的に析出したものであることを特徴とする請求項1に記載の半導体デバイスの製造方法。
- 前記逆スパッタは、アルゴン逆スパッタであり、アルゴンガスの圧力が0.1Pa以上で1Pa以下であり、RFパワーが100W以上で600W以下であることを特徴とする請求項1乃至3のいずれか1項に記載の半導体デバイスの製造方法。
- 前記ニッケルの膜厚は20〜100nm、チタンの膜厚は10〜50nmとすることを特徴とする請求項1に記載の半導体デバイスの製造方法。
- 前記ニッケルとチタンの膜厚の比を1対1から10対1とすることを特徴とする請求項5に記載の半導体デバイスの製造方法。
Priority Applications (6)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2011120124A JP6099298B2 (ja) | 2011-05-30 | 2011-05-30 | SiC半導体デバイス及びその製造方法 |
| PCT/JP2012/064003 WO2012165513A1 (ja) | 2011-05-30 | 2012-05-30 | SiC半導体デバイス及びその製造方法 |
| DE201211002275 DE112012002275T5 (de) | 2011-05-30 | 2012-05-30 | SIC-Halbleitervorrichtung und Verfahren zu deren Herstellung |
| CN201280024155.8A CN103548119B (zh) | 2011-05-30 | 2012-05-30 | SiC半导体器件及其制造方法 |
| US14/078,833 US9129939B2 (en) | 2011-05-30 | 2013-11-13 | SiC semiconductor device and method for manufacturing the same |
| US14/802,092 US9401411B2 (en) | 2011-05-30 | 2015-07-17 | SiC semiconductor device and method for manufacturing the same |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2011120124A JP6099298B2 (ja) | 2011-05-30 | 2011-05-30 | SiC半導体デバイス及びその製造方法 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| JP2012248729A JP2012248729A (ja) | 2012-12-13 |
| JP6099298B2 true JP6099298B2 (ja) | 2017-03-22 |
Family
ID=47259365
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP2011120124A Active JP6099298B2 (ja) | 2011-05-30 | 2011-05-30 | SiC半導体デバイス及びその製造方法 |
Country Status (5)
| Country | Link |
|---|---|
| US (2) | US9129939B2 (ja) |
| JP (1) | JP6099298B2 (ja) |
| CN (1) | CN103548119B (ja) |
| DE (1) | DE112012002275T5 (ja) |
| WO (1) | WO2012165513A1 (ja) |
Cited By (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US11183476B2 (en) | 2018-11-09 | 2021-11-23 | Fuji Electric Co., Ltd. | Silicon carbide semiconductor device, silicon carbide semiconductor assembly, and method of manufacturing silicon carbide semiconductor device |
Families Citing this family (20)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP6099298B2 (ja) | 2011-05-30 | 2017-03-22 | 富士電機株式会社 | SiC半導体デバイス及びその製造方法 |
| JP6261155B2 (ja) * | 2012-02-20 | 2018-01-17 | 富士電機株式会社 | SiC半導体デバイスの製造方法 |
| JP6112699B2 (ja) | 2012-03-30 | 2017-04-12 | 富士電機株式会社 | 炭化珪素半導体装置の製造方法及び該方法により製造された炭化珪素半導体装置 |
| KR101984697B1 (ko) * | 2012-12-21 | 2019-05-31 | 삼성전자주식회사 | 그래핀 구조체, 이를 포함한 그래핀 소자 및 그 제조 방법 |
| JP6480860B2 (ja) * | 2013-03-29 | 2019-03-13 | 富士電機株式会社 | 半導体装置および半導体装置の製造方法 |
| JP6160708B2 (ja) * | 2013-11-22 | 2017-07-12 | 富士電機株式会社 | 炭化珪素半導体装置 |
| JP6053968B2 (ja) * | 2014-02-13 | 2016-12-27 | 三菱電機株式会社 | 炭化珪素半導体装置およびその製造方法 |
| JP2016015424A (ja) * | 2014-07-02 | 2016-01-28 | ルネサスエレクトロニクス株式会社 | 半導体装置 |
| JP2016086131A (ja) * | 2014-10-28 | 2016-05-19 | 国立研究開発法人産業技術総合研究所 | 炭化珪素半導体装置の製造方法 |
| CN106463528B (zh) | 2014-11-17 | 2019-10-11 | 富士电机株式会社 | 碳化硅半导体装置的制造方法 |
| WO2016113004A1 (en) * | 2015-01-15 | 2016-07-21 | Abb Technology Ag | Semiconductor device including an ohmic or rectifying contact to silicon carbide and method for forming such contact |
| US10403497B2 (en) | 2015-08-12 | 2019-09-03 | Shindengen Electric Manufacturing Co., Ltd. | Method of manufacturing silicon carbide semiconductor device and silicon carbide semiconductor device |
| CN105244266B (zh) * | 2015-10-26 | 2017-12-08 | 株洲南车时代电气股份有限公司 | 一种SiC晶圆的欧姆接触形成方法 |
| JP6648574B2 (ja) * | 2016-03-16 | 2020-02-14 | 富士電機株式会社 | 炭化珪素半導体装置の製造方法 |
| JP6719090B2 (ja) * | 2016-12-19 | 2020-07-08 | パナソニックIpマネジメント株式会社 | 半導体素子 |
| US10813607B2 (en) * | 2018-06-27 | 2020-10-27 | Prismatic Sensors Ab | X-ray sensor, method for constructing an x-ray sensor and an x-ray imaging system comprising such an x-ray sensor |
| JP7427886B2 (ja) * | 2019-09-06 | 2024-02-06 | 富士電機株式会社 | 炭化珪素半導体装置および炭化珪素半導体装置の製造方法 |
| JP7434908B2 (ja) * | 2020-01-09 | 2024-02-21 | 富士電機株式会社 | 炭化珪素半導体装置 |
| IT202100027101A1 (it) * | 2021-10-21 | 2023-04-21 | St Microelectronics Srl | Procedimento di fabbricazione di un dispositivo elettronico di carburo di silicio e dispositivo elettronico di carburo di silicio |
| CN115799065B (zh) * | 2022-11-17 | 2024-01-23 | 扬州国宇电子有限公司 | 一种TiSi势垒的制备方法 |
Family Cites Families (10)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP3646548B2 (ja) * | 1999-01-11 | 2005-05-11 | 富士電機ホールディングス株式会社 | SiC半導体デバイス |
| JP3871607B2 (ja) * | 2001-12-14 | 2007-01-24 | 松下電器産業株式会社 | 半導体素子およびその製造方法 |
| JP4699812B2 (ja) * | 2005-06-07 | 2011-06-15 | 株式会社デンソー | 半導体装置およびその製造方法 |
| US20070138482A1 (en) | 2005-12-08 | 2007-06-21 | Nissan Motor Co., Ltd. | Silicon carbide semiconductor device and method for producing the same |
| JP2007184571A (ja) | 2005-12-08 | 2007-07-19 | Nissan Motor Co Ltd | 炭化珪素半導体装置、炭化珪素半導体装置の製造方法、炭化珪素半導体装置中の遷移金属シリサイドと金属膜との接合体及び炭化珪素半導体装置中の遷移金属シリサイドと金属膜との接合体の製造方法 |
| JP2008053291A (ja) | 2006-08-22 | 2008-03-06 | Rohm Co Ltd | SiC半導体素子およびその製造方法 |
| WO2009054140A1 (ja) * | 2007-10-24 | 2009-04-30 | Panasonic Corporation | 半導体素子およびその製造方法 |
| JP5458652B2 (ja) * | 2008-06-02 | 2014-04-02 | 富士電機株式会社 | 炭化珪素半導体装置の製造方法 |
| JP5369581B2 (ja) | 2008-09-29 | 2013-12-18 | 住友電気工業株式会社 | 半導体デバイス用裏面電極、半導体デバイスおよび半導体デバイス用裏面電極の製造方法 |
| JP6099298B2 (ja) * | 2011-05-30 | 2017-03-22 | 富士電機株式会社 | SiC半導体デバイス及びその製造方法 |
-
2011
- 2011-05-30 JP JP2011120124A patent/JP6099298B2/ja active Active
-
2012
- 2012-05-30 WO PCT/JP2012/064003 patent/WO2012165513A1/ja not_active Ceased
- 2012-05-30 DE DE201211002275 patent/DE112012002275T5/de active Pending
- 2012-05-30 CN CN201280024155.8A patent/CN103548119B/zh active Active
-
2013
- 2013-11-13 US US14/078,833 patent/US9129939B2/en active Active
-
2015
- 2015-07-17 US US14/802,092 patent/US9401411B2/en active Active
Cited By (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US11183476B2 (en) | 2018-11-09 | 2021-11-23 | Fuji Electric Co., Ltd. | Silicon carbide semiconductor device, silicon carbide semiconductor assembly, and method of manufacturing silicon carbide semiconductor device |
Also Published As
| Publication number | Publication date |
|---|---|
| US20140061674A1 (en) | 2014-03-06 |
| CN103548119B (zh) | 2017-02-15 |
| JP2012248729A (ja) | 2012-12-13 |
| US9401411B2 (en) | 2016-07-26 |
| WO2012165513A1 (ja) | 2012-12-06 |
| US20150325666A1 (en) | 2015-11-12 |
| DE112012002275T5 (de) | 2014-03-20 |
| CN103548119A (zh) | 2014-01-29 |
| US9129939B2 (en) | 2015-09-08 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| JP6099298B2 (ja) | SiC半導体デバイス及びその製造方法 | |
| JP5966556B2 (ja) | 半導体デバイスの製造方法 | |
| JP5525940B2 (ja) | 半導体装置および半導体装置の製造方法 | |
| JP6390745B2 (ja) | 炭化珪素半導体装置の製造方法 | |
| JP5427980B2 (ja) | 炭化珪素半導体装置の製造方法 | |
| US9159792B2 (en) | SiC semiconductor device and method for manufacturing the same | |
| JP6112699B2 (ja) | 炭化珪素半導体装置の製造方法及び該方法により製造された炭化珪素半導体装置 | |
| JP2015103631A (ja) | 炭化珪素半導体装置および炭化珪素半導体装置の製造方法 | |
| JP6160541B2 (ja) | 炭化珪素半導体装置の製造方法 | |
| JP6051573B2 (ja) | 半導体装置の製造方法 | |
| JP2015103630A (ja) | 炭化珪素半導体装置の製造方法 | |
| JP6648574B2 (ja) | 炭化珪素半導体装置の製造方法 | |
| JP5561343B2 (ja) | 炭化珪素半導体装置の製造方法 | |
| US9793121B2 (en) | Method of manufacturing silicon carbide semiconductor device | |
| CN117438296A (zh) | 碳化硅半导体衬底上制造接触的方法和碳化硅半导体器件 | |
| JP5991629B2 (ja) | 半導体装置および半導体装置の製造方法 | |
| JP2016086131A (ja) | 炭化珪素半導体装置の製造方法 | |
| JP2016149412A (ja) | 炭化珪素半導体装置の製造方法 |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| A711 | Notification of change in applicant |
Free format text: JAPANESE INTERMEDIATE CODE: A711 Effective date: 20121026 |
|
| A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20140414 |
|
| A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20150120 |
|
| A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20150319 |
|
| A02 | Decision of refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A02 Effective date: 20150908 |
|
| RD02 | Notification of acceptance of power of attorney |
Free format text: JAPANESE INTERMEDIATE CODE: A7422 Effective date: 20151005 |
|
| RD04 | Notification of resignation of power of attorney |
Free format text: JAPANESE INTERMEDIATE CODE: A7424 Effective date: 20151005 |
|
| A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20151208 |
|
| A911 | Transfer to examiner for re-examination before appeal (zenchi) |
Free format text: JAPANESE INTERMEDIATE CODE: A911 Effective date: 20151215 |
|
| A912 | Re-examination (zenchi) completed and case transferred to appeal board |
Free format text: JAPANESE INTERMEDIATE CODE: A912 Effective date: 20160129 |
|
| A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20161228 |
|
| A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20170221 |
|
| R150 | Certificate of patent or registration of utility model |
Ref document number: 6099298 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |