JP5998459B2 - 半導体装置およびその製造方法、電子部品 - Google Patents
半導体装置およびその製造方法、電子部品 Download PDFInfo
- Publication number
- JP5998459B2 JP5998459B2 JP2011249939A JP2011249939A JP5998459B2 JP 5998459 B2 JP5998459 B2 JP 5998459B2 JP 2011249939 A JP2011249939 A JP 2011249939A JP 2011249939 A JP2011249939 A JP 2011249939A JP 5998459 B2 JP5998459 B2 JP 5998459B2
- Authority
- JP
- Japan
- Prior art keywords
- electrode
- insulating film
- wiring
- semiconductor substrate
- semiconductor device
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 239000004065 semiconductor Substances 0.000 title claims description 125
- 238000004519 manufacturing process Methods 0.000 title claims description 20
- 239000000758 substrate Substances 0.000 claims description 121
- 239000010410 layer Substances 0.000 claims description 96
- 239000011229 interlayer Substances 0.000 claims description 86
- 238000005530 etching Methods 0.000 claims description 63
- 238000000034 method Methods 0.000 claims description 45
- 229920005989 resin Polymers 0.000 claims description 24
- 239000011347 resin Substances 0.000 claims description 24
- 239000007772 electrode material Substances 0.000 claims description 11
- 230000000149 penetrating effect Effects 0.000 claims description 7
- 238000007747 plating Methods 0.000 claims description 4
- 229910021420 polycrystalline silicon Inorganic materials 0.000 claims description 4
- 229920005591 polysilicon Polymers 0.000 claims description 4
- 239000011810 insulating material Substances 0.000 claims description 3
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 claims description 2
- 230000015572 biosynthetic process Effects 0.000 claims description 2
- 238000007789 sealing Methods 0.000 claims description 2
- 229910052710 silicon Inorganic materials 0.000 claims description 2
- 239000010703 silicon Substances 0.000 claims description 2
- 238000010586 diagram Methods 0.000 description 42
- 229920002120 photoresistant polymer Polymers 0.000 description 17
- 239000010949 copper Substances 0.000 description 16
- 230000002093 peripheral effect Effects 0.000 description 10
- 239000011295 pitch Substances 0.000 description 7
- 239000011159 matrix material Substances 0.000 description 6
- 239000011521 glass Substances 0.000 description 5
- 238000002955 isolation Methods 0.000 description 5
- 239000000463 material Substances 0.000 description 4
- 239000007769 metal material Substances 0.000 description 4
- RYGMFSIKBFXOCR-UHFFFAOYSA-N Copper Chemical compound [Cu] RYGMFSIKBFXOCR-UHFFFAOYSA-N 0.000 description 3
- 239000004642 Polyimide Substances 0.000 description 3
- 229910004298 SiO 2 Inorganic materials 0.000 description 3
- 239000000853 adhesive Substances 0.000 description 3
- 230000001070 adhesive effect Effects 0.000 description 3
- 229910052802 copper Inorganic materials 0.000 description 3
- 229920001721 polyimide Polymers 0.000 description 3
- 229910000679 solder Inorganic materials 0.000 description 3
- 239000003990 capacitor Substances 0.000 description 2
- 238000005229 chemical vapour deposition Methods 0.000 description 2
- 238000009713 electroplating Methods 0.000 description 2
- 239000003822 epoxy resin Substances 0.000 description 2
- 238000000227 grinding Methods 0.000 description 2
- 150000002500 ions Chemical class 0.000 description 2
- 230000003647 oxidation Effects 0.000 description 2
- 238000007254 oxidation reaction Methods 0.000 description 2
- 230000035515 penetration Effects 0.000 description 2
- 238000000206 photolithography Methods 0.000 description 2
- 238000005498 polishing Methods 0.000 description 2
- 229920000647 polyepoxide Polymers 0.000 description 2
- 230000008707 rearrangement Effects 0.000 description 2
- 239000000126 substance Substances 0.000 description 2
- WFKWXMTUELFFGS-UHFFFAOYSA-N tungsten Chemical compound [W] WFKWXMTUELFFGS-UHFFFAOYSA-N 0.000 description 2
- 229910052721 tungsten Inorganic materials 0.000 description 2
- 239000010937 tungsten Substances 0.000 description 2
- VYPSYNLAJGMNEJ-UHFFFAOYSA-N Silicium dioxide Chemical compound O=[Si]=O VYPSYNLAJGMNEJ-UHFFFAOYSA-N 0.000 description 1
- 239000004020 conductor Substances 0.000 description 1
- 238000000151 deposition Methods 0.000 description 1
- 238000001312 dry etching Methods 0.000 description 1
- 239000012535 impurity Substances 0.000 description 1
- 238000009413 insulation Methods 0.000 description 1
- 238000005468 ion implantation Methods 0.000 description 1
- 230000001788 irregular Effects 0.000 description 1
- 229910052814 silicon oxide Inorganic materials 0.000 description 1
- 230000003068 static effect Effects 0.000 description 1
- 239000011800 void material Substances 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/48—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
- H01L23/482—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of lead-in layers inseparably applied to the semiconductor body
- H01L23/485—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of lead-in layers inseparably applied to the semiconductor body consisting of layered constructions comprising conductive layers and insulating layers, e.g. planar contacts
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/48—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
- H01L23/481—Internal lead connections, e.g. via connections, feedthrough structures
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/18—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
- H01L21/28—Manufacture of electrodes on semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/268
- H01L21/28008—Making conductor-insulator-semiconductor electrodes
- H01L21/28017—Making conductor-insulator-semiconductor electrodes the insulator being formed after the semiconductor body, the semiconductor being silicon
- H01L21/28158—Making the insulator
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/48—Manufacture or treatment of parts, e.g. containers, prior to assembly of the devices, using processes not provided for in a single one of the subgroups H01L21/06 - H01L21/326
- H01L21/4814—Conductive parts
- H01L21/4846—Leads on or in insulating or insulated substrates, e.g. metallisation
- H01L21/486—Via connections through the substrate with or without pins
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/67—Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
- H01L21/683—Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping
- H01L21/6835—Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/71—Manufacture of specific parts of devices defined in group H01L21/70
- H01L21/768—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
- H01L21/76838—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the conductors
- H01L21/76877—Filling of holes, grooves or trenches, e.g. vias, with conductive material
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/71—Manufacture of specific parts of devices defined in group H01L21/70
- H01L21/768—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
- H01L21/76898—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics formed through a semiconductor substrate
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/12—Mountings, e.g. non-detachable insulating substrates
- H01L23/14—Mountings, e.g. non-detachable insulating substrates characterised by the material or its electrical properties
- H01L23/147—Semiconductor insulating substrates
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/48—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
- H01L23/488—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
- H01L23/498—Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
- H01L23/49827—Via connections through the substrates, e.g. pins going through the substrate, coaxial cables
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/10—Bump connectors ; Manufacturing methods related thereto
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/91—Methods for connecting semiconductor or solid state bodies including different methods provided for in two or more of groups H01L24/80 - H01L24/90
- H01L24/92—Specific sequence of method steps
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L25/00—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
- H01L25/03—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
- H01L25/04—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
- H01L25/065—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L27/00
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L25/00—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
- H01L25/03—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
- H01L25/04—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
- H01L25/065—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L27/00
- H01L25/0657—Stacked arrangements of devices
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L25/00—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
- H01L25/03—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
- H01L25/04—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
- H01L25/07—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L29/00
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L25/00—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
- H01L25/18—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof the devices being of types provided for in two or more different subgroups of the same main group of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/40—Electrodes ; Multistep manufacturing processes therefor
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2221/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof covered by H01L21/00
- H01L2221/67—Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere
- H01L2221/683—Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping
- H01L2221/68304—Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support
- H01L2221/68318—Auxiliary support including means facilitating the separation of a device or wafer from the auxiliary support
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2221/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof covered by H01L21/00
- H01L2221/67—Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere
- H01L2221/683—Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping
- H01L2221/68304—Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support
- H01L2221/68372—Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support used to support a device or wafer when forming electrical connections thereto
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2221/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof covered by H01L21/00
- H01L2221/67—Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere
- H01L2221/683—Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping
- H01L2221/68304—Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support
- H01L2221/68381—Details of chemical or physical process used for separating the auxiliary support from a device or wafer
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/02—Bonding areas; Manufacturing methods related thereto
- H01L2224/04—Structure, shape, material or disposition of the bonding areas prior to the connecting process
- H01L2224/05—Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
- H01L2224/05001—Internal layers
- H01L2224/05005—Structure
- H01L2224/05009—Bonding area integrally formed with a via connection of the semiconductor or solid-state body
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/02—Bonding areas; Manufacturing methods related thereto
- H01L2224/04—Structure, shape, material or disposition of the bonding areas prior to the connecting process
- H01L2224/05—Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
- H01L2224/0554—External layer
- H01L2224/05599—Material
- H01L2224/056—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
- H01L2224/05638—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
- H01L2224/05647—Copper [Cu] as principal constituent
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/02—Bonding areas; Manufacturing methods related thereto
- H01L2224/04—Structure, shape, material or disposition of the bonding areas prior to the connecting process
- H01L2224/06—Structure, shape, material or disposition of the bonding areas prior to the connecting process of a plurality of bonding areas
- H01L2224/061—Disposition
- H01L2224/0618—Disposition being disposed on at least two different sides of the body, e.g. dual array
- H01L2224/06181—On opposite sides of the body
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/10—Bump connectors; Manufacturing methods related thereto
- H01L2224/11—Manufacturing methods
- H01L2224/11001—Involving a temporary auxiliary member not forming part of the manufacturing apparatus, e.g. removable or sacrificial coating, film or substrate
- H01L2224/11002—Involving a temporary auxiliary member not forming part of the manufacturing apparatus, e.g. removable or sacrificial coating, film or substrate for supporting the semiconductor or solid-state body
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/10—Bump connectors; Manufacturing methods related thereto
- H01L2224/12—Structure, shape, material or disposition of the bump connectors prior to the connecting process
- H01L2224/13—Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
- H01L2224/13001—Core members of the bump connector
- H01L2224/1302—Disposition
- H01L2224/13025—Disposition the bump connector being disposed on a via connection of the semiconductor or solid-state body
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/10—Bump connectors; Manufacturing methods related thereto
- H01L2224/12—Structure, shape, material or disposition of the bump connectors prior to the connecting process
- H01L2224/13—Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
- H01L2224/13001—Core members of the bump connector
- H01L2224/13099—Material
- H01L2224/131—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/10—Bump connectors; Manufacturing methods related thereto
- H01L2224/15—Structure, shape, material or disposition of the bump connectors after the connecting process
- H01L2224/16—Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
- H01L2224/161—Disposition
- H01L2224/16135—Disposition the bump connector connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip
- H01L2224/16145—Disposition the bump connector connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip the bodies being stacked
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/10—Bump connectors; Manufacturing methods related thereto
- H01L2224/15—Structure, shape, material or disposition of the bump connectors after the connecting process
- H01L2224/16—Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
- H01L2224/161—Disposition
- H01L2224/16151—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/16221—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/16225—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/10—Bump connectors; Manufacturing methods related thereto
- H01L2224/15—Structure, shape, material or disposition of the bump connectors after the connecting process
- H01L2224/16—Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
- H01L2224/161—Disposition
- H01L2224/16151—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/16221—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/16225—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
- H01L2224/16227—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation the bump connector connecting to a bond pad of the item
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/10—Bump connectors; Manufacturing methods related thereto
- H01L2224/15—Structure, shape, material or disposition of the bump connectors after the connecting process
- H01L2224/16—Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
- H01L2224/161—Disposition
- H01L2224/16151—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/16221—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/16225—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
- H01L2224/16235—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation the bump connector connecting to a via metallisation of the item
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/10—Bump connectors; Manufacturing methods related thereto
- H01L2224/15—Structure, shape, material or disposition of the bump connectors after the connecting process
- H01L2224/17—Structure, shape, material or disposition of the bump connectors after the connecting process of a plurality of bump connectors
- H01L2224/171—Disposition
- H01L2224/1718—Disposition being disposed on at least two different sides of the body, e.g. dual array
- H01L2224/17181—On opposite sides of the body
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/91—Methods for connecting semiconductor or solid state bodies including different methods provided for in two or more of groups H01L2224/80 - H01L2224/90
- H01L2224/92—Specific sequence of method steps
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/28—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
- H01L23/31—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
- H01L23/3107—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed
- H01L23/3114—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed the device being a chip scale package, e.g. CSP
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/28—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
- H01L23/31—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
- H01L23/3107—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed
- H01L23/3121—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed a substrate forming part of the encapsulation
- H01L23/3128—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed a substrate forming part of the encapsulation the substrate having spherical bumps for external connection
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/02—Bonding areas ; Manufacturing methods related thereto
- H01L24/04—Structure, shape, material or disposition of the bonding areas prior to the connecting process
- H01L24/05—Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/02—Bonding areas ; Manufacturing methods related thereto
- H01L24/04—Structure, shape, material or disposition of the bonding areas prior to the connecting process
- H01L24/06—Structure, shape, material or disposition of the bonding areas prior to the connecting process of a plurality of bonding areas
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/10—Bump connectors ; Manufacturing methods related thereto
- H01L24/11—Manufacturing methods
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/10—Bump connectors ; Manufacturing methods related thereto
- H01L24/12—Structure, shape, material or disposition of the bump connectors prior to the connecting process
- H01L24/13—Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/10—Bump connectors ; Manufacturing methods related thereto
- H01L24/15—Structure, shape, material or disposition of the bump connectors after the connecting process
- H01L24/16—Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/10—Details of semiconductor or other solid state devices to be connected
- H01L2924/11—Device type
- H01L2924/13—Discrete devices, e.g. 3 terminal devices
- H01L2924/1304—Transistor
- H01L2924/1306—Field-effect transistor [FET]
- H01L2924/13091—Metal-Oxide-Semiconductor Field-Effect Transistor [MOSFET]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/15—Details of package parts other than the semiconductor or other solid state devices to be connected
- H01L2924/151—Die mounting substrate
- H01L2924/153—Connection portion
- H01L2924/1531—Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface
- H01L2924/15311—Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface being a ball array, e.g. BGA
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/15—Details of package parts other than the semiconductor or other solid state devices to be connected
- H01L2924/151—Die mounting substrate
- H01L2924/156—Material
- H01L2924/15786—Material with a principal constituent of the material being a non metallic, non metalloid inorganic material
- H01L2924/15788—Glasses, e.g. amorphous oxides, nitrides or fluorides
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Computer Hardware Design (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Manufacturing & Machinery (AREA)
- Ceramic Engineering (AREA)
- Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
Description
貫通電極を有する半導体装置は、たとえば、特許文献1および2に開示されている。
特許文献1および2の半導体装置は、Si基板と、Si基板に設けられた貫通電極と、Si基板の表面に形成された電極パッドと、電極パッド上に形成された再配置配線層とを含む。
本発明の他の目的は、半導体装置の貫通電極におけるボイドの発生を防止することができ、従来に比べて信頼性の高い電子部品を提供することである。
この半導体装置は、半導体基板の表面に、前記半導体基板の前記表面側から見た平面視において、複数の絶縁層を互いに間隔を空けてストライプ状に埋め込む工程と、前記半導体基板の前記表面にゲート絶縁膜を形成する工程と、前記ゲート絶縁膜上に層間絶縁膜を形成する工程と、ダマシン法により前記絶縁層と反対パターンの電極材料を前記層間絶縁膜に選択的に埋め込むことにより、前記絶縁層と反対パターンの複数の配線と、互いに隣り合う前記配線間に前記層間絶縁膜の一部を用いて形成され、前記絶縁層と同一パターンの配線間絶縁膜とを含む表面電極を形成する工程と、前記半導体基板の裏面からエッチングして前記半導体基板を除去することにより、平面視において前記表面電極の幅よりも小さな幅を有する貫通孔を前記表面電極に対応する位置に形成し、同時に、当該貫通孔内に前記配線間絶縁膜と同一パターンの前記絶縁層を露出させる工程と、前記層間絶縁膜における前記絶縁層の直下の部分がエッチング残渣として残るように、貫通孔を介して前記表面電極の前記配線が露出するまで前記層間絶縁膜をエッチングする工程と、前記層間絶縁膜のエッチング工程の後、前記配線を被覆するように前記貫通孔の底面および側面にビア絶縁膜を形成する工程と、前記表面電極の前記配線が露出し、かつ、前記表面電極における前記貫通孔の前記底面を形成する部分の前記配線と前記配線間絶縁膜とが面一になるように、前記貫通孔の前記底面の前記ビア絶縁膜をエッチングする工程と、前記貫通孔の前記ビア絶縁膜の内側に電極材料をめっき成長させることにより、前記表面電極に電気的に接続されるように貫通電極を形成する工程とを含み、前記貫通電極を形成する工程において、平面視で、前記貫通電極に対向し、前記貫通電極の幅方向内側で前記貫通電極に電気的に接続された前記複数の配線を含む対向部と、前記対向部の幅方向外側に張り出して前記貫通電極の幅方向外側に位置し、かつ、前記半導体基板の表面に埋め込まれた前記絶縁層と同一パターンの配線間絶縁膜を含む張出部とを含む前記表面電極が形成される、半導体装置の製造方法(請求項13)により製造することができる。
ビア絶縁膜のエッチング工程においては、上記嵩上げされた部分が嵩上げされていない部分に対して配線間絶縁膜と同一パターンのエッチングマージンとなるので、表面電極の配線が露出するまでビア絶縁膜をエッチングしても、当該エッチングによる配線間絶縁膜のエッチング量をなくすか、少なくすることができる。
これにより、本発明の半導体装置では、貫通電極におけるボイドの発生を防止することができ、従来に比べて信頼性の高い半導体装置を実現することができる。
この方法により、工程数を増加させずに、効率よく電極層を形成することができる。
この方法によれば、たとえば、STI(Shallow Trench Isolation:シャロートレンチアイソレーション)工程により半導体基板に複数の素子分離領域を形成する場合に、当該STI工程と同一工程で絶縁層を形成することができるので、効率よく絶縁層を形成することができる。
また、本発明の半導体装置は、前記貫通電極との間に前記表面電極が置かれるように前記貫通電極の直上位置に配置された、外部接続用の表面バンプを含んでいてもよいし(請求項5)、前記貫通電極の前記裏面側の端部に配置された、外部接続用の裏面バンプを含んでいてもよい(請求項6)。
また、前記半導体基板の前記表面は、複数の半導体素子が形成された素子形成面を含んでいてもよい(請求項8)。
また、本発明の電子部品は、裏面に複数の外部端子を有するインタポーザと、前記インタポーザの表面に、前記表面が上方に向く姿勢で積層された請求項1〜8のいずれか一項に記載の半導体装置と、複数の裏面バンプを有し、当該裏面バンプが前記貫通電極に電気的に接続されるように前記半導体装置の前記表面に積層された第2半導体装置と、前記半導体装置および前記第2半導体装置を封止する樹脂パッケージとを含む(請求項9)。
図1は、本発明の一実施形態に係る電子部品1の模式的な断面図である。図2は、図1の電子部品1のシステム構成を模式的に示すブロック図である。
電子部品1は、樹脂インタポーザ2と、樹脂インタポーザ2の表面3から順に積層された演算チップ4、Siインタポーザ5およびメモリチップ6と、樹脂パッケージ7とを含み、内部に電源系配線8および信号系配線9が組み込まれている。なお、演算チップ4、Siインタポーザ5およびメモリチップ6は、樹脂インタポーザ2の表面3に積層された複数の半導体装置の一例であり、これに限るものではない。
樹脂パッケージ7(たとえば、エポキシ樹脂)は、樹脂インタポーザ2の裏面10を露出させるように、樹脂インタポーザ2の表面3側のみを封止しており、演算チップ4、Siインタポーザ5およびメモリチップ6が露出しないようにこれらのチップの全体を覆っている。また、樹脂パッケージ7は、その側面が樹脂インタポーザ2の側面と面一に揃うように形成されている。
図1で示したように、この実施形態では、積層配置された複数の半導体チップ4〜6のうち、演算チップ4およびSiインタポーザ5それぞれに貫通電極17,18が設けられている。
これにより、演算チップ4は、貫通電極17を利用して、メモリチップ6に電力および電気信号を送ることができる。つまり、演算チップ4の貫通電極17が電子部品1の電源系配線8および信号系配線9を形成し、当該配線8,9により電力および信号が送られる。
中央部27の貫通電極18の各群では、行列状に配置された複数の貫通電極18を1つのブロックとして、複数のブロックが設けられている。具体的には、この実施形態では、8つの群が2行4列(2×4)の行列状に配置されており、各群では、4行64列(4×64)の貫通電極18を1ブロックとして2ブロック、つまり1つの群当たり合計512個の貫通電極18が設けられている。この群が8群あるので、Siインタポーザ5全体では、4096個(512個×8群)の貫通電極18が設けられている。
演算チップ4は、演算チップ4の本体をなす半導体基板としてのSi基板29と、ゲート絶縁膜30と、層間絶縁膜31(第1〜第5層間絶縁膜32〜36)と、表面電極としての表面パッド37と、貫通電極17と、ビア絶縁膜38と、表面バンプ39と、裏面バンプ19とを含む。
具体的には、表面パッド37は、縦横の長さL1×L2が25.7μm×25.7μmのサイズ(デザインルールが90nmの場合)の正方形状に形成されており、第3層間絶縁膜34の上下に配置された第2層間絶縁膜33および第4層間絶縁膜35それぞれに表面パッド37が埋め込まれた2層パッド構造を有している。この表面パッド37は、第2層間絶縁膜33に埋め込まれた下側パッド40と、第4層間絶縁膜35に埋め込まれた上側パッド41とを含む。なお、表面パッド37は、長方形状や円形状であってもよい。
これにより、下側パッド40では、下側配線42と下側絶縁膜43が、交互にストライプ状に配列されている。下側配線42の幅W1は1μm程度、下側絶縁膜43の幅W2は0.3μm程度、下側パッド40の厚さT1は0.3μm程度である。幅W1および幅W2については、ダマシン法により下側配線42を第1層間絶縁膜32に埋め込む際、下側配線42にディッシングが生じない範囲であれば、特に制限されるものではない。
上側パッド41も、下側パッド40と同様に、第4層間絶縁膜35にストライプパターンで選択的に埋め込まれたダマシン構造を有する、銅(Cu)からなる上側配線44と、互いに隣り合う上側配線44間に第4層間絶縁膜35の一部を用いて配置されたストライプ状の上側絶縁膜45(配線間絶縁膜)とを含んでいるが、上側絶縁膜45のピッチP1(互いに隣り合う上側絶縁膜45間の距離)が下側絶縁膜43のピッチP2と異なっている。
そして、互いに上下に重なり合う下側パッド40の下側配線42と上側パッド41の上側配線44との間は、第3層間絶縁膜34を貫通する複数の導電性(たとえば、タングステン(W))のビア46を介して電気的に接続されている。
貫通電極17は、銅(Cu)からなり、Si基板29の裏面14から当該裏面14に対して垂直にSi基板29、ゲート絶縁膜30および第1層間絶縁膜32を貫通して表面パッド37(下側パッド40)に達する円柱状に形成されている。これにより、貫通電極17および表面パッド37は、Si基板29の厚さ方向に同一直線上に並んでいる。なお、貫通電極17および表面パッド37は、必ずしも同一直線上に並んでいる必要はなく、たとえば、表面パッド37は、貫通電極17のSi基板29の表面13側端部から再配線等を引き回すことにより、平面視において貫通電極17から離れた位置に配置されていてもよい。
これにより、各表面パッド40,41は、平面視で貫通電極17に重なって対向する、貫通電極17と同じ平面形状の対向部47,48と、対向部47,48から横方向(Si基板29の表面13に沿う方向)に張り出し、対向部47,48を取り囲む張出部49,50とを含む。
電極層51は、この実施形態では、当該表面13に形成されたトランジスタ(図示せず)が有するゲート電極(図示せず)と同一層に形成された層であり、Si基板29と同一材料であるポリシリコンからなる。なお、基板としてSi基板29以外のものを用いる場合には、電極層51の材料も、当該採用された基板の材料と同じものに変更することが好ましい。
この実施形態では、ビア絶縁膜38は、貫通電極17の側面(周面)を覆う本体部52およびSi基板29の裏面14を覆う裏面部53を含む。ビア絶縁膜38の本体部52およびビア絶縁膜38の裏面部53は、互いに一体的に形成されている。
表面バンプ39は、第5層間絶縁膜36上において、貫通電極17との間に表面パッド37が置かれるように、貫通電極17の直上位置に1つずつ配置されている。各表面バンプ39は、互いに上下に重なり合う上側パッド41に対して、第4層間絶縁膜35を貫通する導電性(たとえば、タングステン(W))のビア54を介して電気的に接続されている。また、各表面バンプ39は、演算チップ4上にSiインタポーザ5を積層した状態において、たとえば、Siインタポーザ5の裏面バンプ20(図1参照)と接続される。
以上説明した演算チップ4の構成は、この実施形態では、貫通電極18が形成された半導体基板(Si基板)であるSiインタポーザ5にも採用されている。
図7A〜図7Qは、図4の演算チップ4の製造工程の一部を工程順に示す図である。
次に、図7Aに示すように、熱酸化法によりゲート絶縁膜30を形成する。
次に、図7Bに示すように、CVD法により、ゲート絶縁膜30上にポリシリコンを堆積させることにより、半導体素子(MOSFET)のゲート電極と同時に電極層51を形成する。ゲート電極と同一工程で電極層51を形成することにより、工程数を増加させずに、効率よく電極層51を形成することができる。
次に、図7Dに示すように、フォトレジスト55を介して電極層51にエッチングガスを供給して、電極層51をドライエッチングする。これにより、電極層51が、下側配線42と同一パターン(下側絶縁膜43と反対パターン)に形成される。その後、図7Eに示すように、フォトレジスト55が除去される。
次に、図7Hに示すように、たとえば、グラインダなどを用いて、Si基板29を裏面14側から研削して(バックグラインド)、Si基板29を薄化する。この実施形態では、700μm以上のSi基板29が30μm〜50μmになるまで研削する。
次に、図7Jに示すように、フォトレジスト58を介してSi基板29にエッチングガスを供給して、Si基板29を裏面14側からドライエッチングする。このエッチングは、Si基板29、ゲート絶縁膜30および電極層51の一部(フォトレジスト58の開口直下に配置された部分)が除去されるまで続けられる。これにより、Si基板29に貫通孔59が形成される。同時に、各貫通孔59内には、エッチング残渣として、第1層間絶縁膜32における下側絶縁膜43の直上の部分が、貫通孔59の開口端へ向かって下側絶縁膜43と同一パターンで突出する突出部60として残ることとなる。
次に、図7Nに示すように、ビア絶縁膜38の表面にシード膜(たとえば、Ti/Cuの積層膜)をスパッタした後、電解めっきにより、当該シード膜からCuをめっき成長させる。これにより、貫通孔59におけるビア絶縁膜38の内側にCu(電極材料)が充填され、表面パッド37に電気的に接続された貫通電極17が形成される。
その後、図7Pに示すように、各貫通電極17に1つずつ裏面バンプ19を形成し、図7Qに示すように、Si基板29をガラス基板57から取り外すことにより、図4の演算チップ4が得られる。
これにより、図7Jの工程において、Si基板29を裏面14から表面パッド37へ向かってエッチングして貫通孔59を形成したときに、エッチング残渣として、第1層間絶縁膜32における下側絶縁膜43の直上の部分を、貫通孔59の開口端へ向かって下側絶縁膜43と同一パターンで突出する突出部60として残すことができる。
そして、図7Mのビア絶縁膜38のエッチング工程においては、ビア絶縁膜38の嵩上げされた部分が嵩上げされていない部分に対して下側絶縁膜43と同一パターンのエッチングマージンとなるので、下側配線42が露出するまでビア絶縁膜38をエッチングしても、当該エッチングによる下側絶縁膜43のエッチング量をなくすか、少なくすることができる。
逆を言えば、ビア絶縁膜38のエッチング時に、下側絶縁膜43がビア絶縁膜38と共にエッチング除去されて、下側配線42間に段差が生じると、この段差部分にめっき成長のためのシード膜が良好に形成されないおそれがある。その結果、めっき成長後の貫通電極17には、下側配線42間の段差部分付近にボイドが発生することがある。
そして、図1の電子部品1によれば、上記したようなボイド(空孔)の発生を防止できる演算チップ4およびSiインタポーザ5が搭載されているので、従来に比べて信頼性の高い電子部品を実現することができる。
図8の演算チップ4では、電極層51が形成されておらず、代わりに、下側パッド40の張出部49の下側絶縁膜43と同一のストライプパターンでSi基板29の表面13に対して裏面14側に選択的に埋め込まれた絶縁層61が形成されている。
図8の演算チップ4を製造するには、まず、図9Aに示すように、700μm以上の厚さを有するSi基板29を表面13に、下側絶縁膜43と同一パターン(下側配線42と反対パターン)の開口を有するフォトレジスト62を形成する。
次に、図9Bに示すように、フォトレジスト62を介してSi基板29にエッチングガスを供給して、Si基板29を表面13側からドライエッチングする。これにより、当該パターンのシャロートレンチ63を形成する。
次に、図9Dに示すように、シャロートレンチ63外のSiO2をCMPで除去することにより、Si基板29に埋め込まれた絶縁層61が形成される。この図9A〜図9Dで示した絶縁層61を形成する工程は、たとえば、STI(Shallow Trench Isolation:シャロートレンチアイソレーション)工程によりSi基板29に複数の素子分離領域を形成する工程と同一工程で行うことができるので、効率よく絶縁層61を形成することができる。その後、熱酸化によりゲート絶縁膜30を形成する。
次に、図9Gに示すように、たとえば、グラインダなどを用いて、Si基板29を裏面14側から研削して(バックグラインド)、Si基板29を薄化する。この実施形態では、700μm以上のSi基板29が30μm〜50μmになるまで研削する。
次に、図9Iに示すように、フォトレジスト58を介してSi基板29にエッチングガスを供給して、Si基板29を裏面14側からドライエッチングする。このエッチングは、Si基板29が除去され、絶縁層61およびゲート絶縁膜30が露出するまで続けられる。これにより、Si基板29に貫通孔59が形成される。同時に、各貫通孔59内には、絶縁層61が、貫通孔59の開口端へ向かって下側絶縁膜43と同一パターンで突出する突出部として残ることとなる。
次に、図9Mに示すように、ビア絶縁膜38の表面にシード膜(たとえば、Ti/Cuの積層膜)をスパッタした後、電解めっきにより、当該シード膜からCuをめっき成長させる。これにより、貫通孔59におけるビア絶縁膜38の内側にCu(電極材料)が充填され、表面パッド37に電気的に接続された貫通電極17が形成される。
その後、図9Oに示すように、各貫通電極17に1つずつ裏面バンプ19を形成し、図9Pに示すように、Si基板29をガラス基板57から取り外すことにより、図8の演算チップ4が得られる。
これにより、図9Iの工程において、Si基板29を裏面14から表面パッド37へ向かってエッチングして貫通孔59を形成したときに、エッチング残渣として、絶縁層61を、貫通孔59の開口端へ向かって下側絶縁膜43と同一パターンで突出するエッチング残渣として残すことができる。
そして、図9Lのビア絶縁膜38のエッチング工程においては、ビア絶縁膜38の嵩上げされた部分が嵩上げされていない部分に対して下側絶縁膜43と同一パターンのエッチングマージンとなるので、下側配線42が露出するまでビア絶縁膜38をエッチングしても、当該エッチングによる下側絶縁膜43のエッチング量をなくすか、少なくすることができる。
これにより、図8の演算チップ4では、貫通電極17におけるボイドの発生を防止することができ、従来に比べて信頼性の高い半導体チップを実現することができる。
たとえば、貫通電極17は、楕円柱状、四角柱状、六角柱状、八角柱状であってもよい。
また、図7A〜図7Eの工程において、電極層51を形成する工程は、半導体素子(MOSFET)のゲート電極を形成する工程と同一工程で行ったが、独立して行ってもよい。
その他、特許請求の範囲に記載された事項の範囲で種々の設計変更を施すことが可能である。
2 樹脂インタポーザ
3 (樹脂インタポーザの)表面
4 演算チップ
5 Siインタポーザ
6 メモリチップ
7 樹脂パッケージ
8 電源系配線
9 信号系配線
10 (樹脂インタポーザの)裏面
11 外部端子
12 論理・制御回路
13 (演算チップの)表面
14 (演算チップの)裏面
15 (Siインタポーザの)表面
16 (Siインタポーザの)裏面
17 (演算チップの)貫通電極
18 (Siインタポーザの)貫通電極
19 (演算チップの)裏面バンプ
20 (Siインタポーザの)裏面バンプ
21 メモリセルアレイ
22 制御回路
23 (メモリチップの)裏面
24 (メモリチップの)裏面バンプ
25 (演算チップの)中央部
26 (演算チップの)周縁部
27 (Siインタポーザの)中央部
28 (Siインタポーザの)周縁部
29 Si基板
30 ゲート絶縁膜
31 層間絶縁膜
32 第1層間絶縁膜
33 第2層間絶縁膜
34 第3層間絶縁膜
35 第4層間絶縁膜
36 第5層間絶縁膜
37 表面パッド
38 ビア絶縁膜
39 表面バンプ
40 下側パッド
41 上側パッド
42 下側配線
43 下側絶縁膜
44 上側配線
45 上側絶縁膜
46 ビア
47 (下側パッドの)対向部
48 (上側パッドの)対向部
49 (下側パッドの)張出部
50 (上側パッドの)張出部
51 電極層
52 (ビア絶縁膜の)本体部
53 (ビア絶縁膜の)裏面部
54 ビア
55 フォトレジスト
56 接着剤
57 ガラス基板
58 フォトレジスト
59 貫通孔
60 突出部
61 絶縁層
62 フォトレジスト
63 シャロートレンチ
64 突出部
Claims (14)
- 半導体基板と、
前記半導体基板の表面に形成されたゲート絶縁膜と、
前記ゲート絶縁膜上に形成された層間絶縁膜と、
前記半導体基板を前記表面側から見た平面視において、前記層間絶縁膜に互いに間隔を空けてストライプ状に埋め込まれたダマシン構造を有する複数の配線と、互いに隣り合う前記配線間に前記層間絶縁膜の一部を用いて配置されたストライプ状の配線間絶縁膜とを含む表面電極と、
前記半導体基板の前記表面と裏面との間を貫通し、前記表面電極の各配線に電気的に接続された貫通電極と、
前記貫通電極と前記半導体基板との間に設けられたビア絶縁膜とを含み、
前記表面電極は、平面視において、前記貫通電極に対向し、前記貫通電極の幅方向内側で前記貫通電極に電気的に接続された前記複数の配線を含む対向部と、前記対向部の幅方向外側に張り出して前記貫通電極の幅方向外側に位置する配線を含む張出部とを含み、
前記ゲート絶縁膜と前記層間絶縁膜との間には、平面視において前記張出部の前記配線と同一パターンの電極層が配置されており、
前記表面電極における前記貫通電極との接続面において、前記配線と前記配線間絶縁膜とが面一に形成されている、半導体装置。 - 半導体基板と、
前記半導体基板の表面に形成されたゲート絶縁膜と、
前記ゲート絶縁膜上に形成された層間絶縁膜と、
前記半導体基板を前記表面側から見た平面視において、前記層間絶縁膜に互いに間隔を空けてストライプ状に埋め込まれたダマシン構造を有する複数の配線と、互いに隣り合う前記配線間に前記層間絶縁膜の一部を用いて配置されたストライプ状の配線間絶縁膜とを含む表面電極と、
前記半導体基板の前記表面と裏面との間を貫通し、前記表面電極の各配線に電気的に接続された貫通電極と、
前記貫通電極と前記半導体基板との間に設けられたビア絶縁膜とを含み、
前記表面電極は、平面視において、前記貫通電極に対向し、前記貫通電極の幅方向内側で前記貫通電極に電気的に接続された前記複数の配線を含む対向部と、前記対向部の幅方向外側に張り出して前記貫通電極の幅方向外側に位置する配線間絶縁膜を含む張出部とを含み、
前記半導体基板の前記表面には、平面視において前記張出部の前記配線間絶縁膜と同一パターンの絶縁層が埋め込まれており、
前記表面電極における前記貫通電極との接続面において、前記配線と前記配線間絶縁膜とが面一に形成されている、半導体装置。 - 前記配線は、Cu配線を含む、請求項1または2に記載の半導体装置。
- 前記表面電極は、複数の前記層間絶縁膜を介して積層された多層電極を含む、請求項1〜3のいずれか一項に記載の半導体装置。
- 前記半導体装置は、前記貫通電極との間に前記表面電極が置かれるように前記貫通電極の直上位置に配置された、外部接続用の表面バンプを含む、請求項1〜4のいずれか一項に記載の半導体装置。
- 前記半導体装置は、前記貫通電極の前記裏面側の端部に配置された、外部接続用の裏面バンプを含む、請求項1〜5のいずれか一項に記載の半導体装置。
- 前記貫通電極は、円柱状に形成されている、請求項1〜6のいずれか一項に記載の半導体装置。
- 前記半導体基板の前記表面は、複数の半導体素子が形成された素子形成面を含む、請求項1〜7のいずれか一項に記載の半導体装置。
- 裏面に複数の外部端子を有するインタポーザと、
前記インタポーザの表面に、前記表面が上方に向く姿勢で積層された請求項1〜8のいずれか一項に記載の半導体装置と、
複数の裏面バンプを有し、当該裏面バンプが前記貫通電極に電気的に接続されるように前記半導体装置の前記表面に積層された第2半導体装置と、
前記半導体装置および前記第2半導体装置を封止する樹脂パッケージとを含む、電子部品。 - 半導体基板の表面にゲート絶縁膜を形成する工程と、
前記ゲート絶縁膜上に、前記半導体基板の前記表面側から見た平面視において、複数の電極層を互いに間隔を空けてストライプ状に形成する工程と、
前記ゲート絶縁膜上に、前記電極層を覆うように層間絶縁膜を形成する工程と、
ダマシン法により前記電極層と同一パターンの電極材料を前記層間絶縁膜に選択的に埋め込むことにより、前記電極層と同一パターンの複数の配線と、互いに隣り合う前記配線間に前記層間絶縁膜の一部を用いて形成され、前記電極層と反対パターンの配線間絶縁膜とを含む表面電極を形成する工程と、
前記半導体基板の裏面からエッチングして前記半導体基板および前記電極層を除去することにより、平面視において前記表面電極の幅よりも小さな幅を有する貫通孔を前記表面電極に対応する位置に形成し、同時に、当該貫通孔内に前記配線間絶縁膜と同一パターンの突出部が形成された前記層間絶縁膜を露出させる工程と、
前記突出部の一部がエッチング残渣として残るように、前記貫通孔を介して前記表面電極の前記配線が露出するまで前記層間絶縁膜をエッチングする工程と、
前記層間絶縁膜のエッチング工程の後、前記表面電極の前記配線を被覆するように前記貫通孔の底面および側面にビア絶縁膜を形成する工程と、
前記表面電極の前記配線が露出し、かつ、前記表面電極における前記貫通孔の前記底面を形成する部分の前記配線と前記配線間絶縁膜とが面一になるように、前記貫通孔の前記底面の前記ビア絶縁膜をエッチングする工程と、
前記貫通孔の前記ビア絶縁膜の内側に電極材料をめっき成長させることにより、前記表面電極に電気的に接続されるように貫通電極を形成する工程とを含み、
前記貫通電極を形成する工程において、平面視で、前記貫通電極に対向し、前記貫通電極の幅方向内側で前記貫通電極に電気的に接続された前記複数の配線を含む対向部と、前記対向部の幅方向外側に張り出して前記貫通電極の幅方向外側に位置し、かつ、前記ゲート絶縁膜上に形成された前記電極層と同一パターンの配線を含む張出部とを含む前記表面電極が形成される、半導体装置の製造方法。 - 前記電極層を形成する工程は、前記半導体基板の前記表面に形成された半導体素子のゲート電極と同一の工程で実行される、請求項10に記載の半導体装置の製造方法。
- 前記半導体基板がシリコン基板であり、
前記電極層を形成する工程が、ポリシリコン層を形成する工程を含む、請求項10または11に記載の半導体装置の製造方法。 - 半導体基板の表面に、前記半導体基板の前記表面側から見た平面視において、複数の絶縁層を互いに間隔を空けてストライプ状に埋め込む工程と、
前記半導体基板の前記表面にゲート絶縁膜を形成する工程と、
前記ゲート絶縁膜上に層間絶縁膜を形成する工程と、
ダマシン法により前記絶縁層と反対パターンの電極材料を前記層間絶縁膜に選択的に埋め込むことにより、前記絶縁層と反対パターンの複数の配線と、互いに隣り合う前記配線間に前記層間絶縁膜の一部を用いて形成され、前記絶縁層と同一パターンの配線間絶縁膜とを含む表面電極を形成する工程と、
前記半導体基板の裏面からエッチングして前記半導体基板を除去することにより、平面視において前記表面電極の幅よりも小さな幅を有する貫通孔を前記表面電極に対応する位置に形成し、同時に、当該貫通孔内に前記配線間絶縁膜と同一パターンの前記絶縁層を露出させる工程と、
前記層間絶縁膜における前記絶縁層の直下の部分がエッチング残渣として残るように、貫通孔を介して前記表面電極の前記配線が露出するまで前記層間絶縁膜をエッチングする工程と、
前記層間絶縁膜のエッチング工程の後、前記配線を被覆するように前記貫通孔の底面および側面にビア絶縁膜を形成する工程と、
前記表面電極の前記配線が露出し、かつ、前記表面電極における前記貫通孔の前記底面を形成する部分の前記配線と前記配線間絶縁膜とが面一になるように、前記貫通孔の前記底面の前記ビア絶縁膜をエッチングする工程と、
前記貫通孔の前記ビア絶縁膜の内側に電極材料をめっき成長させることにより、前記表面電極に電気的に接続されるように貫通電極を形成する工程とを含み、
前記貫通電極を形成する工程において、平面視で、前記貫通電極に対向し、前記貫通電極の幅方向内側で前記貫通電極に電気的に接続された前記複数の配線を含む対向部と、前記対向部の幅方向外側に張り出して前記貫通電極の幅方向外側に位置し、かつ、前記半導体基板の表面に埋め込まれた前記絶縁層と同一パターンの配線間絶縁膜を含む張出部とを含む前記表面電極が形成される、半導体装置の製造方法。 - 前記絶縁層を形成する工程は、前記半導体基板を前記表面からエッチングすることにより、複数のシャロートレンチを互いに間隔を空けてストライプ状に形成する工程と、前記シャロートレンチに絶縁材料を充填することにより、前記絶縁層を前記半導体基板の前記表面に対して前記裏面側へ埋め込むように形成する工程とを含む、請求項13に記載の半導体装置の製造方法。
Priority Applications (4)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2011249939A JP5998459B2 (ja) | 2011-11-15 | 2011-11-15 | 半導体装置およびその製造方法、電子部品 |
PCT/JP2012/079509 WO2013073574A1 (ja) | 2011-11-15 | 2012-11-14 | 半導体装置およびその製造方法、電子部品 |
CN201280050894.4A CN103875063B (zh) | 2011-11-15 | 2012-11-14 | 半导体装置及其制造方法、电子部件 |
US14/345,234 US9478481B2 (en) | 2011-11-15 | 2012-11-14 | Semiconductor device, method for manufacturing same, and electronic component |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2011249939A JP5998459B2 (ja) | 2011-11-15 | 2011-11-15 | 半導体装置およびその製造方法、電子部品 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2013105957A JP2013105957A (ja) | 2013-05-30 |
JP5998459B2 true JP5998459B2 (ja) | 2016-09-28 |
Family
ID=48429629
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2011249939A Active JP5998459B2 (ja) | 2011-11-15 | 2011-11-15 | 半導体装置およびその製造方法、電子部品 |
Country Status (4)
Country | Link |
---|---|
US (1) | US9478481B2 (ja) |
JP (1) | JP5998459B2 (ja) |
CN (1) | CN103875063B (ja) |
WO (1) | WO2013073574A1 (ja) |
Families Citing this family (11)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US9263370B2 (en) * | 2013-09-27 | 2016-02-16 | Qualcomm Mems Technologies, Inc. | Semiconductor device with via bar |
JP2016092061A (ja) * | 2014-10-30 | 2016-05-23 | 株式会社東芝 | 半導体装置および固体撮像装置 |
KR102400185B1 (ko) | 2014-11-12 | 2022-05-20 | 삼성전자주식회사 | 관통전극을 갖는 반도체 소자 |
JP6539992B2 (ja) * | 2014-11-14 | 2019-07-10 | 凸版印刷株式会社 | 配線回路基板、半導体装置、配線回路基板の製造方法、半導体装置の製造方法 |
US9502272B2 (en) * | 2014-12-29 | 2016-11-22 | Taiwan Semiconductor Manufacturing Company, Ltd. | Devices and methods of packaging semiconductor devices |
JP2017050340A (ja) * | 2015-08-31 | 2017-03-09 | 株式会社ソシオネクスト | 半導体装置、及び半導体装置の製造方法 |
CN108091621A (zh) * | 2017-12-21 | 2018-05-29 | 乐健科技(珠海)有限公司 | 内嵌开关芯片的器件模组及其制作方法 |
JP2019145737A (ja) * | 2018-02-23 | 2019-08-29 | ソニーセミコンダクタソリューションズ株式会社 | 半導体装置および半導体装置の製造方法 |
EP3547363B1 (en) * | 2018-03-29 | 2022-12-21 | AT & S Austria Technologie & Systemtechnik Aktiengesellschaft | Electronic assembly and electronic system with impedance matched interconnect structures |
EP3915145B1 (en) * | 2019-08-28 | 2024-03-13 | Yangtze Memory Technologies Co., Ltd. | Semiconductor device and fabricating method thereof |
CN111834232B (zh) * | 2020-06-12 | 2021-04-09 | 珠海越亚半导体股份有限公司 | 一种无特征层结构的转接载板及其制造方法 |
Family Cites Families (23)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH08293523A (ja) * | 1995-02-21 | 1996-11-05 | Seiko Epson Corp | 半導体装置およびその製造方法 |
JP2004095849A (ja) | 2002-08-30 | 2004-03-25 | Fujikura Ltd | 貫通電極付き半導体基板の製造方法、貫通電極付き半導体デバイスの製造方法 |
JP4568039B2 (ja) * | 2004-06-30 | 2010-10-27 | ルネサスエレクトロニクス株式会社 | 半導体装置およびそれを用いた半導体モジュール |
JP2007036104A (ja) * | 2005-07-29 | 2007-02-08 | Nec Electronics Corp | 半導体装置およびその製造方法 |
JP4753725B2 (ja) | 2006-01-20 | 2011-08-24 | エルピーダメモリ株式会社 | 積層型半導体装置 |
CN100580936C (zh) | 2006-10-04 | 2010-01-13 | 三菱电机株式会社 | 显示装置及其制造方法 |
JP2008112136A (ja) | 2006-10-04 | 2008-05-15 | Mitsubishi Electric Corp | 表示装置及びその製造方法 |
JP5259197B2 (ja) * | 2008-01-09 | 2013-08-07 | ソニー株式会社 | 半導体装置及びその製造方法 |
JP5289830B2 (ja) | 2008-06-06 | 2013-09-11 | ルネサスエレクトロニクス株式会社 | 半導体装置 |
US20110057326A1 (en) * | 2008-12-17 | 2011-03-10 | Takayuki Kai | Method for forming through electrode and semiconductor device |
JP5438980B2 (ja) * | 2009-01-23 | 2014-03-12 | ラピスセミコンダクタ株式会社 | 半導体装置の製造方法 |
JP2011009645A (ja) * | 2009-06-29 | 2011-01-13 | Toshiba Corp | 半導体装置及びその製造方法 |
JP5101575B2 (ja) | 2009-07-28 | 2012-12-19 | 株式会社東芝 | 半導体装置およびその製造方法 |
US8183678B2 (en) * | 2009-08-04 | 2012-05-22 | Amkor Technology Korea, Inc. | Semiconductor device having an interposer |
JP4987928B2 (ja) | 2009-09-24 | 2012-08-01 | 株式会社東芝 | 半導体装置の製造方法 |
JP2011082450A (ja) * | 2009-10-09 | 2011-04-21 | Elpida Memory Inc | 半導体装置及びこれを備える情報処理システム |
JP5697898B2 (ja) | 2009-10-09 | 2015-04-08 | ピーエスフォー ルクスコ エスエイアールエルPS4 Luxco S.a.r.l. | 半導体装置及びその製造方法 |
JP5532394B2 (ja) * | 2009-10-15 | 2014-06-25 | セイコーエプソン株式会社 | 半導体装置及び回路基板並びに電子機器 |
JP5703556B2 (ja) * | 2009-10-19 | 2015-04-22 | セイコーエプソン株式会社 | 半導体装置及び半導体装置の製造方法、回路基板並びに電子機器 |
JP2011108690A (ja) * | 2009-11-12 | 2011-06-02 | Panasonic Corp | 半導体装置及びその製造方法 |
JP2011228419A (ja) * | 2010-04-19 | 2011-11-10 | Renesas Electronics Corp | 半導体集積回路装置および半導体集積回路装置の製造方法 |
KR20120090417A (ko) * | 2011-02-08 | 2012-08-17 | 삼성전자주식회사 | 반도체 장치 및 이의 제조 방법 |
JP5733002B2 (ja) * | 2011-04-28 | 2015-06-10 | 富士通セミコンダクター株式会社 | 半導体装置の製造方法 |
-
2011
- 2011-11-15 JP JP2011249939A patent/JP5998459B2/ja active Active
-
2012
- 2012-11-14 US US14/345,234 patent/US9478481B2/en active Active
- 2012-11-14 CN CN201280050894.4A patent/CN103875063B/zh active Active
- 2012-11-14 WO PCT/JP2012/079509 patent/WO2013073574A1/ja active Application Filing
Also Published As
Publication number | Publication date |
---|---|
WO2013073574A1 (ja) | 2013-05-23 |
US20140346668A1 (en) | 2014-11-27 |
CN103875063A (zh) | 2014-06-18 |
US9478481B2 (en) | 2016-10-25 |
JP2013105957A (ja) | 2013-05-30 |
CN103875063B (zh) | 2017-05-17 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP5998459B2 (ja) | 半導体装置およびその製造方法、電子部品 | |
JP5994167B2 (ja) | 半導体装置およびその製造方法、電子部品 | |
JP5984134B2 (ja) | 半導体装置およびその製造方法、電子部品 | |
JP6399887B2 (ja) | Tsv構造を具備した集積回路素子及びその製造方法 | |
US20170025384A1 (en) | Semiconductor chip and semiconductor package having the same | |
US20130119547A1 (en) | Integrated circuit device including through-silicon via structure having offset interface | |
US10763163B2 (en) | Integrated circuit device and method of manufacturing the same | |
KR102695369B1 (ko) | 반도체 소자 | |
KR20130107591A (ko) | 반도체 장치 및 그 제조 방법 | |
JP2020145233A (ja) | 半導体装置およびその製造方法 | |
KR102013770B1 (ko) | 반도체 소자 및 그 제조 방법 | |
KR101883379B1 (ko) | 반도체 장치 | |
US8921984B2 (en) | Through silicon via in semiconductor device | |
JP2013074263A (ja) | 半導体装置 | |
JP6160901B2 (ja) | 半導体装置およびその製造方法 | |
KR20140038195A (ko) | Tsv구조 형성 방법 | |
TWI725820B (zh) | 具有矽穿孔結構的半導體元件及其製作方法 | |
EP4379795A1 (en) | Semiconductor device having through-via structure | |
JP5751131B2 (ja) | 半導体装置及びその製造方法 | |
US20220359483A1 (en) | Semiconductor packages and methods for forming the same | |
KR20130047045A (ko) | 본딩 패드를 구비한 반도체 집적 회로 장치 및 그 제조방법 | |
JP2008124271A (ja) | 半導体装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20141107 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20150618 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20150817 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20160310 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20160427 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20160804 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20160815 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 5998459 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |