JP5565948B2 - 半導体メモリ - Google Patents

半導体メモリ Download PDF

Info

Publication number
JP5565948B2
JP5565948B2 JP2010165951A JP2010165951A JP5565948B2 JP 5565948 B2 JP5565948 B2 JP 5565948B2 JP 2010165951 A JP2010165951 A JP 2010165951A JP 2010165951 A JP2010165951 A JP 2010165951A JP 5565948 B2 JP5565948 B2 JP 5565948B2
Authority
JP
Japan
Prior art keywords
erase
voltage
memory cell
erasing
verification
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
JP2010165951A
Other languages
English (en)
Other versions
JP2012027979A (ja
Inventor
実 青木
勝 矢野
Original Assignee
ウィンボンド エレクトロニクス コーポレーション
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by ウィンボンド エレクトロニクス コーポレーション filed Critical ウィンボンド エレクトロニクス コーポレーション
Priority to JP2010165951A priority Critical patent/JP5565948B2/ja
Publication of JP2012027979A publication Critical patent/JP2012027979A/ja
Application granted granted Critical
Publication of JP5565948B2 publication Critical patent/JP5565948B2/ja
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Landscapes

  • Read Only Memory (AREA)

Description

本発明は、半導体メモリ(半導体記憶装置)に関し、特に、不揮発性メモリのデータの消去方法に関する。
不揮発性の半導体メモリとして、電気的にプログラム可能なEPROMや、電気的にプログラムおよび消去可能なEEPROMが知られている。また、EEPROMをさらに進化させ、データの一括消去等を可能にしたフラッシュ型EEPROMも広く実用化されている。フラッシュ型EEPROM(以下、フラッシュメモリという)には、大別して、NAND型とNOR型が存在する。NAND型のフラッシュメモリは、複数のメモリセルを直列接続したNANDストリングからなるメモリセルアレイを有する。このフラッシュメモリは、NANDストリングに対してビット線コンタクトを形成するため、事実上、1ビット当たりのメモリセルの占有面積を削減することができ、集積度の高いメモリセルアレイを実現することができる。このようなNAND型のフラッシュメモリは、主として大容量のデータを記憶する記憶装置に利用される。
典型的なNAND型のフラッシュメモリは、メモリセルが行列状に配列されたメモリセルアレイを含む。メモリセルアレイには、複数のメモリセルが直列接続されたユニットセルまたはセルストリングが多数形成される。1つのメモリセルは、p型のウエル内に形成されたn型のソース、ドレイン拡散領域と、シリコン基板表面にトンネル酸化膜を介してフローティングゲートと、フローティングゲート上に誘電体膜を介して形成されたコントロールゲートとを有する。コントロールゲートは、ワード線に接続され、ソース、ドレインは、選択ゲートトランジスタを介してソース線、ビット線に電気的に接続される。
メモリセルへのデータの書込みは、フローティングゲートに電子を蓄積し、メモリセルのしきい値電圧を正方向にシフトさせることによって行われる。例えば、この状態を、データ「0」とする。メモリセルからのデータの消去は、フローティングゲートから電子を放出させ、メモリセルのしきい値電圧を負方向にシフトさせることによって行われる。例えば、この状態をデータ「1」とする。図1は、メモリセルの「0」、「1」のしきい値電圧の分布幅を示し、メモリセルのしきい値がこの分布幅内になるように書込みが制御される。
NAND型のフラッシュメモリの消去動作では、ソース・ドレインをフローティング状態にし、コントロールゲートに基準電位を印加し、pウエルに消去電圧を印加することで、pウエル内に形成されたメモリセル、すなわちブロック内のメモリセルのデータを一括消去する。しかし、各メモリセルのサイズや形状には、製造工程のパラメータの変動によってバラツキがあり、さらに書込みおよび消去の回数によりトンネル酸化膜が劣化するなどの要因のため、メモリセル間でデータが消去しやすいものと、そうでないものが生じる。つまり、ブロック内のあるメモリセルでは電子が放出され易く、「1」のしきい値分布幅内に到達するが、あるメモリセルでは電子が放出がされ難く、「1」のしきい値分布幅内に到達しない事態が生じる。通常、消去ベリファイにより、電子の放出が不十分なメモリセルが検証された場合には、再度、選択されたブロックに消去電圧を印加し、「1」のしきい値分布幅内に到達させている。
メモリセルのデータの消去をより効果的に行うために、ISPE(Incremental Step Pulse Erase)方式が行われている。この方式は、選択されたブロックのメモリセルに消去パルスを印加し、次に、消去ベリファイにより消去状態が不合格と検証された場合には、前回よりも高いステップ電圧の消去パルスを印加し、消去ベリファイを行い、ブロック内のすべてのメモリセルの消去状態が合格と検証されるまで消去パルスの印加が繰り返えされる。
特許文献1では、ISPE方式において第1および第2の検証電圧を用いてメモリセルを複数のグループに分割し、分割されたグループに対して異なるステップ電圧および消去電圧を印加してデータを消去し、消去時間の短縮を図っている。
特許文献2は、書込み/消去回数が多くなるほどメモリセルが消去され難くなることに鑑み、書込み/消去回数が増加するに従い、最初に印加される消去開始電圧が大きくなるように更新する。例えば、図2に示すように、出荷直後には、(1)の消去開始電圧を印加し、消去が不十分の場合には順次消去電圧が(2)〜(4)のようにステップアップされるが、書込み/消去回数が増加して(1)の消去開始電圧では消去不十分なメモリセルが発生した場合には、消去開始電圧を(2)の消去電圧に更新し、消去時間の短縮を図っている。
特開2008−165960号 特開2009−301616号
図1に示すように、通常、NAND型のフラッシュメモリにおいて、消去状態のメモリセルのしきい値電圧は、0Vよりも小さいが負の状態にされ、メモリセルの読出す時(読出し電圧=0V)のマージンを確保している。従って、消去ベリファイでは、メモリセルのしきい値電圧が負レベルにあることを保証しなければならない。他方、消去状態のしきい値分布幅が大きいと、言い換えれば、より低いしきい値Vthのメモリセルが存在すると、書込み特性が悪化する等の問題が生じる。さらに、印加される消去パルスの回数が増加すると、消去時間の短縮の障害となる。
本発明は、上記従来の課題を解決し、消去後のしきい値分布幅を狭くし、メモリセルの消去時間の短縮を図ることができる半導体メモリを提供することを目的とする。
本発明に係る半導体メモリは、行列状に配列されたメモリセルを含み、複数のメモリセルが直列に接続されたセルユニットが多数形成されたメモリセルアレイと、選択されたメモリセルに消去電圧を印加し、メモリセルに蓄積されたデータを消去する消去手段と、選択されたメモリセルの消去状態を検証する検証手段と、前記消去手段により印加される消去電圧を決定する消去電圧決定手段とを有し、前記検証手段は、前記消去手段により消去電圧が印加される前に選択されたメモリセルの第1の消去状態を検証し、かつ前記消去手段により消去電圧を印加した後に選択されたメモリセルの第2の消去状態を検証し、前記消去電圧決定手段は、前記第2の消去状態の検証が不合格であったとき、前記第1の消去状態の検証結果に応じて前回印加された消去電圧と異なる消去電圧を決定する。
好ましくは前記消去電圧決定手段は、前記第2の消去状態の検証が不合格であって、前記第1の消去状態の検証結果が不合格である場合には、前回印加された消去電圧よりも大きい第1の消去電圧を決定し、前記第1の消去状態の検証結果が合格である場合には、前回印加された消去電圧よりも大きい第2の消去電圧を決定し、前記第1の消去電圧は、前記第2の消去電圧と異なる。この場合、前記第2の消去電圧は、前記第1の消去電圧よりも大きくすることができる。また、前回印加された消去電圧がVersであるとき、前記第1の消去電圧は、Vers+ΔVersであり、前記第2の消去電圧は、Vers+ΔVers×N(Nは、1よりも大きい数)である。
好ましくは前記検証手段は、第1の消去状態を検証するとき、選択されたメモリセルのしきい値を判定するために第1の検証電圧を用い、第2の消去状態を検証するとき、選択されたメモリセルのしきい値を判定するために第1の検証電圧と異なる第2の検証電圧を用いる。この場合、前記第1、第2の検証電圧は、メモリセルのゲートに印加される電圧であって、第1の検証電圧は、第2の検証電圧よりも大きい。また、選択されたメモリセルのすべての第2の消去状態が合格と検証されるまで、前記消去手段は、選択されたメモリセルにパルス状の消去電圧を繰り返し印加する。
好ましくは前記消去手段は、選択されたメモリセルのすべての第2の消去状態が合格と判定された後、追加の消去パルスを選択されたメモリセルに印加する。好ましくは前記消去電圧決定手段は、第2の消去状態による検証が合格でありかつ第1の消去状態の検証が合格であるとき、前記追加の消去パルスの電位を第2の消去状態による検証が合格したときの最後の消去電圧とし、第2の消去状態による検証が合格でありかつ第1の消去状態の検証が不合格であった、前記追加パルスの電位を前記最後の消去電圧よりも高い電圧とする。
好ましくは半導体メモリはさらに、前記消去手段による消去シーケンスが実施される期間中に、選択されたメモリセルに書込み電圧を印加する書込み手段を有し、前記書込み手段は、前記検証手段による第1の消去状態の検証が行われる前に、所定のメモリセルに書込み電圧を印加することができる。この場合、前記所定のメモリセルは、選択されたブロック内のすべてのメモリセルである。半導体メモリはさらに、前記消去手段による消去シーケンスが実施される期間中に、選択されたメモリセルに書込み電圧を印加する書込み手段を有し、前記書込み手段は、前記検証手段による第2の消去状態の検証が行われた後に、所定のメモリセルに書込み電圧を印加することができる。この場合、前記所定のメモリセルは、前記第2の消去状態の検証が合格とされたメモリセルである。
本発明に係る、行列状に配列されたメモリセルを含み、各メモリセルがデータを蓄積または消去可能であり、複数のメモリセルが直列に接続されたセルユニットが多数形成されたフラッシュメモリのデータの消去方法は、消去電圧を印加する前に、選択されたメモリセルの第1の消去状態を検証する第1のステップと、選択されたメモリセルにパルス状の消去電圧を印加する第2のステップと、選択されたメモリセルの第2の消去状態を検証する第3のステップと、第2の消去状態の検証が不合格であったとき、第1の消去状態の検証結果に応じて次に印加するパルス状の消去電圧を決定する第4のステップと、選択されたメモリセルのすべての第2の消去状態の検証が合格となるまで、第1ないし第4のステップを繰返す第5のステップとを有する。
好ましくは前記第4のステップは、 第2の消去状態の検証が不合格であって前記第1の消去状態の検証が不合格である場合には、前回印加された消去電圧よりも大きい第1の消去電圧を決定し、前記第1の消去状態の検証が合格である場合には、前回印加された消去電圧よりも大きい第2の消去電圧を決定し、前記第2の消去電圧は、前記第1の消去電圧よりも大きい。消去方法はさらに、第1のステップによる検証を行う前に、所定のメモリセルに書込み電圧を印加するステップを含むことができる。消去方法はさらに、第3のステップによる検証を行った後に、所定のメモリセルに書込み電圧を印加するステップを含むことができる。消去方法はさらに、第3のステップにおいて選択されたメモリセルのすべてが合格と検証された場合に、選択されたメモリセルに追加の消去パルスを印加することができる。
本発明によれば、消去前後のメモリセルの消去状態を監視することで、メモリセルの消去状態に適した消去電圧を決定することができ、その結果として、消去後のメモリセルのしきい値分布幅を狭くすることができる。また、メモリセルの消去状態に応じた消去電圧を印加することで、印加される消去パルスの回数が最適化され、消去時間の短縮を図ることができ、他方、メモリセルに過度な電圧ストレスを与えることが抑制され、メモリセルに期待される書込み/消去サイクル数を維持することができる。
消去状態と書込み状態のしきい値分布の例を示す図である。 従来のISPE方式による消去方法を説明する図である。 本発明の実施例に係る半導体メモリの典型的な構成を示すブロック図である。 図3に示すメモリセルアレイの典型的なセルユニットの構成を示す回路図である。 半導体メモリの消去、書込みおよび読出し動作時のバイアス条件の例を示す表である。 本発明の第1の実施例に係る消去動作を説明するフローチャートである。 消去ベリファイのバイアス条件を説明する図である。 本発明の第1の実施例に係るISPE方式による消去パルスの印加例を示す図である。 本発明の第2の実施例に係る消去動作を説明するフローチャートである。 第2の実施例によりソフトプログラムによりしきい値分布幅が狭くなった例を説明する図である。
次に、本発明の実施の形態について図面を参照して詳細に説明する。本実施の形態では、NAND型のフラッシュメモリを例に説明する。
図3は、本発明の実施例に係るNAND型の半導体メモリの主な構成を示すブロック図である。本実施例の半導体メモリ10は、好ましくは1つのチップ上に、行列状に配列された複数のメモリセルが形成されたメモリセルアレイ100と、外部入出力端子I/Oに接続され、入出力データを保持する入出力バッファ110と、入出力バッファ110からアドレスデータを受け取るアドレスレジスタ120と、入出力バッファ110からコマンドデータを受け取り、各部を制御するコントローラ130と、アドレスレジスタ120から行アドレスデータを受け取り、メモリセルアレイ100の行方向のワード線またはページを選択するワード線駆動回路140と、メモリセルアレイ100から読み出されたデータをセンスしたり書込みデータを保持するセンスアンプ回路150と、読み出されたデータを入出力バッファ110に出力したり、書込みデータをセンスアンプ回路150に転送する制御等を行う列制御回路160と、コントローラ130の制御により各動作モードに必要な内部電圧を発生する内部電圧発生回路170と、消去パルスの初期値やステップアップ電圧に関するデータ等を記憶する内部メモリ180とを含んで構成される。
図4は、メモリセルアレイの典型的なNANDセルユニットの構成を示している。メモリセルアレイ100は、図4に示すように、複数のメモリセルを直列に接続したNANDセルユニット(以下、セルユニットNUという)を含み、各セルユニットは、対応するビット線BL0、BL1、・・・BLn-1に接続される。1つのセルユニットNUは、複数の直列に接続されたメモリセルMCi(本例では、i=0,1,…,31)と、その両端に接続される選択トランジスタTsd、Tssとを含んで構成される。選択トランジスタTsdのドレインはビット線BLに、選択トランジスタTssのソースは共通ソース線SLに接続されている。
メモリセルMCiは、電気的書き換え可能な不揮発性メモリセルであり、典型的に、フローティングゲート(浮遊ゲート)とコントロールゲート(制御ゲート)の積層構造を持つトランジスタにより構成され、そのフローティングゲートに電荷を蓄積することにより、データの記憶を行う。好ましくは、p型のウエル内にn型のソース・ドレイン拡散領域を形成し、シリコン基板表面にSiO2等のゲート絶縁膜を介してポリシリコン等からなるフローティングゲートを形成し、フローティングゲート上には誘電体膜を介してポリシリコンまたは金属からなるコントロールゲートが形成される。コントロールゲートに書込み電圧Vpgmを印加することで、pウエルからゲート絶縁膜をトンネリングした電子がフローティングゲートに蓄積され、反対に、pウエルに消去電圧を印加することで、フローティングゲートからゲート絶縁膜をトンネリングした電子がpウエルに放出される。フローティングゲートに多くの電子が蓄積されたときのしきい値が高い書込み状態「0」と、フローティングゲートから電子が放出されたときのしきい値が低い消去状態「1」とにより、2値データを記憶することができる(図1を参照)。また、フローティングゲートに蓄積される電子の量を更に細かく制御し、メモリセルに複数のしきい値を設定することで、1つのメモリセルに多値データを記憶することもできる。
セルユニットNU内のメモリセルMCiのコントロールゲートは、それぞれ対応するワード線WLiに接続される。選択トランジスタTsd、Tssのゲートには、ワード線WLと並行する選択ゲート線SGD、SGSがそれぞれ接続されている。1つのワード線を共有する複数のメモリセルの集合は、1ページ或いは2ページを構成する。ワード線WLと選択ゲート線SGD、SGSを共有する複数のセルユニットNUの集合は、データ消去の単位となるブロック(BLK)を構成する。図4に示すように、メモリセルアレイ100は、ビット線BL方向に複数のブロック(BLK0,BLK1,…,BLKm-1)を有し、1つのブロックは、一例としてn個のビット線を含んでいる。好ましくは、各ブロックは各ウエル内に形成される。図5の表は、消去、書込み、読出し、消去ベリファイ動作時に印加される電圧のバイアス条件の一例を示している。Fは、フローティングである。
メモリセルアレイ100のセルユニットNUに接続されたビット線BL0、BL1、・・・BLn-1には、センスアンプ回路150のセンス回路SA0、SA1、・・・San-1が接続される。センスアンプ回路150は、ビット線から読み出されたデータをセンスし、またメモリセルに書込むデータを保持するためのページバッファを構成する。センスアンプ回路150は、列制御回路160およびデータバスを介して入出力バッファ110と接続される。
再び図3に戻り、入出力バッファ110は、外部入出力端子I/Oとの間でデータの送受を行う。入出力バッファ110は、書込み時には、外部入出力端子I/Oから書込みのためのコマンド、アドレス、書込みデータ等を受け取り、読出し時には、外部入出力端子I/Oから読出しのためのコマンド、アドレス等を受け取り、センスアンプ回路150から読み出されたデータを外部入出力端子I/Oに出力する。
アドレスレジスタ120は、入出力バッファ110からアドレスデータを受け取り、ワード線駆動回路140に行アドレスデータAxを提供する。ワード線駆動回路140は、行デコーダを含み、受け取った行アドレスデータAxに基づきワード線を選択し、選択されたワード線や非選択のワード線に所望の電圧を印加する。さらに、ワード線駆動回路140は、動作条件に応じて選択トランジスタTsd、Tssの選択ゲート線SGD、SGSに所定の電圧を印加する。例えば、図4のワード線WL30への書込みが行われるとき、選択されたワード線WL30には15〜20Vの書込み電圧Vpgmが印加され、非選択ワード線には10Vのパス電圧Vpassが印加され、選択ゲート線SGDにはVccが印加され、選択ゲート線SGSには0Vが印加され、共通ソース線SLには0Vが印加される。こうして、図3に示すように、nビットからなるページが選択される。また、図4のブロックBLKのデータ消去が行われるとき、選択されたワード線WL0〜WL31には0Vが印加され、選択ゲート線SGD、SGS、共通ソース線はフローティングにされ、pウエルには18〜21Vの消去電圧が印加される。
コントローラ130は、入出力バッファ110から受け取ったコマンドデータに基づきメモリ動作の全般を制御する。この制御は、好ましくは内部メモリ180等に用意されたプログラムを実行することにより行われる。コマンドデータは、例えば、チップイネーブル信号CE、書込みイネーブル信号WE、読み出しイネーブル信号RE、アドレスラッチイネーブル信号ALE、コマンドラッチイネーブル信号CLE等を含む。例えば、コントローラ130は、コマンドデータに基づきアドレスデータと書込みデータを判別して、前者をアドレスレジスタ120を介してワード線駆動回路140や列制御回路160に転送し、後者をセンスアンプ回路150に転送する。また、コントローラ130は、外部または内部で発生されたコマンドデータに基づいて、書込み、読出し、消去等のシーケンスを制御する。
内部電圧発生回路170は、コントローラ130の制御により、各動作モードに必要な内部電圧を発生し、例えば、書込み時に選択されたワード線に与えられる書込み電圧Vpgmを発生するVpgm発生回路、書込み時に非選択ワード線に与えられるパス電圧Vpassを発生するVpass発生回路、読出し時に非選択ワード線に与えられるパス電圧Vreadを発生するVread発生回路、消去時にセルアレイが形成されたpウェルに与えられる消去電圧Versを発生するVers発生回路、消去ベリファイ時に読出し電圧Vread1/Vread2を発生する回路、選択ゲート線SGD、SGSに与えられる電圧を発生する回路等を有する。
書込み電圧Vpgmは、チャネルが0Vに設定された選択メモリセルにおいて、FNトンネリングによりチャンネルからフローティングゲートに電子を注入させるに必要な電圧である。書込みパス電圧Vpassおよび読み出しパス電圧Vreadは、非選択メモリセルを記憶されたデータによらずオンさせるに必要な電圧である。また、Vers発生回路は、内部メモリ180に記憶された初期値およびステップアップ電圧に基づき消去パルスを生成する。内部電圧発生回路170から動作モードに応じて出力される書込み電圧Vpgm、書込みパス電圧Vpass、読出しパス電圧Vreadは、入力されたアドレスデータと動作モードに応じて、ワード線駆動回路140で選択されて転送され、メモリセルアレイの対応するワード線や選択ゲート線に与えられる。
内部メモリ180は、ISPE方式による消去を行う場合の消去電圧の初期値、ステップアップ電圧などを予め記憶する。内部メモリ180は、書き換え可能であり、コントローラ130は、必要に応じて上記の初期値やステップアップ電圧などを更新することが可能である。
次に、本発明の第1の実施例に係る消去動作について説明する。図6は、消去動作を説明するフローチャートである。コントローラ130は、消去に関するコマンドを受け取ると、当該コマンドを解読し、ワード線駆動回路140、列制御回路160、内部電圧発生回路170等を制御し、選択されたブロックのデータを消去するべく消去シーケンスを開始する。本実施例の消去シーケンスの特徴的な点は、消去前ベリファイ→消去パルス→消去後ベリファイのサイクルを含む。
コントローラ130は、内部メモリ180に記憶された消去パルスの初期値を読出し、この初期値を消去電圧Versとして内部レジスタ等に設定する(ステップS101)。初期値として設定された消去電圧Versは、内部電圧発生回路170が消去開始パルスPsを生成するときに参照される。
次に、コントローラ130は、消去パルスを印加する前に消去前ベリファイEV1(Pre-消去ベリファイ)を行う。図7は、消去ベリファイのバイアス条件を示している。選択されたブロック内のすべてのメモリセルのワード線WL0、WL1・・・WL31が選択され、そこに読出し電圧Vread1/Vread2が印加される。Vread1は、消去前ベリファイEV1のときに印加される読出し電圧(例えば、0.5V)であり、Vread2は、消去後ベリファイEV2のときに印加される読出し電圧(例えば、0Vであり、これは読出し動作時に選択されたメモリセルに印加される読出し電圧と等しい)であり、Vread1>Vread2の関係にある。選択ゲート線SDG、SGSには、5Vが印加され、選択トランジスタTsd、Tssがオンされ、共通ソース線SLには0Vが供給される。選択されたセルユニットNUのビット線には1Vが印加され、非選択のセルユニットNUのビット線には0Vが印加される。図の例では、偶数番号のビット線BLeが選択され、奇数番号のビット線Bloが非選択されている。
コントローラ130は、図7に示すようなバイアス電圧を印加し、選択されたブロック内のすべてのセルユニットについて消去前ベリファイEV1を行う。セルユニットNU内のいずれかのメモリセルのしきい値Vthが読出し電圧Vread1よりも高ければ、セルユニットNUには電流が流れないためビット線の電位は変化しない。反対に、セルユニットNU内のすべてのメモリセルのしきい値Vthが読出し電圧Vread1以下であれば、セルユニットNUに電流が流れるためビット線の電位は0Vになる。これにより、ブロック内のすべてのセルユニットNUの消去状態が検証される。検証結果は、コントローラ130の内部レジスタ等に保持される。読出し電圧Vread1の大きさを適宜選択することで、消去前のメモリセルのしきい値分布を監視することができる。
消去前ベリファイEV1が終了すると、次に、選択されたブロックのデータを一括消去すべく、消去開始パルスPsがpウエルに印加される(ステップS102)。このときのバイアス条件は、図5に示すように、ブロック内の選択されたメモリセルのワード線WL0、WL1・・・WL31に0Vが印加され、選択ゲート線SDG、SGS、共通ソース線SLがフローティングにされる。
図8は、消去パルスと消去ベリファイとの関係を示している。消去前ベリファイEV1が行われた後、消去開始パルスPsが印加される。消去開始パルスPsの消去電圧Versは、内部メモリ180に設定された初期値である。消去開始パルスPsが印加されると、フローティングゲートに蓄積されていた電子がゲート酸化膜を介してpウエルに放出され、メモリセルのしきい値Vthが負の方向へシフトする。
消去開始パルスPsが印加された後、消去後ベリファイEV2(Post-消去ベリファイ)が行われる(ステップS104)。消去後ベリファイEV2のバイアス条件は、ワード線WL0、WL1・・・WL31に読出し電圧Vread2を印加する点を除き、消去前ベリファイEV1と同じである。消去後ベリファイEV2では、消去前ベリファイEV1のときよりも低い読出し電圧Vread2が用いられ、ブロック内のすべてのメモリセルのしきい値Vthが読出し電圧Vread2以下になったか否かの検証が行われる。
消去後ベリファイEV2によりすべてのメモリセルのしきい値VthがVread2(0V)以下であることが判別された場合、すなわち、消去後ベリファイEV2が合格(Pass)とされた場合(ステップS105)、後述するように追加消去パルスPfが印加される。
消去後ベリファイEV2によりいずれかのメモリセルのしきい値VthがVread2(0V)よりも大きいことが判明された場合、すなわち、消去後ベリファイEV2が不合格(Fail)とされた場合(ステップS105)、メモリセルのしきい値Vthが消去ベリファイのレベル(0V)に到達していないので、次の消去パルスを印加するフローが行われる。ここで、コントローラ130は、消去前ベリファイEV1と消去後ベリファイEV2の結果により、次に印加する消去パルスの消去電圧Versを決定する。
消去前ベリファイEV1が不合格であった場合(ステップS106)、次の消去パルスの電圧は、通常のステップアップ電圧ΔVersを加えたものとなる。すなわち、消去電圧Vers=Vers+ΔVersに決定される(ステップS107)。他方、消去前ベリファイEV1が合格の場合には(ステップS106)、次の消去パルスの電圧は、ステップアップ電圧ΔVersをN倍したものを加えたものとなる。すなわち、消去電圧Vers=Vers+ΔVers×Nに決定される。ここで、Nは、1よりも大きな数であり、整数に限らず、1.5のような小数点を含む。消去前ベリファイEV1で合格とされた場合には、消去パルスによるしきい値Vthのシフトが読出し電圧Vread1とVread2の間にあるので、しきい値のシフト量が小さいと判定される。言い換えれば、しきい値がシフトし難い、またはしきい値のシフトがスローと判定される。従って、この場合には、次の消去パルスの消去電圧を通常のステップアップ電圧よりもN倍だけ大きくすることが望ましい。
こうして、図8に示すように、消去開始パルスPsが印加された後、消去後ベリファイEV2が不合格であれば、次の消去パルスの消去電圧Versが決定され(ステップS107、S108)、再び、消去前ベリファイEV1が行われ(ステップS102)、ステップアップされた消去パルスP1が印加され(ステップS103)、消去後ベリファイEV2が行われる(ステップS104)。図8の消去パルスP1において、実線は、通常のステップアップ電圧ΔVersだけ増加されたパルス波形、破線は、ステップアップ電圧ΔVersのN倍だけ増加されたパルス波形を示している。消去パルスの印加は、消去後ベリファイEV2が合格とされるまで繰り返される。図8の例では、消去パルスP2が印加されたとき、消去後ベリファイEV2が合格とされている。
消去後ベリファイEV2が合格とされたとき、消去後ベリファイEV2の合格レベルが0Vであれば、期待するメモリセルのしきい値Vthが負のレベルになることを保証するため、追加消去パルスPfが印加される。コントローラ130は、消去前ベリファイEV1の検証結果に応じて追加消去パルスの消去電圧Versを決定する(ステップS109、S110、S111)。
消去前ベリファイEV1が合格であった場合、追加消去パルスPfの電圧は、ステップアップされず、消去後ベリファイEV2で合格したときに印加した消去電圧と同じ電圧に設定される(ステップS110)。すなわち、消去電圧Vers=Versとする。他方、消去前ベリファイEV1が不合格であった場合、追加消去パルスPfの電圧は、ステップアップ電圧ΔVersを加えられたものとなる(ステップS111)。すなわち、消去電圧Vers=Vers+ΔVersに決定される。消去前ベリファイEV1で不合格であった場合には、メモリセルのしきい値Vthは大きくシフトすることになるが、この場合、しきい値Vthは、0Vすなわち消去後ベリファイEV2のレベル近傍に存在する可能性が高くなるので、比較的大きな消去電圧を印加することで、マージンを確保することが望ましい。
図8に示すように、消去パルスP2が印加された後、追加消去パルスPfが印加される例が示されている。左側の追加消去パルスPfは、ステップアップされない消去電圧であり、右側の追加消去パルスPfは、ΔVersだけステップアップされた消去電圧を示している。
このように第1の実施例によれば、消去前後のメモリセルのしきい値の分布状態をモニターすることで、次に印加される消去パルスの消去電圧をメモリセルのしきい値の分布状態に応じて決定することができる。消去電圧を最適化することで、消去パルスの印加回数が最適化され、その結果、消去時間の短縮を図ることができる。さらに、消去電圧を最適化することでメモリセルに過度の電圧ストレスを与えることが抑制され、メモリセルの劣化を防ぎ、期待通りの書込み/消去回数を維持することができる。
次に、本発明の第2の実施例について説明する。図9は、本発明の第2の実施例に係る消去動作を説明するフローチャートである。第2の実施例は、消去前書込み(Pre-Program)と消去後のソフト書込み(Soft-Program)を有する点で第1の実施例の消去シーケンスと異なるが、それ以外の動作(ステップS101〜S112)は同じである。
図9において、コントローラ130は、消去シーケンスが開始されると、選択されたブロックのすべてのページに消去前書込みを行う(ステップS200)。消去前書込みでは、予め決められた書込み電圧を有する書込みパルスが選択されたワード線またはページに印加される。消去パルスを印加する前に既に消去後ベリファイEV2のレベル(0V)に到達しているメモリセルは、消去パルスが印加されると、しきい値Vthがさらに負の方向にシフトされてしまい、結果として、消去後のしきい値分布幅の下限値が負の方向に大きくなりすぎることがある。消去前書込みを行うことにより、このようなメモリセルのしきい値Vthが正の方向にシフトされるので、しきい値分布幅の狭帯化を期待することができる。
また、第2の実施例では、消去後ベリファイEV2で不合格とされた場合(ステップS105)、消去後ベリファイEV2で合格とされた幾つかのセルユニットNUに対して弱い書込み条件でソフト書込みが行われる(ステップS210)。ソフト書込みにより印加される書込みパルスの条件は、例えば内部メモリ180に設定しておくことができる。消去後ベリファイEV2で既に合格とされたメモリセルは、しきい値Vthが既に消去後ベリファイEV2のレベルに到達しており、次のステップアップされた消去パルスが印加されると、再度、しきい値が負の方向にシフトされ、その結果、消去時のしきい値分布幅の下限値が負の方向に大きくなりすぎてしまう。ソフト書込みによりしきい値を正の方向にシフトさせることで、このようなしきい値分布幅の下限値が大きくなるのを抑制することができる。図10は、消去時と書込み時のしきい値幅分布を示しているが、ソフト書込みを実施したときのしきい値幅分布(破線)は、その下限値が正の方向にシフトされ、しきい値分布幅が狭くなっている。
なお、ステップS200において消去前書込みを行うことで、メモリセルのしきい値Vthを正方向または0V以上に書込むようにしたが、消去前書込みは、必ずしもブロック内のすべてのページに行うのではなく、選択されたページ、例えば、未だ「0」の書込みが行われていないページ、ビット線コンタクトに最も近いページまたはそこから一定の範囲内にある複数のページにのみ消去前書込みを行うようにしてもよい。必要であれば、コントローラ130は、未だ書込みがされていないページ、消去前書込みを行わないページを管理するためのフラグビットを内部メモリ180に記憶させることができる。
本発明の好ましい実施の形態について詳述したが、本発明は、特定の実施形態に限定されるものではなく、特許請求の範囲に記載された本発明の要旨の範囲内において、種々の変形・変更が可能である。
上記実施例では、1つのメモリセルに1つのしきい値(単データ)を設定する例を示したが、2値、4値などのデータを記憶する半導体メモリにも適用することができる。さらに、当業者であれば、消去パルスの生成は、公知の回路技術を用いて容易に成し得るものであり、上記の消去パルスの数、消去電圧、パルス幅は、単なる例示であり、半導体メモリの設計仕様等に応じて適宜変更することが可能である。さらに上記実施例では、電荷蓄積層としてフローティングゲートを用いたメモリセルを例示したが、フローティングゲート以外の電荷蓄積層を用いた、例えばONO(酸化膜−窒化膜−酸化膜)のような界面トラップ型の不揮発性メモリセルであってもよい。
10:半導体メモリ 100:メモリセルアレイ
110:入出力バッファ 120:アドレスレジスタ
130:コントローラ 140:ワード線駆動回路
150:センスアンプ回路 160:列制御回路
170:内部電圧発生回路 180:内部メモリ

Claims (18)

  1. 行列状に配列されたメモリセルを含み、複数のメモリセルが直列に接続されたセルユニットが多数形成されたメモリセルアレイと、
    選択されたメモリセルに消去電圧を印加し、メモリセルに蓄積されたデータを消去する消去手段と、
    選択されたメモリセルの消去状態を検証する検証手段と、
    前記消去手段により印加される消去電圧を決定する消去電圧決定手段とを有し、
    前記検証手段は、前記消去手段により消去電圧が印加される前に選択されたメモリセルの第1の消去状態を検証し、かつ前記消去手段により消去電圧を印加した後に選択されたメモリセルの第2の消去状態を検証し、
    前記消去電圧決定手段は、前記第2の消去状態の検証が不合格であったとき、前記第1の消去状態の検証結果に応じて前回印加された消去電圧と異なる消去電圧を決定する、
    半導体メモリ。
  2. 前記消去電圧決定手段は、前記第2の消去状態の検証が不合格であって、前記第1の消去状態の検証結果が不合格である場合には、前回印加された消去電圧よりも大きい第1の消去電圧を決定し、前記第1の消去状態の検証結果が合格である場合には、前回印加された消去電圧よりも大きい第2の消去電圧を決定し、前記第1の消去電圧は、前記第2の消去電圧と異なる、請求項1に記載の半導体メモリ。
  3. 前記第2の消去電圧は、前記第1の消去電圧よりも大きい、請求項2に記載の半導体メモリ。
  4. 前回印加された消去電圧がVersであるとき、前記第1の消去電圧は、Vers+ΔVersであり、前記第2の消去電圧は、Vers+ΔVers×N(Nは、1よりも大きい数)である、請求項3に記載の半導体メモリ。
  5. 前記検証手段は、第1の消去状態を検証するとき、選択されたメモリセルのしきい値を判定するために第1の検証電圧を用い、第2の消去状態を検証するとき、選択されたメモリセルのしきい値を判定するために第1の検証電圧と異なる第2の検証電圧を用いる、請求項1ないし4いずれか1つに記載の半導体メモリ。
  6. 前記第1、第2の検証電圧は、メモリセルのゲートに印加される電圧であって、第1の検証電圧は、第2の検証電圧よりも大きい、請求項5に記載の半導体メモリ。
  7. 選択されたメモリセルのすべての第2の消去状態が合格と検証されるまで、前記消去手段は、選択されたメモリセルにパルス状の消去電圧を繰り返し印加する、請求項1ないし6いずれか1つに記載の半導体メモリ。
  8. 前記消去手段は、選択されたメモリセルのすべての第2の消去状態が合格と判定された後、追加の消去パルスを選択されたメモリセルに印加する、請求項1ないし7いずれか1つに記載の半導体メモリ。
  9. 前記消去電圧決定手段は、第2の消去状態による検証が合格でありかつ第1の消去状態の検証が合格であるとき、前記追加の消去パルスの電位を第2の消去状態による検証が合格したときの最後の消去電圧とし、第2の消去状態による検証が合格でありかつ第1の消去状態の検証が不合格であったとき、前記追加の消去パルスの電位を前記最後の消去電圧よりも高い電圧とする、請求項8に記載の半導体メモリ。
  10. 半導体メモリはさらに、前記消去手段による消去シーケンスが実施される期間中に、選択されたメモリセルに書込み電圧を印加する書込み手段を有し、
    前記書込み手段は、前記検証手段による第1の消去状態の検証が行われる前に、所定のメモリセルに書込み電圧を印加する、請求項1ないし9いずれか1つに記載の半導体メモリ。
  11. 前記所定のメモリセルは、選択されたブロック内のすべてのメモリセルである、請求項10に記載の半導体メモリ。
  12. 半導体メモリはさらに、前記消去手段による消去シーケンスが実施される期間中に、選択されたメモリセルに書込み電圧を印加する書込み手段を有し、
    前記書込み手段は、前記検証手段による第2の消去状態の検証が行われた後に、所定のメモリセルに書込み電圧を印加する、請求項1ないし11いずれか1つに記載の半導体メモリ。
  13. 前記所定のメモリセルは、前記第2の消去状態の検証が合格とされたメモリセルである、請求項12に記載の半導体メモリ。
  14. 行列状に配列されたメモリセルを含み、各メモリセルがデータを蓄積または消去可能であり、複数のメモリセルが直列に接続されたセルユニットが多数形成されたフラッシュメモリのデータの消去方法であって、
    消去電圧を印加する前に、選択されたメモリセルの第1の消去状態を検証する第1のステップと、
    選択されたメモリセルにパルス状の消去電圧を印加する第2のステップと、
    選択されたメモリセルの第2の消去状態を検証する第3のステップと、
    第2の消去状態の検証が不合格であったとき、第1の消去状態の検証結果に応じて次に印加するパルス状の消去電圧を決定する第4のステップと、
    選択されたメモリセルのすべての第2の消去状態の検証が合格となるまで、第1ないし第4のステップを繰返す第5のステップとを有する、消去方法。
  15. 前記第4のステップは、 第2の消去状態の検証が不合格であって前記第1の消去状態の検証が不合格である場合には、前回印加された消去電圧よりも大きい第1の消去電圧を決定し、前記第1の消去状態の検証が合格である場合には、前回印加された消去電圧よりも大きい第2の消去電圧を決定し、前記第2の消去電圧は、前記第1の消去電圧よりも大きい、請求項14に記載の消去方法。
  16. 消去方法はさらに、第1のステップによる検証を行う前に、所定のメモリセルに書込み電圧を印加するステップを含む、請求項14に記載の消去方法。
  17. 消去方法はさらに、第3のステップによる検証を行った後に、所定のメモリセルに書込み電圧を印加するステップを含む、請求項14に記載の消去方法。
  18. 消去方法はさらに、第3のステップにおいて選択されたメモリセルのすべてが合格と検証された場合に、選択されたメモリセルに追加の消去パルスを印加する、請求項14に記載の消去方法。
JP2010165951A 2010-07-23 2010-07-23 半導体メモリ Active JP5565948B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2010165951A JP5565948B2 (ja) 2010-07-23 2010-07-23 半導体メモリ

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2010165951A JP5565948B2 (ja) 2010-07-23 2010-07-23 半導体メモリ

Publications (2)

Publication Number Publication Date
JP2012027979A JP2012027979A (ja) 2012-02-09
JP5565948B2 true JP5565948B2 (ja) 2014-08-06

Family

ID=45780728

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2010165951A Active JP5565948B2 (ja) 2010-07-23 2010-07-23 半導体メモリ

Country Status (1)

Country Link
JP (1) JP5565948B2 (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI556246B (zh) * 2015-01-29 2016-11-01 華邦電子股份有限公司 高可靠性非揮發性半導體儲存裝置及其資料抹除方法
TWI613653B (zh) * 2016-02-18 2018-02-01 華邦電子股份有限公司 快閃記憶體裝置及其抹除方法

Families Citing this family (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101975406B1 (ko) 2012-07-11 2019-05-07 삼성전자주식회사 비휘발성 메모리 장치 및 그것을 포함하는 메모리 시스템 및 그것의 메모리 블록 관리, 소거, 및 프로그램 방법들
JP5952366B2 (ja) 2014-10-02 2016-07-13 ウィンボンド エレクトロニクス コーポレーション 高信頼性不揮発性半導体メモリ
KR102358463B1 (ko) 2014-10-20 2022-02-07 삼성전자주식회사 불휘발성 메모리 장치의 동작 방법
JP6088602B2 (ja) 2015-08-12 2017-03-01 ウィンボンド エレクトロニクス コーポレーション 不揮発性半導体記憶装置
JP6144741B2 (ja) 2015-09-28 2017-06-07 ウィンボンド エレクトロニクス コーポレーション 不揮発性半導体メモリ
JP6122478B1 (ja) 2015-10-22 2017-04-26 ウィンボンド エレクトロニクス コーポレーション 不揮発性半導体記憶装置
JP6027665B1 (ja) 2015-11-10 2016-11-16 ウィンボンド エレクトロニクス コーポレーション 不揮発性半導体記憶装置
JP6492202B1 (ja) 2018-03-05 2019-03-27 ウィンボンド エレクトロニクス コーポレーション 半導体記憶装置および消去方法
JP2019160380A (ja) * 2018-03-16 2019-09-19 東芝メモリ株式会社 半導体記憶装置

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100414146B1 (ko) * 2000-06-27 2004-01-13 주식회사 하이닉스반도체 플래쉬 메모리 소자의 소거 방법
JP2009163782A (ja) * 2007-12-13 2009-07-23 Toshiba Corp 半導体記憶装置
JP5414550B2 (ja) * 2010-01-20 2014-02-12 株式会社東芝 半導体記憶装置

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI556246B (zh) * 2015-01-29 2016-11-01 華邦電子股份有限公司 高可靠性非揮發性半導體儲存裝置及其資料抹除方法
TWI613653B (zh) * 2016-02-18 2018-02-01 華邦電子股份有限公司 快閃記憶體裝置及其抹除方法

Also Published As

Publication number Publication date
JP2012027979A (ja) 2012-02-09

Similar Documents

Publication Publication Date Title
JP6783682B2 (ja) 半導体記憶装置及びメモリシステム
JP5565948B2 (ja) 半導体メモリ
JP5583185B2 (ja) 不揮発性半導体メモリ
JP4902002B1 (ja) 不揮発性半導体記憶装置
JP4050555B2 (ja) 不揮発性半導体記憶装置およびそのデータ書き込み方法
JP4856138B2 (ja) 不揮発性半導体記憶装置
KR101150645B1 (ko) 비휘발성 반도체 메모리 장치
JP2008084471A (ja) 半導体記憶装置
JP2008135100A (ja) 半導体記憶装置及びそのデータ消去方法
JP5931822B2 (ja) 不揮発性半導体記憶装置
JP5992983B2 (ja) 不揮発性半導体記憶装置
JP2013143155A (ja) 不揮発性半導体記憶装置とその書き込み方法
JP2011018397A (ja) Nand型フラッシュメモリ
JP2012084207A (ja) 不揮発性半導体記憶装置
JP2012119019A (ja) 不揮発性半導体記憶装置
KR101668340B1 (ko) Nand형 플래시 메모리 및 그의 프로그래밍 방법
JP2011150749A (ja) 不揮発性半導体記憶装置
TWI603333B (zh) 反及型快閃記憶體及其編程方法
US20110292734A1 (en) Method of programming nonvolatile memory device
JP5259667B2 (ja) 不揮発性半導体記憶装置
JP6088602B2 (ja) 不揮発性半導体記憶装置
JP5450538B2 (ja) 半導体記憶装置
JP5467938B2 (ja) 半導体メモリ
JP2012123856A (ja) 不揮発性半導体記憶装置
JP5787921B2 (ja) 不揮発性半導体記憶装置

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20130516

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20130917

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20130924

A711 Notification of change in applicant

Free format text: JAPANESE INTERMEDIATE CODE: A711

Effective date: 20131025

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20131031

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20140127

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20140304

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20140313

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20140415

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20140415

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20140527

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20140616

R150 Certificate of patent or registration of utility model

Ref document number: 5565948

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250