JP4640439B2 - 炭化珪素半導体装置 - Google Patents
炭化珪素半導体装置 Download PDFInfo
- Publication number
- JP4640439B2 JP4640439B2 JP2008107820A JP2008107820A JP4640439B2 JP 4640439 B2 JP4640439 B2 JP 4640439B2 JP 2008107820 A JP2008107820 A JP 2008107820A JP 2008107820 A JP2008107820 A JP 2008107820A JP 4640439 B2 JP4640439 B2 JP 4640439B2
- Authority
- JP
- Japan
- Prior art keywords
- layer
- trench
- type
- silicon carbide
- base region
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D12/00—Bipolar devices controlled by the field effect, e.g. insulated-gate bipolar transistors [IGBT]
- H10D12/411—Insulated-gate bipolar transistors [IGBT]
- H10D12/441—Vertical IGBTs
- H10D12/461—Vertical IGBTs having non-planar surfaces, e.g. having trenches, recesses or pillars in the surfaces of the emitter, base or collector regions
- H10D12/481—Vertical IGBTs having non-planar surfaces, e.g. having trenches, recesses or pillars in the surfaces of the emitter, base or collector regions having gate structures on slanted surfaces, on vertical surfaces, or in grooves, e.g. trench gate IGBTs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D12/00—Bipolar devices controlled by the field effect, e.g. insulated-gate bipolar transistors [IGBT]
- H10D12/01—Manufacture or treatment
- H10D12/031—Manufacture or treatment of IGBTs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D12/00—Bipolar devices controlled by the field effect, e.g. insulated-gate bipolar transistors [IGBT]
- H10D12/01—Manufacture or treatment
- H10D12/031—Manufacture or treatment of IGBTs
- H10D12/032—Manufacture or treatment of IGBTs of vertical IGBTs
- H10D12/038—Manufacture or treatment of IGBTs of vertical IGBTs having a recessed gate, e.g. trench-gate IGBTs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/01—Manufacture or treatment
- H10D30/021—Manufacture or treatment of FETs having insulated gates [IGFET]
- H10D30/028—Manufacture or treatment of FETs having insulated gates [IGFET] of double-diffused metal oxide semiconductor [DMOS] FETs
- H10D30/0291—Manufacture or treatment of FETs having insulated gates [IGFET] of double-diffused metal oxide semiconductor [DMOS] FETs of vertical DMOS [VDMOS] FETs
- H10D30/0297—Manufacture or treatment of FETs having insulated gates [IGFET] of double-diffused metal oxide semiconductor [DMOS] FETs of vertical DMOS [VDMOS] FETs using recessing of the gate electrodes, e.g. to form trench gate electrodes
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/60—Insulated-gate field-effect transistors [IGFET]
- H10D30/63—Vertical IGFETs
- H10D30/635—Vertical IGFETs having no inversion channels, e.g. vertical accumulation channel FETs [ACCUFET] or normally-on vertical IGFETs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/01—Manufacture or treatment
- H10D62/051—Forming charge compensation regions, e.g. superjunctions
- H10D62/054—Forming charge compensation regions, e.g. superjunctions by high energy implantations in bulk semiconductor bodies, e.g. forming pillars
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/10—Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
- H10D62/102—Constructional design considerations for preventing surface leakage or controlling electric field concentration
- H10D62/103—Constructional design considerations for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse-biased devices
- H10D62/105—Constructional design considerations for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse-biased devices by having particular doping profiles, shapes or arrangements of PN junctions; by having supplementary regions, e.g. junction termination extension [JTE]
- H10D62/106—Constructional design considerations for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse-biased devices by having particular doping profiles, shapes or arrangements of PN junctions; by having supplementary regions, e.g. junction termination extension [JTE] having supplementary regions doped oppositely to or in rectifying contact with regions of the semiconductor bodies, e.g. guard rings with PN or Schottky junctions
- H10D62/107—Buried supplementary regions, e.g. buried guard rings
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/10—Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
- H10D62/102—Constructional design considerations for preventing surface leakage or controlling electric field concentration
- H10D62/103—Constructional design considerations for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse-biased devices
- H10D62/105—Constructional design considerations for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse-biased devices by having particular doping profiles, shapes or arrangements of PN junctions; by having supplementary regions, e.g. junction termination extension [JTE]
- H10D62/109—Reduced surface field [RESURF] PN junction structures
- H10D62/111—Multiple RESURF structures, e.g. double RESURF or 3D-RESURF structures
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/80—Semiconductor bodies, or regions thereof, of devices having potential barriers characterised by the materials
- H10D62/83—Semiconductor bodies, or regions thereof, of devices having potential barriers characterised by the materials being Group IV materials, e.g. B-doped Si or undoped Ge
- H10D62/832—Semiconductor bodies, or regions thereof, of devices having potential barriers characterised by the materials being Group IV materials, e.g. B-doped Si or undoped Ge being Group IV materials comprising two or more elements, e.g. SiGe
- H10D62/8325—Silicon carbide
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/10—Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
- H10D62/13—Semiconductor regions connected to electrodes carrying current to be rectified, amplified or switched, e.g. source or drain regions
- H10D62/149—Source or drain regions of field-effect devices
- H10D62/151—Source or drain regions of field-effect devices of IGFETs
Landscapes
- Electrodes Of Semiconductors (AREA)
Description
本発明の第1実施形態について説明する。ここではSiC半導体装置に備えられる素子として蓄積型のトレンチゲート構造のMOSFETについて説明する。
n-型ドリフト層2の表面にLTOなどで構成されるマスク20を形成したのち、フォトリソグラフィ工程を経て、p型ディープ層10の形成予定領域においてマスク20を開口させる。これにより、マスク20に格子状の開口部が形成される。そして、マスク20上からp型不純物(例えばボロンやアルミニウム)のイオン注入および活性化を行うことで、例えばボロンもしくはアルミニウム濃度が1.0×1017/cm3〜1.0×1019/cm3、厚さが0.6〜1.0μm程度、幅が0.6〜1.0μm程度となるp型ディープ層10を形成する。その後、マスク20を除去する。
n-型ドリフト層2の表面に、ボロンもしくはアルミニウム等のp型不純物濃度が例えば5.0×1016〜2.0×1019/cm3、厚さ2.0μm程度となるp型不純物層をエピタキシャル成長させることにより、p型ベース領域3を形成する。
p型ベース領域3の上に、例えばLTO等で構成されるマスク(図示せず)を成膜し、フォトリソグラフィ工程を経て、n+型ソース領域4の形成予定領域上においてマスクを開口させる。その後、n型不純物(例えば窒素)をイオン注入する。続いて、先程使用したマスクを除去した後、再びマスク(図示せず)を成膜し、フォトリソグラフィ工程を経て、p+型ボディ層5の形成予定領域上においてマスクを開口させる。さらに、p型不純物(例えば窒素)をイオン注入する。そして、注入されたイオンを活性化することで、リン等のn型不純物濃度(表面濃度)が例えば1.0×1021/cm3、厚さ0.3μm程度のn+型ソース領域4を形成すると共に、ボロンもしくはアルミニウム等のp型不純物濃度(表面濃度)が例えば1.0×1021/cm3、厚さ0.3μm程度のp+型ボディ層5を形成する。その後、マスクを除去する。
p型ベース領域3、n+型ソース領域4およびp+型ボディ層5の上に、図示しないエッチングマスクを成膜したのち、トレンチ6の形成予定領域の形成予定領域においてエッチングマスクを開口させる。そして、エッチングマスクを用いた異方性エッチングを行ったのち、必要に応じて等方性エッチングや犠牲酸化工程を行うことで、トレンチ6を形成する。この後、エッチングマスクを除去する。
トレンチ6内を含む基板表面全面に、リン等のn型不純物濃度が例えば1.0×1016/cm3のn型チャネル層7をエピタキシャル成長させる。このとき、エピタキシャル成長の面方位依存性などにより、n型チャネル層7はトレンチ6の底面の方が側面よりも厚く形成される。続いてn型チャネル層7のうちの不要部分、つまりp型ベース領域3、n+型ソース領域4およびp+型ボディ層5の上に形成された部分を除去した後、ゲート酸化膜形成工程を行うことでゲート酸化膜8を形成する。具体的には、ウェット雰囲気を用いたパイロジェニック法によるゲート酸化(熱酸化)によりゲート酸化膜8を形成する。
本発明の第2実施形態について説明する。本実施形態のSiC半導体装置は、第1実施形態に対してオン抵抗の低減を図ったものであり、基本構造に関しては第1実施形態と同様であるため、第1実施形態と異なっている部分に関してのみ説明する。
本発明の第3実施形態について説明する。本実施形態のSiC半導体装置は、第2実施形態と同様、第1実施形態に対してオン抵抗の低減を図ったものであり、基本構造に関しては第2実施形態と同様であるため、第2実施形態と異なっている部分に関してのみ説明する。
本発明の第4実施形態について説明する。本実施形態のSiC半導体装置は、第1〜第3実施形態と同様の構造のMOSFETを反転型としたものであり、基本構造に関しては第1〜第3実施形態と同様であるため、第1〜第3実施形態と異なっている部分に関してのみ説明する。
(1)上記各実施形態では、第1導電型をn型、第2導電型をp型としたnチャネルタイプのMOSFETを例に挙げて説明したが、各構成要素の導電型を反転させたpチャネルタイプのMOSFETに対しても本発明を適用することができる。また、上記説明では、トレンチゲート構造のMOSFETを例に挙げて説明したが、同様のトレンチゲート構造のIGBTに対しても本発明を適用することができる。IGBTは、第1〜第4実施形態に対して基板1の導電型をn型からp型に変更するだけであり、その他の構造や製造方法に関しては第1〜第4実施形態と同様である。
2 n-型ドリフト層
3 p型ベース領域
4 n+型ソース領域
5 p+型ボディ層
6 トレンチ
7 n型チャネル層
8 ゲート酸化膜
9 ゲート電極
10 p型ディープ層
11 ソース電極
12 層間絶縁膜
13 ドレイン電極
20 マスク
30 n型電流分散層
Claims (9)
- 炭化珪素からなる第1または第2導電型の基板(1)と、
前記基板(1)の上に形成され、前記基板(1)よりも低不純物濃度とされた第1導電型の炭化珪素からなるドリフト層(2)と、
前記ドリフト層(2)の上に形成された第2導電型の炭化珪素からなるベース領域(3)と、
前記ベース領域(3)の上に形成され、前記ドリフト層(2)よりも高濃度の第1導電型の炭化珪素からなるソース領域(4)と、
前記ソース領域(4)と前記ベース領域(3)よりも深く形成され、前記ソース領域(4)および前記ベース領域(3)が両側に配置されるように形成されるトレンチ(6)と、
前記トレンチ(6)の側壁に位置する第1導電型の炭化珪素からなるチャネル層(7)と、
前記チャネル層(7)の表面において、前記ベース領域(3)から所定距離離間するように形成されたゲート絶縁膜(8)と、
前記トレンチ(6)内において、前記ゲート絶縁膜(8)の上に形成されたゲート電極(9)と、
前記ソース領域(4)および前記ベース領域(3)に電気的に接続されたソース電極(11)と、
前記基板(1)の裏面側に形成されたドレイン電極(13)とを備え、
前記ゲート電極(9)への印加電圧を制御することで前記チャネル層(7)に形成される蓄積型のチャネルを制御し、前記ソース領域(4)および前記ドリフト層(2)を介して、前記ソース電極(11)および前記ドレイン電極(13)の間に電流を流す蓄積型のトレンチゲート構造素子を備えた炭化珪素半導体装置であって、
前記ドリフト層(2)よりも高不純物濃度とされ、かつ、前記ベース領域(3)の下方に配置されると共に前記トレンチ(6)よりも深い位置まで配置され、前記トレンチ(6)のうち前記チャネル層(7)が形成される側壁に対して傾斜する第1方向に延設された部分と前記第1方向と逆方向に同じ角度傾斜させれらた第2方向に延設された部分とが共に複数本備えられることで格子状に配置された第2導電型のディープ層(10)が備えられていることを特徴とする炭化珪素半導体装置。 - 炭化珪素からなる第1または第2導電型の基板(1)と、
前記基板(1)の上に形成され、前記基板(1)よりも低不純物濃度とされた第1導電型の炭化珪素からなるドリフト層(2)と、
前記ドリフト層(2)の上に形成された第2導電型の炭化珪素からなるベース領域(3)と、
前記ベース領域(3)の上に形成され、前記ドリフト層(2)よりも高濃度の第1導電型の炭化珪素からなるソース領域(4)と、
前記ソース領域(4)と前記ベース領域(3)よりも深く形成され、前記ソース領域(4)および前記ベース領域(3)が両側に配置されるように形成されるトレンチ(6)と、
前記トレンチ(6)の側壁に位置する第1導電型の炭化珪素からなるチャネル層(7)と、
前記チャネル層(7)の表面において、前記ベース領域(3)から所定距離離間するように形成されたゲート絶縁膜(8)と、
前記トレンチ(6)内において、前記ゲート絶縁膜(8)の上に形成されたゲート電極(9)と、
前記ソース領域(4)および前記ベース領域(3)に電気的に接続されたソース電極(11)と、
前記基板(1)の裏面側に形成されたドレイン電極(13)とを備え、
前記ゲート電極(9)への印加電圧を制御することで前記チャネル層(7)に形成される蓄積型のチャネルを制御し、前記ソース領域(4)および前記ドリフト層(2)を介して、前記ソース電極(11)および前記ドレイン電極(13)の間に電流を流す蓄積型のトレンチゲート構造素子を備えた炭化珪素半導体装置であって、
前記ドリフト層(2)よりも高不純物濃度とされ、かつ、前記ベース領域(3)の下方に配置されると共に前記トレンチ(6)よりも深い位置まで配置され、上面形状が複数の六角形で構成されるハニカム状をなし、かつ、前記六角形の中心を通る対角線の一本が前記トレンチ(6)のうち前記チャネル層(7)が形成される側壁に対して垂直となるように構成された第2導電型のディープ層(10)が備えられていることを特徴とする炭化珪素半導体装置。 - 炭化珪素からなる第1または第2導電型の基板(1)と、
前記基板(1)の上に形成され、前記基板(1)よりも低不純物濃度とされた第1導電型の炭化珪素からなるドリフト層(2)と、
前記ドリフト層(2)の上に形成された第2導電型の炭化珪素からなるベース領域(3)と、
前記ベース領域(3)の上に形成され、前記ドリフト層(2)よりも高濃度の第1導電型の炭化珪素からなるソース領域(4)と、
前記ソース領域(4)と前記ベース領域(3)よりも深く、かつ、前記電流分散層(30)もしくは前記ドリフト層(3)まで達し、前記ソース領域(4)および前記ベース領域(3)が両側に配置されるように形成されるトレンチ(6)と、
前記トレンチ(6)の表面に形成されたゲート絶縁膜(8)と、
前記トレンチ(6)内において、前記ゲート絶縁膜(8)の上に形成されたゲート電極(9)と、
前記ソース領域(4)および前記ベース領域(3)に電気的に接続されたソース電極(11)と、
前記基板(1)の裏面側に形成されたドレイン電極(13)とを備え、
前記ゲート電極(9)への印加電圧を制御することで前記トレンチ(6)の側壁に位置する前記ベース領域(3)の表面部に反転型のチャネル領域を形成し、前記ソース領域(4)および前記ドリフト層(2)を介して、前記ソース電極(11)および前記ドレイン電極(13)の間に電流を流す反転型のトレンチゲート構造素子を備えた炭化珪素半導体装置であって、
前記ドリフト層(2)よりも高不純物濃度とされ、かつ、前記ベース領域(3)の下方に配置されると共に前記トレンチ(6)よりも深い位置まで配置され、前記トレンチ(6)のうち前記チャネル領域が形成される側壁に対して傾斜する第1方向に延設された部分と前記第1方向と逆方向に同じ角度傾斜させれらた第2方向に延設された部分とが共に複数本備えられることで格子状に配置された第2導電型のディープ層(10)が備えられていることを特徴とする炭化珪素半導体装置。 - 炭化珪素からなる第1または第2導電型の基板(1)と、
前記基板(1)の上に形成され、前記基板(1)よりも低不純物濃度とされた第1導電型の炭化珪素からなるドリフト層(2)と、
前記ドリフト層(2)の上に形成された第2導電型の炭化珪素からなるベース領域(3)と、
前記ベース領域(3)の上に形成され、前記ドリフト層(2)よりも高濃度の第1導電型の炭化珪素からなるソース領域(4)と、
前記ソース領域(4)と前記ベース領域(3)よりも深く、かつ、前記電流分散層(30)もしくは前記ドリフト層(3)まで達し、前記ソース領域(4)および前記ベース領域(3)が両側に配置されるように形成されるトレンチ(6)と、
前記トレンチ(6)の表面に形成されたゲート絶縁膜(8)と、
前記トレンチ(6)内において、前記ゲート絶縁膜(8)の上に形成されたゲート電極(9)と、
前記ソース領域(4)および前記ベース領域(3)に電気的に接続されたソース電極(11)と、
前記基板(1)の裏面側に形成されたドレイン電極(13)とを備え、
前記ゲート電極(9)への印加電圧を制御することで前記トレンチ(6)の側壁に位置する前記ベース領域(3)の表面部に反転型のチャネル領域を形成し、前記ソース領域(4)および前記ドリフト層(2)を介して、前記ソース電極(11)および前記ドレイン電極(13)の間に電流を流す反転型のトレンチゲート構造素子を備えた炭化珪素半導体装置であって、
前記ドリフト層(2)よりも高不純物濃度とされ、かつ、前記ベース領域(3)の下方に配置されると共に前記トレンチ(6)よりも深い位置まで配置され、前記トレンチ(6)のうち前記チャネル領域が形成される側壁に対して傾斜する第1方向に延設された部分と前記第1方向と逆方向に同じ角度傾斜させれらた第2方向に延設された部分とが共に複数本備えられることで格子状に配置された第2導電型のディープ層(10)が備えられていることを特徴とする炭化珪素半導体装置。 - 前記ディープ層(10)は、前記ベース領域(3)と同じもしくはそれよりも高不純物濃度とされていることを特徴とする請求項1ないし4のいずれか1つに記載の炭化珪素半導体装置。
- 前記ドリフト層(2)と前記ベース領域(3)との間には、前記ドリフト層(2)と同じもしくはそれよりも高不純物濃度で構成された第1導電型の炭化珪素からなる電流分散層(30)が形成されていることを特徴とする請求項1ないし5のいずれか1つに記載の炭化珪素半導体装置。
- 前記トレンチ(6)は、前記電流分散層(30)を貫通して前記ドリフト層(2)に達するように形成されていることを特徴とする請求項6に記載の炭化珪素半導体装置。
- 前記ディープ層(10)は、前記電流分散層(30)を貫通して前記ベース領域(3)と接していることを特徴とする請求項6または7に記載の炭化珪素半導体装置。
- 前記ドリフト層(2)は、前記基板(1)から前記ベース領域(3)に近づくに連れて不純物濃度が低くされていることを特徴とする請求項1ないし8のいずれか1つに記載の炭化珪素半導体装置。
Priority Applications (3)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2008107820A JP4640439B2 (ja) | 2008-04-17 | 2008-04-17 | 炭化珪素半導体装置 |
| DE102009017358.7A DE102009017358B4 (de) | 2008-04-17 | 2009-04-14 | Halbleitervorrichtung aus Siliciumcarbid mit Tiefschicht |
| US12/385,715 US7994513B2 (en) | 2008-04-17 | 2009-04-16 | Silicon carbide semiconductor device including deep layer |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2008107820A JP4640439B2 (ja) | 2008-04-17 | 2008-04-17 | 炭化珪素半導体装置 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| JP2009260064A JP2009260064A (ja) | 2009-11-05 |
| JP4640439B2 true JP4640439B2 (ja) | 2011-03-02 |
Family
ID=41078877
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP2008107820A Expired - Fee Related JP4640439B2 (ja) | 2008-04-17 | 2008-04-17 | 炭化珪素半導体装置 |
Country Status (3)
| Country | Link |
|---|---|
| US (1) | US7994513B2 (ja) |
| JP (1) | JP4640439B2 (ja) |
| DE (1) | DE102009017358B4 (ja) |
Cited By (2)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US10600864B2 (en) | 2018-01-09 | 2020-03-24 | Fuji Electric Co., Ltd. | Semiconductor device |
| US12520551B2 (en) | 2022-08-19 | 2026-01-06 | Fuji Electric Co., Ltd. | Silicon carbide semiconductor device and method of manufacturing silicon carbide semiconductor device |
Families Citing this family (53)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2011060901A (ja) * | 2009-09-08 | 2011-03-24 | Sumitomo Electric Ind Ltd | 半導体装置および半導体装置の製造方法 |
| US8525254B2 (en) * | 2010-08-12 | 2013-09-03 | Infineon Technologies Austria Ag | Silicone carbide trench semiconductor device |
| IT1401754B1 (it) | 2010-08-30 | 2013-08-02 | St Microelectronics Srl | Dispositivo elettronico integrato e relativo metodo di fabbricazione. |
| IT1401756B1 (it) | 2010-08-30 | 2013-08-02 | St Microelectronics Srl | Dispositivo elettronico integrato con struttura di terminazione di bordo e relativo metodo di fabbricazione. |
| IT1401755B1 (it) * | 2010-08-30 | 2013-08-02 | St Microelectronics Srl | Dispositivo elettronico integrato a conduzione verticale e relativo metodo di fabbricazione. |
| JP5729331B2 (ja) * | 2011-04-12 | 2015-06-03 | 株式会社デンソー | 半導体装置の製造方法及び半導体装置 |
| US8772788B2 (en) | 2011-05-30 | 2014-07-08 | Panasonic Corporation | Semiconductor element and method of manufacturing thereof |
| TWI470802B (zh) | 2011-12-21 | 2015-01-21 | 財團法人工業技術研究院 | 溝槽式金氧半導體電晶體元件及其製造方法 |
| JP5759393B2 (ja) * | 2012-01-12 | 2015-08-05 | 住友電気工業株式会社 | 炭化珪素半導体装置の製造方法 |
| WO2013118203A1 (ja) * | 2012-02-10 | 2013-08-15 | パナソニック株式会社 | 半導体装置及びその製造方法 |
| JP2013168540A (ja) * | 2012-02-16 | 2013-08-29 | Sumitomo Electric Ind Ltd | 炭化珪素半導体装置の製造方法および炭化珪素半導体装置 |
| TWI521719B (zh) | 2012-06-27 | 2016-02-11 | 財團法人工業技術研究院 | 雙凹溝槽式蕭基能障元件 |
| US8637922B1 (en) | 2012-07-19 | 2014-01-28 | Infineon Technologies Ag | Semiconductor device |
| TWI520337B (zh) | 2012-12-19 | 2016-02-01 | 財團法人工業技術研究院 | 階梯溝渠式金氧半場效電晶體及其製造方法 |
| TWI521718B (zh) | 2012-12-20 | 2016-02-11 | 財團法人工業技術研究院 | 接面位障蕭特基二極體嵌於金氧半場效電晶體單元陣列之整合元件 |
| WO2014115253A1 (ja) | 2013-01-23 | 2014-07-31 | 株式会社日立製作所 | 炭化珪素半導体装置及びその製造方法 |
| US9142668B2 (en) | 2013-03-13 | 2015-09-22 | Cree, Inc. | Field effect transistor devices with buried well protection regions |
| WO2014171048A1 (ja) * | 2013-04-16 | 2014-10-23 | パナソニック株式会社 | 炭化珪素半導体装置およびその製造方法 |
| JP2015072999A (ja) | 2013-10-02 | 2015-04-16 | 株式会社デンソー | 炭化珪素半導体装置 |
| CN105593997A (zh) * | 2013-10-04 | 2016-05-18 | 三菱电机株式会社 | 碳化硅半导体装置及其制造方法 |
| DE102014200613A1 (de) * | 2014-01-15 | 2015-07-16 | Robert Bosch Gmbh | SiC-Trench-Transistor und Verfahren zu dessen Herstellung |
| JP6179409B2 (ja) * | 2014-01-24 | 2017-08-16 | 株式会社デンソー | 炭化珪素半導体装置の製造方法 |
| JP6237408B2 (ja) * | 2014-03-28 | 2017-11-29 | 住友電気工業株式会社 | 炭化珪素半導体装置およびその製造方法 |
| TWI559534B (zh) * | 2014-11-03 | 2016-11-21 | 瀚薪科技股份有限公司 | Silicon carbide field effect transistor |
| CN105632931B (zh) | 2014-11-04 | 2020-04-28 | 台湾积体电路制造股份有限公司 | 半导体器件的制造方法及半导体器件 |
| JP6003961B2 (ja) | 2014-11-04 | 2016-10-05 | トヨタ自動車株式会社 | 半導体装置 |
| JP6613610B2 (ja) | 2015-05-14 | 2019-12-04 | 富士電機株式会社 | 半導体装置および半導体装置の製造方法 |
| JP6485382B2 (ja) * | 2016-02-23 | 2019-03-20 | 株式会社デンソー | 化合物半導体装置の製造方法および化合物半導体装置 |
| WO2017174603A1 (en) * | 2016-04-07 | 2017-10-12 | Abb Schweiz Ag | Short channel trench power mosfet |
| CN106024902B (zh) * | 2016-07-22 | 2019-04-30 | 泰科天润半导体科技(北京)有限公司 | 具有高阻断特性的SiC基穿通型沟槽MOSFET的制作方法 |
| JP6640691B2 (ja) * | 2016-09-21 | 2020-02-05 | 株式会社東芝 | 半導体装置及びその製造方法 |
| JP6616280B2 (ja) * | 2016-12-27 | 2019-12-04 | トヨタ自動車株式会社 | スイッチング素子 |
| JP6673232B2 (ja) * | 2017-01-17 | 2020-03-25 | 株式会社デンソー | 炭化珪素半導体装置 |
| JP7069665B2 (ja) * | 2017-11-29 | 2022-05-18 | 富士電機株式会社 | 半導体装置 |
| JP6910944B2 (ja) * | 2017-12-27 | 2021-07-28 | ルネサスエレクトロニクス株式会社 | 半導体装置 |
| JP6981890B2 (ja) * | 2018-01-29 | 2021-12-17 | ルネサスエレクトロニクス株式会社 | 半導体装置 |
| JP6626929B1 (ja) * | 2018-06-29 | 2019-12-25 | 京セラ株式会社 | 半導体デバイス及び電気装置 |
| CN111048587B (zh) * | 2018-10-15 | 2021-07-02 | 无锡华润上华科技有限公司 | 沟槽栅耗尽型vdmos器件及其制造方法 |
| JP7140642B2 (ja) * | 2018-11-15 | 2022-09-21 | トヨタ自動車株式会社 | スイッチング素子 |
| JP7425943B2 (ja) * | 2019-12-12 | 2024-02-01 | 株式会社デンソー | 炭化珪素半導体装置 |
| CN112186027A (zh) * | 2020-08-28 | 2021-01-05 | 派恩杰半导体(杭州)有限公司 | 一种带有栅极沟槽结构的碳化硅mosfet |
| US12080790B2 (en) * | 2020-10-28 | 2024-09-03 | Wolfspeed, Inc. | Power semiconductor devices including angled gate trenches |
| CN112466755A (zh) * | 2020-11-17 | 2021-03-09 | 深圳宝铭微电子有限公司 | 一种mos晶体管及其制造工艺 |
| JP7674656B2 (ja) * | 2021-07-02 | 2025-05-12 | ミネベアパワーデバイス株式会社 | 炭化ケイ素半導体装置 |
| US11798983B2 (en) * | 2021-07-19 | 2023-10-24 | United Semiconductor Japan Co., Ltd. | Semiconductor device with deeply depleted channel and manufacturing method thereof |
| JP7651403B2 (ja) * | 2021-08-05 | 2025-03-26 | 株式会社デンソー | 電界効果トランジスタとその製造方法 |
| CN114038908B (zh) * | 2021-11-30 | 2023-05-26 | 电子科技大学 | 集成二极管的沟槽栅碳化硅mosfet器件及制造方法 |
| JP7721461B2 (ja) * | 2022-02-24 | 2025-08-12 | 株式会社豊田中央研究所 | 半導体装置 |
| US12408360B2 (en) * | 2022-05-13 | 2025-09-02 | Wolfspeed, Inc. | Vertical power devices having mesas and etched trenches therebetween |
| CN117133791B (zh) * | 2023-10-26 | 2024-01-26 | 江苏应能微电子股份有限公司 | 一种自适应超结沟槽式mosfet器件及其制备方法 |
| DE102024202612A1 (de) * | 2024-03-20 | 2025-09-25 | Robert Bosch Gesellschaft mit beschränkter Haftung | Leistungshalbleiterbauelement mit geglättetem Gate-Drain Kapazitätsverlauf |
| CN118116975B (zh) * | 2024-04-03 | 2025-09-02 | 清纯半导体(宁波)有限公司 | 半导体功率器件及其制备方法 |
| CN118352396B (zh) * | 2024-04-30 | 2025-02-11 | 深圳平湖实验室 | 一种碳化硅晶体管、其制作方法及电子器件 |
Family Cites Families (28)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US5322802A (en) * | 1993-01-25 | 1994-06-21 | North Carolina State University At Raleigh | Method of fabricating silicon carbide field effect transistor |
| US5637898A (en) * | 1995-12-22 | 1997-06-10 | North Carolina State University | Vertical field effect transistors having improved breakdown voltage capability and low on-state resistance |
| JP3471509B2 (ja) | 1996-01-23 | 2003-12-02 | 株式会社デンソー | 炭化珪素半導体装置 |
| US6133587A (en) | 1996-01-23 | 2000-10-17 | Denso Corporation | Silicon carbide semiconductor device and process for manufacturing same |
| US6057558A (en) | 1997-03-05 | 2000-05-02 | Denson Corporation | Silicon carbide semiconductor device and manufacturing method thereof |
| JP3719323B2 (ja) * | 1997-03-05 | 2005-11-24 | 株式会社デンソー | 炭化珪素半導体装置 |
| US5969378A (en) * | 1997-06-12 | 1999-10-19 | Cree Research, Inc. | Latch-up free power UMOS-bipolar transistor |
| JP3371763B2 (ja) | 1997-06-24 | 2003-01-27 | 株式会社日立製作所 | 炭化けい素半導体装置 |
| US7345342B2 (en) * | 2001-01-30 | 2008-03-18 | Fairchild Semiconductor Corporation | Power semiconductor devices and methods of manufacture |
| EP1267415A3 (en) | 2001-06-11 | 2009-04-15 | Kabushiki Kaisha Toshiba | Power semiconductor device having resurf layer |
| JP2003101022A (ja) * | 2001-09-27 | 2003-04-04 | Toshiba Corp | 電力用半導体素子 |
| US7091573B2 (en) * | 2002-03-19 | 2006-08-15 | Infineon Technologies Ag | Power transistor |
| JP3634830B2 (ja) * | 2002-09-25 | 2005-03-30 | 株式会社東芝 | 電力用半導体素子 |
| WO2004032243A1 (en) * | 2002-10-04 | 2004-04-15 | Koninklijke Philips Electronics N.V. | Power semiconductor devices |
| EP1566843B1 (en) * | 2002-10-18 | 2013-12-18 | National Institute of Advanced Industrial Science and Technology | Manufacturing method of a silicon carbide semiconductor device |
| US7638841B2 (en) * | 2003-05-20 | 2009-12-29 | Fairchild Semiconductor Corporation | Power semiconductor devices and methods of manufacture |
| US7407837B2 (en) * | 2004-01-27 | 2008-08-05 | Fuji Electric Holdings Co., Ltd. | Method of manufacturing silicon carbide semiconductor device |
| JP4068597B2 (ja) * | 2004-07-08 | 2008-03-26 | 株式会社東芝 | 半導体装置 |
| JP2007221024A (ja) | 2006-02-20 | 2007-08-30 | Toshiba Corp | 半導体装置 |
| JP2007288545A (ja) | 2006-04-18 | 2007-11-01 | Japan Radio Co Ltd | 前置歪補償回路 |
| JP2008031704A (ja) | 2006-07-27 | 2008-02-14 | Toppan Cosmo Inc | 構造体 |
| JP2008108962A (ja) | 2006-10-26 | 2008-05-08 | Toshiba Corp | 半導体装置 |
| JP2008244455A (ja) * | 2007-02-28 | 2008-10-09 | Denso Corp | 炭化珪素半導体装置およびその製造方法 |
| JP4367508B2 (ja) * | 2007-03-13 | 2009-11-18 | 株式会社デンソー | 炭化珪素半導体装置およびその製造方法 |
| US8421148B2 (en) | 2007-09-14 | 2013-04-16 | Cree, Inc. | Grid-UMOSFET with electric field shielding of gate oxide |
| JP4798119B2 (ja) | 2007-11-06 | 2011-10-19 | 株式会社デンソー | 炭化珪素半導体装置およびその製造方法 |
| EP2091083A3 (en) * | 2008-02-13 | 2009-10-14 | Denso Corporation | Silicon carbide semiconductor device including a deep layer |
| JP2009302436A (ja) * | 2008-06-17 | 2009-12-24 | Denso Corp | 炭化珪素半導体装置の製造方法 |
-
2008
- 2008-04-17 JP JP2008107820A patent/JP4640439B2/ja not_active Expired - Fee Related
-
2009
- 2009-04-14 DE DE102009017358.7A patent/DE102009017358B4/de not_active Expired - Fee Related
- 2009-04-16 US US12/385,715 patent/US7994513B2/en not_active Expired - Fee Related
Cited By (2)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US10600864B2 (en) | 2018-01-09 | 2020-03-24 | Fuji Electric Co., Ltd. | Semiconductor device |
| US12520551B2 (en) | 2022-08-19 | 2026-01-06 | Fuji Electric Co., Ltd. | Silicon carbide semiconductor device and method of manufacturing silicon carbide semiconductor device |
Also Published As
| Publication number | Publication date |
|---|---|
| US7994513B2 (en) | 2011-08-09 |
| DE102009017358B4 (de) | 2018-07-26 |
| DE102009017358A1 (de) | 2009-10-22 |
| JP2009260064A (ja) | 2009-11-05 |
| US20090261350A1 (en) | 2009-10-22 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| JP4640439B2 (ja) | 炭化珪素半導体装置 | |
| JP4793390B2 (ja) | 炭化珪素半導体装置およびその製造方法 | |
| JP4798119B2 (ja) | 炭化珪素半導体装置およびその製造方法 | |
| JP4640436B2 (ja) | 炭化珪素半導体装置の製造方法 | |
| JP5531787B2 (ja) | 炭化珪素半導体装置およびその製造方法 | |
| JP5776610B2 (ja) | 炭化珪素半導体装置およびその製造方法 | |
| JP5728992B2 (ja) | 炭化珪素半導体装置およびその製造方法 | |
| JP2009302436A (ja) | 炭化珪素半導体装置の製造方法 | |
| JP2015072999A (ja) | 炭化珪素半導体装置 | |
| JP5751213B2 (ja) | 炭化珪素半導体装置およびその製造方法 | |
| JP6740986B2 (ja) | 炭化珪素半導体装置およびその製造方法 | |
| JP4683075B2 (ja) | 炭化珪素半導体装置およびその製造方法 | |
| US20140175459A1 (en) | Silicon carbide semiconductor device and method for manufacturing the same | |
| JP2012169385A (ja) | 炭化珪素半導体装置 | |
| JP5790573B2 (ja) | 炭化珪素半導体装置およびその製造方法 | |
| JP6109444B1 (ja) | 半導体装置 | |
| JP6099749B2 (ja) | 炭化珪素半導体装置およびその製造方法 | |
| JP5533677B2 (ja) | 炭化珪素半導体装置およびその製造方法 | |
| JP4793437B2 (ja) | 炭化珪素半導体装置およびその製造方法 | |
| JP2010147222A (ja) | 炭化珪素半導体装置およびその製造方法 | |
| JP2013084905A (ja) | 縦型半導体素子を備えた半導体装置 | |
| JP5817204B2 (ja) | 炭化珪素半導体装置 | |
| JP2019165165A (ja) | 炭化珪素半導体装置およびその製造方法 | |
| CN111295765A (zh) | 半导体装置 |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20090901 |
|
| A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20100610 |
|
| A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20100615 |
|
| A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20100804 |
|
| TRDD | Decision of grant or rejection written | ||
| A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20101102 |
|
| A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
| A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20101115 |
|
| R151 | Written notification of patent or utility model registration |
Ref document number: 4640439 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R151 |
|
| FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20131210 Year of fee payment: 3 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| LAPS | Cancellation because of no payment of annual fees |