JP4469319B2 - 半導体記憶装置 - Google Patents
半導体記憶装置 Download PDFInfo
- Publication number
- JP4469319B2 JP4469319B2 JP2005282199A JP2005282199A JP4469319B2 JP 4469319 B2 JP4469319 B2 JP 4469319B2 JP 2005282199 A JP2005282199 A JP 2005282199A JP 2005282199 A JP2005282199 A JP 2005282199A JP 4469319 B2 JP4469319 B2 JP 4469319B2
- Authority
- JP
- Japan
- Prior art keywords
- memory cell
- voltage
- bit line
- word line
- cell array
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 239000004065 semiconductor Substances 0.000 title claims description 54
- 230000015654 memory Effects 0.000 claims description 314
- CNQCVBJFEGMYDW-UHFFFAOYSA-N lawrencium atom Chemical compound [Lr] CNQCVBJFEGMYDW-UHFFFAOYSA-N 0.000 description 27
- 238000010586 diagram Methods 0.000 description 19
- 230000004044 response Effects 0.000 description 6
- 108010014173 Factor X Proteins 0.000 description 4
- 238000003491 array Methods 0.000 description 4
- 230000006870 function Effects 0.000 description 3
- 230000000694 effects Effects 0.000 description 2
- 230000007423 decrease Effects 0.000 description 1
- 230000003247 decreasing effect Effects 0.000 description 1
- 230000001066 destructive effect Effects 0.000 description 1
- 230000010354 integration Effects 0.000 description 1
- 230000003071 parasitic effect Effects 0.000 description 1
Classifications
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C13/00—Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C13/00—Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00
- G11C13/0002—Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00 using resistive RAM [RRAM] elements
- G11C13/0021—Auxiliary circuits
- G11C13/0023—Address circuits or decoders
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C13/00—Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00
- G11C13/0002—Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00 using resistive RAM [RRAM] elements
- G11C13/0021—Auxiliary circuits
- G11C13/0069—Writing or programming circuits or methods
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C13/00—Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00
- G11C13/0002—Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00 using resistive RAM [RRAM] elements
- G11C13/0021—Auxiliary circuits
- G11C13/0069—Writing or programming circuits or methods
- G11C2013/009—Write using potential difference applied between cell electrodes
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C2213/00—Indexing scheme relating to G11C13/00 for features not covered by this group
- G11C2213/70—Resistive array aspects
- G11C2213/77—Array wherein the memory element being directly connected to the bit lines and word lines without any access device being used
Landscapes
- Semiconductor Memories (AREA)
- Read Only Memory (AREA)
Description
VR=R/(R+RLINE)×VBW
前記メモリセルアレイ内の前記メモリセルであって書き込みまたは消去対象となる選択メモリセルの前記可変抵抗素子に印加される電圧パルスの実効的な電圧振幅若しくはパルス幅によって、書き込みまたは消去後の前記可変抵抗素子の電気抵抗変化が前記メモリセルアレイ内の配置個所に関係なく一定範囲内に収まるように、前記ワード線の内の前記選択メモリセルと接続する選択ワード線と前記ビット線の内の前記選択メモリセルと接続する選択ビット線の少なくとも何れか一方の端部に印加する電圧パルスの電圧振幅若しくはパルス幅のうち少なくとも電圧パルスの電圧振幅、及び、前記ワード線の内の前記選択メモリセルと接続しない非選択ワード線と前記ビット線の内の前記選択メモリセルと接続しない非選択ビット線の少なくとも何れか一方の端部に印加する電圧パルスの電圧振幅若しくはパルス幅のうち少なくとも電圧パルスの電圧振幅が、前記選択メモリセルの前記メモリセルアレイ内の配置個所に基づいて調整されることを第1の特徴とする。
前記メモリセルアレイ内の前記メモリセルであって書き込み、消去または読み出し対象となる選択メモリセルの前記可変抵抗素子に印加される電圧パルスの実効的な電圧振幅が、前記メモリセルアレイ内の配置個所に関係なく一定範囲内に収まるように、前記ワード線の内の前記選択メモリセルと接続する選択ワード線と前記ビット線の内の前記選択メモリセルと接続する選択ビット線の少なくとも何れか一方の端部に印加する電圧パルスの電圧振幅、及び、前記ワード線の内の前記選択メモリセルと接続しない非選択ワード線と前記ビット線の内の前記選択メモリセルと接続しない非選択ビット線の少なくとも何れか一方の端部に印加する電圧パルスの電圧振幅が、前記選択メモリセルの前記メモリセルアレイ内の配置個所に基づいて調整されることを第2の特徴とする。
本発明装置の第1実施形態について、図1〜図5を基に説明する。ここで、図1は、本発明装置の構成を示す概略ブロック図である。図1に示すように、本発明装置1は、メモリセルアレイ100、スイッチング回路群601、書き換え信号用のアドレスデコーダ602、カラムデコーダ605、ローデコーダ606及びローアドレスデコーダ608を備えて構成される。
VBW=X(R+RLINE)×VDD
VBW/2<VTH<VBW
VRead=X”(R+RLINE)×VDD
本発明装置1の第2実施形態について図10〜図12を基に説明する。本実施形態では、上記第1実施形態とは、本発明装置1の書き込み動作及びリセット動作にかかる構成が異なる場合について説明する。尚、読み出し動作については、上記第1実施形態と同じであるため、本実施形態では説明を割愛する。
VBW/3<VTH<VBW
本発明装置の第3実施形態について、図17及び図18を基に説明する。ここで、図17は、本発明装置の構成を示す概略ブロック図である。図17に示すように、本実施形態の本発明装置1は、メモリセルアレイ100、パルス幅調整回路610、書き換え信号用のアドレスデコーダ602、カラムデコーダ605、ローデコーダ606及びローアドレスデコーダ608を備えて構成される。尚、メモリセルアレイ100の構成は上記各実施形態と同様であり、本実施形態ではその説明を割愛する。
本発明装置1の第4実施形態について図19及び図20を基に説明する。本実施形態では、上記第3実施形態とは、本発明装置1の書き込み動作及びリセット動作にかかる構成が異なる場合について説明する。
〈1〉上記各実施形態では、クロスポイント構造のメモリセルアレイを備える場合について説明したが、例えば、トランジスタやダイオード等の選択素子と可変抵抗素子とを直列に接続してなるメモリセルからなるメモリセルアレイを備える半導体記憶装置に対しても本発明を適用できる。この場合でも、メモリセルアレイ内での位置により、ビット線またはソース線の寄生抵抗が異なり、可変抵抗素子にかかる電圧が影響を受けると考えられるため、本発明を適用することで、各メモリセル間で可変抵抗素子の特性のばらつきが少ないメモリセルアレイを実現できる。
100: メモリセルアレイ
101: ビット線
102: ワード線
103: 可変抵抗素子
200: メモリセルアレイ
201: 下部電極
202: 可変抵抗体
203: 上部電極
601: スイッチング回路群
602: アドレスデコーダ
603: 増幅回路
604: アンプ
605: カラムデコーダ
606: ローデコーダ
607: アンプ
608: ローアドレスデコーダ
609: アンプ
610: パルス幅調整回路
611: カウンタ回路
612: パルス生成回路
613: インバータ回路
614: NAND回路
610: パルス幅調整回路
620: パルス数調整回路
701: 選択メモリセル
702: 選択ビット線
703: 選択ワード線
901: 増幅回路
1001:選択メモリセル
1002:選択ビット線
1003:選択ワード線
1201:選択メモリセル
1202:選択ビット線
1203:選択ワード線
1204:センスアンプ
Claims (9)
- 電圧パルスの印加により電気抵抗が変化し、その電気抵抗の変化により情報を記憶可能な可変抵抗素子を有するメモリセルを行方向と列方向の少なくとも何れか1方向に複数配列し、同一行の前記メモリセル内の1つの端子を共通のワード線に接続し、同一列の前記メモリセル内の他の端子を共通のビット線に接続してなるメモリセルアレイを備えてなる半導体記憶装置であって、
前記メモリセルアレイ内の前記メモリセルであって書き込みまたは消去対象となる選択メモリセルの前記可変抵抗素子に印加される電圧パルスの実効的な電圧振幅若しくはパルス幅によって、書き込みまたは消去後の前記可変抵抗素子の電気抵抗変化が前記メモリセルアレイ内の配置個所に関係なく一定範囲内に収まるように、前記ワード線の内の前記選択メモリセルと接続する選択ワード線と前記ビット線の内の前記選択メモリセルと接続する選択ビット線の少なくとも何れか一方の端部に印加する電圧パルスの電圧振幅若しくはパルス幅のうち少なくとも電圧パルスの電圧振幅、及び、前記ワード線の内の前記選択メモリセルと接続しない非選択ワード線と前記ビット線の内の前記選択メモリセルと接続しない非選択ビット線の少なくとも何れか一方の端部に印加する電圧パルスの電圧振幅若しくはパルス幅のうち少なくとも電圧パルスの電圧振幅が、前記選択メモリセルの前記メモリセルアレイ内の配置個所に基づいて調整されることを特徴とする半導体記憶装置。 - 電圧パルスの印加により電気抵抗が変化し、その電気抵抗の変化により情報を記憶可能な可変抵抗素子を有するメモリセルを行方向と列方向の少なくとも何れか1方向に複数配列し、同一行の前記メモリセル内の1つの端子を共通のワード線に接続し、同一列の前記メモリセル内の他の端子を共通のビット線に接続してなるメモリセルアレイを備えてなる半導体記憶装置であって、
前記メモリセルアレイ内の前記メモリセルであって書き込み、消去または読み出し対象となる選択メモリセルの前記可変抵抗素子に印加される電圧パルスの実効的な電圧振幅が、前記メモリセルアレイ内の配置個所に関係なく一定範囲内に収まるように、前記ワード線の内の前記選択メモリセルと接続する選択ワード線と前記ビット線の内の前記選択メモリセルと接続する選択ビット線の少なくとも何れか一方の端部に印加する電圧パルスの電圧振幅、及び、前記ワード線の内の前記選択メモリセルと接続しない非選択ワード線と前記ビット線の内の前記選択メモリセルと接続しない非選択ビット線の少なくとも何れか一方の端部に印加する電圧パルスの電圧振幅が、前記選択メモリセルの前記メモリセルアレイ内の配置個所に基づいて調整されることを特徴とする半導体記憶装置。 - 前記選択ワード線と前記選択ビット線の各端部間の電圧差をVBWとし、前記選択メモリセルの前記可変抵抗素子に印加される前記実効的な電圧振幅をVRとし、前記可変抵抗素子の電気抵抗値をRとし、前記選択ワード線と前記選択ビット線の各端部から前記選択メモリセルに至る配線抵抗の合計をRLINEとした場合、
VR=R/(R+RLINE)×VBW
なる数式で与えられる前記実効的な電圧振幅VRが一定となるように、前記電圧差VBWが調整されることを特徴とする請求項1又は2に記載の半導体記憶装置。 - 電圧パルスの印加により電気抵抗が変化し、その電気抵抗の変化により情報を記憶可能な可変抵抗素子を有するメモリセルを行方向と列方向の少なくとも何れか1方向に複数配列し、同一行の前記メモリセル内の1つの端子を共通のワード線に接続し、同一列の前記メモリセル内の他の端子を共通のビット線に接続してなるメモリセルアレイを備えてなる半導体記憶装置であって、
前記メモリセルアレイ内の前記メモリセルであって書き込みまたは消去対象となる選択メモリセルの前記可変抵抗素子に印加される電圧パルスの実効的な電圧振幅若しくはパルス幅によって、書き込みまたは消去後の前記可変抵抗素子の電気抵抗変化が前記メモリセルアレイ内の配置個所に関係なく一定範囲内に収まるように、前記ワード線の内の前記選択メモリセルと接続する選択ワード線と前記ビット線の内の前記選択メモリセルと接続する選択ビット線の少なくとも何れか一方の端部に印加する電圧パルスの電圧振幅若しくはパルス幅のうち少なくとも電圧パルスの電圧振幅が、前記選択メモリセルの前記メモリセルアレイ内の配置個所に基づいて調整され、
前記選択ワード線と前記選択ビット線の各端部間の電圧差をV BW とし、前記選択メモリセルの前記可変抵抗素子に印加される前記実効的な電圧振幅をV R とし、前記可変抵抗素子の電気抵抗値をRとし、前記選択ワード線と前記選択ビット線の各端部から前記選択メモリセルに至る配線抵抗の合計をR LINE とした場合、
V R =R/(R+R LINE )×V BW
なる数式で与えられる前記実効的な電圧振幅V R が一定となるように、前記電圧差V BW が調整されることを特徴とする半導体記憶装置。 - 電圧パルスの印加により電気抵抗が変化し、その電気抵抗の変化により情報を記憶可能な可変抵抗素子を有するメモリセルを行方向と列方向の少なくとも何れか1方向に複数配列し、同一行の前記メモリセル内の1つの端子を共通のワード線に接続し、同一列の前記メモリセル内の他の端子を共通のビット線に接続してなるメモリセルアレイを備えてなる半導体記憶装置であって、
前記メモリセルアレイ内の前記メモリセルであって書き込み、消去または読み出し対象となる選択メモリセルの前記可変抵抗素子に印加される電圧パルスの実効的な電圧振幅が、前記メモリセルアレイ内の配置個所に関係なく一定範囲内に収まるように、前記ワード線の内の前記選択メモリセルと接続する選択ワード線と前記ビット線の内の前記選択メモリセルと接続する選択ビット線の少なくとも何れか一方の端部に印加する電圧パルスの電圧振幅が、前記選択メモリセルの前記メモリセルアレイ内の配置個所に基づいて調整され、
前記選択ワード線と前記選択ビット線の各端部間の電圧差をV BW とし、前記選択メモリセルの前記可変抵抗素子に印加される前記実効的な電圧振幅をV R とし、前記可変抵抗素子の電気抵抗値をRとし、前記選択ワード線と前記選択ビット線の各端部から前記選択メモリセルに至る配線抵抗の合計をR LINE とした場合、
V R =R/(R+R LINE )×V BW
なる数式で与えられる前記実効的な電圧振幅V R が一定となるように、前記電圧差V BW が調整されることを特徴とする半導体記憶装置。 - 更に、電源電圧をVDDとし、前記メモリセルアレイ内の全ての前記メモリセルに共通な定数をXとした場合、
VBW=X×(R+RLINE)×VDD
なる数式を満足するように、前記電圧差VBWが(R+RLINE)に比例して調整されることを特徴とする請求項3〜5の何れか一項に記載の半導体記憶装置。 - 前記選択ワード線と前記選択ビット線の少なくとも何れか一方の端部に印加する電圧パルスの電圧振幅を調整するための電圧調整回路を備え、
前記電圧調整回路が、前記メモリセルアレイ内の前記メモリセルの総数以下の複数のスイッチ回路を備えてなり、
前記選択ワード線と前記選択ビット線の少なくとも何れか一方を選択するデコード信号によって、前記複数のスイッチ回路がオンオフ制御されることを特徴とする請求項3〜5の何れか一項に記載の半導体記憶装置。 - 前記選択ワード線と前記選択ビット線の少なくとも何れか一方の端部に印加する電圧パルスの電圧振幅を調整するための電圧調整回路を備え、
前記電圧調整回路が、前記メモリセルアレイ内の前記メモリセルの総数以下の複数のスイッチ回路と増幅器を備えてなり、
前記選択ワード線と前記選択ビット線の少なくとも何れか一方を選択するデコード信号によって、前記複数のスイッチ回路がオンオフ制御され
オン状態に制御された前記スイッチ回路の出力電圧V1が、Yを所定の定数として、
V1=Y×(R+RLINE)×VDD
なる数式を満足するように調整され、
前記電圧差VBWが、前記増幅器が前記出力電圧V1を電圧増幅して得られることを特徴とする請求項6に記載の半導体記憶装置。 - 前記メモリセルアレイが、前記メモリセルを行方向と列方向に夫々複数配列して、同一行の前記メモリセル内の1つの端子である前記可変抵抗素子の一方端を共通の前記ワード線に接続し、同一列の前記メモリセル内の他の端子である前記可変抵抗素子の他方端を共通の前記ビット線に接続してなることを特徴とする請求項1〜8の何れか1項に記載の半導体記憶装置。
Priority Applications (6)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2005282199A JP4469319B2 (ja) | 2005-06-17 | 2005-09-28 | 半導体記憶装置 |
US11/921,755 US7668001B2 (en) | 2005-06-17 | 2006-01-05 | Semiconductor memory device |
KR1020087000541A KR100909199B1 (ko) | 2005-06-17 | 2006-05-01 | 반도체 기억 장치 |
PCT/JP2006/309086 WO2006134732A1 (ja) | 2005-06-17 | 2006-05-01 | 半導体記憶装置 |
CN2006800215717A CN101199023B (zh) | 2005-06-17 | 2006-05-01 | 半导体存储装置 |
TW095117770A TW200703622A (en) | 2005-06-17 | 2006-05-19 | Semiconductor storage apparatus |
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2005178395 | 2005-06-17 | ||
JP2005282199A JP4469319B2 (ja) | 2005-06-17 | 2005-09-28 | 半導体記憶装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2007026627A JP2007026627A (ja) | 2007-02-01 |
JP4469319B2 true JP4469319B2 (ja) | 2010-05-26 |
Family
ID=37532099
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2005282199A Active JP4469319B2 (ja) | 2005-06-17 | 2005-09-28 | 半導体記憶装置 |
Country Status (6)
Country | Link |
---|---|
US (1) | US7668001B2 (ja) |
JP (1) | JP4469319B2 (ja) |
KR (1) | KR100909199B1 (ja) |
CN (1) | CN101199023B (ja) |
TW (1) | TW200703622A (ja) |
WO (1) | WO2006134732A1 (ja) |
Families Citing this family (30)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TWI331343B (en) * | 2007-03-28 | 2010-10-01 | Nanya Technology Corp | A compensation circuit and a memory with the compensation circuit |
JP4252624B2 (ja) * | 2007-06-01 | 2009-04-08 | パナソニック株式会社 | 抵抗変化型記憶装置 |
JP5072564B2 (ja) | 2007-12-10 | 2012-11-14 | 株式会社東芝 | 半導体記憶装置及びメモリセル電圧印加方法 |
JP5063337B2 (ja) * | 2007-12-27 | 2012-10-31 | 株式会社日立製作所 | 半導体装置 |
TWI413121B (zh) | 2008-02-29 | 2013-10-21 | Toshiba Kk | Semiconductor memory device |
US8363365B2 (en) * | 2008-06-17 | 2013-01-29 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor device |
JP2010009669A (ja) * | 2008-06-26 | 2010-01-14 | Toshiba Corp | 半導体記憶装置 |
KR20100011292A (ko) | 2008-07-24 | 2010-02-03 | 삼성전자주식회사 | 수직 스트링 상변화 메모리 소자 |
JP5106297B2 (ja) | 2008-07-30 | 2012-12-26 | 株式会社東芝 | 半導体記憶装置 |
KR20100095079A (ko) * | 2009-02-20 | 2010-08-30 | 삼성전자주식회사 | 가변저항 메모리 셀 어레이를 갖는 저항성 메모리 장치, 이를 포함하는 메모리 시스템, 및 그것의 데이터 입출력 방법 |
JP5175769B2 (ja) * | 2009-02-25 | 2013-04-03 | 株式会社東芝 | 半導体記憶装置 |
JP4606520B2 (ja) * | 2009-03-25 | 2011-01-05 | パナソニック株式会社 | 抵抗変化型不揮発性記憶装置 |
KR20100123149A (ko) | 2009-05-14 | 2010-11-24 | 삼성전자주식회사 | 저항체를 이용한 반도체 메모리 장치 |
JP2011040112A (ja) * | 2009-08-06 | 2011-02-24 | Toshiba Corp | 不揮発性半導体記憶装置 |
JP4940287B2 (ja) * | 2009-08-06 | 2012-05-30 | 株式会社東芝 | 不揮発性半導体記憶装置 |
JP5214560B2 (ja) * | 2009-08-19 | 2013-06-19 | 株式会社東芝 | 不揮発性半導体記憶装置 |
US8289749B2 (en) * | 2009-10-08 | 2012-10-16 | Sandisk 3D Llc | Soft forming reversible resistivity-switching element for bipolar switching |
KR101652333B1 (ko) | 2010-02-10 | 2016-08-30 | 삼성전자주식회사 | 가변 저항 메모리 장치 및 그것의 프로그램 방법 |
US8848430B2 (en) * | 2010-02-23 | 2014-09-30 | Sandisk 3D Llc | Step soft program for reversible resistivity-switching elements |
JP2012069216A (ja) * | 2010-09-24 | 2012-04-05 | Toshiba Corp | 不揮発性半導体記憶装置 |
US8441853B2 (en) | 2010-09-30 | 2013-05-14 | Sandisk Technologies Inc. | Sensing for NAND memory based on word line position |
US8971090B2 (en) | 2012-08-31 | 2015-03-03 | Kabushiki Kaisha Toshiba | Semiconductor memory device |
US9299410B2 (en) * | 2013-09-04 | 2016-03-29 | Shintaro SAKAI | Reading magnetic memory based on regions within a cell array |
US9082502B2 (en) | 2013-10-10 | 2015-07-14 | Sandisk Technologies Inc. | Bit line and compare voltage modulation for sensing nonvolatile storage elements |
KR102379705B1 (ko) | 2015-08-20 | 2022-03-28 | 삼성전자주식회사 | 그라운드 스위치를 갖는 메모리 장치 |
CN111951874B (zh) * | 2019-05-14 | 2022-10-18 | 兆易创新科技集团股份有限公司 | 一种校验的方法和装置 |
JPWO2021172170A1 (ja) * | 2020-02-28 | 2021-09-02 | ||
JP7150787B2 (ja) | 2020-07-31 | 2022-10-11 | ウィンボンド エレクトロニクス コーポレーション | 抵抗変化型クロスバーアレイ装置 |
US11205480B1 (en) * | 2020-09-11 | 2021-12-21 | Micron Technology, Inc. | Ramp-based biasing in a memory device |
US11705177B2 (en) * | 2021-03-12 | 2023-07-18 | Taiwan Semiconductor Manufacturing Company, Ltd. | Semiconductor memory devices and methods of manufacturing thereof |
Family Cites Families (11)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6204139B1 (en) | 1998-08-25 | 2001-03-20 | University Of Houston | Method for switching the properties of perovskite materials used in thin film resistors |
US6473332B1 (en) * | 2001-04-04 | 2002-10-29 | The University Of Houston System | Electrically variable multi-state resistance computing |
US6824814B2 (en) | 2002-05-21 | 2004-11-30 | Sharp Laboratories Of America, Inc. | Preparation of LCPMO thin films which have reversible resistance change properties |
JP2005032401A (ja) | 2003-06-17 | 2005-02-03 | Sharp Corp | 不揮発性半導体記憶装置及びその書き込み方法と消去方法 |
KR100520228B1 (ko) * | 2004-02-04 | 2005-10-11 | 삼성전자주식회사 | 상변화 메모리 장치 및 그에 따른 데이터 라이팅 방법 |
DE102005004338B4 (de) * | 2004-02-04 | 2009-04-09 | Samsung Electronics Co., Ltd., Suwon | Phasenänderungs-Speicherbauelement und zugehöriges Programmierverfahren |
JP4365737B2 (ja) * | 2004-06-30 | 2009-11-18 | シャープ株式会社 | 可変抵抗素子の駆動方法及び記憶装置 |
JP4148210B2 (ja) * | 2004-09-30 | 2008-09-10 | ソニー株式会社 | 記憶装置及び半導体装置 |
KR100670701B1 (ko) * | 2004-10-30 | 2007-01-17 | 주식회사 하이닉스반도체 | 저 전압용 반도체 메모리 장치 |
KR100659502B1 (ko) * | 2005-02-04 | 2006-12-20 | 삼성전자주식회사 | 플래쉬 셀로 구현한 퓨즈 어레이 회로 |
KR101509836B1 (ko) * | 2007-11-13 | 2015-04-06 | 애플 인크. | 멀티 유닛 메모리 디바이스에서의 메모리 유닛의 최적화된 선택 |
-
2005
- 2005-09-28 JP JP2005282199A patent/JP4469319B2/ja active Active
-
2006
- 2006-01-05 US US11/921,755 patent/US7668001B2/en active Active
- 2006-05-01 WO PCT/JP2006/309086 patent/WO2006134732A1/ja active Application Filing
- 2006-05-01 KR KR1020087000541A patent/KR100909199B1/ko active IP Right Grant
- 2006-05-01 CN CN2006800215717A patent/CN101199023B/zh active Active
- 2006-05-19 TW TW095117770A patent/TW200703622A/zh unknown
Also Published As
Publication number | Publication date |
---|---|
KR100909199B1 (ko) | 2009-07-23 |
WO2006134732A1 (ja) | 2006-12-21 |
US7668001B2 (en) | 2010-02-23 |
JP2007026627A (ja) | 2007-02-01 |
CN101199023A (zh) | 2008-06-11 |
CN101199023B (zh) | 2013-04-17 |
TWI297946B (ja) | 2008-06-11 |
TW200703622A (en) | 2007-01-16 |
KR20080022184A (ko) | 2008-03-10 |
US20090135641A1 (en) | 2009-05-28 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP4469319B2 (ja) | 半導体記憶装置 | |
JP6886501B2 (ja) | メモリを動作させる方法 | |
US11798620B2 (en) | Apparatuses including multi-level memory cells and methods of operation of same | |
JP4189395B2 (ja) | 不揮発性半導体記憶装置及び読み出し方法 | |
KR101258983B1 (ko) | 가변저항 소자를 이용한 반도체 메모리 장치 및 그 동작방법 | |
JP4313372B2 (ja) | 不揮発性半導体記憶装置 | |
TWI492231B (zh) | 可變電阻記憶體裝置及其驅動方法 | |
KR101158490B1 (ko) | 반도체집적회로 장치 | |
JP4344011B2 (ja) | 不揮発性記憶装置 | |
JP5032621B2 (ja) | 不揮発性半導体メモリ及びその製造方法 | |
JP4427464B2 (ja) | 不揮発性半導体記憶装置及びその動作方法 | |
US10553647B2 (en) | Methods and apparatus for three-dimensional non-volatile memory | |
JP5622715B2 (ja) | 半導体記憶装置 | |
US8482956B2 (en) | Semiconductor memory device and method of driving the same | |
JPWO2007145295A1 (ja) | 不揮発性メモリ装置 | |
CN111627478B (zh) | 可变电阻式存储器 | |
CN104900261A (zh) | 可变电阻式存储器及其写入方法 | |
JPWO2016072173A1 (ja) | 不揮発性メモリ装置、および不揮発性メモリ装置の制御方法 | |
JP5774154B1 (ja) | 抵抗変化型メモリ | |
US10355049B1 (en) | Methods and apparatus for three-dimensional non-volatile memory | |
US11257536B2 (en) | Semiconductor storage device and control method thereof |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20091110 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20100108 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20100202 |
|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20100226 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 4469319 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20130305 Year of fee payment: 3 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20130305 Year of fee payment: 3 |
|
S111 | Request for change of ownership or part of ownership |
Free format text: JAPANESE INTERMEDIATE CODE: R313113 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20130305 Year of fee payment: 3 |
|
S111 | Request for change of ownership or part of ownership |
Free format text: JAPANESE INTERMEDIATE CODE: R313113 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20140305 Year of fee payment: 4 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20140305 Year of fee payment: 4 |
|
R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |