JP3580803B2 - 半導体装置 - Google Patents

半導体装置 Download PDF

Info

Publication number
JP3580803B2
JP3580803B2 JP2002233762A JP2002233762A JP3580803B2 JP 3580803 B2 JP3580803 B2 JP 3580803B2 JP 2002233762 A JP2002233762 A JP 2002233762A JP 2002233762 A JP2002233762 A JP 2002233762A JP 3580803 B2 JP3580803 B2 JP 3580803B2
Authority
JP
Japan
Prior art keywords
line
signal line
semiconductor chip
wiring
gnd
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
JP2002233762A
Other languages
English (en)
Other versions
JP2004079579A (ja
Inventor
憲隆 安在
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Oki Electric Industry Co Ltd
Original Assignee
Oki Electric Industry Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Oki Electric Industry Co Ltd filed Critical Oki Electric Industry Co Ltd
Priority to JP2002233762A priority Critical patent/JP3580803B2/ja
Priority to US10/631,723 priority patent/US6982494B2/en
Publication of JP2004079579A publication Critical patent/JP2004079579A/ja
Application granted granted Critical
Publication of JP3580803B2 publication Critical patent/JP3580803B2/ja
Priority to US11/233,027 priority patent/US7239028B2/en
Priority to US11/785,708 priority patent/US7538417B2/en
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/10Bump connectors ; Manufacturing methods related thereto
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/28Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
    • H01L23/31Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
    • H01L23/3107Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed
    • H01L23/3114Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed the device being a chip scale package, e.g. CSP
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/522Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
    • H01L23/528Geometry or layout of the interconnection structure
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/58Structural electrical arrangements for semiconductor devices not otherwise provided for, e.g. in combination with batteries
    • H01L23/64Impedance arrangements
    • H01L23/642Capacitive arrangements
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/58Structural electrical arrangements for semiconductor devices not otherwise provided for, e.g. in combination with batteries
    • H01L23/64Impedance arrangements
    • H01L23/66High-frequency adaptations
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/10Bump connectors ; Manufacturing methods related thereto
    • H01L24/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L24/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2223/00Details relating to semiconductor or other solid state devices covered by the group H01L23/00
    • H01L2223/58Structural electrical arrangements for semiconductor devices not otherwise provided for
    • H01L2223/64Impedance arrangements
    • H01L2223/66High-frequency adaptations
    • H01L2223/6605High-frequency electrical connections
    • H01L2223/6627Waveguides, e.g. microstrip line, strip line, coplanar line
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/023Redistribution layers [RDL] for bonding areas
    • H01L2224/0237Disposition of the redistribution layers
    • H01L2224/02377Fan-in arrangement
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/05001Internal layers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/05001Internal layers
    • H01L2224/05005Structure
    • H01L2224/05008Bonding area integrally formed with a redistribution layer on the semiconductor or solid-state body, e.g.
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/05001Internal layers
    • H01L2224/0502Disposition
    • H01L2224/05026Disposition the internal layer being disposed in a recess of the surface
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/0556Disposition
    • H01L2224/05571Disposition the external layer being disposed in a recess of the surface
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/06Structure, shape, material or disposition of the bonding areas prior to the connecting process of a plurality of bonding areas
    • H01L2224/061Disposition
    • H01L2224/0612Layout
    • H01L2224/0613Square or rectangular array
    • H01L2224/06131Square or rectangular array being uniform, i.e. having a uniform pitch across the array
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L2224/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L2224/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • H01L2224/13001Core members of the bump connector
    • H01L2224/13099Material
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L2224/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/522Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
    • H01L23/5222Capacitive arrangements or effects of, or between wiring layers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/02Bonding areas ; Manufacturing methods related thereto
    • H01L24/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L24/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/10Bump connectors ; Manufacturing methods related thereto
    • H01L24/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/0001Technical content checked by a classifier
    • H01L2924/00014Technical content checked by a classifier the subject-matter covered by the group, the symbol of which is combined with the symbol of this group, being disclosed without further technical details
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01004Beryllium [Be]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01005Boron [B]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01006Carbon [C]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01013Aluminum [Al]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01015Phosphorus [P]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01029Copper [Cu]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01033Arsenic [As]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01082Lead [Pb]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/013Alloys
    • H01L2924/014Solder alloys
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/14Integrated circuits
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/19Details of hybrid assemblies other than the semiconductor or other solid state devices to be connected
    • H01L2924/1901Structure
    • H01L2924/1903Structure including wave guides
    • H01L2924/19033Structure including wave guides being a coplanar line type
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/19Details of hybrid assemblies other than the semiconductor or other solid state devices to be connected
    • H01L2924/1901Structure
    • H01L2924/1904Component type
    • H01L2924/19041Component type being a capacitor
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/30Technical effects
    • H01L2924/301Electrical effects
    • H01L2924/30105Capacitance
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/30Technical effects
    • H01L2924/301Electrical effects
    • H01L2924/30107Inductance
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/30Technical effects
    • H01L2924/301Electrical effects
    • H01L2924/3011Impedance

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Computer Hardware Design (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Geometry (AREA)
  • Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
  • Semiconductor Integrated Circuits (AREA)

Description

【0001】
【産業上の利用分野】
この発明は、パッケージ構造を有する半導体装置、特に、WCSP型を有する半導体装置に関する。
【0002】
【従来の技術】
電子機器に搭載される半導体装置の高集積化及び伝送信号の高周波化が益々求められているなかで、半導体チップの外形サイズとほぼ同じ外形サイズにパッケージングが施された半導体装置であるCSP(Chip Size Package)が注目されている。
【0003】
近年、特に、製造コストの低減化等の目的から、ウェハ状態のまま外部端子形成工程までを完了させ、ダイシングによって個片化されたCSPである、WCSP(Waferlevel Chip Size Package)の技術開発が進められている。
【0004】
このWCSPには、半導体チップ上の電極パッドと外部端子とを、当該外部端子を所望位置に再配置させる配線(再配線)を介して電気的に接続させた構造を有するものがある。
【0005】
こうした再配線を有するWCSPは、再配線によって配線設計の自由度が向上する。
【0006】
【発明が解決しようとする課題】
上述した再配線を有するWCSPを用いて高周波信号の伝送を行う場合、半導体チップが具える回路素子と、当該回路素子と電極パッドを介して電気的に接続される信号線すなわち再配線との間で両者のインピーダンスを整合させるのが望ましい。
【0007】
両者間のインピーダンスの不整合を克服することにより、電極パッドと信号線との接合近傍で発生する伝送信号の反射等に起因する、伝送信号の減衰を抑制することができる。
【0008】
しかしながら、WCSPにおける信号線の特性インピーダンスは、回路素子のインピーダンスに比べて充分大きいにも拘わらず、信号線の特性インピーダンスを低減させて両者間のインピーダンスの整合を図るための効果的な手法は提案されてはいない。
【0009】
そこで、この発明の目的は、回路素子のインピーダンスと当該回路素子に電気的に接続される信号線の特性インピーダンスとのインピーダンス整合を図ることにより、伝送信号の高周波化に伴い顕著となる反射等の発生を抑制した、優れた高周波特性を有する半導体装置を提供することにある。
【0010】
【課題を解決するための手段】
そこで、この発明の半導体装置は、下記のような構成上の特徴を有する。
【0011】
すなわち、この発明の半導体装置は、回路素子を具える半導体チップにパッケージングが施されていて、このパッケージングの外形寸法が半導体チップの外形寸法と実質的に同一の寸法となっている構成を有している。この半導体チップ上には複数の電極パッドが形成されていて、この電極パッドの表面の一部を露出させるように設けられた絶縁膜の上側であって当該電極パッドの直上とは異なる位置には、外部接続用の外部端子が形成されている。そして、電極パッドの各々と外部端子の各々とは、当該絶縁膜上に設けられた配線を介して電気的に接続されている。この配線は、第1及び第2配線を含んでいて、第1配線は接地線、すなわち、GND線とされると共に、第2配線は接地電圧を基準とする電圧を有する電気信号が伝送される信号線として作用する。そして、この第1配線は第2配線を挟む位置に設けられている。
【0012】
この構成によれば、信号線が第1配線すなわちGND線に挟まれた位置に設けられているので、GND線と信号線との間の電磁気的な結合が強まる。その結果、GND線と信号線との間の容量が増大して信号線のインダクタンスが減少されるため、信号線の特性インピーダンスを従来よりも低減させることができる。
【0013】
また、上述した同一絶縁層上に、第1及び第2外部端子が設けられている構成とは異なり、半導体チップ上に設けた第1及び第2絶縁層の積層の上側に第1外部端子が設けられ、第2絶縁層の上側に第2外部端子が設けられている構成とする場合には、上述の第1電極パッドと第1外部端子との接続を、第2絶縁層上を延在させた、接地線、すなわち、GND線となる第1配線で行い、第2電極パッドと第2外部端子との接続を、第1絶縁層上を延在させた、信号線となる第2配線で行い、しかも、第1配線で第2配線を上側から覆うように設けた構成とする。
【0014】
この構成によれば、第1及び第2配線の構造は、マイクロストリップライン構造となるので、信号線の特性インピーダンスを従来よりも低減できると共に、GND線が半導体チップからより離れて配置されているので、GND線と半導体チップ内の回路素子との間の不所望な相互作用の発生を抑制できる。
【0015】
【発明の実施の形態】
以下、図1から図9を参照して、この発明の実施の形態につき説明する。尚、各図は、この発明に係る半導体装置の一構成例を概略的に示してある。また、各図は、この発明が理解できる程度に各構成成分の形状、大きさ及び配置関係を概略的に示してあるに過ぎず、この発明をこれら図示例に限定するものではない。また、図を分かり易くするために、断面を示すハッチング(斜線)は一部分を除き省略してある。また、以下の説明において、特定の材料及び条件等を用いることがあるが、これら材料及び条件は好適例の一つに過ぎず、従って、何らこれらに限定されない。また、各図において同様の構成成分については同一の番号を付して示し、その重複する説明を省略することもある。
【0016】
また、以下に説明する各実施の形態では、ウェハ状態のCSPをダイシングによって切り出して得られる個々のCSPをWCSPと称することとし、半導体装置としてこのWCSPを例に挙げて説明する。
【0017】
<第1の実施の形態>
図1及び図2を参照して、この発明の第1の実施の形態に係る半導体装置につき説明する。図1は、この実施の形態の半導体装置であるWCSP10を概略的に示す平面図である。また、図2(A)は、図1に示す平面図のうち破線で囲まれた領域Aを拡大して各構成要素を詳細に示した図である(以下の各実施の形態においては図1に対応する図は省略し、この拡大概略図に対応する図を参照して説明する。)。また、図2(B)は、図2(A)を破線部分I−I’線に沿って切断して得られる切り口(断面)を図中矢印I方向から見た図である。また、図2(C)は、図2(A)を破線部分P−P’線に沿って切断して得られる切り口(断面)を図中矢印P方向から見た図である(以下の実施の形態についても同様とする。)。尚、図1及び図2(A)において、便宜上、WCSP10が具える有機樹脂膜等の封止膜50の図示を省略すると共に、図1においては、配線35及びポスト部40の一部もその図示を省略してある。
【0018】
半導体装置であるWCSP10が具える半導体チップ15上に、アルミニウム(Al)からなる電極パッド20が半導体チップ15の外周に沿って所定間隔毎に配置されている。図1に示す例では、WCSP10の平面形状は四角であるので、四角の各辺に沿って、電極パッド20を直線状に配列させている。尚、電極パッド20の配置個数と位置はこれに限られず、例えば、半導体チップ15上に一組だけ対向配置されていても良い。
【0019】
また、図2(A)及び(B)に示すように、回路素子を具える半導体チップ15上に、これら電極パッド20の表面を露出させるように、パッシベーション膜25及び保護膜30等の絶縁層(尚、ここではこの絶縁層を第1絶縁層とも称する。)32が順次設けられている。尚、パッシベーション膜25は、例えば、シリコン酸化膜(SiO)で形成されていて、また、保護膜30はポリイミド樹脂のように低硬度の膜材で形成されており、製造時における半導体チップ15に対する衝撃や、封止膜50と半導体チップ15との間の応力による剥離を抑制する。
【0020】
また、図2(A)に示すように、各電極パッド20(20a、20b)は、それぞれ専用の配線35(35a、35b)を介して、対応するそれぞれポスト部40(40a、40b)と電気的に個別に接続されている。この配線35は、保護膜30上を半導体チップ15の中心方向に延出されていて、銅(Cu)で形成されている。
【0021】
より詳細には、この実施の形態における配線35の各々は、当該配線35に対応する電極パッド20と接続されていると共に、各配線35のうち第1絶縁層32上に延在する表面上にはポスト部40が形成された構成である。
【0022】
これにより、この配線35によって、このポスト部40上に形成される、実装基板に接続するための外部端子である半田ボール(バンプ)(不図示)を、電極パッド20の位置に依らず実質水平面上の所望位置に、すなわち、電極パッド20の直上の位置から半導体チップ15の上側の、シフトされた位置に配置することができる。よって、この配線35は外部端子の再配置を可能とする、再配線として機能している(以下、配線35を再配線と称する場合もある)。
【0023】
また、図2(B)及び(C)に示すように、半導体チップ15の上面側には、エポキシ樹脂等の封止膜50が、パッシベーション膜25及び保護膜30等を覆うように、且つ、ポスト部(40a、40b)の表面を露出するように形成されている。そして、このポスト部(40a、40b)は、プリント基板(不図示)への接続用のバンプである外部端子としての半田ボール45と接続されている。
【0024】
図2(A)に示す配線35の接続構造によれば、2つの第1配線35a、35aの各々が、第1電極パッド20a、20aと第1ポスト部40a、40aとの間の接続をそれぞれ行っている。更に、第2配線35bが、第2電極パッド20bと第2ポスト部40bとの間の接続を行っている。第1配線35a、35aは、接地(GND)電位が供給されるので、GND線またはGND層とも称する。また、第2配線35bは、GND電位を基準とした電圧の電気信号すなわち高周波信号(変動電位信号)が供給されるので、信号線または信号層とも称する。尚、この構成例において高周波とは、半導体チップの動作周波数の実効波長に対して極端に短くならない程度の長さを有する信号線中を伝送する信号の周波数を意味している。
【0025】
この場合、一対の第1配線35a、35aの間に、第2配線35bが、互いに接触しないように離間して、保護膜30の上面に配置されている。
【0026】
このように、図2(A)で示すこれら配線の接続構造は、第1及び第2配線を平面的に見たとき、2つの第1配線で第2配線を両側から挟むように配設したコプレーナーライン構造となっている。
【0027】
このコプレーナーライン構造では、信号線35bがGND線35aに挟まれた位置に設けられているので、GND線35aと信号線35bとの間の電磁気的な結合が強まる。その結果、GND線35aと信号線35bとの間の容量が増大して信号線のインダクタンスが減少されるため、信号線35bの特性インピーダンスを従来よりも低減させることができる。
【0028】
そこで、この発明に係る発明者によれば、この信号線35bの、低減される特性インピーダンスと回路素子のインピーダンスとの整合は、特に、再配線であるGND線35aの配設位置を考慮することにより、とることができるとわかった。
【0029】
この信号線35bの特性インピーダンスと回路素子のインピーダンスとの整合は、主に、GND線35aの幅(図2(C)にAで示す。)、信号線35bの幅(図2(C)にBで示す。)、GND線35aの厚さ(図2(C)にd1で示す。)、信号線35bの厚さ(図2(C)にd2で示す。)、GND線35aと信号線35bとの水平方向の間隔(図2(C)にCで示す。)、配線35の抵抗率ρ(ここでは、配線35の形成材料として銅(Cu)を用いている。)、半導体チップ15上の導電性部分(配線35、電極パッド20、ポスト部40)の周囲の誘電体層の誘電率ε(ここでは、信号線35bの特性インピーダンスへの影響が大きい、信号線35b及びGND線35a間のエポキシ樹脂50の誘電率ε)、及び、当該周囲の誘電体層(ここでは、エポキシ樹脂50)の厚さ(図2(C)にd3で示す。)を調整して、とることができる。更に、配線35の形成材料が磁性体の場合には、透磁率についても考慮するのが望ましい。
【0030】
尚、図2(A)〜(C)に示す構成例では、第1及び第2電極パッド20a、20b、20aは、直線的に並置されていて、各配線35a、35b、35aは、これら電極パッドの配列方向と直交する方向に、電極パッドの直上から直線的に各ポスト部40a、40b、40a側へと延在している。従って、ここでの信号線35bの幅(図2(C)にBで示す。)は、図2(A)において平面的にみたとき、信号線35bのうち、第2電極パッド20bとのコンタクト部351(図2(B)参照)及び外部端子40bとのコンタクト部352(図2(B)参照)との間の信号線部分(図2(B)にLで示す部分。)を電極パッドの配列方向にとった幅を示している。同様に、GND線35aの幅(図2(C)にAで示す。)は、図2(B)のLに対応するGND線部分を電極パッドの配列方向にとった幅を示している。
【0031】
そこで、例えば、信号線35bの特性インピーダンスを、半導体チップ15が有する回路素子のインピーダンスとほぼ同程度の約50[Ω]にしたい場合には、例えば、A=200[μm]、B=40[μm]、d=5[μm]、d=5[μm]、C=23[μm]、ρ=1.67×10−6[Ωcm(20℃)]、ε≒4[F/m]及びd=90[μm]となるように設定すれば良い。
【0032】
このように、GND線及び信号線の幅とGND線及び信号線間の間隔とは、GND線及び信号線の形成材料の抵抗率と、GND線及び信号線間を埋める誘電体層の誘電率に依存した値となる。
【0033】
上述したような設定条件とすることにより、信号線35bの特性インピーダンスを約50[Ω]とすることができ、よって、信号線35bと半導体チップ15が有する回路素子との間のインピーダンスの不整合を克服することができる。
【0034】
すなわち、この実施の形態では、これまで外部端子を再配置させるために設けられていた配線に対して、更に、信号線の特性インピーダンスを低減させるための機能が付加されている。
【0035】
上述した説明から明らかなように、この実施の形態では、信号線35bの特性インピーダンスと半導体チップ15が有する回路素子のインピーダンスとの整合が実現される。
【0036】
よって、高周波信号の伝送を効率良く実現でき、従来よりも優れた高周波特性を有する半導体装置を得ることができる。
【0037】
<第2の実施の形態>
図3を参照して、この発明の第2の実施の形態に係る半導体装置につき説明する。
【0038】
この実施の形態では、GND線35aの幅(=A)及びGND線35aと信号線35bとの間隔(=C)が、第1の実施の形態に比べて狭く設定されている点が第1の実施の形態との主な相違点である。また、第1の実施の形態で既に説明した構成要素と同一の構成要素には同一の番号を付して示し、その具体的な説明を省略することもある(以下の各実施の形態についても同様)。
【0039】
高周波信号が伝送される半導体チップ15上部には、例えば、コイルやコンデンサ等の受動素子が形成されている(不図示)。こうした受動素子は、ポスト部40や配線35に電流が流れる際に放射される電磁界の影響を受け、半導体チップ15が有する集積回路の動作を不安定にする場合がある。
【0040】
そこで、図3(A)及び(C)に示すように、この実施の形態では、第1の実施の形態における再配線のうち、信号線35bの幅(=B)と、GND線35a及び信号線35bの間隔(=C)は、第1の実施の形態の場合と同じかほぼ変わらないが、信号線35bの幅(=B)に比して著しく広い幅を有していたGND線35aの幅(=A)を更に狭くなるように設定する。
【0041】
しかし、GND線35aの幅(=A)を狭くすることにより、GND線35aと信号線35bとの間の電磁気的な結合が弱まる。よって、GND線35a及び信号線35b間の電荷容量が減少して、インダクタンスが増大することになる。
【0042】
その結果、信号線の特性インピーダンスは、インダクタンスを容量で除した値の平方根であることから、GND線35aの幅(=A)を狭くすることにより信号線35bの特性インピーダンスが増大する。
【0043】
そこで、この実施の形態では、GND線35aと信号線35bとの間隔(=C)が第1の実施の形態に比べて狭くなるように設定して、信号線35bの特性インピーダンスの増大を抑制する。
【0044】
そこで、例えば、信号線35bの特性インピーダンスを、半導体チップ15が有する回路素子のインピーダンスとほぼ同程度の約50[Ω]にしたい場合には、例えば、A=100μm、B=40μm、d=5[μm]、d=5[μm]、C=22μm、ρ=1.67×10−6[Ωcm(20℃)]、ε≒4[F/m]及びd=90[μm]となるように設定すれば良い。
【0045】
上述したような設定条件とすることにより、信号線35bと半導体チップ15が有する回路素子との間のインピーダンスの不整合を克服することができる。
【0046】
上述した説明から明らかなように、この実施の形態では、第1の実施の形態と同様の効果を得ることができる。
【0047】
更に、この実施の形態では、再配線であるGND線35aと半導体チップ15に設けられた集積回路との間の不所望な相互作用が抑制された構成となり、より高信頼性な半導体装置を得ることができる。
【0048】
<第3の実施の形態>
図4を参照して、この発明の第3の実施の形態に係る半導体装置につき説明する。
【0049】
この実施の形態では、2つのGND線35a、35aが、更に、信号線35bを取り囲むように設けられている点が第1の実施の形態との主な相違点である。
【0050】
高周波信号の伝送損失のより一層の低減を実現するためには、信号線35bはもとより、半導体チップ15上に形成される導電性部分(例えば、電極パッド20、ポスト部40及び半田ボール(外部端子)45等)の各構成要素の特性インピーダンスを、回路素子のインピーダンスと整合させるのが望ましい。
【0051】
そこで、図4(A)に示すように、この実施の形態では、第1の実施の形態において、平面的な配置関係において信号線35bを両側から挟む位置にある2つのGND線35a、35aの、第1電極パッド20aと接続されていない側、すなわち、第1ポスト部40a、40aと接続される側の端部同士を、信号線35b及びこの信号線35bに接続される第2ポスト部40bを取り囲むように連結させて結合配線とする。
【0052】
そこで、例えば、信号線35bの特性インピーダンスを、半導体チップ15が有する回路素子のインピーダンスとほぼ同程度の約50[Ω]にしたい場合には、例えば、第1の実施の形態と同様に、各部分の設定条件を定めると共に(図4(C)参照)、更に、GND線35aを、一方の電極パッド20aから他方の電極パッド20aに至るU字状の一体構造形に形成し、このGND線35aで、信号線35b及びこの信号線35bに接続される第2ポスト部40bをU字状に取り囲むように設けてある。また、各第1ポスト部40aには、U字状のGND線35aの中途において接続することができる。
【0053】
その結果、図4(A)及び(B)に示すように、第1の実施の形態に比べて、GND線35aが信号線35bに接続される第2ポスト部40bの近傍に広範囲に亘って配置される。
【0054】
このように、GND線35aと信号線35bの幅と間隔を上述した設定条件と同一とすることにより、信号線35bと半導体チップ15が有する回路素子との間のインピーダンスの不整合を克服することができる。
【0055】
上述した説明から明らかなように、この実施の形態では、第1の実施の形態と同様の効果を得ることができる。
【0056】
更に、この実施の形態では、第1の実施の形態に比べてポスト部40の特性インピーダンスが低減されるので、高周波信号の伝送損失が更に抑制されたより高信頼性な半導体装置を得ることができる。
【0057】
<第4の実施の形態>
図5を参照して、この発明の第4の実施の形態に係る半導体装置につき説明する。
【0058】
この実施の形態では、GND線35aが、更に、第3の実施の形態と同様に、信号線35bを取り囲むように設けられている点が第2の実施の形態との主な相違点である。
【0059】
そこで、例えば、信号線35bの特性インピーダンスを、半導体チップ15が有する回路素子のインピーダンスとほぼ同程度の約50[Ω]にしたい場合には、例えば、第2の実施の形態と同様に、各部分の設定条件を定めると共に(図5(C)参照)、更に、GND線35aを、一方の電極パッド20aから他方の電極パッド20aに至るU字状の一体構造形に形成し、このGND線35aで、信号線35b及びこの信号線35bに接続される第2ポスト部40bをUの字状に取り囲むように設けてある。また、各第1ポスト部40aには、U字状のGND線35aの中途において接続することができる。
【0060】
その結果、図5(A)及び(B)に示すように、第2の実施の形態に比べて、GND線35aが信号線35bに接続される第2ポスト部40bの近傍に広範囲に亘って配置される。
【0061】
このように、GND線35aと信号線35bの幅と間隔を上述した設定条件と同一とすることにより、信号線35bと半導体チップ15が有する回路素子との間のインピーダンスの不整合を克服することができる。
【0062】
上述した説明から明らかなように、この実施の形態では、第2の実施の形態と同様の効果を得ることができる。
【0063】
更に、この実施の形態では、第2の実施の形態に比べてポスト部40の特性インピーダンスが低減されるので、高周波信号の伝送損失が更に抑制されたより高信頼性な半導体装置を得ることができる。
【0064】
<第5の実施の形態>
図6を参照して、この発明の第5の実施の形態に係る半導体装置につき説明する。
【0065】
この実施の形態では、GND線35aの幅(=A)を狭くなるように設定していている一方で、GND線35aと信号線35bとの間隔(=C)は狭めずに、GND線35a及び信号線35bを封止膜50(ここでは、エポキシ樹脂(誘電率ε≒4[F/m]程度)よりも誘電率の大きな誘電体層中に埋設させている点が第4の実施の形態との主な相違点である。
【0066】
そこで、この実施の形態では、GND線35a及び信号線35bをフェノール樹脂(誘電率ε≒4.5〜5[F/m])からなる誘電体層55中に埋設させた構成とする(図6(A)〜(C)参照)。
【0067】
誘電体層55をGND線35aと信号線35bとの間に埋め込むことにより、両者間の電磁気的な結合は、当該間にエポキシ樹脂50中に埋め込んだ場合よりも強化される。
【0068】
よって、GND線35aの幅(=A)を狭めることにより増大される信号線35bの特性インピーダンスを、この誘電体層55を用いることにより低減させることができる。
【0069】
尚、この実施の形態では、誘電体層55がポスト部40領域を除く半導体チップ15上全面を覆うように設けられているが、少なくとも、信号線35bを挟む位置にある一方のGND線35aから他方のGND線35aに亘ってGND線35a及び信号線35b間を埋め込むように設けられていれば良い。なぜなら、GND線35a及び信号線35b間の容量の増大は、少なくとも当該間の電磁界的な結合を強化することにより顕著に実現できるためである。その結果、信号線35bの特性インピーダンスを効果的に低減させることができる。
【0070】
そこで、例えば、信号線35bの特性インピーダンスを、半導体チップ15が有する回路素子のインピーダンスとほぼ同程度の約50[Ω]にしたい場合には、例えば、A=100μm、B=40μm、d=5[μm]、d=5[μm]、C=23μm、ρ=1.67×10−6[Ωcm(20℃)]及びε≒4.5〜5[F/m]及びd=90[μm]となるように設定すれば良い。
【0071】
上述した設定条件とすることにより、信号線35bと半導体チップ15が有する回路素子との間のインピーダンスの不整合を克服することができる。
【0072】
上述した説明から明らかなように、この実施の形態では、第4の実施の形態と同様の効果を得ることができる。
【0073】
<第6の実施の形態>
図7を参照して、この発明の第6の実施の形態に係る半導体装置につき説明する。
【0074】
この実施の形態では、GND線35aが網目(メッシュ)状に設けられている点が第3の実施の形態との主な相違点である。
【0075】
図7(A)に示すように、GND線35aを網目状とすることによりGND線35a自体の占有領域を低減でき、よって、既に説明したように再配線であるGND線35aと半導体チップ15に設けられた集積回路との間の不所望な相互作用を抑制できる。
【0076】
そこで、例えば、信号線35bの特性インピーダンスを、半導体チップ15が有する回路素子のインピーダンスとほぼ同程度の約50[Ω]にしたい場合には、例えば、A=20μm(但し、網目幅)、B=40μm、d=5[μm]、d=5[μm]、C=22μm、ρ=1.67×10−6[Ωcm(20℃)]、ε≒4[F/m]及びd=90[μm]となるように設定すれば良い。
【0077】
上述したような設定条件とすることにより、信号線35bと半導体チップ15が有する回路素子との間のインピーダンスの不整合を克服することができる。
【0078】
上述した説明から明らかなように、この実施の形態では、第3の実施の形態と同様の効果を得ることができる。
【0079】
更に、この実施の形態では、GND線35aを網目状としたことにより、再配線であるGND線35aと半導体チップ15に設けられた集積回路との間の不所望な相互作用が抑制されるため、より高信頼性な半導体装置を得ることができる。
【0080】
<第7の実施の形態>
図8を参照して、この発明の第7の実施の形態に係る半導体装置につき説明する。尚、図8(D)は、図8(A)を破線部分Q−Q’線に沿って切断して得られる切り口(断面)を図中矢印P方向から見た図である。
【0081】
そこで、図8(A)に示すように、この実施の形態の配線の構造は、GND線35aが、信号線35bを、例えば、ポリイミド膜で形成される誘電体層(尚、ここではこの誘電体層を第2絶縁層とも称する。)60を介して、覆うような位置に設けられたマイクロストリップライン構造である。
【0082】
より詳細には、図8(A)〜(D)に示すように、半導体チップ15上に、第1絶縁層32とこの第1絶縁層32上の第2絶縁層60とが設けられている。第1電極パッド20aは、第1及び第2絶縁層(32、60)からその上面が露出されていて、また、第2電極パッド20bは、第1絶縁層32から露出されている。そして、第1及び第2ポスト部(40a、40b)上に形成される、実装基板に接続するための外部端子である半田ボール45を、それぞれ第1及び第2電極パッド(20a、20b)の直上から半導体チップ15の上側の、シフトされた位置に配置されている。また、このとき第2ポスト部40bは、第1絶縁層32上に位置する信号線35b上に設けられている。この第2ポスト部40bの側面は、第2絶縁層60及び樹脂封止50で覆われている。また、第1ポスト部40aは、第2絶縁層60上に位置するGND線35a上に設けられている。この第1ポスト部40aの側面は、封止膜50で覆われている。そして、第1及び第2ポスト部(40a、40b)は、第1ないし第6の実施の形態において既に説明したように、封止膜50の表面に導出され、外部端子である半田ボール45に接続されている。
【0083】
この構成例では、第2電極パッド20bに接続される信号線35bは、保護膜30、従って、第1絶縁層32上を半導体チップ15の中心方向に延出されて第2ポスト部40bと電気的に接続されている。
【0084】
一方、第1電極パッド20aに接続されるGND線35aは、第1電極パッド20aから当該第1電極パッド20aの鉛直方向に延出された後、第2ポスト部40bの表面を露出するように半導体チップ15を覆っている誘電体層60上に亘って連続して設けられ、第1ポスト部40aと電気的に接続されている。
【0085】
このように、信号線35bとGND線35aとが重なり合うように設けられたマイクロストリップライン構造は、コプレーナーライン構造と同様に、信号線35bがGND線35aに挟まれた位置に設けられているので、GND線35aと信号線35bとの間の電磁気的な結合が強まる。その結果、GND線35aと信号線35bとの間の容量が増大して信号線のインダクタンスが減少されるため、信号線35bの特性インピーダンスを従来よりも低減させることができる。
【0086】
更に、マイクロストリップライン構造は、コプレーナーライン構造よりも半導体チップ15からより離間された位置にGND線35aが配置されている。
【0087】
よって、GND線35a及び半導体チップ15に設けられた集積回路との間の不所望な相互作用をより一層効果的に抑制できる。
【0088】
尚、この実施の形態では、第2絶縁層従って誘電体層60が第2ポスト部40b領域を除く半導体チップ15上全面を覆うように設けられているが、少なくとも、信号線35bを覆う位置に設けられていれば良い。なぜなら、GND線35a及び信号線35b間の容量の増大は、少なくとも当該間の電磁界的な結合を強化することにより顕著に実現できるためである。その結果、信号線35bの特性インピーダンスを効果的に低減させることができる。また、第1の実施の形態で説明したように、2つのGND線35aが、信号線35bの両側を、信号線線35bに沿って延在するように設けられ且つ誘電体層60上に至るように連続して設けられた構造であっても良い。
【0089】
より詳細には、信号線35bの特性インピーダンスと半導体チップ15が有する回路素子のインピーダンスとの整合は、主に、GND線35aの幅(図8(C)及び(D)にAで示す。)、信号線35bの幅(図8(C)にBで示す。)、GND線35aの厚さ(図(C)にd1で示す。)、信号線35bの厚さ(図(C)にd2で示す。)、GND線35aと信号線35bとの垂直方向の間隔(図8(C)及び(D)にC’で示す。)、配線35(配線35a、35b)の抵抗率ρ(ここではCu)、及び、半導体チップ15上の導電性部分(電極パッド20、ポスト部40)の周囲の誘電体層の誘電率ε(ここでは、信号線35bの特性インピーダンスへの影響が大きい、信号線35b及びGND線35a間のポリイミド膜60の誘電率ε)、及び、当該周囲の誘電体層(ここでは、ポリイミド膜60)の厚さ(図(C)にd4で示す。)を調整して、とることができる。更に、配線35の形成材料が磁性体の場合には、透磁率についても考慮するのが望ましい。
【0090】
そこで、例えば、信号線35bの特性インピーダンスを、半導体チップ15が有する回路素子のインピーダンスとほぼ同程度の約50[Ω]にしたい場合には、例えば、A=400μm、B=40μm、d=5[μm]、d=5[μm]、C’=33μm、ρ=1.67×10−6[Ωcm(20℃)]、ε≒3.3[F/m]及びd=38[μm]となるように設定すれば良い。
【0091】
上述したような設定条件とすることにより、信号線35bの特性インピーダンスを約50[Ω]とすることができ、よって、信号線35bと半導体チップ15が有する回路素子との間のインピーダンスの不整合を克服することができる。
【0092】
上述した説明から明らかなように、この実施の形態では、信号線35bの特性インピーダンスと半導体チップ15が有する回路素子のインピーダンスとの整合が実現される。よって、高周波信号の伝送を効率良く実現でき、従来よりも優れた高周波特性を有する半導体装置を得ることができる。
【0093】
<第8の実施の形態>
図9を参照して、この発明の第8の実施の形態に係る半導体装置につき説明する。
【0094】
この実施の形態では、第7の実施の形態での誘電体層60の替わりに、当該誘電体層60の誘電率よりも高い誘電率を有する誘電体層65を第2絶縁層として用いている点が第7の実施の形態との主な相違点である。
【0095】
この実施の形態では、第7の実施の形態における誘電体層60(ポリイミド膜(誘電率ε≒3.3[F/m]))に替わる誘電体層65として、フェノール樹脂(誘電率ε≒4.5〜5[F/m])が設けられている。
【0096】
そこで、例えば、信号線35bの特性インピーダンスを、半導体チップ15が有する回路素子のインピーダンスとほぼ同程度の約50[Ω]にしたい場合には、例えば、A=400μm、B=40μm、d=5[μm]、d=5[μm]、C’=35μm、ρ=1.67×10−6[Ωcm(20℃)]、ε≒4.5〜5[F/m]及びd=38[μm]となるように設定すれば良い。
【0097】
上述したような設定条件とすることにより、第7の実施の形態と同様の効果を得ることが出来る。
【0098】
更に、この実施の形態では、第7の実施の形態に比べて誘電率の高い誘電体層従って第2絶縁層65が信号線35bとGND線35aとの間に介在されている。
【0099】
その結果、第7の実施の形態よりも、信号線35bとGND線35aとの垂直方向の間隔(図中C’)を更に拡げることができる。
【0100】
よって、再配線であるGND線35aと半導体チップ15に設けられた集積回路との間の不所望な相互作用が抑制された構成となり、より高信頼性な半導体装置を得ることができる。
【0101】
以上、この発明は、上述した実施の形態の組合せのみに限定されない。よって、任意好適な段階において好適な条件を組み合わせ、この発明を適用することができる。
【0102】
更に、上述した各実施の形態において、信号線35bの信号線長さが、半導体チップの動作周波数の実効波長の4分の1以下となるように、この信号線35bを設けることにより、伝送信号が反射等に起因して減衰するのをより効果的に抑制できる。
【0103】
【発明の効果】
上述した説明から明らかなように、この発明の半導体装置によれば、信号線の特性インピーダンスと回路素子のインピーダンスとを従来よりも整合させることができる。
【0104】
よって、高周波信号の伝送を効率良く実現でき、従来よりも優れた高周波特性を有する半導体装置を得ることができる。
【図面の簡単な説明】
【図1】この発明の第1の実施の形態の半導体装置を示す概略平面図である。
【図2】(A)〜(C)は、この発明の第1の実施の形態の半導体装置の一部を示す概略的平面図及び概略断面図である。
【図3】(A)〜(C)は、この発明の第2の実施の形態の半導体装置の一部を示す概略的平面図及び概略断面図である。
【図4】(A)〜(C)は、この発明の第3の実施の形態の半導体装置の一部を示す概略的平面図及び概略断面図である。
【図5】(A)〜(C)は、この発明の第4の実施の形態の半導体装置の一部を示す概略的平面図及び概略断面図である。
【図6】(A)〜(C)は、この発明の第5の実施の形態の半導体装置の一部を示す概略的平面図及び概略断面図である。
【図7】(A)〜(C)は、この発明の第6の実施の形態の半導体装置の一部を示す概略的平面図及び概略断面図である。
【図8】(A)〜(D)は、この発明の第7の実施の形態の半導体装置の一部を示す概略的平面図及び概略断面図である。
【図9】(A)〜(D)は、この発明の第8の実施の形態の半導体装置の一部を示す概略的平面図及び概略断面図である。
【符号の説明】
10 …WCSP
15 …半導体チップ
20 …電極パッド
20a …第1電極パッド
20b …第2電極パッド
25 …パッシベーション膜
30 …保護膜
32 …第1絶縁層
35 …配
35a …GND線(第1配線)
35b …信号線(第2配線)
40 …ポスト部
40a …第1ポスト部
40b …第2ポスト部
45 …半田ボール(外部端子)
50 …封止膜
55 …誘電体層
60,65 …誘電体層(第2絶縁層)
351,352 …コンタクト部

Claims (3)

  1. 回路素子を具える半導体チップの外形寸法と同一の外形寸法でパッケージングされている半導体装置において、
    前記半導体チップ上に設けられた複数の電極パッドと、
    前記電極パッドの表面の一部を露出させるよう該半導体チップ上に設けられた絶縁層と、
    該絶縁層の上側であって、前記電極パッドの直上とは異なる位置にそれぞれ設けられた複数の外部端子と、
    前記電極パッドの各々と前記外部端子の各々とを、電気的に接続するために前記絶縁層上に設けられていて、接地線となる第1配線と信号線となる第2配線とを含む複数の配線とを具え、
    前記第2配線は、2つの前記第1配線間に挟まれて、設けられ、
    前記2つの第1配線は、前記外部端子と接続される側の端部が互いに結合され、前記第2配線を、前記外部端子と接続される側から取り囲む、結合配線を形成していることを特徴とする半導体装置。
  2. 請求項1に記載の半導体装置において、前記第1配線を網目状配線としてあることを特徴とする半導体装置。
  3. 回路素子を具える半導体チップの外形寸法に合わせてパッケージングされている半導体装置において、
    前記半導体チップ上に設けられた複数の電極パッドと、
    前記電極パッドの表面の一部を露出させるよう該半導体チップ上に設けられた絶縁層と、
    該絶縁層の上側であって、前記電極パッドの直上とは異なる位置にそれぞれ設けられた複数の外部端子と、
    前記電極パッドの各々と前記外部端子の各々とを、電気的に接続するために前記絶縁層上に設けられていて、接地線となる第1配線と信号線となる第2配線とを含む複数の配線とを具え、
    前記第2配線は、2つの前記第1配線間に挟まれて、設けられ、
    前記第1配線は、前記第2配線よりも長く前記半導体チップの中心方向に延在していることを特徴とする半導体装置。
JP2002233762A 2002-08-09 2002-08-09 半導体装置 Expired - Lifetime JP3580803B2 (ja)

Priority Applications (4)

Application Number Priority Date Filing Date Title
JP2002233762A JP3580803B2 (ja) 2002-08-09 2002-08-09 半導体装置
US10/631,723 US6982494B2 (en) 2002-08-09 2003-08-01 Semiconductor device with signal line having decreased characteristic impedance
US11/233,027 US7239028B2 (en) 2002-08-09 2005-09-23 Semiconductor device with signal line having decreased characteristic impedance
US11/785,708 US7538417B2 (en) 2002-08-09 2007-04-19 Semiconductor device with signal line having decreased characteristic impedance

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2002233762A JP3580803B2 (ja) 2002-08-09 2002-08-09 半導体装置

Related Child Applications (1)

Application Number Title Priority Date Filing Date
JP2004182031A Division JP4124168B2 (ja) 2004-06-21 2004-06-21 半導体装置

Publications (2)

Publication Number Publication Date
JP2004079579A JP2004079579A (ja) 2004-03-11
JP3580803B2 true JP3580803B2 (ja) 2004-10-27

Family

ID=31492435

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2002233762A Expired - Lifetime JP3580803B2 (ja) 2002-08-09 2002-08-09 半導体装置

Country Status (2)

Country Link
US (3) US6982494B2 (ja)
JP (1) JP3580803B2 (ja)

Families Citing this family (72)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8021976B2 (en) 2002-10-15 2011-09-20 Megica Corporation Method of wire bonding over active area of a semiconductor circuit
US6965165B2 (en) * 1998-12-21 2005-11-15 Mou-Shiung Lin Top layers of metal for high performance IC's
US7381642B2 (en) * 2004-09-23 2008-06-03 Megica Corporation Top layers of metal for integrated circuits
US6495442B1 (en) * 2000-10-18 2002-12-17 Magic Corporation Post passivation interconnection schemes on top of the IC chips
US7405149B1 (en) * 1998-12-21 2008-07-29 Megica Corporation Post passivation method for semiconductor chip or wafer
US6936531B2 (en) * 1998-12-21 2005-08-30 Megic Corporation Process of fabricating a chip structure
US7271489B2 (en) * 2003-10-15 2007-09-18 Megica Corporation Post passivation interconnection schemes on top of the IC chips
US8158508B2 (en) * 2001-03-05 2012-04-17 Megica Corporation Structure and manufacturing method of a chip scale package
US7932603B2 (en) * 2001-12-13 2011-04-26 Megica Corporation Chip structure and process for forming the same
US6673698B1 (en) 2002-01-19 2004-01-06 Megic Corporation Thin film semiconductor package utilizing a glass substrate with composite polymer/metal interconnect layers
TW584950B (en) 2001-12-31 2004-04-21 Megic Corp Chip packaging structure and process thereof
TW544882B (en) 2001-12-31 2003-08-01 Megic Corp Chip package structure and process thereof
TW503496B (en) 2001-12-31 2002-09-21 Megic Corp Chip packaging structure and manufacturing process of the same
US7459790B2 (en) * 2003-10-15 2008-12-02 Megica Corporation Post passivation interconnection schemes on top of the IC chips
WO2005048314A2 (en) * 2003-11-12 2005-05-26 Silicon Pipe, Inc. Tapered dielectric and conductor structures and applications thereof
JP2005340741A (ja) 2004-05-31 2005-12-08 Renesas Technology Corp 半導体装置
US7465654B2 (en) * 2004-07-09 2008-12-16 Megica Corporation Structure of gold bumps and gold conductors on one IC die and methods of manufacturing the structures
US8022544B2 (en) * 2004-07-09 2011-09-20 Megica Corporation Chip structure
US7452803B2 (en) * 2004-08-12 2008-11-18 Megica Corporation Method for fabricating chip structure
US7655387B2 (en) * 2004-09-02 2010-02-02 Micron Technology, Inc. Method to align mask patterns
US7355282B2 (en) * 2004-09-09 2008-04-08 Megica Corporation Post passivation interconnection process and structures
US8008775B2 (en) * 2004-09-09 2011-08-30 Megica Corporation Post passivation interconnection structures
US7521805B2 (en) * 2004-10-12 2009-04-21 Megica Corp. Post passivation interconnection schemes on top of the IC chips
US7547969B2 (en) 2004-10-29 2009-06-16 Megica Corporation Semiconductor chip with passivation layer comprising metal interconnect and contact pads
US7468545B2 (en) * 2005-05-06 2008-12-23 Megica Corporation Post passivation structure for a semiconductor device and packaging process for same
TWI330863B (en) * 2005-05-18 2010-09-21 Megica Corp Semiconductor chip with coil element over passivation layer
US7566971B2 (en) * 2005-05-27 2009-07-28 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and manufacturing method thereof
US7582556B2 (en) 2005-06-24 2009-09-01 Megica Corporation Circuitry component and method for forming the same
CN1901162B (zh) 2005-07-22 2011-04-20 米辑电子股份有限公司 连续电镀制作线路组件的方法及线路组件结构
US7473999B2 (en) * 2005-09-23 2009-01-06 Megica Corporation Semiconductor chip and process for forming the same
US20070090385A1 (en) * 2005-10-21 2007-04-26 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device
US7397121B2 (en) * 2005-10-28 2008-07-08 Megica Corporation Semiconductor chip with post-passivation scheme formed over passivation layer
US7947978B2 (en) * 2005-12-05 2011-05-24 Megica Corporation Semiconductor chip with bond area
JP2007158069A (ja) * 2005-12-06 2007-06-21 Shinko Electric Ind Co Ltd 半導体パッケージの外部接続構造及びその製造方法
US7932615B2 (en) * 2006-02-08 2011-04-26 Amkor Technology, Inc. Electronic devices including solder bumps on compliant dielectric layers
US7674701B2 (en) 2006-02-08 2010-03-09 Amkor Technology, Inc. Methods of forming metal layers using multi-layer lift-off patterns
US8836146B2 (en) * 2006-03-02 2014-09-16 Qualcomm Incorporated Chip package and method for fabricating the same
US7656042B2 (en) * 2006-03-29 2010-02-02 Taiwan Semiconductor Manufacturing Co., Ltd. Stratified underfill in an IC package
JP2007294786A (ja) 2006-04-27 2007-11-08 Elpida Memory Inc 半導体装置及びその製造方法
US8420520B2 (en) * 2006-05-18 2013-04-16 Megica Corporation Non-cyanide gold electroplating for fine-line gold traces and gold pads
US8022552B2 (en) * 2006-06-27 2011-09-20 Megica Corporation Integrated circuit and method for fabricating the same
US8421227B2 (en) * 2006-06-28 2013-04-16 Megica Corporation Semiconductor chip structure
JP4818005B2 (ja) 2006-07-14 2011-11-16 Okiセミコンダクタ株式会社 半導体装置及びその製造方法
TWI370515B (en) * 2006-09-29 2012-08-11 Megica Corp Circuit component
US20080095988A1 (en) * 2006-10-18 2008-04-24 3M Innovative Properties Company Methods of patterning a deposit metal on a polymeric substrate
JP2008112776A (ja) 2006-10-30 2008-05-15 Oki Electric Ind Co Ltd 半導体装置
JP4956173B2 (ja) * 2006-12-19 2012-06-20 新光電気工業株式会社 フリップチップ実装用基板
US8193636B2 (en) * 2007-03-13 2012-06-05 Megica Corporation Chip assembly with interconnection by metal bump
US7858438B2 (en) * 2007-06-13 2010-12-28 Himax Technologies Limited Semiconductor device, chip package and method of fabricating the same
WO2009005462A1 (en) * 2007-07-05 2009-01-08 ÅAC Microtec AB Low resistance through-wafer via
US8030775B2 (en) 2007-08-27 2011-10-04 Megica Corporation Wirebond over post passivation thick metal
US8946873B2 (en) * 2007-08-28 2015-02-03 Micron Technology, Inc. Redistribution structures for microfeature workpieces
JP2009070966A (ja) * 2007-09-12 2009-04-02 Toshiba Corp 半導体装置とその製造方法
KR101028051B1 (ko) * 2009-01-28 2011-04-08 삼성전기주식회사 웨이퍼 레벨 패키지 및 그 제조방법
CN102803340B (zh) * 2009-06-19 2014-10-22 普立万公司 清除氧的三元共聚物
JP5352551B2 (ja) * 2010-09-07 2013-11-27 ルネサスエレクトロニクス株式会社 半導体装置
US9030019B2 (en) 2010-12-14 2015-05-12 Infineon Technologies Ag Semiconductor device and method of manufacture thereof
US8624392B2 (en) * 2011-06-03 2014-01-07 Taiwan Semiconductor Manufacturing Company, Ltd. Electrical connection for chip scale packaging
US9548281B2 (en) 2011-10-07 2017-01-17 Taiwan Semiconductor Manufacturing Company, Ltd. Electrical connection for chip scale packaging
US8912668B2 (en) 2012-03-01 2014-12-16 Taiwan Semiconductor Manufacturing Company, Ltd. Electrical connections for chip scale packaging
US8633588B2 (en) 2011-12-21 2014-01-21 Mediatek Inc. Semiconductor package
US9659893B2 (en) 2011-12-21 2017-05-23 Mediatek Inc. Semiconductor package
US9196573B2 (en) 2012-07-31 2015-11-24 Taiwan Semiconductor Manufacturing Company, Ltd. Bump on pad (BOP) bonding structure
US9673161B2 (en) 2012-08-17 2017-06-06 Taiwan Semiconductor Manufacturing Company, Ltd. Bonded structures for package and substrate
US8829673B2 (en) 2012-08-17 2014-09-09 Taiwan Semiconductor Manufacturing Company, Ltd. Bonded structures for package and substrate
US9245833B2 (en) * 2012-08-30 2016-01-26 Taiwan Semiconductor Manufacturing Company, Ltd. Metal pads with openings in integrated circuits
US9171798B2 (en) 2013-01-25 2015-10-27 Taiwan Semiconductor Manufacturing Company, Ltd. Methods and apparatus for transmission lines in packages
KR101984831B1 (ko) 2013-01-31 2019-05-31 삼성전자 주식회사 반도체 패키지 및 그 제조 방법
US20150206855A1 (en) * 2014-01-22 2015-07-23 Mediatek Inc. Semiconductor package
CN104766836B (zh) * 2015-04-15 2017-10-27 苏州聚达晟芯微电子有限公司 一种弹性抗震的半导体封装结构
TWI578547B (zh) * 2015-09-10 2017-04-11 旺玖科技股份有限公司 電磁阻抗感測元件及其製作方法
US10187239B2 (en) 2015-11-05 2019-01-22 Huawei Technologies Co., Ltd. Systems and methods to reduce the peak-to-average power ratio (PAPR) of signals in channel bonding

Family Cites Families (40)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3349481A (en) * 1964-12-29 1967-10-31 Alpha Microelectronics Company Integrated circuit sealing method and structure
JPS6461934A (en) * 1987-09-02 1989-03-08 Nippon Denso Co Semiconductor device and manufacture thereof
JP3142723B2 (ja) * 1994-09-21 2001-03-07 シャープ株式会社 半導体装置及びその製造方法
JPH08222657A (ja) * 1995-02-17 1996-08-30 Hitachi Ltd 半導体集積回路装置
EP0734059B1 (en) * 1995-03-24 2005-11-09 Shinko Electric Industries Co., Ltd. Chip sized semiconductor device and a process for making it
US6111317A (en) * 1996-01-18 2000-08-29 Kabushiki Kaisha Toshiba Flip-chip connection type semiconductor integrated circuit device
US5719449A (en) * 1996-09-30 1998-02-17 Lucent Technologies Inc. Flip-chip integrated circuit with improved testability
CN1145206C (zh) * 1997-01-23 2004-04-07 精工爱普生株式会社 膜载带、半导体组装体、半导体装置及其制造方法、安装基板
JP3351706B2 (ja) * 1997-05-14 2002-12-03 株式会社東芝 半導体装置およびその製造方法
JPH1154658A (ja) * 1997-07-30 1999-02-26 Hitachi Ltd 半導体装置及びその製造方法並びにフレーム構造体
US6441487B2 (en) * 1997-10-20 2002-08-27 Flip Chip Technologies, L.L.C. Chip scale package using large ductile solder balls
TW401724B (en) * 1998-01-27 2000-08-11 Hitachi Cable Wiring board, semiconductor, electronic device, and circuit board for electronic parts
US6031258A (en) * 1998-03-06 2000-02-29 S3 Incorporated High DC current stagger power/ground pad
JP3753218B2 (ja) * 1998-03-23 2006-03-08 セイコーエプソン株式会社 半導体装置及びその製造方法、回路基板並びに電子機器
US6225143B1 (en) * 1998-06-03 2001-05-01 Lsi Logic Corporation Flip-chip integrated circuit routing to I/O devices
US6455880B1 (en) * 1998-11-06 2002-09-24 Kabushiki Kaisha Toshiba Microwave semiconductor device having coplanar waveguide and micro-strip line
EP1050905B1 (en) * 1999-05-07 2017-06-21 Shinko Electric Industries Co. Ltd. Method of producing a semiconductor device with insulating layer
JP3425898B2 (ja) * 1999-07-09 2003-07-14 Necエレクトロニクス株式会社 エリアアレイ型半導体装置
US6850506B1 (en) * 1999-10-07 2005-02-01 Qualcomm Incorporated Forward-link scheduling in a wireless communication system
JP3394480B2 (ja) 1999-10-22 2003-04-07 九州日本電気株式会社 半導体装置
KR100430203B1 (ko) * 1999-10-29 2004-05-03 가부시키가이샤 히타치세이사쿠쇼 반도체 장치 및 그 제조 방법
JP2001217349A (ja) 2000-02-03 2001-08-10 Hitachi Cable Ltd 入力キャパシタンスの調整方法及びそれを用いた配線基板及び半導体装置
JP3578964B2 (ja) 2000-03-21 2004-10-20 富士通株式会社 半導体装置及びその製造方法
AU2001273458A1 (en) * 2000-07-13 2002-01-30 Isothermal Systems Research, Inc. Power semiconductor switching devices, power converters, integrated circuit assemblies, integrated circuitry, power current switching methods, methods of forming a power semiconductor switching device, power conversion methods, power semiconductor switching device packaging methods, and methods of forming a power transistor
JP4174174B2 (ja) 2000-09-19 2008-10-29 株式会社ルネサステクノロジ 半導体装置およびその製造方法並びに半導体装置実装構造体
JP3640876B2 (ja) * 2000-09-19 2005-04-20 株式会社ルネサステクノロジ 半導体装置及び半導体装置の実装構造体
GB2368454B (en) * 2000-10-24 2005-04-06 Ibm A chip carrier for high-frequency electronic device
JP4605930B2 (ja) * 2001-03-29 2011-01-05 京セラ株式会社 高周波半導体素子収納用パッケージ
TW515054B (en) * 2001-06-13 2002-12-21 Via Tech Inc Flip chip pad arrangement on chip for reduction of impedance
AU2002360943A1 (en) * 2001-11-13 2003-05-26 International Business Machines Corporation Electronic device carrier adapted for transmitting high frequency signals
US6800944B2 (en) * 2001-12-19 2004-10-05 Texas Instruments Incorporated Power/ground ring substrate for integrated circuits
JP2003188313A (ja) * 2001-12-20 2003-07-04 Matsushita Electric Ind Co Ltd 半導体装置およびその製造方法
DE60215303D1 (de) * 2002-04-25 2006-11-23 Avalon Photonics Ag Hochgeschwindigkeitstauglicher Vertikalresonator-Oberflächenemissionslaser (VCSEL) mit niedriger Parasitärkapazität
US20030218246A1 (en) * 2002-05-22 2003-11-27 Hirofumi Abe Semiconductor device passing large electric current
JP3657246B2 (ja) * 2002-07-29 2005-06-08 Necエレクトロニクス株式会社 半導体装置
JP2004111796A (ja) * 2002-09-20 2004-04-08 Hitachi Ltd 半導体装置
TW200410377A (en) * 2002-12-02 2004-06-16 Shen Yu Nung Semiconductor chip package and the packaging method
JP4082220B2 (ja) * 2003-01-16 2008-04-30 セイコーエプソン株式会社 配線基板、半導体モジュールおよび半導体モジュールの製造方法
TWI229401B (en) * 2003-02-19 2005-03-11 Via Tech Inc A wafer lever test and bump process and a chip structure with test pad
US6882035B2 (en) * 2003-07-09 2005-04-19 Agilent Technologies, Inc. Die package

Also Published As

Publication number Publication date
US6982494B2 (en) 2006-01-03
US7538417B2 (en) 2009-05-26
US20040026782A1 (en) 2004-02-12
US7239028B2 (en) 2007-07-03
JP2004079579A (ja) 2004-03-11
US20070187824A1 (en) 2007-08-16
US20060022354A1 (en) 2006-02-02

Similar Documents

Publication Publication Date Title
JP3580803B2 (ja) 半導体装置
US9076789B2 (en) Semiconductor device having a high frequency external connection electrode positioned within a via hole
US8384213B2 (en) Semiconductor device, circuit board, and electronic instrument
JP4659488B2 (ja) 半導体装置及びその製造方法
US8067824B2 (en) Integrated circuit module package and assembly method thereof
US8729709B2 (en) Semiconductor device
US7129571B2 (en) Semiconductor chip package having decoupling capacitor and manufacturing method thereof
US8717137B2 (en) On-chip inductor using redistribution layer and dual-layer passivation
US7078794B2 (en) Chip package and process for forming the same
KR20090131255A (ko) 회로 장치 및 회로 장치의 제조 방법
US7122748B2 (en) Semiconductor device having packaging structure
JP2010109075A (ja) 半導体パッケージ
JP4124168B2 (ja) 半導体装置
US8878356B2 (en) Package structure having micro-electro-mechanical system element and method of fabrication the same
JP2010093076A (ja) 半導体パッケージ及び半導体装置
JP4000815B2 (ja) 半導体装置
JP2006261297A (ja) 半導体装置及びその製造方法
JP4216646B2 (ja) チップ・オン・チップ構造の半導体装置
US20220375885A1 (en) Flip-chip ball grid array-type integrated circuit package for very high frequency operation
JP4658914B2 (ja) 半導体装置およびその製造方法
TW201919189A (zh) 封裝結構

Legal Events

Date Code Title Description
A871 Explanation of circumstances concerning accelerated examination

Free format text: JAPANESE INTERMEDIATE CODE: A871

Effective date: 20031205

A975 Report on accelerated examination

Free format text: JAPANESE INTERMEDIATE CODE: A971005

Effective date: 20040224

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20040302

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20040412

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20040511

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20040621

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20040720

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20040720

R150 Certificate of patent or registration of utility model

Ref document number: 3580803

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

Free format text: JAPANESE INTERMEDIATE CODE: R150

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20080730

Year of fee payment: 4

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20080730

Year of fee payment: 4

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20090730

Year of fee payment: 5

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20090730

Year of fee payment: 5

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20100730

Year of fee payment: 6

S111 Request for change of ownership or part of ownership

Free format text: JAPANESE INTERMEDIATE CODE: R313111

S531 Written request for registration of change of domicile

Free format text: JAPANESE INTERMEDIATE CODE: R313531

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20100730

Year of fee payment: 6

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20100730

Year of fee payment: 6

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110730

Year of fee payment: 7

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120730

Year of fee payment: 8

S533 Written request for registration of change of name

Free format text: JAPANESE INTERMEDIATE CODE: R313533

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120730

Year of fee payment: 8

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120730

Year of fee payment: 8

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20130730

Year of fee payment: 9

S531 Written request for registration of change of domicile

Free format text: JAPANESE INTERMEDIATE CODE: R313531

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

S111 Request for change of ownership or part of ownership

Free format text: JAPANESE INTERMEDIATE CODE: R313113

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

EXPY Cancellation because of completion of term