JP2542722B2 - 非対称信号生成回路 - Google Patents

非対称信号生成回路

Info

Publication number
JP2542722B2
JP2542722B2 JP2103537A JP10353790A JP2542722B2 JP 2542722 B2 JP2542722 B2 JP 2542722B2 JP 2103537 A JP2103537 A JP 2103537A JP 10353790 A JP10353790 A JP 10353790A JP 2542722 B2 JP2542722 B2 JP 2542722B2
Authority
JP
Japan
Prior art keywords
transistors
signal
current
transistor
constant current
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP2103537A
Other languages
English (en)
Other versions
JPH042295A (ja
Inventor
盛太郎 新原
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Toshiba Corp
Original Assignee
Tokyo Shibaura Electric Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Tokyo Shibaura Electric Co Ltd filed Critical Tokyo Shibaura Electric Co Ltd
Priority to JP2103537A priority Critical patent/JP2542722B2/ja
Priority to KR1019910005977A priority patent/KR950001579B1/ko
Priority to US07/686,386 priority patent/US5084632A/en
Publication of JPH042295A publication Critical patent/JPH042295A/ja
Application granted granted Critical
Publication of JP2542722B2 publication Critical patent/JP2542722B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N17/00Diagnosis, testing or measuring for television systems or their details
    • H04N17/04Diagnosis, testing or measuring for television systems or their details for receivers
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K5/00Manipulating of pulses not covered by one of the other main groups of this subclass
    • H03K5/156Arrangements in which a continuous pulse train is transformed into a train having a desired pattern
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K5/00Manipulating of pulses not covered by one of the other main groups of this subclass
    • H03K5/01Shaping pulses
    • H03K5/02Shaping pulses by amplifying

Description

【発明の詳細な説明】 「発明の目的] (産業上の利用分野) この発明は、例えばVTR装置の調整に使用される非対
称信号を生成する非対称信号生成回路に関する。
(従来の技術) 例えばPAL用のVTR装置においては、搬送波信号の周波
数を調整するために、第2図に示すような非対称信号を
使用される。この非対称信号は水平同期信号21、22の相
互間に周波数調整用の信号23、24が設けられているもの
である。
(発明が解決しようとする課題) 従来、上記非対称信号を生成する場合、第3図に示す
ように、基準レベルPLに対して対称の振幅を有する信号
を生成し、この信号を使用して第2図に示すような基準
レベルPLに対して非対称の信号を生成している。
しかし、従来の非対称信号生成回路は、非対称信号を
生成するために20〜30の回路素子を必要とするものであ
り、回路構成が複雑なものであった。
この発明は、上記従来の非対称信号生成回路が有する
課題を解決するものであり、その目的とするところは、
回路素子が少なく簡単な回路構成によって非対称信号を
生成することが可能な非対称信号生成回路を提供しよう
とするものである。
「発明の構成] (課題を解決するための手段) この発明は、上記課題を解決するため、制御信号入力
端に第1の基準信号が供給され、電流通路の一端が共通
接続された第1、第2のトランジスタと、これら第1、
第2のトランジスタの電流通路の他端間に設けられた第
1の電流制御素子と、前記第1のトランジスタに定電流
を供給する第1の定電流回路と、制御信号入力端に第2
の基準信号が供給され、電流通路の一端が共通接続され
た第3、第4のトランジスタと、これら第3、第4のト
ランジスタの電流通路の他端間に設けらえた第2の電流
制限素子と、前記第2、第3のトランジスタに定電流を
供給する第2の定電流回路と、前記第4のトランジスタ
に定電流を供給する第3の定電流回路とを具備し、前記
第2の基準信号を一定とし、前記第1の基準信号を前記
第2の基準信号に対して正又は負の電圧とした場合、前
記第1、第2のトランジスタの共通接続された電流通路
の一端に前記第2の基準信号を基準として正又は負の振
幅が相違する非対称信号を生成する。
(作 用) すなわち、この発明は、例えば第1、第2の電流制御
素子の回路定数を異ならせ、第1乃至第3の定電流回路
の回路定数を一定とした状態において、第2の基準信号
を一定とし、第1の基準信号として正負の信号を供給す
ると、第1、第2のトランジスタの共通接続された電流
通路の一端と、第3、第4のトランジスタの共通接続さ
れた電流通路の一端とで第2の基準信号を基準として正
又は負の振幅が相違する非対称信号を生成できる。
(実施例) 以下、この発明の一実施例について図面を参照して説
明する。
第1図において、信号入力端子11には、トランジスタ
Q1、Q2のベースが共通接続されている。これらトランジ
スタQ1、Q2のコレクタは図示せぬ電源に接続されいる。
トランジスタQ1のエミッタは定電流源I1を介して接地さ
れるとともに、抵抗R1を介してトランジスタQ2のエミッ
タに接続されている。さらに、トランジスタQ2のエミッ
タは定電流源I2を介して接地されている、 一方、信号入力端子12には、トランジスタQ3、Q4のベ
ースが共通接続されている。これらトランジスタQ3、Q4
のコレクタは図示せぬ電源に接続されている。トランジ
スタQ4のエミッタは定電流源I3を介して接地されるとと
もに、抵抗R2を介してトランジスタQ3のエミッタに接続
されている。このトランジスタQ3のエミッタは前記トラ
ンジスタQ2のエミッタに接続されるとともに、定電流源
I2に接続されている。
上記構成において、信号入力端子12がある電位Vbに固
定されている場合において、信号入力端子11に所定の電
圧Vaが供給され、これら電圧の関係がVa>Vbである場
合、トランジスタQ2、Q3はエミッタが共通であるため、
トランジスタQ3はカットオフとなる。この時、トランジ
スタQ1とQ2のベース、コレクタは共通接続されているた
め、抵抗R2に流れる電流は、(Va−Vb)/R2となり、ト
ランジスタQ1、Q2のコレクタに流れる電流Ic、およびト
ランジスタQ3、Q4のコレクタに流れる電流Idはそれぞ
れ、 Ic=I1+I2+(Va−Vb)/R2 Id=−(Va−Vb)/R2+I3 となる。
一方、電圧VaとVbの関係がVa<Vbである場合、トラン
ジスタQ2がカットオフとなり、電流Ic、Idはそれぞれ、 Ic=I1−(Vb−Va)/R1 Id=(Vb−Va)/R1+I2+I3 となる。
したがって、抵抗R1、R2の抵抗値を例えば、R1>R2と
して、信号入力端子12を例えば第3図に示す基準レべル
PLに固定し、この状態において、信号入力端子11に第3
図に示す信号を入力すると、上述した動作によって第2
図に示すような非対称信号を生成することができる。こ
こでは、第1図に示す電流の向きを正極性とした電流Ic
の波形を示している。
上記実施例によれば、コレクタが共通接続されたトラ
ンジスタQ1、Q2のエミッタ相互間に抵抗R1を接続し、同
様にコレクタが共通接続されたトランジスタQ3、Q4のエ
ミッタ相互間に抵抗値が抵抗R1と相違する抵抗R2を接続
し、これらトラジスタQ2、Q3のエミッタを接続してい
る。したがって、トランジスタQ4のベースバイアスを一
定とした状態で、トランジスタQ1のベース電圧を変化す
ることにより、トランジスタQ1、Q2およびトランジスタ
Q3、Q4のコレクタに流れる電流が変化するため、非対称
信号を生成することができる。
しかも、この回路は、従来に比べて回路を構成する素
子数が少なく、回路構成も簡単であるため、製造が容易
なものである。
なお、上記実施例では、抵抗R1、R2の値を適宜設定す
ることにより、非対称信号を生成したが、抵抗R1、R2の
値を同一とし、定電流源I1、I2、I3の電流値を適宜設定
することによっても非対称信号を生成することができ
る。
また、上記実施例では、電流制御素子として、抵抗R
1、R2を使用したが、これに限定されるものではなく、
例えばダイオード等を使用することも可能である。
さらに、上記実意例においては、バイポーラ・トラン
ジスタを使用し回路を構成したが、これに限定されるも
のではなく、例えばFETを使用することも可能である。
その他、この発明の要旨を変えない範囲において、種
々変形実施可能なことは勿論である。
[発明の効果] 以上詳述したようにこの発明によれば、回路素子が少
なく簡単な回路構成によって非対称信号を生成すること
が可能な非対称信号生成回路を提供できる。
【図面の簡単な説明】
第1図はこの発明の一実施例を示す回路構成図、第2図
は非対称信号を示す図、第3図は非対称信号を生成する
ための信号を示す図である。 11、12……信号入力端子、Q1、Q2、Q3、Q4……トランジ
スタ、R1、R2……抵抗、I1、I2、I3……定電流源。

Claims (1)

    (57)【特許請求の範囲】
  1. 【請求項1】制御信号入力端に第1の基準信号が供給さ
    れ、電流通路の一端が共通接続された第1、第2のトラ
    ンジスタと、 これら第1、第2のトランジスタの電流通路の他端間に
    設けられた第1の電流制御素子と、 前記第1のトランジスタに定電流を供給する第1の定電
    流回路と、 制御信号入力端に第2の基準信号が供給され、電流通路
    の一端が共通接続された第3、第4のトランジスタと、 これら第3、第4のトランジスタの電流通路の他端間に
    設けられた第2の電流制限素子と、 前記第2、第3のトランジスタに定電流を供給する第2
    の定電流回路と、 前記第4のトランジスタに定電流を供給する第3の定電
    流回路とを具備し 前記第2の基準信号を一定とし、前記第1の基準信号を
    前記第2の基準信号に対して正又は負の電圧とした場
    合、前記第1、第2のトランジスタの共通接続された電
    流通路の一端に前記第2の基準信号を基準として正又は
    負の振幅が相違する非対称信号を生成することを特徴と
    する非対称信号生成回路。
JP2103537A 1990-04-19 1990-04-19 非対称信号生成回路 Expired - Fee Related JP2542722B2 (ja)

Priority Applications (3)

Application Number Priority Date Filing Date Title
JP2103537A JP2542722B2 (ja) 1990-04-19 1990-04-19 非対称信号生成回路
KR1019910005977A KR950001579B1 (ko) 1990-04-19 1991-04-15 비대칭신호 생성회로
US07/686,386 US5084632A (en) 1990-04-19 1991-04-17 Asymmetrical signal generator circuit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2103537A JP2542722B2 (ja) 1990-04-19 1990-04-19 非対称信号生成回路

Publications (2)

Publication Number Publication Date
JPH042295A JPH042295A (ja) 1992-01-07
JP2542722B2 true JP2542722B2 (ja) 1996-10-09

Family

ID=14356600

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2103537A Expired - Fee Related JP2542722B2 (ja) 1990-04-19 1990-04-19 非対称信号生成回路

Country Status (3)

Country Link
US (1) US5084632A (ja)
JP (1) JP2542722B2 (ja)
KR (1) KR950001579B1 (ja)

Families Citing this family (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5444410A (en) * 1993-06-30 1995-08-22 National Semiconductor Corporation Controlled-transitioni-time line driver
EP1982364A4 (en) 2006-01-23 2010-07-07 Bloom Energy Corp MODULAR FUEL CELL SYSTEM
US8920997B2 (en) 2007-07-26 2014-12-30 Bloom Energy Corporation Hybrid fuel heat exchanger—pre-reformer in SOFC systems
WO2009105191A2 (en) 2008-02-19 2009-08-27 Bloom Energy Corporation Fuel cell system containing anode tail gas oxidizer and hybrid heat exchanger/reformer
US8440362B2 (en) 2010-09-24 2013-05-14 Bloom Energy Corporation Fuel cell mechanical components
JP6258037B2 (ja) 2011-01-06 2018-01-10 ブルーム エナジー コーポレーション Sofcホットボックスの構成要素
WO2015123304A1 (en) 2014-02-12 2015-08-20 Bloom Energy Corporation Structure and method for fuel cell system where multiple fuel cells and power electronics feed loads in parallel allowing for integrated electrochemical impedance spectroscopy ("eis")
US10651496B2 (en) 2015-03-06 2020-05-12 Bloom Energy Corporation Modular pad for a fuel cell system
US11398634B2 (en) 2018-03-27 2022-07-26 Bloom Energy Corporation Solid oxide fuel cell system and method of operating the same using peak shaving gas

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4743783A (en) * 1984-01-16 1988-05-10 National Semiconductor Corporation Pulse width modulator circuit for switching regulators
JPS61273015A (ja) * 1985-05-29 1986-12-03 Hitachi Ltd 電流切替回路
US4647792A (en) * 1985-07-15 1987-03-03 Gte Laboratories Incorporated High speed laser driver

Also Published As

Publication number Publication date
JPH042295A (ja) 1992-01-07
US5084632A (en) 1992-01-28
KR950001579B1 (ko) 1995-02-25
KR910019016A (ko) 1991-11-30

Similar Documents

Publication Publication Date Title
JP2730767B2 (ja) 電圧対電流変換器
JP2542722B2 (ja) 非対称信号生成回路
JP2665735B2 (ja) クランプ回路
JP2533201B2 (ja) Am検波回路
US5157347A (en) Switching bridge amplifier
JPH077337A (ja) 両極性電圧/電流変換回路
JPH0321927B2 (ja)
US6157268A (en) Voltage controlled emitter coupled multivibrator circuit
JPH0575408A (ja) 電圧遷移回路
US20020044002A1 (en) Mixer circuitry
JP3400354B2 (ja) 電流源回路
JPS61263305A (ja) ヒステリシスコンパレ−タ
JPH0139014Y2 (ja)
JPH053929B2 (ja)
JP2572758B2 (ja) 直流再生回路
JPH0563067B2 (ja)
JP2778029B2 (ja) 周波数変調回路
JP2563380B2 (ja) 比較回路
JP2797519B2 (ja) 振幅比較回路
JPS6244574Y2 (ja)
JPH065812B2 (ja) 振幅制限回路
JPS63304706A (ja) リミタ増幅回路
JPH0693614B2 (ja) インターフェイス回路
JPH0582679B2 (ja)
JPH09116393A (ja) コンパレータ回路

Legal Events

Date Code Title Description
LAPS Cancellation because of no payment of annual fees