JP2013168211A - ページ消去機能におけるアドレス変化検出によるデコーディング制御 - Google Patents
ページ消去機能におけるアドレス変化検出によるデコーディング制御 Download PDFInfo
- Publication number
- JP2013168211A JP2013168211A JP2013120173A JP2013120173A JP2013168211A JP 2013168211 A JP2013168211 A JP 2013168211A JP 2013120173 A JP2013120173 A JP 2013120173A JP 2013120173 A JP2013120173 A JP 2013120173A JP 2013168211 A JP2013168211 A JP 2013168211A
- Authority
- JP
- Japan
- Prior art keywords
- address
- bit
- page
- block
- bit block
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 238000001514 detection method Methods 0.000 title claims description 30
- 230000007704 transition Effects 0.000 title description 2
- 238000000034 method Methods 0.000 claims abstract description 20
- 230000008859 change Effects 0.000 claims description 48
- 230000000630 rising effect Effects 0.000 claims description 10
- 230000008878 coupling Effects 0.000 claims description 6
- 238000010168 coupling process Methods 0.000 claims description 6
- 238000005859 coupling reaction Methods 0.000 claims description 6
- 238000012545 processing Methods 0.000 claims description 4
- 230000003111 delayed effect Effects 0.000 claims 5
- 230000008569 process Effects 0.000 abstract description 4
- 238000010586 diagram Methods 0.000 description 14
- 230000006870 function Effects 0.000 description 14
- 239000000758 substrate Substances 0.000 description 4
- 230000006399 behavior Effects 0.000 description 3
- 230000007246 mechanism Effects 0.000 description 2
- 230000009471 action Effects 0.000 description 1
- 238000012790 confirmation Methods 0.000 description 1
- 238000013500 data storage Methods 0.000 description 1
- 238000013461 design Methods 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 230000002093 peripheral effect Effects 0.000 description 1
- 230000000644 propagated effect Effects 0.000 description 1
- 238000011084 recovery Methods 0.000 description 1
- 230000000717 retained effect Effects 0.000 description 1
- 230000003068 static effect Effects 0.000 description 1
Images
Classifications
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C16/00—Erasable programmable read-only memories
- G11C16/02—Erasable programmable read-only memories electrically programmable
- G11C16/06—Auxiliary circuits, e.g. for writing into memory
- G11C16/08—Address circuits; Decoders; Word-line control circuits
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C16/00—Erasable programmable read-only memories
- G11C16/02—Erasable programmable read-only memories electrically programmable
- G11C16/06—Auxiliary circuits, e.g. for writing into memory
- G11C16/10—Programming or data input circuits
- G11C16/14—Circuits for erasing electrically, e.g. erase voltage switching circuits
- G11C16/16—Circuits for erasing electrically, e.g. erase voltage switching circuits for erasing blocks, e.g. arrays, words, groups
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C8/00—Arrangements for selecting an address in a digital store
- G11C8/10—Decoders
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C8/00—Arrangements for selecting an address in a digital store
- G11C8/12—Group selection circuits, e.g. for memory block selection, chip selection, array selection
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C8/00—Arrangements for selecting an address in a digital store
- G11C8/20—Address safety or protection circuits, i.e. arrangements for preventing unauthorized or accidental access
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Computer Security & Cryptography (AREA)
- Read Only Memory (AREA)
Abstract
【解決手段】マルチページ消去動作の各アドレスのページアドレスは、ワード線デコーダにラッチされる。ページ選択リセット発生器回路は、マルチページ消去動作の各アドレスのブロックアドレスを処理する。アドレスが異なるブロック内のページに関連する場合、直前にラッチされたページアドレスがリセットされる。これは、万一マルチページ消去動作が、異なるブロック内に複数のページを含む場合に、不正確な回路動作が生じることになることを回避する。
【選択図】図1
Description
{block B1,page P1},{block B2,page P2},・・・,{block BK,page PK},erase
これは、ページPKが消去されるブロックBKまで、ブロックB1ではページP1が消去され、ブロックB2ではページP2が消去されるなどを意味する。これらの{block,page}対はそれぞれ、ブロックおよびページについて、対応するデコーダロジックにおけるセット動作をもたらす。全てのセット動作が終了した後、消去コマンドが実行されて、選択されたページおよびブロックについて消去動作が実施される。
{block0,page1},{block0,page2},erase
が消去動作のために生成されており、そこでは、block 0はブロック10であり、block1はブロック12であり、page0はデコーダ80、100に関連するページであり、page1はデコーダ82、102に関連するページであり、page2はデコーダ84、104に関連するページであり、page3はデコーダ86、106に関連するページであることが仮定される。
{block0,page1},{block1,page2},erase
が、消去動作のために生成されていることが仮定される。
{block0,page1},{block0,page2},erase
が考えられる。ページ消去アドレスpage1は、ワード線デコーダ582、602内のラッチのセット状態をもたらし、ページ消去アドレスpage2は、ワード線デコーダ584、604内のラッチのセット状態をもたらす。さらに、ブロックアドレスblock0は、ブロック選択506がイネーブル状態になることをもたらす。ブロック選択508は、ディセーブル状態に留まる。消去動作が実行されると、ワード線デコーダ582、584、602、604内のWL_driver(図示せず)は、2つのブロック610、612内のpage1、page2のそれぞれについて消去電圧を発生する。示す例では、消去電圧(「L」)は、選択されたページ(page1、page2)のそれぞれについて発生するのが示される。ブロック選択信号によるblock0だけの選択(block0 610のスイッチングトランジスタ590への入力506上の「H」、一方、block1 612のスイッチングトランジスタ710への入力508上の「L」)は、block0 610からのページだけが消去されることを意味し、これが所望の結果である。
{block0,page1},{block1,page2},erase
が考えられる。ページ消去アドレスpage1は、ワード線デコーダ582、602内のラッチのセット状態をもたらす。さらに、ブロックアドレスblock0は、ブロック選択506がイネーブル状態になることをもたらす。この時点における回路の状態は図6Aに示される。全てのアドレスが処理されるまで消去動作が実行されず、また、確認コマンド「erase」がまだ発行されていないため、消去電圧は、依然としてメモリセルまで伝播している。この後、異なるブロック内の次のページがセットされようとすると、ページ選択リセット発生器回路504は、block1がblock0と異なるため、次のアドレスのブロックアドレスが異なることを検出する。この時点で、reset 516が発生し、これが、ワード線デコーダにおいて、直前にセットされたラッチがリセットされる(具体的は、この例では、デコーダ582、602内のラッチがリセットされる)ことをもたらし、同様に、ブロック選択506をリセットしてディセーブル状態にすることをもたらす。その後、第2アドレスが通常処理される。特に、ページ消去アドレスpage2は、ワード線デコーダ584、604内のラッチのセット状態をもたらす。さらに、ブロックアドレスblock1は、ブロック選択508がイネーブル状態になることをもたらす。ブロック選択506はディセーブル状態に留まる。ワード線デコーダ584、604内のWL_driver(図示せず)は、2つのブロック内のpage2について消去電圧(0V)を発生する。この時点において、回路の状態は図6Bに示すようなものである。ブロック10用のブロック選択上の「H」は、リセットされて「L」になり、ワード線デコーダ582、602内のページ選択はリセットされている。示す例では、消去電圧(「L」)は、選択されたページ(page2)について発生しているのが示される。ブロック選択信号によるblock1だけの選択(block1 612のスイッチングトランジスタ710への入力508上の「H」、一方、block0 610のスイッチングトランジスタ590への入力506上の「L」)は、block1 612からのページだけが消去されることを意味し、これが所望の結果である。
22、502 プリデコーダ
21、23、25、27、588、608 フラッシュメモリセル
11、13、15、17 デコーダ
10、12、14、16 物理セクタまたはブロック
24、28 ページ1
26、30 ページN
48、240、242、244、316、318、320、326、328、352、354、358、360、364 NANDゲート
45 3入力ANDゲート
50、52、60、68、110、204、212 トランジスタ
54、56、64、206、208、214、216、232、234、314、324、322、368、371 インバータ
58、210、319、329、361 SRラッチ
62 ORゲート
66 WL_driver
80、82、84、86、100、102、104、106、580、582、584、586、600、602、604、606 ワード線デコーダ
210 ラッチ
236、238、330、366 遅延素子
340 ATDマージャ回路
332 サブアドレスレジスタ
334 ビットごとのATD回路
342、346、348、350 NORゲート
370 主リセットパルス発生器回路
504 ページ選択リセット発生器回路
Claims (12)
- 第2アドレスの第2複数ビットブロックアドレス部分とは異なる第1アドレスの第1複数ビットブロックアドレス部分を検出するための装置であって、
前記第1アドレスの前記第1複数ビットブロックアドレス部分の少なくとも1つのビットは、前記第2アドレスの前記第2複数ビットブロックアドレス部分の対応する少なくとも1つのビットとは異なり、前記装置は、
前記第1複数ビットブロックアドレス部分の各ビットについて、
前記ビットが前記第2複数ビットブロックアドレス部分の前記対応するビットとは異なるか否かを検出するためのそれぞれのアドレス検出回路と、
前記第1アドレスの前記第1複数ビットブロックアドレス部分が前記第2アドレスの前記第2複数ビットブロックアドレス部分とは異なるか否かを示す出力を生成するために前記それぞれのアドレス検出回路の出力を結合するための結合回路と、
N個の入力と
を備え、
前記Nは、前記第1複数ビットブロックアドレス部分におけるビットの数であり、さらに、前記Nは、前記第2複数ビットブロックアドレス部分におけるビットの数であり、
前記N個の入力の各入力について、
前記装置は、前記第2複数ビットブロックアドレス部分の前記対応するビットによってフォローされた前記第1複数ビットブロックアドレス部分のビットの前記入力を介して受け取るように構成されており、
前記それぞれのアドレス検出回路は、
上昇しているアドレス変化を検出するための上昇検出回路と、
下降しているアドレス変化を検出するための下降検出回路と、
前記上昇検出回路および前記下降検出回路の出力を結合するための結合回路と
を備える、装置。 - それぞれの第1検出回路は、
次々と一緒に接続されたインバータおよび遅延素子と、
前記N個の入力のうちの一つを受取るために接続された第1入力を有するNANDゲートとを備え、
前記NANDゲートは、インバータによる反転および前記遅延素子による遅延後に、前記N個の入力のうちの前記1つを受取るために接続された第2入力を有し、
それぞれの第2検出回路は、
インバータおよび遅延素子と、
前記インバータによる反転後に、前記N個の入力のうちの一つを受取るために接続された第1入力を有するNANDゲートとを備え、
前記NANDゲートは、前記遅延素子による遅延後に、前記N個の入力のうちの前記1つを受取るために接続された第2入力を有する、請求項1に記載の装置。 - 前記N個の入力のそれぞれについて、それぞれ登録されたアドレス出力を生成するためのそれぞれのサブアドレスレジスタをさらに備え、
前記第1複数ビットブロックアドレス部分の各ビットについて、前記それぞれのアドレス検出回路は、前記それぞれ登録されたアドレス出力を処理することによるビットの変化を検出する、請求項1に記載の装置。 - 前記N個の入力のそれぞれについて、前記それぞれのサブアドレスレジスタは、
前記入力を受取るために接続されたSR(セットリセット)ラッチと、
前記SRラッチに対してラッチ動作をイネーブルするイネーブル回路とを備える、請求項3に記載の装置。 - 請求項1に記載の装置を備えるフラッシュデバイス。
- 前記フラッシュデバイスは、NANDフラッシュデバイスである請求項5に記載のフラッシュデバイス。
- 第2アドレスの第2複数ビットブロックアドレス部分とは異なる第1アドレスの第1複数ビットブロックアドレス部分を検出するための方法であって、
前記第1アドレスの前記第1複数ビットブロックアドレス部分の少なくとも1つのビットは、前記第2アドレスの前記第2複数ビットブロックアドレス部分の対応する少なくとも1つのビットとは異なり、前記方法は、
前記第1複数ビットブロックアドレス部分の各ビットについて、
前記ビットが前記第2複数ビットブロックアドレス部分の前記対応するビットとは異なるか否かを検出するステップと、
前記第1アドレスの前記第1複数ビットブロックアドレス部分が前記第2アドレスの前記第2複数ビットブロックアドレス部分とは異なるか否かを示す出力を生成するために前記検出するステップの結果を結合するステップと
を含み、
Nは、前記第1複数ビットブロックアドレス部分におけるビットの数であり、さらに、前記Nは、前記第2複数ビットブロックアドレス部分におけるビットの数であり、
前記方法は、さらに、
前記第1複数ビットブロックアドレス部分の前記Nビットのそれぞれは、前記第2複数ビットブロックアドレス部分の前記対応するビットによってフォローされた前記第1複数ビットブロックアドレス部分のビットを含むそれぞれの信号を受け取り、
前記複数ビットブロックアドレスの各ビットについて、
上昇しているアドレス変化を検出するステップと、
下降しているアドレス変化を検出するステップと、
前記上昇しているアドレス変化を検出するステップと前記下降しているアドレス変化を検出するステップとの結果を結合するステップとをさらに含む、方法。 - 前記複数ビットブロックアドレスの各ビットについて、
前記上昇しているアドレス変化を検出する前記ステップは、
反転および遅延信号を生成するために前記それぞれの信号について反転および遅延をするステップと、
NANDロジック関数にしたがって前記それぞれの信号と前記反転および遅延をされた信号とを結合するステップとを含み、
前記下降しているアドレス変化を検出するステップは、
反転信号を生成するために前記それぞれの信号を反転するステップと、
NANDロジック関数にしたがって前記反転信号および前記遅延信号を結合した遅延信号を生成するために前記それぞれの信号を遅延させるステップとを含む、請求項7に記載の方法。 - それぞれ登録されたアドレス出力を生成するために前記N個の入力信号のそれぞれを登録するステップをさらに含み、
前記第1複数ビットブロックアドレス部分の各ビットについて、変化を検出する前記ステップは、前記それぞれ登録されたアドレス出力における変化を検出するステップを含む、請求項7に記載の方法。 - それぞれ登録されたアドレス出力を生成するために前記N個の入力信号のそれぞれを登録する前記ステップは、イネーブル入力の制御下で前記N個の入力信号のそれぞれをSRラッチするステップを含む、請求項9に記載の方法。
- フラッシュデバイスで使用される、請求項7に記載の方法。
- NANDフラッシュデバイスで使用される、請求項7に記載の方法。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US11/711,043 | 2007-02-27 | ||
US11/711,043 US7577059B2 (en) | 2007-02-27 | 2007-02-27 | Decoding control with address transition detection in page erase function |
Related Parent Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2009551083A Division JP5291001B2 (ja) | 2007-02-27 | 2008-02-08 | ページ消去機能におけるアドレス変化検出によるデコーディング制御 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2013168211A true JP2013168211A (ja) | 2013-08-29 |
JP5544442B2 JP5544442B2 (ja) | 2014-07-09 |
Family
ID=39715719
Family Applications (2)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2009551083A Expired - Fee Related JP5291001B2 (ja) | 2007-02-27 | 2008-02-08 | ページ消去機能におけるアドレス変化検出によるデコーディング制御 |
JP2013120173A Expired - Fee Related JP5544442B2 (ja) | 2007-02-27 | 2013-06-06 | ページ消去機能におけるアドレス変化検出によるデコーディング制御 |
Family Applications Before (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2009551083A Expired - Fee Related JP5291001B2 (ja) | 2007-02-27 | 2008-02-08 | ページ消去機能におけるアドレス変化検出によるデコーディング制御 |
Country Status (9)
Country | Link |
---|---|
US (2) | US7577059B2 (ja) |
EP (1) | EP2132748B1 (ja) |
JP (2) | JP5291001B2 (ja) |
KR (2) | KR101469295B1 (ja) |
CN (1) | CN101636790B (ja) |
CA (1) | CA2676639A1 (ja) |
ES (1) | ES2423283T3 (ja) |
TW (1) | TWI456576B (ja) |
WO (1) | WO2008104049A1 (ja) |
Families Citing this family (15)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7577059B2 (en) * | 2007-02-27 | 2009-08-18 | Mosaid Technologies Incorporated | Decoding control with address transition detection in page erase function |
US8189390B2 (en) * | 2009-03-05 | 2012-05-29 | Mosaid Technologies Incorporated | NAND flash architecture with multi-level row decoding |
KR101636015B1 (ko) * | 2010-02-11 | 2016-07-05 | 삼성전자주식회사 | 불휘발성 데이터 저장 장치, 그것의 프로그램 방법, 그리고 그것을 포함하는 메모리 시스템 |
KR101605911B1 (ko) | 2010-07-09 | 2016-03-23 | 에스케이하이닉스 주식회사 | 불휘발성 메모리 소자 및 그 소거방법 |
TWI473114B (zh) * | 2012-03-19 | 2015-02-11 | Macronix Int Co Ltd | 偵測位址轉變之電路與方法 |
US9047936B2 (en) * | 2012-05-29 | 2015-06-02 | Lsi Corporation | Memory device having control circuitry for write tracking using feedback-based controller |
KR20140007990A (ko) | 2012-07-09 | 2014-01-21 | 삼성전자주식회사 | 불휘발성 램을 포함하는 사용자 장치 및 그것의 데이터 관리 방법 |
KR102025088B1 (ko) | 2012-09-03 | 2019-09-25 | 삼성전자 주식회사 | 메모리 컨트롤러 및 상기 메모리 컨트롤러를 포함하는 전자장치 |
US20140071783A1 (en) * | 2012-09-13 | 2014-03-13 | Lsi Corporation | Memory device with clock generation based on segmented address change detection |
CN104217751A (zh) * | 2013-06-03 | 2014-12-17 | 辉达公司 | 一种存储器 |
FR3006804A1 (fr) * | 2013-06-05 | 2014-12-12 | St Microelectronics Rousset | Procede d’effacement par bloc d’une memoire de type eeprom effacable par page |
EP3023990A1 (en) * | 2014-11-20 | 2016-05-25 | Nxp B.V. | Multi independent page erase |
CN108962319B (zh) * | 2018-06-20 | 2021-03-26 | 芯天下技术股份有限公司 | 一种译码器控制电路及Nor Flash存储器的版图布局方法 |
CN110910923A (zh) * | 2018-09-14 | 2020-03-24 | 北京兆易创新科技股份有限公司 | 一种字线译码方法及非易失存储器系统 |
US11250895B1 (en) * | 2020-11-04 | 2022-02-15 | Qualcomm Incorporated | Systems and methods for driving wordlines using set-reset latches |
Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH043394A (ja) * | 1990-04-20 | 1992-01-08 | Citizen Watch Co Ltd | 半導体不揮発性記憶装置 |
JP2003151285A (ja) * | 2001-11-08 | 2003-05-23 | Fujitsu Ltd | 半導体メモリ |
Family Cites Families (46)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5440518A (en) * | 1991-06-12 | 1995-08-08 | Hazani; Emanuel | Non-volatile memory circuits, architecture and methods |
US5099297A (en) | 1988-02-05 | 1992-03-24 | Emanuel Hazani | EEPROM cell structure and architecture with programming and erase terminals shared between several cells |
GB8828817D0 (en) * | 1988-12-09 | 1989-01-18 | Int Computers Ltd | Data processing apparatus |
KR930000869B1 (ko) | 1989-11-30 | 1993-02-08 | 삼성전자 주식회사 | 페이지 소거 가능한 플래쉬형 이이피롬 장치 |
US5256254A (en) * | 1991-07-12 | 1993-10-26 | Betz Paperchem, Inc. | Methods of controlling deposition in a paper machine dryer section |
US6230233B1 (en) | 1991-09-13 | 2001-05-08 | Sandisk Corporation | Wear leveling techniques for flash EEPROM systems |
US5270980A (en) | 1991-10-28 | 1993-12-14 | Eastman Kodak Company | Sector erasable flash EEPROM |
KR950000273B1 (ko) | 1992-02-21 | 1995-01-12 | 삼성전자 주식회사 | 불휘발성 반도체 메모리장치 및 그 최적화 기입방법 |
KR960000616B1 (ko) | 1993-01-13 | 1996-01-10 | 삼성전자주식회사 | 불휘발성 반도체 메모리 장치 |
US5365484A (en) | 1993-08-23 | 1994-11-15 | Advanced Micro Devices, Inc. | Independent array grounds for flash EEPROM array with paged erase architechture |
US5448529A (en) * | 1994-11-17 | 1995-09-05 | Alliance Semiconductor Corporation | High speed and hierarchical address transition detection circuit |
KR0142367B1 (ko) | 1995-02-04 | 1998-07-15 | 김광호 | 열 리던던씨를 가지는 불휘발성 반도체 메모리의 소거 검증회로 |
US5835935A (en) | 1995-09-13 | 1998-11-10 | Lexar Media, Inc. | Method of and architecture for controlling system data with automatic wear leveling in a semiconductor non-volatile mass storage memory |
KR0169418B1 (ko) | 1995-10-30 | 1999-02-01 | 김광호 | 페이지 소거시 데이터의 자기 보존회로를 가지는 불휘발성 반도체 메모리 |
US5805510A (en) | 1996-10-18 | 1998-09-08 | Kabushiki Kaisha Toshiba | Data erase mechanism for nonvolatile memory of boot block type |
US6308328B1 (en) * | 1997-01-17 | 2001-10-23 | Scientific-Atlanta, Inc. | Usage statistics collection for a cable data delivery system |
KR100272037B1 (ko) | 1997-02-27 | 2000-12-01 | 니시무로 타이죠 | 불휘발성 반도체 기억 장치 |
US5847994A (en) | 1997-09-08 | 1998-12-08 | Mitsubishi Denki Kabushiki Kaisha | Non-volatile semiconductor memory device having a back ground operation mode |
US5937425A (en) | 1997-10-16 | 1999-08-10 | M-Systems Flash Disk Pioneers Ltd. | Flash file system optimized for page-mode flash technologies |
US5886923A (en) | 1997-10-27 | 1999-03-23 | Integrated Silicon Solution Inc. | Local row decoder for sector-erase fowler-nordheim tunneling based flash memory |
US6359810B1 (en) | 1998-03-13 | 2002-03-19 | Atmel Corporation | Page mode erase in a flash memory array |
US6118705A (en) | 1998-03-13 | 2000-09-12 | Atmel Corporation | Page mode erase in a flash memory array |
US6026021A (en) | 1998-09-10 | 2000-02-15 | Winbond Electronics Corp. America | Semiconductor memory array partitioned into memory blocks and sub-blocks and method of addressing |
US5995417A (en) | 1998-10-20 | 1999-11-30 | Advanced Micro Devices, Inc. | Scheme for page erase and erase verify in a non-volatile memory array |
KR100295598B1 (ko) | 1999-05-03 | 2001-07-12 | 윤종용 | 반도체 메모리 장치 및 그 장치의 디코더 |
JP2000330967A (ja) * | 1999-05-25 | 2000-11-30 | Nec Corp | 半導体記憶装置とその製造方法 |
US6111787A (en) | 1999-10-19 | 2000-08-29 | Advanced Micro Devices, Inc. | Address transistion detect timing architecture for a simultaneous operation flash memory device |
FR2816751A1 (fr) | 2000-11-15 | 2002-05-17 | St Microelectronics Sa | Memoire flash effacable par page |
KR100381957B1 (ko) * | 2001-01-04 | 2003-04-26 | 삼성전자주식회사 | 비휘발성 반도체 메모리 장치 및 그것의 데이터 입/출력제어 방법 |
US6763424B2 (en) | 2001-01-19 | 2004-07-13 | Sandisk Corporation | Partial block data programming and reading operations in a non-volatile memory |
US6549467B2 (en) | 2001-03-09 | 2003-04-15 | Micron Technology, Inc. | Non-volatile memory device with erase address register |
US6732221B2 (en) | 2001-06-01 | 2004-05-04 | M-Systems Flash Disk Pioneers Ltd | Wear leveling of static areas in flash memory |
US6732116B2 (en) | 2001-06-21 | 2004-05-04 | International Business Machines Corporation | Method and system for dynamically managing data structures to optimize computer network performance |
KR100463197B1 (ko) | 2001-12-24 | 2004-12-23 | 삼성전자주식회사 | 멀티-페이지 프로그램 동작, 멀티-페이지 읽기 동작,그리고 멀티-블록 소거 동작을 갖는 낸드 플래시 메모리장치 |
US6958940B2 (en) * | 2002-02-28 | 2005-10-25 | Renesas Technology Corp. | Nonvolatile semiconductor memory device capable of realizing optimized erasing operation in a memory array |
KR100482766B1 (ko) * | 2002-07-16 | 2005-04-14 | 주식회사 하이닉스반도체 | 메모리 소자의 컬럼 선택 제어 신호 발생 회로 |
JP4270832B2 (ja) | 2002-09-26 | 2009-06-03 | 株式会社東芝 | 不揮発性半導体メモリ |
ITMI20022240A1 (it) | 2002-10-22 | 2004-04-23 | Atmel Corp | Architettura di memoria flash con cancellazione di modo |
JP4256175B2 (ja) * | 2003-02-04 | 2009-04-22 | 株式会社東芝 | 不揮発性半導体メモリ |
US6940759B2 (en) * | 2003-10-14 | 2005-09-06 | Atmel Corporation | Group erasing system for flash array with multiple sectors |
KR100705221B1 (ko) | 2004-09-03 | 2007-04-06 | 에스티마이크로일렉트로닉스 엔.브이. | 플래쉬 메모리 소자 및 이를 이용한 플래쉬 메모리 셀의소거 방법 |
JP2006107326A (ja) * | 2004-10-08 | 2006-04-20 | Oki Electric Ind Co Ltd | 半導体集積回路 |
JP2006164408A (ja) | 2004-12-08 | 2006-06-22 | Toshiba Corp | 不揮発性半導体記憶装置及びそのデータ消去方法。 |
KR100672125B1 (ko) | 2005-03-15 | 2007-01-19 | 주식회사 하이닉스반도체 | 사전 소거 검증을 위한 페이지 버퍼를 갖는 불휘발성 메모리 장치 |
US20060256623A1 (en) | 2005-05-12 | 2006-11-16 | Micron Technology, Inc. | Partial string erase scheme in a flash memory device |
US7577059B2 (en) | 2007-02-27 | 2009-08-18 | Mosaid Technologies Incorporated | Decoding control with address transition detection in page erase function |
-
2007
- 2007-02-27 US US11/711,043 patent/US7577059B2/en not_active Expired - Fee Related
-
2008
- 2008-02-08 ES ES08714575T patent/ES2423283T3/es active Active
- 2008-02-08 CA CA002676639A patent/CA2676639A1/en not_active Abandoned
- 2008-02-08 KR KR1020097020083A patent/KR101469295B1/ko active IP Right Grant
- 2008-02-08 JP JP2009551083A patent/JP5291001B2/ja not_active Expired - Fee Related
- 2008-02-08 WO PCT/CA2008/000252 patent/WO2008104049A1/en active Application Filing
- 2008-02-08 KR KR1020147002657A patent/KR20140019881A/ko not_active Application Discontinuation
- 2008-02-08 CN CN2008800063130A patent/CN101636790B/zh not_active Expired - Fee Related
- 2008-02-08 EP EP08714575.1A patent/EP2132748B1/en not_active Not-in-force
- 2008-02-19 TW TW097105784A patent/TWI456576B/zh not_active IP Right Cessation
-
2009
- 2009-04-01 US US12/416,512 patent/US7778107B2/en not_active Expired - Fee Related
-
2013
- 2013-06-06 JP JP2013120173A patent/JP5544442B2/ja not_active Expired - Fee Related
Patent Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH043394A (ja) * | 1990-04-20 | 1992-01-08 | Citizen Watch Co Ltd | 半導体不揮発性記憶装置 |
JP2003151285A (ja) * | 2001-11-08 | 2003-05-23 | Fujitsu Ltd | 半導体メモリ |
Also Published As
Publication number | Publication date |
---|---|
ES2423283T3 (es) | 2013-09-19 |
EP2132748A4 (en) | 2010-04-07 |
KR20090125142A (ko) | 2009-12-03 |
US7577059B2 (en) | 2009-08-18 |
JP2010519674A (ja) | 2010-06-03 |
TW200905686A (en) | 2009-02-01 |
EP2132748B1 (en) | 2013-05-22 |
CA2676639A1 (en) | 2008-09-04 |
JP5291001B2 (ja) | 2013-09-18 |
CN101636790B (zh) | 2013-04-03 |
WO2008104049A1 (en) | 2008-09-04 |
KR101469295B1 (ko) | 2014-12-04 |
US7778107B2 (en) | 2010-08-17 |
US20080205164A1 (en) | 2008-08-28 |
KR20140019881A (ko) | 2014-02-17 |
EP2132748A1 (en) | 2009-12-16 |
JP5544442B2 (ja) | 2014-07-09 |
US20090185424A1 (en) | 2009-07-23 |
CN101636790A (zh) | 2010-01-27 |
TWI456576B (zh) | 2014-10-11 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP5544442B2 (ja) | ページ消去機能におけるアドレス変化検出によるデコーディング制御 | |
JP3703951B2 (ja) | 不揮発性半導体メモリ装置 | |
US6525960B2 (en) | Nonvolatile semiconductor memory device including correction of erratic memory cell data | |
JP2824494B2 (ja) | タイミング回路 | |
US6058048A (en) | Flash memory device used as a boot-up memory in a computer system | |
JPH09180477A (ja) | 不揮発性半導体メモリ装置とその読出及びプログラム方法 | |
JP2010040144A (ja) | 不揮発性半導体記憶システム | |
US7304908B2 (en) | SRAM device capable of performing burst operation | |
US6147910A (en) | Parallel read and verify for floating gate memory device | |
US6320785B1 (en) | Nonvolatile semiconductor memory device and data writing method therefor | |
US7301797B2 (en) | Method of operating semiconductor integrated circuit including SRAM block and semiconductor integrated circuit including SRAM block | |
US6930927B2 (en) | Line selector for a matrix of memory elements | |
JP4463680B2 (ja) | 半導体メモリのワード線ラッチ | |
JP5103467B2 (ja) | クロック同期式検出増幅器を備える記憶装置およびその動作方法 | |
US6487132B2 (en) | Integrated circuit memory devices having multiple input/output buses and precharge circuitry for precharging the input/output buses between write operations | |
JP4568475B2 (ja) | 不揮発性強誘電体メモリ制御装置 | |
JPH09167489A (ja) | カラム選択信号制御回路 | |
JP3540777B2 (ja) | 不揮発性半導体記憶装置 | |
JP2004348939A (ja) | 不揮発性強誘電体レジスタを利用した入出力バイト制御装置 | |
JPH0474240A (ja) | 半導体メモリ | |
JP2001266585A (ja) | Mrom回路 | |
JP2009003974A (ja) | 半導体記憶装置 | |
JP2004265483A (ja) | 不揮発性記憶装置 | |
JP3313728B2 (ja) | プログラムロードサイクルを終了させるためのプロトコルを有する浮遊ゲートメモリデバイス | |
JP2005310197A (ja) | 半導体集積回路装置及びそのデータ書き込み方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20130606 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20131217 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20140313 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20140414 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20140512 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 5544442 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
S531 | Written request for registration of change of domicile |
Free format text: JAPANESE INTERMEDIATE CODE: R313531 |
|
R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |
|
LAPS | Cancellation because of no payment of annual fees |