JP2006164408A - 不揮発性半導体記憶装置及びそのデータ消去方法。 - Google Patents

不揮発性半導体記憶装置及びそのデータ消去方法。 Download PDF

Info

Publication number
JP2006164408A
JP2006164408A JP2004354943A JP2004354943A JP2006164408A JP 2006164408 A JP2006164408 A JP 2006164408A JP 2004354943 A JP2004354943 A JP 2004354943A JP 2004354943 A JP2004354943 A JP 2004354943A JP 2006164408 A JP2006164408 A JP 2006164408A
Authority
JP
Japan
Prior art keywords
data
memory
nonvolatile semiconductor
block
memory cells
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2004354943A
Other languages
English (en)
Inventor
Norihiro Fujita
憲浩 藤田
Hiroshi Nakamura
寛 中村
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Toshiba Corp
Original Assignee
Toshiba Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Toshiba Corp filed Critical Toshiba Corp
Priority to JP2004354943A priority Critical patent/JP2006164408A/ja
Priority to US11/293,376 priority patent/US20060133155A1/en
Publication of JP2006164408A publication Critical patent/JP2006164408A/ja
Pending legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/06Auxiliary circuits, e.g. for writing into memory
    • G11C16/10Programming or data input circuits
    • G11C16/107Programming all cells in an array, sector or block to the same state prior to flash erasing
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/04Erasable programmable read-only memories electrically programmable using variable threshold transistors, e.g. FAMOS
    • G11C16/0483Erasable programmable read-only memories electrically programmable using variable threshold transistors, e.g. FAMOS comprising cells having several storage transistors connected in series
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/06Auxiliary circuits, e.g. for writing into memory
    • G11C16/10Programming or data input circuits
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/06Auxiliary circuits, e.g. for writing into memory
    • G11C16/10Programming or data input circuits
    • G11C16/14Circuits for erasing electrically, e.g. erase voltage switching circuits
    • G11C16/16Circuits for erasing electrically, e.g. erase voltage switching circuits for erasing blocks, e.g. arrays, words, groups
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/06Auxiliary circuits, e.g. for writing into memory
    • G11C16/34Determination of programming status, e.g. threshold voltage, overprogramming or underprogramming, retention
    • G11C16/3436Arrangements for verifying correct programming or erasure
    • G11C16/344Arrangements for verifying correct erasure or for detecting overerased cells
    • G11C16/3445Circuits or methods to verify correct erasure of nonvolatile memory cells

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Read Only Memory (AREA)

Abstract

【課題】 不揮発性半導体記憶装置の高速化を実現すること。
【解決手段】 本発明の不揮発性半導体記憶装置は、電気的に書き換え可能なメモリセルが配列された複数のメモリブロックでなるメモリセルアレイを有する不揮発性半導体記憶装置であって、前記複数のメモリブロックのうちの選択したメモリブロックにおける全ての前記メモリセルのデータを消去する前に、前記選択したメモリブロックにおける全ての前記メモリセルのしきい値を正とするプリプログラムを行うことを特徴としている。
【選択図】 図3

Description

本発明は電気的に書き換え可能な不揮発性半導体記憶装置に関する。不揮発性半導体記憶装置の中でも、特に、NANDセル型、NORセル型、DINORセル型、ANDセル型EEPROM等の不揮発性半導体記憶装置に関する。
従来、半導体記憶装置の一つとして、電気的書き替えを可能としたEEPROMが知られている。なかでも、メモリセルを複数個直列接続してNANDセルブロックを構成するNANDセル型EEPROMは、他のメモリと比較して高集積化ができるものとして注目されている。NANDセル型EEPROMのデータ書き込み動作・データ消去動作は、次の通りである。
データ書込みの動作は、主にビット線から最も離れた位置のメモリセルから順に行う。まず、データ書込み動作が開始されると、書込みデータに応じてビット線には0V(“0”データ書き込み)又は電源電圧Vcc(“1”データ書き込み)を与え、選択されたビット線側選択ゲート線にはVccが与えられる。この場合、ビット線が0Vの時、接続された選択NANDセルでは、選択ゲートトランジスタを介してNANDセル内のチャネル部が0Vに固定される。ビット線がVcc時、接続された選択NANDセルでは、NANDセル内のチャネル部は、選択ゲートトランジスタを介して[Vcc−Vtsg](ただし、Vtsgは選択ゲートトランジスタの閾値電圧)まで充電された後、フローティング状態となる。
続いて、選択NANDセル内の選択メモリセルの制御ゲート線を0VからVpp(=20V程度:書き込み用高電圧)とし、選択NANDセル内の非選択メモリセルの制御ゲート線を0VからVmg(=10V程度:中間電圧)とする。
ここで、ビット線が0V時、接続された選択NANDセルでは、NANDセル内のチャネル部が0Vに固定されているため、選択NANDセル内の選択メモリセルのゲート(=Vpp電位)とチャネル部(=0V)に大きな電位差(=20V程度)が発生し、チャネル部から浮遊ゲートに電子注入が生じる。これにより、その選択メモリセルのしきい値は正方向にシフトし、“0”データの書込みが完了する。
一方、ビット線がVcc時、接続された選択NANDセルでは、NANDセル内のチャネル部がフローティング状態にあるため、選択NANDセル内の制御ゲート線とチャネル部の間の容量カップリングの影響による制御ゲート線の電圧上昇(0V→Vpp、Vmg)に伴い、チャネル部の電位がフローティング状態を維持したまま[Vcc−Vtsg]電位からVmch(=8V程度)に上昇する。この時には、選択NANDセル内の選択メモリセルのゲート(=Vpp電位)とチャネル部(=Vmch)の間の電位差が12V程度と比較的小さいため、電子注入が起こらず、従って選択メモリセルのしきい値は変化せず、負の状態に維持され、“1”データの書込みが完了する。
次に、NANDセル型EEPROMのデータ消去動作について説明する。NANDセル型EEPROMの消去動作のフローチャートを図11に示す。NANDセル型EEPROMのデータ消去は、選択されたNANDセルブロック内の全てのメモリセルに対して同時に行われる。即ち、選択されたNANDセルブロック内の全ての制御ゲートを0Vとし、ビット線、ソース線、p型ウェル(もしくはp型基板)、非選択NANDセルブロック中の制御ゲート及び全ての選択ゲートに20V程度の高電圧を印加する。これにより、選択NANDセルブロック中の全てのメモリセルにおいて浮遊ゲートの電子がp型ウェル(もしくはp型基板)に放出され、しきい値電圧は負方向にシフトする。このように、NANDセル型EEPROMにおいては、データ消去動作はブロック単位で一括して行われることになる。
次に、図11に示すように、上述のデータ消去動作が行われた後、選択したブロックにおける全てのメモリセルのデータが完全に消去されたかどうかの検証を行う。この検証によって、選択したブロックにおける全てのメモリセルのデータが完全に消去されていると判断された場合は、データの消去が完了する。一方、選択したブロックにおける全てのメモリセルのデータの一部が消去されていないと判断された場合、再度上述のデータ消去動作を行う。このようにして、NANDセル型EEPROMのデータ消去が行われる。NANDセル型EEPROMのデータ消去に関する技術としては、以下の特許文献1に記載されているものがある。
特開2000−348492号公報
ここで、図12を参照して、データの消去動作前後におけるメモリセルのしきい値分布について説明する。図12には、消去動作前のしきい値分布(a)(点線)及び消去動作後のしきい値分布(b)(点線)が示されている。
上述したように、NANDセル型EEPROMにおいては、データ消去動作はブロック単位で一括して行われるが、データ消去前のメモリセルはデータが”0”又は”1”であるもの(しきい値が正又は負であるもの)が混在しているため、データ消去した後のしきい値分布は、図12(b)に示すとおり大きく広がってしまう。それ故、次に続くデータの書き込みの際には、各メモリセルにおける書き込みのばらつきが生じ、各メモリセルの書き込み完了までの時間のばらつきが発生してしま、その結果、書き込み時間が長くなるという問題が発生していた。
そこで、本発明は、上述の問題を解決するためになされたものであり、従来、データの消去動作及びそれに続くデータの書き込みによって生じていた書き込みのばらつきを抑制し、書き込み時間の短縮化を図り、また書き込み不良を無くすことを目的とする。
本発明によると、電気的に書き換え可能なメモリセルが配列された複数のメモリブロックでなるメモリセルアレイを有する不揮発性半導体記憶装置であって、前記複数のメモリブロックのうちの選択したメモリブロックにおける全ての前記メモリセルのデータを消去する前に、前記選択したメモリブロックにおける全ての前記メモリセルのしきい値を正とすることを特徴とする不揮発性半導体記憶装置が提供される。
また、本発明によると、電気的に書き換え可能なメモリセルが配列された複数のメモリブロックでなるメモリセルアレイを有する不揮発性半導体記憶装置であって、前記複数のメモリブロックは、それぞれ、第1の領域及び第2の領域からなり、前記複数のメモリブロックのうちの選択したメモリブロックの前記第2の領域にある前記メモリセルのうちの特定のメモリセルのデータが第1の値であれば、前記選択したメモリブロックへのデータの書込又は消去が許容され、前記特定のメモリセルのデータが第2の値であれば、前記選択したメモリブロックへのデータの書込又は消去が禁止され、前記前記メモリブロックへのデータの書込又は消去が許容される場合、前記選択したメモリブロックにおける全ての前記メモリセルのデータを消去する前に、前記選択したメモリブロックにおける前記第1の領域の全ての前記メモリセルのしきい値を正とすることを特徴とする不揮発性半導体記憶装置が提供される。
前記特定のメモリセルは複数のメモリセルで構成してもよい。
また、本発明によると、電気的に書き換え可能なメモリセルが配列された複数のメモリブロックでなるメモリセルアレイを有する不揮発性半導体記憶装置のデータ消去方法であって、前記複数のメモリブロックのうちの選択したメモリブロックにおける全ての前記メモリセルのデータを消去する前に、前記選択したメモリブロックにおける全ての前記メモリセルのしきい値を正とすることを特徴とする不揮発性半導体記憶装置のデータ消去方法が提供される。
また、本発明によると、電気的に書き換え可能なメモリセルが配列された複数のメモリブロックでなるメモリセルアレイを有する不揮発性半導体記憶装置のデータ消去方法であって、前記複数のメモリブロックは、それぞれ、第1の領域及び第2の領域からなり、前記複数のメモリブロックのうちの選択したメモリブロックの前記第2の領域にある前記メモリセルのうちの特定のメモリセルのデータが第1の値であれば、前記選択したメモリブロックへのデータの書込又は消去が許容され、前記特定のメモリセルのデータが第2の値であれば、前記選択したメモリブロックへのデータの書込又は消去が禁止され、前記前記メモリブロックへのデータの書込又は消去が許容される場合、前記選択したメモリブロックにおける全ての前記メモリセルのデータを消去する前に、前記選択したメモリブロックにおける前記第1の領域の全ての前記メモリセルのしきい値を正とすることを特徴とする不揮発性半導体記憶装置のデータ消去方法が提供される。
前記特定のメモリセルは複数のメモリセルで構成されるようにしてもよい。
本発明の半導体記憶装置によると、データ消去動作前にブロック単位で“0”データの書き込みを行い、選択ブロック内のメモリセルのしきい値分布を正にする。その後、引き続きデータ消去動作を行うことによって、消去動作後のしきい値分布をより狭くすることができる。よって、データ消去動作後に引き続き行うデータ書き込み時における各メモリセルの書き込み完了までの時間のばらつきを小さくすることができる。
また、本発明の半導体記憶装置によると、データ消去動作前に、識別フラグ等が記憶されている領域以外のメモリセルに対して“0”データの書き込みを行うことによって、識別フラグの誤消去を防止しつつ、データ消去動作後のしきい値分布をより狭くすることができ、データ消去動作後に引き続き行うデータ書き込み時における各メモリセルの書き込み完了までの時間のばらつきを小さくすることができる。また、データ書き込み不良を抑制することができる。
本実施形態においては、本発明の不揮発性半導体記憶装置として、NANDセル型の不揮発性半導体記憶装置を例にとって説明する。
図1を参照する。図1に、本実施形態に係る不揮発性半導体記憶装置10の概略構成図を示す。本実施形態に係る不揮発性半導体記憶装置10は、メモリセルアレイ11、カラム制御回路(カラムデコーダ)12、ロウ制御回路(ロウデコーダ)13、ソース線制御回路14、Pウェル制御回路15、データ入出力バッファ16、コマンド・インターフェイス17及びステートマシン18を有している。本実施形態に係る本発明の不揮発性半導体記憶装置10は、外部I/Oパッド19とデータ及び制御信号(コマンド)の送受信を行う。
本実施形態に係る不揮発性半導体記憶装置10においては、外部I/Oパッド19から、データ及び制御信号がデータ入出力バッファ16を通してコマンド・インターフェイス17及びカラム制御回路12に入力される。ステートマシン18は、制御信号及びデータに基づき、カラム制御回路12、ロウ制御回路13、ソース線制御回路14及びPウェル制御回路15を制御する。ステートマシン18は、カラム制御回路12及びロウ制御回路13に対してメモリセルアレイ11のメモリセルに対するアクセス情報を出力する。カラム制御回路12及びロウ制御回路13は、当該アクセス情報及びデータに基づき、メモリセルをアクティブにし、データの読み出し、書き込み、又は消去を行う。カラム制御回路12は、センスアンプ及びデータ・キャッシュを含み、メモリセルアレイ11の各ビット線に接続されたセンスアンプは、ビット線へデータをロードし、またビット線の電位を検出しデータ・キャッシュで保持する。また、カラム制御回路12によって制御されたセンスアンプによりメモリセルから読み出したデータは、データ入出力バッファ16を通して外部I/Oパッド19へ出力される。
次に、図2を参照する。図2は、本実施形態に係る不揮発性半導体記憶装置10におけるメモリセルアレイ11の構成例の回路図である。本実施形態においては、メモリセルアレイ11は、複数のブロックBLOCK0〜BLOCK1023(合計1024個)に分割されている。ここでは、「ブロック」とはデータ消去の最小単位である。また、本実施形態においては、各ブロックBLOCK0〜BLOCK1023は、ブロックBLOCKiで代表的に示すように、8512個のNAND型メモリユニットで構成される。
本実施形態では、各NAND型メモリユニットは、4つのメモリセルMが直列に接続されて構成され、その一端は選択ゲート線SGDに繋がる選択ゲートSを介してビット線BL(BLe0〜BLe4255、BLo0〜BLo4255)に、他端は選択ゲート線SGSに繋がる選択ゲートSを介して共通ソース線C-sourceに接続される。各々のメモリセルMの制御ゲートはワード線WL(WL0_i〜WL3_i)に繋がっている。0から数えて偶数番目のビット線BLeと奇数番目のビット線BLoは、お互いに独立にデータの書き込みと読み出しが行われる。1本のワード線WLに繋がる8512個のメモリセルのうち、偶数番目のビット線BLeに接続される4256個のメモリセルに対して同時にデータの書き込みと読み出しが行われる。各メモリセルが記憶する1ビットのデータが、4256個のメモリセル分となってページという単位を構成する。
同様に、奇数番目のビット線BLoに接続される4256個のメモリセルで別の1ページが構成され、ページ内のメモリセルに対して同時にデータの書き込みと読み出しが行われる。1ページの4256個のメモリセルで532バイトの記憶容量を持つことになる。
なお、本実施形態では、メモリセルを構成するブロックの数を1024個とし、且つ1つのブロックが8512個である4つのメモリセルでなるNAND型メモリユニットを含むようにしたが、これに限定されるわけではなく、所望の容量に応じてブロック数、メモリセルの数及びメモリユニットの数を変更すればよい。
次に、図3を参照する。図3には、本実施形態に係る本発明の不揮発性半導体記憶装置10のデータ消去時のフローチャートが示されている。本実施形態に係る本発明の不揮発性半導体記憶装置10においては、データ消去時に、データ消去動作を行う前に、選択したブロックに対しブロック単位で“0”データの書き込み動作をし、選択したブロック内のメモリセルを全て正のしきい値(“0”データ)にした後、データ消去動作を行うようにする。ここでは、このデータ消去動作前に行われるブロック単位での“0”データの書き込み動作を「プリプログラム」と呼ぶ。なお、データ消去動作時に制御ゲート、ビット線、ソース線、p型ウェル(又はp型基板)等に印加する電圧は、上述した従来の方法を用いることができる。
データ消去動作が行われた後、選択したブロックにおける全てのメモリセルのデータが完全に消去されたかどうかの検証を行う。この検証によって、選択したブロックにおける全てのメモリセルのデータが完全に消去されていると判断された場合は、データの消去が完了する。一方、選択したブロックにおける全てのメモリセルのデータの一部が消去されていないと判断された場合、再度データ消去動作を行う。このようにして、選択されたブロックのデータ消去が行われる。
図4に本実施形態におけるデータ消去を行う前及びデータ消去を行った後の選択ブロック中のメモリセルのしきい値分布を示す。図4において、(a)がデータ消去前のしきい値分布(点線)を示し、(b)がデータ消去後のしきい値分布(実線)を示している。図4に示すとおり、本実施形態におけるデータ消去を行うことによって、図12に示す従来のデータ消去と比較して、データ消去後のしきい値分布をより狭くすることができる。よって、データ消去動作後に引き続き行うデータ書き込み時における各メモリセルの書き込み完了までの時間のばらつきを小さくすることができる。また、データ書き込み不良を抑制することができる。
本実施例においては、本発明の半導体記憶装置の別の例について説明する。本実施例の不揮発性半導体記憶装置10の概略の構成は、上述の実施形態、図1で説明したものと同様である。
図5を参照する。図5には、本実施例に係る不揮発性半導体記憶装置10のメモリセルアレイ11の構成例の回路図が示されている。本実施例においては、メモリセルアレイ11は、複数のブロックBLOCK0〜BLOCKj(合計j個)に分割されている。また、本実施例においては、各ブロックBLOCK0〜BLOCKjは、ブロックBLOCKiで代表的に示すように、2n個のNAND型メモリユニットで構成される。
本実施例では、各NAND型メモリユニットは、m個のメモリセルMが直列に接続されて構成され、その一端は選択ゲート線SGDに繋がる選択ゲートSを介してビット線BL(BLe0〜BLe(n−1)、BLo0〜BLo(n−1))に、他端は選択ゲート線SGSに繋がる選択ゲートSを介して共通ソース線C-sourceに接続される。各々のメモリセルMの制御ゲートはワード線WL(WL0_i〜WL(m−1)_i)に繋がっている。
ここで、図6を参照する。図6は、本実施例のメモリセルをアレイ11のj個のメモリブロックのうち一つのブロックのイメージ図を示している。図6においては、一つの四角記号が一つのメモリセルを示している。本実施形態においては、ワード線WL(WL0_i〜WL(m−1)_i)の本数は、m本であり、ビット線(BLe0〜BLe(n−1)、BLo0〜BLo(n−1))が偶数ビット線と奇数ビット線とがそれぞれ別ページを構成しているので、1ブロックのページ数は2mである。本実施例においては、図6に示すとおり、各ページにおける4ビット分のメモリセルの集合を第2の領域と定義し、各ページの(n−4)ビット分のメモリセルの集合を第1の領域と定義している。従って、本実施例においては、第1の領域は、2m×(n−4)/8=(mn/4−1)バイトの記憶容量を持ち、また第2の領域は、2m×4/8=mバイトの記憶容量を持つことになる。なお、第1の領域及び第2の領域の記憶容量は、本実施例のものに限定されるわけではない。また、本実施例においては、偶数ビット線と奇数ビット線とがそれぞれ別ページを構成するメモリブロックについて説明しているが、本実施例の本発明に係る不揮発性半導体記憶装置は、これに限定されるわけではなく、偶数ビット線、奇数ビット線の区別を行わないABL(All Bit Line)方式のメモリブロックを有する不揮発性半導体記憶装置であるようにしてもよい。この場合、ワード線の本数がページ数と一致することになる。
本実施例においては、第1の領域及び第2の領域は、それぞれ、ユーザー領域、非ユーザー領域として用いられる。ユーザー領域とは、一般ユーザーに公開しているコマンドによってデータの書き込み、消去、読み出しを制御できるメモリセル領域を言い、非ユーザー領域とは、一般ユーザーには公開せず、ある特定のユーザーに対してのみ公開している又は全てのユーザーに対して公開していないコマンドによってデータの書き込み、消去、読み出しを制御できるメモリセル領域を言う。
本実施例においては、図6の第2の領域(非ユーザー領域)の「A」及び「B」で示したメモリセルは「プロテクトフラグ」を記憶する「プロテクトセル」とする。ここで、「プロテクトフラグ」は、データの書込又は消去を禁止するために用いられる。「書込動作プロテクトフラグ」とは、特定のプロテクトセルのデータが”0”データとなっているときフラグが立っていると認識し、そのブロック全体の書込動作を禁止するものである。「消去動作プロテクトフラグ」とは、特定のプロテクトセルのデータが”0”データとなっているときフラグが立っていると認識し、そのブロック全体の消去動作を禁止するものである。本実施例においては、メモリセル「A」を書込動作プロテクトフラグとしているので、メモリセル「A」のデータが”0”データとなっているときフラグが立っていると認識し、そのブロック全体の書込動作を禁止する。また、メモリセル「B」を消去動作プロテクトフラグとしているので、メモリセル「B」のデータが”0”データとなっているときフラグが立っていると認識し、そのブロック全体の消去動作を禁止する。
なお、プロテクトフラグに関しては、本出願人による特許出願(特願2003−336058)に詳細が記載されているので、参照されたい。
次に、図7を参照する。図7には、本実施例に係る不揮発性半導体記憶装置のデータ消去時のフローチャートが示されている。本実施例においても、上述の実施形態及び図3で説明した「プリプログラム」動作を行う。上述の実施形態においては、データ消去動作前の書込み動作(プリプログラム)を行う際、選択したブロック内すべてのメモリセルを正のしきい値(”0”データ)にしている。一方、本実施例においては、データ消去時に、ユーザーが使用しない(又は特定のユーザには使用できない)非ユーザー領域(例えば、NAND内識別フラグ領域)については、プリプログラムを行なわず、データ消去動作のみを行う。
図7に示すとおり、本実施例の不揮発性半導体記憶装置10のデータ消去時には、書込動作プロテクトフラグ及び消去動作プロテクトフラグの読み出し、即ち、図6に示すメモリセル「A」及び「B」のデータの読み出しが行われる。メモリセル「A」及び「B」のうち何れかのデータが“0”である場合は、書込プロテクトフラグ又は消去動作プロテクトフラグが立っているので、消去動作を行わずに終了する。一方、例えば、図8に示すように、メモリセル「A」及び「B」の両方のデータが“1”である場合は、消去動作プロテクトフラグが立っておらず、消去動作は禁止されないので、次のステップに進む。
次に、第1の領域のプリプログラムを行う。このプリプログラムにより、第1の領域のメモリセルを全て正のしきい値(“0”データ)にする。その後、データ消去動作を行うようにする。
このようなフローによりメモリセルのデータ消去動作を行うことで、第2の領域におけるプロテクトメモリセル「A」及び「B」の誤書き込み、誤消去を防止することができる。詳しく説明すると、仮に、第1の及び第2の領域における全てのメモリセルに対してプリプログラムを行うとすると、プリプログラム終了後、データ消去動作が始まる間にリセット動作が行われると、そのブロック内のメモリセルデータはすべて正のしきい値(”0”データ)のままで終了してしまう。その時のブロック内データのイメージ図を図9に表す。図9に示すとおり、第1の領域及び第2の領域の全てのメモリセルに対してプリプログラムを行うことによって、書込動作及び消去動作プロテクトフラグも“0”データとなるため、その後、そのブロックは書込動作及び消去動作が禁止された状態となってしまうのである。
本実施例のように、第1の領域のみをプリプログラムし、第2の領域をプリプログラムしないようにすることにより、第2の領域のデータは“1”データのままで(その時のブロック内データのイメージ図を図10に表す)、その後、そのブロックは書込動作及び消去動作が禁止されることなく通常通り使用することができる。プリプログラムの具体的な動作は、第1の領域のカラムのビット線をVssにし、第2の領域のカラムのビット線をVccにした後に、選択NANDセル内の選択メモリセルの制御ゲート線を0VからVpp(=20V程度:書込み用高電圧)とし、且つ選択NANDセル内の他の制御ゲート線を0VからVmg(=10V程度:中間電圧)とすることにより、第1の領域のメモリセルのみにプリプログラムを行う。
再度図7を参照する。データ消去動作が行われた後、選択したブロックにおける全てのメモリセルのデータが完全に消去されたかどうかの検証を行う。この検証によって、選択したブロックにおける全てのメモリセルのデータが完全に消去されていると判断された場合は、データの消去が完了する。一方、選択したブロックにおける全てのメモリセルのデータの一部が消去されていないと判断された場合、再度データ消去動作を行う。このようにして、選択されたブロックのデータ消去が行われる。
本実施例に係る不揮発性半導体記憶装置においては、消去動作を行う前のプリプログラムを識別フラグ等が記憶されている領域以外に行うことによって、識別フラグの誤消去を防止しつつ、データ消去後のしきい値分布をより狭くすることができ、データ消去後に引き続き行うデータ書き込み時における各メモリセルの書き込み完了までの時間のばらつきを小さくすることができる。また、データ書き込み不良を抑制することができる。
上述の実施例1においては、第2の領域における2つのメモリセル「A」及び「B」を、それぞれ、書込動作プロテクトフラグセル、消去動作プロテクトフラグセルとしたが、本実施例においては、複数のメモリセルの組合せをプロテクトフラグセルとする。つまり、複数のメモリセルのデータの“0”、“1”の組み合わせにより、プロテクトフラグが立つようにする。
例えば、第2の領域の4つのメモリセルを用いて、”0101”といったデータパターンが記憶されているときに、プロテクトフラグが立つようにしておく。このよに、少なくとも2ビット以上のデータパターンによってプロテクトフラグが立つようにすることにより、仮に、プリプログラム終了後データ消去動作が始まる間にリセット動作が行われたときであっても、プロテクトフラグが立っていると認識されないようにすることができる。なお、プロテクトフラグセルは、2ビットに限定されるわけではなく、所望のビット数のメモリセルによって構成するようにすればよい。
上述の実施形態、実施例1及び実施例2においては、本発明の不揮発性半導体記憶装置としてNANDセル型不揮発性半導体記憶装置を例にとって説明したが、本発明の半導体記憶装置をNORセル型、DINORセル型、ANDセル型EEPROM等の不揮発性半導体記憶装置としてもよい。
本発明の不揮発性半導体記憶装置は、データ消去後に引き続き行うデータ書き込み時における各メモリセルの書き込み完了までの時間のばらつきを小さくすることができる。よって、本発明によると、高速の不揮発性半導体記憶装置が実現できる。本発明の不揮発性半導体記憶装置は、コンピュータを始めとし、ディジタルカメラ、携帯電話、家電製品等の電子機器の記憶装置として用いることができる。
本発明の不揮発性半導体記憶装置の一実施形態の概略構成図を示す。 本発明の不揮発性半導体記憶装置の一実施形態のメモリセルアレイの構成例を示す回路図である。 本発明の不揮発性半導体記憶装置の一実施形態のデータ消去時のフローチャートである。 本発明の不揮発性半導体記憶装置の一実施形態におけるデータ消去を行う前及びデータ消去を行った後の選択ブロック中のメモリセルのしきい値分布を示す図である。 本発明の不揮発性半導体記憶装置の一実施例におけるメモリセルアレイの構成例を示す回路図である。 本発明の不揮発性半導体記憶装置の一実施例におけるメモリセルをアレイの一つのブロックのイメージ図である。 本発明の不揮発性半導体記憶装置の一実施例における消去動作のフローチャートである。 本発明の不揮発性半導体記憶装置の一実施例におけるメモリセルをアレイの一つのブロックのイメージ図である。 本発明の不揮発性半導体記憶装置の一実施例において、仮に第1の領域と第2の領域における全てのメモリセルにプリプログラムをした場合のイメージ図である。 本発明の不揮発性半導体記憶装置の一実施例におけるメモリセルをアレイの一つのブロックのイメージ図である。 従来のNANDセル型EEPROMの消去動作のフローチャートを示す。 従来のNANDセル型EEPROMにおけるデータの消去動作前後におけるメモリセルのしきい値分布を示した図である。
符号の説明
10 不揮発性半導体記憶装置
11 メモリセルアレイ
12 カラム制御回路
13 ロウ制御回路
14 ソース線制御回路
15 Pウェル制御回路
16 データ入出力バッファ
17 コマンド・インターフェイス
18 ステートマシン
19 外部I/Oパッド

Claims (6)

  1. 電気的に書き換え可能なメモリセルが配列された複数のメモリブロックでなるメモリセルアレイを有する不揮発性半導体記憶装置であって、
    前記複数のメモリブロックのうちの選択したメモリブロックにおける全ての前記メモリセルのデータを消去する前に、前記選択したメモリブロックにおける全ての前記メモリセルのしきい値を正とすることを特徴とする不揮発性半導体記憶装置。
  2. 電気的に書き換え可能なメモリセルが配列された複数のメモリブロックでなるメモリセルアレイを有する不揮発性半導体記憶装置であって、
    前記複数のメモリブロックは、それぞれ、第1の領域及び第2の領域からなり、
    前記複数のメモリブロックのうちの選択したメモリブロックの前記第2の領域にある前記メモリセルのうちの特定のメモリセルのデータが第1の値であれば、前記選択したメモリブロックへのデータの書込又は消去が許容され、前記特定のメモリセルのデータが第2の値であれば、前記選択したメモリブロックへのデータの書込又は消去が禁止され、
    前記前記メモリブロックへのデータの書込又は消去が許容される場合、前記選択したメモリブロックにおける全ての前記メモリセルのデータを消去する前に、前記選択したメモリブロックにおける前記第1の領域の全ての前記メモリセルのしきい値を正とすることを特徴とする不揮発性半導体記憶装置。
  3. 前記特定のメモリセルは複数のメモリセルであることを特徴とする請求項2に記載の不揮発性半導体記憶装置。
  4. 電気的に書き換え可能なメモリセルが配列された複数のメモリブロックでなるメモリセルアレイを有する不揮発性半導体記憶装置のデータ消去方法であって、
    前記複数のメモリブロックのうちの選択したメモリブロックにおける全ての前記メモリセルのデータを消去する前に、前記選択したメモリブロックにおける全ての前記メモリセルのしきい値を正とすることを特徴とする不揮発性半導体記憶装置のデータ消去方法。
  5. 電気的に書き換え可能なメモリセルが配列された複数のメモリブロックでなるメモリセルアレイを有する不揮発性半導体記憶装置のデータ消去方法であって、
    前記複数のメモリブロックは、それぞれ、第1の領域及び第2の領域からなり、
    前記複数のメモリブロックのうちの選択したメモリブロックの前記第2の領域にある前記メモリセルのうちの特定のメモリセルのデータが第1の値であれば、前記選択したメモリブロックへのデータの書込又は消去が許容され、前記特定のメモリセルのデータが第2の値であれば、前記選択したメモリブロックへのデータの書込又は消去が禁止され、
    前記前記メモリブロックへのデータの書込又は消去が許容される場合、前記選択したメモリブロックにおける全ての前記メモリセルのデータを消去する前に、前記選択したメモリブロックにおける前記第1の領域の全ての前記メモリセルのしきい値を正とすることを特徴とする不揮発性半導体記憶装置のデータ消去方法。
  6. 前記特定のメモリセルは複数のメモリセルであることを特徴とする請求項5に記載の不揮発性半導体記憶装置のデータ消去方法。

JP2004354943A 2004-12-08 2004-12-08 不揮発性半導体記憶装置及びそのデータ消去方法。 Pending JP2006164408A (ja)

Priority Applications (2)

Application Number Priority Date Filing Date Title
JP2004354943A JP2006164408A (ja) 2004-12-08 2004-12-08 不揮発性半導体記憶装置及びそのデータ消去方法。
US11/293,376 US20060133155A1 (en) 2004-12-08 2005-12-05 Nonvolatile semiconductor memory device and a method of erasing data thereof

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2004354943A JP2006164408A (ja) 2004-12-08 2004-12-08 不揮発性半導体記憶装置及びそのデータ消去方法。

Related Child Applications (1)

Application Number Title Priority Date Filing Date
JP2010144507A Division JP2010238360A (ja) 2010-06-25 2010-06-25 不揮発性半導体記憶装置及びそのデータ消去方法

Publications (1)

Publication Number Publication Date
JP2006164408A true JP2006164408A (ja) 2006-06-22

Family

ID=36595533

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2004354943A Pending JP2006164408A (ja) 2004-12-08 2004-12-08 不揮発性半導体記憶装置及びそのデータ消去方法。

Country Status (2)

Country Link
US (1) US20060133155A1 (ja)
JP (1) JP2006164408A (ja)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7668019B2 (en) 2006-11-28 2010-02-23 Samsung Electronics Co., Ltd. Non-volatile memory device and erasing method thereof
JP2011510428A (ja) * 2008-01-22 2011-03-31 サムスン エレクトロニクス カンパニー リミテッド メモリプログラミング装置および方法
US8085592B2 (en) 2008-01-21 2011-12-27 Samsung Electronics Co., Ltd. Charge-trap flash memory device with reduced erasure stress and related programming and erasing methods thereof
US10964396B2 (en) 2019-03-13 2021-03-30 Toshiba Memory Corporation Semiconductor memory device

Families Citing this family (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2005108273A (ja) * 2003-09-26 2005-04-21 Toshiba Corp 不揮発性半導体記憶装置
US7593259B2 (en) * 2006-09-13 2009-09-22 Mosaid Technologies Incorporated Flash multi-level threshold distribution scheme
US7646636B2 (en) * 2007-02-16 2010-01-12 Mosaid Technologies Incorporated Non-volatile memory with dynamic multi-mode operation
US7577059B2 (en) * 2007-02-27 2009-08-18 Mosaid Technologies Incorporated Decoding control with address transition detection in page erase function
US7804718B2 (en) * 2007-03-07 2010-09-28 Mosaid Technologies Incorporated Partial block erase architecture for flash memory
US7577029B2 (en) * 2007-05-04 2009-08-18 Mosaid Technologies Incorporated Multi-level cell access buffer with dual function
US8370644B2 (en) * 2008-05-30 2013-02-05 Spansion Llc Instant hardware erase for content reset and pseudo-random number generation
JP5208011B2 (ja) * 2009-02-13 2013-06-12 セイコーインスツル株式会社 メモリ回路装置
US9588883B2 (en) 2011-09-23 2017-03-07 Conversant Intellectual Property Management Inc. Flash memory system
TWI482162B (zh) * 2012-05-18 2015-04-21 Macronix Int Co Ltd 藉由部分預程式化來減少記憶體抹除時間的方法與裝置
KR20180025356A (ko) 2016-08-29 2018-03-09 삼성전자주식회사 불휘발성 메모리 및 불휘발성 메모리 시스템
JP6785204B2 (ja) 2017-09-21 2020-11-18 キオクシア株式会社 メモリシステムおよび制御方法

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH10134586A (ja) * 1996-10-23 1998-05-22 Sharp Corp 不揮発性半導体記憶装置
JP2002230981A (ja) * 2001-01-29 2002-08-16 Sharp Corp 不揮発性半導体メモリ装置およびその消去方法

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3884839B2 (ja) * 1997-10-17 2007-02-21 株式会社ルネサステクノロジ 半導体記憶装置
JP3920501B2 (ja) * 1999-04-02 2007-05-30 株式会社東芝 不揮発性半導体記憶装置及びそのデータ消去制御方法
JP3848069B2 (ja) * 2000-09-22 2006-11-22 株式会社東芝 半導体記憶装置
JP3974778B2 (ja) * 2001-12-26 2007-09-12 シャープ株式会社 不揮発性半導体メモリ装置およびそのデータ消去方法
JP3875621B2 (ja) * 2002-10-30 2007-01-31 株式会社東芝 不揮発性半導体記憶装置
JP4230753B2 (ja) * 2002-10-30 2009-02-25 株式会社東芝 半導体メモリ
JP2004265162A (ja) * 2003-03-03 2004-09-24 Renesas Technology Corp 記憶装置およびアドレス管理方法

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH10134586A (ja) * 1996-10-23 1998-05-22 Sharp Corp 不揮発性半導体記憶装置
JP2002230981A (ja) * 2001-01-29 2002-08-16 Sharp Corp 不揮発性半導体メモリ装置およびその消去方法

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7668019B2 (en) 2006-11-28 2010-02-23 Samsung Electronics Co., Ltd. Non-volatile memory device and erasing method thereof
US8085592B2 (en) 2008-01-21 2011-12-27 Samsung Electronics Co., Ltd. Charge-trap flash memory device with reduced erasure stress and related programming and erasing methods thereof
JP2011510428A (ja) * 2008-01-22 2011-03-31 サムスン エレクトロニクス カンパニー リミテッド メモリプログラミング装置および方法
US10964396B2 (en) 2019-03-13 2021-03-30 Toshiba Memory Corporation Semiconductor memory device

Also Published As

Publication number Publication date
US20060133155A1 (en) 2006-06-22

Similar Documents

Publication Publication Date Title
JP5112180B2 (ja) 駆動方式を改善した立体構造のフラッシュメモリ装置及びその駆動方法
JP5330136B2 (ja) 半導体記憶装置
KR101359850B1 (ko) 메모리 소자의 데이터 라인 관리
JP4270994B2 (ja) 不揮発性半導体記憶装置
JP4660520B2 (ja) 不揮発性半導体記憶装置およびその駆動方法
US8605512B2 (en) Nonvolatile semiconductor memory device and method of operating a nonvolatile memory device
US20060133155A1 (en) Nonvolatile semiconductor memory device and a method of erasing data thereof
US7907446B2 (en) Nonvolatile semiconductor memory device and method of driving the same
JP2005108273A (ja) 不揮発性半導体記憶装置
JP2003217288A (ja) リードディスターブを緩和したフラッシュメモリ
JP2008027511A (ja) 半導体記憶装置およびその制御方法
JP3977799B2 (ja) 不揮発性半導体記憶装置
US7522452B2 (en) Non-volatile semiconductor storage device
US10026484B2 (en) High-speed readable semiconductor storage device
JP2004014043A (ja) 不揮発性半導体メモリ
JP2009151865A (ja) 不揮発性半導体記憶装置とその書き込み方法
JP2007133995A (ja) 半導体集積回路装置
JP2009104729A (ja) 不揮発性半導体記憶装置
JP2009016021A (ja) Nand型フラッシュメモリ
JP2007305204A (ja) 不揮発性半導体記憶装置
KR20160051530A (ko) Nand형 플래시 메모리 및 그의 프로그래밍 방법
JP2010134992A (ja) 不揮発性半導体記憶装置とその書き込み方法
JP2009301599A (ja) 不揮発性半導体記憶装置
JP4672673B2 (ja) 半導体装置および半導体装置の制御方法
JP5242603B2 (ja) 半導体記憶装置

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20070907

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20100416

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20100427

A02 Decision of refusal

Free format text: JAPANESE INTERMEDIATE CODE: A02

Effective date: 20100831