JP2012199561A - コンデンサ構造 - Google Patents

コンデンサ構造 Download PDF

Info

Publication number
JP2012199561A
JP2012199561A JP2012108401A JP2012108401A JP2012199561A JP 2012199561 A JP2012199561 A JP 2012199561A JP 2012108401 A JP2012108401 A JP 2012108401A JP 2012108401 A JP2012108401 A JP 2012108401A JP 2012199561 A JP2012199561 A JP 2012199561A
Authority
JP
Japan
Prior art keywords
wall
finger
capacitor structure
wall portion
region
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2012108401A
Other languages
English (en)
Other versions
JP5774544B2 (ja
Inventor
Filip Andre Peluso Vincenzo
ビンセンツォ・フィリプ・アンドレ・ペルソ
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Qualcomm Inc
Original Assignee
Qualcomm Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Family has litigation
First worldwide family litigation filed litigation Critical https://patents.darts-ip.com/?family=37396853&utm_source=google_patent&utm_medium=platform_link&utm_campaign=public_patent_search&patent=JP2012199561(A) "Global patent litigation dataset” by Darts-ip is licensed under a Creative Commons Attribution 4.0 International License.
Application filed by Qualcomm Inc filed Critical Qualcomm Inc
Publication of JP2012199561A publication Critical patent/JP2012199561A/ja
Application granted granted Critical
Publication of JP5774544B2 publication Critical patent/JP5774544B2/ja
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B12/00Dynamic random access memory [DRAM] devices
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01GCAPACITORS; CAPACITORS, RECTIFIERS, DETECTORS, SWITCHING DEVICES, LIGHT-SENSITIVE OR TEMPERATURE-SENSITIVE DEVICES OF THE ELECTROLYTIC TYPE
    • H01G4/00Fixed capacitors; Processes of their manufacture
    • H01G4/002Details
    • H01G4/228Terminals
    • H01G4/232Terminals electrically connecting two or more layers of a stacked or rolled capacitor
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01GCAPACITORS; CAPACITORS, RECTIFIERS, DETECTORS, SWITCHING DEVICES, LIGHT-SENSITIVE OR TEMPERATURE-SENSITIVE DEVICES OF THE ELECTROLYTIC TYPE
    • H01G4/00Fixed capacitors; Processes of their manufacture
    • H01G4/30Stacked capacitors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01GCAPACITORS; CAPACITORS, RECTIFIERS, DETECTORS, SWITCHING DEVICES, LIGHT-SENSITIVE OR TEMPERATURE-SENSITIVE DEVICES OF THE ELECTROLYTIC TYPE
    • H01G4/00Fixed capacitors; Processes of their manufacture
    • H01G4/38Multiple capacitors, i.e. structural combinations of fixed capacitors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L28/00Passive two-terminal components without a potential-jump or surface barrier for integrated circuits; Details thereof; Multistep manufacturing processes therefor
    • H01L28/40Capacitors
    • H01L28/60Electrodes
    • H01L28/82Electrodes with an enlarged surface, e.g. formed by texturisation
    • H01L28/90Electrodes with an enlarged surface, e.g. formed by texturisation having vertical extensions
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/522Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
    • H01L23/5222Capacitive arrangements or effects of, or between wiring layers
    • H01L23/5223Capacitor integral with wiring layers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/0001Technical content checked by a classifier
    • H01L2924/0002Not covered by any one of groups H01L24/00, H01L24/00 and H01L2224/00

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Manufacturing & Machinery (AREA)
  • Computer Hardware Design (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Semiconductor Integrated Circuits (AREA)
  • Fixed Capacitors And Capacitor Manufacturing Machines (AREA)
  • Ceramic Capacitors (AREA)

Abstract

【課題】寄生的な容量を減少させた多端子、表面実装コンデンサを提供する。
【解決手段】複数のコンデンサのための共通電極であり第一端末の役割をなす第1の壁と、各々がコンデンサの他の一つのコンデンサの電極の役割を担い第2の端末として振る舞う複数の第2の壁と、を具備し、前記第1の壁は、第1の共通の領域から伸びている複数の入れ子状の壁のうちの少なくとも一つ以上は、少なくとも部分的に異なる第2の壁の間に位置する。
【選択図】図1

Description

本出願は2005年9月12日に出願された暫定的な米国出願番号60/716,485(題名:線形コンデンサバンクのレイアウト)の利点を請求する。そして、前記米国出願が、本出願の譲受人に譲り受けされ、全ての目的のために、そのままの状態でリファレンスとして本願において取り入れられるものとする。
本発明は、一般に集積回路構成要素に関し、より詳しくはコンデンサ(キャパシタ:capacitor)に関する。
様々な電気アプリケーションにより、各々が第1の端子及び第2の端子を有する複数のコンデンサを具備するコンデンサ構造の使用が可能となる。この様なコンデンサ構造には、複数の第1の端子のそれぞれに接続され、各第1の端子の電位が実質的に同一になるようにするための共通線も含まれる。さらに、この様なコンデンサ構造には、それぞれが第2の端子の種々の一つに接続され、各第2の端子の電位が実質的に異なるようにするための複数のコンデンサ線も含まれる。集積回路におけるこの様なコンデンサ構造は、垂直平行平板コンデンサ(vertical parallel plate capacitors)を使用して実装されることができる。しかしながら、垂直平行平板コンデンサを使用してコンデンサ構造を構築することで、寄生的な静電容量を望ましくない高いレベルにしてしまうことが、結果としてあり得る。その結果、この様なコンデンサ構造を実装するために、垂直平行平板プレート技術の使用に関して、寄生的な静電容量を減少させる必要性がある。
複数のコンデンサに対して第1の端子として振る舞う第1壁部を有するコンデンサ構造である。このコンデンサ構造は、複数の第2壁部も具備している。複数の第2壁部は、それぞれがコンデンサの種々の一つに対して第2の端子として振る舞う。
コンデンサ構造の実施形態は、複数のコンデンサに対して第1の端子として振る舞う第1壁部を有する。この第1壁部は、共有領域から伸び出している複数の第1の指領域を有する。また、実施形態に係るコンデンサ構造は、それぞれがコンデンサの種々の一つに対して第2の端子として振る舞う複数の第2壁部も有している。この第2壁部は、共有領域から伸び出している複数の第2の指領域を有する。第2の指領域は、第1の指領域に対して実質的に平行であり、種々の第2壁部からの第2の指領域の間において、一つ或いはそれ以上の第1の指領域が少なくとも部分的に位置するように、配置されている。第1壁部及び第2壁部は、基板に対して垂直である。
図1は、様々な電子アプリケーションで使用される回路についての概略図である。 図2は、図1において例示される回路を履行するコンデンサ構造を例示するものであり、コンデンサ構造の上面図である。このコンデンサ構造は、複数のコンデンサに対して第1の端子として振る舞う第1壁部を有する。このコンデンサ構造は、コンデンサの種々の一つに対して、それぞれが第2の端子として振る舞う複数の第2壁部も有する。 図3は、図1において例示される回路を履行するコンデンサ構造を例示するものであり、1インチ図2とラベルをつけられる線に沿っての図2に示されるコンデンサ構造の横断面である。 図4は、図2において、Aでラベリングされた線に沿って見た図2において示されたコンデンサ構造の側面図である。 図5から図7は、図1において例示される回路を履行するコンデンサ構造の他の実施形態例示するものであり、図5は、コンデンサ構造の上面図である。 図6は、図5において例示される回路を履行するコンデンサ構造の、図6においてAでラベリングされた線に沿って見た断面図である。 図7は、図6においてBでラベリングされた方向から見た図5において示されたコンデンサ構造の側面図である。 図8は、コンデンサ構造において、使用に適切である壁部の側面図である。 図9は、コンデンサ構造において、使用に適切である壁部の他の実施形態の側面図である。
詳細な説明
コンデンサ構造は、複数のコンデンサに共通する第1の端子を具備する。また、コンデンサ構造は、複数の第2の端子も具備する。第2の端子のそれぞれは、複数のコンデンサの一つに含まれている。コンデンサは、それぞれが、垂直平行平板コンデンサになることができる。従って、第1の端子は、第1の壁部を有するかこれより構成されるものとなり得る。また、第2の端子は、第2の壁部を有するかこれより構成されるものとなり得る。第1の端子は、第1の端子を含むそれぞれのコンデンサの代わりに、それぞれのコンデンサに対して共通するものであるから、第1の端子の全表面領域は、少なくなる。第1の端子の表面領域を低減させることにより、コンデンサ構造の寄生的な電気容量も低減する。結果として、コンデンサ構造は、寄生的な電気容量を低減させることができる。
図1は、様々な電子アプリケーションで使用される回路についての概略図である。この回路は、それぞれが第1の端子12及び第2の端子14を有する複数のコンデンサ10を具備している。各第1の端子12は、各第1の端子12が同じ電位となるように、それぞれ共通線16と電気的に接続されている。各第2の端子14は、各第2の端子14が異なる電位となるように、それぞれことなるコンデンサ線18と電気的に接続されている。
図2から図4は、図1において例示される回路を履行するコンデンサ構造を例示するものであり、コンデンサ構造の上面図である。図3は、図2とラベルをつけられる線に沿っての図2に示されるコンデンサ構造の横断面である。図4は、図2のBとラベルをつけられる矢の方向に見てされる図2に示されるコンデンサ構造の側面図である。
コンデンサ構造は、図1において例示されたコンデンサ10のそれぞれに対して第1の端子12として役立ち、且つ電気的に導通する第1壁部22を具備する。このコンデンサ構造は、電気的に導通する複数の第2の壁部24も具備している。それぞれの第2の壁部24は、図1において例示されているようなコンデンサ10のうちの一つに対して第2の端子14として振る舞う。例えば酸化物の様な誘電体26は、第1壁部22と第2壁部24との間に位置する。従って、第2の壁部24、第1の壁部22の連合した位置、連合した誘電体26は、図1において例示したコンデンサ10のうちの一つとして振る舞う。第1壁部22は各コンデンサに対して共通であるから、第1壁部22は、図1の回路の共通線16の様に振る舞うことも可能である。すなわち、第2壁部24は互いに分離可能であるから、各第2壁部24は、図1の回路のコンデンサ線18のように振る舞うことも可能である。
第1壁部22と第2壁部24は、基板28条に位置している。これらの壁部は、基板28に対して実質的に垂直になることも可能である。すなわち、これらの壁部は、基板に相対して実質的に直立している。その結果、コンデンサは、垂直平行平面コンデンサとなることができる。第1壁部22と第2壁部24とは、基板28上において直接置かれているように例示されているが、第1壁部22と基板28との間及び/又は第2壁部24と基板28との間において、付加的な物質を配置するようにしてもよい。例えば、図3及び図4は、基板28と第1壁部22との間及び基板28と第2壁部24との間において配置された酸化物層29を例示している。
第1壁部22は、第1共有領域30と当該第1共有領域24から伸び出した複数の第1の指領域32とを具備している。第1の指領域32は、実質的に第2壁部24と同様である。各第2壁部24は、複数の指領域32の間において少なくとも部分的に位置し、第1の指領域32のうちの少なくとも幾つかは、第2壁部24の間において少なくとも部分的に位置している。すなわち、第1の指領域32と第2壁部24とは、図3において示された断面から明らかである第2壁部24と交互第1の指領域32と共に、一列、積み重ね、又は柱のように配置されている。第1の指領域32及び第2壁部24の図示された配置に代わって、第1の指領域32又は当該第1の指領域32の少なくとも幾つかが第2壁部24の間において少なくとも部分的に配置されている間、第1の指領域32及び第2壁部24を第1の指領域32の間において少なくとも部分的に配置するようにしてもよい。
少なくとも一つの第1の指領域32は、種々の第2壁部24の間において配置されている。例えば、Fとラベルされた第1の指領域32は、二つの異なる第2壁部24の間に配置されている。従って、隣り合う第2壁部24の間において、一を超えない第1の指領域21が配置される。隣り合う第2壁部24の間においては、隣り合う対の第2壁部24は、隣り合う対の第2壁部24において含まれる第2壁部24の間に他の第2壁部24が配置されないように、第2壁部24の対となる。
一つ又はそれ以上の第2壁部の少なくとも一部は、第1の共通領域及び二つの第1の指領域によって定義されるポケットに受け入れられる。第1の共通領域と第2の壁部との間の最短距離は、第2壁部と最も近い第1の指領域との間の最短距離より大きいか又は等しくなり得る。従って、或いは選択的に、第1の指領域32が都内合う第2壁部24の間に位置する場合には、第1の指領域と各第2壁部との間の最短距離は、同じか異なるものになることができる。
図5から図7は、図1において例示される回路を履行するコンデンサ構造の他の実施形態例示するものであり、図5は、コンデンサ構造の上面図である。図6は、図5において例示される回路を履行するコンデンサ構造の、Aでラベリングされた線に沿って見た断面図である。図7は、Bでラベリングされた方向から見た図5において示されたコンデンサ構造の側面図である。
コンデンサ構造は、第1壁部22を有している。この第1壁部22は、電気的に導通するものであり、図1において例示されているコンデンサ10のそれぞれに対して第1の端子12として振る舞う。コンデンサ構造は、電気的に導通する複数の第2壁部24も有している。第2壁部24のそれぞれは、図1において例示されているコンデンサ10のうちの一つに対して第2の端子14として振る舞う。例えば酸化物のような誘電体26は、第1壁部22と第2壁部24との間に位置している。すなわち、第2壁部24、第1壁部22の関連する一部、関連する誘電体26は、図1において例示されているコンデンサのうちの一つとして振る舞う。第1壁部22は各コンデンサに対して共通であるため、第1壁部22は、各コンデンサに対して第1の端子として振る舞うことに加えて、図1の回路においては共有線16として振る舞う。従って、第2壁部24は相互に分離するため、各第2壁部24は図1の回路においてコンデンサ線18として振る舞う。
第1壁部22及び第2壁部24は、基板28上に配置されている。これらの壁部は、基板28に対して実質的に垂直となり得る。その結果、これらの壁部は、基板に相対して直角である。すなわち、コンデンサは垂直平行平板コンデンサとなることができる。好適な基板28として、一つ又はそれ以上の物質層を有することができる。第1壁部22及び第2壁部24は、基板28上に直接的に配置されたものが例示されているが、第1壁部22と基板28との間及び/又は第2壁部24と基板28との間において、付加的な物質を配置することも可能である。例えば、図6及び図7は、基板28と第1壁部22との間及び当該基板と第2壁部との間に配置された酸化物29の層を例示している。
第1壁部22は、第1の共通領域30と当該第1の共有領域30から延びる複数の第1の指領域32とを有している。第2壁部24は、第2の共通領域34と当該第2の共有領域34から延びる複数の第2の指領域36とを有している。第1の指領域32は、第2の指領域36と実質的に同様である。第2の指領域36のそれぞれは、第1の指領域32と、第2の指領域36の間に少なくとも部分的に配置された当該第1の指領域32の少なくとも幾つかとの間において、少なくとも部分的に配置されている。すなわち、第1の指領域32及び第2の指領域36は、第2の指領域36と第1の指領域32とが交互に一列に、積み重ねて、柱状に配置されている。この様な配置においては、コンデンサ構造における第1の指領域32の数は、第2の指領域36に1を足した数と等しくなり得る。第1の指領域32と第2壁部24との例示された配置が交互である場合、第1の指領域32と第2壁部24とは、第2壁部24のうちの幾つかが第1の指領域32の間において少なくとも部分的に位置するように、配置され得る。一方、第1の指領域のそれぞれ又はそのうちの幾つかは、第2壁部24の間において、少なくとも部分的に配置される。従って、当該コンデンサ構造における第2の指領域36の数は、第1の指領域32の1を足した数と等しくなり得る。
第1の指領域32のうちの少なくとも一つは、種々の第2壁部24からの第2の指領域36の間において配置される。例えば、Fでラベリングされた第1の指領域32は、種々の第2壁部24からの第2の指領域36の間において配置される。従って、一つの第1の指領域32は、種々の第2壁部24からの隣り合う第2の指領域36の間において配置される。この種々の第2壁部24においては、第2の指領域36の隣り合う一対は、第2の指領域36の隣り合う一対において含まれる第2の指領域36の間において、いずれの他の第2の指領域36も位置しないように配置された第2の指領域36の一対となる。
第2の指領域のうちの少なくとも一つの少なくとも一部は、第1の共通領域及び二つの第1の指領域によって定義されるポケットに受け入れられる。第1の共通領域と第2の指領域との間の最短距離は、第2の指領域と最も近い第1の指領域との間の最短距離と同じか、それより大きなものとなり得る。第1の指領域32が隣り合う第2の指領域間に位置する場合には、第1の指領域と第2の指領域との間の最短距離は、同一か異なるものとなる可能性がある。
図2から図7において例示されている第1壁部22及び第2壁部25は、連続的に電気的導通を行う媒体によって構築されたものである。図8は、図2から図7までに示された第1壁部22及び/又は第2壁部24の構造と選択可能な構造を有する壁部の側面図である。この壁部は、電気的導通を行う媒体40によって構築された複数の導電層を有している。バイアス42は、導電層の間において電気的導通を提供する。単一のバイアス42は、図8に例示された隣り合う導電層の間において位置することも可能である。或いは、複数のバイアス42は、図9に例示された隣り合う導電層の間において位置することも可能である。バイアス42の間にある介在物質44は、誘電体と同一にすることが可能である。
好適な導電媒体は、これに限定されるものではないが、例えば銅やアルミニウムのような電気的導通を行う金属を含むものである。好適な誘電体としては、これに限定されるものではないが、酸化物である。
コンデンサ構造は、通常の集積回路製造技術を用いることで、製造することが可能である。
回路及びコンデンサ構造は三つのコンデンサを有するように上記において示されているが、回路及びコンデンサ構造は、付加的なコンデンサ又は少数のコンデンサを含むように率に応じて定めることも可能である。例えば、回路及びコンデンサ構造は、二つのコンデンサ或いは三つ以上のコンデンサと同程度の数を有することができる。これに加えて、或いは選択的に、当該コンデンサ構造における種々のコンデンサは、種々の形態を採用することができる。例えば、種々のコンデンサが種々の数の第2の指領域を有することも可能である。さらなる例として、当該コンデンサ構造における種々の第2の共通領域は、種々の数の第2の指領域に接続することも可能である。
第1壁部の第1の指領域及び第2壁部は、共通領域の単一側面から伸び出すように上記において示したが、第1壁部及び/又は第2壁部は、共通の壁部の異なる側面から伸び出す指領域を有することも可能である。
誘電体は、第1壁部と第2壁部との間において、排他的に位置するものとして例示したが、誘電体は、当該コンデンサ構造において他の位置において配置されるようにしてもよい。例えば、誘電体を、コンデンサ構造の一つ或いはそれ以上の壁部の外側において配置することも可能である。
当該分野におけるどの様な当業者であっても、開示された実施形態に関する以上述べた説明によれば、本願発明を生産し使用することができる。これらの実施形態の種々の改良は、当該分野における当業者にとって直ちに明らかなものであるだろうし、また、ここにおいて定義された包括的な原理は、当該発明の精神又は範疇から逸脱することなしに、他の実施形態に対しても適用可能である。すなわち、本願発明は、当該説明にいて示された実施形態に限定する意図ではなく、当該説明において開示された原理や新規の特徴と整合する最も広義な範囲に従うものである。

Claims (17)

  1. 複数のコンデンサに共通である第1の端子として振る舞うように構成される第1壁部と、
    前記複数のコンデンサのうちの区別された一つに対して第2の端子として振る舞うようにそれぞれが構成される複数の第2壁部と、
    を具備するコンデンサ構造。
  2. 前記第1壁部は、基板に関して実質的に垂直に立っており、
    前記複数の第2壁部は、前記基板に関して実質的に垂直に立っている請求項1記載のコンデンサ構造。
  3. 前記第1壁部の少なくとも一部は、前記複数の第2壁部のうちの第1の第2壁部と第2の第2壁部との間に配置され、前記第1の第2壁部は、前記第2の第2壁部とは異なるものである請求項1記載のコンデンサ構造。
  4. 前記第1壁部は、複数の第1の導電層と、前記複数の第1の導電層間の電気的接続を提供するための一つ又はそれ以上のバイアスとを有し、
    前記第2壁部は、複数の第2の導電層と、前記複数の第2の導電層間の電気的接続を提供するための一つ又はそれ以上のバイアスとを有する請求項1記載のコンデンサ構造。
  5. 前記第1壁部は、第1の共有領域から延びる複数の第1の指領域を有し、
    前記複数の指領域のうちの少なくとも一つは、前記複数の第2壁部のうちの第1の第2壁部と第2の第2壁部との間において、少なくとも部分的に配置され、
    前記第1の第2壁部は、前記第2の第2壁部とは異なるものである請求項1記載のコンデンサ構造。
  6. 前記第1壁部は、第1の共有領域から延びる複数の第1の指領域を有し、
    前記第2の壁部は、第2の共有領域から延びる複数の第2の指領域を有し、
    一つ又はそれ以上の前記第1の指領域は、前記第1の第2壁部からの第2の指領域と前記第2の第2壁部からの第2の指領域との間において、少なくとも部分的に配置され、
    前記第1の第2壁部は、前記第2の第2壁部とは異なるものである請求項1記載のコンデンサ構造。
  7. 前記第1の指領域の数は、前記第2の指領域の数に比して多い請求項6記載のコンデンサ構造。
  8. 前記第1の指領域は、実質的に前記第2の指領域と平行である請求項6記載のコンデンサ構造。
  9. 前記第1の指領域はいずれかの隣り合う前記第2の指領域の対の間において配置され、
    前記隣り合う前記第2の指領域の対は、いずれの前記第2の指領域が前記隣り合う前記第2の指領域の対で含まれる前記第2の指領域の間において位置するように、配列される請求項6記載のコンデンサ構造。
  10. 前記第1の指領域は、前記第2の指領域と交互である請求項9記載のコンデンサ構造。
  11. 前記第2壁部の少なくとも一つの少なくとも一部は、前記第1の共有領域及び二つの前記第1の指領域によって、ポケット内に受け入れられる請求項1記載のコンデンサ構造。
  12. 複数のコンデンサに対する第1の端子として振る舞うものであって、共有領域から延びる複数の第1の指領域を有し基板に対して垂直な第1壁部と、
    それぞれが前記コンデンサのうちの異なる一つに対して第2の端子として振る舞うものであって、それぞれが基板に対して垂直であり且つ共有領域から延びる複数の第2の領域を含む複数の第2壁部と、を具備し、
    前記第2の指領域は、実質的に前記第1の指領域と平行であり、前記第2壁部のうちの第1の前記第2壁部からの第2の指領域と前記第2壁部のうちの第2の前記第2壁部からの第2の指領域との間において、一つ又はそれ以上の前記第1の指領域が部分的に位置するように配置されており、
    前記第2壁部のうちの第1の前記第2壁部は、前記第2壁部のうちの第2の前記第2壁部とは異なるものであるコンデンサ構造。
  13. 前記第1の指領域と前記第2の指領域とは、交互となるように、且つ前記第1の指領域の一つが隣り合う前記第2の指領域の間において位置するように配置されるものであり、
    隣り合う前記第2の指領域のそれぞれは、隣り合う前記第2の指領域の対の間において他の前記第2の指領域が位置しないように、配置されている請求項12記載のコンデンサ構造。
  14. 複数のコンデンサに対して共通な第1の端子を提供する第1壁手段と
    前記複数のコンデンサの異なる一つに対して、第2に端子を提供する複数の第2壁手段と、
    を具備するコンデンサ構造。
  15. 前記第1壁手段は、基板に関して実質的に垂直に立てられており、
    前記第2壁手段は、前記基板に関して実質的に垂直に立てられている請求項14記載のコンデンサ構造。
  16. 前記第1壁手段の少なくとも一部は、前記複数の第2の壁手段のうちの第1の一つと前記複数の第2の壁手段のうちの第2の一つとの間に位置し、
    前記第1の一つと前記第2の一つとは、異なるものである請求項14記載のコンデンサ構造。
  17. 前記第1壁手段は、導電のための複数の第1の導電層手段と、前記第1の導電層の間で電気的接続を供給するための一つ又はそれ以上の経由手段と、を具備し、
    前記第2壁手段は、導電のための複数の第2の導電層手段と、前記第2の導電層の間で電気的接続を供給するための一つ又はそれ以上の経由手段と、を具備する請求項14記載のコンデンサ構造。
JP2012108401A 2005-09-12 2012-05-10 コンデンサ構造 Active JP5774544B2 (ja)

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
US71648505P 2005-09-12 2005-09-12
US60/716,485 2005-09-12
US11/404,471 US7548407B2 (en) 2005-09-12 2006-04-13 Capacitor structure
US11/404,471 2006-04-13

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
JP2008531262A Division JP2009508360A (ja) 2005-09-12 2006-09-11 コンデンサ構造

Related Child Applications (1)

Application Number Title Priority Date Filing Date
JP2015042819A Division JP2015146433A (ja) 2005-09-12 2015-03-04 コンデンサ構造

Publications (2)

Publication Number Publication Date
JP2012199561A true JP2012199561A (ja) 2012-10-18
JP5774544B2 JP5774544B2 (ja) 2015-09-09

Family

ID=37396853

Family Applications (3)

Application Number Title Priority Date Filing Date
JP2008531262A Withdrawn JP2009508360A (ja) 2005-09-12 2006-09-11 コンデンサ構造
JP2012108401A Active JP5774544B2 (ja) 2005-09-12 2012-05-10 コンデンサ構造
JP2015042819A Pending JP2015146433A (ja) 2005-09-12 2015-03-04 コンデンサ構造

Family Applications Before (1)

Application Number Title Priority Date Filing Date
JP2008531262A Withdrawn JP2009508360A (ja) 2005-09-12 2006-09-11 コンデンサ構造

Family Applications After (1)

Application Number Title Priority Date Filing Date
JP2015042819A Pending JP2015146433A (ja) 2005-09-12 2015-03-04 コンデンサ構造

Country Status (6)

Country Link
US (1) US7548407B2 (ja)
EP (1) EP1943666B1 (ja)
JP (3) JP2009508360A (ja)
KR (1) KR101037009B1 (ja)
CN (1) CN101305449B (ja)
WO (1) WO2007033229A1 (ja)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP5193795B2 (ja) * 2008-10-21 2013-05-08 新電元工業株式会社 高電圧発生装置
EP2526182B1 (en) 2010-01-20 2017-08-02 Xyleco, Inc. Dispersing feedstocks and processing materials
DE102013008858B4 (de) * 2012-05-24 2022-07-14 Infineon Technologies Ag Kapazitätsstruktur

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH10340825A (ja) * 1997-06-06 1998-12-22 Murata Mfg Co Ltd 3端子電子部品アレイ
JPH1126292A (ja) * 1997-06-30 1999-01-29 Taiyo Yuden Co Ltd チップ型cr複合アレイ
JPH11162782A (ja) * 1997-11-21 1999-06-18 Murata Mfg Co Ltd 積層型電子部品アレイ
JPH11214251A (ja) * 1998-01-27 1999-08-06 Murata Mfg Co Ltd 積層型コンデンサアレイ
JP2004221570A (ja) * 2002-12-27 2004-08-05 Semiconductor Energy Lab Co Ltd 半導体装置およびその作製方法

Family Cites Families (21)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4166257A (en) * 1977-10-19 1979-08-28 Motorola, Inc. Capacitively weighted surface acoustic wave device
JPS54110790A (en) * 1978-02-17 1979-08-30 Citizen Watch Co Ltd Ic chip containing capacitor
JPS59195858A (ja) * 1983-04-20 1984-11-07 Nec Corp 混成集積回路
JPS6386912A (ja) * 1986-09-30 1988-04-18 Toshiba Corp 弾性表面波トランスデユ−サ
JP2982558B2 (ja) * 1993-06-14 1999-11-22 株式会社村田製作所 積層型貫通コンデンサ
US5583359A (en) * 1995-03-03 1996-12-10 Northern Telecom Limited Capacitor structure for an integrated circuit
DE19536528A1 (de) * 1995-09-29 1997-04-03 Siemens Ag Integrierbarer Kondensator und Verfahren zu seiner Herstellung
JPH09289286A (ja) * 1996-04-23 1997-11-04 Sumitomo Metal Ind Ltd 半導体装置の容量素子
DE19639899B4 (de) * 1996-09-27 2005-07-07 Infineon Technologies Ag Verfahren zur Herstellung einer Speicheranordnung
US6324048B1 (en) * 1998-03-04 2001-11-27 Avx Corporation Ultra-small capacitor array
JP2001189420A (ja) * 2000-01-05 2001-07-10 Nec Corp 半導体装置
JP3677674B2 (ja) * 2000-03-14 2005-08-03 松下電器産業株式会社 半導体装置
US6822312B2 (en) 2000-04-07 2004-11-23 Koninklijke Philips Electronics N.V. Interdigitated multilayer capacitor structure for deep sub-micron CMOS
US6411492B1 (en) 2000-05-24 2002-06-25 Conexant Systems, Inc. Structure and method for fabrication of an improved capacitor
US6570210B1 (en) * 2000-06-19 2003-05-27 Koninklijke Philips Electronics N.V. Multilayer pillar array capacitor structure for deep sub-micron CMOS
JP2002190574A (ja) * 2000-12-22 2002-07-05 Hitachi Ltd 半導体集積回路装置
US6927581B2 (en) * 2001-11-27 2005-08-09 Upek, Inc. Sensing element arrangement for a fingerprint sensor
KR100442104B1 (ko) * 2001-12-27 2004-07-27 삼성전자주식회사 커패시터를 갖는 반도체 소자의 제조방법
TW548779B (en) * 2002-08-09 2003-08-21 Acer Labs Inc Integrated capacitor and method of making same
DE10303738B4 (de) * 2003-01-30 2007-12-27 Infineon Technologies Ag Speicherkondensator und Speicherzellenanordnung
JP4371799B2 (ja) * 2003-12-19 2009-11-25 株式会社リコー 容量素子

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH10340825A (ja) * 1997-06-06 1998-12-22 Murata Mfg Co Ltd 3端子電子部品アレイ
JPH1126292A (ja) * 1997-06-30 1999-01-29 Taiyo Yuden Co Ltd チップ型cr複合アレイ
JPH11162782A (ja) * 1997-11-21 1999-06-18 Murata Mfg Co Ltd 積層型電子部品アレイ
JPH11214251A (ja) * 1998-01-27 1999-08-06 Murata Mfg Co Ltd 積層型コンデンサアレイ
JP2004221570A (ja) * 2002-12-27 2004-08-05 Semiconductor Energy Lab Co Ltd 半導体装置およびその作製方法

Also Published As

Publication number Publication date
JP5774544B2 (ja) 2015-09-09
WO2007033229A1 (en) 2007-03-22
JP2015146433A (ja) 2015-08-13
EP1943666B1 (en) 2016-04-20
JP2009508360A (ja) 2009-02-26
EP1943666A1 (en) 2008-07-16
CN101305449A (zh) 2008-11-12
KR101037009B1 (ko) 2011-05-25
KR20080045278A (ko) 2008-05-22
CN101305449B (zh) 2011-04-13
US20070058324A1 (en) 2007-03-15
US7548407B2 (en) 2009-06-16

Similar Documents

Publication Publication Date Title
JP4343085B2 (ja) 半導体装置
TWI342575B (en) Multilayer capacitor
KR101548813B1 (ko) 적층 세라믹 커패시터
US7292430B2 (en) Multi-layer chip capacitor
US7586174B2 (en) Multilayer capacitor
US7502216B2 (en) Multilayer chip capacitor
JP4450084B2 (ja) 積層コンデンサ及び積層コンデンサの実装構造
KR20070092150A (ko) 적층 콘덴서 및 그 실장 구조
TW200529264A (en) Multilayer capacitor
JP2001127247A5 (ja)
JP2008066682A (ja) 可変キャパシタ
JP2011135038A (ja) 積層セラミックキャパシタ
JP2022174322A (ja) 積層セラミック電子部品及びその実装基板
KR101124109B1 (ko) 적층형 세라믹 캐패시터
JP2007095817A (ja) 貫通型積層コンデンサアレイ
JP2007059814A (ja) 積層コンデンサ
JP5774544B2 (ja) コンデンサ構造
JP2011108785A (ja) 積層コンデンサ
JP2010140972A (ja) 半導体装置
KR100916480B1 (ko) 적층 세라믹 캐패시터
JP2006286842A (ja) コンデンサ構造及び実装基板
KR100835051B1 (ko) 저esl 적층형 커패시터와 배선기판
KR20120019419A (ko) 적층형 세라믹 캐패시터
JP2005286254A (ja) 半導体容量装置
JP2006013379A (ja) チップコンデンサ

Legal Events

Date Code Title Description
A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20130822

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20130903

A601 Written request for extension of time

Free format text: JAPANESE INTERMEDIATE CODE: A601

Effective date: 20131203

A602 Written permission of extension of time

Free format text: JAPANESE INTERMEDIATE CODE: A602

Effective date: 20131206

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20140303

A02 Decision of refusal

Free format text: JAPANESE INTERMEDIATE CODE: A02

Effective date: 20141104

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20150304

A911 Transfer to examiner for re-examination before appeal (zenchi)

Free format text: JAPANESE INTERMEDIATE CODE: A911

Effective date: 20150312

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20150602

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20150701

R150 Certificate of patent or registration of utility model

Ref document number: 5774544

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250