JP2010153492A5 - - Google Patents
Download PDFInfo
- Publication number
- JP2010153492A5 JP2010153492A5 JP2008328257A JP2008328257A JP2010153492A5 JP 2010153492 A5 JP2010153492 A5 JP 2010153492A5 JP 2008328257 A JP2008328257 A JP 2008328257A JP 2008328257 A JP2008328257 A JP 2008328257A JP 2010153492 A5 JP2010153492 A5 JP 2010153492A5
- Authority
- JP
- Japan
- Prior art keywords
- resist film
- forming
- opening
- electrode
- support portion
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Priority Applications (2)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2008328257A JP5130197B2 (ja) | 2008-12-24 | 2008-12-24 | 半導体装置、インターポーザ、及びそれらの製造方法、並びに半導体パッケージ |
| US12/644,390 US8304862B2 (en) | 2008-12-24 | 2009-12-22 | Semiconductor package and manufacturing method of the same |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2008328257A JP5130197B2 (ja) | 2008-12-24 | 2008-12-24 | 半導体装置、インターポーザ、及びそれらの製造方法、並びに半導体パッケージ |
Publications (3)
| Publication Number | Publication Date |
|---|---|
| JP2010153492A JP2010153492A (ja) | 2010-07-08 |
| JP2010153492A5 true JP2010153492A5 (enExample) | 2011-11-10 |
| JP5130197B2 JP5130197B2 (ja) | 2013-01-30 |
Family
ID=42264827
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP2008328257A Active JP5130197B2 (ja) | 2008-12-24 | 2008-12-24 | 半導体装置、インターポーザ、及びそれらの製造方法、並びに半導体パッケージ |
Country Status (2)
| Country | Link |
|---|---|
| US (1) | US8304862B2 (enExample) |
| JP (1) | JP5130197B2 (enExample) |
Families Citing this family (4)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2010114390A (ja) * | 2008-11-10 | 2010-05-20 | Panasonic Corp | 半導体装置および半導体装置の製造方法 |
| JP5834386B2 (ja) * | 2010-08-20 | 2015-12-24 | ソニー株式会社 | 光学センサ、レンズモジュール、およびカメラモジュール |
| JP5577988B2 (ja) * | 2010-09-24 | 2014-08-27 | カシオ計算機株式会社 | インターポーザーの製造方法及び半導体装置の製造方法 |
| JP2013131738A (ja) | 2011-11-24 | 2013-07-04 | Elpida Memory Inc | 半導体装置 |
Family Cites Families (13)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US3698082A (en) * | 1966-04-25 | 1972-10-17 | Texas Instruments Inc | Complex circuit array method |
| US4597029A (en) * | 1984-03-19 | 1986-06-24 | Trilogy Computer Development Partners, Ltd. | Signal connection system for semiconductor chip |
| JPS63104453A (ja) * | 1986-10-22 | 1988-05-09 | Hitachi Ltd | 半導体装置およびその製造方法 |
| JP2001127242A (ja) * | 1999-10-22 | 2001-05-11 | Seiko Epson Corp | 半導体チップ、マルチチップパッケージ、半導体装置、並びに電子機器、およびそれらの製造方法 |
| JP3879816B2 (ja) * | 2000-06-02 | 2007-02-14 | セイコーエプソン株式会社 | 半導体装置及びその製造方法、積層型半導体装置、回路基板並びに電子機器 |
| JP3546823B2 (ja) * | 2000-09-07 | 2004-07-28 | インターナショナル・ビジネス・マシーンズ・コーポレーション | スルーホール構造および該スルーホール構造を含むプリント基板 |
| JP3972846B2 (ja) | 2003-03-25 | 2007-09-05 | セイコーエプソン株式会社 | 半導体装置の製造方法 |
| JP2006080149A (ja) * | 2004-09-07 | 2006-03-23 | Sharp Corp | 半導体装置の積層構造 |
| JP4110161B2 (ja) * | 2004-09-10 | 2008-07-02 | 株式会社東芝 | 半導体装置および半導体装置の製造方法 |
| US7371676B2 (en) * | 2005-04-08 | 2008-05-13 | Micron Technology, Inc. | Method for fabricating semiconductor components with through wire interconnects |
| JP2007311676A (ja) * | 2006-05-22 | 2007-11-29 | Sony Corp | 半導体装置とその製造方法 |
| JP2008153340A (ja) | 2006-12-15 | 2008-07-03 | Citizen Holdings Co Ltd | 半導体装置およびその製造方法 |
| US20090127667A1 (en) * | 2007-11-21 | 2009-05-21 | Powertech Technology Inc. | Semiconductor chip device having through-silicon-via (TSV) and its fabrication method |
-
2008
- 2008-12-24 JP JP2008328257A patent/JP5130197B2/ja active Active
-
2009
- 2009-12-22 US US12/644,390 patent/US8304862B2/en active Active
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| US9899249B2 (en) | Fabrication method of coreless packaging substrate | |
| TWI451549B (zh) | 嵌埋半導體元件之封裝結構及其製法 | |
| JP2011258772A5 (enExample) | ||
| TWI558288B (zh) | 中介基板及其製法 | |
| TWI542263B (zh) | 中介基板及其製法 | |
| CN104576593A (zh) | 封装结构及其制法 | |
| JP2010267805A5 (enExample) | ||
| JP2010232333A5 (enExample) | ||
| JP2010251367A5 (enExample) | ||
| TWI456730B (zh) | 一種可用於多封裝總成的模組及一種製作該模組及多封裝總成的方法 | |
| CN103633058A (zh) | 封装组件及其制造方法 | |
| TWI545997B (zh) | 中介基板及其製法 | |
| JP2012004505A5 (enExample) | ||
| TWI614861B (zh) | 電子封裝結構及其製法 | |
| JP2010153492A5 (enExample) | ||
| JP2010067938A5 (ja) | 半導体装置、インターポーザ、及びそれらの製造方法 | |
| TWI548050B (zh) | 封裝結構及其製法與封裝基板 | |
| CN105722299B (zh) | 中介基板及其制法 | |
| TWI566348B (zh) | 封裝結構及其製法 | |
| US9147670B2 (en) | Functional spacer for SIP and methods for forming the same | |
| TW200933831A (en) | Integrated circuit package and the method for fabricating thereof | |
| CN104810339B (zh) | 封装基板及其制法暨半导体封装件及其制法 | |
| CN104576620B (zh) | 半导体封装结构与其制造方法 | |
| TWI623251B (zh) | 中介基板之製法 | |
| JP2005260079A5 (enExample) |