JP2008139036A - 基板検査装置及び基板検査方法 - Google Patents

基板検査装置及び基板検査方法 Download PDF

Info

Publication number
JP2008139036A
JP2008139036A JP2006322850A JP2006322850A JP2008139036A JP 2008139036 A JP2008139036 A JP 2008139036A JP 2006322850 A JP2006322850 A JP 2006322850A JP 2006322850 A JP2006322850 A JP 2006322850A JP 2008139036 A JP2008139036 A JP 2008139036A
Authority
JP
Japan
Prior art keywords
potential difference
inspection
substrate
short
inspection points
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2006322850A
Other languages
English (en)
Other versions
JP4918339B2 (ja
Inventor
Munehiro Yamashita
宗寛 山下
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Nidec Advance Technology Corp
Original Assignee
Nidec Read Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Family has litigation
First worldwide family litigation filed litigation Critical https://patents.darts-ip.com/?family=39486937&utm_source=google_patent&utm_medium=platform_link&utm_campaign=public_patent_search&patent=JP2008139036(A) "Global patent litigation dataset” by Darts-ip is licensed under a Creative Commons Attribution 4.0 International License.
Application filed by Nidec Read Corp filed Critical Nidec Read Corp
Priority to JP2006322850A priority Critical patent/JP4918339B2/ja
Priority to KR1020070117760A priority patent/KR101222802B1/ko
Priority to TW096145142A priority patent/TWI412765B/zh
Priority to CN200710196206.6A priority patent/CN101191811B/zh
Publication of JP2008139036A publication Critical patent/JP2008139036A/ja
Application granted granted Critical
Publication of JP4918339B2 publication Critical patent/JP4918339B2/ja
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R31/00Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
    • G01R31/28Testing of electronic circuits, e.g. by signal tracer
    • G01R31/2801Testing of printed circuits, backplanes, motherboards, hybrid circuits or carriers for multichip packages [MCP]
    • G01R31/2806Apparatus therefor, e.g. test stations, drivers, analysers, conveyors
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R1/00Details of instruments or arrangements of the types included in groups G01R5/00 - G01R13/00 and G01R31/00
    • G01R1/02General constructional details
    • G01R1/06Measuring leads; Measuring probes
    • G01R1/067Measuring probes
    • G01R1/073Multiple probes
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R19/00Arrangements for measuring currents or voltages or for indicating presence or sign thereof
    • G01R19/0092Arrangements for measuring currents or voltages or for indicating presence or sign thereof measuring current only
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R31/00Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
    • G01R31/50Testing of electric apparatus, lines, cables or components for short-circuits, continuity, leakage current or incorrect line connections
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/0266Marks, test patterns or identification means
    • H05K1/0268Marks, test patterns or identification means for electrical inspection or testing

Landscapes

  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Computer Hardware Design (AREA)
  • General Engineering & Computer Science (AREA)
  • Testing Of Short-Circuits, Discontinuities, Leakage, Or Incorrect Line Connections (AREA)

Abstract

【課題】隣接する配線パターン間が疑似的に短絡した疑似短絡部について焼損させることなく、検査を行うことができる基板検査装置を提供する。
【解決手段】被検査基板(11)上の検査点(12a,12b)間に電位差を生じさせ、検査点から検査用の信号を取り出すことにより検査点間の配線パターン(13)の電気的特性を検査する基板検査装置であって、検査点に直接又は間接的に導通される複数のプローブ(2a,2b)と、プローブを介して検査点間に電位差を発生させる出力部(3)と、電位差の付与時にプローブを介して検査点から信号を検出する検出部(4)と、を備え、出力部は、隣接する配線パターン間が疑似的に短絡した疑似短絡部が、導通し、かつその疑似短絡部を流れる電流により焼損しない程度の電位差を検査点間に発生させる。
【選択図】図1

Description

本発明は、被検査基板上の検査点間に電位差を生じさせ、前記検査点から検査用の信号を取り出すことにより前記検査点間の配線パターンの電気的特性を検査する基板検査装置やその方法に関する。
なお、この発明は、プリント配線基板に限らず、例えば、フレキシブル基板、多層配線基板、液晶ディスプレイやプラズマディスプレイ用の電極板、及び半導体パッケージ用のパッケージ基板やフィルムキャリアなど種々の基板における電気的配線の検査に適用でき、この明細書では、それら種々の配線基板を総称して「基板」と称する。
検査対象の配線パターン間に微細な短絡部がある場合、配線パターンの検査点間に一般的な電位差を発生させると、その微細な短絡部が過電流により焼損し、こによって本来絶縁不良等の問題がある被検査基板が正常と誤判定されてしまうなどの問題が生じることがある。
この点に関する従来の基板検査装置として、配線パターンに与える電圧値又は電流値を段階的に変化させ、これによって配線パターンの絶縁不良箇所等が過電流により焼損するのを防止しつつ検査を行うようにしたものがある(特許文献1)。
しかし、この被検査基板の焼損による問題は、未だ完全に解決するまでには至っていないのが現状である。
特開平6−230058号公報
このような状況に鑑み、本願発明者らが検査時に生じる被検査基板の焼損の原因について調査した結果、未解決の焼損発生原因に、隣接する配線パターン間が疑似的に短絡した疑似短絡部が含まれていることが分かった。
そこで、本発明の解決すべき課題は、隣接する配線パターン間が疑似的に短絡した疑似短絡部について焼損させることなく、検査を行うことができる基板検査装置を提供することである。
上記の課題を解決するため、請求項1の発明では、被検査基板上の複数の配線パターン上に設定される検査点間に電位差を生じさせ、前記検査点から検査用の信号を取り出すことにより前記配線パターン間の電気的特性を検査する基板検査装置であって、前記検査点に導通接触される複数のプローブと、前記プローブを介して前記検査点間に電位差を発生させる出力部と、前記電位差の付与時に前記プローブを介して前記検査点からの信号を検出する検出部とを備え、前記出力部は、隣接する前記配線パターン間が疑似的に短絡した疑似短絡部が導通し、かつその疑似短絡部を流れる電流により焼損しない電位差を前記検査点間に発生させる。
また、請求項2の発明では、請求項1の発明に係る基板検査装置において、前記出力部により前記検査点間に発生される前記電位差は、隣接する前記配線パターン間に橋渡されるように断続的に形成された前記疑似短絡部が、非導通状態から導通状態になり、かつその疑似短絡部を電流により焼損しないレベルに設定される。
また、請求項3の発明では、請求項1の発明に係る基板検査装置において、前記出力部により前記検査点間に発生される前記電位差は、隣接する前記配線パターン間に橋渡されるように断続的に連なって形成された一又は複数の微細導体粒又は微細導体片からなる前記疑似短絡部が、非導通状態から導通状態になり、かつその疑似短絡部を電流により焼損しないレベルに設定される。
また、請求項4の発明では、請求項1ないし請求項3のいずれかの発明に係る基板検査装置において、前記出力部は前記検査点間に発生させる前記電位差を段階的に大きくなるように変化させ、その段階的に変化される複数の電位差レベルのいずれかのレベルに、前記疑似短絡部が導通しかつ焼損しない前記電位差が相当する。
また、請求項5の発明では、請求項4の発明に係る基板検査装置において、前記出力部により前記検査点間に発生される前記複数の電位差レベルには、さらに、前記疑似短絡部が焼損しない前記電位差よりも小さく、隣接する前記配線パターン間を橋渡すように連続的に形成された微細短絡部がその微細短絡部を流れる電流により焼損しない電位差、及び、前記疑似短絡部が導通しかつ焼損しない前記電位差よりも大きく、前記配線パターン間のスパークによる電流リークを検出するための電位差が含まれる。
また、請求項6の発明では、被検査基板の複数の配線パターン上に設定される検査点間に電位差を生じさせ、前記検査点から検査用の信号を取り出すことにより前記配線パターン間の電気的特性を検査する基板検査装置であって、前記検査点に導通接触される複数のプローブと、前記プローブを介して前記検査点間に電位差を発生させる出力部と、前記電位差の付与時に前記検査点間に流れる電流値を検出する検出部と、前記出力部を制御しつつ、前記検査点間に付与した前記電位差と前記検出部の検出電流値とに基づいて前記検査点間の抵抗値を導出し、その導出した抵抗値と所定の判定基準抵抗値とを比較することにより、前記配線パターンの絶縁不良の有無に関する判定を行う制御部とを備え、前記制御部は、前記出力部が前記検査点間に発生させる前記電位差の大きさを、被検査基板が有する不良に応じて設定可能となっているとともに、前記判定基準抵抗値の大きさを、前記電位差の大きさに応じて設定可能となっている基板検査装置。
また、請求項7の発明では、請求項6の発明に係る基板検査装置において、前記電位差は、第1の電位差値と、前記第1の電位差値よりも大きい第2の電位差値と、前記第2の電位差値よりも大きい第3の電位差値とに切り替え可能に設定され、前記判定基準抵抗値は、前記第1の電位差値に対して設けられた第1の基準抵抗値と、前記第2の電位差値に対して設けられ、第1の基準抵抗値よりも大きい第2の基準抵抗値と、前記第3の電位差値に対して設けられ、前記第1の基準抵抗値よりも大きく、かつ前記第2の基準抵抗値よりも小さい第3の基準抵抗値とに切り替え可能に設定される。
また、請求項8の発明では、被検査基板における複数の配線パターン上に設定される検査点間に電位差を生じさせ、前記検査点から検査用の信号を検出することによって、前記配線パターン間の電気的特性を検査する基板検査方法であって、前記電位差を、前記被検査基板が有する不良に応じて、徐々に該電位差が大きくなるように、所定範囲を有する小、中、大の3段階のレンジに設定し、前記小、中、大の3段階のレンジに応じて、被検査基板の良不良を判定するための基準となる基準電気的特性を小、大、中の3段階に設定する。
請求項1ないし請求項5に記載の発明によれば、配線パターンに与える電位差を、隣接する配線パターン間が疑似的に短絡した疑似短絡部が導通し、かつ焼損しない電位差に設定して検査を行うため、そのような疑似短絡部について焼損させることなく、検査を行うことができる。
請求項4に記載の発明によれば、疑似短絡部を含む種々の絶縁不良箇所等について焼損させることなく、検査を行うことができる。
請求項5に記載の発明によれば、配線パターン間に形成された微細短絡部、疑似短絡部、及び配線パターン間のスパークについて、微細短絡部及び疑似短絡部の過電流による焼損を生じさせることなく、検査を行うことができる。
請求項6に記載の発明によれば、基板の不良に応じて印加する電位差を調整して、不良の検出を行うので、正確な不良検査を行うことができる。
請求項7に記載の発明によれば、出力部が検査点間に付与する電位差をいわば小、中、大の順に変化させるのに対応して、絶縁不良に関する判定基準抵抗値をいわば小、大、中の順に変化させる構成であるため、配線パターン間の微細な短絡部、疑似的に短絡している部分、及び配線パターン間のスパークによる電流リーク等の種々の絶縁不良原因について、過電流による焼損を防止しつつ、各種別の絶縁不良原因に個別に対応した検査を行うことができる。
請求項8に記載の発明によれば、出力部が検査点間に付与する電位差をいわば小、中、大の順に変化させるのに対応して、絶縁不良に関する判定基準抵抗値をいわば小、大、中の順に変化させる構成であるため、配線パターン間の微細な短絡部、疑似的に短絡している部分、及び配線パターン間のスパークによる電流リーク等の種々の絶縁不良原因について、過電流による焼損を防止しつつ、各種別の絶縁不良原因に個別に対応した検査を行うことができる。
図1は、本発明の一実施形態に係る基板検査装置のブロック図である。この基板検査装置1は、図1に示すように、複数のプローブ2a,2bと、検査のための電流又は電圧を供給する出力部3と、プローブ2a,2bを介して与えられる信号の電圧値又は電流値を検出する検出部4と、制御部5と、複数のスイッチ6a,6bを備えており、被検査基板11上の検査点12a,12b間に電位差を生じさせ、検査点12a,12bから検査用の信号を取り出すことにより検査点12a,12b間の配線パターン13の電気的特性を検査する。
出力部3は、制御部5の制御により、プローブ2a,2bを介して検査点12a,12b間に検査のための所定レベルの電流又は電圧を供給する。
検査部4は、制御部5の制御により、出力部3により検査点12a,12bに電流又は電圧が供給されているときに、プローブ2a,2bを介して検査点12a,12b間の電位差又は検査点12a,12b間に流れる電流値を検出する。
スイッチ6a,6bは、出力部3及び検出部4とプローブ2a,2bとを繋ぐ配線7a,7bに介装されており、制御部5の制御により、出力部3及び検出部4とプローブ2a,2bとの接続関係を切り替える。
制御部5は、出力部3、検査部3及びスイッチ6a,6bを制御し、被検査基板11の配線パターン13の電気的特性を検査する。その検査内容には、導通検査と短絡検査とが含まれている。
導通検査では、大略的に被検査基板11内の各配線パターン13が問題なく導通しているか否かが検査される。より具体的には、出力部3にプローブ2a,2bを介して検査点12a,12b間に所定電流値(例えば、20mA)の電流を供給させつつ、検出部4に検査点12a,12b間の電位差を検出させる。そして、そのときの供給電流値と検出された電位差の値とにより検査点12a,12b間の配線パターン13の抵抗値が算出され、その導出した抵抗値と予め設定されている判定基準値(例えば、約30Ωとを比較することにより、配線パターン13の導通特性(正常に導通しているか否か等)が検査される。
また、短絡検査では、大略的に絶縁されているべき配線パターン13に短絡等の絶縁不良がないかが検査される。より具体的には、互いに絶縁されているべき2つの配線パターン13に電気的に接続された2つの検査点12a,12b間に、プローブ2a,2bを介して、多段階に設定された所定電圧値の電圧を順番に付与させ、各段階の電圧値が付与されている各状態で検出部4にプローブ2a,2bを介して検査点12a,12b間に流れる電流値を検出させる。そして、その各段階の検査点12a,12b間についての印加電圧値と検出電流値とに基づいて、検査点12a,12b間の抵抗値が導出され、その導出された抵抗値と、各段階の電圧値に応じて段階的に予め設定された複数の判定基準抵抗値とを比較することにより、検査対象の配線パターン13間の絶縁不良の有無が検査されるようになっている。より具体的には、すべての段階の電圧印加時に導出された抵抗値がその段階に対応して設定された判定基準抵抗値よりも大きい場合には、絶縁不良と判定され、いずれか1つ以上の段階において導出した抵抗値が判定基準抵抗値以下であった場合には、絶縁不良と判定されるようになっている。
より詳細には、本実施形態では、出力部3の出力電圧値が3段階で順に大きくなるように変化されて、短絡検査が行われるようになっている。つまり、短絡検査が第1ないし第3の3段階に分けて行われるようになっている。そして、絶縁不良判定のための判定基準抵抗値として、第1の短絡検査では第1の基準抵抗値が用いられ、第2の短絡検査では第1の基準抵抗値よりも大きい第2の基準抵抗値が用いられ、第3の短絡検査では第1の基準抵抗値よりも大きく、かつ第2の基準抵抗値よりも小さい第3の基準抵抗値が用いられる。
このような導通検査及び第1ないし第3の短絡検査は、後述する図2に示すような手順(S1〜S4)で実行されるようになっている。
次に、本実施形態に係る第1ないし第3の各短絡検査の意義について説明する。
本願発明者らが配線パターン13の絶縁不良の原因について調査、検討を行った結果、絶縁不良の原因には、図3(a)及び図3(b)に示されるような微細短絡部21と、図4に示されるような疑似短絡部22と、図5に示されるようなパターン接近部23とが含まれていることが分かった。
ここで、図3(a)及び図3(b)に示す微細短絡部21とは、隣接する配線パターン13a,13b間を橋渡すように連続的に形成された微細な短絡部のことである。このような微細短絡部21は、例えば、配線パターン13a,13bのエッチング処理の際に、除去されるべき不要な配線材料が完全に除去されずに残ったエッチング残等によって生じる。このような微細短絡部21は、例えばミクロンオーダー等の微細な太さであるため、短絡検査の際に配線パターン13に大きな電位をかけると、微細短絡部21を流れる電流により焼損してしまうことがある。このような微細短絡部21の抵抗値は、約100Ω程度以下である場合が多い。
また、図4に示す疑似短絡部22とは、隣接する配線パターン13a,13bを疑似的に短絡させて絶縁不良を引き起こすものであり、隣接する配線パターン13a,13b間に橋渡されるように断続的に形成され、その疑似短絡部22にかかる電圧の増大に伴って非導通状態から導通状態に変化するようになっている。このような疑似短絡部22は、例えば、隣接する配線パターン13a,13b間に橋渡されるように断続的に連なって形成された一又は複数の微細導体粒又は微細導体片(例えば、配線パターン13a,13bの材料からなる微細導体粉又は微細導体片)からなっている。そして、このような疑似短絡部22の場合も、短絡検査の際に配線パターン13に大きな電位をかけると、疑似短絡部22を流れる電流により焼損してしまうことがある。このような疑似短絡部22の抵抗値は約10MΩ〜約100MΩ程度である場合が多い。
また、図5に示すパターン接近部23とは、配線パターン13a,13bの形成時のパターン不良等により生じ、隣接する配線パターン13a,13b同士が異常に接近した部分であり、スパークによる絶縁不良を引き起こす。このパターン接近部23の抵抗値は、スパークが生じる前は実質的に無限大であり、スパークが発生したときはその隙間寸法等に応じた有限の値、例えば約1MΩ程度になる。
そして、本願発明者らによるさらなる調査、検討の結果、これらの絶縁不良原因(21〜23)に対しては、その絶縁不良原因の種別に応じた検査電圧を配線パターン13に付与して短絡検査を行う必要があることが分かった。
図6は、各種別の絶縁不良原因とその絶縁不良が発見可能な検査電圧レンジとの関係を示す図である。図6中のレンジR1は微細短絡部21を発見するのに適したレンジであり、レンジR2は疑似短絡部22を発見するのに適したレンジであり、レンジR3はパターン接近部23を発見するのに適したレンジである。
図6に示すように、レンジR1は、0Vより大きく、約1.2V以下の範囲、より好ましくは、0.1〜1.0Vとなっている。このR1の上限が約1.2Vになっているのは、これより大きな電圧が印加されると過電流により微細短絡部21が焼損してしまう危険性があるからである。
また、レンジR2は、約0.2V〜約20Vの範囲、より好ましくは、1〜10Vとなっている。このようにレンジR2の下限が約0.2Vとなっているのは、疑似短絡部22は微細に見ると不連続な構成であるため、それ以下の印加電圧では疑似短絡部22が導通しないためである。また、レンジR2の上限が約20Vとなっているのは、これより大きな電圧が印加されると過電流により疑似短絡部22が焼損してしまう危険性があるからである。
また、レンジR3は、約10V以上の範囲、より好ましくは100V以上となっている。このレンジR3の下限が約10Vとなっているのは、これより小さな電圧ではスパークが生じず、絶縁不良を発見できないからである。
このように、レンジR1とレンジR2とは、その一部が互いに重なり合う用にしてレンジ2の方がより高電圧の領域に分布している。また、レンジR2とレンジR3とは、その一部が互いに重なり合う用にしてレンジR3の方がより高電圧の領域に分布している。なお、図6中のグラフL1〜L3は、微細短絡部21、疑似短絡部22及びパターン接近部23での抵抗値(縦軸の値が抵抗値に対応)の分布を示している。
そこで、本実施形態では、このような各種別の絶縁不良原因(21〜23)に対応して、短絡検査時の配線パターン13への印加電圧を3段階に切り替えることにより、各種別の絶縁不良原因(21〜23)に対する検査を的確に行うようになっている。
すなわち、図2に示す短絡検査S2〜S4の最初に行われる第1の短絡検査S2では、微細短絡部21の発見に適した0Vより大きく、約1.2V以下(より好ましくは、0.1〜1.0V)の第1の範囲(すなわち、微細短絡部21が焼損しない範囲)のいずれかの値である第1の電圧値(例えば、約1V)を検査点12a,12b間に印加して短絡検査を行うようになっている。このときに、絶縁不良判定に用いる第1の基準抵抗値は、約50〜200kΩ(例えば、100kΩ)に設定される。
続く第2の短絡検査S3では、疑似短絡部22の発見に適した約0.2V〜約20V(より好ましくは、1〜10V)の第2の範囲(すなわち、疑似短絡部22が導通し、かつ焼損しない範囲)のいずれかの値であって、前記第1の電圧値よりも大きい電圧値(例えば、10Vを検査点12a,12b間に印加して短絡検査を行うようになっている。このときに、絶縁不良判定に用いる第2の基準抵抗値は、約10〜200MΩ(例えば、100MΩ)に設定される。
続く第3の短絡検査S4では、パターン接近部23の発見に適した約10V以上(より好ましくは、100V以上)の第3の範囲(すなわち、パターン接近部23でのスパークによる電流リークを有効に発生させ得る範囲)のいずれかの値であって、前記第2の電圧値よりも大きい第3の電圧値(例えば、約250V)を検査点12a,12b間に印加して短絡検査を行うようになっている。このときに、絶縁不良判定に用いる第3の基準抵抗値は、約1〜5MΩ(例えば、2MΩ)に設定される。
このような手順で導通検査S1、及びそれに続く第1ないし第3の短絡検査S2〜S4が行われ、すべての検査S1〜S4で異常なしと判定された被検査基板11は正常と判定され、いずれかの検査S1〜S4で異常と判定されると、その時点でそれ以降の検査を行うことなく、検査が終了されるようになっている。
以上のように、本実施形態によれば、短絡検査S2〜S4には、配線パターン13に与える電圧を、疑似短絡部22が導通し、かつ焼損しない程度の値に設定して検査を行う工程(S3)が含まれているため、疑似短絡部22について焼損させることなく、検査を行うことができる。
また、配線パターン13間に形成され、絶縁不良の原因となる微細短絡部21、疑似短絡部22、及びパターン接近部23に応じて短絡検査用の印加電圧がそれぞれ設定された第1ないし第3の短絡検査S2〜S4が設けられているとともに、検査時の印加電圧が小さい検査から先に行われるようして第1ないし第3の短絡検査S2〜S4が順番に行われるため、微細短絡部21、疑似短絡部22、及びパターン接近部23について、微細短絡部21及び疑似短絡部22の過電流による焼損を生じることなく、検査を行うことができる。
本発明の一実施形態に係る基板検査装置のブロック図である。 基板検査手順を示すフローチャートである。 図3(a)は被検査基板における微細短絡部の状態を模式的に示す平面図であり、図3(b)は図3(a)の要部断面図である。 被検査基板における疑似短絡部の状態を模式的に示す平面図である。 被検査基板における配線パターンが異常に接近したパターン接近部を模式的に示す平面図である。 各種別の絶縁不良原因とその絶縁不良が発見可能な検査電圧レンジとの関係を示す図である。
符号の説明
1 基板検査装置、2a,2b プローブ、3 出力部、4 検出部、5 制御部、6a,6b スイッチ、7a,7b 配線、11 被検査基板、12a,12b 検査点、13,13a,13b 配線パターン、21 微細短絡部、22 疑似短絡部、23 パターン接近部。

Claims (8)

  1. 被検査基板上の複数の配線パターン上に設定される検査点間に電位差を生じさせ、前記検査点から検査用の信号を取り出すことにより前記配線パターン間の電気的特性を検査する基板検査装置であって、
    前記検査点に導通接触される複数のプローブと、
    前記プローブを介して前記検査点間に電位差を発生させる出力部と、
    前記電位差の付与時に前記プローブを介して前記検査点からの信号を検出する検出部と、
    を備え、
    前記出力部は、隣接する前記配線パターン間が疑似的に短絡した疑似短絡部が導通し、かつその疑似短絡部を流れる電流により焼損しない電位差を前記検査点間に発生させることを特徴とする基板検査装置。
  2. 請求項1に記載の基板検査装置において、
    前記出力部により前記検査点間に発生される前記電位差は、
    隣接する前記配線パターン間に橋渡されるように断続的に形成された前記疑似短絡部が、非導通状態から導通状態になり、かつその疑似短絡部を電流により焼損しないレベルに設定されることを特徴とする基板検査装置。
  3. 請求項1に記載の基板検査装置において、
    前記出力部により前記検査点間に発生される前記電位差は、
    隣接する前記配線パターン間に橋渡されるように断続的に連なって形成された一又は複数の微細導体粒又は微細導体片からなる前記疑似短絡部が、非導通状態から導通状態になり、かつその疑似短絡部を電流により焼損しないレベルに設定されることを特徴とする基板検査装置。
  4. 請求項1ないし請求項3のいずれかに記載の基板検査装置において、
    前記出力部は前記検査点間に発生させる前記電位差を段階的に大きくなるように変化させ、その段階的に変化される複数の電位差レベルのいずれかのレベルに、前記疑似短絡部が導通しかつ焼損しない前記電位差が相当することを特徴とする基板検査装置。
  5. 請求項4に記載の基板検査装置において、
    前記出力部により前記検査点間に発生される前記複数の電位差レベルには、さらに、
    前記疑似短絡部が焼損しない前記電位差よりも小さく、隣接する前記配線パターン間を橋渡すように連続的に形成された微細短絡部がその微細短絡部を流れる電流により焼損しない電位差、
    及び、前記疑似短絡部が導通しかつ焼損しない前記電位差よりも大きく、前記配線パターン間のスパークによる電流リークを検出するための電位差が含まれることを特徴とする基板検査装置。
  6. 被検査基板の複数の配線パターン上に設定される検査点間に電位差を生じさせ、前記検査点から検査用の信号を取り出すことにより前記配線パターン間の電気的特性を検査する基板検査装置であって、
    前記検査点に導通接触される複数のプローブと、
    前記プローブを介して前記検査点間に電位差を発生させる出力部と、
    前記電位差の付与時に前記検査点間に流れる電流値を検出する検出部と、
    前記出力部を制御しつつ、前記検査点間に付与した前記電位差と前記検出部の検出電流値とに基づいて前記検査点間の抵抗値を導出し、その導出した抵抗値と所定の判定基準抵抗値とを比較することにより、前記配線パターンの絶縁不良の有無に関する判定を行う制御部と、
    を備え、
    前記制御部は、
    前記出力部が前記検査点間に発生させる前記電位差の大きさを、被検査基板が有する不良に応じて設定可能となっているとともに、前記判定基準抵抗値の大きさを、前記電位差の大きさに応じて設定可能となっている基板検査装置。
  7. 請求項6に記載の基板検査装置において、
    前記電位差は、
    第1の電位差値と、
    前記第1の電位差値よりも大きい第2の電位差値と、
    前記第2の電位差値よりも大きい第3の電位差値とに切り替え可能に設定され、
    前記判定基準抵抗値は、
    前記第1の電位差値に対して設けられた第1の基準抵抗値と、
    前記第2の電位差値に対して設けられ、第1の基準抵抗値よりも大きい第2の基準抵抗値と、
    前記第3の電位差値に対して設けられ、前記第1の基準抵抗値よりも大きく、かつ前記第2の基準抵抗値よりも小さい第3の基準抵抗値とに切り替え可能に設定されることを特徴とする基板検査装置。
  8. 被検査基板における複数の配線パターン上に設定される検査点間に電位差を生じさせ、前記検査点から検査用の信号を検出することによって、前記配線パターン間の電気的特性を検査する基板検査方法であって、
    前記電位差を、前記被検査基板が有する不良に応じて、徐々に該電位差が大きくなるように、所定範囲を有する小、中、大の3段階のレンジに設定し、
    前記小、中、大の3段階のレンジに応じて、被検査基板の良不良を判定するための基準となる基準電気的特性を小、大、中の3段階に設定することを特徴とする基板検査方法。
JP2006322850A 2006-11-30 2006-11-30 基板検査装置 Active JP4918339B2 (ja)

Priority Applications (4)

Application Number Priority Date Filing Date Title
JP2006322850A JP4918339B2 (ja) 2006-11-30 2006-11-30 基板検査装置
KR1020070117760A KR101222802B1 (ko) 2006-11-30 2007-11-19 기판 검사 장치 및 기판 검사 방법
TW096145142A TWI412765B (zh) 2006-11-30 2007-11-28 基板檢查裝置
CN200710196206.6A CN101191811B (zh) 2006-11-30 2007-11-29 基板检查装置和基板检查方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2006322850A JP4918339B2 (ja) 2006-11-30 2006-11-30 基板検査装置

Publications (2)

Publication Number Publication Date
JP2008139036A true JP2008139036A (ja) 2008-06-19
JP4918339B2 JP4918339B2 (ja) 2012-04-18

Family

ID=39486937

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2006322850A Active JP4918339B2 (ja) 2006-11-30 2006-11-30 基板検査装置

Country Status (4)

Country Link
JP (1) JP4918339B2 (ja)
KR (1) KR101222802B1 (ja)
CN (1) CN101191811B (ja)
TW (1) TWI412765B (ja)

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2010072393A (ja) * 2008-09-19 2010-04-02 Seiko Epson Corp 電気光学装置、その駆動方法、および電子機器
JP2012078276A (ja) * 2010-10-05 2012-04-19 Hioki Ee Corp 回路基板検査装置および回路基板検査方法
JP2012078277A (ja) * 2010-10-05 2012-04-19 Hioki Ee Corp 回路基板検査装置および回路基板検査方法
JP2013083462A (ja) * 2011-10-06 2013-05-09 Nidec-Read Corp 基板検査装置
KR20150005953A (ko) 2012-05-08 2015-01-15 니혼덴산리드가부시키가이샤 절연 검사 방법 및 절연 검사 장치
JP2015227829A (ja) * 2014-06-02 2015-12-17 日本電産リード株式会社 基板検査装置、及び基板検査方法

Families Citing this family (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP5391869B2 (ja) * 2009-06-26 2014-01-15 日本電産リード株式会社 基板検査方法
JP2011258591A (ja) 2010-06-04 2011-12-22 Mitsubishi Electric Corp 半導体素子の検査方法、半導体素子の検査装置、及び半導体素子
JP5991034B2 (ja) * 2012-06-08 2016-09-14 日本電産リード株式会社 電気特性検出方法及び検出装置
TWI498571B (zh) * 2013-03-29 2015-09-01 Nidec Read Corp 絕緣檢測裝置及絕緣檢測方法
JP6182974B2 (ja) * 2013-05-20 2017-08-23 日本電産リード株式会社 基板検査方法
JP6229877B2 (ja) * 2013-08-27 2017-11-15 日本電産リード株式会社 検査装置
JP6339834B2 (ja) * 2014-03-27 2018-06-06 東京エレクトロン株式会社 基板検査装置
JP6819238B2 (ja) * 2016-11-21 2021-01-27 株式会社デンソー 配線異常検出装置
CN106824832B (zh) * 2017-02-15 2019-05-17 友达光电(苏州)有限公司 一种检测装置及其使用方法
JP7009814B2 (ja) * 2017-07-27 2022-02-10 日本電産リード株式会社 絶縁検査装置及び絶縁検査方法
CN112212782B (zh) * 2019-06-25 2023-01-17 合肥欣奕华智能机器股份有限公司 一种玻璃基板检测方法、装置及系统

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2005257568A (ja) * 2004-03-12 2005-09-22 Mitsui Mining & Smelting Co Ltd 電子部品実装用プリント配線板の電気検査方法および電気検査装置ならびにコンピュータ読み取り可能な記録媒体
JP2006084249A (ja) * 2004-09-15 2006-03-30 Hioki Ee Corp 絶縁検査方法および絶縁検査装置

Family Cites Families (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5006808A (en) * 1989-03-21 1991-04-09 Bath Scientific Limited Testing electrical circuits
US5087874A (en) * 1989-08-28 1992-02-11 David Robinson Apparatus and method for locating a short
JPH05157798A (ja) * 1991-12-04 1993-06-25 Hitachi Ltd プリント基板の絶縁試験方法
JPH06230058A (ja) * 1993-02-04 1994-08-19 Hitachi Ltd プリント配線板の電気検査方法
US5438272A (en) * 1994-05-09 1995-08-01 International Business Machines Corporation Voltage-stressing and testing of networks using moving probes
JP3327534B2 (ja) * 1999-11-24 2002-09-24 日本特殊陶業株式会社 基板検査装置、基板製造方法及びバンプ付き基板
TW589456B (en) * 1999-11-25 2004-06-01 Oht Inc Short-circuit inspection method of circuit board, inspection tool for the method, circuit board of the inspected object, short-circuit inspection apparatus of circuit board, and coil sensor for inspection
JP2001201529A (ja) * 2000-01-21 2001-07-27 Hitachi Telecom Technol Ltd プリント配線板の試験方法及び試験装置
JP2002014134A (ja) * 2000-06-30 2002-01-18 Hioki Ee Corp 回路基板検査装置
JP4544810B2 (ja) * 2002-04-23 2010-09-15 日本特殊陶業株式会社 基板製造方法
JP4456325B2 (ja) * 2002-12-12 2010-04-28 東京エレクトロン株式会社 検査方法及び検査装置
EP1585374A1 (en) * 2003-01-17 2005-10-12 JSR Corporation Circuit board checker and circuit board checking method
JP4257164B2 (ja) 2003-08-06 2009-04-22 日本電産リード株式会社 基板検査装置及び基板検査方法
JP2006010496A (ja) * 2004-06-25 2006-01-12 Nidec-Read Corp 基板検査装置及び基板検査方法
JP2006047172A (ja) * 2004-08-06 2006-02-16 Nidec-Read Corp 基板検査装置、基板検査プログラム及び基板検査方法

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2005257568A (ja) * 2004-03-12 2005-09-22 Mitsui Mining & Smelting Co Ltd 電子部品実装用プリント配線板の電気検査方法および電気検査装置ならびにコンピュータ読み取り可能な記録媒体
JP2006084249A (ja) * 2004-09-15 2006-03-30 Hioki Ee Corp 絶縁検査方法および絶縁検査装置

Cited By (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2010072393A (ja) * 2008-09-19 2010-04-02 Seiko Epson Corp 電気光学装置、その駆動方法、および電子機器
JP2012078276A (ja) * 2010-10-05 2012-04-19 Hioki Ee Corp 回路基板検査装置および回路基板検査方法
JP2012078277A (ja) * 2010-10-05 2012-04-19 Hioki Ee Corp 回路基板検査装置および回路基板検査方法
JP2013083462A (ja) * 2011-10-06 2013-05-09 Nidec-Read Corp 基板検査装置
KR20150005953A (ko) 2012-05-08 2015-01-15 니혼덴산리드가부시키가이샤 절연 검사 방법 및 절연 검사 장치
US9606162B2 (en) 2012-05-08 2017-03-28 Nidec-Read Corporation Insulation inspection method and insulation inspection apparatus
JP2015227829A (ja) * 2014-06-02 2015-12-17 日本電産リード株式会社 基板検査装置、及び基板検査方法

Also Published As

Publication number Publication date
KR101222802B1 (ko) 2013-01-15
TW200841030A (en) 2008-10-16
CN101191811B (zh) 2014-07-30
JP4918339B2 (ja) 2012-04-18
CN101191811A (zh) 2008-06-04
TWI412765B (zh) 2013-10-21
KR20080049624A (ko) 2008-06-04

Similar Documents

Publication Publication Date Title
JP4918339B2 (ja) 基板検査装置
JP2008002823A (ja) 基板検査装置及び基板検査方法
TWI438455B (zh) 基板檢驗裝置
US9606162B2 (en) Insulation inspection method and insulation inspection apparatus
JP4369949B2 (ja) 絶縁検査装置及び絶縁検査方法
JP6314392B2 (ja) 測定装置および測定方法
JP2013170917A (ja) 基板内蔵電子部品の端子判別方法及び端子判別装置
JP2008203077A (ja) 回路検査装置及び回路検査方法
JP5391869B2 (ja) 基板検査方法
JP5014778B2 (ja) 基板検査方法及び基板検査装置
TW201500743A (zh) 基板檢查裝置
JP2010276344A (ja) 電気的試験システム及び電気的試験方法
JP2010066050A (ja) 絶縁検査装置および絶縁検査方法
TWI516774B (zh) 絕緣檢測方法及絕緣檢測裝置
JP2008076266A (ja) 基板検査装置及び基板検査方法
JP2006030131A (ja) 抵抗測定方法およびその装置
KR102690177B1 (ko) Ai를 이용한 기판 검사 장치
JP2008016812A (ja) 半導体検査装置および半導体集積回路の検査方法
JP2011247788A (ja) 絶縁検査装置および絶縁検査方法
US7233152B2 (en) Short detection circuit and short detection method
JP2010249664A (ja) 回路基板検査装置および回路基板検査方法
JP2019086459A (ja) 検査装置および検査方法
JP2010147204A (ja) プラズマを用いたスクリーニング装置及びそのスクリーニング方法

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20091126

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20111024

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20111031

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20111213

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20120106

A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20120130

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20150203

Year of fee payment: 3

R150 Certificate of patent or registration of utility model

Ref document number: 4918339

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

Free format text: JAPANESE INTERMEDIATE CODE: R150

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250