JP2008033091A - 表示装置および画素回路のレイアウト方法 - Google Patents

表示装置および画素回路のレイアウト方法 Download PDF

Info

Publication number
JP2008033091A
JP2008033091A JP2006207664A JP2006207664A JP2008033091A JP 2008033091 A JP2008033091 A JP 2008033091A JP 2006207664 A JP2006207664 A JP 2006207664A JP 2006207664 A JP2006207664 A JP 2006207664A JP 2008033091 A JP2008033091 A JP 2008033091A
Authority
JP
Japan
Prior art keywords
pixel
power supply
circuit
pixel circuits
circuits
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2006207664A
Other languages
English (en)
Other versions
JP5092304B2 (ja
Inventor
Shin Asano
慎 浅野
Seiichiro Jinda
誠一郎 甚田
Hiroshi Fujimura
寛 藤村
Masatsugu Tomita
昌嗣 冨田
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sony Corp
Original Assignee
Sony Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sony Corp filed Critical Sony Corp
Priority to JP2006207664A priority Critical patent/JP5092304B2/ja
Priority to TW096125655A priority patent/TWI377543B/zh
Priority to KR1020070071008A priority patent/KR101425380B1/ko
Priority to US11/826,580 priority patent/US7821525B2/en
Priority to CN2007101382179A priority patent/CN101118720B/zh
Publication of JP2008033091A publication Critical patent/JP2008033091A/ja
Priority to US13/659,488 priority patent/USRE44914E1/en
Application granted granted Critical
Publication of JP5092304B2 publication Critical patent/JP5092304B2/ja
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05BELECTRIC HEATING; ELECTRIC LIGHT SOURCES NOT OTHERWISE PROVIDED FOR; CIRCUIT ARRANGEMENTS FOR ELECTRIC LIGHT SOURCES, IN GENERAL
    • H05B33/00Electroluminescent light sources
    • H05B33/12Light sources with substantially two-dimensional radiating surfaces
    • H05B33/26Light sources with substantially two-dimensional radiating surfaces characterised by the composition or arrangement of the conductive material used as an electrode
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3233Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05BELECTRIC HEATING; ELECTRIC LIGHT SOURCES NOT OTHERWISE PROVIDED FOR; CIRCUIT ARRANGEMENTS FOR ELECTRIC LIGHT SOURCES, IN GENERAL
    • H05B33/00Electroluminescent light sources
    • H05B33/02Details
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0439Pixel structures
    • G09G2300/0443Pixel structures with several sub-pixels for the same colour in a pixel, not specifically used to display gradations
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0439Pixel structures
    • G09G2300/0465Improved aperture ratio, e.g. by size reduction of the pixel circuit, e.g. for improving the pixel density or the maximum displayable luminance or brightness
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0819Several active elements per pixel in active matrix panels used for counteracting undesired variations, e.g. feedback or autozeroing
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • G09G2300/0861Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor with additional control of the display period without amending the charge stored in a pixel memory, e.g. by means of additional select electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0243Details of the generation of driving signals
    • G09G2310/0254Control of polarity reversal in general, other than for liquid crystal displays
    • G09G2310/0256Control of polarity reversal in general, other than for liquid crystal displays with the purpose of reversing the voltage across a light emitting or modulating element within a pixel

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of El Displays (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Electroluminescent Light Sources (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)

Abstract

【課題】画素のレイアウト面積のさらなる縮小化を可能にする。
【解決手段】ストライプ配列されてなる有機EL表示装置において、同一の画素行で左右に隣接する2つの画素回路10,10を対とし、これら2つの画素回路10,10をそれぞれ画素行の画素配列方向(図の左右方向)における逆方向(左側の画素回路については右方向、右側の画素回路については左方向)から見たときに、有機EL素子11および回路素子(12〜18)のレイアウト形状が対称になるように2つの画素回路10,10を形成するとともに、配線パターンが対称になるように電源線26,27を2つの画素回路10,10に配線する。
【選択図】図1

Description

本発明は、表示装置および画素回路のレイアウト方法に関し、特にパネル型の表示装置および当該表示装置における画素回路のレイアウト方法に関する。
近年、表示装置の分野では、液晶表示装置(LCD;liquid crystal display)、EL(electro luminescence)表示装置、プラズマ表示装置(PDP;Plasma Display Panel)等のパネル型の表示装置が、薄型、軽量、高精細などの特長を有するために、従来のCRT(Cathode Ray Tube)表示装置に代わって主流になりつつある。
パネル型の表示装置のうち、電気光学素子を含む画素回路に能動素子を配置してなるアクティブマトリクス型の表示装置では、TFT(Thin Film Transistor;薄膜トランジスタ)などで回路を形成できるために、当該TFT回路によって画素回路の高機能化を図ることが可能である。
TFT回路を用いたアクティブマトリクス型表示装置では、閾値電圧Vthや移動度μなどのTFT特性のバラツキがあるために、画素回路個々に補正回路を設け、当該補正回路によってTFT特性のバラツキ補正を行うことで高画質化を図るのが一般的である。このように、画素回路に補正回路を設けた場合、画素回路に電源電圧を供給する電源線の配線数が増加しがちであり、配線数の増加によって画素のレイアウト面積が圧迫されるために、表示装置の多画素化に伴う高精細化の妨げとなる。
そのため、従来は、隣り合う2つの画素回路間に電源線を配線し、当該電源線を2つの画素回路で共有することで、画素(画素回路)のレイアウト面積を縮小し、表示装置の高精細化を図っていた(例えば、特許文献1参照)。
特開2005−108528号公報
本発明は、さらに高精細化を図るために、画素回路のレイアウト面積のさらなる縮小化を可能にした表示装置当該表示装置における画素回路のレイアウト方法を提供することを目的とする。
上記目的を達成するために、本発明は、表示輝度を決定する電気光学素子および当該電気光学素子を駆動する駆動回路を含む画素回路がマトリクス状に配置されてなる画素アレイ部と、前記画素アレイ部の画素列の画素配列方向に沿って配線され、前記画素回路に第一,第二の電源電位を供給する第一,第二の電源線とを備えた表示装置において、前記画素アレイ部の隣接する2つの画素回路を対とし、これら2つの画素回路をそれぞれ前記画素アレイ部の画素行の画素配列方向における逆方向から見たときに、前記電気光学素子および前記駆動回路のレイアウト形状が対称になるように前記2つの画素回路を形成するとともに、前記2つの画素回路をそれぞれ前記逆方向から見たときに配線パターンが対称になるように前記第一,第二の電源線を前記2つの画素回路に配線することを特徴としている。
上記構成の表示装置において、画素行の画素配列方向における逆方向から見たときに、電気光学素子および駆動回路(回路素子)のレイアウト形状が対称になるように2つの画素回路を形成するとともに、配線パターンが対称になるように第一,第二の電源線を2つの画素回路に配線することで、2つの画素回路間で電源線を共用することが可能になる。そして、2つの画素回路間で電源線を共用することで、1画素列当たりの電源線の配線数が減るために、その分だけ画素回路のレイアウト面積の縮小化を図ることができる。
本発明によれば、画素回路のレイアウト面積を縮小できるために、多画素化を図ることができ、それに伴って高精細な表示画像を得ることができるとともに、レイアウトの対称性が失われる影響による画質劣化がないために、高画質な表示装置の実現が可能になる。
以下、本発明の実施の形態について図面を参照して詳細に説明する。
図1は、本発明の一実施形態に係るアクティブマトリクス型表示装置の構成例を示すブロック図である。
図1に示すように、本実施形態に係るアクティブマトリクス型表示装置は、表示輝度を決定する電気光学素子を含む画素回路10がマトリクス状(行列状)に2次元配置されてなる画素アレイ部20と、当該画素アレイ部20の各画素回路10を行単位で選択走査する垂直走査回路30と、当該垂直走査回路30によって選択された画素行の各画素回路10に対してデータ信号(輝度データ)SIGを書き込むデータ書き込み回路40とを有する構成となっている。
画素回路10の具体的な回路例については後述する。画素アレイ部20の画素配列については、図面の簡略化のために3行×4列としている。この画素配列に対して、画素行ごとに例えば4本の走査線21〜24が配線され、画素列ごとにデータ線(信号線)25と例えば電源電位V1,V2を供給する2本の電源線26,27が配線されている。
画素アレイ部20は、通常、ガラス基板等の透明絶縁性基板上に形成され、平面型(フラット型)のパネル構造となっている。画素アレイ部20の各画素回路10は、アモルファスシリコンTFT(薄膜トランジスタ)または低温ポリシリコンTFTを用いて形成することができる。低温ポリシリコンTFTを用いる場合には、垂直走査回路30およびデータ書き込み回路40についても、画素アレイ部20を形成するパネル上に一体的に形成することができる。
垂直走査回路30は、4本の走査線21〜24に対応した第一〜第四垂直(V)スキャナ31〜34によって構成されている。第一〜第四垂直スキャナ31〜34は、例えばシフトレジスタなどによって構成され、それぞれ適当なタイミングで第一〜第四走査パルスVSCAN1〜VSCAN4を出力する。第一〜第四走査パルスVSCAN1〜VSCAN4は、走査線21〜24を介して画素アレイ部20の各画素回路10に行単位で供給される。
(画素回路)
図2に、画素回路10の基本構成を示す。画素回路10は、表示輝度を決定する電気光学素子として、例えばデバイスに流れる電流値に応じて発光輝度が変化する有機EL素子11を有するとともに、当該有機EL素子11を駆動する能動素子である駆動トランジスタ12および書き込みトランジスタ13と、例えば補正回路14とを有する構成となっている。駆動トランジスタ12、書き込みトランジスタ13および補正回路14は、有機EL素子11を駆動する駆動回路を構成している。
有機EL素子11は、カソード電極が電源電位VSS(例えば、接地電位GND)に接続されている。駆動トランジスタ12は、例えばNチャネル型TFTからなり、電源電位VDD(例えば、正電源電位)と有機EL素子11のアノード電極との間に接続され、書き込みトランジスタ13によって書き込まれたデータ信号SIGの信号電位に応じた駆動電流を有機EL素子11に供給する。
書き込みトランジスタ13は、例えばNチャネル型TFTからなり、データ線25と補正回路14との間に接続され、図1の第一垂直スキャナ31から出力される走査パルスVSCAN1がゲートに印加されることにより、データ信号SIGをサンプリングして画素内に書き込む。補正回路14は、先述した2本の電源線26,27によって与えられる電源電位V1,V2を動作電源とし、例えば、駆動トランジスタ12の閾値電圧Vthや移動度μの画素ごとのバラツキを補正する。
なお、電源電位V1,V2としては、補正回路14に供給される電源電位に限られる必要はなく、例えば、電源電位VDDや電源電位VSSであっても良い。
図3は、画素回路10の一具体例を示す回路図である。図3に示すように、本具体例に係る画素回路10は、有機EL素子11、駆動トランジスタ12および書き込みトランジスタ13に加えて、3つのスイッチングトランジスタ15〜17およびキャパシタ18を有する構成となっている。
スイッチングトランジスタ15は、例えばPチャネル型TFTからなり、ソースが電源電位VDDに接続され、ドレインが駆動トランジスタ12のドレインに接続されており、図1の第二垂直スキャナ32から出力される走査パルスVSCAN2がゲートに印加される。スイッチングトランジスタ16は、例えばNチャネル型TFTからなり、ドレインが駆動トランジスタ12のソースと有機EL素子11のアノード電極との接続ノードに接続され、ソースが電源電位Viniに接続されており、図1の第三垂直スキャナ33から出力される走査パルスVSCAN3がゲートに印加される。
スイッチングトランジスタ17は、例えばNチャネル型TFTからなり、ドレインが電源電位Vofsに接続され、ソースが書き込みトランジスタ13のドレイン(駆動トランジスタ12のゲート)に接続されており、図1の第四垂直スキャナ34から出力される走査パルスVSCAN4がゲートに印加される。キャパシタ18は、一端が駆動トランジスタ12のゲートと書き込みトランジスタ13のドレインとの接続ノードに接続され、他端が駆動トランジスタ12のソースと有機EL素子11のアノード電極との接続ノードに接続されている。
ここで、スイッチングトランジスタ16,17およびキャパシタ18は、図3の補正回路14、即ち駆動トランジスタ12の閾値電圧Vthや移動度μの画素ごとのバラツキを補正する回路を構成している。この補正回路14に対して、電源線26,27によって電源電位V1,V2が供給される。そして、電源電位Viniとして、電源電位V2(または、電源電位V1)が用いられ、電源電位Vofsとして、電源電位V1(または、電源電位V2)が用いられる。
図3に示す一具体例では、駆動トランジスタ12、書き込みトランジスタ13およびスイッチングトランジスタ16,17としてNチャネル型TFTを用い、スイッチングトランジスタ15としてPチャネル型TFTを用いるとしたが、ここでの駆動トランジスタ12、書き込みトランジスタ13およびスイッチングトランジスタ15〜17の導電型の組み合わせは一例に過ぎず、これらの組み合わせに限られるものではない。
上述した接続関係にて各構成素子が接続されてなる画素回路10において、各構成素子は次のような作用をなす。すなわち、書き込みトランジスタ13は、導通状態となることにより、データ線25を通して供給されるデータ信号SIGの信号電圧Vsig(=Vofs+Vdata;Vdata>0)をサンプリングする。このサンプリングされた信号電圧Vsigは、キャパシタ18に保持される。スイッチングトランジスタ15は、導通状態になることにより、電源電位VDDから駆動トランジスタ12に電流を供給する。
駆動トランジスタ12は、スイッチングトランジスタ15が導通状態にあるときに、キャパシタ18に保持された信号電圧Vsigに応じた電流値を有機EL素子11に供給することによって当該有機EL素子11を駆動する(電流駆動)。スイッチングトランジスタ16,17は、適宜導通状態になることにより、有機EL素子11の電流駆動に先立って駆動トランジスタ12の閾値電圧Vthを検知し、あらかじめその影響をキャンセルするために当該検知した閾値電圧Vthをキャパシタ18に保持する。
この画素回路10では、正常な動作を保証するための条件として、第3電源電位Viniは、第四電源電位Vofsから駆動トランジスタ12の閾値電圧Vthを差し引いた電位よりも低くなるように設定されている。すなわち、Vini<Vofs−Vthのレベル関係となっている。また、有機EL素子11のカソード電位Vcat(ここでは、接地電位GND)に有機EL素子11の閾値電圧Vthelを加えたレベルは、第四電源電位Vofsから駆動トランジスタ12の閾値電圧Vthを差し引いたレベルよりも高くなるように設定されている。すなわち、Vcat+Vthel>Vofs−Vth(>Vini)のレベル関係となっている。
続いて、上記構成の画素回路10をマトリクス状に2次元配置してなるアクティブマトリクス型表示装置の回路動作について、図4のタイミング波形図を用いて説明する。図4のタイミング波形図では、時刻t1から時刻t9までの期間を1フィールド期間としている。この1フィールド期間に画素アレイ部20の各画素行が1回ずつ順次走査されることになる。
図4には、あるi行目の画素回路10を駆動する際に、第一〜第四垂直スキャナ31〜34から第一〜第四走査線21〜24を介して画素回路10に与えられる走査パルスVSCAN1〜VSCAN4のタイミング関係および駆動トランジスタ12のゲート電位Vgおよびソース電位Vsの変化をそれぞれ示している。
ここで、書き込みトランジスタ13およびスイッチングトランジスタ16,17がNチャネル型であるために、第一走査パルスVSCAN1および第三,第四走査パルスVSCAN3,SCAN4については、高レベル(本例では、電源電位VDD;以下、「“H”レベル」と記述する)の状態をアクティブ状態とし、低レベル(本例では、電源電位VSS(GNDレベル);以下、「“L”レベル」と記述する)の状態を非アクティブ状態とする。また、スイッチングトランジスタ15がPチャネル型であるために、第二走査パルスVSCAN2については、“L”レベルの状態をアクティブ状態とし、“H”レベルの状態を非アクティブ状態とする。
(発光期間)
先ず、通常の発光期間(t7〜t8)においては、第一垂直スキャナ31から出力される第一走査パルスVSCAN1、第二垂直スキャナ32から出力される第二走査パルスVSCAN2および第三,第四垂直スキャナ33,34から出力される第三,第四走査パルスVSCAN3,SCAN4が共に“L”レベルにあるために、書き込みトランジスタ13およびスイッチングトランジスタ16,17は非導通(オフ)状態にあり、スイッチングトランジスタ15が導通(オン)状態にある。
このとき、駆動トランジスタ12は、飽和領域で動作するように設計されているために定電流源として動作する。その結果、スイッチングトランジスタ15を通して駆動トランジスタ12から、有機EL素子11に対して次式(1)で与えられる一定のドレイン・ソース間電流Idsが供給される。
Ids=(1/2)・μ(W/L)Cox(Vgs−Vth)2 …(1)
ここで、Vthは駆動トランジスタ12の閾値電圧、μはキャリアの移動度、Wはチャネル幅、Lはチャネル長、Coxは単位面積当たりのゲート容量、Vgsはゲート・ソース間電圧である。
そして、時刻t8で第二走査パルスVSCAN2が“L”レベルから“H”レベルに遷移することで、スイッチングトランジスタ15が非導通となり、駆動トランジスタ12への電源電位VDDからの電流供給が遮断されるため、有機EL素子11の発光が停止し、非発光期間に入る。
(閾値補正準備期間)
スイッチングトランジスタ15の非導通状態において、時刻t1(t9)で第三,第四垂直スキャナ33,34から出力される第三,第四走査パルスVSCAN3,SCAN4が共に“L”レベルから“H”レベルに遷移することで、スイッチングトランジスタ16,17が導通状態となり、後述する駆動トランジスタ12の閾値電圧Vthのバラツキを補正(キャンセル)するための閾値補正準備期間に入る。
スイッチングトランジスタ16,17は、どちらが先に導通状態になっても良い。スイッチングトランジスタ16,17が導通状態となることにより、駆動トランジスタ12のゲートにはスイッチングトランジスタ17を介して電源電位Vofsが印加され、駆動トランジスタ12のソース(有機EL素子11のアノード電極)にはスイッチングトランジスタ16を介して電源電位Viniが印加される。
このとき、先述したように、Vini<Vcat+Vthelのレベル関係にあるために、有機EL素子11は逆バイアス状態となる。したがって、有機EL素子11には電流が流れず、非発光状態にある。また、駆動トランジスタ12は、そのゲート・ソース間電圧VgsがVofs−Viniという値をとる。ここで、先述したように、Vofs−Vini>Vthのレベル関係を満たしている。
時刻t2で第三垂直スキャナ33から出力される第三走査パルスVSCAN3が“H”レベルから“L”レベルに遷移することで、スイッチングトランジスタ16が非導通状態となって、閾値補正準備期間が終了する。
(閾値補正期間)
その後、時刻t3で第二垂直スキャナ32から出力される第二走査パルスVSCAN2が“H”レベルから“L”レベルに遷移することで、スイッチングトランジスタ15が導通状態となる。スイッチングトランジスタ15が導通状態となることで、電源電位VDD→スイッチングトランジスタ15→キャパシタ18→スイッチングトランジスタ17→電源電位Vofsの経路で電流が流れる。
このとき、駆動トランジスタ12のゲート電位Vgが電源電位Vofsに保持されており、駆動トランジスタ12がカットオフするまで(導通状態から非導通状態になるまで)上記の経路で電流が流れ続ける。このとき、駆動トランジスタ12のソース電位Vsは、電源電位Viniから時間の経過とともに徐々に上昇する。
そして、一定時間が経過し、駆動トランジスタ12のゲート・ソース間電圧Vgsが、駆動トランジスタ12の閾値電圧Vthになったところで、駆動トランジスタ12がカットオフする。この駆動トランジスタ12のゲート−ソース間の電位差Vthは、閾値補正用の電位としてキャパシタ18に保持される。このとき、Vel=Vofs−Vth<Vcat+Vthelとなっている。
その後、時刻t4で第二垂直スキャナ32から出力される第二走査パルスVSCAN2が“L”レベルから“H”レベルに遷移し、第四垂直スキャン34から出力される第四走査パルスVSCAN4が“H”レベルから“L”レベルに遷移することで、スイッチングトランジスタ15,17が非導通状態になる。この時刻t3から時刻t4までの期間が駆動トランジスタ12の閾値電圧Vthを検出する期間である。ここでは、この検出期間t3−t4を閾値補正期間と呼んでいる。
スイッチングトランジスタ15,17が非導通状態になることで(時刻t4)、閾値補正期間の終了となる訳であるが、このとき、スイッチングトランジスタ15がスイッチングトランジスタ17よりも先に非導通状態になることで、駆動トランジスタ12のゲート電位Vgの変動を抑えることが可能となる。
(書き込み期間)
その後、時刻t5で第一垂直スキャナ31から出力される第一走査パルスVSCAN1が“L”レベルから“H”レベルに遷移することで、書き込みトランジスタ13が導通状態となり、入力信号電圧Vsigの書き込み期間に入る。この書き込み期間では、入力信号電圧Vsigが書き込みトランジスタ13によってサンプリングされ、キャパシタ18に書き込まれる。
有機EL素子11は容量成分を持っている。ここで、有機EL素子11の容量成分の容量値をColedとし、キャパシタ18の容量値をCs、駆動トランジスタ12の寄生容量の容量値をCpとすると、駆動トランジスタ12のゲート・ソース間電圧Vgsは、次式(2)のように決定される。
Vgs={Coled/(Coled+Cs+Cp)}
・(Vsig−Vofs)+Vth ……(2)
一般に、有機EL素子11の容量成分の容量値Coledは、キャパシタ18の容量値Csおよび駆動トランジスタ12の寄生容量値Cpに比べて十分に大きい。したがって、駆動トランジスタ12のゲート・ソース間電圧Vgsはほぼ(Vsig−Vofs)+Vthとなる。また、キャパシタ18の容量値Csが有機EL素子11の容量成分の容量値Coledに比べて十分に小さいため、信号電圧Vsigの大部分がキャパシタ18に書き込まれる。正確には、信号電圧Vsigと駆動トランジスタ12のソース電位Vs、即ち電源電位Viniとの差分Vsig−Viniがデータ電圧Vdataとして書き込まれる。
このとき、データ電圧Vdata(=Vsig−Vini)は、キャパシタ18に保持されている閾値電圧Vthに足し込まれる形で当該キャパシタ18に保持される。すなわち、キャパシタ18の保持電圧、即ち駆動トランジスタ12のゲート・ソース間電圧Vgsは、Vsig−Vini+Vthとなる。以降説明の簡略化のために、Vini=0Vとすると、ゲート・ソース間電圧Vgsは、Vsig+Vthとなる。このように、キャパシタ18にあらかじめ閾値電圧Vthを保持しておくことで、後述するように、閾値電圧Vthのバラツキや経時変化を補正することが可能になる。
すなわち、キャパシタ18にあらかじめ閾値電圧Vthを保持しておくことで、信号電圧Vsigによる駆動トランジスタ12の駆動の際に、当該駆動トランジスタ12の閾値電圧Vthがキャパシタ18に保持した閾値電圧Vthと相殺される、換言すれば、閾値電圧Vthの補正が行われるために、画素ごとに閾値電圧Vthにバラツキや経時変化があったとしても、それらの影響を受けることなく、有機EL素子11の発光輝度を一定に保つことができることになる。
(移動度補正期間)
第一走査パルスVSCAN1が“H”レベルにある状態において、時刻t6で第二垂直スキャナ32から出力される第二走査パルスVSCAN2が“H”レベルから“L”レベルに遷移し、スイッチングトランジスタ15が導通状態になることで、データ書き込み期間が終了し、駆動トランジスタ12の移動度μのバラツキを補正する移動度補正期間に入る。この移動度補正期間は、第一走査パルスVSCAN1のアクティブ期間(“H”レベル期間)と第二走査パルスVSCAN2のアクティブ期間(“H”レベル期間)とがオーバーラップする期間となる。
スイッチングトランジスタ15が導通状態になることで、電源電位VDDから駆動トランジスタ12への電流供給が開始されるために、画素回路10は非発光期間から発光期間に入る。このように、書き込みトランジスタ13がまだ導通状態にある期間、即ちサンプリング期間の後部分と発光期間の先頭部分とが重なる期間t6−t7において、駆動トランジスタ12のドレイン・ソース間電流Idsの移動度μに対する依存性を打ち消す移動度補正を行うことになる。
なお、この移動度補正を行う発光期間の先頭部分t6−t7では、駆動トランジスタ12のゲート電位Vgが信号電圧Vsigに固定された状態で、駆動トランジスタ12にドレイン・ソース間電流Idsが流れる。ここで、Vofs−Vth<Vthelと設定しておくことで、有機EL素子11が逆バイアス状態におかれるために、画素回路10が発光期間に入っていても、有機EL素子11が発光することはない。
移動度補正期間t6−t7では、有機EL素子11が逆バイアス状態にあることで、当該有機EL素子11はダイオード特性ではなく単純な容量特性を示すようになる。したがって、駆動トランジスタ12に流れるドレイン・ソース間電流Idsは、キャパシタ18の容量値Csと有機EL素子11の容量成分の容量値Coledとを合成した容量C(=Cs+Coled)に書き込まれていく。この書き込みにより、駆動トランジスタ12のソース電位Vsが上昇していく。図4のタイミングチャートでは、ソース電位Vsの上昇分をΔVで表している。
このソース電位Vsの上昇分ΔVは、結局、キャパシタ18に保持された駆動トランジスタ12のゲート・ソース間電圧Vgsから差し引かれるように、換言すれば、キャパシタ18の充電電荷を放電するように作用することになるので、負帰還をかけられたことになる。すなわち、ソース電位Vsの上昇分ΔVは負帰還の帰還量となる。このとき、ゲート・ソース間電圧Vgsは、Vsig−ΔV+Vthとなる。このように、駆動トランジスタ12に流れるドレイン・ソース間電流Idsを当該駆動トランジスタ12のゲート入力、即ちゲート・ソース間電圧Vgsに負帰還することで、駆動トランジスタ12の移動度μのバラツキを補正することが可能になる。
(発光期間)
その後、時刻t7で第一垂直スキャナ31から出力される第一走査パルスVSCAN1が“L”レベルになり、書き込みトランジスタ13が非導通状態になることで、移動度補正期間が終了し、発光期間に入る。この結果、駆動トランジスタ12のゲートがデータ線25から切り離され、信号電圧Vsigの印加が解除されるために、駆動トランジスタ12のゲート電位Vgが上昇可能となり、ソース電位Vsと共に上昇していく。その間、キャパシタ18に保持されたゲート・ソース間電圧Vgsは、Vsig−ΔV+Vthの値を維持する。
そして、駆動トランジスタ12のソース電位Vsの上昇に伴い、有機EL素子11の逆バイアス状態が解消されるので、駆動トランジスタ12からのドレイン・ソース間電流Idsの流入により、有機EL素子11は実際に発光を開始する。
このときのドレイン・ソース間電流Ids対ゲート・ソース間電圧Vgsの関係は、先述した式(1)のVgsにVsig−ΔV+Vthを代入することで、次式(3)で与えられる。
Ids=kμ(Vgs−Vth)2
=kμ(Vsig−ΔV)2 ……(3)
上記の式(3)において、k=(1/2)(W/L)Coxである。
この式(3)から明らかなように、駆動トランジスタ12の閾値電圧Vthの項がキャンセルされており、駆動トランジスタ12から有機EL素子11に供給されるドレイン・ソース間電流Idsは、駆動トランジスタ12の閾値電圧Vthに依存しないことが分かる。基本的に、ドレイン・ソース間電流Idsは入力信号電圧Vsigによって決まる。換言すると、有機EL素子11は、駆動トランジスタ12の閾値電圧Vthのバラツキや経時変化の影響を受けることなく、入力信号電圧Vsigに応じた輝度で発光する。
また、上記の式(3)から明らかなように、入力信号電圧Vsigは、ドレイン・ソース間電流Idsの駆動トランジスタ12のゲート入力への負帰還によって帰還量ΔVで補正されている。この帰還量ΔVは、式(3)の係数部に位置する移動度μの効果を打ち消すように作用する。したがって、ドレイン・ソース間電流Idsは、実質的に、入力信号電圧Vsigのみに依存することになる。すなわち、有機EL素子11は、駆動トランジスタ12の閾値電圧Vthのみならず、駆動トランジスタ12の移動度μのバラツキや経時変化の影響を受けることなく、入力信号電圧Vsigに応じた輝度で発光する。その結果、スジや輝度ムラのない均一な画質を得ることができる。
最後に、時刻t8で第二垂直スキャナ32から出力される第二走査パルスVSCAN2が“L”レベルから“H”レベルに遷移し、スイッチングトランジスタ15が非導通状態になることで、電源VDDからの駆動トランジスタ12への電流供給が遮断され、発光期間が終了する。その後、時刻t9(t1)で次のフィールドに移って再び閾値補正、移動度補正および発光動作の一連の動作が繰り返して実行されることになる。
ここで、電流駆動型の電気光学素子である有機EL素子11を含む画素回路10がマトリクス状に配置されてなるアクティブマトリクス型表示装置においては、有機EL素子11の発光時間が長くなると、当該有機EL素子11のI−V特性が変化してしまう。それがために、有機EL素子11のアノード電極と駆動トランジスタ12のソースとの接続ノードの電位も変化する。
これに対して、本実施形態に係るアクティブマトリクス型表示装置では、駆動トランジスタ12のゲート・ソース間電位Vgsが一定値に保たれているために、有機EL素子11に流れる電流は変化しない。したがって、有機EL素子11のI−V特性が劣化したとしても、一定のドレイン・ソース間電流Idsが有機EL素子11に流れ続けるために、有機EL素子11の発光輝度が変化することはない(有機EL素子11の特性変動に対する補償機能)。
また、入力信号電圧Vsigが書き込まれる前に駆動トランジスタ12の閾値電圧Vthをあらかじめキャパシタ18に保持しておくことで、駆動トランジスタ12の閾値電圧Vthをキャンセル(補正)し、当該閾値電圧Vthの画素ごとのバラツキや経時変化の影響を受けない一定のドレイン・ソース間電流Idsを有機EL素子11に流すことができるために、高画質の表示画像を得ることができる(駆動トランジスタ12のVth変動に対する補償機能)。
さらに、移動度補正期間t6−t7において、ドレイン・ソース間電流Idsを駆動トランジスタ12のゲート入力へ負帰還し、その帰還量ΔVによって入力信号電圧Vsigを補正することで、駆動トランジスタ12のドレイン・ソース間電流Idsの移動度μに対する依存性を打ち消し、入力信号電圧Vsigのみに依存するドレイン・ソース間電流Idsを有機EL素子11に流すことができるために、駆動トランジスタ12の移動度μの画素ごとのバラツキや経時変化に起因するスジや輝度ムラのない均一な画質の表示画像を得ることができる(駆動トランジスタ12の移動度μに対する補償機能)。
[画素回路のレイアウト]
ここで、本発明の特徴とする画素回路10のレイアウトについて説明する。
(実施例1)
先ず、有機EL素子11がR(赤),G(緑),B(青)の各光を発光するカラー表示装置において、各色の光を発光する有機EL素子11を含む画素回路10が、同一色がストライプ状に並ぶストライプ配列の場合について実施例1として説明する。
先ず、図1に示すように、画素回路10の各々に対しては、走査線21〜24が画素行の画素の配列方向に沿って配線され、データ線25が画素列の画素の配列方向に沿って配線されるとともに、電源電位VDDを供給する電源線(図示せず)や、電源電位V1,V2を供給する電源線26,27等の複数の電源線が画素列の画素の配列方向に沿って配線される。
そして、データ線25については、図1に示すように、同一の画素行において左右に隣接する2つの画素回路10,10を対として、これら2つの画素回路10,10の両側に各画素回路10,10に対応した2本のデータ線25,25が配線される。図1における1行目の1列目、2列目の画素回路10(1,1),10(1,2)に着目とすると、図5に示すように、画素回路10(1,1),10(1,2)の一方側に1列目のデータ線25−1が、他方側に2列目のデータ線25−2がそれぞれ配線される。
このように、画素回路10(1,1),10(1,2)を対としてそれらの両側にデータ線25−1,25−2を配線することにより、図5から明らかなように、有機EL素子11、駆動トランジスタ12、書き込みトランジスタ13および補正回路14は、必然的に、画素回路10(1,1),10(1,2)の境界線Oを基準として左右対称のレイアウト形状となる。
その結果、3行4列のストライプ配列の画素アレイ部20における各画素回路10のレイアウト形状は、図6に示すように、隣り合う2つの画素列を単位(対)として当該単位ごとに左右対称となる。なお、図6では、理解を容易にするために、画素回路10のレイアウト形状を簡易的に“F”の文字を用いて表している。
一方、複数の電源線のうち、電源の電流容量が略等しい2本の電源線、例えば電源電位V1,V2を供給する電源線26,27については、図7に示すように、一方の電源線26を一方の画素回路10(1,1),10(1,3)の各画素列(奇数番目の画素列)に配線し、他方の電源線27を他方の画素回路10(1,2),10(1,4)の各画素列(偶数番目の画素列)に配線する。このとき、電源線26と電源線27との各配線パターンを、奇数番目の画素と偶数番目の画素列との境界線Oを基準として左右対称にレイアウトするとともに、電源線26と電源線27とを奇数番目の画素と偶数番目の画素列との各画素回路10で共用するようにする。
ここで、画素回路10のレイアウト形状および電源線26,27の配線パターンの「左右対称」とは、左右のレイアウト形状および配線パターンが完全に一致する完全対称だけでなく、次のような場合も含むものとする。
すなわち、画素回路10は、駆動する色(RGB)によって画素定数などが異なることがあり、それに伴ってトランジスタ12〜17やキャパシタ18のサイズが異なることがあるために、トランジスタ12〜17やキャパシタ18のサイズで決まる画素回路10のレイアウト形状が完全に左右対称にならない場合もある。また、電源線26,27の各配線やその配線に付随するコンタクトホール28,29などについては、電源電位V1,V2の供給先の回路が異なることから、配線パターンが完全に左右対称にならない場合もある。このような場合も、「左右対称」の概念に含まれるものとする。
ここで、対となる画素回路10(1,1),10(1,2)に着目すると、図7から明らかなように、電源線26,27の配線のコンタクトホール28,29部分で左右の対称性が若干崩れているが、次の理由1),2)により、実用上、電気的には、左右対称のレイアウト形状である場合と同等に扱うことができる。
1)対称性が崩れているのが電源線26,27であり、走査線21〜24やデータ線25と比較して、電圧の飛び込みの影響が小さいためである。
2)電源線26,27の各配線パターンを左右対称にレイアウトすることで、一方の画素回路(1,1)において回路素子と電源線26との間に寄生容量Cp1が存在するとき、レイアウトが略対称な他方の画素回路(1,2)において回路素子と電源線27との間に存在する寄生容量Cp2が寄生容量Cp1とほぼ同じになるためである。
なお、ここでは、複数の電源線のうち、電源線26,27のレイアウトについて述べたが、電源電位VDDを供給する電源線については、駆動トランジスタ12に対して有機EL素子11を駆動する電流を供給する電源線であることから、その配線が電源線26,27の配線に比べて太くなる。この電源電位VDDを供給する電源線の配線については、例えば、奇数番目の画素と偶数番目の画素列との境界線O上にレイアウトすることにより、対となる画素回路10(1,1),10(1,2)のレイアウトの対称性を保つことができる。
上述したように、R,G,Bの各色の光を発光する有機EL素子11を含む画素回路10がストライプ配列されてなる有機EL表示装置において、同一の画素行で左右に隣接する2つの画素回路10,10を対とし、これら2つの画素回路10,10をそれぞれ画素行の画素配列方向(図の左右方向)における逆方向(左側の画素回路については右方向、右側の画素回路については左方向)から見たときに、有機EL素子11および回路素子(12〜18)のレイアウト形状が対称になるように2つの画素回路10,10を形成するとともに、配線パターンが対称になるように電源線26,27を2つの画素回路10,10に配線することで、対となる2つの画素回路10,10間で電源線26,27を共用することが可能になる。
そして、2つの画素回路10,10間で電源線26,27を共用する、具体的には、電源線26を一方の画素回路に、電源線27を他方の電源回路にそれぞれ配線し、これら電源線26,27を2つの画素回路10,10で共用することで、1画素列当たり(1つの画素回路10当たり)の電源線の配線数を1本削減できるために、その分だけ画素回路10のレイアウト面積を縮小できる。これにより、多画素化を図ることができるために、高精細な表示画像を得ることができる。また、有機EL素子11および回路素子(12〜18)のレイアウト形状が2つの画素回路10,10間で対称であることで、レイアウトの対称性が失われる影響による画質劣化がないために、高画質な有機EL表示装置の実現が可能になる。
(実施例2)
次に、カラー表示装置において、R,G,Bの各色の光を発光する有機EL素子11を含む画素回路10が、隣り合う画素行が1/2画素ピッチだけずれ、R,G,Bの各色が三角形に並ぶデルタ配列の場合について実施例2として説明する。
画素アレイ部20の各画素回路10がデルタ配列の場合には、図8に示すように、上下に隣接する2つの画素行間で画素回路のレイアウト形状を逆向きとする。なお、図8においても、理解を容易にするために、図6と同様に、画素回路10のレイアウト形状を簡易的に“F”の文字を用いて表している。
そして、上下に隣接する2つの画素行間において斜めに隣接する2つの画素回路、具体的にはRの画素回路とBの画素回路、Gの画素回路とRの画素回路、Bの画素回路とGの画素回路をそれぞれ対としたとき、電源電位V1,V2を供給する電源線26,27については、2つの画素回路をそれぞれ画素行の画素配列方向(図の左右方向)における逆方向から見たときに配線パターンの位置が逆になるように2つの画素回路の双方に配線するようにする。
具体的には、図9に示すように、上下に隣接する2つの画素行間において斜めに隣接する2つの画素回路10A,10Bを対としたとき、画素回路10Aについては、図の右方向から見たときに配線パターンの位置が電源線27、電源線26の順に並ぶように配線するのに対して、画素回路10Bについては、図の左方向から見たときに配線パターンの位置が電源線26、電源線27の順に並ぶように配線する。
このように、R,G,Bの各色の光を発光する有機EL素子11を含む画素回路10がデルタ配列されてなる有機EL表示装置において、上下に隣接する2つの画素行間で斜めに隣接する2つの画素回路10A,10Bを対とし、2つの画素回路10A,10Bをそれぞれ画素行の画素配列方向(図の左右方向)における逆方向(上側の画素行の画素回路10Aについては右方向、下側の画素行の画素回路10Bについては左方向)から見たときに、有機EL素子11および回路素子(12〜18)のレイアウト形状が対称になるように2つの画素回路10A,10Bを形成するとともに、配線パターンが対称になるように、しかも配線パターンの位置が逆になるように電源線26,27を2つの画素回路10A,10Bの双方に配線することで、2つの画素回路10A,10B間で電源線26,27の各配線パターンを入れ替える必要がないために、少ないコンタクトホール数や配線数で画素回路10を形成することができる。
因みに、2つの画素回路10A,10B間において、画素行の画素配列方向(図の左右方向)における逆方向から見たときに、有機EL素子11および回路素子のレイアウト形状が対称で、かつ、電源線26,27の配線パターンが対称であったとしても、図10に示すように、上記逆方向から見たときの電源線26,27の配線パターンの位置が同じであると、2つの画素回路10A,10B間で電源線26,27の各配線パターンを入れ替える必要があるために、その入れ替えのためのコンタクトホール51,52および配線53が画素回路10ごとに必要になり、その分だけ画素回路10のレイアウト面積が大きくなる。
これに対して、上記逆方向から見たときの配線パターンの位置が逆になるように電源線26,27を2つの画素回路10A,10Bの双方に配線することで、配線パターンの入れ替えのためのコンタクトホール51,52および配線53が不要になるために、その分だけ画素回路10のレイアウト面積の縮小化を図ることができる。これにより、ストライプ配列の場合と同様に、高精細な表示画像を得ることができるとともに、レイアウトの対称性が失われる影響による画質劣化がないために、高画質な有機EL表示装置の実現が可能になる。
[画素容量のレイアウト]
続いて、画素回路10内に設けられる画素容量のレイアウトについて説明する。ここでは、画素容量Cpixとして、図11に示すように、画素回路10内の信号線の部位(以下、「ノードA」と記述する)、例えば有機EL素子11のアノード電極に一端が、直流電源の電源電位Vdcに他端が接続されたキャパシタCsubを例に挙げて説明するものとする。
先述したように、有機EL素子11は容量Coledを持っている。この容量Coledの容量値はデバイス構造で決まり、R,G,Bで異なる。画素回路10の各々で有機EL素子11の駆動条件を同じにするためには画素回路10間で容量Coledの容量値を等しくする必要があり、その目的で、キャパシタCsubが設けられている。
すなわち、カソード電極が直流電源の電源電位VSSに接続された有機EL素子11に対して、キャパシタCsubの一端を有機EL素子11のアノード電極に、他端を電源電位Vdcにそれぞれ接続することで、有機EL素子11の容量Coledに対してキャパシタCsubを並列に接続する。そして、キャパシタCsubをR,G,Bごとに適当な容量値に設定することで、容量Coledの容量値を画素回路10間で等価的に等しくすることができる。
このキャパシタCsubに代表される画素容量Cpixを画素回路10内にレイアウトする際のレイアウト方法について、以下に実施例3,4として説明する。
(実施例3)
実施例3は、先述した実施例1のストライプ配列において、同一の画素行で左右に隣接する2つの画素回路10,10を対とし、これら2つの画素回路10,10をそれぞれ画素行の画素配列方向における逆方向から見たときに、有機EL素子11および回路素子のレイアウト形状が対称になるように2つの画素回路10,10を形成するとともに、配線パターンが対称になるように電源線26,27を2つの画素回路10,10に配線したレイアウト構造を前提としている。
そして、図12に示すように、画素容量Cpix、例えばキャパシタCsubを画素回路10内にレイアウトするに当たって、その一端を画素回路10の各々においてノードAに接続しているのに対して、左右で対となる2つの画素回路の一方においてはキャパシタCsubの他端を電源線26に、他方においてはキャパシタCsubの他端を電源線27にそれぞれ接続したレイアウト構造とする。
ここで、電源線26,27は共に直流電源である電源電位V1,V2を供給する電源線である。したがって、電源線26,27に各他端が接続されたキャパシタCsubを各一端側から見たときに等価に見える。すなわち、一方の画素回路のキャパシタCsubがノードAと電源線26との間に接続され、一方の画素回路のキャパシタCsubがノードAと電源線27との間に接続されていても共に、有機EL素子11の容量Coledに対して並列に接続されていることになる。
そして、例えば、キャパシタCsubを形成する電極のサイズをR,G,Bで適宜変更し、キャパシタCsubの容量値を設定することにより、有機EL素子11の容量(容量値)Coledを、対となる2つの画素回路10,10間で等価的に等しくすることができる。なお、先述したように、キャパシタCsubの容量値の違いに伴うサイズ(形状)の違いは、レイアウト形状の「左右対称」の概念に含まれるものとする。
因みに、実施例1のストライプ配列のレイアウト構造において、2つの画素回路10,10のいずれの場合にもキャパシタCsubの他端を同じ電源線26(または、電源線27)に接続するようにした場合は、図13に示すように、2つの画素回路10,10間で電源線26(または、電源線27)の配線パターンを入れ替える必要があるために、その入れ替えのためのコンタクトホール61〜62および配線63が画素回路10ごとに必要になる。
これに対して、2つの画素回路10,10の一方においてはキャパシタCsubの他端を電源線26に、他方においてはキャパシタCsubの他端を電源線27にそれぞれ接続したレイアウト構造とすることにより、配線パターンの入れ替えのためのコンタクトホール61〜62および配線63が不要になるために、その分だけ画素回路10のレイアウト面積の縮小化を図ることができる。これにより、実施例1の場合と同様に、高精細な表示画像を得ることができるとともに、レイアウトの対称性が失われる影響による画質劣化がないために、高画質な有機EL表示装置の実現が可能になる。
(実施例4)
実施例4は、先述した実施例2のデルタ配列において、上下に隣接する2つの画素行間で斜めに隣接する2つの画素回路10A,10Bを対とし、2つの画素回路10A,10Bをそれぞれ画素行の画素配列方向における逆方向から見たときに、有機EL素子11および回路素子のレイアウト形状が対称になるように2つの画素回路10A,10Bを形成するとともに、配線パターンが対称になるように、しかも配線パターンの位置が逆になるように電源線26,27を2つの画素回路10A,10Bの双方に配線したレイアウト構造を前提としている。
そして、図14に示すように、画素容量Cpix、例えばキャパシタCsubを画素回路10内にレイアウトするに当たって、その一端を画素回路10A,10Bの各々においてノードAに接続しているのに対して、斜めで対となる2つの画素回路の一方10AにおいてはキャパシタCsubの他端を電源線26に、他方10BにおいてはキャパシタCsubの他端を電源線27にそれぞれ接続したレイアウト構造とする。キャパシタCsubの作用については実施例3の場合と同じである。
因みに、実施例2のデルタ配列のレイアウト構造において、2つの画素回路10A,10Bのいずれの場合にもキャパシタCsubの他端を同じ電源線26(または、電源線27)に接続するようにした場合は、図15に示すように、2つの画素回路10A,10B間で電源線26,27の各配線パターンを入れ替える必要があるために、その入れ替えのためのコンタクトホール51,52および配線53が画素回路10ごとに必要になり、その分だけ画素回路10のレイアウト面積が大きくなる。
これに対して、上記逆方向から見たときの配線パターンの位置が逆になるように電源線26,27を2つの画素回路10A,10Bの双方に配線し、一方の画素回路10AにおいてはキャパシタCsubの他端を電源線26に、他方の画素回路10BにおいてはキャパシタCsubの他端を電源線27にそれぞれ接続することで、配線パターンの入れ替えのためのコンタクトホール51,52および配線53が不要になるために、その分だけ画素回路10のレイアウト面積の縮小化を図ることができる。これにより、実施例2の場合と同様に、高精細な表示画像を得ることができるとともに、レイアウトの対称性が失われる影響による画質劣化がないために、高画質な有機EL表示装置の実現が可能になる。
なお、上記実施形態では、図1に示すように、同一の画素行で隣り合う2つの画素回路10,10に対して、左側の画素列に電源電位V1の電源線26を配線し、右側の画素列に電源電位V2の電源線27を配線した構成の画素アレイ部20に対して適用した場合を例に挙げて説明したが、図16に示すように、2本の画素列ごとに左右の画素列に対する電源線26,27の配線を交互に入れ替えた構成の画素アレイ部20に対しても同様に適用することが可能である。
また、上記実施形態で示した画素回路10は、一例に過ぎず、これに限定されるものではない。すなわち、本発明は、電気光学素子および当該電気光学素子を駆動する駆動回路を有し、少なくとも2本の第一,第二の電源線によって電源電位が供給される構成の画素回路がマトリクス状に配置されてなる表示装置全般に適用可能である。
また、上記実施形態では、3原色(R,G,B)の色配列のカラー表示装置に適用した場合を例に挙げて説明したが、本発明は画素回路のレイアウトに関するものでありことから色配列は問わなく、他の原色の色配列や、補色を使用した色配列(例えば、イエロー、シアン、マゼンタ、緑の4色)のカラー表示装置にも、さらにはモノクロ表示装置にも同様に適用可能である。
さらに、上記実施形態では、画素回路10の電気光学素子として、有機EL素子を用いた有機EL表示装置に適用した場合を例に挙げて説明したが、本発明はこの適用例に限られるものではなく、デバイスに流れる電流値に応じて発光輝度が変化する電流駆動型の電気光学素子(発光素子)を用いた表示装置全般に対して適用可能である。
本発明の一実施形態に係るアクティブマトリクス型表示装置の構成例を示すブロック図である。 画素回路の基本構成を示す回路図である。 画素回路の一具体例を示す回路図である。 第一〜第四走査パルスVSCAN1〜VSCAN4のタイミング関係および駆動トランジスタのゲート電位Vgおよびソース電位Vsの変化をそれぞれ示すタイミング波形図である。 対となる2つの画素回路のレイアウトを示す図である。 ストライプ配列における各画素回路のレイアウト形状を示す図である。 実施例1に係る2本の電源線のレイアウト関係を示す図である。 デルタ配列における各画素回路のレイアウト形状を示す図である。 実施例2に係る2本の電源線のレイアウト関係を示す図である。 デルタ配列における2本の電源線の一般的なレイアウト関係を示す図である。 画素回路の他の具体例を示す回路図である。 実施例3に係る2本の電源線および画素容量のレイアウト関係を示す図である。 ストライプ配列において画素容量を同じ電源線に接続する場合のレイアウト関係を示す図である。 実施例4に係る2本の電源線および画素容量のレイアウト関係を示す図である。 デルタ配列において画素容量を同じ電源線に接続する場合のレイアウト関係を示す図である。 本発明の変形例に係るアクティブマトリクス型表示装置の構成例を示すブロック図である。
符号の説明
10…画素回路、11…有機EL素子、12…駆動トランジスタ、13…書き込みトランジスタ、14…補正回路、15〜17…スイッチングトランジスタ、18…キャパシタ、20…画素アレイ部、21〜24…走査線、25…データ線、26,27…電源線、30…垂直走査回路、31〜34…第一〜第四垂直スキャナ、40…データ書き込み回路

Claims (8)

  1. 表示輝度を決定する電気光学素子および当該電気光学素子を駆動する駆動回路を含む画素回路がマトリクス状に配置されてなる画素アレイ部と、
    前記画素アレイ部の画素列の画素配列方向に沿って配線され、前記画素回路に第一の電源電位を供給する第一の電源線と、
    前記画素アレイ部の画素列の画素配列方向に沿って配線され、前記画素回路に第二の電源電位を供給する第二の電源線とを備え、
    前記画素アレイ部の隣接する2つの画素回路を対とし、
    前記2つの画素回路は、当該2つの画素回路をそれぞれ前記画素アレイ部の画素行の画素配列方向における逆方向から見たときに、前記電気光学素子および前記駆動回路のレイアウト形状が対称になるように形成され、
    前記第一,第二の電源線は、前記2つの画素回路をそれぞれ前記逆方向から見たときに配線パターンが対称になるように前記2つの画素回路に配線されている
    ことを特徴とする表示装置。
  2. 前記画素回路の配列がストライプ配列であり、
    前記2つの画素回路は、前記画素アレイ部の同一の画素行において左右に隣接し、
    前記第一の電源線は、前記2つの画素回路の一方に配線され、
    前記第二の電源線は、前記2つの画素回路の他方に配線されている
    ことを特徴とする請求項1記載の表示装置。
  3. 前記画素回路の配列がデルタ配列であり、
    前記2つの画素回路は、前記画素アレイ部の隣接する2つの画素行間において斜めに隣接し、
    前記第一,第二の電源線は、前記2つの画素回路をそれぞれ前記逆方向から見たときに配線パターンの位置が逆になるように前記2つの画素回路の双方に配線されている
    ことを特徴とする請求項1記載の表示装置。
  4. 前記画素回路は、
    前記駆動トランジスタのソースと第一の電源電位との間に接続された第一のスイッチングトランジスタと、
    前記駆動トランジスタのゲートと第二の電源電位との間に接続された第二のスイッチングトランジスタと、
    前記駆動トランジスタのゲートとソースとの間に接続されたキャパシタとを有し、
    前記第一,第二の電源線は、前記画素回路に対して前記第一,第二の電源電位を供給する電源線である
    ことを特徴とする請求項1記載の表示装置。
  5. 前記画素回路は、当該画素回路内の信号線部位に一端が接続された画素容量を有し、
    前記2つの画素回路における前記画素容量の各他端は、前記第一,第二の電源線にそれぞれ接続されている
    ことを特徴とする請求項1記載の表示装置。
  6. 前記画素回路の配列がストライプ配列であり、
    前記2つの画素回路は、前記画素アレイ部の同一の画素行において左右に隣接し、
    前記第一の電源線は、前記2つの画素回路の一方に配線され、
    前記第二の電源線は、前記2つの画素回路の他方に配線されている
    ことを特徴とする請求項5記載の表示装置。
  7. 前記画素回路の配列がデルタ配列であり、
    前記2つの画素回路は、前記画素アレイ部の隣接する2つの画素行間において斜めに隣接し、
    前記第一,第二の電源線は、前記2つの画素回路をそれぞれ前記逆方向から見たときに配線パターンの位置が逆になるように前記2つの画素回路の双方に配線されている
    ことを特徴とする請求項5記載の表示装置。
  8. 表示輝度を決定する電気光学素子および当該電気光学素子を駆動する駆動回路を含む画素回路がマトリクス状に配置されてなる画素アレイ部と、
    前記画素アレイ部の画素列の画素配列方向に沿って配線され、前記画素回路に第一の電源電位を供給する第一の電源線と、
    前記画素アレイ部の画素列の画素配列方向に沿って配線され、前記画素回路に第二の電源電位を供給する第二の電源線と
    を備えた表示装置における画素回路のレイアウト方法であって、
    前記画素アレイ部の隣接する2つの画素回路を対とし、前記2つの画素回路をそれぞれ前記画素アレイ部の画素行の画素配列方向における逆方向から見たときに、前記電気光学素子および前記駆動回路のレイアウト形状が対称になるように前記2つの画素回路を形成するとともに、
    前記2つの画素回路をそれぞれ前記逆方向から見たときに配線パターンが対称になるように前記第一,第二の電源線を前記2つの画素回路に配線する
    ことを特徴とする画素回路のレイアウト方法。
JP2006207664A 2006-07-31 2006-07-31 表示装置および画素回路のレイアウト方法 Expired - Fee Related JP5092304B2 (ja)

Priority Applications (6)

Application Number Priority Date Filing Date Title
JP2006207664A JP5092304B2 (ja) 2006-07-31 2006-07-31 表示装置および画素回路のレイアウト方法
TW096125655A TWI377543B (en) 2006-07-31 2007-07-13 Display device and pixel circuit layout method
KR1020070071008A KR101425380B1 (ko) 2006-07-31 2007-07-16 표시장치 및 화소 회로의 레이아웃 방법
US11/826,580 US7821525B2 (en) 2006-07-31 2007-07-17 Display device and pixel circuit layout method
CN2007101382179A CN101118720B (zh) 2006-07-31 2007-07-31 显示设备和像素电路布图方法
US13/659,488 USRE44914E1 (en) 2006-07-31 2012-10-24 Display device and pixel circuit layout method

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2006207664A JP5092304B2 (ja) 2006-07-31 2006-07-31 表示装置および画素回路のレイアウト方法

Publications (2)

Publication Number Publication Date
JP2008033091A true JP2008033091A (ja) 2008-02-14
JP5092304B2 JP5092304B2 (ja) 2012-12-05

Family

ID=38985732

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2006207664A Expired - Fee Related JP5092304B2 (ja) 2006-07-31 2006-07-31 表示装置および画素回路のレイアウト方法

Country Status (5)

Country Link
US (2) US7821525B2 (ja)
JP (1) JP5092304B2 (ja)
KR (1) KR101425380B1 (ja)
CN (1) CN101118720B (ja)
TW (1) TWI377543B (ja)

Cited By (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2010049041A (ja) * 2008-08-22 2010-03-04 Sony Corp 画像表示装置及び画像表示装置の駆動方法
JP2010060601A (ja) * 2008-09-01 2010-03-18 Sony Corp 画像表示装置及び画像表示装置の駆動方法
JP2010152222A (ja) * 2008-12-26 2010-07-08 Sony Corp 表示装置、表示装置の画素レイアウト方法および電子機器
JP2013097050A (ja) * 2011-10-28 2013-05-20 Sony Corp 表示パネル、表示装置および電子機器
JP2014142560A (ja) * 2013-01-25 2014-08-07 Japan Display Inc 表示装置
US9542888B2 (en) 2012-10-19 2017-01-10 Japan Display Inc. Display apparatus
JP2017027078A (ja) * 2010-06-04 2017-02-02 株式会社半導体エネルギー研究所 表示装置

Families Citing this family (17)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4775408B2 (ja) * 2008-06-03 2011-09-21 ソニー株式会社 表示装置、表示装置における配線のレイアウト方法および電子機器
KR101525807B1 (ko) * 2009-02-05 2015-06-05 삼성디스플레이 주식회사 표시 장치및 그 구동 방법
JP2011039207A (ja) * 2009-08-07 2011-02-24 Hitachi Displays Ltd 表示装置及びその駆動方法
JP2011112724A (ja) * 2009-11-24 2011-06-09 Sony Corp 表示装置およびその駆動方法ならびに電子機器
TW201314660A (zh) * 2011-09-19 2013-04-01 Wintek Corp 發光元件驅動電路及其相關的畫素電路與應用
CN102708824B (zh) 2012-05-31 2014-04-02 京东方科技集团股份有限公司 薄膜晶体管阈值电压偏移补偿电路及goa电路、显示器
JP6159965B2 (ja) * 2012-07-31 2017-07-12 株式会社Joled 表示パネル、表示装置ならびに電子機器
US9798339B2 (en) * 2012-10-30 2017-10-24 Sharp Kabushiki Kaisha Active-matrix substrate, display panel and display device including the same
KR102193054B1 (ko) * 2014-02-28 2020-12-21 삼성디스플레이 주식회사 표시 장치
KR102217385B1 (ko) * 2014-07-18 2021-02-19 삼성디스플레이 주식회사 발광소자 표시장치
KR102357345B1 (ko) * 2015-01-27 2022-02-03 삼성디스플레이 주식회사 유기 발광 표시 장치
KR102516592B1 (ko) 2015-08-24 2023-03-31 삼성디스플레이 주식회사 유기 발광 표시 장치
KR102617430B1 (ko) * 2016-11-08 2023-12-26 에스케이하이닉스 주식회사 이미지 센서
KR102610609B1 (ko) * 2016-11-14 2023-12-07 에스케이하이닉스 주식회사 이미지 센서
CN107749274B (zh) * 2017-11-15 2019-10-01 武汉天马微电子有限公司 一种显示面板及显示装置
US11049457B1 (en) * 2019-06-18 2021-06-29 Apple Inc. Mirrored pixel arrangement to mitigate column crosstalk
CN110459175A (zh) * 2019-08-09 2019-11-15 武汉华星光电半导体显示技术有限公司 显示面板及显示装置

Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2003317961A (ja) * 1999-04-27 2003-11-07 Semiconductor Energy Lab Co Ltd El表示装置
JP2005099830A (ja) * 2004-11-01 2005-04-14 Sanyo Electric Co Ltd 表示装置
JP2005108528A (ja) * 2003-09-29 2005-04-21 Sanyo Electric Co Ltd 有機elパネル
JP2005203351A (ja) * 2003-12-17 2005-07-28 Semiconductor Energy Lab Co Ltd 表示装置及びその作製方法
JP2005202365A (ja) * 2003-12-02 2005-07-28 Semiconductor Energy Lab Co Ltd 表示装置及びその駆動方法、並びに素子基板
JP2005227562A (ja) * 2004-02-13 2005-08-25 Sony Corp 画素回路および表示装置
JP2006011429A (ja) * 2004-06-26 2006-01-12 Samsung Sdi Co Ltd アクティブマトリックス型電界発光ディスプレイ装置

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3187254B2 (ja) * 1994-09-08 2001-07-11 シャープ株式会社 画像表示装置
JP4356135B2 (ja) * 1998-04-20 2009-11-04 ソニー株式会社 カラー表示装置
JP3620490B2 (ja) * 2000-11-22 2005-02-16 ソニー株式会社 アクティブマトリクス型表示装置
JP3977299B2 (ja) * 2002-09-18 2007-09-19 セイコーエプソン株式会社 電気光学装置、マトリクス基板、及び電子機器
US8378930B2 (en) * 2004-05-28 2013-02-19 Sony Corporation Pixel circuit and display device having symmetric pixel circuits and shared voltage lines
JP4103850B2 (ja) 2004-06-02 2008-06-18 ソニー株式会社 画素回路及、アクティブマトリクス装置及び表示装置
JP4103851B2 (ja) 2004-06-02 2008-06-18 ソニー株式会社 画素回路及、アクティブマトリクス装置及び表示装置
JP4982663B2 (ja) * 2004-06-25 2012-07-25 京セラ株式会社 表示パネル用ドライバ手段および画像表示装置
KR100685818B1 (ko) * 2005-02-18 2007-02-22 삼성에스디아이 주식회사 시분할제어 유기전계발광장치

Patent Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2003317961A (ja) * 1999-04-27 2003-11-07 Semiconductor Energy Lab Co Ltd El表示装置
JP2005108528A (ja) * 2003-09-29 2005-04-21 Sanyo Electric Co Ltd 有機elパネル
JP2005202365A (ja) * 2003-12-02 2005-07-28 Semiconductor Energy Lab Co Ltd 表示装置及びその駆動方法、並びに素子基板
JP2005203351A (ja) * 2003-12-17 2005-07-28 Semiconductor Energy Lab Co Ltd 表示装置及びその作製方法
JP2005227562A (ja) * 2004-02-13 2005-08-25 Sony Corp 画素回路および表示装置
JP2006011429A (ja) * 2004-06-26 2006-01-12 Samsung Sdi Co Ltd アクティブマトリックス型電界発光ディスプレイ装置
JP2005099830A (ja) * 2004-11-01 2005-04-14 Sanyo Electric Co Ltd 表示装置

Cited By (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2010049041A (ja) * 2008-08-22 2010-03-04 Sony Corp 画像表示装置及び画像表示装置の駆動方法
US8553022B2 (en) 2008-08-22 2013-10-08 Sony Corporation Image display device and driving method of image display device
US8896503B2 (en) 2008-09-01 2014-11-25 Sony Corporation Image display apparatus and method for driving the same
JP2010060601A (ja) * 2008-09-01 2010-03-18 Sony Corp 画像表示装置及び画像表示装置の駆動方法
JP2010152222A (ja) * 2008-12-26 2010-07-08 Sony Corp 表示装置、表示装置の画素レイアウト方法および電子機器
JP2017027078A (ja) * 2010-06-04 2017-02-02 株式会社半導体エネルギー研究所 表示装置
US9229288B2 (en) 2011-10-28 2016-01-05 Joled Inc. Display panel in which two wiring lines of the same type have different thickness direction layouts
JP2013097050A (ja) * 2011-10-28 2013-05-20 Sony Corp 表示パネル、表示装置および電子機器
US9542888B2 (en) 2012-10-19 2017-01-10 Japan Display Inc. Display apparatus
US10096283B2 (en) 2012-10-19 2018-10-09 Japan Display Inc. Display apparatus
US10573239B2 (en) 2012-10-19 2020-02-25 Japan Display Inc. Display apparatus
US11004394B2 (en) 2012-10-19 2021-05-11 Japan Display Inc. Display apparatus
US11568810B2 (en) 2012-10-19 2023-01-31 Japan Display Inc. Display apparatus
US11908409B2 (en) 2012-10-19 2024-02-20 Japan Display Inc. Display apparatus
JP2014142560A (ja) * 2013-01-25 2014-08-07 Japan Display Inc 表示装置

Also Published As

Publication number Publication date
USRE44914E1 (en) 2014-05-27
JP5092304B2 (ja) 2012-12-05
KR20080012148A (ko) 2008-02-11
US20080024529A1 (en) 2008-01-31
CN101118720A (zh) 2008-02-06
US7821525B2 (en) 2010-10-26
TW200811816A (en) 2008-03-01
CN101118720B (zh) 2010-12-08
KR101425380B1 (ko) 2014-08-01
TWI377543B (en) 2012-11-21

Similar Documents

Publication Publication Date Title
JP5092304B2 (ja) 表示装置および画素回路のレイアウト方法
JP5092306B2 (ja) 表示装置および画素回路のレイアウト方法
KR101264386B1 (ko) 화소회로 및 표시장치
KR101548750B1 (ko) 표시 장치, 표시 장치의 화소 레이아웃 방법 및 전자 기기
WO2009113448A1 (ja) 表示装置
KR20090047359A (ko) 표시장치, 표시장치의 구동방법 및 전자기기
KR101559366B1 (ko) 표시장치, 표시장치에 있어서의 배선의 레이아웃 방법 및 전자기기
KR20090115661A (ko) 표시장치 및 표시장치의 구동방법
JP2007108380A (ja) 表示装置および表示装置の駆動方法
JP2014085384A (ja) 表示装置及び表示装置の駆動方法
JP5548503B2 (ja) アクティブマトリクス型表示装置
JP2005338591A (ja) 画素回路および表示装置
JP2010145893A (ja) 表示装置、表示装置の駆動方法および電子機器
JP2010008718A (ja) 表示装置、表示装置の駆動方法および電子機器
KR102402717B1 (ko) 표시 장치 및 전자 기기
JP5245220B2 (ja) 表示装置
JP2009282191A (ja) 表示装置、表示装置の駆動方法および電子機器
JP2005338592A (ja) 表示装置
JP6101509B2 (ja) 表示装置及び表示装置の駆動方法
JP6101517B2 (ja) 表示装置の駆動方法
JP2010060804A (ja) 表示装置、画素のレイアウト方法および電子機器

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20090427

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A821

Effective date: 20091013

RD02 Notification of acceptance of power of attorney

Free format text: JAPANESE INTERMEDIATE CODE: A7422

Effective date: 20091013

RD04 Notification of resignation of power of attorney

Free format text: JAPANESE INTERMEDIATE CODE: A7424

Effective date: 20091028

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20111221

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20111227

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20120215

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20120821

A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20120903

R151 Written notification of patent or utility model registration

Ref document number: 5092304

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R151

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20150928

Year of fee payment: 3

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

LAPS Cancellation because of no payment of annual fees