JP6101509B2 - 表示装置及び表示装置の駆動方法 - Google Patents

表示装置及び表示装置の駆動方法 Download PDF

Info

Publication number
JP6101509B2
JP6101509B2 JP2013029135A JP2013029135A JP6101509B2 JP 6101509 B2 JP6101509 B2 JP 6101509B2 JP 2013029135 A JP2013029135 A JP 2013029135A JP 2013029135 A JP2013029135 A JP 2013029135A JP 6101509 B2 JP6101509 B2 JP 6101509B2
Authority
JP
Japan
Prior art keywords
pixel
reset
display
pixels
switch
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
JP2013029135A
Other languages
English (en)
Other versions
JP2014157333A (ja
Inventor
一由 小俣
一由 小俣
木村 裕之
裕之 木村
誠 渋沢
誠 渋沢
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Japan Display Inc
Original Assignee
Japan Display Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Japan Display Inc filed Critical Japan Display Inc
Priority to JP2013029135A priority Critical patent/JP6101509B2/ja
Priority to TW102134350A priority patent/TWI511113B/zh
Priority to KR1020130122900A priority patent/KR101616166B1/ko
Priority to US14/056,346 priority patent/US9495905B2/en
Priority to CN201310492387.2A priority patent/CN103778886B/zh
Publication of JP2014157333A publication Critical patent/JP2014157333A/ja
Application granted granted Critical
Publication of JP6101509B2 publication Critical patent/JP6101509B2/ja
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Landscapes

  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Control Of El Displays (AREA)

Description

本発明の実施形態は、表示装置及び表示装置の駆動方法に関する。
近年、薄型、軽量、低消費電力の特徴を活かして、液晶表示装置に代表される平面表示装置の需要が急速に伸びている。中でも、オン画素とオフ画素とを電気的に分離し、かつオン画素への映像信号を保持する機能を有する画素スイッチを各画素に設けたアクティブマトリクス型表示装置は、携帯情報機器を始め、種々のディスプレイに利用されている。
このような平面型のアクティブマトリクス型表示装置として、自己発光素子を用いた有機EL表示装置が注目され、盛んに研究開発が行われている。有機EL表示装置は、バックライトを必要とせず、高速な応答性から動画再生に適し、さらに低温で輝度低下しないために寒冷地での使用にも適しているという特徴を有している。
一般に、有機EL表示装置は、複数行、複数列に並んで設けられた複数の画素を備えている。各画素は、自己発光素子である有機EL素子、及び有機EL素子に駆動電流を供給する画素回路により構成され、有機EL素子の発光輝度を制御することにより表示動作を行う。
画素回路の駆動方式としては、電圧信号により行なう方式が知られている。また、電圧電源をスイッチングし、ロー、ハイを切り換えるとともに、映像信号配線から映像信号及び初期化信号の両方を出力することにより、画素の構成素子数と配線数とを削減し、画素のレイアウト面積を小さくすることにより高精細化を図った表示装置が提案されている。
米国特許第6,229,506号明細書 特開2007−310311号公報 特開2011−145622号公報
しかしながら、上記特許文献2に開示された表示装置のように、電源を各行毎にスイッチングする構成とした場合、電源に流れる電流が大きいことから、これをスイッチングするスイッチの電圧降下も大きくなる。これにより、スイッチを大きくすると、駆動回路が大型化し、駆動回路を内蔵するパネル額縁部が増加する。
また、上記特許文献3に開示された表示装置のように、画素内のスイッチの数が増加すると、高精細化が困難になる。
この発明は以上の点に鑑みなされたもので、その目的は、狭額縁化を図ることができる、高精細な表示装置及び表示装置の駆動方法を提供することにある。
一実施形態に係る表示装置は、
それぞれ表示素子と前記表示素子の駆動を制御する画素回路とを有し、行方向及び列方向に沿ってマトリクス状に設けられた複数の画素と、
前記行方向に延出し前記複数の画素の画素回路に接続された複数の制御線と、
複数の出力部を有した走査線駆動回路と、を備え、
前記複数の出力部の各々は、前記複数の制御線に接続され、複数行に設けられた前記複数の画素の画素回路に制御信号を与え、
前記複数の制御線は、複数のリセット配線を有し、
前記表示素子は、高電位電源及び低電位電源間に接続され、
前記画素回路は、
前記表示素子に接続されたソース電極と、前記リセット配線に接続されたドレイン電極と、ゲート電極とを有した駆動トランジスタと、
前記高電位電源及び駆動トランジスタのドレイン電極間に接続され、前記高電位電源及び駆動トランジスタのドレイン電極間を導通状態又は非導通状態に切替える出力スイッチと、
映像信号線及び前記駆動トランジスタのゲート電極間に接続され、前記映像信号線を通して与えられる信号を前記駆動トランジスタのゲート電極側に取り込むかどうかを切替える画素スイッチと、
前記駆動トランジスタのソース電極及びゲート電極間に接続された保持容量と、を備え、
前記複数の出力部の各々に接続された前記複数の制御線は、前記複数のリセット配線であり、
前記制御信号は、リセット信号であり、
前記複数の出力部の各々は、
リセット電源及び前記リセット配線間に接続され、与えられる制御信号により、前記リセット電源及びリセット配線間を導通状態又は非導通状態に切替えるリセットスイッチと、
他のリセット電源及び前記リセット配線間に接続され、与えられる制御信号により、前記他のリセット電源及びリセット配線間を導通状態又は非導通状態に切替える他のリセットスイッチと、を備える。
また、一実施形態に係る表示装置の駆動方法は、
それぞれ表示素子と前記表示素子の駆動を制御する画素回路とを有し、行方向及び列方向に沿ってマトリクス状に設けられた複数の画素と、複数のリセット配線を有し、前記行方向に延出し前記複数の画素の画素回路に接続された複数の制御線と、複数の出力部を有した走査線駆動回路と、を備え、前記表示素子は、高電位電源及び低電位電源間に接続され、前記画素回路は、前記表示素子に接続されたソース電極と、前記リセット配線に接続されたドレイン電極と、ゲート電極とを有した駆動トランジスタと、前記高電位電源及び駆動トランジスタのドレイン電極間に接続され、前記高電位電源及び駆動トランジスタのドレイン電極間を導通状態又は非導通状態に切替える出力スイッチと、映像信号線及び前記駆動トランジスタのゲート電極間に接続され、前記映像信号線を通して与えられる信号を前記駆動トランジスタのゲート電極側に取り込むかどうかを切替える画素スイッチと、前記駆動トランジスタのソース電極及びゲート電極間に接続された保持容量と、を備え、前記複数の出力部の各々は、前記複数のリセット配線に接続され、複数行に設けられた前記複数の画素の画素回路にリセット信号を与える表示装置の駆動方法において、
ソース初期化期間に、前記リセット配線を通して前記駆動トランジスタのドレイン電極に前記リセット信号を与え、
前記ソース初期化期間に続くゲート初期化期間に、前記駆動トランジスタのドレイン電極に前記リセット信号を与えた状態で、前記映像信号線及び画素スイッチを通して前記駆動トランジスタのゲート電極に初期化信号を与え、前記駆動トランジスタを初期化し、
前記ゲート初期化期間に続くオフセットキャンセル期間に、前記駆動トランジスタのゲート電極に前記初期化信号を与えた状態で、前記リセット配線から前記駆動トランジスタに電流を流し、前記駆動トランジスタの閾値オフセットをキャンセルし、
前記オフセットキャンセル期間に続く映像信号書き込み期間において、前記映像信号線及び画素スイッチを通して前記駆動トランジスタのゲート電極に映像信号を与え、前記リセット配線から駆動トランジスタに電流を流し、
前記映像信号書き込み期間に続く表示期間に、前記高電位電源から前記出力スイッチ及び駆動トランジスタを通して前記表示素子に、前記映像信号に応じた駆動電流を流す、表示装置の駆動方法。
図1は、第1の実施形態に係る表示装置を概略的に示す平面図である。 図2は、図1の表示装置の画素の等価回路図である。 図3は、図1の表示装置に採用可能な構造の一例を概略的に示す部分断面図である。 図4は、上記第1の実施形態に係る実施例1の画素の配置構成を示す概略図である。 図5は、上記第1の実施形態に係る実施例2の画素の配置構成を示す概略図である。 図6は、上記第1の実施形態に係る絵素を示す平面図である。 図7は、上記第1の実施形態に係る実施例1の画素の配置構成を採り、オフセットキャンセル動作を1回とする場合の、走査線駆動回路の制御信号を示すタイミングチャートである。 図8は、上記第1の実施形態に係る実施例1の画素の配置構成を採り、オフセットキャンセル動作を2回とする場合の、走査線駆動回路の制御信号を示すタイミングチャートである。 図9は、上記第1の実施形態に係る実施例2の画素の配置構成を採り、オフセットキャンセル動作を1回とする場合の、走査線駆動回路の制御信号を示すタイミングチャートである。 図10は、上記第1の実施形態に係る実施例2の画素の配置構成を採り、オフセットキャンセル動作を2回とする場合の、走査線駆動回路の制御信号を示すタイミングチャートである。 図11は、第2の実施形態に係る表示装置の画素の等価回路図である。 図12は、上記第2の実施形態に係る実施例1の画素の配置構成を示す概略図である。 図13は、上記第2の実施形態に係る実施例2の画素の配置構成を示す概略図である。 図14は、上記第2の実施形態に係る実施例1の画素の配置構成を採る場合の、走査線駆動回路の制御信号を示すタイミングチャートである。 図15は、上記第2の実施形態に係る実施例2の画素の配置構成を採る場合の、走査線駆動回路の制御信号を示すタイミングチャートである。
以下、図面を参照しながら第1の実施形態に係る表示装置及び表示装置の駆動方法について詳細に説明する。この実施形態において、表示装置は、アクティブマトリクス型の表示装置であり、より詳しくはアクティブマトリクス型の有機EL(エレクトロルミネッセンス)表示装置である。
図1は、本実施形態に係る表示装置を概略的に示す平面図である。図2は、図1の表示装置の画素の等価回路図である。図3は、図1の表示装置に採用可能な構造の一例を概略的に示す部分断面図である。なお、図3では、表示装置を、その表示面、すなわち前面又は光出射面が上方を向き、背面が下方を向くように描いている。この表示装置は、アクティブマトリクス型駆動方式を採用した上面発光型の有機EL表示装置である。尚、本実施形態では、上面発光型の有機EL表示装置であるが、本実施の形態は下面発光型の有機EL表示装置についても容易に適用可能である。
図1に示すように、本実施形態に係る表示装置は、例えば、2型以上のアクティブマトリクス型の表示装置として構成され、表示パネルDPと、表示パネルDPの動作を制御するコントローラ12とを含んでいる。この実施の形態において、表示パネルDPは、有機ELパネルである。
表示パネルDPは、ガラス板等の光透過性を有する絶縁基板SUB、絶縁基板SUBの表示領域R1上にマトリクス状に配列されたm×n個の画素PX、複数の制御線等を備えている。複数の制御線は、複数本(m/2本)の第1走査線Sga(1〜m/2)と、複数本(m本)の第2走査線Sgb(1〜m)と、複数本(m/2本)のリセット配線Sgr(1〜m/2)と、複数本(n本)の映像信号線VL(1〜n)とを有している。
後述するが、絶縁基板SUB上には、複数本(m/4本)の第3走査線Sgc(1〜m/4)、及び複数本(m/4本)の第4走査線Sgd(1〜m/4)も形成されている。
画素PXは、列方向Yにm個、行方向Xにn個並べられている。第1走査線Sga、第2走査線Sgb及びリセット配線Sgrは、行方向Xに延出して設けられている。映像信号線VLは、列方向Yに延出して設けられている。
図1及び図2に示すように、表示パネルDPは、高電位Pvddに固定される高電位電源線SLaと、低電位Pvssに固定される低電位電源電極SLbと、を有している。高電位電源線SLaは高電位電源に接続され、低電位電源電極SLbは低電位電源(基準電位電源)に接続されている。
表示パネルDPは、第1走査線Sga、第2走査線Sgb及び第3走査線Sgcを駆動する走査線駆動回路YDR1、YDR2、映像信号線VLを駆動する信号線駆動回路XDRを備えている。走査線駆動回路YDR1、YDR2及び信号線駆動回路XDRは、絶縁基板SUBの表示領域R1外側の非表示領域R2上に一体的に形成され、コントローラ12とともに駆動部10を構成している。
各画素PXは、表示素子と、表示素子に駆動電流を供給する画素回路と、を含んでいる。表示素子は、例えば自己発光素子であり、本実施形態では、光活性層として少なくとも有機発光層を備えた有機ELダイオードOLED(以下、単にダイオードOLEDという)を用いている。
図2に示すように、各画素PXの画素回路は、電圧信号からなる映像信号に応じてダイオードOLEDの発光を制御する電圧信号方式の画素回路であり、出力スイッチBCT、画素スイッチSST、駆動トランジスタDRT、保持容量Cs、及び補助容量Cadを有している。保持容量Cs及び補助容量Cadは、キャパシタである。補助容量Cadは発光電流量を調整する為に設けられる素子であり、場合によっては不要となる場合もある。容量部Celは、ダイオードOLED自体の容量(ダイオードOLEDの寄生容量)である。ダイオードOLEDは、キャパシタとしても機能している。
列方向Yに隣合う複数の画素PXは、出力スイッチBCTを共用してもよい。画素PXのレイアウト面積を小さくすることができるため、高精細化を図ることができる。この実施形態において、行方向X及び列方向Yに隣合う4つの画素PXは、1つの出力スイッチBCTを共用している。
また、走査線駆動回路YDR1及び走査線駆動回路YDR2は、複数の出力部を有している。走査線駆動回路YDR1はm個の出力部20を有している。各出力部20は、第2走査線Sgbに一対一で接続されている。図示しないが、出力部20は、シフトレジスタやバッファ等を有している。
走査線駆動回路YDR2はm/4個の出力部30を有している。各出力部30は、複数の第1走査線Sga及び複数のリセット配線Sgrに接続されている。この実施形態において、各出力部30は、2本の第1走査線Sga及び2本のリセット配線Sgrに接続されている。出力部30は、リセットスイッチRST及びリセットスイッチRST2を有している。図示しないが、出力部30は、シフトレジスタやバッファ等も有している。
上記のように、各出力部30を第1走査線Sga及びリセット配線Sgrに一対一で接続させる場合に比べ、出力部30の個数を半分(1/2)にすることができる。また、列方向Yに隣合う画素PXが1つの出力スイッチBCTを共用しているため、各画素PXに出力スイッチBCTを設ける場合に比べ、出力部30の個数をさらに半分(1/4)にすることができる。走査線駆動回路YDR2のレイアウト面積を小さくすることができるため、狭額縁化(非表示領域R2の低減)に寄与することができる。
画素スイッチSST、駆動トランジスタDRT、出力スイッチBCT及びリセットスイッチRSTは、ここでは同一導電型、例えばNチャネル型のTFT(薄膜トランジスタ)により構成されている。
本実施形態に係る表示装置において、各駆動トランジスタ及び各スイッチをそれぞれ構成したTFTは全て同一工程、同一層構造で形成され、半導体層にポリシリコンを用いたトップゲート構造の薄膜トランジスタである。
画素スイッチSST、駆動トランジスタDRT、出力スイッチBCT、リセットスイッチRST、及びリセットスイッチRST2の各々は、第1端子、第2端子、及び制御端子を有している。本実施形態では、第1端子をソース電極、第2端子をドレイン電極、制御端子をゲート電極としている。
画素PXの画素回路において、駆動トランジスタDRT及び出力スイッチBCTは、高電位電源線SLaと低電位電源電極SLbとの間でダイオードOLEDと直列に接続されている。高電位電源線SLa(高電位Pvdd)は例えば10Vの電位に設定され、低電位電源電極SLb(低電位Pvss)は、例えば1.5Vの電位に設定されている。
出力スイッチBCTにおいて、ドレイン電極は高電位電源線SLaに接続され、ソース電極は駆動トランジスタDRTのドレイン電極に接続され、ゲート電極は第1走査線Sgaに接続されている。これにより、出力スイッチBCTは、第1走査線Sgaからの制御信号BG(1〜m/4)によりオン(導通状態)、オフ(非導通状態)制御される。出力スイッチBCTは、制御信号BGに応答して、ダイオードOLEDの発光時間を制御する。
駆動トランジスタDRTにおいて、ドレイン電極は出力スイッチBCTのソース電極及びリセット配線Sgrに接続され、ソース電極はダイオードOLEDの一方の電極(ここでは陽極)に接続されている。ダイオードOLEDの他方の電極(ここでは陰極)は、低電位電源電極SLbに接続されている。駆動トランジスタDRTは、映像信号Vsigに応じた電流量の駆動電流をダイオードOLEDに出力する。
画素スイッチSSTにおいて、ソース電極は映像信号線VL(1〜n)に接続され、ドレイン電極は駆動トランジスタDRTのゲート電極に接続され、ゲート電極は信号書き込み制御用ゲート配線として機能する第2走査線Sgb(1〜m)に接続されている。画素スイッチSSTは、第2走査線Sgbから供給される制御信号SG(1〜m)によりオン、オフ制御される。そして、画素スイッチSSTは、制御信号SG(1〜m)に応答して、画素回路と映像信号線VL(1〜n)との接続、非接続を制御し、対応する映像信号線VL(1〜n)から映像信号Vsigを画素回路に取り込む。
リセットスイッチRSTは、4行毎に、走査線駆動回路YDR2に設けられている。リセットスイッチRSTは、駆動トランジスタDRTのドレイン電極とリセット電源との間に接続されている。リセットスイッチRSTにおいて、ソース電極はリセット電源に接続されたリセット電源線SLcに接続され、ドレイン電極はリセット配線Sgrに接続され、ゲート電極はリセット制御用ゲート配線として機能する第3走査線Sgcに接続されている。上記のように、リセット電源線SLcは、リセット電源に接続され、定電位であるリセット電位Vrstに固定される。
リセットスイッチRSTは、第3走査線Sgcを通して与えられる制御信号RG(1〜m/4)に応じて、リセット電源線SLc及びリセット配線Sgr間を導通状態(オン)又は非導通状態(オフ)に切替える。リセットスイッチRSTがオン状態に切替えられることにより、駆動トランジスタDRTのソース電極の電位が初期化される。
リセットスイッチRST2は、リセットスイッチRST等と同一導電型、例えばNチャネル型のTFTにより構成されている。リセットスイッチRST2は、4行毎に、走査線駆動回路YDR2に設けられている。リセットスイッチRST2は、他のリセット電源と、リセット配線Sgrとの間に接続されている。リセットスイッチRST2において、ソース電極は他のリセット電源に接続されたリセット電源線SLdに接続され、ドレイン電極はリセット配線Sgrに接続され、ゲート電極はリセット制御用ゲート配線として機能する第4走査線Sgdに接続されている。上記のように、リセット電源線SLdは、他のリセット電源に接続され、定電位であるリセット電位Vrst2に固定される。なお、リセット電位Vrst2の値は、上記リセット電位Vrstの値と異なる。ここで、他のリセット電源(リセット電位Vrst2)は、例えば5Vに設定されている。
リセットスイッチRST2は、第4走査線Sgdを通して与えられる制御信号RG2(1〜m/4)に応じて、リセット電源線SLd及びリセット配線Sgr間を導通状態又は非導通状態に切替える。リセットスイッチRST2がオン状態に切替えられることにより、駆動トランジスタDRTの閾値オフセットがキャンセルされる。
一方、図1に示すコントローラ12は表示パネルDPの外部に配置されたプリント回路基板(図示せず)上に形成され、走査線駆動回路YDR1、YDR2及び信号線駆動回路XDRを制御する。コントローラ12は外部から供給されるデジタル映像信号および同期信号を受け取り、垂直走査タイミングを制御する垂直走査制御信号、および水平走査タイミングを制御する水平走査制御信号を同期信号に基づいて発生する。
そして、コントローラ12は、これら垂直走査制御信号および水平走査制御信号をそれぞれ走査線駆動回路YDR1、YDR2及び信号線駆動回路XDRに供給するとともに、水平および垂直走査タイミングに同期してデジタル映像信号及び初期化信号を信号線駆動回路XDRに供給する。
信号線駆動回路XDRは、水平走査制御信号の制御により各水平走査期間において順次得られる映像信号をアナログ形式に変換し階調に応じた映像信号Vsigを複数の映像信号線VL(1〜n)に並列的に供給する。また、信号線駆動回路XDRは、初期化信号Viniを映像信号線VLに供給する。
走査線駆動回路YDR1、YDR2は、図示しないシフトレジスタ、出力バッファ等を含み、外部から供給される水平走査スタートパルスを順次次段に転送し、出力バッファを介して各行の画素PXに4種類の制御信号、すなわち、制御信号BG(1〜m/4)、SG(1〜m)、RG(1〜m/4)、RG2(1〜m/4)を供給する。
なお、画素PXには、制御信号RGが直接供給されないが、制御信号RGに応じた所定のタイミングで、リセット電位Vrstに固定されたリセット電源線SLcから所定の電圧が供給される。又は、画素PXには、制御信号RG2に応じた所定のタイミングで、リセット電位Vrst2に固定されたリセット電源線SLdから所定の電圧が供給される。
これにより、第1走査線Sga、第2走査線Sgb、第3走査線Sgc及び第4走査線Sgdは、それぞれ制御信号BG、SG、RG、RG2により駆動される。
次に図3を参照して、駆動トランジスタDRT及びダイオードOLEDの構成を詳細に説明する。
駆動トランジスタDRTを形成したNチャネル型のTFTは、半導体層SCを備えている。半導体層SCは、絶縁基板SUB上に形成されたアンダーコート層UC上に形成されている。半導体層SCは、例えば、p型領域とn型領域とを含んだポリシリコン層である。
半導体層SCは、ゲート絶縁膜GIで被覆されている。ゲート絶縁膜GI上には、駆動トランジスタDRTのゲート電極Gが形成されている。ゲート電極Gは半導体層SCと対向している。ゲート絶縁膜GI及びゲート電極G上には層間絶縁膜IIが形成されている。
層間絶縁膜II上には、ソース電極SE及びドレイン電極DEがさらに形成されている。ソース電極SE及びドレイン電極DEは、層間絶縁膜II及びゲート絶縁膜GIに形成されたコンタクトホールを通って半導体層SCのソース領域及びドレイン領域にそれぞれ接続されている。ソース電極SE及びドレイン電極DE上にはパッシベーション膜PSが形成されている。
ダイオードOLEDは、画素電極PEと、有機物層ORGと、対向電極CEとを含んでいる。この実施形態において、画素電極PEは陽極であり、対向電極CEは陰極である。
パッシベーション膜PS上には、画素電極PEが形成されている。画素電極PEは、パッシベーション膜PSに設けたコンタクトホールを通って、駆動トランジスタDRTのソース電極SEに接続されている。画素電極PEは、この例では光反射性を有する背面電極である。
パッシベーション膜PS上には、さらに、隔壁絶縁層PIが形成されている。隔壁絶縁層PIには、画素電極PEに対応した位置に貫通孔が設けられているか、或いは、画素電極PEが形成する列又は行に対応した位置にスリットが設けられている。ここでは、一例として、隔壁絶縁層PIは、画素電極PEに対応した位置に貫通孔を有している。
画素電極PE上には、活性層として、発光層を含んだ有機物層ORGが形成されている。発光層は、例えば、発光色が赤色、緑色、青色、又は無彩色のルミネセンス性有機化合物を含んだ薄膜である。この有機物層ORGは、発光層に加え、正孔注入層、正孔輸送層、正孔ブロッキング層、電子輸送層、電子注入層などもさらに含むことができる。
隔壁絶縁層PI及び有機物層ORGは、対向電極CEで被覆されている。この例では、対向電極CEは、画素PX間で互いに接続された電極、すなわち共通電極である。また、この例では、対向電極CEは、陰極であり且つ光透過性の前面電極である。対向電極CEは、例えば、パッシベーション膜PSと隔壁絶縁層PIとに設けられたコンタクトホールを通って、ソース電極SE及びドレイン電極DEと同一の層に形成された電極配線(図示せず)に電気的に接続されている。
このような構造のダイオードOLEDでは、画素電極PEから注入されたホールと、対向電極CEから注入された電子とが有機物層ORGの内部で再結合したときに、有機物層ORGを構成する有機分子を励起して励起子を発生させる。この励起子が放射失活する過程で発光し、この光が有機物層ORGから透明な対向電極CEを介して外部へ放出される。
次に、複数の画素PXの配置構成について説明する。図4は本実施形態に係る実施例1の画素PXの配置構成を示す概略図であり、図5は本実施形態に係る実施例2の画素PXの配置構成を示す概略図である。
図4に示すように、画素PXはいわゆる縦ストライプ画素である。行方向Xには、赤色の画像を表示するように構成された画素PX、緑色の画像を表示するように構成された画素PX、青色の画像を表示するように構成された画素PX、及び無彩色の画像を表示するように構成された画素PXが交互に並べられている。列方向Yには、同一色の画像を表示するように構成された画素PXが並べられている。
赤色(R)の画素PX、緑色(G)の画素PX、青色(B)の画素PX及び無彩色(W)の画素PXは、絵素Pを形成している。本実施例1では、絵素Pは4つ(4色)の画素PXを有しているが、これに限定されるものではなく、種々変形可能である。例えば、無彩色の画素PXを設けない場合、絵素Pは、赤色、緑色及び青色の3つ(3色)の画素PXを有していてもよい。
出力スイッチBCTは、隣合う4個(列方向Yに隣合う2個及び行方向Xに隣合う2個)の画素PXで共用されている。ここでは、出力スイッチBCTは、4k−3行目と4k−2行目の画素PXで共用され、4k−1行目と4k行目の画素PXで共用されている。上記のことから、第1走査線Sga及びリセット配線Sgrの本数はm/2本となっている。ここで、1≦k≦m/4である。
k段目の出力部30は、2k−1番目と2k番目の第1走査線Sgaに接続され、2k−1番目と2k番目のリセット配線Sgrに接続されている。上記のことから、出力部30の個数はm/4個となっている。
なお、4k−3番目(行目)の第2走査線Sgbには4k−3番目(行目)の出力部20が接続され、4k−2番目(行目)の第2走査線Sgbには4k−2番目(行目)の出力部20が接続され、4k−1番目(行目)の第2走査線Sgbには4k−1番目(行目)の出力部20が接続され、4k番目(行目)の第2走査線Sgbには4k番目(行目)の出力部20が接続されている。
図5に示すように、画素PXはいわゆるRGBW正方画素である。複数の画素PXは、第1画素と、第1画素に列方向Yに隣合う第2画素と、第1画素に行方向Xに隣合う第3画素と、第2画素に行方向Xに隣合い第3画素に列方向Yに隣合う第4画素とを有している。第1乃至第4画素は、赤色の画素PX、緑色の画素PX、青色の画素PX、及び無彩色の画素PXである。絵素Pは、第1乃至第4画素を有している。
例えば、偶数行に、赤色、緑色、青色及び無彩色の画素PXの何れか2個が配置され、奇数行に、残りの2個が配置されている。本実施例2では、偶数行に赤色及び青色の画素PXが配置され、奇数行に緑色及び無彩色の画素PXが配置されている。出力スイッチBCTは、第1乃至第4画素で共用されている。第1走査線Sga及びリセット配線Sgrの本数はm/2本であり、出力部30の個数はm/4個である。
なお、実施例2(図5)では、実施例1(図4)と異なり、出力部20は2本の第2走査線Sgbに接続されている。このため、実施例2において、出力部20の個数はm/2個である。
図6は、本実施形態に係る画素PXを示す平面図である。図6では、4個の画素PX(1絵素P)で出力スイッチBCTを共用した場合の画素PXの構成を示している。ここでは、代表例として、RGBW正方配置画素を挙げている。
画素回路内の素子を効率良く配置するため、出力スイッチBCTを共用(共有)する4個の画素PXは、駆動トランジスタDRT、画素スイッチSST、映像信号線VL、保持容量Cs、補助容量Cad、第2走査線Sgbが、出力スイッチBCTを中心として、列方向及び行方向にほぼ線対称となる配置となっている。
ここで、本実施形態において、画素PX、絵素Pの用語で説明したが、画素を副画素と言い換えることが可能である。この場合、絵素が画素である。
次に、上記のように構成された表示装置(有機EL表示装置)の動作について説明する。図7、図8、図9、及び図10は、それぞれ動作表示時の走査線駆動回路YDR1、YDR2の制御信号を示すタイミングチャートである。
図7は縦ストライプ画素でオフセットキャンセル期間が1回の場合、図8は縦ストライプ画素でオフセットキャンセル期間が複数回(ここでは代表例として2回)の場合、図9はRGBW正方画素でオフセットキャンセル期間が1回の場合、図10はRGBW正方画素でオフセットキャンセル期間が複数回(ここでは代表例として2回)の場合を表している。
このため、上記実施例1の場合、図7の制御信号又は図8の制御信号を用いて表示装置を駆動することができる。そして、上記実施例2の場合、図9の制御信号又は図10の制御信号を用いて表示装置を駆動することができる。
走査線駆動回路YDR1、YDR2は、例えば、スタート信号(STV1〜STV3)とクロック(CKV1〜CKV3)とから各水平走査期間に対応した1水平走査期間の幅(Tw−Starta)のパルスを生成し、そのパルスを制御信号BG(1〜m/4)、SG(1〜m)、RG(1〜m/4)として出力する。ここでは、1水平走査期間を1Hとしている。
画素回路の動作は、ソース初期化期間Pisに行われるソース初期化動作と、ゲート初期化期間Pigに行われるゲート初期化動作と、オフセットキャンセル期間Poに行われる、オフセットキャンセル(OC)動作と、映像信号書き込み期間Pwに行われる映像信号書き込み動作と、表示期間Pd(発光期間)に行われる表示動作(発光動作)と、に分けられる。
図7乃至図10、図1及び図2に示すように、まず、駆動部10はソース初期化動作を行う。ソース初期化動作では、走査線駆動回路YDR1、YDR2から、制御信号SGが画素スイッチSSTをオフ状態とするレベル(オフ電位:ここではローレベル)、制御信号BGが出力スイッチBCTをオフ状態とするレベル(オフ電位:ここではローレベル)、制御信号RGがリセットスイッチRSTをオン状態とするレベル(オン電位:ここではハイレベル)、制御信号RG2がリセットスイッチRST2をオフ状態とするレベル(オフ電位:ここではローレベル)に設定される。
出力スイッチBCT、画素スイッチSST、及びリセットスイッチRST2がそれぞれオフ(非導通状態)、リセットスイッチRSTがオン(導通状態)となり、ソース初期化動作が開始される。リセットスイッチRSTがオンすることで、駆動トランジスタDRTのソース電極及びドレイン電極がリセット電源の電位(リセット電位Vrst)と同電位にリセットされ、ソース初期化動作は完了する。ここで、リセット電源(リセット電位Vrst)は、例えば−2Vに設定されている。
次に、駆動部10はゲート初期化動作を行う。ゲート初期化動作では、走査線駆動回路YDR1、YDR2から、制御信号SGが画素スイッチSSTをオン状態とするレベル(オン電位:ここではハイレベル)、制御信号BGが出力スイッチBCTをオフ状態とするレベル、制御信号RGがリセットスイッチRSTをオン状態とするレベル、制御信号RG2がリセットスイッチRST2をオフ状態とするレベルに設定される。出力スイッチBCT及びリセットスイッチRST2がオフ、画素スイッチSST及びリセットスイッチRSTがオンとなり、ゲート初期化動作が開始される。
ゲート初期化期間Pigにおいて、映像信号線VLから出力された初期化信号Vini(初期化電圧)は、画素スイッチSSTを通して駆動トランジスタDRTのゲート電極に印加される。これにより、駆動トランジスタDRTのゲート電極の電位は、初期化信号Viniに対応する電位にリセットされ、前フレームの情報が初期化される。初期化信号Viniの電圧レベルは、例えば、2Vに設定されている。
続いて、駆動部10はオフセットキャンセル動作を行なう。制御信号SGがオン電位、制御信号BGがオフ電位、制御信号RGがオフ電位(ローレベル)、制御信号RG2がオン電位(ハイレベル)となる。これによりリセットスイッチRST及び出力スイッチBCTがオフ、画素スイッチSST及びリセットスイッチRST2がオンとなり、閾値のオフセットキャンセル動作が開始される。
オフセットキャンセル期間Poにおいて、駆動トランジスタDRTのゲート電極には映像信号線VL及び画素スイッチSSTを通して初期化信号Viniが与えられ、駆動トランジスタDRTのゲート電極の電位は固定される。
また、リセットスイッチRST2はオン状態にあり、他のリセット電源からリセットスイッチRST2及びリセット配線Sgrを通して駆動トランジスタDRTに電流が流れ込む。ここで、他のリセット電源(リセット電位Vrst2)は、例えば5Vに設定されている。駆動トランジスタDRTのソース電極の電位は、ソース初期化期間Pisに書き込まれた電位(リセット電位Vrst)を初期値とし、駆動トランジスタDRTのドレイン電極−ソース電極間を通って流れ込む電流分を徐々に減少させながら、駆動トランジスタDRTのTFT特性ばらつきを吸収・補償しつつ、高電位側にシフトしていく。本実施形態では、オフセットキャンセル期間Poは例えば1μsec程度の時間に設定されている。
オフセットキャンセル期間Po終了時点で、駆動トランジスタDRTのソース電極の電位は、Vini−Vthとなる。なお、Viniは初期化信号Viniの電圧値であり、Vthは駆動トランジスタDRTの閾値電圧である。これにより、駆動トランジスタDRTのゲート電極−ソース電極間の電圧は、キャンセル点(Vgs=Vth)に到達し、このキャンセル点に相当する電位差が保持容量Csに蓄えられる(保持される)。なお、図8及び図10に示す例のように、オフセットキャンセル期間Poは必要に応じて複数回設ける事が可能である。
続いて、映像信号書き込み期間Pwでは、制御信号SGが画素スイッチSSTをオン状態とするレベル、制御信号BGが出力スイッチBCTをオフ状態とするレベル、制御信号RGがリセットスイッチRSTをオフ状態とするレベル、制御信号RG2がリセットスイッチRST2をオン状態とするレベルに設定される。すると、画素スイッチSST及びリセットスイッチRST2がオン、出力スイッチBCT及びリセットスイッチRSTがオフとなり、映像信号書き込み動作が開始される。
映像信号書き込み期間Pwにおいて、映像信号線VLから画素スイッチSSTを通って駆動トランジスタDRTのゲート電極に映像信号Vsigが書き込まれる。また、他のリセット電源からリセットスイッチRST2及びリセット配線Sgrを経由して駆動トランジスタDRTに電流が流れる。画素スイッチSSTがオンした直後は、駆動トランジスタDRTのゲート電極の電位は、Vsig(R、G、B)、駆動トランジスタDRTのソース電極の電位は、Vini−Vth+Cs(Vsig−Vini)/(Cs+Cel+Cad)となる。
なお、Vsigは映像信号Vsigの電圧値であり、Csは保持容量Csの容量であり、Celは容量部Celの容量であり、Cadは補助容量Cadの容量である。
その後、ダイオードOLEDの容量部Celを経由して低電位電源電極SLbに電流が流れ、映像信号書き込み期間Pw終了時には、駆動トランジスタDRTのゲート電極の電位は、Vsig(R,G,B)、駆動トランジスタDRTのソース電極の電位は、Vini−Vth+ΔV1+Cs(Vsig−Vini)/(Cs+Cel+Cad)となる。
なお、駆動トランジスタDRTに流れる電流Idrtと容量Cs+Cel+Cadの関係は次の式で表され、ΔV1は、次の式から決定される映像信号Vsigの電圧値、映像書き込み期間Pw、トランジスタの移動度に対応したソース電極の電位の変位である。
Figure 0006101509
ここで、
Idrt=β×(Vgs−Vth)
={(Vsig−Vini)×(Cel+Cad)/(Cs+Cel+Cad)}
である。
βは次の式で定義される。
β=μ×Cox×W/2L
なお、Wは駆動トランジスタDRTのチャネル幅、Lは駆動トランジスタDRTのチャネル長、μはキャリア移動度、Coxは単位面積当たりのゲート静電容量である。これにより、駆動トランジスタDRTの移動度のばらつきが補正される。
最後に、表示期間Pdでは、制御信号SGが画素スイッチSSTをオフ状態とするレベル、制御信号BGが出力スイッチBCTをオン状態とするレベル、制御信号RGがリセットスイッチRSTをオフ状態とするレベル、制御信号RG2がリセットスイッチRST2をオフ状態とするレベル、に設定される。出力スイッチBCTがオン、画素スイッチSST、リセットスイッチRST、及びリセットスイッチRST2がオフとなり、表示動作が開始される。
駆動トランジスタDRTは、保持容量Csに書込まれたゲート制御電圧に対応した電流量の駆動電流Ielを出力する。この駆動電流IelがダイオードOLEDに供給される。これにより、ダイオードOLEDが駆動電流Ielに応じた輝度で発光し、表示動作を行う。ダイオードOLEDは、1フレーム期間後に、再び制御信号BGがオフ電位となるまで発光状態を維持する。
上述したソース初期化動作、ゲート初期化動作、オフセットキャンセル動作、映像信号書き込み動作、及び表示動作を順次、各画素PXで繰り返し行うことにより、所望の画像を表示する。
上記のように構成された第1の実施形態に係る表示装置及び表示装置の駆動方法によれば、表示装置は、複数の画素PXと、複数の制御線と、複数の出力部20、30を有した走査線駆動回路YDR1、YDR2と、を備えている。画素PXは、ダイオードOLEDと、ダイオードOLEDの駆動を制御する画素回路とを有している。複数の制御線は、行方向Xに延出し複数の画素PXの画素回路に接続されている。出力部30は、複数の制御線に接続され、複数行に設けられた複数の画素PXの画素回路に制御信号を与える。
これにより、出力部30の個数を画素PXが設けられる行数より少なくすることができる。例えば、出力部30の個数を画素PXが設けられる行数の1/4に削減することができる。
詳しくは、表示装置は、複数の映像信号線VLと、複数の走査線(第1走査線Sga、第2走査線Sgb、第3走査線Sgc、第4走査線Sgd)と、複数のリセット配線Sgrと、複数の画素PXと、を備えている。各画素PXは、駆動トランジスタDRTと、ダイオードOLEDと、画素スイッチSSTと、出力スイッチBCTと、保持容量Csと、補助容量Cadと、を有している。
ダイオードOLEDは、高電位電源線SLa及び低電位電源電極SLb間に接続されている。駆動トランジスタDRTは、ダイオードOLEDに接続されたソース電極と、リセット配線Sgrに接続されたドレイン電極と、ゲート電極とを有している。出力スイッチBCTは、高電位電源線SLa及び駆動トランジスタDRTのドレイン電極間に接続され、高電位電源線SLa及び駆動トランジスタDRTのドレイン電極間を導通状態又は非導通状態に切替える。
画素スイッチSSTは、映像信号線VL及び駆動トランジスタDRTのゲート電極間に接続され、映像信号線VLを通して与えられる初期化信号Vini又は映像信号Vsigを駆動トランジスタのゲート電極側に取り込むかどうかを切替える。保持容量Csは、駆動トランジスタDRTのソース電極及びゲート電極間に接続されている。
各出力部30は、2本の第1走査線Sga及び2本のリセット配線Sgrに接続されている。各出力部30を第1走査線Sga及びリセット配線Sgrに一対一で接続させる場合に比べ、出力部30(リセットスイッチRST、RST2)の個数を低減することができる。
また、複数の画素PXの中、列方向Yに隣合う複数の画素PXは、出力スイッチBCTを共用している。この実施形態において、4個の画素PXが1個の出力スイッチBCTを共用している。
各画素PXに出力スイッチBCTを1個ずつ設ける場合に比べ、出力スイッチBCTの個数を1/4に低減することができ、第1走査線Sga、第3走査線Sgc、第4走査線Sgd、及びリセット配線Sgrの本数を1/2に低減することができ、リセットスイッチRST、RST2の個数をさらに低減することができる。この実施形態において、出力部30(リセットスイッチRST、RST2)の個数は、m/4個である。このため、表示装置の狭額縁化を図ることができ、高精細な表示装置を得ることができる。また、素子の個数を低減することができ、表示領域R1内においては出力スイッチBCTの個数を低減することができる。
走査線駆動回路YDR2はリセットスイッチRST2を有している。オフセットキャンセル動作において、リセットスイッチRST2は、他のリセット電源と、駆動トランジスタDRTとを導通状態に切替えることができる。これにより、オフセットキャンセル動作終了時の駆動トランジスタDRTのドレイン電極−ソース電極間の電圧(Vds)の値を、表示動作時(白表示時)の上記電圧(Vds)の値に近づけることができる。このため、本実施形態では、表示品位に一層優れた表示装置を得ることができる。
表示期間Pdにおいて、駆動トランジスタDRTの飽和領域の出力電流IelをダイオードOLEDに与え、発光させる。ここで、駆動トランジスタDRTの利得係数をβとすると、出力電流Ielは次の式で表される。
Iel=β×{(Vsig−Vini−ΔV1)×(Cel+Cad)/(Cs+Cel+Cad)}
βは次の式で定義される。
β=μ×Cox×W/2L
なお、Wは駆動トランジスタDRTのチャネル幅、Lは駆動トランジスタDRTのチャネル長、μはキャリア移動度、Coxは単位面積当たりのゲート静電容量である。
このため、出力電流Ielは、駆動トランジスタDRTの閾値電圧Vthに依存しない値となり、出力電流Ielへの駆動トランジスタDRTの閾値電圧のばらつきによる影響を排除することができる。
また、上記ΔV1は、駆動トランジスタDRTの移動度μが大きい程、絶対値が大きい値となるため、移動度μの影響も補償することができる。従って、これらのばらつきに起因する表示不良、スジムラ、ざらつき感の発生を抑制し、高品位の画像表示を行うことができる。
上記のことから、狭額縁化を図ることができる、高精細な表示装置及び表示装置の駆動方法を得ることができる。
次に、第2の実施形態に係る表示装置及び表示装置の駆動方法について説明する。この実施形態において、上述した第1の実施形態と同一機能部分には同一符号を付し、その詳細な説明は省略する。図11は、第2の実施形態に係る表示装置の画素の等価回路図である。
図11に示すように、表示パネルDPは、複数本(m本)の第5走査線Sge(1〜m)と、複数本(n本)の基準信号線BL(1〜n)とを備えている。各出力部20は、第5走査線Sgeに一対一で接続されている。各画素PXは、初期化スイッチISTを備えている。初期化スイッチISTは、駆動トランジスタDRT等と同一導電型、例えばNチャネル型のTFTにより構成されている。
なお、本実施形態においても、各駆動トランジスタおよび各スイッチをそれぞれ構成した薄膜トランジスタは全て同一工程、同一層構造で形成され、半導体層にポリシリコンを用いたトップゲート構造の薄膜トランジスタである。
初期化スイッチISTにおいて、ソース電極は基準信号線BL(1〜n)に接続され、ドレイン電極は駆動トランジスタDRTのゲート電極に接続され、ゲート電極は第5走査線Sge(1〜m)に接続されている。初期化スイッチISTは、第5走査線Sgeから供給される制御信号IG(1〜m)によりオン、オフ制御される。そして、初期化スイッチISTは、制御信号IG(1〜m)に応答して、画素回路と基準信号線BL(1〜n)との接続、非接続を制御し、対応する基準信号線BL(1〜n)から初期化信号Viniを画素回路に取り込む。
次に、本実施形態に係る複数の画素PXの配置構成について説明する。図12は本実施形態に係る実施例1の画素PXの配置構成を示す概略図であり、図13は本実施形態に係る実施例2の画素PXの配置構成を示す概略図である。
図12に示すように、画素PXはいわゆる縦ストライプ画素である。出力スイッチBCTは、隣合う4個(列方向Yに隣合う2個及び行方向Xに隣合う2個)の画素PXで共用されている。
なお、4k−3番目(行目)の第5走査線Sgeには4k−3番目(行目)の出力部20が接続され、4k−2番目(行目)の第5走査線Sgeには4k−2番目(行目)の出力部20が接続され、4k−1番目(行目)の第5走査線Sgeには4k−1番目(行目)の出力部20が接続され、4k番目(行目)の第5走査線Sgeには4k番目(行目)の出力部20が接続されている。
図13に示すように、画素PXはいわゆるRGBW正方画素である。複数の画素PXは、第1画素と、第1画素に列方向Yに隣合う第2画素と、第1画素に行方向Xに隣合う第3画素と、第2画素に行方向Xに隣合い第3画素に列方向Yに隣合う第4画素とを有している。出力スイッチBCTは、第1乃至第4画素で共用されている。
なお、実施例2(図13)では、実施例1(図12)と異なり、出力部20は2本の第5走査線Sgeに接続されている。このため、実施例2において、出力部20の個数はm/2個である。
次に、上記のように構成された表示装置(有機EL表示装置)の動作について説明する。図14及び図15は、それぞれ動作表示時の走査線駆動回路YDR1、YDR2の制御信号を示すタイミングチャートである。図14は第2の実施形態に係る表示装置が縦ストライプ画素で形成されている場合、図15は第2の実施形態に係る表示装置がRGBW正方画素で形成されている場合を表している。
このため、上記実施例1の場合、図14の制御信号を用いて表示装置を駆動することができる。そして、上記実施例2の場合、図15の制御信号を用いて表示装置を駆動することができる。
走査線駆動回路YDR1、YDR2は、例えば、スタート信号(STV1〜STV3)とクロック(CKV1〜CKV3)とから各水平走査期間に対応した1水平走査期間の幅(Tw−Starta)のパルスを生成し、そのパルスを制御信号BG(1〜m/4)、SG(1〜m)、IG(1〜m)、RG(1〜m/4)として出力する。ここでは、1水平走査期間を1Hとしている。
画素回路の動作は、ソース初期化期間Pisに行われるソース初期化動作と、ゲート初期化期間Pigに行われるゲート初期化動作と、オフセットキャンセル期間Poに行われる、オフセットキャンセル(OC)動作と、映像信号書き込み期間Pwに行われる映像信号書き込み動作と、表示期間Pd(発光期間)に行われる表示動作(発光動作)と、に分けられる。
図14及び図15、並びに図1及び図11に示すように、まず、駆動部10はソース初期化動作を行う。ソース初期化動作では、走査線駆動回路YDR1、YDR2から、制御信号SGが画素スイッチSSTをオフ状態とするレベル、制御信号BGが出力スイッチBCTをオフ状態とするレベル、制御信号RGがリセットスイッチRSTをオン状態とするレベル、制御信号RG2がリセットスイッチRST2をオフ状態とするレベル、制御信号IGが初期化スイッチISTをオフ状態とするレベル(オフ電位:ここではローレベル)、に設定される。
出力スイッチBCT、画素スイッチSST、初期化スイッチIST、及びリセットスイッチRST2がそれぞれオフ(非導通状態)、リセットスイッチRSTがオン(導通状態)となり、ソース初期化動作が開始される。リセットスイッチRSTがオンすることで、駆動トランジスタDRTのソース電極及びドレイン電極がリセット電源の電位(リセット電位Vrst)と同電位にリセットされ、ソース初期化動作は完了する。ここで、リセット電源(リセット電位Vrst)は、例えば−2Vに設定されている。
次に、駆動部10はゲート初期化動作を行う。ゲート初期化動作では、走査線駆動回路YDR1、YDR2から、制御信号SGが画素スイッチSSTをオフ状態とするレベル、制御信号BGが出力スイッチBCTをオフ状態とするレベル、制御信号RGがリセットスイッチRSTをオン状態とするレベル、制御信号RG2がリセットスイッチRST2をオフ状態とするレベル、制御信号IGが初期化スイッチISTをオン状態とするレベル、に設定される。出力スイッチBCT、画素スイッチSST及びリセットスイッチRST2がオフ、初期化スイッチIST及びリセットスイッチRSTがオンとなり、ゲート初期化動作が開始される。
ゲート初期化期間Pigにおいて、基準信号線BLから出力された初期化信号Vini(初期化電圧)は、初期化スイッチISTを通して駆動トランジスタDRTのゲート電極に印加される。これにより、駆動トランジスタDRTのゲート電極の電位は、初期化信号Viniに対応する電位にリセットされ、前フレームの情報が初期化される。初期化信号Viniの電圧レベルは、例えば、2Vに設定されている。
続いて、駆動部10はオフセットキャンセル動作を行なう。制御信号SGがオフ電位、制御信号BGがオフ電位、制御信号RGがオフ電位、制御信号RG2がオン電位、制御信号IGがオン電位となる。これによりリセットスイッチRST、画素スイッチSST及び出力スイッチBCTがオフ、初期化スイッチIST及びリセットスイッチRST2がオンとなり、閾値のオフセットキャンセル動作が開始される。
オフセットキャンセル期間Poにおいて、駆動トランジスタDRTのゲート電極には基準信号線BL及び初期化スイッチISTを通して初期化信号Viniが与えられ、駆動トランジスタDRTのゲート電極の電位は固定される。
また、リセットスイッチRST2はオン状態にあり、他のリセット電源からリセットスイッチRST2及びリセット配線Sgrを通して駆動トランジスタDRTに電流が流れ込む。ここで、他のリセット電源(リセット電位Vrst2)は、例えば5Vに設定されている。駆動トランジスタDRTのソース電極の電位は、ソース初期化期間Pisに書き込まれた電位(リセット電位Vrst)を初期値とし、駆動トランジスタDRTのドレイン電極−ソース電極間を通って流れ込む電流分を徐々に減少させながら、駆動トランジスタDRTのTFT特性ばらつきを吸収・補償しつつ、高電位側にシフトしていく。
なお、本実施形態において、表示装置は、画素PXに初期化信号Viniを与えるためのみに使用する基準信号線BL及び初期化スイッチISTを備えている。これにより、本実施形態では、上述した第1の実施形態と異なり、十分な長さのオフセットキャンセル期間Poを確保することができる。
オフセットキャンセル期間Po終了時点で、駆動トランジスタDRTのソース電極の電位は、Vini−Vthとなる。これにより、駆動トランジスタDRTのゲート電極−ソース電極間の電圧は、キャンセル点(Vgs=Vth)に到達し、このキャンセル点に相当する電位差が保持容量Csに蓄えられる(保持される)。
続いて、映像信号書き込み期間Pwでは、制御信号SGが画素スイッチSSTをオン状態とするレベル、制御信号BGが出力スイッチBCTをオフ状態とするレベル、制御信号RGがリセットスイッチRSTをオフ状態とするレベル、制御信号RG2がリセットスイッチRST2をオン状態とするレベル、制御信号IGが初期化スイッチISTをオフ状態とするレベルに設定される。すると、画素スイッチSST及びリセットスイッチRST2がオン、出力スイッチBCT、初期化スイッチIST及びリセットスイッチRSTがオフとなり、映像信号書き込み動作が開始される。
映像信号書き込み期間Pwにおいて、映像信号線VLから画素スイッチSSTを通って駆動トランジスタDRTのゲート電極に映像信号Vsigが書き込まれる。また、他のリセット電源からリセットスイッチRST2及びリセット配線Sgrを経由して駆動トランジスタDRTに電流が流れる。画素スイッチSSTがオンした直後は、駆動トランジスタDRTのゲート電極の電位は、Vsig(R、G、B)、駆動トランジスタDRTのソース電極の電位は、Vini−Vth+Cs(Vsig−Vini)/(Cs+Cel+Cad)となる。
その後、ダイオードOLEDの容量部Celを経由して低電位電源電極SLbに電流が流れ、映像信号書き込み期間Pw終了時には、駆動トランジスタDRTのゲート電極の電位は、Vsig(R,G,B)、駆動トランジスタDRTのソース電極の電位は、Vini−Vth+ΔV1+Cs(Vsig−Vini)/(Cs+Cel+Cad)となる。これにより、駆動トランジスタDRTの移動度のばらつきが補正される。
最後に、表示期間Pdでは、制御信号SGが画素スイッチSSTをオフ状態とするレベル、制御信号BGが出力スイッチBCTをオン状態とするレベル、制御信号RGがリセットスイッチRSTをオフ状態とするレベル、制御信号RG2がリセットスイッチRST2をオフ状態とするレベル、制御信号IGが初期化スイッチISTをオフ状態とするレベルに設定される。出力スイッチBCTがオン、画素スイッチSST、初期化スイッチIST、リセットスイッチRST、及びリセットスイッチRST2がオフとなり、表示動作が開始される。
駆動トランジスタDRTは、保持容量Csに書込まれたゲート制御電圧に対応した電流量の駆動電流Ielを出力する。この駆動電流IelがダイオードOLEDに供給される。これにより、ダイオードOLEDが駆動電流Ielに応じた輝度で発光し、表示動作を行う。ダイオードOLEDは、1フレーム期間後に、再び制御信号BGがオフ電位となるまで発光状態を維持する。
上述したソース初期化動作、ゲート初期化動作、オフセットキャンセル動作、映像信号書き込み動作、及び表示動作を順次、各画素PXで繰り返し行うことにより、所望の画像を表示する。
上記のように構成された第2の実施形態に係る表示装置及び表示装置の駆動方法によれば、表示装置は、複数の画素PXと、複数の制御線と、複数の出力部20、30を有した走査線駆動回路YDR1、YDR2と、を備えている。画素PXは、ダイオードOLEDと、ダイオードOLEDの駆動を制御する画素回路とを有している。複数の制御線は、行方向Xに延出し複数の画素PXの画素回路に接続されている。出力部30は、複数の制御線に接続され、複数行に設けられた複数の画素PXの画素回路に制御信号を与える。
これにより、出力部30の個数を画素PXが設けられる行数より少なくすることができる。例えば、出力部30の個数を画素PXが設けられる行数の1/4に削減することができる。また、複数の画素PXの中、列方向Yに隣合う複数の画素PXは、出力スイッチBCTを共用している。
第1走査線Sga、第3走査線Sgc、第4走査線Sgd、及びリセット配線Sgrの本数を低減することができ、リセットスイッチRST、RST2の個数をさらに低減することができる。このため、表示装置の狭額縁化を図ることができ、高精細な表示装置を得ることができる。
表示装置は、基準信号線BL及び初期化スイッチISTを備えている。十分な長さのオフセットキャンセル期間Poを確保することができ、駆動トランジスタDRTのゲート電極−ソース電極間の電圧を閾値電圧に到達させることができる。このため、駆動トランジスタDRの閾値電圧ばらつきの影響を抑制することができる。
図14及び図15から分かるように、制御信号IG4k−3、4k−2、4k−1、4kの波形は同一である。このため、変形例として、制御信号IG4k−3、4k−2、4k−1、4kの出力源を1つにしてもよい。制御信号IGを出力するために使用するバッファの個数等を低減することができるため、走査線駆動回路YDR1のレイアウト面積を小さくすることができる。
その他、本実施形態に係る表示装置及び表示装置の駆動方法は、上記第1の実施形態に係る表示装置及び表示装置の駆動方法と同様の効果を得ることができる。
上記のことから、狭額縁化を図ることができる、高精細な表示装置及び表示装置の駆動方法を得ることができる。
本発明のいくつかの実施形態を説明したが、これらの実施形態は、例として提示したものであり、発明の範囲を限定することは意図していない。これら新規な実施形態は、その他の様々な形態で実施されることが可能であり、発明の要旨を逸脱しない範囲で、種々の省略、置き換え、変更を行うことができる。これら実施形態やその変形は、発明の範囲や要旨に含まれるとともに、特許請求の範囲に記載された発明とその均等の範囲に含まれる。
例えば、走査線駆動回路YDR2は、m/6個又はm/8個等、m/4個未満の出力部30を有していてもよい。これにより、走査線駆動回路YDR2のレイアウト面積を一層小さくすることができる。そして、出力部30の各々は、4行以上に設けられた複数の画素PXの画素回路に制御信号を与えることができる。上記第1の実施形態に係る走査線駆動回路YDR2がm/6個の出力部30を有している場合を例に採ると、各出力部30は、3本の第1走査線Sga及び3本のリセット配線Sgrに接続される。
出力部30は、リセットスイッチRST2を有していなくともよい。
TFTの半導体層は、ポリシリコンに限らず、アモルファスシリコンで構成することも可能である。各スイッチを構成するTFTや駆動トランジスタDRTは、Nチャネル型のTFTに限らず、Pチャネル型のTFTで形成されていてもよい。同様に、リセットスイッチRST、RST2は、Pチャネル型又はNチャネル型のTFTで形成されていればよい。駆動トランジスタDRT及びスイッチの形状、寸法は、前述した実施形態に限定されることなく、必要に応じて変更可能である。
また、出力スイッチBCTは、4つの画素PXに1つ設けて共有される構成としたが、これに限らず、必要に応じて、出力スイッチBCTの数を増減可能である。例えば、2行1列に設けられた2個の画素PXが1個の出力スイッチBCTを共用したり、2行4列に設けられた8個の画素PXが1個の出力スイッチBCTを共用したりしていてもよい。
さらに、画素PXを構成する自己発光素子は、ダイオード(有機ELダイオード)OLEDに限定されず自己発光可能な様々な表示素子を適用して形成することが可能である。
補助容量Cadは、駆動トランジスタDRTのソース電極及び定電位の配線間に接続されていればよい。定電位の配線としては、高電位電源線SLaや、低電位電源線SLbや、リセット配線Sgrを挙げることができる。
本発明の実施形態は、表示装置及び表示装置の駆動方法に限らず、各種の表示装置及び表示装置の駆動方法に適用することが可能である。
DP…表示パネル、10…駆動部、12…コントローラ、YDR1,YDR2…走査線駆動回路、20,30…出力部、XDR…信号線駆動回路、Sga…第1走査線、Sgb…第2走査線、Sgc…第3走査線、Sgd…第4走査線、Sge…第5走査線、Sgr…リセット配線、VL…映像信号線、BL…基準信号線、P…絵素、PX…画素、OLED…ダイオード、SST…画素スイッチ、DRT…駆動トランジスタ、BCT…出力スイッチ、IST…初期化スイッチ、RST,RST2…リセットスイッチ、Cs…保持容量、Cad…補助容量、Pis…ソース初期化期間、Pig…ゲート初期化期間、Po…オフセットキャンセル期間、Pw…映像信号書き込み期間、Pd…表示期間、Y…列方向、X…行方向。

Claims (7)

  1. それぞれ表示素子と前記表示素子の駆動を制御する画素回路とを有し、行方向及び列方向に沿ってマトリクス状に設けられた複数の画素と、
    前記行方向に延出し前記複数の画素の画素回路に接続された複数の制御線と、
    複数の出力部を有した走査線駆動回路と、を備え、
    前記複数の出力部の各々は、前記複数の制御線に接続され、複数行に設けられた前記複数の画素の画素回路に制御信号を与え、
    前記複数の制御線は、複数のリセット配線を有し、
    前記表示素子は、高電位電源及び低電位電源間に接続され、
    前記画素回路は、
    前記表示素子に接続されたソース電極と、前記リセット配線に接続されたドレイン電極と、ゲート電極とを有した駆動トランジスタと、
    前記高電位電源及び駆動トランジスタのドレイン電極間に接続され、前記高電位電源及び駆動トランジスタのドレイン電極間を導通状態又は非導通状態に切替える出力スイッチと、
    映像信号線及び前記駆動トランジスタのゲート電極間に接続され、前記映像信号線を通して与えられる信号を前記駆動トランジスタのゲート電極側に取り込むかどうかを切替える画素スイッチと、
    前記駆動トランジスタのソース電極及びゲート電極間に接続された保持容量と、を備え、
    前記複数の出力部の各々に接続された前記複数の制御線は、前記複数のリセット配線であり、
    前記制御信号は、リセット信号であり、
    前記複数の出力部の各々は、
    リセット電源及び前記リセット配線間に接続され、与えられる制御信号により、前記リセット電源及びリセット配線間を導通状態又は非導通状態に切替えるリセットスイッチと、
    他のリセット電源及び前記リセット配線間に接続され、与えられる制御信号により、前記他のリセット電源及びリセット配線間を導通状態又は非導通状態に切替える他のリセットスイッチと、を備える表示装置。
  2. 前記複数の画素のうち、前記列方向に隣合う複数の画素は、前記出力スイッチを共用し、
    前記複数の出力部の各々は、4行以上に設けられた前記複数の画素の画素回路に制御信号を与える請求項1に記載の表示装置。
  3. 前記複数の画素は、第1画素と、前記第1画素に前記列方向に隣合う第2画素と、前記第1画素に前記行方向に隣合う第3画素と、前記第2画素に前記行方向に隣合い前記第3画素に前記列方向に隣合う第4画素とを有し、
    前記第1乃至第4画素は、前記出力スイッチを共用している請求項2に記載の表示装置。
  4. 前記第1乃至第4画素は、赤色の画像を表示するように構成された画素、緑色の画像を表示するように構成された画素、青色の画像を表示するように構成された画素、及び無彩色の画像を表示するように構成された画素である請求項3に記載の表示装置。
  5. 前記複数の画素において、前記行方向には、赤色の画像を表示するように構成された画素、緑色の画像を表示するように構成された画素、及び青色の画像を表示するように構成された画素が並べられ、前記列方向には、同一色の画像を表示するように構成された画素が並べられている請求項2に記載の表示装置。
  6. 前記複数の画素において、前記行方向には、赤色の画像を表示するように構成された画素、緑色の画像を表示するように構成された画素、青色の画像を表示するように構成された画素、及び無彩色の画像を表示するように構成された画素が並べられ、前記列方向には、同一色の画像を表示するように構成された画素が並べられている請求項2に記載の表示装置。
  7. それぞれ表示素子と前記表示素子の駆動を制御する画素回路とを有し、行方向及び列方向に沿ってマトリクス状に設けられた複数の画素と、複数のリセット配線を有し、前記行方向に延出し前記複数の画素の画素回路に接続された複数の制御線と、複数の出力部を有した走査線駆動回路と、を備え、前記表示素子は、高電位電源及び低電位電源間に接続され、前記画素回路は、前記表示素子に接続されたソース電極と、前記リセット配線に接続されたドレイン電極と、ゲート電極とを有した駆動トランジスタと、前記高電位電源及び駆動トランジスタのドレイン電極間に接続され、前記高電位電源及び駆動トランジスタのドレイン電極間を導通状態又は非導通状態に切替える出力スイッチと、映像信号線及び前記駆動トランジスタのゲート電極間に接続され、前記映像信号線を通して与えられる信号を前記駆動トランジスタのゲート電極側に取り込むかどうかを切替える画素スイッチと、前記駆動トランジスタのソース電極及びゲート電極間に接続された保持容量と、を備え、前記複数の出力部の各々は、前記複数のリセット配線に接続され、複数行に設けられた前記複数の画素の画素回路にリセット信号を与える表示装置の駆動方法において、
    ソース初期化期間に、前記リセット配線を通して前記駆動トランジスタのドレイン電極に前記リセット信号を与え、
    前記ソース初期化期間に続くゲート初期化期間に、前記駆動トランジスタのドレイン電極に前記リセット信号を与えた状態で、前記映像信号線及び画素スイッチを通して前記駆動トランジスタのゲート電極に初期化信号を与え、前記駆動トランジスタを初期化し、
    前記ゲート初期化期間に続くオフセットキャンセル期間に、前記駆動トランジスタのゲート電極に前記初期化信号を与えた状態で、前記リセット配線から前記駆動トランジスタに電流を流し、前記駆動トランジスタの閾値オフセットをキャンセルし、
    前記オフセットキャンセル期間に続く映像信号書き込み期間において、前記映像信号線及び画素スイッチを通して前記駆動トランジスタのゲート電極に映像信号を与え、前記リセット配線から駆動トランジスタに電流を流し、
    前記映像信号書き込み期間に続く表示期間に、前記高電位電源から前記出力スイッチ及び駆動トランジスタを通して前記表示素子に、前記映像信号に応じた駆動電流を流す、表示装置の駆動方法。
JP2013029135A 2012-10-19 2013-02-18 表示装置及び表示装置の駆動方法 Active JP6101509B2 (ja)

Priority Applications (5)

Application Number Priority Date Filing Date Title
JP2013029135A JP6101509B2 (ja) 2013-02-18 2013-02-18 表示装置及び表示装置の駆動方法
TW102134350A TWI511113B (zh) 2012-10-19 2013-09-24 Display device
KR1020130122900A KR101616166B1 (ko) 2012-10-19 2013-10-15 표시 장치
US14/056,346 US9495905B2 (en) 2012-10-19 2013-10-17 Display apparatus
CN201310492387.2A CN103778886B (zh) 2012-10-19 2013-10-18 显示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2013029135A JP6101509B2 (ja) 2013-02-18 2013-02-18 表示装置及び表示装置の駆動方法

Publications (2)

Publication Number Publication Date
JP2014157333A JP2014157333A (ja) 2014-08-28
JP6101509B2 true JP6101509B2 (ja) 2017-03-22

Family

ID=51578216

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2013029135A Active JP6101509B2 (ja) 2012-10-19 2013-02-18 表示装置及び表示装置の駆動方法

Country Status (1)

Country Link
JP (1) JP6101509B2 (ja)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11482176B2 (en) * 2016-02-29 2022-10-25 Samsung Display Co., Ltd. Display device

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100583519B1 (ko) * 2004-10-28 2006-05-25 삼성에스디아이 주식회사 주사 구동부 및 그를 이용한 발광표시장치
JP2008083680A (ja) * 2006-08-17 2008-04-10 Seiko Epson Corp 電気光学装置および電子機器
JP5453121B2 (ja) * 2010-01-18 2014-03-26 株式会社ジャパンディスプレイ 表示装置および表示装置の駆動方法
JP5282146B2 (ja) * 2010-09-06 2013-09-04 パナソニック株式会社 表示装置及びその制御方法
CN103168324B (zh) * 2010-10-21 2015-08-05 夏普株式会社 显示装置及其驱动方法
JP5719571B2 (ja) * 2010-11-15 2015-05-20 株式会社ジャパンディスプレイ 表示装置および表示装置の駆動方法
JP2012194256A (ja) * 2011-03-15 2012-10-11 Sony Corp 表示装置および電子機器

Also Published As

Publication number Publication date
JP2014157333A (ja) 2014-08-28

Similar Documents

Publication Publication Date Title
US11568810B2 (en) Display apparatus
KR101616166B1 (ko) 표시 장치
KR101687456B1 (ko) 표시 장치
JP5453121B2 (ja) 表示装置および表示装置の駆動方法
JP5719571B2 (ja) 表示装置および表示装置の駆動方法
KR101548750B1 (ko) 표시 장치, 표시 장치의 화소 레이아웃 방법 및 전자 기기
JP6228735B2 (ja) 表示装置
JP6153830B2 (ja) 表示装置及びその駆動方法
JP2014085384A (ja) 表示装置及び表示装置の駆動方法
JP6116186B2 (ja) 表示装置
JP2010128183A (ja) アクティブマトリクス型の表示装置およびその駆動方法
JP5548503B2 (ja) アクティブマトリクス型表示装置
JP6186127B2 (ja) 表示装置
JP2010091682A (ja) アクティブマトリクス型有機el表示装置及びアクティブマトリクス型有機el表示装置の駆動方法
JP6101509B2 (ja) 表示装置及び表示装置の駆動方法
JP6101517B2 (ja) 表示装置の駆動方法
JP6082563B2 (ja) 表示装置

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20151215

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20160831

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20160913

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20161019

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20170131

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20170227

R150 Certificate of patent or registration of utility model

Ref document number: 6101509

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250