JP2007087984A - 横型絶縁ゲートバイポーラトランジスタ - Google Patents

横型絶縁ゲートバイポーラトランジスタ Download PDF

Info

Publication number
JP2007087984A
JP2007087984A JP2005271283A JP2005271283A JP2007087984A JP 2007087984 A JP2007087984 A JP 2007087984A JP 2005271283 A JP2005271283 A JP 2005271283A JP 2005271283 A JP2005271283 A JP 2005271283A JP 2007087984 A JP2007087984 A JP 2007087984A
Authority
JP
Japan
Prior art keywords
bipolar transistor
gate bipolar
insulated gate
single crystal
crystal silicon
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2005271283A
Other languages
English (en)
Other versions
JP5061443B2 (ja
Inventor
Tomoyuki Uchiumi
智之 内海
Takahiro Shibuya
隆浩 澁谷
Shoichi Ozeki
正一 大関
Hiroyuki Hasegawa
裕之 長谷川
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Hitachi Ltd
Original Assignee
Hitachi Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hitachi Ltd filed Critical Hitachi Ltd
Priority to JP2005271283A priority Critical patent/JP5061443B2/ja
Priority to CNB2006101159383A priority patent/CN100456480C/zh
Priority to KR1020060078350A priority patent/KR100803264B1/ko
Publication of JP2007087984A publication Critical patent/JP2007087984A/ja
Application granted granted Critical
Publication of JP5061443B2 publication Critical patent/JP5061443B2/ja
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/70Bipolar devices
    • H01L29/72Transistor-type devices, i.e. able to continuously respond to applied control signals
    • H01L29/73Bipolar junction transistors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/0001Technical content checked by a classifier
    • H01L2924/0002Not covered by any one of groups H01L24/00, H01L24/00 and H01L2224/00

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Ceramic Engineering (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Insulated Gate Type Field-Effect Transistor (AREA)
  • Thin Film Transistor (AREA)
  • Element Separation (AREA)

Abstract

【課題】
ラッチアップの防止に優れた横型絶縁ゲートバイポーラトランジスタを提供すること。
【解決手段】
本発明の横型絶縁ゲートバイポーラトランジスタは、半導体基板から互いに絶縁分離されていて隣接した複数の単結晶シリコン領域に跨って形成されており、前記複数の単結晶シリコン領域の各主表面に形成した、ストライプ形状のコレクタが、該コレクタに対向して配置したストライプ形状のエミッタを挟み、単結晶シリコン領域の端部に配置したコレクタの数が4つ以上ある。
【選択図】図1

Description

本発明は、横型絶縁ゲートバイポーラトランジスタに係り、特にラッチアップの防止に優れた横型絶縁ゲートバイポーラトランジスタに関する。
近年、電力用スイッチング素子としては、高速性及び低いオン抵抗を兼ね備えた絶縁ゲートバイポーラトランジスタ(Insulated Gate Bipolar Transistor:以下IGBTと称す。)が使われている。IGBTは、ドリフト領域となるn型半導体基板の一方の表面から内部に延びるp型のベース領域及びベース領域の表面から内部に延びるn型のエミッタ領域を形成し、半導体基板の他方の表面にベース領域から離れてp型のコレクタ領域を形成し、エミッタ領域とベース領域にエミッタ電極を、コレクタ領域にコレクタ電極を設けた構造を有している。IGBTは、コレクタ電極がエミッタ電極より正電位となる電圧を印加し、ゲート電極に正の電位を加えるとエミッタ領域の電子がチャネル及びドリフト領域を通ってコレクタ領域に達する。コレクタ領域に達した電子はコレクタ領域から正孔の注入を促し、これにより高抵抗のドリフト領域は伝導度変調され低抵抗領域となり、ほぼ同じ構造で、コレクタ領域を正孔の注入機能のないp型のドレイン領域に変えたMOSFETより低いオン抵抗を実現できる。
このようなIGBTを他の回路素子と共に集積してICを実現する場合には、相互の結線を容易にするためにエミッタ電極、コレクタ電極及びゲート電極を半導体基板の同一表面上に設けた横型構造(ラテラル構造)が望ましい。この構造のIGBTが、特許文献1に記載されている。一方、IGBTはコレクタ−エミッタ対で構成する単位ユニットで流しうる電流値に限界があるため、半導体基体内に多くの単位IGBTを集積化することにより所望の電流容量を実現している。
特許文献1に記載されているIGBTは、半導体基体表面でエミッタ領域とベース領域とコレクタ領域とが櫛型形状を有し、両者の歯部が組合わさった形状となっている。ベース領域及びその近傍のドリフト領域及びエミッタ領域上には、絶縁膜を介しゲート電極が設けられている。エミッタ領域とベース領域上及びコレクタ領域上にはそれぞれエミッタ電極及びコレクタ電極が設けられ、両電極も櫛型形状を有し、両者の櫛歯部が組合わさった形状となっている。
また、IGBTを他の回路と共に集積しICを実現するため、IGBTおよび必要に応じて他のデバイスは、それぞれが誘電体分離技術により他のデバイスとは絶縁分離されている。これにより、種類の異なるデバイスを組合わせ回路機能を持ったICが実現できる。
特開平5−29614号公報(図1、図2、図5、図9)
n型埋め込み層を有する誘電体分離基板上に横型IGBTを形成した場合、エミッタ領域の電子がコレクタ電極に達する経路は2経路ある。一方はチャネル及びドリフト領域を介し隣接する(対を成す)コレクタ領域からコレクタ電極へ移動する第1の経路であり、他方はチャネル、ドリフト領域及びn型埋め込み層を介しIGBT端部のコレクタ領域からコレクタ電極へ移動する第2の経路である。この第2の経路の存在により、多数ある単位IGBTの内、端部の単位IGBTには他の単位IGBTに比べ電流が多く流れる。これは端部の単位IGBTへの電流集中を意味しており、結果として電流が集中した部分でラッチアップ現象が起こる。従って、IGBTが制御できる電流が設計値より低いレベルにとどまっていた。
本発明の目的は、ラッチアップの防止に優れた横型絶縁ゲートバイポーラトランジスタを提供することである。
本発明の横型IGBTでは、IGBTを形成する単結晶シリコン領域を2つ以上に分割し、単結晶シリコン領域の端部に配置したコレクタの数を4つ以上に増やした。
本発明によれば、エミッタから、n型埋め込み層を介して単結晶シリコン領域端部のコレクタへ流れる電流を低減できる。
以下、図面を用いて本発明の実施例について詳しく説明する。
本実施例を図1と、図2に示して説明する。図1は本実施例のn型の横型IGBTの断面構造を示す模式図であり、図2は横型IGBTの平面パターンを説明するための模式図である。本実施例のn型の横型IGBTは、図1に示すように多結晶シリコン3に酸化膜4、4′で絶縁分離したn型シリコンの単結晶シリコン領域6、6′を有する誘電体分離基板上に形成されている。
まず、本実施例のIGBTの製造工程を説明する。n型シリコン単結晶基板を主表面2からアルカリ異方性のホトエッチ技術を用いてエッチングし、単結晶シリコン領域6と単結晶シリコン領域6′とを形成する。次に単結晶シリコン領域6と単結晶シリコン領域6′にイオン注入を行って、n型埋め込み層5を形成する。次に単結晶シリコン領域6と単結晶シリコン領域6′とを分離する酸化膜4を成長させる。次に単結晶シリコン領域6と単結晶シリコン領域6′とを支持するための多結晶シリコン3を堆積させ、この多結晶シリコン3を研削して平坦にする。次に素子形成領域となるn型シリコン基板の別の主表面1を素子分離の酸化膜4が現れるまで研削し、誘電体分離基板を作製する。
作製した誘電体分離基板の単結晶シリコン領域6と単結晶シリコン領域6′のそれぞれに横型IGBTを形成する。図1に示す符号15はIGBTのチャネルを形成するp型拡散層、9はエミッタを形成するn型拡散層であり、p型拡散層15とn型拡散層9とはエミッタ電極14によって短絡されている。図1に示す符号11はポリシリコンのゲート電極、12はゲート酸化膜、8は絶縁膜である。また、図1に示す符号7はコレクタを構成するp型拡散層、13はコレクタ電極である。本実施例のIGBTでは、これらコレクタを構成するp型拡散層7と、エミッタを形成するn型拡散層9とは何れも主表面1に延在したストライプ形状を成して対向して配置されており、p型拡散層7とn型拡散層9の各々の長さは略等しく、最外列にはコレクタを構成するp型拡散層7を図1に示すように配置した。このように、本実施例のIGBTでは、これらレクタを構成するp型拡散層7と、エミッタを形成するn型拡散層9とを交互に複数個櫛歯型に配置し、さらに、チャネルを形成するストライプ状のp型拡散層15の上に、ゲートを構成するストライプ形状のゲート酸化膜12とポリシリコンのゲート電極11とを配置し、チャネルを形成するストライプ状のp型拡散層15をエミッタを形成するn型拡散層9の両脇に配置した。
図2に本実施例の横型IGBTの平面構造を示す。隣接する2つの単結晶シリコン領域6と単結晶シリコン領域6′それぞれに横型IGBTを形成し、各IGBTのエミッタ電極14の一端をエミッタ配線14′で接続し、また、各IGBTのコレクタ電極13の一端をコレクタ配線13′によって接続した。さらに、隣接する2つの単結晶シリコン領域6と単結晶シリコン領域6′それぞれに形成した横型IGBTのエミッタ電極14どうしをエミッタ配線14′で接続し、コレクタ電極13どうしをコレクタ配線13′で接続した。このように、本実施例では、横型IGBTを形成する単結晶シリコン領域を2つに分割し、1つの単結晶シリコン領域内の単位IGBTの数を低減した。言い換えると、本実施例では、横型IGBTを形成する単結晶シリコン領域を2つに分割したので、単結晶シリコン領域に形成する最外列のコレクタを構成するp型拡散層7が2本のストライプから4本のストライプに増加した。そのために、単結晶シリコン領域の端に配置された単位IGBTのコレクタへの電流集中を緩和することができた。
なお、図1、図2に示すように、隣接する2つの単結晶シリコン領域6と単結晶シリコン領域6′とは絶縁層である酸化膜4だけを挟んで多結晶シリコン3を介することなく、n型シリコン基板の主表面1で接している。
前述の従来技術の横型IGBTの構造では、所望の電流容量を得るため1つの単結晶シリコン領域に多数の単位IGBTを配置しており、チャネルからn型埋め込み層5を介し両端の2個の単位IGBTに電流が集中し、この電流が集中した部分でラッチアップを起こす場合があった。しかし、本実施例では、図1に示すように、単結晶シリコン領域を2つに分割し、1つの単結晶シリコン領域内の単位IGBT数を低減することにより、端の単位IGBTへの電流集中を緩和し、ラッチアップを発生しにくくした。
このように、本実施例によれば、酸化膜4で絶縁分離した1つの単結晶シリコン領域の単位IGBT数を6つに減少させ、逆に最外列のコレクタを構成するp型拡散層7の数をIGBT全体では4つに増やしたので、n型埋め込み層5を介しIGBT端部のコレクタへ流れる電流を低減することができる。
本実施例のn型の横型IGBTの断面構造を図3に示す。本実施例では、図3に示すように3つの単結晶シリコン領域6、6′、6″にかけて横型IGBTを形成し、各単結晶シリコン領域に形成したIGBTを実施例1と同様に並列接続した。
本実施例でも実施例1と同様に、3つの単結晶シリコン領域6、6′、6″それぞれに形成する単位IGBTの数を図3に示すように4つに低減し、逆に最外列のコレクタを構成するp型拡散層7の数をIGBT全体では6つに増やした。これによって、本実施例のn型の横型IGBTでも単結晶シリコン領域の端に配置された単位IGBTのコレクタへの電流集中を緩和することができ、ラッチアップ防止性能を改善することができる。
なお、1つの横型IGBTを形成するために並列接続する単結晶シリコン領域の数は2個、3個に限らず複数個あれば同様な効果が得られる。本発明において重要な点は、隣接する複数の誘電体分離した単結晶シリコン領域にIGBTを形成し、単位IGBTを並列接続することにより、1つの単結晶シリコン領域内の単位IGBT数を低減し、最外列のコレクタを構成するp型拡散層7の数を増加させることである。
本実施例では、実施例1と実施例2のn型の横型IGBTで、単結晶シリコン領域6と各拡散層の導電型を逆にしたp型の横型IGBTとした。これ以外の構成は実施例1、実施例2と同様である。
本実施例のp型の横型IGBTでも、実施例1、実施例2のn型の横型IGBTと同様に、隣接する複数の誘電体分離したp型の単結晶シリコン領域にIGBTを形成し、単位IGBTを並列接続することにより、1つの単結晶シリコン領域内の単位IGBT数を低減し、最外列のコレクタを構成するn型拡散層の数を増加させた。これによって、単結晶シリコン領域の端に配置された単位IGBTのコレクタへの電流集中を緩和することができ、ラッチアップ防止性能を改善できる。
実施例1の横型絶縁ゲートトランジスタの断面構造の模式図。 実施例1の横型絶縁ゲートトランジスタの平面構造の模式図。 実施例2の横型絶縁ゲートトランジスタの断面構造の模式図。
符号の説明
1、2…主表面、3…多結晶シリコン、4…酸化膜、5…n型埋め込み層、6、6′、6″…単結晶シリコン領域、7、15…p型拡散層、8…絶縁膜、9…n型拡散層、11…ゲート電極、12…ゲート酸化膜、13…コレクタ電極、13′…コレクタ配線、14…エミッタ電極、14′…エミッタ配線。

Claims (10)

  1. 半導体基板から絶縁分離した単結晶シリコン領域を有する誘電体分離基板に形成した横型絶縁ゲートバイポーラトランジスタにおいて、
    該横型絶縁ゲートバイポーラトランジスタが、互いに絶縁分離されていて隣接した複数の単結晶シリコン領域に跨って形成されていることを特徴とする横型絶縁ゲートバイポーラトランジスタ。
  2. 請求項1に記載の横型絶縁ゲートバイポーラトランジスタにおいて、
    前記複数の単結晶シリコン領域の各主表面に形成した、ストライプ形状のコレクタが、該コレクタに対向して配置したストライプ形状のエミッタを挟んでいることを特徴とする横型絶縁ゲートバイポーラトランジスタ。
  3. 請求項2に記載の横型絶縁ゲートバイポーラトランジスタにおいて、
    前記複数の単結晶シリコン領域の各主表面に形成した前記コレクタと前記エミッタとの間にストライプ形状のチャネルを延在させたことを特徴とする横型絶縁ゲートバイポーラトランジスタ。
  4. 請求項2に記載の横型絶縁ゲートバイポーラトランジスタにおいて、
    前記複数の単結晶シリコン領域の各主表面にストライプ形状のコレクタとストライプ形状のエミッタとが複数個配置され、前記ストライプ形状のコレクタの上に配置したコレクタ電極の一端が互いに接続され、
    前記ストライプ形状のエミッタの上に配置したエミッタ電極の一端が互いに接続され、前記互いに接続されたコレクタ電極とエミッタ電極とが櫛歯状に配置されていることを特徴とする横型絶縁ゲートバイポーラトランジスタ。
  5. 請求項4に記載の横型絶縁ゲートバイポーラトランジスタにおいて、前記横型絶縁ゲートバイポーラトランジスタが互いに絶縁分離されていて隣接配置した2個の単結晶シリコン領域に跨って形成されていることを特徴とする横型絶縁ゲートバイポーラトランジスタ。
  6. 半導体基板と、該半導体基板から酸化膜で絶縁分離した第1導電型の単結晶シリコン領域を有する誘電体分離基板に形成した横型絶縁ゲートバイポーラトランジスタにおいて、
    前記第1導電型の単結晶シリコン領域が前記酸化膜に接する第1導電型の埋め込み層を備えており、
    前記横型絶縁ゲートバイポーラトランジスタが、互いに絶縁分離されて隣接した複数の第1導電型の単結晶シリコン領域に跨って形成されていることを特徴とする横型絶縁ゲートバイポーラトランジスタ。
  7. 請求項6に記載の横型絶縁ゲートバイポーラトランジスタにおいて、
    前記複数の単結晶シリコン領域の各主表面に形成した、ストライプ形状の第2導電型のコレクタが、該コレクタに対向して配置したストライプ形状の第1導電型のエミッタを挟んでいることを特徴とする横型絶縁ゲートバイポーラトランジスタ。
  8. 請求項7に記載の横型絶縁ゲートバイポーラトランジスタにおいて、
    前記複数の単結晶シリコン領域の各主表面に形成した前記第2導電型のコレクタと前記第1導電型のエミッタとの間にストライプ形状の第2導電型のチャネルを延在させたことを特徴とする横型絶縁ゲートバイポーラトランジスタ。
  9. 半導体基板から絶縁分離した単結晶シリコン領域を有する誘電体分離基板に形成した横型絶縁ゲートバイポーラトランジスタにおいて、
    該横型絶縁ゲートバイポーラトランジスタが、互いに絶縁分離されていて隣接した複数の単結晶シリコン領域に跨って形成されており、
    前記複数の単結晶シリコン領域の各主表面に形成した、ストライプ形状のコレクタが、該コレクタに対向して配置したストライプ形状のエミッタを挟んでおり、
    前記複数の単結晶シリコン領域の各主表面の端部に配置した前記ストライプ形状のコレクタが4つ以上であることを特徴とする横型絶縁ゲートバイポーラトランジスタ。
  10. 請求項9に記載の横型絶縁ゲートバイポーラトランジスタにおいて、
    前記複数の単結晶シリコン領域の各主表面にストライプ形状のコレクタとストライプ形状のエミッタとが複数個配置され、前記ストライプ形状のコレクタの上に配置したコレクタ電極の一端が互いに接続され、
    前記ストライプ形状のエミッタの上に配置したエミッタ電極の一端が互いに接続され、前記互いに接続されたコレクタ電極とエミッタ電極とが櫛歯状に配置されていることを特徴とする横型絶縁ゲートバイポーラトランジスタ。
JP2005271283A 2005-09-20 2005-09-20 横型絶縁ゲートバイポーラトランジスタ Active JP5061443B2 (ja)

Priority Applications (3)

Application Number Priority Date Filing Date Title
JP2005271283A JP5061443B2 (ja) 2005-09-20 2005-09-20 横型絶縁ゲートバイポーラトランジスタ
CNB2006101159383A CN100456480C (zh) 2005-09-20 2006-08-18 横向绝缘栅双极型晶体管
KR1020060078350A KR100803264B1 (ko) 2005-09-20 2006-08-18 횡형 절연 게이트 바이폴라 트랜지스터

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2005271283A JP5061443B2 (ja) 2005-09-20 2005-09-20 横型絶縁ゲートバイポーラトランジスタ

Publications (2)

Publication Number Publication Date
JP2007087984A true JP2007087984A (ja) 2007-04-05
JP5061443B2 JP5061443B2 (ja) 2012-10-31

Family

ID=37954624

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2005271283A Active JP5061443B2 (ja) 2005-09-20 2005-09-20 横型絶縁ゲートバイポーラトランジスタ

Country Status (3)

Country Link
JP (1) JP5061443B2 (ja)
KR (1) KR100803264B1 (ja)
CN (1) CN100456480C (ja)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7932581B2 (en) * 2009-05-12 2011-04-26 Mediatek Inc. Lateral bipolar junction transistor

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH11345977A (ja) * 1998-06-02 1999-12-14 Denso Corp 半導体装置
JP2000058821A (ja) * 1998-08-10 2000-02-25 Hitachi Ltd 半導体装置
JP2000223665A (ja) * 1999-02-02 2000-08-11 Denso Corp 半導体装置
JP2000299634A (ja) * 1999-02-14 2000-10-24 Yazaki Corp 交流用スイッチングデバイス

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0716009B2 (ja) * 1988-12-02 1995-02-22 株式会社日立製作所 横型絶縁ゲートバイポーラトランジスタ
JP3243071B2 (ja) * 1993-07-27 2002-01-07 株式会社東芝 誘電体分離型半導体装置
KR100510436B1 (ko) * 1998-08-24 2005-10-26 페어차일드코리아반도체 주식회사 수평형 절연 게이트 바이폴라 트랜지스터
JP3382172B2 (ja) * 1999-02-04 2003-03-04 株式会社日立製作所 横型絶縁ゲートバイポーラトランジスタ

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH11345977A (ja) * 1998-06-02 1999-12-14 Denso Corp 半導体装置
JP2000058821A (ja) * 1998-08-10 2000-02-25 Hitachi Ltd 半導体装置
JP2000223665A (ja) * 1999-02-02 2000-08-11 Denso Corp 半導体装置
JP2000299634A (ja) * 1999-02-14 2000-10-24 Yazaki Corp 交流用スイッチングデバイス

Also Published As

Publication number Publication date
KR100803264B1 (ko) 2008-02-14
CN100456480C (zh) 2009-01-28
CN1937230A (zh) 2007-03-28
JP5061443B2 (ja) 2012-10-31
KR20070032905A (ko) 2007-03-23

Similar Documents

Publication Publication Date Title
JP4844605B2 (ja) 半導体装置
JP2012169385A (ja) 炭化珪素半導体装置
TWI565059B (zh) Semiconductor device
JP2014187141A (ja) 半導体装置
WO2011118512A1 (ja) 絶縁ゲート型バイポーラトランジスタ
JP5687582B2 (ja) 半導体素子およびその製造方法
JP6453188B2 (ja) 炭化珪素半導体装置
JP2005142240A (ja) 半導体装置とその製造方法
JP2005197497A (ja) 半導体装置
JP2010232335A (ja) 絶縁ゲートバイポーラトランジスタ
KR101875638B1 (ko) 반도체 소자 및 그 제조 방법
TWI596768B (zh) Semiconductor device
JP2016207829A (ja) 絶縁ゲート型スイッチング素子
JP5774422B2 (ja) 半導体装置
JP4820899B2 (ja) 半導体装置
JP5061443B2 (ja) 横型絶縁ゲートバイポーラトランジスタ
JP2015012020A (ja) 半導体装置
JP4802306B2 (ja) 半導体装置
KR101420528B1 (ko) 전력 반도체 소자
CN110085670B (zh) 半导体装置
JP2007081252A (ja) 半導体装置
JP2008205494A (ja) 半導体装置
JP6327747B2 (ja) 半導体装置
JP5343141B2 (ja) 半導体装置
JP2007234691A (ja) 半導体装置

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20070706

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20101004

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20101012

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20101130

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20110419

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20110802

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20120214

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20120413

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20120710

A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20120723

R151 Written notification of patent or utility model registration

Ref document number: 5061443

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R151

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20150817

Year of fee payment: 3

S111 Request for change of ownership or part of ownership

Free format text: JAPANESE INTERMEDIATE CODE: R313111

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

S533 Written request for registration of change of name

Free format text: JAPANESE INTERMEDIATE CODE: R313533

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350