JP2006277620A5 - - Google Patents

Download PDF

Info

Publication number
JP2006277620A5
JP2006277620A5 JP2005099420A JP2005099420A JP2006277620A5 JP 2006277620 A5 JP2006277620 A5 JP 2006277620A5 JP 2005099420 A JP2005099420 A JP 2005099420A JP 2005099420 A JP2005099420 A JP 2005099420A JP 2006277620 A5 JP2006277620 A5 JP 2006277620A5
Authority
JP
Japan
Prior art keywords
bus
access
control device
master
control
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2005099420A
Other languages
English (en)
Other versions
JP4847036B2 (ja
JP2006277620A (ja
Filing date
Publication date
Application filed filed Critical
Priority to JP2005099420A priority Critical patent/JP4847036B2/ja
Priority claimed from JP2005099420A external-priority patent/JP4847036B2/ja
Priority to US11/378,005 priority patent/US8086776B2/en
Priority to CNB2006100665585A priority patent/CN100504825C/zh
Publication of JP2006277620A publication Critical patent/JP2006277620A/ja
Publication of JP2006277620A5 publication Critical patent/JP2006277620A5/ja
Priority to US13/304,115 priority patent/US8706939B2/en
Application granted granted Critical
Publication of JP4847036B2 publication Critical patent/JP4847036B2/ja
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Claims (13)

  1. バスに接続されている複数のバスマスタのバスアクセスを調停する制御装置であって、
    前記複数のバスマスタそれぞれが備えるバスのデータを格納するバッファの空き状態を検出する検出手段と、
    前記バッファの空き状態に応じて、前記複数のバスマスタのバスアクセスの優先順位を設定する制御手段とを有することを特徴とする制御装置。
  2. 前記検出手段、前記バスアクセス要求の発生頻度が低いバスマスタの順に、前記バスマスタの前記バッファの空き状態を検出することを特徴とする請求項1に記載制御装置。
  3. 前記制御手段、前記バッファの空き状態により前記優先順位を設定できない場合、前記バスアクセス要求の発生頻度の高いバスマスタのに高い優先順位を設定することを特徴とする請求項1または請求項2に記載制御装置。
  4. 前記制御手段は、前記バスアクセス要求の発生頻度が同じ場合、レイテンシの短いアクセスを要求するバスマスタに高い優先順位を設定することを特徴とする請求項2または請求項3に記載制御装置。
  5. 前記バスにアクセスしたバスマスタを識別する識別手段を更に有し、前記制御手段は前記バッファの空き状態および前記識別手段の識別結果に応じて前記優先順位を設定することを特徴とする請求項1乃至請求項4の何れか一項に記載制御装置。
  6. 前記制御手段は、直前にバスをアクセスしたとして前記識別手段によって識別されたバスマスタ優先順位を高く設定することを特徴とする請求項5に記載制御装置。
  7. 一つのバスマスタによる前記バスの連続アクセスの回数をカウントする計数手段を更に有し、前記制御手段は、前記連続アクセス数の回数が所定値に達すると、前記バスマスタの前記バスアクセス要求を無視することを特徴とする請求項5または請求項6に記載制御装置。
  8. 前記計数手段は、直前にバスへアクセスしたバスマスタとは異なるバスマスタのアクセスが許可された場合、または、前記バスアクセス要求を出しているバスマスタの数が一つ以下の場合、前記カウントの値を零にリセットすることを特徴とする請求項7に記載制御装置。
  9. バスに接続されているバスマスタのバスアクセスを調停する制御装置であって、
    前記バスマスタ内のモジュールごとのバスアクセス要求をスタックするリクエストキューと、
    前記リクエストキューにスタックした前記バスアクセス要求の数を検出する検出手段と、
    前記バスアクセス要求の数に応じて、前記複数のモジュールのバスアクセスの優先順位を設定する制御手段を有することを特徴とする制御装置。
  10. バスに接続されている複数のバスマスタのバスアクセスを調停する制御装置の制御方法であって、
    前記複数のバスマスタそれぞれが備える、バスのデータを格納するバッファの空き状態を検出し、
    前記バッファの空き状態に応じて、前記複数のバスマスタのバスアクセスの優先順位を設定することを特徴とする制御方法。
  11. バスに接続されているバスマスタのバスアクセスを調停する制御装置の制御方法であって、
    前記バスマスタ内のモジュールごとのバスアクセス要求をスタックするリクエストキューにスタックした前記バスアクセス要求の数を検出し、
    前記バスアクセス要求の数に応じて、前記複数のモジュールのバスアクセスの優先順位を設定することを特徴とする制御方法。
  12. 請求項10または請求項11に記載の制御方法をプロセッサに実行させるためのプログラム。
  13. 請求項12に記載プログラムが記録されていることを特徴とするコンピュータが読み取り可能な記録媒体。
JP2005099420A 2005-03-30 2005-03-30 バスアクセスを調停する制御装置およびデータ処理装置の制御方法 Expired - Fee Related JP4847036B2 (ja)

Priority Applications (4)

Application Number Priority Date Filing Date Title
JP2005099420A JP4847036B2 (ja) 2005-03-30 2005-03-30 バスアクセスを調停する制御装置およびデータ処理装置の制御方法
US11/378,005 US8086776B2 (en) 2005-03-30 2006-03-17 Device for arbitrating bus accesses and method for controlling same
CNB2006100665585A CN100504825C (zh) 2005-03-30 2006-03-30 仲裁器和控制仲裁器的方法以及信息处理装置
US13/304,115 US8706939B2 (en) 2005-03-30 2011-11-23 Device for arbitrating bus accesses and method for controlling same

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2005099420A JP4847036B2 (ja) 2005-03-30 2005-03-30 バスアクセスを調停する制御装置およびデータ処理装置の制御方法

Related Child Applications (2)

Application Number Title Priority Date Filing Date
JP2011019127A Division JP4847615B2 (ja) 2011-01-31 2011-01-31 バスアクセスを調停する制御装置およびその方法
JP2011019126A Division JP4847614B2 (ja) 2011-01-31 2011-01-31 バスアクセスを調停する制御装置

Publications (3)

Publication Number Publication Date
JP2006277620A JP2006277620A (ja) 2006-10-12
JP2006277620A5 true JP2006277620A5 (ja) 2008-05-08
JP4847036B2 JP4847036B2 (ja) 2011-12-28

Family

ID=37030387

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2005099420A Expired - Fee Related JP4847036B2 (ja) 2005-03-30 2005-03-30 バスアクセスを調停する制御装置およびデータ処理装置の制御方法

Country Status (3)

Country Link
US (2) US8086776B2 (ja)
JP (1) JP4847036B2 (ja)
CN (1) CN100504825C (ja)

Families Citing this family (28)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4847036B2 (ja) * 2005-03-30 2011-12-28 キヤノン株式会社 バスアクセスを調停する制御装置およびデータ処理装置の制御方法
JP2009266152A (ja) * 2008-04-30 2009-11-12 Toshiba Corp コントローラ、ハードディスクドライブおよびコントロール方法
US8583845B2 (en) * 2008-08-07 2013-11-12 Nec Corporation Multi-processor system and controlling method thereof
JP5125890B2 (ja) * 2008-08-28 2013-01-23 富士通セミコンダクター株式会社 調停装置及び電子機器
WO2011016280A1 (ja) * 2009-08-03 2011-02-10 本田技研工業株式会社 ロボットおよび制御システム
JP5413098B2 (ja) * 2009-09-29 2014-02-12 日本電気株式会社 調停優位性の切り替え方法、調停装置、及びプロセッサ
JP5418193B2 (ja) * 2009-12-14 2014-02-19 富士ゼロックス株式会社 調停装置、画像処理装置、及び画像形成システム
JP5707911B2 (ja) * 2010-01-27 2015-04-30 富士通セミコンダクター株式会社 データ転送制御装置
JP5509151B2 (ja) * 2011-05-26 2014-06-04 京セラドキュメントソリューションズ株式会社 Dma制御装置及びこれを含む画像形成装置
WO2013094031A1 (ja) * 2011-12-21 2013-06-27 キヤノン株式会社 情報処理装置、その装置を用いた記録装置
JP6056363B2 (ja) * 2012-10-12 2017-01-11 株式会社ソシオネクスト 処理装置及び処理装置の制御方法
US8995455B1 (en) * 2012-11-15 2015-03-31 Qlogic, Corporation Memory devices for network devices and associated methods
US8959266B1 (en) * 2013-08-02 2015-02-17 Intel Corporation Dynamic priority control based on latency tolerance
JP6297853B2 (ja) * 2014-02-18 2018-03-20 ルネサスエレクトロニクス株式会社 マルチプロセッサシステム
CN106469126B (zh) * 2015-08-12 2020-07-07 北京忆恒创源科技有限公司 处理io请求的方法及其存储控制器
US9775035B2 (en) * 2015-09-14 2017-09-26 GM Global Technology Operations LLC Architecture and apparatus for controller secure message processing
EP3358468B1 (en) * 2015-10-01 2020-12-09 Renesas Electronics Corporation Semiconductor device
CN107844442A (zh) * 2016-09-19 2018-03-27 深圳市中兴微电子技术有限公司 请求源响应的仲裁方法及装置
US10372642B2 (en) * 2016-09-29 2019-08-06 Intel Corporation System, apparatus and method for performing distributed arbitration
CN107918620B (zh) * 2016-10-10 2022-04-19 阿里巴巴集团控股有限公司 一种数据库的写入方法及装置、电子设备
CN108667740B (zh) * 2017-03-29 2022-02-15 腾讯科技(深圳)有限公司 流量控制的方法、装置及系统
EP3625334A1 (en) 2017-05-15 2020-03-25 c-LEcta GmbH Enzyme products
WO2019043823A1 (ja) * 2017-08-30 2019-03-07 オリンパス株式会社 メモリアクセス装置、画像処理装置、および撮像装置
US11262942B2 (en) * 2018-07-16 2022-03-01 ScaleFlux, Inc. Integrating host-side storage device management with host-side non-volatile memory
KR20200141338A (ko) * 2019-06-10 2020-12-18 삼성전자주식회사 이미지 신호 프로세서, 상기 이미지 신호 프로세서의 동작 방법 및 상기 이미지 신호 프로세서를 포함하는 이미지 처리 시스템
CN114185823B (zh) * 2022-02-17 2022-05-24 深圳比特微电子科技有限公司 仲裁器、仲裁方法、控制器和芯片
CN115080468A (zh) * 2022-05-12 2022-09-20 珠海全志科技股份有限公司 一种非阻塞的信息传输方法和装置
CN114911727A (zh) * 2022-05-26 2022-08-16 上海美仁半导体有限公司 总线仲裁方法和装置、计算机可读存储介质及主控芯片

Family Cites Families (104)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4161779A (en) * 1977-11-30 1979-07-17 Burroughs Corporation Dynamic priority system for controlling the access of stations to a shared device
US4191997A (en) * 1978-04-10 1980-03-04 International Business Machines Corporation Circuits and methods for multiple control in data processing systems
US4761807A (en) * 1982-09-29 1988-08-02 Vmx, Inc. Electronic audio communications system with voice authentication features
US4751671A (en) * 1983-02-14 1988-06-14 Prime Computer, Inc. Size configurable data storage system
WO1986003639A1 (en) * 1984-12-03 1986-06-19 The University Of Western Australia Queueing protocol
US4682284A (en) * 1984-12-06 1987-07-21 American Telephone & Telegraph Co., At&T Bell Lab. Queue administration method and apparatus
EP0206743A3 (en) * 1985-06-20 1990-04-25 Texas Instruments Incorporated Zero fall-through time asynchronous fifo buffer with nonambiguous empty/full resolution
US4805128A (en) * 1985-11-22 1989-02-14 Geophysical Service Inc. Format conversion system
US5025370A (en) * 1986-09-02 1991-06-18 Koegel Robert J Circuit for preventing lock-out of high priority requests to a system controller
US5068782A (en) * 1987-02-02 1991-11-26 Unisys Corp. Accessing control with predetermined priority based on a feedback arrangement
JPS63251854A (ja) * 1987-04-09 1988-10-19 Mitsubishi Electric Corp マルチポ−トメモリコントロ−ラ
JPS6482248A (en) * 1987-09-25 1989-03-28 Nec Corp Priority level deciding circuit
JPH01320555A (ja) * 1988-06-22 1989-12-26 Hitachi Ltd バッファ記憶装置
US4924380A (en) * 1988-06-20 1990-05-08 Modular Computer Systems, Inc. (Florida Corporation) Dual rotating priority arbitration method for a multiprocessor memory bus
JPH0210459A (ja) 1988-06-29 1990-01-16 Oki Electric Ind Co Ltd バス使用権決定方式
US5155810A (en) * 1989-01-10 1992-10-13 Bull Hn Information Systems Inc. Dual FIFO peripheral with combinatorial logic circuitry
JP2772823B2 (ja) * 1989-06-06 1998-07-09 日立マクセル株式会社 半導体記憶装置のアクセス調停回路
US5179662A (en) * 1989-08-31 1993-01-12 International Business Machines Corporation Optimized i/o buffers having the ability to increase or decrease in size to meet system requirements
JP3227575B2 (ja) * 1990-03-08 2001-11-12 株式会社日立製作所 共有資源アクセス制御装置
JPH04114389A (ja) * 1990-09-05 1992-04-15 Matsushita Electric Ind Co Ltd 先入先出バッファ回路
US5210829A (en) * 1990-12-12 1993-05-11 Digital Equipment Corporation Adjustable threshold for buffer management
JPH04322353A (ja) 1991-04-23 1992-11-12 Nec Corp バス・システム
JP3027445B2 (ja) * 1991-07-31 2000-04-04 株式会社高取育英会 メモリーコントロールデバイス
JPH0594409A (ja) 1991-10-02 1993-04-16 Nec Eng Ltd バス調停システム
US5440691A (en) * 1992-02-27 1995-08-08 Digital Equipment Corporation, Pat. Law Group System for minimizing underflowing transmit buffer and overflowing receive buffer by giving highest priority for storage device access
JP2806678B2 (ja) * 1992-03-09 1998-09-30 日本電気株式会社 バス制御装置
US5444855A (en) * 1992-04-17 1995-08-22 International Business Machines Corporation System for guaranteed CPU bus access by I/O devices monitoring separately predetermined distinct maximum non CPU bus activity and inhibiting I/O devices thereof
JPH06131307A (ja) * 1992-10-20 1994-05-13 Fujitsu Ltd マルチcpuシステムにおける負荷分散方式
GB2277816B (en) * 1993-05-04 1997-09-03 Motorola Inc Data communication system
US5537128A (en) * 1993-08-04 1996-07-16 Cirrus Logic, Inc. Shared memory for split-panel LCD display systems
US5548796A (en) * 1993-11-02 1996-08-20 National Semiconductor Corporation Method of automatic retransmission of frames in a local area network
JP2806771B2 (ja) * 1993-12-24 1998-09-30 甲府日本電気株式会社 バス調停回路
TW400483B (en) * 1994-03-01 2000-08-01 Intel Corp High performance symmetric arbitration protocol with support for I/O requirements
US5561823A (en) * 1994-03-14 1996-10-01 Conner Peripherals, Inc. Monitor system for determining the available capacity of a READ buffer and a WRITE buffer in a disk drive system
JPH07319630A (ja) * 1994-05-27 1995-12-08 Nec Corp バッファ容量決定方式
US5687316A (en) * 1994-07-29 1997-11-11 International Business Machines Corporation Communication apparatus and methods having P-MAC, I-MAC engines and buffer bypass for simultaneously transmitting multimedia and packet data
US6154826A (en) * 1994-11-16 2000-11-28 University Of Virginia Patent Foundation Method and device for maximizing memory system bandwidth by accessing data in a dynamically determined order
US6178475B1 (en) * 1994-12-19 2001-01-23 Advanced Micro Devices Inc. Multimedia system employing timers to properly allocate bus access
US5649157A (en) * 1995-03-30 1997-07-15 Hewlett-Packard Co. Memory controller with priority queues
US5666494A (en) * 1995-03-31 1997-09-09 Samsung Electronics Co., Ltd. Queue management mechanism which allows entries to be processed in any order
EP0752666A3 (en) * 1995-07-06 2004-04-28 Sun Microsystems, Inc. Method and apparatus for fast-forwarding slave requests in a packet-switched computer system
US5860110A (en) 1995-08-22 1999-01-12 Canon Kabushiki Kaisha Conference maintenance method for cache memories in multi-processor system triggered by a predetermined synchronization point and a predetermined condition
JPH0962579A (ja) 1995-08-22 1997-03-07 Canon Inc 情報処理装置及び情報処理システム
US6418148B1 (en) * 1995-10-05 2002-07-09 Lucent Technologies Inc. Burst-level resource allocation in cellular systems
US5781927A (en) * 1996-01-30 1998-07-14 United Microelectronics Corporation Main memory arbitration with priority scheduling capability including multiple priorty signal connections
GB2312058B (en) * 1996-04-12 2000-08-09 Sony Uk Ltd Data buffer
US5761445A (en) * 1996-04-26 1998-06-02 Unisys Corporation Dual domain data processing network with cross-linking data queues and selective priority arbitration logic
US5845097A (en) * 1996-06-03 1998-12-01 Samsung Electronics Co., Ltd. Bus recovery apparatus and method of recovery in a multi-master bus system
JPH1011337A (ja) * 1996-06-24 1998-01-16 Hitachi Ltd 記憶装置におけるデータ制御方法
JPH10187601A (ja) * 1996-12-26 1998-07-21 Kobe Nippon Denki Software Kk 優先順位決定回路
US5933413A (en) * 1997-01-13 1999-08-03 Advanced Micro Devices, Inc. Adaptive priority determination for servicing transmit and receive in network controllers
US5950229A (en) * 1997-03-12 1999-09-07 Micron Electronics, Inc. System for accelerating memory bandwidth
US6141715A (en) * 1997-04-03 2000-10-31 Micron Technology, Inc. Method and system for avoiding live lock conditions on a computer bus by insuring that the first retired bus master is the first to resubmit its retried transaction
US5987621A (en) * 1997-04-25 1999-11-16 Emc Corporation Hardware and software failover services for a file server
US6094696A (en) * 1997-05-07 2000-07-25 Advanced Micro Devices, Inc. Virtual serial data transfer mechanism
US5996037A (en) * 1997-06-03 1999-11-30 Lsi Logic Corporation System and method for arbitrating multi-function access to a system bus
US6230219B1 (en) * 1997-11-10 2001-05-08 International Business Machines Corporation High performance multichannel DMA controller for a PCI host bridge with a built-in cache
US6208703B1 (en) * 1998-05-15 2001-03-27 Hewlett Packard Company First-in-first-out synchronizer
JPH11338820A (ja) * 1998-05-29 1999-12-10 Matsushita Electric Ind Co Ltd バス・アービタ
JP3581601B2 (ja) * 1998-12-18 2004-10-27 松下電器産業株式会社 データ転送装置、データ転送システムおよび記録媒体
JP2000201161A (ja) * 1999-01-08 2000-07-18 Nec Eng Ltd ア―ビトレ―ション制御回路
US6189061B1 (en) * 1999-02-01 2001-02-13 Motorola, Inc. Multi-master bus system performing atomic transactions and method of operating same
US6385671B1 (en) * 1999-03-29 2002-05-07 Intel Corporation Method/apparatus for flushing DMA transmit packet in FIFO when self-ID code generated by counter after bus reset is different than FIFO message self-ID field
US6629220B1 (en) * 1999-08-20 2003-09-30 Intel Corporation Method and apparatus for dynamic arbitration between a first queue and a second queue based on a high priority transaction type
US6246256B1 (en) * 1999-11-29 2001-06-12 Broadcom Corporation Quantized queue length arbiter
KR100321784B1 (ko) * 2000-03-20 2002-02-01 오길록 중재 지연 내성의 분산형 입력 버퍼 스위치 시스템 및그를 이용한 입력 데이터 처리 방법
US6715011B1 (en) * 2000-05-31 2004-03-30 International Business Machines Corporation PCI/PCI-X bus bridge with performance monitor
TW515960B (en) * 2000-08-11 2003-01-01 Via Tech Inc Architecture and method of extended bus and bridge thereof
US6810470B1 (en) * 2000-08-14 2004-10-26 Ati Technologies, Inc. Memory request interlock
JP3615478B2 (ja) * 2000-10-25 2005-02-02 京セラミタ株式会社 メモリアクセス調停方法
US6804736B2 (en) * 2000-11-30 2004-10-12 Hewlett-Packard Development Company, L.P. Bus access arbitration based on workload
US20020146023A1 (en) * 2001-01-09 2002-10-10 Regan Myers Transport stream multiplexer utilizing smart FIFO-meters
US20020176430A1 (en) * 2001-01-25 2002-11-28 Sangha Onkar S. Buffer management for communication systems
US7110359B1 (en) * 2001-03-05 2006-09-19 Advanced Micro Devices, Inc. System and method for dynamically updating weights of weighted round robin in output queues
US6907479B2 (en) * 2001-07-18 2005-06-14 Integrated Device Technology, Inc. Integrated circuit FIFO memory devices that are divisible into independent FIFO queues, and systems and methods for controlling same
US6832280B2 (en) * 2001-08-10 2004-12-14 Freescale Semiconductor, Inc. Data processing system having an adaptive priority controller
US7107374B1 (en) * 2001-09-05 2006-09-12 Xilinx, Inc. Method for bus mastering for devices resident in configurable system logic
US6938133B2 (en) * 2001-09-28 2005-08-30 Hewlett-Packard Development Company, L.P. Memory latency and bandwidth optimizations
US6839784B1 (en) * 2001-10-15 2005-01-04 Advanced Micro Devices, Inc. Control unit of an I/O node for a computer system including a plurality of scheduler units each including a plurality of buffers each corresponding to a respective virtual channel
US6754772B2 (en) * 2001-11-15 2004-06-22 Micron Technology, Inc. Distributed cache
JP2003228512A (ja) * 2002-02-05 2003-08-15 Fujitsu Ltd データ転送装置
US7080177B2 (en) * 2002-03-01 2006-07-18 Broadcom Corporation System and method for arbitrating clients in a hierarchical real-time DRAM system
US7206857B1 (en) * 2002-05-10 2007-04-17 Altera Corporation Method and apparatus for a network processor having an architecture that supports burst writes and/or reads
GB2388929B (en) * 2002-05-23 2005-05-18 Advanced Risc Mach Ltd Handling of a multi-access instruction in a data processing apparatus
US20040003164A1 (en) * 2002-06-27 2004-01-01 Patrick Boily PCI bridge and data transfer methods
US7099972B2 (en) * 2002-07-03 2006-08-29 Sun Microsystems, Inc. Preemptive round robin arbiter
KR100480605B1 (ko) * 2002-07-25 2005-04-06 삼성전자주식회사 네트워크 제어기의 송신부 버퍼 및 수신부 버퍼를제어하는 방법 및 네트워크 제어기
CN1200344C (zh) * 2002-10-18 2005-05-04 威盛电子股份有限公司 具有并行仲裁机制的多重允许控制器及其方法
SE524201C2 (sv) * 2002-12-17 2004-07-06 Lars-Berno Fredriksson Anordning vid distribuerat styr- och övervakningssystem
US7266083B2 (en) * 2003-02-26 2007-09-04 International Business Machines Corporation Method and apparatus for implementing queue pair connection protection over infiniband
US7809252B2 (en) * 2003-04-09 2010-10-05 Corel Inc. Systems and methods for caching multimedia data
EP1482412B1 (en) * 2003-05-30 2006-08-23 Agilent Technologies Inc Shared storage arbitration
US7836447B2 (en) * 2003-07-15 2010-11-16 Intel Corporation Method of efficient performance monitoring for symmetric multi-threading systems
JP4276094B2 (ja) * 2004-01-26 2009-06-10 エヌ・ティ・ティ・コミュニケーションズ株式会社 パケットの優先制御を行う通信装置及び優先制御方法
US7188219B2 (en) * 2004-01-30 2007-03-06 Micron Technology, Inc. Buffer control system and method for a memory system having outstanding read and write request buffers
JP2005258576A (ja) * 2004-03-09 2005-09-22 Mitsubishi Electric Corp 二重系cpu切替システム
US7418540B2 (en) * 2004-04-28 2008-08-26 Intel Corporation Memory controller with command queue look-ahead
US7606269B1 (en) * 2004-07-27 2009-10-20 Intel Corporation Method and apparatus for detecting and managing loss of alignment in a virtually concatenated group
US8219745B2 (en) * 2004-12-02 2012-07-10 International Business Machines Corporation Memory controller to utilize DRAM write buffers
JP4847036B2 (ja) * 2005-03-30 2011-12-28 キヤノン株式会社 バスアクセスを調停する制御装置およびデータ処理装置の制御方法
JP2006295819A (ja) * 2005-04-14 2006-10-26 Sony Corp データ送信装置、データ送信方法及びデータ送信プログラム
US8082396B2 (en) * 2005-04-28 2011-12-20 International Business Machines Corporation Selecting a command to send to memory
CN101185056B (zh) * 2005-05-30 2012-04-18 Nxp股份有限公司 数据流水线管理系统和使用该系统的方法
CN101647002A (zh) * 2007-03-28 2010-02-10 Nxp股份有限公司 多处理系统及方法

Similar Documents

Publication Publication Date Title
JP2006277620A5 (ja)
US10866910B2 (en) Systems, methods, and computer-readable media for managing instruction fetch in virtual computing environments
US9563367B2 (en) Latency command processing for solid state drive interface protocol
JP2007122483A5 (ja)
KR101270848B1 (ko) 트래픽 클래스들과 관련된 포트들을 갖는 다중 포트 메모리 제어기
WO2010013189A3 (en) Data processing circuit with arbitration between a plurality of queues
US8412870B2 (en) Optimized arbiter using multi-level arbitration
US20090172686A1 (en) Method for managing thread group of process
JP2009540681A5 (ja)
JP2009527820A5 (ja)
US20070233923A1 (en) Bus arbitration system and method thereof
CN112559405B (zh) 一种具有令牌桶结构的多通道dma的控制方法和装置
JP2008515090A5 (ja)
US8285892B2 (en) Quantum burst arbiter and memory controller
CN106484549A (zh) 一种交互方法、NVMe设备、HOST及物理机系统
JP5591022B2 (ja) バス帯域モニタ装置およびバス帯域モニタ方法
US20070283064A1 (en) Arbiter and arbitrating method
EP1865415A1 (en) Methods and system for providing low latency and scalable interrupt collection
JP2015530679A (ja) 高効率アトミック演算を使用した方法および装置
CN112532499B (zh) 一种仲裁方法、装置、设备、存储介质及芯片
US9870156B2 (en) Memory system and method of controlling memory system
CN105183398B (zh) 一种存储设备、电子设备及数据处理方法
JP2015153282A5 (ja)
JP2009048298A5 (ja)
JP4953794B2 (ja) バスシステムのバス調停方法及びバスシステム