JP2009540681A5 - - Google Patents

Download PDF

Info

Publication number
JP2009540681A5
JP2009540681A5 JP2009514434A JP2009514434A JP2009540681A5 JP 2009540681 A5 JP2009540681 A5 JP 2009540681A5 JP 2009514434 A JP2009514434 A JP 2009514434A JP 2009514434 A JP2009514434 A JP 2009514434A JP 2009540681 A5 JP2009540681 A5 JP 2009540681A5
Authority
JP
Japan
Prior art keywords
value
buffer
watermark
stop
transmitting device
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2009514434A
Other languages
English (en)
Other versions
JP2009540681A (ja
Filing date
Publication date
Priority claimed from US11/446,891 external-priority patent/US7457892B2/en
Application filed filed Critical
Publication of JP2009540681A publication Critical patent/JP2009540681A/ja
Publication of JP2009540681A5 publication Critical patent/JP2009540681A5/ja
Pending legal-status Critical Current

Links

Claims (5)

  1. メモリバッファを規定する複数のバッファ記述子を含むバッファ記述子セットにおける第1のバッファ記述子を表す第1の値を、第1の時に受信することと、第1のバッファ記述子は空きバッファ記述子であることと、
    第1の値に基づき、送信デバイスから受信されているデータを停止させると決定することと、からなる方法。
  2. 集積回路デバイスにおいて受信されているデータが停止される期間を識別する停止インジケータを提供することと、
    同期間中、送信デバイスからのデータのデータ受信の停止を継続すると決定することと、を含む請求項1に記載の方法。
  3. バッファ記述子セットにおける1つのバッファ記述子がもはや空でないことを表す第2の値を受信することと、
    バッファ記述子セットにおける所望の空きバッファ記述子の数を表すウォーターマーク値を受信することと、
    さらに第1の値、第2の値およびウォーターマーク値に基づき、集積回路デバイスにおいて送信デバイスから受信されているデータを停止させると決定することと、を含む請求項1に記載の方法。
  4. 集積回路デバイスにおいて送信デバイスから受信されているデータを停止させると決定することは、第1の値と第2の値との関係がウォーターマーク値未満であることに基づく請求項3に記載の方法。
  5. ウォーターマーク値を格納するウォーターマークレジスタと、ウォーターマーク値は、メモリバッファに対するバッファ記述子セットの所望の空きバッファ記述子の最少数を示すことと、
    ウォーターマークレジスタに接続された第1の入力と、ウォーターマーク値に基づきアサートされた信号を提供し、メモリバッファのオーバフローの可能性を示す出力とを有するオーバフロー検出モジュールと、
    オーバフロー検出モジュールの出力に接続された入力と、オーバフロー検出モジュールにおける信号がオーバフローの可能性を示すとき、インタフェースモジュールに情報を送信することを停止するとの要求を送信デバイスに送信する出力とを有するインタフェースモジュールと、を備える通信コントローラ。
JP2009514434A 2006-06-05 2007-04-05 データ通信フロー制御の装置および方法 Pending JP2009540681A (ja)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US11/446,891 US7457892B2 (en) 2006-06-05 2006-06-05 Data communication flow control device and methods thereof
PCT/US2007/066013 WO2007146479A2 (en) 2006-06-05 2007-04-05 Data communication flow control device and methods thereof

Publications (2)

Publication Number Publication Date
JP2009540681A JP2009540681A (ja) 2009-11-19
JP2009540681A5 true JP2009540681A5 (ja) 2010-05-20

Family

ID=38832592

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2009514434A Pending JP2009540681A (ja) 2006-06-05 2007-04-05 データ通信フロー制御の装置および方法

Country Status (5)

Country Link
US (1) US7457892B2 (ja)
EP (1) EP2030096B1 (ja)
JP (1) JP2009540681A (ja)
CN (1) CN101460912B (ja)
WO (1) WO2007146479A2 (ja)

Families Citing this family (25)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE102005001956B4 (de) * 2005-01-14 2006-11-09 Infineon Technologies Ag Verfahren und Vorrichtung zur Datenübertragung mit einer DSL-Technik
JP2008172515A (ja) * 2007-01-11 2008-07-24 Sony Corp 送信装置および方法、通信装置、並びにプログラム
KR100987258B1 (ko) * 2007-02-09 2010-10-12 삼성전자주식회사 통신 시스템에서 데이터 흐름 제어 장치 및 방법
GB0702746D0 (en) * 2007-02-13 2007-03-21 Appsense Holdings Ltd Improvements in and relating to irp handling
US8661167B2 (en) * 2007-09-17 2014-02-25 Intel Corporation DMA (direct memory access) coalescing
US8479028B2 (en) * 2007-09-17 2013-07-02 Intel Corporation Techniques for communications based power management
US9367495B1 (en) * 2008-09-30 2016-06-14 Lattice Semiconductor Corporation High speed integrated circuit interface
US8412866B2 (en) * 2008-11-24 2013-04-02 Via Technologies, Inc. System and method of dynamically switching queue threshold
GB2466982B (en) * 2009-01-16 2013-07-17 Nvidia Technology Uk Ltd DMA Engine
US8347121B2 (en) 2009-07-31 2013-01-01 Broadcom Corporation System and method for adjusting an energy efficient ethernet control policy using measured power savings
US8190794B2 (en) * 2009-10-21 2012-05-29 Texas Instruments Incorporated Control function for memory based buffers
US9069489B1 (en) 2010-03-29 2015-06-30 Marvell Israel (M.I.S.L) Ltd. Dynamic random access memory front end
US20110228674A1 (en) * 2010-03-18 2011-09-22 Alon Pais Packet processing optimization
IL211490A (en) * 2010-03-02 2016-09-29 Marvell Israel(M I S L ) Ltd Early next packets of information
US8327047B2 (en) * 2010-03-18 2012-12-04 Marvell World Trade Ltd. Buffer manager and methods for managing memory
US9098203B1 (en) 2011-03-01 2015-08-04 Marvell Israel (M.I.S.L) Ltd. Multi-input memory command prioritization
CN102209042B (zh) * 2011-07-21 2014-04-16 迈普通信技术股份有限公司 一种避免先入先出队列溢出的方法及设备
JP5734788B2 (ja) * 2011-08-19 2015-06-17 株式会社東芝 通信装置及びプログラム
US10229072B2 (en) * 2014-03-19 2019-03-12 Avago Technologies International Sales Pte. Limited System and method for despreader memory management
US10210089B2 (en) 2015-06-18 2019-02-19 Nxp Usa, Inc. Shared buffer management for variable length encoded data
US11284301B2 (en) * 2017-04-17 2022-03-22 Qualcomm Incorporated Flow control for wireless devices
JP6992295B2 (ja) * 2017-07-11 2022-01-13 富士フイルムビジネスイノベーション株式会社 電子装置
CN110221911B (zh) * 2018-03-02 2021-09-28 大唐移动通信设备有限公司 一种以太网数据保护方法和装置
JP7131357B2 (ja) * 2018-12-12 2022-09-06 富士通株式会社 通信装置、通信方法、および通信プログラム
CN115361345B (zh) * 2022-10-24 2023-01-24 北京智芯微电子科技有限公司 一种基于单总线信息传输的数据流控方法、装置及通信系统

Family Cites Families (23)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3056348B2 (ja) * 1993-03-18 2000-06-26 株式会社日立製作所 ブリッジ装置および記憶手段管理方法
JPH0787133A (ja) * 1993-09-16 1995-03-31 Hitachi Ltd データ通信ノードのバッファ制御方法
JPH10276224A (ja) * 1997-03-28 1998-10-13 Hitachi Cable Ltd スイッチングハブ
US6098103A (en) * 1997-08-11 2000-08-01 Lsi Logic Corporation Automatic MAC control frame generating apparatus for LAN flow control
US6084856A (en) * 1997-12-18 2000-07-04 Advanced Micro Devices, Inc. Method and apparatus for adjusting overflow buffers and flow control watermark levels
US6570850B1 (en) * 1998-04-23 2003-05-27 Giganet, Inc. System and method for regulating message flow in a digital data network
US6112267A (en) * 1998-05-28 2000-08-29 Digital Equipment Corporation Hierarchical ring buffers for buffering data between processor and I/O device permitting data writes by processor and data reads by I/O device simultaneously directed at different buffers at different levels
JPH11339464A (ja) * 1998-05-28 1999-12-10 Sony Corp Fifo記憶回路
US6252849B1 (en) 1998-06-30 2001-06-26 Sun Microsystems, Inc. Flow control using output port buffer allocation
JP3458750B2 (ja) * 1999-03-10 2003-10-20 日本電気株式会社 バス制御装置ならびに同装置を持つ情報処理システム
US6405258B1 (en) 1999-05-05 2002-06-11 Advanced Micro Devices Inc. Method and apparatus for controlling the flow of data frames through a network switch on a port-by-port basis
JP2001094613A (ja) * 1999-09-21 2001-04-06 Canon Inc 通信制御装置、方法および記録媒体
US7065582B1 (en) * 1999-12-21 2006-06-20 Advanced Micro Devices, Inc. Automatic generation of flow control frames
JP2001203705A (ja) * 2000-01-19 2001-07-27 Nec Corp フロー制御回路及びフロー制御方法並びにフロー制御プログラムを記録した記憶媒体
US7155542B2 (en) * 2001-06-27 2006-12-26 Intel Corporation Dynamic network interface with zero-copy frames
JP2003152761A (ja) * 2001-11-14 2003-05-23 Nec Miyagi Ltd Lan中継装置及びそれに用いる適応型フロー制御方法並びにそのプログラム
JP3897094B2 (ja) * 2001-11-30 2007-03-22 横河電機株式会社 インタフェース変換装置
US6779084B2 (en) * 2002-01-23 2004-08-17 Intel Corporation Enqueue operations for multi-buffer packets
JP3843864B2 (ja) * 2002-02-28 2006-11-08 横河電機株式会社 回線接続装置及び当該装置の輻輳状態監視方法
US6851008B2 (en) 2002-03-06 2005-02-01 Broadcom Corporation Adaptive flow control method and apparatus
US6892285B1 (en) * 2002-04-30 2005-05-10 Cisco Technology, Inc. System and method for operating a packet buffer
US7089380B1 (en) * 2003-05-07 2006-08-08 Avago Technologies General Ip (Singapore) Pte. Ltd. Method and system to compute a status for a circular queue within a memory device
US7564785B2 (en) * 2004-05-21 2009-07-21 Intel Corporation Dynamic flow control support

Similar Documents

Publication Publication Date Title
JP2009540681A5 (ja)
US8874959B2 (en) Information processing apparatus, image forming apparatus, and information processing program
US20070233923A1 (en) Bus arbitration system and method thereof
CA2366397A1 (en) An interface for data transfer between integrated circuits
CN113468097B (zh) 基于片上系统的数据交换方法
RU2013146508A (ru) СПОСОБ И УСТРОЙСТВО ДЛЯ ОБЕСПЕЧЕНИЯ ПОТОКОВ НА ОСНОВЕ ИДЕНТИФИКАТОРА ЧЕРЕЗ ШИНУ PCI Express
JP5591729B2 (ja) トレースデータの優先度の選択
CN105468548B (zh) 串行外围接口的通信
TW200739600A (en) Multi-port memory device with serial input/output interface and control method thereof
KR101733203B1 (ko) 아이디 컨버터를 포함하는 버스 시스템 및 그것의 변환 방법
JP2010086524A (ja) 省電力機能を有するブリッジ装置
CN102073611B (zh) 一种i2c总线控制系统及方法
CN108132910A (zh) 系统互连以及具有系统互连的片上系统
US20140019671A1 (en) Flash Memory Controllers and Error Detection Methods
TW202046093A (zh) 韌體更新裝置以及韌體更新方法
US7779174B2 (en) Method and apparatus for dynamically changing burst length using direct memory access control
US20050177663A1 (en) Method of using bus and bus interface
US9170911B1 (en) Protocol error monitoring on an interface between hard logic and soft logic
CN105573947B (zh) 一种基于apb总线的sd/mmc卡控制方法
CN107291641B (zh) 用于计算单元的存储器直接访问控制装置及其运行方法
KR20130045894A (ko) 인터럽트 요인 관리 장치 및 인터럽트 처리 시스템
WO2010103987A1 (ja) データ伝送システムおよびそのデータ読出し方法
CN109597781B (zh) 与双线总线相关的时间条件的检测
CN109582634B (zh) 总线系统
WO2016045288A1 (zh) 一种异步fifo控制器及防止异步fifo缓存数据溢出的方法