CN109582634B - 总线系统 - Google Patents
总线系统 Download PDFInfo
- Publication number
- CN109582634B CN109582634B CN201811028101.4A CN201811028101A CN109582634B CN 109582634 B CN109582634 B CN 109582634B CN 201811028101 A CN201811028101 A CN 201811028101A CN 109582634 B CN109582634 B CN 109582634B
- Authority
- CN
- China
- Prior art keywords
- function block
- command
- bus
- slave function
- slave
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 230000004044 response Effects 0.000 claims abstract description 71
- 230000001012 protector Effects 0.000 claims abstract description 61
- 238000000034 method Methods 0.000 claims description 29
- 230000006870 function Effects 0.000 description 281
- 238000010586 diagram Methods 0.000 description 15
- 239000008186 active pharmaceutical agent Substances 0.000 description 8
- 230000005540 biological transmission Effects 0.000 description 5
- 230000002093 peripheral effect Effects 0.000 description 5
- 238000012545 processing Methods 0.000 description 4
- 238000012546 transfer Methods 0.000 description 4
- 230000008569 process Effects 0.000 description 2
- LHMQDVIHBXWNII-UHFFFAOYSA-N 3-amino-4-methoxy-n-phenylbenzamide Chemical compound C1=C(N)C(OC)=CC=C1C(=O)NC1=CC=CC=C1 LHMQDVIHBXWNII-UHFFFAOYSA-N 0.000 description 1
- 238000003491 array Methods 0.000 description 1
- 238000004891 communication Methods 0.000 description 1
- 230000014509 gene expression Effects 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 230000003068 static effect Effects 0.000 description 1
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F11/00—Error detection; Error correction; Monitoring
- G06F11/07—Responding to the occurrence of a fault, e.g. fault tolerance
- G06F11/0703—Error or fault processing not based on redundancy, i.e. by taking additional measures to deal with the error or fault not making use of redundancy in operation, in hardware, or in data representation
- G06F11/0706—Error or fault processing not based on redundancy, i.e. by taking additional measures to deal with the error or fault not making use of redundancy in operation, in hardware, or in data representation the processing taking place on a specific hardware platform or in a specific software environment
- G06F11/0721—Error or fault processing not based on redundancy, i.e. by taking additional measures to deal with the error or fault not making use of redundancy in operation, in hardware, or in data representation the processing taking place on a specific hardware platform or in a specific software environment within a central processing unit [CPU]
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/14—Handling requests for interconnection or transfer
- G06F13/36—Handling requests for interconnection or transfer for access to common bus or bus system
- G06F13/362—Handling requests for interconnection or transfer for access to common bus or bus system with centralised access control
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F15/00—Digital computers in general; Data processing equipment in general
- G06F15/76—Architectures of general purpose stored program computers
- G06F15/78—Architectures of general purpose stored program computers comprising a single central processing unit
- G06F15/7807—System on chip, i.e. computer system on a single chip; System in package, i.e. computer system on one or more chips in a single package
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F1/00—Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
- G06F1/24—Resetting means
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F11/00—Error detection; Error correction; Monitoring
- G06F11/07—Responding to the occurrence of a fault, e.g. fault tolerance
- G06F11/0703—Error or fault processing not based on redundancy, i.e. by taking additional measures to deal with the error or fault not making use of redundancy in operation, in hardware, or in data representation
- G06F11/0706—Error or fault processing not based on redundancy, i.e. by taking additional measures to deal with the error or fault not making use of redundancy in operation, in hardware, or in data representation the processing taking place on a specific hardware platform or in a specific software environment
- G06F11/0745—Error or fault processing not based on redundancy, i.e. by taking additional measures to deal with the error or fault not making use of redundancy in operation, in hardware, or in data representation the processing taking place on a specific hardware platform or in a specific software environment in an input/output transactions management context
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F11/00—Error detection; Error correction; Monitoring
- G06F11/07—Responding to the occurrence of a fault, e.g. fault tolerance
- G06F11/0703—Error or fault processing not based on redundancy, i.e. by taking additional measures to deal with the error or fault not making use of redundancy in operation, in hardware, or in data representation
- G06F11/0793—Remedial or corrective actions
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F11/00—Error detection; Error correction; Monitoring
- G06F11/07—Responding to the occurrence of a fault, e.g. fault tolerance
- G06F11/14—Error detection or correction of the data by redundancy in operation
- G06F11/1402—Saving, restoring, recovering or retrying
- G06F11/1415—Saving, restoring, recovering or retrying at system level
- G06F11/1441—Resetting or repowering
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/10—Program control for peripheral devices
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/14—Handling requests for interconnection or transfer
- G06F13/16—Handling requests for interconnection or transfer for access to memory bus
- G06F13/1605—Handling requests for interconnection or transfer for access to memory bus based on arbitration
- G06F13/1652—Handling requests for interconnection or transfer for access to memory bus based on arbitration in a multiprocessor architecture
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/14—Handling requests for interconnection or transfer
- G06F13/16—Handling requests for interconnection or transfer for access to memory bus
- G06F13/1668—Details of memory controller
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F21/00—Security arrangements for protecting computers, components thereof, programs or data against unauthorised activity
- G06F21/70—Protecting specific internal or peripheral components, in which the protection of a component leads to protection of the entire computer
- G06F21/82—Protecting input, output or interconnection devices
- G06F21/85—Protecting input, output or interconnection devices interconnection devices, e.g. bus-connected or in-line devices
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F11/00—Error detection; Error correction; Monitoring
- G06F11/30—Monitoring
- G06F11/3003—Monitoring arrangements specially adapted to the computing system or computing system component being monitored
- G06F11/3027—Monitoring arrangements specially adapted to the computing system or computing system component being monitored where the computing system component is a bus
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F2213/00—Indexing scheme relating to interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F2213/0038—System on Chip
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- General Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Quality & Reliability (AREA)
- Computer Hardware Design (AREA)
- Computer Security & Cryptography (AREA)
- Software Systems (AREA)
- Computing Systems (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Bus Control (AREA)
- Debugging And Monitoring (AREA)
Abstract
提供一种总线系统。系统总线包括从功能块及主功能块。所述主功能块向所述从功能块传送第一命令。所述从功能块包括第一总线保护器。响应于所述从功能块处于不能够接收所述第一命令或者不能够传送与所述第一命令对应的响应信号的状态,所述第一总线保护器代表所述从功能块接收所述第一命令并向所述主功能块传送与所述第一命令对应的虚设信号。
Description
[相关申请的交叉参考]
本申请主张在2017年9月29日在韩国知识产权局提出申请的韩国专利申请第10-2017-0127286号的优先权,所述美国非临时专利申请的公开内容全文并入本申请供参考。
技术领域
本公开涉及一种总线系统。
背景技术
片上系统(System-on-Chip,SoC)是上面集成有多个功能块的芯片。所述多个功能块可包括例如一个或多个知识产权块(Intellectual Property block,IP block),且可各自执行不同的功能。SoC的使用已变得非常普遍。用于在SoC的芯片上的各个功能块之间传送命令及数据的总线系统嵌入在SoC中,并且可被视为包括功能块。
传统上,当SoC上的其中一个功能块的操作由于出现问题而停止时,可能只能通过将整个SoC复位来解决所述问题。因此,需要一种只将出现问题的功能块复位而不影响SoC的其他部分的技术。
发明内容
本公开的一些实施例提供一种响应于总线系统中的功能块的操作停止来清除总线系统中存留的命令的方法。以这种方式清除命令可用来防止总线系统的其他部分(包括其他功能块)受到影响。
本公开的一些实施例还提供一种响应于功能块的操作停止来只将总线系统中出现问题的功能块复位的方法。
然而,本公开的总线系统的一些实施例并非仅限于本文所述的具体细节。通过参照以下给出的本公开的详细说明,对本公开所属领域中的一般技术人员来说,本公开的以上及其他示例性实施例将变得更显而易见。
根据本公开的示例性实施例,一种总线系统包括从功能块及主功能块。所述主功能块向所述从功能块传送第一命令。所述从功能块包括第一总线保护器。响应于所述从功能块处于不能够接收所述第一命令或者不能够传送与所述第一命令对应的响应信号的状态,所述第一总线保护器代表所述从功能块接收所述第一命令并向所述主功能块传送与所述第一命令对应的虚设信号。
根据一些实施例,一种总线系统包括总线及系统管理器。包括第一从功能块的多个功能块连接到所述总线。如果第一从功能块的操作停止且在所述总线上不存在用于所述第一从功能块的第一命令,则所述系统管理器将所述第一从功能块复位。
根据一些实施例,一种总线系统包括:第一从功能块,包括第一总线保护器;第二从功能块,包括第二总线保护器;以及主功能块。所述主功能块向所述第一从功能块传送第一命令并向所述第二从功能块传送第二命令。响应于所述第一从功能块处于不能够接收所述第一命令或者不能够传送与所述第一命令对应的响应信号的状态,所述第一总线保护器代表所述第一从功能块接收所述第一命令并向所述主功能块传送与所述第一命令对应的第一虚设信号。所述第二从功能块向所述主功能块传送与所述第二命令对应的响应信号。
通过以下详细说明、附图及权利要求书,其他特征及示例性实施例可显而易见。
附图说明
通过参照附图详细阐述本公开的示例性实施例,本公开的以上及其它示例性实施例及特征将变得更显而易见,在附图中:
图1是根据本公开一些示例性实施例的总线系统的方块图。
图2是示出根据本公开一些示例性实施例的将操作停止的从功能块复位的方法的流程图。
图3是示出根据本公开一些示例性实施例的将操作停止的从功能块复位的方法的示意图。
图4是示出根据本公开一些示例性实施例的将操作停止的从功能块复位的方法的另一个示意图。
图5是示出根据本公开一些示例性实施例的将操作停止的从功能块复位的方法的另一个示意图。
图6是示出根据本公开一些示例性实施例的将操作停止的从功能块复位的方法的另一个示意图。
图7是示出根据本公开一些示例性实施例的用于对操作停止的从功能块进行识别的方法的示意图。
图8是示出根据本公开一些示例性实施例的将操作停止的从功能块复位的方法的另一个示意图。
图9是示出根据本公开一些示例性实施例的在经修改的总线系统中将操作停止的从功能块复位的方法的示意图。
图10是示出根据本公开一些示例性实施例的在具有多个从功能块的另一个(替代的)总线系统中将操作停止的从功能块复位的方法的示意图。
图11是示出根据本公开一些示例性实施例的在具有多个从功能块的总线系统中将操作停止的从功能块复位的另一个方法的示意图。
图12是示出根据本公开一些示例性实施例的在具有多个从功能块的总线系统中将操作停止的从功能块复位的另一个方法的示意图。
图13是示出根据本公开一些示例性实施例的将操作停止的主功能块复位(在本情形中是在传送多个命令的过程中)的另一个方法的流程图。
[符号的说明]
1:总线系统;
110:主功能块;
111:第一主功能块;
120:从功能块;
121:第一从功能块;
122:第二从功能块;
130:系统管理器;
140:总线;
210、211、220、221、222:总线保护器;
310:计数器;
411、412、421:命令;
413:虚设信号;
422:响应信号;
C1:第一命令/命令;
C2、F2:第二命令;
C3:第三命令;
C4:第四命令;
DF1、DF2、DF3:虚设命令;
DS:虚设信号;
F1:第一命令;
R1、RF1:响应信号;
S210、S220、S230、S221、S310、S320:步骤;
t1:预定时间量。
具体实施方式
图1是根据本公开一些示例性实施例的总线系统的方块图。
参照图1,总线系统1可包括多个功能块、系统管理器130及总线140。总线系统1可实施在单个芯片(例如包括且集成有多个功能块、系统管理器130及总线140的SoC的芯片)上。因此,SoC可由上面实施有总线系统1的单个芯片来实施。
总线系统1的多个功能块可如图中所示包括例如主功能块110及从功能块120。本文所用用语“功能块”可指知识产权(IP)块。每一个功能块可为分立电路,例如知识产权块(IP块)。IP块可为可重复使用的逻辑的单元、胞元的单元或集成电路的单元且可作为逻辑的独有单元、胞元的独有单元或集成电路的独有单元而属于单个实体的知识产权。分立的电路(例如,IP块)可具有结构电路组件的分立的组合,且可预先专用于执行特定功能。图1所示元件对于实现总线系统1而言并不一定是必需的。举例来说,总线系统1可包括比图1所示元件更多或更少的元件。
根据一些实施例,总线系统1可为移动装置的总线系统或者可为用于车辆的装置的总线系统。移动装置可为手机、智能手机、企业数字助理(enterprise digitalassistant,EDA)、数字相机、数字摄影机、个人(或便携式)导航装置(personal(orportable)navigation device,PND)、移动互联网装置(mobile Internet device,MID)、可穿戴式计算机、物联网(Internet of things,IoT)装置、万物互联(Internet ofEverything,IoE)装置或电子书(electronic-book,e-book)。车辆的装置可为在车辆中使用的电子装置。
主功能块110可为用于产生命令的功能块(例如,IP块)。主功能块110可为或可包括例如应用芯片、图像处理器、音频编解码器、通信站调制解调器等。
从功能块120可为接收由主功能块110产生的命令的功能块(例如,IP块)。作为另外一种选择,从功能块120可为作为由主功能块110产生的命令的目标的功能块(例如,IP块)。在实例中,从功能块120可为或可包括例如传感器集线器、存储器等。
也就是说,产生命令的功能块(例如,IP块)可为主功能块110。接收命令和/或作为由主功能块110产生的命令的目标的功能块(例如,IP块)可为从功能块120。
当前用作主功能块110的功能块(例如,IP块)此后可能会变成从功能块120。另外,当前用作从功能块120的功能块(例如,IP块)此后可能会变成主功能块110。
系统管理器130也可为IP块。系统管理器130可管理在总线系统1中执行的所有操作。在实例中,系统管理器130可为或可包括中央处理器、微控制器、微处理器、数字信号处理器等。
本文中的说明可参照系统管理器(例如,系统管理器130)。如上所述,系统管理器130可由执行特定的专用软件指令集(例如,软件模块)的处理器(例如,上述中央处理器、微控制器、微处理器、数字信号处理器)来实施。处理器执行指令来控制系统管理器130的操作。
本文所述任何处理器(或相似的元件)均为有形的及非暂时性的。本文所用用语“非暂时性”应不被解释为状态的永恒特性,而是将持续一段时间的状态特性。用语“非暂时性”具体来说否定短暂的特性,例如特定载波或信号的特性或者在任何时间任何地点中只暂时存在的其他形式。处理器是一件制品和/或机器组件。处理器被配置成执行软件指令以如在本文中的各种实施例中所述执行功能。处理器可为通用处理器或者可为应用专用集成电路(application specific integrated circuit,ASIC)的一部分。处理器还可为微处理器、微计算机、处理器芯片、控制器、微控制器、数字信号处理器(digital signalprocessor,DSP)、状态机(state machine)或可编程逻辑装置。处理器还可为逻辑电路(其包括例如现场可编程门阵列(field programmable gate array,FPGA)等可编程门阵列(programmable gate array,PGA))或包括分立的栅极和/或晶体管逻辑的另一种类型的电路。处理器可为中央处理器(central processing unit,CPU)。另外,本文所述任何处理器可包括多处理器、并行处理器或两者。多处理器可包括在单个在实体上集成的SoC中和/或包括这种SoC的单个装置中,或者可耦合到单个在实体上集成的SoC和/或包括这种SoC的单个装置。指令集可从计算机可读介质读取。另外,指令在由处理器执行时可用于执行本文所述方法及过程中的一者或多者。在特定实施例中,指令在执行期间可完全驻留在或至少局部地驻留在主存储器、静态存储器内和/或处理器内。
在替代实施例中,可构建专用硬件实施方式来实施本文所述方法中的一者或多者,所述专用硬件实施方式例如为应用专用集成电路(ASIC)、可编程逻辑阵列及用于本文所述功能块、总线保护器及总线管理器的其他硬件组件。本文所述一个或多个实施例可使用具有相关控制信号及数据信号的两个或更多个专用互连硬件模块或装置来实施功能,所述相关控制信号及数据信号可在各个模块之间传送以及经过模块传送。因此,本公开囊括软件实施方式、固件实施方式及硬件实施方式。本申请中的任何内容均不应被解释为仅或仅可使用软件而不使用硬件(例如,有形的非暂时性处理器和/或存储器)来实施。
根据一些实施例,系统管理器130判断总线系统1中所包括的多个功能块(例如,IP块)中的每一者的操作是否处于停止状态。举例来说,系统管理器130可判断总线系统1中所包括的主功能块110或从功能块120是否处于停止状态。此将在下文中参照图7详细阐述。
本文所用例如“功能块的操作处于停止状态”等表达可意指功能块处于不能够传送命令或对命令的响应信号的状态。
在实例中,当主功能块110的操作处于停止状态时,主功能块110可处于不能够为从功能块120产生及传送命令的状态。
在另一个实例中,当从功能块120的操作处于停止状态时,从功能块120可处于不能够接收由主功能块110传送的命令的状态,使得由主功能块110传送的命令存留在总线140上。另外地或作为另外一种选择,从功能块120可处于不能够向主功能块110传送对命令的响应信号的状态。
当系统管理器130产生命令时,系统管理器130也可变成主功能块110。然而,为方便起见,系统管理器130在下文中将被阐述为与主功能块110分开的实体。
功能块(例如,IP块)中的每一者可包括总线保护器。举例来说,主功能块110及从功能块120可各自包括总线保护器210或总线保护器220。当对应的功能块停止操作时,总线保护器210及总线保护器220可清除存留在总线140上的命令。
本文所述总线保护器本身可为功能块(例如,IP块),且可包括处理器、存储器和/或电路的其他元件。本文所述总线保护器可清除总线上的命令,接收命令或对命令的响应,处理命令,产生并传送虚设信号,并且产生信息。总线保护器可执行预定指令以执行这些功能中的任何一个。另外,总线保护器可包括开关,或者可控制开关,以代表包括总线保护器的功能块动态地及可选择地接收命令。
总线保护器210可包括在主功能块110中。在实例中,当主功能块110的操作停止时,总线保护器210可代表主功能块110接收由从功能块120传送的响应信号。
总线保护器220可包括在从功能块120中。在另一个实例中,当从功能块120的操作停止时,总线保护器220可接收由主功能块110传送的命令,可产生响应信号,且可将所产生的响应信号传送到主功能块110。
主功能块110、从功能块120及系统管理器130可经由总线140彼此交换信号、命令或数据。也就是说,总线140可将主功能块110与从功能块120彼此连接。在实例中,总线140可为外围组件互连(peripheral component interconnect,PCI)总线、快速外围组件互连(PCI express,PCIe)总线、高级微控制器总线架构(advanced microcontroller busarchitecture,AMBA)总线、高级高性能总线(advanced high-performance bus,AHB)、高级外围总线(advanced peripheral bus,APB)、高级可扩展接口(advanced extensibleinterface,AXI)总线及其组合的任一者,但本公开并非仅限于此。
图1示出其中总线系统1包括仅一个主功能块110及仅一个从功能块120的实例,但本公开并非仅限于此。也就是说,在另一个实例中,总线系统1可包括两个或更多个主功能块110及两个或更多个从功能块120。主功能块110及从功能块120可各自包括总线保护器。
图2是示出根据本公开一些实施例的将操作停止的从功能块复位的方法的流程图。图3至图6、图8及图9是示出根据本公开一些实施例的将操作停止的从功能块复位的方法的示意图。图7是示出根据本公开一些实施例的对操作停止的从功能块进行识别的方法的示意图。
参照图2,第一主功能块111可将第一命令C1传送到第一从功能块121。第一命令C1可经由总线140被传送到第一从功能块121。
在实例中,参照图3,响应于第一主功能块111将第一命令C1传送到第一从功能块121,第一从功能块121可经由总线140接收第一命令C1。
第一命令C1可为读取命令或写入命令,但本公开并非仅限于此。也就是说,第一命令C1可不同于读取命令或写入命令。
再次参照图2,响应于接收到第一命令C1,第一从功能块121可经由总线140将第一命令C1的响应信号R1传送到第一主功能块111。
在实例中,如果由第一从功能块121接收到的命令C1是读取命令,则响应信号R1可包括与读取命令对应的数据及与读取命令对应的响应。与读取命令对应的数据可为由读取命令请求的数据。与读取命令对应的响应可为指示第一从功能块121已响应于读取命令而正常地执行了读取操作的信息。
在另一个实例中,如果由第一从功能块121接收到的命令C1是写入命令,则响应信号R1可包括指示第一从功能块121已响应于写入命令而正常地执行了写入操作的信息。
参照图4,第一主功能块111可经由总线140接收由第一从功能块121传送的响应信号R1。总线保护器221包括在第一从功能块121中。由于第一从功能块121正在正常操作,因而总线保护器221不能执行任何特定操作。
根据一些实施例,即使当第一从功能块121正在正常操作时,第一从功能块121的总线保护器221也可接收第一命令C1,但不能执行与第一命令C1相关的任何操作或者接收第一命令。
再次参照图2,第一主功能块111可将第二命令C2传送到总线140。然后,在从总线140向第一从功能块121传送第二命令C2之前,第一从功能块121的操作可停止(A)。
在这种情形中,第一从功能块121无法将对第二命令C2的响应信号传送到第一主功能块111。在实例中,当第一从功能块121的操作停止(A)时,第一从功能块121无法接收第二命令C2。因此,第一从功能块121无法将对第二命令C2的响应信号传送到第一主功能块111。由于第一从功能块121无法接收第二命令C2,因此第二命令C2可能够存留在总线140上。
根据一些实施例,总线保护器221包括在第一从功能块121中。第二命令C2继续存留在总线140上这一问题通过将总线保护器221配置成在第一从功能块121的操作停止的情形中接收第二命令C2而得到解决。
在实例中,参照图5,在其中第一从功能块121的操作停止的状态中,第一从功能块121的总线保护器221可代表第一从功能块121接收第二命令C2。
也就是说,总线保护器221可代表操作停止的第一从功能块121来处理第二命令C2。
在实例中,参照图2,在其中第一从功能块121的操作停止(A)的状态中,第一从功能块121的总线保护器221可产生虚设信号DS(S210)。
在实例中,如果第二命令C2是读取命令,则虚设信号DS可包括虚设数据及虚设响应。在此实例中,虚设数据可为除由读取命令请求的数据之外的任意数据。虚设响应可为指示与读取命令对应的操作已由第一从功能块121执行的信息。
在另一个实例中,如果第二命令C2是写入命令,则虚设信号DS可包括虚设响应。在此实例中,虚设响应可为指示与写入命令对应的操作已由第一从功能块121执行的信息,即使所述操作事实上还没有被执行。
如果作为虚设响应传送的信息指示与第二命令C2对应的操作还没有被第一从功能块121正确执行且发生错误,则整个总线系统的操作可能会被终止。因此,即使操作事实上还没有被执行,总线保护器221仍可产生指示与第二命令C2对应的操作已被正确地执行的信号作为虚设响应。
第一从功能块121的总线保护器221可将虚设信号DS传送到已发送第二命令C2的第一主功能块111。
参照图6,第一主功能块111可经由总线140接收由第一从功能块121的总线保护器221传送的虚设信号DS。
再次参照图2,响应于接收到虚设信号DS,第一主功能块111可识别出第一主功能块111已接收到对第二命令C2的响应信号。即使第一主功能块111还没有接收到对第二命令C2的实际响应信号,仍可因第一主功能块111已接收到虚设信号DS而将存留在总线140上的命令清除。
系统管理器130可判断第一从功能块121(例如,第一IP块)是否已停止操作(S220)。
举例来说,系统管理器130可将检查信号传送到总线系统中所包括的所有功能块,且可将在传送检查信号之后预定时间量内从其接收到响应信号的功能块确定为正常操作。另外,系统管理器130可将在传送检查信号之后预定时间量内没有从其接收到响应信号的功能块确定为已停止操作。
参考图7,系统管理器130可将第一检查信号传送到第一从功能块121并将第二检查信号传送到第二从功能块122。
系统管理器130可判断在预定时间量t1内是否接收到对第一检查信号的响应信号及对第二检查信号的响应信号。
如果在预定时间量t1内未接收到对第一检查信号的响应信号,则系统管理器130可识别出第一从功能块121已停止操作(S221)。
另一方面,如果在预定时间量t1内接收到对第二检查信号的响应信号,则系统管理器130可识别出第二从功能块122正常地操作。
根据一些实施例,系统管理器130可判断第一主功能块111是否已停止操作。系统管理器130可使用与以上参照图7阐述的方法相同的方法来判断第一主功能块111是否已停止操作。因此,将省略对系统管理器130如何判断第一主功能块111是否已停止操作的详细说明。
再次参照图2,如果识别出第一从功能块121的操作停止,则系统管理器130可将第三命令C3传送到第一主功能块111,第三命令C3用于停止再为第一从功能块121产生命令。
响应于接收到第三命令C3,第一主功能块111可停止为第一从功能块121产生任何命令,直到第一从功能块121被复位为止。
参照图8,在其中第一主功能块111为第一从功能块121产生第四命令C4但仍未将第四命令传送到总线140的情形中,第一主功能块111可接收第三命令C3,第三命令C3用于停止再为第一从功能块121产生命令。在这种情形中,第一主功能块111可延迟第四命令C4的传送直到第一从功能块121被复位为止。
也就是说,可终止对操作已停止的第一从功能块121的命令的产生和/或传送。因此,可防止对操作停止的第一从功能块121继续进行产生命令。
再次参照图2,系统管理器130可辨别出在总线140上不存在对操作停止的第一从功能块121的命令。在这种情形中,系统管理器130可将操作停止的第一从功能块121复位(S230)。
系统管理器130可使用例如连接到总线140的结构电路元件来将第一从功能块121复位。在实例中,参照图9,总线系统可包括计数器310,计数器310判断总线140上是否存在对第一从功能块121的命令。
如果识别出由第一主功能块111对第一从功能块121产生的命令的数目相同于由第一从功能块121产生并传送到第一主功能块111的虚设信号的数目,则计数器310可识别出在总线140上不存在对第一从功能块121的命令。在这种情形中,计数器310可将第一信息传送到系统管理器130,第一信息指示在总线140上不存在对第一从功能块121的命令。
响应于已接收到第一信息,系统管理器130可辨别出在总线140上不存在对第一从功能块121的命令。由于在总线140上不存在命令会使由于复位引起的误通信(miscommunication)或其他错误的可能性最小化,因此系统管理器130可将第一从功能块121复位。
由于第一从功能块121是在在总线140上不存在对第一从功能块121的命令的情况下被复位,因此,可不会对总线系统造成任何问题。
根据一些实施例,如果在传送对第一从功能块121的命令之后经过预定时间量(例如,0.1秒),则系统管理器130可识别出在总线140上不存在对第一从功能块121的任何命令。因此,系统管理器130可在将由第一主功能块111产生的命令传送到第一从功能块121之后经过预定时间量时将第一从功能块121复位。
图10至图12是示出根据本公开一些实施例的将多个从功能块中操作停止的从功能块复位的方法的示意图。
参照图10至图12,假设第一主功能块111是将命令传送到第一从功能块121及第二从功能块122的功能块。对于图10至图12而言,还假设第一从功能块121的操作停止且第二从功能块122正常操作。
参照图10,在识别出第一从功能块121的操作停止的情形中,系统管理器130可将第三命令C3传送到第一主功能块111,第三命令C3用于停止再为第一从功能块121产生命令。响应于接收到第三命令C3,第一主功能块111可不再为第一从功能块121产生任何命令,直到第一从功能块121被复位为止。
即使在其中第一主功能块111为第一从功能块121产生命令412但仍未将命令412传送到总线140的情形中,第一主功能块111仍可接收第三命令C3。在这种情形中,第一主功能块111可延迟将命令412传送到第一从功能块121,直到第一从功能块121被复位为止。
第一从功能块121可包括总线保护器221。在总线140上可存在对第一从功能块121的命令411。对第一从功能块121的命令411可在接收到第三命令C3之前由第一主功能块111产生及传送,且第一从功能块121的操作可停止。在这种情形中,总线保护器221可接收命令411。
参照图11,响应于接收到命令411,总线保护器221可产生与命令411对应的虚设信号413。总线保护器221可将虚设信号413传送到第一主功能块111。第一主功能块111可经由例如总线140接收虚设信号413。
第二从功能块122可包括总线保护器222。再次参照图10,第一主功能块111可产生对第二从功能块122的命令421。由于第二从功能块122正常操作,因此第二从功能块122可经由总线140接收命令421。在这种情形中,总线保护器222可不产生与命令421对应的虚设信号。
图10所示命令421可在第二从功能块122处从第一主功能块111接收。再次参照图11,第二从功能块122可向第一主功能块111传送与命令421对应的响应信号422。第二从功能块122可经由总线140传送响应信号422。
在识别出在总线140上不存在对第一从功能块121的任何命令的情形中,系统管理器130可将操作停止的第一从功能块121复位。
在实例中,如果在传送对第一从功能块121的命令之后经过预定时间量,则系统管理器130可识别出在总线140上不存在对第一从功能块121的任何命令。在这种情形中,系统管理器130可将第一从功能块121复位。
在另一个实例中,系统管理器30可使用计数器310来判断在总线140上是否存在对第一从功能块121的任何命令。此将在下文中参照图12进行阐述。
参照图12,从功能块的操作可停止。总线系统可包括计数器310,计数器310判断在总线140上是否存在对此从功能块(例如,第一从功能块121)的命令。
如果识别出由第一主功能块111对第一从功能块121产生的命令的数目相同于由第一主功能块111从第一从功能块121接收到的虚设信号的数目,则计数器310可识别出在总线140上不存在对第一从功能块121的命令。在这种情形中,计数器310可将第一信息传送到系统管理器130,第一信息指示在总线140上不存在对第一从功能块121的命令。
响应于已接收到第一信息,系统管理器130可辨别出在总线140上不存在对第一从功能块121的命令。系统管理器130可将操作停止的第一从功能块121复位。
计数器310还可判断在总线140上是否存在对正常操作的第二从功能块122的总线140的命令。
举例来说,如果对第二从功能块122的命令的数目相同于从第二从功能块122接收到的响应信号的数目,则计数器310可识别出在总线140上不存在对第二从功能块122的任何命令。
根据一些实施例,主功能块的操作可停止。在下文中将阐述如何使用系统管理器130来将操作停止的主功能块复位。
系统管理器130可以预定时间量为间隔来判断主功能块的操作是否停止。判断主功能块的操作是否停止的方法可相似于以上参照图7阐述的方法。因此,将省略对判断主功能块的操作是否停止的方法的详细说明。
根据一些实施例,在其中主功能块停止的情形中,系统管理器130可判断在总线140上是否存在由主功能块产生的命令。响应于判断出在总线140上不存在由主功能块产生的命令,系统管理器130可即刻将主功能块复位。
然而,如果系统管理器130在在总线140上存在由主功能块产生的命令的情况下即刻将主功能块复位,则可能会产生问题。因此,在将主功能块复位之前可将由主功能块产生的命令清除。
操作停止的主功能块可包括总线保护器。根据一些实施例,如果在总线140上只存在一个命令,则总线保护器可从从功能块120接收与所述命令对应的响应信号。在这种情形中,响应于操作停止的主功能块的总线保护器接收到响应信号,可将所述命令从总线140清除。因此,响应于操作停止的主功能块的总线保护器接收到响应信号,系统管理器130可将操作停止的主功能块复位。
根据一些实施例,主功能块的操作可在传送多个命令的过程中停止。此将在下文中参照图13进行阐述。
图13是示出将在传送多个命令的过程中操作停止的主功能块复位的方法的流程图。
参照图13,总线系统可包括第一主功能块111、第一从功能块121、系统管理器130及总线140。第一主功能块111可包括总线保护器211。
第一主功能块111的操作可在传送对第一从功能块121的多个命令的过程中停止。
举例来说,第一主功能块111的操作可在传送五个命令中的两个命令(即,第一命令F1及第二命令F2)之后停止。在这种情形中,第一从功能块121可接收第一命令F1及第二命令F2且然后可等待直到第一主功能块111再传送其他三个命令为止。
传统上,当第一主功能块111的操作在传送五个命令中的两个命令之后停止(B)时,第一从功能块121可无限期地等待直到第一主功能块111传送尚未传送的三个命令为止,从而造成问题。
另一方面,根据一些实施例,当第一主功能块111的操作在传送五个命令中的两个命令之后停止(B)时,第一主功能块111的总线保护器211可产生与尚未传送的三个命令对应的虚设命令DF1、DF2及DF3(S310)。所产生的虚设命令只是与尚未传送的三个命令对应的命令且不请求任何操作(例如,读取操作或写入操作)。
因此,第一主功能块111的操作可在传送对第一从功能块121的N个命令中的第M个命令之后停止(其中,N是自然数且M是小于N的自然数)。因此,第一主功能块111的总线保护器211可产生(N-M)个虚设命令且可将所产生的(N-M)个虚设命令传送到第一从功能块121。
第一从功能块121可经由总线140接收虚设命令DF1、DF2及DF3。第一从功能块121可在接收最末虚设命令DF3之后向第一主功能块111传送响应信号RF1。在这种情形中,由于第一主功能块111的操作已停止(B),因此总线保护器211可代表第一主功能块111接收响应信号RF1。
虚设命令DF3是在第一从功能块121处接收的。第一从功能块121基于接收到虚设命令DF3而发送响应信号RF1。响应于从第一从功能块121接收到响应信号RF1,系统管理器130可识别出已完成对由第一主功能块111产生的所有命令的处理。接着,系统管理器130可将操作停止的第一主功能块111复位。
根据上述示例性实施例,当总线系统中的任何一个功能块(例如,IP块)的操作停止时,可清除在总线系统中存留的命令,从而不会对总线系统的其他部分造成问题。另外,总线系统中操作停止的功能块可被选择性地复位而不会对整个总线系统1造成问题。
提供本公开的摘要且在提交所述摘要时应理解,所述摘要将不用于解释或限制权利要求书的范围或含义。另外,在上述具体实施方式中,可将各种特征组合在一起或者在单个实施例中进行阐述以简化本公开。本公开不应被解释为反映所主张的实施例需要比每一权利要求中明确陈述的特征更多的特征的意图。而是,如采用的权利要求书反映,本发明主题可涉及比任何所公开实施例的所有特征少的特征。因此,采用的权利要求书并入到具体实施方式中,其中每一个权利要求自身界定所单独主张的主题。
提供所公开实施例的上述说明是为了使所属领域中的任何技术人员均能够制作或使用本公开。由此,以上所公开的主题将被视为说明性的而非约束性的,且所附权利要求书旨在涵盖落于本公开的真实精神及范围内的所有这些修改、改进及其他实施例。因此,就法律所允许的最大程度而言,本公开的范围应由采用的权利要求书及其等效范围所许可的最广范围的解释来确定,且不应受上述详细说明约束或限制。
Claims (19)
1.一种总线系统,其特征在于,包括:
从功能块,设置有专用于所述从功能块的第一总线保护器;
主功能块,向所述从功能块传送第一命令;
总线,连接所述主功能块及所述从功能块;
系统管理器,与所述从功能块分开且与所述第一总线保护器分开,当所述总线上不存在所述第一命令且所述从功能块处于不能够接收所述第一命令或者不能够传送与所述第一命令对应的响应信号的第一状态时,所述系统管理器将所述从功能块复位;以及,
计数器,确定被传送到所述从功能块的第一命令的数目是否与从所述从功能块接收的虚设信号的数目相同,
其中当所述从功能块处于所述第一状态时,所述第一总线保护器代表所述从功能块接收所述第一命令并向所述主功能块传送与所述第一命令对应的虚设信号。
2.根据权利要求1所述的总线系统,其特征在于,如果所述第一命令是读取命令,则所述第一总线保护器向所述主功能块传送包括虚设数据及虚设响应的虚设信号。
3.根据权利要求1所述的总线系统,其特征在于,如果所述第一命令是写入命令,则所述第一总线保护器向所述主功能块传送包括虚设响应的虚设信号。
4.根据权利要求1所述的总线系统,其特征在于,
所述系统管理器,如果在向所述从功能块传送检查信号之后预定时间量内未从所述从功能块接收到响应信号,则识别出所述从功能块的操作已停止。
5.根据权利要求4所述的总线系统,其特征在于,当所述系统管理器识别出所述从功能块的所述操作已停止时,所述系统管理器向所述主功能块传送第二命令,所述第二命令用于停止再为所述从功能块产生所述第一命令。
6.根据权利要求1所述的总线系统,其特征在于,
如果所述计数器识别出被传送到所述从功能块的第一命令的数目与从所述从功能块接收的虚设信号的数目相同,则所述计数器向所述系统管理器传送第一信息,所述第一信息指示在所述总线上不存在所述第一命令。
7.根据权利要求6所述的总线系统,其特征在于,当接收到所述第一信息时,所述系统管理器识别出在所述总线上不存在所述第一命令。
8.根据权利要求1所述的总线系统,其特征在于,如果在向所述从功能块传送所述第一命令后经过预定时间量,则所述系统管理器识别出在所述总线上不存在所述第一命令。
9.根据权利要求1所述的总线系统,其特征在于,所述主功能块包括第二总线保护器,如果在向所述从功能块传送用于所述从功能块的N个命令中的第M个命令后所述主功能块的操作停止,则所述第二总线保护器产生(N-M)个虚设命令并将所述(N-M)个虚设命令传送到所述从功能块,其中N是自然数且M是比N小的自然数。
10.根据权利要求9所述的总线系统,其特征在于,还包括:
系统管理器,如果所述第二总线保护器从所述从功能块接收到与所述虚设命令对应的信号,则所述系统管理器将所述主功能块复位。
11.一种总线系统,其特征在于,包括:
总线,多个功能块连接到所述总线;
计数器;以及
系统管理器,
其中如果作为所述多个功能块中的一者的第一从功能块的操作停止且在所述总线上不存在用于所述第一从功能块的第一命令,则所述系统管理器将所述第一从功能块复位且向作为所述多个功能块中的另一者的第一主功能块传送第二命令,所述第二命令用于停止再为所述第一从功能块产生命令,以及
其中所述计数器确定被传送到所述第一从功能块的所述第一命令的数目是否与从所述第一从功能块接收的虚设信号的数目相同。
12.一种总线系统,其特征在于,包括:
第一从功能块,设置有专用于所述第一从功能块的第一总线保护器;
第二从功能块,设置有专用于所述第二从功能块的第二总线保护器;
主功能块,向所述第一从功能块传送第一命令并向所述第二从功能块传送第二命令;
系统管理器,与所述第一从功能块和所述第二从功能块分开、与所述第一总线保护器分开且与所述第二总线保护器分开,并且控制所述第一从功能块、所述第二从功能块和所述主功能块;以及
计数器,确定被传送到所述第一从功能块的第一命令的数目是否与从所述第一从功能块接收的虚设信号的数目相同,
其中所述第一总线保护器代表所述第一从功能块接收所述第一命令,
其中当所述第一从功能块处于不能够接收所述第一命令或者不能够传送与所述第一命令对应的响应信号的第一状态时,所述第一总线保护器向所述主功能块传送与所述第一命令对应的第一虚设信号,
其中当所述第一从功能块处于所述第一状态时,所述系统管理器向所述主功能块产生且传送用于停止额外产生所述第一命令的第三命令,
其中当总线上不存在所述第一命令且所述第一从功能块处于所述第一状态时,所述系统管理器将所述第一从功能块复位,且
其中所述第二从功能块向所述主功能块传送与所述第二命令对应的响应信号。
13.根据权利要求12所述的总线系统,其特征在于,当在所述第一从功能块的操作已停止的状态中从所述主功能块接收到读取命令时,所述第一总线保护器向所述主功能块传送包括虚设数据及虚设响应的第一虚设信号。
14.根据权利要求12所述的总线系统,其特征在于,当在所述第一从功能块的操作已停止的状态中从所述主功能块接收到写入命令时,所述第一总线保护器向所述主功能块传送包括虚设响应的第一虚设信号。
15.根据权利要求12所述的总线系统,其特征在于,如果所述第二从功能块处于能够接收所述第二命令或能够传送与所述第二命令对应的响应信号的状态,则所述第二总线保护器不产生与所述第二命令对应的第二虚设信号。
16.根据权利要求12所述的总线系统,其特征在于,还包括:
总线,连接所述主功能块与所述第一从功能块及所述第二从功能块。
17.根据权利要求16所述的总线系统,其特征在于,
如果所述计数器识别出被传送到所述第一从功能块的第一命令的数目与从所述第一从功能块接收的虚设信号的数目相同,则所述计数器向所述系统管理器传送第一信息,所述第一信息指示在所述总线上不存在所述第一命令。
18.根据权利要求17所述的总线系统,其特征在于,当接收到所述第一信息时,所述系统管理器识别出在所述总线上不存在所述第一命令。
19.根据权利要求16所述的总线系统,其特征在于,如果在向所述第一从功能块传送所述第一命令后经过预定时间量,则所述系统管理器识别出在所述总线上不存在所述第一命令。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020170127286A KR102385541B1 (ko) | 2017-09-29 | 2017-09-29 | 버스 시스템 |
KR10-2017-0127286 | 2017-09-29 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN109582634A CN109582634A (zh) | 2019-04-05 |
CN109582634B true CN109582634B (zh) | 2024-02-20 |
Family
ID=65896611
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201811028101.4A Active CN109582634B (zh) | 2017-09-29 | 2018-09-04 | 总线系统 |
Country Status (4)
Country | Link |
---|---|
US (1) | US10769085B2 (zh) |
KR (1) | KR102385541B1 (zh) |
CN (1) | CN109582634B (zh) |
TW (1) | TWI750386B (zh) |
Families Citing this family (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN110674075B (zh) * | 2019-09-27 | 2023-03-10 | 山东华芯半导体有限公司 | 一种axi总线广播机制的实现方法和系统 |
KR20220125897A (ko) * | 2021-03-05 | 2022-09-15 | 삼성전자주식회사 | 시스템 온 칩 및 시스템 온 칩에 포함된 연결 버스 |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
GB0503547D0 (en) * | 2004-02-20 | 2005-03-30 | Samsung Electronics Co Ltd | Bus system and method thereof |
JP2010199634A (ja) * | 2009-02-20 | 2010-09-09 | Hitachi Industrial Equipment Systems Co Ltd | デバイス接続システム、ならびに、そのデバイス接続システムに用いられるマスタ側ブリッジ、スレーブ側ブリッジ、および、通信用ブリッジ |
CN103635969A (zh) * | 2011-05-31 | 2014-03-12 | 美光科技公司 | 包含存储器系统控制器的设备和相关方法 |
DE102015108689A1 (de) * | 2014-06-10 | 2015-12-10 | Analog Devices, Inc. | Sicherheitsknoten in Zwischenverbindungsdatenbussen |
Family Cites Families (19)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6683848B1 (en) * | 1999-06-08 | 2004-01-27 | Cisco Technology, Inc. | Frame synchronization and fault protection for a telecommunications device |
US6636982B1 (en) * | 2000-03-03 | 2003-10-21 | International Business Machines Corporation | Apparatus and method for detecting the reset of a node in a cluster computer system |
US6985980B1 (en) | 2000-11-03 | 2006-01-10 | Xilinx, Inc. | Diagnostic scheme for programmable logic in a system on a chip |
JP3665624B2 (ja) | 2002-01-25 | 2005-06-29 | 沖電気工業株式会社 | マイクロコントローラ |
US6801972B2 (en) * | 2002-02-15 | 2004-10-05 | Lsi Logic Corporation | Interface shutdown mode for a data bus slave |
DE10307826A1 (de) * | 2003-02-24 | 2004-10-14 | BSH Bosch und Siemens Hausgeräte GmbH | Verfahren und Vorrichtung zur Ermittlung und gegebenenfalls zur Bewertung von Störungen und/oder Blockierungen in der Kommunikation mit Hausgeräten |
US7383461B2 (en) * | 2004-02-12 | 2008-06-03 | International Business Machines Corporation | Method and system to recover a failed flash of a blade service processor in a server chassis |
US7251755B2 (en) | 2004-02-13 | 2007-07-31 | Intel Corporation | Apparatus and method for maintaining data integrity following parity error detection |
GB2418036B (en) | 2004-09-08 | 2007-10-31 | Advanced Risc Mach Ltd | Communication transaction control between independent domains of an integrated circuit |
JP4487756B2 (ja) | 2004-12-16 | 2010-06-23 | 日本電気株式会社 | コンピュータシステム及びシステム監視プログラム |
US20070240019A1 (en) | 2005-12-29 | 2007-10-11 | International Business Machines Corporation | Systems and methods for correcting errors in I2C bus communications |
JP2010003268A (ja) | 2008-06-23 | 2010-01-07 | Toshiba Corp | スレーブ装置 |
JP2010140361A (ja) | 2008-12-12 | 2010-06-24 | Fujitsu Microelectronics Ltd | コンピュータシステム及び異常検出回路 |
FR2948785B1 (fr) * | 2009-07-28 | 2011-08-26 | St Ericsson Grenoble Sas | Terminateur de transaction |
JP2011081551A (ja) * | 2009-10-06 | 2011-04-21 | Panasonic Corp | データ処理システム |
KR20110124617A (ko) | 2010-05-11 | 2011-11-17 | 삼성전자주식회사 | 시스템-온-칩 및 그것의 디버깅 방법 |
US20160034411A1 (en) * | 2014-08-04 | 2016-02-04 | Qualcomm Innovation Center, Inc. | Subsystem Peripheral Ownership Scheduling and Reconfiguration for Highly Integrated System on Chips |
US9529686B1 (en) | 2014-10-29 | 2016-12-27 | Xilinx, Inc. | Error protection for bus interconnect circuits |
JP6600518B2 (ja) * | 2015-09-28 | 2019-10-30 | ルネサスエレクトロニクス株式会社 | バスシステム |
-
2017
- 2017-09-29 KR KR1020170127286A patent/KR102385541B1/ko active IP Right Grant
-
2018
- 2018-04-02 US US15/943,647 patent/US10769085B2/en active Active
- 2018-06-20 TW TW107121158A patent/TWI750386B/zh active
- 2018-09-04 CN CN201811028101.4A patent/CN109582634B/zh active Active
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
GB0503547D0 (en) * | 2004-02-20 | 2005-03-30 | Samsung Electronics Co Ltd | Bus system and method thereof |
JP2010199634A (ja) * | 2009-02-20 | 2010-09-09 | Hitachi Industrial Equipment Systems Co Ltd | デバイス接続システム、ならびに、そのデバイス接続システムに用いられるマスタ側ブリッジ、スレーブ側ブリッジ、および、通信用ブリッジ |
CN103635969A (zh) * | 2011-05-31 | 2014-03-12 | 美光科技公司 | 包含存储器系统控制器的设备和相关方法 |
DE102015108689A1 (de) * | 2014-06-10 | 2015-12-10 | Analog Devices, Inc. | Sicherheitsknoten in Zwischenverbindungsdatenbussen |
Non-Patent Citations (1)
Title |
---|
Luis Vega, Philipp Schlafer.AXI4-Stream Upsizing/Downsizing Data Width Converters for Hardware-In-the-Loop Simulations.KLUEDO.2013,全文. * |
Also Published As
Publication number | Publication date |
---|---|
TWI750386B (zh) | 2021-12-21 |
KR20190037690A (ko) | 2019-04-08 |
KR102385541B1 (ko) | 2022-04-11 |
US10769085B2 (en) | 2020-09-08 |
CN109582634A (zh) | 2019-04-05 |
US20190102332A1 (en) | 2019-04-04 |
TW201916644A (zh) | 2019-04-16 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN107003955B (zh) | 用于在根复合体中集成设备的方法、装置和系统 | |
US9665456B2 (en) | Apparatus and method for identifying a cause of an error occurring in a network connecting devices within an information processing apparatus | |
US9170975B2 (en) | High speed overlay of idle I2C bus bandwidth | |
US7512723B2 (en) | Queued interface devices, multi-core peripheral systems, and methods for sharing a peripheral in a multi-core system | |
US8700835B2 (en) | Computer system and abnormality detection circuit | |
EP3001323B1 (en) | Serial peripheral interface | |
EP3213220B1 (en) | Methods and circuits for deadlock avoidance | |
CN112639753B (zh) | 聚合带内中断 | |
US10853289B2 (en) | System, apparatus and method for hardware-based bi-directional communication via reliable high performance half-duplex link | |
CN107636630B (zh) | 中断控制器 | |
CN110119374B (zh) | 应用处理器、汽车电子处理器和计算装置 | |
CN102073611B (zh) | 一种i2c总线控制系统及方法 | |
CN109582634B (zh) | 总线系统 | |
US11436176B2 (en) | Semiconductor integrated circuit and operation method thereof | |
US20080244129A1 (en) | Master device of two-wire bus providing release function for clock line and method thereof | |
CN107291641B (zh) | 用于计算单元的存储器直接访问控制装置及其运行方法 | |
CN112688843A (zh) | 用于多点互连上的对等通信的系统、装置和方法 | |
EP4323880B1 (en) | I2c bus architecture using shared clock and dedicated data lines | |
JP2004030161A (ja) | コンピュータシステムにおける割り込み制御方法、コンピュータシステム、半導体集積回路、及びプログラム | |
US9411758B2 (en) | Semiconductor device | |
CN114884768B (zh) | 一种总线空闲状态的检测装置、系统及检测方法 | |
JP2008503834A (ja) | 並列通信バスを介して割り込みメッセージを伝送するためのコンピュータシステムおよび方法 | |
JP2024106260A (ja) | 情報処理装置、情報処理方法、および情報処理プログラム | |
KR101133879B1 (ko) | 컴퓨터 시스템, 인터럽트 메시지 큐잉 방법 및 제조물 | |
CN102033799B (zh) | 中断接脚的异常状态侦测方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |