JP2000228634A - 消失訂正方法、及び消失訂正回路 - Google Patents

消失訂正方法、及び消失訂正回路

Info

Publication number
JP2000228634A
JP2000228634A JP11029156A JP2915699A JP2000228634A JP 2000228634 A JP2000228634 A JP 2000228634A JP 11029156 A JP11029156 A JP 11029156A JP 2915699 A JP2915699 A JP 2915699A JP 2000228634 A JP2000228634 A JP 2000228634A
Authority
JP
Japan
Prior art keywords
erasure
correction
error
code
flag
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP11029156A
Other languages
English (en)
Other versions
JP3502559B2 (ja
Inventor
Nobuaki Noguchi
展明 野口
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Holdings Corp
Original Assignee
Matsushita Electric Industrial Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Matsushita Electric Industrial Co Ltd filed Critical Matsushita Electric Industrial Co Ltd
Priority to JP02915699A priority Critical patent/JP3502559B2/ja
Priority to KR1020000005053A priority patent/KR100362784B1/ko
Priority to US09/496,670 priority patent/US6772384B1/en
Priority to CNB001046802A priority patent/CN1140965C/zh
Publication of JP2000228634A publication Critical patent/JP2000228634A/ja
Application granted granted Critical
Publication of JP3502559B2 publication Critical patent/JP3502559B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Classifications

    • EFIXED CONSTRUCTIONS
    • E05LOCKS; KEYS; WINDOW OR DOOR FITTINGS; SAFES
    • E05DHINGES OR SUSPENSION DEVICES FOR DOORS, WINDOWS OR WINGS
    • E05D15/00Suspension arrangements for wings
    • E05D15/48Suspension arrangements for wings allowing alternative movements
    • E05D15/50Suspension arrangements for wings allowing alternative movements for opening at either of two opposite edges
    • E05D15/505Suspension arrangements for wings allowing alternative movements for opening at either of two opposite edges by radial separation of the hinge parts at the hinge axis
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/29Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes combining two or more codes or code structures, e.g. product codes, generalised product codes, concatenated codes, inner and outer codes
    • H03M13/2906Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes combining two or more codes or code structures, e.g. product codes, generalised product codes, concatenated codes, inner and outer codes using block codes
    • H03M13/2927Decoding strategies
    • H03M13/293Decoding strategies with erasure setting
    • EFIXED CONSTRUCTIONS
    • E05LOCKS; KEYS; WINDOW OR DOOR FITTINGS; SAFES
    • E05BLOCKS; ACCESSORIES THEREFOR; HANDCUFFS
    • E05B1/00Knobs or handles for wings; Knobs, handles, or press buttons for locks or latches on wings
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/10Digital recording or reproducing
    • G11B20/18Error detection or correction; Testing, e.g. of drop-outs
    • G11B20/1833Error detection or correction; Testing, e.g. of drop-outs by adding special lists or symbols to the coded information
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/29Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes combining two or more codes or code structures, e.g. product codes, generalised product codes, concatenated codes, inner and outer codes
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/29Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes combining two or more codes or code structures, e.g. product codes, generalised product codes, concatenated codes, inner and outer codes
    • H03M13/2906Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes combining two or more codes or code structures, e.g. product codes, generalised product codes, concatenated codes, inner and outer codes using block codes
    • H03M13/2909Product codes
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/29Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes combining two or more codes or code structures, e.g. product codes, generalised product codes, concatenated codes, inner and outer codes
    • H03M13/2906Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes combining two or more codes or code structures, e.g. product codes, generalised product codes, concatenated codes, inner and outer codes using block codes
    • H03M13/2909Product codes
    • H03M13/2915Product codes with an error detection code in one dimension
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/004Arrangements for detecting or preventing errors in the information received by using forward error control
    • H04L1/0045Arrangements at the receiver end
    • H04L1/0052Realisations of complexity reduction techniques, e.g. pipelining or use of look-up tables
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/004Arrangements for detecting or preventing errors in the information received by using forward error control
    • H04L1/0056Systems characterized by the type of code used
    • H04L1/0064Concatenated codes
    • EFIXED CONSTRUCTIONS
    • E05LOCKS; KEYS; WINDOW OR DOOR FITTINGS; SAFES
    • E05YINDEXING SCHEME RELATING TO HINGES OR OTHER SUSPENSION DEVICES FOR DOORS, WINDOWS OR WINGS AND DEVICES FOR MOVING WINGS INTO OPEN OR CLOSED POSITION, CHECKS FOR WINGS AND WING FITTINGS NOT OTHERWISE PROVIDED FOR, CONCERNED WITH THE FUNCTIONING OF THE WING
    • E05Y2201/00Constructional elements; Accessories therefore
    • E05Y2201/60Suspension or transmission members; Accessories therefore
    • E05Y2201/622Suspension or transmission members elements
    • E05Y2201/686Rods, links
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/03Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words
    • H03M13/05Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words using block codes, i.e. a predetermined number of check bits joined to a predetermined number of information bits
    • H03M13/13Linear codes
    • H03M13/15Cyclic codes, i.e. cyclic shifts of codewords produce other codewords, e.g. codes defined by a generator polynomial, Bose-Chaudhuri-Hocquenghem [BCH] codes
    • H03M13/151Cyclic codes, i.e. cyclic shifts of codewords produce other codewords, e.g. codes defined by a generator polynomial, Bose-Chaudhuri-Hocquenghem [BCH] codes using error location or error correction polynomials
    • H03M13/1515Reed-Solomon codes

Abstract

(57)【要約】 【課題】 訂正能力の高い、特にバースト誤りに対して
有効な消失訂正を実現することを目的とする。 【解決手段】 復調器101が変調データを復調データ
に変換し、復調誤りを検出して消失フラグを設定する。
誤り訂正器104は、復調データメモリ102に保持さ
れた復調データに対し、消失フラグメモリ103に保持
された消失フラグを用いて消失訂正し、消失フラグ消去
器105が訂正された復調データに設定された消失フラ
グの消去を消失フラグメモリ103に指示する。

Description

【発明の詳細な説明】
【0001】
【発明の属する技術分野】本発明は、消失訂正方法、及
び消失訂正回路に関し、特に、複数の誤り訂正符号によ
って誤りを消失訂正する消失訂正方法、及び消失訂正回
路に関する。
【0002】
【従来の技術】データ処理システムの高信頼度化の一手
法として、データの誤りを訂正する能力を持つ誤り訂正
符号による誤り訂正技術が様々なデータ処理装置で用い
られている。近年、記録媒体への高密度記録や、データ
処理装置に関わるデータ転送速度あるいは通信速度の高
速化により、データの誤り率が増大してきており、特に
バースト誤りに対する高い訂正能力が要求されてきてい
る。このため、誤り訂正能力の高い誤り訂正符号が複数
付加され、2次元、あるいは3次元の誤り訂正符号が構
成されている。
【0003】図3は、多重に付加された誤り訂正符号の
一例である積符号の構成を示す説明図である。データ処
理装置は、入力されたデータd0,0、d0,1、d
0,2、・・・、d1,0、d1,1、・・・を、例え
ば(n−s)個のデータ毎に分離し、2次元積符号に構
成し、各次元方向にパリティを付加して、図3に示すよ
うな積符号に構成する。時系列方向に符号化された誤り
訂正符号を内符号といい、図3に例示した内符号は、
(n−s)個のデータにs個のパリティを付加した符号
長nのリードソロモン符号を示す。また、時系列方向の
離散したデータを符号化した誤り訂正符号を外符号とい
い、図3に例示した外符号は、(m−t)個のデータに
t個のパリティを付加した符号長mのリードソロモン符
号を示す。
【0004】図3のような積符号構成をとるデータを再
生する際は、通常、内符号毎にデータの誤り訂正を行
い、続いて外符号毎にデータの誤り訂正を行う。誤り訂
正が終了したデータは、内符号方向に読み出されて再生
される。
【0005】また、誤り訂正方法として公知である消失
訂正は、誤りの位置をあらかじめ与えておくことによ
り、通常の誤り訂正よりも多くのデータを訂正すること
ができる誤り訂正方法である。内符号の通常の誤り訂正
ではs/2個のデータの誤り訂正が可能であるが、1符
号語のうちs個のデータに誤りがあり、かつ消失フラグ
が設定されて、その他のn−s個のデータに誤りがない
場合には、消失訂正によりs個のデータの誤りを訂正す
ることができる。これは通常の誤り訂正では、誤りの位
置と大きさを求める必要があるのに対し、消失訂正では
誤りの大きさだけを求めればよいことに起因する。
【0006】リードソロモン符号の場合、f個の消失フ
ラグが設定された復調誤りと、消失フラグが設定されて
いないe個の誤りが存在する符号において、(f+2
e)≦sの場合に(f+e)個の誤りを消失訂正するこ
とができる。
【0007】図4は、特開平3−149923号公報で
示された誤り訂正方法を適用したデータ処理装置のブロ
ック図である。入力端子401に入力されたデータは、
外符号パリティ付加回路402、および内符号パリティ
付加回路403によって符号化され、さらに変調回路4
04によって変調され、データ記録器、ここではVTR
405に記録される。VTR405から記録データを再
生する場合、VTR405から出力されるデータは、復
調回路406によって復調データに復調され、内符号消
失誤り訂正回路408およびシンボル遅延回路409に
入力される。また、VTR405から出力されたデータ
が、予め変調時に定義したデジタル変調コード以外の変
調コードであるかを、シンボルパタンチェック回路40
7で検出し、定義したコード以外であれば内符号消失誤
り訂正回路408に消失フラグとして出力するととも
に、消失シンボルカウント回路410で内符号語毎に消
失フラグ数をカウントする。ここで、消失フラグ数があ
る基準以下の個数であった場合にはスイッチ411をA
にし、内符号の消失訂正が行われたデータを内符号誤り
検出訂正回路412へ出力する。一方、消失フラグ数が
ある基準以上の場合には、スイッチをBにし、シンボル
遅延回路409で遅延されたデータを出力する。内符号
誤り検出訂正回路412では内符号の誤り訂正を行い、
訂正できない符号語には消失フラグを設定する。外符号
消失誤り訂正回路413では、内符号誤り検出訂正回路
412からの消失フラグを用いて消失誤り訂正を行い、
訂正できない符号語には消失フラグを設定する。最後に
修正回路414で、消失フラグが設定されていて誤りが
残っている可能性のあるデータを修正して再生データと
して出力する。
【0008】
【発明が解決しようとする課題】従来の消失訂正方法で
は、内符号の訂正で訂正できなかった場合に消失フラグ
を内符号の全てのデータに対して設定しているために、
外符号の訂正時には実際には誤っていないデータに対し
ても消失フラグが設定されている。たとえば、図3の内
符号において、s+1個の復調誤りによる消失フラグが
設定された場合、内符号消失誤り訂正回路408、内符
号誤り検出訂正回路412ともに誤りを訂正することが
できないために内符号のn個すべてのデータに対して消
失フラグが設定されるが、このなかには誤っていないデ
ータが多く含まれる。つまり、誤っていないデータにま
で消失フラグが設定されてしまうので、外符号の訂正時
に本当に誤ったデータを訂正できない可能性が増大し、
訂正能力が低下するという課題があった また、バースト誤りが発生した場合、内符号の訂正時で
消失訂正可能な個数sを超える消失フラグが設定される
可能性が高く、この場合には消失フラグを用いた内符号
消失訂正が行えないほか、通常の内符号誤り訂正でも訂
正不能となるという課題があった。
【0009】本発明では、復調誤りを消失フラグとして
複数の誤り訂正符号の訂正に用いることにより訂正能力
の向上を図ること、およびバースト誤りに対して有効な
訂正処理を実現することを目的とする。
【0010】
【課題を解決するための手段】上記目的を達成するた
め、請求項1に係る消失訂正方法は、複数の誤り訂正符
号によって誤りを消失訂正する消失訂正方法であって、
変調データを複数の誤り訂正符号が付加された復調デー
タに復調し、復調する際の復調誤りを消失フラグとして
出力し、複数の誤り訂正符号毎に復調データを読み出
し、消失フラグが示す復調誤りを含む復調データの誤り
を消失訂正する、ことを特徴とする。
【0011】また、請求項2に係る消失訂正方法は、請
求項1記載の消失訂正方法において、消失訂正が、復調
データに対して複数の誤り訂正符号毎に少なくとも1回
行われることを特徴とする。
【0012】また、請求項3に係る消失訂正方法は、請
求項1又は2記載の消失訂正方法において、さらに、消
失訂正された復調データに対する消失フラグを訂正符号
毎に消去し、先行する訂正符号の消失訂正で消去されな
かった消失フラグを用いて、後に続く訂正符号の消失訂
正を行うことを特徴とする。
【0013】また、請求項4に係る消失訂正方法は、請
求項3記載の消失訂正方法において、複数の誤り訂正符
号が付加された復調データが、外符号と内符号とを構成
する積符号を含むことを特徴とする。
【0014】また、請求項5に係る消失訂正方法は、請
求項4記載の消失訂正方法において、最初に外符号毎に
復調データを読み出して消失訂正することを特徴とす
る。
【0015】また、請求項6に係る消失訂正方法は、請
求項5記載の消失訂正方法において、外符号毎に復調デ
ータを読み出して復調データの誤りを消失訂正し、訂正
された復調データに対する消失フラグを消去し、内符号
毎に復調データを読み出して、外符号によって消去され
なかった消失フラグを用いて消失訂正し、訂正された復
調データに対する消失フラグを消去する、ことを特徴と
する。
【0016】また、請求項7に係る消失訂正方法は、請
求項4記載の消失訂正方法において、内符号毎に復調デ
ータを読み出して復調データの誤りを消失訂正するとと
もに、訂正された復調データに対する消失フラグを消去
し、外符号毎に該復調データを読み出して、内符号によ
って消去されなかった消失フラグを用いて消失訂正する
とともに、訂正された復調データに対する消失フラグを
消去し、再び内符号毎に復調データを読み出して、外符
号によって消去されなかった消失フラグを用いて消失訂
正するとともに、訂正された復調データに対する消失フ
ラグを消去する、ことを特徴とする。
【0017】また、請求項8に係る消失訂正方法は、請
求項3記載の消失訂正方法において、消失フラグを用い
た消失訂正をする前、あるいは消失訂正した後、あるい
は消失訂正の前後に、少なくとも1回訂正符号による消
失訂正を行うことを特徴とする。
【0018】また、請求項9に係る消失訂正回路は、複
数の誤り訂正符号によって誤りを消失訂正する消失訂正
回路であって、変調データを複数の誤り訂正符号が付加
された復調データに変換するとともに、復調誤りを検出
して消失フラグを設定する復調器と、復調データを保持
する復調データメモリと、消失フラグを保持する消失フ
ラグメモリと、復調データメモリから読み出した復調デ
ータに対して、消失フラグが示す復調誤りを含む復調デ
ータの誤りを消失訂正するとともに、訂正された復調デ
ータの誤り位置情報を出力する誤り訂正器と、誤り位置
情報を受信して、訂正された復調データに対する消失フ
ラグを消去するように消失フラグメモリに指示する消失
フラグ消去器と、を備えることを特徴とする。
【0019】また、請求項10に係る消失訂正回路は、
請求項9記載の消失訂正回路において、誤り訂正器が、
復調データに対して複数の誤り訂正符号毎に少なくとも
1回消失訂正することを特徴とする。
【0020】また、請求項11に係る消失訂正回路は、
請求項9又は10記載の消失訂正回路において、誤り訂
正器が、誤り訂正符号毎に復調データを読み出して訂正
を行い、消失フラグ消去器が、訂正符号毎に消失フラグ
の消去を指示し、誤り訂正器が、先行する訂正符号によ
る訂正処理で消去されなかった消失フラグを用いて、後
に続く訂正符号の訂正処理で消失訂正する、ことを特徴
とする。
【0021】また、請求項12に係る消失訂正回路は、
請求項11記載の消失訂正回路において、復調データ
が、外符号と内符号とを構成する積符号を含むことを特
徴とする。
【0022】また、請求項13に係る消失訂正回路は、
請求項12記載の消失訂正回路において、誤り訂正器
が、最初に外符号毎に復調データを読み出して消失訂正
することを特徴とする。
【0023】また、請求項14に係る消失訂正回路は、
請求項13記載の消失訂正回路において、誤り訂正器
が、最初に外符号を読み出して消失訂正を行った後、内
符号を読み出し、外符号の消失訂正で消去されなかった
消失フラグを用いて消失訂正することを特徴とする。
【0024】また、請求項15に係る消失訂正回路は、
請求項12記載の消失訂正回路において、誤り訂正器
が、最初に内符号を読み出して消失訂正をした後、外符
号を読み出し、内符号の消失訂正で消去されなかった消
失フラグを用いて消失訂正し、再び内符号を読み出し
て、外符号の消失訂正によって消去されなかった消失フ
ラグを用いて消失訂正する、ことを特徴とする。
【0025】また、請求項16に係る消失訂正回路は、
請求項11記載の消失訂正回路において、誤り訂正器
が、消失フラグを用いた消失訂正をする前、あるいは消
失訂正した後、あるいは消失訂正の前後に、少なくとも
1回、訂正符号による消失訂正を行うことを特徴とす
る。
【0026】
【発明の実施の形態】以下、図面を参照して本発明の実
施例について説明する。図1は、本実施の形態に係る消
失訂正方法を実現する消失訂正回路1の構成の一例を示
したブロック図である。消失訂正回路1は、復調器10
1、復調データメモリ102、消失フラグメモリ10
3、誤り訂正器104、及び消失フラグ消去器105を
備える。
【0027】復調器101は、記録媒体から再生した変
調データ、あるいは通信媒体から受信した変調データ
を、複数の誤り訂正符号が付加された復調データに変換
し、復調データを復調データメモリ102に出力すると
共に、復調誤りを検出して消失フラグとして消失フラグ
メモリ103に出力する。具体的には、復調器101
は、たとえば8ビットから16ビットに変調した変調デ
ータを元の8ビットに復調する。ここで、16ビットの
変調データが、予め変調時に定義したデジタル変調コー
ドに存在しないとき、正しくデータを復調できず、この
データは復調誤りと判断される。復調誤りと判断された
復調データは必ず誤っていることが保証されており、復
調誤りを消失フラグとして出力し、消失フラグを消失訂
正に利用する事は、誤り訂正方法において有効な方法で
ある。尚、変調データと復調データのビット数は、ここ
で例示した数に限定されない。また、復調データの誤り
には、上述の復調誤りのほか、変調データが誤っている
にもかかわらず、上述の予め定義したデジタル変調コー
ドのなかに偶然対応するデータがあったため、誤ったデ
ータがそのまま正しいデータとして送信されることに起
因する誤りなどがある。
【0028】復調データメモリ102は、復調器101
からの復調データを保持する。消失フラグメモリ103
は、復調器101からの消失フラグを保持する。誤り訂
正器104は、復調データメモリ102から復調データ
と、消失フラグメモリ103から消失フラグとを読み出
して消失訂正の演算を行い、復調データの誤りを消失訂
正し、訂正データを復調データメモリ102に書き込
み、訂正データの誤り位置情報を消失フラグ消去器10
5に出力する。尚、誤り訂正器104は、消失フラグの
示す復調誤りだけでなく、復調誤り以外のデータの誤り
も訂正することができる。
【0029】消失フラグ消去器105は、誤り訂正器1
04が出力する誤り位置情報が示す復調データに対して
設定された消去フラグを消去するように、消失フラグメ
モリ103に対して消去フラグのアドレス情報を出力
し、消失フラグの消去を指示する。復調データメモリ1
02に書き込まれた訂正データを含む復調データは、適
宜外部へ出力される(図示せず)。
【0030】尚、消失訂正は、誤り訂正符号毎に少なく
とも1回行うことが好ましい。誤り訂正器104が消失
訂正する回数は、データの誤り率、処理時間等を考慮し
て、調整することができる。
【0031】上記の構成において、図3で示した積符号
を内符号、外符号、内符号と計3回読み出して訂正する
場合の消失訂正のフローチャートを図2に示す。ステッ
プS1で、復調データメモリ102が復調器101で復
調された復調データを保持し、消失フラグメモリ103
が復調器101における復調誤りを示す消失フラグを保
持する。ステップS2で、誤り訂正器104は、内符号
語毎に復調データを復調データメモリ102から読み出
し、読み出された内符号に対応する消失フラグを消失フ
ラグメモリ103から読み出し、内符号語毎に消失訂正
の演算を行う。
【0032】ステップS3で、誤り訂正器104は、訂
正データを復調データメモリ102に書き込むのに並行
して、消失訂正の演算によって得られる誤り位置情報を
消失フラグ消去器105に送信する。消失フラグ消去器
105は、訂正データに対応する消失フラグメモリ10
3に保持された消失フラグのアドレスを消失アドレス情
報として消失フラグメモリ103へ送信する。消失フラ
グメモリ103は、消失アドレス情報に示されたアドレ
スの消失フラグを消去する。
【0033】ステップS4では、ステップS2及びS3
の処理をすべての内符号の符号語に対して行ったか否か
を確認し、すべての内符号語に対して処理が終了してい
れば(YES)、ステップS5へすすみ外符号の訂正を
開始し、終了していなければ(NO)、ステップS2へ
戻る。
【0034】ステップS5では、誤り訂正器104が、
外符号語毎に復調データを復調データメモリ102から
読み出し、読み出された外符号に対応する消失フラグを
消失フラグメモリ103から読み出し、外符号語毎に消
失訂正の演算を行う。
【0035】ステップS6で、誤り訂正器104は、訂
正データを復調データメモリ102に書き込むのに並行
して、消失訂正の演算によって得られる誤り位置情報を
消失フラグ消去器105に送信する。消失フラグ消去器
105は、訂正データに対応する消失フラグメモリ10
3に保持された消失フラグのアドレスを消失アドレス情
報として消失フラグメモリ103へ送信する。消失フラ
グメモリ103は、消失アドレス情報に示されたアドレ
スの消失フラグを消去する。ステップS7では、ステッ
プS5及びS6の処理をすべての外符号の符号語毎に対
して行ったか否かを確認し、すべての外符号語に対して
処理が終了していれば(YES)、ステップS8へすす
み再び内符号の訂正を開始し、終了していなければ(N
O)、ステップS5へ戻る。
【0036】ステップS8では、ステップS2同様、誤
り訂正器104が、内符号語毎に復調データを復調デー
タメモリ102から読み出し、読み出された内符号に対
応する消失フラグを消失フラグメモリ103から読み出
し、内符号語毎に消失訂正の演算を行う。ステップS9
では、ステップS3同様、誤り訂正器104が、訂正デ
ータを復調データメモリ102に書き込むのに並行し
て、消失フラグメモリ103に保持された消失フラグを
消去する。ステップS10では、ステップS8及びS9
の処理をすべての内符号の符号語に対して行ったか否か
を確認し、すべての内符号語に対して処理が済んでいれ
ば(YES)、消失訂正の動作は終了し、済んでいなけ
れば(NO)、ステップS8へ戻る。
【0037】以上説明したように、本実施形態では、復
調誤りを消失フラグとして、複数の誤り訂正符号、例え
ば外符号及び内符号、の消失訂正に用いるので、内符号
の消失訂正のみに復調誤りを消失フラグとして用いる従
来例に比べて、訂正能力の高い消失訂正を実現できる。
さらに、本実施形態では、訂正した復調データに対する
消失フラグを消去し、後に続く消失訂正では、残った消
失フラグを基に消失訂正を行うので、正しい復調データ
に対して誤って消失フラグが設定されることなく、訂正
能力の高い消失訂正を実現できる。
【0038】また、復調データの誤りは、時系列には無
関係な短い長さの誤りが発生するランダム誤りと、時系
列の長い期間にわたって誤りが発生するバースト誤りに
大別される。内符号は時系列方向に符号化されているた
め、バースト誤りが発生した場合には、消失訂正可能な
個数を上回る復調データが誤っていることが多い。これ
に対し、外符号は時系列方向の離散した復調データで符
号化されているため、バースト誤りが発生した場合でも
それぞれの外符号での誤り個数は小さく押さえられる。
【0039】従って、消失訂正回路1の誤り訂正器10
4が、最初に外符号毎にデータを読み出して訂正処理す
るように設定すれば、バースト誤りが発生しやすいデー
タに対して、より多くの誤りを消失訂正できる消失訂正
回路が得られる。例えば、外符号毎に復調データを読み
出して復調誤りを消失訂正したあと、内符号毎に復調デ
ータを読み出して、外符号による訂正によって消去され
なかった消失フラグを用いて消失訂正することができ
る。
【0040】また、上述したように、最初に内符号毎に
復調データを読み出して消失訂正した場合でも、外符号
による消失訂正の後に、再度内符号による消失訂正を行
えばバースト誤りの訂正能力が向上する。
【0041】なお、復調データメモリと消失フラグメモ
リを1個のメモリで共用する場合や、それぞれの符号に
対して個別の誤り訂正器を持つ場合も、同様の効果が得
られることは明らかである。
【0042】また、消失フラグを用いた消失訂正をする
前、あるいは消失訂正した後、あるいは消失訂正の前後
に、少なくとも1回、訂正符号による消失訂正を行え
ば、さらに訂正能力の高い消失訂正回路及び方法を提供
することができる。
【0043】
【発明の効果】以上説明したように、本発明による消失
訂正方法は、変調データを複数の誤り訂正符号が付加さ
れた復調データに復調し、復調する際の復調誤りを消失
フラグとして出力し、複数の誤り訂正符号毎に復調デー
タを読み出し、消失フラグが示す復調誤りを含む復調デ
ータの誤りを消失訂正する、ことを特徴とする。
【0044】さらに、本発明による消失訂正方法は、さ
らに、消失訂正された復調データに対する消失フラグを
訂正符号毎に消去し、先行する訂正符号の消失訂正で消
去されなかった消失フラグを用いて、後に続く訂正符号
の消失訂正を行うことを特徴とする。
【0045】また、本発明による消失訂正回路は、変調
データを複数の誤り訂正符号が付加された復調データに
変換するとともに、復調誤りを検出して消失フラグを設
定する復調器と、復調データを保持する復調データメモ
リと、消失フラグを保持する消失フラグメモリと、復調
データメモリから読み出した復調データに対して、消失
フラグが示す復調誤りを含む復調データの誤りを消失訂
正するとともに、訂正された復調データの誤り位置情報
を出力する誤り訂正器と、誤り位置情報を受信して、訂
正された復調データに対する消失フラグを消去するよう
に消失フラグメモリに指示する消失フラグ消去器と、を
備えることを特徴とする。
【0046】従って、復調誤りを消失フラグとして、複
数の誤り訂正符号、例えば外符号及び内符号、の消失訂
正に用いるので、内符号の消失訂正のみに復調誤りを消
失フラグとして用いる従来例に比べて、訂正能力の高い
消失訂正を実現できる。
【0047】さらに、本発明では、訂正した復調データ
に対応する消失フラグを消去し、後に続く消失訂正で
は、残った消失フラグを基に消失訂正を行うので、正し
い復調データに対して誤って消失フラグが設定されるこ
となく、訂正能力の高い消失訂正を実現できる。
【0048】また、最初に外符号毎に訂正処理するよう
に、あるいは内符号、外符号、内符号の順に訂正処理す
るように設定すれば、バースト誤りが発生しやすいデー
タに対して、より多くの誤りを消失訂正できる消失訂正
回路が得られる。
【図面の簡単な説明】
【図1】消失訂正回路1の構成の一例を示したブロック
図である。
【図2】本実施の形態による消失訂正のフローチャート
である。
【図3】多重に付加された誤り訂正符号の一例である積
符号の構成を示す説明図である。
【図4】従来の誤り訂正方法を適用したデータ処理装置
のブロック図である。
【符号の説明】
101 復調器 102 復調データメモリ 103 消失フラグメモリ 104 誤り訂正器 105 消失フラグ消去器

Claims (16)

    【特許請求の範囲】
  1. 【請求項1】 複数の誤り訂正符号によって誤りを消失
    訂正する消失訂正方法であって、 変調データを上記複数の誤り訂正符号が付加された復調
    データに復調し、 上記復調する際の復調誤りを消失フラグとして出力し、 上記複数の誤り訂正符号毎に上記復調データを読み出
    し、上記消失フラグが示す上記復調誤りを含む復調デー
    タの誤りを消失訂正する、ことを特徴とする消失訂正方
    法。
  2. 【請求項2】 請求項1記載の消失訂正方法において、 上記消失訂正は、上記復調データに対して上記複数の誤
    り訂正符号毎に少なくとも1回行われることを特徴とす
    る消失訂正方法。
  3. 【請求項3】 請求項1又は2記載の消失訂正方法にお
    いて、 さらに、上記消失訂正された復調データに対する上記消
    失フラグを訂正符号毎に消去し、先行する訂正符号の消
    失訂正で消去されなかった消失フラグを用いて、後に続
    く訂正符号の消失訂正を行うことを特徴とする消失訂正
    方法。
  4. 【請求項4】 請求項3記載の消失訂正方法において、 上記複数の誤り訂正符号が付加された復調データは、外
    符号と内符号とを構成する積符号を含むことを特徴とす
    る消失訂正方法。
  5. 【請求項5】 請求項4記載の消失訂正方法において、 最初に上記外符号毎に上記復調データを読み出して消失
    訂正することを特徴とする消失訂正方法。
  6. 【請求項6】 請求項5記載の消失訂正方法において、 上記外符号毎に上記復調データを読み出して上記復調デ
    ータの誤りを消失訂正し、訂正された復調データに対す
    る消失フラグを消去し、 上記内符号毎に該復調データを読み出して、上記外符号
    によって消去されなかった消失フラグを用いて消失訂正
    し、訂正された復調データに対する消失フラグを消去す
    る、 ことを特徴とする消失訂正方法。
  7. 【請求項7】 請求項4記載の消失訂正方法において、 上記内符号毎に上記復調データを読み出して上記復調デ
    ータの誤りを消失訂正するとともに、訂正された復調デ
    ータに対する消失フラグを消去し、 上記外符号毎に該復調データを読み出して、上記内符号
    によって消去されなかった消失フラグを用いて消失訂正
    するとともに、訂正された復調データに対する消失フラ
    グを消去し、 再び該内符号毎に該復調データを読み出して、上記外符
    号によって消去されなかった消失フラグを用いて消失訂
    正するとともに、訂正された復調データに対する消失フ
    ラグを消去する、ことを特徴とする消失訂正方法。
  8. 【請求項8】 請求項3記載の消失訂正方法において、 上記消失フラグを用いた消失訂正をする前、あるいは消
    失訂正した後、あるいは消失訂正の前後に、少なくとも
    1回上記訂正符号による消失訂正を行うことを特徴とす
    る消失訂正方法。
  9. 【請求項9】 複数の誤り訂正符号によって誤りを消失
    訂正する消失訂正回路であって、 変調データを複数の誤り訂正符号が付加された復調デー
    タに変換するとともに、復調誤りを検出して消失フラグ
    を設定する復調器と、 上記復調データを保持する復調データメモリと、 上記消失フラグを保持する消失フラグメモリと、 上記復調データメモリから読み出した復調データに対し
    て、上記消失フラグが示す上記復調誤りを含む復調デー
    タの誤りを消失訂正するとともに、訂正された復調デー
    タの誤り位置情報を出力する誤り訂正器と、 上記誤り位置情報を受信して、訂正された復調データに
    対する消失フラグを消去するように上記消失フラグメモ
    リに指示する消失フラグ消去器と、を備えることを特徴
    とする消失訂正回路。
  10. 【請求項10】 請求項9記載の消失訂正回路におい
    て、 上記誤り訂正器は、上記復調データに対して上記複数の
    誤り訂正符号毎に少なくとも1回消失訂正することを特
    徴とする消失訂正回路。
  11. 【請求項11】 請求項9又は10記載の消失訂正回路
    において、 上記誤り訂正器は、上記誤り訂正符号毎に上記復調デー
    タを読み出して訂正を行い、 上記消失フラグ消去器は、該訂正符号毎に消失フラグの
    消去を指示し、 該誤り訂正器は、先行する訂正符号による訂正処理で消
    去されなかった消失フラグを用いて、後に続く訂正符号
    の訂正処理で消失訂正する、ことを特徴とする消失訂正
    回路。
  12. 【請求項12】 請求項11記載の消失訂正回路におい
    て、 上記復調データは、外符号と内符号とを構成する積符号
    を含むことを特徴とする消失訂正回路。
  13. 【請求項13】 請求項12記載の消失訂正回路におい
    て、 上記誤り訂正器は、最初に上記外符号毎に上記復調デー
    タを読み出して消失訂正することを特徴とする消失訂正
    回路。
  14. 【請求項14】 請求項13記載の消失訂正回路におい
    て、 上記誤り訂正器は、最初に上記外符号を読み出して消失
    訂正を行った後、上記内符号を読み出し、該外符号の消
    失訂正で消去されなかった消失フラグを用いて消失訂正
    することを特徴とする消失訂正回路。
  15. 【請求項15】 請求項12記載の消失訂正回路におい
    て、 上記誤り訂正器は、最初に上記内符号を読み出して消失
    訂正をした後、上記外符号を読み出し、該内符号の消失
    訂正で消去されなかった消失フラグを用いて消失訂正
    し、再び該内符号を読み出して、該外符号の消失訂正に
    よって消去されなかった消失フラグを用いて消失訂正す
    る、ことを特徴とする消失訂正回路。
  16. 【請求項16】 請求項11記載の消失訂正回路におい
    て、 上記誤り訂正器は、上記消失フラグを用いた消失訂正を
    する前、あるいは消失訂正した後、あるいは消失訂正の
    前後に、少なくとも1回、上記訂正符号による消失訂正
    を行うことを特徴とする消失訂正回路。
JP02915699A 1999-02-05 1999-02-05 消失訂正方法、及び消失訂正回路 Expired - Fee Related JP3502559B2 (ja)

Priority Applications (4)

Application Number Priority Date Filing Date Title
JP02915699A JP3502559B2 (ja) 1999-02-05 1999-02-05 消失訂正方法、及び消失訂正回路
KR1020000005053A KR100362784B1 (ko) 1999-02-05 2000-02-02 소실 정정 방법 및 소실 정정 회로
US09/496,670 US6772384B1 (en) 1999-02-05 2000-02-03 Method and circuit for erasure correction
CNB001046802A CN1140965C (zh) 1999-02-05 2000-02-04 消失校正方法以及消失校正电路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP02915699A JP3502559B2 (ja) 1999-02-05 1999-02-05 消失訂正方法、及び消失訂正回路

Publications (2)

Publication Number Publication Date
JP2000228634A true JP2000228634A (ja) 2000-08-15
JP3502559B2 JP3502559B2 (ja) 2004-03-02

Family

ID=12268412

Family Applications (1)

Application Number Title Priority Date Filing Date
JP02915699A Expired - Fee Related JP3502559B2 (ja) 1999-02-05 1999-02-05 消失訂正方法、及び消失訂正回路

Country Status (4)

Country Link
US (1) US6772384B1 (ja)
JP (1) JP3502559B2 (ja)
KR (1) KR100362784B1 (ja)
CN (1) CN1140965C (ja)

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8291300B2 (en) 2003-08-21 2012-10-16 Qualcomm Incorporated Outer coding methods for broadcast/multicast content and related apparatus
EP1421719B1 (en) * 2001-08-20 2013-05-22 Qualcomm, Incorporated Method and system for utilization of an outer decoder in a broadcast services communication system
US8451770B2 (en) 2002-05-06 2013-05-28 Qualcomm Incorporated Multi-media broadcast and multicast service (MBMS) in a wireless communication system
US8694869B2 (en) 2003-08-21 2014-04-08 QUALCIMM Incorporated Methods for forward error correction coding above a radio link control layer and related apparatus
US8804761B2 (en) 2003-08-21 2014-08-12 Qualcomm Incorporated Methods for seamless delivery of broadcast and multicast content across cell borders and/or between different transmission schemes and related apparatus

Families Citing this family (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100617769B1 (ko) * 2004-03-24 2006-08-28 삼성전자주식회사 채널 부호화 장치 및 방법
US7328395B1 (en) * 2004-04-13 2008-02-05 Marvell International Ltd. Iterative Reed-Solomon error-correction decoding
US7404133B2 (en) * 2004-12-12 2008-07-22 Hewlett-Packard Development Company, L.P. Error detection and correction employing modulation symbols satisfying predetermined criteria
TW200832367A (en) * 2007-01-19 2008-08-01 Realtek Semiconductor Corp Decoding apparatus and method
US7987411B1 (en) 2007-04-25 2011-07-26 Samsung Electronics Co., Ltd. Method and apparatus for writing data to MPE buffer and an MPE-FEC system
US8428100B2 (en) * 2007-10-08 2013-04-23 Honeywell International Inc. System and methods for securing data transmissions over wireless networks
US8176399B2 (en) * 2008-05-02 2012-05-08 Lsi Corporation Using short burst error detector in a queue-based system
US8250434B2 (en) * 2009-06-18 2012-08-21 Lsi Corporation Systems and methods for codec usage control during storage pre-read
AU2010318464B2 (en) 2009-11-13 2015-07-09 Panasonic Intellectual Property Corporation Of America Encoding method, decoding method, coder and decoder
US9015549B2 (en) * 2011-04-26 2015-04-21 Seagate Technology Llc Iterating inner and outer codes for data recovery
RU2485702C1 (ru) * 2012-02-06 2013-06-20 Федеральный научно-производственный центр Открытое акционерное общество "Научно-производственное объединение "Марс" Система исправления стираний с защитой номера кластера
US9396062B1 (en) 2014-04-04 2016-07-19 Seagate Technology Llc Group based codes for multi-dimensional recording (MDR)
US10382065B1 (en) * 2016-11-07 2019-08-13 Seagate Technology Llc Iterative outer code recovery using data from multiple reads

Family Cites Families (18)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
NL8200207A (nl) * 1982-01-21 1983-08-16 Philips Nv Werkwijze met foutkorrektie voor het overdragen van blokken databits, een inrichting voor het uitvoeren van een dergelijke werkwijze, een dekodeur voor gebruik bij een dergelijke werkwijze, en een inrichting bevattende een dergelijke dekodeur.
US4483077A (en) 1982-06-17 1984-11-20 Toybox Corporation Digital measuring device
DE3341628A1 (de) * 1983-11-17 1985-05-30 Polygram Gmbh, 2000 Hamburg Geraeteanordnung zur fehlerermittlung bei plattenfoermigen informationstraegern
NL8400630A (nl) * 1984-02-29 1985-09-16 Philips Nv Decodeerinrichting voor een stroom van codesymbolen die woordsgewijze beschermd zijn door een dubbele reed-solomon-code met een minimum hamming-afstand van 5 over de codesymbolen en een verbladeringsmechanisme tussen de beide codes, alsmede speler voorzien van zo een decodeerinrichting.
EP0398618B1 (en) * 1989-05-17 1997-04-09 Sony Corporation Device for reproducing product code block data
DE68920142T2 (de) * 1989-08-24 1995-07-13 Philips Electronics Nv Verfahren und Einrichtung zur Decodierung von wortgeschützten Codewörtern durch einen nichtbinären BCH-Code gegen mindestens einen Symbolfehler.
JPH03149923A (ja) 1989-11-07 1991-06-26 Nippon Hoso Kyokai <Nhk> 誤り訂正方法
JPH0443721A (ja) * 1990-06-11 1992-02-13 Matsushita Electric Ind Co Ltd ディジタル信号復号装置
US5392299A (en) * 1992-01-15 1995-02-21 E-Systems, Inc. Triple orthogonally interleaed error correction system
US5390195A (en) * 1992-04-03 1995-02-14 Ampex Corporation Miller-squared decoder with erasure flag output
TW244405B (ja) * 1992-07-07 1995-04-01 Philips Electronics Nv
KR950002304B1 (ko) * 1992-10-07 1995-03-16 삼성전자주식회사 다중 오류정정 방법
DE69427685T2 (de) * 1993-09-29 2002-04-25 Sony Corp Verfahren und vorrichtung zur datenwiedergabe
JPH0823970A (ja) 1994-07-20 1996-01-30 Akira Hasegawa 光触媒によるウイルスの感染価低下方法
JP2882302B2 (ja) * 1995-02-24 1999-04-12 株式会社日立製作所 情報の記録方法及び再生方法
US6112324A (en) * 1996-02-02 2000-08-29 The Arizona Board Of Regents Acting On Behalf Of The University Of Arizona Direct access compact disc, writing and reading method and device for same
KR100229015B1 (ko) 1996-08-06 1999-11-01 윤종용 디지탈 처리시스템의 에러정정장치 및 방법
JP3340933B2 (ja) 1997-02-15 2002-11-05 東芝デジタルメディアエンジニアリング株式会社 誤り訂正方法及びdvd再生装置

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP1421719B1 (en) * 2001-08-20 2013-05-22 Qualcomm, Incorporated Method and system for utilization of an outer decoder in a broadcast services communication system
US8451770B2 (en) 2002-05-06 2013-05-28 Qualcomm Incorporated Multi-media broadcast and multicast service (MBMS) in a wireless communication system
US8291300B2 (en) 2003-08-21 2012-10-16 Qualcomm Incorporated Outer coding methods for broadcast/multicast content and related apparatus
US8694869B2 (en) 2003-08-21 2014-04-08 QUALCIMM Incorporated Methods for forward error correction coding above a radio link control layer and related apparatus
US8804761B2 (en) 2003-08-21 2014-08-12 Qualcomm Incorporated Methods for seamless delivery of broadcast and multicast content across cell borders and/or between different transmission schemes and related apparatus

Also Published As

Publication number Publication date
JP3502559B2 (ja) 2004-03-02
CN1140965C (zh) 2004-03-03
KR100362784B1 (ko) 2002-11-27
US6772384B1 (en) 2004-08-03
CN1264962A (zh) 2000-08-30
KR20000076589A (ko) 2000-12-26

Similar Documents

Publication Publication Date Title
JP3502559B2 (ja) 消失訂正方法、及び消失訂正回路
US7272772B2 (en) Data recording method, recording medium and reproduction apparatus
US5757824A (en) Code error correction apparatus
KR100263593B1 (ko) 데이타 스트림의 인터리빙 및 인코딩 방법과 그 장치
US6138263A (en) Error correcting method and apparatus for information data having error correcting product code block
JP2002008326A (ja) Efm/efm+デコーディングにより検出されたエラー位置を用いたc1/piワードのエラー訂正方法及び装置
US4912695A (en) Method for recording information including error information on a disk
JPH0634313B2 (ja) エラ−訂正方法
JPH1021655A (ja) 再生装置および記録再生装置
JP2001244823A (ja) クロスインターリーブドリードソロモンコードの復号の処理内の誤り訂正のための装置
JP2664267B2 (ja) 符号誤り訂正装置
JP3259359B2 (ja) データ再生装置及び方法
JP3740256B2 (ja) 誤り訂正符号復号化装置及び誤り訂正符号復号化方法
JPH0824269B2 (ja) 誤り訂正方法
JPS6224480A (ja) ディジタルデータの再生方法
KR100564532B1 (ko) 컴팩트 디스크 플레이어에서 efm 에러 플래그 생성을 통한 에러정정방법
JP2000113607A (ja) 積符号誤り訂正装置および訂正方法
JPH03149923A (ja) 誤り訂正方法
JPH0636285B2 (ja) デジタルデ−タ再生方式
JPH0760572B2 (ja) デ−タの誤り訂正方法
JPH10199163A (ja) ディジタル信号再生装置及びディジタル信号記録再生装置
JPH10289541A (ja) 再生装置
JPH05225716A (ja) 消失訂正装置
JPH0561699A (ja) 誤り訂正処理装置

Legal Events

Date Code Title Description
A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20031205

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20071212

Year of fee payment: 4

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20081212

Year of fee payment: 5

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20091212

Year of fee payment: 6

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20091212

Year of fee payment: 6

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20101212

Year of fee payment: 7

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20101212

Year of fee payment: 7

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20111212

Year of fee payment: 8

LAPS Cancellation because of no payment of annual fees