DK169366B1 - Databehandlingssystem med valgfri kort til indsætning og fremgangsmåde til automatisk opstilling af operationelle data for operation af valgfri kort. - Google Patents

Databehandlingssystem med valgfri kort til indsætning og fremgangsmåde til automatisk opstilling af operationelle data for operation af valgfri kort. Download PDF

Info

Publication number
DK169366B1
DK169366B1 DK135888A DK135888A DK169366B1 DK 169366 B1 DK169366 B1 DK 169366B1 DK 135888 A DK135888 A DK 135888A DK 135888 A DK135888 A DK 135888A DK 169366 B1 DK169366 B1 DK 169366B1
Authority
DK
Denmark
Prior art keywords
card
data
cards
optional
identification data
Prior art date
Application number
DK135888A
Other languages
English (en)
Other versions
DK135888D0 (da
DK135888A (da
Inventor
Chester Asbury Heath
John Kennedy Langgood
Ronald Eugene Valli
Original Assignee
Ibm
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Ibm filed Critical Ibm
Publication of DK135888D0 publication Critical patent/DK135888D0/da
Publication of DK135888A publication Critical patent/DK135888A/da
Application granted granted Critical
Publication of DK169366B1 publication Critical patent/DK169366B1/da

Links

Classifications

    • GPHYSICS
    • G06COMPUTING OR CALCULATING; COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • GPHYSICS
    • G06COMPUTING OR CALCULATING; COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/22Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing
    • G06F11/2289Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing by configuration test
    • GPHYSICS
    • G06COMPUTING OR CALCULATING; COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/16Constructional details or arrangements
    • G06F1/18Packaging or power distribution
    • G06F1/183Internal mounting support structures, e.g. for supporting printed circuit boards
    • GPHYSICS
    • G06COMPUTING OR CALCULATING; COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F15/00Digital computers in general; Data processing equipment in general
    • G06F15/16Combinations of two or more digital computers each having at least an arithmetic unit, a program unit and a register, e.g. for a simultaneous processing of several programs
    • G06F15/177Initialisation or configuration control
    • GPHYSICS
    • G06COMPUTING OR CALCULATING; COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/44Arrangements for executing specific programs
    • G06F9/4401Bootstrapping
    • G06F9/4411Configuring for operating with peripheral devices; Loading of device drivers

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Software Systems (AREA)
  • Quality & Reliability (AREA)
  • Power Engineering (AREA)
  • Human Computer Interaction (AREA)
  • Computer Security & Cryptography (AREA)
  • Hardware Redundancy (AREA)
  • Power Sources (AREA)
  • Techniques For Improving Reliability Of Storages (AREA)
  • Communication Control (AREA)
  • Circuits Of Receivers In General (AREA)
  • Channel Selection Circuits, Automatic Tuning Circuits (AREA)
  • Stored Programmes (AREA)
  • Control Of Position, Course, Altitude, Or Attitude Of Moving Bodies (AREA)
  • Complex Calculations (AREA)
  • Electrophonic Musical Instruments (AREA)
  • Telephonic Communication Services (AREA)
  • Debugging And Monitoring (AREA)
  • Financial Or Insurance-Related Operations Such As Payment And Settlement (AREA)
  • Telephone Function (AREA)

Description

i DK 169366 B1
Den foreliggende opfindelse angår digitale databehandlingssy sterner, hvori anvendes valgfri kort til indsætning, og især angår opfindelsen udformningen af sådanne systemer til forskellige valgfri kort.
5 Mange mikroprocessorsystemer er indrettet til at kunne modtage valgfri kort, såsom f.eks. kommunikationsadaptere, datalagerudvidelseskort og grafiske adaptere. De fleste af disse systemer indbefatter manuelt betjente omskiftere, som indstilles i overensstemmelse med de valgfri kort, og 10 omskifterne anvendes således til at konfigurere systemerne til de valgfri kort. Mange brugere finder procedurerne med indstilling af omskifterne for indviklede til at blive fulgt uden anden støtte.
Brugere af mindre datamatsystemer er typisk ikke i 15 besiddelse af avanceret programmeringsviden, og det er blevet foreslået, at tilvejebringe brugergennemsigtige programmerbare parameteromskiftere for at simplificere systemopbygninger i overensstemmelse med brugerens behov. Imidlertid er de rutiner, som kræves for en sådan opbygning af systemer, 20 komplekse, bliver let fejlbehæftede og er tidsrøvende.
I europapatentansøgning EP-A-0 136 178 er omtalt en fremgangsmåde til automatisk rekonfigurering af datalager-adressepladserne i en datamat ved undersøgelse af den information, som er lagret på datalagerkortene i tilknytning til 25 til rådighed værende datalagerplads på kortene, og herefter tildeling til kortet af adresseområder i datamatens adressepladser.
En anden fremgangsmåde til simplificering af konfigurationen af et mikrodatamatsystem er omtalt i EDN Maga-30 zine, bind 26, nr. 3, februar 1981, side 88. Her oplagrer hvert valgfrit kort, som er indsat i en af flere kortpositioner i systemet, et særskilt identifikationsmønster, som angiver kortets type. Processoren udfører en afprøvning af, om strømforsyningen er tilsluttet eller afbrudt, til fast-35 læggelse af, hvilke kort der er indsat, og hvilken kortposition de indtager. Dette overlader dog stadigvæk til bru- DK 169366 B1 2 geren at oversætte resultaterne af en sådan afprøvning og udføre nødvendige justeringer.
Det er formålet med den foreliggende opfindelse at tilvejebringe en forbedring, hvorved den tidsforsinkelse, 5 som brugeren kommer ud for, før systemet kan udføre produktivt arbejde ved genslutning af strømmen til systemet eller nulstilling af systemet efter en strømafbrydelse, reduceres væsentligt, så længe kort ikke skiftes i, tilføjes eller fjernes fra forbindelsesstikkene.
10 Ifølge opfindelsen er der tilvejebragt et digitalt databehandlingssystem med et antal indlæsnings- og udlæsningsstik (2-0 til 2-7) til modtagelse af indtil et lignende antal valgfri indlæsnings- og udlæsningskort (5-0 til 5-7), hvor hvert kort har lagret identifikationsdata, som er knyt-15 tet til den valgfri funktion, som opnås dermed, og som er karakteristisk ved at indbefatte et ikke-volatilt datalager (10) til for hvert stik at oplagre identifikationsdata knyttet til et kort, som beslaglægger et sådant stik sammen med operationelle data til styring af udøvelsen af den dertil 20 knyttede valgfri operation, organer (14) til overføring af et tilladelsessignal til stikket, når strømforsyningen er tilsluttet, for at opnå modtagelse af identifikationsdata fra hvert kort, som beslaglægger et stik, organer (8) til sammenligning af identifikationsdata, som er tilvejebragt 25 på denne måde, med identifikationsdata, som er fastholdt ved strømudfald i det ikke-volatile datalager for de kort, som optager tilsvarende stik, således at det kan fastlægges, hvorvidt de oplagrede operationelle data er gyldige for de kort, som øjeblikkelig optager stikkene, samt portorganer 30 (45), som er indrettet til at kunne påvirkes ved en gunstig sammenligning til at føre gyldige operationelle data til lagring i kortene til styring af udøvelsen af den ved kortene tilvejebragte valgfri funktion.
Der er yderligere tilvejebragt en fremgangsmåde til 35 automatisk indstilling af operationelle data til drift af valgfri kort, som kan indsættes i indlæsnings- og udlæsnings- DK 169366 B1 3 stik i et mikrodatamatsystem, idet hvert valgfrit kort oplagrer identifikationsdata, som identificerer den ved kortet tilvejebragte funktion, og som er karakteristisk ved følgende trin: 5 ved indledningsvis strømtilførsel til systemet frem bringes der parametre for valgfri kort knyttet til de kort, som er indsat i stikkene, og der foretages lagring af de frembragte parametre i et ikke-volatilt datalager, ved efterfølgende tilslutning til strømforsyningen 10 fastlægges, hvorvidt de lagrede parametre forbliver gyldige i forhold til de valgfri kort, som er indsat i stikkene, overføring af de gyldige parametre fra datalageret til de respektive valgfri kort, og anvendelse af de således overførte parametre som 15 styredata til styring af de funktioner, som er tilvejebragt ved sådanne valgfri kort.
I en udførelsesform af opfindelsen, som forklares senere tildeles hvert korttype en entydig identifikation, hvis størrelse er fast indstillet på hvert kort. På kortet 20 er ligeledes tilvejebragt et register til oplagring af parameterdata såsom en adressefaktor (hvormed kortets indlæs-nings/udlæsnings-adresseplads kan ændres programmerbart, når dette ønskes), prioritet, status og andre systeminformationer, som er nødvendige til en effektiv overføring af 25 data mellem systemprocessoren og kortet og mellem kortene.
Når der anvendes to eller flere kort af samme type i systemet, kan der anvendes parameterdata for at muliggøre brugen af kortene på forskellige prioritetsniveauer eller for at inaktivere overflødige kort.
30 En del af hoveddatalageret er tilvejebragt med bat terier som reserve for strømforsyningen til denne del, hvis systemets strømforsyning falder ud eller afbrydes. Der er tilvejebragt positioner i denne ikke flygtige del af datalageret (en for hver indlæsnings/udlæsnings-spalte) til oplag-35 ring af identifikationsstørrelserne for de kort, som er indsat i de enkelte forbindelsesspalter, sammen med de enkel- DK 169366 B1 4 te korts parameterdata.
Når systemet først er opbygget og aktiveret, udføres en sammensat rutine for at tilvejebringe og/eller indfange alle de parameterdata, som kræves fra de kort, som er forbun-5 det med systemet, for at løse systemressourseproblemer og til lagring af disse data i det udpegede kortregistre og i datalagerspaltepositionerne.
Imidlertid vil, hvis der efter en strømafbrydelse ikke er sket nogen ændringer i de kort, som er tilsluttet 10 spalterne eller i spaltepositionerne for kortene, ved en forenklet klargøringsrutine blive registreret at der ikke er sket nogen ændring ved sammenligning af hvert korts identifikation med de identifikationsstørrelser, som er lagret i de enkelte spaltepositioner. Herefter overfører rutinen 15 parameterdata fra datalagerspaltepos it ionerne til de enkelte kortregistre, og systemet er klar til almindelig drift.
Efter opbygning og aktivering af systemet tilvejebringes der en tilbagekoblingslinie, hvorover anvendelsen af den udpegede opbygning under normal drift signaleres. Der 20 fremkaldes rutiner til undersøgelse af svaret fra hvert kort til på forhånd givne udpegningssystemelementer til detektering af dobbeltanvendelse af et udpegningselement.
En eksempelvis udførelsesform af opfindelsen forklares i det følgende nærmere under henvisning til tegningen, på 25 hvilken fig. 1 er en afbildning af en del af et blokdiagram for det forbedrede system, fig. 2 anskueliggør busopbygningen, fig. 3 viser visse af de logiske kredse, som virker 30 i tilknytning til klargøringsrutinerne, fig. 4 er tidsdiagrammer for visse af de logiske kredsløb i fig. 3, fig. 5 anskueliggør de logiske kredse, som virker ved testrutiner til registrering af den egnede udpegning af 35 et indlæsnings/udlæsningskort, fig. 6 og 7 er rutediagrammer, som kort anskueliggør DK 169366 B1 5 de klargøringsrutiner, som virker i det foreliggende system.
I fig. 1 er vist en foretrukken udførelsesform af den foreliggende opfindelse tilvejebragt som et skrivebordsdatamatsystem med integrerede kredse, hvori anvendes bruger-5 transparent opstilling af adressering og andre variable systemressourceparametre for tilsluttede perifere valgbare enheder. Brugeren er således ikke tynget af at skulle indsætte særlige omskiftere, følge indviklede klargøringsprocedurer osv.. Systemressourceproblemer reduceres eller fjernes 10 ved parametergenanvisning. Andre parametre indbefatter prioritetsniveauer og et informationsbit, hvorved sameksistensen af to identiske elementtilslutninger muliggøres.
Systemkortet 1 indeholder flere stik eller forbindelsesspalter 2-0 til 2-7, hvor valgbare indlæsnings/udlæs-15 ningskort 5-0 til 5-7 på udskiftelig vis kan isættes. Disse kort styrer forskellige typer perifert udstyr (disk drev, printere osv.) og datalagre, som kan tilsluttes, og som enten er indbefattet på de enkelte kort, eller er tilsluttet til disse via ydre konnektorer, som ikke er vist. Kortet 1 20 indbefatter også elementer af det centrale behandlingssystem, indbefattende en central processorenhed (CPU) 8, hoveddata-lagermoduler 9, 10, 11 med lagre med direkte tilgang (RAM), styreorganer for direkte lagerdataoverføring (DMA) 12, tidsstyreorganer 13, spalteadressedekoderorgan 14, hvis 25 funktion forklares senere, andre logiske elementer uden betydning for den foreliggende forklaring angives samlet ved 15, strømforsyning 16 og en bus 17, som forbinder de centrale behandlingselementer indbyrdes og med de tilsluttede perifere elementer. I bussen indgår flere adresselinier 30 17b, datalinier 17c og kontrollinier 17a (fig. 2).
En egenskab ved den foreliggende opfindelse er, at forbindelsesspalterne 2-0 til 2-7 kan adresseres ved "spal-teadresse"-signaler på adresselinierne i bussen 17 under klargøringsrutinerne, og at de kort, som er placeret i spal-35 terne, hver især kan adresseres ved "indlæsnings/udlæsnings--adresse,!-signaler på adresselinierne under udøvelse af DK 169366 Bl 6 almindelige programmer, hvor spalteadresserne og indlæsnings-/udlæsnings-adresserne er veldefinerede indbyrdes afvigende størrelser, som er knyttet hver især til de fysiske placeringer af stikkene og til de typer af indretninger, som på det 5 pågældende tidspunkt er forbundne. Mange forskellige arter indretninger kan hver især forbindes med et hvilket som helst af systemets få stik.
Et af lagermodulerne, modul 10 på tegningen, er ikke-flygtig, og lagrer information for hver enkelt af spalterne 10 2-0 til 2-7 og de dertil knyttede kort, når strømtilførslen til systemet afbrydes. Dette modul kan f.eks. indbefatte et sæt kapacitive lagerkredsløb, dvs. kendte komplementære metaloxidsiliciumtyper (CMOS) af halvlederkredsløb, opbyggede til drift med systemets almindelige kraftforsyning, når 15 systemets kraftforsynes herfra, og ved batteriforsyning 18, når systemets kraftforsyning er afbrudt. I dette modul har en forbindelsesspalte fået tildelt et særligt adresserbart område til lagring af visse informationer i tilknytning til spalten. Som vist indbefatter denne information en iden-20 titetsstørrelse ID, en adressefaktor AD, en prioritetsstørrelse PR, en informationsbit S og anden information 0.
Et træk, som skal forklares, er anvendelsen af denne information i det ikke-flygtige lager ved forøgelse af systemets aktiveringshastighed, når opbygningen i tilknytning 25 til forbindelsesspalterne ikke er blevet ændret siden sidste strømafbrydelse, hvorved den tid, brugeren skal vente før påbegyndelse af en nyttig anvendelse efter påvirkning af systemets strømtilslutningsomskifter, som ikke er vist, eller efter nulstilling af system eller kanal, reduceres.
30 Denne forskel i kompleksitet og i antallet af nødvendige trin er anskueliggjort ved fig. 6 (aktivering) og 7 (POST).
Detaljer på kort 5-7 er anført som repræsentative for den relevante logiske opbygning af alle kort i nødvendig udstrækning til forklaring af den foreliggende opfindelse.
35 Drivkredse 20 er forud forbundne ved fremstillingen, og udsender under de nedenfor forklarede betingelser et sæt DK 169366 B1 7 identitetssignaler ID, som entydigt identificerer korttypen og kortets særlige perifere udstyr.
Registeret 21 lagre parameterinformation til styring af kommunikationen mellem kort og system, indbefattende 5 adressefaktoren AD, prioritetsstørrelsen PR, informationsbit S og anden information 0, som omtalt i tilknytning til modulet 10. Denne information opstilles ved det centrale system ved aktiveringen ved strømslutning (fig. 6) . Et træk ved det foreliggende system er, at hvis spaltetilstandene ikke 10 er blevet ændret efter sidste strømafbrydelse af systemet, overføres informationen simpelthen til registeret 21 fra det ikke-flygtige lager 10 i en forholdsvis hurtig operation (fig. 7), medens systemet, hvis spaltetilstandene er blevet ændret, skal udføre en længere programproces (fig. 6) for 15 at tilvejebringe og/eller udvikle en vis del af, eller hele den samlede information med påfølgende overføring til såvel datalageret 10 som kortregisteret 21.
De logiske styrekredse 22 og de logiske dekodekredse 23 styrer svaret fra kortet 5-7 til indlæsnings/udlæsnings-20 adresser på bus 17. Ved systemets strømslutning kan kort indledningsvis kun adresseres gennem deres stik og en del af adressebussen. Men efter strømslutningsprocessen styrer størrelsen AD i registeret 21 dekoderen 23 til detektering af en foreløbig eller alternativ indlæsnings/udlæsningsadres-25 se udelukkende knyttet til kortet og uden relation til stikkets placering. Ved en sådan detektering fastlægges ved prioritetsstørrelsen PR og informationsbit S sammen med den logiske styrekreds 22, hvornår data kan udskiftes mellem kortet og bussen 17. En måde, hvorpå en AD-størrelse, deko-30 deren 23 og det logiske kredsløb 22 detekterer en indlæs-nings/udlæsningsadresse er vist og forklaret i L. Eggebrecht, "Interfacing to the IBM Personal Computer”, 1983, side 130-131.
I drift under strømslutningssekvensen adresserer det 35 centrale system hver af de valgbare stik individuelt ved at sende de dertil knyttede "spalteadresse"-signaler på bussen, DK 169366 B1 8 hvilke signaler entydigt detekteres ved dekodeorganet 14 resulterende i en udpeget aktivering af klargørings- (eller kortfunktionstilladelses-) linier EC0-EC7, som er ført til de respektive stik 2-0 til 2-7 og gennem stikkene til de 5 dermed forbundne kort 5-0 til 5-7. Ved aktivering af en sådan linie sendes den hexadecimale størrelse FFFF tilbage til systemet, hvis stikket er ledigt, hvorefter systemet standser yderligere operationer i tilknytning til det pågældende stik. Hvis stikket imidlertid er forbundet med et 10 kort, bevirker den aktiverede linie sammen med yderligere adressesignaler på bus 17, at den logiske styrekreds 22 på det pågældende kort påvirker drivkredsene 20 til udsendelse af de ovenfor nævnte ID-signaler, som identificerer det pågældende kort og udstyrets art. Systemets CPU sammenligner 15 de returnerede ID-signaler med den ID-størrelse, som er lagret i det område i datalageret 10, som er tildelt den pågældende spalte, og sætter en angivelse af, hvorvidt de sammenlignede størrelser er ens eller indbyrdes afvigende. Denne angivelse virker som en forgreningsbetingelse for 20 efterfølgende programprocessor, hvorved fastlægges, hvilken operation der herefter skal udføres i tilknytning til den pågældende spalte.
Hvis den ovenfor nævnte angivelse repræsenterer en sammenligning af to ens værdier, og tilstanden af alle andre 25 spalter ikke er ændret, overfører en efterfølgende programproces simpelthen størrelsen af AD, PR, S og o, som på det pågældende tidspunkt er lagret i det dertil knyttede område af datalageret 10, til det pågældende kort for oplagring i dets register 21. Hvis angivelsen repræsenterer en sammen-30 ligning af to indbyrdes forskellige størrelser, og hvis den transmitterede ID angiver, at den pågældende spalte indeholder et kort, anvender processoren 8 den transmitterede ID samt information indsamlet fra de andre spalter til at tilvejebringe og/eller udvikle nye størrelser for AD, PR, S og 35 O for det pågældende kort, under anvendelse af filer, som beskriver krav til kortressourcer og dertil knyttede alter- DK 169366 B1 9 nativer. Efter tilvejebringelsen af alle kortstørrelser, overføres størrelserne for hvert kort i rækkefølge først til det pågældende spalteområdet i datalageret 10 og herefter til det pågældende kortregister 21.
5 Sammenligninger af indbyrdes afvigende størrelser indtræder, når det undersøgte stiks tilstand er blevet ændret. Den ID-størrelse, som er lagret i datalageret 10 i tilknytning til et stik, som var ledigt ved sidste strømafbrydelse, er FFFF, og den ID-størrelse, som er lagret i 10 tilknytning til et stik, som tidligere var besat, er værdien fra det kort, som sidst optog den pågældende spalte. Hvis således et kort er indsat i en tidligere ledig spalte eller udskiftet med et kort med en afvigende ID-værdi, vil der indtræde en sammenligning af indbyrdes afvigende værdier, 15 hvilket bevirker, at systemet eftersøger og/eller frembringer nye størrelser af AD, PR, S og 0 for det modsvarende kort.
Som ovenfor anfør kan systemet ikke arbejde med angivelser af sammenligninger mellem indbyrdes afvigende størrelser, før alle stik er blevet undersøgt. Dette skyldes, 20 at prioritetsniveau og i visse tilfælde adresse- og tilstandsstørrelser, som er tildelt et hvilket som helst kort, angår kortene i andre spalter. Adresse- og tilstandsstørrelser angår således to kort, når to kort med samme ID er isat samtidigt, enten for at tilvejebringe en redundant reserve 25 i tilfælde af maskinfejl eller for tilvejebringelse af yderligere kapacitet af det pågældende element. I det sidste tilfælde kan tilstandsstørrelsen anvendes til at placere en reserveindretning i inaktiv tilstand under normal systemdrift, eller prioritetsstørrelserne kan anvendes til at 30 tillade begge indretninger at virke fuldt ud, men på forskellige prioritetsniveauer.
I den foretrukne udførelsesform af opfindelsen er systeminformation lagret i de otte spaltepositioner (hvoraf kun tre - 30, 31, 32 - er vist i modul 10 til optagelse af 35 indtil otte funktionskort 5-0 til 5-7. Hver spalteposition er fire byte bred, svarende til otteogtyve byte til syv DK 169366 B1 10 funktionskort. ID-størrelsen for kortet er placeret i de første to byte og skifter-(parameter) indstillinger i de to sidste byte. Tilsvarende værdier for ID og parameterdata fra hvert kort er placeret henholdsvis i drivkredse 20 og 5 register 21.
Fig. 3 viser skematisk visse af de logiske kredsløb på kortet 1 og funktionskort 5-7, som anvendes under klargøringsrutiner til udlæsning af et korts ID og lagerparametre til registeret 21. I fig. 3 er de hexadecimale indlæsnings-10 /udlæsningsadressestørrelser, som er knyttet til visse af komponenterne på hvert funktionskort, tilvejebragt som følger: 096 - stikudpegningsstørrelse (en byte) 15 100, 101 - ID drivkredse 20 (to byte) 102, 103 - parameterregister 21 (to byte)
Disse er ,,blind"-adresser, eftersom de anvendes af processoren 8 for tilgang til indlæsnings/udlæsningskort og 20 komponenter over spalterne under klargøringsoperationerne. Adressen 096 udpeger logikkredsene (portene 38, 39) i spalte-adressedekoderorganet 14 for lagring af kortudpegningsstørrelsen i spalteregister 40 og tillige til udlæsning af størrelsen, dvs. i tilknytning til fejlmelding. Adresselinierne 25 A0 og Al i fig. 3 frembringer de laveste adressestørrelser 00, 01, 02 og 03 til udpegning af komponenterne 20 og 21, medens et logisk 1 signal på adresselinie A2 tilvejebringer den mest betydende digitalstørrelse på 1. A0, Al og A2 er forbundne med de tilsvarende bitlinier på adressebus 17b, 30 fig. 2.
I fig. 3 vises mere detaljeret visse af de logiske kredse i spalteadressedekoderorganet 14 og i den logiske styrekreds 22 på kort 7, som anvendes i klargøringsrutinerne i fig. 6 og 7. For at forenkle forklaringen forudsættes 35 det, at der kan adresseres to byte ad gangen dvs. en cyklus, og at der foregår en dataoverføring på busserne på to byte.
DK 169366 B1 11 Således vil der ved dekodning af adresse 101 ske en overføring af begge byte for adresse 101 og 100.
Spalteregister 40 styres programmæssigt til lagring 5 af en trebitstørrelse (000-111) modsvarende en spalte (2-0 til 2-7), hvortil skal tilvejebringes tilgang. En dekodningskreds 41 ændre binære størrelse til en størrelse i et otte liniers udgangssignal, men kun i det tilfælde, hvor størrelsen overføres ved et signal på en indgangslinie 42.
10 Hver udgangslinie, såsom EC7, er forbundet over det pågældende stik med det kort, som er indsat i stikket. Når en dekodekreds 43 dekoder en adresse inden for området 0100--0103 under klargøringsrutinen, frembringer dekodekredsen et udgangssignal på linien 42, som bevirker overføring af 15 størrelsen i 40 for frembringelse af et udgangssignal (se fig. 4) på en kortklargøringslinie, såsom EC7, hvilket er en af kontrollinierne 17a i bus 17.
Udgangssignalet på EC7 overføres til OG-portene 44 og 45. Adresselinien A2 er forbundet med portene 44 og 45.
20 En indlæsnings/udlæsningslæselinie IOR og en indlæsnings/ud-læsningsskrivelinie I/ow (dekodet fra kontrollinier 17a) er forbundet henholdsvis med port 44 og 45. Et udgangssignal 46 fra port 44 overføres til et par dekodekredse 47 og 48.
Et udgangssignal 49 fra port 45 overføres til en dekodekreds 25 50. Et udgangssignal 51 fra dekodekredsen 48 overføres til ID drivkreds 20 og udgangssignalet 52 fra dekodekreds 50 overføres til parameterregister 21.
Under POST klargøringsrutinen i fig. 7, hvor en ID størrelse frembringes fra kort 7, bringer processoren 8 A2 30 i negativ tilstand (logisk 1) og Al, A0 til logisk 01 (adresse 101). EC7 er negativ (fig. 4). Når IOR bevæges i negativ retning frembringer porten 44 et udgangssignal på 46 til frembringelse af et udgangssignal på 51, som overfører kort ID-størrelsen i 20 til databus 17c. Processoren 8 sammenlig-35 ner denne ID-størrelse med ID-størrelsen i den pågældende spalteposition in lagermodulet 10. Hvis ID-værdierne passer DK 169366 B1 12 sammen, overfører processoren 8 parameterstørrelserne i spalteposition 32 (fig. 1) til databus 17c og fører A2, Al, AO til logisk 111 (adresse i 103). Kort herefter udsender processoren 8 et IOW-signal for at påvirke port 45 til at 5 frembringe et udgangssignal på 49. Herved overføres et udgangssignal fra 50 til register 21 over linie 52 til overføring af parameterstørrelser på bus 17c til register 21. Udgangssignalet 53 fra dekodekreds 47 anvendes under fejlsøgningsrutiner til overføring af udgangssignaler fra parame-10 terregister 21 til bus 17c over port 54.
Som ovenfor forklaret i tilslutning til en klargøringsrutine tilbagesendes en ID med den hexadecimale størrelse FFFF under indlæsning af ID i den centrale datamatdel, når det adresserede stik er tomt. En fremgangsmåde til op-15 nåelse af dette resultat er vist i fig. 3. En forud fast forbundet kreds 60 styres således at bus 17 over 'ører "l'er" overalt under IOR-cyklus ved et negativt gående signal på en hvilken som helst af funktionstilladelseskortlinierne EC1 til EC7 over OR-kreds 61 og det negativtgående signal 20 på IOR. Hvis et kort er placeret i det stik, som er blevet adresseret, overføres dets ID-størrelse til bus 17c samtidigt, og alle logiske 0'er i ID-størrelsen tilsidesætter de logiske l'er fra 60 for på korrekt vis at gengive ID-størrelsen på bus 17c.
25 De i fig. 3 viste logiske kredsløb virker på tilsva rende vis under den indledningsvise klargøring og POST klargøringsrutinerne i fig. 6 og 7.
Når to identiske kort (samme ID) er forbundet til to af indlæsnings/udlæsningsspalterne, og det besluttes at 30 aktivere begge kort, anvises det første kort til den foreløbige standardindløsnings/udlæsningsadresse på et prioritetsniveau, og det andet kort anvises til en alternativ indlæs-nings/udlæsningsadresse på et afvigende prioritetsniveau.
De logiske kredsløb i fig. 5 anvendes så i en fejlfin-35 dingsrutine til afgørelse af, hvorvidt hvert kort svarer korrekt på dets indlæsnings/udlæsningsadresse. Den logiske DK 169366 B1 13 adressedekodekreds 23 dekoder adressen på bus 17b, hvis den modsvarer den alternative adresse, når den egnede alternative adresse fra AD er lagret i parameterregisteret 21 og den mest betydelige bit er sat (kortet er aktivt) . På tilsvarende 5 vis frembringer en prioritetsdekodende kreds 50 et udgangssignal, hvis prioritetsstørrelse på bus 17a er lig med PR-størrelsen i register 21 og kortets aktive bit er sat. Hvis udgangssignaler frembringes ved de logiske kredse 23 og 55 frembringer en OG-port 56 et tilbagekoblingssignal på linien 10 57 til indstilling af en bit i et register 58 på kortet 1.
CPU8 vil programstyret læse register 58 til registrering af at et, og kun et kort korrekt svaret på den alternative ind-læsnings/udlæsningsadresse og nulstillingsregister 58. Tilsvarende kredse på det identiske kort vil svarede på den 15 foreløbige indlæsnings/udlæsningsadresse og det egnede prioritetsniveau ved indstilling af en anden bit i register 58 til fejlfindingsformål.

Claims (8)

1. Digital databehandlingssystem med et antal indlæsnings- og udlæsningsstik (2-0 til 2-7) til optagelse af et lignende antal valgfri indlæsnings- og udlæsningskort (5-0 5 til 5-7) , som hver især har oplagret identifikationsdata, som er knyttet til den funktion, som tilvejebringes ved kortet, kendetegnet ved et ikke-flygtigt datalager (10) til for hvert stik at oplagre identifikationsdata knyttet til et kort, som optager et sådant stik, sammen med opera-10 tionelle data for styring af udøvelsen af den tilknyttede funktion, organer (14) til overføring af et tilladelsessignal til stikkene når strømforsyningen tilsluttes, til opnåelse af identifikationsdata fra hvert kort, som optager et stik, organer (8) til sammenligning af de således tilvejebragte 15 identifikationsdata med identifikationsdata, som er blevet fastholdt ved strømudfald i det ikke-flygtige datalager for kort, som optager tilsvarende stik, således at det herved kan fastslås, hvorvidt de tilbageholdte operationelle data er gyldige for kort, som øjeblikkeligt optager stikkene, og 20 portorganer (45) , som er indrettet til at kunne påvirkes ved et positivt sammenligningsresultat til at føre gyldige operationelle data til lagring i kortene til styring af udøvelsen af de funktioner, som tilvejebringes ved kortene.
2. System ifølge krav 1, kendetegnet ved 25 at indbefatte et eller flere valgfri kort indsat i stikkene, hvor hvert kort indbefatter kredsløbsorganer (20) til frembringelse af identifikationsdata som svar på tilladelsessignalet, samt registerorganer (21) til lagring af de gyldige operationelle data fra datalageret.
3. System ifølge krav 1 eller 2, kendeteg net ved at indbefatte organer (60) til frembringelse af faste identifikationsdata som svar på tilladelsessignaler overført til tomme stik.
4. System ifølge krav 3, kendetegnet ved 35 at indbefatte organer (8 og fig. 6) til indledningsvis at opstille operationelle data i datalageret som svar på iden- DK 169366 B1 15 tifikationsdata modtaget fra kort i stikkene, som i rækkefølge har modtaget tilladelsessignaler, samt de faste identifikationsdata, som modsvarer tomme stik.
5. System ifølge krav 4, kendetegnet ved 5 at indbefatte organer (8 og fig. 7) til overføring af modsvarende operationelle data fra datalageret til registerorganerne på hvert kort i et stik som svar på detekteringen af indbyrdes overensstemmelse mellem identifikationsdata fra hvert kort i et stik sammen med de faste idenfikations- 10 data, som svarer til ethvert tomt stik og identifikationsdata i datalageret eller som svar på detektering af manglende overensstemmelse derimellem, for herved at opdatere de operationelle data i datalageret som svar på de identifikationsdata, som er modtaget fra kortene og de faste identifika- 15 tionsdata, som modsvarer tomme stik.
6. Fremgangsmåde til automatisk opstilling af operationelle data for operation af valgfri kort, som er indsat i indlæsnings- og udlæsningsstik i et mikrodatamatsystem, idet hvert valgfrit kort har lagret identifikationsdata, 20 som identificerer den ved kortet tilvejebragte funktion, kendetegnet ved følgende trin: ved den indledningsvise slutning af strøm til systemet sker en generering af parametre for valgfri kort i relation til de kort, som er indsat i stikkene, og lagring af de 25 frembragte parametre i et ikke-flygtigt datalager, ved senere slutninger af strøm til systemet foretages en fastlæggelse af, om de lagrede parametre er forblevne gyldige i forhold til de valgfri kort, som er indsat i stikkene, 30 overføring af de gyldige parametre fra datalageret til de pågældende valgfri kort, anvendelse af de således overførte parametre som styredata til styring af de funktioner, som er tilvejebragt ved sådanne valgfri kort.
7. Fremgangsmåde ifølge krav 6, kendeteg net ved, at parametrene indbefatter identifikationsdata, DK 169366 B1 16 og at hvert valgfrit kort indbefatter organer til frembringelse af identifikationsdata, samt at trinnet til fastlæggelse af, om de lagrede parametre er forblevne gyldige, indbefatter en sammenligning af identifikationsdata fra 5 hvert valgfrit kort med identifikationsdata i de parametre, som er lagrede i en placering i et datalager, som modsvarer det stik, hvori kortet er indsat.
8. Fremgangsmåde ifølge krav 6 eller 7, kendetegnet ved, at parametrene indbefatter et særligt 10 parametersæt, som repræsenterer, at et valgfrit kort ikke er indsat i et stik, og at trinnet til fastlæggelse af, om de lagrede parametre er forblevne gyldige, yderligere indbefatter et trin med frembringelse af det særlige parametersæt ved registrering af, at der i et stik ikke er indsat et 15 valgfrit kort, og ved sammenligning hvorvidt det lagrede parametersæt, som svarer til det pågældende stik, er det samme, som det særlige parametersæt, hvorved det fastlægges, hvorvidt der er indsat et valgfrit kort i den periode, hvor systemet har været uden strøm.
DK135888A 1987-03-13 1988-03-11 Databehandlingssystem med valgfri kort til indsætning og fremgangsmåde til automatisk opstilling af operationelle data for operation af valgfri kort. DK169366B1 (da)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US2139187A 1987-03-13 1987-03-13
US2139187 1987-03-13

Publications (3)

Publication Number Publication Date
DK135888D0 DK135888D0 (da) 1988-03-11
DK135888A DK135888A (da) 1988-09-14
DK169366B1 true DK169366B1 (da) 1994-10-10

Family

ID=21803937

Family Applications (1)

Application Number Title Priority Date Filing Date
DK135888A DK169366B1 (da) 1987-03-13 1988-03-11 Databehandlingssystem med valgfri kort til indsætning og fremgangsmåde til automatisk opstilling af operationelle data for operation af valgfri kort.

Country Status (24)

Country Link
EP (1) EP0281999B1 (da)
JP (3) JPS63231560A (da)
KR (1) KR950008223B1 (da)
CN (1) CN1016291B (da)
AT (1) ATE90162T1 (da)
AU (1) AU602388B2 (da)
BE (1) BE1001459A3 (da)
BR (1) BR8801091A (da)
CA (1) CA1335843C (da)
DE (3) DE3881414T2 (da)
DK (1) DK169366B1 (da)
ES (1) ES2041715T3 (da)
FI (1) FI93585C (da)
FR (1) FR2612313A1 (da)
GB (2) GB8725111D0 (da)
HK (1) HK33292A (da)
IL (1) IL85146A (da)
IT (1) IT1216768B (da)
MX (1) MX167373B (da)
MY (2) MY103559A (da)
NL (1) NL189101C (da)
NO (1) NO175879C (da)
NZ (1) NZ223454A (da)
SG (1) SG5492G (da)

Families Citing this family (44)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB8725111D0 (en) * 1987-03-13 1987-12-02 Ibm Data processing system
GB2204163B (en) * 1987-04-11 1991-10-16 Apple Computer Self-identifying scheme for memory
US5257387A (en) * 1988-09-09 1993-10-26 Compaq Computer Corporation Computer implemented method and apparatus for dynamic and automatic configuration of a computer system and circuit boards including computer resource allocation conflict resolution
US5450570A (en) * 1988-09-09 1995-09-12 Compaq Computer Corp. Computer implemented method and apparatus for dynamic configuration of a computer system and circuit boards including computer resource allocation conflict resolution
US5353432A (en) * 1988-09-09 1994-10-04 Compaq Computer Corporation Interactive method for configuration of computer system and circuit boards with user specification of system resources and computer resolution of resource conflicts
US5263148A (en) * 1988-09-09 1993-11-16 Compaq Computer Corporation Method and apparatus for configuration of computer system and circuit boards
US5319770A (en) * 1989-10-03 1994-06-07 International Business Machines Corporation Data processing method and apparatus for verifying adapter description file choices
EP0429780B1 (en) * 1989-11-29 1997-11-12 Kabushiki Kaisha Toshiba Computer system capable of connecting an expansion unit
JPH03171310A (ja) * 1989-11-30 1991-07-24 Toshiba Corp パーソナルコンピュータ
US5056001A (en) * 1989-12-20 1991-10-08 Ge Fanuc Automation North America, Inc. Method for configuring an input/output module coupled to a programmable logic controller
JPH0776952B2 (ja) * 1990-02-02 1995-08-16 インターナショナル・ビジネス・マシーンズ・コーポレイション 追加デバイスのコンピュータ・モニタリング・システム
EP0443876A3 (en) * 1990-02-23 1992-01-02 Kabushiki Kaisha Toshiba Computer system capable of connecting expansion unit
JP2785998B2 (ja) * 1990-05-18 1998-08-13 富士通株式会社 計算機システム
US5237690A (en) * 1990-07-06 1993-08-17 International Business Machines Corporation System for testing adaptor card upon power up and having disablement, enablement, and reconfiguration options
US5410712A (en) * 1990-10-16 1995-04-25 Kabushiki Kaisha Toshiba Computer system equipped with extended unit including power supply
US5265238A (en) * 1991-01-25 1993-11-23 International Business Machines Corporation Automatic device configuration for dockable portable computers
IT1252789B (it) * 1991-08-09 1995-06-28 Tower Tech Srl Sistema per definire dinamicamente la configurazione di schede di espansione per calcolatori personali con bus standard
JPH0736175B2 (ja) * 1991-10-11 1995-04-19 インターナショナル・ビジネス・マシーンズ・コーポレイション データ処理システムのシステム構成設定方法、データ処理システム、及びデータ処理システム用拡張ユニット
WO1993008532A2 (en) * 1991-10-18 1993-04-29 Epson Portland, Inc. Basic input/output system (bios) program storage on a motherboard for a variety of computer cpu types
US5307320A (en) * 1992-09-23 1994-04-26 Intel Corporation High integration DRAM controller
FI99238C (fi) * 1994-02-14 1997-11-10 Nokia Telecommunications Oy Menetelmä laiteasetusten varmentamiseksi
FR2719402B1 (fr) * 1994-05-02 1996-07-05 Rs Automation Ind Sa Calculateur industriel.
US6567904B1 (en) 1995-12-29 2003-05-20 Intel Corporation Method and apparatus for automatically detecting whether a memory unit location is unpopulated or populated with synchronous or asynchronous memory devices
US5790890A (en) * 1996-02-29 1998-08-04 Sun Microsystems, Inc. Identification interface
GB9712799D0 (en) * 1997-06-19 1997-08-20 Int Computers Ltd Initial program load
JP3663846B2 (ja) * 1997-08-26 2005-06-22 松下電工株式会社 ベースボード及びそれに装着される電源ユニット並びにcpuユニット
US5930496A (en) * 1997-09-26 1999-07-27 Compaq Computer Corporation Computer expansion slot and associated logic for automatically detecting compatibility with an expansion card
JPH11184806A (ja) * 1997-12-18 1999-07-09 Fujitsu Ltd バス制御装置
EP0933711B1 (de) * 1998-01-29 2006-12-20 Infineon Technologies AG Anordnung und Verfahren zum Bereitstellen von Daten zur Charakterisierung von verschiedenen Einheiten an einem Bussystem
US6161151A (en) * 1998-01-30 2000-12-12 Object Technology Licensing Corporation Object-oriented global resource conflict resolver formatting resource requirements into a predetermined standard format and iteratively computing a resource assignment for each I/O function
US6901457B1 (en) * 1998-11-04 2005-05-31 Sandisk Corporation Multiple mode communications system
KR100319870B1 (ko) * 1999-08-23 2002-01-10 윤종용 비휘발성 메모리에 저장된 데이터의 안전 처리방법
KR100367588B1 (ko) * 2000-01-24 2003-01-10 엘지전자 주식회사 디지털데이터 플레이어의 상대주소 할당 장치 및 방법
KR100690601B1 (ko) * 2000-05-23 2007-03-09 엘지전자 주식회사 데이터 관리 시스템 및 그 방법
JP3585816B2 (ja) * 2000-07-26 2004-11-04 Tdk株式会社 ディジタル式記録再生装置
JP4190789B2 (ja) 2002-04-05 2008-12-03 日本電気株式会社 コンピュータシステムにおけるpci拡張カードの自動隠蔽方法、およびそのシステム
US7035945B2 (en) * 2003-03-27 2006-04-25 Sun Microsystems Inc. Method and apparatus for identifying computer expansion cards
DE102006045715A1 (de) * 2006-09-27 2008-04-10 Nokia Siemens Networks Gmbh & Co.Kg Verfahren und Anordnung zur Konfiguration zumindest einer einem Netzknoten zugeordneten Netzeinheit
US8959253B2 (en) * 2009-12-23 2015-02-17 Intel Corporation Virtualizing a powered down input/output device
JP5136593B2 (ja) * 2010-05-21 2013-02-06 横河電機株式会社 分析装置
KR102217920B1 (ko) * 2014-12-15 2021-02-22 삼성디스플레이 주식회사 표시 장치
JP6923255B2 (ja) * 2019-02-14 2021-08-18 Necプラットフォームズ株式会社 オプションカード、制御方法及びプログラム
CN120743817B (zh) * 2025-08-29 2025-11-21 浪潮电子信息产业股份有限公司 丝印信息的匹配方法、装置、电子设备、扩展卡
CN120723483B (zh) * 2025-08-29 2025-11-21 浪潮电子信息产业股份有限公司 内存资源的分配方法和电子设备

Family Cites Families (18)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE2842372A1 (de) * 1978-09-28 1980-04-10 Siemens Ag Speicherprogrammierbare steuerung
JPS5690316A (en) * 1979-12-22 1981-07-22 Toshiba Corp Apparatus address setting system
GB2101370A (en) * 1981-06-26 1983-01-12 Philips Electronic Associated Digital data apparatus with memory interrogation
US4545010A (en) * 1983-03-31 1985-10-01 Honeywell Information Systems Inc. Memory identification apparatus and method
JPS59218570A (ja) * 1983-05-25 1984-12-08 Sharp Corp コンピユ−タネツトワ−クシステム
GB2137382B (en) * 1983-08-20 1985-12-04 Christopher John Favero Jordan Computer memories
NZ209664A (en) * 1983-09-29 1987-05-29 Tandem Computers Inc Memory board address assignments: automatic reconfiguration
DE3347357A1 (de) * 1983-12-28 1985-07-11 Siemens AG, 1000 Berlin und 8000 München Einrichtung zum vergeben von adressen an steckbare baugruppen
GB8420063D0 (en) * 1984-08-07 1984-09-12 Kontron Holding Ag Modular apparatus
GB2166893B (en) * 1984-10-05 1988-03-23 Sharp Kk Checking memory at system power-up
EP0179981B1 (en) * 1984-10-26 1992-08-26 International Business Machines Corporation Data processing apparatus with fixed address space and variable memory
JPS61105659A (ja) * 1984-10-29 1986-05-23 Oki Electric Ind Co Ltd 情報処理システム
US4688172A (en) * 1984-11-13 1987-08-18 International Business Machines Corporation Initialization apparatus for a data processing system with a plurality of input/output and storage controller connected to a common bus
DE3508648C2 (de) * 1985-03-12 1987-01-02 Thermotechnik G. Bauknecht GmbH, 7012 Fellbach Einrichtung zur Sicherung von Daten in einem RAM eines Microcomputers
AU579725B2 (en) * 1985-05-02 1988-12-08 Digital Equipment Corporation Arrangement for expanding memory capacity
CA1234224A (en) * 1985-05-28 1988-03-15 Boleslav Sykora Computer memory management system
JPS6219904A (ja) * 1985-07-18 1987-01-28 Diesel Kiki Co Ltd マイクロプロセツサを用いた制御装置
GB8725111D0 (en) * 1987-03-13 1987-12-02 Ibm Data processing system

Also Published As

Publication number Publication date
HK33292A (en) 1992-05-15
GB8725111D0 (en) 1987-12-02
ES2041715T3 (es) 1993-12-01
GB8805328D0 (en) 1988-04-07
CN1016291B (zh) 1992-04-15
KR950008223B1 (en) 1995-07-26
IT8819553A0 (it) 1988-02-26
HK1004298A1 (en) 1998-11-20
DK135888D0 (da) 1988-03-11
JPH0583941B2 (da) 1993-11-30
MY103559A (en) 1993-08-28
SG5492G (en) 1992-03-20
NL189101C (nl) 1993-01-04
EP0281999A3 (en) 1989-08-23
BE1001459A3 (fr) 1989-11-07
FI93585B (fi) 1995-01-13
MX167373B (es) 1993-03-19
GB2202350B (en) 1991-07-24
NL8800598A (nl) 1988-10-03
DE3881414D1 (de) 1993-07-08
IL85146A (en) 1992-12-01
JPH06187283A (ja) 1994-07-08
IL85146A0 (en) 1988-06-30
DE3881414T2 (de) 1993-12-23
EP0281999A2 (en) 1988-09-14
GB2202350A (en) 1988-09-21
MY134225A (en) 2007-11-30
JPH07113907B2 (ja) 1995-12-06
JP3030342B2 (ja) 2000-04-10
FI93585C (fi) 1995-04-25
JPS63231560A (ja) 1988-09-27
DE8803316U1 (de) 1988-06-30
DE3808168A1 (de) 1988-09-22
EP0281999B1 (en) 1993-06-02
JPH09330151A (ja) 1997-12-22
IT1216768B (it) 1990-03-08
AU602388B2 (en) 1990-10-11
DE3808168C2 (de) 1988-12-22
NO880605L (no) 1988-09-14
NL189101B (nl) 1992-08-03
FI880656A7 (fi) 1988-09-14
FR2612313A1 (fr) 1988-09-16
NO880605D0 (no) 1988-02-11
DK135888A (da) 1988-09-14
ATE90162T1 (de) 1993-06-15
NZ223454A (en) 1992-09-25
NO175879C (no) 1994-12-21
FI880656A0 (fi) 1988-02-12
CA1335843C (en) 1995-06-06
CN88100762A (zh) 1988-11-23
BR8801091A (pt) 1988-10-18
AU1273888A (en) 1988-09-15
NO175879B (da) 1994-09-12
KR880011649A (ko) 1988-10-29

Similar Documents

Publication Publication Date Title
DK169366B1 (da) Databehandlingssystem med valgfri kort til indsætning og fremgangsmåde til automatisk opstilling af operationelle data for operation af valgfri kort.
US5038320A (en) Computer system with automatic initialization of pluggable option cards
US5237690A (en) System for testing adaptor card upon power up and having disablement, enablement, and reconfiguration options
RU2155376C2 (ru) Способ и устройство для инициализации системы обработки данных
US20010042225A1 (en) Computer system implementing fault detection and isolation using unique identification codes stored in non-volatile memory
WO2005024556A2 (en) System and method for direct memory access from host without processor intervention wherei automatic access to memory during host start up does not occur
JP3157932B2 (ja) Icカード用インターフェース回路
US4646269A (en) Multiple programmable initialize words in a programmable read only memory
EP0172523A2 (en) Microcomputer having at least one input-output unit
KR101111466B1 (ko) 멀티-마스터 공유 리소스 시스템에 이용하기 위한 통신스티어링
HK1004298B (en) Data processing system with pluggable option card
JPH0430059B2 (da)
JPH02214958A (ja) プロセツサのポートを拡張するためにそのプロセツサへ結合される装置
RU15798U1 (ru) Вычислительная система
CN119988275A (zh) 一种flash接口兼容电路
KR20010028876A (ko) 복수개의 프로세서를 갖는 장치의 데이터 백업 장치
JP2000020498A (ja) マイクロコンピュータおよびその復帰方法
JPH11328980A (ja) 不揮発性半導体メモリ
JP2005085399A (ja) メモリセル、半導体メモリ装置、及び半導体メモリ装置を備えたマイクロコンピュータ
JPH0727476B2 (ja) マイクロコンピュータのプログラム評価装置
JP2000207182A (ja) コンピュ―タシステム
JPH10289221A (ja) マイクロコントローラ

Legal Events

Date Code Title Description
B1 Patent granted (law 1993)
PUP Patent expired