CN88100762A - 可编程选件的选择 - Google Patents

可编程选件的选择 Download PDF

Info

Publication number
CN88100762A
CN88100762A CN88100762.5A CN88100762A CN88100762A CN 88100762 A CN88100762 A CN 88100762A CN 88100762 A CN88100762 A CN 88100762A CN 88100762 A CN88100762 A CN 88100762A
Authority
CN
China
Prior art keywords
plate
socket
ident value
relevant
stored
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
CN88100762.5A
Other languages
English (en)
Other versions
CN1016291B (zh
Inventor
切斯特·阿斯伯里希思
约翰·肯尼迪·兰古德
罗纳德·尤金·瓦利
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Lenovo Singapore Pte Ltd
Original Assignee
International Business Machines Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by International Business Machines Corp filed Critical International Business Machines Corp
Publication of CN88100762A publication Critical patent/CN88100762A/zh
Publication of CN1016291B publication Critical patent/CN1016291B/zh
Expired legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/22Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing
    • G06F11/2289Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing by configuration test
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/16Constructional details or arrangements
    • G06F1/18Packaging or power distribution
    • G06F1/183Internal mounting support structures, e.g. for printed circuit boards, internal connecting means
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F15/00Digital computers in general; Data processing equipment in general
    • G06F15/16Combinations of two or more digital computers each having at least an arithmetic unit, a program unit and a register, e.g. for a simultaneous processing of several programs
    • G06F15/177Initialisation or configuration control
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/44Arrangements for executing specific programs
    • G06F9/4401Bootstrapping
    • G06F9/4411Configuring for operating with peripheral devices; Loading of device drivers

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Software Systems (AREA)
  • Quality & Reliability (AREA)
  • Power Engineering (AREA)
  • Human Computer Interaction (AREA)
  • Computer Security & Cryptography (AREA)
  • Hardware Redundancy (AREA)
  • Power Sources (AREA)
  • Techniques For Improving Reliability Of Storages (AREA)
  • Communication Control (AREA)
  • Channel Selection Circuits, Automatic Tuning Circuits (AREA)
  • Circuits Of Receivers In General (AREA)
  • Electrophonic Musical Instruments (AREA)
  • Stored Programmes (AREA)
  • Complex Calculations (AREA)
  • Control Of Position, Course, Altitude, Or Attitude Of Moving Bodies (AREA)
  • Telephonic Communication Services (AREA)
  • Financial Or Insurance-Related Operations Such As Payment And Settlement (AREA)
  • Debugging And Monitoring (AREA)
  • Telephone Function (AREA)

Abstract

数据处理系统包含一块带CPU的平板,一个主存单元,和I/O插座。每个插座适于插入一块不同的和/或类似的选用插板。每块插板按其类型的ID值用连线接。各插板上的软件可编程选用寄存器存贮参数在初始加电时,准备程序恢复和存贮I/O插板和主存的插槽单元中的适当参数,板上的各插板分配一个位置,每个插槽位置适于存贮与插入插板有关的参数及ID值。带插槽位置的主存贮器是一种非易失存贮器。

Description

本发明涉及数据处理系统。
通常,小型计算机系统的用户不具有热练的编程技巧,为了使系统结构简化以满足用户的要求,已经建议了采用用户明了的可编程参数开关。但是,这样构成的系统所需要的程序复杂、易于出错、并且费时。本发明改进的目标就是:只要插板在插槽内没有改变,即不增加也不减少的情况下,大大地减少在用户能够在系统上进行有效的工作之前的那段因再次加电或系统掉电后的系统重置而造成的时延。
在本发明所改进的系统中,给每块插板类型提供一个独特的ID(标识),标识值在每块插板上是硬件实现的。另外,在每块插板上还提供一个寄存器用以存贮参数数据,例如,地址因子(在需要时可编程改变插板的I/O地址空间),优先级,状态以及其它系统信息,如在系统处理器和插板之间或插板和插板之间进行有效数据传送的信息。
当系统采用两个或多个相同的插板类型时,参数数根据少被用于允许在不同的优先级上使用插板或使冗余插板处于不工作状态。
一部分主存贮器拥有备用电池。当系统电源发生故障或关断时,可使用备用电池向这部分主存贮器供电。利用这部分非易失存贮器为相关的插板参数数据和插进相关插槽的插板的ID值提供存贮位置(每个I/O插槽对应一个位置)。
对构成的系统进行第一次初始化时,为了建立和/或取出连接到系统上的插板所需要的所有参数数据,需要执行一个复杂的程序,一则消除系统资源的冲突,二则将这些数据存入适当的插板寄存器和存贮器插槽的位置之中。
掉电之后,运行一个简单的准备程序,比较每块插板的ID和存贮在相关插槽位置中的ID值,就可以确定插板是否有所改变。若比较结果证明插槽的插板没有改变或插板的插槽位置没有改变,那未,该程序将存贮器插槽位置的参数数据传送到相关的插板寄存器。这时系统就作好了进行正常操作的准备。
系统构成和初始化之后,在正常操作期间提供一条反馈线来表明使用选择的结构,调用程序核查每个插板对给定选用资源的响应以检测是否重复使用了一种选择资源。
本发明改进的这些和其它一些特性从下面的详细介绍中和附图中可以明显地看出来。附图计有:
图1为改进的系统的分段框图。
图2为总线结构。
图3示出准备程序采用的某些逻辑。
图4示出图3中某些逻辑的定时。
图5示出用于测试程序的逻辑图检测选择的I/O插板是否正确。
图6和图7为流程图,用于对本系统中的准备程序作简单的说明。
图1以集成电路制成的台式计算机系统的形式示出本发明的实施例。该系统的特点是以用户明了的方法为所连接的外部设备建立寻址和其它可变系统资源的参数,且不劳这些用户设置测试开关以及跟着而来的复杂准备程序等等。通过重新分配参数也减少或消除了系统资源的冲突。其它参数还包括优先级和状态比特,该比特允许两个相同选用连接共存存。
系统板1包括多个插座或插槽2-0至2-7。I/O选用插板5-0至5-7可互换地插入这些插槽。插板可控制各种各样类型的外部设备(磁盘驱动器、打印机等)和添加存贮器。这些添加存贮器都集中于相关的描板上或经外部连接器连接到相关的插板上(未示出)。板1也包括组成中央处理系统的各种部件,如中央处理单元(CPU)8,RAM主存贮器模块9、10、11,直接存贮器存取(DMA)控制12,定时控制13,插槽地址译码器14,这些部件的功能将在下面介绍,另外还有其它的逻辑部件,由于这些部件与当前讨论的问题无关,所以都集中在15中,还有电源16以及总线17,该总线将中央处理部件互相连接起来并与所连接的外部设备相连。总线加粗的部分代表多地址线17b、数据线17c和控制线17a(图2)。
在准备程序执行期间,插槽2-0至2-7可在总线17的地址线上由“插槽地址”信号寻址。在正常的程序期间,驻留在插槽内的插板可在地址线上由“I/O地址”信号分别寻址。插槽地址和I/O地址是区分开的不同值,它们分别相关于插座的物理位置和当前所连设备的类型。许多不同类型的设备是可以分别连接到系统的少量插座的化意一个上去的。
在图示中,其中的一个存贮器模块,即模块10,是非易失存贮器。在系统掉电时,它存贮有关插槽2-0到2-7以及其相关插板的信息。例如,该模块可以由电容存贮电路的阵列组成,即由众所周知的互补型金属氧化物硅(CMOS)型半导体电路组成。该模块无论在系统加电时或系统断电后由电池电源18供电都可正常操作。在这个模块内,分开的可寻址空间被分配到各个插槽供存贮与插槽有关的某些信息。正如所示,这些信息包括标识值ID,寻址因子AD,优先级值PR,状态比特S以及其它的信息O。
存贮于非易失存贮器中的上述这些信息用以加速系统初始化(图7)的这一特性将在下面介绍。若自上次掉电以来,插槽的配置没有改变,则可以减少用户必须等待的时间,即减少在系统电源开关置于接通(未示出)或在系统或通道复位之后到可以使用的这段时间,在图6(初始化)或图7(事先准备)中示出了两者在复杂性和所需步数上的区别。
为了介绍本发明所改造的内容,仅选择插座5-7作为所有插板相关逻辑的代表而加以详细介绍。驱动器电路20是在工厂里预先连好线的,在下面介绍的条件下该驱动器传送一组可唯一标识插板类型和其相关外部设备的标识信号ID。
寄存器21存贮用以控制插板和系统之间通信的参数信息。如同模块10的内容一样,这些参数信息计有:地址因子AD、优先级值PR、状态比特S和其它信息O。这些信息都是由中央系统在加电初始时设置的图6),该系统的特性是,如果自上次系统掉电以来插槽的条件没有改变,就直接以相对快的速度将信息从非易失存贮器10传送到寄存器21(图7),如果插槽情况改变了,就要求系统执行那个长的程序(图6)以恢复和/或发展部分或全部信息,然后将恢复的信息传送到存贮器10和寄板寄存器21。
控制逻辑22和译码逻辑23控制插板5-7对出现在总线17上的I/O地址响应,当系统加电之后,开始时仅能通过插座和地址总线部分对插板寻址。但在加电过程结束后,在参存器21中的AD值就可控制译码器23去检测与独特的插板类型有关而与插座位置无关的补缺或替换的I/O地址。根据这样的检测,优先级值PR和状态比特S以及控制逻辑22一起确定何时插板和总线17之间可以交换数据。在L.Eggebrecht著的并于1983年出版的“Interfacing    to    the    IBM    Personal    Computer”一书中的P130,P131中介绍并示出用AD值,译码器23和逻辑22检测I/O地址的一种方法。
操作时,在其加电过程中,中央系统独立的对选用插座寻址,通过在总线上发送相关的“插槽地址”信号,该信号只能由译码器14检测,并形成不同的准备激活(或插板使能)线ECO-ECF,再通过插座2-0到2-7直至所连接的插板5-0至5-7上。一旦激活一条线之后,如果相关的插座是空的,则返回给系统一个16进制数FFFF,于是系统便终止关于那个插座的进一步操作,如果该插座上插有一块插板,被激活的线连同在总线17上的附加地址信号以及在相关插板上的条件逻辑22就使得驱动器20传送上面所述的ID信号,该信号标识相关的插板和设备类型。系统的CPU将存贮于存贮器10中与相关插槽相对应的ID值与被返回的ID信号进行比较并且设置一个表示比较结果是相同还是不同的指示。这个指示将作为下一步程序处理的有效分支条件以使相关的插槽采取确定的动作。
若上面所述的指示指出的比较结果是匹配的,并且所有其它的条件都没改变,接着的程序过程将把AD、PR、S和O这些当前存贮在存贮器10的相关单元中的值传送到相关插板并存贮于其寄存器21中。如果这个指示指出的比较结果是不匹配的并且所传送的ID示出在相关的插槽中插有一块插板,则处理器8使用该被传送的ID和出现在其它插槽中的信息为此相关的插板恢复和/或发展一组新的AD、PR、S和O值,具体是采用文件来描述插板资源要求和替换的。在所有的插板值都是建立起来之后,按顺序传送各插板的值,首先传送到存贮器10中相应的插槽单元中,然后再传送到相关的插板寄存器21之中。
若插座的状态已经改变,那未询问该插座时就会得出不匹配的比较结果。在上次掉电之前,如该插座是空的,则存贮于存贮器10中相关于该插座的ID值应是FFFF,如该插座插有插板,则存贮于存贮器10中相关于该插座的ID值应是最后插在该座中那个插板的ID值。所以,若一块插板插进以前是空的插槽,或更换了该插槽的插板(更换的插板具有不同的ID)时,就会得出不匹配的比较结果。这时就有必要使系统为该插板去恢复和/或发展新的AD、PR,S和O值。
如上所述,直到所有的插板状态都是被查清之后,系统才能处理不匹配指示。这是因为分配给任意插板的优先级以及在某些情况下,地址和状态值关系到其它插槽中的插板。当插入的两块插板具有相同的标识ID,或为提供冗余备份以备设备发生故障时使用或提供附加的设备能力时,地址和状态值是相关的。在后一种情况下,在正常系统操作期间,状态值可用于使备份设备处于不工作状态,或使用优先值使两个设备虽然都处于工作状态但却以不同的优先级进行工作。
在本实施例中,系统信息存贮于模块10的8个插槽位置(仅示出3个-30,31,32)中,以寄存5-0至5-7八块插板的信息,每个插槽位置是四个字节,七块特征插板共28个字节,插板的ID存贮在前两个字节中,开关(参数)设置在后两个字节中,每块插板上相关的ID和参数数据分别存贮于驱动器20和寄存器21之中。
图3简略示出板1上及特征板5-7上在准备程序期间,读出插板标识ID以及将参数存贮于寄存器21的某些逻辑,图3中分配给每个特征插板上的某些部件的16进制I/O地址值如下:
096-插座选择值(一个字节)
100,101-ID驱动器20(两个字节)
102,103-参数寄存器21(两个字节)
这些都是“哑”地址,是在准备操作期间处理器8经插槽访问I/O插板和部件时使用的。地址096选择插槽地址译码器14的逻辑(38,39)以便将插板选择值存入插槽寄存器40,并在诊断期间读出这个值。图3中地址线A0和A1形成低位地址值00,01,02和03用以选择部件20和21,当地址线A2上的逻辑,信号提供了最高位数字值1时,A0,A1,和A2就与地址总线17b的相应比特线相连(图2)。
图3详细示出有关插槽地址译码器14和插板7的控制逻辑22的逻辑。这些逻辑都是图6和图7准备程序使用的。为了简化讨论,假定每次寻址2字节,即一个周期,在总线上传送二个字节数据。因此译码地址101为地址101和100选通两个字节。
插槽寄存器40受程序控制用以存贮一个3比特的值(000-111),它相应于一个将被访问的插槽(2-0至2-7)。译码电路41将这三比特的二进制数值变换成8条线上的1输出,这种变换仅当输入线42上的信号选通之后才能实现。每条输出线(如EC7)都经相关的插座连到经插座接插的插板上。在准备程序期间,若译码电路43译出一个地址,该地址处于0100-0103范围内,就在线42上产生一个输出以选通在线40上的值,使得插板准备线(如EC7)有一个输出(参见图4),该输出即为总线17的控制线17a上的一个输出。
将EC7上的这个输出加到与门44和45上,地址线A2也连到门44和45上,I/O读线IOR和I/O与线IOW(从控制17a译出)分别连到门44和45。门44的输出46连到译码器电路47和48,门45的输出49连到译码电路50,译码48的输出51连到ID驱动器电路20,译码50的输出52连到参数寄存器21。
在图7所示的事后准备程序期间,从插板7取ID时,处理器8强迫A2为负(逻辑1),A1,A0为逻辑01(地址101)。EC7为负(图4)。当IOR变为负,门44在46产生输出以产生51的输出,该输出选通20中的插板ID值到数据总线17C上。处理器8将此ID与存贮器10中相关插槽位置上的ID进行比较,若两个ID匹配,则处理器8将在插槽位置32(图1)的参数值传送到数据总线17C上并强迫A2,A1,A0为逻辑111(地址103)。稍后,处理器8发出IOW使得门45在49上产生一输出信号,这将把50的输出通过线52连到寄存器21使得总线17C上的参数值选通到寄存器21。在诊断程序期间,是用译码47的输出53将参数寄存器的输出经门54选通到总线17C上的。
如同上面所讨论的准备程序,在ID取数操作期间,若被寻址的插座是空的,则返回的ID为十六进制数值FFFF。化图3中示出了一种返回的方法。在IOR周期期间内,通过或电路61的意一条使能插板线EC1-EC7上的负变信号以及通过在IOR上的负变信号,将选通预先连好线的电路60以强迫总线17为全“1”。如果插板是插在已被寻址的插座之中,与此同时其ID被选通到总线17上,该ID中所有的逻辑O应取代60的逻辑1,以在总线17上正确的再生ID。
在图6和图7的初始化准备和事后准备程序期间,以类似的方法使用图3的逻辑。
当两个相同的插块(相同的ID)连到两个I/O插槽且希望使两个插板都工作时,则可在一个优先级上为第1块插板分配一个标准I/O缺省地址,在另一个不同的优先级上为第2块插板分配另一个I/O地址。
然后,在诊断程序期间,使用图5的逻辑去确定是否每块插板都正确地响应其相关的I/O地址,当适当的替代地址因子AD贮于寄存器21中且其最低位比特是导通(该插板是处于工作状态)时,若总线17b上的地址符合该替代地址,则地址译码逻辑23对总线17b上的地址译码。类似地,如果在总线17a上的优先级值等于在寄存器21中的PR且该插件工作比特是导通的,则优先级译码电路55产生输出。如果逻辑23和55都产生输出,那未与门56就会在线57上产生一反馈信号,该信号将板1上寄存器58中的一个比特置1。在程序控制下,cpu8将读寄存器58以便确定正确响应I/O替代地址的那块且只有那块插板,然后复位寄存器58,为了诊断的目的,在其它相同插板上的类似电路将响应缺省I/O地址和适当的优先级以给寄存器58中的另一比特置数。
就以上所介绍的本发明实施例而言,很明显,对于那些熟悉这个领域的技术的人,完全可以作到在不失本发明精神的前提下进行多种变化和修改。因本发明希望,只要所作的改变和修改符合本发明的精神,则这些变化和修改均属本发明的范畴。

Claims (5)

1、一种类型的数据处理系统,在该系统中,一旦开始给系统加电,就为通过I/O插座连到系统上的各块插板恢复和/或创建操作的数据,然后将操作的数据传送到连到该系统上的各个相关的插板上。有一种方法,其特征为提供一种非易失存贮器,该存贮器在系统掉电时用于存贮操作的数据;再加电时,若非易失存贮器所存贮的用于与系统相连的所有插板的操作数据仍然有效,则将非易失存贮器中的有效操作数据传送给相关的插板。
2、根据权利要求1的方法,其进一步的特征为,若给各I/O插板类型分配一个标识值,并将标识值永久地存贮于相关的各插板上,同时将插入I/O插座的插板的标识值存贮于分配给相关I/O插座的非易失存贮器之中,那未,在其后的加电期间,可将连到系统上的各插板的标识值与存贮于分配给连接插板的I/O插座的非易失存贮器的标识值进行比较,以便确定操作数据是否有效。
3、有这样一种类型的数据处理系统,在这种系统中,在初始和其后的加电过程中,系统就为通过相关I/O插座连到系统上的各插板恢复和/或创建参数数据,并将这些参数数据存贮于相关的插板之中,并且在这种系统中的各插板上提供可永久性存贮的符合插板类型的标识值,其特征为,在掉电时,分配给相关I/O插座的非易失存贮器的单元中存贮连接到相关的插座的插板中的标识值和参数数据,其后,一旦系统再次加电,就将存贮于各插板上的标识值与存贮于非易失存贮器单元(该单元相应于插入插板的I/O插座)的标识值进行比较,获得所有的标识值都成功的比较结果后,将存贮于其相应的非易失存贮器单元的参数数据写入各相关的插板之中,其后再需要调用程序恢复和/或创建这些参数数据。
4、根据权利要求4的系统,其特征为,所述的比较包括问询各个I/O插座以取出该插座插板的标识值,且当被问询的插座是空的时候,产生一独特的标识值;
所述的非易失存贮器在所有发现是空的相应l/o插座单元中存贮该独特的标识值;
所述的比较的进一步的作用是,在系统加电时,将询问为空的插座所创建的那个独特的标识值与在非易失存贮器中所存贮的标识值进行比较,看该存贮器所存贮的标识值是否符合后面那个为空的插座的标识值值;
5、根据权利要求4的系统,其进一步的特征为,在各个插板上有一条反馈线,各插板上的反馈线在所存贮的某些参数数据控制下响应独特插板的选择输入信号,以便通过反馈线向系统传送选定的插板信号。
CN88100762A 1987-03-13 1988-02-12 可编程选件的选择 Expired CN1016291B (zh)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
US2139187A 1987-03-13 1987-03-13
US07/021391 1987-03-13
US021391 1993-02-23

Publications (2)

Publication Number Publication Date
CN88100762A true CN88100762A (zh) 1988-11-23
CN1016291B CN1016291B (zh) 1992-04-15

Family

ID=21803937

Family Applications (1)

Application Number Title Priority Date Filing Date
CN88100762A Expired CN1016291B (zh) 1987-03-13 1988-02-12 可编程选件的选择

Country Status (24)

Country Link
EP (1) EP0281999B1 (zh)
JP (3) JPS63231560A (zh)
KR (1) KR950008223B1 (zh)
CN (1) CN1016291B (zh)
AT (1) ATE90162T1 (zh)
AU (1) AU602388B2 (zh)
BE (1) BE1001459A3 (zh)
BR (1) BR8801091A (zh)
CA (1) CA1335843C (zh)
DE (3) DE3881414T2 (zh)
DK (1) DK169366B1 (zh)
ES (1) ES2041715T3 (zh)
FI (1) FI93585C (zh)
FR (1) FR2612313A1 (zh)
GB (2) GB8725111D0 (zh)
HK (2) HK33292A (zh)
IL (1) IL85146A (zh)
IT (1) IT1216768B (zh)
MX (1) MX167373B (zh)
MY (2) MY134225A (zh)
NL (1) NL189101C (zh)
NO (1) NO175879C (zh)
NZ (1) NZ223454A (zh)
SG (1) SG5492G (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102169440A (zh) * 2009-12-23 2011-08-31 英特尔公司 虚拟化掉电的输入/输出装置

Families Citing this family (40)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB8725111D0 (en) * 1987-03-13 1987-12-02 Ibm Data processing system
GB2204163B (en) * 1987-04-11 1991-10-16 Apple Computer Self-identifying scheme for memory
US5257387A (en) * 1988-09-09 1993-10-26 Compaq Computer Corporation Computer implemented method and apparatus for dynamic and automatic configuration of a computer system and circuit boards including computer resource allocation conflict resolution
US5450570A (en) * 1988-09-09 1995-09-12 Compaq Computer Corp. Computer implemented method and apparatus for dynamic configuration of a computer system and circuit boards including computer resource allocation conflict resolution
US5263148A (en) * 1988-09-09 1993-11-16 Compaq Computer Corporation Method and apparatus for configuration of computer system and circuit boards
US5353432A (en) * 1988-09-09 1994-10-04 Compaq Computer Corporation Interactive method for configuration of computer system and circuit boards with user specification of system resources and computer resolution of resource conflicts
US5319770A (en) * 1989-10-03 1994-06-07 International Business Machines Corporation Data processing method and apparatus for verifying adapter description file choices
DE69031705T2 (de) * 1989-11-29 1998-04-02 Toshiba Kawasaki Kk Zum Anschluss einer Erweiterungseinheit geeignetes Rechnersystem
JPH03171310A (ja) * 1989-11-30 1991-07-24 Toshiba Corp パーソナルコンピュータ
US5056001A (en) * 1989-12-20 1991-10-08 Ge Fanuc Automation North America, Inc. Method for configuring an input/output module coupled to a programmable logic controller
JPH0776952B2 (ja) * 1990-02-02 1995-08-16 インターナショナル・ビジネス・マシーンズ・コーポレイション 追加デバイスのコンピュータ・モニタリング・システム
EP0443876A3 (en) * 1990-02-23 1992-01-02 Kabushiki Kaisha Toshiba Computer system capable of connecting expansion unit
JP2785998B2 (ja) * 1990-05-18 1998-08-13 富士通株式会社 計算機システム
US5237690A (en) * 1990-07-06 1993-08-17 International Business Machines Corporation System for testing adaptor card upon power up and having disablement, enablement, and reconfiguration options
US5410712A (en) * 1990-10-16 1995-04-25 Kabushiki Kaisha Toshiba Computer system equipped with extended unit including power supply
US5265238A (en) * 1991-01-25 1993-11-23 International Business Machines Corporation Automatic device configuration for dockable portable computers
IT1252789B (it) * 1991-08-09 1995-06-28 Tower Tech Srl Sistema per definire dinamicamente la configurazione di schede di espansione per calcolatori personali con bus standard
JPH0736175B2 (ja) * 1991-10-11 1995-04-19 インターナショナル・ビジネス・マシーンズ・コーポレイション データ処理システムのシステム構成設定方法、データ処理システム、及びデータ処理システム用拡張ユニット
WO1993008532A2 (en) * 1991-10-18 1993-04-29 Epson Portland, Inc. Basic input/output system (bios) program storage on a motherboard for a variety of computer cpu types
US5307320A (en) * 1992-09-23 1994-04-26 Intel Corporation High integration DRAM controller
FI99238C (fi) * 1994-02-14 1997-11-10 Nokia Telecommunications Oy Menetelmä laiteasetusten varmentamiseksi
FR2719402B1 (fr) * 1994-05-02 1996-07-05 Rs Automation Ind Sa Calculateur industriel.
US6567904B1 (en) 1995-12-29 2003-05-20 Intel Corporation Method and apparatus for automatically detecting whether a memory unit location is unpopulated or populated with synchronous or asynchronous memory devices
US5790890A (en) * 1996-02-29 1998-08-04 Sun Microsystems, Inc. Identification interface
GB9712799D0 (en) * 1997-06-19 1997-08-20 Int Computers Ltd Initial program load
JP3663846B2 (ja) * 1997-08-26 2005-06-22 松下電工株式会社 ベースボード及びそれに装着される電源ユニット並びにcpuユニット
US5930496A (en) * 1997-09-26 1999-07-27 Compaq Computer Corporation Computer expansion slot and associated logic for automatically detecting compatibility with an expansion card
JPH11184806A (ja) * 1997-12-18 1999-07-09 Fujitsu Ltd バス制御装置
DE59914063D1 (de) * 1998-01-29 2007-02-01 Infineon Technologies Ag Anordnung und Verfahren zum Bereitstellen von Daten zur Charakterisierung von verschiedenen Einheiten an einem Bussystem
US6161151A (en) * 1998-01-30 2000-12-12 Object Technology Licensing Corporation Object-oriented global resource conflict resolver formatting resource requirements into a predetermined standard format and iteratively computing a resource assignment for each I/O function
US6901457B1 (en) * 1998-11-04 2005-05-31 Sandisk Corporation Multiple mode communications system
KR100319870B1 (ko) * 1999-08-23 2002-01-10 윤종용 비휘발성 메모리에 저장된 데이터의 안전 처리방법
KR100367588B1 (ko) * 2000-01-24 2003-01-10 엘지전자 주식회사 디지털데이터 플레이어의 상대주소 할당 장치 및 방법
KR100690601B1 (ko) * 2000-05-23 2007-03-09 엘지전자 주식회사 데이터 관리 시스템 및 그 방법
JP3585816B2 (ja) * 2000-07-26 2004-11-04 Tdk株式会社 ディジタル式記録再生装置
JP4190789B2 (ja) 2002-04-05 2008-12-03 日本電気株式会社 コンピュータシステムにおけるpci拡張カードの自動隠蔽方法、およびそのシステム
US7035945B2 (en) * 2003-03-27 2006-04-25 Sun Microsystems Inc. Method and apparatus for identifying computer expansion cards
DE102006045715A1 (de) * 2006-09-27 2008-04-10 Nokia Siemens Networks Gmbh & Co.Kg Verfahren und Anordnung zur Konfiguration zumindest einer einem Netzknoten zugeordneten Netzeinheit
JP5136593B2 (ja) * 2010-05-21 2013-02-06 横河電機株式会社 分析装置
KR102217920B1 (ko) * 2014-12-15 2021-02-22 삼성디스플레이 주식회사 표시 장치

Family Cites Families (18)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE2842372A1 (de) * 1978-09-28 1980-04-10 Siemens Ag Speicherprogrammierbare steuerung
JPS5690316A (en) * 1979-12-22 1981-07-22 Toshiba Corp Apparatus address setting system
GB2101370A (en) * 1981-06-26 1983-01-12 Philips Electronic Associated Digital data apparatus with memory interrogation
US4545010A (en) * 1983-03-31 1985-10-01 Honeywell Information Systems Inc. Memory identification apparatus and method
JPS59218570A (ja) * 1983-05-25 1984-12-08 Sharp Corp コンピユ−タネツトワ−クシステム
GB2137382B (en) * 1983-08-20 1985-12-04 Christopher John Favero Jordan Computer memories
NZ209664A (en) * 1983-09-29 1987-05-29 Tandem Computers Inc Memory board address assignments: automatic reconfiguration
DE3347357A1 (de) * 1983-12-28 1985-07-11 Siemens AG, 1000 Berlin und 8000 München Einrichtung zum vergeben von adressen an steckbare baugruppen
GB8420063D0 (en) * 1984-08-07 1984-09-12 Kontron Holding Ag Modular apparatus
GB2166893B (en) * 1984-10-05 1988-03-23 Sharp Kk Checking memory at system power-up
EP0179981B1 (en) * 1984-10-26 1992-08-26 International Business Machines Corporation Data processing apparatus with fixed address space and variable memory
JPS61105659A (ja) * 1984-10-29 1986-05-23 Oki Electric Ind Co Ltd 情報処理システム
US4688172A (en) * 1984-11-13 1987-08-18 International Business Machines Corporation Initialization apparatus for a data processing system with a plurality of input/output and storage controller connected to a common bus
DE3508648A1 (de) * 1985-03-12 1986-09-18 Thermotechnik G. Bauknecht GmbH, 7012 Fellbach Einrichtung zur sicherung von daten in einem ram eines microcomputers
AU579725B2 (en) * 1985-05-02 1988-12-08 Digital Equipment Corporation Arrangement for expanding memory capacity
CA1234224A (en) * 1985-05-28 1988-03-15 Boleslav Sykora Computer memory management system
JPS6219904A (ja) * 1985-07-18 1987-01-28 Diesel Kiki Co Ltd マイクロプロセツサを用いた制御装置
GB8725111D0 (en) * 1987-03-13 1987-12-02 Ibm Data processing system

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102169440A (zh) * 2009-12-23 2011-08-31 英特尔公司 虚拟化掉电的输入/输出装置
US8959253B2 (en) 2009-12-23 2015-02-17 Intel Corporation Virtualizing a powered down input/output device

Also Published As

Publication number Publication date
GB8725111D0 (en) 1987-12-02
MY103559A (en) 1993-08-28
DE3808168C2 (de) 1988-12-22
FI880656A (fi) 1988-09-14
BE1001459A3 (fr) 1989-11-07
NL189101C (nl) 1993-01-04
NZ223454A (en) 1992-09-25
IT1216768B (it) 1990-03-08
JP3030342B2 (ja) 2000-04-10
HK33292A (en) 1992-05-15
NO175879C (no) 1994-12-21
DE8803316U1 (de) 1988-06-30
ES2041715T3 (es) 1993-12-01
JPH09330151A (ja) 1997-12-22
JPH06187283A (ja) 1994-07-08
KR880011649A (ko) 1988-10-29
NL189101B (nl) 1992-08-03
AU1273888A (en) 1988-09-15
IT8819553A0 (it) 1988-02-26
NO880605D0 (no) 1988-02-11
DK135888D0 (da) 1988-03-11
KR950008223B1 (en) 1995-07-26
DK135888A (da) 1988-09-14
DE3881414D1 (de) 1993-07-08
FI880656A0 (fi) 1988-02-12
SG5492G (en) 1992-03-20
EP0281999B1 (en) 1993-06-02
ATE90162T1 (de) 1993-06-15
MY134225A (en) 2007-11-30
CN1016291B (zh) 1992-04-15
NO880605L (no) 1988-09-14
NO175879B (zh) 1994-09-12
JPS63231560A (ja) 1988-09-27
JPH07113907B2 (ja) 1995-12-06
AU602388B2 (en) 1990-10-11
EP0281999A3 (en) 1989-08-23
DE3808168A1 (de) 1988-09-22
IL85146A0 (en) 1988-06-30
BR8801091A (pt) 1988-10-18
GB2202350B (en) 1991-07-24
FI93585B (fi) 1995-01-13
GB8805328D0 (en) 1988-04-07
DE3881414T2 (de) 1993-12-23
FI93585C (fi) 1995-04-25
JPH0583941B2 (zh) 1993-11-30
CA1335843C (en) 1995-06-06
DK169366B1 (da) 1994-10-10
MX167373B (es) 1993-03-19
NL8800598A (nl) 1988-10-03
IL85146A (en) 1992-12-01
FR2612313A1 (fr) 1988-09-16
GB2202350A (en) 1988-09-21
HK1004298A1 (en) 1998-11-20
EP0281999A2 (en) 1988-09-14

Similar Documents

Publication Publication Date Title
CN88100762A (zh) 可编程选件的选择
EP0080626B1 (en) Memory module selection and reconfiguration apparatus in a data processing system
CN100538659C (zh) 非易失性存储器系统内有效允许失序写处理的方法和装置
US4361868A (en) Device for increasing the length of a logic computer address
EP0185258B1 (en) Microprocessor system
CN1869915B (zh) 提供读取操作硬件加速的存储卡
US4511959A (en) Decentralized arbitration device for several processing units of a multiprocessor system
EP0567243A1 (en) Processor cache mask bits for post-demand memory access
US5896501A (en) Multiprocessor system and parallel processing method for processing data transferred between processors
CN87107293A (zh) 用于数字数据处理器的总线接口电路
US4445170A (en) Computer segmented memory management technique wherein two expandable memory portions are contained within a single segment
EP0862761B1 (en) Data error detection and correction for a shared sram
CN101421705B (zh) 具有高储存容量的多媒体卡
JPS62245461A (ja) ボ−ドスロツト番号の割当方法
CN1221145A (zh) 可编程控制器
US5659755A (en) Method and system in a data processing system for efficiently compressing data using a sorting network
CN1259603C (zh) 用于分布式过程控制系统的通用操作员站模块
EP0522728B1 (en) Method for efficient access of data stored in a nexus table
EP0298520A2 (en) Device capable of judging a nest level at a high speed
US4408271A (en) Circuit for implementing a digital computer instruction
US5388239A (en) Operand address modification system
CN1257366A (zh) 远程访问客户系统个别初始化设定的数据处理系统和方法
EP0321044B1 (en) Data bus control of ROM units in information processing system
JP3265026B2 (ja) 入出力データ交換方式
US6370595B1 (en) Method of addressing a plurality of addressable units by a single address word

Legal Events

Date Code Title Description
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C06 Publication
PB01 Publication
C13 Decision
GR02 Examined patent application
C14 Grant of patent or utility model
GR01 Patent grant
C15 Extension of patent right duration from 15 to 20 years for appl. with date before 31.12.1992 and still valid on 11.12.2001 (patent law change 1993)
OR01 Other related matters
ASS Succession or assignment of patent right

Owner name: LIAN XIANG(SINGAPORE)PRIVATE LTD.

Free format text: FORMER OWNER: IBM CORP.

Effective date: 20061027

C41 Transfer of patent application or patent right or utility model
TR01 Transfer of patent right

Effective date of registration: 20061027

Address after: Singapore Changi

Patentee after: Lenovo (Singapore) Pte. Ltd.

Address before: New York, USA

Patentee before: International Business Machines Corp.

C17 Cessation of patent right
CX01 Expiry of patent term