DE69924173D1 - Integrierte Halbleiterschaltung mit Schlafmodus mit geringem Stromverbrauch und geringem Flächenbedarf - Google Patents

Integrierte Halbleiterschaltung mit Schlafmodus mit geringem Stromverbrauch und geringem Flächenbedarf

Info

Publication number
DE69924173D1
DE69924173D1 DE69924173T DE69924173T DE69924173D1 DE 69924173 D1 DE69924173 D1 DE 69924173D1 DE 69924173 T DE69924173 T DE 69924173T DE 69924173 T DE69924173 T DE 69924173T DE 69924173 D1 DE69924173 D1 DE 69924173D1
Authority
DE
Germany
Prior art keywords
power consumption
low power
sleep mode
semiconductor circuit
integrated semiconductor
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
DE69924173T
Other languages
English (en)
Other versions
DE69924173T2 (de
Inventor
Hiroaki Iwaki
Kouichi Kumagai
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Electronics Corp
Original Assignee
NEC Electronics Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Electronics Corp filed Critical NEC Electronics Corp
Publication of DE69924173D1 publication Critical patent/DE69924173D1/de
Application granted granted Critical
Publication of DE69924173T2 publication Critical patent/DE69924173T2/de
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C5/00Details of stores covered by group G11C11/00
    • G11C5/14Power supply arrangements, e.g. power down, chip selection or deselection, layout of wirings or power grids, or multiple supply levels

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Logic Circuits (AREA)
  • Dram (AREA)
  • Semiconductor Integrated Circuits (AREA)
DE69924173T 1998-04-06 1999-04-03 Integrierte Halbleiterschaltung mit Schlafmodus mit geringem Stromverbrauch und geringem Flächenbedarf Expired - Fee Related DE69924173T2 (de)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP10093245A JP3080062B2 (ja) 1998-04-06 1998-04-06 半導体集積回路
JP9324598 1998-04-06

Publications (2)

Publication Number Publication Date
DE69924173D1 true DE69924173D1 (de) 2005-04-21
DE69924173T2 DE69924173T2 (de) 2006-02-02

Family

ID=14077134

Family Applications (1)

Application Number Title Priority Date Filing Date
DE69924173T Expired - Fee Related DE69924173T2 (de) 1998-04-06 1999-04-03 Integrierte Halbleiterschaltung mit Schlafmodus mit geringem Stromverbrauch und geringem Flächenbedarf

Country Status (6)

Country Link
US (1) US6208170B1 (de)
EP (1) EP0949629B1 (de)
JP (1) JP3080062B2 (de)
KR (1) KR100292595B1 (de)
CN (1) CN1235423A (de)
DE (1) DE69924173T2 (de)

Families Citing this family (49)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6425092B1 (en) * 1998-06-17 2002-07-23 International Business Machines Corporation Method and apparatus for preventing thermal failure in a semiconductor device through redundancy
JP2000332598A (ja) * 1999-05-17 2000-11-30 Mitsubishi Electric Corp ランダムロジック回路
EP1166444A1 (de) * 1999-09-28 2002-01-02 Koninklijke Philips Electronics N.V. In den moden "activ" und "bereitschaft" betreibbare elektronische digitalschaltung
US6629265B1 (en) * 2000-04-18 2003-09-30 Cypress Semiconductor Corp. Reset scheme for microcontrollers
JP3912960B2 (ja) * 2000-06-20 2007-05-09 株式会社東芝 半導体集積回路、論理演算回路およびフリップフロップ
US6448816B1 (en) * 2000-07-11 2002-09-10 Piconetics, Inc. Resonant logic and the implementation of low power digital integrated circuits
US6812745B1 (en) * 2000-07-11 2004-11-02 Piconetics, Inc. Resonant logic and the implementation of low power digital integrated circuits
JP3587299B2 (ja) * 2000-07-12 2004-11-10 沖電気工業株式会社 半導体集積回路
US6630844B1 (en) * 2000-08-22 2003-10-07 Altera Corporation Supply voltage detection circuit
JP3727838B2 (ja) * 2000-09-27 2005-12-21 株式会社東芝 半導体集積回路
US6501300B2 (en) * 2000-11-21 2002-12-31 Hitachi, Ltd. Semiconductor integrated circuit
JP3737397B2 (ja) * 2001-07-16 2006-01-18 富士通株式会社 半導体集積回路
JP2003110022A (ja) * 2001-09-28 2003-04-11 Mitsubishi Electric Corp 半導体集積回路
WO2003067759A1 (en) * 2002-02-06 2003-08-14 Koninklijke Philips Electronics N.V. Digital electronic circuit with low power consumption
US7200186B2 (en) * 2002-03-14 2007-04-03 Intel Corporation Methods and apparatus for reducing power usage of a transmitter and receiver coupled via a differential serial data link
JP3688672B2 (ja) * 2002-09-26 2005-08-31 株式会社東芝 半導体集積回路
JP3910902B2 (ja) * 2002-10-02 2007-04-25 松下電器産業株式会社 集積回路装置
DE10255636B4 (de) * 2002-11-28 2010-12-02 Infineon Technologies Ag Schaltkreis-Anordnung
JP4085324B2 (ja) * 2003-01-24 2008-05-14 ソニー株式会社 ラッチ、ラッチの駆動方法、フラットディスプレイ装置
JP4435553B2 (ja) * 2003-12-12 2010-03-17 パナソニック株式会社 半導体装置
US7227383B2 (en) 2004-02-19 2007-06-05 Mosaid Delaware, Inc. Low leakage and data retention circuitry
KR101045295B1 (ko) * 2004-04-29 2011-06-29 삼성전자주식회사 Mtcmos 플립-플롭, 그를 포함하는 mtcmos회로, 및 그 생성 방법
US7183808B2 (en) * 2004-07-26 2007-02-27 Taiwan Semiconductor Manufacturing Co., Ltd. Circuit for power management of standard cell application
US7158404B2 (en) * 2004-07-26 2007-01-02 Taiwan Semiconductor Manufacturing Co., Ltd. Power management circuit and memory cell
CN101069350B (zh) * 2004-11-30 2012-05-23 飞思卡尔半导体公司 使用选择性电源选通来降低功耗的设备和方法
JP2006165065A (ja) * 2004-12-02 2006-06-22 Matsushita Electric Ind Co Ltd 半導体集積回路及びそのレイアウト方法、並びにスタンダードセル
JP4366319B2 (ja) * 2005-01-31 2009-11-18 パナソニック株式会社 半導体集積回路及びそのテスト方法
US7180348B2 (en) * 2005-03-24 2007-02-20 Arm Limited Circuit and method for storing data in operational and sleep modes
JP4291295B2 (ja) 2005-04-08 2009-07-08 エルピーダメモリ株式会社 論理回路
US7418605B1 (en) 2005-04-13 2008-08-26 Advanced Micro Devices, Inc. System for controlling power to sequential and combinatorial logic circuitry in an integrated circuit
WO2006111932A1 (en) * 2005-04-22 2006-10-26 Nxp B.V. Integrated circuit, electronic device and integrated circuit control method
JP5419240B2 (ja) * 2005-12-27 2014-02-19 ルネサスエレクトロニクス株式会社 半導体集積回路
US20070239861A1 (en) * 2006-04-05 2007-10-11 Dell Products L.P. System and method for automated operating system installation
JP2007318352A (ja) * 2006-05-24 2007-12-06 Asahi Kasei Electronics Co Ltd 磁電変換スイッチ
US7447101B2 (en) * 2006-12-22 2008-11-04 Fujitsu Limited PG-gated data retention technique for reducing leakage in memory cells
JP4896159B2 (ja) * 2006-12-26 2012-03-14 ルネサスエレクトロニクス株式会社 Cmos回路及び半導体装置
US20100153759A1 (en) * 2008-12-15 2010-06-17 Singhal Rakshit Power gating technique to reduce power in functional and test modes
US8406075B2 (en) * 2009-04-03 2013-03-26 Taiwan Semiconductor Manufacturing Company, Ltd. Ultra-low leakage memory architecture
JP5540910B2 (ja) * 2010-06-08 2014-07-02 富士通セミコンダクター株式会社 集積回路、集積回路設計装置及び集積回路設計方法
US8484497B2 (en) * 2010-07-27 2013-07-09 Arm Limited Power supply control within an integrated circuit
DE112011102644B4 (de) * 2010-08-06 2019-12-05 Semiconductor Energy Laboratory Co., Ltd. Integrierte Halbleiterschaltung
KR101188781B1 (ko) * 2010-12-07 2012-10-10 삼성전자주식회사 임계 전압 스케일링 또는 스택 구조의 트랜지스터를 이용한 저전력 래치 장치
US8559212B2 (en) 2011-07-06 2013-10-15 Mediatek Inc. Memory circuit and word line control circuit
JP5574461B2 (ja) * 2013-04-19 2014-08-20 ルネサスエレクトロニクス株式会社 半導体集積回路
JP5704669B2 (ja) * 2014-03-13 2015-04-22 ルネサスエレクトロニクス株式会社 半導体装置
US9319045B1 (en) * 2014-12-29 2016-04-19 Texas Instruments Incorporated Method and apparatus for reducing gate leakage of low threshold transistors during low power mode in a multi-power-domain chip
CN104639104B (zh) * 2015-02-06 2017-03-22 中国人民解放军国防科学技术大学 功能模块级多阈值低功耗控制装置及方法
KR102546565B1 (ko) 2016-10-14 2023-06-23 인튜어티브 서지컬 오퍼레이션즈 인코포레이티드 수술 기기용 프리로드 장력을 가하는 시스템 및 관련 방법
US11670364B2 (en) * 2021-05-19 2023-06-06 Meta Platforms Technologies, Llc Artificial reality system with reduced SRAM power leakage

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2631335B2 (ja) * 1991-11-26 1997-07-16 日本電信電話株式会社 論理回路
JPH05281929A (ja) 1992-04-03 1993-10-29 Sanyo Electric Co Ltd 液晶駆動装置
KR100281600B1 (ko) * 1993-01-07 2001-03-02 가나이 쓰도무 전력저감 기구를 가지는 반도체 집적회로
KR0169157B1 (ko) * 1993-11-29 1999-02-01 기다오까 다까시 반도체 회로 및 mos-dram
EP0690510B1 (de) * 1994-06-28 1998-05-06 Nippon Telegraph And Telephone Corporation SOI (Silizium auf Isolator)-Logikschaltung mit niedriger Spannung
JP3561012B2 (ja) * 1994-11-07 2004-09-02 株式会社ルネサステクノロジ 半導体集積回路装置
JPH0973784A (ja) * 1995-09-07 1997-03-18 Nec Corp 半導体装置及びその制御回路
KR100269643B1 (ko) * 1997-11-27 2000-10-16 김영환 전력소비 억제회로

Also Published As

Publication number Publication date
JP3080062B2 (ja) 2000-08-21
EP0949629A2 (de) 1999-10-13
DE69924173T2 (de) 2006-02-02
EP0949629A3 (de) 2000-08-02
US6208170B1 (en) 2001-03-27
CN1235423A (zh) 1999-11-17
EP0949629B1 (de) 2005-03-16
KR100292595B1 (ko) 2001-06-15
JPH11289246A (ja) 1999-10-19
KR19990082952A (ko) 1999-11-25

Similar Documents

Publication Publication Date Title
DE69924173D1 (de) Integrierte Halbleiterschaltung mit Schlafmodus mit geringem Stromverbrauch und geringem Flächenbedarf
DE60100723D1 (de) Integrierte Halbleiterschaltung mit niedrigem Leistungsverbrauch
DE69833635D1 (de) Verstärkungsanordnung mit Spannungsverstärkung und reduziertem Leistungsverbrauch
DE60310762D1 (de) Halbleiterbauelement mit reduzierten defekten in einer aktiven region und kontaktschema
DE60003628D1 (de) Halbleiterspeicheranordnung mit verringertem Stromverbrauch bei Datenhaltemodus
DE69827855D1 (de) PLL mit verbessertem Verhältnis zwischen Einrastzeit und Stromverbrauch
NO20022736D0 (no) Kretsinnkapsling med en integrert dobbelbrikke
DE69931890D1 (de) Integrierter Leistungsschaltkreis mit vertikalem Stromfluss und dessen Herstellungsverfahren
DE69904685T2 (de) Sequentielle logische Schaltung mit Betriebs- und Schlafmodus
DE69600091T2 (de) Integrierte Halbleiterschaltung mit interner Leistungsversorgungsschaltung zum Konstanthalten des Ausgangspegels gegen Lastschwankungen
DE69516761D1 (de) Programmierbare hoch-geschwindigkeits schaltungsarchitektur mit geringem leistungs verbrauch
DE3879352T2 (de) Integrierte halbleiter-schaltungseinrichtung mit abschaltbetrieb des leistungsverbrauches.
DE60102549D1 (de) Schaltung mit niedriger Leistung und Anstiegszeitsteuerung
DE69525204T2 (de) Inverterterschaltung mit verringertem Leistungsverbrauch
PT102297A (pt) Circuitos integrados inteligentes de potencia configuraveis e dispositivos semicondutores
DE69940874D1 (de) CDMA-Empfänger mit niedrigem Stromverbrauch
DE60000159T2 (de) Halbleiter-Vorrichtung mit niedrigerem Leistungsverbrauch
DE60209544D1 (de) Schaltungsanordnung mit leistungsfaktorkorrektur und entsprechendes gerät
DE69902685D1 (de) Kontaktfreie ic mit niedrigem energieverbrauch
DE69803911T2 (de) Integrierte Schaltung mit anwendungsspezifischen Ausgangsanschlussstellen und Operationsverfahren
DE60021691D1 (de) Integrierte Halbleiterschaltung mit Selbstprüfungsfunktion
DE60111396D1 (de) Integrierte schaltung mit strombegrenztem leistungsausgang und zugehörige verfahren
DE60121962D1 (de) Spannungsregler mit niedrigem energieverbrauch zur verwendung in integrierten schaltungen
DE69836201D1 (de) Funkgerät mit Schlaf-Schaltung und -Verfahren
DE59911331D1 (de) System mit integrierter schaltung und spannungsquellen

Legal Events

Date Code Title Description
8364 No opposition during term of opposition
8339 Ceased/non-payment of the annual fee