DE19653499B4 - Lotzuführgerät und Lotzuführverfahren - Google Patents

Lotzuführgerät und Lotzuführverfahren Download PDF

Info

Publication number
DE19653499B4
DE19653499B4 DE19653499A DE19653499A DE19653499B4 DE 19653499 B4 DE19653499 B4 DE 19653499B4 DE 19653499 A DE19653499 A DE 19653499A DE 19653499 A DE19653499 A DE 19653499A DE 19653499 B4 DE19653499 B4 DE 19653499B4
Authority
DE
Germany
Prior art keywords
solder paste
solder
electrodes
mask
holes
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
DE19653499A
Other languages
English (en)
Other versions
DE19653499A1 (de
Inventor
Junji Fujino
Jitsuho Hirota
Goro Izuta
Akira Adachi
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Mitsubishi Electric Corp
Original Assignee
Mitsubishi Electric Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Mitsubishi Electric Corp filed Critical Mitsubishi Electric Corp
Publication of DE19653499A1 publication Critical patent/DE19653499A1/de
Application granted granted Critical
Publication of DE19653499B4 publication Critical patent/DE19653499B4/de
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/30Assembling printed circuits with electric components, e.g. with resistor
    • H05K3/32Assembling printed circuits with electric components, e.g. with resistor electrically connecting electric components or wires to printed circuits
    • H05K3/34Assembling printed circuits with electric components, e.g. with resistor electrically connecting electric components or wires to printed circuits by soldering
    • H05K3/3457Solder materials or compositions; Methods of application thereof
    • H05K3/3485Applying solder paste, slurry or powder
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/67Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
    • H01L21/683Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping
    • H01L21/6835Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/10Bump connectors ; Manufacturing methods related thereto
    • H01L24/11Manufacturing methods
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/10Bump connectors ; Manufacturing methods related thereto
    • H01L24/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L24/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/05001Internal layers
    • H01L2224/05099Material
    • H01L2224/051Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/05138Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/05155Nickel [Ni] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/05001Internal layers
    • H01L2224/05099Material
    • H01L2224/051Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/05163Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than 1550°C
    • H01L2224/05166Titanium [Ti] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/05599Material
    • H01L2224/056Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/05638Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/05644Gold [Au] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/11Manufacturing methods
    • H01L2224/11001Involving a temporary auxiliary member not forming part of the manufacturing apparatus, e.g. removable or sacrificial coating, film or substrate
    • H01L2224/11003Involving a temporary auxiliary member not forming part of the manufacturing apparatus, e.g. removable or sacrificial coating, film or substrate for holding or transferring the bump preform
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/11Manufacturing methods
    • H01L2224/11001Involving a temporary auxiliary member not forming part of the manufacturing apparatus, e.g. removable or sacrificial coating, film or substrate
    • H01L2224/11005Involving a temporary auxiliary member not forming part of the manufacturing apparatus, e.g. removable or sacrificial coating, film or substrate for aligning the bump connector, e.g. marks, spacers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/11Manufacturing methods
    • H01L2224/111Manufacture and pre-treatment of the bump connector preform
    • H01L2224/1111Shaping
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/11Manufacturing methods
    • H01L2224/113Manufacturing methods by local deposition of the material of the bump connector
    • H01L2224/1133Manufacturing methods by local deposition of the material of the bump connector in solid form
    • H01L2224/11334Manufacturing methods by local deposition of the material of the bump connector in solid form using preformed bumps
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/11Manufacturing methods
    • H01L2224/118Post-treatment of the bump connector
    • H01L2224/1182Applying permanent coating, e.g. in-situ coating
    • H01L2224/11822Applying permanent coating, e.g. in-situ coating by dipping, e.g. in a solder bath
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L2224/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • H01L2224/13001Core members of the bump connector
    • H01L2224/13099Material
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L2224/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • H01L2224/13001Core members of the bump connector
    • H01L2224/13099Material
    • H01L2224/131Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L2224/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • H01L2224/13001Core members of the bump connector
    • H01L2224/13099Material
    • H01L2224/131Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/13101Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of less than 400°C
    • H01L2224/13109Indium [In] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L2224/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • H01L2224/13001Core members of the bump connector
    • H01L2224/13099Material
    • H01L2224/13198Material with a principal constituent of the material being a combination of two or more materials in the form of a matrix with a filler, i.e. being a hybrid material, e.g. segmented structures, foams
    • H01L2224/13298Fillers
    • H01L2224/13299Base material
    • H01L2224/133Base material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/13301Base material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of less than 400°C
    • H01L2224/13316Lead [Pb] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L2224/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/81Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a bump connector
    • H01L2224/8119Arrangement of the bump connectors prior to mounting
    • H01L2224/81193Arrangement of the bump connectors prior to mounting wherein the bump connectors are disposed on both the semiconductor or solid-state body and another item or body to be connected to the semiconductor or solid-state body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/0001Technical content checked by a classifier
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01004Beryllium [Be]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01005Boron [B]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01006Carbon [C]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01013Aluminum [Al]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01022Titanium [Ti]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01033Arsenic [As]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01068Erbium [Er]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01074Tungsten [W]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01078Platinum [Pt]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01079Gold [Au]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01082Lead [Pb]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/013Alloys
    • H01L2924/0132Binary Alloys
    • H01L2924/01322Eutectic Alloys, i.e. obtained by a liquid transforming into two solid phases
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/013Alloys
    • H01L2924/014Solder alloys
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/095Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00 with a principal constituent of the material being a combination of two or more materials provided in the groups H01L2924/013 - H01L2924/0715
    • H01L2924/097Glass-ceramics, e.g. devitrified glass
    • H01L2924/09701Low temperature co-fired ceramic [LTCC]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/12Passive devices, e.g. 2 terminal devices
    • H01L2924/1204Optical Diode
    • H01L2924/12042LASER
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/151Die mounting substrate
    • H01L2924/153Connection portion
    • H01L2924/1531Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface
    • H01L2924/15311Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface being a ball array, e.g. BGA
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/19Details of hybrid assemblies other than the semiconductor or other solid state devices to be connected
    • H01L2924/1901Structure
    • H01L2924/1904Component type
    • H01L2924/19043Component type being a resistor
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/02Fillers; Particles; Fibers; Reinforcement materials
    • H05K2201/0203Fillers and particles
    • H05K2201/0263Details about a collection of particles
    • H05K2201/0272Mixed conductive particles, i.e. using different conductive particles, e.g. differing in shape
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/03Conductive materials
    • H05K2201/0332Structure of the conductor
    • H05K2201/0335Layered conductors or foils
    • H05K2201/035Paste overlayer, i.e. conductive paste or solder paste over conductive layer
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/10Details of components or other objects attached to or integrated in a printed circuit board
    • H05K2201/10613Details of electrical connections of non-printed components, e.g. special leads
    • H05K2201/10621Components characterised by their electrical contacts
    • H05K2201/10734Ball grid array [BGA]; Bump grid array
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/10Details of components or other objects attached to or integrated in a printed circuit board
    • H05K2201/10613Details of electrical connections of non-printed components, e.g. special leads
    • H05K2201/10954Other details of electrical connections
    • H05K2201/10984Component carrying a connection agent, e.g. solder, adhesive
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/10Details of components or other objects attached to or integrated in a printed circuit board
    • H05K2201/10613Details of electrical connections of non-printed components, e.g. special leads
    • H05K2201/10954Other details of electrical connections
    • H05K2201/10992Using different connection materials, e.g. different solders, for the same connection
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2203/00Indexing scheme relating to apparatus or processes for manufacturing printed circuits covered by H05K3/00
    • H05K2203/03Metal processing
    • H05K2203/0338Transferring metal or conductive material other than a circuit pattern, e.g. bump, solder, printed component
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2203/00Indexing scheme relating to apparatus or processes for manufacturing printed circuits covered by H05K3/00
    • H05K2203/04Soldering or other types of metallurgic bonding
    • H05K2203/043Reflowing of solder coated conductors, not during connection of components, e.g. reflowing solder paste
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2203/00Indexing scheme relating to apparatus or processes for manufacturing printed circuits covered by H05K3/00
    • H05K2203/05Patterning and lithography; Masks; Details of resist
    • H05K2203/0548Masks
    • H05K2203/0557Non-printed masks
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/10Apparatus or processes for manufacturing printed circuits in which conductive material is applied to the insulating support in such a manner as to form the desired conductive pattern
    • H05K3/12Apparatus or processes for manufacturing printed circuits in which conductive material is applied to the insulating support in such a manner as to form the desired conductive pattern using thick film techniques, e.g. printing techniques to apply the conductive material or similar techniques for applying conductive paste or ink patterns
    • H05K3/1216Apparatus or processes for manufacturing printed circuits in which conductive material is applied to the insulating support in such a manner as to form the desired conductive pattern using thick film techniques, e.g. printing techniques to apply the conductive material or similar techniques for applying conductive paste or ink patterns by screen printing or stencil printing
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/30Assembling printed circuits with electric components, e.g. with resistor
    • H05K3/32Assembling printed circuits with electric components, e.g. with resistor electrically connecting electric components or wires to printed circuits
    • H05K3/34Assembling printed circuits with electric components, e.g. with resistor electrically connecting electric components or wires to printed circuits by soldering
    • H05K3/341Surface mounted components
    • H05K3/3431Leadless components
    • H05K3/3436Leadless components having an array of bottom contacts, e.g. pad grid array or ball grid array components
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/30Assembling printed circuits with electric components, e.g. with resistor
    • H05K3/32Assembling printed circuits with electric components, e.g. with resistor electrically connecting electric components or wires to printed circuits
    • H05K3/34Assembling printed circuits with electric components, e.g. with resistor electrically connecting electric components or wires to printed circuits by soldering
    • H05K3/3457Solder materials or compositions; Methods of application thereof
    • H05K3/3463Solder compositions in relation to features of the printed circuit board or the mounting process
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/30Assembling printed circuits with electric components, e.g. with resistor
    • H05K3/32Assembling printed circuits with electric components, e.g. with resistor electrically connecting electric components or wires to printed circuits
    • H05K3/34Assembling printed circuits with electric components, e.g. with resistor electrically connecting electric components or wires to printed circuits by soldering
    • H05K3/3457Solder materials or compositions; Methods of application thereof
    • H05K3/3478Applying solder preforms; Transferring prefabricated solder patterns

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Computer Hardware Design (AREA)
  • Power Engineering (AREA)
  • Manufacturing & Machinery (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Electric Connection Of Electric Components To Printed Circuits (AREA)

Abstract

Lotzuführgerät, enthaltend:
a) ein Übertragungselement mit Öffnungen zum Aufnehmen von Lotpaste (3);
b) eine Vorrichtung zum Zuführen der Lotpaste (3) zu den Öffnungen;
c) eine Vorrichtung zum Anordnen des Übertragungselements und einer elektrischen Komponente (6) derart, dass Elektroden (5) der elektrischen Komponente (6) und die Öffnungen zueinander ausgerichtet angeordnet sind; und
d) eine Heizvorrichtung zum Erwärmen der Lotpaste (3) derart, dass sich die Lotpaste (3) an den mehreren Elektroden (5) abscheidet;
dadurch gekennzeichnet, dass
e) das Übertragungselement zweiteilig ausgebildet ist, mit
e1) einem Maskenelement (11) mit mehreren Durchgangslöchern (9) als Öffnungen entsprechend den mehreren Elektroden (5), die bei einer elektronischen Komponente (6) gebildet sind; und
e2) einem Halteelement, das dem Maskenelement (11) so überlagert ist, dass es die mehreren Durchgangslöcher (9) abdeckt; wobei
e3) das Halteelement als elastisches Polyimidband (25) ausgebildet ist.

Description

  • Die vorliegende Erfindung betrifft ein Lotzuführgerät gemäß dem Oberbegriff von Patentanspruch 1 sowie ein Lotzuführverfahren.
  • Ein derartiges Lotzuführgerät ist in JP 07 263 450 A beschrieben. Insbesondere ist ein Lotzuführgerät offenbart, in dem ein Übertragungselement mit Öffnungen zum Aufnehmen von Lotpaste einstückig ausgebildet ist.
  • Ferner wird in JP 07 297 196 A ein Verfahren zum Bilden von Elektrodenkugeln beschrieben, bei dem eine gleichmäßige Höhe der Elektroden durch einen Abschleifvorgang erreicht wird.
  • DE 44 38 098 A1 betrifft ein Verfahren zum Herstellen leitender Höcker auf Leiterplatten, indem in einem flexiblen filmähnlichen Element, das in Richtung von dessen Dicke sich erstreckende konisch zulaufende Löcher aufweist, die Löcher mit leitendem Metall gefüllt sind. Für zu bildende leitende Höcker wird das leitende Metall erwärmt und geschmolzen und anschließend das filmähnliche Element durch Erwärmen oder mittels Reinigungsflüssigkeit entfernt.
  • In JP 07 221 104 A ist ein Verfahren zum Herstellen einer Halbleitereinrichtung beschrieben, bei dem Elektrodenpins durch ein Zugverfahren gebildet werden.
  • JP 6-268017 A betrifft ein Verfahren zum Bilden einer Elektrodenkugel aus mehreren Schichten mit unterschiedlichen Schmelzpunkt.
  • Schließlich wird in JP-1-266987 A die Verwendung zweier Arten von Lötpulver zur Verringerung thermischer Effekte bei elektronischen Bauteilen ohne Wärmewiderstand vorgeschlagen.
  • Bis zum jetzigen Zeitpunkt wurde zudem ein Kugeleinstellverfahren oder ein Lotdruckverfahren zum Zuführen von Lot zu externen Elektronen einer LSI-Packung zum Formen von Lotquellen eingesetzt (Fen Maeda, ”Lotkrem-Drucktechniken und Anwendungen zum Bilden von BGA-Lotperlen”, Oberflächemontagetechniken, Bd. 5, Nr. 5, 1995, Seiten 1–6).
  • Andererseits ist aus der JP 07-85487 A ein Verfahren als Lotperlen-Bildungsverfahren unter Einsatz von Lotpaste bekannt.
  • Die 22A bis 22D zeigen Ansichten zum Darstellen eines üblichen Lotzuführverfahrens, wie es beispielsweise in der JP 07-85487 A beschrieben ist. In der Zeichnung kennzeichnet das Bezugszeichen 1 ein Übertragungselement; das Bezugszeichen 2 kennzeichnet in dem Übertragungselement 1 vorgesehene Löcher; das Bezugszeichen 3 kennzeichnet Lotpaste, die in die im Übertragungselement 1 vorgesehenen Löcher 2 einzubringen ist; und das Bezugszeichen 21 kennzeichnet ein Substrat mit Metallstellen 5.
  • Bei einem derartigen Lotzuführverfahren werden die in dem Übertragungselement 1 vorgesehenen Löcher 2 mit Lotpaste 3 gefüllt, wie in 22B gezeigt, und anschließend werden die Metallstellen 5 (nachfolgend als ”Elektroden” bezeichnet) auf dem Substrat 21 und die Löcher 2 zueinander ausgerichtet, wie in 22C gezeigt. Anschließend wird die Lotpaste 3 zusammen mit dem Übertragungselement 1 so erhitzt, daß es hieraus unter bildung von Kugeln 7 ausströmt, wie in 22D gezeigt.
  • Bei dem in der JP 07-85487 A beschriebenen Verfahren durchdringen, wie in 22A gezeigt, die Löcher 2 des Übertragungselements 1 nicht das Übertragungselement 1, und die Löcher 2 werden durch Bohren gebildet. Somit führt das Vorliegen einer Differenz der Tiefen zwischen den Löchern, wie anhand der Löcher 2a2e in 23 gezeigt, zu einer Differenz der zugeführten Lotmenge, und dies führt bei der Bildung von Kugeln zu wechselseitig unterschiedlichen Höhen, wie anhand der Kugeln 7a bis 7e gezeigt ist.
  • Ferner ist aufgrund der Tatsache, daß die Löcher 2 in dem Übertragungselement 1 durch Bohren derart gebildet werden, daß sie nicht durch das Übertragungselement 1 hindurchdringen, eine längere Zeit für das Bohren zum Bilden der Löcher 2 dann erforderlich, wenn die Zahl der Kugeln zunimmt.
  • Wie in 24 gezeigt, ist aufgrund der Tatsache, daß sich ein Flußmittel (Colophonium) einer in der Lotpaste enthaltenen Lösungskomponente nach der Bildung von Kugeln als Flußmittelreste 8 an den Innenwänden der Löcher 2 ausbilden, eine lange Zeitdauer zum Reinigen erforderlich.
  • Ferner wird ein Lotmaterial mit einem hohen Schmelzpunkt bei gelöteten Verbindungsabschnitten eingesetzt, die einen hohen Widerstand erfordern, beispielsweise gelötete Verbindungsabschnitte bei der Innenseite einer LSI-Packungseinheit. Bei Einsatz eines derartigen Lotmaterials mit hohem Schmelzpunkt zum Löten ist jedoch ein spezielles Element mit hohem Wärmewiderstand einzusetzen, da der Umfang an zugeführter Wärme (des thermischen Schadens) bei Randelementen beispielsweise eines LSI-Chips, eines Leiterplattensubstrats usw. groß wird.
  • Beispielsweise wurde, wie in der JP 1-266987 A offenbart, ein Lötverfahren vorgeschlagen, bei dem die Löttemperatur bei einem Verbindungsabschnitt, der einen hohen Wärmewiderstand erfordert, durch eine vorab eingesetzte Lotpaste mit zwei Arten von Metallen mit unterschiedlichen Schmelzpunkten abgesenkt wird.
  • Wird vorab eine Lotpaste mit zwei Arten von Metallen mit unterschiedlichen Schmelzpunkten eingesetzt, so schreitet jedoch, bedingt durch die Koexistenz zweier Arten von Metallen in der Paste, die gegenseitige Diffusion zwischen den Metallen selbst bei der normalen Temperatur fort, während einer Zeitdauer ausgehend von dem Zeitpunkt, in dem das Lot hergestellt wird, bis zu dem Zeitpunkt, wenn das Lot eingesetzt wird. Demnach können Nachteile wie Verkleben der Metallpartikel oder dergleichen auftreten, so daß sich die Paste nicht als Lotpaste einsetzen läßt.
  • Bei dem zuvor genannten üblichen Lotzuführverfahren tritt aufgrund der Tatsache, daß die mit Lotpaste 3 zu füllenden Löcher 2 durch Bohren derart gebildet sind, daß sie nicht das Übertragungselement 1 durchdringen, eine Streuung bei der Tiefe der Löcher 2 auf. Demnach tritt ein Streueffekt bei der Höhe der Kugeln auf, oder es ist eine längere Zeit für das Bohren zum Bilden der Löcher 2 dann erforderlich, wenn die Zahl der Kugeln 7 zunimmt. Ferner bildet sich das Flußmittel (Colophonium) eines in der Lotpaste enthaltenen Lösungsanteils in der Form von Flußmittelresten 8 an den Innenwänden der Löcher 2 nach der Bildung der Kugeln aus.
  • Demnach besteht die Aufgabe der vorliegenden Erfindung in der Schaffung eines Lotzuführgeräts und – Verfahrens, mit dem sich Kugeln genauer innerhalb kürzerer Zeit mit geringeren Kosten herstellen lassen.
  • Erfindungsgemäß wird diese Aufgabe durch ein Lotzuführgerät mit den Merkmalen des Patentanspruchs 1 gelöst.
  • Erfindungsgemäß lassen sich Kugeln mit geringer streuender Höhe durch das eines Maskenelements mit Durchgangslöchern bilden. Demnach tritt eine Deckung dahingehend auf, daß sich die Reinigungszeit nach Bildung der Kugel verkürzen läßt und daß sich die Zunahme der Kosten aufgrund der Zunahme der Zahl von Kugeln vermeiden läßt.
  • Gemäß einer weiteren bevorzugten Ausführungsform ist ferner eine Vorrichtung zum Pressen des Maskenelements an das Halteelement vorgesehen. Jedoch läßt sich der Zustand der festen Haftung selbst in dem Fall aufrechterhalten, indem die Magnetisierung des Magneten während der Erwärmung der Lotpaste reduziert ist. Herdurch läßt sich jeder Fehler aufgrund von Asfließen der Lotpaste vermeiden.
  • Weiterhin wird die oben genannte Aufgabe durch ein Lotzuführverfahren mit den Merkmalen des Patentanspruchs 7 gelöst.
  • Demnach werden bei diesem Lotzuführverfahren Kugeln durch Einsatz einer Lotpaste mit einem ersten Metall und einem zweiten Metall gebildet. Während das erste Metall einen vorgegebenen Schmelzpunkt aufweist ist der Schmelzpunkt des zweiten Metalls so gewählt, daß es sich von dem Schmelzpunkt des ersten Metalls unterscheidet. Hierdurch ergibt sich eine Wirkung dahingehend, da sich die Lottemperatur bei einem Abschnitt, der eine hohe Wärmebeständigkeit erfordert, reduzieren läßt.
  • Ausführungsformen der vorliegenden Erfindung werden unter Bezug auf die beiliegende Zeichnung beschrieben; es zeigen:
  • 1A bis 1E Ansichten zum Darstellen eines Lotzuführverfahrens gemäß der Ausführungsform 1 der vorliegenden Erfindung.
  • 2 eine Ansicht zum Darstellen einer Wirkung im Hinblick auf die Reinigungseigenschaften entsprechend der Ausführungsform 1 der vorliegenden Erfindung.
  • 3A bis 3E Ansichten zum Darstellen eines Lotzuführverfahrens gemäß der Ausführungsform 2 der vorliegenden Erfindung.
  • 4 eine Ansicht zum Darstellen eines Lotzuführverfahrens gemäß der Ausführungsform 3 der vorliegenden Erfindung.
  • 5 eine Ansicht zum Darstellen eines Lotzuführverfahrens gemäß der Ausführungsform 3 der vorliegenden Erfindung;
  • 6A und 6B Ansichten zum Darstellen eines Lotzuführverfahrens gemäß der Ausführungsform 4 der vorliegenden Erfindung;
  • 7A bis 7C Ansichten zum Darstellen eines Lötverfahrens gemäß der Ausführungsform 5 der vorliegenden Erfindung;
  • 8A bis 8D Ansichten zum Darstellen eines Lotzuführverfahrens gemäß der Ausführungsform 5 der vorliegenden Erfindung;
  • 9A bis 9C Ansichten zum Darstellen eines Lötverfahrens gemäß der Ausführungsform 6 der vorliegenden Erfindung;
  • 10A bis 10D Ansichten zum Darstellen eines Lotzuführverfahrens gemäß der Ausführungsform 6 der vorliegenden Erfindung;
  • 11 eine Ansicht zum Darstellen eines Verbindungsabschnitts nach dem Löten gemäß der Ausführungsform 6 der vorliegenden Erfindung;
  • 12A und 12B Ansichten zum Darstellen eines Lötverfahrens gemäß der Ausführungsform 6 der vorliegenden Erfindung;
  • 13 eine Ansicht zum Darstellen eines Lötverfahrens gemäß der Ausführungsform 6 der vorliegenden Erfindung;
  • 14A bis 14E Ansichten zum Darstellen eines Lotzuführverfahrens gemäß der Ausführungsform 7 der vorliegenden Erfindung;
  • 15A bis 15D Ansichten zum Darstellen eines Lotzuführverfahren gemäß der Ausführungsform 8 der vorliegenden Erfindung;
  • 16 eine Ansicht zum Darstellen des Lotzuführverfahrens gemäß der Ausführungsform 9 der vorliegenden Erfindung;
  • 17 eine Ansicht zum Darstellen eines Lotzuführverfahrens gemäß der Ausführungsform 10 gemäß der vorliegenden Erfindung;
  • 18A und 18B Ansichten zum Darstellen eines Lotzuführverfahrens gemäß der Ausführungsform 11 der vorliegenden Erfindung;
  • 19 eine Ansicht zum Darstellen eines Lotzuführverfahrens gemäß der Ausführungsform 12 der vorliegenden Erfindung;
  • 20 eine Ansicht zum Darstellen eines Lotzuführverfahrens gemäß der Ausführungsform 13 der vorliegenden Erfindung;
  • 21 eine Ansicht zum Darstellen eines Lotzuführverfahrens gemäß der Ausführungsform 14 der vorliegenden Erfindung;
  • 22A bis 22D Ansichten zum Darstellen eines üblichen Kugel-Bildungsverfahren;
  • 23 eine Ansicht zum Darstellen eines üblichen Kugel-Bildungsverfahrens;
  • 24 eine Ansicht zum Darstellen eines üblichen KugelBildungsverfahrens.
  • Ausführungsform
  • Die 1A bis 1E zeigt eine konzeptionelle Ansicht eines Lotzuführverfahrens gemäß der Ausführungsform 1.
  • Das Maskenelement 11 besteht aus einer 50 mm × 50 mm × 0,15 mm SUS-Platte mit 1024 Durchgangslöchern 9 mit einem Durchmesser von 0,4 mm (0,5 mm Abstand, 32×32 Matrix), die in dem Mittenabschnitt durch Ätzen gebildet sind. Das Halteelement 12 ist eine 50 mm × 50 mm × 3 mm SUS-Platte. Ferner ist das LSI-Chip 6 ein Dummychip mit Aluminiumverdrahtung, das auf einem 16 mm × 16 mm × 0,4 mm Siliziumwafer gebildet ist. An einer Oberfläche des LSI-Chips sind 1024 Elektroden 5 mit Titan-Wolfram, Nickel und Gold oberflächenbehandelt.
  • Wie in 1A gezeigt, sind das Maskenelement 11 und das Halteelement 12 zueinander überlagert und aneinander befestigt, wie in 1B gezeigt, und Hohlraumabschnitte 10 einer mit Lotpaste 3 unter Einsatz eines Rakels gefüllt. Anschließend werden, wie in 1D gezeigt, die Elektroden 5 des LSI-Chips 6 und die Hohlraumabschnitte 10 zueinander ausgerichtet und durch Einsatz einer auf 240°C erwärmten heißen Platte erwärmt, so daß die Lotpaste 3 erwärmt/geschmolzen wird, damit die Elektroden 5 mit Lot benetzt werden, um hierdurch Kugeln 7 zu bilden, wie in 1E gezeigt.
  • Obgleich die Dicke des in dieser Ausführungsform eingesetzten Maskenelements 0,15 mm beträgt, läßt sich ein Fehler bei der Bildung der Kugeln dadurch vermeiden, daß die Höhe der Lotpaste 3 beim Entwurf größer festgelegt wird als die Maskendicke, und zwar in dem Fall, in dem die aufgebrachte Lotpaste 3 geschmolzen und eine Kugel geformt wird.
  • Ferner läßt sich ein Vorstehen der Lotpaste 3 im Zeitpunkt des Aufbringens durch Einführen oder Anheften eines bogenförmigen Elements vermeiden, beispielsweise eines Polyimidbands, usw., mit Wärmebeständigkeit und Elastizität, eines Haftmittels, oder dergleichen, und zwar zwischen dem Maskenelement 11 und dem Halteelement 12.
  • Obgleich diese Ausführungsform den Fall zeigt, in dem das SUS-Maskenelement 11 und das SUS-Halteelement 12 eingesetzt werden, ist die Erfindung nicht hierauf begrenzt, und jedes Material wie Aluminium oder dergleichen, das nur schwer mit Lot benetzt, ist geeignet.
  • Obgleich diese Ausführungsform den Fall zeigt, bei dem Durchgangslöcher 9 durch Ätzen gebildet werden, ist jedes andere Verfahren wie Bohren, Funkenerosion, Laserablation oder dergleichen geeignet.
  • Obgleich diese Ausführungsform den Fall zeigt, bei dem das Maskenelement 11 durch Ausbildung von Durchgangslöchern 9 in einem Blattmaterial gebildet ist, kann das Maskenelement 11 durch Laminierung unter Einsatz von Metallisierung in derselben Weise hergestellt werden, wie eine beim Lotdrucken eingesetzte additive Maske.
  • Ferner kann im Hinblick auf das Heizverfahren unter Einsatz einer derartigen heißen Platte auch hochpräzises Lot durch Erwärmung unter Einsatz eines Aufschmelzofens zugeführt werden.
  • Die 2 zeigt die Ergebnisse eines Vergleichsexperiments, bei dem die Reinigungseigenschaft des bei dieser Ausführungsform eingesetzten Maskenelements 11 mit der Reinigungseigenschaft des bei dem Verfahren gemäß der JP 07-85487 A in 14 verglichen wird.
  • Das hier vorbereitete Übertragungselement 1 weist 1024 Hohlräume mit einem Durchmesser von 0,4 mm und einer Tiefe von 0,15 mm auf (tatsächlich gemessener Wert: 0,14 mm ± 0,01 mm), die durch Bohren einer 50 mm × 50 mm × 3 mm SUS-Platte gebildet sind.
  • In dem Fall, in dem das Maskenelement 11 und das Übertragungselement 1 in auf 40°C erwärmtes Aceton emergiert werden und nach dem Bilden der Kugeln 7 mit den zugeordneten Verfahren mit Ultraschall gereinigt werden, sind die Reinigungszeit und die Menge des Restflußmittels (von denen jede Größe einen Relativwert unter der Annahme darstellt, daß der Wert unmittelbar nach der Kugelbildung bei dem Übertragungselement 100 beträgt) verglichen.
  • Gemäß diesem Vergleichsergebnis beträgt die Menge des Restflußmittels unmittelbar nach der Kugelbildung gemäß dem Verfahren dieser Ausführungsform lediglich 20% im Vergleich zu derjenigen bei dem Verfahren nach der geprüften JP 07-85487 A , so daß sich die zum Erhalten eines wiedereinsetzbaren Zustands erforderliche Reinigungszeit verkürzen läßt.
  • Der Grund hierfür wird darin gesehen, daß die Flußmittelreste dazu neigen, sich in der Nähe der Unterseiten der Hohlräume des Übertragungselements 1 abzutragen, wohingehend sich Flußmittelreste kaum in der Nähe der Durchgangslöcher ablagern, und ein Reinigungsmittel verteilt sich in ausreichendem Umfang in den Durchgangslöchern im Zeitpunkt der Reinigung.
  • Ferner ergeben sich bei Messung der derartig gebildeten Kugeln der Mittelwert und die Standardabweichung im Fall des Verfahrens gemäß der JP 07-85487 A jeweils zu 223 μm und 9,2 μm. Im Gegensatz hierzu wurde festgestellt, daß die dem Verfahren dieser Ausführungsform der Mittelwert und die Standardabweichung jeweils 231 μm und 7,2 μm betragen und daß die Höhen der Kugeln sich mit hoher Präzision kontrollieren lassen.
  • Obgleich für dies Ausführungsform der Fall vorliegt, daß das SUS-Maskenelement, so wie es ist, eingesetzt wird, kann die Oberfläche des Maskenelements mit Fluorharz einer Dicke von 10 μm beschichtet werden, so daß sich ein Benetzen des Maskenelementes mit Lot vermeiden und sich die Reinigungszeit verkürzen läßt.
  • Ferner kann im Fall eines Aluminium-Maskenelements dessen Oberfläche unter Bildung von Alumit (Engl.: alumite) behandelt werden, so daß sich die Reinigungsfähigkeit und Beständigkeit verbessern läßt.
  • (Ausführungsform 2)
  • Die 3 zeigt eine konzeptionelle Ansicht eines Lotzuführverfahrens gemäß der Ausführungsform 2.
  • Wie in 3A gezeigt, sind Durchgangslöcher 9 eines Maskenelement 11 zu Elektroden 5 aus einem LSI-Chip ausgerichtet, und wie in 3B gezeigt, mit Lotpaste 3 unter Einsatz eines Rakels 4 aufgebracht. Ferner wird, wie in 3C gezeigt, ein Halteelement 12 dem Maskenelement 11 überlagert, und die Laminierung wird durch Einsatz einer zu 240°C erwärmten heißen Platte erwärmt, so daß die Lotpaste 3 erwärmt/geschmolzen wird, damit die Elektroden 5 bei dem LSI-Chip 6 benetzt und hierdurch Kugeln 7 gebildet werden, wie in 3D gezeigt.
  • Bei dieser Ausführungsform wird, wie in 3A gezeigt, bei der Stufe, bei der das Maskenelement 11 mit dem LSI-Chip 6 ausgerichtet wird, nichts in die Durchgangslöcher 9 eingebracht. Demnach ergibt sich ein Vorteil dahingehend, daß sich das Ausrichten im Vergleich zur Ausführungsform 1 einfach durchführen läßt.
  • (Ausführungsform 3)
  • 4 zeigt eine konzeptionelle Ansicht eines Lotzuführverfahrens gemäß der Ausführungsform 3. Das bei dieser Ausführungsform eingesetzte Halteelement 13 (50 mm × 50 mm × 2 mm) ist aus Keramik gebildet.
  • Keramik weist eine exzellente Wärmebeständigkeit auf, und biegt sich bei Erwärmung kaum, und es weist eine korrosionsbeständige Eigenschaft auf. Da es jedoch nahezu unmöglich ist, ein Bohren oder ein Bohren mit Ätzen durchzuführen, ist es schwierig, Keramik für das Maskenelement 11 oder für das Übertragungselement 1 in 14 einzusetzen.
  • Demnach läßt sich ein Material, dessen Einsatz üblicherweise schwierig war, dadurch einsetzen, daß das dem Bohren zu unterziehende Maskenelement 11 getrennt von dem Halteelement 13 ohne Erfordernis eines Bohrvorgangs ausgebildet ist, wie in 4 gezeigt.
  • Ferner läßt sich, wie in 5 gezeigt, ein keramisches Halteelement 13, das durch Bilden des Halteelement 12 aus Keramik erhalten wird, auch bei dem Lotzuführverfahren gemäß der Ausführungsform 2 einsetzen.
  • (Ausführungsform 4)
  • 6 zeigt eine konzeptionelle Ansicht eines Lotzuführverfahren gemäß der Ausführungsform 4.
  • Das in dieser Ausführungsform eingesetzte Halteelement 14 (50 mm × 50 mm × 2 mm) ist aus Glas gebildet. Das Halteelement 14 aus Glas wird als Substitut für das Halteelement 12 aus SUS- Material, Aluminium oder dergleichen eingesetzt, im Rahmen desselben Prozesses wie in der Ausführungsform 2.
  • Bei dieser Ausführungsform wird ein YAG-Laser 15 als Heizvorrichtung eingesetzt. Der YAG-Laser 15 wird auf einen im Vergleich zum Durchmesser von 0,4 mm der Hohlraumabschnitte 10 des Maskenelement 11 um 0,1 mm verkleinertem Durchmesser fokussiert, so daß sich die den sich von der Lotpaste unterscheidenden Abschnitten zugeführte Wärme erheblich reduzieren läßt. Demnach ergibt sich eine Wirkung dahingehend, daß das Biegen des Maskenelement 11 oder dergleichen unterdrückt wird und daß sich jeder Fehler bei der Bildung der Kugeln reduzieren läßt.
  • Bei Messung der Temperatur an der Rückoberfläche der Maske steigt die Temperatur auf lediglich 100°C im Zeitpunkt der Laserbestrahlung. Ferner ergibt sich kaum eine Biegung des Maskenelements 11, da die Erwärmung lokal erfolgt.
  • Selbst in dem Fall, in dem hochschmelzendes Lot (Schmelzpunkt: 314°C) wie 95Pb–5Sn zugeführt wird, beträgt die Temperatur auf der Rückoberfläche der Maske ungefähr 120°C, und demnach läßt sich ein derartiges hochschmelzendes Lot selbst einem Glas-Epoxid-Leiterplattensubstrat zuführen, das allgemein bei einer Temperatur von nicht weniger als 250°C nicht eingesetzt werden kann.
  • Obgleich diese Ausführungsform den Fall betrifft, in dem die Hohlraumabschnitte 10 einer Laserbestrahlung nacheinander einzeln unterzogen werden, ergibt sich kein Biegen in dem Maskenelement 11 in dem Umfang, daß ein Problem auftritt, selbst in dem Fall, in dem die Hohlraumabschnitte fortlaufend abgetastet werden, während der Laser emittiert.
  • Dies trägt zu der Tatsache bei, daß die Temperatur des Maskenelements 11 nicht in einem solchen Umfang ansteigt, daß ein Problem auftritt, das die Lotpaste 3 durch eine Gruppe kleiner Metallkugeln gebildet wird, und der tatsächliche Laserabsorptionsfaktor hiervon wird aufgrund der gestreuten Reflexion des auf die Lotpaste 3 aufgestrahlten Lasers erhöht, so daß sich die Temperatur der Lotpaste 3 einfach im Vergleich zu dem aus einem glatten Metall hergestellten Maskenelement 11 erhöht.
  • (Ausführungsform 5)
  • Die 7 zeigt eine konzeptionelle Ansicht des Lötverfahrens gemäß der Ausführungsform 5.
  • In der Zeichnung bezeichnet das Bezugszeichen 16 ein hochschmelzendes Lot an einer Metallzusammensetzung von 95Pb-5Sn (Schmelzpunkt: 314°C); zudem kennzeichnet 17 ein niedrigschmelzendes Lot aus einer Metallverbindung gemäß 70In-30Pb (Schmelzpunkt: 174°C).
  • Wie in 7A gezeigt, wird niedrigschmelzendes Lot 17 mit dispergierten feinen metallischen Partikeln (Partikelgröße: 25 bis 40 μm) aus hochschmelzendem Lot 16 den Elektroden 5 eines LSI-Chips 6 zugeführt, so daß Kugeln 7 als Ganzes gebildet werden. Wie in 7B gezeigt, werden die auf einem Leiterplattensubstrat 19 entsprechenden Elektroden 5 des LSI-Chips 6 gebildeten Elektroden 18 so ausgerichtet, daß sie den Elektroden 5 bei dem LSI-Chip 6 entsprechen, und es wird ein Löten durch Einsatz einer heißen Platte bei 220°C durchgeführt. Wie in 7C gezeigt, werden gelötete Verbindungsabschnitte 20 mit einer einheitlichen Zusammensetzung mit dispergiertem hochschmelzendem Lot 16 und niedrigschmelzendem Lot 17 gebildet.
  • Bei dieser Ausführungsform ist aufgrund der Tatsache, daß das Mengenverhältnis des hochschmelzenden Lots 16 zu dem niedrigschmelzenden Lot 17 zu 1:1 bestimmt ist, die Metallverbindung der gelöteten Verbindungsabschnitte 20 62,5Pb-35In-2,5Sn, und sie weist einen Schmelzpunkt von 270°C bis 280°C auf.
  • Ferner ist die Kombination des hochschmelzenden Lots 16 und niedrigschmelzenden Lots 17 nicht auf diese spezifische Ausführungsform beschränkt. Beispielsweise eignet sich Sn-Pb-Lot oder dergleichen ebenfalls.
  • Ferner läßt sich in dem Fall, in dem die Verbindungsabschnitte 20 durch Loten zu bilden sind, die Erwärmung bei einer Temperatur, die höher als der Schmelzpunkt des niedrigschmelzenden Lots 17 zum wechselseitigen Fixieren der Elektroden 5 des LSI-Chips 6 und der Elektroden 18 auf dem Leiterplattensubstrat 19 durchführen, und anschließend kann eine Erwärmung auf eine Temperatur durchgeführt werden, die höher als der Schmelzpunkt des hochschmelzenden Lots 16 ist, so daß sich die gelöteten Verbindungsabschnitte 20 bilden lassen.
  • Die 8 zeigt eine Ansicht zum Darstellen einer in 5 eingesetzten Kugel-Herstellungsprozedur.
  • Zunächst wird, wie in 8A gezeigt, eine Lotpaste 23 aus niedrigschmelzendem Metall 17 in die Hohlraumabschnitte 10 eingeführt, in derselben Weise wie bei der Ausführungsform 2 (oder Ausführungsform 1), und zwar durch Einsatz eines Maskenelements 11 mit einer Dicke von 75 μm, und ein LSI-Chip 6 ist so positioniert, daß die Elektroden 5 an dem LSI-Chip 6 den Hohlraumabschnitten 10 entsprechen, und es wird ein Erwärmen unter Einsatz einer heißen Platte bei 220°C so durchgeführt, daß Kugelbasen 22 aus niedrigschmelzendem Metall 17 gebildet werden, wie in 8B gezeigt.
  • Anschließend wird, wie in 8C gezeigt, Lotpaste 24 aus hochschmelzendem Metall 16 in die Hohlraumabschnitte 10 eingeführt, und zwar durch Einsatz des 75 μm dicken Maskenelement 11. Der mit den Kugelbasen 22 aus niedrigschmelzendem Metall 17 ausgebildete LSI-Chip wird positioniert, und es wird eine Erwärmung durch Einsatz der heißen Platte bei 220°C durchgeführt, um Partikel des hochschmelzenden Metalls 16 in die Kugelbasen 22 zu überführen, so daß Kugeln 7, wie in 8D gezeigt, gebildet werden.
  • Obgleich der vorgeschaltete Einsatz von Lotpaste von zwei Arten von Metallen mit unterschiedlichen Schmelzpunkten in der JP 1-266987 A vorgeschlagen wurde, führt die Koexistenz der beiden Metalle in der Paste zu einem Fortschreiten der gegenseitigen Diffusion zwischen den Metallen selbst bei einer normalen Temperatur während einer Zeitdauer ausgehend von dem Zeitpunkt, in dem die Paste hergestellt wird, bis zu dem Zeitpunkt, in dem die Paste eingesetzt wird, so daß es unmöglich ist, die Paste als Lotpaste einzusetzen, und zwar aufgrund des Auftretens von Nachteilen wie dem Verkleben von Metallpartikeln oder dergleichen.
  • Ferner besteht in dem Fall, in dem die jeweiligen Metallpartikel unzureichend gemischt sind, eine Möglichkeit dahingehend, daß der Anteil der jeweiligen Metallpartikel entsprechend den zu füllenden Hohlraumabschnitten 10 variiert, so daß sich ein gewünschter Schmelzpunkt nicht erhalten läßt.
  • Ferner läßt sich der Mengenanteil des niedrig schmelzenden Metalls 17 und des hochschmelzenden Metalls 16 frei durch Bildung der Kugeln 7 in der bei dieser Ausführungsform gezeigten Art verändern, so daß sich gelötete Verbindungsabschnitte 20 mit einem gewünschten Schmelzpunkt bilden lassen.
  • (Ausführungsform 6)
  • Die 9A bis 9C zeigen eine konzeptionelle Ansicht eines Lötverfahrens gemäß der Ausführungsform 6.
  • In der Zeichnung kennzeichnet das Bezugszeichen 16 ein hochschmelzendes Lot einer Metallverbindung gemäß 95Pb-5Sn (Schmelzpunkt: 314°C); und das Bezugszeichen 17 kennzeichnet ein niedrig schmelzendes Lot einer Metallverbindung gemäß 70In-30Pb (Schmelzpunkt: 174°C).
  • Wie in 9A gezeigt, werden Kugeln 7 jeweils mit einer solchen Struktur bei Elektroden 5 eines LSI-Chips 6 gebildet, daß die Außenseite eines hochschmelzenden Lots 16 von einem niedrig schmelzenden Lot 17 umgeben ist. Wie in 9B gezeigt, werden die auf einem Leiterplattensubstrat 19 entsprechenden Elektroden 5 bei dem LSI-Chip 6 ausgebildeten Elektroden 18 so ausgerichtet, daß sie den Elektroden 5 bei dem LSI-Chip 6 entsprechen, und es wird ein Löten durch Einsatz einer heißen Platte bei 220°C durchgeführt. Wie in 9C gezeigt, werden gelötete Verbindungsabschnitte 20 mit einer einheitlichen Verbindung mit dispergiertem hochschmelzendem Lot 16 und niedrig schmelzendem Lot 7 gebildet.
  • Es wird allgemein davon ausgegangen, daß die Wirkung des Abbaus von Spannungen aufgrund der linearen Differenz bei dem thermischen Ausdehnungskoeffizienten zwischen dem LSI-Chip und dem Leiterplattensubstrat mit Zunahme der Höhe der gelöteten Verbindungsabschnitte zunimmt.
  • Bei dieser Ausführungsform spielt aufgrund der Tatsache, daß das hochschmelzende Metall 16 nicht im Zeitpunkt des Lötens geschmolzen wird, das hochschmelzende Metall 16 eine Rolle zum Begrenzen der Höhe der gelöteten Verbindungsabschnitte 20.
  • Ferner läßt sich in dem Fall, in dem die Verbindungsabschnitte 20 durch Löten zu bilden sind, eine Erwärmung bei einer Temperatur, die höher als der Schmelzpunkt des niedrig schmelzenden Lots 17 ist, durchführen, damit die Elektroden 5 an dem LSI-Chip 6 und die Elektroden 18 auf dem Leiterplattensubstrat 19 miteinander fixiert werden und damit anschließend eine Erwärmung bei einer Temperatur durchgeführt werden kann, die höher als der Schmelzpunkt des hochschmelzenden Lots 16 ist, so daß sich die gelöteten Verbindungsabschnitte 20 bilden lassen.
  • Die 10 zeigt eine Ansicht zum Darstellen einer bei der Ausführungsform 6 eingesetzten Kugeln-Herstellungsprozedur.
  • Zunächst wird, wie in 10A gezeigt, Lotpaste 24 aus hochschmelzendem Metall 16 in die Hohlraumabschnitte 10 unter Einsatz eines Maskenelements 11 mit einer Dicke von 75 μm in derselben Weise wie bei der Ausführungsform 2 (oder Ausführungsform 1) eingeführt, und ein LSI-Chip 6 wird so positioniert, daß die Elektroden 5 bei dem LSI-Chip 6 den Hohlraumabschnitten 10 entsprechen und es wird ein Erwärmen durch Einsatz einer heißen Platte bei 360°C durchgeführt, so daß die Kugelnbasen 22 aus hochschmelzendem Metall 16 gebildet werden, wie in 10B gezeigt.
  • Anschließend wird, wie in 10C gezeigt, Lotpaste 23 aus niedrig schmelzendem Metall 17 in die Hohlraumabschnitte 10 durch Einsatz des 75 μm dicken Maskenelement 11 eingebracht. Der mit den Kugelnbasen 22 aus hochschmelzendem Metall 16 ausgebildete LSI-Chip 6 wird positioniert, und es wird ein Erwärmen durch Einsatz der heißen Platte bei 220°C durchgeführt, damit das hochschmelzende Metall 16 mit dem niedrigschmelzenden Metall 17 abgedeckt wird, so daß die Kugeln 7 gebildet werden, wie in 10D gezeigt.
  • Die 11 zeigt eine Ansicht zum Darstellen eines Verbindungsabschnitts nach dem Löten gemäß der Ausführungsform 6.
  • Es läßt sich eine dünne Schicht aus niedrig schmelzendem Metall 17 an der unteren Seite des Verbindungsabschnitts beobachten. Ferner ist diese Schicht so ausgebildet, daß sie allmählich durch fortlaufendes Erwärmen bei 220°C verschwindet, so daß der Schmelzpunkt des gesamten Verbindungsabschnitts eine Temperatur von nicht weniger als auf 270°C ansteigt.
  • 12 zeigt eine konzeptionelle Ansicht einer Halbleitereinrichtungs-Herstellungsprozedur durch Einsatz des Lötverfahrens gemäß der Ausführungsform 6.
  • Wie in 12A gezeigt, werden LSI-Verbindungselektroden 181 entsprechend den Elektroden 5 eines LSI-Chips 6 und externen Elektroden 182 auf einem Leiterplattensubstrat 19 gebildet. Niedrig schmelzendes Metall 17 wird in jeweiligen Elektroden 181 und 182 durch das Verfahren gemäß Ausführungsform 2 (oder Ausführungsform 1) zugeführt.
  • Wie in 12B gezeigt, wird der LSI-Chip 6 nach Zuführung der hochschmelzenden Metalls 16 mit dem Verfahren nach Ausführungsform 2 (oder Ausführungsform 1) positioniert und es wird ein Löten durch Einsatz einer heißen Platte bei 220°C durchgeführt.
  • Das den externen Elektroden 182 zugeführte niedrig schmelzende Metall 17 läßt sich als ein Verbindungsmaterial dann einsetzen, wenn eine Halbleitereinrichtung auf einem Muttersubstrat eines elektronischen Geräts befestigt ist. Es ist demnach vorzuziehen, daß das niedrig schmelzende Metall 17 so gebildet ist, daß es höher als der LSI-Chip 6 vorliegt.
  • Ferner läßt sich, wie in 13 gezeigt, diese Ausführungsform bei einer Halbleitereinrichtung anwenden, die externe Elektroden 182 aufweist, die auf einer Oberfläche des Leiterplattensubstrats 19 gebildet sind, die entgegengesetzt zu der anderen Oberfläche ist, auf der der LSI-Chip 6 befestigt ist.
  • Ferner kann in dem Fall, in dem die Verbindungsabschnitte 20 zu bilden sind, eine Erwärmung bei einer Temperatur durchgeführt werden, die höher als der Schmelzpunkt des niedrig schmelzenden Lots 17 ist, und anschließend kann eine Erwärmung bei einer Temperatur durchgeführt werden, die höher als der Schmelzpunkt des hochschmelzenden Lots 16 ist, so daß sich die gelöteten Verbindungsabschnitte 20 bilden lassen.
  • (Ausführungsform 7)
  • Die 14A bis 14E zeigen konzeptionelle Ansichten eines Lotzuführverfahrens gemäß der Ausführungsform 7.
  • Das Maskenelement 11 ist eine 50 mm × 50 mm × 0,15 mm SUS-Platte mit 1024 Durchgangslöchern 9 mit einem 0,4 mm Durchmesser (0,5 mm Abstand, 32×32 Matrix), die in dem Mittenabschnitt durch Ätzen gebildet sind.
  • Ein bogenförmiges Element 25 ist als Halteelement aus einem haftenden Polyimidband mit einer Dicke von 100 μm gebildet, und zu einer Größe von 20 mm × 20 mm zugeschnitten.
  • Ferner ist der LSI-Chip 6 aus einem Dummychip hergestellt, mit einer Aluminiumverdrahtung, gebildet auf einem 16 mm × 16 mm × 0,4 mm Siliziumwafer. 1024 auf einer Oberfläche des LSI-Chips 6 ausgebildete Elektroden 5 sind mit Titan-Wolfram, Nickel und Gold oberflächenbehandelt.
  • Wie in 14B gezeigt, sitzt das bogenförmigen Element 25 an dem Maskenelement 11 nach 14A fest.
  • Anschließend werden, wie in 14C gezeigt, Hohlraumabschnitte 10 mit Lotpaste unter Einsatz eines Rakels 4 gefüllt.
  • Anschließend werden, wie in 14B gezeigt, die Elektroden 5 des LSI-Chips 6 und die Durchgangslöcher 9 ausgerichtet und unter Einsatz einer zu 240°C erwärmten heißen Platte erwärmt, so daß die Lotpaste 3 erwärmt/geschmolzen wird, damit die Elektroden 5 mit Lot benetzt werden, um hierdurch Kugeln 7 zu bilden, wie in 14E gezeigt.
  • Durch das Festsitzen des bogenförmigen Elements an dem Maskenelement läßt sich vermeiden, daß Lotpaste zu der Rückseite des Maskenelements bei Handhabung des Rakels (bei der Zuführung) vorsteht.
  • (Ausführungsform 8)
  • 15 zeigt eine konzeptionelle Ansicht eines Lotzuführverfahrens gemäß der Ausführungsform 8.
  • Das Maskenelement 111 besteht aus einer 50 mm × 50 mm × 0,15 mm SUS 430-Platte einer magnetischen Substanz mit 1024 Durchgangslöchern 9 eines Durchmessers von 0,4 mm (0,5 mm Abstand, 32×32 Matrix), die in dem Mittenabschnitt durch Ätzen gebildet sind.
  • Das Halteelement 121 ist eine 50 mm × 50 mm × 3 mm SUS-430-Platte aus einer magnetischen Substanz.
  • Der Magnet 26 ist ein Permanentmagnet mit einem Durchmesser von 40 mm und einer Dicke von 5 mm.
  • Der LSI-Chip 6 ist derselbe wie bei der Ausführungsform 7, gezeigt in 14, und die Beschreibung hiervon wird nicht durchgeführt.
  • Wie in 15A gezeigt, sind das Maskenelement 111, das Halteelement 121 und der Magnet 26 nacheinander überlagert und fixiert, und wie in 15B gezeigt, werden Durchgangslöcher mit Lotpaste 3 unter Einsatz eines Rakels 4 gefüllt.
  • Anschließend werden, wie in 15C gezeigt, die Elektroden 5 des LSI-Chips 6 und die Durchgangslöcher 9 zueinander ausgerichtet und durch Einsatz einer mit 240°C erwärmten heißen Platte erwärmt, so daß die Lotpaste 3 erwärmt/geschmolzen wird, damit die Elektroden 5 mit Lot benetzt werden, um hierdurch die Kugel 7 zu bilden, wie in 15D gezeigt.
  • Wie oben beschrieben, wird eine magnetische Substanz SUS 430 als Material für das Maskenelement 111 und das Halteelement 121 eingesetzt und der Magnet 26 ist dem Halteelement 121 überlagert, so daß das Maskenelement 111 eng an dem Halteelement 121 aufgrund einer magnetischen Kraft haften kann, so daß sich ein Fehler wie ein Ausströmen der Lotpaste in einer Lücke zwischen dem Maskenelement und dem Halteelement im Zeitpunkt des Zusammenklemmens vermeiden läßt.
  • Obgleich die obige Beschreibung im Zusammenhang mit dem Fall erfolgte, in dem sowohl das Maskenelement 11 als auch das Halteelement 121 aus einer Magnetischen Substanz wie SUS-430 oder dergleichen hergestellt sind, kann lediglich das Maskenelement 111 aus einer magnetischen Substanz hergestellt sein.
  • In diesem Fall kann aufgrund der Tatsache, daß das Maskenelement 111 durch die magnetische Kraft des Magneten 26 angesaugt wird, das Maskenelement 111 fest an dem Halteelement 121 haften, so daß vermieden wird, daß Lotpaste aus den Durchgangslöchern dann herausdringt, wenn Lotpaste eingeführt wird.
  • (Ausführungsform 9)
  • Die 16 zeigt eine konzeptionelle Ansicht eines Lot zuführverfahrens gemäß Ausführungsform 9.
  • Der Elektromagnet 261 stimmt mit demjenigen der Ausführungsform 8 mit der Ausnahme überein, daß der Elektromagnet 261 einen Durchmesser von 40 mm und eine Dicke von 5 mm aufweist.
  • Da mit dem Elektromagneten 261 ein Anschalten/Abschalten der Erzeugung der magnetischen Kraft möglich ist, kann das Maskenelement 111 von dem Halteelement 121 leicht nach der Bildung der Kugeln getrennt werden.
  • (Ausführungsform 10)
  • Die 17 zeigt eine konzeptionelle Ansicht eines Lotzuführverfahrens gemäß der Ausführungsform 10.
  • Die Preßspannvorrichtung 27 ist aus SUS 430 mit einer Größe von 50 mm × 50 mm × 5 mm gebildet. In der Preßspannvorrichtung 27 ist ein 16,2 mm × 16,2 mm Öffnungsabschnitt mit einer Tiefe von 0,5 mm so gebildet, daß der LSI-Chip 6 hierin angeordnet wird.
  • Durch Pressen des Maskenelements 111 vom oberen Abschnitt mit Hilfe der Preßspannvorrichtung 27 zum Erzielen einer festen wechselseitigen Haftung zwischen dem Maskenelement 111 und dem Halteelement 121 läßt sich der Zustand der festen Haftung des Maskenelements 111 und des Halteelements 121 selbst in dem Fall aufrecht erhalten, in dem der Magnet 26 während der Zeit der Erwärmung entmagnetisiert ist. Demnach läßt sich jeder Fehler beim Ausfließen der Lotpaste vermeiden.
  • Der Grund, weshalb eine magnetische Substanz SUS 430 für die Preßspannvorrichtung 27 eingesetzt wird, besteht darin, daß sie zum Vermeiden eines Fehlers aufgrund einer Differenz des linearen thermischen Ausdehnungskoeffizienten zwischen der Preßspannvorrichtung 27 und sowohl dem Maskenelement 111 und dem Halteelement 121 beiträgt, da diese Elemente 111 und 121 aus SUS 430 hergestellt sind. Alternativ läßt sich eine nicht magnetische Substanz für die Preßspannvorrichtung 27 einsetzen.
  • (Ausführungsform 11)
  • Die 18 zeigt eine konzeptionelle Ansicht eines Lotzuführverfahrens gemäß der Ausführungsform 11.
  • Eine Nut mit einer Breite von 2 mm und einer Tiefe von 1 mm ist kreisringförmig in der Form einer Schaltung mit ungefähr 40 mm × 40 mm in dem Halteelement 122 so ausgebildet, daß sie zur Seite hin evakuiert wird.
  • Durch die Evakuierung wird das Maskenelement 111 zu dem Halteelement 121 so angesaugt, daß sich eine enge wechselseitige Haftung der beiden Elemente 111 und 121 herstellen läßt. Somit kann vermieden werden, daß Lotpaste vorsteht, wenn die Lotpaste zugeführt wird.
  • (Ausführungsform 12)
  • Die 19 zeigt eine konzeptionelle Ansicht eines Lotzuführverfahrens gemäß der Ausführungsform 12.
  • Das Maskenelement 11 ist eine 50 mm × 50 mm × 0,15 mm große SUS-Platte mit 1024 Durchgangslöchern mit einem Durchmesser von 0,4 mm (0,5 mm Abstand, 32×32 Matrix), die in dem Mittenabschnitt durch Ätzen gebildet sind, und sie stimmt mit derjenigen nach Ausführungsform 1 überein.
  • Das Halteelement 123 ist eine 50 mm × 50 mm × 3 mm SUS-Platte, die mit vorstehenden Abschnitten 29 ausgebildet ist, die jeweils einen Durchmesser von 0,38 mm und eine Höhe von 0,03 mm aufweisen.
  • Durch diese vorstehenden Abschnitte 29 läßt sich kaum irgendein Abstand zwischen dem Maskenelement 11 und dem Halteelement 123 erzeugen. Somit läßt sich jeder Fehler eines Ausströmens von Lotpaste vermeiden.
  • (Ausführungsform 13)
  • Die 20 zeigt eine konzeptionelle Ansicht eines Lotzuführverfahrens gemäß der Ausführungsform 13.
  • In dem Halteelement 124 ist ein Ausschneideabschnitt 30 mit einer Breite von 2 mm und einer Tiefe von 1 mm entlang dem Außenumfang des Halteelements 124 vorgesehen. Der Ausschneideabschnitt 30 entspricht dem Endabschnitt des Maskenelements 11.
  • Obgleich Grate in dem Endabschnitt des Maskenelements 11 in Übereinstimmung mit dem Herstellungsverfahren erzeugt werden können, kann durch das Vorsehen eines derartigen Ausschneideabschnitts 30 das Erzeugen eines Abstands zwischen dem Maskenelement 11 und des Halteelements 124 dann vermieden werden, wenn Grate in dem Maskenelement 11 erzeugt werden.
  • (Ausführungsform 14)
  • Die 21 zeigt eine konzeptionelle Ansicht eines Lotzuführverfahrens gemäß der Ausführungsform 14.
  • Das Halteelement 125 ist eine 60 mm × 60 mm × 3 mm SUS-Platte, in der ein 50,2 mm × 50,2 mm Öffnungsabschnitt 31 mit einer Tiefe von 0,05 mm so gebildet ist, daß die Maske 11 in dem Öffnungsabschnitt 31 angeordnet werden kann.
  • Durch das Vorsehen des Öffnungsabschnitts 31 zum Aufnehmen des Halteelements 11 hierin kann vermieden werden, daß die Maske 11 relativ zu dem Halteelement 125 im Zeitpunkt des Anpressens verschoben wird.
  • Ferner kann das Maskenelement so ausgebildet sein, daß es eng an dem Halteelement durch eine magnetische Kraft unter Einsatz einer magnetischen Substanz als ein Material für das Maskenelement und das Halteelement und durch Überlagerung des Magneten auf diesen Elementen anhaftet. Demnach läßt sich jeder Fehler des Ausströmens von Lotpaste in eine Lücke zwischen dem Maskenelement und dem Halteelement im Zeitpunkt des Anpressens vermeiden.
  • Ferner werden bei dem Lötverfahrens gemäß der vorliegenden Erfindung Kugeln gebildet, und zwar durch Einsatz einer Lotpaste mit einem ersten Metall, das einen festgelegten Schmelzpunkt aufweist, sowie einer Lotpaste mit einem Metall, das einen Schmelzpunkt aufweist, der sich von dem Schmelzpunkt des ersten Metalls unterscheidet. Demnach tritt eine Wirkung dahingehend auf, daß sich die Lottemperatur bei dem eine hohe Wärmebeständigkeit fordernden Verbindungsabschnitt reduzieren läßt.

Claims (7)

  1. Lotzuführgerät, enthaltend: a) ein Übertragungselement mit Öffnungen zum Aufnehmen von Lotpaste (3); b) eine Vorrichtung zum Zuführen der Lotpaste (3) zu den Öffnungen; c) eine Vorrichtung zum Anordnen des Übertragungselements und einer elektrischen Komponente (6) derart, dass Elektroden (5) der elektrischen Komponente (6) und die Öffnungen zueinander ausgerichtet angeordnet sind; und d) eine Heizvorrichtung zum Erwärmen der Lotpaste (3) derart, dass sich die Lotpaste (3) an den mehreren Elektroden (5) abscheidet; dadurch gekennzeichnet, dass e) das Übertragungselement zweiteilig ausgebildet ist, mit e1) einem Maskenelement (11) mit mehreren Durchgangslöchern (9) als Öffnungen entsprechend den mehreren Elektroden (5), die bei einer elektronischen Komponente (6) gebildet sind; und e2) einem Halteelement, das dem Maskenelement (11) so überlagert ist, dass es die mehreren Durchgangslöcher (9) abdeckt; wobei e3) das Halteelement als elastisches Polyimidband (25) ausgebildet ist.
  2. Lotzuführgerät nach Anspruch 1, dadurch gekennzeichnet, dass die Heizvorrichtung durch einen Wärmestrahlradiator (15) gebildet ist.
  3. Lotzuführgerät nach Anspruch 1, dadurch gekennzeichnet, dass die Vorrichtung zum Zuführen der Lotpaste (3) das elastische Polyimidband (25) an das Maskenelement (11) vor einem Füllen der mehreren Durchgangslöcher (9) heftet.
  4. Lotzuführgerät nach Anspruch 1, dadurch gekennzeichnet, dass ein Permanentmagnet oder ein Elektromagnet eine magnetische Kraft auf das Maskenelement ausgehend von einer Seite des elastischen Polyimidbands (25) ausübt, die gegenüber der Seite liegt, bei der das Maskenelement (11) überlagert angeordnet ist.
  5. Lotzuführgerät nach Anspruch 4, dadurch gekennzeichnet, dass es ferner eine Vorrichtung (21) zum Pressen des Maskenelements (11) und des elastischen Polyimidbands enthält.
  6. Lotzuführgerät nach einem der Ansprüche 1 bis 5, dadurch gekennzeichnet, dass es ferner ein wärmebeständiges Element enthält, das zwischen dem Maskenelement (11) und dem elastischen Polyimidband so angeordnet ist, dass es eine Lücke zwischen dem Maskenelement (11) und dem elastischen Polyimidband ausfüllt.
  7. Lotzuführverfahren, enthaltend die Schritte: Abdecken eines Maskenelements (11) mit mehreren Durchgangslöchern (9) entsprechend mehreren Elektroden (5), die bei einer elektronischen Komponente (6) gebildet sind, mit einem elastischen Polyimidband (25) derart, dass das elastische Polyimidband (25) die mehreren Durchgangsöffnungen (9) abdeckt; Füllen der durch die mehreren Durchgangslöcher (9) und das elastische Polyimidband (25) gebildeten Aussparungen (10) mit Lotpaste (3); Anordnen der elektronischen Komponente (6) und des Maskenelements (11) derart, dass die mehreren Elektroden (5) jeweils den mehreren Aussparungen (10) überlagert sind; und Erwärmen der Lotpaste (3) zum Abscheiden der Lotpaste bei den mehreren Elektroden (5).
DE19653499A 1995-12-25 1996-12-20 Lotzuführgerät und Lotzuführverfahren Expired - Fee Related DE19653499B4 (de)

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
JP7-337563 1995-12-25
JP33756395 1995-12-25
JP8-245824 1996-09-18
JP24582496A JP3385872B2 (ja) 1995-12-25 1996-09-18 はんだ供給法およびはんだ供給装置

Publications (2)

Publication Number Publication Date
DE19653499A1 DE19653499A1 (de) 1997-06-26
DE19653499B4 true DE19653499B4 (de) 2010-04-29

Family

ID=26537424

Family Applications (1)

Application Number Title Priority Date Filing Date
DE19653499A Expired - Fee Related DE19653499B4 (de) 1995-12-25 1996-12-20 Lotzuführgerät und Lotzuführverfahren

Country Status (4)

Country Link
US (1) US5950908A (de)
JP (1) JP3385872B2 (de)
DE (1) DE19653499B4 (de)
FR (1) FR2742687B1 (de)

Families Citing this family (54)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0854768A1 (de) * 1995-10-06 1998-07-29 Brown University Research Foundation Weichlotzusammensetzungen und - verfahren
JP3401391B2 (ja) * 1996-04-16 2003-04-28 日本特殊陶業株式会社 半田バンプを有する基板の製造方法
US5924622A (en) * 1996-07-17 1999-07-20 International Business Machines Corp. Method and apparatus for soldering ball grid array modules to substrates
US7007833B2 (en) 1997-05-27 2006-03-07 Mackay John Forming solder balls on substrates
US7819301B2 (en) 1997-05-27 2010-10-26 Wstp, Llc Bumping electronic components using transfer substrates
US7654432B2 (en) * 1997-05-27 2010-02-02 Wstp, Llc Forming solder balls on substrates
US7842599B2 (en) * 1997-05-27 2010-11-30 Wstp, Llc Bumping electronic components using transfer substrates
US7288471B2 (en) * 1997-05-27 2007-10-30 Mackay John Bumping electronic components using transfer substrates
US6609652B2 (en) 1997-05-27 2003-08-26 Spheretek, Llc Ball bumping substrates, particuarly wafers
US6293456B1 (en) * 1997-05-27 2001-09-25 Spheretek, Llc Methods for forming solder balls on substrates
US6105852A (en) * 1998-02-05 2000-08-22 International Business Machines Corporation Etched glass solder bump transfer for flip chip integrated circuit devices
JP3481117B2 (ja) * 1998-02-25 2003-12-22 富士通株式会社 半導体装置及びその製造方法
US6406988B1 (en) * 1998-04-24 2002-06-18 Amerasia International Technology, Inc. Method of forming fine pitch interconnections employing magnetic masks
US6153505A (en) * 1998-04-27 2000-11-28 International Business Machines Corporation Plastic solder array using injection molded solder
US6189772B1 (en) * 1998-08-31 2001-02-20 Micron Technology, Inc. Method of forming a solder ball
JP3565047B2 (ja) * 1998-10-07 2004-09-15 松下電器産業株式会社 半田バンプの形成方法および半田バンプの実装方法
US6426564B1 (en) * 1999-02-24 2002-07-30 Micron Technology, Inc. Recessed tape and method for forming a BGA assembly
DE19923805C2 (de) * 1999-05-19 2002-04-04 Siemens Ag Verfahren zum Erzeugen von Lotkontakten für elektrische Bauelemente
JP3303849B2 (ja) 1999-06-10 2002-07-22 日本電気株式会社 バンプ転写基板の製造方法、並びに半導体装置の製造方法及び半導体装置
JP2001044607A (ja) * 1999-07-30 2001-02-16 Fuji Mach Mfg Co Ltd 半田バンプ形成方法および装置
JP3239335B2 (ja) * 1999-08-18 2001-12-17 インターナショナル・ビジネス・マシーンズ・コーポレーション 電気的接続用構造体の形成方法およびはんだ転写用基板
US7156361B1 (en) * 1999-09-02 2007-01-02 Micron Technology, Inc. Method and apparatus for forming metal contacts on a substrate
US6295730B1 (en) * 1999-09-02 2001-10-02 Micron Technology, Inc. Method and apparatus for forming metal contacts on a substrate
US6329631B1 (en) * 1999-09-07 2001-12-11 Ray Yueh Solder strip exclusively for semiconductor packaging
AU7609500A (en) * 1999-09-20 2001-04-24 Nas Interplex Industries Inc. Solder-bearing wafer for use in soldering operations
US6142361A (en) * 1999-12-09 2000-11-07 International Business Machines Corporation Chip C4 assembly improvement using magnetic force and adhesive
US6659334B2 (en) * 2000-09-21 2003-12-09 Murata Manufacturing Co., Ltd. Method for forming end-face electrode
JP3859963B2 (ja) * 2000-11-29 2006-12-20 シャープ株式会社 半導体装置及びその製造方法
WO2002090502A2 (en) * 2001-05-08 2002-11-14 The Texas A & M University System Highly conserved proteins from gram-positive bacteria
US20040134976A1 (en) * 2003-01-14 2004-07-15 Frank Keyser Method and system for solder connecting electrical devices
DE10332573B4 (de) * 2003-07-14 2007-08-16 Siemens Ag Verfahren zum Erzeugen von Lotkontakten auf Bauelementen
KR100642746B1 (ko) * 2004-02-06 2006-11-10 삼성전자주식회사 멀티 스택 패키지의 제조방법
DE102004017772A1 (de) * 2004-04-13 2005-11-03 Seho Systemtechnik Gmbh Verfahren zum Reflow-Löten
DE102004041026A1 (de) * 2004-08-25 2005-11-03 Infineon Technologies Ag Verfahren zur Herstellung eines oder mehrerer Kontakthügel auf einer Substratscheibe
US20070175562A1 (en) * 2006-02-01 2007-08-02 Sierra Madre Marketing Group Lock and key bonding system
CN100438008C (zh) * 2006-03-01 2008-11-26 南茂科技股份有限公司 高频集成电路封装构造及其制造方法
CN101411251B (zh) * 2006-03-28 2011-03-30 松下电器产业株式会社 凸块形成方法及凸块形成装置
DE102006024213A1 (de) * 2006-05-23 2007-11-29 Infineon Technologies Ag Verfahren zum Herstellen eines Bausteins mit einer elektrischen Kontaktierung
EP2059945A1 (de) * 2006-09-01 2009-05-20 Oerlikon Assembly Equipment AG, Steinhausen Einrichtung zum benetzen der bumps eines halbleiterchips mit einer flüssigen substanz
US7348270B1 (en) * 2007-01-22 2008-03-25 International Business Machines Corporation Techniques for forming interconnects
KR100871034B1 (ko) * 2007-06-12 2008-11-27 삼성전기주식회사 인쇄회로기판의 페이스트 범프 형성 방법
KR101408731B1 (ko) * 2008-01-07 2014-06-17 세메스 주식회사 솔더 범퍼 형성용 템플레이트 및 솔더 범퍼 형성 방법
US9498837B2 (en) * 2009-09-01 2016-11-22 International Business Machines Corporation Vacuum transition for solder bump mold filling
JP2012164855A (ja) * 2011-02-08 2012-08-30 Denso Corp 電子装置の製造方法
CN202277943U (zh) * 2011-10-31 2012-06-20 华为终端有限公司 芯片凸块的蘸涂送料装置
US8534533B2 (en) * 2012-01-19 2013-09-17 Raytheon Company Solder paste transfer process
US8770462B2 (en) 2012-03-14 2014-07-08 Raytheon Company Solder paste transfer process
JP6051437B2 (ja) * 2012-06-12 2016-12-27 株式会社弘輝 レーザー加熱工法による電子デバイスの製造方法
US9790598B2 (en) * 2013-08-22 2017-10-17 Sikorsky Aircraft Corporation Removable mask for coating a substrate
TW201508848A (zh) * 2013-08-23 2015-03-01 Chipmos Technologies Inc 一種植球裝置及其植球方法
JP6225193B2 (ja) * 2013-10-08 2017-11-01 リンテック株式会社 電子部品実装体の製造方法
US9679862B2 (en) * 2014-11-28 2017-06-13 Taiwan Semiconductor Manufacturing Company Ltd. Semiconductor device having conductive bumps of varying heights
EP3499554A1 (de) * 2017-12-13 2019-06-19 Heraeus Deutschland GmbH & Co. KG Verfahren zur herstellung einer sandwichanordnung aus zwei bauelementen mit dazwischen befindlichem lot mittels heisspressens unterhalb der schmelztemperatur des lotmaterials einer lotvorform
DE102021117131A1 (de) 2021-07-02 2023-01-05 Lisa Dräxlmaier GmbH Leiterplatte und verfahren zum prozesssicheren auflöten eines chipgehäuses

Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH01266987A (ja) * 1988-04-19 1989-10-24 Senju Metal Ind Co Ltd クリームはんだおよびクリームはんだのはんだ付け方法
JPH06268017A (ja) * 1993-03-16 1994-09-22 Nec Corp ベアチップ型半導体装置の実装方法
JPH0785487A (ja) * 1993-09-20 1995-03-31 Sharp Corp 光ディスク装置
DE4438098A1 (de) * 1993-10-28 1995-05-04 Hitachi Ltd Verfahren zum Herstellen leitender Höcker auf Leiterplatten
JPH07221104A (ja) * 1994-01-28 1995-08-18 Fujitsu Ltd 半導体装置の製造方法及び半導体装置及び電極ピン形成用マスク及び電極ピン形成用マスクを用いた試験方法
JPH07263450A (ja) * 1994-03-18 1995-10-13 Matsushita Electric Ind Co Ltd 半田バンプの形成方法
JPH07297196A (ja) * 1994-04-25 1995-11-10 Sony Corp バンプ電極の形成方法

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4720402A (en) * 1987-01-30 1988-01-19 American Telephone And Telegraph Company Method for dispensing viscous material
JPH01200641A (ja) * 1988-02-05 1989-08-11 Hitachi Ltd はんだキヤリア
JPH0429338A (ja) * 1990-05-24 1992-01-31 Nippon Mektron Ltd Icの搭載用回路基板及びその搭載方法
US5211328A (en) * 1992-05-22 1993-05-18 International Business Machines Method of applying solder
JPH0715122A (ja) * 1993-06-23 1995-01-17 Matsushita Electric Ind Co Ltd 接合用フィルム構体および電子部品実装方法
TW336371B (en) * 1995-07-13 1998-07-11 Motorola Inc Method for forming bumps on a substrate the invention relates to a method for forming bumps on a substrate
US5775569A (en) * 1996-10-31 1998-07-07 Ibm Corporation Method for building interconnect structures by injection molded solder and structures built

Patent Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH01266987A (ja) * 1988-04-19 1989-10-24 Senju Metal Ind Co Ltd クリームはんだおよびクリームはんだのはんだ付け方法
JPH06268017A (ja) * 1993-03-16 1994-09-22 Nec Corp ベアチップ型半導体装置の実装方法
JPH0785487A (ja) * 1993-09-20 1995-03-31 Sharp Corp 光ディスク装置
DE4438098A1 (de) * 1993-10-28 1995-05-04 Hitachi Ltd Verfahren zum Herstellen leitender Höcker auf Leiterplatten
JPH07221104A (ja) * 1994-01-28 1995-08-18 Fujitsu Ltd 半導体装置の製造方法及び半導体装置及び電極ピン形成用マスク及び電極ピン形成用マスクを用いた試験方法
JPH07263450A (ja) * 1994-03-18 1995-10-13 Matsushita Electric Ind Co Ltd 半田バンプの形成方法
JPH07297196A (ja) * 1994-04-25 1995-11-10 Sony Corp バンプ電極の形成方法

Non-Patent Citations (7)

* Cited by examiner, † Cited by third party
Title
Fen Maeda, "Lötkrem-Drucktechniken und Anwendungen zum Bilden von BGA-Lotperlen", IN: Oberflächenmontagetechniken, Bd. 5, Nr. 5, 1995, pp. 1-6 *
JP 07221104 A In: Patent Abstracts of Japan *
JP 07263450 A (Abstract) JP 07297196 A (Abstract) JP 07221104 A (Abstract) JP 6-268017 A (Abstract) JP 1-266987 A (Abstract) Fen Maeda, "Lötkrem-Drucktechniken und Anwendungen zum Bilden von BGA-Lotperlen", IN: Oberflächenmontagetechniken, Bd. 5, Nr. 5, 1995, pp. 1-6
JP 07263450 A In: Patent Abstracts of Japan *
JP 07297196 A In: Patent Abstracts of Japan *
JP 1266987 A In: Patent Abstracts of Japan *
JP 6268017 A In: Patent Abstracts of Japan *

Also Published As

Publication number Publication date
FR2742687B1 (fr) 1999-03-05
JP3385872B2 (ja) 2003-03-10
DE19653499A1 (de) 1997-06-26
JPH09237963A (ja) 1997-09-09
FR2742687A1 (fr) 1997-06-27
US5950908A (en) 1999-09-14

Similar Documents

Publication Publication Date Title
DE19653499B4 (de) Lotzuführgerät und Lotzuführverfahren
DE19781558B4 (de) Schaltungskomponente für ein IC-Gehäuse und Verfahren zu deren Herstellung
DE68928633T2 (de) Verfahren zur Herstellung elektrischer Verbindungsteile
DE68928150T2 (de) Herstellungsverfahren von einer mehrschichtigen Leiterplatte
DE69026188T2 (de) Elektrischer Verbinder
DE69525697T2 (de) Halbleiteranordnung vom Filmträgertyp mit Anschlusshöcher
DE69032671T2 (de) Lötanordnung für Komponenten
DE10238320B4 (de) Keramische Leiterplatte und Verfahren zu ihrer Herstellung
DE69321660T2 (de) Diffusionsverbindungsverfahren
DE19717611B4 (de) Struktur zum Anbringen von elektronischen Komponenten
DE69020696T2 (de) Verfahren zum Montieren eines elektrischen Bauteils auf einer Leiterplatte.
EP2973671B1 (de) Verfahren zum herstellen eines elektronischen bauteils
DE69233232T2 (de) Elektrischer Verbindungskörper und Herstellungsverfahren dafür
DE19848834A1 (de) Verfahren zum Montieren eines Flipchips und durch dieses Verfahren hergestellte Halbleiteranordnung
DE69426090T2 (de) Verfahren zur Herstellung einer optische Halbleitervorrichtung
DE2355471A1 (de) Aus mehreren ebenen bestehende packung fuer halbleiterschaltungen
DE112012003214T5 (de) Halbleiter-Leistungsmodul, Herstellungsverfahren für Halbleiter-Leistungsmodul und Schaltkreissubstrat
DE4010370A1 (de) Halbleiterbauteil mit plattierter waermesenke und verfahren zu dessen herstellung
DE69723801T2 (de) Herstellungsverfahren einer Kontaktgitter-Halbleiterpackung
DE19522338B4 (de) Chipträgeranordnung mit einer Durchkontaktierung
EP3229566A1 (de) Verbindungselement für eine elektronische bauelementanordnung und verfahren zum herstellen desselben, elektronische bauelementanordnung und verfahren zum herstellen desselben
DE69118308T2 (de) Verfahren zur Herstellung einer elektrischen Verbindung für eine integrierte Schaltung
DE102012105110A1 (de) Montageträger und Verfahren zur Montage eines Montageträgers auf einem Anschlussträger
DE19945794C2 (de) Verfahren zum Herstellen einer Metall-Keramik-Leiterplatte mit DurchKontaktierungen
DE10212742A1 (de) Verfahren zum Löten von Kontaktstiften und Kontaktstifte dazu

Legal Events

Date Code Title Description
OP8 Request for examination as to paragraph 44 patent law
8364 No opposition during term of opposition
R119 Application deemed withdrawn, or ip right lapsed, due to non-payment of renewal fee

Effective date: 20120703