DE19531602A1 - Verbindungsstruktur einer Halbleitereinrichtung und ein Herstellungsverfahren derselben - Google Patents
Verbindungsstruktur einer Halbleitereinrichtung und ein Herstellungsverfahren derselbenInfo
- Publication number
- DE19531602A1 DE19531602A1 DE19531602A DE19531602A DE19531602A1 DE 19531602 A1 DE19531602 A1 DE 19531602A1 DE 19531602 A DE19531602 A DE 19531602A DE 19531602 A DE19531602 A DE 19531602A DE 19531602 A1 DE19531602 A1 DE 19531602A1
- Authority
- DE
- Germany
- Prior art keywords
- contact hole
- forming
- conductive layer
- layer
- insulation film
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 239000004065 semiconductor Substances 0.000 title claims description 100
- 229910052751 metal Inorganic materials 0.000 claims abstract description 66
- 239000002184 metal Substances 0.000 claims abstract description 66
- 239000010410 layer Substances 0.000 claims description 224
- 239000011229 interlayer Substances 0.000 claims description 89
- 238000009413 insulation Methods 0.000 claims description 63
- 238000004519 manufacturing process Methods 0.000 claims description 42
- 238000000034 method Methods 0.000 claims description 38
- 239000000758 substrate Substances 0.000 claims description 37
- 238000005530 etching Methods 0.000 claims description 12
- 150000004767 nitrides Chemical class 0.000 claims description 8
- 150000001875 compounds Chemical class 0.000 claims description 6
- 239000000126 substance Substances 0.000 claims description 4
- 238000005498 polishing Methods 0.000 claims description 3
- 101100400378 Mus musculus Marveld2 gene Proteins 0.000 claims 1
- 238000009499 grossing Methods 0.000 claims 1
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 20
- 229910052710 silicon Inorganic materials 0.000 description 20
- 239000010703 silicon Substances 0.000 description 20
- 229910021332 silicide Inorganic materials 0.000 description 17
- FVBUAEGBCNSCDD-UHFFFAOYSA-N silicide(4-) Chemical compound [Si-4] FVBUAEGBCNSCDD-UHFFFAOYSA-N 0.000 description 17
- 230000015572 biosynthetic process Effects 0.000 description 13
- NRTOMJZYCJJWKI-UHFFFAOYSA-N Titanium nitride Chemical compound [Ti]#N NRTOMJZYCJJWKI-UHFFFAOYSA-N 0.000 description 11
- 239000010936 titanium Substances 0.000 description 11
- RTAQQCXQSZGOHL-UHFFFAOYSA-N Titanium Chemical compound [Ti] RTAQQCXQSZGOHL-UHFFFAOYSA-N 0.000 description 10
- 229910052719 titanium Inorganic materials 0.000 description 10
- WFKWXMTUELFFGS-UHFFFAOYSA-N tungsten Chemical compound [W] WFKWXMTUELFFGS-UHFFFAOYSA-N 0.000 description 10
- 229910052721 tungsten Inorganic materials 0.000 description 10
- 239000010937 tungsten Substances 0.000 description 10
- 229910052782 aluminium Inorganic materials 0.000 description 8
- 238000011161 development Methods 0.000 description 8
- 238000005229 chemical vapour deposition Methods 0.000 description 6
- 239000000463 material Substances 0.000 description 5
- 229910052814 silicon oxide Inorganic materials 0.000 description 5
- XAGFODPZIPBFFR-UHFFFAOYSA-N aluminium Chemical compound [Al] XAGFODPZIPBFFR-UHFFFAOYSA-N 0.000 description 4
- -1 aluminum compound Chemical class 0.000 description 4
- 206010012289 Dementia Diseases 0.000 description 3
- VYPSYNLAJGMNEJ-UHFFFAOYSA-N Silicium dioxide Chemical compound O=[Si]=O VYPSYNLAJGMNEJ-UHFFFAOYSA-N 0.000 description 3
- 230000000694 effects Effects 0.000 description 3
- 238000004544 sputter deposition Methods 0.000 description 3
- IJGRMHOSHXDMSA-UHFFFAOYSA-N Atomic nitrogen Chemical compound N#N IJGRMHOSHXDMSA-UHFFFAOYSA-N 0.000 description 2
- 229910052581 Si3N4 Inorganic materials 0.000 description 2
- 238000000059 patterning Methods 0.000 description 2
- HQVNEWCFYHHQES-UHFFFAOYSA-N silicon nitride Chemical compound N12[Si]34N5[Si]62N3[Si]51N64 HQVNEWCFYHHQES-UHFFFAOYSA-N 0.000 description 2
- 239000004020 conductor Substances 0.000 description 1
- 230000002950 deficient Effects 0.000 description 1
- 239000002019 doping agent Substances 0.000 description 1
- 210000003608 fece Anatomy 0.000 description 1
- 238000002955 isolation Methods 0.000 description 1
- 229910052757 nitrogen Inorganic materials 0.000 description 1
- 238000007517 polishing process Methods 0.000 description 1
- 229910021420 polycrystalline silicon Inorganic materials 0.000 description 1
- 229920005591 polysilicon Polymers 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/48—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
- H01L23/482—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of lead-in layers inseparably applied to the semiconductor body
- H01L23/485—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of lead-in layers inseparably applied to the semiconductor body consisting of layered constructions comprising conductive layers and insulating layers, e.g. planar contacts
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/71—Manufacture of specific parts of devices defined in group H01L21/70
- H01L21/768—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/71—Manufacture of specific parts of devices defined in group H01L21/70
- H01L21/768—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
- H01L21/76838—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the conductors
- H01L21/76895—Local interconnects; Local pads, as exemplified by patent document EP0896365
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/40—Electrodes ; Multistep manufacturing processes therefor
- H01L29/41—Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions
- H01L29/417—Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions carrying the current to be rectified, amplified or switched
- H01L29/41725—Source or drain electrodes for field effect devices
- H01L29/41775—Source or drain electrodes for field effect devices characterised by the proximity or the relative position of the source or drain electrode and the gate electrode, e.g. the source or drain electrode separated from the gate electrode by side-walls or spreading around or above the gate electrode
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/40—Electrodes ; Multistep manufacturing processes therefor
- H01L29/43—Electrodes ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
- H01L29/45—Ohmic electrodes
- H01L29/456—Ohmic electrodes on silicon
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/40—Electrodes ; Multistep manufacturing processes therefor
- H01L29/43—Electrodes ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
- H01L29/49—Metal-insulator-semiconductor electrodes, e.g. gates of MOSFET
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/0001—Technical content checked by a classifier
- H01L2924/0002—Not covered by any one of groups H01L24/00, H01L24/00 and H01L2224/00
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Manufacturing & Machinery (AREA)
- Ceramic Engineering (AREA)
- Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
Description
Die vorliegende Erfindung bezieht sich im allgemeinen auf eine
Verbindungsstruktur einer Halbleitereinrichtung und ein Verfah
ren zur Herstellung derselben, und insbesondere auf eine Ver
bindungsstruktur einer Halbleitereinrichtung, die eine lokale
Verbindungsstruktur zur Implementierung einer Miniaturisierung
der Einrichtung aufweist sowie ein Verfahren zur Herstellung
derselben.
Kürzlich wurden der Hochgeschwindigkeitsbetrieb sowie die Minia
turisierung einer Halbleitereinrichtung immer erforderlicher.
Um diesen Anforderungen gerecht zu werden verwendet eine Ver
bindungsstruktur, die in einer Halbleitereinrichtung benützt
wird, eine sogenannte lokale Verbindungsstruktur, beziehungs
weise wird der Widerstand einer leitenden Schicht durch das
Einführen einer Silizidschicht als ein Teil der leitenden
Schicht reduziert.
Mit Bezug auf Fig. 28 wird nun eine Halbleitereinrichtung, die
eine herkömmliche lokale Verbindungsstruktur aufweist beschrie
ben.
Eine Gateelektrode 4 ist auf der Hauptoberfläche eines Silizium
substrats 1 mit einem dazwischenliegenden Gateoxidfilm 10 ge
bildet. Ein Silizidfilm 5, zur Reduzierung des Widerstandes der
Gateelektrode 4 ist auf der Gateelektrode 4 gebildet. Die Sei
tenwand der Gateelektrode 4 und des Silizidfilms 5 ist mit
einem Seitenwandoxidfilm 6 überzogen.
Aktive Bereiche 2a, 2b, die einen Source/Drainbereich bilden,
sind in einer vorgeschriebenen Tiefe von der Hauptoberfläche
des Siliziumsubstrats 1 gebildet. Die Silizidschichten 3a, 3b,
zur Implementierung eines niedrigen Widerstandes der aktiven
Bereiche 2a, 2b sind auf der Hauptoberfläche der aktiven Be
reiche 2a, 2b gebildet.
Eine lokale Verbindung aus einer Titanschicht 7 und einer Ti
tannitridschicht 8 ist hier gebildet, so daß die Gateelektrode
4 und der aktive Bereich 2a miteinander verbunden sind. Die
Gateelektrode 4, Titanschicht 7 und Titannitridschicht 8 sind
mit einem Zwischenschicht-Oxidfilm 9 überdeckt.
Der Herstellungsvorgang einer Halbleitereinrichtung, die die
oben beschriebene lokale Anschlußstruktur aufweist, wird nun
beschrieben.
Unter Bezugnahme auf Fig. 29 wird eine Gateelektrode 4, aus
Polysilizium oder ähnlichem, die eine vorgeschriebene Form auf
weist, auf dem Siliziumsubstrat 1 mit einem dazwischenliegenden
Gateoxidfilm 10, der aus einem Siliziumoxidfilm oder ähnlichem
besteht, gebildet. Anschließend werden, unter Verwendung der
Gateelektrode 4 als Maske, Dotierungen in das Siliziumsubstrat
1 zur Bildung aktiver Bereiche 2a, 2b eingebracht.
Unter Bezugnahme auf Fig. 30 werden anschließend ein Silizium
oxidfilm oder ähnliches einer vorgeschriebenen Dicke auf dem
Siliziumsubstrat 1 aufgebracht. Durch anisotropisches Ätzen des
Siliziumoxidfilms wird der Seitenwand-Oxidfilm 6 an der Seiten
wand der Gateelektrode 4 gebildet.
Unter Bezugnahme auf Fig. 31 wird ein Co-Film oder ein Ti-Film
3 auf der Oberfläche des Siliziumsubstrats 1 durch ein Sputter
verfahren aufgebracht. Anschließend wird der Film einem Lampen-
Glühen ausgesetzt, so daß der Silizidfilm 5 und die Silizid
schichten 3a, 3b auf der Gatelektrode 4 und den aktiven Be
reichen 2a, 2b gebildet werden, wie dies in Fig. 32 gezeigt
ist.
Unter Bezug auf Fig. 33 werden die Titanschicht 7 und die Titan
nitridschicht 8 auf der gesamten Oberfläche des Siliziumsubs
trats 1 durch ein Sputterverfahren aufgebracht. Anschließend,
unter Bezug auf Fig. 34, wird ein Resistfilm 12, der ein vor
geschriebenes Strukturmuster aufweist, auf der Titannitridschicht
8 gebildet. Unter Verwendung des Resistfilms 12 als eine Maske,
werden die Titannitridschicht 8 und die Titanschicht 7 geätzt.
Nach der Entfernung des Resistfilms 12 wird ein Zwischenschicht-
Oxidfilm 9 auf der gesamten Oberfläche des Siliziumsubstrats 1
aufgebracht, wodurch eine Halbleitereinrichtung mit einer
solchen lokalen Verbindungsstruktur vollendet wird.
Die oben beschriebene, lokale Verbindungsstruktur einer Halb
leitereinrichtung weist jedoch die folgenden Probleme auf.
Zuerst werden, im Schritt der Strukturierung der Titanschicht 7
und der Titannitridschicht 8, wie dies in den Fig. 33 und 34
gezeigt ist, die auf der Gateelektrode 4 und dem aktiven Bereich
2b gebildeten Silizidfilm 5 sowie die Silizidschicht 3b auf
ähnliche Weise durch ein Ätzmittel geätzt, wie es beim Ätzen
der Titanschicht 7 und der Titannitridschicht 8 verwendet
wurde. Um demzufolge die Titanschicht 7 und die Titannitrid
schicht 8 bevorzugterweise auf dem Silizidfilm 5 und der Sili
zidschicht 3b zu strukturieren, wie dies in Fig. 34 gezeigt
ist, ist ein sehr schwieriger Schritt erforderlich.
Zur Vereinfachung des Strukturierungsschritts muß die Dicke der
Titanschicht 7 und der Titannitridschicht 8 soweit wie möglich
verringert werden. Allerdings verursachen eine, in der Dicke
reduzierte Titanschicht 7 und Titannitridschicht 8 ein Anstei
gen des Widerstandswerts der lokalen Verbindungsstruktur und
beeinflussen den Betrieb der Halbleitereinrichtung in nachtei
liger Art und Weise.
Die Aufgabe der vorliegenden Erfindung besteht darin, eine Ver
bindungsstruktur einer Halbleitereinrichtung vorzusehen, die
eine lokale Verbindungsstruktur mit einem ausreichend niedrigen
Widerstandswert aufweist, und weiterhin ein Verfahren zur Her
stellung einer Verbindungsstruktur einer Halbleitereinrichtung
zur Verfügung zu stellen, die die Strukturierung einer lokalen
Verbindung vereinfacht.
Zur Lösung der obigen Aufgabe weist eine Verbindungsstruktur
einer Halbleitereinrichtung gemäß eines Aspekts der vorliegen
den Erfindung eine erste leitende Schicht auf, eine zweite
leitende Schicht, die in der Nähe der ersten leitenden Schicht
vorgesehen ist, einen Zwischenschicht-Isolationsfilm, der die
erste leitende Schicht und die zweite leitende Schicht überdeckt
und der einen vorgeschriebenen Bereich der ersten leitenden
Schicht und einen vorgeschriebenen Bereich der zweiten leiten
den Schicht freilegt, sowie eine vergrabene Metallschicht, die
das Kontaktloch füllt und die die erste leitende Schicht und die
zweite leitende Schicht elektrisch verbindet.
In der Verbindungsstruktur einer Halbleitereinrichtung kann die
vergrabene Metallschicht so ausgebildet sein, daß sie eine
Dicke aufweist, die ungefähr der Höhe des Kontaktlochs, das in
dem Zwischenschicht-Isolationsfilm vorgesehen ist, entspricht.
Dementsprechend wird der Widerstandswert der vergrabenen Metall
schicht ausreichend verkleinert, wodurch die Implementierung
einer lokalen Verbindungsstruktur mit niedrigem Widerstand er
möglicht wird.
Zur Lösung der obigen Aufgabe, weist eine Verbindungsstruktur
einer Halbleitereinrichtung gemäß eines weiteren Aspekts der
vorliegenden Erfindung eine Gateelektrode, auf, die auf einem
Halbleitersubstrat mit einem dazwischenliegenden isolierenden
Film gebildet ist, und deren Seitenflächen mit einem Seiten
wand-Isolationsfilm überdeckt sind, sowie einen aktiven Be
reich, der in der Nähe der Gateelektrode mit einer vorgeschrie
benen Tiefe von der Hauptoberfläche des Halbleitersubstrats ge
bildet ist, einen Zwischenschicht-Isolationsfilm, der die Gate
elektrode und den aktiven Bereich überdeckt, und der ein Kon
taktloch aufweist, das einen vorgeschriebenen Bereich auf der
oberen Oberfläche der Gateelektrode sowie einen vorgeschrie
benen Bereich auf der Hauptoberfläche des aktiven Bereichs frei
legt, und eine vergrabene leitende Schicht, die das Kontakt
loch auffüllt und elektrisch mit der Gateelektrode und dem ak
tiven Bereich verbunden ist.
Bevorzugterweise weist die Verbindungsstruktur einen Nitridfilm
auf der Oberfläche des Seitenwand-Isolationsfilms auf.
In der Verbindungsstruktur einer Halbleitereinrichtung, kann
die vergrabene leitende Schicht mit einer Dicke gebildet sein,
die ungefähr der Höhe des Kontaktlochs, welches in dem Zwischen
schicht-Isolationsfilm vorgesehen ist, entspricht. Die vergra
bene leitende Schicht wird mit einem ausreichend niedrigen
Widerstandswert gebildet. Dementsprechend kann eine lokale Ver
bindungsstruktur mit niedrigem Widerstand implementiert werden.
Zur Lösung der obigen Aufgabe weist ein Verfahren zur Herstel
lung einer Verbindungsstruktur einer Halbleitereinrichtung
gemäß der vorliegenden Erfindung die folgenden Schritte auf.
Zuerst wird eine erste leitende Schicht in einem vorgeschrie
benen Bereich eines Halbleitersubstrats gebildet. Anschließend
wird eine zweite leitende Schicht in der Nähe der ersten lei
tenden Schicht in dem Halbleitersubstrat gebildet.
Ein erster Zwischenschicht-Isolationsfilm wird so gebildet, daß
die gesamte Oberfläche des Halbleitersubstrats überdeckt ist.
Anschließend wird, durch photolithographische Methoden, ein
erstes Kontaktloch, das die erste leitende Schicht und die
zweite leitende Schicht freilegt, in dem ersten Zwischenschicht
isolierenden Film gebildet.
Eine Metallschicht wird auf die gesamte Oberfläche des ersten
Zwischenschicht-Isolationsfilm aufgebracht. Die Metallschicht
wird zurückgeätzt, so daß eine erste vergrabene Metallschicht,
die elektrisch mit der ersten leitenden Schicht und der zweiten
leitenden Schicht verbunden ist, in dem ersten Kontaktloch ge
bildet wird.
Entsprechend des Verfahrens zur Herstellung einer Verbindungs
struktur einer Halbleitereinrichtung, werden die Oberfläche der
ersten leitenden Schicht und die Oberfläche der zweiten leiten
den Schicht nicht geätzt, wenn der Zwischenschicht-Isolations
film zur Bildung des Kontaktlochs geätzt wird. Demzufolge kann
das Kontaktloch leicht gebildet werden. Desweiteren wird der
Zwischenschicht-Isolationsfilm, wenn die erste vergrabene Me
tallschicht geätzt wird, durch ein Ätzmittel, welches zur
Ätzung der Metallschicht verwendet wird, nicht geätzt. Demzu
folge kann die erste vergrabene Metallschicht leicht geätzt
werden.
Bevorzugterweise schließt das Verfahren weiterhin den Schritt
zur Bildung einer dritten leitenden Schicht in einem vorge
schriebenen Bereich auf dem Halbleitersubstrat ein. Der
Schritt der Bildung des ersten Kontaktlochs schließt den
Schritt der Bildung eines zweiten Kontaktlochs, welches die
dritte leitende Schicht im ersten Zwischenschicht-Isolations
film freilegt, ein. Der Schritt der Bildung der ersten ver
grabenen Metallschicht schließt den Schritt der Bildung einer
zweiten vergrabenen Metallschicht, die elektrisch mit der
dritten leitenden Schicht im zweiten Kontaktloch verbunden ist
ein.
Wie oben beschrieben kann, bei der Verwendung der lokalen Ver
bindungsstruktur, in der die erste vergrabene Metallschicht im
ersten Kontaktloch gebildet wird, die Bildung des zweiten Kon
taktlochs und der zweiten vergrabenen Metallschicht in einem
anderen Bereich gleichzeitig ausgeführt werden, wodurch es mög
lich wird die Anzahl der Herstellungsschritte der Halbleiter
einrichtung um die Hälfte zu reduzieren.
Weiterhin bevorzugt schließt der Schritt der Bildung der zwei
ten vergrabenen Metallschicht den Schritt der Bildung einer An
schlußschicht bzw. Verbindungsschicht, verbunden mit der zweiten
vergrabenen Metallschicht, auf dem ersten Zwischenschicht-Isola
tionsfilm beim Zurückätzen der zweiten Metallschicht ein.
Als Ergebnis davon werden die zweite Metallschicht und die
Anschlußschicht gleichzeitig gebildet wodurch die Reduzierung
der Anzahl der Herstellungsschritte einer Halbleitereinrichtung
ermöglicht wird.
Weiterhin bevorzugt weist das Verfahren weiter den Schritt zur
Bildung eines zweiten Zwischenschicht-Isolationsfilm auf dem
ersten Zwischenschicht-Isolationsfilm, den Schritt der Bildung
eines dritten Kontaktlochs, verbunden mit dem zweiten Kontakt
loch in dem zweiten Zwischenschicht-Isolationsfilm, durch photo
lithographische Techniken, sowie den Schritt der Bildung einer
ersten Elektrode, die elektrisch mit der zweiten vergrabenen
Metallschicht im dritten Kontaktloch verbunden ist, auf.
Entsprechend diesem Verfahren wird die erste Elektrode direkt
auf der zweiten vergrabenen Metallschicht gebildet. Dement
sprechend kann die Verbindungsstruktur in dem Kontaktloch
vereinfacht werden.
Weiterhin bevorzugt schließt das Verfahren den Schritt zur
Bildung einer dritten vergrabenen Metallschicht im dritten
Kontaktloch zwischen dem Schritt zur Bildung der zweiten ver
grabenen Metallschicht und dem Schritt der Bildung der ersten
Elektrode ein.
Dementsprechend wird die dritte vergrabene Metallschicht in dem
dritten Kontaktloch gebildet. Demzufolge kann durch das Bilden
des ersten und dritten Kontaktlochs in zwei Stufen das Längen
verhältnis in jedem Kontaktloch wesentlich verringert werden,
selbst wenn der zweite Zwischenschicht-Isolationsfilm eine
relativ große Dicke aufweist.
Weiterhin kann die erste Elektrode überhalb der lokalen Verbin
dung gebildet werden. Die Miniaturisierung der Halbleiterein
richtung kann weiter verbessert werden.
Weiterhin bevorzugt schließt das Verfahren weiter die folgenden
Schritte ein:
Eine vierte leitende Schicht wird in einem vorgeschriebenen Be
reich des Halbleitersubstrats gebildet. Zum Zeitpunkt der Bil
dung des ersten Kontaktlochs wird ein viertes Kontaktloch, das
die vierte leitende Schicht freilegt im ersten Zwischenschicht-
Isolationsfilm gebildet. Zum Zeitpunkt der Bildung der-ersten
vergrabenen Metallschicht wird eine vierte vergrabene Metall
schicht, die elektrisch mit der vierten leitenden Schicht ver
bunden ist, gebildet. Die Oberfläche des ersten Zwischenschicht-
Isolationsfilms wird durch ein chemisches und mechanisches Po
lierverfahren abgeflacht. Ein zweiter Zwischenschicht-Isola
tionsfilm wird auf dem ersten Zwischenschicht-Isolationsfilm
gebildet. Ein drittes Kontaktloch, das mit dem zweiten Kontakt
loch in Verbindung steht sowie ein fünftes Kontaktloch, das mit
dem vierten Kontaktloch in Verbindung steht werden in dem zwei
ten Zwischenschicht-Isolationsfilm durch photolithographische
Methoden gebildet. Eine erste Elektrode, die elektrisch mit der
zweiten vergrabenen Metallschicht verbunden ist wird im dritten
Kontaktloch gebildet und eine zweite Elektrode, die elektrisch
mit der vierten vergrabenen Metallschicht verbunden ist wird in
dem fünften Kontaktloch gebildet.
Als Ergebnis ermöglicht die abgeflachte Oberfläche des ersten
Zwischenschicht-Isolationsfilms, daß das dritte Kontaktloch und
das fünfte Kontaktloch das gleiche Längenverhältnis aufweisen.
Dementsprechend können die erste und zweite Elektrode, die im
dritten und fünften Kontaktloch gebildet sind, unter den
gleichen Bedingungen strukturiert werden.
Weiterhin bevorzugt schließt der Schritt zur Bildung der zweiten
vergrabenen Metallschicht den Schritt zur Strukturierung der
zweiten Metallschicht ein, so daß die obere Oberfläche der
zweiten Metallschicht höher liegt als die Oberfläche des ersten
Zwischenschicht-Oxidfilms.
Als ein Ergebnis davon kann das Längenverhältnis des Kontakt
lochs, das oberhalb des zweiten Kontaktlochs gebildet ist redu
ziert werden.
Weiterhin bevorzugt schließt der Schritt zur Bildung der ersten
leitenden Schicht den Schritt zur Bildung einer Gateelektrode
einer vorgeschriebenen Form auf dem Halbleitersubstrat mit
einem dazwischenliegenden Gateoxidfilm ein, sowie den Schritt
zur Bildung eines Seitenwand-Isolationsfilms auf der Seitenwand
der Gateelektrode und den Schritt zur Bildung eines Nitridfilms
auf dem Seitenwand-Isolationsfilm.
Als Ergebnis hiervon wird der Seitenwand-Isolationsfilm nicht
zu dem Zeitpunkt geätzt, an dem das erste Kontaktloch gebildet
wird, selbst wenn der erste Zwischenschicht-Isolationsfilm und
der Seitenwand-Isolationsfilm aus dem gleichen Material gebildet
sind.
Weitere Merkmale und Zweckmäßigkeiten der Erfindung ergeben
sich aus der folgenden Beschreibung von Ausführungsbeispielen
anhand der Figuren.
Von den Figuren zeigen:
Fig. 1 einen ersten Querschnitt, der eine Verbindungsstruktur
einer Halbleitereinrichtung entsprechend einer ersten
Ausführungsform der vorliegenden Erfindung zeigt;
Fig. 2-4 Querschnitte, die den ersten bis dritten Schritt
eines Verfahrens zur Herstellung der Verbindungsstruk
tur einer Halbleitereinrichtung entsprechend der ersten
Ausführungsform der vorliegenden Erfindung zeigen;
Fig. 5 einen zweiten Querschnitt, der die Verbindungsstruktur
einer Halbleitereinrichtung entsprechend der ersten
Ausführungsform der vorliegenden Erfindung zeigt;
Fig. 6 einen ersten Querschnitt, der eine Verbindungsstruktur
einer Halbleitereinrichtung entsprechend einer zweiten
Ausführungsform der vorliegenden Erfindung zeigt;
Fig. 7-9 Querschnitte, die den ersten bis dritten Schritt
eines Verfahrens zur Herstellung der Verbindungsstruk
tur einer Halbleitereinrichtung entsprechend der zwei
ten Ausführungsform der vorliegenden Erfindung zeigen;
Fig. 10 eine zweite Querschnittsansicht, die die Verbindungs
struktur einer Halbleitereinrichtung entsprechend der
zweiten Ausführungsform der vorliegenden Erfindung
zeigt;
Fig. 11 eine Querschnittsansicht, die eine Verbindungsstruktur
einer Halbleitereinrichtung entsprechend einer dritten
Ausführungsform der vorliegenden Erfindung zeigt;
Fig. 12 und 13 Querschnitte, die den ersten und zweiten Schritt
eines Verfahrens zur Herstellung der Verbindungsstruk
tur einer Halbleitereinrichtung entsprechend der dritten
Ausführungsform der vorliegenden Erfindung zeigen;
Fig. 14 einen Querschnitt, der eine Verbindungsstruktur einer
Halbleitereinrichtung entsprechend einer vierten Aus
führungsform der vorliegenden Erfindung zeigt;
Fig. 15-18 Querschnitte, die den ersten bis vierten Schritt
eines Verfahrens zur Herstellung der Verbindungsstruk
tur einer Halbleitereinrichtung entsprechend der vier
ten Ausführungsform der vorliegenden Erfindung zeigen;
Fig. 19 einen Querschnitt, der eine Verbindungsstruktur einer
Halbleitereinrichtung entsprechend einer fünften Aus
führungsform der vorliegenden Erfindung zeigt;
Fig. 20-22 Querschnitte, die den ersten bis dritten Schritt
eines Verfahrens zur Herstellung der Verbindungsstruk
tur einer Halbleitereinrichtung entsprechend der fünften
Ausführungsform der vorliegenden Erfindung zeigen;
Fig. 23 eine Querschnittsansicht, die eine Verbindungsstruktur
einer Halbleitereinrichtung entsprechend einer sechsten
Ausführungsform der vorliegenden Erfindung zeigt;
Fig. 24 bis 26 Querschnitte, die den ersten bis dritten Schritt
eines Verfahrens zur Herstellung der Verbindungsstruktur
einer Halbleitereinrichtung entsprechend der sechsten
Ausführungsform der vorliegenden Erfindung zeigen;
Fig. 27 eine Querschnittsansicht, die eine weitere Verbindungs
struktur einer Halbleitereinrichtung entsprechend der
vorliegenden Erfindung zeigt;
Fig. 28 einen Querschnitt, der eine herkömmliche Verbindungs
struktur einer Halbleitereinrichtung zeigt;
Fig. 29-34 Querschnittsansichten, die den ersten bis sechsten
Schritt eines Verfahrens zur Herstellung der herkömm
lichen Verbindungsstruktur einer Halbleitereinrichtung
zeigen.
Es wird nun eine Verbindungsstruktur einer Halbleitereinrich
tung entsprechend der ersten Ausführungsform der vorliegenden
Erfindung mit Bezug auf Fig. 1 beschrieben.
Eine Gateelektrode 4 ist auf der Hauptoberfläche des Silizium
substrats 1 mit einem dazwischenliegenden Gateoxidfilm 10 ge
bildet. Ein Silizidfilm 5 zur Reduzierung des Widerstandes der
Gateelektrode 4 ist auf der Gateelektrode gebildet. Die Seiten
wand der Gateelektrode 4 und des Silizidfilms 5 ist mit einem
Seitenwand-Oxidfilm 6 überzogen.
Erste aktive Bereiche 2a, 2b, die einen Source/Drainbereich
bilden, sind in einer vorbestimmten Tiefe von der Hauptober
fläche des Siliziumsubstrats 1 gebildet. Silizidschichten 3a,
3b zur Reduktion des Widerstandes der ersten aktiven Bereiche
2a, 2b sind auf der Hauptoberfläche der ersten aktiven Bereiche
2a, 2b gebildet.
Die obere Oberfläche der Gateelektrode 4 und der ersten aktiven
Bereiche 2a, 2b sind mit einem ersten Zwischenschicht-Oxidfilm
9 überdeckt. Ein erstes Kontaktloch 13, welches einen vorge
schriebenen Bereich der Gateelektrode 4 und einen vorgeschrie
benen Bereich des ersten aktiven Bereichs 2a freilegt, ist in
dem ersten Zwischenschicht-Oxidfilm 9 gebildet. Eine erste ver
grabene Schicht 15, die aus einer Metallschicht wie z. B.
Wolfram besteht, ist zur elektrischen Verbindung der Gateelek
trode 4 und des ersten aktiven Bereichs 2a im ersten Kontakt
loch 13 gebildet. Die obere Oberfläche des ersten Zwischen
schicht-Oxidfilms 9 und die obere Oberfläche der ersten ver
grabenen Schicht 15 sind mit einem zweiten Zwischenschicht-Oxid
film 16 überdeckt.
Mit der obigen lokalen Verbindungsstruktur ist eine erste ver
grabene Schicht 15 im ersten Kontaktloch 13 vorgesehen, die
eine Dicke aufweist, die ungefähr die gleiche ist wie die Höhe
des ersten Kontaktlochs 13. Dementsprechend kann der Widerstand
der ersten vergrabenen Schicht 15 wesentlich reduziert werden
und eine lokale Verbindungsstruktur mit niedrigem Widerstand
kann unter Beibehaltung der Miniaturisierung der Einrichtung
implementiert werden.
Ein Verfahren zur Herstellung der obigen lokalen Verbindungs
struktur wird nun mit Bezug auf die Fig. 2 bis 4 beschrieben.
Unter Bezugnahme auf Fig. 2 werden eine Gateelektrode 4 und
ähnliches auf dem Halbleitersubstrat 1 durch die gleichen
Schritte gebildet, wie die, die in den Fig. 29 bis 32 gezeigt
sind, und die mit Bezug auf den Stand der Technik beschrieben
wurden. Anschließend wird der erste Zwischenschicht-Oxidfilm 9
mit einer vorgeschriebenen Dicke auf der gesamten Oberfläche
des Siliziumsubstrats 1 aufgebracht. Dann wird ein Resistfilm
14, der ein vorgeschriebenes Muster aufweist, auf der Ober
fläche des ersten Zwischenschicht-Oxidfilms 9 durch eine photo
lithographische Methode gebildet. Unter Verwendung des Resist
films 14 als eine Maske wird das Kontaktloch 13, welches einen
vorgeschriebenen Bereich der Gateelektrode 4 und einen vorge
schriebenen Bereich des ersten aktiven Bereichs 2a freilegt,
gebildet.
Dann wird, unter Bezug auf Fig. 3, eine Metallschicht 15, die
aus Wolfram oder ähnlichem besteht, mit einer vorgeschriebenen
Dicke auf der gesamten Oberfläche des Siliziumsubstrats 1 durch
ein CVD-Verfahren aufgebracht. Unter Bezug auf Fig. 4 wird die
erste vergrabene Schicht 15 im Kontaktloch 13 durch das Zurück
ätzen der Metallschicht 15 gebildet. Dann wird der zweite
Zwischenschicht-Oxidfilm 16 auf der gesamten Oberfläche des
Siliziumsubstrats 1 aufgebracht, so daß die Verbindungsstruktur
einer Halbleitereinrichtung, wie sie in Fig. 1 gezeigt ist,
vollendet ist.
Entsprechend dem obigen Herstellungsverfahren werden der Sili
zidfilm 5 und die Silizidschicht 3a, wenn das Kontaktloch 13 im
ersten Zwischenschicht-Oxidfilm 9 gebildet wird, nicht geätzt.
Dementsprechend wird das Kontaktloch 13 leicht gebildet. In dem
Schritt des Zurückätzens der ersten vergrabenen Schicht 15 wird
der Zwischenschicht-Oxidfilm 9 durch ein Ätzmittel, das zum
Ätzen der Metallschicht 15 verwendet wird, nicht geätzt. Dem
entsprechend kann die erste vergrabene Schicht 15 leicht zurück
geätzt werden.
Es ist zu beachten, daß in dieser Ausführungsform die erste
vergrabene Schicht 15, die aus Wolfram besteht, im Kontaktloch
13 gebildet wird. Die vorliegende Erfindung ist jedoch nicht
darauf beschränkt. Der gleiche Effekt kann erzielt werden, wenn
im Kontaktloch 13 zuvor Titan, Titannitrid oder ähnliches durch
Sputtern aufgebracht wurde und anschließend die erste vergrabene
Schicht 15 gebildet wird.
Desweiteren kann derselbe Effekt, obwohl der Silizidfilm 5 und
die Silizidschichten 3a, 3b zur Reduzierung des Widerstandes
der Gateelektrode 4 und der ersten aktiven Bereiche 2a, 2b, wie
gezeigt in Fig. 1, vorgesehen sind, in einer Halbleitereinrich
tung erreicht werden, in der Silizid nicht auf der Oberfläche
der Gateelektrode 4 und den ersten aktiven Bereichen 2a, 2b wie
dies in Fig. 5 gezeigt ist gebildet wird.
Desweiteren wird in dieser Ausführungsform die erste vergrabene
Schicht 15 durch das Aufbringen einer Metallschicht, die aus
Wolfram oder ähnlichem besteht, durch ein CVD-Verfahren gebil
det. Die vorliegende Erfindung beschränkt sich jedoch nicht
hierauf. Die erste vergrabene Schicht 15 kann z. B. durch das
selektive Wachstum von Wolfram gebildet werden.
Die zweite Ausführungsform der vorliegenden Erfindung wird nun
mit Bezug auf Fig. 6 beschrieben. In der zweiten Ausführungsform
wird eine normale Verbindungsstruktur in einem anderen Bereich
auf der Oberfläche des Siliziumsubstrats 1 zusätzlich zu der,
in der ersten Ausführungsform gezeigten lokalen Verbindungs
struktur gebildet. Deshalb werden zusätzlich zu der lokalen
Verbindungsstruktur, die in Fig. 1 gezeigt ist, ein zweiter
aktiver Bereich 2c, ein zweites Kontaktloch 17, welches den
zweiten aktiven Bereich 2c freilegt, sowie ein drittes Kontakt
loch 19, eine zweite vergrabene Schicht 18, die im zweiten Kon
taktloch 17 gebildet wird, sowie eine dritte vergrabene Schicht
20, die im dritten Kontaktloch 19 vorgesehen ist, auf der Ober
fläche des Siliziumsubstrats 1 gebildet. Desweiteren ist eine
erste Aluminiumverbindungsschicht 21, die mit der dritten ver
grabenen Schicht 20 verbunden ist, auf dem zweiten Zwischen
schicht-Isolationsfilm 16 vorgesehen.
Es werden nun die Schritte zur Herstellung einer Halbleiterein
richtung mit oben beschriebenen Aufbau mit Bezug- auf die Fig. 7
bis 9 beschrieben. Unter Bezug auf Fig. 7 wird ein erster
Zwischenschicht-Isolationsfilm 9 auf dem Siliziumsubstrat 1
aufgebracht, und ein Kontaktloch 13, welches die Gateelektrode
4 und den ersten aktiven Bereich 2a freilegt, sowie Kontaktloch
17, welches den zweiten aktiven Bereich 2c freilegt, gleichzei
tig gebildet.
Anschließend wird, unter Bezug auf Fig. 8, eine Metallschicht,
die aus Wolfram oder ähnlichem besteht, auf dem ersten Zwischen
schicht-Oxidfilm 9 durch, zum Beispiel, ein CVD-Verfahren auf
gebracht. Durch das Zurückätzen der Schicht werden die erste
vergrabene Schicht 15 und die zweite vergrabene Schicht 18
gleichzeitig im ersten Kontaktloch 13 bzw. im zweiten Kontakt
loch 17 gebildet.
Unter Bezugnahme auf Fig. 9 wird, nach dem Aufbringen des zwei
ten Zwischenschicht-Oxidfilm 16 auf der gesamten Oberfläche des
ersten Zwischenschicht-Oxidfilms 9 das dritte Kontaktloch 19,
das mit dem zweiten Kontaktloch 17 verbunden ist, im zweiten
Zwischenschicht-Oxidfilm 16 gebildet. Danach wird wieder eine
Metallschicht, die aus Wolfram oder ähnlichem besteht, auf dem
zweiten Zwischenschicht-Oxidfilm 16 durch ein CVD-Verfahren
aufgebracht. Durch das Zurückätzen der Metallschicht wird die
dritte vergrabene Schicht 20 im dritten Kontaktloch 19 gebildet.
Dann wird durch das Aufbringen einer Aluminium-Verbindungs
schicht auf dem zweiten Zwischenschicht-Oxidfilm 16 und die
Strukturierung derselben in einem vorgeschriebenen Aufbau,
eine, in Fig. 16 gezeigte Halbleitereinrichtung vollendet.
Wie oben beschrieben kann entsprechend der zweiten Ausführungs
form durch die Verwendung der in der ersten Ausführungsform ge
zeigten lokalen Verbindungsstruktur eine Verbindungsschicht
gleichzeitig in einen anderen Bereich gebildet werden. Als Er
gebnis kann die Anzahl der Herstellungsschritte einer Halblei
tereinrichtung um die Hälfte reduziert werden.
In der obigen, zweiten Ausführungsform wird die dritte ver
grabene Schicht 20 im dritten Kontaktloch 19 gebildet. Wenn
jedoch der zweite Zwischenschicht-Isolationsfilm 16 mit einer
kleinen Dicke gebildet werden kann, kann die erste Aluminium-
Verbindungsschicht 21 direkt auf dem zweiten Zwischenschicht-
Oxidfilm 16, wie dies in Fig. 16 gezeigt ist, vorgesehen werden,
da das Längenverhältnis des dritten Kontaktlochs 16 klein wird.
Die dritte Ausführungsform gemäß der vorliegenden Erfindung
wird nun mit Bezug auf Fig. 11 beschrieben. In der dritten Aus
führungsform wird eine Verbindungsstruktur, die an eine andere
Gateelektrode angeschlossen ist, zusätzlich zu der, in der
zweiten Ausführungsform gezeigten Struktur vorgesehen. Eine
Gateelektrode 4a ist in einem weiteren Bereich des Silizium
substrats 1, mit einem dazwischenliegenden Gateoxidfilm 10 ge
bildet. Die obere Oberfläche der Gateelektrode 4a ist mit dem
ersten Zwischenschicht-Oxidfilm 9 überdeckt. Ein viertes Kon
taktloch 23 wird in dem ersten Zwischenschicht-Oxidfilm 9 ge
bildet und eine vierte vergrabene Schicht 24 wird in dem vier
ten Kontaktloch 23 gebildet. Desweitern wird ein fünftes Kon
taktloch 25, welches mit dem vierten Kontaktloch 23 verbunden
ist, im zweiten Zwischenschicht-Oxidfilm 16 gebildet und eine
fünfte vergrabene Schicht 26 wird im fünften Kontaktloch 25
vorgesehen. Eine zweite Aluminiumverbindungsschicht 27 wird auf
der fünften vergrabenen Schicht 26 gebildet.
Ein Verfahren zur Herstellung einer Halbleitereinrichtung, die
wie oben beschrieben aufgebaut ist wird nun mit Bezug auf die
Fig. 12 und 13 beschrieben.
Nach dem Aufbringen des ersten Zwischenschicht-Oxidfilms 9 zur
Überdeckung der Gateelektrode 4, 4a werden das erste Kontakt
loch 13, das zweite Kontaktloch 17, und das vierte Kontaktloch
23 gleichzeitig durch photolithographische Methoden gebildet.
Dann wird eine Metallschicht 15A, die aus Wolfram oder ähnlichem
besteht, wie in Fig. 12 gezeigt, mit einer vorgeschriebenen
Dicke auf der gesamten Oberfläche des ersten Zwischenschicht-
Oxidfilms 9 durch ein CVD-Verfahren oder ähnliches aufgebracht.
Unter Bezug auf Fig. 13 wird die Oberfläche der leitenden
Schicht 15A und dem ersten Zwischenschicht-Oxidfilm 9 durch ein
chemisches und mechanisches Polierverfahren geglättet, so daß
die erste vergrabene Schicht 15, die zweite vergrabene Schicht
18 und die vierte vergrabene Schicht 24 jeweils im ersten Kon
taktloch 13, im zweiten Kontaktloch 17 und im vierten Kontakt
loch 23 gebildet sind. Da die Oberfläche durch ein chemisches
und mechanisches Polierverfahren geglättet wurde, fluchtet die
Oberfläche des ersten Zwischenschicht-Oxidfilms 9 mit der Ober
fläche der ersten vergrabenen Schicht 15, der zweiten vergra
benen Schicht 18 und der vierten vergrabenen Schicht 24. Durch
das Durchführen derselben Schritte, wie die, die in den Fig. 9
und 10 gezeigt sind, die in der zweiten Ausführungsform be
schrieben wurden, werden ein fünftes Kontaktloch 25 auf dem
vierten Kontaktloch 23 und eine fünfte vergrabene Schicht 26 im
fünften Kontaktloch 25 gebildet. Desweiteren wird eine zweite
Aluminium-Verbindungsschicht 27, verbunden mit der fünften ver
grabenen Schicht 26, gebildet.
Wie oben beschrieben wird in dieser Ausführungsform, nach der
Bildung der leitenden Schicht 15A zur Bildung der ersten ver
grabenen Schicht 15, der zweiten vergrabenen Schicht 18 und der
vierten vergrabenen Schicht 24 die Oberfläche durch ein che
misches und mechanisches Polierverfahren geglättet. Dement
sprechend weisen das dritte Kontaktloch 19 und das fünfte Kon
taktloch 25, die auf der zweiten vergrabenen Schicht 18 und der
vierten vergrabenen Schicht 24 gebildet sind, das gleiche Län
genverhältnis auf, und ermöglichen somit die Bildung der dritten
vergrabenen Schicht 20 und der fünften vergrabenen Schicht 26
unter den gleichen Bedingungen.
Die vierte Ausführungsform der vorliegenden Erfindung wird nun
mit Bezug auf Fig. 14 beschrieben. In der vierten Ausführungs
form ist die zweite vergrabene Schicht 18, die eine Verbindungs
musterstruktur aufweist, auf dem ersten Zwischenschicht-Oxidfilm
9 in einem anderen Bereich, zusätzlich zu der lokalen Verbin
dungsstruktur, die in der ersten Ausführungsform gezeigt ist,
gebildet.
Ein Verfahren zur Herstellung einer Halbleitereinrichtung, die
so aufgebaut ist, wird mit Bezug auf die Fig. 15 bis 18 be
schrieben. Mit Bezug auf Fig. 15 wird, nach dem Aufbringen des
ersten Zwischenschicht-Oxidfilms 9 auf dem Siliziumsubstrat 1,
das erste Kontaktloch 13 und das zweite Kontaktloch 17 an vor
geschriebenen Positionen durch photolithographische Methoden
gebildet.
Anschließend wird, mit Bezug auf Fig. 16, die leitende Schicht
15A, die aus Wolfram oder ähnlichen besteht, auf der gesamten
Oberfläche des ersten Zwischenschicht-Oxidfilms 9 durch, z. B.
ein CVD-Verfahren aufgebracht. Anschließend wird ein Resistfilm
32, mit Bezug auf Fig. 17, der einen vorgeschriebenen Muster
aufbau aufweist, auf der leitenden Schicht 15A gebildet. An
schließend wird die leitende Schicht 15A unter Verwendung des
Resistfilms 32 als eine Maske, strukturiert. Als Ergebnis wird
die erste vergrabene Schicht 15 im ersten Kontaktloch 13 gebil
det und die zweite vergrabene Schicht 18, die einen vorge
schriebenen Musteraufbau aufweist, wird im zweiten Kontaktloch
17 und auf dem ersten Zwischenschicht-Oxidfilm 9 gebildet. Dann
wird unter Bezug auf Fig. 18, der zweite Zwischenschicht-Oxid
film 16 auf der gesamten Oberfläche des ersten Zwischenschicht-
Oxidfilms 9 aufgebracht, so daß eine Halbleitereinrichtung, die
wie in Fig. 14 gezeigt aufgebaut ist, vervollständigt ist.
Entsprechend dieser Ausführungsform wird ein vorgeschriebenes
Anschlußmuster auf dem ersten Zwischenschicht-Oxidfilm 9 gleich
zeitig mit der Bildung der ersten vergrabenen Schicht 15 und
der zweiten vergrabenen Schicht 18 gebildet. Der Vorgang der
Herstellung der Halbleitereinrichtung kann verkürzt werden.
Die fünfte Ausführungsform der vorliegenden Erfindung wird im
folgenden mit Bezug auf Fig. 19 beschrieben. In der fünften
Ausführungsform liegt die Oberfläche der zweiten vergrabenen
Schicht 18 der in Fig. 10 gezeigten Halbleitereinrichtung
höher, als die Oberfläche des ersten Zwischenschicht-Oxidfilms
9 und erstreckt sich in das dritte Kontaktloch 19. Durch eine
solche Strukturierung wird das eigentliche Längenverhältnis des
dritten Kontaktlochs 19 klein. Selbst wenn der zweite Zwischen
schicht-Oxidfilm 16 eine große Dicke aufweist, kann die erste
Aluminium-Anschlußschicht 21 direkt auf der zweiten vergrabenen
Schicht 18 gebildet werden.
Ein Verfahren zur Herstellung einer Halbleitereinrichtung, die
wie oben beschrieben aufgebaut ist, wird nun mit Bezug auf die
Fig. 20 bis 22 beschrieben.
Unter Bezug auf Fig. 20 werden ein erstes Kontaktloch 13 und
ein zweites Kontaktloch 17 an vorgeschriebenen Positionen in
dem ersten Zwischenschicht-Oxidfilm 9 gebildet. Dann wird die
leitende Schicht 15A, die aus Wolfram oder ähnlichem besteht,
auf dem ersten Zwischenschicht-Oxidfilm 9 durch ein CVD-Verfah
ren gebildet.
Anschließend wird, unter Bezug auf Fig. 21, ein Resistfilm 33
nur auf dem zweiten Kontaktloch 17 gelassen. Unter Verwendung
des Resistfilms 33 als Maske, wird die leitende Schicht 15A ge
ätzt. Als Ergebnis wird die erste vergrabene Schicht 15 im
ersten Kontaktloch 13 gebildet und die zweite vergrabene Schicht
18, die höher liegt als die Oberfläche des ersten Zwischen
schicht-Oxidfilms 9, wird im zweiten Kontaktloch 17 gebildet.
Dann wird, unter Bezug auf Fig. 22, nach der Entfernung des
Resistfilms 33 der zweite Zwischenschicht-Oxidfilm 16 auf dem
ersten Zwischenschicht-Oxidfilm 9 gebildet. Danach wird das
dritte Kontaktloch 19, welches mit dem zweiten Kontaktloch 17
in Verbindung steht, gebildet und die erste Aluminium-Verbin
dungsschicht 21 wird im dritten Kontaktloch 19, ähnlich wie in
der zweiten Ausführungsform gebildet. Als Ergebnis wird eine
Halbleitereinrichtung, wie sie in Fig. 19 gezeigt ist, vervoll
ständigt.
Wie oben beschrieben, wird entsprechend dieser Ausführungsform
das eigentliche Längenverhältnis des dritten Kontaktlochs
klein, und ermöglicht somit die Bildung einer ersten Aluminium-
Anschlußschicht 21 direkt auf der zweiten vergrabenen Schicht
18.
Die sechste Ausführungsform der vorliegenden Erfindung wird nun
mit Bezug auf Fig. 23 beschrieben. In der sechsten Ausführungs
form ist ein Nitridfilm 34 auf dem Seitenwand-Isolationsfilm 6
in der lokalen Verbindungsstruktur, die in der ersten Ausfüh
rungsform beschrieben wurde, vorgesehen. Als Ergebnis hiervon
wird der Seitenwand-Isolationsfilm 6 zum Zeitpunkt der Bildung
des Kontaktlochs 13 in dem ersten Zwischenschicht-Oxidfilm 9
nicht geätzt, selbst wenn der Seitenwand-Isolationsfilm 6 und
der erste Zwischenschicht-Oxidfilm 9 aus dem gleichen Material
gebildet sind.
Ein Verfahren zur Herstellung der oben beschriebenen lokalen
Verbindungsstruktur wird nun mit Bezug auf die Fig. 24 bis 26
beschrieben.
Mit Bezug auf Fig. 24 werden eine Gateelektrode 4 und ein Sei
tenwand-Isolationsfilm 6 auf dem Siliziumsubstrat 1 durch ähn
liche Methoden wie in der herkömmlichen Herstellung, die mit
Bezug auf die Fig. 30 und 31 beschrieben wurde, gebildet.
Anschließend wird, mit Bezug auf Fig. 25, ein Nitridfilm 34 auf
dem Seitenwand-Isolationsfilm 6 gebildet. Der Nitridfilm 34
kann, in dem in Fig. 24 gezeigten Zustand, durch das Aufbringen
eines Siliziumnitridfilms auf der gesamten Oberfläche des Sili
ziumsubstrats 1 und das anisotrope Ätzen des Siliziumnitrid
films zur Strukturierung desselben gebildet werden, sowie durch
die Bildung von SiON auf der Oberfläche des Seitenwand-Isola
tionsfilms 6 durch ein RTA-Verfahren oder dadurch, daß Stick
stoff direkt auf die Oberfläche des Seitenwand-Isolationsfilms
6 zur Bildung von SiON auf der Oberfläche, eingebracht wird.
Anschließend wird, mit Bezug- auf Fig. 26 ein erster Zwischen
schicht-Oxidfilm 9 auf dem Siliziumsubstrat 1 gebildet. Ähnlich
wie im Fall der ersten Ausführungsform wird ein Resistfilm 14,
der einen vorgeschriebenen Musteraufbau aufweist, auf dem
ersten Zwischenschicht-Oxidfilm 9 gebildet. Unter Verwendung
des Resistfilms 14 als Maske wird der erste Zwischenschicht-
Oxidfilm 9 geätzt. Selbst wenn der Seitenwand-Isolationsfilm 6
und der Zwischenschicht-Oxidfilm 9 aus demselben Material ge
bildet sind bewahrt der, auf der Oberfläche des Seitenwand-
Isolationsfilms 6 gebildete Nitridfilm 34 zu diesem Zeitpunkt
den Seitenwand-Isolationsfilm 6 davor, geätzt zu werden. Durch
das anschließende Ausführen derselben Schritte, wie die der
ersten Ausführungsform, wird eine, in Fig. 23 gezeigte Halblei
tereinrichtung vervollständigt.
Es ist zu beachten, daß in jeder der obigen Ausführungsformen
die lokale Verbindungsstruktur zur Verbindung der Gateelektrode
4 und dem aktiven Bereich 2a vorgesehen ist. Die vorliegende
Erfindung ist jedoch nicht darauf beschränkt. Dieselbe Wirkung
kann durch die Bildung eines Kontaktlochs 35, zur Verbindung
des ersten aktiven Bereichs 2a und des zweiten aktiven Bereichs
2c und das Vorsehen einer vergrabenen Schicht 36 innerhalb des
Kontaktlochs 35, wie dies z. B. in Fig. 27 gezeigt ist erzielt
werden.
Entsprechend eines Aspekts der Verbindungsstruktur einer Halb
leitereinrichtung der vorliegenden Erfindung kann eine vergra
bene Metallschicht so gebildet werden, daß sie eine Dicke, die
ungefähr der Höhe eines, in einem Zwischenschicht-Isolations
film vorgesehenen Kontaktlochs entspricht, aufweist. Dement
sprechend ist der Widerstandswert der vergrabenen Metallschicht
ausreichend gering und ermöglicht die Implementierung einer
lokalen Verbindungsstruktur mit niedrigem Widerstand.
Als ein Ergebnis hiervon ist es möglich eine Verbindungsstruktur
einer Halbleitereinrichtung vorzusehen, die hohe Betriebsver
läßlichkeit aufweist, während die Miniaturisierung der Einrich
tung beibehalten wird.
Entsprechend eines weiteren Aspekts der Verbindungsstruktur
einer Halbleitereinrichtung der vorliegenden Erfindung kann
eine vergrabene leitende Schicht so gebildet werden, daß sie
eine Dicke aufweist, die ungefähr der Höhe eines Kontaktlochs,
daß in einem Zwischenschicht-Isolationsfilm vorgesehen ist,
entspricht. Eine vergrabene leitende Schicht wird mit einem
ausreichend niedrigen Widerstandswert gebildet. Dementsprechend
ist es möglich, eine lokale Verbindungsstruktur mit niedrigem
Widerstand zu implementieren.
Als Ergebnis hiervon ist es möglich eine Verbindungsstruktur
einer Halbleitereinrichtung vorzusehen, die eine hohe Betriebs
verläßlichkeit aufweist, während die Miniaturisierung der Ein
richtung beibehalten wird.
Entsprechend eines Aspekts eines Verfahrens zur Herstellung
einer Verbindungsstruktur einer Halbleitereinrichtung der vor
liegenden Erfindung werden die Oberfläche einer ersten leiten
den Schicht und die Oberfläche einer zweiten leitenden Schicht
nicht zu dem Zeitpunkt geätzt, an dem ein Kontaktloch in einem
Zwischenschicht-Isolationsfilm geätzt wird. Dementsprechend
kann das Kontaktloch leicht gebildet werden. Weiterhin wird der
Zwischenschicht-Isolationsfilm durch ein Ätzmittel, das zum
Ätzen der Metallschicht verwendet wird, zu dem Zeitpunkt, da
die erste Metallschicht geätzt wird, nicht geätzt. Dement
sprechend kann die erste vergrabene Metallschicht leicht geätzt
werden.
Als Ergebnis hiervon ist es möglich, eine Verbindungsstruktur
einer Halbleitereinrichtung mit höherer Abmessungspräzession
leichter zu implementieren, als eine herkömmliche lokale Ver
bindungsstruktur.
Entsprechend eines anderen Aspekts des Verfahrens zur Herstel
lung einer Verbindungsstruktur einer Halbleitereinrichtung der
vorliegenden Erfindung können, durch die Verwendung einer lo
kalen Verbindungsstruktur, in der eine erste vergrabene Metall
schicht in einem ersten Kontaktloch gebildet ist, ein zweites
Kontaktloch und eine zweite vergrabene Metallschicht gleichzei
tig in einem anderen Bereich gebildet werden, wodurch es mög
lich wird, die Anzahl der Schritte zur Herstellung einer Halb
leitereinrichtung um die Hälfte zu reduzieren.
Als ein Ergebnis hiervon ist es möglich, ein Verfahren zur Her
stellung einer Verbindungsstruktur einer Halbleitereinrichtung
zur Verfügung zu stellen, die die Herstellungskosten einer
Halbleitereinrichtung reduzieren kann.
Entsprechend eines weiteren Aspekts des Verfahrens zur Herstel
lung einer Verbindungsstruktur einer Halbleitereinrichtung der
vorliegenden Erfindung werden eine zweite Metallschicht und
eine Anschlußschicht gleichzeitig gebildet. Dementsprechend
kann die Anzahl der Schritte zur Herstellung einer Halbleiter
einrichtung reduziert werden.
Als ein Ergebnis hiervon ist es möglich, ein Verfahren zur Her
stellung einer Verbindungsstruktur einer Halbleitereinrichtung
zur Verfügung zu stellen, in der die Herstellungskosten einer
Halbleitereinrichtung reduziert werden können.
Entsprechend einen weiteren Aspekt des Verfahrens zur Herstel
lung einer Verbindungsstruktur einer Halbleitereinrichtung der
vorliegenden Erfindung wird eine erste Elektrode direkt in
einer zweiten vergrabenen Metallschicht gebildet. Dementsprech
end kann die Verbindungsstruktur in einem Kontaktloch verein
facht werden.
Als ein Ergebnis hiervon ist es möglich, ein Verfahren zur Her
stellung einer Verbindungsstruktur einer Halbleitereinrichtung
vorzusehen, in der die Anzahl der Schritte und die Kosten der
Herstellungsschritte einer Halbleitereinrichtung reduziert wer
den können.
Entsprechend eines weiteren Aspekts des Verfahrens zur Herstel
lung einer Verbindungsstruktur einer Halbleitereinrichtung der
vorliegenden Erfindung wird eine dritte vergrabene Metallschicht
in einem dritten Kontaktloch gebildet. Dementsprechend können,
in zwei Stufen gebildete erste und dritte Kontaktlöcher das
Längenverhältnis in jedem Kontaktloch wesentlich reduzieren,
selbst wenn ein zweiter Zwischenschicht-Isolationsfilm eine re
lativ große Dicke aufweist.
Weiterhin kann eine erste Elektrode oberhalb der lokalen Ver
bindung gebildet werden und die Halbleitereinrichtung kann
weiter miniaturisiert werden.
Entsprechend einen weiteren Aspekt des Verfahrens zur Herstel
lung einer Verbindungsstruktur einer Halbleitereinrichtung der
vorliegenden Erfindung wird die Oberfläche eines ersten Zwisch
enschicht-Isolationsfilms geglättet. Dementsprechend weisen ein
drittes Kontaktloch und ein fünftes Kontaktloch das gleiche
Längenverhältnis auf. Als Ergebnis hiervon können das dritte
Kontaktloch und das fünfte Kontaktloch unter denselben Bedin
gungen gebildet werden.
Als ein Ergebnis hiervon, ist es möglich, eine Grenze im Her
stellungsprozeß einer Halbleitereinrichtung zu verbessern, und
dadurch die Vorsehung eines stabilen Verfahrens einer Halblei
tereinrichtung zu ermöglichen.
Entsprechend eines weiteren Aspekts des Verfahrens zur Herstel
lung einer Verbindungsstruktur einer Halbleitereinrichtung der
vorliegenden Erfindung ist es möglich, daß Längenverhältnis
eines Kontaktlochs, das auf einem zweiten Kontaktloch gebildet
ist, auf einen kleinen Wert zu setzen.
Als ein Ergebnis hiervon ist es möglich, eine Anschlußschicht
direkt im Kontaktlochabschnitt zu bilden.
Entsprechend eines weiteren Aspekts des Verfahrens zur Herstel
lung einer Verbindungsstruktur einer Halbleitereinrichtung der
vorliegenden Erfindung wird zu dem Zeitpunkt der Bildung eines
ersten Kontaktlochs der Seitenwand-Isolationsfilm nicht geätzt,
selbst wenn ein erster Zwischenschicht-Isolationsfilm und der
Seitenwand-Isolationsfilm aus demselben Material gebildet sind.
Als ein Ergebnis hiervon ist es möglich, bei der Herstellung
einer Verbindungsstruktur einer Halbleitereinrichtung die Er
zeugung eines defekten Abschnitts von vornherein zu verhindern.
Claims (11)
1. Verbindungsstruktur in einer Halbleitereinrichtung mit:
einer ersten leitenden Schicht (4);
einer zweiten leitenden Schicht (2a), die in der Nähe der ersten leitenden Schicht (4) vorgesehen ist;
ein Zwischenschicht-Isolationsfilm (9), der die erste leitende Schicht (4) und die zweite leitende Schicht (2a) überdeckt, und ein Kontaktloch (13) aufweist, welches einen vorgeschriebenen Bereich der ersten leitenden Schicht (4) und einen vorgeschrie benen Bereich der zweiten leitenden Schicht (2a) freilegt; und eine vergrabene Metallschicht (15), die das Kontaktloch (13) füllt und die die erste leitende Schicht (4) und die zweite leitende Schicht (2a) elektrisch verbindet.
einer ersten leitenden Schicht (4);
einer zweiten leitenden Schicht (2a), die in der Nähe der ersten leitenden Schicht (4) vorgesehen ist;
ein Zwischenschicht-Isolationsfilm (9), der die erste leitende Schicht (4) und die zweite leitende Schicht (2a) überdeckt, und ein Kontaktloch (13) aufweist, welches einen vorgeschriebenen Bereich der ersten leitenden Schicht (4) und einen vorgeschrie benen Bereich der zweiten leitenden Schicht (2a) freilegt; und eine vergrabene Metallschicht (15), die das Kontaktloch (13) füllt und die die erste leitende Schicht (4) und die zweite leitende Schicht (2a) elektrisch verbindet.
2. Verbindungsstruktur einer Halbleitereinrichtung mit:
einer Gateelektrode (4), die auf einem Halbleitersubstrat (1) mit einem dazwischenliegenden isolierenden Film (10) gebildet ist und die eine Seitenfläche aufweist, die mit einem Seiten wand-Isolationsfilm (6) überdeckt ist;
einem aktiven Bereich (2a) der in der Nähe der Gateelektrode (4) mit einer vorbestimmten Tiefe von einer Hauptoberfläche des Halbleitersubstrats (1) gebildet ist;
einem Zwischenschicht-Isolationsfilm (9), der die Gateelektrode (4) und den aktiven Bereich (2a) überdeckt, und der ein Kon taktloch (13) aufweist, welches einen vorgeschriebenen Bereich einer oberen Oberfläche der Gateelektrode (4) und einen vor geschriebenen Bereich einer Hauptoberfläche des aktiven Be reichs (2a) freilegt; und
einer vergrabenen leitenden Schicht (15), die das Kontaktloch füllt und die elektrisch mit der Gatelektrode (4) und dem ak tiven Bereich (2a) verbunden ist.
einer Gateelektrode (4), die auf einem Halbleitersubstrat (1) mit einem dazwischenliegenden isolierenden Film (10) gebildet ist und die eine Seitenfläche aufweist, die mit einem Seiten wand-Isolationsfilm (6) überdeckt ist;
einem aktiven Bereich (2a) der in der Nähe der Gateelektrode (4) mit einer vorbestimmten Tiefe von einer Hauptoberfläche des Halbleitersubstrats (1) gebildet ist;
einem Zwischenschicht-Isolationsfilm (9), der die Gateelektrode (4) und den aktiven Bereich (2a) überdeckt, und der ein Kon taktloch (13) aufweist, welches einen vorgeschriebenen Bereich einer oberen Oberfläche der Gateelektrode (4) und einen vor geschriebenen Bereich einer Hauptoberfläche des aktiven Be reichs (2a) freilegt; und
einer vergrabenen leitenden Schicht (15), die das Kontaktloch füllt und die elektrisch mit der Gatelektrode (4) und dem ak tiven Bereich (2a) verbunden ist.
3. Verbindungsstruktur einer Halbleitereinrichtung nach An
spruch 2, die weiterhin einen Nitridfilm (34) auf der Oberfläche
des Seitenwand-Isolationsfilms (6) aufweist.
4. Ein Verfahren zur Herstellung einer Verbindungsstruktur
einer Halbleitereinrichtung, die die Schritte aufweist:
Bilden einer ersten leitenden Schicht (4) in einem vorgeschrie benen Bereich eines Halbleitersubstrats (1);
Bilden einer zweiten leitenden Schicht (2a) in der Nähe der ersten leitenden Schicht (4) des Halbleitersubstrats (1);
Bilden eines ersten Zwischenschicht-Isolationsfilms (9) zur Überdeckung der gesamten Oberfläche des Halbleitersubstrats (1);
Bilden eines ersten Kontaktlochs (13), das die erste leitende Schicht (4) und die zweite leitende Schicht (2a) freilegt, in dem ersten Zwischenschicht-Isolationsfilm (9) durch eine photo lithographische Methode; und
Bilden einer ersten vergrabenen Metallschicht (15), die elek trisch mit der ersten leitenden Schicht (4) und der zweiten leitenden Schicht (2a) in dem ersten Kontaktloch (13) durch das Aufbringen eines Metallfilms auf der gesamten Oberfläche des ersten Zwischenschicht-Isolationsfilms (9) und durch das Zurück ätzen des aufgebrachten Films verbunden ist.
Bilden einer ersten leitenden Schicht (4) in einem vorgeschrie benen Bereich eines Halbleitersubstrats (1);
Bilden einer zweiten leitenden Schicht (2a) in der Nähe der ersten leitenden Schicht (4) des Halbleitersubstrats (1);
Bilden eines ersten Zwischenschicht-Isolationsfilms (9) zur Überdeckung der gesamten Oberfläche des Halbleitersubstrats (1);
Bilden eines ersten Kontaktlochs (13), das die erste leitende Schicht (4) und die zweite leitende Schicht (2a) freilegt, in dem ersten Zwischenschicht-Isolationsfilm (9) durch eine photo lithographische Methode; und
Bilden einer ersten vergrabenen Metallschicht (15), die elek trisch mit der ersten leitenden Schicht (4) und der zweiten leitenden Schicht (2a) in dem ersten Kontaktloch (13) durch das Aufbringen eines Metallfilms auf der gesamten Oberfläche des ersten Zwischenschicht-Isolationsfilms (9) und durch das Zurück ätzen des aufgebrachten Films verbunden ist.
5. Verfahren zur Herstellung einer Verbindungsstruktur einer
Halbleitereinrichtung nach Anspruch 4, die weiterhin die
Schritte zur Bildung einer dritten leitenden Schicht (2c) in
einem vorgeschriebenen Bereich des Halbleitersubstrats (1)
aufweist, wobei
der Schritt des Bildens des ersten Kontaktlochs (13) den Schritt zum Bilden eines zweiten Kontaktlochs (17), welches die dritte leitende Schicht (2c) im ersten Zwischenschicht- Isolationsfilm (9) freilegt, einschließt; und
der Schritt der Bildung der ersten vergrabenen Metallschicht (15) den Schritt der Bildung einer zweiten vergrabenen Metall schicht (18), die elektrisch mit der dritten leitenden Schicht (2c) im zweiten Kontaktloch (17) verbunden ist, einschließt.
der Schritt des Bildens des ersten Kontaktlochs (13) den Schritt zum Bilden eines zweiten Kontaktlochs (17), welches die dritte leitende Schicht (2c) im ersten Zwischenschicht- Isolationsfilm (9) freilegt, einschließt; und
der Schritt der Bildung der ersten vergrabenen Metallschicht (15) den Schritt der Bildung einer zweiten vergrabenen Metall schicht (18), die elektrisch mit der dritten leitenden Schicht (2c) im zweiten Kontaktloch (17) verbunden ist, einschließt.
6. Verfahren zur Herstellung einer Verbindungsschicht einer
Halbleitereinrichtung nach Anspruch 5, dadurch gekennzeichnet,
daß der Schritt des Bildens der zweiten vergrabenen Metall
schicht (17) den Schritt zum gleichzeitigen Bilden einer An
schlußschicht, die mit der zweiten vergrabenen Metallschicht
(18), auf dem ersten Zwischenschicht-Isolationsfilm (9) verbun
den ist zu dem Zeitpunkt des Zurückätzens der zweiten vergra
benen Metallschicht einschließt.
7. Verfahren zur Herstellung einer Verbindungsstruktur einer
Halbleitereinrichtung nach einem der Ansprüche 4 bis 6 das
weiterhin die Schritte aufweist:
Bilden eines zweiten Zwischenschicht-Isolationsfilms (16) auf dem ersten Zwischenschicht-Isolationsfilm (9);
Bilden eines dritten Kontaktlochs (19), in dem zweiten Zwischen schicht-Isolationsfilm (16), welches mit dem zweiten Kontaktloch (17) verbunden ist, durch eine photolithographische Methode; und
Bilden einer ersten Elektrode (21) im dritten Kontaktloch (19), die elektrisch mit der zweiten vergrabenen Metallschicht (18) verbunden ist.
Bilden eines zweiten Zwischenschicht-Isolationsfilms (16) auf dem ersten Zwischenschicht-Isolationsfilm (9);
Bilden eines dritten Kontaktlochs (19), in dem zweiten Zwischen schicht-Isolationsfilm (16), welches mit dem zweiten Kontaktloch (17) verbunden ist, durch eine photolithographische Methode; und
Bilden einer ersten Elektrode (21) im dritten Kontaktloch (19), die elektrisch mit der zweiten vergrabenen Metallschicht (18) verbunden ist.
8. Verfahren zur Herstellung einer Verbindungsstruktur einer
Halbleitereinrichtung nach Anspruch 7, die weiterhin einen
Schritt zum Bilden einer dritten vergrabenen Metallschicht
(20) im dritten Kontaktloch (19) zwischen dem Schritt des Bil
dens der zweiten vergrabenen Metallschicht (18) und dem Schritt
des Bildens der ersten Elektrode (21) aufweist.
9. Verfahren zur Herstellung einer Verbindungsstruktur einer
Halbleitereinrichtung nach einem der Ansprüche 4 bis 8 das
weiterhin die Schritte aufweist:
Bilden einer vierten leitenden Schicht (4a) in einem vorge schriebenen Bereich des Halbleitersubstrats (1);
Bilden eines vierten Kontaktlochs (23), welches die vierte leitende Schicht (4a) freilegt, im ersten Zwischenschicht-Iso lationsfilm (9) zum Zeitpunkt des Bildens des ersten Kontakt lochs (13);
Bilden einer vierten vergrabenen Metallschicht (24), die elek trisch mit der vierten leitenden Schicht (4a) verbunden ist, zum Zeitpunkt des Bildens der ersten vergrabenen Metallschicht (15);
Glätten einer Oberfläche des ersten Zwischenschicht-Isolations films (9) durch ein chemisches und mechanisches Polierverfahren;
Bilden eines zweiten Zwischenschicht-Isolationsfilms (16) auf dem ersten Zwischenschicht-Isolationsfilm (9);
Bilden eines dritten Kontaktlochs (19), das mit dem zweiten Kontaktloch (17) verbunden ist, und eines fünften Kontaktlochs (25), das mit dem vierten Kontaktloch (23) verbunden ist, im zweiten Zwischenschicht-Isolationsfilm (16) durch eine photo lithographische Methode; und
Bilden einer ersten Elektrode (21), die elektrisch mit der zweiten vergrabenen Metallschicht (18) verbunden ist, und einer zweiten Elektrode (27), die elektrisch mit der vierten vergrabenen Metallschicht (24) verbunden ist, in jeweils dem dritten Kontaktloch (19) und dem fünften Kontaktloch (25).
Bilden einer vierten leitenden Schicht (4a) in einem vorge schriebenen Bereich des Halbleitersubstrats (1);
Bilden eines vierten Kontaktlochs (23), welches die vierte leitende Schicht (4a) freilegt, im ersten Zwischenschicht-Iso lationsfilm (9) zum Zeitpunkt des Bildens des ersten Kontakt lochs (13);
Bilden einer vierten vergrabenen Metallschicht (24), die elek trisch mit der vierten leitenden Schicht (4a) verbunden ist, zum Zeitpunkt des Bildens der ersten vergrabenen Metallschicht (15);
Glätten einer Oberfläche des ersten Zwischenschicht-Isolations films (9) durch ein chemisches und mechanisches Polierverfahren;
Bilden eines zweiten Zwischenschicht-Isolationsfilms (16) auf dem ersten Zwischenschicht-Isolationsfilm (9);
Bilden eines dritten Kontaktlochs (19), das mit dem zweiten Kontaktloch (17) verbunden ist, und eines fünften Kontaktlochs (25), das mit dem vierten Kontaktloch (23) verbunden ist, im zweiten Zwischenschicht-Isolationsfilm (16) durch eine photo lithographische Methode; und
Bilden einer ersten Elektrode (21), die elektrisch mit der zweiten vergrabenen Metallschicht (18) verbunden ist, und einer zweiten Elektrode (27), die elektrisch mit der vierten vergrabenen Metallschicht (24) verbunden ist, in jeweils dem dritten Kontaktloch (19) und dem fünften Kontaktloch (25).
10. Verfahren zur Herstellung einer Verbindungsstruktur einer
Halbleitereinrichtung nach einem der Ansprüche 4 bis 9, dadurch
gekennzeichnet, daß
der Schritt des Bildens der zweiten vergrabenen Metallschicht
(18) den Schritt des Bildens der zweiten vergrabenen Metall
schicht einschließt, so daß eine obere Oberfläche der zweiten
vergrabenen Metallschicht höher ist, als eine Oberfläche des
ersten Zwischenschicht-Oxidfilms.
11. Verfahren zur Herstellung einer Verbindungsstruktur einer
Halbleitereinrichtung nach einem der Ansprüche 4 bis 10, da
durch gekennzeichnet, daß
der Schritt des Bildens der ersten leitenden Schicht (4) die Schritte einschließt:
Bilden einer Gateelektrode (4) eines vorgeschriebenen Aufbaus auf dem Halbleitersubstrat (1) mit einem dazwischenliegenden Gateoxidfilm (10);
Bilden eines Seitenwand-Isolationsfilms (6) auf einer Seiten wand der Gatelektrode (4); und
Bilden eines Nitridfilms (34) auf dem Seitenwand-Isolationsfilm (6).
der Schritt des Bildens der ersten leitenden Schicht (4) die Schritte einschließt:
Bilden einer Gateelektrode (4) eines vorgeschriebenen Aufbaus auf dem Halbleitersubstrat (1) mit einem dazwischenliegenden Gateoxidfilm (10);
Bilden eines Seitenwand-Isolationsfilms (6) auf einer Seiten wand der Gatelektrode (4); und
Bilden eines Nitridfilms (34) auf dem Seitenwand-Isolationsfilm (6).
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP6322292A JPH08181205A (ja) | 1994-12-26 | 1994-12-26 | 半導体装置の配線構造およびその製造方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
DE19531602A1 true DE19531602A1 (de) | 1996-06-27 |
DE19531602C2 DE19531602C2 (de) | 2002-12-05 |
Family
ID=18142006
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
DE19531602A Expired - Lifetime DE19531602C2 (de) | 1994-12-26 | 1995-08-28 | Verbindungsstruktur einer Halbleitereinrichtung und ihr Herstellungsverfahren |
Country Status (4)
Country | Link |
---|---|
US (1) | US5600170A (de) |
JP (1) | JPH08181205A (de) |
KR (1) | KR0180287B1 (de) |
DE (1) | DE19531602C2 (de) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE19983428B4 (de) * | 1999-06-15 | 2004-10-28 | Asahi Kasei Microsystems Co., Ltd. | Halbleitervorrichtung mit einer geteilten Kontaktstruktur und Verfahren zur Herstellung derselben |
EP1895591A2 (de) * | 2006-08-31 | 2008-03-05 | Canon Kabushiki Kaisha | Herstellungsverfahren für eine fotoelektrische Wandlervorrichtung |
Families Citing this family (11)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5965924A (en) * | 1995-11-22 | 1999-10-12 | Cypress Semiconductor Corp. | Metal plug local interconnect |
JP3527009B2 (ja) * | 1996-03-21 | 2004-05-17 | 株式会社半導体エネルギー研究所 | 半導体装置およびその作製方法 |
JP3463979B2 (ja) * | 1997-07-08 | 2003-11-05 | 富士通株式会社 | 半導体装置の製造方法 |
JP3064999B2 (ja) * | 1997-11-13 | 2000-07-12 | 日本電気株式会社 | 半導体装置およびその製造方法 |
WO1999031733A1 (en) * | 1997-12-18 | 1999-06-24 | Advanced Micro Devices, Inc. | Silicon oxynitride spacer for preventing over-etching during local interconnect formation |
JPH11186386A (ja) * | 1997-12-19 | 1999-07-09 | Asahi Kasei Micro Syst Co Ltd | 半導体装置およびその製造方法 |
US6380023B2 (en) * | 1998-09-02 | 2002-04-30 | Micron Technology, Inc. | Methods of forming contacts, methods of contacting lines, methods of operating integrated circuitry, and integrated circuits |
US6075293A (en) * | 1999-03-05 | 2000-06-13 | Advanced Micro Devices, Inc. | Semiconductor device having a multi-layer metal interconnect structure |
KR100574948B1 (ko) * | 2003-08-23 | 2006-04-28 | 삼성전자주식회사 | 기생 캐패시턴스가 감소된 반도체 메모리 소자 및 그제조방법 |
DE102004024659B4 (de) * | 2004-05-18 | 2014-10-02 | Infineon Technologies Ag | Halbleiterbauteil |
JP4785623B2 (ja) | 2006-05-31 | 2011-10-05 | ルネサスエレクトロニクス株式会社 | 半導体装置及びその製造方法 |
Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5124280A (en) * | 1991-01-31 | 1992-06-23 | Sgs-Thomson Microelectronics, Inc. | Local interconnect for integrated circuits |
JPH05109760A (ja) * | 1991-10-18 | 1993-04-30 | Seiko Epson Corp | 半導体装置 |
US5275963A (en) * | 1990-07-31 | 1994-01-04 | International Business Machines Corporation | Method of forming stacked conductive and/or resistive polysilicon lands in multilevel semiconductor chips and structures resulting therefrom |
Family Cites Families (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4890141A (en) * | 1985-05-01 | 1989-12-26 | Texas Instruments Incorporated | CMOS device with both p+ and n+ gates |
US4931411A (en) * | 1985-05-01 | 1990-06-05 | Texas Instruments Incorporated | Integrated circuit process with TiN-gate transistor |
US4746219A (en) * | 1986-03-07 | 1988-05-24 | Texas Instruments Incorporated | Local interconnect |
JPH0541378A (ja) * | 1991-03-15 | 1993-02-19 | Mitsubishi Electric Corp | 半導体装置およびその製造方法 |
JP3065829B2 (ja) * | 1992-12-25 | 2000-07-17 | 新日本製鐵株式会社 | 半導体装置 |
-
1994
- 1994-12-26 JP JP6322292A patent/JPH08181205A/ja active Pending
-
1995
- 1995-06-07 US US08/479,735 patent/US5600170A/en not_active Expired - Lifetime
- 1995-08-28 DE DE19531602A patent/DE19531602C2/de not_active Expired - Lifetime
- 1995-12-20 KR KR1019950052632A patent/KR0180287B1/ko not_active IP Right Cessation
Patent Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5275963A (en) * | 1990-07-31 | 1994-01-04 | International Business Machines Corporation | Method of forming stacked conductive and/or resistive polysilicon lands in multilevel semiconductor chips and structures resulting therefrom |
US5124280A (en) * | 1991-01-31 | 1992-06-23 | Sgs-Thomson Microelectronics, Inc. | Local interconnect for integrated circuits |
JPH05109760A (ja) * | 1991-10-18 | 1993-04-30 | Seiko Epson Corp | 半導体装置 |
Non-Patent Citations (1)
Title |
---|
Pat.Abstr. of Japan, Vol. 17, No. 463 (E-1420) August 1993 & JP 05-109760 A * |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE19983428B4 (de) * | 1999-06-15 | 2004-10-28 | Asahi Kasei Microsystems Co., Ltd. | Halbleitervorrichtung mit einer geteilten Kontaktstruktur und Verfahren zur Herstellung derselben |
EP1895591A2 (de) * | 2006-08-31 | 2008-03-05 | Canon Kabushiki Kaisha | Herstellungsverfahren für eine fotoelektrische Wandlervorrichtung |
EP1895591A3 (de) * | 2006-08-31 | 2011-11-30 | Canon Kabushiki Kaisha | Herstellungsverfahren für eine fotoelektrische Wandlervorrichtung |
Also Published As
Publication number | Publication date |
---|---|
KR0180287B1 (ko) | 1999-04-15 |
JPH08181205A (ja) | 1996-07-12 |
US5600170A (en) | 1997-02-04 |
KR960026644A (ko) | 1996-07-22 |
DE19531602C2 (de) | 2002-12-05 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
DE69625975T2 (de) | Halbleiteranordnung mit in selbstjustierter Weise gebildeter Leiternut und Kontaktloch und deren Herstellungsverfahren | |
DE10256346B4 (de) | Halbleiterbauelement mit MIM-Kondensator und Zwischenverbindung und Herstellungsverfahren dafür | |
DE69617849T2 (de) | Halbleiter-Kondensator und Verfahren zu seiner Herstellung | |
DE19638684C2 (de) | Halbleitervorrichtung mit einem Kontaktloch | |
DE102005027234B4 (de) | Verfahren zum Bilden einer Verbindungsstruktur für eine Halbleitervorrichtung | |
DE19834917A1 (de) | Verfahren zum Bilden von selbstausrichtenden Durchgängen in integrierten Schaltungen mit mehreren Metallebenen | |
DE68917614T2 (de) | Verfahren zum Ausrichten und zur Herstellung eines Verbindungszapfens. | |
DE4138842A1 (de) | Gateelektrode einer halbleitervorrichtung und verfahren zu deren herstellung | |
DE69015564T2 (de) | Vollverdiefte verbindungsstruktur mit titanium/wolfram und selektivem cvd-wolfram. | |
DE69228099T2 (de) | Verfahren zur Herstellung von Sacklöchern und hergestellte Struktur | |
DE19531602C2 (de) | Verbindungsstruktur einer Halbleitereinrichtung und ihr Herstellungsverfahren | |
DE2723944A1 (de) | Anordnung aus einer strukturierten schicht und einem muster festgelegter dicke und verfahren zu ihrer herstellung | |
DE69222390T2 (de) | Herstellungsverfahren eines selbstjustierenden Kontakts | |
DE4139462C2 (de) | Verfahren zur Verbindung von Schichten in einer Halbleitervorrichtung | |
DE10104204A1 (de) | Halbleiter-Vorrichtung und Verfahren zur Herstellung derselben | |
DE69030433T2 (de) | Herstellungsmethode für Halbleiterspeicher | |
DE19840988A1 (de) | Verfahren zum Herstellen einer Kontaktstruktur | |
DE4437761B4 (de) | Verfahren zum Bilden eines Kontakts in einer Halbleitervorrichtung | |
DE10334406B4 (de) | Verfahren zur Ausbildung eines Kontaktes in einem Halbleiterprozeß | |
DE10031881A1 (de) | Halbleitereinrichtung und Verfahren zur Herstellung der Halbleitereinrichtung | |
DE4408564C2 (de) | Verfahren zur Herstellung einer Mehrschicht-Leitungsstruktur in einer Halbleitereinrichtung | |
DE19719909A1 (de) | Zweifaches Damaszierverfahren | |
DE19608883C2 (de) | Herstellungsverfahren für eine Halbleitervorrichtung und dadurch hergestellte Halbleitervorrichtung | |
DE19503389C2 (de) | Verfahren zur Herstellung eines Kontaktes in einer Halbleitervorrichtung | |
DE19716791A1 (de) | Verfahren zum Herstellen einer mehrschichtigen Halbleiterstruktur |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
OP8 | Request for examination as to paragraph 44 patent law | ||
D2 | Grant after examination | ||
8364 | No opposition during term of opposition | ||
8320 | Willingness to grant licences declared (paragraph 23) | ||
R071 | Expiry of right |