CN1898150A - 容纳装置以及相应装置的方法 - Google Patents

容纳装置以及相应装置的方法 Download PDF

Info

Publication number
CN1898150A
CN1898150A CNA2004800390280A CN200480039028A CN1898150A CN 1898150 A CN1898150 A CN 1898150A CN A2004800390280 A CNA2004800390280 A CN A2004800390280A CN 200480039028 A CN200480039028 A CN 200480039028A CN 1898150 A CN1898150 A CN 1898150A
Authority
CN
China
Prior art keywords
micromechanical component
layers
layer
encapsulated
sacrifice
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CNA2004800390280A
Other languages
English (en)
Other versions
CN1898150B (zh
Inventor
马泰斯·霍伊费尔曼·威廉
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Qorvo US Inc
Original Assignee
Cavendish Kinetics Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Cavendish Kinetics Ltd filed Critical Cavendish Kinetics Ltd
Priority to CN201110053427.4A priority Critical patent/CN102161470B/zh
Publication of CN1898150A publication Critical patent/CN1898150A/zh
Application granted granted Critical
Publication of CN1898150B publication Critical patent/CN1898150B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • BPERFORMING OPERATIONS; TRANSPORTING
    • B81MICROSTRUCTURAL TECHNOLOGY
    • B81CPROCESSES OR APPARATUS SPECIALLY ADAPTED FOR THE MANUFACTURE OR TREATMENT OF MICROSTRUCTURAL DEVICES OR SYSTEMS
    • B81C1/00Manufacture or treatment of devices or systems in or on a substrate
    • B81C1/00015Manufacture or treatment of devices or systems in or on a substrate for manufacturing microsystems
    • B81C1/00261Processes for packaging MEMS devices
    • B81C1/00301Connecting electric signal lines from the MEMS device with external electrical signal lines, e.g. through vias
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B81MICROSTRUCTURAL TECHNOLOGY
    • B81BMICROSTRUCTURAL DEVICES OR SYSTEMS, e.g. MICROMECHANICAL DEVICES
    • B81B2207/00Microstructural systems or auxiliary parts thereof
    • B81B2207/01Microstructural systems or auxiliary parts thereof comprising a micromechanical device connected to control or processing electronics, i.e. Smart-MEMS
    • B81B2207/015Microstructural systems or auxiliary parts thereof comprising a micromechanical device connected to control or processing electronics, i.e. Smart-MEMS the micromechanical device and the control or processing electronics being integrated on the same substrate
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B81MICROSTRUCTURAL TECHNOLOGY
    • B81BMICROSTRUCTURAL DEVICES OR SYSTEMS, e.g. MICROMECHANICAL DEVICES
    • B81B2207/00Microstructural systems or auxiliary parts thereof
    • B81B2207/09Packages
    • B81B2207/091Arrangements for connecting external electrical signals to mechanical structures inside the package
    • B81B2207/094Feed-through, via
    • B81B2207/096Feed-through, via through the substrate
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B81MICROSTRUCTURAL TECHNOLOGY
    • B81CPROCESSES OR APPARATUS SPECIALLY ADAPTED FOR THE MANUFACTURE OR TREATMENT OF MICROSTRUCTURAL DEVICES OR SYSTEMS
    • B81C2203/00Forming microstructural systems
    • B81C2203/01Packaging MEMS
    • B81C2203/0145Hermetically sealing an opening in the lid
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/522Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
    • H01L23/525Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body with adaptable interconnections
    • H01L23/5256Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body with adaptable interconnections comprising fuses, i.e. connections having their state changed from conductive to non-conductive
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/0001Technical content checked by a classifier
    • H01L2924/0002Not covered by any one of groups H01L24/00, H01L24/00 and H01L2224/00

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Manufacturing & Machinery (AREA)
  • Micromachines (AREA)
  • Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)

Abstract

本发明涉及一种封装在基层和一个或多个金属化层之间形成的微机械元件的方法。该方法包括在微机械元件上形成一个或多个封装层,并且为围绕在基层和一个或多个封装层之间延伸的元件提供封装壁。在基层和在微机械元件上形成的一个或多个金属化层之间形成电连接。

Description

容纳装置以及相应装置的方法
技术领域
本发明涉及一种特别地但不是唯一地,在半导体装置中使用的微机械元件(micromechanical elements)的封装。
背景技术
近些年,在各种技术领域(例如,半导体装置)中使用微机械元件的趋势逐渐升高。典型地,微机械元件集成到半导体装置中,并且容纳在例如互补金属氧化物半导体(CMOS)装置上或者其中形成的空腔或者开口穴中。在CMOS衬底上集成微机械元件的时候,对微机械元件提供适当的环境保护,以及提供到上层电路的电连接同样重要。
微机械元件可以是可移动的或不可移动的,例如,可以在电极间移动的电荷转移装置,或者在施加适当电流时熔断的微型熔断元件。微机电系统(MEMS)工业面临的主要问题之一是微机械元件对于它们工作环境是高度敏感的,该工作环境包括可能对半导体装置的执行有害的热、化学、和机械影响。因此,期望提供这样的具有一些防护密封或者密封的结构的微机械元件。
发明内容
例如,当该装置在接下来的封装步骤中或者提供到上层电路的电连接而被操纵时,同样地集成有微机械元件的装置可以被损害,因此需要适当的保护。可以理解微机械元件要求严格的保护标准,因此本发明的目的在于提供用于微机械元件的气密封形式的可靠外壳,而不增加装置的尺寸和成本。
因此可以看出,需要制造在半导体装置中使用的可靠的微机械元件。本发明的目的在于寻求提供一种用于通过在与装置的CMOS部件集成的元件上形成的装置的气密封层,对敏感的微机械元件(例如,熔断器或者电荷转移元件)的环境保护。附加的封装提供侧壁,其涉及由嵌入在CMOS中的形成的侧边的封装(encapsulating)层平面和装置的封装层。
当在每个金属化层顺序而不是最后一个金属层中,被保护的微机械装置可以集成在CMOS处理程序中时,这种类型的封装具有特别的优点。本发明允许在装置的CMOS晶体管位置附近形成微机械元件。具体地,在金属化步骤中微机械元件集成的基底越来越薄时,微机械元件越来越远离CMOS晶体管位置。
本发明的优点在于本发明的封装过程使其适用于普通的CMOS处理程序。这种装置的构成视传统和现代的工业处理程序规定而决定,例如,需要包括机械化学处理(CMP)的平面化(步骤。在半导体装置的生产,这种技术通常用于绝缘层和金属层的平面化。
因此,根据本发明提供一种封装在基层和一个或多个金属化层之间形成的微机械元件的方法,该方法包括:
在微机械元件上形成一个或多个封装层,为围绕在基层和一个或多个金属化层之间延伸的元件提供封装壁;以及
提供在微机械元件上形成的基层和一个或多个金属化层之间的电连接。
优选地,本方法可能进一步包括以下步骤:
在微机械元件的至少一个部分上沉积一个或多个封装层;
平面化一个或多个封装层;
在一个或多个封装层上形成一个或多个开口;
涂敷与微机械元件接触的一个或多个牺牲层(sacrificial layer);以及
移除一个或多个牺牲层,以露出空腔中的微机械元件;
优选地,可以使用干蚀刻法露出在一个或多个封装层上形成的一个或多个开口。
有利的是,平面化步骤可以使靠近一个或多个牺牲层的一个或多个封装层后退,并且实现使用化学机械抛光(CMP)。
优选地,一个或多个牺牲层可以包括相同材料的不同结构或者包括不同的材料。
特别有利的是,一个或多个牺牲层可以包括可蚀刻的硅基材料,例如,氮化硅、氧化硅、或者非晶硅。可以使用氟基化合物蚀刻该材料。
有利的是,一个或多个封装层可以由硅基材料(例如,氧化硅或者氮化硅)形成。
优选地,使用等离子增强型化学汽相沉积(PECVD)沉积一个或多个牺牲层。
优选地,移除一个或多个牺牲层的步骤包括引导蚀刻剂通过在一个或多个封装层中的一个或多个开口。
优选地,一个或多个牺牲层可以包括可蚀刻的聚合体基材料,例如,聚酰亚胺,其可以使用氧等离子体蚀刻。
优选地,可以由一个或多个堆叠的堵塞物(plug)形成壁。进一步,堵塞物也可以提供在基层和在微机械元件下的最上层金属化层之间的电连接。
有利的是,壁构件可以穿过绝缘层和封装层而延伸。
在本发明的另一方面,提供半导体装置,其包括:
在基层上形成微机械元件;
在微机械元件上沉积一个或多个封装层和封装壁,其在基层和一个或多个金属化层之间延伸的微机械元件周围。
在本发明的另一方面,提供形成微机械元件的方法,包括:
提供可被图样化的基层;
涂敷可蚀刻材料的一个或多个牺牲层;
图样化一个或多个牺牲层,以限定至少一部分元件的形状;
涂敷至少一个限定机械材料的层;
图样化微机械元件,以形成元件的至少一部分;并且移除部分牺牲层,以释放至少一部分元件。
附图说明
现在,参照附图,通过实例描述本发明的实施例,其中
图1示出在形成微机械元件并沉积第一封装层之后的装置的截面图;
图2示出在第一封装层平面化之后接着穿过第一封装层形成通孔的装置的截面图;
图3示出集成在钨堵塞物、导电层、和TiN接触层上的装置的截面图;
图4示出在具有由终止层阻挡的开口结构的第一封装层中形成开口的装置的截面图;
图5示出装置的截面图,其中通过向牺牲层露出通过开口的蚀刻剂而释放微机械元件,该释放影响直至封装壁;
图6示出在装置上沉积有第二封装层的装置的截面图;以及
图7示出根据本发明的装置的平面图,其中封装壁形成在微机械元件周围的侧面外壳。
具体实施方式
图1示出本领域技术人员熟知的在标准CMOS的开始基层中实施的根据本发明的装置,在该装置中形成微机械元件,其包括:基层1,其可以在CMOS晶体管位置(未示出)上沉积;绝缘层3,金属互连部5、7、9、11和在13、15、17、19形成的通孔堵塞物,其用于提供在CMOS和在基层1之下的衬底层之间的电连接,在其上集成微机械元件28并连接到上层金属互连层。
参考图1,使用标准CMOS处理形成阻塞物13、15、17、19,例如,可以通过蚀刻预定厚度的与TiN衬垫成一条直线的通孔形成钨阻塞物15、17、和19,该通孔随后由钨填充料沉积。将在装置100的大约部分上沉积的剩余的W蚀刻到所示TiN层21。而后,在装置100上覆盖第二TiN层23,该第二TiN层与TiN层21一起图样化,并且选择性地蚀刻到所示绝缘层3。部分TiN层23和TiN层21将形成接触和/或电极,用于可以操作装置100。接下来,第一牺牲层25(例如,氮化硅)沉积在绝缘层3并且堆叠有TiN层21的TiN层23随后将有选择地被蚀刻。
还是参考图1,形成微机械元件28的材料沉积在装置100上的下一层中,其被选择性的图样化并蚀刻,以限定微机械元件28的结构。一旦形成了微机械元件28,并且在释放微机械元件28之前,就引入另外的处理顺序,以启动微机械元件的封装阶段。
如图1所示,在包括微机械元件28和第一牺牲层25的层上沉积第二牺牲层30。使用等离子增强型化学汽相沉积(PECVD)或本领域技术人员了解的其他传统方法,将TiN层23涂敷到受物理或化学气相沉积技术影响的第二牺牲层30上。第二牺牲层30优选地可以由硅基材料(例如,氮化硅、氧化硅、非晶硅、或者旋涂式玻璃材料(SOG))形成。可以选择第二牺牲层30,以具有期望的特性,例如,可蚀刻材料可以允许各向同性的或者各向异性的蚀刻,并不会对敏感的微机械元件施加不利的影响。
此外,氮化硅或单晶硅可以用于第一牺牲层25和第二牺牲层30。富氢氮化硅层可以提高蚀刻率,例如,在氮化硅中的不同的氢含量可以使蚀刻率以10的倍数改变。氢含量可以通过在层的等离子处理期间控制硅烷和氨的比例来控制。
为了提供气密封,以保护微机械元件28避免暴露在外界环境中,在装置100上沉积第一封装层33。此步骤包括氧化物沉积处理过程,以在第二牺牲层30上涂敷可微机械化的绝缘材料(例如,氧化硅)。优选地,使用化学汽相沉积(CVD)沉积用于形成第一封装层的氧化物,其基本覆盖如图1所示的微机械元件28。
为了实现本发明的目的,还处理如图1所示的由先前步骤产生的不平坦的表面的外形。在接下来的步骤中,使用化学机械抛光(CMP)将第一封装层33降低至与牺牲层30隔绝的预定位置,该化学机械抛光提供了一种用于使外形基本平面化的快速、有效的方法。可以很容易地将CMP应用在上述沉积程序中的任意位置。此外,在本发明的这个阶段在第一封装层33上CMP的使用使得本发明的封装方法可以以任意金属化顺序集成在CMOS中,特别是靠近基层。
在下一阶段,将图1中示出的装置的至少一部分掩模,以允许在图2中示出的微机械元件的右侧形成通孔26和通孔32。在这一步骤中,导入钨堵塞物,其可以用于产生环绕微机械元件28的侧面封装环。
如图2所示,执行掩模步骤,以蚀刻穿过由CMP加工的第一封装层33和第二牺牲层30的一部分的通孔26和通孔32,随后为通孔26和通孔32沉积TiN衬垫27以提供在氧化物层之上和之下电连接的导电路径。可以通过等离子蚀刻技术蚀刻通孔。
在下一步中,将通过CVD沉积的钨填充到涂有TiN的通孔中,以形成通孔堵塞物28、29,并且可以使用CMP干蚀刻或者平面化剩余的材料,使得如图3所示前面所述预定位置与牺牲层30隔离。CMP可以用于移除超过通开口上限的多余的W或TiN填料,因此平面化多余的填料沉积,使得其成为具有形成第一封装层33的氧化物的表面的位置。防止W填充材料意外地从通孔内部移除是很重要的,这可能干扰后续沉积步骤并且削弱电接触。
在下一步骤中,参考图3,通过进一步图样化和蚀刻阶段在装置100上涂敷铝(Al)/铜(Cu)金属化层40,从而如图3所示在W堵塞物28、29上形成导电层42。金属化层40进一步与由TiN构成的接触金属42的附加薄膜一起沉积,以更好地提高电接触。使用本领域技术人员熟悉的技术图样化和蚀刻该层。
在本发明中,图3示出在微机械元件28周围形成包括钨堵塞物的壁44,而其上被涂敷的钨堵塞物45和互连层用于形成金属互连和下层CMOS晶体管位置,金属互连允许在装置100的上层和下层之间电连接。
在由图4的横截面示出的下一步骤中,使用掩模图样化第一封装层33(LHS),以蚀刻通过穿过氧化物封装层33和部分穿过第二牺牲层30蚀刻露出的开口46,直至进一步由包含TiN的阻碍层48阻碍开口46的蚀刻,该阻碍层在前述微机械元件形成期间形成。典型地,通过等离子蚀刻技术实现蚀刻步骤。TiN阻碍层可以对蚀刻步骤具有充分的惰性,以防止穿过下层绝缘层3的开口的蚀刻,这可能对装置100的操作有害。
在图5所示的进一步的步骤中,蚀刻释放处理步骤释放微机械元件28,使得在使用中,微机械元件28可在空腔50中操作。通过开口46引导蚀刻剂实现第一牺牲层25和第二牺牲层30的移除,以释放微机械元件28。第一牺牲层25和第二牺牲层30的移除包括干蚀刻处理(即,氟基蚀刻,例如,SF6)。图5示出,由钨阻塞物形成的壁44具有两种功能:它防止蚀刻衬底以释放在壁44之上的微机械元件28,以及它在微机械元件28周围形成侧封装壁。后者对在操作环境中的微机械元件提供保护,或者选择性地可以成为在微机械元件28上的附加电极。
对微机械元件28的蚀刻剂的有害反应不能削弱微机械元件28的结构完整性是非常重要的。其通过选择适当的化学兼容材料以及释放蚀刻处理过程的条件和完成处理过程的装置来实现。
在如图6所示的下一步骤中,在装置100上,即在第一封装层和金属化部42上沉积第二封装层60,以提供进一步的气密封。第二封装层材料可以从氮化物材料(例如,氮化硅)中选择。给出开口46(图5)和包括微机械元件28的空腔50的相对尺寸,控制用于涂敷氮化硅层60的沉积条件,以确保开口被堵塞。具体地,开口46远离微机械元件,以防止沉积在微机械元件上。
图7示出本发明实施例的平面视图,其中壁44侧面地环绕微机械元件28沉积。例如,通过穿过释放开口46流过蚀刻剂执行微机械元件28的释放。
图8a-图8g示出涂敷形成用于可以提供封装的微机械元件的不同步骤的示意图。参考图8a,在第一步骤中,在衬底1上沉积富氮氮化钛的导电层2。这可以使用反应溅射法实现。在如图2示出第二步骤中。
在图8b所述的第二步骤中,通过在使用处理装置的微电子工业中很普遍的技术图样化和蚀刻导电层2,该处理装置在大多数半导体制造厂中普遍使用。因此形成不可移动的底层第一电极11。
在图8c所述的第三步骤中,可能在导电层2或者图样化的导电层2’的特殊表面处理之后,在图样化的导电层2’上沉积硅基材料的牺牲层3。可以使用非晶硅或者氮化硅,或者任意其他的具有适当特性的硅基材料,尤其包括溅射非晶硅和由PECVD(等离子增强型化学汽相沉积)沉积的氮化硅。另外,蚀刻处理过程存在其可以选择性地对应于具有限制和控制数量的蚀刻剂的钛化氮的将材料各向同性地或者各向同性地接近地蚀刻到钛化氮材料中。
在图8d所述的第四步骤中,通过在使用处理装置的微电子工业中很普遍的技术图样化和蚀刻牺牲层3,该处理装置在大多数半导体制造厂中普遍使用。
在图8e所述的第五步骤中,优选地使用偏流溅射法在图样化的牺牲层上沉积富氮氮化钛的结构层4,以控制导电层2的特性。进一步,可以控制沉积,以至于在图样化的导电层2’和结构层4之间实现良好的电接触,这两个层在完整的微机械元件10中接触。
在图8f所述的第六步骤中,以与第二步骤相似的方法图样化和蚀刻结构层4。在图8g所述的第七步骤中,在使用氟基蚀刻剂的等离子蚀刻系统中,通过远离的图样化的牺牲层3’蚀刻部分地释放元件10。等离子系统可能是多重放射频率系统。
本领域技术人员可以了解本发明可以用于封装的可移动和不可移动微机械元件,例如熔断器、开关、或者在空腔内的其他电荷转移元件。

Claims (19)

1.一种封装在基层与一个或多个金属化层之间形成的微机械元件的方法,包括:
在所述微机械元件上形成一个或多个封装层;为围绕在所述基层与所述一个或多个封装层之间延伸的所述元件提供封装壁;以及
在所述基层与在所述微机械元件上形成的所述一个或多个所述金属化层之间提供电连接。
2.根据权利要求1所述的方法,进一步包括:
在所述微机械元件的至少一个部分上沉积所述一个或多个封装层;
平面化所述一个或多个封装层;
在所述一个或多个封装层上形成一个或多个开口;
涂敷与所述微机械元件接触的一个或多个牺牲层;以及
移除所述一个或多个牺牲层,以露出空腔内的所述微机械元件。
3.根据权利要求1或2所述的方法,其中使用干蚀刻方法露出在所述一个或多个封装层中形成的所述一个或多个开口。
4.根据前述权利要求中任一项所述的方法,其中所述平面化步骤使靠近所述一个或多个牺牲层的所述一个或多个封装层后退。
5.根据权利要求4所述的方法,其中所述平面化步骤包括化学机械抛光(CMP)。
6.根据前述权利要求中任一项所述的方法,其中所述一个或多个牺牲层包括相同材料的不同形式。
7.根据权利要求1至5中任一项所述的方法,其中所述牺牲材料包括不同材料。
8.根据权利要求6或7中任一项所述的方法,其中所述一个或多个牺牲层包括可蚀刻硅基材料,例如氮化硅、氧化硅、或非晶硅。
9.根据前述权利要求中任一项所述的方法,其中所述一个或多个封装层由硅基材料,例如氧化硅或氮化硅形成。
10.根据权利要求6至8中任一项所述的方法,其中使用等离子增强型化学汽相沉积(PECVD)沉积所述一个或多个牺牲层。
11.根据前述权利要求中任一项所述的方法,其中移除所述一个或多个牺牲层包括引导蚀刻剂穿过所述一个或多个封装层中的所述一个或多个开口。
12.根据权利要求6或7所述的方法,其中所述一个或多个牺牲层包括可蚀刻的聚合体基材料,例如,聚酰亚胺。
13.根据权利要求12所述的方法,其中所述蚀刻剂是氧等离子体。
14.根据权利要求11所述的方法,其中所述蚀刻剂是氟基化合物。
15.根据权利要求1至3中之一所述的方法,其中由一个或多个堆叠的堵塞物形成所述壁。
16.根据权利要求1至14中之一所述的方法,其中所述堵塞物提供在所述基层与在所述微机械元件下的最上层金属化层之间的电连接。
17.根据权利要求14所述的方法,其中所述壁构件延伸通过所述绝缘层和所述封装层。
18.一种形成微机械元件的方法,包括:
提供可以图样化的基层;
涂敷可蚀刻材料的一个或多个牺牲层;
图样化所述一个或多个牺牲层,以限定至少所述元件的形状的一部分;
涂敷限定机械材料的至少一个层;
图样化所述微机械元件,以形成所述元件的至少一部分;以及
移除部分所述牺牲层,以至少释放一部分所述元件。
19.一种半导体装置,包括:
微机械元件,形成在基层上;
一个或多个封装层,设置在所述微机械元件上,并且在所述微机械元件周围的封装壁从所述基层延伸到所述一个或多个封装层中。
CN2004800390280A 2003-12-24 2004-12-06 容纳装置以及相应装置的方法 Active CN1898150B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201110053427.4A CN102161470B (zh) 2003-12-24 2004-12-06 在基层与金属化层之间形成并封装微机械元件的方法

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
GBGB0330010.0A GB0330010D0 (en) 2003-12-24 2003-12-24 Method for containing a device and a corresponding device
GB0330010.0 2003-12-24
PCT/GB2004/005122 WO2005061376A1 (en) 2003-12-24 2004-12-06 Method for containing a device and a corresponding device

Related Child Applications (1)

Application Number Title Priority Date Filing Date
CN201110053427.4A Division CN102161470B (zh) 2003-12-24 2004-12-06 在基层与金属化层之间形成并封装微机械元件的方法

Publications (2)

Publication Number Publication Date
CN1898150A true CN1898150A (zh) 2007-01-17
CN1898150B CN1898150B (zh) 2011-04-27

Family

ID=30776515

Family Applications (2)

Application Number Title Priority Date Filing Date
CN201110053427.4A Active CN102161470B (zh) 2003-12-24 2004-12-06 在基层与金属化层之间形成并封装微机械元件的方法
CN2004800390280A Active CN1898150B (zh) 2003-12-24 2004-12-06 容纳装置以及相应装置的方法

Family Applications Before (1)

Application Number Title Priority Date Filing Date
CN201110053427.4A Active CN102161470B (zh) 2003-12-24 2004-12-06 在基层与金属化层之间形成并封装微机械元件的方法

Country Status (6)

Country Link
US (2) US7615395B2 (zh)
EP (1) EP1697255B1 (zh)
JP (1) JP4658966B2 (zh)
CN (2) CN102161470B (zh)
GB (1) GB0330010D0 (zh)
WO (1) WO2005061376A1 (zh)

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102001613A (zh) * 2009-09-02 2011-04-06 原相科技股份有限公司 微电子装置及制造方法、微机电封装结构及封装方法
CN102007546A (zh) * 2008-02-14 2011-04-06 卡文迪什动力有限公司 三端可多次编程存储器位单元及阵列架构
US8957485B2 (en) 2009-01-21 2015-02-17 Cavendish Kinetics, Ltd. Fabrication of MEMS based cantilever switches by employing a split layer cantilever deposition scheme
US9000544B2 (en) 2009-08-11 2015-04-07 Pixart Imaging Inc. MEMS package structure
CN107709227A (zh) * 2015-04-21 2018-02-16 加泰罗尼亚理工大学 包括具有通过使用修改的通孔改善质量和可靠性的多层微机械结构的集成电路及其获得方法
CN105981166B (zh) * 2014-02-13 2019-04-16 高通股份有限公司 包括具有穿过封装层的侧势垒层的通孔的集成器件

Families Citing this family (43)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB0330010D0 (en) 2003-12-24 2004-01-28 Cavendish Kinetics Ltd Method for containing a device and a corresponding device
US7553684B2 (en) * 2004-09-27 2009-06-30 Idc, Llc Method of fabricating interferometric devices using lift-off processing techniques
JP4544140B2 (ja) * 2005-02-16 2010-09-15 セイコーエプソン株式会社 Mems素子
JP4724488B2 (ja) * 2005-02-25 2011-07-13 日立オートモティブシステムズ株式会社 集積化マイクロエレクトロメカニカルシステム
GB0516148D0 (en) * 2005-08-05 2005-09-14 Cavendish Kinetics Ltd Method of integrating an element
US7541209B2 (en) * 2005-10-14 2009-06-02 Hewlett-Packard Development Company, L.P. Method of forming a device package having edge interconnect pad
GB0522471D0 (en) * 2005-11-03 2005-12-14 Cavendish Kinetics Ltd Memory element fabricated using atomic layer deposition
GB0523713D0 (en) * 2005-11-22 2005-12-28 Cavendish Kinetics Ltd Enclosure method
JP2007222956A (ja) * 2006-02-21 2007-09-06 Seiko Epson Corp Memsデバイスおよびmemsデバイスの製造方法
JP2008114354A (ja) * 2006-11-08 2008-05-22 Seiko Epson Corp 電子装置及びその製造方法
US7706042B2 (en) * 2006-12-20 2010-04-27 Qualcomm Mems Technologies, Inc. MEMS device and interconnects for same
ES2727204T3 (es) 2006-12-21 2019-10-14 Continental Teves Ag & Co Ohg Módulo de encapsulación, método para su fabricación y su utilización
US7923790B1 (en) 2007-03-09 2011-04-12 Silicon Laboratories Inc. Planar microshells for vacuum encapsulated devices and damascene method of manufacture
US7659150B1 (en) 2007-03-09 2010-02-09 Silicon Clocks, Inc. Microshells for multi-level vacuum cavities
US7595209B1 (en) 2007-03-09 2009-09-29 Silicon Clocks, Inc. Low stress thin film microshells
US7736929B1 (en) 2007-03-09 2010-06-15 Silicon Clocks, Inc. Thin film microshells incorporating a getter layer
US7989262B2 (en) 2008-02-22 2011-08-02 Cavendish Kinetics, Ltd. Method of sealing a cavity
US7993950B2 (en) * 2008-04-30 2011-08-09 Cavendish Kinetics, Ltd. System and method of encapsulation
US8349635B1 (en) 2008-05-20 2013-01-08 Silicon Laboratories Inc. Encapsulated MEMS device and method to form the same
JP5374077B2 (ja) * 2008-06-16 2013-12-25 ローム株式会社 Memsセンサ
US8063454B2 (en) * 2008-08-13 2011-11-22 Micron Technology, Inc. Semiconductor structures including a movable switching element and systems including same
JP2010098518A (ja) * 2008-10-16 2010-04-30 Rohm Co Ltd Memsセンサの製造方法およびmemsセンサ
WO2010054244A2 (en) * 2008-11-07 2010-05-14 Cavendish Kinetics, Inc. Method of using a plurality of smaller mems devices to replace a larger mems device
WO2010111601A2 (en) * 2009-03-26 2010-09-30 Semprius, Inc. Methods of forming printable integrated circuit devices and devices formed thereby
US8158200B2 (en) * 2009-08-18 2012-04-17 University Of North Texas Methods of forming graphene/(multilayer) boron nitride for electronic device applications
US8030112B2 (en) * 2010-01-22 2011-10-04 Solid State System Co., Ltd. Method for fabricating MEMS device
TWI559388B (zh) * 2010-03-01 2016-11-21 煙草動力學股份有限公司 用於微機電系統的化學機械研磨處理流程
US8530985B2 (en) * 2010-03-18 2013-09-10 Chia-Ming Cheng Chip package and method for forming the same
EP2619780B1 (en) 2010-09-21 2015-12-16 Cavendish Kinetics Inc. Pull up electrode and waffle type microstructure
JP2012096316A (ja) * 2010-11-02 2012-05-24 Seiko Epson Corp 電子装置および電子装置の製造方法
US8877536B1 (en) * 2011-03-30 2014-11-04 Silicon Laboratories Inc. Technique for forming a MEMS device using island structures
US8852984B1 (en) * 2011-03-30 2014-10-07 Silicon Laboratories Technique for forming a MEMS device
US9455353B2 (en) 2012-07-31 2016-09-27 Robert Bosch Gmbh Substrate with multiple encapsulated devices
JP2014086447A (ja) * 2012-10-19 2014-05-12 Seiko Epson Corp 電子装置及びその製造方法
US20140147955A1 (en) * 2012-11-29 2014-05-29 Agency For Science, Technology And Research Method of encapsulating a micro-electromechanical (mems) device
US9018715B2 (en) 2012-11-30 2015-04-28 Silicon Laboratories Inc. Gas-diffusion barriers for MEMS encapsulation
US20150048514A1 (en) * 2013-08-14 2015-02-19 Qualcomm Mems Technologies, Inc. Stacked via structures and methods of fabrication
US9637371B2 (en) 2014-07-25 2017-05-02 Semiconductor Manufacturing International (Shanghai) Corporation Membrane transducer structures and methods of manufacturing same using thin-film encapsulation
CN107445135B (zh) * 2016-05-31 2020-07-31 上海丽恒光微电子科技有限公司 半导体器件及其封装方法
DE102017218883A1 (de) * 2017-10-23 2019-04-25 Fraunhofer-Gesellschaft zur Förderung der angewandten Forschung e.V. Mikroelektromechanisches Bauteil sowie ein Verfahren zu seiner Herstellung
US10793422B2 (en) 2018-12-17 2020-10-06 Vanguard International Semiconductor Singapore Pte. Ltd. Microelectromechanical systems packages and methods for packaging a microelectromechanical systems device
US11884536B2 (en) * 2020-10-23 2024-01-30 AAC Technologies Pte. Ltd. Electrical interconnection structure, electronic apparatus and manufacturing methods for the same
CN116199183B (zh) * 2023-04-28 2023-07-14 润芯感知科技(南昌)有限公司 一种半导体器件及其制造方法

Family Cites Families (74)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS63198378A (ja) * 1987-02-13 1988-08-17 Nissan Motor Co Ltd 振動センサの製造方法
JPS63307758A (ja) 1987-06-09 1988-12-15 Nec Corp 集積回路装置
JP3287038B2 (ja) * 1991-12-19 2002-05-27 ソニー株式会社 液晶表示装置
US5504026A (en) * 1995-04-14 1996-04-02 Analog Devices, Inc. Methods for planarization and encapsulation of micromechanical devices in semiconductor processes
US5578976A (en) 1995-06-22 1996-11-26 Rockwell International Corporation Micro electromechanical RF switch
US5696662A (en) 1995-08-21 1997-12-09 Honeywell Inc. Electrostatically operated micromechanical capacitor
US6012336A (en) * 1995-09-06 2000-01-11 Sandia Corporation Capacitance pressure sensor
JPH09148467A (ja) * 1995-11-24 1997-06-06 Murata Mfg Co Ltd 動作素子の真空封止の構造およびその製造方法
DE19638666C1 (de) 1996-01-08 1997-11-20 Siemens Ag Schmelzsicherung mit einer Schutzschicht in einer integrierten Halbleiterschaltung sowie zugehöriges Herstellungsverfahren
US5730835A (en) 1996-01-31 1998-03-24 Micron Technology, Inc. Facet etch for improved step coverage of integrated circuit contacts
JPH09257618A (ja) * 1996-03-26 1997-10-03 Toyota Central Res & Dev Lab Inc 静電容量型圧力センサおよびその製造方法
JP3292286B2 (ja) * 1996-08-26 2002-06-17 横河電機株式会社 振動式トランスデューサとその製造方法
JP3314631B2 (ja) * 1996-10-09 2002-08-12 横河電機株式会社 振動式トランスデューサとその製造方法
US5919548A (en) * 1996-10-11 1999-07-06 Sandia Corporation Chemical-mechanical polishing of recessed microelectromechanical devices
US6268661B1 (en) * 1999-08-31 2001-07-31 Nec Corporation Semiconductor device and method of its fabrication
JPH10281862A (ja) * 1997-04-08 1998-10-23 Yokogawa Electric Corp 振動式赤外線センサとその製造方法
US5980349A (en) 1997-05-14 1999-11-09 Micron Technology, Inc. Anodically-bonded elements for flat panel displays
JPH11177067A (ja) * 1997-12-09 1999-07-02 Sony Corp メモリ素子およびメモリアレイ
FR2781499B1 (fr) * 1998-07-24 2000-09-08 Atochem Elf Sa Compositions de nettoyage ou de sechage a base de 1,1,1,2,3,4,4,5,5, 5 - decafluoropentane
US6153839A (en) 1998-10-22 2000-11-28 Northeastern University Micromechanical switching devices
KR20070087060A (ko) 1998-12-02 2007-08-27 폼팩터, 인크. 전기 접촉 구조체의 제조 방법
JP2000186931A (ja) * 1998-12-21 2000-07-04 Murata Mfg Co Ltd 小型電子部品及びその製造方法並びに該小型電子部品に用いるビアホールの成形方法
US6174820B1 (en) * 1999-02-16 2001-01-16 Sandia Corporation Use of silicon oxynitride as a sacrificial material for microelectromechanical devices
US6274440B1 (en) 1999-03-31 2001-08-14 International Business Machines Corporation Manufacturing of cavity fuses on gate conductor level
US6633055B2 (en) 1999-04-30 2003-10-14 International Business Machines Corporation Electronic fuse structure and method of manufacturing
US6287940B1 (en) * 1999-08-02 2001-09-11 Honeywell International Inc. Dual wafer attachment process
US6498399B2 (en) * 1999-09-08 2002-12-24 Alliedsignal Inc. Low dielectric-constant dielectric for etchstop in dual damascene backend of integrated circuits
US6500694B1 (en) * 2000-03-22 2002-12-31 Ziptronix, Inc. Three dimensional device integration method and integrated device
EP1221177B1 (en) * 1999-10-15 2006-05-31 Asm International N.V. Conformal lining layers for damascene metallization
US6310339B1 (en) 1999-10-28 2001-10-30 Hrl Laboratories, Llc Optically controlled MEM switches
JP2001133703A (ja) * 1999-11-04 2001-05-18 Seiko Epson Corp 半導体基板上に構造物を有する装置の製造方法および装置
US20010040675A1 (en) 2000-01-28 2001-11-15 True Randall J. Method for forming a micromechanical device
US6439693B1 (en) 2000-05-04 2002-08-27 Silverbrook Research Pty Ltd. Thermal bend actuator
US6482733B2 (en) * 2000-05-15 2002-11-19 Asm Microchemistry Oy Protective layers prior to alternating layer deposition
US7153717B2 (en) * 2000-05-30 2006-12-26 Ic Mechanics Inc. Encapsulation of MEMS devices using pillar-supported caps
US7008812B1 (en) 2000-05-30 2006-03-07 Ic Mechanics, Inc. Manufacture of MEMS structures in sealed cavity using dry-release MEMS device encapsulation
WO2002016150A1 (en) 2000-08-23 2002-02-28 Reflectivity, Inc. Transition metal dielectric alloy materials for mems
US6535091B2 (en) 2000-11-07 2003-03-18 Sarnoff Corporation Microelectronic mechanical systems (MEMS) switch and method of fabrication
DE10056716B4 (de) * 2000-11-15 2007-10-18 Robert Bosch Gmbh Mikrostrukturbauelement
US6583047B2 (en) * 2000-12-26 2003-06-24 Honeywell International, Inc. Method for eliminating reaction between photoresist and OSG
DE10104868A1 (de) 2001-02-03 2002-08-22 Bosch Gmbh Robert Mikromechanisches Bauelement sowie ein Verfahren zur Herstellung eines mikromechanischen Bauelements
JP2002280470A (ja) * 2001-03-22 2002-09-27 Aisin Seiki Co Ltd 半導体装置及びその製造方法
US6566242B1 (en) * 2001-03-23 2003-05-20 International Business Machines Corporation Dual damascene copper interconnect to a damascene tungsten wiring level
US6958123B2 (en) 2001-06-15 2005-10-25 Reflectivity, Inc Method for removing a sacrificial material with a compressed fluid
JP2003035874A (ja) * 2001-07-23 2003-02-07 Nikon Corp 薄膜スライド接続機構及びその製造方法並びにこれを用いたミラーデバイス及び光スイッチ
WO2003028059A1 (en) 2001-09-21 2003-04-03 Hrl Laboratories, Llc Mems switches and methods of making same
US6635506B2 (en) * 2001-11-07 2003-10-21 International Business Machines Corporation Method of fabricating micro-electromechanical switches on CMOS compatible substrates
US6638861B1 (en) * 2001-11-08 2003-10-28 Advanced Micro Devices, Inc. Method of eliminating voids in W plugs
AU2002363529A1 (en) 2001-11-09 2003-05-19 Coventor, Incorporated Micro-scale interconnect device with internal heat spreader and method for fabricating same
US7943412B2 (en) * 2001-12-10 2011-05-17 International Business Machines Corporation Low temperature Bi-CMOS compatible process for MEMS RF resonators and filters
FR2835963B1 (fr) 2002-02-11 2006-03-10 Memscap Micro-composant du type micro-interrupteur et procede de fabrication d'un tel micro-composant
AU2003233470A1 (en) * 2002-04-02 2003-10-20 Dow Global Technologies Inc. Process for making air gap containing semiconducting devices and resulting semiconducting device
US6635509B1 (en) * 2002-04-12 2003-10-21 Dalsa Semiconductor Inc. Wafer-level MEMS packaging
JP4554357B2 (ja) 2002-05-07 2010-09-29 マイクロファブリカ インク 電気化学的に成型加工され、気密的に封止された微細構造および上記微細構造を製造するための方法および装置
DE10230252B4 (de) * 2002-07-04 2013-10-17 Robert Bosch Gmbh Verfahren zur Herstellung integrierter Mikrosysteme
US7064637B2 (en) 2002-07-18 2006-06-20 Wispry, Inc. Recessed electrode for electrostatically actuated structures
WO2004037711A2 (en) * 2002-10-23 2004-05-06 Rutgers, The State University Of New Jersey Processes for hermetically packaging wafer level microscopic structures
EP1433740A1 (en) 2002-12-24 2004-06-30 Interuniversitair Microelektronica Centrum Vzw Method for the closure of openings in a film
US20040157426A1 (en) * 2003-02-07 2004-08-12 Luc Ouellet Fabrication of advanced silicon-based MEMS devices
EP1450406A1 (en) * 2003-02-19 2004-08-25 Cavendish Kinetics Limited Micro fuse
US20040166603A1 (en) * 2003-02-25 2004-08-26 Carley L. Richard Micromachined assembly with a multi-layer cap defining a cavity
NL1023275C2 (nl) 2003-04-25 2004-10-27 Cavendish Kinetics Ltd Werkwijze voor het vervaardigen van een micro-mechanisch element.
US6917459B2 (en) * 2003-06-03 2005-07-12 Hewlett-Packard Development Company, L.P. MEMS device and method of forming MEMS device
US7060624B2 (en) * 2003-08-13 2006-06-13 International Business Machines Corporation Deep filled vias
US6861277B1 (en) * 2003-10-02 2005-03-01 Hewlett-Packard Development Company, L.P. Method of forming MEMS device
JP2005183557A (ja) 2003-12-18 2005-07-07 Canon Inc 半導体集積回路とその動作方法、該回路を備えたicカード
GB0330010D0 (en) 2003-12-24 2004-01-28 Cavendish Kinetics Ltd Method for containing a device and a corresponding device
US7482193B2 (en) * 2004-12-20 2009-01-27 Honeywell International Inc. Injection-molded package for MEMS inertial sensor
US7576426B2 (en) * 2005-04-01 2009-08-18 Skyworks Solutions, Inc. Wafer level package including a device wafer integrated with a passive component
GB0515980D0 (en) 2005-08-03 2005-09-07 Cavendish Kinetics Ltd Memory cell for a circuit and method of operation therefor
GB0516148D0 (en) 2005-08-05 2005-09-14 Cavendish Kinetics Ltd Method of integrating an element
GB0523713D0 (en) 2005-11-22 2005-12-28 Cavendish Kinetics Ltd Enclosure method
GB0523715D0 (en) 2005-11-22 2005-12-28 Cavendish Kinetics Ltd Method of minimising contact area
US20070235501A1 (en) 2006-03-29 2007-10-11 John Heck Self-packaging MEMS device

Cited By (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102007546A (zh) * 2008-02-14 2011-04-06 卡文迪什动力有限公司 三端可多次编程存储器位单元及阵列架构
US9019756B2 (en) 2008-02-14 2015-04-28 Cavendish Kinetics, Ltd Architecture for device having cantilever electrode
US8957485B2 (en) 2009-01-21 2015-02-17 Cavendish Kinetics, Ltd. Fabrication of MEMS based cantilever switches by employing a split layer cantilever deposition scheme
CN102292279B (zh) * 2009-01-21 2015-07-08 卡文迪什动力有限公司 通过采用分割层悬臂沉积方案来制造基于mems的悬臂式开关
US9000544B2 (en) 2009-08-11 2015-04-07 Pixart Imaging Inc. MEMS package structure
CN102001613A (zh) * 2009-09-02 2011-04-06 原相科技股份有限公司 微电子装置及制造方法、微机电封装结构及封装方法
CN102001613B (zh) * 2009-09-02 2014-10-22 原相科技股份有限公司 微电子装置及制造方法、微机电封装结构及封装方法
CN105981166B (zh) * 2014-02-13 2019-04-16 高通股份有限公司 包括具有穿过封装层的侧势垒层的通孔的集成器件
CN107709227A (zh) * 2015-04-21 2018-02-16 加泰罗尼亚理工大学 包括具有通过使用修改的通孔改善质量和可靠性的多层微机械结构的集成电路及其获得方法

Also Published As

Publication number Publication date
US20070004096A1 (en) 2007-01-04
CN102161470A (zh) 2011-08-24
JP4658966B2 (ja) 2011-03-23
JP2007516848A (ja) 2007-06-28
GB0330010D0 (en) 2004-01-28
EP1697255B1 (en) 2020-01-22
USRE44246E1 (en) 2013-05-28
WO2005061376A1 (en) 2005-07-07
US7615395B2 (en) 2009-11-10
CN1898150B (zh) 2011-04-27
EP1697255A1 (en) 2006-09-06
CN102161470B (zh) 2017-03-01

Similar Documents

Publication Publication Date Title
CN1898150A (zh) 容纳装置以及相应装置的方法
US7993950B2 (en) System and method of encapsulation
EP2751022B1 (en) Mems device anchoring
US8980698B2 (en) MEMS devices
CN102616727B (zh) Mems器件及其制作方法
CN208706624U (zh) 电子集成电路芯片
KR101632650B1 (ko) 희생층의 에칭 속도를 증가시키는 방법 및 이 방법으로 제조된 디바이스
US6645864B1 (en) Physical vapor deposition of an amorphous silicon liner to eliminate resist poisoning
CN1215551C (zh) 阻绝气体释放及凸出结构产生的双镶嵌方法
JP7252221B2 (ja) 微小電気機械コンポーネントおよびその製造方法
CN111384013B (zh) 半导体结构及其制造方法
US7326632B2 (en) Method for fabricating metal wirings of semiconductor device
US20010029091A1 (en) Method for manufacturing an electronic device comprising an organic- containing material
US20110300706A1 (en) Method for fabricating interconnection structure
WO2023220088A1 (en) Pre-etch treatment for metal etch
KR100606539B1 (ko) 반도체 소자의 금속배선 형성 방법
CN112151443A (zh) 一种半导体器件的制造方法
JP2003197737A (ja) 半導体装置の製造方法

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
TR01 Transfer of patent right

Effective date of registration: 20220408

Address after: North Carolina

Patentee after: QORVO US, Inc.

Address before: Hertfordshire

Patentee before: CAVENDISH KINETICS LTD.

TR01 Transfer of patent right