CN1714442A - 半导体器件 - Google Patents
半导体器件 Download PDFInfo
- Publication number
- CN1714442A CN1714442A CNA028110064A CN02811006A CN1714442A CN 1714442 A CN1714442 A CN 1714442A CN A028110064 A CNA028110064 A CN A028110064A CN 02811006 A CN02811006 A CN 02811006A CN 1714442 A CN1714442 A CN 1714442A
- Authority
- CN
- China
- Prior art keywords
- hole
- conductive layer
- power supply
- array
- layer
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/48—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
- H01L23/488—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
- H01L23/498—Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
- H01L23/49822—Multilayer substrates
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/12—Mountings, e.g. non-detachable insulating substrates
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/48—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
- H01L23/488—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
- H01L23/498—Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
- H01L23/49827—Via connections through the substrates, e.g. pins going through the substrate, coaxial cables
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K1/00—Printed circuits
- H05K1/02—Details
- H05K1/0213—Electrical arrangements not otherwise provided for
- H05K1/0216—Reduction of cross-talk, noise or electromagnetic interference
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K1/00—Printed circuits
- H05K1/02—Details
- H05K1/11—Printed elements for providing electric connections to or between printed circuits
- H05K1/115—Via connections; Lands around holes or via connections
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/10—Bump connectors; Manufacturing methods related thereto
- H01L2224/15—Structure, shape, material or disposition of the bump connectors after the connecting process
- H01L2224/16—Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/10—Bump connectors; Manufacturing methods related thereto
- H01L2224/15—Structure, shape, material or disposition of the bump connectors after the connecting process
- H01L2224/16—Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
- H01L2224/161—Disposition
- H01L2224/16151—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/16221—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/16225—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01078—Platinum [Pt]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/15—Details of package parts other than the semiconductor or other solid state devices to be connected
- H01L2924/151—Die mounting substrate
- H01L2924/153—Connection portion
- H01L2924/1531—Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface
- H01L2924/15311—Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface being a ball array, e.g. BGA
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/30—Technical effects
- H01L2924/301—Electrical effects
- H01L2924/3011—Impedance
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K1/00—Printed circuits
- H05K1/02—Details
- H05K1/11—Printed elements for providing electric connections to or between printed circuits
- H05K1/111—Pads for surface mounting, e.g. lay-out
- H05K1/112—Pads for surface mounting, e.g. lay-out directly combined with via connections
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K2201/00—Indexing scheme relating to printed circuits covered by H05K1/00
- H05K2201/09—Shape and layout
- H05K2201/09209—Shape and layout details of conductors
- H05K2201/095—Conductive through-holes or vias
- H05K2201/09536—Buried plated through-holes, i.e. plated through-holes formed in a core before lamination
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K2201/00—Indexing scheme relating to printed circuits covered by H05K1/00
- H05K2201/09—Shape and layout
- H05K2201/09209—Shape and layout details of conductors
- H05K2201/09654—Shape and layout details of conductors covering at least two types of conductors provided for in H05K2201/09218 - H05K2201/095
- H05K2201/09781—Dummy conductors, i.e. not used for normal transport of current; Dummy electrodes of components
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K2201/00—Indexing scheme relating to printed circuits covered by H05K1/00
- H05K2201/10—Details of components or other objects attached to or integrated in a printed circuit board
- H05K2201/10613—Details of electrical connections of non-printed components, e.g. special leads
- H05K2201/10621—Components characterised by their electrical contacts
- H05K2201/10674—Flip chip
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K3/00—Apparatus or processes for manufacturing printed circuits
- H05K3/46—Manufacturing multilayer circuits
- H05K3/4602—Manufacturing multilayer circuits characterized by a special circuit board as base or central core whereon additional circuit layers are built or additional circuit boards are laminated
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Power Engineering (AREA)
- Electromagnetism (AREA)
- Semiconductor Integrated Circuits (AREA)
- Production Of Multi-Layered Print Wiring Board (AREA)
- Shielding Devices Or Components To Electric Or Magnetic Fields (AREA)
- Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
Abstract
抑制半导体器件尺寸的增大和降低噪声。一种半导体器件包含:基片(5),在由印刷电路板制成的基片芯层(7)两侧分别提供有表层(9,11);半导体元件(1)装在基片(5)上。半导体元件(1)用连接件(3)与表层之一(9)连接,在另一个表层(11)上排列有外引线端(55)。芯层(7)中制作有通孔(41,43,45,75,77),使半导体元件(1)与外引线端(55)电连接。通孔(41,43,45,75,77)包括按照外部通孔阵列(55)布置的阵列式通孔(41,43,45),一个或多个附加通孔(75,77)制作在阵列式通孔(41,43,45)之间。
Description
技术领域
本发明涉及到半导体器件。
背景技术
网格焊球阵列半导体器件(此后称为BGA半导体器件)、网格插针阵列半导体器件(此后称为PGA半导体器件)、网格焊台阵列半导体器件(此后称为LGA半导体器件)、芯片尺寸封装半导体器件(此后称为CSP半导体器件)等,其中的引线端都制作为网格形式,由于这种形式可增加信号线的数目,再加上其他原因,故得到了广泛的应用。
在这些半导体器件中,为降低电噪声,除了与地层电连接的第一接地通孔外,已建议提供多个第二接地通孔,该通孔与其背面预定位置提供的接地图形中的地层电连接,如JP-A-7-153869中所述的半导体器件那样。例如,在JP-A-7-153869所述的半导体器件中,可将有电流有效流过的接地层的面积扩大来抑制噪声的发生。
然而,在这些半导体器件中,接地图形设在每个电极周围,与地层电连接的第二接地通孔制作在接地图形中,因此半导体器件就会因提供的接地图形量而变大。当半导体器件变大时就出现一些问题:半导体器件成本增高,安装面积增大,因而增加了装有这种半导体器件的电子装置的成本。
发明内容
本发明的目标是防止半导体器件尺寸变大,并减少噪声的发生。
本发明用以下方法来达到上述目标。本发明提供了一种半导体器件,包括基片,其表层在印刷电路板制成的芯层两侧,半导体芯片就装在基片上,其中半导体芯片由连接件与表层之一相连,多个外引线端排列在另一表层上,在芯层中制作有将半导体芯片与多个外引线端电连接的多个通孔,多个通孔包括排列得与多个外引线端的排列对应的多个阵列通孔,在多个阵列通孔之间还制作有一个或多个附加通孔。
在这种方式中,除了与外引线端的排列对应的阵列通孔外,自身的外引线端,亦即,不与外引线端对应的附加通孔制作在基片芯层中的阵列通孔之间。因此,附加通孔可制作得靠近阵列通孔,因而减小了电感。而且,附加通孔不与外引线端对应,因此,与外引线端或通孔图形制作在基片表面上的情形相比,就可减少半导体芯片的外引线端数目并减小其尺寸。结果,就能避免将半导体器件尺寸变大,并减小电感,因而减少半导体器件中噪声的产生。
而且,在本发明的半导体器件中,多个外引线端包括外信号端、外电源端以及外接地端,多个通孔可包括:信号通孔,将外信号端与半导体芯片电连接;电源通孔,将外部电源端与半导体芯片电连接;接地通孔,将外部地端与半导体芯片电连接;以及附加通孔,将外电源端与半导体芯片或外接地端与半导体芯片电连接。对于这种情形,通孔的数目可比外引线端的数目多出附加通孔的数目。
这样就提供了多个通孔,包括:信号通孔,将外信号端与半导体芯片电连接;电源通孔,将外电源端与半导体芯片电连接;接地通孔,将外接地端与半导体芯片电连接;以及附加通孔,将外电源端与半导体芯片或外接地端与半导体芯片电连接,通孔的数目比外引线端的数目多出附加通孔的数目。因此可使地或电源的电感降低与附加通孔对应的量,从而减少半导体器件中噪声的产生。而且,也可防止半导体器件因未提供的外引线端而致尺寸增大。
而且,在本发明的半导体器件中,多个通孔包括:多个阵列通孔,排列成与多个外引线端的排列相对应;以及制作在阵列通孔之间的一个或多个附加通孔。所提供的多个通孔的数目比外引线端的数目多出附加通孔的数目。安排的多个通孔包括:阵列信号通孔,将外信号端与半导体芯片电连接,并排列得与阵列外信号端相对应;阵列电源通孔,将外电源端与半导体芯片电连接,并排列得与阵列外电源端相对应,以及阵列接地通孔,将外接地端与半导体芯片电连接,并排列得与阵列外接地端相对应。附加通孔可安排在阵列信号通孔间,阵列信号通孔取阵列的形式,并将外电源端与半导体芯片或外接地端与半导体芯片电连接。
这样,通孔制作在基片的芯层中,其数目比外引线端的数目多出附加通孔的数目,从而使地和电源的电感降低与附加通孔对应的量。而且,由于附加通孔制作在阵列信号通孔之间,就可使之靠近阵列信号通孔,从而降低地或电源的电感。此外,由于附加通孔本身没有外引线端,与外引线端和图形制作在基片表面上的情形相比,可使半导体器件的尺寸减小。这就无需增大半导体器件以及装有这种半导体器件的电子装置的尺寸,从而抑制了成本的增高。而且,如果外引线端的直径大于通孔,在附加通孔本身没有外引线端时,可制作得比阵列电源通孔和阵列接地通孔具有本身的外引线端时更靠近阵列信号通孔,从而降低地或电源的电感。
而且,在本发明的半导体器件中,基片可分为多个区域,阵列通孔可制作在这些区域中,附加通孔则制作在有阵列通孔的这些区域之间。
这样,基片就被分成多个区域,其间制作有附加通孔。相应地,与接地通孔制作在基片周围的情形相比,附加通孔可制作得更靠近与中间部分的外引线端对应的阵列通孔,这样就降低了电感。而且,没有提供相当于附加通孔的外引线端,从而无需增大半导体器件的尺寸。
而且,在本发明的半导体器件中,附加通孔可制作得靠近基片的对角线,形如通常的矩形。像这样将基片用对角线分成多个区域,并在这些区域间制作附加通孔,就可制作附加通孔而基本上不改变常规半导体器件中的引线。这些区域不限于沿对角线划分基片所得者,也可划分基片使得其上的引线基本上不变。例如,基片可用两条正交线划分为四个区域,使分成的区域每个都为通常的矩形。
而且,如果半导体器件中的阵列通孔包括制作在中间部分的总电源通孔,信号通孔制作在总电源通孔周围,并且电源通孔和接地通孔制作在这些信号通孔之间,则基片就可分为中间的电源通孔区域和外围的信号通孔区域,附加通孔则制作在电源通孔区与信号通孔区之间。然后,信号通孔区可进一步用基片的对角线等分成更小的块,使附加通孔可制作在这些小块之间。对于这种情形,信号通孔区分成的每个小块优选地有基本相同的尺寸和基本相同数目的阵列通孔。
此外,信号通孔优选地制作在芯层中,其数目等于或小于电源通孔、接地通孔与附加通孔总数的四倍。例如,如果多个信号通孔制作在芯层中,而接地通孔制作得靠近这些信号通孔,则当电流流过多个信号通孔时,这些多个电流的感生电流则流过接地通孔。电流流过接地通孔不是优选的,因为其电流路径叠加起来,使电感变大。如果信号通孔的数目等于或小于附加通孔、电源通孔和接地通孔总数的四倍,则可减少因电流路径叠加而引起的地或电源电感的增大。
从下面对本发明实施方式的描述并结合附图,本发明的其他目标、特点和优点将变得更为明显。
附图说明
图1为垂直剖面图,示意地表示根据本发明一种实施方式的半导体器件的结构;
图2为图1的半导体器件的仰视图;
图3为水平剖面图,示意地表示图1的半导体器件的结构;
图4为示意的透视图,说明图1的半导体器件的工作;
图5为水平剖面图,示意地表示根据本发明另一种实施方式的半导体器件的结构。
具体实施方式
下面将参照图1-5来描述本发明的实施方式。
根据此实施方式的一种BGA型半导体器件含有半导体芯片1和用连接件如焊球3与半导体芯片1相连的基片5,如图1所示。半导体芯片1的引线端(未示出)都位于面对基片5的表面上,且这些引线端(未示出)排列成网格的形式。
基片5将排列在半导体芯片1上的网格式引线端(未示出)电连接至电子装置的主板等上面来增大引线端的间隔,亦即其间距,基片5包含由印刷电路板制成的芯层7和芯层7两侧的表层9和11,在基片5中可以形成密集的引线。
芯层7两侧的表层9和11之一面对半导体芯片1,用作为连接件的焊球3与半导体芯片1相连。半导体芯片1与每个表层9之间用绝缘材料如环氧树脂(未示出)填充和密封。
半导体芯片1的多个引线端(未示出)包括信号端、电源端和接地端,这些端子都在半导体芯片1的面对基片5的表面上。
表层9例如具有从半导体芯片1向基片5的芯层7依次使导电层与绝缘层交替地叠在一起制作的在表层9的面对半导体芯片1的上表面上与半导体芯片1的引线端(未示出)连接的导电层13、绝缘层15、导电层17和绝缘层19。
导电层13包含信号线20、信号端21、电源端23以及地端25。导电层13中的信号端21、电源端23以及地端25分别与半导体芯片1的信号端、电源端和地端(未示出)相对,并由焊球3相连接。
导电层17含有平面地导电层,信号导电层和电源导电层都提供在平面地导电层中形成的开孔处。
在芯层7的上表面,亦即与表层9的绝缘层19接触的表面,制作有导电层27,在导电层27下面,从表层9向表层11依次制作绝缘层29、导电层31、绝缘层33、导电层35、绝缘层37以及导电层39,使导电层与绝缘层交替地叠在一起。
导电层27包含平面电源导电层,在其开孔处提供有信号导电层和地导电层。
导电层31包含平面地导电层,在平面电源导电层的开孔处提供有电源导电层。
导电层35包含平面电源导电层,在平面电源导电层的开孔处提供有地导电层。
导电层39包含平面电源导电层,在平面地导电层的开孔处提供有信号导电层和电源导电层。
而且,芯层7提供有:阵列信号通孔41,与芯层7两侧的信号导电层电连接;阵列电源通孔43,与芯层7中的平面电源导电层和电源导电层电连接;以及阵列接地通孔45,与芯层7中平面地导电层和地导电层电连接。
阵列信号通孔41、阵列电源通孔43、阵列接地通孔45、以及芯层7中的其余通孔都是这样制作的,例如,在不被连接的平面导电层中制作凹坑,用钻孔机打透导电层的凹坑而形成通孔,并在通孔的内表面无电镀铜来制作铜层。对于这种情形,平面导电层与制作在每个通孔内表面上的铜层由绝缘材料隔离。而在待连接的平面导电层中不制作凹坑,并同样用钻孔机打通孔。对于这种情形,由于平面导电层的端面露在每个通孔的内表面处,用无电镀铜制作在通孔内表面的铜层将通孔与平面导电层连在一起。这样,芯层7中的通孔就是用钻孔机在印刷电路板中钻孔再对孔镀敷而成的。
阵列信号通孔41将芯层7两侧的信号导电层,亦即导电层27和39的信号导电层电连接在一起。
阵列电源通孔43将靠近半导体芯片1的芯层7表面的平面电源导电层,亦即导电层27的平面电源导电层与导电层35的平面电源导电层、以及靠近表层11的芯层7表面的电源导电层,亦即导电层39的平面电源导电层电连接在一起。
阵列接地通孔45将靠近半导体芯片1的芯层7表面的平面地导电层,亦即导电层27的平面地导电层与芯层7下表面的平面地导电层,亦即导电层39的平面地导电层电连接在一起。
表层11,例如像表层9那样,在其与芯层7接触的表面上有一绝缘层47,在绝缘层47下面从芯层7向基片5下表面依次制作导电层49、绝缘层51、以及导电层53,使导电层与绝缘层交替地叠在一起。
导电层49包含平面电源导电层,在其开孔处提供有信号导电层和地导电层。
导电层53包含外引线端55,如外信号端55a、外电源端55v、以及外接地端55g,外引线端55上连有焊球62。焊球62用于将半导体器件与电子装置的基板(未示出)连接起来。
而且,表层9还制作有通道63,将由绝缘层15隔离的导电层13与17电连接在一起,并将由绝缘层19隔离的导电层17与导电层27电连接在一起。表层11也制作有通道63,将由绝缘层47隔离的芯层7的导电层39与表层11的导电层49电连接在一起,并将由绝缘层53隔离的导电层49与53电连接在一起。
通道63的制作是先在绝缘层中用光刻或激光器制孔,再用无电镀铜法在整个表面上镀铜,然后光刻腐蚀铜。绝缘层中的孔使在绝缘层上制作的薄层表面上形成凹坑。由于光刻的限制,在平面导电层的孔中提供的是短引线,而且,向上延伸的通道与向下延伸的通道有偏离,以便分散凹坑量。
对于这种情形,信号连接路径始于半导体器件的信号端(未示出),经过焊球3、导电层13、通道63、导电层17的信号导电层、阵列信号通孔41、导电层39的信号导电层、通道63、导电层49的信号导电层、以及导电层53的外信号端55s而终止于焊球62。半导体芯片1的信号端(未示出)与导电层53的外信号端55s一一对应相连,起着半导体器件输出端的作用。
电源连接通道始于半导体器件1的电源端(未示出),经过焊球3、导电层13、通道63、导电层17的电源导电层、通道63、导电层27的平面电源导电层、阵列电源通孔43、导电层35的平面电源导电层、阵列电源通孔43、导电层39的电源导电层、通道63、以及导电层53的外信号端55s,终止于焊球62。
接地连接通道始于半导体器件的接地端(未示出),经过焊球3、导电层13、通道63、导电层17的平面接地导电层、通道63、导电层27的电源导电层、阵列接地通孔45、导电层31的平面接地导电层、阵列接地通孔45、导电层31的平面地导电层、阵列接地通孔45、导电层39的平面地导电层、通道63、导电层49的地导电层、通道63、以及导电层53的外信号端55g,终止于焊球62。
在这种方式中,电源经通道63和阵列电源通孔43连接至导电层27、35和49的平面电源导电层,接地端经通道63和阵列接地通孔45连接至导电层17、31和39的平面地导电层。而且,平面导电层具有大量的孔,孔中制作有导体,可使信号线从导体连接至另一层。
外引线端55构成了表层11的导电层53,以网格形式排列在表层11的上表面,亦即半导体器件的下表面64上,如图2所示。例如,提供了11×11=121个外引线端。而且,在图2中,为了说明起见,省略了焊球62。提供了网格式外引线端55的半导体器件下表面64被分为内电源区65和信号线区67,内电源区65制作在中间部分,为一般的矩形,信号线区67制作在内电源区65的周围。信号线区67被分成靠近基片5对角线的四块。
制作在半导体器件下表面64中间部分的内电源区65有25个端子,排列成5×5的网格形式,包括外电源端55v和外接地端55g。外电源端55v和外接地端55g安排得彼此靠近,使得外接地端55g围绕着外电源端55v。另一方面,外电源端55v安排得围绕外接地端55g。即,数目基本相等的外电源端55v和外接地端55g交替地安排在内电源区65中。
制作在内电源区周围的信号线区67被半导体器件下表面64的对角线分为四块。信号线区67分成的每一块都具有外信号端55s、外电源端55v、以及排列在其中的外接地端。信号线区67具有外接地端55g,以基本均匀的间隔排列在靠近内电源区65的内周部分和下表面64的对角线上。即,外接地端55g提供在信号线区67的更靠近内电源区65的角上和其外角中。设在信号线区67的内电源区65一侧角上的外接地端55g间的一半处也提供有外接地端55g。例如,在信号线区67中靠近内电源区65的外接地端55g间,安排有两个外信号端55s。此外,在信号线区67中靠近内电源区65的外接地端55g被安排得靠近内电源区65中相应的外电源端55v。而且,设在内电源区65中的外电源端55v以基本上均匀的间隔被安排在信号线区67的外周部分,外信号端55s排列在信号线区67外周部分的外电源端55v之间。按照这种方式,数目基本相同的外电源端55v和外接地端55g被安排在信号线区67中,并提供了数目基本上三倍于外电源端55v和外接地端55g总数的外信号端55s。外信号端55s被安排在外电源端55v和外接地端55g周围,以便与之相邻。
下面将描述此实施方式半导体器件的工作和本发明的特征部分。此实施方式的半导体器件具有对应于外信号端55s的阵列信号通孔41、对应于外电源端55v的阵列电源通孔43、对应于外接地端55g的阵列接地通孔45、不对应于外引线端55的附加接地通孔75、以及不对应于外引线端55的附加电源通孔77,如图3所示。与制作在芯层7中的多个地导电层电连接在一起的附加接地通孔75的数目基本上与附加电源通孔77相同,附加电源通孔77也与制作在芯层7中的多个地导电层电连接在一起,如图3所示。
如图1所示,附加接地通孔75与设在芯层7上表面的导电层27的地导电层、设在芯层7下表面的导电层39的平面地导电层、以及包含在芯层7中的导电层31的平面地导电层电连接在一起。而且,附加接地通孔75不对应于外引线端55,但通过导电层31和39的平面地导电层与阵列接地通孔45和外接地端55g电连接。
附加电源通孔77与设在芯层7上表面的导电层27的平面电源导电层、设在芯层7下表面的导电层39的电源导电层、以及包含在芯层7中的导电层35的平面电源导电层电连接在一起。而且,附加电源通孔77不对应于外引线端55,但通过导电层27和35的平面电源导电层与阵列电源通孔43和外电源端55v电连接。
阵列信号通孔41、阵列电源通孔43、以及阵列接地通孔45被安排得与外信号端55s、外电源端55v、以及外接地端55g基本相同,如图2所示。而且,信号线区67由对角线分成的各块从内电源区65向基片5外围偏移。对于这种情形,如果排成网格式的通孔间隔为一个间距,通过将信号线区67分成的块向基片5的外围移开半个间距,在内电源区65与信号线区67的每个块间以及信号线区67的各块间形成间隙,附加接地通孔75和附加电源通孔77就制作在这些间隙中。附加接地通孔75和附加电源通孔77只制作在芯层7中,其本身没有任何端子,亦即,半导体芯片1的对应端子(未示出)或对应的外引线端55,如图1所示。
即,如图3所示,阵列信号通孔41、阵列电源通孔43、以及阵列接地通孔45的相关排列基本上与图2中外引线端55的排列一致。附加接地通孔75和附加电源通孔77安排的位置处没有安排外引线端55。
附加接地通孔75和附加电源通孔77交替地设在内电源区65与信号线区67的每个块间,亦即,在内电源区65周围。而且,附加接地通孔75和附加电源通孔77也设在信号线区67的各块之间,即,在基片5的对角线上。在基片5的每个对角线上设有两个附加电源通孔77,在两个附加电源通孔77间设有附加接地通孔75。此外,在信号线区67周围还设有间隔基本均匀的附加接地通孔75。
接下来,将参照图4来描述此实施方式的BGA型半导体器件的工作。在图4中,为描述BGA型半导体芯片的工作,已简化了基片5的结构。图4表示出导电层13和49中的信号线79和81、与信号线79和81电连接的阵列信号通孔41、导电层17和39的平面地导电层、以及与平面地导电层83和85电连接的附加接地通孔75,省略了其他构件。
如图4所示,基片5包括导电层13中的信号线79、导电层17的平面地导电层83、导电层39的平面地导电层85、以及导电层49中的信号线81,在这些导电层间设有绝缘层(未示出)。而且,导电层13中的信号线79与导电层49中的信号线81经阵列信号通孔41电连接在一起,而导电层17的平面地导电层83与导电层39的平面地导电层85经附加接地通孔75电连接在一起。导电层17和39的平面地导电层83和85分别制作有开孔87和89,在开孔中制作有阵列信号通孔41。此阵列信号通孔41不与平面地导电层83和85电连接。
关于向半导体芯片1输入信号和从半导体芯片1输出信号,例如,当信号电压从L(低)切换至H(高)时,电流流过信号线79,导电层13中的信号线79在半导体芯片1附近与之相连。在面对信号线的导电层17的平面地导电层83中感生的返回电流,其流动方向与流过信号线79的电流方向相反。
如果将信号线79与平面地导电层83安排得彼此靠近,则当瞬时电流流过信号线79时产生磁场,使感生电流流过平面地导电层83。流过平面地导电层83的感生电流方向与流过信号线79的电流方向相反,使得感生电流引起的磁场减至最小。这个相反的电流称为“返回电流”。这也适用于流过附加接地通孔75和平面地导电层85的感生电流。
流过导电层13中信号线79的电流与流过导电层17的平面地导电层83的返回电流,通过这些电流间的静电电容形成连续的电流回路。信号切换的电流在半导体芯片1附近流动,并随时间而传播开。即,在同一条信号线内,电流流过有信号传播的部分,而不流过无信号传播的部分。返回电流流过导电层17的平面地导电层83,其位置面对导电层13中的信号线79,且流过信号线79的电流与返回电流通常形成一对。一旦流过信号线79的电流到达阵列信号通孔41,流过对面的平面地导电层83的返回信号到达平面地导电层83的开孔87,而阵列信号通孔41就制作在开孔87中。
当在附加接地通孔75中感生反向的返回电流时,到达阵列信号通孔41的电流经通孔41传导,因为在阵列信号通孔41中有电流通道。电流流经阵列信号通孔41到达导电层49中的信号线81。到达信号线81的电流通过导电层49中的信号线81传导,因为在信号线81中有电流通道,并随时间而从阵列信号通孔41传播开。流过信号线81的电流在导电层39的平面地导电层中同时感生反方向的返回电流。流过导电层49中信号线81的电流与流过导电层39的平面地导电层85的返回电流经这些电流间的静电电容形成连续的电流回路。
流过平面地导电层85的返回电流,其方向与流过导电层49中信号线81的电流方向相反,因而是流向阵列信号通孔41。然而,由于阵列信号通孔41制作在平面地导电层85的开孔89中,流过平面地导电层85到达开孔89的返回电流已无处可去。于是,流过平面地导电层85的返回电流积聚在平面地导电层85中的开孔89周围,使得电位发生改变。返回电流流入位于附近的附加接地通孔75作为得到的去耦电流。而且,流过平面接地导电层83的返回电流经静电电容流动,使得导电层17的平面地导电层83中开孔87附近的电位降低。这样,在附加接地通孔75附近经其流动的去耦电流流至导电层17的平面地导电层83中的开孔87周围。
这里,“去耦电流”一词是指返回电流在平面地导电层中引起电位改变而感生的电流。
发现就在引线之下流过平面地导电层83和85的返回电流具有小电感,因为其磁场紧耦合于穿过薄绝缘层的信号线79和81,而去耦电流具有大电感,因为其磁场与流过信号线79和81的电流弱耦合。当接地电感大时,接地噪声变大。因此,新近发现,将返回电流流过的附加接地通孔75尽量安排得靠近与信号线79和81相连的阵列信号通孔41,可降低接地电感。在此实例中,平面地导电层83和85分别做得面对信号线79和81,但上面的描述也适用于平面电源导电层。
如上所述,在信号线区67的各块间提供附加接地通孔75和附加电源通孔77,可使附加接地通孔75和附加电源通孔77设在阵列信号通孔41附近以减小去耦电流的电感,因而可降低噪声。而且,附加接地通孔75和附加电源通孔77不对应于外引线端55,从而可增加接地和电源通孔的数目而不增加外引线端55的数目。这就无须增大BGA型半导体器件的尺寸而减小电源和接地电感。
而且,在芯层7中将信号线区67置于内电源区65外面,就可将附加接地通孔75和附加电源通孔77布置在角上、外围、以及内电源区65与信号线区67各块间的间隙中,从而便于引线的设计。
此外,半导体芯片1中的输出电路包括,例如,将信号线与电源连接的开关A,以及将信号线与地连接的开关B。要输出信号L,开关B连通,而开关A断开。要输出信号H,开关A连通,而开关B断开。因此,当信号从H切换至L时,电流通道使累积在信号线的静电电容中的电荷泄放至地,而由流过信号线的电流感生的返回电流则流至地。另一方面,当信号从L切换至H时,信号线的静电电容被充电,使得由流过信号线的电流感生的返回电流流过电源导电层。因此,要传输信号,返回电流都流过地和电源导电层。由于返回电流都流过地和电源导电层,当电源通孔的数目基本上与接地通孔相同时,如本实施方式的半导体器件那样,电源导电层和地导电层中的去耦电流的电感都可减小。
而且,如果在所有情形下都用地导电层作为电源导电层,当在半导体芯片中输出晶体管的电源与地间有大的静电电容时,切换信号的交流工作要求电源和地间交流短路。这就无须区分电源和地,但由于半导体芯片有较小的面积是优选的,半导体芯片的输出电路中不可能提供大的静电电容。此外,如果同样的基片用于各种类型的半导体芯片,当电源通孔的数目基本上与接地通孔相同时,可用于不同条件下设计的半导体元件,这是优选的。
BGA型半导体器件被广泛地使用,因为可提供大量的信号线,并可因提供平面的电源和地的图形而使引起电噪声的电源阻抗降低。
由于提高了工作频率,即使是BGA型半导体器件也会产生电噪声。因此,已提出了如JP-A-7-153869中所描述的那样的半导体器件,这种器件具有大量的设在带状接地图形处的接地通孔,以降低可能的电噪声。
当提供了大量的接地通孔时,流至地的电流被分散。因此,就可减小能引起噪声的接地电感。然而,当电路的工作进一步加快时,就会出现不能充分减小噪声的情况。而且,BGA型半导体器件适于提供大量的信号线,但是对于提供1,000以上信号线的大尺寸BGA型半导体器件,大数量的接地通孔及与这些接地通孔连接的大数量外引线端使BGA型半导体器件的安装面积增大。而且,这样的BGA型半导体器件及装有这种BGA型半导体器件的电子装置就变得昂贵了。这些在提出的发明中没有被考虑。
BGA型半导体器件可实现小型化和低成本,如果BGA型半导体器件可密集地提供尽量多的信号,以实现与电子装置基板的连接和半导体器件传输信号的功能。为此,可减少电源或地的外引线端数目,但减少电源或地的外引线端数目的不利处是增大了电源或地的电感,因而增大了噪声。
另一方面,在本实施方式的BGA型半导体器件中,基片5的芯层7两侧有表层9和11,芯层7是由印刷电路板构成的,而半导体芯片1装在基片上并与之电连接。基片5也提供了对应于外引线端55阵列的阵列信号通孔41、阵列电源通孔43、以及阵列接地通孔45,还有安排得远离外引线端55阵列的附加接地通孔75和附加电源通孔77。这样,附加接地通孔75和附加电源通孔77安排在外引线端55阵列之间,可使与电源和地电连接的通孔数增加,而返回电流的电感可减小。
而且,要与半导体器件的信号线连接的阵列信号通孔41分别与各外引线端55s相连,要与半导体器件的电源或地连接的阵列电源通孔43、阵列接地通孔45、附加接地通孔75、以及附加电源通孔77的总数大于要与电源或地连接的外部电源端55v和外部接地端55g的总数。用这样提供的附加接地通孔75和附加电源通孔77,可使在信号切换时由流过地和电源的返回电流引起的电感减小而不增加外引线端55的数目。因此,能降低电噪声。而且,由于无须增加外引线端55的数目,就不必增大半导体器件的尺寸,从而抑制了半导体器件成本的增长。
此外,附加接地通孔75和附加电源通孔77也可安排在基片5的对角线上,因而是在阵列信号通孔41间的间隙中,从而便于引线设计。
而且,本发明通孔的安排可为图5所示而非此实施方式的通孔布置。外引线端55的剖面结构和布置基本上与此实施方式相同,故省略了对它的描述。
在根据图5实施方式的半导体器件中,通孔被布置为基本上与外引线端55的排列相同的网格形式。在备有网格形式通孔的信号线区67中,附加接地通孔75和附加电源通孔77都制作在其中,且其数目基本相同。附加电源通孔77以基本均匀的间隔制作在阵列信号通孔41的外围,而阵列信号通孔41制作得靠近内电源区65。附加接地通孔75制作在附加电源通孔77的外围,而后者制作在阵列信号通孔41的外围。在这种情形中,附加接地通孔75和附加电源通孔77的每一个都制作得靠近相应的阵列信号通孔41。
即,如果内电源区65周围的信号线区67由内周、中周和外周三部分组成,则附加电源通孔77制作在内周与中周之间,附加接地通孔75制作在中周与外周之间。
换言之,通孔在其中排列成网格形式的信号线区67,沿纵向被分成三块,沿横向也被分成三块,亦即,一般分成九块,附加接地通孔75和附加电源通孔77制作在信号线区67分成的各块之间,而且,一个附加接地通孔75和一个附加电源通孔77制作在信号线区67分成的每对块之间。
即,附加接地通孔75制作在所排列通孔的第1、第2行之间与第4、第5列之间,第1、第2行之间与第7、第8列之间,第4、第5行之间与第1、第2列之间,第4、第5行之间与第10、第11列之间,第7、第8行之间与第1、第2列之间,第7、第8行之间与第10、第11列之间,第10、第11行之间与第4、第5列之间,以及第10、第11行之间与第7、第8列之间。
附加电源通孔77制作在所排列通孔的第2、第3行之间与第4、第5列之间,第2、第3行之间与第7、第8列之间,第4、第5行之间与第2、第3列之间,第4、第5行之间与第9、第10列之间,第7、第8行之间与第2、第3列之间,第7、第8行之间与第9、第10列之间,第9、第10行之间与第4、第5列之间,以及第9、第10行之间与第7、第8列之间。
用这样制作的靠近阵列信号通孔41的附加接地通孔75和附加电源通孔77,可使因流过地和电源的去耦电流所引起的电感减小。而且,用提供了附加接地通孔和附加电源通孔而不增加外引线端55的数目,使在信号切换时能减小流过地和电源的返回电流所引起的电感,从而减小可能的电噪声。此外,如果通孔的排列间距受外引线端55排列的限制,则可将附加接地通孔75和附加电源通孔77制作在阵列信号通孔41之间,而不改变阵列信号通孔41、阵列电源通孔43、以及阵列接地通孔45的排列。
此实施方式的半导体器件为BGA型,但本发明不限于包含用印刷电路板作基片5的BGA型封装。本发明也可用于具有表面网格端子或分区端子的PGA或LGA型半导体器件等。
此外,半导体器件的外引线端55的数目不限于此实施方式者,也可视需要而选择32行×32列=1,024针、40行×40列=1,600针等。即使在这种情形下,基片可分成内电源区65和信号线区67,信号线区67还可视需要而分成块,使得附加接地通孔75和附加电源通孔77可制作在信号线区67分成的各块之间。
基片5被制作成多层,包括芯层7及表层9和11,但是本发明的半导体器件不限于此实施方式的这种基片5的结构。附加接地通孔75和附加电源通孔77可制作在多层电路板中,例如BGA型半导体器件的承载电路板(carrier circuit board)。其层数,包括芯层7及表层9和11,可视需要来选择,取决于外引线端55或电路引线的数目。
工业适用性
本发明适用于包含多层衬底的基片,基片中制作有多个通孔,具有半导体芯片的半导体器件就装在此基片上。
本技术领域的熟练人员还应了解,前面已对本发明的实施方式作了描述,对本发明可作出各种改变和修改而不背离本发明的主旨和所附权利要求的范围。
Claims (3)
1.一种半导体器件,包含:
由印刷电路板制成的基片,在基片的芯层两侧分别提供有表层;以及
安装在所述基片上的半导体芯片,
其中所述半导体芯片用连接件与所述表层之一连接,
在所述另一个表层上排列有多个外引线端,
在所述芯层中制作有多个通孔,将所述半导体芯片与所述多个外引线端电连接在一起,以及
所述多个通孔包括多个与所述多个外引线端的排列对应设置的阵列通孔和在多个阵列通孔之间形成的一个或多个附加通孔。
2.一种半导体器件,包含:
由印刷电路板制成的基片,在基片的芯层两侧分别提供有表层;以及
安装在所述基片上的半导体芯片,
其中所述半导体芯片用连接件与所述表层之一连接,
在所述另一个表层上排列有多个外引线端,
在所述芯层中制作有多个通孔,将所述半导体芯片与所述多个外引线端电连接在一起,以及
所述多个外引线端包括外信号端、外电源端以及外接地端,
所述多个通孔包括:信号通孔,将所述外信号端与所述半导体芯片电连接在一起;电源通孔,将所述外电源端与所述半导体芯片电连接在一起;接地通孔,将所述外接地端与所述半导体芯片电连接在一起;以及附加通孔,将所述外电源端与所述半导体芯片电连接在一起或者将所述外接地端与所述半导体芯片电连接在一起,以及
所述多个通孔的数目比所述多个外引线端的数目多出所述附加通孔的数目。
3.根据权利要求1的半导体器件,其中所述附加通孔设在靠近形状为普通矩形的所述芯层的对角线处。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP161914/2001 | 2001-05-30 | ||
JP2001161914A JP4129717B2 (ja) | 2001-05-30 | 2001-05-30 | 半導体装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN1714442A true CN1714442A (zh) | 2005-12-28 |
CN100390969C CN100390969C (zh) | 2008-05-28 |
Family
ID=19005123
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CNB028110064A Expired - Fee Related CN100390969C (zh) | 2001-05-30 | 2002-05-28 | 半导体器件 |
Country Status (7)
Country | Link |
---|---|
US (1) | US7035081B2 (zh) |
JP (1) | JP4129717B2 (zh) |
KR (1) | KR100612267B1 (zh) |
CN (1) | CN100390969C (zh) |
MY (1) | MY131415A (zh) |
TW (1) | TW541670B (zh) |
WO (1) | WO2002099876A1 (zh) |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN106211556A (zh) * | 2016-07-28 | 2016-12-07 | 广东欧珀移动通信有限公司 | 印刷电路板及具有其的电子装置 |
CN108028230A (zh) * | 2015-09-14 | 2018-05-11 | 罗姆股份有限公司 | 半导体设备 |
CN115064524A (zh) * | 2022-07-28 | 2022-09-16 | 北京象帝先计算技术有限公司 | 导电孔阵列电容、制备方法、芯片、制备方法和电子设备 |
Families Citing this family (31)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR101162522B1 (ko) | 2003-04-07 | 2012-07-09 | 이비덴 가부시키가이샤 | 다층프린트배선판 |
WO2005013359A1 (ja) * | 2003-07-31 | 2005-02-10 | Matsushita Electric Industrial Co., Ltd. | 半導体装置 |
EP1713314A4 (en) | 2004-02-04 | 2010-06-02 | Ibiden Co Ltd | MULTILAYER PRINTED BOARD |
JP4722706B2 (ja) | 2004-02-04 | 2011-07-13 | イビデン株式会社 | 多層プリント配線板 |
US7294791B2 (en) * | 2004-09-29 | 2007-11-13 | Endicott Interconnect Technologies, Inc. | Circuitized substrate with improved impedance control circuitry, method of making same, electrical assembly and information handling system utilizing same |
US7227247B2 (en) * | 2005-02-16 | 2007-06-05 | Intel Corporation | IC package with signal land pads |
TWI255562B (en) * | 2005-07-22 | 2006-05-21 | Via Tech Inc | Ball grid array package and substrate within |
JP4166235B2 (ja) * | 2005-07-29 | 2008-10-15 | Tdk株式会社 | 積層コンデンサ |
KR100716017B1 (ko) * | 2006-05-11 | 2007-05-08 | 한국과학기술원 | 모바일 무선인식 리더기의 시스템 인 패키지 |
JP4870584B2 (ja) * | 2007-01-19 | 2012-02-08 | ルネサスエレクトロニクス株式会社 | 半導体装置 |
JP2009135213A (ja) * | 2007-11-29 | 2009-06-18 | Mitsubishi Electric Corp | プリント配線板 |
JP5080234B2 (ja) * | 2007-12-19 | 2012-11-21 | 新光電気工業株式会社 | 配線基板およびその製造方法 |
US7821796B2 (en) * | 2008-01-17 | 2010-10-26 | International Business Machines Corporation | Reference plane voids with strip segment for improving transmission line integrity over vias |
US7863724B2 (en) * | 2008-02-12 | 2011-01-04 | International Business Machines Corporation | Circuit substrate having post-fed die side power supply connections |
JP2010192680A (ja) * | 2009-02-18 | 2010-09-02 | Elpida Memory Inc | 半導体装置 |
JP5262945B2 (ja) * | 2009-04-15 | 2013-08-14 | 株式会社デンソー | 電子装置 |
US8525335B2 (en) * | 2009-07-03 | 2013-09-03 | Teramikros, Inc. | Semiconductor construct and manufacturing method thereof as well as semiconductor device and manufacturing method thereof |
US8415781B2 (en) * | 2010-08-09 | 2013-04-09 | Ibiden Co., Ltd. | Electronic component and method for manufacturing the same |
US8227903B2 (en) * | 2010-09-15 | 2012-07-24 | Stats Chippac Ltd | Integrated circuit packaging system with encapsulant containment and method of manufacture thereof |
JP5631715B2 (ja) * | 2010-12-10 | 2014-11-26 | 日本特殊陶業株式会社 | 電気検査用装置、及び配線基板の製造方法 |
JP2012122971A (ja) * | 2010-12-10 | 2012-06-28 | Ngk Spark Plug Co Ltd | 電気検査用装置、及び配線基板の製造方法 |
JP2012122972A (ja) * | 2010-12-10 | 2012-06-28 | Ngk Spark Plug Co Ltd | 電気検査用装置、及び配線基板の製造方法 |
JP2012156184A (ja) * | 2011-01-24 | 2012-08-16 | Nec Corp | 実装基板及びその製造方法 |
WO2012125681A2 (en) * | 2011-03-14 | 2012-09-20 | Tufts University | Method to mitigate through-silicon via-induced substrate noise |
JP2013062296A (ja) * | 2011-09-12 | 2013-04-04 | Shinko Electric Ind Co Ltd | 配線基板、及び半導体パッケージ |
CN103187390B (zh) * | 2011-12-31 | 2016-04-13 | 中芯国际集成电路制造(北京)有限公司 | 具有改进排布方式的通孔阵列和具有该阵列的半导体器件 |
JP6119313B2 (ja) * | 2013-03-08 | 2017-04-26 | 富士電機株式会社 | 半導体装置 |
FR3070573A1 (fr) * | 2017-08-25 | 2019-03-01 | Stmicroelectronics (Grenoble 2) Sas | Dispositif electronique incluant au moins une puce electronique et ensemble electronique |
US10770385B2 (en) * | 2018-07-26 | 2020-09-08 | International Business Machines Corporation | Connected plane stiffener within integrated circuit chip carrier |
US10727190B2 (en) * | 2018-12-27 | 2020-07-28 | Tektronix, Inc. | Compound via RF transition structure in a multilayer high-density interconnect |
JP7379140B2 (ja) * | 2019-12-23 | 2023-11-14 | 京セラ株式会社 | 配線基板 |
Family Cites Families (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP3014503B2 (ja) * | 1991-08-05 | 2000-02-28 | 日本特殊陶業株式会社 | 集積回路用パッケージ |
JP3305477B2 (ja) * | 1994-02-21 | 2002-07-22 | 三菱電機株式会社 | 半導体装置とその製造方法及びその実装構造と実装方法 |
US5637920A (en) * | 1995-10-04 | 1997-06-10 | Lsi Logic Corporation | High contact density ball grid array package for flip-chips |
JPH10242335A (ja) * | 1997-02-27 | 1998-09-11 | Nec Corp | 半導体装置 |
JPH1168319A (ja) * | 1997-08-11 | 1999-03-09 | Shinko Electric Ind Co Ltd | 多層回路基板及びその製造方法 |
KR100309957B1 (ko) * | 1997-09-08 | 2002-08-21 | 신꼬오덴기 고교 가부시키가이샤 | 반도체장치 |
JP2001338836A (ja) * | 2000-03-24 | 2001-12-07 | Sumitomo Metal Ind Ltd | コンデンサ付き接続部材、その接続構造と製造方法 |
JP3554886B2 (ja) * | 2000-03-30 | 2004-08-18 | 日本特殊陶業株式会社 | 配線基板 |
US6611419B1 (en) * | 2000-07-31 | 2003-08-26 | Intel Corporation | Electronic assembly comprising substrate with embedded capacitors |
US6388207B1 (en) * | 2000-12-29 | 2002-05-14 | Intel Corporation | Electronic assembly with trench structures and methods of manufacture |
-
2001
- 2001-05-30 JP JP2001161914A patent/JP4129717B2/ja not_active Expired - Fee Related
-
2002
- 2002-05-28 WO PCT/JP2002/005163 patent/WO2002099876A1/ja active Application Filing
- 2002-05-28 US US10/478,800 patent/US7035081B2/en not_active Expired - Fee Related
- 2002-05-28 CN CNB028110064A patent/CN100390969C/zh not_active Expired - Fee Related
- 2002-05-28 KR KR1020037015450A patent/KR100612267B1/ko not_active IP Right Cessation
- 2002-05-29 MY MYPI20021966A patent/MY131415A/en unknown
- 2002-05-29 TW TW091111489A patent/TW541670B/zh not_active IP Right Cessation
Cited By (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN108028230A (zh) * | 2015-09-14 | 2018-05-11 | 罗姆股份有限公司 | 半导体设备 |
CN108028230B (zh) * | 2015-09-14 | 2021-02-05 | 罗姆股份有限公司 | 半导体设备 |
CN106211556A (zh) * | 2016-07-28 | 2016-12-07 | 广东欧珀移动通信有限公司 | 印刷电路板及具有其的电子装置 |
CN115064524A (zh) * | 2022-07-28 | 2022-09-16 | 北京象帝先计算技术有限公司 | 导电孔阵列电容、制备方法、芯片、制备方法和电子设备 |
Also Published As
Publication number | Publication date |
---|---|
JP4129717B2 (ja) | 2008-08-06 |
US7035081B2 (en) | 2006-04-25 |
JP2002353365A (ja) | 2002-12-06 |
WO2002099876A1 (fr) | 2002-12-12 |
MY131415A (en) | 2007-08-30 |
KR100612267B1 (ko) | 2006-08-14 |
TW541670B (en) | 2003-07-11 |
KR20040012864A (ko) | 2004-02-11 |
CN100390969C (zh) | 2008-05-28 |
US20040169198A1 (en) | 2004-09-02 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN1714442A (zh) | 半导体器件 | |
CN1826845A (zh) | 连接盘栅格阵列连接器 | |
CN101080958A (zh) | 部件内置模块及其制造方法 | |
CN1841901A (zh) | 微型电功率转换器 | |
CN1484840A (zh) | 多层阵列电容及其制作方法 | |
KR20080087161A (ko) | 오픈 프레임 패키지를 가지는 하이 파워 모듈 | |
CN1934704A (zh) | 芯片层叠型半导体装置 | |
JPWO2009048154A1 (ja) | 半導体装置及びその設計方法 | |
CN1574349A (zh) | 大规模集成电路封装 | |
CN101044801A (zh) | 具有降低的电容耦合的电路板组件 | |
CN1481563A (zh) | 具有扩展的表面焊接区的电容器及其制造方法 | |
CN1541414A (zh) | 具有侧向连接的电容器的电子组件及其制造方法 | |
CN1274020C (zh) | 半导体集成电路装置 | |
EP1714530B1 (en) | Method for increasing a routing density for a circuit board and such a circuit board | |
CN1933150A (zh) | 半导体ic内设模块 | |
CN1223107C (zh) | 能量调节电路装置 | |
JP2008124072A (ja) | 半導体装置 | |
CN1521841A (zh) | 半导体器件 | |
JP2020025076A (ja) | モジュール | |
CN115939090A (zh) | 一种应用于大电流电源芯片的直连型封装结构及其封装方法 | |
CN2826691Y (zh) | 无凸块式芯片封装体 | |
CN2896793Y (zh) | 应用非信号贯孔排列的线路板 | |
JP2007258545A (ja) | 配線基板 | |
JP2020013917A (ja) | 配線基板 | |
JP4395989B2 (ja) | プリント配線板 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant | ||
CF01 | Termination of patent right due to non-payment of annual fee | ||
CF01 | Termination of patent right due to non-payment of annual fee |
Granted publication date: 20080528 Termination date: 20180528 |