CN115691408A - 像素电路及其驱动方法、显示基板及显示装置 - Google Patents

像素电路及其驱动方法、显示基板及显示装置 Download PDF

Info

Publication number
CN115691408A
CN115691408A CN202110897625.2A CN202110897625A CN115691408A CN 115691408 A CN115691408 A CN 115691408A CN 202110897625 A CN202110897625 A CN 202110897625A CN 115691408 A CN115691408 A CN 115691408A
Authority
CN
China
Prior art keywords
circuit
sub
node
reset
transistor
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202110897625.2A
Other languages
English (en)
Inventor
魏昕宇
张锴
付强
王刚
宋二龙
范鸿梅
施昆雁
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
BOE Technology Group Co Ltd
Chengdu BOE Optoelectronics Technology Co Ltd
Original Assignee
BOE Technology Group Co Ltd
Chengdu BOE Optoelectronics Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by BOE Technology Group Co Ltd, Chengdu BOE Optoelectronics Technology Co Ltd filed Critical BOE Technology Group Co Ltd
Priority to US18/273,201 priority Critical patent/US20240153428A1/en
Priority to PCT/CN2022/104654 priority patent/WO2023005641A1/zh
Publication of CN115691408A publication Critical patent/CN115691408A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2007Display of intermediate tones
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2007Display of intermediate tones
    • G09G3/2074Display of intermediate tones using sub-pixels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3233Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3258Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the voltage across the light-emitting element
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/131Interconnections, e.g. wiring lines or terminals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0404Matrix technologies
    • G09G2300/0408Integration of the drivers onto the display substrate
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0421Structural details of the set of electrodes
    • G09G2300/0426Layout of electrodes and connections
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0819Several active elements per pixel in active matrix panels used for counteracting undesired variations, e.g. feedback or autozeroing
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • G09G2300/0852Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor being a dynamic memory with more than one capacitor
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • G09G2300/0861Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor with additional control of the display period without amending the charge stored in a pixel memory, e.g. by means of additional select electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0243Details of the generation of driving signals
    • G09G2310/0251Precharge or discharge of pixel before applying new pixel voltage
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0243Details of the generation of driving signals
    • G09G2310/0254Control of polarity reversal in general, other than for liquid crystal displays
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0262The addressing of the pixel, in a display other than an active matrix LCD, involving the control of two or more scan electrodes or two or more data electrodes, e.g. pixel voltage dependent on signals of two data electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/06Details of flat display driving waveforms
    • G09G2310/061Details of flat display driving waveforms for resetting or blanking
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/08Details of timing specific for flat panels, other than clock recovery
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0233Improving the luminance or brightness uniformity across the screen
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0247Flicker reduction other than flicker reduction circuits used for single beam cathode-ray tubes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0252Improving the response speed
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0257Reduction of after-image effects
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/04Maintaining the quality of display appearance
    • G09G2320/043Preventing or counteracting the effects of ageing
    • G09G2320/045Compensation of drifts in the characteristics of light emitting or modulating elements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/06Adjustment of display parameters
    • G09G2320/0626Adjustment of display parameters for control of overall brightness

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Control Of El Displays (AREA)

Abstract

一种像素电路及其驱动方法、显示基板及显示装置。该像素电路包括一种像素电路,包括驱动子电路、数据写入子电路、第一发光控制子电路、第一复位子电路以及偏置子电路。该第一复位子电路与该第一节点连接,且配置为响应于第一复位控制信号将第一复位电压写入该第二节点;该偏置子电路与该第二节点连接,且配置为响应于偏置控制信号将参考电压写入该第二节点,从而开启该驱动子电路。该像素电路可以有效提高显示质量。

Description

像素电路及其驱动方法、显示基板及显示装置
技术领域
本公开的实施例涉及一种像素电路及其驱动方法、显示基板及显示装置。
背景技术
有机发光二极管(Organic Light Emitting Diode,OLED)显示器具有主动发光、对比度高、响应速度快、轻薄等诸多优点,成为主要的新一代显示器之一。随着OLED显示器在高端市场的普及,屏幕品质需求越来越高,对设计提出了更精细化的要求。
发明内容
本公开至少一实施例提供一种像素电路,包括驱动子电路、数据写入子电路、第一发光控制子电路、第一复位子电路以及偏置子电路。所述驱动子电路包括与第一节点连接的控制端、与第二节点连接的第一端和与第三节点连接的第二端,且所述驱动子电路配置为根据所述控制端的电压控制从所述第二节点到所述第三节点且用于驱动发光元件的驱动电流;所述数据写入子电路与所述第二节点连接,且配置为响应于第一扫描信号将数据信号写入所述第二节点;所述第一发光控制子电路与所述第二节点和第一电源电压端连接,配置为响应于第一发光控制信号将来自所述第一电源电压端的第一电源电压写入所述第二节点;所述第一复位子电路与所述第一节点连接,且配置为响应于第一复位控制信号将第一复位电压写入所述第一节点;所述偏置子电路与所述第二节点连接,且配置为响应于偏置控制信号将参考电压写入所述第二节点,从而开启所述驱动子电路。
在一些示例中,所述参考电压与所述第一复位电压的电压差的绝对值为预设值;所述预设值设定为:当所述发光元件被驱动发出最高灰阶亮度的光时,所述驱动子电路的控制端与第一端的电压差的绝对值小于所述预设值。
在一些示例中,所述像素电路还包括第二复位子电路,所述第二复位子电路与第四节点连接,并配置为通过所述第四节点与发光元件的第一电极连接,并配置为响应于第二复位控制信号将第二复位电压写入所述第四节点。
在一些示例中,所述偏置控制信号与所述第二复位控制信号为同一信号。
在一些示例中,所述像素电路还包括第二发光控制子电路,所述第二发光控制子电路与所述第三节点以及第四节点连接,并配置为通过所述第四节点与所述发光元件的第一电极连接;所述第二发光控制子电路配置为响应于第二发光控制信号导通所述第三节点和所述第四节点。
在一些示例中,所述像素电路还包括补偿子电路,所述补偿子电路与所述第一节点和所述第三节点连接,配置为响应于第二扫描信号导通所述第一节点和所述第三节点,从而控制所述驱动子电路基于写入到所述第二节点的数据信号向所述第一节点写入补偿电压。
在一些示例中,所述像素电路还包括存储子电路,其中,所述存储子电路包括第一端和第二端,所述存储子电路的第一端和第二端分别与所述第一电源电压端和所述第一节点连接。
在一些示例中,所述偏置子电路包括偏置晶体管,所述第一复位子电路包括复位晶体管;所述偏置晶体管为P型晶体管,所述复位晶体管为N型晶体管。
本公开至少一实施例还提供一种显示基板,包括衬底基板、以及多个子像素,所述多个子像素沿第一方向和第二方向成阵列分布于所述衬底基板上。所述多个子像素中的至少一个包括以上任一实施例提供的像素电路。
在一些示例中,所述显示基板还包括沿所述第一方向延伸的偏置控制线,所述偏置子电路包括偏置晶体管;所述偏置控制线与所述偏置晶体管的栅极电连接以提供所述偏置控制信号。
在一些示例中,所述显示基板还包括参考电压线,所述参考电压线与所述偏置晶体管的第一极电连接以提供所述参考电压;所述参考电压线位于所述偏置控制线远离衬底基板的一侧。
在一些示例中,所述显示基板还包括连接电极,所述偏置晶体管的第二极与通过所述连接电极与所述驱动子电路的第一端电连接;所述连接电极位于所述偏置控制线远离所述衬底基板的一侧。
在一些示例中,当所述像素电路包括第二复位子电路的情形下,在所述第二方向上,所述偏置子电路与所述第二复位子电路位于所述驱动子电路的同一侧。
在一些示例中,所述第二复位子电路包括复位晶体管,所述偏置控制线还与所述复位晶体管的栅极电连接以提供所述第二复位控制信号。
在一些示例中,在所述第二方向上,所述第一复位子电路与所述偏置子电路位于所述驱动子电路的相对两侧。
在一些示例中,所述显示基板还包括沿所述第一方向延伸的第一复位控制线,所述第一复位子电路包括复位晶体管,所述第一复位控制线与所述复位晶体管的栅极电连接以提供所述第一复位控制信号。
在一些示例中,所述显示基板还包括沿所述第一方向延伸的第一复位电压线,所述第一复位电压线与所述复位晶体管的第一极电连接以提供所述第一复位电压。
在一些示例中,在垂直于所述衬底基板的方向上,所述第一复位电压线位于所述复位晶体管的有源层靠近所述衬底基板的一侧,所述第一复位控制线位于所述复位晶体管的有源层远离所述衬底基板的一侧。
本公开至少一实施例还提供一种显示装置,包括以上任一实施例提供的显示基板。
本公开至少一实施例还提供一种像素电路的驱动方法,用于驱动以上任一实施例提供的像素电路,所述驱动方法包括:在初始化阶段,开启所述第一复位子电路以将所述第一复位信号写入所述第一节点,开启所述偏置子电路以将所述参考电压写入所述第二节点,从而将所述驱动子电路开启;在数据写入阶段,开启所述数据写入子电路以将所述数据信号写入所述第二节点,其中,所述初始化阶段在所述数据写入阶段之前。
附图说明
为了更清楚地说明本公开实施例的技术方案,下面将对实施例的附图作简单地介绍,显而易见地,下面描述中的附图仅仅涉及本公开的一些实施例,而非对本公开的限制。
图1为一种晶体管的特性曲线示意图;
图2A为本公开至少一实施例提供的像素电路的示意图;
图2B为图2A所示像素电路的一种具体实现示例的电路图;
图2C为本公开至少一实施例提供的像素电路的时序信号图;
图2D-2G为本公开另一些实施例提供的像素电路的示意图;
图3为本公开至少一实施例提供的显示基板的示意图之一;
图4A为本公开至少一实施例提供的显示基板的示意图之二;
图4B为图4A沿剖面线I-I’的剖视图;
图5为为本公开至少一实施例提供的显示基板的示意图之三;
图6为本公开至少一实施例提供的显示基板的示意图之四;
图7为本公开至少一实施例提供的显示基板的示意图之五;
图8A为本公开至少一实施例提供的显示基板的示意图之六;
图8B为本公开至少一实施例提供的显示基板的示意图之七;
图9为本公开至少一实施例提供的显示面板的示意图;以及
图10为本公开至少一实施例提供的显示装置的示意图。
具体实施方式
为使本公开实施例的目的、技术方案和优点更加清楚,下面将结合本公开实施例的附图,对本公开实施例的技术方案进行清楚、完整地描述。显然,所描述的实施例是本公开的一部分实施例,而不是全部的实施例。基于所描述的本公开的实施例,本领域普通技术人员在无需创造性劳动的前提下所获得的所有其他实施例,都属于本公开保护的范围。
除非另外定义,本公开使用的技术术语或者科学术语应当为本公开所属领域内具有一般技能的人士所理解的通常意义。本公开中使用的“第一”、“第二”以及类似的词语并不表示任何顺序、数量或者重要性,而只是用来区分不同的组成部分。同样,“一个”、“一”或者“该”等类似词语也不表示数量限制,而是表示存在至少一个。“包括”或者“包含”等类似的词语意指出现该词前面的元件或者物件涵盖出现在该词后面列举的元件或者物件及其等同,而不排除其他元件或者物件。“连接”或者“相连”等类似的词语并非限定于物理的或者机械的连接,而是可以包括电性的连接,不管是直接的还是间接的。“上”、“下”、“左”、“右”等仅用于表示相对位置关系,当被描述对象的绝对位置改变后,则该相对位置关系也可能相应地改变。
发明人发现,像素电路中的驱动晶体管(DTFT)当前周期的特性(例如阈值电压的大小)与上一周期的发光条件(例如写入的灰阶数据信号)或显示画面的灰阶有关。该驱动晶体管的特性会因上一周期的发光条件而发生波动,导致当前帧的驱动信号不仅与当前帧的灰阶数据信号有关,还与上一帧的灰阶数据信号有关,从而造成迟滞现象,该迟滞现象会在显示装置的显示过程中引起短期残影、慢响应时间、闪烁(Flicker)等不良现象。
本公开至少一实施例提供一种像素电路,包括驱动子电路、数据写入子电路、第一发光控制子电路、第一复位子电路以及偏置子电路。所述驱动子电路包括与第一节点连接的控制端、与第二节点连接的第一端和与第三节点连接的第二端,且所述驱动子电路配置为根据所述控制端的电压控制从所述第二节点到所述第三节点且用于驱动发光元件的驱动电流;所述数据写入子电路与所述第二节点连接,且配置为响应于第一扫描信号将数据信号写入所述第二节点;所述第一发光控制子电路与所述第二节点和第一电源电压端连接,配置为响应于第一发光控制信号将来自所述第一电源电压端的第一电源电压写入所述第一节点;所述第一复位子电路与所述第一节点连接,且配置为响应于第一复位控制信号将第一复位电压写入所述第二节点;所述偏置子电路与所述第二节点连接,且配置为响应于偏置控制信号将参考电压写入所述第二节点,从而开启所述驱动子电路。
本公开至少一实施例提供的像素驱动电路,通过设置该第一复位子电路和偏置子电路,从而可以在当前周期的数据写入阶段来临之前(例如在初始化阶段),分别对与该驱动子电路的控制端连接的第一节点以及与该驱动子电路的第一端连接的第二节点进行复位,从而开启该驱动子电路,将该驱动子电路进行偏置,从而使得该驱动子电路具有统一的初始状态,缓解上述迟滞现象造成的显示不良。
图1示出了一种像素电路的驱动晶体管的特性曲线图,该三条特性曲线分别为像素电路在上一周期显示255灰阶画面(对应C1曲线)、48灰阶画面(对应C2曲线)以及0灰阶画面(对应C3曲线)后该驱动晶体管的特性曲线,该特性曲线的横坐标表示该驱动晶体管的栅极电压和源极电压差(Vgs),纵坐标表示该驱动晶体管产生的驱动电流(Ids)。例如,如图1所示,该驱动晶体管为P型晶体管,阈值电压小于0;随着上一周期灰阶数据的增大,该驱动晶体管的阈值电压而向左漂移。
图1中三条虚线与三条特性曲线的交点分别示出了上一帧分别写入255灰阶、48灰阶、0灰阶情形下,当前帧数据灰阶值为255(L255)、48(L48)和0(L0)时该晶体管的特性。由图可知,上一帧写入数据或显示画面的灰阶值不同,当前帧写入相同的数据,驱动晶体管也会产生不同的驱动电流;例如,如图1所示,当上一帧显示画面的灰阶值为255,当前帧写入48灰阶的数据,该驱动晶体管会遵循特性曲线S1,并沿着图1中向下的箭头到达B1点,得到一个较小的驱动电流;当上一帧写入0灰阶值的数据,当前帧写入48灰阶的数据,该驱动晶体管会遵循特性曲线S3,并沿着图1中向上的箭头到达B2点,得到一个较大的驱动电流。
例如,发明人还发现,该驱动晶体管的特性还由栅极电压的扫描方向有关;当驱动晶体管的栅极电压的扫描方向不同时,驱动晶体管的特性也不相同。
例如,当该驱动晶体管为低温多晶硅薄膜晶体管(LTPS-TFT)的情形,迟滞现象主要由多晶硅与栅极绝缘层层间的缺陷和栅极绝缘层内的缺陷导致的。在驱动晶体管的栅极接收到电压时,栅极绝缘曾的缺陷会捕获载流子,导致该驱动晶体管在正向扫描和反向扫描时具有不同的特性曲线,从而造成迟滞现象,引起首帧慢响应时间和短期残影等不良现象。
例如,在本公开至少一实施例提供的像素电路中,该参考电压与该第一复位电压的电压差的绝对值为预设值;该预设值设定为:当所述驱动子电路驱动所述发光元件发出最高灰阶(也即255灰阶)亮度的光时,该驱动子电路的控制端与第一端的电压差Vgs的绝对值小于该预设值。
例如,该驱动子电路驱动所述发光元件发出最高灰阶亮度的光时,也即写入的数据信号使得该像素电路显示最高灰阶值的画面,该驱动子电路的控制端与第一端的电压差Vgs=Vd_L255+Vth-VDD,其中,Vd_L255为该发光元件发出最高灰阶亮度的光该像素电路被写入的数据信号,Vth为该驱动子电路当前的阈值电压,VDD为该第一电源电压。
通过这种设置,该驱动子电路处于较大的正偏压或者负偏压状态,从而无论当前帧写入什么灰阶值的数据,都能获得统一的扫描方向,进一步改善了上述迟滞现象。
例如,当该驱动子电路的阈值电压小于0时,通过上述设置使得该驱动子电路处于较大的负偏压状态,例如,使得该驱动子电路处于如图1所示的A点状态,从而使得无论上一帧是黑画面还是白画面或者其它画面都能同时实现单一的正向扫描,从而改善迟滞现象带来的电流差异。
图2A为本公开至少一实施例提供的像素电路的示意图。如图2A所示,该像素电路包括驱动子电路122、数据写入子电路121、第一发光控制子电路123、第一复位子电路125和偏置子电路121。
该驱动子电路122包括与第一节点N1连接的控制端122a、与第二节点N2连接的第一端122b和与第三节点N3连接的第二端122c,该驱动子电路122配置为根据该第一节点N1的电压控制从该第一节点N1到所述第三节点N3且用于驱动发光元件120的驱动电流。
该数据写入子电路121与第二节点N2连接,且配置为响应于第一扫描信号Ga1将数据信号Vd写入第二节点N2。例如,该数据写入子电路121包括控制端121a、第一端121b和第二端121c,该控制端121a配置为接收该第一扫描信号Ga1,该第一端121b配置为接收该数据信号Vd,该第二端121c与第二节点N2连接。例如,在数据写入阶段,数据写入子电路121可以响应于第一扫描信号Ga1而开启,从而可以将数据信号写入驱动子电路122的第一端122b(第二节点N2),并将数据信号存储,以在例如发光阶段时可以根据该数据信号生成驱动发光元件120发光的驱动信号。
该第一发光控制子电路123与第一电源电压端VDD和第二节点N2连接,并配置为响应于第一发光控制信号EM1将来自于该第一电源电压端VDD的第一电源电压VDD写入第二节点N2。
该第一复位子电路125与第一节点N1连接,并配置为响应于第一复位控制信号Rst1将第一复位电压Init1写入所述第一节点N1。
该偏置子电路126与第二节点N2连接,且配置为响应于偏置控制信号SCN将参考电压写入该第二节点N2,从而开启该驱动子电路。
例如,在初始化阶段,第一复位子电路125和偏置子电路126分别响应于第一复位控制信号Rst1和偏置控制信号SCN而开启,以将第一复位电压Init1施加至第一节点N1以及将参考电压Vref施加至第二节点N2,使得该驱动子电路122开启而被偏置,从而可以对该驱动子电路的初始状态进行调节,缓解上一帧发光阶段带来的迟滞现象造成的显示不良。
例如,在一些示例性中,第一复位电压Init1的绝对值大于驱动子电路的阈值电压的1.5倍,以保证在较短时间内能够快速达到偏置效果。例如,第一复位电压Init1的绝对值可以大于阈值电压的绝对值的2倍、2.5倍或3倍,但不以此为限。
例如,第一复位电压Init1的幅值大于0。
例如,第一复位电压Init1为4V-10V,驱动子电路的阈值电压一般为-5V至-2V,可选地,驱动子电路的阈值电压可以为-3V。
例如,如图2A所示,该像素电路还可以包括补偿子电路128,该补偿子电路128与该第一节点N1和第三节点N3连接,配置为响应于第二扫描信号Ga2导通第一节点N1和第三节点N3,从而控制该驱动子电路122基于写入到该第二节点N2的数据信号Vd向第一节点N1写入补偿电压。例如,该补偿子电路128包括控制端128a、第一端128b和第二端128c,该控制端128a配置为接收该第二扫描信号Ga2,该第一端128b与第三节点N3连接,该第二端128c与第一节点N1连接。
例如,第一扫描信号Ga1可以与第二扫描信号Ga2相同或者不同。例如,该第一扫描信号Ga1与第二扫描心信号Ga2互为反相信号。
例如,该像素电路还可以包括存储子电路127,该存储子电路127包括第一端127a和第二端127b,该第一端127a和第二端127b分别与该第一电源电压端VDD和第一节点N1连接。例如,在数据写入及补偿阶段,补偿子电路128可以响应于该第二扫描信号Ga2而开启,从而可以将数据写入子电路121写入的数据信号存储在该存储子电路127中;同时,补偿子电路128可以将第一节点N1和第三节点N3导通,也即将驱动子电路122的控制端122a和第二端122c电连接,从而可以使驱动子电路122的阈值电压的相关信息也相应地存储在该存储子电路中,从而例如在发光阶段可以利用存储的数据信号以及阈值电压对驱动子电路122进行控制,使得驱动子电路122得到补偿。
例如,该像素电路还可以包括第二发光控制子电路129,该第二发光控制子电路129与第四节点N4连接并配置为通过该第四节点N4与发光元件120的第一电极134连接,该第二发光控制子电路129配置为响应于第二发光控制信号EM2控制驱动电流在第三节点N3和第四节点N4之间的导通,使得该驱动信号可被施加至该发光元件120。例如,该第一发光控制子电路129包括控制端129a、第一端129b和第二端129c,该控制端129a配置为接收该第二发光控制信号EM2,该第一端129b和第二端129c分别与第三节点N3和第四节点N4连接。
例如,该第二发光控制信号EM2与该第一发光控制信号EM1可以是相同的信号或不同的信号。
例如,在发光阶段,第二发光控制子电路129响应于第二发光控制端EM2提供的第二发光控制信号EM2而开启,使得驱动子电路122可以通过第二发光控制子电路129与发光元件120电连接,从而驱动发光元件120在驱动电流的控制下发光;而在非发光阶段,第二发光控制子电路129响应于第二发光控制信号EM2而截止,从而避免有电流流过发光元件120而使其发光,可以提高相应的显示装置的对比度。
例如,该像素电路还可以包括第二复位子电路123,该第二复位子电路123与第四节点N4连接,并配置为通过第四节点N4与发光元件120的第一电极134连接。该第二复位子电路123配置为响应于第二复位控制信号Rst2向第四节点N4写入第二复位电压Init2。
例如,第二复位电压为-2V至-6V。
例如,该第二复位控制信号Rst2与该偏置控制信号SCN可以相同或者不同。
例如,该第二复位控制信号Rst2与该偏置控制信号SCN连接到相同的信号输出端。例如,该第二复位控制信号Rst2与该偏置控制信号SCN通过相同的扫描线传输。
在另一些示例中,该第二复位控制信号Rst2与该偏置控制信号SCN也可以不同。例如,该第二复位控制信号Rst2与该偏置控制信号SCN连接到不同的信号输出端。例如,该第二复位控制信号Rst2与该偏置控制信号SCN分别通过不同的扫描线传输。
例如,第二复位子电路129可以响应于第二复位控制信号Rst2而开启,从而可以将将第二复位电压Init2施加至发光元件120的第一电极134,从而可以对发光元件120的第一电极134进行复位操作,消除之前的发光阶段的影响。
例如,发光元件120包括第一电极134和第二电极135,发光元件120的第一电极134配置为与驱动子电路122的第二端122c连接,发光元件120的第二电极135配置为与第二电源电压端VSS连接。
需要注意的是,在本公开实施例的说明中,第一节点N1、第二节点N2、第三节点N3、第四节点N4并非一定表示实际存在的部件,而是表示电路图中相关电路连接的汇合点。
需要说明的是,在本公开的实施例的描述中,符号Vd既可以表示数据信号端又可以表示数据信号的电平,同样地,符号Ga1、Ga2既可以表示第一扫描信号、第二扫描信号,也可以表示第一扫描信号端和第二扫描信号端,EM1、EM2既可以表示第一发光控制信号、第二发光控制信号,也可以表示第一发光控制端、第二发光控制端,Rst1、Rst2既可以表示第一复位控制信号、第二复位控制信号,又可以表示第一复位控制端、第二复位控制端,符号Init1、Init2既可以表示第一复位电压端和第二复位电压端又可以表示第一复位电压和第二复位电压的电平,SCN既可以表示偏置控制端也可以表示偏置控制信号,Vref既可以表示参考电压端又可以表示参考电压的电平,符号VDD既可以表示第一电源电压端又可以表示第一电源电压,符号VSS既可以表示第二电源电压端又可以表示第二电源电压。以下各实施例与此相同,不再赘述。
图2B示出了图2A所示电路的一种具体实现示例的电路图。如图2B所示,该像素电路包括第一至第八晶体管T1、T2、T3、T4、T5、T6、T7、T8以及存储电容Cst。
例如,如图2B所示,驱动子电路122可以实现为第一晶体管T1(也即驱动晶体管)。第一晶体管T1的栅极作为驱动子电路122的控制端122a,和第一节点N1连接;第一晶体管T1的第一极作为驱动子电路122的第一端122b,和第二节点N2连接;第一晶体管T1的第二极作为驱动子电路122的第二端122c,和第三节点N3连接。
例如,如图2B所示,数据写入子电路121可以实现为第二晶体管T2。第二晶体管T2的栅极和第一扫描线(第一扫描信号端Ga1)连接以接收第一扫描信号,第二晶体管T2的第一极和数据线(数据信号端Vd)连接以接收数据信号,第二晶体管T2的第二极和驱动子电路122的第一端122b(第二节点N2)连接。
例如,如图2B所示,补偿子电路128可以实现为第三晶体管T3(也即补偿晶体管)。第三晶体管T3的栅极、第一极和第二极分别作为该补偿子电路的控制端128a、第一端128b和第二端128c。第三晶体管T3的栅极配置为和第二扫描线(第二扫描信号端Ga2)连接以接收第二扫描信号,第三晶体管T3的第一极和驱动子电路122的第二端122c(第三节点N3)连接,第三晶体管T3的第二极和驱动子电路122的控制端122a(第一节点N1)连接。
例如,如图2B所示,第一发光控制子电路123可以实现为第四晶体管T4,该第四晶体管T4的栅极与第一发光控制线电连接以接收第一发光控制信号,该第四晶体管T3的第一极和第二极分别与第一电源电压端VDD和驱动子电路122的第一端122b(第二节点N2)电连接。
例如,如图2B所示,该第一复位子电路125可以实现为第六晶体管T6(也即复位晶体管),该第六晶体管T6的栅极配置为与第一复位控制线(第一复位控制端)连接以接收第一复位控制信号Rst1,第六晶体管T6的第一极和第一复位电压线连接以接收第一复位电压Init1,第六晶体管T6的第二极配置为和第一节点N1连接。
例如,如图2B所示,该偏置子电路126可以实现为第八晶体管T8(也即偏置晶体管),该第八晶体管T8的栅极配置为与偏置控制线(偏置控制端)电连接以接收偏置控制信号SCN,该第八晶体管T8的第一极与参考电压线(参考端)电连接以接收参考电压Vref,该第八晶体管T8的第二极与驱动子电路122的第一端122b(第二节点N2)电连接。
例如,如图2B所示,该第二复位子电路129可以实现为第七晶体管T7,第七晶体管T7的栅极配置为和第二复位控制线连接以接收第二复位控制信号Rst2,第七晶体管T7的第一极和第二复位电压线连接以接收第二复位电压Init2,第七晶体管T7的第二极配置为和第四节点N4连接。
例如,如图2B所示,第二发光控制子电路124可以实现为第五晶体管T5。第五晶体管T5的栅极和第二发光控制线(第二发光控制端EM2)连接以接收第二发光控制信号EM2,第五晶体管T5的第一极和第二极分别与第三节点N3及第四节点N4连接。
例如,如图2B所示,存储子电路127可以实现为存储电容Cst,该存储电容Cst包括第一电容电极Ca和第二电容电极Cb,该第一电容电极Ca和第一电源电压端VDD连接,该第二电容电极Cb和驱动子电路122的控制端122a连接。
例如,发光元件120具体实现为发光二极管(LED),例如可以是有机发光二极管(OLED)、量子点发光二极管(QLED)或者无机发光二极管,例如可以是微型发光二极管(Micro LED)或者微型OLED。例如,发光元件120可以为顶发射结构、底发射结构或双面发射结。该发光元件120可以发红光、绿光、蓝光或白光等。本公开的实施例对发光元件的具体结构不作限制。例如,发光元件120包括第一电极134、第二电极135以及夹设于该第一电极134和第二电极135之间的发光层。
例如,发光元件120的第一电极134(也称像素电极,例如为阳极)和第四节点N4连接,发光元件120的第二电极135(例如为阴极)配置为和第二电源电压端VSS连接以接收第二电源电压VSS,从驱动子电路122的第二端122c流入发光元件120的电路决定发光元件的亮度。例如第二电源电压端可以接地,即VSS可以为0V。例如,第二电压电源电压VSS也可以为负电压。
例如,该像素电路需要在阈值补偿阶段导通驱动晶体管T1,因此,第一复位电压Init1与第一电源电压VDD的电压差Init1-VDD需要小于驱动晶体管T1的阈值电压Vth。例如,第一复位电压Init1的范围可以为-2至-6V,例如,为-2V、-3V、-4V、-5V、-6V等。例如,Init1-VDD可以小于a*Vth,a的取值范围可以为2-7,例如,a可以为2、4、6、7;Vth可以为-2至-5V,例如-2V、-3V、-5V等。VDD可以大于1.5倍的Vth,例如,VDD可以为Vth的1.6倍、1.8倍、2倍等。
例如,第八晶体管T8的宽长比W/L可以大致等于第七晶体管T7的宽长比W/L;又例如,第八晶体管T8的宽长比W/L可以大于第七晶体管T7的宽长比W/L,也即是T8的宽长比W/L可以稍大,如此可以使得N2节点得到快速复位。
例如,第八晶体管T8的沟道宽W为1.5-3.5,例如可以是1.6、1.8,、1.9、2.0、2.2、2.5、3.0等;沟道长L为2.0-4.5;例如可以是2.5、2.7、3.0、3.2、3.5、4.0等;第七晶体管T7的沟道宽W为1.5-3.5,例如可以是1.6、1.8,、1.9、2.0、2.2、2.5、3.0等;沟道长L为2.0-4.5;例如可以是2.5、2.7、3.0、3.2、3.5、4.0等。
例如,第八晶体管T8的宽长比W/L可以大致等于第六晶体管T6的宽长比W/L;又例如,第八晶体管T8的宽长比W/L可以小于第六晶体管T6的宽长比W/L,如此可以平衡N1节点和N2节点复位能力。
例如,第八晶体管T8的宽长比W/L可以大于第六晶体管T6的宽长比W/L,如此可以提升N2节点复位能力。
例如,第八晶体管T8的沟道宽W为1.5-3.5,例如可以是1.6、1.8,、1.9、2.0、2.2、2.5、3.0等;沟道长L为2.0-4.5;例如可以是2.5、2.7、3.0、3.2、3.5、4.0等;第六晶体管T6的沟道宽W为1.5-3.5,例如可以是1.6、1.8,、1.9、2.0、2.2、2.5、3.0等;沟道长L为2.0-4.5;例如可以是2.5、2.7、3.0、3.2、3.5、4.0等。
需要说明的是,本公开的实施例中采用的晶体管均可以为薄膜晶体管或场效应晶体管或其他特性相同的开关器件,本公开的实施例中均以薄膜晶体管为例进行说明。这里采用的晶体管的源极、漏极在结构上可以是对称的,所以其源极、漏极在结构上可以是没有区别的。在本公开的实施例中,为了区分晶体管除栅极之外的两极,直接描述了其中一极为第一极,另一极为第二极。
此外,按照晶体管的特性区分可以将晶体管分为N型和P型晶体管。当晶体管为P型晶体管时,开启电压为低电平电压(例如,0V、-5V、-10V或其他合适的电压),关闭电压为高电平电压(例如,5V、10V或其他合适的电压);当晶体管为N型晶体管时,开启电压为高电平电压(例如,5V、10V或其他合适的电压),关闭电压为低电平电压(例如,0V、-5V、-10V或其他合适的电压)。
例如,第一晶体管T1、第二晶体管T2、第四晶体管T4、第五晶体管T5、第七晶体管T7及第八晶体管T8为P型晶体管,例如为低温多晶硅薄膜晶体管(LTPS-TFT);第三晶体管T3和第六晶体管T6为N型晶体管,例如为金属氧化物薄膜晶体管。
低温多晶硅薄膜晶体管具有较高的载流子迁移率,并且制作温度要求较低,与玻璃基板兼容,因此较广泛应用于OLED显示基板。采用低温多晶硅薄膜晶体管的显示装置具有分辨率高、反应速度快、亮度高、开口率高等优点。
驱动晶体管(也即第一晶体管T1)的栅极电压的稳定性对于显示基板的显示均一性有重要影响。例如,如果驱动晶体管的栅极漏电现象严重,则会造成驱动晶体管的栅极电压在阈值补偿阶段补偿不足,也即该驱动晶体管的阈值电压得不到完全补偿,从而在发光阶段的驱动电流仍然与该驱动晶体管的阈值电压Vth有关,造成显示装置的亮度的均一性下降。
金属氧化物薄膜晶体管具有漏电流小的优点。由于第三晶体管T3和第六晶体管T6都是与第一晶体管T1(也即驱动晶体管)的栅极直接连接的晶体管,因此,该第三晶体管T3和第六晶体管T6的稳定性直接影响着第一晶体管T1的栅极(N1节点)电压的稳定性。将第三晶体管T3和第六晶体管采用N型的金属氧化物薄膜晶体管,有助于降低晶体管的漏电流从而有助于保持N1节点的电压,从而在补偿阶段,第一晶体管T1的阈值电压有助于得到充分补偿,进而提高发光阶段显示基板的显示均一性。
以下结合图2C所示的信号时序图,对图2B所示的像素电路的工作原理进行说明。如图2C所示,每一帧图像的显示过程包括初始化阶段t1、数据写入及补偿阶段t2和发光阶段t3。
如图2C所示,在本实施例中,第一发光控制信号EM1和第二发光控制信号EM2,采用同一信号,第二复位控制信号Rst2和偏置控制信号SCN采用同一信号;本行子像素的第二扫描信号Ga2与上一行子像素的第一复位控制信号Rst1波形相同,也即采用同一信号。然而,这并不作为对本公开的限制。
在初始化阶段1,输入第一复位控制信号Rst1以开启第六晶体管T6,将第一复位电压Init1施加至第一晶体管T1的栅极(第一节点N1),从而对该第一节点N1复位;输入第二复位控制信号Rst2以开启第八晶体管T8和第七晶体管T7,从而将参考电压Vref施加至第一晶体管T1的第一极(第二节点N2),并将第二复位电压Init2施加至发光元件120的第一电极134(第四节点N4)从而分别对第二节点N2和第四节点N4复位。
该第一复位电压Init1与参考电压Vref使得该第一晶体管T1开启,当该第一晶体管T1为P型晶体管时,Init1-Vref小于0且绝对值大于第一晶体管T1的阈值电压Vth的绝对值。
通过在该初始化阶段对该第一晶体管T1进行偏置,使得第一晶体管T1具有统一的初始状态,从而缓解上一发光阶段引起的迟滞现象。
在数据写入及补偿阶段2,输入第一扫描信号Ga1、第二扫描信号Ga2以及数据信号Vd,第二晶体管T2和第三晶体管T3开启,数据信号Vd由第二晶体管T2写入第二节点N2,并经过第一晶体管T1和第三晶体管T3对第一节点N1充电,直至第一节点N1的电位变化至Vd+Vth时第一晶体管T1截止,其中Vth为第一晶体管T1的阈值电压。该第一节点N1的电位存储于存储电容Cst中得以保持,也就是说将带有数据信号和阈值电压Vth的电压信息存储在了存储电容Cst中,以用于后续在发光阶段时,提供灰度显示数据和对第一晶体管T1自身的阈值电压进行补偿。
由于该第一晶体管T1在初始化阶段已经被预先偏置,因此具有特定的统一的特性曲线,不受到上一帧发光阶段的影响。
例如,该参考电压与该第一复位电压的电压差的绝对值为预设值;该预设值设定为:当所述发光元件被驱动发出最高灰阶(也即255灰阶)亮度的光时,该第一晶体管T1的栅极和第一极的电压差(也即Vd_L255+Vth-VDD)的绝对值小于该预设值;其中,Vd_L255为该发光元件发出最高灰阶亮度的光时该像素电路被写入的数据信号。
通过这种设置,该第一晶体管T1处于较大的正偏压或者负偏压状态,从而无论当前帧写入什么灰阶值的数据,都能获得统一的扫描方向,进一步改善了上述迟滞现象。
例如,当该第一晶体管T1为P型晶体管时,该第一晶体管T1的阈值电压Vth小于0,通过上述设置使得该第一晶体管T1处于较大的负偏压状态,例如,使得该驱动子电路处于如图1所示的A点状态,从而使得无论上一帧是黑画面还是白画面或者其它画面都能同时实现单一的正向扫描,从而改善迟滞现象带来的电流差异。
在发光阶段4,输入第一发光控制信号EM1和第二发光控制信号EM2以分别开启第四晶体管T4和第五晶体管T5,第五晶体管T5将驱动电流施加至OLED以使其发光。流经OLED的驱动电流Ids的值可以根据下述公式得出:
Ids=K(VGS-Vth)2=K[(Vd+Vth-VDD)-Vth]2=K(Vd-VDD)2,其中,
K为第一晶体管的导电系数。
在上述公式中,Vth表示第一晶体管T1的阈值电压,VGS表示第一晶体管T1的栅极和源极(这里为第一极)之间的电压,K为与第一晶体管T1本身相关的一常数值。从上述Ids的计算公式可以看出,流经OLED的驱动电流Ids不再与第一晶体管T1的阈值电压Vth有关,由此可以实现对该像素电路的补偿,解决了驱动晶体管(在本公开的实施例中为第一晶体管T1)由于工艺制程及长时间的操作造成阈值电压漂移的问题,消除其对驱动电流Ids的影响,从而可以改善采用其的显示装置的显示效果。
本公开至少一实施例还提供一种像素电路的驱动方法,用于驱动以上任一实施例提供的像素电路。该驱动方法至少包括:在初始化阶段,开启所述第一复位子电路以将所述第一复位信号写入所述第一节点,开启所述偏置子电路以将所述参考电压写入所述第二节点,从而将所述驱动子电路开启;在数据写入阶段,开启所述数据写入子电路以将所述数据信号写入所述第二节点,其中,所述初始化阶段在所述数据写入阶段之前。具体描述可参考上文,此处不再赘述。
图2D-2G示出了本公开另一些实施例提供的像素电路的示意图。该实施例提供的像素电路与图2A-2B所示实施例提供的像素电路的主要区别在于,该像素电路还包括第一电容C1和第二电容C2。
发明人发现,在像素电路的版图布局的一些情形中,第四节点N4容易与跟第二发光控制子电路124的控制端连接的第五节点N5耦合形成耦合电容,也即第一电容C1,该耦合电容的产生可能由于与该第四节点N4连接的第五晶体管T5(第二发光控制子电路)与发光元件120的第一电极134设置得较近产生的,例如如下图4B所示,在垂直于衬底基板的方向上,该发光元件120的第一电极134与第五晶体管T5的栅极重叠从而形成该第一电容C1。
该第一电容C1使得该第四节点N4上的信号容易受到第二发光控制信号EM2跳变的影响,从而影响到发光元件120的第一电极134上的电压,这在发光阶段容易造成发光亮度不稳定,在非发光阶段会改变第一电极134上的电压,从而引起相邻子像素的发光元件的第一电极134之间的电压差,造成横向漏电而导致相邻子像素间的串色。
为了缓解上述问题,可以在第四节点N4和第六节点N6之间设置第二电容,从而降低该第一电容C1对第四节点N4上信号的影响,该第六节点N6可以是像素电路中除第五节点N5之外的其它电路节点。
例如,该第六节点N6上加载的信号与该五节点N5上加载的信号互为反相信号,从而平衡该第一电容C1对第四节点N4上信号的影响。
例如,该第六节点N6上可以加载固定的电压信号,从而对第四节点N4上的信号起到稳定作用。例如,该第六节点N6与电压线(例如电源电压线、复位电压线等)连接。
例如,结合参考图2F和下图4B所示,在垂直于衬底基板的方向上,发光元件120的第一电极134与第二复位电压线407在垂直于衬底基板的方向上重叠从而形成该第二电容C2。
在另一些示例中,例如,结合参考图2G与下图4B,在垂直于衬底基板的方向上,发光元件120的第一电极134与第一电容电极Ca在垂直于衬底基板的方向上重叠从而形成该第二电容C2,也即该第六节点N6与第一电源电压端VDD连接。
例如,第一电容C1的电容值小于第二电容C2的电容值;例如,第一电容C1的电容值可以为第二电容C2的电容值的0.5-0.9倍,例如为0.6、0.7、0.8倍。
例如,第二电容C2的电容值的取值范围可以为3fF-7fF,例如,可以为3.5fF、4fF、4.5fF、5fF、6fF等。如此,可以有效降低显示基板的侧向漏电从而缓解串色问题。
本公开至少一实施例还提供一种显示基板,包括上述任一实施例提供的像素电路。
图3示出了本公开至少一实施例提供的显示基板的平面示意图。如图3所示,该显示基板20包括显示区110和显示区110外的非显示区103。例如,非显示区103位于显示区110的外围区域。该显示基板20包括位于显示区110中的多个子像素100。例如,该多个子像素成阵列排布,例如沿第一方向D1和第二方向D2排列多个像素行和多个像素列。该第一方向D1和第二方向D2不同,例如二者正交。例如,该像素行和像素列并不一定严格地沿直线延伸,也可以沿着曲线(例如折线)延伸,该曲线总体上分别沿着第一方向D1或第二方向D2延伸。
每个子像素包括驱动发光元件发光的像素电路,多个像素电路沿第一方向D1和第二方向D2排列为阵列。例如,子像素按照传统的RGB的方式构成像素单元以实现全彩显示,本公开对子像素的排列方式及其实现全彩显示的方式不作限制。
例如,如图3所示,该显示基板20还包括位于显示区110中的沿第一方向D1延伸的导线(例如栅线11)和沿第二方向D2延伸的多条导线(例如数据线12),该多条横向导线和多条纵向导线彼此交叉,在显示区110中定义出多个像素区,每个像素区中对应设置一个子像素100。图3中只是示意出了栅线11、数据线12以及子像100在显示基板中的大致的位置关系,具体可以根据实际需要进行设计。
每个子像素100包像素电路和发光元件,该像素电路配置为驱动该发光元件发光。至少一个子像素100的像素电路采用上述任一实施例提供的像素电路。
例如,该显示基板还可以包括位于非显示区中的栅极驱动电路13和数据驱动电路14。该栅极驱动电路13通过栅线11与像素电路连接以提供各种扫描信号,该数据驱动电路14通过数据线12与像素电路连接以提供数据信号。图3中示出的栅极驱动子电路13和数据驱动子电路14,栅线11和数据线12在显示基板中的位置关系只是示例,实际的排布位置可以根据需要进行设计。
例如,显示基板20还可以包括控制电路(未示出)。例如,该控制电路配置为控制数据驱动电路14施加该数据信号,以及控制栅极驱动子电路施加该扫描信号。该控制电路的一个示例为时序控制电路(T-con)。控制电路可以为各种形式,例如包括处理器和存储器,存储器包括可执行代码,处理器运行该可执行代码以执行上述检测方法。
例如,处理器可以是中央处理单元(CPU)或者具有数据处理能力和/或指令执行能力的其它形式的处理装置,例如可以包括微处理器、可编程逻辑控制器(PLC)等。
例如,存储装置可以包括一个或多个计算机程序产品,所述计算机程序产品可以包括各种形式的计算机可读存储介质,例如易失性存储器和/或非易失性存储器。易失性存储器例如可以包括随机存取存储器(RAM)和/或高速缓冲存储器(cache)等。非易失性存储器例如可以包括只读存储器(ROM)、硬盘、闪存等。在计算机可读存储介质上可以存储一个或多个计算机程序指令,处理器可以运行该程序指令期望的功能。在计算机可读存储介质中还可以存储各种应用程序和各种数据。
以下将以该子像素采用图2B所示的像素电路为例、并结合图4A-4B、图5、图6、图7、图8A-8B对本公开至少一实施例提供的显示基板的结构进行示例性说明,然而这并不造成对本公开的限制。
图4A为本公开至少一个实施例提供的显示基板20中一个子像素的示意图,图4B为图4A沿剖面线I-I’的剖视图的一个示例。需要说明的是,为了清楚起见,图4A中省略了发光元件的结构,仅示出了发光元件下方的基板结构;图4B省略了一些在剖面线处不存在直接电连接关系的结构。
如图4A-4B所示,第一半导体层102、第一绝缘层301、第一导电层201、第二绝缘层302、第二导电层202、第三绝缘层303、第二半导体层107、第四绝缘层304、第三导电层203、第五绝缘层305、第四导电层204、第六绝缘层306、第五导电层205、第七绝缘层307、第六导电层206依次设置于衬底基板101上,从而形成如图4A所示的显示基板的结构。
图5对应于图4A示出了该子像素的第一半导体层102和第一导电层201的图案,图6在图5的基础上示出该第二导电层202;图7在图6的基础上示出了第二半导体层107和第三导电层203;图8A示出了第四导电层204,图8B在图7的基础上示出了该第四导电层204。
为了方便说明,在以下的描述中用Tng、Tns、Tnd、Tna分别表示第n晶体管Tn的栅极、第一极、第二极和沟道区,其中n为1-8。
需要说明的是,本公开中所称的“同层设置”是指两种(或两种以上)结构通过同一道沉积工艺形成并通过同一道构图工艺得以图案化而形成的结构,而并不一定位于同一水平面,它们的材料可以相同或者不同。本公开中的“一体的结构”是指两种(或两种以上)结构通过同一道沉积工艺形成并通过同一道构图工艺得以图案化而形成的彼此连接的结构,它们的材料可以相同或不同。
例如,如图5所示,该第一半导体层102包括第一晶体管T1、第二晶体管T2、第四晶体管T4、第五晶体管T5、第七晶体管T7及第八晶体管T8的沟道区(T1a、T2a、T4a、T5a、T7a、T8a)以及第一极(T1s、T2s、T4s、T5s、T7s、T8s)、第二极(T1d、T2d、T4d、T5d、T7d、T8d)。
例如,该显示基板20采用自对准工艺,利用第一导电层201作为掩膜对该第一半导体层102进行导体化处理(例如掺杂处理),使得该第一半导体层102未被该第一导电层201覆盖的部分被导体化,从而第一半导体层位于各晶体管的沟道区两侧的部分被导体化而形成分别该晶体管的第一极和第二极。例如,该第一半导体层102的材料为低温多晶硅材料。
例如,如图5所示,该第一导电层201还包括沿第一方向D1延伸的第一扫描线210、复位控制线(第二复位控制线)220、发光控制线230以及第一复位电压线240。例如,如图5所示,每行子像素对应一条复位控制线220、一条第一扫描线210、一条发光控制线230以及一条第一复位电压线240。
需要说明的是,本公开中信号线沿某一方向延伸是指该信号线的主体部的延伸方向为该某一方向,而并不一定表示该信号线为直线结构,例如该信号线可以包括弯折结构或者从主体部延伸出的突出部或分支部。以下各实施例与此相同,不再赘述。
第一扫描线210与对应一行子像素中的第二晶体管T2的栅极电连接(或为一体的结构)以提供第一扫描信号Ga1,复位控制线220与对应一行子像素中的第七晶体管T7的栅极电连接(或为一体的结构)以提供第二复位控制信号Rst2;该复位控制线220还与对应一行子像素中的第八晶体管T8的栅极电连接(或为一体的结构)以提供偏置控制信号SCN,因此该复位控制线250也充当复位控制线;发光控制线230与对应一行子像素中的第四晶体管T4以及第五晶体管T5的栅极电连接(或为一体的结构)以提供第一发光信号EM1和第二发光控制信号EM2。
例如,如图6所示,该第二导电层202包括第一电容电极Ca。该第一电容电极Ca在垂直于衬底基板101的方向上与第一晶体管T1的栅极T1g重叠从而形成存储电容Cst,也即该第一晶体管T1的栅极T1g充当该存储电容Cst的第二电容电极Cb。例如,该第一电容电极Ca包括开口222,该开口222暴露出该第一晶体管T1的栅极T1g的至少部分,以便于该栅极T1g与其它结构电连接。
例如,该第二导电层202还可以包括沿第一方向D1延伸的第一辅助控制线310和第二辅助控制线320,后文将结合图7对此进行具体说明。
例如,如图7所示,该第二半导体层170包括第三晶体管T3和第六晶体管T6的沟道区(T3a、T6a)、第三晶体管T3和第六晶体管T6的第一极(T3s、T6s)、第三晶体管T3和第六晶体管T6的第二极(T3d、T6d)。
例如,如图7所示,该第三导电层203包括沿第一方向D1延伸的第二扫描线350、第一复位控制线340以及参考电压线330。
例如,该显示基板20采用自对准工艺,利用第三导电层203作为掩膜对该第二半导体层107进行导体化处理(例如掺杂处理),使得该第二半导体层107未被该第三导电层203覆盖的部分被导体化,从而第二半导体层位于第三晶体管T3和第六晶体管T6的沟道区两侧的部分被导体化而形成分别该第三晶体管T3和第六晶体管T6的第一极和第二极。
例如,该第二半导体层107的材料为金属氧化物半导体,例如为IGZO,ZnO,AZO,IZTO等材料。
例如,结合参考图4A-4B和图7,在垂直于衬底基板的方向上,该第二扫描线350与第二辅助控制线320至少部分重叠;例如,该第三晶体管T3的位于该第二扫描线350下方的沟道区T3a在衬底基板上的正投影位于该第二辅助控制线320在衬底基板上的正投影内。
如此,该第二辅助控制线320可以作为遮光层,防止光线从该第三晶体管T3的沟道区背面入射至该沟道区从而对第三晶体管T3的特性造成不良的影响。例如,金属氧化物半导体材料对于光线比较敏感,当该第三晶体管T3采用该金属氧化物半导体材料作为沟道区,光线入射至该沟道区容易引起第三晶体管T3的阈值漂移。通过设置该第二辅助控制线320可以提高该第三晶体管T3的稳定性,进一步稳定了第一晶体管T1的栅极电压。
例如,该第二扫描线350与第二辅助控制线320配置为接收相同的扫描信号,从而该第三晶体管T3形成双面栅极结构,从而提高了第三晶体管T3的栅控能力,进一步稳定了第一晶体管T1的栅极电压。
例如,结合参考图4A-4B和图7,在垂直于衬底基板的方向上,该第一复位控制线340与第一辅助控制线310至少部分重叠;例如,该第六晶体管T6的位于该第一复位控制线340下方的沟道区T6a在衬底基板上的正投影位于该第一辅助控制线310在衬底基板上的正投影内。
如此,该第一辅助控制线310可以作为遮光层,防止光线从该第六晶体管T6的沟道区背面入射至该沟道区从而对第六晶体管T6的特性造成不良的影响。例如,金属氧化物半导体材料对于光线比较敏感,当该第六晶体管T6采用该金属氧化物半导体材料作为沟道区,光线入射至该沟道区容易引起第六晶体管T6的阈值漂移。通过设置该第一辅助控制线310可以提高该第六晶体管T6的稳定性,进一步稳定了第一晶体管T1的栅极电压。
例如,该第一复位控制线340与第一辅助控制线310配置为接收相同的扫描信号,从而该第六晶体管T6形成双面栅极结构,从而提高了第六晶体管T6的栅控能力,进一步稳定了第一晶体管T1的栅极电压。
例如,结合参考图4A-4B以及图8A-8B,该第四导电层204包括连接电极401,该连接电极401的一端通过第一电容电极Ca中的开口222以及绝缘层中的过孔501与该第一晶体管T1的栅极T1g,即第二电容电极Cb电连接,另一端通过过孔502与该第三晶体管T3的第二极T3d电连接,从而将该第二电容电极Cb与该第三晶体管T3的第二极T3d电连接。例如,该过孔501贯穿第二绝缘层302、第三绝缘层303、第四绝缘层304和第五绝缘层305。例如,该过孔502贯穿第四绝缘层304和第五绝缘层305。
例如,如图8A-8B所示,该第四导电层204还包括连接电极402,该连接电极402分别通过过孔503和过孔513与第六晶体管T6的第一极T6s以及第一复位电压线240电连接,从而将该第六晶体管T6的第一极T6s与第一复位电压线240电连接,使得该第六晶体管T6的第一极T6s可以从该第一复位电压线240接收第一复位电压Init1。
例如,结合参考图4A-4B以及图8A-8B,该第四导电层204还包括连接电极403,该连接电极403分别通过过孔504和过孔514与第三晶体管T3的第一极T3s以及第五晶体管T5的第一极T5s电连接,从而将第三晶体管T3的第一极T3s与第五晶体管T5的第一极T5s电连接。
例如,结合参考图4A-4B以及图8A-8B,该第四导电层204还包括连接电极404,该连接电极404通过过孔505与第五晶体管T5的第二极T5d以及第七晶体管T7的第二极T7d电连接,以将该第五晶体管T5的第二极T5d以及第七晶体管T7的第二极T7d与发光元件120的第一电极134电连接。
例如,结合参考图4A-4B以及图8A-8B,该第四导电层204还包括连接电极405,该连接电极405分别通过过孔507和过孔508与第八晶体管T8的第一极T8s及参考电压线330电连接,从而将第八晶体管T8的第一极T8s与参考电压线330电连接。
例如,结合参考图4A-4B以及图8A-8B,该第四导电层204还包括连接电极406,该连接电极406分别通过过孔511和过孔512与第八晶体管T8的第二极T8d及第一晶体管T1的第一极T1s电连接,从而将第八晶体管T8的第二极T8d与第一晶体管T1的第一极T1s电连接。
例如,结合参考图4A和图7,在第二方向D2上,第八晶体管T8(也即偏置子电路)与第七晶体管T7(也即第二复位子电路)位于第一晶体管T1(也即驱动子电路)的同一侧(第一侧),该第六晶体管T6(也即第一复位子电路)与第三晶体管T3(也即补偿子电路)位于该第一晶体管T1的同一侧(第二侧),该第一侧与第二侧为该第一晶体管T1在第二方向D2上相对的两侧。
这种设计便于该偏置子电路与第二复位子电路共用扫描线(即第二复位控制线220),且当该第八晶体管T8的第二极T8d通过连接电极406与第一晶体管T1的第一极T1s(也即第四晶体管T4的第二极T4d)电连接时,该连接电极406与该第一复位控制线340及第二扫描线350在垂直于衬底基板的方向上均不重叠,从而避免了该连接电极406上的信号对该第一复位控制线340及第二扫描线350上的信号造成干扰,如此可以使得第一晶体管T1的栅极T1g(也即N1节点)的复位更稳定。
例如,结合参考图4A-4B以及图8A-8B,该第四导电层204还包括第二复位电压线407,该第二复位电压线407通过过孔506与第七晶体管T7的第一极T7s电连接,从而使得该第七晶体管T7的第一极T7s可以从该第二复位电压线407接收第二复位电压Init2。
例如,该第二复位电压线407大致沿第一方向D1延伸,该第二复位电压线407包括与该第一方向D1平行的部分。
例如,结合参考图4A-4B以及图8B,在垂直于衬底基板的方向上,该第二复位控制线220、参考电压线330、第二复位电压线407三者至少部分重叠,如此可以尽量减少信号线的遮挡面积,有效提高显示基板的开口率。
例如,如图5、图8A-8B所示,该第四导电层204还包括连接电极408,该连接电极408配置为加载第一电源电压VDD。该连接电极408分别通过过孔509和过孔510与第四晶体管T4的第一极T4s以及第一电容电极Ca电连接。
例如,如图8A-8B所示,该第四导电层204还包括连接电极409,该连接电极409通过过孔508与第二晶体管T2的第一极T2s电连接。
结合参考图4A,该第五导电层205包括沿第二方向D2延伸的数据线610,该数据线610通过过孔601与该连接电极409电连接,从而连接到第二晶体管T2的第一极T2s。
例如,该第五导电层205包括沿第二方向D2延伸的多条数据线610。例如,该多条数据线610与多列子像素一一对应电连接以提供数据信号Vd,每条数据线610与所对应的一列子像素中的第二晶体管T2的第一极T2s电连接以提供该数据信号Vd。
例如,结合参考图4A-4B以及图8A-8B,该第五导电层205还包括连接电极620,该连接电极620通过过孔602与连接电极404电连接,以将该连接电极404与发光元件120的第一电极134电连接。
上述连接电极620和404作为转接电极,将位于下方的晶体管的第一极引出从而与上方的发光元件电连接,这种设置可以避免在垂直于衬底基板的方向上,过孔直接贯通导致导电材料的填充深度过深导致连接不良、断线或不平坦,通过设置转接电极降低了过孔的深度,提高了接触良率。
参考图4B,第六导电层206包括发光元件120的第一电极134。
例如,参考图4B,该显示基板20还可以包括位于发光元件的第一电极上的像素界定层308。像素界定层308中形成开口暴露出像素电极134的至少部分从而界定显示基板各个子像素的开口区(即有效发光区)600。发光元件120的发光层136至少形成于该开口内(发光层136还可以覆盖部分的像素界定层远离发光元件的第一电极一侧的表面),第二电极135形成于发光层136上从而形成该发光元件120。例如,该第二电极135为公共电极,整面布置于该显示基板20中。例如像素电极134为发光元件的阳极,第二电极135为发光元件的阴极。
例如,衬底基板101可以为刚性基板,例如玻璃基板、硅基板等,也可以由具有优良的耐热性和耐久性的柔性材料形成,例如聚酰亚胺(PI)、聚碳酸酯(PC)、聚乙烯对苯二甲酸乙二醇酯(PET)、聚乙烯、聚丙烯酸酯、多芳基化合物、聚醚酰亚胺、聚醚砜、聚乙二醇对苯二甲酸酯(PET)、聚乙烯(PE)、聚丙烯(PP)、聚砜(PSF)、聚甲基丙烯酸甲酯(PMMA)、三醋酸纤维素(TAC)、环烯烃聚合物(COP)和环烯烃共聚物(COC)等。
例如,该第一半导体层102和第二半导体层107的材料包括但不限于硅基材料(非晶硅a-Si,多晶硅p-Si等)、金属氧化物半导体(IGZO,ZnO,AZO,IZTO等)以及有机物材料(六噻吩,聚噻吩等)。
例如,该第一到第五导电层的材料可以包括金(Au)、银(Ag)、铜(Cu)、铝(Al)、钼(Mo)、镁(Mg)、钨(W)以及以上金属组合而成的合金材料;或者导电金属氧化物材料,例如氧化铟锡(ITO)、氧化铟锌(IZO)、氧化锌(ZnO)、氧化锌铝(AZO)等。
例如,该发光元件120为顶发射结构,第一电极134具有反射性而第二电极135具有透射性或半透射性。例如,第一电极134为阳极,第二电极135为阴极。例如,第一电极134为ITO/Ag/ITO叠层结构,透明导电材料ITO为高功函数的材料,与发光材料直接接触可以提高空穴注入率;金属材料Ag有助于提高第一电极的反射率。例如;第二电极135为低功函数的材料以充当阴极,例如为半透射的金属或金属合金材料,例如为Ag/Mg合金材料。
例如,第一绝缘层301、第二绝缘层302、第三绝缘层303、第四绝缘层304、第五绝缘层305、第六绝缘层306例如为无机绝缘层,例如氧化硅、氮化硅、氮氧化硅等硅的氧化物、硅的氮化物或硅的氮氧化物,或者氧化铝、氮化钛等包括金属氮氧化物绝缘材料。例如,第七绝缘层307和像素界定层308分别为有机绝缘材料,例如为聚酰亚胺(PI)、丙烯酸酯、环氧树脂、聚甲基丙烯酸甲酯(PMMA)等有机绝缘材料。例如,第七绝缘层307为平坦化层;例如第七绝缘层307的材料为光刻胶材料。
本公开至少一实施例还提供一种显示面板,包括以上任一显示基板20。例如,该显示面板为OLED显示面板,相应地其包括的显示基板20为OLED显示基板。该显示基板20可以包括发光元件,也可以不包括发光元件,也即该发光元件可以在显示基板20完成后在面板厂形成。在该显示基板20本身不包括发光元件的情形下,本公开实施例提供的显示面板除了包括显示基板20之外,还进一步包括发光元件。
如图9所示,例如,该显示面板30还包括设置于显示基板20上的封装层801和盖板802,该封装层801配置为对显示基板20上的发光元件进行密封以防止外界的湿气和氧向该发光元件及驱动子电路的渗透而造成对器件的损坏。例如,封装层801包括有机薄膜或者包括无机薄膜、有机薄膜、无机薄膜交替层叠的结构。例如,该封装层801与显示基板20之间还可以设置吸水层(未示出),配置为吸收发光元件在前期制作工艺中残余的水汽或者溶胶。盖板802例如为玻璃盖板或柔性盖板。例如,盖板802和封装层801可以为一体的结构。
本公开的至少一实施例还提供一种显示装置40,如图10所示,该显示装置40包括上述任一显示基板20或显示面板30,本实施例中的显示装置可以为:显示器、OLED面板、OLED电视、电子纸、手机、平板电脑、笔记本电脑、数码相框、导航仪等任何具有显示功能的产品或部件。
以上所述仅是本发明的示范性实施方式,而非用于限制本发明的保护范围,本发明的保护范围由所附的权利要求确定。

Claims (20)

1.一种像素电路,包括:
驱动子电路,包括与第一节点连接的控制端、与第二节点连接的第一端和与第三节点连接的第二端,且所述驱动子电路配置为根据所述控制端的电压控制从所述第二节点到所述第三节点且用于驱动发光元件的驱动电流;
数据写入子电路,与所述第二节点连接,且配置为响应于第一扫描信号将数据信号写入所述第二节点;
第一发光控制子电路,与所述第二节点和第一电源电压端连接,配置为响应于第一发光控制信号将来自所述第一电源电压端的第一电源电压写入所述第二节点;
第一复位子电路,与所述第一节点连接,且配置为响应于第一复位控制信号将第一复位电压写入所述第一节点;
偏置子电路,与所述第二节点连接,且配置为响应于偏置控制信号将参考电压写入所述第二节点,从而开启所述驱动子电路。
2.如权利要求1所述的像素电路,其中,所述参考电压与所述第一复位电压的电压差的绝对值为预设值;
所述预设值设定为:当所述发光元件被驱动发出最高灰阶亮度的光时,所述驱动子电路的控制端与第一端的电压差的绝对值小于所述预设值。
3.如权利要求1所述的像素电路,还包括第二复位子电路,
其中,所述第二复位子电路与第四节点连接,并配置为通过所述第四节点与发光元件的第一电极连接,并配置为响应于第二复位控制信号将第二复位电压写入所述第四节点。
4.如权利要求3所述的像素电路,其中,所述偏置控制信号与所述第二复位控制信号为同一信号。
5.如权利要求1所述的像素电路,还包括第二发光控制子电路,
其中,所述第二发光控制子电路与所述第三节点以及第四节点连接,并配置为通过所述第四节点与所述发光元件的第一电极连接;
所述第二发光控制子电路配置为响应于第二发光控制信号导通所述第三节点和所述第四节点。
6.如权利要求1所述的像素电路,还包括补偿子电路,
其中,所述补偿子电路与所述第一节点和所述第三节点连接,配置为响应于第二扫描信号导通所述第一节点和所述第三节点,从而控制所述驱动子电路基于写入到所述第二节点的数据信号向所述第一节点写入补偿电压。
7.如权利要求1所述的像素电路,还包括存储子电路,
其中,所述存储子电路包括第一端和第二端,所述存储子电路的第一端和第二端分别与所述第一电源电压端和所述第一节点连接。
8.如权利要求1-7任一所述的像素电路,其中,所述偏置子电路包括偏置晶体管,所述第一复位子电路包括复位晶体管;
所述偏置晶体管为P型晶体管,所述复位晶体管为N型晶体管。
9.一种显示基板,包括:
衬底基板;
多个子像素,沿第一方向和第二方向成阵列分布于所述衬底基板上;
其中,所述多个子像素中的至少一个包括如权利要求1-7任一所述的像素电路。
10.如权利要求9所述的显示基板,还包括沿所述第一方向延伸的偏置控制线,
其中,所述偏置子电路包括偏置晶体管;
所述偏置控制线与所述偏置晶体管的栅极电连接以提供所述偏置控制信号。
11.如权利要求10所述的显示基板,还包括参考电压线,
其中,所述参考电压线与所述偏置晶体管的第一极电连接以提供所述参考电压;
所述参考电压线位于所述偏置控制线远离衬底基板的一侧。
12.如权利要求10所述的显示基板,还包括连接电极,
其中,所述偏置晶体管的第二极与通过所述连接电极与所述驱动子电路的第一端电连接;
所述连接电极位于所述偏置控制线远离所述衬底基板的一侧。
13.如权利要求10所述的显示基板,其中,当所述像素电路包括第二复位子电路的情形下,在所述第二方向上,所述偏置子电路与所述第二复位子电路位于所述驱动子电路的同一侧。
14.如权利要求13所述的显示基板,其中,所述第二复位子电路包括复位晶体管,
所述偏置控制线还与所述复位晶体管的栅极电连接以提供所述第二复位控制信号。
15.如权利要求9所述的显示基板,其中,在所述第二方向上,所述第一复位子电路与所述偏置子电路位于所述驱动子电路的相对两侧。
16.如权利要求9所述的显示基板,还包括沿所述第一方向延伸的第一复位控制线,
其中,所述第一复位子电路包括复位晶体管,所述第一复位控制线与所述复位晶体管的栅极电连接以提供所述第一复位控制信号。
17.如权利要求16所述的显示基板,还包括沿所述第一方向延伸的第一复位电压线,
其中,所述第一复位电压线与所述复位晶体管的第一极电连接以提供所述第一复位电压。
18.如权利要求17所述的显示基板,其中,在垂直于所述衬底基板的方向上,所述第一复位电压线位于所述复位晶体管的有源层靠近所述衬底基板的一侧,所述第一复位控制线位于所述复位晶体管的有源层远离所述衬底基板的一侧。
19.一种显示装置,包括如权利要求9-18任一所述的显示基板。
20.一种如权利要求1-8任一所述的像素电路的驱动方法,包括:
在初始化阶段,开启所述第一复位子电路以将所述第一复位信号写入所述第一节点,开启所述偏置子电路以将所述参考电压写入所述第二节点,从而将所述驱动子电路开启;
在数据写入阶段,开启所述数据写入子电路以将所述数据信号写入所述第二节点,
其中,所述初始化阶段在所述数据写入阶段之前。
CN202110897625.2A 2021-07-30 2021-08-05 像素电路及其驱动方法、显示基板及显示装置 Pending CN115691408A (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
US18/273,201 US20240153428A1 (en) 2021-07-30 2022-07-08 Pixel Circuit and Driving Method Therefor, Display Substrate, and Display Apparatus
PCT/CN2022/104654 WO2023005641A1 (zh) 2021-07-30 2022-07-08 像素电路及其驱动方法、显示基板及显示装置

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
PCT/CN2021/109894 WO2023004817A1 (zh) 2021-07-30 2021-07-30 像素驱动电路及其驱动方法、显示面板
CNPCT/CN2021/109894 2021-07-30

Publications (1)

Publication Number Publication Date
CN115691408A true CN115691408A (zh) 2023-02-03

Family

ID=83065190

Family Applications (6)

Application Number Title Priority Date Filing Date
CN202180002066.2A Active CN115023756B (zh) 2021-07-30 2021-07-30 像素驱动电路及其驱动方法、显示面板
CN202110898740.1A Pending CN115691423A (zh) 2021-07-30 2021-08-05 像素驱动电路及显示面板
CN202110897625.2A Pending CN115691408A (zh) 2021-07-30 2021-08-05 像素电路及其驱动方法、显示基板及显示装置
CN202110897722.1A Pending CN115691419A (zh) 2021-07-30 2021-08-05 像素电路及其驱动方法、显示基板、显示装置
CN202110898582.XA Pending CN115691420A (zh) 2021-07-30 2021-08-05 像素电路及其驱动方法、显示基板、显示装置
CN202180002499.8A Pending CN116210042A (zh) 2021-07-30 2021-09-09 像素电路及其驱动方法、显示装置

Family Applications Before (2)

Application Number Title Priority Date Filing Date
CN202180002066.2A Active CN115023756B (zh) 2021-07-30 2021-07-30 像素驱动电路及其驱动方法、显示面板
CN202110898740.1A Pending CN115691423A (zh) 2021-07-30 2021-08-05 像素驱动电路及显示面板

Family Applications After (3)

Application Number Title Priority Date Filing Date
CN202110897722.1A Pending CN115691419A (zh) 2021-07-30 2021-08-05 像素电路及其驱动方法、显示基板、显示装置
CN202110898582.XA Pending CN115691420A (zh) 2021-07-30 2021-08-05 像素电路及其驱动方法、显示基板、显示装置
CN202180002499.8A Pending CN116210042A (zh) 2021-07-30 2021-09-09 像素电路及其驱动方法、显示装置

Country Status (3)

Country Link
US (6) US20240257732A1 (zh)
CN (6) CN115023756B (zh)
WO (6) WO2023004817A1 (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN117059038A (zh) * 2023-09-13 2023-11-14 惠科股份有限公司 像素驱动电路及显示装置

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN116741094B (zh) * 2023-06-28 2024-06-07 惠科股份有限公司 显示面板、显示驱动方法及显示装置

Family Cites Families (60)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101141541B1 (ko) * 2005-12-19 2012-05-03 엘지디스플레이 주식회사 게이트 구동회로의 구동방법
KR101859474B1 (ko) * 2011-09-05 2018-05-23 엘지디스플레이 주식회사 유기 발광 다이오드 표시 장치의 화소 회로
KR101848506B1 (ko) * 2011-11-18 2018-04-12 엘지디스플레이 주식회사 유기발광 표시장치
KR102046446B1 (ko) * 2013-08-22 2019-11-20 삼성디스플레이 주식회사 화소, 화소의 구동 방법 및 화소를 포함하는 표시 장치
KR102016614B1 (ko) * 2013-12-03 2019-09-02 삼성디스플레이 주식회사 유기전계발광 표시장치와 그 구동방법
KR102118926B1 (ko) * 2013-12-23 2020-06-04 엘지디스플레이 주식회사 유기 발광 표시 장치
JP6270492B2 (ja) * 2014-01-14 2018-01-31 日本放送協会 駆動回路
KR102150022B1 (ko) * 2014-05-27 2020-09-01 삼성디스플레이 주식회사 리페어 픽셀 회로 및 이를 포함하는 유기 발광 표시 장치
KR102216995B1 (ko) * 2014-06-26 2021-02-22 삼성디스플레이 주식회사 유기발광 표시장치
CN104485071B (zh) * 2014-12-22 2017-08-25 昆山国显光电有限公司 像素电路及其驱动方法和有源矩阵有机发光显示器
CN105528992A (zh) * 2016-01-29 2016-04-27 深圳市华星光电技术有限公司 像素补偿电路、方法、扫描驱动电路及平面显示装置
KR102547871B1 (ko) * 2016-12-01 2023-06-28 삼성디스플레이 주식회사 화소 및 이를 가지는 유기전계발광 표시장치
US10127859B2 (en) * 2016-12-29 2018-11-13 Lg Display Co., Ltd. Electroluminescent display
CN106558287B (zh) * 2017-01-25 2019-05-07 上海天马有机发光显示技术有限公司 有机发光像素驱动电路、驱动方法及有机发光显示面板
CN106910460B (zh) * 2017-04-28 2019-07-19 深圳市华星光电半导体显示技术有限公司 像素驱动电路和显示面板
CN107274830B (zh) * 2017-07-12 2019-07-02 上海天马有机发光显示技术有限公司 一种像素电路、其驱动方法及有机电致发光显示面板
CN107256695B (zh) * 2017-07-31 2019-11-19 上海天马有机发光显示技术有限公司 像素电路、其驱动方法、显示面板及显示装置
CN107342044B (zh) * 2017-08-15 2020-03-03 上海天马有机发光显示技术有限公司 像素电路、显示面板和像素电路的驱动方法
CN107358917B (zh) * 2017-08-21 2020-04-28 上海天马微电子有限公司 一种像素电路、其驱动方法、显示面板及显示装置
CN107610651B (zh) * 2017-10-31 2019-11-08 武汉天马微电子有限公司 像素电路、像素电路的驱动方法和显示面板
KR102592012B1 (ko) * 2017-12-20 2023-10-24 삼성디스플레이 주식회사 화소 및 이를 포함하는 유기발광 표시장치
KR102563660B1 (ko) * 2018-01-15 2023-08-08 삼성디스플레이 주식회사 화소 및 이를 갖는 유기발광 표시장치
CN108169577B (zh) * 2018-01-26 2020-06-23 京东方科技集团股份有限公司 一种电容检测方法
CN108492775B (zh) * 2018-05-14 2020-03-17 昆山国显光电有限公司 阵列基板、显示屏及显示装置
CN109119029B (zh) * 2018-06-19 2020-06-30 北京大学深圳研究生院 像素电路及其驱动方法、显示装置和电子设备
CN108777130A (zh) * 2018-06-21 2018-11-09 京东方科技集团股份有限公司 像素电路及显示装置
CN108831385B (zh) * 2018-06-25 2020-04-28 上海天马有机发光显示技术有限公司 扫描驱动电路、显示装置和驱动方法
CN109285500B (zh) * 2018-12-05 2020-11-13 武汉天马微电子有限公司 像素驱动电路和有机发光显示装置
CN111402810B (zh) * 2019-01-02 2022-08-12 京东方科技集团股份有限公司 像素电路及其驱动方法以及显示面板
US10916198B2 (en) * 2019-01-11 2021-02-09 Apple Inc. Electronic display with hybrid in-pixel and external compensation
CN109801592B (zh) * 2019-03-27 2021-01-22 京东方科技集团股份有限公司 像素电路及其驱动方法、显示基板
KR102651138B1 (ko) * 2019-05-20 2024-03-26 삼성디스플레이 주식회사 화소 및 이를 포함하는 표시 장치
CN110047432B (zh) * 2019-05-30 2020-07-28 京东方科技集团股份有限公司 一种像素电路、其驱动方法、显示面板及显示装置
CN110223636B (zh) * 2019-06-17 2021-01-15 京东方科技集团股份有限公司 像素驱动电路及其驱动方法、显示装置
KR20210021219A (ko) * 2019-08-16 2021-02-25 삼성디스플레이 주식회사 화소 회로
CN110648629B (zh) * 2019-10-31 2023-09-22 厦门天马微电子有限公司 显示面板及其制作方法、显示装置
CN210348517U (zh) * 2019-11-15 2020-04-17 京东方科技集团股份有限公司 显示基板、显示面板和显示装置
CN113196495B (zh) * 2019-11-29 2024-02-02 京东方科技集团股份有限公司 显示基板及显示装置
CN211062442U (zh) * 2020-01-17 2020-07-21 昆山国显光电有限公司 像素电路和显示面板
KR20210095278A (ko) * 2020-01-22 2021-08-02 삼성디스플레이 주식회사 표시 장치 및 그 구동 방법
CN111354307B (zh) * 2020-04-09 2022-02-15 武汉天马微电子有限公司 一种像素驱动电路及驱动方法、有机发光显示面板
CN111445857B (zh) * 2020-04-17 2021-05-14 上海天马有机发光显示技术有限公司 像素驱动电路及其驱动方法和显示装置
CN111489701B (zh) * 2020-05-29 2021-09-14 上海天马有机发光显示技术有限公司 阵列基板及其驱动方法、显示面板和显示装置
CN111613177A (zh) * 2020-06-28 2020-09-01 上海天马有机发光显示技术有限公司 一种像素电路及其驱动方法、显示面板和显示装置
CN111710303B (zh) * 2020-07-16 2021-08-10 京东方科技集团股份有限公司 像素驱动电路及其驱动方法、显示装置
WO2022061852A1 (zh) * 2020-09-28 2022-03-31 京东方科技集团股份有限公司 像素驱动电路及显示面板
CN117198203A (zh) * 2020-10-15 2023-12-08 厦门天马微电子有限公司 显示面板及其驱动方法以及显示装置
CN112102785B (zh) * 2020-10-15 2024-04-16 厦门天马微电子有限公司 像素电路、显示面板及其驱动方法和显示装置
CN112116890B (zh) * 2020-10-15 2024-03-26 厦门天马微电子有限公司 显示面板及其驱动方法以及显示装置
KR20220082178A (ko) * 2020-12-09 2022-06-17 삼성디스플레이 주식회사 화소 및 표시 장치
CN112599099B (zh) * 2020-12-21 2022-04-26 京东方科技集团股份有限公司 像素驱动电路及其像素驱动方法
CN112735314B (zh) * 2020-12-30 2023-01-13 合肥维信诺科技有限公司 像素电路及其驱动方法、显示面板和显示装置
CN112785958A (zh) * 2021-02-01 2021-05-11 昆山国显光电有限公司 阵列基板、显示面板及显示装置
CN112908246A (zh) * 2021-02-24 2021-06-04 昆山国显光电有限公司 像素电路及其驱动方法、显示面板
CN113140179B (zh) * 2021-04-12 2022-08-05 武汉华星光电半导体显示技术有限公司 像素驱动电路及其驱动方法、显示面板
KR20230010897A (ko) * 2021-07-12 2023-01-20 삼성디스플레이 주식회사 화소 및 표시 장치
EP4300474A4 (en) * 2021-07-30 2024-02-28 BOE Technology Group Co., Ltd. PIXEL CIRCUIT, CONTROL METHOD AND DISPLAY DEVICE
WO2023004813A1 (zh) * 2021-07-30 2023-02-02 京东方科技集团股份有限公司 像素电路、驱动方法和显示装置
EP4280201A4 (en) * 2021-07-30 2024-05-22 BOE Technology Group Co., Ltd. PIXEL DRIVER CIRCUIT AND CONTROL METHODS THEREFOR AND DISPLAY BOARD
EP4300471A4 (en) * 2021-07-30 2024-03-06 BOE Technology Group Co., Ltd. PIXEL CIRCUIT AND CONTROL METHOD THEREOF AND DISPLAY DEVICE

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN117059038A (zh) * 2023-09-13 2023-11-14 惠科股份有限公司 像素驱动电路及显示装置

Also Published As

Publication number Publication date
WO2023005641A1 (zh) 2023-02-02
US20240203338A1 (en) 2024-06-20
US20240257732A1 (en) 2024-08-01
WO2023005670A1 (zh) 2023-02-02
US20240135885A1 (en) 2024-04-25
CN115023756A (zh) 2022-09-06
CN115691419A (zh) 2023-02-03
CN115691420A (zh) 2023-02-03
CN116210042A (zh) 2023-06-02
US20240135872A1 (en) 2024-04-25
US20240185794A1 (en) 2024-06-06
WO2023004817A1 (zh) 2023-02-02
WO2023005669A1 (zh) 2023-02-02
CN115023756B (zh) 2023-10-20
US20240153428A1 (en) 2024-05-09
US20240233601A9 (en) 2024-07-11
WO2023005597A1 (zh) 2023-02-02
CN115691423A (zh) 2023-02-03
WO2023004949A1 (zh) 2023-02-02
US20240233599A9 (en) 2024-07-11

Similar Documents

Publication Publication Date Title
CN208173203U (zh) 显示面板及显示装置
CN208335702U (zh) 显示面板及显示装置
WO2022057527A1 (zh) 显示基板及显示装置
CN110875009B (zh) 显示面板及其驱动方法
CN113936604B (zh) 显示基板及显示装置
CN113763883B (zh) 显示基板及显示装置
WO2023005641A1 (zh) 像素电路及其驱动方法、显示基板及显示装置
WO2023066279A1 (zh) 显示基板及显示装置
WO2022061852A1 (zh) 像素驱动电路及显示面板
US11783777B2 (en) Pixel circuit and driving method thereof, display substrate and driving method thereof, and display apparatus
CN114616613B (zh) 显示基板和显示装置
WO2022057528A1 (zh) 显示基板及显示装置
CN114616614B (zh) 显示基板和显示装置
US20240233646A1 (en) Display substrate and display device
JP7525525B2 (ja) 表示基板及びその駆動方法、表示装置
KR20210018658A (ko) 표시 장치
WO2022241713A1 (zh) 像素电路及其驱动方法、显示基板及显示装置
WO2022227055A1 (zh) 显示基板及显示装置
WO2022232987A1 (zh) 显示基板及显示装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination