CN208335702U - 显示面板及显示装置 - Google Patents

显示面板及显示装置 Download PDF

Info

Publication number
CN208335702U
CN208335702U CN201820713468.9U CN201820713468U CN208335702U CN 208335702 U CN208335702 U CN 208335702U CN 201820713468 U CN201820713468 U CN 201820713468U CN 208335702 U CN208335702 U CN 208335702U
Authority
CN
China
Prior art keywords
pole
transistor
grid
line
electrically connected
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201820713468.9U
Other languages
English (en)
Inventor
许晨
郝学光
乔勇
吴新银
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
BOE Technology Group Co Ltd
Beijing BOE Technology Development Co Ltd
Original Assignee
BOE Technology Group Co Ltd
Beijing BOE Technology Development Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by BOE Technology Group Co Ltd, Beijing BOE Technology Development Co Ltd filed Critical BOE Technology Group Co Ltd
Priority to CN201820713468.9U priority Critical patent/CN208335702U/zh
Application granted granted Critical
Publication of CN208335702U publication Critical patent/CN208335702U/zh
Priority to US16/477,308 priority patent/US11380257B2/en
Priority to PCT/CN2019/071187 priority patent/WO2019218713A1/zh
Priority to JP2019570502A priority patent/JP7402053B2/ja
Priority to EP19734657.0A priority patent/EP3796302A4/en
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3233Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0421Structural details of the set of electrodes
    • G09G2300/0426Layout of electrodes and connections
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0819Several active elements per pixel in active matrix panels used for counteracting undesired variations, e.g. feedback or autozeroing
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • G09G2300/0852Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor being a dynamic memory with more than one capacitor
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • G09G2300/0861Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor with additional control of the display period without amending the charge stored in a pixel memory, e.g. by means of additional select electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0243Details of the generation of driving signals
    • G09G2310/0251Precharge or discharge of pixel before applying new pixel voltage
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0209Crosstalk reduction, i.e. to reduce direct or indirect influences of signals directed to a certain pixel of the displayed image on other pixels of said image, inclusive of influences affecting pixels in different frames or fields or sub-images which constitute a same image, e.g. left and right images of a stereoscopic display
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0209Crosstalk reduction, i.e. to reduce direct or indirect influences of signals directed to a certain pixel of the displayed image on other pixels of said image, inclusive of influences affecting pixels in different frames or fields or sub-images which constitute a same image, e.g. left and right images of a stereoscopic display
    • G09G2320/0214Crosstalk reduction, i.e. to reduce direct or indirect influences of signals directed to a certain pixel of the displayed image on other pixels of said image, inclusive of influences affecting pixels in different frames or fields or sub-images which constitute a same image, e.g. left and right images of a stereoscopic display with crosstalk due to leakage current of pixel switch in active matrix panels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0219Reducing feedthrough effects in active matrix panels, i.e. voltage changes on the scan electrode influencing the pixel voltage due to capacitive coupling
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/04Maintaining the quality of display appearance
    • G09G2320/043Preventing or counteracting the effects of ageing

Abstract

一种显示面板及显示装置,所述显示面板包括像素电路结构、发光元件、栅线、数据线和电压信号线。所述栅线、所述数据线和所述电压信号线分别与所述像素电路结构连接以提供扫描信号、数据信号以及电压信号;所述像素电路结构包括驱动晶体管以及提供于所述数据线与所述电压信号线之间的第一稳定电容;所述驱动晶体管与所述发光元件电连接,并在所述扫描信号及所述数据信号的控制下输出驱动电流以驱动所述发光元件发光;所述电压信号为恒定的电压信号。该显示面板通过设置该第一稳定电容,从而可以降低数据线上的信号对驱动晶体管栅极的干扰。

Description

显示面板及显示装置
技术领域
本公开的实施例涉及一种显示面板及显示装置。
背景技术
在显示领域,有机发光二极管(OLED)显示面板具有自发光、对比度高、能耗低、视角广、响应速度快、可用于挠曲性面板、使用温度范围广、制造简单等特点,具有广阔的发展前景。
实用新型内容
本公开实施例提供一种显示面板和显示装置,该显示面板的像素电路结构可以降低数据线上的信号波动对其驱动晶体管的栅极的信号的影响,从而提高显示面板的显示性能。
本公开实施例提供一种显示面板,包括像素电路结构、发光元件、栅线、数据线和电压信号线,所述栅线、所述数据线和所述电压信号线分别与所述像素电路结构连接以提供扫描信号、数据信号以及电压信号;所述像素电路结构包括驱动晶体管以及提供于所述数据线与所述电压信号线之间的第一稳定电容;所述驱动晶体管与所述发光元件电连接,并在所述扫描信号及所述数据信号的控制下输出驱动电流以驱动所述发光元件发光;所述电压信号为恒定的电压信号。
例如,所述第一稳定电容包括第一电容电极和第二电容电极,所述第一电容电极与所述电压信号线电连接,所述第二电容电极与所述数据线电连接。
例如,所述显示面板还包括基板,所述像素电路结构、所述栅线、所述数据线和所述电压信号线设置于所述基板之上,所述第一电容电极和所述第二电容电极在垂直于所述基板的方向上彼此重叠。
例如,所述电压信号线与所述数据线同层设置且延伸方向相同,所述第一电容电极设置于数据线靠近所述基板的一侧;所述显示面板还包括设置于所述数据线和所述第一电容电极之间的层间绝缘层,所述第一电容电极通过贯穿所述层间绝缘层的过孔与所述电压信号线电连接。
例如,所述显示面板还包括补偿晶体管,所述驱动晶体管的第一极和第二极分别连接所述电压信号线与所述发光元件;所述补偿晶体管的第一极和第二极分别与所述驱动晶体管的第二极和栅极连接,所述补偿晶体管的栅极连接所述扫描线。
例如,所述补偿晶体管包括有源层,所述有源层包括第一极区、第二极区以及位于第一极区和第二极区之间的沟道区,所述第一极区和第二极区为导体化区,所述显示面板还包括第一连接电极,所述第一连接电极连接所述第二极区和所述驱动晶体管的栅极。
例如,所述像素电路结构还包括存储电容,所述存储电容的第一极和第二极分别与所述电压信号线和所述驱动晶体管的栅极电连接,其中,所述存储电容的第一极与所述第一电容电极同层设置,并与所述驱动晶体管的栅极在垂直于所述基板的方向上彼此重叠。
例如,所述存储电容的第一极与所述数据线在垂直于所述基板的方向上彼此重叠。
例如,所述存储电容的第一极上设置有开口,所述第一连接电极通过所述开口与所述驱动晶体管的栅极电连接。
例如,所述像素电路结构还包括第二稳定电容和/或第三稳定电容,所述第二稳定电容提供于所述数据线和所述驱动晶体管的第一极之间,所述第三稳定电容提供与所述电压信号线和所述驱动晶体管的第一极之间。
例如,所述像素电路结构还包括数据写入晶体管、第一发光控制晶体管、第二发光控制晶体管以及第一复位晶体管和第二复位晶体管,所述数据写入晶体管的第一极和第二极分别与所述数据线及所述驱动晶体管的第一极电连接,所述数据写入晶体管的栅极与所述扫描线电连接;所述第一发光控制晶体管的栅极与发光控制信号线电连接,所述第一发光控制晶体管的第一极和第二极分别与所述电压信号线及所述驱动晶体管的第一极电连接;所述第二发光控制晶体管的栅极与所述发光控制信号线电连接,所述第二发光控制晶体管的第一极和第二极分别与所述驱动晶体管的第二极以及所述发光元件的第二极电连接;所述第一复位晶体管的栅极与复位控制信号线电连接,所述第一复位晶体管的第一极和第二极分别与所述初始化信号线以及所述驱动晶体管的栅极电连接;所述第二复位晶体管的栅极与所述复位控制信号线电连接,所述第二复位晶体管的第一极和第二极分别与初始化信号线以及所述发光元件的第一极电连接。
本公开实施例还提供一种显示面板,包括基板以及设置于基板上的像素电路结构、发光元件、栅线、数据线、第一电源线、第二电源线、发光控制信号线、初始化信号线以及复位信号线,所述像素电路包括存储电容、驱动晶体管、数据写入晶体管、补偿晶体管、第一发光控制晶体管、第二发光控制晶体管、第一复位晶体管以及第二复位晶体管。所述存储电容的第一极与所述第一电源线电连接,所述存储电容的第二极通过第一连接电极与所述补偿晶体管的第二极电连接。所述数据写入晶体管的栅极与所述栅线电连接,所述数据写入晶体管的第一极与第二极分别与所述数据线、所述驱动晶体管的第一极电连接。所述补偿晶体管的栅极与所述栅线电连接,所述补偿晶体管的第一极和第二极分别与所述驱动晶体管的第二极和栅极电连接。所述第一发光控制晶体管的栅极与所述发光控制信号线电连接,所述第一发光控制晶体管的第一极与第二极分别与所述第一电源线和所述驱动晶体管的第一极电连接。所述第二发光控制晶体管的栅极与所述发光控制信号线电连接,所述第二发光控制晶体管的第一极与第二极分别与所述驱动晶体管的第二极、所述发光元件的第一极电连接。所述第一复位晶体管的栅极与复位控制信号线电连接,所述第一复位晶体管的第一极和第二极分别与所述初始化信号线以及所述驱动晶体管的栅极电连接。所述第二复位晶体管的栅极与所述复位控制信号线电连接,所述第二复位晶体管的第一极和第二极分别与所述初始化信号线以及所述发光元件的第一极电连接。所述发光元件的第二极与所述第二电源线电连接。所述像素电路结构还包括设置于所述数据线和所述第一电源线之间的第一稳定电容,所述第一稳定电容包括第一电容电极;所述栅线、所述驱动晶体管的栅极和所述存储电容的第二极同层设置;所述第一电容电极、所述初始化信号线、所述存储电容的第一极同层设置;所述数据线、所述第一电源线以及所述第一连接电极同层设置。所述第一电容电极与所述数据线在垂直于所述基板的方向上彼此重叠。
例如,所述阈值补偿晶体管和所述第一复位晶体管为金属氧化物半导体薄膜晶体管或者双栅型薄膜晶体管。
本公开实施例还提供一种显示装置,包括上述显示面板。
附图说明
为了更清楚地说明本公开实施例的技术方案,下面将对实施例或相关技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅涉及本公开的一些实施例,并非对本公开的限制。
图1为本公开的实施例提供一种显示面板的结构示意图;
图2为本公开实施例提供的一种显示面板的平面示意图;
图3为本公开实施例提供的显示面板中一个像素单元的时序信号图;
图4为本公开另一实施例提供的一种显示面板的结构示意图;
图5为本公开实施例提供的一种显示面板的平面示意图;
图6为图5中显示面板沿剖面线I-I’的剖视图;以及
图7为图5中显示面板沿剖面线II-II’的剖视图。
具体实施方式
下面将结合附图,对本公开实施例中的技术方案进行清楚、完整地描述参考在附图中示出并在以下描述中详述的非限制性示例实施例,更加全面地说明本公开的示例实施例和它们的多种特征及有利细节。应注意的是,图中示出的特征不是必须按照比例绘制。本公开省略了已知材料、组件和工艺技术的描述,从而不使本公开的示例实施例模糊。所给出的示例仅旨在有利于理解本公开示例实施例的实施,以及进一步使本领域技术人员能够实施示例实施例。因而,这些示例不应被理解为对本公开的实施例的范围的限制。
除非另外特别定义,本公开使用的技术术语或者科学术语应当为本公开所属领域内具有一般技能的人士所理解的通常意义。本公开中使用的“第一”、“第二”以及类似的词语并不表示任何顺序、数量或者重要性,而只是用来区分不同的组成部分。此外,在本公开各个实施例中,相同或类似的参考标号表示相同或类似的构件。
在有机发光二极管显示面板的像素单元中,驱动晶体管与有机发光元件连接,在数据信号、扫描信号等信号的控制下向有机发光元件输出驱动电流,从而驱动有机发光元件发光。由于驱动晶体管的栅极电压的大小直接与有机发光元件中的驱动电流大小相关,栅极信号的稳定对于实现有机发光元件的发光稳定以及显示面板的显示稳定是一个重要因素。
在研究中,发明人发现,数据信号在数据线上传输时,数据信号的波动容易对驱动晶体管的栅极信号造成干扰,例如数据信号通过数据线与驱动晶体管的栅极之间形成的寄生电容对栅极信号造成干扰,从而影响栅极信号的稳定性。
图1为本公开的实施例提供一种显示面板的结构示意图,图2为本公开实施例提供的一种显示面板的平面结构示意图。请一并参阅图1和图2,显示面板100包括呈矩阵排布的多个像素单元101,每个像素101单元包括像素电路结构10、发光元件20以及栅线11、数据线12及电压信号线。发光元件20为有机发光元件OLED,发光元件20在其对应的像素电路结构10的驱动下发出红光、绿光、蓝光,或者白光等。该电压信号线可以是一条也可以包括多条。例如,如图所示,该电压信号线包括第一电源线13、第二电源线14、发光控制信号线15、初始化信号线16和复位控制信号线17等。
例如,第一电源线13配置为为像素电路结构10提供恒定的第一电压信号ELVDD,第二电源线14配置为提供恒定的第二电压信号ELVSS,并且第一电压信号ELVDD大于第二电压信号ELVSS。发光控制信号线15配置为提供发光控制信号EM。初始化信号线16和复位控制信号线17分别配置为提供初始化信号Vint和复位控制信号Reset,其中,初始化信号Vint为恒定的电压信号,其大小例如可以介于电压信号ELVDD和第二电压信号ELVSS之间,但不限于此,例如小于或等于第二电压信号ELVSS。
该像素电路结构10包括驱动晶体管T1、数据写入晶体管T2、补偿晶体管T3、第一发光控制晶体管T4、第二发光控制晶体管T5、第一复位晶体管T6、第二复位晶体管T7以及存储电容Cst。驱动晶体管T1与发光元件20电连接,并在扫描信号Scan、数据信号Data、第一电压信号ELVDD、第二电压信号ELVSS等信号的控制下输出驱动电流以驱动发光元件20发光。
像素电路结构10还包括设置于数据线12与第一电源线13之间的第一稳定电容C1。当数据线12上的数据信号Data发生变化时,第一稳定电容C1可以降低数据线12与驱动晶体管T1栅极之间寄生电容对驱动晶体管T1栅极信号的干扰。
在实际情况中,例如可以设计使得第一稳定电容C1的电容值大于数据线12与驱动晶体管T1栅极之间寄生电容的10倍以上。当该寄生电容的电容值相较于第一稳定电容C1忽略不计时,则该数据线信号通过该寄生电容对栅极信号的影响也可以忽略不计。
第一稳定电容的C1可以有多种设置方式。例如,第一稳定电容可以包括第一电容电极和第二电容电极,第一电容电极与第一电源线13电连接,第二电容电极与数据线12电连接。需要说明的是,第一电容电极可以是第一电源线13的一部分或者单独设置的与第一电源线13电连接的电极,这两种情形都包括在上述“第一电容电极与第一电源线电连接”的范围内。同样,第二电容电极可以是数据线12的一部分或者单独设置的与数据线12电连接的电极,这两种情形都包括在上述“第二电容电极与数据线电连接”的范围内。
例如,在制备过程中,在显示面板100的基板上通过半导体工艺制备像素电路结构,其包括层叠的电路层、绝缘层等。第一电容电极与第二电容电极可以在垂直于显示面板100的基板的方向上彼此重叠,且二者之间由绝缘层(介电层)间隔开,由此构成电容器。在实际设计中,可以通过设计第一电容电极与第二电容电极之间的距离、中间的绝缘层的材料(即介电常数)以及二者之间的重叠面积来调节第一稳定电容C1的电容值。
如图1所示,存储电容Cst的第一极与第一电源线13电连接,存储电容Cst的第二极与补偿晶体管T3的第二极电连接。数据写入晶体管T2的栅极与栅线11电连接,数据写入晶体管T2的第一极与第二极分别与数据线12、驱动晶体管T1的第一极电连接。补偿晶体管T3的栅极与栅线11电连接,补偿晶体管T3的第一极和第二极分别与驱动晶体管T1的第二极和栅极电连接。第一发光控制晶体管T4的栅极与发光控制信号线15电连接,第一发光控制晶体管T4的第一极与第二极分别与第一电源线13和驱动晶体管T1的第一极电连接。第二发光控制晶体管T5的栅极与发光控制信号线15电连接,第二发光控制晶体管T5的第一极与第二极分别与驱动晶体管T1的第二极、发光元件20的第一极电连接。第一复位晶体管T6的栅极与复位控制信号线17电连接,第一复位晶体管T6的第一极和第二极分别与初始化信号线16以及驱动晶体管T1的栅极电连接。第二复位晶体管T7的栅极与复位控制信号线17电连接,第二复位晶体管T7的第一极和第二极分别与初始化信号线16以及发光元件20的第一极电连接。发光元件20的第二极与第二电源线14电连接。需要说明的是,本公开的实施例中采用的晶体管均可以为薄膜晶体管或场效应晶体管或其他特性相同的开关器件。这里采用的晶体管的源极、漏极在结构上可以是对称的,所以其源极、漏极在结构上可以是没有区别的。在本公开的实施例中,为了区分晶体管除栅极之外的两极,直接描述了其中一极为第一极,另一极为第二极,所以本公开实施例中全部或部分晶体管的第一极和第二极根据需要是可以互换的。例如,本公开实施例所述的晶体管的第一极可以为源极,第二极可以为漏极;或者,晶体管的第一极为漏极,第二极为源极。
此外,按照晶体管的特性区分可以将晶体管分为N型和P型晶体管。本公开实施例以晶体管均采用P型晶体管为例进行说明。基于本公开对该实现方式的描述和教导,本领域普通技术人员在无需做出创造性劳动前提下,能够容易想到将本公开实施例的像素电路结构中至少部分晶体管采用N型晶体管,即采用N型晶体管或N型晶体管和P型晶体管组合的实现方式,因此,这些实现方式也是在本公开的保护范围内的。
例如,本公开实施例采用的晶体管的有源层可以为单晶硅、多晶硅(例如低温多晶硅)或金属氧化物半导体材料(如IGZO、AZO等)。在一个示例中,该晶体管均为P型LTPS(低温多晶硅)薄膜晶体管。在另一个示例中,与驱动晶体管T1栅极直接连接的阈值补偿晶体管T3和第一复位晶体管T6为金属氧化物半导体薄膜晶体管,即晶体管的沟道材料为金属氧化物半导体材料(如IGZO、AZO等),金属氧化物半导体薄膜晶体管具有较低的漏电流,可以有助于降低驱动晶体管T1的栅极漏电流。
例如,本公开实施例采用的晶体管可以包括多种结构,如顶栅型、底栅型或者双栅结构。在一个示例中,与驱动晶体管T1栅极直接连接的阈值补偿晶体管T3和第一复位晶体管T6为双栅型薄膜晶体管,可以有助于降低驱动晶体管T1的栅极漏电流。
例如,如图2所示,本公开实施例提供的显示面板100还包括:数据驱动器102、扫描驱动器103和控制器104。数据驱动器102被配置为根据控制器104的指令向像素单元101提供数据信号Data;扫描驱动器103被配置为根据控制器104的指令向像素单元101提供发光控制信号EM、扫描信号Scan以及复位控制信号Reset等。例如,扫描驱动器103为安装于该显示面板上的GOA(Gate On Array)结构,或者为与该显示面板进行绑定(Bonding)的驱动芯片(IC)结构。例如,还可以采用不同的驱动器分别提供发光控制信号EM和扫描信号Scan。例如,显示面板100还包括电源(图中未示出)以提供上述电压信号,根据需要可以为电压源或电流源,所述电源被配置为分别通过第一电源线13、第二电源线14、以及初始化信号线16向像素单元101提供第一电源电压ELVDD、第二电源电压ELVSS、以及初始化信号Vint等。
图3为本公开实施例提供的显示面板中一个像素单元的时序信号图。以下将结合图3对本公开实施例提供的显示面板一个像素单元的驱动方法进行说明。
如图3所示,在一帧显示时间段内,像素单元的驱动方法包括复位阶段t1、数据写入及阈值补偿阶段t2和发光阶段t3。
在复位阶段t1,设置发光控制信号EM为关闭电压,设置复位控制信号Reset为开启电压,设置扫描信号Scan为关闭电压。
在数据写入及阈值补偿阶段t2,设置发光控制信号EM为关闭电压,设置复位控制信号Reset为关闭电压,设置扫描信号Scan为开启电压。
在发光阶段t3,设置发光控制信号EM为开启电压,设置复位控制信号Reset为关闭电压,设置扫描信号Scan为关闭电压。
例如,本公开实施例中的开启电压是指能使相应晶体管第一极和第二级导通的电压,关闭电压是指能使相应晶体管的第一极和第二级断开的电压。当晶体管为P型晶体管时,开启电压为低电压(例如,0V),关闭电压为高电压(例如,5V);当晶体管为N型晶体管时,开启电压为高电压(例如,5V),关闭电压为低电压(例如,0V)。图3所示的驱动波形均以P型晶体管为例进行说明,即开启电压为低电压(例如,0V),关闭电压为高电压(例如,5V)。
请一并参阅图1和图3,在复位阶段t1,发光控制信号EM为关闭电压,复位控制信号Reset为开启电压,扫描信号Scan为关闭电压。此时,第一复位晶体管T6和第二复位晶体管T7处于导通状态,而数据写入晶体管T2、阈值补偿晶体管T3、第一发光控制晶体管T4和第二发光控制晶体管T5处于关闭状态。第一复位晶体管T6将初始化信号(初始化电压)Vint传输到驱动晶体管T1的栅极并被存储电容Cst存储,将驱动晶体管T1复位并消除上一次(上一帧)发光时存储的数据,第二复位晶体管T7将初始化信号Vint传输到发光元件20的第一极,以将发光元件20复位。
在数据写入及阈值补偿阶段t2,发光控制信号EM为关闭电压,复位控制信号Reset为关闭电压,扫描信号Scan为开启电压。此时,数据写入晶体管T2和补偿晶体管T3处于导通状态,而第一发光控制晶体管T4、第二发光控制晶体管T5、第一复位晶体管T6和第二复位晶体管T7处于关闭状态。此时,数据写入晶体管T2将数据信号电压Vdata传输到驱动晶体管T1的第一极,即,数据写入晶体管T2接收扫描信号Scan和数据信号Data并根据扫描信号Scan向驱动晶体管T1的第一极写入数据信号Data。补偿晶体管T3导通将驱动晶体管T1连接成二极管结构,由此可对于驱动晶体管T1的栅极进行充电。充电完成之后,驱动晶体管T1的栅极电压为Vdata+Vth,其中,Vdata为数据信号电压,Vth为驱动晶体管T1的阈值电压,即,补偿晶体管T3接收扫描信号Scan并根据扫描信号Scan对驱动晶体管T1的栅极电压进行阈值电压补偿。在此阶段,存储电容Cst两端的电压差为ELVDD-Vdata-Vth。
在发光阶段t3,发光控制信号EM为开启电压,复位控制信号Reset为关闭电压,扫描信号Scan为关闭电压。第一发光控制晶体管T4和第二发光控制晶体管T5处于导通状态,而数据写入晶体管T2、补偿晶体管T3、第一复位晶体管T6和第二复位晶体管T7处于关闭状态。第一电源信号ELVDD通过第一发光控制晶体管T4传输到驱动晶体管T1的第一极,驱动晶体管T1的栅极电压保持为Vdata+Vth,发光电流I通过第一发光控制晶体管T4、驱动晶体管T1和第二发光控制晶体管T5流入发光元件20,发光元件20发光。即,第一发光控制晶体管T4和第二发光控制晶体管T5接收发光控制信号EM,并根据发光控制信号EM控制有发光元件20发光。发光电流I满足如下饱和电流公式:
K(Vgs-Vth)2=K(Vdata+Vth-ELVDD-Vth)2=K(Vdata-ELVDD)2
其中,μn为驱动晶体管的沟道迁移率,Cox为驱动晶体管T1单位面积的沟道电容,W和L分别为驱动晶体管T1的沟道宽度和沟道长度,Vgs为驱动晶体管T1的栅极与源极(也即本实施例中驱动晶体管T1的第一极)之间的电压差。
由上式中可以看到流经发光元件20的电流与驱动晶体管T1的阈值电压无关。因此,本像素电路结构非常好的补偿了驱动晶体管T的阈值电压。
例如,在显示面板的像素阵列中,为了方便布线,复位控制信号线17可以设置为上一行像素单元的扫描线,也即复位控制信号由上一行像素单元的扫描信号Scan(n-1)充当,从而减少了布线以及信号数量。
例如,发光阶段t3的时长占一帧显示时间段的比例可被调节。这样,可以通过调节发光阶段t3的时长占一帧显示时间段的比例控制发光亮度。例如,通过控制显示面板中的扫描驱动器103或者额外设置的驱动器实现调节发光阶段t3的时长占一帧显示时间段的比例。
例如,在其他示例中,第一稳定电容C1还可以设置于数据线12和其它提供恒定电压信号的信号线之间。例如,第一稳定电容C1设置于数据线12与第二电源线14之间,或者第一稳定电容C1设置于数据线12与初始化信号线16之间。在其他示例中,可以不提供第一发光控制晶体管T4或第二发光控制晶体管T5,或者可以不提供第一复位晶体管T6或第二复位晶体管T7等,也即本公开实施例不限于图1所示出的具体像素电路,可以采用其他能实现对于驱动晶体管补偿的像素电路。基于本公开对该实现方式的描述和教导,本领域普通技术人员在没有做出创造性劳动前提下能够容易想到的其它设置方式,都属于本公开的保护范围之内。
图4为本公开另一实施例提供的显示面板的示意图。如图所示,本实施例提供的显示面板与图1中的显示面板的区别在于,显示面板100还包括第二稳定电容C2和/或第三稳定电容C3,第二电容C2设置于数据线12和驱动晶体管T1的第一极之间,第三稳定电容C3设置于第一电源线13和驱动晶体管T1的第一极之间。由于第二稳定电容C2的存在,数据线12与驱动晶体管T1的栅极之间的寄生电容对驱动晶体管T1的栅极信号的干扰得以进一步减小。由于第三稳定电容C3的存在,第一电源线13与驱动晶体管T1的栅极之间的寄生电容对驱动晶体管T1的栅极信号的干扰得以减小。
图5为本图1中显示面板100的一种示例性平面结构示意图(示例性布图)。为了清楚起见,图中仅示出了驱动晶体管T1、数据写入晶体管T2、补偿晶体管T3、存储电容Cst以及第一稳定电容C1的结构,其它晶体管的结构并未示出。图6为图5中显示面板沿剖面线I-I’的剖视图,图7为图5中显示面板沿剖面线II-II’的剖视图。以下将结合图5-图7对本公开实施例提供的显示面板100进行示范性说明。
需要说明的是,本公开中所称的“同层设置”是指两种(或两种以上)材料层结构通过同一道沉积工艺形成并通过同一道构图工艺得以图案化,因此二者(多者)的材料相同。
还需要说明的是,本公开所称的A与B电连接包括A是B的一部分以及B是A的一部分的情形。
为了方便说明,在图中以及以下的说明中用T1g、T1s、T1d、T1a分别表示驱动晶体管T1的栅极、第一极、第二极和沟道区,用T2g、T2s、T2d、T2a分别表示数据写入晶体管T2的栅极、第一极、第二极和沟道区,用T3g、T3s、T3d、T3a分别表示补偿晶体管T3的栅极、第一极、第二极和沟道区,用Csa和Csb分别表示存储电容的第一极和第二极。
如图所示,显示面板100包括基板200以及依次层叠设置于基板200上的半导体图案层21、第一绝缘层22、第一导电图案层23、第二绝缘层24、第二导电图案层25、层间绝缘层26、第三导电图案层27。
例如,半导体图案层21包括驱动晶体管T1的有源层、数据写入晶体管T2的有源层及补偿晶体管T3的有源层。
例如,第一导电图案层23包括栅线11、存储电容Cst的第二极Csb、驱动晶体管T1的栅极T1g、数据写入晶体管的栅极T2g和补偿晶体管的栅极T3g。
例如,第二导电图案层25包括存储电容Cst的第一极Csa。
例如,存储电容Cst的第一极Csa与驱动晶体管T1的栅极T1g在垂直于基板200的方向上彼此重叠。
例如,第三导电图案层27包括数据线12和第一电源线13。
如图所示,栅线11沿第一方向D1延伸,数据线12和第一电源线13沿第二方向D2延伸并且同层设置。例如,第一方向D1和第二方向D2基本垂直。
在本实施例中,第一稳定电容C1包括单独设置的与第一电源线13电连接的第一电容电极18,第一稳定电容C1的第二电容电极由数据线12本身的一部分充当。在其它实施例中,第二电容电极也可以单独设置为与第一电源线13连接的电极。
例如,第一电容电极18设置于数据线12靠近基板200的一侧,并与存储电容Cst的第一电容电极Csa同层设置。第一电容电极18通过穿过层间绝缘层26的第一过孔260与第一电源线13电连接。第一电容电极18和数据线12在垂直于基板200的方向上彼此重叠,从而形成第一稳定电容C1。
例如,在显示面板200的制作过程中,采用自对准工艺,以第一导电图案层23为掩模对半导体图案层21进行导体化处理,例如,采用离子注入对半导体图案层21进行重掺杂,从而使得半导体图案层21未被第一导电图案层23覆盖的部分被导体化,形成驱动晶体管T1的源极区(第一极T1s)和漏极区(第二极T1d)、数据写入晶体管T2的源极区(第一极T2s)和漏极区(第二极T2d)以及补偿晶体管T3的源极区(第一极T3s)和漏极区(第二极T3d)。半导体图案层21被第一导电图案层23覆盖的部分保留半导体特性,形成各晶体管的沟道区T1a、T2a和T3a。
例如,显示面板200还包括第一连接电极19,第一连接电极19配置为连接补偿晶体管T3的漏极区驱动晶体管T1的栅极T1g,从而将补偿晶体管T3的第二极T3d与驱动晶体管T1的栅极T1g电连接。
例如,第一连接电极19与数据线12同层设置,且与数据线12的延伸方向相同。
请一并参阅图5和图6,由于数据线12、第一连接电极19以及补偿晶体管T3的第二极T3d彼此之间存在寄生电容,通过将第一电容电极18设置于数据线12靠近基板200的一侧,该第一电容电极可以起到垫高该数据线的作用,可以增大数据线12与第一连接电极19以及补偿晶体管T3的第二极T3d的侧面之间的距离,从而可以降低该寄生电容。例如,由于补偿晶体管T3的第二极T3d与驱动晶体管T1的栅极直接连接,降低该寄生电容有助于降低该数据线对驱动晶体管T1的栅极信号的干扰。
例如,第一连接电极19在第一电容电极18所在层(也即第二导电图案层23)上的正投影与第一电容电极18在垂直于数据线12延伸方向的方向(也即第一方向D1)上彼此重叠。
例如,请参阅图6,第一连接电极19在第一电容电极18所在层(也即第二导电图案层23)上的正投影与第一电容电极18在垂直于数据线12延伸方向的方向(也即第一方向D1)上彼此重叠。
例如,存储电容Cst的第一极Csa上设置有开口250,第一连接电极19通过该开口以及贯穿第二绝缘层24和层间绝缘层26的第二过孔240与驱动晶体管T1的栅极T1g(也即存储电容Cst的第二极Csb)电连接。
例如,第一连接电极19通过贯穿第一绝缘层22、第二绝缘层24及层间绝缘层26的第三过孔220与补偿晶体管T3的第二极T3d电连接。
例如,第一电源线13通过贯穿层间绝缘层26的第四过孔261与存储电容Cst的第一极Csa电连接。
例如,请一并参考图5,存储电容Cst的第一极Csa与数据线13在垂直于基板的方向上彼此重叠,从而构成第四稳定电容C4。由于存储电容Cst的第一极Csa与第一电源线13电连接,该第四稳定电容C4也形成于该第一电源线与该数据线之间,进一步降低了数据线12与驱动晶体管T1栅极之间寄生电容对驱动晶体管T1栅极信号的干扰。例如,第一绝缘层22、第二绝缘层24和层间绝缘层26的材料可以包括无机绝缘材料,例如氮化硅、氮氧化硅等,或者氧化铝、氮化钛等。例如,该绝缘材料还可以包括丙烯酸、聚甲基丙烯酸甲酯(PMMA)等有机绝缘材料。例如,该绝缘层可以是单层结构也可以是多层结构。
例如,第一导电图案层23、第二导电图案层25及第三导电图案层27的材料包括金(Au)、银(Ag)、铜(Cu)、铝(Al)、钼(Mo)、镁(Mg)、钨(W)以及以上金属组合而成的合金材料;或者导电金属氧化物材料,例如氧化铟锡(ITO)、氧化铟锌(IZO)、氧化锌(ZnO)、氧化锌铝(AZO)等。
例如,显示面板100还可以包括设置于基板200与半导体图案层21之间的缓冲层28。例如,基板200为玻璃基板,缓冲层28为二氧化硅,用于防止基板200中杂质(金属离子)扩散到像素电路结构之中。
例如,本公开实施例提供的显示面板可以应用于手机、平板电脑、电视机、显示器、笔记本电脑、数码相框、导航仪等任何具有显示功能的产品或部件。例如,该显示面板为有机发光二极管显示面板。
本公开实施例还提供一种显示装置,包括上述显示面板。例如,该显示装置可以为应用该显示面板的手机、平板电脑、电视机、显示器、笔记本电脑、数码相框、导航仪等电子装置。例如,该显示装置为有机发光二极管显示装置。
虽然上文中已经用一般性说明及具体实施方式,对本公开作了详尽的描述,但在本公开实施例基础上,可以对之作一些修改或改进,这对本领域技术人员而言是显而易见的。因此,在不偏离本公开精神的基础上所做的这些修改或改进,均属于本公开要求保护的范围。

Claims (14)

1.一种显示面板,其特征在于,包括像素电路结构、发光元件、栅线、数据线和电压信号线,其中,
所述栅线、所述数据线和所述电压信号线分别与所述像素电路结构连接以提供扫描信号、数据信号以及电压信号;
所述像素电路结构包括驱动晶体管以及提供于所述数据线与所述电压信号线之间的第一稳定电容;
所述驱动晶体管与所述发光元件电连接,并在所述扫描信号及所述数据信号的控制下输出驱动电流以驱动所述发光元件发光;
所述电压信号为恒定的电压信号。
2.如权利要求1所述的显示面板,其特征在于,所述第一稳定电容包括第一电容电极和第二电容电极,其中,
所述第一电容电极与所述电压信号线电连接,所述第二电容电极与所述数据线电连接。
3.如权利要求2所述的显示面板,其特征在于,还包括基板,其中,
所述像素电路结构、所述栅线、所述数据线和所述电压信号线设置于所述基板之上,所述第一电容电极和所述第二电容电极在垂直于所述基板的方向上彼此重叠。
4.如权利要求3所述的显示面板,其特征在于,所述电压信号线与所述数据线同层设置且延伸方向相同,所述第一电容电极设置于数据线靠近所述基板的一侧;
所述显示面板还包括设置于所述数据线和所述第一电容电极之间的层间绝缘层,所述第一电容电极通过贯穿所述层间绝缘层的过孔与所述电压信号线电连接。
5.如权利要求4所述的显示面板,其特征在于,还包括补偿晶体管,其中,
所述驱动晶体管的第一极和第二极分别连接所述电压信号线与所述发光元件;
所述补偿晶体管的第一极和第二极分别与所述驱动晶体管的第二极和栅极连接,所述补偿晶体管的栅极连接扫描线。
6.如权利要求5所述的显示面板,其特征在于,所述补偿晶体管包括有源层,所述有源层包括第一极区、第二极区以及位于第一极区和第二极区之间的沟道区,所述第一极区和所述第二极区为导体化区,其中,
所述显示面板还包括第一连接电极,所述第一连接电极连接所述第二极区和所述驱动晶体管的栅极。
7.如权利要求6所述的显示面板,其特征在于,所述像素电路结构还包括存储电容,所述存储电容的第一极和第二极分别与电压信号线和所述驱动晶体管的栅极电连接,其中,
所述存储电容的第一极与所述第一电容电极同层设置,并与所述驱动晶体管的栅极在垂直于所述基板的方向上彼此重叠。
8.如权利要求7所述的显示面板,其特征在于,所述存储电容的第一极与所述数据线在垂直于所述基板的方向上彼此重叠。
9.如权利要求7所述的显示面板,其特征在于,所述存储电容的第一极上设置有开口,所述第一连接电极通过所述开口与所述驱动晶体管的栅极电连接。
10.如权利要求6所述的显示面板,其特征在于,所述像素电路结构还包括第二稳定电容和/或第三稳定电容,其中,
所述第二稳定电容提供于所述数据线和所述驱动晶体管的第一极之间,
所述第三稳定电容提供与所述电压信号线和所述驱动晶体管的第一极之间。
11.如权利要求6所述的显示面板,其特征在于,所述像素电路结构还包括数据写入晶体管、第一发光控制晶体管、第二发光控制晶体管以及第一复位晶体管和第二复位晶体管,其中,
所述数据写入晶体管的第一极和第二极分别与所述数据线及所述驱动晶体管的第一极电连接,所述数据写入晶体管的栅极与所述扫描线电连接;
所述第一发光控制晶体管的栅极与发光控制信号线电连接,所述第一发光控制晶体管的第一极和第二极分别与所述电压信号线及所述驱动晶体管的第一极电连接;
所述第二发光控制晶体管的栅极与所述发光控制信号线电连接,所述第二发光控制晶体管的第一极和第二极分别与所述驱动晶体管的第二极以及所述发光元件的第二极电连接;
所述第一复位晶体管的栅极与复位控制信号线电连接,所述第一复位晶体管的第一极和第二极分别与初始化信号线以及所述驱动晶体管的栅极电连接;
所述第二复位晶体管的栅极与所述复位控制信号线电连接,所述第二复位晶体管的第一极和第二极分别与初始化信号线以及所述发光元件的第一极电连接。
12.一种显示面板,其特征在于,包括基板以及设置于所述基板上的像素电路结构、发光元件、栅线、数据线、第一电源线、第二电源线、发光控制信号线、初始化信号线以及复位信号线,所述像素电路包括存储电容、驱动晶体管、数据写入晶体管、补偿晶体管、第一发光控制晶体管、第二发光控制晶体管、第一复位晶体管以及第二复位晶体管,其中,
所述存储电容的第一极与所述第一电源线电连接,所述存储电容的第二极通过第一连接电极与所述补偿晶体管的第二极电连接;
所述数据写入晶体管的栅极与所述栅线电连接,所述数据写入晶体管的第一极与第二极分别与所述数据线、所述驱动晶体管的第一极电连接;
所述补偿晶体管的栅极与所述栅线电连接,所述补偿晶体管的第一极和第二极分别与所述驱动晶体管的第二极和栅极电连接;
所述第一发光控制晶体管的栅极与所述发光控制信号线电连接,所述第一发光控制晶体管的第一极与第二极分别与所述第一电源线和所述驱动晶体管的第一极电连接;
所述第二发光控制晶体管的栅极与所述发光控制信号线电连接,所述第二发光控制晶体管的第一极与第二极分别与所述驱动晶体管的第二极、所述发光元件的第一极电连接;
所述第一复位晶体管的栅极与复位控制信号线电连接,所述第一复位晶体管的第一极和第二极分别与所述初始化信号线以及所述驱动晶体管的栅极电连接;
所述第二复位晶体管的栅极与所述复位控制信号线电连接,所述第二复位晶体管的第一极和第二极分别与所述初始化信号线以及所述发光元件的第一极电连接;
所述发光元件的第二极与所述第二电源线电连接;
所述像素电路结构还包括设置于所述数据线和所述第一电源线之间的第一稳定电容,所述第一稳定电容包括第一电容电极;
所述栅线、所述驱动晶体管的栅极和所述存储电容的第二极同层设置;
所述第一电容电极、所述初始化信号线、所述存储电容的第一极同层设置;
所述数据线、所述第一电源线以及所述第一连接电极同层设置;
所述第一电容电极与所述数据线在垂直于所述基板的方向上彼此重叠。
13.如权利要求12所述的显示面板,其特征在于,阈值补偿晶体管和所述第一复位晶体管为金属氧化物半导体薄膜晶体管或者双栅型薄膜晶体管。
14.一种显示装置,其特征在于,包括如权利要求1-13任一所述的显示面板。
CN201820713468.9U 2018-05-14 2018-05-14 显示面板及显示装置 Active CN208335702U (zh)

Priority Applications (5)

Application Number Priority Date Filing Date Title
CN201820713468.9U CN208335702U (zh) 2018-05-14 2018-05-14 显示面板及显示装置
US16/477,308 US11380257B2 (en) 2018-05-14 2019-01-10 Display panel and display device
PCT/CN2019/071187 WO2019218713A1 (zh) 2018-05-14 2019-01-10 显示面板及显示装置
JP2019570502A JP7402053B2 (ja) 2018-05-14 2019-01-10 表示パネル及び表示装置
EP19734657.0A EP3796302A4 (en) 2018-05-14 2019-01-10 DISPLAY BOARD AND DISPLAY DEVICE

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201820713468.9U CN208335702U (zh) 2018-05-14 2018-05-14 显示面板及显示装置

Publications (1)

Publication Number Publication Date
CN208335702U true CN208335702U (zh) 2019-01-04

Family

ID=64777204

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201820713468.9U Active CN208335702U (zh) 2018-05-14 2018-05-14 显示面板及显示装置

Country Status (5)

Country Link
US (1) US11380257B2 (zh)
EP (1) EP3796302A4 (zh)
JP (1) JP7402053B2 (zh)
CN (1) CN208335702U (zh)
WO (1) WO2019218713A1 (zh)

Cited By (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2019218713A1 (zh) * 2018-05-14 2019-11-21 京东方科技集团股份有限公司 显示面板及显示装置
CN111710303A (zh) * 2020-07-16 2020-09-25 京东方科技集团股份有限公司 像素驱动电路及其驱动方法、显示装置
WO2021102999A1 (zh) * 2019-11-29 2021-06-03 京东方科技集团股份有限公司 显示基板及显示装置
CN113035134A (zh) * 2021-03-17 2021-06-25 武汉天马微电子有限公司 显示面板和显示装置
CN113196498A (zh) * 2019-11-29 2021-07-30 京东方科技集团股份有限公司 显示基板以及显示装置
CN113724651A (zh) * 2021-09-06 2021-11-30 武汉华星光电半导体显示技术有限公司 一种阵列基板及显示面板
CN113781961A (zh) * 2021-10-27 2021-12-10 京东方科技集团股份有限公司 一种像素电路、显示面板及驱动方法
WO2022087821A1 (zh) * 2020-10-27 2022-05-05 京东方科技集团股份有限公司 显示面板及其驱动方法和显示装置
WO2022204862A1 (zh) * 2021-03-29 2022-10-06 京东方科技集团股份有限公司 像素电路、显示面板及显示装置
US11957008B2 (en) 2019-11-29 2024-04-09 Chengdu Boe Optoelectronics Technology Co., Ltd. Display substrate and display device
US11974473B2 (en) 2019-11-29 2024-04-30 Chengdu Boe Optoelectronics Technology Co., Ltd. Display substrate, manufacturing method thereof and display device

Families Citing this family (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11925067B2 (en) 2020-05-11 2024-03-05 Boe Technology Group Co., Ltd. Display panel and display device
CN111724744A (zh) * 2020-07-14 2020-09-29 武汉华星光电半导体显示技术有限公司 像素电路及显示装置
CN117711325A (zh) * 2020-11-27 2024-03-15 京东方科技集团股份有限公司 像素电路、显示基板和显示装置
KR20220078778A (ko) * 2020-12-03 2022-06-13 삼성디스플레이 주식회사 발광 표시 장치
CN112885884B (zh) * 2021-01-29 2023-06-27 鄂尔多斯市源盛光电有限责任公司 显示面板及其制造方法、显示装置
DE112021001197T5 (de) * 2021-02-04 2022-12-22 Boe Technology Group Co., Ltd. Arraysubstrat und Anzeigevorrichtung
CN115512631A (zh) * 2021-06-22 2022-12-23 荣耀终端有限公司 像素驱动电路及其驱动方法、显示面板及终端设备
WO2023238297A1 (ja) * 2022-06-08 2023-12-14 シャープディスプレイテクノロジー株式会社 表示装置

Family Cites Families (42)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100592273B1 (ko) * 2004-05-20 2006-06-22 삼성에스디아이 주식회사 평판 디스플레이 장치
KR100761077B1 (ko) * 2005-05-12 2007-09-21 삼성에스디아이 주식회사 유기 전계발광 표시장치
JP4736954B2 (ja) * 2006-05-29 2011-07-27 セイコーエプソン株式会社 単位回路、電気光学装置、及び電子機器
JP5260230B2 (ja) * 2008-10-16 2013-08-14 グローバル・オーエルイーディー・テクノロジー・リミテッド・ライアビリティ・カンパニー 表示装置
TWI413441B (zh) * 2009-12-29 2013-10-21 Au Optronics Corp 畫素結構及電致發光裝置
JP5669440B2 (ja) * 2010-05-25 2015-02-12 株式会社ジャパンディスプレイ 画像表示装置
JP2012008228A (ja) * 2010-06-22 2012-01-12 Hitachi Displays Ltd 画像表示装置
JP6056175B2 (ja) * 2012-04-03 2017-01-11 セイコーエプソン株式会社 電気光学装置及び電子機器
US20140002332A1 (en) * 2012-06-29 2014-01-02 Taiwan Semiconductor Manufacturing Company, Ltd. Pixels for display
KR20140030455A (ko) * 2012-08-29 2014-03-12 삼성디스플레이 주식회사 유기 발광 표시 장치 및 그 구동 방법
KR20140050361A (ko) * 2012-10-19 2014-04-29 삼성디스플레이 주식회사 화소, 이를 이용한 입체 영상 표시 장치 및 그의 구동 방법
KR102024319B1 (ko) * 2013-04-12 2019-09-24 삼성디스플레이 주식회사 유기 발광 표시 장치 및 그 구동 방법
KR102042192B1 (ko) * 2013-04-30 2019-11-08 삼성디스플레이 주식회사 화소 및 이를 이용한 유기전계발광 표시장치
JP6372084B2 (ja) * 2014-01-22 2018-08-15 セイコーエプソン株式会社 発光装置、及び電子機器
CN104064148B (zh) * 2014-06-30 2017-05-31 上海天马微电子有限公司 一种像素电路、有机电致发光显示面板及显示装置
KR102294133B1 (ko) * 2015-06-15 2021-08-27 삼성디스플레이 주식회사 유기발광 디스플레이 장치의 스캔 드라이버, 유기발광 디스플레이 장치 및 이를 포함하는 디스플레이 시스템
KR102473208B1 (ko) * 2015-07-06 2022-12-05 삼성디스플레이 주식회사 유기전계발광 표시장치 및 그의 구동 방법
CN105096838B (zh) 2015-09-25 2018-03-02 京东方科技集团股份有限公司 显示面板及其驱动方法和显示装置
CN109741709B (zh) * 2016-03-28 2020-03-27 苹果公司 发光二极管显示器
CN105679236B (zh) 2016-04-06 2018-11-30 京东方科技集团股份有限公司 像素电路及其驱动方法、阵列基板、显示面板和显示装置
KR102486877B1 (ko) * 2016-04-28 2023-01-11 삼성디스플레이 주식회사 디스플레이 장치
US10789891B2 (en) * 2016-09-19 2020-09-29 Boe Technology Group Co., Ltd. Pixel circuit, driving method thereof, display substrate and display apparatus
US10157572B2 (en) * 2016-11-01 2018-12-18 Innolux Corporation Pixel driver circuitry for a display device
KR20180071896A (ko) * 2016-12-20 2018-06-28 엘지디스플레이 주식회사 유기발광표시장치 및 그의 구동방법
KR102575662B1 (ko) * 2017-02-06 2023-09-07 삼성디스플레이 주식회사 화소 및 이를 포함하는 표시 장치
KR102309097B1 (ko) * 2017-04-10 2021-10-07 삼성디스플레이 주식회사 표시장치 및 그의 구동 방법
CN107274829B (zh) * 2017-07-10 2020-04-14 上海天马有机发光显示技术有限公司 一种有机电致发光显示面板及显示设备
US10354592B2 (en) * 2017-08-22 2019-07-16 Shenzhen China Star Optoelectronics Semiconductor Display Technology Co., Ltd. AMOLED pixel driver circuit
CN107331351B (zh) * 2017-08-24 2023-08-29 京东方科技集团股份有限公司 一种像素补偿电路、其驱动方法、显示面板及显示装置
WO2019186764A1 (ja) * 2018-03-28 2019-10-03 シャープ株式会社 表示装置およびその駆動方法
KR102508450B1 (ko) * 2018-05-08 2023-03-10 삼성디스플레이 주식회사 스캔 드라이버 및 이를 포함하는 표시 장치
CN208335702U (zh) 2018-05-14 2019-01-04 北京京东方技术开发有限公司 显示面板及显示装置
KR102530014B1 (ko) * 2018-09-04 2023-05-10 삼성디스플레이 주식회사 로고 제어부 및 로고 제어 방법
CN110895915A (zh) * 2018-09-13 2020-03-20 京东方科技集团股份有限公司 像素电路及其驱动方法、显示装置
CN109192140B (zh) * 2018-09-27 2020-11-24 武汉华星光电半导体显示技术有限公司 像素驱动电路和显示装置
CN110767696A (zh) * 2018-12-28 2020-02-07 云谷(固安)科技有限公司 显示面板及其制备方法、透明oled基板、阵列基板
US11074856B2 (en) * 2019-08-09 2021-07-27 Wuhan China Star Optoelectronics Semiconductor Display Technology Co., Ltd. Display panel and display device
CN110600509A (zh) * 2019-08-22 2019-12-20 武汉华星光电半导体显示技术有限公司 折叠oled显示面板
EP4068374A4 (en) * 2019-11-29 2022-11-23 BOE Technology Group Co., Ltd. DISPLAY SUBSTRATE AND DISPLAY DEVICE
CN210956110U (zh) * 2019-12-24 2020-07-07 北京京东方技术开发有限公司 一种显示装置
KR20210110432A (ko) * 2020-02-28 2021-09-08 삼성디스플레이 주식회사 표시 장치 및 그 구동 방법
KR20210117383A (ko) * 2020-03-18 2021-09-29 삼성디스플레이 주식회사 표시 장치, 및 표시 장치의 구동 방법

Cited By (22)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11380257B2 (en) 2018-05-14 2022-07-05 Beijing Boe Technology Development Co., Ltd. Display panel and display device
WO2019218713A1 (zh) * 2018-05-14 2019-11-21 京东方科技集团股份有限公司 显示面板及显示装置
CN113196498B (zh) * 2019-11-29 2022-12-09 京东方科技集团股份有限公司 显示基板以及显示装置
WO2021102999A1 (zh) * 2019-11-29 2021-06-03 京东方科技集团股份有限公司 显示基板及显示装置
US11974473B2 (en) 2019-11-29 2024-04-30 Chengdu Boe Optoelectronics Technology Co., Ltd. Display substrate, manufacturing method thereof and display device
CN113196374A (zh) * 2019-11-29 2021-07-30 京东方科技集团股份有限公司 显示基板及显示装置
CN113196498A (zh) * 2019-11-29 2021-07-30 京东方科技集团股份有限公司 显示基板以及显示装置
US11957008B2 (en) 2019-11-29 2024-04-09 Chengdu Boe Optoelectronics Technology Co., Ltd. Display substrate and display device
US11903256B2 (en) 2019-11-29 2024-02-13 Chengdu Boe Optoelectronics Technology Co., Ltd. Display substrate and display device
CN113196374B (zh) * 2019-11-29 2023-01-10 京东方科技集团股份有限公司 显示基板及显示装置
US11437457B2 (en) 2019-11-29 2022-09-06 Chengdu Boe Optoelectronics Technology Co., Ltd. Display substrate and display device
CN111710303A (zh) * 2020-07-16 2020-09-25 京东方科技集团股份有限公司 像素驱动电路及其驱动方法、显示装置
CN114830222A (zh) * 2020-10-27 2022-07-29 京东方科技集团股份有限公司 显示面板及其驱动方法和显示装置
WO2022087821A1 (zh) * 2020-10-27 2022-05-05 京东方科技集团股份有限公司 显示面板及其驱动方法和显示装置
US11798474B2 (en) 2020-10-27 2023-10-24 Boe Technology Group Co., Ltd. Display panel, driving method thereof and display device
CN114830222B (zh) * 2020-10-27 2024-04-16 京东方科技集团股份有限公司 显示面板及其驱动方法和显示装置
CN113035134A (zh) * 2021-03-17 2021-06-25 武汉天马微电子有限公司 显示面板和显示装置
WO2022204862A1 (zh) * 2021-03-29 2022-10-06 京东方科技集团股份有限公司 像素电路、显示面板及显示装置
CN113724651B (zh) * 2021-09-06 2023-12-05 武汉华星光电半导体显示技术有限公司 一种阵列基板及显示面板
CN113724651A (zh) * 2021-09-06 2021-11-30 武汉华星光电半导体显示技术有限公司 一种阵列基板及显示面板
CN113781961B (zh) * 2021-10-27 2023-05-02 京东方科技集团股份有限公司 一种像素电路、显示面板及驱动方法
CN113781961A (zh) * 2021-10-27 2021-12-10 京东方科技集团股份有限公司 一种像素电路、显示面板及驱动方法

Also Published As

Publication number Publication date
EP3796302A1 (en) 2021-03-24
JP2021521471A (ja) 2021-08-26
JP7402053B2 (ja) 2023-12-20
US11380257B2 (en) 2022-07-05
WO2019218713A1 (zh) 2019-11-21
US20210407402A1 (en) 2021-12-30
EP3796302A4 (en) 2021-12-22

Similar Documents

Publication Publication Date Title
CN208335702U (zh) 显示面板及显示装置
CN208173203U (zh) 显示面板及显示装置
CN105096838B (zh) 显示面板及其驱动方法和显示装置
CN205920745U (zh) 像素电路、显示面板及显示设备
CN103700342B (zh) Oled像素电路及驱动方法、显示装置
CN106504705B (zh) 像素电路及其驱动方法、以及显示面板
CN105206221B (zh) 像素驱动电路、驱动方法、阵列基板及显示装置
CN106991944B (zh) 显示装置以及驱动该显示装置的方法
CN104409047B (zh) 像素驱动电路、像素驱动方法和显示装置
CN103927984B (zh) 一种oled显示器的像素驱动电路及其驱动方法
CN109523956A (zh) 像素电路及其驱动方法、显示装置
CN105612620B (zh) 显示器底板及其制造方法
WO2020199534A1 (zh) 显示装置及其显示面板、显示面板的像素驱动电路
CN105225636B (zh) 像素驱动电路、驱动方法、阵列基板及显示装置
CN105206220B (zh) 像素驱动电路、驱动方法、阵列基板及显示装置
CN107275367A (zh) 显示装置
CN110246459A (zh) 像素电路及其驱动方法、显示面板及显示装置
CN106875891A (zh) 有机发光二极管显示器及其驱动方法
CN109979394A (zh) 像素电路及其驱动方法、阵列基板及显示装置
CN110211539A (zh) 像素驱动电路、像素驱动方法和触控显示装置
CN108133947A (zh) 显示面板、显示设备及补偿方法
CN109523953A (zh) 有源矩阵有机发光二极管像素驱动电路
CN106940983A (zh) 像素电路及其驱动方法、显示装置
CN206194348U (zh) 像素电路、显示面板和显示设备
CN207165217U (zh) 触控显示面板、像素电路、电子装置

Legal Events

Date Code Title Description
GR01 Patent grant
GR01 Patent grant