CN113035134A - 显示面板和显示装置 - Google Patents

显示面板和显示装置 Download PDF

Info

Publication number
CN113035134A
CN113035134A CN202110285693.3A CN202110285693A CN113035134A CN 113035134 A CN113035134 A CN 113035134A CN 202110285693 A CN202110285693 A CN 202110285693A CN 113035134 A CN113035134 A CN 113035134A
Authority
CN
China
Prior art keywords
capacitor
transistor
electrically connected
plate
signal line
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202110285693.3A
Other languages
English (en)
Inventor
邱龙浩
敦栋梁
洪森全
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Wuhan Tianma Microelectronics Co Ltd
Original Assignee
Wuhan Tianma Microelectronics Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Wuhan Tianma Microelectronics Co Ltd filed Critical Wuhan Tianma Microelectronics Co Ltd
Priority to CN202110285693.3A priority Critical patent/CN113035134A/zh
Publication of CN113035134A publication Critical patent/CN113035134A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3233Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0233Improving the luminance or brightness uniformity across the screen

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Electroluminescent Light Sources (AREA)

Abstract

本发明实施例提供一种显示面板和显示装置。显示面板包括像素电路和发光元件;像素电路包括驱动晶体管和发光控制模块,发光控制模块包括第一晶体管和第二晶体管,第一晶体管的控制端和第二晶体管的控制端均与发光控制信号线电连接;第一晶体管连接于电源信号线和驱动晶体管的第一极之间;第二晶体管连接于驱动晶体管的第二极和发光元件的第一电极之间;像素电路还包括第一电容,第一电容的第一极板与电源信号线电连接,第一电容的第二极板与第二晶体管的第一极以及驱动晶体管的第二极电连接,第一电容用于降低发光控制信号线的信号跳变对所述发光元件的第一电极的耦合。本发明能够改善显示面板显示不均的问题,提升显示效果。

Description

显示面板和显示装置
技术领域
本发明涉及显示技术领域,尤其涉及一种显示面板和显示装置。
背景技术
有机发光二极管(Organic Light-Emitting Diode,OLED),具有低功耗、低成本、自发光、宽视角以及响应速度快等优点,成为目前显示领域的研究热点之一。有机发光二极管作为电流驱动器件,应用在显示领域,需要为其设置复杂的像素驱动电路,通过像素驱动电路中的驱动晶体管为发光二极管提供驱动电流以控制其发光。而由于制作工艺的影响不同的像素驱动电路中驱动晶体管的阈值电压可能存在差异,由此导致驱动晶体管的性能略有差异,表现在显示性能上会出现显示不均的现象。
发明内容
本发明实施例提供一种显示面板和显示装置,以解决现有技术中显示不均的技术问题。
第一方面,本发明实施例提供一种显示面板,显示面板包括多个像素电路,像素电路用于驱动发光元件发光;像素电路包括驱动晶体管和发光控制模块,驱动晶体管用于产生驱动电流;
发光控制模块包括第一晶体管和第二晶体管,第一晶体管的控制端和第二晶体管的控制端均与发光控制信号线电连接;第一晶体管的第一极与电源信号线电连接,第一晶体管的第二极与驱动晶体管的第一极电连接;第二晶体管的第一极与驱动晶体管的第二极电连接,第二晶体管的第二极与发光元件的第一电极电连接;其中,
像素电路还包括第一电容,第一电容的第一极板与电源信号线电连接,第一电容的第二极板与第二晶体管的第一极以及驱动晶体管的第二极电连接。
第二方面,本发明实施例还提供一种显示装置,包括本发明任意实施例提供的显示面板。
本发明实施例提供的显示面板和显示装置,具有如下有益效果:在像素电路中设置第一电容,第一电容的第一极板与电源信号线电连接,第一电容的第二极板与驱动晶体管的第二极电连接。在像素电路中电源信号线提供恒定电压信号,也就是说第一电容的第一极板连接稳定的电压信号端,那么第一电容的第二极板的电位也相对稳定。在像素电路工作中,第一电容能够降低驱动晶体管的第二极被发光控制信号线耦合程度,则能够减小发光控制信号线提供有效电平信号使得第二晶体管导通时发光元件的第一电极上电压变化速度差异,从而减小通过发光元件的电流的差异,改善显示面板显示不均的问题。
附图说明
为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作一简单地介绍,显而易见地,下面描述中的附图是本发明的一些实施例,对于本领域技术人员来讲,在不付出创造性劳动性的前提下,还可以根据这些附图获得其他的附图。
图1为相关技术中一种像素电路结构局部示意图;
图2为本发明实施例提供的一种显示面板的示意图;
图3为图2中切线A-A'位置处截面示意图;
图4为本发明实施例提供的一种显示面板中像素电路的结构示意图;
图5为图4实施例中像素电路的一种时序图;
图6为本发明实施例提供的一种显示面板中像素电路布线示意图;
图7为图6中切线B-B'位置处截面示意图;
图8为相关技术中一种像素电路布线示意图;
图9为本发明实施例提供的另一种显示面板中像素电路布线示意图;
图10为图9中切线C-C'位置处截面示意图;
图11为本发明实施例提供的另一种显示面板中像素电路布线示意图;
图12为图11中切线F-F'位置处截面示意图;
图13为本发明实施例提供的另一种显示面板中像素电路的示意图;
图14为本发明实施例提供的另一种显示面板中像素电路的布线示意图;
图15为本发明实施例提供的另一种显示面板中像素电路布线示意图;
图16为本发明实施例提供的显示装置示意图。
具体实施方式
为使本发明实施例的目的、技术方案和优点更加清楚,下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
在本发明实施例中使用的术语是仅仅出于描述特定实施例的目的,而非旨在限制本发明。在本发明实施例和所附权利要求书中所使用的单数形式的“一种”、“所述”和“该”也旨在包括多数形式,除非上下文清楚地表示其他含义。
图1为相关技术中一种像素电路结构局部示意图。如图1所示,在相关技术的像素电路中设置阈值补偿模块1,以对驱动晶体管2的阈值电压Vth进行补偿。为了改善像素电路中驱动晶体管2的阈值电压Vth差异对显示的影响,阈值补偿模块1串联在驱动晶体管2的漏极和栅极之间。在数据写入阶段将数据电压Vdata写入的驱动晶体管2的栅极,而驱动晶体管2的栅极电压不能完全充电到Vdata-∣Vth∣,因此不能完全消除阈值电压差异对驱动电流的影响。尤其在低灰阶显示时,Vdata的电压值相对较小,则阈值电压对写入到驱动晶体管2的栅极的电压影响就更加明显,导致低灰阶下显示不均问题更加突出。由此可见,显示面板显示不均是目前亟待解决的技术问题。
基于此,本发明实施例提供一种显示面板,在像素电路中设置第一电容,第一电容的第一极板与电源信号线电连接,第一电容的第二极板与驱动晶体管的第二极(也即漏极)电连接,第一电容能够降低发光控制信号线对发光元件的电极的耦合程度,以减小通过发光元件的电流的差异,从而改善显示面板显示不均的问题。
图2为本发明实施例提供的一种显示面板的示意图,图3为图2中切线A-A'位置处截面示意图,图4为本发明实施例提供的一种显示面板中像素电路的结构示意图。图5为图4实施例中像素电路的一种时序图。
如图2所示,显示面板包括显示区AA和非显示区BA,显示区AA包括多个发光元件10,发光元件10作为子像素发光,以实现画面显示。在一种实施例中,发光元件10为有机发光二极管,在另一种实施例中,发光元件10为无机发光二极管。
显示面板包括多个像素电路,像素电路用于驱动发光元件10发光。如图3中截面图中示意,显示面板包括衬底20、像素电路30位于衬底20之上。像素电路30与发光元件10电连接,图中仅简化示意出了像素电路30中的一个晶体管结构。具体的,发光元件10包括依次堆叠的第一电极、发光层和第二电极。其中,第一电极为反射阳极,第二电极为透明阴极。如图3中示意的,显示面板还包括封装结构40,封装结构40位于发光元件10的远离衬底20的一侧,封装结构40用于隔绝水氧,以保证发光元件10的使用寿命。在一种实施例中,封装结构40为薄膜封装结构,包括至少一层无机封装层和至少一层有机封装层。在另一种实施例中,封装结构40为刚性封装结构,比如,封装结构40包括玻璃盖板。
如图4所示,像素电路包括驱动晶体管Tm、发光控制模块31,驱动晶体管Tm用于产生驱动电流。发光控制模块31包括第一晶体管T1和第二晶体管T2,第一晶体管T1的控制端和第二晶体管T2的控制端均与发光控制信号线E电连接;第一晶体管T1的第一极与电源信号线P电连接,第一晶体管T1的第二极与驱动晶体管Tm的第一极电连接;第二晶体管T2的第一极与驱动晶体管Tm的第二极电连接,第二晶体管T2的第二极与发光元件10的第一电极电连接。发光元件10还包括第二电极,在一种实施例中,发光元件10的第一电极为阳极,第二电极为阴极,发光元件10的第二电极与负极电源端电连接。
其中,晶体管包括栅极、源极和漏极。晶体管的栅极为控制端,晶体管的源极和漏极,一者为第一极,另一者为第二极。图4实施例中晶体管均以P型进行示意,本发明对像素电路中晶体管的类型不做限定。
像素电路还包括数据写入晶体管T3、阈值补偿晶体管T4和复位晶体管T5。数据写入晶体管T3用于在数据写入阶段将数据信号写入到驱动晶体管Tm的控制端,阈值补偿晶体管T4用于检测和自补偿驱动晶体管Tm的阈值电压,复位晶体管T5用于对驱动晶体管Tm的控制端进行复位。数据写入晶体管T3的控制端和阈值补偿晶体管T4的控制端均与第一扫描信号线S1电连接;数据写入晶体管T3的第一极与数据信号线D电连接,数据写入晶体管T3的第二极与驱动晶体管Tm的第一极电连接;阈值补偿晶体管T4的第一极与驱动晶体管Tm的第二极电连接,阈值补偿晶体管T4的第二极与驱动晶体管Tm的控制端电连接。复位晶体管T5的控制端与第二扫描信号线S2电连接,复位晶体管T5的第一极与复位信号线Ref电连接,复位晶体管T5的第二极与驱动晶体管Tm的控制端电连接。像素电路包括存储电容Cst,存储电容Cst的第一极板与电源信号线P电连接,存储电容Cst的第二极板与驱动晶体管Tm的控制端电连接。
像素电路还包括第一电容C1,第一电容C1的第一极板与电源信号线P电连接,第一电容C1的第二极板与第二晶体管T2的第一极以及驱动晶体管Tm的第二极电连接。第一电容C1用于降低发光控制信号线E的信号对发光元件10的电极的耦合。
参考图5示意的时序图来理解像素电路的工作过程。像素电路的工作周期包括复位阶段t1、数据写入阶段t2和发光阶段t3。在复位阶段t1,第二扫描信号线S2提供有效电平信号控制复位晶体管T5导通,将复位信号线Ref提供的复位信号提供给驱动晶体管Tm的控制端,以对驱动晶体管Tm的控制端进行复位。在数据写入阶段t2,第一扫描信号线S1提供信号控制数据写入晶体管T3和阈值补偿晶体管T4导通,数据写入晶体管T3将数据信号线D提供的数据信号写入到驱动晶体管Tm的第一极,阈值补偿晶体管T4将驱动晶体管Tm的第二极的电压提供给驱动晶体管Tm的控制端,实现将数据信号写入到驱动晶体管Tm的控制端。在发光阶段t3,发光控制信号线E提供信号控制第一晶体管T1和第二晶体管T2均打开,以将驱动晶体管Tm产生的驱动电流提供给发光元件10的电极,进而控制发光元件10发光。
发光控制模块31的第二晶体管T2的第二极与发光元件10的第一电极电连接,发光控制信号线E与发光元件10的第一电极(比如阳极)之间存在耦合,那么发光元件10的第一电极被发光控制信号线E耦合程度会影响发光元件10的第一电极的电位,进而影响发光元件10的发光。
如图4中示意,驱动晶体管Tm的控制端连接到第一节点N1,驱动晶体管Tm的第一极连接到第二节点N2,驱动晶体管Tm的第二极连接到第三节点N3。在发光信号线E提供有效电平信号时,第二晶体管T2导通,发光元件10的第一电极与驱动晶体管Tm的第二极导通,则发光控制信号线E对驱动晶体管Tm的第二极的耦合程度也会影响在第二晶体管T2导通时发光元件10的第一电极上电压变化速度,进而影响发光元件10的发光。
本发明实施例在像素电路中设置第一电容C1,第一电容C1的第一极板与电源信号线P电连接,第一电容C1的第二极板与驱动晶体管Tm的第二极电连接。在像素电路中电源信号线P提供恒定电压信号,也就是说第一电容C1的第一极板连接稳定的电压信号端,那么第一电容C1的第二极板的电位也相对稳定,则与第一电容的第二极板连接的驱动晶体管的第二极的电位也相对稳定,从而能够降低驱动晶体管的第二极被发光控制信号线E耦合程度,也能够降低发光元件10的第一电极被发光控制信号线E耦合程度,则能够减小发光控制信号线提供有效电平信号使得第二晶体管导通时发光元件的第一电极上电压变化速度差异,从而减小通过发光元件的电流的差异,改善显示面板显示不均的问题。
像素电路的结构相对复杂,在显示面板结构中需要设置多个金属层以满足像素电路的布线需求。本发明实施例通过对第一电容的极板所在膜层进行合理的布局,保证第一电容的设置能够改善显示面板的显示不均,同时第一电容的设置能够尽量减小与像素电路占据的空间、显示面板膜层结构、以及制作工艺复杂度的影响。
具体的,在一种实施例中,图6为本发明实施例提供的一种显示面板中像素电路布线示意图。图7为图6中切线B-B'位置处截面示意图。图8为相关技术中一种像素电路布线示意图。
如图6所示,显示面板包括半导体层W、第一金属层M1、第二金属层M2和第三金属层M3。图中示意出第一扫描信号线S1、第二扫描信号线S2、发光控制信号线E、复位信号线Ref、电源信号线P、数据线D、以及晶体管,可对照图4示意的电路结构进行理解。其中,第一扫描信号线S1、第二扫描信号线S2、发光控制信号线E位于第一金属层M1;复位信号线Ref位于第二金属层M2;电源信号线P和数据线D位于第三金属层M3。存储电容Cst的第一极板Cst1位于第二金属层M2,存储电容的第二极板Cst2位于第一金属层M1。图6中还示意出晶体管T6,晶体管T的控制端与第二扫描信号线S2电连接,晶体管T6的第一极与复位信号线Ref电连接,晶体管T6的第二极与发光元件10的第一电极电连接。晶体管T6为电极复位晶体管,用于对发光元件10的第一电极进行复位。
另外,需要说明的是,图6布线图中阈值补偿晶体管T4和复位晶体管T5均以双栅晶体管进行示意。
如图7所示的,在衬底20之上,半导体层W、第一金属层M1、第二金属层M2依次远离衬底20。第一电容C1的第一极板C1a位于第二金属层M2,第一电容C1的第二极板C1b位于半导体层W。
继续参考图6中的示意,图中标示出了过孔V1,其中,存储电容的第一极板Cst1通过过孔V1与电源信号线P电连接。在本发明实施例中,第一电容C1的第一极板C1a与存储电容的第一极板Cst1电连接,则第一电容C1的第一极板C1a通过存储电容的第一极板Cst1与电源信号线P电连接。
对于驱动晶体管Tm来说,其包括有源层、栅极、源极和漏极,在显示面板结构中,驱动晶体管Tm的有源层(图中几字形结构)位于半导体层W,驱动晶体管Tm的栅极复用为存储电容Cst的第二极板Cst2。驱动晶体管Tm的有源层位于驱动晶体管Tm的栅极交叠的半导体层W区域。在显示面板制作时,对半导体层W进行掺杂以增加其导电性能形成晶体管的源极和漏极,也就是说驱动晶体管Tm的源极和漏极也都位于半导体层W。第一电容C1的第二极板C1b位于半导体层W,实现第一电容C1的第二极板C1b与驱动晶体管Tm的第二极直接连接。
在像素电路结构中,阈值补偿晶体管T4的第一极、第二晶体管T2的第一极均与驱动晶体管Tm的第二极电连接。而在实际显示面板结构中,需要设置连接线实现上述晶体管之间的电连接。如图6中示意的,阈值补偿晶体管T4的第一极、第二晶体管T2的第一极、以及驱动晶体管Tm的第二极之间通过T字形走线LX实现连接,该T字形走线LX位于半导体层W,在本发明实施例中,该T字形走线LX复用为第一电容C1的第二极板C1b。
本发明实施例中,设置第一电容C1的第一极板C1a与存储电容Cst的第一极板Cst1位于同一金属层,第一电容C1的第一极板C1a通过存储电容Cst的第一极板Cst1与电源信号线P电连接,实现第一电容C1的第一极板C1a与电源信号线P电连接不需要增加额外的过孔。另外,第一电容C1的第二极板C1b位于半导体层W,而驱动晶体管Tm的第二极也位于半导体层W,则第一电容C1的第二极板C1b与驱动晶体管Tm的第二极可以直接电连接也不需要增加额外的过孔。该实施方式中第一电容C1的第一极板C1a和第二极板C1b均分别位于显示面板现有的膜层结构中,在制作时均可以复用现有的工艺制程制作,不需要增加额外的膜层结构,工艺也相对简单。
具体的,存储电容Cst的第一极板Cst1和第一电容C1的第一极板C1a为一体结构。“一体结构”也就是说存储电容Cst的第一极板Cst1和第一电容C1的第一极板C1a相互连接为一个整体。换句话说存储电容Cst的第一极板Cst1和第一电容C1的第一极板C1a同层同材料制作,如图6中示意的类似矩形的大片面积结构(其形状仅做示意性表示,不作为对本发明的限定),该大片面积结构的一部分区域作为存储电容Cst的第一极板Cst1,该大片面积结构的另一部分区域作为第一电容C1的第一极板C1a。
如图8示意的相关技术中的像素电路布线图,图8中仅标示出了相关技术中存储电容的极板位置,对于其他结构可以参考上述图6中的示意,在此不再赘述。图中示意出了第一极板Cst1'和第二极板Cst2'相互交叠形成存储电容。在常规设计中,第二极板Cst2'复用为驱动晶体管的栅极,设计第一极板Cst1'和第二极板Cst2'的交叠面积满足对存储电容的电容量需求即可。也就是说,在相关技术中,考虑到第一极板Cst1'的设计目的以及像素电路整体占据的空间等因素,不会特意增大第一极板Cst1'的图形面积。
而在本发明实施例中,设计存储电容Cst的第一极板Cst1和第一电容C1的第一极板C1a为一体结构,相当于增大存储电容Cst的第一极板Cst1的图形面积以作为第一电容C1的第一极板C1a,并使得该增大的部分区域与半导体层W交叠。在制作时仅需要改变存储电容Cst第一极板Cst1图形化工艺中掩模板的形状,并不增加新的工艺制程,而且对像素电路布线整体改变较小,对像素电路整体占据的空间没有影响。
在另一种实施例中,图9为本发明实施例提供的另一种显示面板中像素电路布线示意图。图10为图9中切线C-C'位置处截面示意图。对于图9中未标示的结构可以参考上述图6实施例进行理解,在此不再赘述。
结合图9和图10进行理解,第一电容C1还包括第三极板C1c,第一电容C1的第三极板C1c位于第一电容C1的第一极板C1a的远离衬底20的一侧,且在垂直于衬底20所在平面的方向e上,第一电容C1的第三极板C1c与第一电容C1的第一极板C1a交叠;其中,第一电容C1的第三极板C1c通过过孔V2与第一电容C1的第二极板C1b电连接。该实施方式中,设置第一电容C1包括第三极板C1c,第三极板C1c与第一极板C1a电连接且与第二极板C1b交叠,则第一电容C1的总电容为第一极板C1a与第二极板C1b形成电容和第三极板C1c与第二极板C1b形成电容之和。该实施方式中第一电容C1具有类似三明治结构,第三极板C1c的设置能够增大第一电容C1的电容量,第一电容C1的电容大约等于第一极板C1a与第二极板C1b形成电容的两倍,则不需要过多的极板交叠面积就能产生较大的电容。而且第一电容C1的电容量越大,对改善显示不均的效果越好。
具体的,在一种实施例中,显示面板包括第三金属层,数据线位于第三金属层,其中,第三极板C1与数据线位于同一层。
在另一种实施例中,显示面板包括第三金属层和第四金属层,数据线位于第三金属层,第三极板C1位于第四金属层。
在另一种实施例中,图11为本发明实施例提供的另一种显示面板中像素电路布线示意图。图12为图11中切线F-F'位置处截面示意图。对于图11中未标示的结构可以参考上述图6实施例进行理解,在此不再赘述。图6中示意了一个像素电路的布线图,图11中示意出了相邻的两个像素电路的布线图。
结合图11和图12进行理解,显示面板包括衬底20,以及在衬底20之上依次远离衬底20的半导体层W、第一金属层M1、第二金属层M2、第三金属层M3和第四金属层M4。存储电容Cst的第一极板Cst1与电源信号线P电连接,存储电容Cst的第二极板Cst2与驱动晶体管Tm的控制端电连接;存储电容Cst的第一极板Cst1位于第二金属层M2,存储电容Cst的第二极板Cst2位于第一金属层M1。其中,电源信号线P位于第三金属层M3,存储电容Cst的第一极板Cst1通过位于第四金属层M4的桥接线X与电源信号线P电连接。
该实施方式中,第一电容C1的第二极板C1b位于半导体层W,参考上述图6实施例中的说明,在像素电路布线结构中阈值补偿晶体管T4的第一极、第二晶体管T2的第一极、以及驱动晶体管Tm的第二极之间通过T字形走线实现连接,该T字形走线复用为第一电容C1的第二极板C1b。
第一电容C1的第一极板C1a位于第三金属层M3,第一电容C1的第一极板C1a与电源信号线P为一体结构,也就是说第一电容C1的第一极板C1a与电源信号线P相互连接为一个整体。第一电容C1的第一极板C1a与电源信号线P在同一工艺制程中制作。如图中示意的,电源信号线P与位于其右侧的第一电容C1的第一极板C1a电连接,在制作时,仅需要对刻蚀电源信号线P工艺中用到的掩膜板的形状进行设计,就能够实现在同一工艺制程中制作电源信号线P和第一电容C1的第一极板C1a,且第一电容C1的第一极板C1a与电源信号线P电连接。
如图11中示意的,与像素电路30-1连接的电源信号线P-1向右侧延伸与像素电路30-2中的半导体层W交叠形成像素电路30-2中的第一电容C1,同样的,与像素电路30-2中的连接的电源信号线P-2向右侧延伸与其他像素电路中的半导体层交叠形成第一电容。由于电源信号线P提供恒定电压信号,所以此种设置方式不影响第一电容C1的电容量,能够保证为第一电容C1的第一极板C1a提供较高的恒定电压。由图11中可以看出电源信号线P-1向右侧延伸时会与数据线D交叠,本发明中进一步设置数据线D与电源信号线P位于不同的金属层,以避免数据线D和电源信号线P之间短路。具体的,数据线D位于第四金属层M4,第四金属层M4位于第三金属层M1的远离衬底20的一侧。
在对像素电路布线设计时,发明人考虑到,如果设计与像素电路30-1连接的电源信号线P-1向左延伸与像素电路30-1中的半导体层W交叠形成像素电路30-1中的第一电容C1,则电源信号线P-1向左延伸的距离相对较长;而且在布线图中电源信号线P的左侧还设置有第一连接线1LX,第一连接线1LX用于实现阈值补偿晶体管的第二极与驱动晶体管的控制端之间的电连接,如果设置电源信号线P-1向左延伸与像素电路30-1中的半导体层W交叠,为了避让第一连接线1LX,则会导致像素电路整体占据的空间变大,会影响显示面板分辨率。考虑上述因素的影响,本发明图11实施例中第一电容的第一极板C1a与电源信号线P一体结构的设计,能够保证第一电容的设置能够改善显示面板的显示不均,同时保证像素电路整体占据空间较小。
另外,在现有技术中通过增大像素电路中存储电容的电容值或者增大驱动晶体管的亚阈值摆幅等方案也改善显示不均。但是上述方案会导致暗态电压增大,存在超出驱动芯片给电压能力的风险。基于此,发明人进一步提出改进方案,以保证在改善显示不均的同时暗态电压也不会过高。
具体的,图13为本发明实施例提供的另一种显示面板中像素电路的示意图。图13实施例中与上述图4实施例中相同结构可以参照进行理解,在此不再赘述。如图13所示,像素电路还包括第二电容C2,第二电容C2的第一极板与第一扫描信号线S1电连接,第二电容C2的第二极板与驱动晶体管Tm的控制端电连接。其中,第二电容C2用于补偿第一扫描信号端S1的信号跳变后阈值补偿晶体管T4向驱动晶体管Tm的控制端的漏流。
参考上述图5示意的时序图,在发光阶段t3,驱动晶体管Tm在其控制端的电位控制下使得其第一极和第二极导通,产生驱动电流。在此阶段,阈值补偿晶体管T4关闭,但阈值补偿晶体管T4存在漏流会影响驱动晶体管Tm的控制端的电位,进而影响驱动电流。也就是说,由于漏流的影响,驱动晶体管Tm的控制端的电压会比预设写入电压更低,则为了保证发光元件的亮度灰阶的准确性,需要在数据写入阶段向驱动晶体管Tm的控制端写入更高的电压值,由此导致暗态电压增大。本发明实施例中通过第二电容C2的设置能够补偿阈值补偿晶体管T4向驱动晶体管Tm的控制端的漏流,从而能够降低暗态电压,避免暗态电压超出驱动芯片的给电压能力。
进一步的,对本申请实施例提供的技术方案进行了仿真试验,以考察本发明实施例中第一电容和第二电容的设置对发光元件的驱动电流以及暗态电压的影响。表1为仿真试验数据表。共进行了四组试验,试验采用像素电路中存储电容Cst的电容值为77fF,显示刷新率120Hz,扫描信号(第一扫描信号线和第二扫描信号线提供的信号)脉宽2μm,以验证在存在阈值电压Vth差异的情况下,第一电容C1电容量变化和第二电容C2的电容量变化对OLED驱动电流以及暗态电压的影响。
表1为仿真试验数据表。
Figure BDA0002980359390000131
由仿真数据结果可以看出,在第一电容C1=0fF时,阈值电压Vth正漂移(Vth+0.5V)和负漂移(Vth-0.5V)情况下,驱动电流差异较大。而当第一电容C1=14.3fF时,阈值电压Vth正漂移和负漂移情况下,驱动电流差异较小。对比试验1、试验2和试验3三组试验数据,随着第一电容C1的电容量增大,阈值电压Vth差异对驱动电流影响变小,能够说明本发明实施例中第一电容的设置能够弱化阈值电压Vth差异对驱动电流的影响,从而能够改善驱动晶体管的阈值电压差异导致的显示不均。
对比试验1和试验3的仿真实验数据也可以看出,第一电容C1的电容量增大后,暗态电压也增大了约0.3V。对比试验3和试验4的仿真实验数据也可以看出,设置第二电容C2的电容量增大后,暗态电压相应减小了约0.4V。通过仿真试验结果能够验证增大第二电容C2的电容值后,有利于降低暗态电压,避免暗态电压超出驱动芯片的给电压能力。
具体的,图14为本发明实施例提供的另一种显示面板中像素电路的布线示意图。对于图14中未标示的与上述实施例中相同的部分,可以参照进行理解。如图14所示,像素电路还包括第一连接线1LX,在垂直于衬底所在平面的方向上,第一扫描信号线S1和第一连接线1LX交叠,图14为俯视示意图,衬底所在平面即为图中纸面所在平面。阈值补偿晶体管T4的第二极通过第一连接线1LX与驱动晶体管Tm的控制端电连接;第一扫描信号线S1位于第一金属层M1,第一连接线1LX位于第三金属层M3。其中,显示面板包括在衬底之上依次远离衬底的半导体层W、第一金属层M1、第二金属层M2和第三金属层M3。
如图中示意的,第一扫描信号线S1包括第一线段S11和第二线段S12,第一线段S11复用为第二电容C2的第一极板C2a,第一线段S11的两端分别与一条第二线段S12电连接。第一连接线1LX包括第三线段1LX3和第四线段1LX4,第三线段1LX3复用为第二电容C2的第二极板C2b,第三线段1LX3的两端分别与一条第四线段1LX4电连接;其中;第三线段1LX3的线宽d1大于第四线段1LX4的线宽d2。在像素电路布线中,第一扫描信号线S1和第一连接线1LX交叠具有耦合电容,而本发明实施例通过增大第一连接线1LX与第一扫描信号线S1交叠的部分线段(也即第三线段1LX3)的线宽以增大第一扫描信号线S1和第一连接线1LX之间的耦合电容以形成第二电容C2,第二电容C2的电容量大于原有设计中第一扫描信号线S1和第一连接线1LX之间的耦合电容。通过第二电容C2的设置能够补偿阈值补偿晶体管T4向驱动晶体管Tm的控制端的漏流,从而能够降低暗态电压,避免暗态电压超出驱动芯片的给电压能力。在制作时需要对第一连接线刻蚀工艺中用到的掩膜板的形状进行设计,不需要增加新的工艺制程,对像素电路整体布局没有影响。
在另一种实施例中,第一线段S11的线宽大于第二线段S12的线宽。也即通过增大第一扫描信号线S1与第一连接线1LX交叠的部分线段的线宽以增大第一扫描信号线S1和第一连接线1LX之间的耦合电容以形成第二电容C2。在此不再附图示意。
在另一种实施例中,第一线段S11的线宽大于第二线段S12的线宽,且第三线段1LX3的线宽大于第四线段1LX4的线宽。
在另一种实施例中,图15为本发明实施例提供的另一种显示面板中像素电路布线示意图。对于图15中未标示的与上述实施例中相同的部分,可以参照进行理解。如图15所示,显示面板包括在衬底20之上依次远离衬底20的半导体层层W、第一金属层M1、第二金属层M2、第三金属层M3。第一扫描信号线S1和第一连接线1LX相互交叉,第一扫描信号线S1位于第一金属层M1,第一连接线1LX位于第三金属层M3;在垂直于衬底20所在平面方向上,在所述第一扫描信号线S1中与第一连接线1LX交叠部分复用为第二电容C2的第一极板C2a;第二电容C2的第二极板C2b位于第二金属层M2,且第二电容C2的第二极板C2b通过过孔V3与第一连接线1LX电连接。该实施方式中将第二电容C2的第二极板C2b设置在第二金属层M2,且第二极板C2b与第一连接线1LX电连接,第二金属层M2与第三金属层M3相比距离第一金属层M1更近,则第二电容C2的电容量大于现有技术中第一扫描信号线S1和第一连接线1LX之间的耦合电容。使得第二电容C2的电容量足够大,能够用于补偿阈值补偿晶体管T4向驱动晶体管Tm的控制端的漏流,从而能够降低暗态电压,避免暗态电压超出驱动芯片的给电压能力。另外,在显示面板中,存储电容Cst的第一极板Cst1位于第二金属层M2,也就是说,第二电容C2的第二极板C2b与存储电容Cst的第一极板Cst1位于同一层,能够在同一个工艺制程中制作,则该实施方式中第二电容C2的第二极板C2b的设置不增加新的工艺制程,也不增加显示面板厚度。
本发明实施例还提供一种显示装置,图16为本发明实施例提供的显示装置示意图,如图16所示,显示装置包括本发明任意实施例提供的显示面板100。对于显示面板的结构在上述实施例中已经说明,在此不再赘述。本发明实施例中显示装置可以是例如手机、平板计算机、笔记本电脑、电纸书、电视机、智能穿戴产品等任何具有显示功能的设备。
以上所述仅为本发明的较佳实施例而已,并不用以限制本发明,凡在本发明的精神和原则之内,所做的任何修改、等同替换、改进等,均应包含在本发明保护的范围之内。
最后应说明的是:以上各实施例仅用以说明本发明的技术方案,而非对其限制;尽管参照前述各实施例对本发明进行了详细的说明,本领域技术人员应当理解:其依然可以对前述各实施例所记载的技术方案进行修改,或者对其中部分或者全部技术特征进行等同替换;而这些修改或者替换,并不使相应技术方案的本质脱离本发明各实施例技术方案的范围。

Claims (10)

1.一种显示面板,其特征在于,所述显示面板包括多个像素电路,所述像素电路用于驱动发光元件发光;所述像素电路包括驱动晶体管和发光控制模块,所述驱动晶体管用于产生驱动电流;
所述发光控制模块包括第一晶体管和第二晶体管,所述第一晶体管的控制端和所述第二晶体管的控制端均与发光控制信号线电连接;所述第一晶体管的第一极与电源信号线电连接,所述第一晶体管的第二极与所述驱动晶体管的第一极电连接;所述第二晶体管的第一极与所述驱动晶体管的第二极电连接,所述第二晶体管的第二极与所述发光元件的第一电极电连接;其中,
所述像素电路还包括第一电容,所述第一电容的第一极板与所述电源信号线电连接,所述第一电容的第二极板与所述第二晶体管的第一极以及所述驱动晶体管的第二极电连接。
2.根据权利要求1所述显示面板,其特征在于,
所述显示面板包括衬底,以及在所述衬底之上依次远离所述衬底的半导体层、第一金属层和第二金属层;
所述像素电路还包括存储电容,所述存储电容的第一极板与所述电源信号线电连接,所述存储电容的第二极板与所述驱动晶体管的控制端电连接;所述存储电容的第一极板位于所述第二金属层,所述存储电容的第二极板位于所述第一金属层;
所述第一电容的第一极板位于所述第二金属层,所述第一电容的第二极板位于所述半导体层。
3.根据权利要求2所述显示面板,其特征在于,
所述存储电容的第一极板和所述第一电容的第一极板为一体结构。
4.根据权利要求2所述显示面板,其特征在于,
所述第一电容还包括第三极板,所述第一电容的第三极板位于所述第一电容的第一极板的远离所述衬底的一侧,且在垂直于所述衬底所在平面的方向上,所述第一电容的第三极板与所述第一电容的第一极板交叠;其中,
所述第一电容的第三极板通过过孔与所述第一电容的第二极板电连接。
5.根据权利要求1所述显示面板,其特征在于,
所述显示面板包括衬底,以及在所述衬底之上依次远离所述衬底的半导体层、第一金属层、第二金属层和第三金属层;
所述像素电路还包括存储电容,所述存储电容的第一极板与所述电源信号线电连接,所述存储电容的第二极板与所述驱动晶体管的控制端电连接;所述存储电容的第一极板位于所述第二金属层,所述存储电容的第二极板位于所述第一金属层;
所述电源信号线位于所述第三金属层;
所述第一电容的第一极板与所述电源信号线为一体结构,所述第一电容的第二极板位于所述半导体层。
6.根据权利要求1所述显示面板,其特征在于,
所述像素电路还包括数据写入晶体管和阈值补偿晶体管;所述数据写入晶体管的控制端和所述阈值补偿晶体管的控制端均与第一扫描信号线电连接;
所述数据写入晶体管的第一极与数据信号线电连接,所述数据写入晶体管的第二极与所述驱动晶体管的第一极电连接;所述阈值补偿晶体管的第一极与所述驱动晶体管的第二极电连接,所述阈值补偿晶体管的第二极与所述驱动晶体管的控制端电连接;
所述像素电路还包括第二电容,所述第二电容的第一极板与所述第一扫描信号线电连接,所述第二电容的第二极板与所述驱动晶体管的控制端电连接。
7.根据权利要求6所述显示面板,其特征在于,
所述显示面板包括衬底,以及在所述衬底之上依次远离所述衬底的半导体层、第一金属层、第二金属层和第三金属层;
所述像素电路还包括第一连接线,在垂直于所述衬底所在平面的方向上,所述第一扫描信号线和所述第一连接线交叠,所述阈值补偿晶体管的第二极通过所述第一连接线与所述驱动晶体管的控制端电连接;
所述第一扫描信号线位于所述第一金属层,所述第一连接线位于所述第三金属层;
所述第一扫描信号线包括第一线段和第二线段,所述第一线段复用为所述第二电容的第一极板,所述第一线段的两端分别与一条所述第二线段电连接;
所述第一连接线包括第三线段和第四线段,所述第三线段复用为所述第二电容的第二极板,所述第三线段的两端分别与一条所述第四线段电连接;其中;
所述第一线段的线宽大于所述第二线段的线宽,和/或,所述第三线段的线宽大于所述第四线段的线宽。
8.根据权利要求6所述显示面板,其特征在于,
所述显示面板包括衬底,以及在所述衬底之上依次远离所述衬底的半导体层、第一金属层、第二金属层和第三金属层;
所述像素电路还包括第一连接线,所述第一扫描信号线和所述第一连接线相互交叉,所述阈值补偿晶体管的第二极通过所述第一连接线与所述驱动晶体管的控制端电连接;
所述第一扫描信号线位于所述第一金属层,所述第一连接线位于所述第三金属层;
在垂直于所述衬底所在平面方向上,在所述第一扫描信号线中与所述第一连接线交叠部分复用为所述第二电容的第一极板;所述第二电容的第二极板位于所述第二金属层,且所述第二电容的第二极板通过过孔与所述第一连接线电连接。
9.根据权利要求1所述的显示面板,其特征在于,
所述像素电路还包括复位晶体管,所述复位晶体管的控制端与第二扫描信号线电连接,所述复位晶体管的第一极与复位信号线电连接,所述复位晶体管的第二极与所述驱动晶体管的控制端电连接。
10.一种显示装置,其特征在于,包括权利要求1至9任一项所述的显示面板。
CN202110285693.3A 2021-03-17 2021-03-17 显示面板和显示装置 Pending CN113035134A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202110285693.3A CN113035134A (zh) 2021-03-17 2021-03-17 显示面板和显示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202110285693.3A CN113035134A (zh) 2021-03-17 2021-03-17 显示面板和显示装置

Publications (1)

Publication Number Publication Date
CN113035134A true CN113035134A (zh) 2021-06-25

Family

ID=76471246

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202110285693.3A Pending CN113035134A (zh) 2021-03-17 2021-03-17 显示面板和显示装置

Country Status (1)

Country Link
CN (1) CN113035134A (zh)

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN113436569A (zh) * 2021-06-29 2021-09-24 昆山国显光电有限公司 显示面板及其制作方法、显示装置
CN113870790A (zh) * 2021-09-14 2021-12-31 武汉天马微电子有限公司 像素电路及其驱动方法、显示面板和显示装置
CN114203109A (zh) * 2021-12-20 2022-03-18 长沙惠科光电有限公司 像素驱动电路及其补偿方法、显示面板
CN114863881A (zh) * 2022-04-25 2022-08-05 京东方科技集团股份有限公司 像素电路、驱动方法和显示装置
CN115273741A (zh) * 2022-08-03 2022-11-01 合肥京东方卓印科技有限公司 显示面板、显示装置、以及像素驱动方法

Citations (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1855489A (zh) * 2005-04-21 2006-11-01 三星Sdi株式会社 有源矩阵电路衬底、制造该衬底的方法和有源矩阵显示器
CN101995714A (zh) * 2009-08-28 2011-03-30 北京京东方光电科技有限公司 阵列基板及其制造方法
CN208335702U (zh) * 2018-05-14 2019-01-04 北京京东方技术开发有限公司 显示面板及显示装置
CN109523951A (zh) * 2018-12-29 2019-03-26 云谷(固安)科技有限公司 一种像素电路和显示装置
CN109545129A (zh) * 2017-09-21 2019-03-29 三星显示有限公司 显示装置
CN110707139A (zh) * 2019-11-07 2020-01-17 京东方科技集团股份有限公司 一种显示基板及其制作方法、显示装置
CN111179859A (zh) * 2020-03-16 2020-05-19 京东方科技集团股份有限公司 一种像素电路、显示面板及显示装置
CN111179855A (zh) * 2020-03-18 2020-05-19 京东方科技集团股份有限公司 像素电路及其驱动方法、显示装置
CN210628317U (zh) * 2019-12-20 2020-05-26 京东方科技集团股份有限公司 显示基板和显示装置
CN111696484A (zh) * 2020-07-10 2020-09-22 京东方科技集团股份有限公司 像素驱动电路及其驱动方法、阵列基板及显示装置
CN111724743A (zh) * 2020-07-21 2020-09-29 京东方科技集团股份有限公司 像素驱动电路及其驱动方法、显示装置
CN111754936A (zh) * 2019-03-27 2020-10-09 京东方科技集团股份有限公司 阵列基板、显示面板及显示装置
CN112397026A (zh) * 2020-12-04 2021-02-23 上海天马有机发光显示技术有限公司 像素驱动电路、显示面板及其驱动方法

Patent Citations (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1855489A (zh) * 2005-04-21 2006-11-01 三星Sdi株式会社 有源矩阵电路衬底、制造该衬底的方法和有源矩阵显示器
CN101995714A (zh) * 2009-08-28 2011-03-30 北京京东方光电科技有限公司 阵列基板及其制造方法
CN109545129A (zh) * 2017-09-21 2019-03-29 三星显示有限公司 显示装置
CN208335702U (zh) * 2018-05-14 2019-01-04 北京京东方技术开发有限公司 显示面板及显示装置
CN109523951A (zh) * 2018-12-29 2019-03-26 云谷(固安)科技有限公司 一种像素电路和显示装置
CN111754936A (zh) * 2019-03-27 2020-10-09 京东方科技集团股份有限公司 阵列基板、显示面板及显示装置
CN110707139A (zh) * 2019-11-07 2020-01-17 京东方科技集团股份有限公司 一种显示基板及其制作方法、显示装置
CN210628317U (zh) * 2019-12-20 2020-05-26 京东方科技集团股份有限公司 显示基板和显示装置
CN111179859A (zh) * 2020-03-16 2020-05-19 京东方科技集团股份有限公司 一种像素电路、显示面板及显示装置
CN111179855A (zh) * 2020-03-18 2020-05-19 京东方科技集团股份有限公司 像素电路及其驱动方法、显示装置
CN111696484A (zh) * 2020-07-10 2020-09-22 京东方科技集团股份有限公司 像素驱动电路及其驱动方法、阵列基板及显示装置
CN111724743A (zh) * 2020-07-21 2020-09-29 京东方科技集团股份有限公司 像素驱动电路及其驱动方法、显示装置
CN112397026A (zh) * 2020-12-04 2021-02-23 上海天马有机发光显示技术有限公司 像素驱动电路、显示面板及其驱动方法

Cited By (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN113436569A (zh) * 2021-06-29 2021-09-24 昆山国显光电有限公司 显示面板及其制作方法、显示装置
CN113870790A (zh) * 2021-09-14 2021-12-31 武汉天马微电子有限公司 像素电路及其驱动方法、显示面板和显示装置
US11749193B2 (en) 2021-09-14 2023-09-05 Wuhan Tianma Microelectronics Co., Ltd. Pixel circuit, method for driving a pixel circuit, display panel, and display apparatus
CN114203109A (zh) * 2021-12-20 2022-03-18 长沙惠科光电有限公司 像素驱动电路及其补偿方法、显示面板
CN114863881A (zh) * 2022-04-25 2022-08-05 京东方科技集团股份有限公司 像素电路、驱动方法和显示装置
CN114863881B (zh) * 2022-04-25 2023-05-23 京东方科技集团股份有限公司 像素电路、驱动方法和显示装置
CN115273741A (zh) * 2022-08-03 2022-11-01 合肥京东方卓印科技有限公司 显示面板、显示装置、以及像素驱动方法

Similar Documents

Publication Publication Date Title
CN112117320B (zh) 一种显示面板和显示装置
US11488539B2 (en) Display device and display panel
CN113035134A (zh) 显示面板和显示装置
CN110190103B (zh) 一种显示面板和显示装置
CN111785853B (zh) 一种显示面板及显示装置
CN113078174B (zh) 阵列基板、显示面板及显示装置
US11683957B2 (en) Display panel and display device
CN114822412B (zh) 显示基板及显示装置
US20220376003A1 (en) Display panel and display apparatus
US11741892B2 (en) Pixel circuit including a leakage suppression module to improve display stability
CN114097090A (zh) 显示基板和显示装置
US20210193778A1 (en) Display substrate and display device
CN210628317U (zh) 显示基板和显示装置
CN114784073A (zh) 显示面板和显示装置
WO2023202586A9 (zh) 像素驱动电路、显示模组及显示装置、智能手表
CN116917979A (zh) 像素组、阵列基板和显示面板
CN114256275A (zh) 显示面板及显示装置
US20240266354A1 (en) Display device
CN219285937U (zh) 显示面板及显示装置
CN221409682U (zh) 一种显示模组和显示装置
US20230326402A1 (en) Display panel and display device
US20240160311A1 (en) Touch Display Device
EP4336484A1 (en) Display substrate and display device
US20230351959A1 (en) Display panel and display device
CN117577040A (zh) 一种显示面板及显示装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
RJ01 Rejection of invention patent application after publication

Application publication date: 20210625

RJ01 Rejection of invention patent application after publication