CN110957303A - 电容器及其形成方法、半导体器件及其形成方法 - Google Patents
电容器及其形成方法、半导体器件及其形成方法 Download PDFInfo
- Publication number
- CN110957303A CN110957303A CN201811120419.5A CN201811120419A CN110957303A CN 110957303 A CN110957303 A CN 110957303A CN 201811120419 A CN201811120419 A CN 201811120419A CN 110957303 A CN110957303 A CN 110957303A
- Authority
- CN
- China
- Prior art keywords
- dielectric layer
- layer
- contact window
- contact
- dielectric
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 239000003990 capacitor Substances 0.000 title claims abstract description 74
- 238000000034 method Methods 0.000 title claims abstract description 35
- 239000004065 semiconductor Substances 0.000 title claims abstract description 33
- 239000000758 substrate Substances 0.000 claims abstract description 51
- 238000005530 etching Methods 0.000 claims description 17
- VYPSYNLAJGMNEJ-UHFFFAOYSA-N Silicium dioxide Chemical compound O=[Si]=O VYPSYNLAJGMNEJ-UHFFFAOYSA-N 0.000 claims description 14
- 229910052814 silicon oxide Inorganic materials 0.000 claims description 14
- 230000000994 depressogenic effect Effects 0.000 claims description 10
- 238000001039 wet etching Methods 0.000 claims description 7
- 239000000463 material Substances 0.000 description 7
- KRHYYFGTRYWZRS-UHFFFAOYSA-N Fluorane Chemical compound F KRHYYFGTRYWZRS-UHFFFAOYSA-N 0.000 description 2
- NBIIXXVUZAFLBC-UHFFFAOYSA-N Phosphoric acid Chemical compound OP(O)(O)=O NBIIXXVUZAFLBC-UHFFFAOYSA-N 0.000 description 2
- 238000010586 diagram Methods 0.000 description 2
- 230000000694 effects Effects 0.000 description 2
- 238000004519 manufacturing process Methods 0.000 description 2
- 229910052581 Si3N4 Inorganic materials 0.000 description 1
- HIVGXUNKSAJJDN-UHFFFAOYSA-N [Si].[P] Chemical group [Si].[P] HIVGXUNKSAJJDN-UHFFFAOYSA-N 0.000 description 1
- 230000004075 alteration Effects 0.000 description 1
- 229910000147 aluminium phosphate Inorganic materials 0.000 description 1
- 239000005388 borosilicate glass Substances 0.000 description 1
- 239000011521 glass Substances 0.000 description 1
- 238000002955 isolation Methods 0.000 description 1
- HQVNEWCFYHHQES-UHFFFAOYSA-N silicon nitride Chemical compound N12[Si]34N5[Si]62N3[Si]51N64 HQVNEWCFYHHQES-UHFFFAOYSA-N 0.000 description 1
- 238000006467 substitution reaction Methods 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L28/00—Passive two-terminal components without a potential-jump or surface barrier for integrated circuits; Details thereof; Multistep manufacturing processes therefor
- H01L28/40—Capacitors
- H01L28/60—Electrodes
- H01L28/82—Electrodes with an enlarged surface, e.g. formed by texturisation
- H01L28/90—Electrodes with an enlarged surface, e.g. formed by texturisation having vertical extensions
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L28/00—Passive two-terminal components without a potential-jump or surface barrier for integrated circuits; Details thereof; Multistep manufacturing processes therefor
- H01L28/40—Capacitors
- H01L28/60—Electrodes
- H01L28/82—Electrodes with an enlarged surface, e.g. formed by texturisation
- H01L28/90—Electrodes with an enlarged surface, e.g. formed by texturisation having vertical extensions
- H01L28/92—Electrodes with an enlarged surface, e.g. formed by texturisation having vertical extensions made by patterning layers, e.g. by etching conductive layers
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B12/00—Dynamic random access memory [DRAM] devices
- H10B12/01—Manufacture or treatment
- H10B12/02—Manufacture or treatment for one transistor one-capacitor [1T-1C] memory cells
- H10B12/03—Making the capacitor or connections thereto
- H10B12/033—Making the capacitor or connections thereto the capacitor extending over the transistor
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B12/00—Dynamic random access memory [DRAM] devices
- H10B12/30—DRAM devices comprising one-transistor - one-capacitor [1T-1C] memory cells
- H10B12/31—DRAM devices comprising one-transistor - one-capacitor [1T-1C] memory cells having a storage electrode stacked over the transistor
- H10B12/315—DRAM devices comprising one-transistor - one-capacitor [1T-1C] memory cells having a storage electrode stacked over the transistor with the capacitor higher than a bit line
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Manufacturing & Machinery (AREA)
- Semiconductor Memories (AREA)
- Semiconductor Integrated Circuits (AREA)
Abstract
本发明提供了一种电容器及其形成方法、半导体器件及其形成方法,衬底上形成有介质层,所述介质层中形成有对应所述衬底的源极接触区的接触窗,所述接触窗的侧壁具有至少一个凹陷部,以使所述接触窗的侧壁呈方波状,然后将电容结构形成在所述接触窗中,所述电容结构的底部电极层及电介质层依次覆盖所述接触窗的内壁及所述凹陷部的内壁,且所述电介质层还延伸覆盖所述介质层,所述电容结构的顶部电极层填充所述接触窗及所述凹陷部并延伸覆盖所述电介质层位于所述衬底上的部分,所述凹陷部增加了所述底部电极层与顶部电极层的表面积,从而提高了所述电容结构存储电荷量,从而实现所述半导体器件存储能力和稳定性的提升。
Description
技术领域
本发明涉及半导体制造领域,尤其涉及一种电容器及其形成方法、半导体器件及其形成方法。
背景技术
随着半导体技术的不断发展,动态随机存储器(DRAM)产品对电容器性能的要求越来越高。随着动态随机存储器的尺寸越来越小,如何制作出电容足够大且可靠性高的电容器,成为深亚微米集成电路工艺的重要研究方向。
发明内容
本发明的目的在于提供一种电容器及其形成方法、半导体器件及其形成方法,在不增大电容器的尺寸的基础上通过增加极板表面积而提升电容器的存储电荷量。
为了达到上述目的,本发明提供了一种电容器,包括:
介质层,所述介质层中形成有接触窗,所述接触窗的侧壁具有至少一个凹陷部,以使所述接触窗的侧壁呈方波状;以及
电容结构,包括底部电极层、电介质层及顶部电极层,所述底部电极层及所述电介质层依次覆盖所述接触窗的内壁及所述凹陷部的内壁,且所述电介质层还延伸覆盖所述介质层,所述顶部电极层填充所述接触窗及所述凹陷部并延伸覆盖所述电介质层位于所述介质层上的部分。
可选的,所述凹陷部的侧壁垂直于所述接触窗的侧壁。
可选的,所述电容器还包括位于所述接触窗底部的导电层,所述导电层与所述底部电极层电连接。
本发明提供了一种电容器的形成方法,包括:
提供衬底,所述衬底上形成有介质层,所述介质层包括若干交替排布的第一介质层及第二介质层,并刻蚀所述第一介质层与所述第二介质层以形成接触窗;
在所述接触窗中沿着垂直于深度方向横向刻蚀所述第一介质层或所述第二介质层,以在所述接触窗的侧壁上形成至少一个凹陷部,并使所述接触窗的侧壁呈方波状;以及,
形成电容结构于每个所述接触窗中,所述电容结构包括底部电极层、电介质层及顶部电极层,所述底部电极层及所述电介质层依次覆盖所述接触窗的内壁及所述凹陷部的内壁,且所述电介质层还延伸覆盖所述介质层,所述顶部电极层填充所述接触窗及所述凹陷部并延伸覆盖所述电介质层位于所述介质层上的部分。
可选的,采用湿法刻蚀工艺刻蚀所述第一介质层或所述第二介质层,所述湿法刻蚀的刻蚀剂进入所述接触窗中并横向刻蚀所述第一介质层或所述第二介质层,以去除部分所述第一介质层或所述第二介质层并形成所述凹陷部。
可选的,所述湿法刻蚀工艺采用的刻蚀剂对所述第一介质层和所述第二介质层具有不同的刻蚀选择比。
本发明还提供了一种半导体器件,包括:
衬底,所述衬底包括若干源极接触区;
介质层,形成于所述衬底上,所述介质层中形成有对应所述源极接触区的接触窗,所述接触窗的侧壁具有至少一个凹陷部,以使所述接触窗的侧壁呈方波状;
电容结构,包括底部电极层、电介质层及顶部电极层,所述底部电极层及所述电介质层依次覆盖所述接触窗的内壁及所述凹陷部的内壁,且所述电介质层还延伸覆盖所述介质层,所述顶部电极层填充所述接触窗及所述凹陷部并延伸覆盖所述电介质层位于所述介质层上的部分。
可选的,所述衬底中形成有若干晶体管,每个所述晶体管包括栅极结构及位于所述栅极结构两侧的源区和漏区,所述源极接触区与所述源区对应。
可选的,所述衬底上还形成有氧化硅层,所述氧化硅层中形成有对应所述源极接触区的导电层,所述接触窗的底部露出所述导电层,以使所述底部电极层与所述源极接触区通过所述导电层电连接,所述导电层用于形成所述晶体管的存储节点接触。
本发明提供了一种半导体器件的形成方法,包括:
提供衬底,所述衬底包括若干源极接触区;
形成介质层于所述衬底上,所述介质层包括若干交替排布的第一介质层及第二介质层,并刻蚀所述第一介质层与所述第二介质层以形成对应所述源极接触区的接触窗;
在所述接触窗中沿着垂直于深度方向横向刻蚀所述第一介质层或所述第二介质层,以在所述接触窗的侧壁上形成至少一个凹陷部,并使所述接触窗的侧壁呈方波状;
形成电容结构于所述接触窗中,所述电容结构包括底部电极层、电介质层及顶部电极层,所述底部电极层及所述电介质层依次覆盖所述接触窗的内壁及所述凹陷部的内壁,且所述电介质层还延伸覆盖所述介质层,所述顶部电极层填充所述接触窗及所述凹陷部并延伸覆盖所述电介质层位于所述介质层上的部分。
可选的,形成介质层于所述衬底上之前,所述半导体器件的形成方法还包括:
形成氧化硅层于所述衬底上,刻蚀所述氧化硅层以形成对应所述源极接触区的开口;
形成导电层于每个所述开口中。
在本发明提供的电容器及其形成方法、半导体器件及其形成方法中,衬底上形成有介质层,所述介质层中形成有对应所述衬底的源极接触区的接触窗,所述接触窗的侧壁具有至少一个凹陷部,以使所述接触窗的侧壁呈方波状,然后将电容结构形成在所述接触窗中,所述电容结构的底部电极层及电介质层依次覆盖所述接触窗的内壁及所述凹陷部的内壁,且所述电介质层还延伸覆盖所述介质层,所述电容结构的顶部电极层填充所述接触窗及所述凹陷部并延伸覆盖所述电介质层位于所述衬底上的部分,所述凹陷部增加了所述底部电极层与顶部电极层的表面积,从而提高了所述电容结构存储电荷量,从而实现所述半导体器件存储能力和稳定性的提升。
附图说明
图1为本发明实施例提供的电容器的结构示意图;
图2为本发明实施例提供的半导体器件的形成方法的流程图;
图3-图8为本发明实施例提供的采用半导体器件的形成方法形成的半导体结构的剖面示意图;
图9为本发明实施例提供的图8中A区域的局部放大图;
图中,附图标记为:
1-衬底;11-源区;12-漏区;
2-栅极结构;
3-导电层;31-氧化硅层;
4-介质层;41-第一介质层;42-第二介质层;
5-接触窗;51-凹陷部;
6-电容结构;61-底部电极层;62-电介质层;63-顶部电极层。
具体实施方式
下面将结合示意图对本发明的具体实施方式进行更详细的描述。根据下列描述和权利要求书,本发明的优点和特征将更清楚。需说明的是,附图均采用非常简化的形式且均使用非精准的比例,仅用以方便、明晰地辅助说明本发明实施例的目的。
请参阅图1,本实施例中提供了一种电容器,包括介质层4,所述介质层4中形成有接触窗5,所述接触窗5的侧壁具有至少一个凹陷部51,以使所述接触窗5的侧壁呈方波状;以及,电容结构6,包括底部电极层61、电介质层62及顶部电极层63,所述底部电极层61及所述电介质层62依次覆盖所述接触窗5的内壁及所述凹陷部51的内壁,且所述电介质层63还延伸覆盖所述介质层4,所述顶部电极层63填充所述接触窗5及所述凹陷部51并延伸覆盖所述电介质层62位于所述介质层4上的部分。请继续参阅图1,所述电容结构形成于所述介质层4中以形成若干个存储电容(图中示意性的展示出了两个存储电容的情况),可以理解的是,所述介质层4中的存储电容可以是一个,也可以是多个,取决于所述接触窗5的数量。
进一步,所述电容结构6包括底部电极层61、电介质层62及顶部电极层63,所述底部电极层61与所述顶部电极层63分别用于构成所述存储电容的下极板和上极板,各个存储电容的下极板相互独立,而上极板是连接在一起的。所述接触窗5的侧壁上具有横向的凹陷部51,以使所述接触窗5的侧壁呈方波状,也可以理解为,所述凹陷部51将所述接触窗5从垂直的侧壁变成了锯齿状的侧壁,从而在不增加半导体器件尺寸的基础上增加了所述底部电极层61和所述顶部电极层63的面积。可选的,所述凹陷部51沿深度方向的截面为矩形,即所述凹陷部51的侧壁垂直于所述接触窗5的侧壁,以使所述凹陷部51的形成工艺更加简单。
进一步,所述底部电极层61及所述电介质层62依次覆盖所述接触窗5的内壁及所述凹陷部51的内壁,所述顶部电极层63填充在所述接触窗5及所述凹陷部51内。可以理解的是,由于所述凹陷部51的存在,可以使得每个存储电容的上极板和下极板的表面积增加,从而提高了存储电容的存储能力。
可选的,所述电容器还包括位于所述接触窗5底部的导电层3,所述导电层3与所述底部电极层61电连接,以将所述底部电极层61引出。
基于此,请参阅图8和图9,其为本实施例提供的半导体器件的结构示意图,如图1-图9所示,所述半导体器件包括:衬底1,所述衬底1包括若干源极接触区;介质层4,形成于所述衬底1上,所述介质层4中形成有对应所述源极接触区的接触窗5,所述接触窗5的侧壁具有至少一个凹陷部51,以使所述接触窗5的侧壁呈方波状;电容结构6,包括底部电极层61、电介质层62及顶部电极层63,所述底部电极层61及所述电介质层62依次覆盖所述接触窗5的内壁及所述凹陷部51的内壁,且所述电介质层62还延伸覆盖所述介质层4,所述顶部电极层63填充所述接触窗5及所述凹陷部51并延伸覆盖所述电介质层62位于所述介质层4上的部分。或者也可以这么理解,所述半导体器件包括衬底1及形成于所述衬底1上的电容器。
具体的,请参阅图8,所述衬底中1形成有有源区,每个所述有源区包括源区11及漏区12,所述源区11及所述漏区12之间形成有栅极结构2以构成晶体管。本实施例中,以每个所述有源区中形成有两个共用漏区12的晶体管为例进行详细说明。
所述有源区上方具有一氧化硅层31,所述氧化硅层31中形成有所述两个所述晶体管的位线接触(未图示)及导电层3,所述位线接触位于所述漏区12的上方,所述导电层3位于每个所述源区11的上方,以作为所述晶体管的存储节点接触,本实施例中,所述源区11有两个,所述导电层3也对应有两个,所述衬底1的源极接触区指的是对应所述衬底1中形成所述源区11的区域。
如图8所示,所述衬底1上形成有介质层4,所述介质层4中形成有接触窗5,每个所述接触窗5对应所述源极接触区,且所述接触窗5的底部露出所述导电层3,所述电容结构6形成于所述接触窗5中。如图8所示,所述半导体器件应用于集成电路存储器中,所述电容结构6用于构成所述集成电路存储器的各个存储电容,可以理解的是,所述晶体管的数量、所述接触窗的数量与所述存储电容的数量都是相等的,本实施例中,所述晶体管、接触窗及存储电容的数量都是两个。
基于此,如图2所示,本实施例还提供了一种半导体器件的形成方法,包括:
S1:提供衬底,所述衬底中包括若干源极接触区;
S2:形成介质层于所述衬底上,所述介质层包括若干交替排布的第一介质层及第二介质层,并刻蚀所述第一介质层与所述第二介质层以形成对应所述源极接触区的接触窗;
S3:在所述接触窗中沿着垂直于深度方向横向刻蚀所述第一介质层或所述第二介质层,以在所述接触窗的侧壁上形成至少一个凹陷部,并使所述接触窗的侧壁呈方波状;
S4:形成电容结构于所述接触窗中,所述电容结构包括底部电极层、电介质层及顶部电极层,所述底部电极层及所述电介质层依次覆盖所述接触窗的内壁及所述凹陷部的内壁,且所述电介质层还延伸覆盖所述介质层,所述顶部电极层填充所述接触窗及所述凹陷部并延伸覆盖所述电介质层位于所述介质层上的部分。
具体的,如图3所示,首先提供衬底1,所述衬底1中已经形成有两个晶体管(包括栅极结构2及排布在所述栅极结构2两侧的源区11和漏区12),在所述衬底1上形成氧化硅层31,刻蚀所述氧化硅层3以形成对应源极接触区的开口(未图示),在形成导电层3于所述开口3中,所述导电层3用于构成半导体器件的存储节点接触,所述导电层3与所述源区11电连接。
接着在所述衬底1上形成若干交替排布的第一介质层41及第二介质层42,所述第一介质层41及第二介质层42的材料不同,厚度可以相同,也可以不相同,本发明不作限制。若干所述第一介质层41及第二介质层42交替堆叠以形成介质层4。接着如图3所示,刻蚀若干所述第一介质层41及第二介质层42以形成接触窗5于所述介质层4中,所述接触窗5的位置对应所述衬底1的源极接触区,以使形成的所述接触窗5能够露出所述导电层3。可选的,所述接触窗5的横向宽度尺寸可以与所述导电层3的横向宽度尺寸相同,以实现更好的接触效果。
接下来,如图5所示,采用湿法刻蚀单独刻蚀所述第一介质层41或所述第二介质层42,具体的,由于所述第一介质层41及所述第二介质层42的材料不同,可以选择对所述第一介质层41和所述第二介质层42具有不同刻蚀选择比的刻蚀剂来刻蚀所述第一介质层41或所述第二介质层42。所述刻蚀剂从所述接触窗5中进入并横向刻蚀所述第一介质层41或所述第二介质层42,以使所述接触窗5侧壁的所述第一介质层41或所述第二介质层42被刻蚀以形成凹陷部51。本实施例中,选择对所述第一介质层41和所述第二介质层42具有极高(大于等于100)刻蚀选择比的刻蚀剂刻蚀所述第一介质层41(不会刻蚀所述第二介质层42),以通过去除部分所述第一介质层41在所述接触窗5形成凹陷部51,因理解,实际上也可以通过刻蚀第二介质层42形成凹陷部51,但是需要采用另外的刻蚀剂。
可选的,本实施例中,所述第一介质层41的材料为氮化硅,所述第二介质层42的材料为氧化硅,则所述刻蚀剂可以为磷酸;或者,所述第一介质层的材料为硅硼玻璃,所述第二介质层的材料为硅磷玻璃,则所述刻蚀剂可以为氢氟酸。当然,所述第一介质层41和所述第二介质层42还可以是其他的材料,所述刻蚀剂也相应有不同的选择,此处不再一一举例。
刻蚀完成后,如图5所示,所述接触窗5的侧壁由于所述凹陷部51的存在具有方波状的轮廓,接着可以在所述接触窗5中形成电容结构。具体的,如图6所述,首先形成底部电极层61,所述底部电极层61覆盖所述接触窗5的内壁及所述凹陷部51的内壁,且,由于所述接触窗5的底部露出所述导电层3,所述底部电极层61也形成在所述导电层3上,以通过所述导电层3与所述源区11连接,所述底部电极层61用于构成存储电容的下极板。
接下来,如图7所示,在所述底部电极层61上形成电介质层62,以构成存储电容的电介质,可选的,为了提高隔离的效果(隔离底部电极层61和后续形成的顶部电极层),所述电介质层62不仅覆盖所述底部电极层61,还覆盖了所述介质层4。可以理解的是,此时所述电介质层62也仅是覆盖所述接触窗5的内壁及凹陷部51的内壁,并未将所述凹陷部51填充上。如图8和图9所示,最后形成顶部电极层63,所述顶部电极层63填充所述接触窗5及所述凹陷部51,以构成所述存储电容的上极板,并且,所述顶部电极层63还延伸覆盖所述电介质层62位于所述介质层4上的部分,以使若干所述存储电容的上极板连接在一起。所述底部电极层61、电介质层62及顶部电极层63共同构成所述电容结构6。
进一步,本发明还提供了一种电容器的形成方法,包括:
S1:提供衬底,所述衬底上形成有介质层,所述介质层包括若干交替排布的第一介质层及第二介质层,并刻蚀所述第一介质层与所述第二介质层以形成接触窗;
S2:在所述接触窗中沿着垂直于深度方向横向刻蚀所述第一介质层或所述第二介质层,以在所述接触窗的侧壁上形成至少一个凹陷部,并使所述接触窗的侧壁呈方波状;以及,
S3:形成电容结构于每个所述接触窗中,所述电容结构包括底部电极层、电介质层及顶部电极层,所述底部电极层及所述电介质层依次覆盖所述接触窗的内壁及所述凹陷部的内壁,且所述电介质层还延伸覆盖所述介质层,所述顶部电极层填充所述接触窗及所述凹陷部并延伸覆盖所述电介质层位于所述介质层上的部分。
由于所述电容器的形成方法包括在上文中详细描述的半导体器件的形成方法中,在此不再赘述。
综上,在本发明实施例提供的电容器及其形成方法、半导体器件及其形成方法中,衬底上形成有介质层,所述介质层中形成有对应所述衬底的源极接触区的接触窗,所述接触窗的侧壁具有至少一个凹陷部,以使所述接触窗的侧壁呈方波状,然后将电容结构形成在所述接触窗中,所述电容结构的底部电极层及电介质层依次覆盖所述接触窗的内壁及所述凹陷部的内壁,且所述电介质层还延伸覆盖所述介质层,所述电容结构的顶部电极层填充所述接触窗及所述凹陷部并延伸覆盖所述电介质层位于所述衬底上的部分,所述凹陷部增加了所述底部电极层与顶部电极层的表面积,从而提高了所述电容结构存储电荷量,从而实现所述半导体器件存储能力和稳定性的提升。
上述仅为本发明的优选实施例而已,并不对本发明起到任何限制作用。任何所属技术领域的技术人员,在不脱离本发明的技术方案的范围内,对本发明揭露的技术方案和技术内容做任何形式的等同替换或修改等变动,均属未脱离本发明的技术方案的内容,仍属于本发明的保护范围之内。
Claims (11)
1.一种电容器,其特征在于,包括:
介质层,所述介质层中形成有接触窗,所述接触窗的侧壁具有至少一个凹陷部,以使所述接触窗的侧壁呈方波状;以及
电容结构,包括底部电极层、电介质层及顶部电极层,所述底部电极层及所述电介质层依次覆盖所述接触窗的内壁及所述凹陷部的内壁,且所述电介质层还延伸覆盖所述介质层,所述顶部电极层填充所述接触窗及所述凹陷部并延伸覆盖所述电介质层位于所述介质层上的部分。
2.如权利要求1所述的电容器,其特征在于,所述凹陷部的侧壁垂直于所述接触窗的侧壁。
3.如权利要求1所述的电容器,其特征在于,所述电容器还包括位于所述接触窗底部的导电层,所述导电层与所述底部电极层电连接。
4.一种电容器的形成方法,其特征在于,包括:
提供衬底,所述衬底上形成有介质层,所述介质层包括若干交替排布的第一介质层及第二介质层,并刻蚀所述第一介质层与所述第二介质层以形成接触窗;
在所述接触窗中沿着垂直于深度方向横向刻蚀所述第一介质层或所述第二介质层,以在所述接触窗的侧壁上形成至少一个凹陷部,并使所述接触窗的侧壁呈方波状;以及,
形成电容结构于所述接触窗中,所述电容结构包括底部电极层、电介质层及顶部电极层,所述底部电极层及所述电介质层依次覆盖所述接触窗的内壁及所述凹陷部的内壁,且所述电介质层还延伸覆盖所述介质层,所述顶部电极层填充所述接触窗及所述凹陷部并延伸覆盖所述电介质层位于所述介质层上的部分。
5.如权利要求4所述的电容器的形成方法,其特征在于,采用湿法刻蚀工艺刻蚀所述第一介质层或所述第二介质层,所述湿法刻蚀的刻蚀剂进入所述接触窗中并横向刻蚀所述第一介质层或所述第二介质层,以去除部分所述第一介质层或所述第二介质层并形成所述凹陷部。
6.如权利要求5所述的电容器的形成方法,其特征在于,所述湿法刻蚀工艺采用的刻蚀剂对所述第一介质层和所述第二介质层具有不同的刻蚀选择比。
7.一种半导体器件,其特征在于,包括:
衬底,所述衬底包括若干源极接触区;
介质层,形成于所述衬底上,所述介质层中形成有对应所述源极接触区的接触窗,所述接触窗的侧壁具有至少一个凹陷部,以使所述接触窗的侧壁呈方波状;
电容结构,包括底部电极层、电介质层及顶部电极层,所述底部电极层及所述电介质层依次覆盖所述接触窗的内壁及所述凹陷部的内壁,且所述电介质层还延伸覆盖所述介质层,所述顶部电极层填充所述接触窗及所述凹陷部并延伸覆盖所述电介质层位于所述介质层上的部分。
8.如权利要求7所述的半导体器件,其特征在于,所述衬底中形成有若干晶体管,每个所述晶体管包括栅极结构及位于所述栅极结构两侧的源区和漏区,所述源极接触区与所述源区对应。
9.如权利要求8所述的半导体器件,其特征在于,所述衬底上还形成有氧化硅层,所述氧化硅层中形成有对应所述源极接触区的导电层,所述接触窗的底部露出所述导电层,以使所述底部电极层与所述源极接触区通过所述导电层电连接,所述导电层用于形成所述晶体管的存储节点接触。
10.一种半导体器件的形成方法,其特征在于,包括:
提供衬底,所述衬底包括若干源极接触区;
形成介质层于所述衬底上,所述介质层包括若干交替排布的第一介质层及第二介质层,并刻蚀所述第一介质层与所述第二介质层以形成对应所述源极接触区的接触窗;
在所述接触窗中沿着垂直于深度方向横向刻蚀所述第一介质层或所述第二介质层,以在所述接触窗的侧壁上形成至少一个凹陷部,并使所述接触窗的侧壁呈方波状;
形成电容结构于所述接触窗中,所述电容结构包括底部电极层、电介质层及顶部电极层,所述底部电极层及所述电介质层依次覆盖所述接触窗的内壁及所述凹陷部的内壁,且所述电介质层还延伸覆盖所述介质层,所述顶部电极层填充所述接触窗及所述凹陷部并延伸覆盖所述电介质层位于所述介质层上的部分。
11.如权利要求10所述的半导体器件的形成方法,其特征在于,形成介质层于所述衬底上之前,所述半导体器件的形成方法还包括:
形成氧化硅层于所述衬底上,刻蚀所述氧化硅层以形成对应所述源极接触区的开口;
形成导电层于每个所述开口中。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201811120419.5A CN110957303A (zh) | 2018-09-26 | 2018-09-26 | 电容器及其形成方法、半导体器件及其形成方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201811120419.5A CN110957303A (zh) | 2018-09-26 | 2018-09-26 | 电容器及其形成方法、半导体器件及其形成方法 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN110957303A true CN110957303A (zh) | 2020-04-03 |
Family
ID=69962393
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201811120419.5A Pending CN110957303A (zh) | 2018-09-26 | 2018-09-26 | 电容器及其形成方法、半导体器件及其形成方法 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN110957303A (zh) |
Cited By (14)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN112652621A (zh) * | 2020-12-22 | 2021-04-13 | 复旦大学 | 三维集成结构及其制造方法 |
CN112652620A (zh) * | 2020-12-22 | 2021-04-13 | 复旦大学 | 三维集成结构及其制造方法 |
CN112670285A (zh) * | 2020-12-22 | 2021-04-16 | 复旦大学 | 三维集成结构及其制备方法 |
CN112908991A (zh) * | 2021-01-26 | 2021-06-04 | 复旦大学 | 三维集成结构及其制造方法 |
CN112908992A (zh) * | 2021-01-26 | 2021-06-04 | 复旦大学 | 三维集成结构及其制造方法 |
CN112908993A (zh) * | 2021-01-26 | 2021-06-04 | 复旦大学 | 三维集成结构及其制造方法 |
CN113035812A (zh) * | 2020-12-22 | 2021-06-25 | 复旦大学 | 三维集成结构及其制造方法 |
WO2021254204A1 (zh) * | 2020-06-16 | 2021-12-23 | 长鑫存储技术有限公司 | 电容器结构及其制备方法 |
WO2022033146A1 (zh) * | 2020-08-13 | 2022-02-17 | 长鑫存储技术有限公司 | 半导体结构的形成方法及半导体结构 |
WO2023245733A1 (zh) * | 2022-06-24 | 2023-12-28 | 长鑫存储技术有限公司 | 半导体结构及其制备方法 |
WO2023245816A1 (zh) * | 2022-06-21 | 2023-12-28 | 长鑫存储技术有限公司 | 半导体结构及其形成方法 |
US11869929B2 (en) | 2020-06-16 | 2024-01-09 | Changxin Memory Technologies, Inc. | Laminated capacitor and method for manufacturing the same |
US11877432B2 (en) | 2020-06-16 | 2024-01-16 | Changxin Memory Technologies, Inc. | Capacitor structure and method of preparing same |
US11961881B2 (en) | 2020-08-13 | 2024-04-16 | Changxin Memory Technologies, Inc. | Method for forming semiconductor structure and semiconductor structure |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2003133436A (ja) * | 2001-10-23 | 2003-05-09 | Hitachi Ltd | 半導体装置の製造方法 |
US20040248365A1 (en) * | 2003-06-05 | 2004-12-09 | Heon Lee | Area-efficient stack capacitor |
KR20040107215A (ko) * | 2003-06-13 | 2004-12-20 | 주식회사 하이닉스반도체 | 표면 리세스를 갖는 스토리지 노드 전극를 구비한 반도체메모리 소자 및 그 제조방법 |
CN1819209A (zh) * | 2005-01-05 | 2006-08-16 | 尔必达存储器株式会社 | 包括层叠电容器的半导体器件 |
CN101086978A (zh) * | 2006-06-08 | 2007-12-12 | 中芯国际集成电路制造(上海)有限公司 | 提高存储单元电容器面积的方法 |
-
2018
- 2018-09-26 CN CN201811120419.5A patent/CN110957303A/zh active Pending
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2003133436A (ja) * | 2001-10-23 | 2003-05-09 | Hitachi Ltd | 半導体装置の製造方法 |
US20040248365A1 (en) * | 2003-06-05 | 2004-12-09 | Heon Lee | Area-efficient stack capacitor |
KR20040107215A (ko) * | 2003-06-13 | 2004-12-20 | 주식회사 하이닉스반도체 | 표면 리세스를 갖는 스토리지 노드 전극를 구비한 반도체메모리 소자 및 그 제조방법 |
CN1819209A (zh) * | 2005-01-05 | 2006-08-16 | 尔必达存储器株式会社 | 包括层叠电容器的半导体器件 |
CN101086978A (zh) * | 2006-06-08 | 2007-12-12 | 中芯国际集成电路制造(上海)有限公司 | 提高存储单元电容器面积的方法 |
Cited By (14)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US11869929B2 (en) | 2020-06-16 | 2024-01-09 | Changxin Memory Technologies, Inc. | Laminated capacitor and method for manufacturing the same |
US11877432B2 (en) | 2020-06-16 | 2024-01-16 | Changxin Memory Technologies, Inc. | Capacitor structure and method of preparing same |
WO2021254204A1 (zh) * | 2020-06-16 | 2021-12-23 | 长鑫存储技术有限公司 | 电容器结构及其制备方法 |
US11961881B2 (en) | 2020-08-13 | 2024-04-16 | Changxin Memory Technologies, Inc. | Method for forming semiconductor structure and semiconductor structure |
WO2022033146A1 (zh) * | 2020-08-13 | 2022-02-17 | 长鑫存储技术有限公司 | 半导体结构的形成方法及半导体结构 |
CN112652620A (zh) * | 2020-12-22 | 2021-04-13 | 复旦大学 | 三维集成结构及其制造方法 |
CN112670285A (zh) * | 2020-12-22 | 2021-04-16 | 复旦大学 | 三维集成结构及其制备方法 |
CN112652621A (zh) * | 2020-12-22 | 2021-04-13 | 复旦大学 | 三维集成结构及其制造方法 |
CN113035812A (zh) * | 2020-12-22 | 2021-06-25 | 复旦大学 | 三维集成结构及其制造方法 |
CN112908991A (zh) * | 2021-01-26 | 2021-06-04 | 复旦大学 | 三维集成结构及其制造方法 |
CN112908993A (zh) * | 2021-01-26 | 2021-06-04 | 复旦大学 | 三维集成结构及其制造方法 |
CN112908992A (zh) * | 2021-01-26 | 2021-06-04 | 复旦大学 | 三维集成结构及其制造方法 |
WO2023245816A1 (zh) * | 2022-06-21 | 2023-12-28 | 长鑫存储技术有限公司 | 半导体结构及其形成方法 |
WO2023245733A1 (zh) * | 2022-06-24 | 2023-12-28 | 长鑫存储技术有限公司 | 半导体结构及其制备方法 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN110957303A (zh) | 电容器及其形成方法、半导体器件及其形成方法 | |
KR101926027B1 (ko) | 비대칭 비트라인 컨택을 갖는 반도체 소자 및 그 제조방법 | |
JPH07169855A (ja) | ディーラムキャパシター製造方法 | |
KR19980064364A (ko) | 자기-정렬된 다중 크라운 저장 커패시터 및 그 형성 방법 | |
CN110957317A (zh) | 电容器及其形成方法、半导体器件及其形成方法 | |
CN114758989A (zh) | 电容阵列结构及其制备方法、半导体结构 | |
TWI443778B (zh) | 半導體元件的單元接觸和位元線的製作方法 | |
US20080020539A1 (en) | Dynamic random access memory and fabrication method thereof | |
JPH01130557A (ja) | 半導体記憶装置およびその製造方法 | |
US6790738B2 (en) | Buried digit spacer separated capacitor array | |
CN209880578U (zh) | 半导体元件 | |
KR20130023994A (ko) | 반도체 소자 및 이의 제조방법 | |
US20030116798A1 (en) | Semiconductor device having trench capacitor and method for fabricating the same | |
JP3241789B2 (ja) | 半導体装置および半導体装置の製造方法 | |
KR100242470B1 (ko) | 반도체 메모리장치 제조방법 | |
CN113540091B (zh) | 半导体器件结构及制备方法 | |
JP3685997B2 (ja) | 集積回路装置に適した凹部を備えた基板及びその製造方法 | |
KR960013643B1 (ko) | 캐패시터 저장전극 제조방법 | |
US20240057318A1 (en) | Semiconductor structure and manufacturing method thereof | |
CN106847748A (zh) | 一种堆叠电容器的制作方法 | |
KR940006677B1 (ko) | 반도체 메모리 장치의 캐패시터 제조방법 | |
KR0151377B1 (ko) | 반도체 메모리장치 제조방법 | |
KR940000503B1 (ko) | 다이나믹 랜덤 억세스 메모리 셀의 제조방법 | |
KR100233560B1 (ko) | 디램 소자 및 그 제조방법 | |
CN117954433A (zh) | 电容器结构及其形成方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination |