CN108140410A - 用于监控关联电子开关的电路和方法 - Google Patents

用于监控关联电子开关的电路和方法 Download PDF

Info

Publication number
CN108140410A
CN108140410A CN201680058406.2A CN201680058406A CN108140410A CN 108140410 A CN108140410 A CN 108140410A CN 201680058406 A CN201680058406 A CN 201680058406A CN 108140410 A CN108140410 A CN 108140410A
Authority
CN
China
Prior art keywords
output
switching element
electronic switching
circuit
signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201680058406.2A
Other languages
English (en)
Other versions
CN108140410B (zh
Inventor
巴尔·S·桑德胡
罗伯特·艾肯特
乔治·拉蒂莫尔
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
ARM Ltd
Original Assignee
Advanced Risc Machines Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Advanced Risc Machines Ltd filed Critical Advanced Risc Machines Ltd
Publication of CN108140410A publication Critical patent/CN108140410A/zh
Application granted granted Critical
Publication of CN108140410B publication Critical patent/CN108140410B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C13/00Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00
    • G11C13/0002Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00 using resistive RAM [RRAM] elements
    • G11C13/0021Auxiliary circuits
    • G11C13/0038Power supply circuits
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C13/00Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00
    • G11C13/0002Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00 using resistive RAM [RRAM] elements
    • G11C13/0021Auxiliary circuits
    • G11C13/004Reading or sensing circuits or methods
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C29/00Checking stores for correct operation ; Subsequent repair; Testing stores during standby or offline operation
    • G11C29/02Detection or location of defective auxiliary circuits, e.g. defective refresh counters
    • G11C29/026Detection or location of defective auxiliary circuits, e.g. defective refresh counters in sense amplifiers
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C29/00Checking stores for correct operation ; Subsequent repair; Testing stores during standby or offline operation
    • G11C29/02Detection or location of defective auxiliary circuits, e.g. defective refresh counters
    • G11C29/028Detection or location of defective auxiliary circuits, e.g. defective refresh counters with adaption or trimming of parameters
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K17/00Electronic switching or gating, i.e. not by contact-making and –breaking
    • H03K17/51Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used
    • H03K17/56Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used by the use, as active elements, of semiconductor devices
    • H03K17/687Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used by the use, as active elements, of semiconductor devices the devices being field-effect transistors
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C13/00Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00
    • G11C13/0002Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00 using resistive RAM [RRAM] elements
    • G11C13/0021Auxiliary circuits
    • G11C13/004Reading or sensing circuits or methods
    • G11C2013/0045Read using current through the cell
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C13/00Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00
    • G11C13/0002Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00 using resistive RAM [RRAM] elements
    • G11C13/0021Auxiliary circuits
    • G11C13/004Reading or sensing circuits or methods
    • G11C2013/0054Read is performed on a reference element, e.g. cell, and the reference sensed value is used to compare the sensed value of the selected cell
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C29/00Checking stores for correct operation ; Subsequent repair; Testing stores during standby or offline operation
    • G11C29/04Detection or location of defective memory elements, e.g. cell constructio details, timing of test signals
    • G11C2029/0409Online test

Landscapes

  • Semiconductor Memories (AREA)
  • Semiconductor Integrated Circuits (AREA)
  • Networks Using Active Elements (AREA)

Abstract

提供了一种用于CES元件的监控电路,该电路包括控制电路和输出电路。控制电路被配置为改变提供给CES元件的控制信号。可以改变该控制信号,用于确定CES元件的阻抗状态。输出电路输出取决于CES元件的所确定的阻抗状态的输出信号。

Description

用于监控关联电子开关的电路和方法
技术领域
本公开涉及关联电子开关(CES)。
背景技术
非易失性存储器是这样的一种存储器,其中,存储单元或元件在供给该器件的电源被移除后不会丢失其状态。例如,由可以在两个方向磁化的铁氧体环制成的最早的计算机存储器是非易失性的。当前的非易失性存储器分为只读存储器(ROM)和随机存取存储器(RAM)两类。
发明内容
本文给出的本公开的各种实施例和示例被理解为对于本公开的说明性而不是限制性的含义,并且不限制本公开的范围。
根据一个实施例,提供了一种装置。该装置包括关联电子开关(CES)元件。该装置还包括控制电路。控制电路可以被配置为改变提供给CES元件的控制信号,以确定CES元件的阻抗状态。该装置还包括输出电路。输出电路可以被配置为提供取决于CES元件的所确定的阻抗状态的输出信号。
根据另一实施例,提供了一种方法。该方法包括向CES元件提供控制信号。该方法还包括监控输出节点处的输出信号(例如,输出电压)并基于输出信号确定CES元件的阻抗状态。
根据又一实施例,提供了一种存储元件。该存储元件可以包括多个CES元件和电路。该电路可以被配置为有选择地耦合到多个CES元件中的第一CES元件。该电路可以包括控制电路和输出电路。控制电路可以被配置为改变提供给CES元件的控制信号,以确定第一CES元件的状态。输出电路可以被配置为提供取决于第一CES元件的所确定的状态的输出信号。
在所附的独立权利要求和从属权利要求中给出了本公开的进一步的特定和优选实施例。从属权利要求的特征可以在合适的情况下与独立权利要求的特征相结合,且可以通过与权利要求中明确给出的结合方式不同的方式结合。
附图说明
在附图中,通过示例示意性地示出了这些技术,其中:
图1a示出了CES的等效电路;
图1b示出了CES的真值表;
图2示出了用于监控CES元件的示例电路的概况;
图3示出了用于监控CES元件的示例电路;
图4示出了用于识别CES元件的阻抗状态的方法;
图5示出了用于测量通过CES元件的读取电流的示例方法;以及
图6示出了包括一个或多个CES元件的示例存储元件。
具体实施方式
本公开的特定实施例利用了关联电子材料(CEM)来形成关联电子开关(CES)。在这种背景下,CES可以展现出由电子关联而不是固态结构相变(例如,相变存储器(PCM)器件中的结晶/非晶物质或电阻性RAM器件中的丝状体形成和传导)导致的导电/绝缘状态的突变。在一个实施例中,与熔化/凝固或丝状成形不同的是,CES中的导体/绝缘体的突变可以响应于量子力学现象。
从高电阻/电容到低电阻/电容的过渡可以由器件的广义阻抗表示。图1a示出了示例可变阻抗器器件(例如,可变阻抗器器件102)的等效电路的示意图。如上所述,可变阻抗器器件可以包括可变阻抗和可变电容两种特性。例如,在一个实施例中,可变阻抗器器件的等效电路可以包括与可变电容器(例如,可变电容器105)并联的可变电阻器(例如,可变电阻器104)。当然,尽管图1a中将可变电阻器104和可变电容器105描绘为包括分立组件,但是可变阻抗器器件(例如,可变阻抗器器件102)可以包括基本同类的CEM(例如,CEM 102),其中CEM包括可变电阻和可变电容的特性。图1b示出了示例可变阻抗器器件(例如,可变阻抗器器件102)的示例真值表。
在本公开的实施例的特定实施方式中,阻变集成电路存储器可以包括:阻变存储单元,包括CES器件;写入电路,用于基于提供给存储器器件的信号而将阻变存储单元置于第一阻抗状态或第二阻抗状态,其中,CES的阻抗在第二阻抗状态中比在第一阻抗状态中高;以及读取电路,用于感测存储单元的状态并提供对应于存储单元的感测状态的电子信号。在一个实施例中,CES在第二存储单元状态中的阻抗可以比在第二存储单元状态中的阻抗大100倍。
在特定实施例中,CES器件可以被形成为“CES随机存取存储器(CES)”器件。在这种背景下,CES器件包括可以至少部分地基于至少一部分材料在导电状态和绝缘状态之间的过渡而在多个预定的可检测存储器状态之间进行过渡的材料。在这种背景下,“存储器状态”是指存储器器件的指示例如,数值、符号、参数、或条件的可检测状态。在一种特定实施方式中,如下所述,可以至少部分地基于在读取操作中在存储器器件的端子上检测到的信号来检测存储器器件的存储器状态。在另一特定实施方式中,如下所述,可以通过在“写入操作”中跨存储器器件的端子施加一个或多个信号将存储器器件置于特定存储器状态,来表示或存储特定的数值、符号、或参数。
可以使用一些实施例来读取存储在CES器件中的数据值。可以使用各种方法将数据写入CES器件,其中,这些方法的示例可以在共同所有的美国专利申请No.14/826064(针对关联电子开关的可编程电压)和/或共同所有的美国专利申请No.14/826091(针对关联电子开关的可编程电流)中描述,这两个美国专利申请通过引用结合于此。
图2示出了用于监控CES元件202的示例电路200的概况。电路200可以包括耦合到CES元件202的控制电路204。控制电路204可以改变到CES元件202的控制信号,以确定CES元件202的阻抗状态。在一个示例中,控制信号可以是提供给CES元件202的参考电流或参考电压。CES元件202还耦合到输出电路206。输出电路206生成取决于CES元件202的所确定的阻抗状态的输出信号。阻抗状态可以包括电阻状态、电容状态、或它们的组合。另外,输出信号还可以取决于与CES元件202相关联的读取信号。与CES元件202相关联的读取信号可以为读取电压或读取电流中的至少一者。在一个示例中,输出信号可以是输出电压。
图3示出了包括用于监控CES元件302的电路300的实施例。电路300包括功率源304、电流源306、以及电流镜308。功率源304可以是电源电压VDD。在一个示例中,VDD等于1.2V。电流源306提供作为输出的控制信号,该控制信号被CES元件302作为输入接收。在一些实施例中,控制信号可以是参考电流(IREF)。在一些实施例中,电流源306可以是被配置为对流入电路300的参考电流进行数字控制的电流输出数模转换器(DAC)。电流源306耦合到晶体管310。电流源306、电流镜308、以及晶体管310可以统称为控制电路。晶体管310在栅极输入端接收启动信号EN。当启动信号EN的值超过晶体管310的开关阈值和/或达到逻辑电平1时,晶体管310导通从而允许参考电流流过晶体管310。电流镜可以控制流过晶体管310的电流量,从而设置流过电流镜308的一侧的电流。
电流镜308包括具有晶体管312的输入分支和具有晶体管314的输出分支。晶体管312将参考电流镜像到节点2上,该参考电流进一步通过晶体管314被复制以提供通过输出节点(例如,节点3)的第一电流。第一电流基本等于参考电流。在一些实施例中,电路300可以包括一个或多个电流镜像阶段,以将参考电流镜像到输出节点。
电路300还包括晶体管316、318和反相器320、322。晶体管316、318和反相器320、322可以共同构成输出电路。晶体管316也在栅极输入端接收EN。晶体管316耦合到晶体管318,而晶体管318又耦合到CES元件302。晶体管318在晶体管318的栅极输入端接收模拟电压VCE。当EN处于VDD时,晶体管316导通并将VDD施加到节点4上。可以设计VCE使得跨晶体管318的电压压降将节点5处的电压限制到VDD-Vth,从而使得CES元件302不会在读取操作期间意外切换阻抗状态。节点5处的电压是CES元件的读取电压。在一些实施例中,可以将读取电压设置到大约0.4V到大约0.5V之间。取决于阻抗状态和读取电压,读取电流流过CES元件302(可互换地称为第二电流或CES电流ICES)。该读取电流流过节点3、晶体管316、318、以及CES元件302。因此,第一电流和第二电流流过节点3。因此,节点3处的电压取决于第一电流和第二电流。节点3处的电流传送通过两个反相器320和322,以输出输出电压。
由于第二电流取决于CES元件302的阻抗状态,且输出电压取决于第一电流和第二电流,因此输出电压可以指示CES元件302的阻抗状态。在一种实施方式,在一个示例中,当第一电流大于第二电流时,节点3被拉高到VDD,即,被拉高到1.2V。结果,输出电压也处于VDD(或处于逻辑电平1)。类似地,当第二电流大于第一电流时,节点3处的输出电压被拉低到GND。结果,输出电压也处于GND(或处于逻辑电平0)。可以这样设置参考电流,使得参考电流在CES元件302处于高阻抗状态时大于CES电流,并使得参考电流在CES元件302处于低阻抗状态时小于CES电流。因此,当输出电压处于逻辑电平1时,输出电压指示CES元件302处于高阻抗状态;当输出电压处于逻辑电平0时,输出电压指示CES元件302处于低阻抗状态。
在一个实施例中,另一晶体管(未示出)可以并联耦合到晶体管316。在一个示例中,该晶体管可以是负通道场效应晶体管(NFET)。在一个示例中,这样的配置可以提供读取CES元件302时所需要的电流密度。在一个示例中,一个或两个晶体管可以在读取CES元件302期间导通。
在一个示例中,CES元件的阻抗状态可以是电阻状态。电阻状态可以包括高电阻状态(或重置状态)和低电阻状态(或设置状态)。CES元件302的电阻值在低电阻状态中可以大约为100千欧,并且在高阻抗状态可以大约为10兆欧。另外,在一个示例中,对高阻抗状态中和低阻抗状态中的CES元件302进行编程所需的编程电压可以分别在0.6V左右和1.2V左右。类似地,当对高阻抗状态中的CES元件进行编程时,流过CES元件302的电流可以为大约100-200纳安;当对低阻抗状态中的CES元件进行编程时,流过CES元件302的电流可以为大约35-40微安。
图4示出了用于监控CES元件的示例方法400。方法400开始于步骤402,在步骤402向CES元件提供控制信号。在一个示例中,控制信号可以是参考电流。可以使用数模转换器(DAC)来数字控制参考电流。在步骤404,监控输出节点处的输出信号。例如,输出信号可以是输出节点上的输出电压。在步骤406,基于输出信号识别CES元件的阻抗状态。在一个示例中,阻抗状态可以包括电阻状态、电容状态、或者它们的组合。另外,阻抗状态可以包括高阻抗状态和低阻抗状态。参考该示例,在输出信号为输出电压的情况下,当输出电压处于逻辑电平1时,可以确定CES元件处于高阻抗状态;当输出电压处于逻辑电平0时,可以确定CES元件处于低阻抗状态。
在一个实施例中,可以提供输出节点和CES元件之间的电压压降(voltage drop)。在一个示例中,可以通过在输出节点和CES元件之间耦合晶体管来提供电压压降。在另一示例中,可以通过在输出节点和CES元件之间耦合二极管来提供电压降。可以配置电压降,使得CES元件上的电压小于CES元件的第一阈值电压。在一个示例中,第一阈值电压可以是CES元件的重置电压。
在另一实施例中,控制信号可以从第一值改变为第二值。基于控制信号的改变,可以检测输出信号从第一逻辑电平到第二逻辑电平的过渡。另外,可以基于输出信号的过渡确定CES元件的编程电流。
图5示出了用于测量读取电流并确定CES元件(例如,CES元件302)的阻抗状态的示例方法500。可以结合前面所述的电路300来使用该方法500。在步骤504,设置参考电流IREF。在步骤506,设置晶体管318的启动电压EN和模拟电压VCE。在一些实施例中,VCE的值可以是使得节点5处的电压低于CES元件302的重置电压的值。这可以降低存储在CES中的值在该值被读取时被弄乱的风险。一旦IREF的值被设置并晶体管310和316被开启,IREF流过节点1进入电流镜308,使得电流镜的晶体管312将IREF复制到节点2。所复制的电流随后流过晶体管314,从而生成第一电流。在一种实施方式中,第一电流基本等于IREF。如上所述,取决于CES元件302的阻抗状态的第二电流从CES元件302流入晶体管316和318进而流入节点3。
在步骤508,做出有关V3是否大于或等于阈值电压的判定。如果V3等于或超过阈值电压,则该方法进行到步骤510,该步骤指示CES处于第一阻抗状态。如果步骤508的判定结果是V3小于或等于阈值电压,则方法进行到步骤514。在步骤514,增大参考电压IREF的值。在步骤516,做出V3是否大于或等于阈值电压的判定。如果V3等于或超过阈值电压,则该方法进行到步骤518,该步骤指示CES处于第二阻抗状态。如果步骤516的判定结果是V3小于或等于阈值电压,则该方法返回步骤514。
在一些实施例中,第一阻抗状态可以是高阻抗状态,第二阻抗状态可以是低阻抗状态。在其他实施例中,第一阻抗状态可以是低阻抗状态,第二阻抗状态可以是高阻抗状态。
在一个示例实施例中,可以使用下面的值:在步骤504,可以将来自电流源306的参考电流IREF设置为大约1微安。在步骤506,可以将晶体管310和316的启动信号EN设置为大约1.2V。如上所述,CES元件302的重置电压可以在0.6V左右。为了避免CES元件302的意外重置,可以将节点5处的电压设置得低于0.6V(例如,设置为大约0.5V)。为此,可以将晶体管318的模拟电压VCE设置为大约0.8V。另外,可以通过以下方式来选择晶体管318,即跨晶体管318的阈值电压大约为0.3V,从而保持节点5处的电压大约为0.5V。在步骤508测量输出电压,并比较输出电压是否等于大约1.2V。在一种实施方式中,当第一电流大于第二电流时,节点3被拉高到VDD(即,1.2V),因此输出电压大约为1.2V。由于第二电流大约为100-200纳安,所以当CES元件302处于高阻抗状态时,输出电压等于大约1.2V,在步骤510确定CES元件302的阻抗状态为高阻抗状态。该方法终止于步骤512。另一方面,如果输出电压不等于大约1.2V,则方法500进行到步骤514。在步骤514,将IREF增大确定的步长,例如,1微安。在步骤516,检查输出电压是否等于大约1.2V。如果在步骤516处的检查确定输出电压不等于大约1.2V,则方法500返回到步骤514,在步骤514进一步将IREF增大1微安。重复连续将IREF增大1微安的过程,直到第一电流变得大于第二电流并且节点3被拉高到1.2V为止。在步骤518确定CES元件处于低阻抗状态。另外,CES元件302的使得节点3(和输出电压)被拉到1.2V的IREF的值可以指示读取电流流过低阻抗状态中的CES元件302。
图6示出了根据本公开实施例的示例存储元件600。存储元件600可以包括多个CES元件。这些CES元件在图中表示为C1、C2、C3、…、Cn。存储元件600还可以包括用于监控多个CES元件中的一个或多个CES元件的电路602。电路602可以有选择地耦合到多个CES元件中的一个CES元件。在图6所示的示例中,元件C2连接到电路602,并且所有其他CES元件断开。电路602可以监控CES元件C2。然后,电路602可以耦合到多个CES元件中的另一个CES元件(例如,C3)以监控该另一个CES元件。电路602还可以包括控制电路602和输出电路604。控制电路602可以被配置为改变提供给连接到电路602的一个或多个CES元件的控制信号。在一个示例中,控制信号可以是参考电流。在一种实施方式中,控制信号可以被提供给一个或多个CES元件,以确定该一个或多个CES元件的阻抗状态。
电路602还可以包括输出电路606。输出电路606可以被配置为提供输出信号。输出信号可以基于一个或多个CES元件的所确定的阻抗状态。在一个示例中,输出信号可以是输出电压。可以测量输出信号,以识别一个或多个CES元件的阻抗状态。还可以使用输出信号来确定当前连接到电路602的一个或多个CES元件的编程电流。在一个示例中,可以使用电路300来实现电路602。
还可以使用本发明的实施例来监控与CES元件相关联的一个或多个参数。例如,可以使用前述电路元件确定CES元件的读裕度(read margin)。读裕度可以指示CES元件是否被写到最佳操作点。在最佳点操作的CES元件可以展现出更高的运算速度。另外,读裕度还可以确定在不影响CES元件的性能的条件下是否可以降低CES元件的读取电压。读取电压的降低可以对开发用于操作CES元件的低功率电路是有用的。另外,通过监控诸如,阻抗状态、编程电压、以及编程电流的参数,可以最小化不同CES元件的制程变异。
尽管这里参考附图详细描述了本发明的说明性实施例,但是将理解的是,本发明不限于这些精确实施例,并且在不偏离所附权利要求限定的发明范围的条件下,本领域技术人员可以想到各种修改和变形。

Claims (16)

1.一种装置,包括:
关联电子开关元件;
控制电路,该控制电路改变提供给所述关联电子开关元件的控制信号并确定所述关联电子开关元件的阻抗状态;以及
输出电路,该输出电路输出取决于所述关联电子开关元件的所确定的阻抗状态的输出信号。
2.如权利要求1所述的装置,其中,所述控制电路包括:
电流源,该电流源提供所述控制信号,其中,所述控制信号是参考电流;
电流镜电路,该电流镜电路对所述参考电流进行镜像以产生通过输出节点的第一电流,所述第一电流基本等于所述参考电流;以及
耦合电路,该耦合电路将所述输出节点耦合到所述关联电子开关元件,其中,所述耦合电路在被开启时将第二电流传送通过所述输出节点和所述关联电子开关元件,所述第二电流至少部分地基于所述关联电子开关元件的阻抗状态。
3.如权利要求2所述的装置,其中,所述耦合电路包括:
第一晶体管,该第一晶体管耦合到所述输出节点并提供所述第二电流;以及
第二晶体管,该第二晶体管耦合到所述第一晶体管和所述关联电子开关元件,并被配置为提供电压压降以使得所述关联电子开关元件上的电压小于所述关联电子开关元件的第一阈值电压。
4.如权利要求2或3中任一项所述的装置,其中,所述电流源是对所述参考电流进行数字控制的电流输出数模转换器。
5.如权利要求3或引用权利要求3的权利要求4所述的装置,其中,所述第二晶体管是负通道场效应晶体管(NFET)。
6.如权利要求3、4、或5中任一项所述的装置,还包括并联耦合到所述第一晶体管的第三晶体管。
7.如任意前述权利要求所述的装置,其中,所述输出信号是输出电压信号,在所述第一电流大于所述第二电流时所述输出电压信号处于逻辑电平1。
8.如任意前述权利要求所述的装置,其中,所述输出信号是输出电压信号,在所述第一电流小于所述第二电流时所述输出电压信号处于逻辑电平0。
9.如权利要求2至8中任一项所述的装置,其中,所述电流镜电路包括两个或更多电流镜像阶段。
10.一种方法,包括:
向关联电子开关元件提供控制信号;
监控输出节点处的输出信号;以及
基于所监控的输出信号确定所述关联电子开关元件的阻抗状态。
11.如权利要求10所述的方法,还包括:
提供所述输出节点和所述关联电子开关元件之间的电压压降,使得所述关联电子开关元件上的电压小于所述关联电子开关元件的第一阈值电压。
12.如权利要求10或11所述的方法,还包括:
将所述控制信号从第一值改变到第二值;
检测所述输出信号从第一逻辑电平到第二逻辑电平的过渡;以及
至少部分地基于所述输出信号的过渡确定编程电流。
13.如权利要求10至12中任一项所述的方法,其中,当所述输出信号处于逻辑电平1时,确定所述关联电子开关元件的状态为高阻抗状态。
14.如权利要求10至13中任一项所述的方法,其中,当所述输出信号处于逻辑电平0时,确定所述关联电子开关元件的状态为低阻抗状态。
15.如权利要求10至14中任一项所述的方法,其中,所述控制信号是参考电流,并使用数模转换器来数字控制所述参考电流。
16.一种存储元件,包括:
多个关联电子开关元件;以及
电路,有选择地耦合到所述多个关联电子开关元件中的第一关联电子开关元件,所述电路包括:
控制电路,该控制电路改变提供给所述第一关联电子开关元件的控制信号并确定所述关联电子开关元件的阻抗状态;以及
输出电路,该输出电路输出取决于所述第一关联电子开关元件的所确定的阻抗状态的输出信号。
CN201680058406.2A 2015-10-05 2016-10-04 用于监控关联电子开关的电路和方法 Active CN108140410B (zh)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
US14/875,357 2015-10-05
US14/875,357 US9979385B2 (en) 2015-10-05 2015-10-05 Circuit and method for monitoring correlated electron switches
PCT/GB2016/053082 WO2017060687A1 (en) 2015-10-05 2016-10-04 Circuit and method for monitoring correlated electron switches

Publications (2)

Publication Number Publication Date
CN108140410A true CN108140410A (zh) 2018-06-08
CN108140410B CN108140410B (zh) 2022-08-30

Family

ID=57184553

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201680058406.2A Active CN108140410B (zh) 2015-10-05 2016-10-04 用于监控关联电子开关的电路和方法

Country Status (4)

Country Link
US (2) US9979385B2 (zh)
CN (1) CN108140410B (zh)
TW (1) TWI702600B (zh)
WO (1) WO2017060687A1 (zh)

Families Citing this family (30)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9558819B1 (en) 2015-08-13 2017-01-31 Arm Ltd. Method, system and device for non-volatile memory device operation
US9755146B2 (en) 2015-09-10 2017-09-05 ARM, Ltd. Asymmetric correlated electron switch operation
US9979385B2 (en) 2015-10-05 2018-05-22 Arm Ltd. Circuit and method for monitoring correlated electron switches
US10719236B2 (en) * 2015-11-20 2020-07-21 Arm Ltd. Memory controller with non-volatile buffer for persistent memory operations
US9621161B1 (en) * 2015-12-28 2017-04-11 Arm Ltd. Method and circuit for detection of a fault event
US10797238B2 (en) 2016-01-26 2020-10-06 Arm Ltd. Fabricating correlated electron material (CEM) devices
US9747982B1 (en) 2016-02-22 2017-08-29 Arm Ltd. Device and method for generating random numbers
US10276795B2 (en) 2016-08-15 2019-04-30 Arm Ltd. Fabrication of correlated electron material film via exposure to ultraviolet energy
US9978942B2 (en) 2016-09-20 2018-05-22 Arm Ltd. Correlated electron switch structures and applications
US9997242B2 (en) 2016-10-14 2018-06-12 Arm Ltd. Method, system and device for non-volatile memory device state detection
US9899083B1 (en) 2016-11-01 2018-02-20 Arm Ltd. Method, system and device for non-volatile memory device operation with low power high speed and high density
US9871528B1 (en) * 2016-11-30 2018-01-16 Arm Ltd. Digital to analog conversion with correlated electron switch devices
US10269414B2 (en) * 2017-05-09 2019-04-23 Arm Ltd. Bit-line sensing for correlated electron switch elements
US10373680B2 (en) * 2017-05-09 2019-08-06 Arm Ltd. Controlling current through correlated electron switch elements during programming operations
US10002669B1 (en) 2017-05-10 2018-06-19 Arm Ltd. Method, system and device for correlated electron switch (CES) device operation
US10340453B2 (en) * 2017-05-31 2019-07-02 Arm Ltd. Forming and operating memory devices that utilize correlated electron material (CEM)
US10211398B2 (en) 2017-07-03 2019-02-19 Arm Ltd. Method for the manufacture of a correlated electron material device
US10714175B2 (en) 2017-10-10 2020-07-14 ARM, Ltd. Method, system and device for testing correlated electron switch (CES) devices
US10229731B1 (en) 2017-10-11 2019-03-12 Arm Ltd. Method, system and circuit for staggered boost injection
US11137919B2 (en) 2017-10-30 2021-10-05 Arm Ltd. Initialisation of a storage device
US10224099B1 (en) 2018-02-06 2019-03-05 Arm Ltd. Method, system and device for error correction in reading memory devices
US10971229B2 (en) 2018-04-23 2021-04-06 Arm Limited Method, system and device for integration of volatile and non-volatile memory bitcells
US10580489B2 (en) 2018-04-23 2020-03-03 Arm Ltd. Method, system and device for complementary impedance states in memory bitcells
US10607659B2 (en) 2018-04-23 2020-03-31 Arm Limited Method, system and device for integration of bitcells in a volatile memory array and bitcells in a non-volatile memory array
US10741246B2 (en) 2018-04-23 2020-08-11 Arm Limited Method, system and device for integration of volatile and non-volatile memory bitcells
US11011227B2 (en) 2018-06-15 2021-05-18 Arm Ltd. Method, system and device for non-volatile memory device operation
CN111065187B (zh) * 2018-10-17 2022-04-26 戴洛格半导体(英国)有限公司 电流调节器
DE102019132067A1 (de) 2019-01-25 2020-07-30 Taiwan Semiconductor Manufacturing Co., Ltd. Strombegrenzer für speichervorrichtung
US10991426B2 (en) * 2019-01-25 2021-04-27 Taiwan Semiconductor Manufacturing Company, Ltd. Memory device current limiter
TWI739381B (zh) * 2020-04-09 2021-09-11 新唐科技股份有限公司 積體電路、電源驗證電路與電源驗證方法

Citations (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20040227166A1 (en) * 2003-05-13 2004-11-18 Lionel Portmann Reference current generator, and method of programming, adjusting and/or operating same
US20080106927A1 (en) * 2006-11-08 2008-05-08 Symetrix Corporation Stabilized resistive switching memory
CN101345527A (zh) * 2008-07-09 2009-01-14 清华大学 一种基于CeRAM单元的数模变换器
US7535783B2 (en) * 2007-10-01 2009-05-19 International Business Machines Corporation Apparatus and method for implementing precise sensing of PCRAM devices
CN102290086A (zh) * 2011-04-22 2011-12-21 上海宏力半导体制造有限公司 存储器和灵敏放大器
CN102855931A (zh) * 2012-09-19 2013-01-02 上海宏力半导体制造有限公司 存储器及其读取电路
CN103366790A (zh) * 2012-03-30 2013-10-23 硅存储技术公司 用于读出放大器的可调整参考发生器
US8879327B2 (en) * 2007-06-15 2014-11-04 Micron Technology, Inc. Reference current sources
CN104835519A (zh) * 2014-02-10 2015-08-12 台湾积体电路制造股份有限公司 存储器电路及相关方法

Family Cites Families (30)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP1416497A3 (fr) 2002-10-31 2004-07-21 STMicroelectronics S.A. Cellules mémoire multi-niveaux à programmation unique
US7170274B2 (en) 2003-11-26 2007-01-30 Scintera Networks, Inc. Trimmable bandgap voltage reference
JP4427365B2 (ja) * 2004-03-19 2010-03-03 株式会社東芝 半導体記憶装置
US7298640B2 (en) 2004-05-03 2007-11-20 Symetrix Corporation 1T1R resistive memory array with chained structure
KR100618836B1 (ko) 2004-06-19 2006-09-08 삼성전자주식회사 반도체 메모리 장치 및 반도체 메모리 장치의 프로그래밍방법
US7164291B2 (en) * 2004-08-11 2007-01-16 Texas Instruments Incorporated Integrated header switch with low-leakage PMOS and high-leakage NMOS transistors
JP2007067569A (ja) 2005-08-29 2007-03-15 Sharp Corp 赤外線通信受信機
WO2007127995A2 (en) 2006-04-28 2007-11-08 Apsel Alyssa B Current source circuit and design methodology
US7778063B2 (en) 2006-11-08 2010-08-17 Symetrix Corporation Non-volatile resistance switching memories and methods of making same
WO2008058264A2 (en) 2006-11-08 2008-05-15 Symetrix Corporation Correlated electron memory
US20080107801A1 (en) 2006-11-08 2008-05-08 Symetrix Corporation Method of making a variable resistance memory
US7872900B2 (en) * 2006-11-08 2011-01-18 Symetrix Corporation Correlated electron memory
US7796417B1 (en) 2008-04-14 2010-09-14 Altera Corporation Memory circuits having programmable non-volatile resistors
US8018197B2 (en) 2008-06-18 2011-09-13 Freescale Semiconductor, Inc. Voltage reference device and methods thereof
WO2010125805A1 (ja) * 2009-04-27 2010-11-04 パナソニック株式会社 抵抗変化型不揮発性記憶素子の書き込み方法及び抵抗変化型不揮発性記憶装置
KR101094904B1 (ko) 2009-09-30 2011-12-15 주식회사 하이닉스반도체 기준전압 생성 회로 및 방법, 이를 이용한 상변화 메모리 장치 및 리드 방법
TWI375224B (en) 2009-11-20 2012-10-21 Ind Tech Res Inst Voltage compensation circuit, multi-level memory device with the same, and voltage compensation method for reading the multi-level memory device
US8773887B1 (en) 2011-05-25 2014-07-08 Peter K. Naji Resistive memory devices and related methods
US9117495B2 (en) 2011-06-10 2015-08-25 Unity Semiconductor Corporation Global bit line pre-charge circuit that compensates for process, operating voltage, and temperature variations
FR2976712B1 (fr) 2011-06-15 2014-01-31 Centre Nat Rech Scient Element de memoire non-volatile
US9001557B2 (en) 2011-12-02 2015-04-07 Panasonic Intellectual Property Management Co., Ltd. Variable resistance nonvolatile memory element writing method and variable resistance nonvolatile memory device
US8816719B2 (en) 2012-04-26 2014-08-26 Symetrix Corporation Re-programmable antifuse FPGA utilizing resistive CeRAM elements
WO2014020478A2 (en) 2012-08-03 2014-02-06 Ecole Polytechnique Federale De Lausanne (Epfl) Resistive switching element and use thereof
US9042154B2 (en) 2012-08-28 2015-05-26 Micron Technology, Inc. Non-volatile memory including reference signal path
CN106062881B (zh) 2014-02-20 2019-02-26 松下知识产权经营株式会社 非易失性半导体存储装置
US9331123B2 (en) 2014-05-09 2016-05-03 Tower Semiconductor Ltd. Logic unit including magnetic tunnel junction elements having two different anti-ferromagnetic layers
DE102014219840B4 (de) 2014-09-30 2016-11-03 Dialog Semiconductor (Uk) Limited Stromgenerator und Verfahren mit geringem Overhead für Beleuchtungsschaltungen
US9748943B2 (en) 2015-08-13 2017-08-29 Arm Ltd. Programmable current for correlated electron switch
US9851738B2 (en) 2015-08-13 2017-12-26 Arm Ltd. Programmable voltage reference
US9979385B2 (en) 2015-10-05 2018-05-22 Arm Ltd. Circuit and method for monitoring correlated electron switches

Patent Citations (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20040227166A1 (en) * 2003-05-13 2004-11-18 Lionel Portmann Reference current generator, and method of programming, adjusting and/or operating same
US20080106927A1 (en) * 2006-11-08 2008-05-08 Symetrix Corporation Stabilized resistive switching memory
US8879327B2 (en) * 2007-06-15 2014-11-04 Micron Technology, Inc. Reference current sources
US7535783B2 (en) * 2007-10-01 2009-05-19 International Business Machines Corporation Apparatus and method for implementing precise sensing of PCRAM devices
CN101345527A (zh) * 2008-07-09 2009-01-14 清华大学 一种基于CeRAM单元的数模变换器
CN102290086A (zh) * 2011-04-22 2011-12-21 上海宏力半导体制造有限公司 存储器和灵敏放大器
CN103366790A (zh) * 2012-03-30 2013-10-23 硅存储技术公司 用于读出放大器的可调整参考发生器
CN102855931A (zh) * 2012-09-19 2013-01-02 上海宏力半导体制造有限公司 存储器及其读取电路
CN104835519A (zh) * 2014-02-10 2015-08-12 台湾积体电路制造股份有限公司 存储器电路及相关方法

Also Published As

Publication number Publication date
TWI702600B (zh) 2020-08-21
US20180342295A1 (en) 2018-11-29
TW201717203A (zh) 2017-05-16
CN108140410B (zh) 2022-08-30
US10354727B2 (en) 2019-07-16
WO2017060687A1 (en) 2017-04-13
US20170099049A1 (en) 2017-04-06
US9979385B2 (en) 2018-05-22

Similar Documents

Publication Publication Date Title
CN108140410A (zh) 用于监控关联电子开关的电路和方法
CN104956441B (zh) 用于补偿字线电压增加的设备、感测电路及方法
US8223575B2 (en) Multi-level electrical fuse using one programming device
TWI600009B (zh) 可變電阻記憶體電路以及可變電阻記憶體電路之寫入方法
CN107195323A (zh) 基于忆阻器的双差分负反馈数据读取电路及其方法
CN107068180A (zh) 电阻式随机存取存储器装置以及感测电路
CN107924703A (zh) 多次可编程的非易失性存储器单元
CN109584932A (zh) 记忆体装置及其操作方法
CN105304116A (zh) 记忆体驱动电路
US9153316B1 (en) Circuits and read methods of RRAM
CN101763887B (zh) 一种存储器单元读取装置及读取方法
CN105448331B (zh) 电阻式随机存取存储器电路以及读取方法
TWI623939B (zh) 記憶體裝置與其控制方法
CN108198587A (zh) 基准电流产生电路以及基准电流产生方法
CN106611615B (zh) 电阻式记忆胞的操作方法及电阻式内存
CN207009083U (zh) 基于忆阻器的双差分负反馈数据读取电路
Wang et al. SPICE simulator for hybrid CMOS memristor circuit and system
US9761309B2 (en) Sensing circuit for resistive memory array
CN108694976A (zh) 存储器系统
TW200303026A (en) Zero power fuse sensing circuit for redundancy applications in memories
TW504695B (en) Semiconductor storage device
CN115902717A (zh) 熔断器熔丝状态的检测电路
CN109087679A (zh) 存储单元及其构成的存储阵列和otp
CN109391259A (zh) 可编程阵列逻辑电路及其操作方法
CN105304129B (zh) 电阻可变型存储器及其写入方法

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant