CN102566176A - 显示衬底、显示面板和显示装置 - Google Patents

显示衬底、显示面板和显示装置 Download PDF

Info

Publication number
CN102566176A
CN102566176A CN2011103861352A CN201110386135A CN102566176A CN 102566176 A CN102566176 A CN 102566176A CN 2011103861352 A CN2011103861352 A CN 2011103861352A CN 201110386135 A CN201110386135 A CN 201110386135A CN 102566176 A CN102566176 A CN 102566176A
Authority
CN
China
Prior art keywords
pixel region
pixel
data line
upper electrode
substrate
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN2011103861352A
Other languages
English (en)
Other versions
CN102566176B (zh
Inventor
李圣俊
朴镇午
田武経
张龙圭
李东勋
金治宇
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Samsung Display Co Ltd
Original Assignee
Samsung Mobile Display Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority claimed from KR1020100117361A external-priority patent/KR20120055909A/ko
Priority claimed from KR1020110076840A external-priority patent/KR20130015048A/ko
Application filed by Samsung Mobile Display Co Ltd filed Critical Samsung Mobile Display Co Ltd
Publication of CN102566176A publication Critical patent/CN102566176A/zh
Application granted granted Critical
Publication of CN102566176B publication Critical patent/CN102566176B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1343Electrodes
    • G02F1/134309Electrodes characterised by their geometrical arrangement
    • G02F1/134363Electrodes characterised by their geometrical arrangement for applying an electric field parallel to the substrate, i.e. in-plane switching [IPS]
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3685Details of drivers for data electrodes
    • G09G3/3688Details of drivers for data electrodes suitable for active matrices only
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1343Electrodes
    • G02F1/134309Electrodes characterised by their geometrical arrangement
    • G02F1/134318Electrodes characterised by their geometrical arrangement having a patterned common electrode
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1343Electrodes
    • G02F1/134309Electrodes characterised by their geometrical arrangement
    • G02F1/134372Electrodes characterised by their geometrical arrangement for fringe field switching [FFS] where the common electrode is not patterned
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136286Wiring, e.g. gate line, drain line
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0421Structural details of the set of electrodes
    • G09G2300/0426Layout of electrodes and connections
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0439Pixel structures
    • G09G2300/0443Pixel structures with several sub-pixels for the same colour in a pixel, not specifically used to display gradations
    • G09G2300/0447Pixel structures with several sub-pixels for the same colour in a pixel, not specifically used to display gradations for multi-domain technique to improve the viewing angle in a liquid crystal display, such as multi-vertical alignment [MVA]
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0271Adjustment of the gradation levels within the range of the gradation scale, e.g. by redistribution or clipping
    • G09G2320/0276Adjustment of the gradation levels within the range of the gradation scale, e.g. by redistribution or clipping for the purpose of adaptation to the characteristics of a display device, i.e. gamma correction
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/06Adjustment of display parameters
    • G09G2320/0673Adjustment of display parameters for control of gamma adjustment, e.g. selecting another gamma curve
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix

Landscapes

  • Physics & Mathematics (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Engineering & Computer Science (AREA)
  • Nonlinear Science (AREA)
  • General Physics & Mathematics (AREA)
  • Mathematical Physics (AREA)
  • Geometry (AREA)
  • Theoretical Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Optics & Photonics (AREA)
  • Liquid Crystal (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Thin Film Transistor (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)

Abstract

显示衬底包括绝缘衬底、第一栅极线、第一下部电极、第二下部电极、第一上部电极和第二上部电极。绝缘衬底包括第一像素区域和第二像素区域,该第二像素区域位于始于第一像素区域的第一方向上。第一栅极线在绝缘衬底上在与第一方向交叉的第二方向上延伸。第一下部电极和第二下部电极分别位于第一像素区域和第二像素区域中。第一上部电极在第一像素区域中与第一下部电极交叠,而且包括在不同于第一方向和第二方向的第三方向上延伸的第一狭缝图案。第二上部电极在第二像素区域中与第二下部电极交叠,而且包括在不同于第一至第三方向的第四方向上延伸的第二狭缝图案。

Description

显示衬底、显示面板和显示装置
相关申请的交叉引用
根据35USC§119,本申请要求2010年11月24日提交的第2010-0117361号韩国专利申请和2011年8月2日提交的第2011-0076840号韩国专利申请的优先权,这两个专利申请的公开以引用方式整体并入本文。
技术领域
本发明的示例性实施方式涉及显示衬底、显示面板和显示装置。更具体地,本发明的示例性实施方式涉及液晶显示衬底、液晶显示面板和液晶显示装置。
背景技术
液晶显示器(LCD)装置通常包括设置在两个绝缘衬底之间的液晶层,其中电场发生电极分别形成在这两个绝缘衬底上。LCD装置可以通过对施加到电场发生电极的电压做出响应而重新排列液晶层中的液晶分子来调整穿过液晶层的透光率以显示图像。
具有一般结构的LCD装置可以是扭曲向列(“TN”)模式的显示装置,其中电场发生电极分别形成在两个绝缘衬底上。TN模式的LCD装置存在视角窄的问题。
已经开发了面线转换(PLS)模式的LCD装置以实现相对广的视角。PLS模式的LCD装置包括彼此绝缘且设置在衬底上(例如阵列衬底)的一对电场发生电极,例如像素电极和公共电极,其中薄膜晶体管(TFT)形成在该衬底上。沿着像素电极与公共电极之间的边缘场排列的液晶分子控制液晶层的透光率,使得PLS模式的LCD装置显示图像。
发明内容
示例性实施方式提供了具有高透光率的、能够提高视角和可视性的显示衬底。
示例性实施方式提供了具有高透光率的、能够提高视角和可视性的显示面板。
示例性实施方式提供了具有高透光率的、能够提高视角和可视性的显示装置。
根据示例性实施方式,提供了显示衬底,其包括绝缘衬底、第一栅极线、第一下部电极、第二下部电极、第一上部电极和第二上部电极。绝缘衬底可以包括第一像素区域和第二像素区域,该第二像素区域设置在始于第一像素区域的第一方向上。第一栅极线可以在绝缘衬底上在与第一方向交叉的第二方向上延伸。第一下部电极可以设置在第一像素区域中。第二下部电极可以设置在第二像素区域中。第一上部电极可以在第一像素区域中与第一下部电极交叠,而且可以包括在不同于第一方向和第二方向的第三方向上延伸的第一狭缝图案。第二上部电极可以在第二像素区域中与第二下部电极交叠,而且可以包括在不同于第一至第三方向的第四方向上延伸的第二狭缝图案。
在示例性实施方式中,显示衬底可以进一步包括在所述绝缘衬底上的对准层,所述第一上部电极和所述第二上部电极位于所述绝缘衬底上。所述第一像素区域中的所述对准层的对准方向可以与所述第二像素区域中的所述对准层的对准方向相同。
在示例性实施方式中,所述对准层的对准方向可以是所述第一方向或所述第二方向。
在示例性实施方式中,所述第二方向与所述第一方向垂直。所述第三方向和所述第四方向可以关于所述第二方向彼此对称。
在示例性实施方式中,所述绝缘衬底可以进一步包括设置在始于所述第一像素区域的第二方向上的第三像素区域和设置在始于所述第二像素区域的第二方向上的第四像素区域。所述显示衬底可以进一步包括第三下部电极、第四下部电极、第三上部电极和第四上部电极。第三下部电极可以设置在所述第三像素区域中。第四下部电极可以设置在所述第四像素区域中。第三上部电极可以在所述第三像素区域中与所述第三下部电极交叠,而且可以包括在所述第三方向上延伸的第三狭缝图案。第四上部电极可以在所述第四像素区域中与所述第四下部电极交叠,而且可以包括在所述第四方向上延伸的第四狭缝图案。
在示例性实施方式中,所述显示衬底可以进一步包括第二栅极线、第一数据线、第一开关元件和第二开关元件。第二栅极线可以平行所述第一栅极线设置。第一数据线可以与所述第一栅极线和所述第二栅极线交叉。第一开关元件可以设置在所述第一像素区域中,而且可以电连接至所述第一栅极线和所述第一数据线。第二开关元件可以设置在所述第二像素区域中,而且可以电连接至所述第二栅极线和所述第一数据线。在这里,所述第一下部电极或者所述第一上部电极可以电连接至所述第一开关元件,而且所述第二下部电极或者所述第二上部电极可以电连接至所述第二开关元件。
在示例性实施方式中,所述第一栅极线可以设置在所述第一像素区域与所述第二像素区域之间。所述第二像素区域可以设置在所述第一栅极线与所述第二栅极线之间。
在示例性实施方式中,所述第一像素区域和所述第二像素区域可以设置在所述第一栅极线与所述第二栅极线之间。
在示例性实施方式中,显示衬底可以进一步包括第二栅极线、第一数据线、第二数据线、第一开关元件和第二开关元件。第二栅极线可以平行于所述第一栅极线设置。第一数据线可以与所述第一栅极线和所述第二栅极线交叉。第二数据线可以平行于所述第一数据线设置,而且可以与所述第一栅极线和所述第二栅极线交叉。第一开关元件可以设置在所述第一像素区域中,而且可以电连接至所述第一栅极线和所述第二数据线。第二开关元件可以设置在所述第二像素区域中,而且可以电连接至所述第二栅极线和所述第一数据线。在这里,所述第一下部电极或者所述第一上部电极可以电连接至所述第一开关元件,而且所述第二下部电极或者所述第二上部电极可以电连接至所述第二开关元件。
在示例性实施方式中,所述第一像素区域和所述第二像素区域可以位于所述第一栅极线与所述第二栅极线之间。而且,所述第一上部电极和所述第二上部电极可以具有整体结构,在所述整体结构中,所述第一上部电极和所述第二上部电极彼此连接,而且所述第一狭缝图案和所述第二狭缝图案可以彼此连接。
在示例性实施方式中,所述绝缘衬底可以进一步包括设置在始于所述第二像素区域的第一方向上的第三像素区域。所述显示衬底可以进一步包括第三栅极线、第三下部电极、第三上部电极、和第三开关元件。第三栅极线可以在所述第二方向上延伸,而且可以位于所述第三像素区域与所述第二栅极线之间。第三下部电极可以设置在所述第三像素区域中。第三上部电极可以在所述第三像素区域中与所述第三下部电极交叠,而且可以包括在所述第三方向上延伸的第三狭缝图案。第三开关元件可以设置在所述第三像素区域中而且可以电连接至所述第三栅极线,所述第三开关元件邻近所述第三栅极线。
在示例性实施方式中,显示衬底可以进一步包括与所述第一栅极线交叉的第一数据线和第二数据线,所述第一数据线和第二数据线可以彼此平行设置。所述第一像素区域和所述第二像素区域可以位于所述第一数据线与所述第二数据线之间。邻近所述第一数据线的所述第一上部电极和所述第二上部电极的侧面可以平行于所述第一数据线设置,而且邻近所述第二数据线的所述第一上部电极和所述第二上部电极的侧面可以平行于所述第二数据线设置。而且,所述第一数据线和所述第二数据线中的每一个都可以包括与所述第一狭缝图案平行的第一延伸部,以及与所述第二狭缝图案平行的第二延伸部。所述第一数据线和所述第二数据线中的每一个都可以具有沿着所述第一方向延伸的直线形状。
在示例性实施方式中,所述第一狭缝图案可以包括第一弧形部,所述第一弧形部具有比所述第二方向与所述第三方向之间的角小的倾斜角,而且所述第一弧形部可以位于所述第一狭缝图案的两个边缘部中的至少一个边缘部中。所述第二狭缝图案可以包括第二弧形部,所述第二弧形部具有比所述第二方向与所述第四方向之间的角小的倾斜角,而且所述第二弧形部可以位于所述第二狭缝图案的两个边缘部中的至少一个边缘部中。
根据示例性实施方式,提供了显示衬底,其包括绝缘衬底、第一栅极线、第一下部电极、第二下部电极、第一上部电极和第二上部电极。绝缘衬底可以包括第一像素区域和第二像素区域,所述第二像素区域设置在始于所述第一像素区域的第一方向上。第一栅极线可以设置在所述第一像素区域与所述第二像素区域之间,所述第一栅极线可以在所述绝缘衬底上沿着与所述第一方向交叉的第二方向延伸。第一下部电极可以设置在所述第一像素区域中。第二下部电极可以设置在所述第二像素区域中。第一上部电极可以在所述第一像素区域中与所述第一下部电极交叠,而且可以包括在第三方向和第四方向上顺序延伸的第一狭缝图案,所述第三方向和所述第四方向彼此不同,而且所述第三方向和所述第四方向中的每一个都不同于所述第一方向和所述第二方向。第二上部电极可以在所述第二像素区域中与所述第二下部电极交叠,而且可以包括在第四方向和第三方向上顺序延伸的第二狭缝图案。
在示例性实施方式中,显示衬底可以进一步包括形成在所述绝缘衬底上的对准层,所述第一上部电极和所述第二上部电极可以形成在所述绝缘衬底上。所述第一像素区域中的所述对准层的对准方向可以与所述第二像素区域中的所述对准层的对准方向相同。
在示例性实施方式中,所述对准层的对准方向可以是所述第一方向或所述第二方向。
在示例性实施方式中,所述第二方向可以与所述第一方向垂直,而且所述第三方向和所述第四方向可以关于所述第二方向彼此对称。
在示例性实施方式中,显示衬底可以进一步包括第二栅极线、第一数据线、第二数据线、第一开关元件和第二开关元件。第二栅极线可以平行于与所述第一栅极线设置。第一数据线可以与所述第一栅极线和所述第二栅极线交叉。第二数据线可以与所述第一栅极线和所述第二栅极线交叉,而且可以平行于所述第一数据线设置。第一开关元件可以设置在所述第一像素区域中,而且可以电连接至所述第一栅极线和所述第二数据线。第二开关元件可以设置在所述第二像素区域中,而且可以电连接至所述第二栅极线和所述第一数据线。而且,所述第一下部电极或者所述第一上部电极可以电连接至所述第一开关元件,并且所述第二下部电极或者所述第二上部电极可以电连接至所述第二开关元件。
在示例性实施方式中,所述第一像素区域和所述第二像素区域可以位于所述第一数据线与所述第二数据线之间。所述第一开关元件可以位于邻近所述第二数据线的位置,而且所述第二开关元件可以位于邻近所述第一数据线的位置。
在示例性实施方式中,所述第一数据线和所述第二数据线中的每一个都包括与所述第一狭缝图案平行的第一延伸部,以及与所述第二狭缝图案平行的第二延伸部。
根据示例性实施方式,提供了显示面板,其包括显示衬底、相对的衬底和液晶层。显示衬底可以包括绝缘衬底、第一栅极线、第一下部电极、第一上部电极、第二下部电极和第二上部电极。绝缘衬底可以包括第一像素区域和第二像素区域,所述第二像素区域设置在始于所述第一像素区域的第一方向上。第一栅极线可以在与所述第一方向交叉的第二方向上延伸。第一下部电极和第一上部电极可以设置在所述第一像素区域中,所述第一上部电极可以与所述第一下部电极交叠,而且可以包括在不同于所述第一方向和所述第二方向的第三方向上延伸的第一狭缝图案。第二下部电极和第二上部电极可以设置在所述第二像素区域中,所述第二上部电极可以与所述第二下部电极交叠,而且可以包括在不同于所述第一至第三方向的第四方向上延伸的第二狭缝图案。相对的衬底可以面对所述显示衬底,而且可以包括与所述第一像素区域和所述第二像素区域交叠的滤色器。液晶层可以设置在所述显示衬底与所述相对的衬底之间。
在示例性实施方式中,所述相对的衬底可以进一步包括形成在所述相对的衬底上的第二对准层,所述滤色器形成在所述相对的衬底上。所述第二对准层在所述相对的衬底面对所述第一像素区域和所述第二像素区域的区域中可以具有单一对准方向。而且,所述第二对准层的对准方向可以与所述第一对准层的对准方向相同。
在示例性实施方式中,显示面板可以进一步包括第一偏光片和第二偏光片。第一偏光片可以设置在所述显示衬底的下表面上,而且可以具有与所述第一对准层的对准方向相同的偏光轴。第二偏光片可以设置在所述相对的衬底的上表面上,而且可以具有与所述第一偏光片的偏光轴垂直的偏光轴。
在示例性实施方式中,所述显示衬底可以进一步包括与所述第一开关元件和所述第二开关元件交叠的阻光图案。所述第二像素区域与所述第三像素区域之间的所述阻光图案的宽度可以小于从所述第二开关元件的远端到所述第三开关元件的远端之间的距离。
根据示例性实施方式,提供了显示面板,其包括显示衬底、相对的衬底和液晶层。显示衬底可以包括绝缘衬底、第一栅极线、第一下部电极、第一上部电极、第二下部电极和第二上部电极。绝缘衬底可以包括第一像素区域和第二像素区域,所述第二像素区域设置在始于所述第一像素区域的第一方向上。第一栅极线可以设置在所述第一像素区域与所述第二像素区域之间,所述第一栅极线可以在与所述第一方向交叉的第二方向上延伸。第一下部电极和第一上部电极可以设置在所述第一像素区域中。所述第一上部电极可以与所述第一下部电极交叠,而且可以包括在第三方向和第四方向上顺序延伸的第一狭缝图案。所述第三方向和所述第四方向可以彼此不同,而且所述第三方向和所述第四方向中的每一个都可以不同于所述第一方向和所述第二方向。第二下部电极和第二上部电极可以设置在所述第二像素区域中。所述第二上部电极可以与所述第二下部电极交叠,而且可以包括在第四方向和第三方向上顺序延伸的第二狭缝图案。相对的衬底可以面对所述显示衬底,而且可以包括与所述第一像素区域和所述第二像素区域交叠的滤色器。液晶层可以设置在所述显示衬底与所述相对的衬底之间。
在示例性实施方式中,显示面板可以进一步包括第一偏光片和第二偏光片。第一偏光片可以设置在所述显示衬底的下表面上,而且可以具有与所述第一对准层的对准方向相同的偏光轴。第二偏光片可以设置在所述相对的衬底的上表面上,而且可以具有与所述第一偏光片的偏光轴垂直的偏光轴。
根据示例性实施方式,提供了显示装置,其包括显示面板、伽马电压发生单元、控制单元和数据驱动单元。显示面板可以包括第一像素、第二像素和第一栅极线。所述第一像素可以包括第一下部电极和与所述第一下部电极交叠的第一上部电极,所述第一上部电极可以具有第一狭缝图案。所述第二像素可以设置在始于所述第一像素的第一方向上,所述第二像素可以包括第二下部电极和与所述第二下部电极交叠的第二上部电极,所述第二上部电极可以具有在不同于所述第一狭缝图案的纵向方向的方向上延伸的第二狭缝图案。所述第一栅极线可以在不同于所述第一方向的第二方向上延伸。伽马电压发生单元可以被配置以产生第一伽马参考电压组和第二伽马参考电压组,所述第一伽马参考电压组和所述第二伽马参考电压组具有不同的电压电平。控制单元可以被配置以输出与所述第一像素和所述第二像素相对应的第一像素数据和第二像素数据。数据驱动单元可以被配置以基于所述第一伽马参考电压组将所述第一像素数据转换成第一像素电压、基于所述第二伽马参考电压组将所述第二像素数据转换成第二像素电压,并且将所述第一像素电压和所述第二像素电压分别输出至所述第一像素和所述第二像素。
在示例性实施方式中,所述控制单元可以被配置以从外部图像源接收图像数据,基于所接收的图像数据产生所述第一像素数据和所述第二像素数据,并且输出所述第一像素数据、所述第二像素数据以及用于对所述第一伽马参考电压组或者所述第二伽马参考电压组的选择进行控制的伽马选择信号。所述数据驱动单元可以包括伽马电压选择器,所述伽马电压选择器对所述伽马选择信号做出响应而选择所述第一伽马参考电压组和所述第二伽马参考电压组之一。
在示例性实施方式中,所述控制单元可以被配置以从外部图像源接收图像数据,基于所接收的图像数据产生所述第一像素数据和所述第二像素数据,并且输出所述第一像素数据、所述第二像素数据以及用于对所述第一伽马参考电压组或者所述第二伽马参考电压组的选择进行控制的伽马选择信号。所述伽马电压发生单元可以被配置以对所述伽马选择信号做出响应而选择性地输出所述第一伽马参考电压组和所述第二伽马参考电压组之一。
在示例性实施方式中,所述伽马电压发生单元可以包括第一伽马单元、第二伽马单元和伽马电压选择器。第一伽马单元可以包括第一电阻串,而且第一伽马单元可以被配置以使用电源电压产生第一伽马参考电压组。第二伽马单元可以包括第二电阻串,而且第二伽马单元可以被配置以使用电源电压产生第二伽马参考电压组,所述第二电阻串的阻抗不同于所述第一电阻串的阻抗。伽马电压选择器可以被配置以对所述伽马选择信号做出响应而选择性地输出所述第一伽马参考电压组和所述第二伽马参考电压组之一。
在示例性实施方式中,所述第一伽马参考电压组和所述第二伽马参考电压组的伽马值可以彼此不同。
在示例性实施方式中,所述第一狭缝图案的延伸方向可以关于所述第二方向与所述第二狭缝图案的延伸方向对称。
在示例性实施方式中,所述显示面板可以进一步包括第一数据线,沿着所述第一方向延伸从而与所述第一栅极线交叉,而且连接至所述第一像素和所述第二像素中的至少一个像素。
在示例性实施方式中,所述第一像素和所述第二像素可以被顺序操作,而且所述第一伽马参考电压组和所述第二伽马参考电压组的选择周期可以与所述第一像素和所述第二像素的操作周期相同。
附图说明
根据结合附图的以下描述,能够更详细地理解示例性实施方式,在附图中:
图1是示出根据示例性实施方式的显示装置的框图;
图2是示出图1的显示装置中包含的数据驱动单元的框图;
图3A是示出根据示例性实施方式的显示面板的平面图;
图3B是沿着图3A的线I-I’获得的显示面板的示例性实施方式的剖面图;
图4是示出根据示例性实施方式的显示装置的框图;
图5是示出图4的显示装置中包含的伽马电压发生单元的框图;
图6是示出图4的显示装置中包含的数据驱动单元的框图;
图7是示出根据示例性实施方式的显示面板的平面图;
图8是示出根据示例性实施方式的显示面板的平面图;
图9是示出根据示例性实施方式的显示面板的平面图;
图10是示出根据示例性实施方式的显示面板的平面图;
图11A是示出根据示例性实施方式的显示面板的平面图;
图11B是沿着图11A的线II-II’获得的显示面板的示例性实施方式的剖面图;
图12是示出根据示例性实施方式的显示面板的平面图;
图13是示出根据示例性实施方式的显示面板的平面图;
图14是示出根据示例性实施方式的显示面板的平面图;
图15是示出根据示例性实施方式的显示面板的平面图;
图16A是示出根据示例性实施方式的显示面板的框图;
图16B是示出根据示例性实施方式的显示面板的平面图;
图17是示出图16B的显示面板中所包含的相对的衬底的阻光图案的平面图;
图18是示出根据示例性实施方式的显示面板的平面图;
图19A是示出根据示例性实施方式的显示面板的框图;
图19B是示出根据示例性实施方式的显示面板的平面图;以及
图20是示出根据示例性实施方式的显示面板的平面图。
具体实施方式
下文中将参照附图更加全面地描述示例性实施方式。然而,本发明可以以不同形式实施,并且不应被解释为受本文所阐明的示例性实施方式的限制。在附图中,为了清晰起见可能对层和区域的尺寸以及相对尺寸进行放大。
应该理解,当元件或层被称为在另一元件或层“上”、或者“连接至”或“耦合至”另一元件或层时,该元件或层可直接在该另一元件或层上、直接连接或耦接至该另一元件或层,或者可存在中间元件或层。当元件被称为“直接在......上”、“直接连接至”或“直接耦合至”另一元件或层时,则不存在中间元件或层。在全文中,相同或相似的参考标号表示相同或相似元件。本文中所使用的术语“和/或”包括所列举的相关项目中的一个或多个的任意组合和全部组合。
应该理解,虽然本文中可以使用术语第一、第二、第三等描述不同元件、组件、区域、层和/或段,但是这些元件、组件、区域、层和/或段不应该受到这些术语的限制。这些术语只是用来将一个元件、组件、区域、层或段与另一区域、层或段区分开。因此,以下讨论的第一元件、第一组件、第一区域、第一层或第一段可以被称为第二元件、第二组件、第二区域、第二层或第二段,而不违背示例性实施方式的教导。
本文中可以使用空间上相对的术语,例如“在......之下”、“在.......下方”、“下方”、“上方”、“上部”等,以便于描述附图中所示的一个元件或特征与其他元件或特征的相对关系。应当理解,空间上相对的术语旨在包含设备在使用或操作时除了附图中所描述的定位之外的不同定位。例如,如果附图中的设备翻转,则被描述成“在其他元件或特征下方”或“在其他元件或特征之下”的元件将被定向成“位于其他元件或特征上方”。因而,示例性的术语“在......下方”能够包含上方方向和下方方向。设备可以其他方式定向(转动90度或处于其他方位),从而相应地解释本文中使用的空间上相对的描述语。
本文使用的术语出于描述特定示例性实施方式的目的,而非旨在限制。如本文中所使用的,单数形式的“一个(a或an)”和“该(the)”也旨在包括复数形式,除非上下文中另有明确说明。还应该理解,当在本文中使用时,术语“包括(comprises)”和/或“包括(comprising)”表示存在所描述的特征、整体、步骤、操作、元件和/或组件,但是并不排除存在或附加有一个或多个其它特征、整体、步骤、操作、元件、组件和/或其组合。
本文中,示例性实施方式参照截面图进行描述,这些截面视图是本发明的理想化的示例性实施方式(以及中间结构)的示意图。同样,例如制造和/或容差所导致的图示形状的差异也是预期的。因此,示例性实施方式不应被解释为对本文所示的区域的特定形状的限制,而是包括例如由于制造而导致的形状的偏离。图中所示的区域实际上是示意性的,而且它们的形状不旨在示出装置的区域的实际形状,并且不旨在限制本发明的范围。
除非另有定义,本文使用的所有术语(包括技术和科学术语)与本发明概念所属领域的普通技术人员通常所理解的含义相同。还应该理解,诸如常用字典中所定义的那些术语应该被解释为具有与其相关领域中含义相一致的含义,并且除非本文明确地定义,不能以理想化或过于正规的方式对其进行解释。
在LCD装置(例如PLS模式的LCD装置)中,沿着在两个电极之间形成的电场的方向形成域。虽然具有单一域结构的LCD装置具有高透光率,但是根据观察方向可能出现颜色变化,从而可能降低视角。为了防止这样颜色变化,已经开发了具有多域结构的LCD装置,其中在像素中至少形成两个域。然而,在具有多域结构的LCD装置中,透光率可能由于在域之间的边界中产生的纹理而降低。
图1是示出根据示例性实施方式的显示装置10的框图。图2是示出图1的显示装置10中包含的数据驱动单元14的框图。
参照图1和图2,显示装置10包括显示面板100、伽马电压发生单元(或伽马电压发生器)12、数据驱动单元(或数据驱动器)14、控制单元(或控制器)16和栅极驱动单元(或栅极驱动器)18。伽马电压发生单元12、数据驱动单元14、控制单元16、和栅极驱动单元18可以驱动显示面板100以基于从图像源(如外部图形设备)提供的图像信号来显示图像。
虽然在图1中未示出,但显示装置10可以进一步包括向显示面板100发光的背光组件。背光组件可以位于显示面板100的后面。图像的显示方向可以被限定为从背光组件到显示面板100的光发射方向。
显示面板100包括显示衬底(或下部衬底)、相对的衬底(或上部衬底)和液晶层。相对的衬底可以面对显示衬底。液晶层被插入到显示衬底与相对的衬底之间。显示面板100可以包括多个像素PX1、PX2、PX3和PX4,以及连接至多个像素PX1、PX2、PX3和PX4的多个信号线GL1、GL2、DL1和DL2。例如,显示面板100可以包括以矩阵形式排列的第一像素PX1、第二像素PX2,第三像素PX3和第四像素PX4。当从顶部观察时,第二像素PX2可以位于始于第一像素PX1的第一方向D1上。在这里,第一方向D1可以是垂直方向(或列方向)。第三像素PX3和第四像素PX4可以分别位于始于第一像素PX1和第二像素PX2的第二方向D2上。在这里,第二方向D2可以与第一方向D1交叉。例如,第二方向D2可以是水平方向(或行方向)。
信号线GL1、GL2、DL1和DL2可以包括栅极线GL1和GL2,以及与栅极线GL1和GL2交叉的数据线DL1和DL2。例如,信号线GL和DL可以包括第一栅极线GL1和第二栅极线GL2,以及第一数据线DL1和第二数据线DL2。第一栅极线GL1和第二栅极线GL2可以沿着第二方向D2延伸,并且可以彼此平行。第一数据线DL1和第二数据线DL2可以沿着第一方向D1延伸,并且可以彼此平行。信号线GL1、GL2、DL1和DL2可以连接至像素PX1、PX2、PX3和PX4。例如,像素PX1、PX2、PX3和PX4中的每个像素可以连接至栅极线GL1和GL2中相应的一条栅极线以及数据线DL1和DL2中相应的一条数据线。
虽然未在图1中具体示出,像素PX1、PX2、PX3和PX4中的每个像素可以包括一对电场发生电极和液晶层。这对电场发生电极可以包括下部电极和与该下部电极交叠的上部电极。上部电极可以包括用于形成域的狭缝图案。通过由每个像素PX1、PX2、PX3和PX4中的上部电极的狭缝图案产生的电场,可以形成域。第一像素PX1和第二像素PX2可以具有彼此不同的域。例如,第一像素PX1和第二像素PX2可以具有关于栅极线GL1和GL2之一、或者关于第二方向D2(作为栅极线GL1和GL2的延伸方向)彼此对称的结构。此外,第三像素PX3和第四像素PX4可以具有彼此不同的域。例如,第三像素PX3和第四像素PX4可以具有关于栅极线GL1和GL2之一、或者关于第二方向D2(作为栅极线GL1和GL2的延伸方向)彼此对称的结构。第三像素PX3和第四像素PX4的域可以与第一像素PX1和第二像素PX2的域基本相同。因此,沿着第二方向D2(作为栅极线GL1和GL2的延伸方向)排列的邻近像素PX1和PX3可以具有相同的域,而且沿着第一方向D1(作为数据线DL1和DL2的延伸方向)排列的邻近像素PX1和PX2可以具有不同的域。
下面将参照附图详细描述显示面板100的结构。
伽马电压发生单元12可以产生多个伽马参考电压组VREF1和VREF2,每个组都包括提供给显示面板100的像素PX1、PX2、PX3和PX4的伽马电压。伽马电压发生单元12可以产生第一伽马参考电压组VREF1和第二伽马参考电压组VREF2。第一伽马参考电压组VREF 1和第二伽马参考电压组VREF2可以具有彼此不同的电压电平。例如,第一伽马参考电压组VREF 1可以是根据第一伽马曲线(具有第一伽马值)的一组伽马电压。第二伽马参考电压组VREF2可以是根据第二伽马曲线(具有不同于第一伽马值的第二伽马值)的一组伽马电压。第一伽马值和第二伽马值可以被设置为根据第一像素PX1和第二像素PX2的域对偏差进行补偿。例如,第一伽马参考电压组VREF1可以具有对第一像素PX1的偏差进行补偿的电压电平,而第二伽马参考电压组VREF2可以具有对第二像素PX2的偏差进行补偿的电压电平。在一些示例性实施方式中,第一伽马参考电压组VREF1和第二伽马参考电压组VREF2可以交替地按行提供给沿着第一方向D1排列的像素PX1和PX2。例如,第一伽马参考电压组VREF1可以提供给像素PX1和PX3的奇数行,第二伽马参考电压组VREF2可以提供给像素PX2和PX4的偶数行。
伽马电压发生单元12可以包括产生第一伽马参考电压组VREF1的第一伽马单元和产生第二伽马参考电压组VREF2的第二伽马单元。第一伽马单元可以包括用于分压的第一电阻串(例如,电阻分压器或一系列电阻),而且第二伽马单元可以包括用于分压的第二电阻串(例如,电阻分压器或一系列电阻)。第一电阻串和第二电阻串中的每个都可以包括多个电阻器。第一电阻串和第二电阻串可以从功率发生单元(未示出)接收电源电压,并且可以将电源电压分压以分别产生第一伽马参考电压组VREF1和第二伽马参考电压组VREF2。在伽马电压发生单元12中产生的第一伽马参考电压组VREF1和第二伽马参考电压组VREF2可以被提供给数据驱动单元14。
数据驱动单元14可以从控制单元16接收像素数据DATA’以及控制信号CONT1和GSEL。数据驱动单元14可以基于第一伽马参考电压组VREF 1和第二伽马参考电压组VREF2将像素数据DATA’转换成模拟像素电压,而且可以通过数据线DL1和DL2将像素电压输出至像素PX1、PX2、PX3和PX4。可以基于第一伽马参考电压组VREF1将与第一像素PX1相对应的第一像素数据转换成第一像素电压,而且可以将第一像素电压提供给第一像素PX1。可以基于第二伽马参考电压组VREF2将与第二像素PX2相对应的第二像素数据转换成第二像素电压,而且可以将第二像素电压提供给第二像素PX2。从控制单元16提供的像素数据DATA’可以是数字信号。因此,数据驱动单元14可以将数字类型的像素数据DATA’转换成模拟类型的像素电压。
控制信号CONT1和GSEL可以包括数据控制信号CONT1和伽马选择信号GSEL。数据控制信号CONT1可以包括水平启动信号STH、负载信号LOAD和数据时钟信号DCLK,水平启动信号STH表示沿着第二方向D2排列的一行像素PX1和PX3的数据传输的启动,负载信号LOAD用于将像素电压施加至数据线,数据时钟信号DCLK用于定时同步。数据控制信号CONT1可以进一步包括极性反转信号,用于使多个像素电压反转。伽马选择信号GSEL可以对第一参考电压组VREF 1或第二参考电压组VREF2的选择进行控制。由于第一伽马参考电压组VREF1和第二伽马参考电压组VREF2可以交替用于成行地对像素数DATA’进行转换,因此伽马选择信号GSEL可以具有与水平启动信号STH基本相同的周期。因此,沿着第一方向D1排列的第一像素PX1和第二像素PX2可以被顺序地操作,而且第一伽马参考电压组VREF1和第二伽马参考电压组VREF2的选择周期可以与第一像素PX1和第二像素PX2的操作周期基本相同。
如图2所示,数据驱动单元14可以包括移位寄存器14a、锁存器14b、数字-模拟转换器14c、缓冲器14d和伽马电压选择器14e。移位寄存器14a可以接收像素数据DATA’、水平启动信号STH和数据时钟信号DCLK。当移位寄存器14a接收水平启动信号STH时,移位寄存器14a可以对数据时钟信号DCLK做出响应而顺序移位所接收的像素数据DATA’,并且可以将像素数据DATA’提供给锁存器14b。锁存器14b可以暂时存储从移位寄存器14a提供的像素数据DATA’,并且可以对负载信号LOAD做出响应而并发地(例如,基本同时地)将存储的像素数据DATA’提供给数字-模拟转换器14c。数字-模拟转换器14c可以基于由伽马电压选择器14e提供的第一伽马参考电压组VREF1或第二伽马参考电压组VREF2将像素数据DATA’转换成模拟类型的像素电压,并且可以将像素电压输出至缓冲器14d。虽然未示出,但是数字-模拟转换器14c可以接收极性反转信号,并且可以输出对极性反转信号做出响应而反转的像素电压。缓冲器14d可以将由数字-模拟转换器14c提供的像素电压输出至数据线DL1和DL2,从而缓冲器14d可以将像素电压提供给像素PX1、PX2、PX3和PX4。伽马电压选择器14e可以从伽马电压发生单元12接收第一伽马参考电压组VREF1和第二伽马参考电压组VREF2,并且可以对伽马选择信号GSEL做出响应而选择第一伽马参考电压组VREF1和第二伽马参考电压组VREF2之一。伽马电压选择器14e可以将选择的伽马参考电压组输出至数字-模拟转换器14c。当驱动第一像素PX1时,伽马电压选择器14e可以选择并输出第一伽马参考电压组VREF1,而且当驱动第二像素PX2时,伽马电压选择器14e可以选择并输出第二伽马参考电压组VREF2。在一些示例性实施方式中,伽马电压选择器14e可以包括多路复用器,该多路复用器用于输出第一伽马参考电压组VREF1和第二伽马参考电压组VREF2之一。
控制单元16可以从外部图像源(如图形设备)接收图像数据DATA和同步信号CONT。同步信号CONT可以包括垂直同步信号(Vsync)、水平同步信号(Hsync)、数据使能信号(DE)和主时钟信号(MCLK)。控制单元16可以基于同步信号CONT来产生伽马选择信号GSEL、数据控制信号CONT1和用于驱动显示面板100的栅极控制信号CONT2。控制单元16可以将数据控制信号CONT1和栅极控制信号CONT2分别输出至数据驱动单元14和栅极驱动单元18。输出至数据驱动单元14的像素数据DATA’可以包括与红色像素、绿色像素和蓝色像素相对应的三种颜色的像素数据。
栅极驱动单元18可以对栅极控制信号CONT2做出响应而顺序输出栅极信号,从而激活栅极线GL1和GL2。由于栅极驱动单元18顺序输出栅极信号,因此连接至栅极线GL 1和GL2的像素PX1、PX2、PX3和PX4可以被顺序激活以接收像素电压。栅极控制信号CONT2可以包括表示扫描启动的扫描启动信号STV,和用于对栅极导通电压VON的输出时间进行控制的时钟信号CLK。栅极驱动单元18可以从功率发生单元(未示出)接收用于产生栅极信号的栅极导通电压VON和栅极截至电压VOFF。
下文中,将参照图3A和3B详细描述显示面板100。
图3A是示出根据示例性实施方式的显示面板的平面图。图3B是沿着图3A的线I-I’获得的显示面板的示例性实施方式的剖面图。
参照图3A和3B,显示面板100包括显示衬底110、相对的衬底120和液晶层130。相对的衬底120可以与显示衬底110相对,而且液晶层130可以被插入到显示衬底110与相对的衬底120之间。液晶层130可以包括多个液晶分子LC。显示面板100可以进一步包括第一偏光片102和第二偏光片104。
显示衬底110可以包括第一绝缘衬底111、多个信号线和用于形成电场的电场发生电极。多个信号线和电场发生电极可以形成在第一绝缘衬底111上。显示衬底110可以进一步包括用于对电场发生电极的操作进行控制的开关元件SW1、SW2、SW3、SW4,和用于最初对准液晶分子LC的第一对准层112。
第一绝缘衬底111可以包括透明绝缘材料,如玻璃、塑料等。第一绝缘衬底111可以包括与图1和图2中所示的像素PX1、PX2、PX3和PX4相对应的多个像素区域PA1、PA2、PA3和PA4。例如,像素区域PA1、PA2、PA3和PA4可以包括第一像素区域PA 1、第二像素区域PA2、第三像素区域PA3、和第四像素区域PA4。第一至第四像素区域PA1、PA2、PA3和PA4可以被限定为用于形成图1和图2中所示的第一至第四像素PX1、PX2、PX3和PX4的区域。第二像素区域PA2可以位于始于第一像素区域PA1的第一方向D1上。在这里,第一方向D1可以是垂直方向(或列方向)。第三像素区域PA3可以位于始于第一像素区域PA1的第二方向D2上,而且第四像素区域PA4可以位于始于第二像素区域PA2的第二方向D2上。在这里,第二方向D2可以是水平方向(或行方向)。因此,像素区域PA1、PA2、PA3和PA4可以以矩阵形式排列。
信号线可以包括第一栅极线GL1和第二栅极线GL2,以及第一数据线DL1和第二数据线DL2。第一栅极线GL1和第二栅极线GL2可以在第二方向D2上延伸。第一栅极线GL1可以位于第一像素区域PA1与第二像素区域PA2之间、以及第三像素区域PA3与第四像素区域PA4之间。第二栅极线GL2可以平行于第一栅极线GL1延伸。第二像素区域PA2和第四像素区域PA4可以位于第一栅极线GL1与第二栅极线GL2之间。第一数据线DL1和第二数据线DL2可以在第一方向D1上延伸。第一数据线DL 1和第二数据线DL2可以沿着第一方向D1以曲折形状延伸,而且该曲折形状可以由电场发生电极的形状限定。
虽然未示出,但是显示衬底100可以进一步包括在第一栅极线GL1和第二栅极线GL2的端部形成的衬垫部(未示出)。衬垫部可以电连接至图1中所示的栅极驱动单元18。
电场发生电极可以包括第一至第四下部电极113_1、113_2、113_3和113_4,以及第一至第四上部电极114_1、114_2、114_3和114_4。第一至第四下部电极113_1、113_2、113_3和113_4以及第一至第四上部电极114_1、114_2、114_3和114_4可以是包括透明传导材料的透明电极。可替换地,第一至第四上部电极114_1、114_2、114_3和114_4可以是包括透明传导材料的透明电极,而第一至第四下部电极113_1、113_2、113_3和113_4可以是包括不透明传导材料的不透明电极。
第一下部电极113_1可以在第一像素区域PA1中形成。第一下部电极113_1可以呈板形。第一下部电极113_1可以与第一栅极线GL1以及第一数据线DL1和第二数据线DL2部分地交叠。
第二下部电极113_2可以在第二像素区域PA2中形成。第二下部电极113_2可以具有板型形状。第二下部电极113_2可以与第一栅极线GL1和第二栅极线GL2以及第一数据线DL1和第二数据线DL2部分地交叠。
在一些示例性实施方式中,第一下部电极113_1和第二下部电极113_2可以一体形成。第一下部电极113_1和第二下部电极113_2的边缘部分可以彼此连接。例如,第一下部电极113_1和第二下部电极113_2可以在第一栅极线GL1形成于其上的区域中彼此连接。第一下部电极113_1和第二下部电极113_2可以是施加有公共电压的公共电极。在其他示例性实施方式中,第一下部电极113_1和第二下部电极113_2可以彼此间隔开,并且可以具有分离的结构,其中公共电压通过分离的公共电极线(未示出)施加。例如,分离的结构可以呈岛形。
第三下部电极113_3可以在第三像素区域PA3中形成,而且第四下部电极113_4可以在第四像素区域PA4中形成。在一些示例性实施方式中,第三下部电极113_3和第四下部电极113_4可以一体形成,其中第三下部电极113_3和第四下部电极113_4的边缘部分彼此连接。在其他示例性实施方式中,第三下部电极113_3和第四下部电极113_4具有分离的结构,其中公共电压通过分离的公共电极线施加。第三下部电极113_3和第四下部电极113_4可以具有与第一下部电极113_1和第二下部电极113_2基本相同的结构。
在图3A和图3B中所示的示例性实施方式中,第一下部电极113_1和第二下部电极113_2可以具有整体结构,而且第三下部电极113_3和第四下部电极113_4可以具有整体结构。例如,第一至第四下部电极113_1、113_2、113_3和113_4可以具有条纹结构,其中第一下部电极113_1和第二下部电极113_2一体形成,而且第三下部电极113_3和第四下部电极113_4一体形成。可替换地,第一至第四下部电极113_1、113_2、113_3和113_4可以具有完全整体结构。在所有第一至第四下部电极113_1、113_2、113_3和113_4一体形成的情况下,可以在除了至少开关元件SW1、SW2、SW3和SW4的接触区域以外的区域中形成整体结构的共享电极。
第一上部电极114_1可以在第一像素区域PA1中形成。第一上部电极114_1可以与第一下部电极113_1交叠,而且可以与第一下部电极113_1绝缘。第一上部电极114_1可以包括第一狭缝图案115_1,用于形成液晶层130的域。第一狭缝图案115_1可以在不同于第一方向D1和第二方向D2的第三方向上延伸。在这里,第三方向可以是关于第一方向D1或第二方向D2倾斜(例如,倾斜预定角度)的方向。第一狭缝图案115_1的狭缝可以彼此间隔开(例如,间隔预定距离),并且可以平行排列。第一上部电极114_1可以电连接至第一开关元件SW1。
第一开关元件SW1可以电连接至第一栅极线GL1和第一数据线DL1。第一开关元件SW1可以设置在第一像素区域PA1中。第一开关元件SW1可以包括连接至第一栅极线GL1的栅极GE、连接至第一数据线DL1的源极SE、包括半导体层116a和在半导体116a上形成的欧姆接触层116b的有源图案AP、以及与源极SE间隔开的漏极DE。漏极DE可以与第一上部电极114_1接触,从而第一上部电极114_1可以电连接至第一开关元件SW1。第一上部电极114_1可以是像素电极,用于根据第一开关元件SW1的开关操作从第一数据线DL1接收像素电压。
除了狭缝图案的位置和延伸方向以外,第二至第四上部电极114_2、114_3和114_4中的每一个可以与第一上部电极114_1基本类似,而且除了电连接以外,第二至第四开关元件SW2、SW3和SW4中的每一个可以与第一开关元件SW1基本类似。因此,下面将简要描述不同之处,而且可以省略任何重复描述。
第二上部电极114_2可以在第二像素区域PA2中形成。第二上部电极114_2可以与第二下部电极113_2交叠,并且可以与第二下部电极113_2绝缘。第二上部电极114_2可以包括第二狭缝图案115_2,用于形成液晶层130的域。第二狭缝图案1152可以在不同于第一方向D1、第二方向D2和第三方向的第四方向上延伸。例如,第三方向和第四方向可以关于第一栅极线GL1或者关于第二方向D2彼此对称。第二狭缝图案115_2的狭缝可以彼此间隔开(例如,间隔预定距离),并且可以平行排列。第二上部电极114_2可以电连接至第二开关元件SW2。
第二开关元件SW2可以电连接至第二栅极线GL2和第一数据线DL1。第二开关元件SW2可以位于第二像素区域PA2中。由于第二上部电极114_2电连接至第二开关元件SW2,因此第二上部电极114_2可以用作像素电极,用于根据第二开关元件SW2的开关操作从第一数据线DL1接收像素电压。
第一上部电极114_1和第二上部电极114_2与第一数据线DL1和第二数据线DL2邻近的侧面可以在第一狭缝图案115_1和第二狭缝图案115_2的延伸方向上延伸。例如,第一上部电极114_1的侧面可以与第一狭缝图案115_1平行,而且第二上部电极114_2的侧面可以与第二狭缝图案115_2平行。
第二数据线DL2可以具有弯曲(bent)结构。在显示衬底110中,第二数据线DL2可以具有曲折图案,其中弯曲结构沿着第一方向D1重复。例如,第二数据线DL2可以包括与第一狭缝图案115_1和第二狭缝图案1152平行的延伸部。也就是说,第二数据线DL2可以包括沿着第三方向延伸的延伸部和沿着第四方向延伸的延伸部,其中第三方向与第一像素区域PA1和第三像素区域PA3之间的第一狭缝图案1151的延伸方向基本相同,而且第四方向与第二像素区域PA2和第四像素区域PA4之间的第二狭缝图案115_2的延伸方向基本相同。
第一数据线DL1可以具有与第二数据线DL2基本相同的弯曲结构。第一数据线DL1可以具有曲折图案,其中弯曲结构沿着第一方向D1重复。第一数据线DL1和第二数据线DL2可以被这样排列使得第一像素区域PA1和第二像素区域PA2插入在第一数据线DL1与第二数据线DL2之间。第一数据线DL1可以具有与第二数据线DL2基本相同的形状,使得第一数据线DL1和第二数据线DL2彼此平行。
第一上部电极114_1和第二上部电极114_2与第一数据线DL1和第二数据线DL2邻近的侧面可以与第一数据线DL1和第二数据线DL2平行。
第三上部电极1143可以在第三像素区域PA3中形成,从而与第三下部电极113_3交叠。第三上部电极114_3可以包括在与第一狭缝图案115_1基本相同的方向上延伸的第三狭缝图案115_3。因此,第三上部电极114_3可以包括在第三方向上延伸的第三狭缝图案115_3。第三上部电极114_3可以连接至第三开关元件SW3。
第三开关元件SW3可以电连接至第一栅极线GL1和第二数据线DL2。第三开关元件SW3可以位于第三像素区域PA3中。由于第三上部电极114_3电连接至第三开关元件SW3,因此第三上部电极114_3可以用作像素电极,用于根据第三开关元件SW3的开关操作从第二数据线DL2接收像素电压。
第四上部电极114_4可以在第四像素区域PA4中形成,从而与第四下部电极113_4交叠。第四上部电极114_4可以包括在与第二狭缝图案115_2基本相同的方向上延伸的第四狭缝图案115_4。因此,第四上部电极114_4可以包括在第四方向上延伸的第四狭缝图案115_4。第四上部电极114_4可以连接至第四开关元件SW4。
第四开关元件SW4可以电连接至第二栅极线GL2和第二数据线DL2。第四开关元件SW4可以位于第四像素区域PA4中。由于第四上部电极114_4电连接至第四开关元件SW4,因此第四上部电极114_4可以用作像素电极,用于根据第四开关元件SW4的开关操作从第二数据线DL2接收像素电压。
由于第三上部电极114_3包括与第一上部电极114_1的第一狭缝图案115_1平行的第三狭缝图案115_3,因此第三上部电极114_3可以在与第一上部电极114_1形成域的方向基本相同的方向上形成液晶层130的域。而且由于第四上部电极114_4包括与第二上部电极114_2的第二狭缝图案115_2平行的第四狭缝图案115_4,因此第四上部电极114_4可以在与第二上部电极114_2形成域的方向基本相同的方向上形成液晶层130的域。因此,沿着第二方向D2排列的邻近的上部电极114_1和114_3可以形成相同的域,而且沿着第一方向D1排列的邻近的上部电极114_2和114_4可以形成不同的域。
第一对准层112可以形成在第一绝缘层111上,其中第一至第四上部电极114_1、114_2、114_3和114_4形成在该第一绝缘层111上。第一对准层112可以被这样处理,使得当从顶部观察时,第一对准层112的表面对准关于第一至第四像素区域PA1、PA2、PA3和PA4基本相同。因此,第一至第四像素区域PA1、PA2、PA3和PA4中的第一对准层112可以被处理以具有单一对准方向。在一些示例性实施方式中,第一对准层112可以形成在第一绝缘层111的整个表面上,而且可以在第一绝缘层111的整个表面上具有单一对准方向。在这里,第一对准层112的对准方向可以被限定为第一对准层112排列液晶分子LC的方向。第一对准层112可以通过研磨处理或光配向处理而具有对准方向。第一对准层112可以通过不同于以上处理的各种处理而具有对准方向。
第一对准层112的对准方向可以是第一方向D1或第二方向D2。由于相对于第一至第四像素区域PA1、PA2、PA3和PA4,第一对准层112可以具有与第一方向D1或第二方向D2基本相同的对准方向,因此第一对准层112的对准方向可以在第一狭缝图案115_1与第二狭缝图案115_2的延伸方向之间平衡。因此,可以以彼此对称的方向对第一像素区域PA1和第二像素区域PA2中的液晶分子LC进行驱动,而且可以以彼此对称的方向对第三像素区域PA3和第四像素区域PA4中的液晶分子LC进行驱动。因此,在包括根据示例性实施方式的显示衬底110的显示装置中,可能不会发生由观察方向所引起的色彩变化,而且可以实现宽视角。
下文中,将描述制造显示衬底110的方法。
栅金属层可以形成在第一绝缘层111上,而且可以被图案化以形成包含第一栅极线GL1、第二栅极线GL2和栅极GE的栅图案。栅金属层可以包括铝(Al)、银(Ag)、钼(Mo)、铬(CR)等。栅绝缘层117可以形成在第一绝缘衬底111上,其中,栅图案形成在该第一绝缘衬底111上。例如,栅绝缘层117可以由硅氮化物(SiNx)、硅氧化物(SiOx)等形成。
有源图案AP可以形成在栅绝缘层117上,而且可以与栅极GE交叠。有源图案AP可以包括半导体层116a和在半导体层116a上形成的欧姆接触层116b。然后,数据金属层可以形成在第一绝缘层111上,其中有源图案AP形成在该第一绝缘层111上,而且数据金属层可以被图案化以形成包含第一数据线DL1、第二数据线DL2、源极SE和漏极DE的源图案。第一钝化层118可以形成在第一绝缘衬底111上,其中源图案形成在该第一绝缘层111上。
第一透明电极层可以形成在第一钝化层118上,而且可以被图案化以在第一至第四像素区域PA1、PA2、PA3和PA4中形成第一至第四下部电极113_1、113_2、113_3和113_4。
然后,第二钝化层119可以形成在第一绝缘层111上,其中第一至第四电极113_1、113_2、113_3和113_4形成在该第一绝缘层111上。第二钝化层119可以覆盖第一至第四电极113_1、113_2、113_3和113_4。
第一钝化层118和第二钝化层119可以被蚀刻以形成接触孔。漏极DE可以通过接触孔部分暴露。第二透明电极层可以形成在第二钝化层119上,其中接触孔形成在该第二钝化层119中,而且第二透明电极层可以被图案化以形成第一至第四上部电极114_1、114_2、114_3和114_4。第一至第四上部电极114_1、114_2、114_3和114_4可以分别具有用于形成域的第一至第四狭缝图案115_1、115_2、115_3和115_4。第一狭缝图案115_1和第三狭缝图案115_3可以在第三方向上延伸,而且第二狭缝图案115_2和第四狭缝图案115_4可以在第四方向上延伸。在这里,第三方向和第四方向可以彼此不同。例如,第三方向可以关于第一栅极线GL1(例如,第二方向D2)与第四方向对称。
初步层可以形成在第一绝缘层111上,其中第一至第四上部电极114_1、114_2、114_3和114_4形成在该第一绝缘层111上。可以在初步层的表面上沿第一方向D1执行研磨处理或光配向处理,以形成第一对准层112。可替换地,可以沿第二方向对初步层的表面进行研磨。第一对准层112可以具有关于第一至第四像素区域PA1、PA2、PA3和PA4基本相同的对准方向。可替换地,显示衬底110可以利用与上述处理不同的方法进行制造,而且本发明不应被解释为由本文所阐明的实施例所限制。
相对的衬底120可以包括第二绝缘层121、阻光图案BM和滤色器CF。阻光图案BM和滤色器CF可以形成在第二绝缘衬底121上。相对的衬底120可以进一步包括用于初步对准液晶分子LC的第二对准层122。
阻光图案BM可以与显示衬底110的开关元件SW1、SW2、SW3和SW4以及信号线GL1、GL2、DL1和DL2交叠。
滤色器CF可以分别与显示衬底110的像素区域PA1、PA2、PA3和PA4交叠。滤色器CF可以包括红色滤色器R、绿色滤色器G和蓝色滤色器B。可替换地,滤色器CF可以包括除了红色滤色器R、绿色滤色器G和蓝色滤色器B以外的滤色器。相对的衬底120可以包括根据示例性实施方式的各种滤色器CF。
第二对准层122可以形成在第二绝缘衬底120上,其中阻光图案BM和滤色器形成在该第二绝缘衬底120上。第二对准层122可以面对第一显示衬底110,而且可以位于第二绝缘衬底120邻近液晶层130的表面上。第二对准层122可以通过与形成第一对准层121的方法基本相同的方法形成。例如,第二对准层122可以被这样处理,使得当从顶部观察时,在与第一至第四像素区域PA1、PA2、PA3和PA4相对应的区域中,第二对准层122的表面对准基本相同。因此,第二对准层122可以在第二绝缘衬底120的整个表面中具有单一对准方向。第二对准层122可以通过研磨处理或光配向处理而具有对准方向。在这里,第二对准层122的对准方向可以被限定为第二对准层122排列液晶分子LC的方向。
在一些示例性实施方式中,第二对准层122的对准方向可以与第一对准层112的对准方向基本相同。第二对准层122的对准方向可以是第一方向D1或第二方向D2。例如,在第一对准层112的对准方向是第一方向D1的情况下,第二对准层122的对准方向可以是第一方向D1。可替换地,在第一对准层112的对准方向是第二方向D2的情况下,第二对准层122的对准方向可以是第二方向D2。
第一偏光片102可以位于显示衬底110的外表面上,而且第二偏光片104可以位于相对的衬底120的外表面上。
第一偏光片102可以位于显示衬底110的下表面,例如,第一绝缘衬底111与邻近液晶层130的表面相对的表面。第一偏光片102可以具有偏光轴,该偏光轴与显示衬底110中包含的第一对准层112的对准方向基本相同。例如,在第一对准层112的对准方向是第一方向D1的情况下,第一偏光片102可以具有第一方向D1的偏光轴。可替换地,在第一对准层112的对准方向是第二方向D2的情况下,第一偏光片102可以具有第二方向D2的偏光轴。
第二偏光片104可以位于第二绝缘衬底121与邻近液晶层130的表面相对的表面上。第二偏光片104的偏光轴可以与第一偏光片102的偏光轴垂直。因此,第二偏光片104可以具有与相对的衬底120中包含的第二对准层122的对准方向垂直的偏光轴。
可以通过在第一至第四像素区域PA1、PA2、PA3和PA4中形成的电场发生电极和液晶层130来对显示面板100的第一至第四像素PX1、PX2、PX3和PX4进行限定。可以通过设置在第一像素区域PA1中的第一下部电极113_1、第一上部电极114_1和液晶层130对第一像素PX1进行限定。可以通过设置在第二像素区域PA2中的第二下部电极113_2、第二上部电极114_2和液晶层130对第二像素PX2进行限定。可以通过设置在第三像素区域PA3中的第三下部电极113_3、第三上部电极114_3和液晶层130对第三像素PX3进行限定。可以通过设置在第四像素区域PA4中的第四下部电极113_4、第四上部电极114_4和液晶层130对第四像素PX4进行限定。
如上所述,在第一至第四像素PX1、PX2、PX3和PX4中,作为电场发生电极的第一至第四上部电极114_1、114_2、114_3和114_4可以包括第一至第四狭缝图案115_1、115_2、115_3和115_4。第一至第四像素PX1、PX2、PX3和PX4中的每个像素都可以具有单独的域。第一像素PX1的域方向可以不同于第二像素PX2的域方向,而且第三像素PX3的域方向可以不同于第四像素PX4的域方向。第一像素PX1的域可以关于第一栅极线GL1与第二像素PX2的域对称,而且第三像素PX3的域可以关于第一栅极线GL1与第四像素PX4的域对称。此外,第一对准层112的对准方向可以是关于整个显示衬底110的单一方向。因此,通过单一域可以提高透光率,而且通过多域可以提高视角和可视性。
在一些示例性实施方式中,作为驱动电压的基础的不同伽马参考电压组可以用在第一像素PX1和第二像素PX2中,因此可以对可能出现在具有不同域的邻近行线之间的亮度差进行补偿以提高可视性。
图4是示出根据示例性实施方式的显示装置的框图。图5是示出图4的显示装置中包含的伽马电压发生单元的框图。图6是示出图4的显示装置中包含的数据驱动单元的框图。
参照图4、图5和图6,显示装置20包括显示面板200、伽马电压发生单元22、数据驱动单元24、控制单元26和栅极驱动单元28。伽马电压发生单元22、数据驱动单元24、控制单元26和栅极驱动单元28可以驱动显示面板200以基于从图像源(如外部图形设备)提供的图像信号来显示图像。
这里,除了伽马电压发生单元22和数据驱动单元24以外,显示装置20可以与图1和图2中所示的显示装置10基本相同。因此,可以省略任何重复描述。
伽马电压发生单元22可以产生伽马参考电压组VREF1和VREF2,每个组都包括提供给显示面板200的像素PX1、PX2、PX3和PX4的伽马电压。伽马电压发生单元22可以产生第一伽马参考电压组VREF1和第二伽马参考电压组VREF2。第一伽马参考电压组VREF1和第二伽马参考电压组VREF2可以具有彼此不同的电压电平。例如,第一伽马参考电压组VREF1可以是根据第一伽马曲线(具有第一伽马值)的一组伽马电压,而且第二伽马参考电压组VREF2可以是根据第二伽马曲线(具有不同于第一伽马值的第二伽马值)的一组伽马电压。第一伽马值和第二伽马值中的每一个都可以被设置为根据第一像素PX1和第二像素PX2的域对偏差进行补偿。例如,第一伽马参考电压组VREF1可以具有对第一像素PX1和第三像素PX3的偏差进行补偿的电压电平,而且第二伽马参考电压组VREF2可以具有对第二像素PX2和第四像素PX4的偏差进行补偿的电压电平。
伽马电压发生单元22可以接收伽马选择信号GSEL。伽马选择信号GSEL可以对第一参考电压组VREF1或第二参考电压组VREF2的选择进行控制。由于第一伽马参考电压组VREF1和第二伽马参考电压组VREF2可以交替用于按行对像素数DATA’进行转换,因此伽马选择信号GSEL可以具有与水平启动信号STH基本相同的周期。因此,沿着第一方向D1排列的第一像素PX1和第二像素PX2可以被顺序地操作,而且第一伽马参考电压组VREF1和第二伽马参考电压组VREF2的选择周期可以与第一像素PX1和第二像素PX2的操作周期基本相同。
伽马电压发生单元22可以包括第一伽马单元22a、第二伽马单元22b和伽马电压选择器22c。
第一伽马单元22a可以接收电源电压,而且可以对电源电压进行分压以产生第一伽马参考电压组VREF1。第一伽马单元22a可以包括用于分压的第一电阻串(例如,电阻分压器或一系列电阻)。第一电阻串可以包括多个电阻。
第二伽马单元22b可以接收电源电压,而且可以对电源电压进行分压以产生第二伽马参考电压组VREF2。第二伽马单元22b可以包括用于分压的第二电阻串(例如,电阻分压器或一系列电阻)。第二电阻串可以包括多个电阻。第二电阻串的电阻的阻抗可以不同于第一电阻串的电阻的阻抗。
伽马电压选择器22c可以从第一伽马单元22a和第二伽马单元22b接收第一伽马参考电压组VREF1和第二伽马参考电压组VREF2,而且可以从控制单元26接收伽马选择信号GSEL。伽马电压选择器22c可以对伽马选择信号GSEL做出响应而选择第一伽马参考电压组VREF1和第二伽马参考电压组VREF2之一,而且可以将选择的伽马参考电压组输出至数据驱动单元24。当驱动第一像素PX1时,伽马电压选择器22c可以选择并输出第一伽马参考电压组VREF1,而且当驱动第二像素PX2时,伽马电压选择器22c可以选择并输出第二伽马参考电压组VREF2。伽马电压选择器22c可以包括多路复用器,该多路复用器用于输出第一伽马参考电压组VREF1和第二伽马参考电压组VREF2之一。
因此,伽马电压发生单元22可以在给定时间点输出第一伽马参考电压组VREF1和第二伽马参考电压组VREF2之一。
数据驱动单元24可以从控制单元26接收像素数据DATA’以及数据控制信号CONT1。数据驱动单元24可以基于第一伽马参考电压组VREF1和第二伽马参考电压组VREF2将像素数据DATA’转换成模拟像素电压,而且可以通过数据线DL1和DL2将像素电压输出至像素PX1、PX2、PX3和PX4。可以基于第一伽马参考电压组VREF1将与第一像素PX1相对应的第一像素数据转换成第一像素电压,而且可以将第一像素电压提供给第一像素PX1。可以基于第二伽马参考电压组VREF2将与第二像素PX2相对应的第二像素数据转换成第二像素电压,而且可以将第二像素电压提供给第二像素PX2。从控制单元26提供的像素数据DATA’可以是数字信号。因此,数据驱动单元24可以将数字类型的像素数据DATA’转换成模拟类型的像素电压。
数据控制信号CONT1可以包括水平启动信号STH、负载信号LOAD和数据时钟信号DCLK,水平启动信号STH表示沿着第二方向D2排列的一行像素PX1和PX3的数据传输的启动,负载信号LOAD用于将像素电压施加至数据线,数据时钟信号DCLK用于定时同步。数据控制信号CONT1可以进一步包括极性反转信号,用于使多个像素电压反转。
数据驱动单元24可以包括移位寄存器24a、锁存器24b、数字-模拟转换器24c和缓冲器24d。除了数字-模拟转换器24c以外,数据驱动单元24可以与图2所示的数据驱动单元14基本相同。因此,可以省略任何重复描述。数字-模拟转换器24c可以从伽马电压发生单元22接收第一伽马参考电压组VREF1或第二伽马参考电压组VREF2。数字-模拟转换器24c可以基于从伽马电压发生单元22提供的第一伽马参考电压组VREF1或第二伽马参考电压组VREF2将像素数据DATA’转换成模拟类型的像素电压,并且可以将像素电压输出至缓冲器24d。
图7是示出根据示例性实施方式的显示面板的平面图。
根据示例性实施方式,图7的显示面板300可以包含在图1和图2所示的显示装置10中,或者包含在图4、图5和图6所示的显示装置20中。除了显示衬底310以外,显示面板300可以与图3A和图3B中所示的显示面板100基本相同。而且,除了每个上部电极中的狭缝图案的结构以外,图7中的显示衬底310可以与图3A和图3B中所示的显示衬底110基本相同。因此,下面将简要描述不同之处,而且可以省略任何重复描述。
参照图7,显示衬底310可以包括绝缘衬底、多个信号线和用于形成电场的电场发生电极。显示衬底310可以进一步包括用于对电场发生电极的操作进行控制的开关元件SW1、SW2、SW3、SW4,和用于最初对准液晶分子LC的第一对准层。
绝缘衬底可以包括第一至第四像素区域PA1、PA2、PA3和PA4。第二像素区域PA2可以位于始于第一像素区域PA1的第一方向D1上。第三像素区域PA3可以位于始于第一像素区域PA1的第二方向D2上,而且第四像素区域PA4可以位于始于第二像素区域PA2的第二方向D2上。
信号线可以包括第一栅极线GL1和第二栅极线GL2,以及第一数据线DL 1和第二数据线DL2。第一数据线DL1和第二数据线DL2可以与第一栅极线GL1和第二栅极线GL2交叉。第一栅极线GL1和第二栅极线GL2可以在第二方向D2上延伸,而且第一数据线DL1和第二数据线DL2可以沿着第一方向D1以曲折形状延伸。
第一下部电极313_1、第二下部电极313_2、第三下部电极313_3和第四下部电极313_4可以分别在第一至第四像素区域PA1、PA2、PA3和PA4中形成。第一上部电极314_1、第二上部电极314_2、第三上部电极314_3和第四上部电极314_4可以分别在第一至第四像素区域PA1、PA2、PA3和PA4中形成。第一至第四上部电极314_1、314_2、314_3和314_4可以分别与第一至第四下部电极313_1、313_2、313_3和313_4交叠。
第一至第四上部电极314_1、314_2、314_3和314_4可以分别具有第一狭缝图案315_1、第二狭缝图案315_2、第三狭缝图案315_3和第四狭缝图案315_4。第一狭缝图案315_1和第三狭缝图案315_3可以在不同于第一方向D1和第二方向D2的第三方向上延伸。第二狭缝图案315_2和第四狭缝图案315_4可以在不同于第一方向D1、第二方向D2和第三方向的第四方向上延伸。
在第一上部电极314_1中形成的第一狭缝图案315_1可以包括第一弧形部315_1a,第一弧形部315_1a位于第一狭缝图案315_1的边缘部而且关于第二方向D2具有倾斜角。在朝向第一狭缝图案315_1的末端的方向上,第一弧形部315_1a关于第二方向D2的倾斜角可以减小。因此,第一弧形部315_1a可以具有弧形结构,在该弧形结构中,第一狭缝图案315_1的边缘部朝向第二方向D2弯曲。如果第一狭缝图案315_1的边缘部具有角结构,那么在与第一狭缝图案315_1的边缘部相对应的区域中可能出现电失真,从而可能降低开口率。然而,通过具有弧形结构的第一弧形部315_1a可以降低或者最小化电失真,而且在与第一狭缝图案315_1的边缘部相对应的区域中可以提高开口率。
在第二上部电极314_2中形成的第二狭缝图案315_2可以包括第二弧形部315_2a,第二弧形部315_2a位于第二狭缝图案315_2的边缘部而且关于第二方向D2具有倾斜角。第二弧形部315_2a可以具有弧形结构,在该弧形结构中,第二狭缝图案315_2的边缘部朝向第二方向D2弯曲。通过具有弧形结构的第二弧形部315_2a可以降低或者最小化电失真。
类似地,第三狭缝图案315_3可以包括第三弧形部315_3a,使得第三狭缝图案315_3的边缘部朝向第二方向D2弯曲。第三弧形部315_3a可以具有与第一弧形部315_1a基本相同的结构。
第四狭缝图案315_4包括第四弧形部315_4a,使得第四狭缝图案315_4的边缘部朝向第二方向D2弯曲。第四弧形部315_4a可以具有与第二弧形部315_2a基本相同的结构。
第一弧形部315_1a和第二弧形部315_2a可以具有关于第一栅极线GL1彼此对称的结构。第一弧形部315_1a可以位于远离第一栅极线GL1的第一狭缝图案315_1的边缘部,而且第二弧形部315_2a可以位于远离第一栅极线GL1的第二狭缝图案315_2的边缘部。第三弧形部315_3a和第四弧形部315_4a可以分别与第一弧形部315_1a和第二弧形部315_2a基本相同。
如上所述,每个弧形部315_1a、315_2a、315_3a和315_4a可以位于相应狭缝图案315_1、315_2、315_3和315_4的一个边缘部。可替换地,每个弧形部315_1a、315_2a、315_3a和315_4a可以位于相应狭缝图案315_1、315_2、315_3和315_4的两个边缘部。
图8是示出根据示例性实施方式的显示面板的平面图。
根据示例性实施方式,图8中的显示面板400可以包含在参照图1和图2示出的显示装置10中,或者包含在图4、图5和图6示出的显示装置20中。除了显示衬底410以外,显示面板400可以与图3A和3B中示出的显示面板100基本相同。此外,除了每个上部电极中的狭缝图案的结构和开关元件的排列以外,图8中的显示衬底410可以与图3A和3B中示出的显示衬底110基本相同。因此,下面将简要描述不同之处,而且可以省略任何重复描述。
参照图8,显示衬底410可以包括绝缘衬底、多个信号线和用于形成电场的电场发生电极。多个信号线和电场发生电极可以形成在绝缘衬底上。显示衬底410可以进一步包括用于对电场发生电极的操作进行控制的开关元件SW1、SW2、SW3、SW4,和用于最初对准液晶分子LC的第一对准层。
绝缘衬底可以包括第一像素区域PA1、第二像素区域PA2、第三像素区域PA3和第四像素区域PA4。第二像素区域PA2可以位于始于第一像素区域PA1的第一方向D1上。第三像素区域PA3可以位于始于第一像素区域PA1的第二方向D2上,而且第四像素区域PA4可以位于始于第二像素区域PA2的第二方向D2上。
信号线可以包括第一栅极线GL1和第二栅极线GL2,以及第一数据线DL1和第二数据线DL2。第一数据线DL1和第二数据线DL2可以与第一栅极线GL1和第二栅极线GL2交叉。第一栅极线GL1和第二栅极线GL2可以在第二方向D2上延伸,而且第一数据线DL1和第二数据线DL2可以沿着第一方向D1以曲折形状延伸。
第一下部电极413_1、第二下部电极413_2、第三下部电极413_3和第四下部电极413_4可以分别在第一至第四像素区域PA1、PA2、PA3和PA4中形成。第一上部电极414_1、第二上部电极414_2、第三上部电极414_3和第四上部电极414_4可以分别在第一至第四像素区域PA1、PA2、PA3和PA4中形成。第一至第四上部电极414_1、414_2、414_3和414_4可以分别与第一至第四下部电极413_1、413_2、413_3和413_4交叠。
第一至第四上部电极414_1、414_2、414_3和414_4可以分别具有第一狭缝图案415_1、第二狭缝图案415_2、第三狭缝图案415_3和第四狭缝图案415_4。第一狭缝图案415_1和第三狭缝图案415_3可以在不同于第一方向D1和第二方向D2的第三方向上延伸。第二狭缝图案415_2和第四狭缝图案415_4可以在不同于第一方向D1、第二方向D2和第三方向的第四方向上延伸。
在第一上部电极414_1中形成的第一狭缝图案415_1可以包括第一弧形部415_1a,第一弧形部415_1a位于第一狭缝图案415_1的两边缘部。也就是说,第一弧形部415_1a可以位于第一狭缝图案415_1的第一边缘部,而且可以位于第一狭缝图案415_1与第一边缘部相对的第二边缘部。第一弧形部415_1a关于第二方向D2可以具有倾斜角,而且在朝向第一狭缝图案415_1的末端的方向上,第一弧形部415_1a关于第二方向D2的倾斜角可以减小。因此,第一弧形部415_1a可以具有弧形结构,在该弧形结构中,第一狭缝图案415_1的第一边缘部和第二边缘部朝向第二方向D2弯曲。第一弧形部415_1a的功能与图7中示出的第一弧形部315_1a的功能基本相同。
在第二上部电极414_2中形成的第二狭缝图案415_2可以包括第二弧形部415_2a,第二弧形部415_2a位于第二狭缝图案415_2的第一边缘部和第二狭缝图案415_2与第一边缘部相对的第二边缘部中的每一边缘部处。第二弧形部415_2a关于第二方向D2可以具有倾斜角,而且在朝向第二狭缝图案415_2的末端的方向上,第二弧形部415_2a关于第二方向D2的倾斜角可以减小。因此,第二弧形部415_2a可以具有弧形结构,在该弧形结构中,第二狭缝图案415_2的第一边缘部和第二边缘部朝向第二方向D2弯曲。第二弧形部415_2a的功能与图7中示出的第二弧形部315_2a的功能基本相同。
在第三上部电极414_3中形成的第三狭缝图案415_3可以包括第三弧形部415_3a,第三弧形部415_3a位于第三狭缝图案415_3的第一边缘部和第三狭缝图案415_3与第一边缘部相对的第二边缘部中的每一边缘部处。第三狭缝图案415_3可以在与第一狭缝图案415_1相同的方向上延伸,而且第三弧形部415_3a可以具有与第一弧形部415_1a基本相同的结构。
在第四上部电极414_4中形成的第四狭缝图案415_4可以包括第四弧形部415_4a,第四弧形部415_4a位于第四狭缝图案415_4的第一边缘部和第四狭缝图案415_4与第一边缘部相对的第二边缘部中的每一边缘部处。第四狭缝图案415_4可以在与第二狭缝图案415_2相同的方向上延伸,而且第四弧形部415_4a可以具有与第二弧形部415_2a基本相同的结构。
第一弧形部415_1a和第二弧形部415_2a可以具有关于第一栅极线GL1彼此对称的图案。而且,第三弧形部415_3a和第四弧形部415_4a可以具有关于第一栅极线GL1彼此对称的图案。
第一上部电极414_1可以电连接至第一开关元件SW1。开关元件SW1可以连接至第一栅极线GL1和第二数据线DL2。第一数据线DL1和第二数据线DL2可以彼此平行,而且第一像素区域PA1和第二像素区域PA2可以位于第一数据线DL1与第二数据线DL2之间。
第二上部电极414_2可以电连接至第二开关元件SW2。开关元件SW2可以连接至第二栅极线GL2和第一数据线DL1。
如上所述,第一开关元件SW1可以连接至第二数据线DL2,而且第二开关元件SW2可以连接至第一数据线DL1,第一数据线DL1不同于与第一开关元件SW1连接的第二数据线DL2。此外,第一开关元件SW1可以位于邻近第二数据线DL2的位置,而且第二开关元件SW2可以位于邻近第一数据线DL1的位置。因此,第一开关元件SW1和第二开关元件SW2的排列可以是对称的。例如,第一开关元件SW1可以位于第一像素区域PA1与第二数据线DL2邻近的右部,而且第二开关元件SW2可以位于第二像素区域PA2与第一数据线DL1邻近的左部。
第三上部电极414_3和第四上部电极414_4可以分别电连接至第三开关元件SW3和第四开关元件SW4。第三开关元件SW3和第四开关元件SW4可以具有与第一开关元件SW1和第二开关元件SW2基本相同的结构。
如上所述,第一至第四开关元件SW1、SW2、SW3和SW4的排列可以沿着第一方向D1变化。因此,阻光区域可以交替设置,使得包含显示面板400的显示装置可以在左右观察方向上具有平衡的可视性。
图9是示出根据示例性实施方式的显示面板的平面图。
根据示例性实施方式,图9中的显示面板500可以包含在参照图1和图2示出的显示装置10中,或者包含在图4、图5和图6示出的显示装置20中。除了显示衬底510的至少一个元件以外,显示面板500可以与图3A和3B中示出的显示面板100基本相同。因此,下面将简要描述不同之处,而且可以省略任何重复描述。
参照图9,显示衬底510可以包括绝缘衬底、多个信号线和用于形成电场的电场发生电极。多个信号线和电场发生电极可以形成在绝缘衬底上。显示衬底510可以进一步包括用于对电场发生电极的操作进行控制的开关元件SW1、SW2、SW3、SW4,和用于最初对准液晶分子LC的第一对准层。
绝缘衬底可以包括第一像素区域PA1、第二像素区域PA2、第三像素区域PA3和第四像素区域PA4。第二像素区域PA2可以位于始于第一像素区域PA1的第一方向D1上。第三像素区域PA3可以位于始于第一像素区域PA1的第二方向D2上,而且第四像素区域PA4可以位于始于第二像素区域PA2的第二方向D2上。
信号线可以包括第一栅极线GL1和第二栅极线GL2,以及第一数据线DL1和第二数据线DL2。第一数据线DL1和第二数据线DL2可以与第一栅极线GL1和第二栅极线GL2交叉。第一栅极线GL1和第二栅极线GL2可以在第二方向D2上延伸。第一数据线DL1和第二数据线DL2可以沿着第一方向D1以曲折形状延伸。
第一下部电极513_1、第二下部电极513_2、第三下部电极513_3和第四下部电极513_4可以分别在第一至第四像素区域PA1、PA2、PA3和PA4中形成。第一上部电极514_1、第二上部电极514_2、第三上部电极514_3和第四上部电极514_4可以分别在第一至第四像素区域PA1、PA2、PA3和PA4中形成。第一至第四上部电极514_1、514_2、514_3和514_4可以分别与第一至第四下部电极513_1、513_2、513_3和513_4交叠。
第一至第四上部电极514_1、514_2、514_3和514_4可以分别具有第一狭缝图案515_1、第二狭缝图案515_2、第三狭缝图案515_3和第四狭缝图案515_4。第一狭缝图案515_1和第三狭缝图案515_3可以在不同于第一方向D1和第二方向D2的第三方向上延伸。第二狭缝图案515_2和第四狭缝图案515_4可以在不同于第一方向D1、第二方向D2和第三方向的第四方向上延伸。第三方向和第四方向可以关于第一栅极线GL1彼此对称。
在第一上部电极514_1中形成的第一狭缝图案515_1可以包括第一弧形部515_1a,第一弧形部515_1a位于第一狭缝图案515_1的第一边缘部和第一狭缝图案515_1与第一边缘部相对的第二边缘部中的每一边缘部处。第一弧形部515_1a关于第二方向D2可以具有倾斜角,而且在朝向第一狭缝图案515_1的末端的方向上,第一弧形部515_1a关于第二方向D2的倾斜角可以减小。因此,第一弧形部515_1a可以具有弧形结构,在该弧形结构中,第一狭缝图案515_1的第一边缘部和第二边缘部朝向第二方向D2弯曲。第一弧形部515_1a的功能与图7中示出的第一弧形部315_1a的功能基本相同。
在第二上部电极514_2中形成的第二狭缝图案515_2可以包括第二弧形部515_2a,第二弧形部515_2a位于第二狭缝图案515_2的第一边缘部和第二狭缝图案515_2与第一边缘部相对的第二边缘部中的每一边缘部处。第二狭缝图案515_2关于第二方向D2可以具有倾斜角,而且在朝向第二狭缝图案515_2的末端的方向上,第二弧形部515_2a关于第二方向D2的倾斜角可以减小。因此,第二弧形部515_2a可以具有弧形结构,在该弧形结构中,第二狭缝图案515_2的第一边缘部和第二边缘部朝向第二方向D2弯曲。第二弧形部515_2a的功能与图7中示出的第二弧形部315_2a的功能基本相同。
在第三上部电极514_3中形成的第三狭缝图案515_3可以包括第三弧形部515_3a,第三弧形部515_3a位于第三狭缝图案515_3的第一边缘部和第三狭缝图案515_3与第一边缘部相对的第二边缘部中的每一边缘部处。第三狭缝图案515_3可以在与第一狭缝图案515_1相同的方向上延伸,而且第三弧形部515_3a可以具有与第一弧形部515_1a基本相同的结构。
在第四上部电极514_4中形成的第四狭缝图案515_4可以包括第四弧形部515_4a,第四弧形部515_4a位于第四狭缝图案515_4的第一边缘部和第四狭缝图案515_4与第一边缘部相对的第二边缘部中的每一边缘部处。第四狭缝图案515_4可以在与第二狭缝图案515_2相同的方向上延伸,而且第四弧形部515_4a可以具有与第二弧形部515_2a基本相同的结构。
第一弧形部515_1a和第二弧形部515_2a可以具有关于第一栅极线GL1彼此对称的图案。而且,第三弧形部515_3a和第四弧形部515_4a可以具有关于第一栅极线GL1彼此对称的图案。
第一上部电极514_1可以电连接至第一开关元件SW1。开关元件SW1可以连接至第一栅极线GL1和第二数据线DL2。第一数据线DL1和第二数据线DL2可以彼此平行,而且第一像素区域和第二像素区域可以位于第一数据线DL1与第二数据线DL2之间。
第二上部电极514_2可以电连接至第二开关元件SW2。开关元件SW2可以连接至第二栅极线GL2和第一数据线DL1。
如上所述,第一开关元件SW1可以连接至第二数据线DL2,而且第二开关元件SW2可以连接至第一数据线DL1,第一数据线DL1不同于与第一开关元件SW1连接的第二数据线DL2。因此,第一开关元件SW1和第二开关元件SW2的排列与8中示出的第一开关元件SW1和第二开关元件SW2的排列基本相同。
第三上部电极514_3和第四上部电极514_4可以分别电连接至第三开关元件SW3和第四开关元件SW4。第三开关元件SW3和第四开关元件SW4可以具有与第一开关元件SW1和第二开关元件SW2基本相同的结构。
虽然第一狭缝图案515_1和第二狭缝图案515_2在第三方向和第四方向上延伸,但是与第一数据线DL1和第二数据线DL2邻近的第一上部电极514_1和第二上部电极514_2的侧面可以平行于第一数据线DL1和第二数据线DL2延伸。因此,第一上部电极514_1和第二上部电极514_2中的每一个都可以具有矩形形状。此外,第三上部电极514_3和第四上部电极514_4中的每一个都可以具有矩形形状。
如上所述,第一至第四像素区域PA1、PA2、PA3和PA4中的每一个都可以具有矩形形状,而且作为电场发生电极的第一至第四下部电极513_1、513_2、513_3和513_4以及第一至第四上部电极514_1、514_2、514_3和514_4可以具有与第一至第四像素区域PA1、PA2、PA3和PA4相对应的矩形形状。因此,像素可以被容易地划分。此外,由于经由第一至第四狭缝图案515_1、515_2、515_3和515_4沿着倾斜方向形成电场,因此第一像素区域PA1和第二像素区域PA2中的域可以沿着不同方向形成,从而提高视角、可视性和孔径比。
图10是示出根据示例性实施方式的显示面板的平面图。
根据示例性实施方式,图10中的显示面板600可以包含在参照图1和图2示出的显示装置10中,或者包含在图4、图5和图6示出的显示装置20中。除了显示衬底610的至少一个元件以外,显示面板600可以与图3A和3B中示出的显示面板100基本相同。因此,下面将简要描述不同之处,而且可以省略任何重复描述。
参照图10,显示衬底610可以包括绝缘衬底、多个信号线和用于形成电场的电场发生电极。多个信号线和电场发生电极可以形成在绝缘衬底上。显示衬底610可以进一步包括用于对电场发生电极的操作进行控制的开关元件SW1、SW2、SW3、SW4,和用于最初对准液晶分子LC的第一对准层。
绝缘衬底可以包括第一像素区域PA1、第二像素区域PA2、第三像素区域PA3和第四像素区域PA4。第二像素区域PA2可以位于始于第一像素区域PA1的第一方向D1上。第三像素区域PA3可以位于始于第一像素区域PA1的第二方向D2上,而且第四像素区域PA4可以位于始于第二像素区域PA2的第二方向D2上。
信号线可以包括第一栅极线GL1和第二栅极线GL2,以及第一数据线DL1和第二数据线DL2。第一数据线DL 1和第二数据线DL2可以与第一栅极线GL1和第二栅极线GL2交叉。第一栅极线GL1和第二栅极线GL2可以在第二方向D2上延伸。第一数据线DL1和第二数据线DL2可以沿着第一方向D1以曲折形状延伸,而且第一数据线DL1和第二数据线DL2可以在两个邻近像素区域PA1与PA3之间的区域中至少弯曲一次。
第一下部电极613_1、第二下部电极613_2、第三下部电极613_3和第四下部电极613_4可以分别在第一至第四像素区域PA1、PA2、PA3和PA4中形成。第一上部电极614_1、第二上部电极614_2、第三上部电极614_3和第四上部电极614_4可以分别在第一至第四像素区域PA1、PA2、PA3和PA4中形成。第一至第四上部电极614_1、614_2、614_3和614_4可以分别与第一至第四下部电极613_1、613_2、613_3和613_4交叠。
第一至第四上部电极614_1、614_2、614_3和614_4可以分别具有第一狭缝图案615_1、第二狭缝图案615_2、第三狭缝图案615_3和第四狭缝图案615_4。
第一狭缝图案615_1可以包括在不同于第一方向D1和第二方向D2的第三方向上延伸的延伸部,以及在不同于第一方向D1、第二方向D2和第三方向的第四方向上延伸的延伸部。例如,第一狭缝图案615_1可以朝向第一方向D1在第三方向和第四方向上顺序延伸。因此,第一狭缝图案615_1可以包括在第三方向上延伸的第一延伸部、在第四方向上延伸的第二延伸部、以及位于第一延伸部与第二延伸部之间的弧形部。第三方向和第四方向可以关于第二方向D2对称。
第二狭缝图案615_2可以包括在第四方向上延伸的延伸部和在第三方向上延伸的延伸部。例如,第二狭缝图案615_2可以朝向第一方向D1在第四方向和第三方向上顺序延伸。因此,第二狭缝图案615_2可以具有与第一狭缝图案615_1相对的弧形结构。
第三狭缝图案615_3可以具有与第一狭缝图案615_1平行的结构,而且第四狭缝图案615_4可以具有与第二狭缝图案615_2平行的结构。因此,第三狭缝图案615_3和第四狭缝图案615_4可以分别具有与第一狭缝图案615_1和第二狭缝图案615_2相同的结构。
第一狭缝图案615_1可以包括位于第一狭缝图案615_1的第一边缘部处的第一弧形部615_1a和位于第一狭缝图案615_1的第二边缘部处的第二弧形部615_1b。第一弧形部615_1a可以具有倾斜角,该倾斜角小于第二方向D2与第三方向之间的角,而且第二弧形部615_1b可以具有倾斜角,该倾斜角小于第二方向D2与第四方向之间的角。
第二狭缝图案615_2可以包括位于第二狭缝图案615_2的第一边缘部处的第三弧形部615_2a和位于第二狭缝图案615_2的第二边缘部处的第四弧形部615_2b。第三弧形部615_2a可以具有倾斜角,该倾斜角小于第二方向D2与第三方向之间的角,而且第四弧形部615_2b可以具有倾斜角,该倾斜角小于第二方向D2与第四方向之间的角。
如图10所示,第一弧形部615_1a形成于其中的第一狭缝图案615_1的第一边缘部可以与第三弧形部615_2a形成于其中的第二狭缝图案615_2的第一边缘部相对。也就是说,第一狭缝图案615_1和第二狭缝图案615_2的第一边缘部可以是第一狭缝图案615_1和第二狭缝图案615_2的远端边缘部。
第三狭缝图案615_3的一个边缘部可以包括第五弧形部615_3a,第三狭缝图案615_3的另一边缘部可以包括第六弧形部615_3b。第五弧形部615_3a和第六弧形部615_3b可以与第一弧形部615_1a和第二弧形部615_1b基本相同。
第四狭缝图案615_4的一个边缘部可以包括第七弧形部615_4a,第四狭缝图案615_4的另一边缘部可以包括第八弧形部615_4b。第七弧形部615_4a和第八弧形部615_4b可以与第三弧形部615_2a和第四弧形部615_2b基本相同。
第一上部电极614_1可以电连接至第一开关元件SW1。第一开关元件SW1可以电连接至第一栅极线GL1和第二数据线DL2。
第二上部电极614_2可以电连接至第二开关元件SW2。第二开关元件SW2可以连接至第二栅极线GL2和第一数据线DL1。
如上所述,第一开关元件SW1和第二开关元件SW2连接至不同的数据线DL1和DL2。例如,第一开关元件SW1可以位于第一像素区域PA1与第二数据线DL2邻近的右侧区域,而且第二开关元件SW2可以位于第二像素区域PA2与第一数据线DL1邻近的左侧区域。
第三上部电极614_3和第四上部电极614_4可以电连接至第三开关元件SW3和第四开关元件SW4。第三开关元件SW3和第四开关元件SW4可以具有与第一开关元件SW1和第二开关元件SW2基本相同的结构。
第一像素区域PA1和第二像素区域PA2可以位于第一数据线DL1与第二数据线DL2之间。第一数据线DL1和第二数据线DL2中的每一个可以包括与第一狭缝图案615_1平行的第一延伸部和与第二狭缝图案615_2平行的第二延伸部。因此,第一数据线DL1和第二数据线DL2中的每一个可以具有曲折结构。
如上所述,第一像素区域PA1和第二像素区域PA2中的每个像素区域可以形成双域,而且第一像素区域PA1和第二像素区域PA2的域可以关于第一栅极线GL1彼此对称。因此,可以提高视角、可视性和孔径比。
图11A是示出根据示例性实施方式的显示面板的平面图。图11B是沿着图11A的线II-II’获得的显示面板的示例性实施方式的剖面图。
根据示例性实施方式,图11A和图11B中的显示面板700可以包含在参照图1和图2示出的显示装置10中,或者包含在图4、图5和图6示出的显示装置20中。除了显示衬底710的至少一个元件以外,显示面板700可以与图3A和3B中示出的显示面板100基本相同。在图11A和图11B中示出的显示衬底710中,下部电极可以电连接至开关元件。因此,下面将简要描述不同之处,而且可以省略任何重复描述。
参照图11A和图11B,显示面板700包括显示衬底710、相对的衬底720和液晶层730。相对的衬底720可以面对显示衬底710,而且液晶层730可以插入到显示衬底710与相对的衬底720之间。显示面板700可以进一步包括第一偏光片702和第二偏光片704。
显示衬底710可以包括绝缘衬底711、多个信号线和用于形成电场的电场发生电极。显示衬底710可以进一步包括用于对电场发生电极的操作进行控制的开关元件SW1、SW2、SW3、SW4,和用于最初对准液晶分子LC的第一对准层712。
绝缘衬底711可以包括第一至第四像素区域PA1、PA2、PA3和PA4。第二像素区域PA2可以位于始于第一像素区域PA1的第一方向D1上。第三像素区域PA3可以位于始于第一像素区域PA1的第二方向D2上,而且第四像素区域PA4可以位于始于第二像素区域PA2的第二方向D2上。
信号线可以包括第一栅极线GL1和第二栅极线GL2,以及第一数据线DL1和第二数据线DL2。数据线DL1和DL2可以与栅极线GL1和GL2交叉。第一栅极线GL1和第二栅极线GL2可以在第二方向D2上延伸,而且第一数据线DL1和第二数据线DL2可以沿着第一方向D1以曲折形状延伸。
显示衬底710可以包括第一至第四下部电极713_1、713_2、713_3和713_4,以及第一至第四上部电极714_1、714_2、714_3和714_4。
第一至第四下部电极713_1、713_2、713_3和713_4可以在第一至第四像素区域PA1、PA2、PA3和PA4中形成。通过在第一至第四下部电极713_1、713_2、713_3和713_4与第一栅极线GL1和第二栅极线GL2之间形成栅绝缘层717,第一至第四下部电极713_1、713_2、713_3和713_4可以与第一栅极线GL1和第二栅极线GL2绝缘。在一些示例性实施方式中,第一至第四下部电极713_1、713_2、713_3和713_4可以不与邻近信号线交叠。在这种情况下,第一至第四下部电极713_1、713_2、713_3和713_4的侧面可以与信号线间隔开(例如,间隔预定距离)。在其他示例性实施方式中,第一至第四下部电极713_1、713_2、713_3和713_4可以与邻近信号线部分交叠,以形成存储电容。在又一些示例性实施方式中,为了形成存储电容,可以形成存储电极(未示出)以与第一至第四下部电极713_1、713_2、713_3和713_4交叠。存储电极可以电连接至与栅极线平行的存储线,而且可以形成在包含栅极线的金属层中。
第一下部电极713_1可以电连接至第一开关元件SW1。第一开关元件SW1可以电连接至第一栅极线GL1和第一数据线DL1。第一下部电极713_1可以是像素电极,用于根据第一开关元件SW1的开关操作从第一数据线DL1接收像素电压。
第二下部电极713_2可以电连接至第二开关元件SW2。第二开关元件SW2可以电连接至第二栅极线GL2和第一数据线DL1。第二下部电极713_2可以是像素电极,用于根据第二开关元件SW2的开关操作从第一数据线DL1接收像素电压。
第三下部电极713_3和第四下部电极713_4可以分别通过第三开关元件SW3和第四开关元件SW4电连接至第二数据线DL2。
第一至第四下部电极713_1、713_2、713_3和713_4中的每一个可以呈板形。
第一至第四上部电极714_1、714_2、714_3和714_4可以在第一至第四像素区域PA1、PA2、PA3和PA4中形成。第一至第四上部电极714_1、714_2、714_3和714_4可以分别与第一至第四下部电极713_1、713_2、713_3和713_4交叠。第一钝化层718可以位于第一至第四上部电极714_1、714_2、714_3和714_4与第一至第四下部电极713_1、713_2、713_3和713_4之间,从而使第一至第四上部电极714_1、714_2、714_3和714_4与第一至第四下部电极713_1、713_2、713_3和713_4绝缘。
第一至第四上部电极714_1、714_2、714_3和714_4可以分别具有第一至第四狭缝图案715_1、715_2、715_3和715_4。第一至第四狭缝图案715_1、715_2、715_3和715_4可以形成液晶的域。第一至第四狭缝图案715_1、715_2、715_3和715_4可以与图3A和图3B中示出的第一至第四狭缝图案115_1、115_2、115_3和115_4基本相同。
第一至第四上部电极714_1、714_2、714_3和714_4中的每一个可以是用于接收公共电压的公共电极。在一些示例性实施方式中,第一至第四上部电极714_1、714_2、714_3和714_4可以具有条纹结构,使得第一上部电极714_1和第二上部电极714_2可以具有整体结构,并且第三上部电极714_3和第四上部电极714_4可以具有整体结构。在其他示例性实施方式中,第一至第四上部电极714_1、714_2、714_3和714_4可以具有完全整体结构。在又一些示例性实施方式中,第一至第四上部电极714_1、714_2、714_3和714_4可以具有分离的结构(例如,岛结构),其中通过分离的公共电极线施加公共电压。
显示面板700可以使用在第一至第四上部电极714_1、714_2、714_3和714_4中形成的第一至第四狭缝图案115_1、115_2、115_3和115_4来形成液晶的域。在根据示例性实施方式的显示面板700中,可以在每个像素区域中形成单一域,而且位于第一方向D1上的邻近像素区域的域可以具有不同方向(例如,关于第二方向D2对称的方向)。因此,根据示例性实施方式的显示面板700可以形成至少两个具有不同方向的单一域,从而提高孔径比、视角和可视性。
第一对准层712可以形成在第一绝缘层711上,其中第一至第四上部电极714_1、714_2、714_3和714_4形成在该第一绝缘层711上。第一至第四像素区域PA1、PA2、PA3和PA4中的第一对准层712可以被处理以具有单一对准方向,使得当从顶部观察时,第一对准层712的表面对准关于第一至第四像素区域PA1、PA2、PA3和PA4基本相同。第一对准层712的对准方向可以被限定为第一对准层712排列液晶分子LC的方向。第一对准层712的对准方向可以是第一方向D1或第二方向D2。第一对准层712可以形成在第一绝缘衬底711邻近液晶层730的表面上。
相对的衬底720可以包括第二绝缘层721、阻光图案BM和滤色器CF。阻光图案BM和滤色器可以形成在第二绝缘衬底721上。相对的衬底720可以进一步包括用于初步对准液晶分子LC的第二对准层722。
阻光图案BM可以与显示衬底710的开关元件SW1、SW2、SW3和SW4以及信号线GL1、GL2、DL1和DL2交叠。
滤色器CF可以分别与显示衬底710的像素区域PA1、PA2、PA3和PA4交叠。每个滤色器CF可以是三色滤色器之一。在一些示例性实施方式中,滤色器CF可以包括白色滤色器(透明过滤器)和三色滤色器。
第二对准层722可以面对第一显示衬底710,而且可以位于第二绝缘衬底721邻近液晶层730的表面上。第二对准层722可以被处理以具有单一对准方向,使得当从顶部观察时,在与第一至第四像素区域PA1、PA2、PA3和PA4相对应的区域中,第二对准层722的表面对准基本相同。第二对准层722可以通过研磨处理或光配向处理而具有对准方向。在这里,第二对准层722的对准方向可以与第一对准层712的对准方向基本相同。
第一偏光片702可以位于显示衬底710的下表面上,例如,第一绝缘衬底711与邻近液晶层730的表面相对的表面。第一偏光片702可以具有偏光轴,该偏光轴与显示衬底710中包含的第一对准层712的对准方向基本相同。
第二偏光片704可以位于相对的衬底720的上表面上,例如,第二绝缘衬底721与邻近液晶层730的表面相对的表面上。第二偏光片704的偏光轴可以基本垂直于第一偏光片702的偏光轴。
图12是示出根据示例性实施方式的显示面板的平面图。
根据示例性实施方式,图12中的显示面板800可以包含在参照图1和图2示出的显示装置10中,或者包含在图4、图5和图6示出的显示装置20中。除了显示衬底810以外,显示面板800可以与图11A和11B中示出的显示面板700基本相同。而且,除了每个上部电极中狭缝图案的结构以外,图12中示出的显示衬底810可以与图11A和11B中示出的显示衬底710基本相同。因此,下面将简要描述不同之处,而且可以省略任何重复描述。
参照图12,显示衬底810可以包括绝缘衬底、多个信号线、电场发生电极、多个开关元件SW1、SW2、SW3和SW4、以及第一对准层。
绝缘衬底可以包括第一至第四像素区域PA1、PA2、PA3和PA4。第二像素区域PA2可以位于始于第一像素区域PA1的第一方向D1上。第三像素区域PA3可以位于始于第一像素区域PA1的第二方向D2上,而且第四像素区域PA4可以位于始于第二像素区域PA2的第二方向D2上。
信号线可以包括第一栅极线GL1和第二栅极线GL2,以及第一数据线DL1和第二数据线DL2。第一数据线DL 1和第二数据线DL2可以与第一栅极线GL1和第二栅极线GL2交叉。第一栅极线GL1和第二栅极线GL2可以在第二方向D2上延伸,而且第一数据线DL1和第二数据线DL2可以沿着第一方向D1以曲折形状延伸。
显示衬底810可以包括第一至第四下部电极813_1、813_2、813_3和813_4,以及第一至第四上部电极814_1、814_2、814_3和814_4。第一至第四下部电极813_1、813_2、813_3和813_4可以分别在第一至第四像素区域PA1、PA2、PA3和PA4中形成。第一至第四上部电极814_1、814_2、814_3和814_4可以分别在第一至第四像素区域PA1、PA2、PA3和PA4中形成。第一至第四上部电极814_1、814_2、814_3和814_4可以分别与第一至第四下部电极813_1、813_2、813_3和813_4交叠。
第一下部电极813_1可以电连接至第一开关元件SW1。第一开关元件SW1可以连接至第一栅极线GL1和第一数据线DL1。第一下部电极813_1可以是用于接收像素电压的像素电极。
第二下部电极813_2可以电连接至第二开关元件SW2。第二开关元件SW2可以连接至第二栅极线GL2和第一数据线DL1。第二下部电极813_2可以是用于接收像素电压的像素电极。
第三下部电极813_3和第四下部电极813_4中的每一个可以通过第三开关元件SW3和第四开关元件SW4电连接至第二数据线DL2。第三下部电极813_3和第四下部电极813_4中的每一个可以是用于接收像素电压的像素电极。
第一至第四上部电极814_1、814_2、814_3和814_4分别具有第一至第四狭缝图案815_1、815_2、815_3和815_4,用于形成液晶的域。第一至第四狭缝图案815_1、815_2、815_3和815_4可以与图7中示出的第一至第四狭缝图案315_1、315_2、315_3和315_4基本相同。
第一至第四上部电极814_1、814_2、814_3和814_4中的每一个可以是用于接收公共电压的公共电极。根据示例性实施方式,第一至第四上部电极814_1、814_2、814_3和814_4可以具有条纹结构、整体结构、分离结构等。
图13是示出根据示例性实施方式的显示面板的平面图。
根据示例性实施方式,图13中的显示面板可以包含在参照图1和图2示出的显示装置10中,或者包含在图4、图5和图6示出的显示装置20中。除了显示衬底910以外,显示面板900可以与图11A和11B中示出的显示面板700基本相同。而且,除了每个上部电极中狭缝图案的结构和开关元件的排列以外,图13中示出的显示衬底910可以与图11A和11B中示出的显示衬底710基本相同。因此,下面将简要描述不同之处,而且可以省略任何重复描述。
参照图13,显示衬底910可以包括绝缘衬底、多个信号线、电场发生电极、多个开关元件SW1、SW2、SW3和SW4、以及第一对准层。
绝缘衬底可以包括第一至第四像素区域PA1、PA2、PA3和PA4。第二像素区域PA2可以位于始于第一像素区域PA1的第一方向D1上。第三像素区域PA3可以位于始于第一像素区域PA1的第二方向D2上,而且第四像素区域PA4可以位于始于第二像素区域PA2的第二方向D2上。
信号线可以包括第一栅极线GL1和第二栅极线GL2,以及第一数据线DL1和第二数据线DL2。第一数据线DL1和第二数据线DL2可以与第一栅极线GL1和第二栅极线GL2交叉。第一栅极线GL1和第二栅极线GL2可以在第二方向D2上延伸,而且第一数据线DL1和第二数据线DL2可以沿着第一方向D1以曲折形状延伸。第一数据线DL1和第二数据线DL2可以彼此平行,而且第一像素区域PA1和第二像素区域PA2可以位于第一数据线DL 1与第二数据线DL2之间。
显示衬底910可以包括第一至第四下部电极913_1、913_2、913_3和913_4,以及第一至第四上部电极914_1、914_2、914_3和914_4。第一至第四下部电极913_1、913_2、913_3和913_4可以分别在第一至第四像素区域PA1、PA2、PA3和PA4中形成。第一至第四上部电极914_1、914_2、914_3和914_4可以分别在第一至第四像素区域PA1、PA2、PA3和PA4中形成。第一至第四上部电极914_1、914_2、914_3和914_4可以分别与第一至第四下部电极913_1、913_2、913_3和913_4交叠。
第一下部电极913_1可以电连接至第一开关元件SW1。第一开关元件SW1可以连接至第一栅极线GL1和第二数据线DL2。第一下部电极913_1可以是用于接收像素电压的像素电极。
第二下部电极913_2可以电连接至第二开关元件SW2。第二开关元件SW2可以连接至第二栅极线GL2和第一数据线DL1。第二下部电极913_2可以是用于接收像素电压的像素电极。
如上所述,第一开关元件SW1和第二开关元件SW2可连接至不同的数据线DL1和DL2。此外,第一开关元件SW1可以位于与第二数据线DL2邻近的位置,而且第二开关元件SW2可以位于与第一数据线DL1邻近的位置。因此,第一开关元件SW1和第二开关元件SW2的排列可以是对称的。
第三下部电极913_3和第四下部电极913_4可以电连接至第三开关元件SW3和第四开关元件SW4。第三开关元件SW3和第四开关元件SW4可以具有与第一开关元件SW1和第二开关元件SW2基本相同的结构。
第一至第四上部电极914_1、914_2、914_3和914_4可以分别具有第一至第四狭缝图案915_1、915_2、915_3和915_4。第一至第四狭缝图案915_1、915_2、915_3和915_4可以与图8中示出的第一至第四狭缝图案415_1、415_2、415_3和415_4基本相同。
第一至第四上部电极914_1、914_2、914_3和914_4中的每一个可以是用于接收公共电压的公共电极。根据示例性实施方式,第一至第四上部电极914_1、914_2、914_3和914_4可以具有条纹结构、整体结构、分离结构等。
图14是示出根据示例性实施方式的显示面板的平面图。
根据示例性实施方式,图14中的显示面板1000可以包含在参照图1和图2示出的显示装置10中,或者包含在图4、图5和图6示出的显示装置20中。除了显示衬底1010的至少一个元件以外,显示面板1000可以与图11A和11B中示出的显示面板700基本相同。因此,下面将简要描述不同之处,而且可以省略任何重复描述。
参照图14,显示衬底1010可以包括绝缘衬底、多个信号线、电场发生电极、多个开关元件SW1、SW2、SW3和SW4、以及第一对准层。
绝缘衬底可以包括第一至第四像素区域PA1、PA2、PA3和PA4。第二像素区域PA2可以位于始于第一像素区域PA1的第一方向D1上。第三像素区域PA3可以位于始于第一像素区域PA1的第二方向D2上,而且第四像素区域PA4可以位于始于第二像素区域PA2的第二方向D2上。第一至第四像素区域PA1、PA2、PA3和PA4可以分别具有矩形形状。
信号线可以包括第一栅极线GL1和第二栅极线GL2,以及第一数据线DL1和第二数据线DL2。第一数据线DL1和第二数据线DL2可以与第一栅极线GL 1和第二栅极线GL2交叉。第一栅极线GL 1和第二栅极线GL2可以在第二方向D2上延伸,而且第一数据线DL 1和第二数据线DL2可以在第一方向D1上延伸。第一数据线DL1和第二数据线DL2可以沿着第一方向D1以直线形状延伸,而且可以彼此平行。第一像素区域PA1和第二像素区域PA2可以位于第一数据线DL1与第二数据线DL2之间。
显示衬底1010可以包括第一至第四下部电极1013_1、1013_2、1013_3和1013_4,以及第一至第四上部电极1014_1、1014_2、1014_3和10144。第一至第四下部电极1013_1、1013_2、1013_3和1013_4可以分别在第一至第四像素区域PA1、PA2、PA3和PA4中形成。第一至第四上部电极1014_1、1014_2、1014_3和1014_4可以分别在第一至第四像素区域PA1、PA2、PA3和PA4中形成。第一至第四上部电极1014_1、1014_2、1014_3和1014_4可以分别与第一至第四下部电极1013_1、1013_2、1013_3和1013_4交叠。
第一至第四上部电极1014_1、1014_2、1014_3和1014_4可以分别具有第一至第四狭缝图案1015_1、1015_2、1015_3和1015_4。第一至第四狭缝图案1015_1、1015_2、1015_3和1015_4可以与图9中示出的第一至第四狭缝图案515_1、515_2、515_3和515_4基本相同。
第一下部电极1013_1可以电连接至第一开关元件SW1。第一开关元件SW1可以连接至第一栅极线GL1和第二数据线DL2。第一下部电极1013_1可以是用于接收像素电压的像素电极。
第二下部电极1013_2可以电连接至第二开关元件SW2。第二开关元件SW2可以连接至第二栅极线GL2和第一数据线DL1。第二下部电极1013_2可以是用于接收像素电压的像素电极。
第一开关元件SW1可以位于与第二数据线DL2邻近的位置,而且第二开关元件SW2可以位于与第一数据线DL1邻近的位置。因此,第一开关元件SW1和第二开关元件SW2的排列可以是对称的。
第三下部电极1013_3和第四下部电极1013_4可以电连接至第三开关元件SW3和第四开关元件SW4。第三开关元件SW3和第四开关元件SW4可以具有与第一开关元件SW1和第二开关元件SW2相同的结构。
虽然第一至第四上部电极1014_1、1014_2、1014_3和1014_4可以具有在第三方向和第四方向上延伸的第一狭缝图案1015_1、第二狭缝图案1015_2、第三狭缝图案1015_3和第四狭缝图案1015_4,但是与第一数据线DL1和第二数据线DL2邻近的第一至第四上部电极1014_1、1014_2、1014_3和1014_4的侧面可以平行于第一数据线DL1和第二数据线DL2延伸。因此,第一至第四上部电极1014_1、1014_2、1014_3和1014_4中的每一个都可以具有矩形形状。
图15是示出根据示例性实施方式的显示面板的平面图。
根据示例性实施方式,图15中的显示面板1110可以包含在参照图1和图2示出的显示装置10中,或者包含在图4、图5和图6示出的显示装置20中。除了显示衬底1110的部分元件以外,显示面板1100可以与图11A和11B中示出的显示面板700基本相同。因此,下面将简要描述不同之处,而且可以省略任何重复描述。
参照图15,显示衬底1110可以包括绝缘衬底、多个信号线、电场发生电极、多个开关元件SW1、SW2、SW3和SW4、以及第一对准层。
绝缘衬底可以包括第一至第四像素区域PA1、PA2、PA3和PA4。第二像素区域PA2可以位于始于第一像素区域PA1的第一方向D1上。第三像素区域PA3可以位于始于第一像素区域PA1的第二方向D2上,而且第四像素区域PA4可以位于始于第二像素区域PA2的第二方向D2上。
信号线可以包括第一栅极线GL1和第二栅极线GL2,以及第一数据线DL1和第二数据线DL2。第一数据线DL1和第二数据线DL2可以与第一栅极线GL1和第二栅极线GL2交叉。第一栅极线GL1和第二栅极线GL2可以在第二方向D2上延伸,而且第一栅极线GL1可以位于第一像素区域PA1与第二像素区域PA2之间。第一数据线DL1和第二数据线DL2可以沿着第一方向D1以曲折形状延伸,而且第一数据线DL1和第二数据线DL2可以在两个邻近像素区域PX1与PX3之间的区域中至少弯曲一次。
显示衬底1110可以包括第一至第四下部电极1113_1、1113_2、1113_3和1113_4,以及第一至第四上部电极1114_1、1114_2、1114_3和1114_4。第一至第四下部电极1113_1、1113_2、1113_3和1113_4可以分别在第一至第四像素区域PA1、PA2、PA3和PA4中形成。第一至第四上部电极1114_1、1114_2、1114_3和1114_4可以分别在第一至第四像素区域PA1、PA2、PA3和PA4中形成。第一至第四上部电极1114_1、1114_2、1114_3和1114_4可以分别与第一至第四下部电极1113_1、1113_2、1113_3和1113_4交叠。
第一至第四上部电极1114_1、1114_2、1114_3和1114_4可以分别具有第一至第四狭缝图案1115_1、1115_2、1115_3和1115_4。第一至第四狭缝图案1115_1、1115_2、1115_3和1115_4可以与图10中示出的第一至第四狭缝图案615_1、615_2、615_3和615_4基本相同。
第一下部电极1113_1可以电连接至第一开关元件SW1。第一开关元件SW1可以连接至第一栅极线GL1和第二数据线DL2。第一下部电极1113_1可以是用于接收像素电压的像素电极。
第二下部电极1113_2可以电连接至第二开关元件SW2。第二开关元件SW2可以连接至第二栅极线GL2和第一数据线DL1。第二下部电极1113_2可以是用于接收像素电压的像素电极。
第一开关元件SW1和第二开关元件SW2可以连接至不同的数据线DL1和DL2。此外,第一开关元件SW1可以位于与第二数据线DL2邻近的位置,而且第二开关元件SW2可以位于与第一数据线DL1邻近的位置。因此,第一开关元件SW1和第二开关元件SW2的排列可以是对称的。
第三下部电极1113_3和第四下部电极1113_4可以电连接至第三开关元件SW3和第四开关元件SW4。第三开关元件SW3和第四开关元件SW4可以具有与第一开关元件SW1和第二开关元件SW2相同的结构。
第一数据线DL1和第二数据线DL2的形状可以与图10中示出的第一数据线DL1和第二数据线DL2的形状基本相同。
图16A是示出根据示例性实施方式的显示面板的框图。图16B是示出根据示例性实施方式的显示面板的平面图。
根据示例性实施方式,显示面板1200可以包含在参照图1和图2示出的显示装置10中,或者包含在图4、图5和图6示出的显示装置20中。除了显示衬底1210以外,显示面板1200可以与图3A和3B中示出的显示面板100基本相同。因此,下面将简要描述不同之处,而且可以省略任何重复描述。
参照图16A和图16B,显示面板1200可以包括显示衬底1210(或下部衬底)、相对的衬底(或上部衬底)和液晶层。相对的衬底面对显示衬底1210。液晶层插入到显示衬底1210与相对的衬底之间。
显示面板1200可以包括多个像素PX1、PX2、PX3、PX4、PX5、PX6、PX7和PX8,以及连接至像素PX1、PX2、PX3、PX4、PX5、PX6、PX7和PX8的多个信号线GL1、GL2、GL3、GL4、DL1、DL2和DL3。像素PX1、PX2、PX3、PX4、PX5、PX6、PX7和PX8可以以矩形形式排列。例如,第一至第四像素PX1、PX2、PX3和PX4可以在第一方向D1上排列。第一方向D1可以是竖直方向(或者列方向)。第五至第八像素PX5、PX6、PX7和PX8可以位于分别始于第一至第四像素PX1、PX2、PX3和PX4的第二方向D2上。第二方向D2可以是水平方向(或者行方向)。
像素PX1、PX2、PX3、PX4、PX5、PX6、PX7和PX8中的每个像素可以包括在显示衬底1210上形成的一对电场发生电极和液晶层。例如,第一像素PX1可以包括作为一对电场发生电极的第一下部电极1213_1和与第一下部电极1213_1交叠的第一上部电极1214_1。第一上部电极1214_1可以包括用于形成域的第一狭缝图案1215_1。像素PX1、PX2、PX3、PX4、PX5、PX6、PX7和PX8中的每个像素可以使用在相应上部电极中形成的狭缝图案来形成域。
第一像素PX1和第二像素PX2可以具有不同的域。第一像素PX1和第二像素PX2的域可以关于第二方向D2对称。第三像素PX3和第四像素PX4可以具有不同的域。第三像素PX3和第四像素PX4的域可以关于第二方向D2对称。第五像素PX5和第六像素PX6可以具有不同的域。第五像素PX5和第六像素PX6的域可以关于第二方向D2对称。第七像素PX7和第八像素PX8可以具有不同的域。第七像素PX7和第八像素PX8的域可以关于第二方向D2对称。第一像素PX1、第三像素PX3、第五像素PX5和第七像素PX7可以具有相同的域。第二像素PX2、第四像素PX4、第六像素PX6和第八像素PX8可以具有相同的域。因此,沿着第二方向D2设置的邻近像素可以具有相同的域,沿着第一方向D1设置的邻近像素可以具有不同的域。
信号线GL1、GL2、GL3、GL4、DL1、DL2和DL3可以具有第一至第四栅极线GL1、GL2、GL3和GL4,以及与栅极线GL1、GL2、GL3和GL4交叉的第一至第三数据线DL1、DL2和DL3。信号线GL1、GL2、GL3、GL4、DL1、DL2和DL3可以连接至像素PX1、PX2、PX3、PX4、PX5、PX6、PX7和PX8。例如,像素PX1、PX2、PX3、PX4、PX5、PX6、PX7和PX8中的每个像素可以连接至相应的栅极线GL1、GL2、GL3和GL4之一和相应的数据线DL1、DL2和DL3之一。
显示衬底1210可以包括绝缘层、信号线GL1、GL2、GL3、GL4、DL1、DL2和DL3、电场发生电极、多个开关元件以及第一对准层。
绝缘衬底可以包括第一至第八像素区域PA1、PA2、PA3、PA4、PA5、PA6、PA7和PA8。第一至第八像素区域PA1、PA2、PA3、PA4、PA5、PA6、PA7和PA8可以以与第一至第八像素PX1、PX2、PX3、PX4、PX5、PX6、PX7和PX8排列形式基本相同的形式排列。第一至第四像素区域PA1、PA2、PA3和PA4可以在第一方向D1上排列。第五至第八像素区域PA5、PA6、PA7和PA8可以位于始于第一至第四像素区域PA1、PA2、PA3和PA4的第二方向D2上。
第一至第四栅极线GL1、GL2、GL3、GL4可以在第二方向D2上延伸,而且可以彼此平行排列。例如,第一像素区域PA1和第二像素区域PA2可以位于第一栅极线GL1与第二栅极线GL2之间,而且第五像素区域PA5和第六像素区域PA6可以位于第一栅极线GL 1与第二栅极线GL2之间。第一栅极线GL1可以位于邻近第一像素区域PA1和第五像素区域PA5的边缘部(例如,上边缘部)的位置,而且第二栅极线GL2可以位于邻近第二像素区域PA2和第六像素区域PA6的边缘部(例如,下边缘部)的位置。第二栅极线GL2可以位于第二像素区域PA2和第三像素区域PA3之间,以及第六像素区域PA6和第七像素区域PA7之间。第三像素区域PA3和第四像素区域PA4可以位于第三栅极线GL3与第四栅极线GL4之间,而且第七像素区域PA7和第八像素区域PA8可以位于第三栅极线GL3与第四栅极线GL4之间。第三栅极线GL3可以位于邻近第三像素区域PA3和第七像素区域PA7的边缘部(例如,上边缘部)的位置,而且第四栅极线GL4可以位于邻近第四像素区域PA4和第八像素区域PA8的边缘部(例如,下边缘部)的位置。第三栅极线GL3可以位于第二像素区域PA2和第三像素区域PA3之间,以及第六像素区域PA6和第七像素区域PA7之间。因此,没有栅极线位于第一像素区域PA1与第二像素区域PA2之间,以及第五像素区域PA5与第六像素区域PA6之间,而且两条栅极线GL2和GL3可以位于第二像素区域PA2与第三像素区域PA3之间,以及第六像素区域PA6与第七像素区域PA7之间。因此,两条栅极线可以沿着第一方向D1位于每隔一个像素区域中。
第一至第三数据线DL1、DL2和DL3可以在第一方向D上游延伸,而且可以彼此平行排列。例如,第一至第三数据线DL1、DL2和DL3中的每一个可以位于相应像素区域的边缘部(例如,左边缘部或者右边缘部)。
电场发生电极可以包括第一至第八下部电极1213_1、1213_2、1213_3、1213_4、1213_5、1213_6、1213_7和1213_8,以及第一至第八上部电极1214_1、1214_2、1214_3、1214_4、1214_5、1214_6、1214_7和1214_8。
第一至第八下部电极1213_1、1213_2、1213_3、1213_4、1213_5、1213_6、1213_7和1213_8可以分别在第一至第八像素区域PA1、PA2、PA3、PA4、PA5、PA6、PA7和PA8中形成。第一至第八上部电极1214_1、1214_2、1214_3、1214_4、1214_5、1214_6、1214_7和1214_8可以被形成以分别与第一至第八像素区域PA1、PA2、PA3、PA4、PA5、PA6、PA7和PA8中的第一至第八下部电极1213_1、1213_2、1213_3、1213_4、1213_5、1213_6、1213_7和1213_8交叠。
第一至第八上部电极1214_1、1214_2、1214_3、1214_4、1214_5、1214_6、1214_7和1214_8可以分别具有第一至第八狭缝图案1215_1、1215_2、1215_3、1215_4、1215_5、1215_6、1215_7和1215_8。第一狭缝图案1215_1、第三狭缝图案1215_3、第五狭缝图案1215_5和第七狭缝图案1215_7可以在不同于第一方向D1和第二方向D2的第三方向上延伸。第二狭缝图案1215_2、第四狭缝图案1215_4、第六狭缝图案1215_6和第八狭缝图案1215_8可以在不同于第一方向D1、第二方向D2和第三方向的第四方向上延伸。第三方向和第四方向可以关于第二方向D2对称。
第一至第八上部电极1214_1、1214_2、1214_3、1214_4、1214_5、1214_6、1214_7和1214_8可以分别通过第一至第八开关元件SW1、SW2、SW3、SW4、SW5、SW6、SW7和SW8连接至信号线。第一至第八上部电极1214_1、1214_2、1214_3、1214_4、1214_5、1214_6、1214_7和1214_8可以是用于接收像素电压的像素电极。
第一至第四开关元件SW1、SW2、SW3和SW4可以分别电连接至第一至第四栅极线GL1、GL2、GL3和GL4,而且可以连接至第一数据线DL1。第五至第八开关元件SW5、SW6、SW7和SW8可以分别电连接至第一至第四栅极线GL1、GL2、GL3和GL4,而且可以连接至第二数据线DL2。第一至第八开关元件SW1、SW2、SW3、SW4、SW5、SW6、SW7和SW8可以位于邻近信号线的位置。
显示衬底1210的数据线、下部电极、上部电极以及狭缝图案可以与图7至图10中示出的显示衬底310、410、510和610的数据线、下部电极、上部电极以及狭缝图案基本相似。
虽然在图16A和图16B中未示出,但是相对的衬底可以包括阻光图案、滤色器和第二对准层。
图17是示出图16B的显示面板中所包含的相对的衬底的阻光图案的平面图。
参照图17,阻光图案BM可以被形成以与信号线GL1、GL2、GL3、GL4、DL1、DL2和DL3、以及开关元件SW1、SW2、SW3、SW4、SW5、SW6、SW7和SW8交叠。
阻光图案BM可以具有比将阻挡入射光的物体的宽度窄的宽度d1。阻光图案BM的宽度d1可以比包含栅极线GL和开关元件SW的栅极图案的宽度d2窄。例如,位于第二像素区域PA2与第三像素区域PA3之间的阻光图案BM的宽度d1可以比包含第二栅极线GL2和第三栅极线GL3以及第二开关元件SW2和第三开关元件SW3的栅极图案的宽度d2窄。栅极图案的宽度d2可以被限定为从第二开关元件SW2的远端到第三开关元件SW3的远端之间的距离。
由于阻光图案BM可以被形成为具有比栅极图案的宽度窄的宽度,因此在显示衬底1210与相对的衬底之间可以获得足够对准裕度。因此,可以减少或者阻止由于对准误差引起的孔径比的降低。
图18是示出根据示例性实施方式的显示面板的平面图。
根据示例性实施方式,图18中的显示面板1300可以包含在参照图1和图2示出的显示装置10中,或者包含在图4、图5和图6示出的显示装置20中。除了显示衬底1310的至少一个元件以外,显示面板1300可以与图16A和16B中示出的显示面板1200基本相同。因此,下面将简要描述不同之处,而且可以省略任何重复描述。
参照图18,显示衬底1310可以包括绝缘衬底(未示出)、多个信号线、多个电场发生电极、多个开关元件以及第一对准层(未示出)。
第一至第四像素区域PA1、PA2、PA3和PA4可以沿着第一方向D1放置。第五至第八像素区域PA5、PA6、PA7和PA8可以位于分别始于第一至第四像素区域PA1、PA2、PA3和PA4的第二方向D2上。
信号线可以包括第一栅极线GL1、第二栅极线GL2、第三栅极线GL3、第四栅极线GL4、第一数据线DL1、第二数据线DL2和第三数据线DL3。
电场发生电极可以包括第一至第八下部电极1313_1、1313_2、1313_3、1313_4、1313_5、1313_6、1313_7和1313_8以及第一至第八上部电极1314_1、1314_2、1314_3、1314_4、1314_5、1314_6、1314_7和1314_8。
第一至第八上部电极1314_1、1314_2、1314_3、1314_4、1314_5、1314_6、1314_7和1314_8可以被形成以分别与第一至第八下部电极1313_1、1313_2、1313_3、1313_4、1313_5、1313_6、1313_7和1313_8交叠。第一至第八上部电极1314_1、1314_2、1314_3、1314_4、1314_5、1314_6、1314_7和1314_8可以分别具有第一至第八狭缝图案1315_1、1315_2、1315_3、1315_4、1315_5、1315_6、1315_7和1315_8。
第一至第八上部电极1314_1、1314_2、1314_3、1314_4、1314_5、1314_6、1314_7和1314_8可以分别通过第一至第八开关元件SW1、SW2、SW3、SW4、SW5、SW6、SW7和SW8连接至信号线。第一至第八上部电极1314_1、1314_2、1314_3、1314_4、1314_5、1314_6、1314_7和1314_8可以是用于接收像素电压的像素电极。
第一至第四开关元件SW1、SW2、SW3和SW4可以分别电连接至第一至第四栅极线GL1、GL2、GL3和GL4。第二开关元件SW2和第四开关元件SW4可以连接至第一数据线DL1,而且第一开关元件SW1和第三开关元件SW3可以连接至第一数据线DL2。第五至第八开关元件SW5、SW6、SW7和SW8可以分别电连接至第一至第四栅极线GL1、GL2、GL3和GL4。第六开关元件SW6和第八开关元件SW8可以连接至第一数据线DL2,而且第五开关元件SW5和第七开关元件SW7可以连接至第三数据线DL3。
如上所述,开关元件SW1、SW2、SW3、SW4、SW5、SW6、SW7和SW8的排列可以沿着第一方向D1改变。因此,阻光区域可以交替排列,使得包含显示面板1300的显示装置可以在左侧观看方向和右侧观看方向上具有平衡的可视性。而且,由于开关元件SW1、SW2、SW3、SW4、SW5、SW6、SW7和SW8可以沿着第一方向D1交替连接至不同数据线,因此可以使用线反转方法的驱动信号来执行点反转方法。
显示衬底1310的数据线、下部电极、上部电极以及狭缝图案可以与图7至图10中示出的显示衬底310、410、510和610的数据线、下部电极、上部电极以及狭缝图案基本相似。
虽然在图18中未示出,但是显示面板1300可以包括面对显示衬底1310的相对的衬底。相对的衬底可以包括阻光图案。
图19A是示出根据示例性实施方式的显示面板的框图。图19B是示出根据示例性实施方式的显示面板的平面图。
根据示例性实施方式,图19A和图19B的显示面板1400可以包含在图1和图2示出的显示装置10中,或者包含在图4、图5和图6示出的显示装置20中。除了显示衬底1410以外,显示面板1400可以与图11A和图11B中示出的显示面板700基本相同。因此,下面将简要描述不同之处,而且可以省略任何重复描述。
参照图19A和图19B,显示面板1400包括显示衬底1410(或下部衬底)、相对的衬底(或上部衬底)和液晶层。
显示面板1400可以包括多个像素,以及连接至多个像素的多个信号线。像素可以以矩形形式排列。例如,像素可以包括第一至第八像素PX1、PX2、PX3、PX4、PX5、PX6、PX7和PX8。
像素PX1、PX2、PX3、PX4、PX5、PX6、PX7和PX8中的每个像素可以包括在显示衬底1410上形成的一对电场发生电极和液晶层。像素PX1、PX2、PX3、PX4、PX5、PX6、PX7和PX8中的每个像素可以使用在相应上部电极中形成的狭缝图案来形成域。
沿着第二方向D2排列的邻近像素可以具有相同的域,而且沿着第一方向D1排列的邻近像素可以具有不同的域。
信号线可以具有第一至第四栅极线GL1、GL2、GL3和GL4,以及第一至第三数据线DL1、DL2和DL3。信号线可以连接至像素PX1、PX2、PX3、PX4、PX5、PX6、PX7和PX8。
显示衬底1410可以包括绝缘层、信号线、电场发生电极、多个开关元件以及第一对准层。
绝缘衬底可以包括第一至第八像素区域PA1、PA2、PA3、PA4、PA5、PA6、PA7和PA8。。第一至第四像素区域PA1、PA2、PA3和PA4可以在第一方向D1上排列。第五至第八像素区域PA5、PA6、PA7和PA8可以位于始于第一至第四像素区域PA1、PA2、PA3和PA4的第二方向D2上。
电场发生电极可以包括第一至第八下部电极1413_1、1413_2、1413_3、1413_4、1413_5、1413_6、1413_7和1413_8,以及第一至第八上部电极1414_1、1414_2、1414_3、1414_4、1414_5、1414_6、1414_7和1414_8。
第一至第八上部电极1414_1、1414_2、1414_3、1414_4、1414_5、1414_6、1414_7和1414_8可以被形成以分别与第一至第八像素区域PA1、PA2、PA3、PA4、PA5、PA6、PA7和PA8中的第一至第八下部电极1413_1、1413_2、1413_3、1413_4、1413_5、1413_6、1413_7和1413_8交叠。
第一至第八下部电极1413_1、1413_2、1413_3、1413_4、1413_5、1413_6、1413_7和1413_8可以分别通过第一至第八开关元件SW1、SW2、SW3、SW4、SW5、SW6、SW7和SW8连接至信号线。第一至第八下部电极1413_1、1413_2、1413_3、1413_4、1413_5、1413_6、1413_7和1413_8可以是用于接收像素电压的像素电极。
第一至第八上部电极1414_1、1414_2、1414_3、1414_4、1414_5、1414_6、1414_7和1414_8可以分别具有第一至第八狭缝图案1415_1、1415_2、1415_3、1415_4、1415_5、1415_6、1415_7和1415_8。第一狭缝图案1415_1、第三狭缝图案1415_3、第五狭缝图案1415_5和第七狭缝图案1415_7可以在不同于第一方向D1和第二方向D2的第三方向上延伸。第二狭缝图案1415_2、第四狭缝图案1415_4、第六狭缝图案1415_6和第八狭缝图案1415_8可以在不同于第一方向D1、第二方向D2和第三方向的第四方向上延伸。第三方向和第四方向可以关于第二方向D2对称。
第一上部电极1414_1和第二上部电极1414_2可以具有整体结构。而且,第一狭缝图案1415_1和第二狭缝图案1415_2可以彼此连接。例如,第一狭缝图案1415_1的下边缘部可以连接至第二狭缝图案1415_2的上边缘部。如果第一狭缝图案1415_1和第二狭缝图案1415_2彼此连接,那么第一上部电极1414_1与第二上部电极1414_2之间的边界处的电失真可以降低,从而提高可视性。
第一至第四开关元件SW1、SW2、SW3和SW4可以分别电连接至第一至第四栅极线GL1、GL2、GL3和GL4,而且可以连接至第一数据线DL1。第五至第八开关元件SW5、SW6、SW7和SW8可以分别电连接至第一至第四栅极线GL1、GL2、GL3和GL4,而且可以连接至第二数据线DL2。第一至第八开关元件SW1、SW2、SW3、SW4、SW5、SW6、SW7和SW8可以位于邻近信号线的位置。
显示衬底1410的数据线、下部电极、上部电极以及狭缝图案可以与图12至图15中示出的显示衬底810、910、1010和1110的数据线、下部电极、上部电极以及狭缝图案基本相似。
虽然在图19A和图19B中未示出,但是相对的衬底可以包括阻光图案、滤色器和第二对准层。
图20是示出根据示例性实施方式的显示面板的平面图。
根据示例性实施方式,图20的显示面板1500可以包含在图1和图2示出的显示装置10中,或者包含在图5、图6和图7示出的显示装置20中。除了显示衬底1510以外,显示面板1500可以与图19A和图19B中示出的显示面板1400基本相同。因此,下面将简要描述不同之处,而且可以省略任何重复描述。
参照图20,显示衬底1510可以包括绝缘衬底、多个信号线、多个电场发生电极以及第一对准层。
绝缘衬底可以包括第一至第八像素区域PA1、PA2、PA3、PA4、PA5、PA6、PA7和PA8。第一至第四像素区域PA1、PA2、PA3和PA4可以沿着第一方向D1排列。第五至第八像素区域PA5、PA6、PA7和PA8可以位于始于第一至第四像素区域PA1、PA2、PA3和PA4的第二方向D2上。
信号线可以包括第一至第四栅极线GL1、GL2、GL3和GL4,以及与栅极线GL1、GL2、GL3和GL4交叉的第一至第三数据线DL1、DL2和DL3。信号线可以与图16A和图16B中示出的信号线基本相同。
电场发生电极可以包括第一至第八下部电极1513_1、1513_2、1513_3、1513_4、1513_5、1513_6、1513_7和1513_8,以及第一至第八上部电极1514_1、1514_2、1514_3、1514_4、1514_5、1514_6、1514_7和1514_8。
第一至第八上部电极1514_1、1514_2、1514_3、1514_4、1514_5、1514_6、1514_7和1514_8可以被形成以分别与第一至第八像素区域PA1、PA2、PA3、PA4、PA5、PA6、PA7和PA8中的第一至第八下部电极1513_1、1513_2、1513_3、1513_4、1513_5、1513_6、1513_7和1513_8交叠。第一至第八上部电极1514_1、1514_2、1514_3、1514_4、1514_5、1514_6、1514_7和1514_8可以分别具有第一至第八狭缝图案1515_1、1515_2、1515_3、1515_4、1515_5、1515_6、1515_7和1515_8。第一至第八狭缝图案1515_1、1515_2、1515_3、1515_4、1515_5、1515_6、1515_7和1515_8可以与图19A和图19B中示出的第一至第八狭缝图案1415_1、1415_2、1415_3、1415_4、1415_5、1415_6、1415_7和1415_8基本相同。
第一至第八下部电极1513_1、1513_2、1513_3、1513_4、1513_5、1513_6、1513_7和1513_8可以通过第一至第八开关元件SW1、SW2、SW3、SW4、SW5、SW6、SW7和SW8连接至信号线。第一至第八下部电极1513_1、1513_2、1513_3、1513_4、1513_5、1513_6、1513_7和1513_8可以是用于接收像素电压的像素电极。
第一至第八开关元件SW1、SW2、SW3、SW4、SW5、SW6、SW7和SW8可以分别位于第一至第八像素区域PA1、PA2、PA3、PA4、PA5、PA6、PA7和PA8中。显示衬底1510的第一至第八开关元件SW1、SW2、SW3、SW4、SW5、SW6、SW7和SW8与信号线之间的连接可以与图19A和图19B中示出的显示衬底1410中的连接基本相同。
显示衬底1510的数据线、下部电极、上部电极以及狭缝图案可以与图7至图10中示出的显示衬底310、410、510和610的数据线、下部电极、上部电极以及狭缝图案基本相似。
虽然在图20中未示出,但是显示面板1500可以包括面对显示衬底1510的相对的衬底。相对的衬底可以包括阻光图案、滤色器和第二对准层。
前文示出了示例性实施方式,并且不应理解为对其进行限制。虽然已经描述了一些示例性实施方式,但是本领域技术人员容易理解的是,在实质上不脱离示例性实施方式的新颖教导和各方面的情况下,可以对示例性实施方式进行很多修改。因此,所有这些修改旨在包含在权利要求书所限定的示例性实施方式的范围内。在权利要求书中,任何装置加功能的条款旨在覆盖本文所描述的用于执行所列举功能的结构,并且不仅覆盖结构上的等同,而且覆盖等同结构。因此,应该理解的是,前文示出了示例性实施方式,并且不应理解为对所公开的具体实施方式进行限制,而且对公开的示例性实施方式以及其他示例性实施方式的修改旨在包含在所附权利要求书的范围内。本发明由所附权利要求书以及其中所包含的权利要求的等同限定。

Claims (52)

1.显示衬底,包括:
绝缘衬底,包括第一像素区域和第二像素区域,所述第二像素区域位于始于所述第一像素区域的第一方向上;
第一栅极线,在所述绝缘衬底上在与所述第一方向交叉的第二方向上延伸;
第一下部电极,位于所述第一像素区域中;
第二下部电极,位于所述第二像素区域中;
第一上部电极,在所述第一像素区域中与所述第一下部电极交叠,而且包括在不同于所述第一方向和所述第二方向的第三方向上延伸的第一狭缝图案;以及
第二上部电极,在所述第二像素区域中与所述第二下部电极交叠,而且包括在不同于所述第一至第三方向的第四方向上延伸的第二狭缝图案。
2.如权利要求1所述的显示衬底,进一步包括:
对准层,在所述绝缘衬底上,所述第一上部电极和所述第二上部电极位于所述绝缘衬底上,
其中,所述第一像素区域中的对准层的对准方向与所述第二像素区域中的对准层的对准方向相同。
3.如权利要求2所述的显示衬底,其中所述对准层的对准方向是所述第一方向或所述第二方向。
4.如权利要求1所述的显示衬底,其中所述第二方向与所述第一方向垂直,而且
所述第三方向和所述第四方向关于所述第二方向彼此对称。
5.如权利要求1所述的显示衬底,其中所述绝缘衬底进一步包括 位于始于所述第一像素区域的第二方向上的第三像素区域和位于始于所述第二像素区域的第二方向上的第四像素区域,而且所述显示衬底进一步包括:
第三下部电极,位于所述第三像素区域中;
第四下部电极,位于所述第四像素区域中;
第三上部电极,在所述第三像素区域中与所述第三下部电极交叠,而且包括在所述第三方向上延伸的第三狭缝图案;以及
第四上部电极,在所述第四像素区域中与所述第四下部电极交叠,而且包括在所述第四方向上延伸的第四狭缝图案。
6.如权利要求1所述的显示衬底,进一步包括:
第二栅极线,与所述第一栅极线平行;
第一数据线,与所述第一栅极线和所述第二栅极线交叉;
第一开关元件,位于所述第一像素区域中,而且电连接至所述第一栅极线和所述第一数据线;以及
第二开关元件,位于所述第二像素区域中,而且电连接至所述第二栅极线和所述第一数据线,其中,
所述第一下部电极或者所述第一上部电极电连接至所述第一开关元件,而且
所述第二下部电极或者所述第二上部电极电连接至所述第二开关元件。
7.如权利要求6所述的显示衬底,其中所述第一栅极线位于所述第一像素区域与所述第二像素区域之间,而且
所述第二像素区域位于所述第一栅极线与所述第二栅极线之间。
8.如权利要求6所述的显示衬底,其中所述第一像素区域和所述第二像素区域位于所述第一栅极线与所述第二栅极线之间。
9.如权利要求1所述的显示衬底,进一步包括: 
第二栅极线,与所述第一栅极线平行;
第一数据线,与所述第一栅极线和所述第二栅极线交叉;
第二数据线,与所述第一数据线平行,而且与所述第一栅极线和所述第二栅极线交叉;
第一开关元件,位于所述第一像素区域中,而且电连接至所述第一栅极线和所述第二数据线;以及
第二开关元件,位于所述第二像素区域中,而且电连接至所述第二栅极线和所述第一数据线,其中,
所述第一下部电极或者所述第一上部电极电连接至所述第一开关元件,而且
所述第二下部电极或者所述第二上部电极电连接至所述第二开关元件。
10.如权利要求9所述的显示衬底,其中所述第一栅极线位于所述第一像素区域与所述第二像素区域之间,而且
所述第二像素区域位于所述第一栅极线与所述第二栅极线之间。
11.如权利要求9所述的显示衬底,其中所述第一像素区域和所述第二像素区域位于所述第一栅极线与所述第二栅极线之间。
12.如权利要求11所述的显示衬底,其中所述第一上部电极和所述第二上部电极具有整体结构,在所述整体结构中,所述第一上部电极和所述第二上部电极彼此连接,而且
所述第一狭缝图案和所述第二狭缝图案彼此连接。
13.如权利要求11所述的显示衬底,其中所述第一像素区域和所述第二像素区域位于所述第一数据线与所述第二数据线之间,而且
所述第一开关元件邻近所述第二数据线,并且所述第二开关元件邻近所述第一数据线。 
14.如权利要求11所述的显示衬底,其中所述绝缘衬底进一步包括位于始于所述第二像素区域的第一方向上的第三像素区域,而且所述显示衬底进一步包括:
第三栅极线,在所述第二方向上延伸,而且位于所述第三像素区域与所述第二栅极线之间;
第三下部电极,位于所述第三像素区域中;
第三上部电极,在所述第三像素区域中与所述第三下部电极交叠,而且包括在所述第三方向上延伸的第三狭缝图案;以及
第三开关元件,位于所述第三像素区域中而且电连接至所述第三栅极线,所述第三开关元件邻近所述第三栅极线。
15.如权利要求1所述的显示衬底,进一步包括:
第一数据线和第二数据线,与所述第一栅极线交叉,所述第一数据线和第二数据线彼此平行设置,其中
所述第一像素区域和所述第二像素区域位于所述第一数据线与所述第二数据线之间,
邻近所述第一数据线的所述第一上部电极和所述第二上部电极的侧面与所述第一数据线平行,而且
邻近所述第二数据线的所述第一上部电极和所述第二上部电极的侧面与所述第二数据线平行。
16.如权利要求15所述的显示衬底,其中所述第一数据线和所述第二数据线中的每一个都包括:
第一延伸部,与所述第一狭缝图案平行;以及
第二延伸部,与所述第二狭缝图案平行。
17.如权利要求15所述的显示衬底,其中所述第一数据线和所述第二数据线中的每一个都具有沿着所述第一方向延伸的直线形状。
18.如权利要求1所述的显示衬底,其中 
所述第一狭缝图案包括第一弧形部,所述第一弧形部具有比所述第二方向与所述第三方向之间的角小的倾斜角,而且所述第一弧形部位于所述第一狭缝图案的两个边缘部中的至少一个边缘部中,而且
所述第二狭缝图案包括第二弧形部,所述第二弧形部具有比所述第二方向与所述第四方向之间的角小的倾斜角,而且所述第二弧形部位于所述第二狭缝图案的两个边缘部中的至少一个边缘部中。
19.显示衬底,包括:
绝缘衬底,包括第一像素区域和第二像素区域,所述第二像素区域位于始于所述第一像素区域的第一方向上;
第一栅极线,位于所述第一像素区域与所述第二像素区域之间,所述第一栅极线在所述绝缘衬底上在与所述第一方向交叉的第二方向上延伸;
第一下部电极,位于所述第一像素区域中;
第二下部电极,位于所述第二像素区域中;
第一上部电极,在所述第一像素区域中与所述第一下部电极交叠,而且包括在第三方向和第四方向上顺序延伸的第一狭缝图案,所述第三方向和所述第四方向彼此不同,而且所述第三方向和所述第四方向中的每一个都不同于所述第一方向和所述第二方向;以及
第二上部电极,在所述第二像素区域中与所述第二下部电极交叠,而且包括在第四方向和第三方向上顺序延伸的第二狭缝图案。
20.如权利要求19所述的显示衬底,进一步包括:
对准层,在所述绝缘衬底上,所述第一上部电极和所述第二上部电极位于所述绝缘衬底上,
其中,所述第一像素区域中的对准层的对准方向与所述第二像素区域中的对准层的对准方向相同。
21.如权利要求20所述的显示衬底,其中所述对准层的对准方向是所述第一方向或所述第二方向。 
22.如权利要求19所述的显示衬底,其中所述第二方向与所述第一方向垂直,而且
所述第三方向和所述第四方向关于所述第二方向彼此对称。
23.如权利要求19所述的显示衬底,其中所述绝缘衬底进一步包括位于始于所述第一像素区域的第二方向上的第三像素区域和位于始于所述第二像素区域的第二方向上的第四像素区域,而且所述显示衬底进一步包括:
第三下部电极,位于所述第三像素区域中;
第四下部电极,位于所述第四像素区域中;
第三上部电极,在所述第三像素区域中与所述第三下部电极交叠,而且包括在所述第三方向和所述第四方向上顺序延伸的第三狭缝图案;以及
第四上部电极,在所述第四像素区域中与所述第四下部电极交叠,而且包括在所述第四方向和所述第三方向上顺序延伸的第四狭缝图案。
24.如权利要求19所述的显示衬底,进一步包括:
第二栅极线,与所述第一栅极线平行;
第一数据线,与所述第一栅极线和所述第二栅极线交叉;
第二数据线,与所述第一栅极线和所述第二栅极线交叉,而且与所述第一数据线平行;
第一开关元件,位于所述第一像素区域中,而且电连接至所述第一栅极线和所述第二数据线;以及
第二开关元件,位于所述第二像素区域中,而且电连接至所述第二栅极线和所述第一数据线,其中,
所述第一下部电极或者所述第一上部电极电连接至所述第一开关元件,而且
所述第二下部电极或者所述第二上部电极电连接至所述第二开关 元件。
25.如权利要求24所述的显示衬底,其中
所述第一像素区域和所述第二像素区域位于所述第一数据线与所述第二数据线之间,其中
所述第一开关元件邻近所述第二数据线,而且
所述第二开关元件邻近所述第一数据线。
26.如权利要求19所述的显示衬底,进一步包括:
第一数据线和第二数据线,与所述第一栅极线交叉,而且所述第一数据线和第二数据线彼此平行,其中
所述第一像素区域和所述第二像素区域位于所述第一数据线与所述第二数据线之间,
邻近所述第一数据线的所述第一上部电极和所述第二上部电极的侧面与所述第一数据线平行,而且
邻近所述第二数据线的所述第一上部电极和所述第二上部电极的侧面与所述第二数据线平行。
27.如权利要求26所述的显示衬底,其中所述第一数据线和所述第二数据线中的每一个都包括:
第一延伸部,与所述第一狭缝图案平行;以及
第二延伸部,与所述第二狭缝图案平行。
28.如权利要求19所述的显示衬底,其中
所述第一狭缝图案包括位于所述第一狭缝图案的边缘部的第一弧形部或位于所述第一狭缝图案的另一边缘部的第二弧形部中的至少一个弧形部,所述第一弧形部具有比所述第二方向与所述第三方向之间的角小的倾斜角,而且所述第二弧形部具有比所述第二方向与所述第四方向之间的角小的倾斜角,并且
所述第二狭缝图案包括位于所述第二狭缝图案的边缘部的第三弧 形部或位于所述第二狭缝图案的另一边缘部的第四弧形部中的至少一个弧形部,所述第三弧形部具有比所述第二方向与所述第四方向之间的角小的倾斜角,而且所述第四弧形部具有比所述第二方向与所述第三方向之间的角小的倾斜角。
29.显示面板,包括:
显示衬底,包括:
绝缘衬底,包括第一像素区域和第二像素区域,所述第二像素区域位于始于所述第一像素区域的第一方向上;
第一栅极线,在与所述第一方向交叉的第二方向上延伸;
第一下部电极和第一上部电极,位于所述第一像素区域中,所述第一上部电极与所述第一下部电极交叠,而且包括在不同于所述第一方向和所述第二方向的第三方向上延伸的第一狭缝图案;以及
第二下部电极和第二上部电极,位于所述第二像素区域中,所述第二上部电极与所述第二下部电极交叠,而且包括在不同于所述第一至第三方向的第四方向上延伸的第二狭缝图案;
相对的衬底,面对所述显示衬底,而且包括与所述第一像素区域和所述第二像素区域交叠的滤色器;以及
液晶层,位于所述显示衬底与所述相对的衬底之间。
30.如权利要求29所述的显示面板,其中所述显示衬底进一步包括:
第一对准层,在所述绝缘衬底上,所述第一上部电极和所述第二上部电极位于所述绝缘衬底上,而且
所述第一像素区域中的所述第一对准层的对准方向与所述第二像素区域中的所述第一对准层的对准方向相同。
31.如权利要求30所述的显示面板,其中所述第一对准层的对准方向是所述第一方向或所述第二方向。 
32.如权利要求30所述的显示面板,其中所述相对的衬底进一步包括位于所述相对的衬底上的第二对准层,所述滤色器形成在所述相对的衬底上,而且
所述第二对准层在所述相对的衬底面对所述第一像素区域和所述第二像素区域的区域中具有单一对准方向。
33.如权利要求32所述的显示面板,其中所述第二对准层的对准方向与所述第一对准层的对准方向相同。
34.如权利要求33所述的显示面板,进一步包括:
第一偏光片,在所述显示衬底的下表面上,而且具有与所述第一对准层的对准方向相同的偏光轴;以及
第二偏光片,在所述相对的衬底的上表面上,而且具有与所述第一偏光片的偏光轴垂直的偏光轴。
35.如权利要求29所述的显示面板,其中所述显示衬底进一步包括与所述第一栅极线平行的第二栅极线,其中
所述第一栅极线位于所述第一像素区域与所述第二像素区域之间,而且
所述第二像素区域位于所述第一栅极线与所述第二栅极线之间。
36.如权利要求29所述的显示面板,其中所述显示衬底进一步包括与所述第一栅极线平行的第二栅极线,而且
所述第一像素区域和所述第二像素区域位于所述第一栅极线与所述第二栅极线之间。
37.如权利要求36所述的显示面板,其中所述绝缘衬底进一步包括位于始于所述第二像素区域的第一方向上的第三像素区域,而且所述显示衬底进一步包括: 
第三栅极线,在所述第二方向上延伸,而且位于所述第二栅极线与所述第三像素区域之间;
第三下部电极,位于所述第三像素区域中;
第三上部电极,与所述第三下部电极交叠,而且包括在所述第三方向上延伸的第三狭缝图案;以及
第三开关元件,电连接至所述第三栅极线而且位于所述第三像素区域中。
38.如权利要求37所述的显示面板,其中所述相对的衬底进一步包括与所述第一开关元件和所述第二开关元件交叠的阻光图案,而且
所述第二像素区域与所述第三像素区域之间的所述阻光图案的宽度小于从所述第二开关元件的远端到所述第三开关元件的远端之间的距离。
39.显示面板,包括:
显示衬底,包括:
绝缘衬底,包括第一像素区域和第二像素区域,所述第二像素区域位于始于所述第一像素区域的第一方向上;
第一栅极线,位于所述第一像素区域与所述第二像素区域之间,所述第一栅极线在与所述第一方向交叉的第二方向上延伸;
第一下部电极和第一上部电极,位于所述第一像素区域中,所述第一上部电极与所述第一下部电极交叠而且包括在第三方向和第四方向上顺序延伸的第一狭缝图案,所述第三方向和所述第四方向彼此不同,而且所述第三方向和所述第四方向中的每一个都不同于所述第一方向和所述第二方向;以及
第二下部电极和第二上部电极,位于所述第二像素区域中,所述第二上部电极与所述第二下部电极交叠而且包括在第四方向和第三方向上顺序延伸的第二狭缝图案;
相对的衬底,面对所述显示衬底,而且包括与所述第一像素区域和所述第二像素区域交叠的滤色器;以及 
液晶层,位于所述显示衬底与所述相对的衬底之间。
40.如权利要求39所述的显示面板,其中所述显示衬底进一步包括:
第一对准层,在所述绝缘衬底上,所述第一上部电极和所述第二上部电极位于所述绝缘衬底上,而且
所述第一像素区域中的所述第一对准层的对准方向与所述第二像素区域中的所述第一对准层的对准方向相同。
41.如权利要求40所述的显示面板,其中所述第一对准层的对准方向是所述第一方向或所述第二方向。
42.如权利要求40所述的显示面板,其中所述相对的衬底进一步包括位于所述滤色器上的第二对准层,而且
所述第二对准层在所述相对的衬底面对所述第一像素区域和所述第二像素区域的区域中具有单一对准方向。
43.如权利要求42所述的显示面板,其中所述第二对准层的对准方向与所述第一对准层的对准方向相同。
44.如权利要求39所述的显示面板,进一步包括:
第一偏光片,在所述显示衬底的下表面上,而且具有与所述第一对准层的对准方向相同的偏光轴;以及
第二偏光片,在所述相对的衬底的上表面上,而且具有与所述第一偏光片的偏光轴垂直的偏光轴。
45.显示装置,包括:
显示面板,包括第一像素、第二像素和第一栅极线,所述第一像素包括第一下部电极和与所述第一下部电极交叠的第一上部电极,所述第一上部电极具有第一狭缝图案,所述第二像素位于始于所述第一 像素的第一方向上,所述第二像素包括第二下部电极和与所述第二下部电极交叠的第二上部电极,所述第二上部电极具有在不同于所述第一狭缝图案的纵向方向的方向上延伸的第二狭缝图案,而且所述第一栅极线在不同于所述第一方向的第二方向上延伸;
伽马电压发生器,被配置以产生第一伽马参考电压组和第二伽马参考电压组,所述第一伽马参考电压组和所述第二伽马参考电压组具有不同的电压电平;
控制器,被配置以输出与所述第一像素和所述第二像素相对应的第一像素数据和第二像素数据;
数据驱动器,被配置以基于所述第一伽马参考电压组将所述第一像素数据转换成第一像素电压、基于所述第二伽马参考电压组将所述第二像素数据转换成第二像素电压,并且将所述第一像素电压和所述第二像素电压分别输出至所述第一像素和所述第二像素。
46.如权利要求45所述的显示装置,其中所述控制器被配置以从外部图像源接收图像数据,基于所接收的图像数据产生所述第一像素数据和所述第二像素数据,并且输出所述第一像素数据、所述第二像素数据以及用于对所述第一伽马参考电压组或者所述第二伽马参考电压组的选择进行控制的伽马选择信号,而且
所述数据驱动器包括伽马电压选择器,所述伽马电压选择器对所述伽马选择信号做出响应而选择所述第一伽马参考电压组和所述第二伽马参考电压组之一。
47.如权利要求45所述的显示装置,其中所述控制器被配置以从外部图像源接收图像数据,基于所接收的图像数据产生所述第一像素数据和所述第二像素数据,并且输出所述第一像素数据、所述第二像素数据以及用于对所述第一伽马参考电压组或者所述第二伽马参考电压组的选择进行控制的伽马选择信号,而且
所述伽马电压发生器被配置以对所述伽马选择信号做出响应而选择性地输出所述第一伽马参考电压组和所述第二伽马参考电压组之一。 
48.如权利要求47所述的显示装置,其中所述伽马电压发生器包括:
第一伽马单元,包括第一电阻串,而且第一伽马单元被配置以使用电源电压产生第一伽马参考电压组;
第二伽马单元,包括第二电阻串,而且第二伽马单元被配置以使用电源电压产生第二伽马参考电压组,所述第二电阻串的阻抗不同于所述第一电阻串的阻抗;以及
伽马电压选择器,被配置以对所述伽马选择信号做出响应而选择性地输出所述第一伽马参考电压组和所述第二伽马参考电压组之一。
49.如权利要求45所述的显示装置,其中所述第一伽马参考电压组和所述第二伽马参考电压组的伽马值彼此不同。
50.如权利要求45所述的显示装置,其中所述第一狭缝图案的延伸方向关于所述第二方向与所述第二狭缝图案的延伸方向对称。
51.如权利要求45所述的显示装置,其中所述显示面板进一步包括:
第一数据线,沿着所述第一方向延伸从而与所述第一栅极线交叉,而且连接至所述第一像素和所述第二像素中的至少一个像素。
52.如权利要求45所述的显示装置,其中所述第一像素和所述第二像素被顺序操作,而且
所述第一伽马参考电压组和所述第二伽马参考电压组的选择周期与所述第一像素和所述第二像素的操作周期相同。 
CN201110386135.2A 2010-11-24 2011-11-22 显示衬底、显示面板和显示装置 Active CN102566176B (zh)

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
KR10-2010-0117361 2010-11-24
KR1020100117361A KR20120055909A (ko) 2010-11-24 2010-11-24 표시 기판 및 이를 포함하는 표시 장치
KR1020110076840A KR20130015048A (ko) 2011-08-02 2011-08-02 표시 기판, 표시 패널 및 표시 장치
KR10-2011-0076840 2011-08-02

Publications (2)

Publication Number Publication Date
CN102566176A true CN102566176A (zh) 2012-07-11
CN102566176B CN102566176B (zh) 2016-07-06

Family

ID=45350652

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201110386135.2A Active CN102566176B (zh) 2010-11-24 2011-11-22 显示衬底、显示面板和显示装置

Country Status (5)

Country Link
US (2) US20120127148A1 (zh)
EP (1) EP2458432B1 (zh)
JP (1) JP5893356B2 (zh)
CN (1) CN102566176B (zh)
TW (1) TWI544523B (zh)

Cited By (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103309089A (zh) * 2012-03-12 2013-09-18 株式会社日本显示器西 液晶显示装置、其制造方法以及电子设备
CN103676348A (zh) * 2012-08-31 2014-03-26 三星显示有限公司 液晶显示器
CN103901660A (zh) * 2012-12-26 2014-07-02 业鑫科技顾问股份有限公司 液晶显示面板
CN103926771A (zh) * 2013-01-10 2014-07-16 三星显示有限公司 显示装置
CN105209970A (zh) * 2013-05-15 2015-12-30 夏普株式会社 液晶显示装置
WO2016106824A1 (zh) * 2014-12-30 2016-07-07 深圳市华星光电技术有限公司 像素阵列结构和液晶显示面板
CN105759517A (zh) * 2014-09-26 2016-07-13 中华映管股份有限公司 显示装置
CN113467138A (zh) * 2021-07-20 2021-10-01 北京京东方光电科技有限公司 阵列基板及其制备方法、显示组件及显示装置
WO2023108738A1 (zh) * 2021-12-16 2023-06-22 Tcl华星光电技术有限公司 一种阵列基板及显示终端

Families Citing this family (28)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP5246782B2 (ja) * 2008-03-06 2013-07-24 株式会社ジャパンディスプレイウェスト 液晶装置および電子機器
KR101818213B1 (ko) * 2011-04-08 2018-02-22 삼성디스플레이 주식회사 구동 장치 및 이를 포함하는 표시 장치
JP5456211B2 (ja) * 2011-08-12 2014-03-26 富士フイルム株式会社 放射線検出素子、放射線画像検出パネル、及び放射線画像検出装置
WO2014054500A1 (ja) * 2012-10-03 2014-04-10 シャープ株式会社 液晶表示装置
JP6095322B2 (ja) 2012-10-19 2017-03-15 株式会社ジャパンディスプレイ 液晶表示装置
KR102017204B1 (ko) 2012-11-01 2019-09-03 삼성디스플레이 주식회사 박막 트랜지스터 표시판 및 그 제조 방법
TWI484470B (zh) * 2013-01-10 2015-05-11 Himax Tech Ltd 顯示裝置
JP5975931B2 (ja) * 2013-04-17 2016-08-23 三菱電機株式会社 液晶表示装置及びその駆動方法
KR102106947B1 (ko) 2013-09-13 2020-05-07 삼성디스플레이 주식회사 액정 표시 장치
JP6202971B2 (ja) * 2013-10-04 2017-09-27 三菱電機株式会社 液晶表示装置
JP2015090435A (ja) * 2013-11-06 2015-05-11 株式会社ジャパンディスプレイ 液晶表示装置
JP6291282B2 (ja) * 2014-02-20 2018-03-14 株式会社ジャパンディスプレイ 液晶表示装置
JP2016004084A (ja) 2014-06-13 2016-01-12 株式会社ジャパンディスプレイ 液晶表示装置
JP2016051099A (ja) * 2014-09-01 2016-04-11 株式会社ジャパンディスプレイ 液晶表示装置
KR102287833B1 (ko) * 2014-11-14 2021-08-10 삼성디스플레이 주식회사 표시 패널의 구동 방법 및 이를 수행하기 위한 표시 장치
KR102291996B1 (ko) * 2014-12-23 2021-08-20 삼성디스플레이 주식회사 표시 장치용 어레이 기판
CN104656334B (zh) * 2015-03-20 2017-08-01 京东方科技集团股份有限公司 一种阵列基板及显示装置
TWI569067B (zh) * 2015-03-26 2017-02-01 友達光電股份有限公司 顯示面板
CN105093726B (zh) * 2015-09-23 2018-10-30 京东方科技集团股份有限公司 一种像素结构、显示面板及显示装置
CN106556951A (zh) * 2015-09-30 2017-04-05 群创光电股份有限公司 显示装置
KR102475173B1 (ko) 2015-10-15 2022-12-07 삼성디스플레이 주식회사 액정 표시 장치
CN105388674B (zh) * 2015-12-02 2018-09-18 深圳市华星光电技术有限公司 阵列基板以及液晶显示装置
CN106023918B (zh) * 2016-06-30 2018-10-30 深圳市华星光电技术有限公司 液晶显示器及其数据驱动器
JP2018013584A (ja) * 2016-07-20 2018-01-25 株式会社ジャパンディスプレイ 表示装置
CN106249490A (zh) * 2016-09-09 2016-12-21 京东方科技集团股份有限公司 阵列基板、显示面板和显示装置
TWI648582B (zh) * 2017-09-25 2019-01-21 友達光電股份有限公司 畫素結構
CN109584830B (zh) * 2018-12-26 2020-08-28 惠科股份有限公司 显示器及其显示面板的驱动装置、方法
US11508273B2 (en) * 2020-11-12 2022-11-22 Synaptics Incorporated Built-in test of a display driver

Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20040263748A1 (en) * 2003-06-30 2004-12-30 Jong-Jin Park In plane switching mode liquid crystal display device having 4-pixel structure
US20060284819A1 (en) * 2005-06-15 2006-12-21 Che-Li Lin Panel display apparatus and method for driving display panel
US20080068549A1 (en) * 2006-09-19 2008-03-20 Hannstar Display Corp. Liquid crystal display devices
CN101246672A (zh) * 2007-02-14 2008-08-20 三星电子株式会社 显示设备的驱动装置和包括驱动装置的显示设备
CN101424807A (zh) * 2007-11-01 2009-05-06 株式会社日立显示器 液晶显示装置
US20100207862A1 (en) * 2009-02-13 2010-08-19 Apple Inc. Pseudo Multi-Domain Design for Improved Viewing Angle and Color Shift
TW201101286A (en) * 2009-06-19 2011-01-01 Himax Tech Ltd Source driver and display system

Family Cites Families (33)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3774855B2 (ja) 1997-04-25 2006-05-17 大林精工株式会社 液晶表示装置と製造方法.
KR100495792B1 (ko) 1997-07-08 2005-09-30 삼성전자주식회사 감마 기준전압 보정을 통한 플리커 보상 기능을 갖는 액정표시 장치
KR100687322B1 (ko) 1999-06-25 2007-02-27 비오이 하이디스 테크놀로지 주식회사 고개구율 및 고투과율 액정 표시 장치
JP3832261B2 (ja) * 2000-03-16 2006-10-11 セイコーエプソン株式会社 液晶装置、投射型表示装置及び電子機器
JP3815217B2 (ja) * 2000-03-16 2006-08-30 セイコーエプソン株式会社 液晶装置
KR100520381B1 (ko) * 2000-05-31 2005-10-11 비오이 하이디스 테크놀로지 주식회사 프린지 필드 구동 액정표시장치
KR20030057027A (ko) 2001-12-28 2003-07-04 엘지.필립스 엘시디 주식회사 횡전계방식 액정표시장치용 어레이기판과 그 제조방법
JP3782015B2 (ja) * 2002-01-22 2006-06-07 株式会社日立製作所 液晶表示装置
KR100853772B1 (ko) 2002-04-20 2008-08-25 엘지디스플레이 주식회사 액정표시장치의 구동방법 및 장치
KR100546258B1 (ko) 2003-05-15 2006-01-26 엘지.필립스 엘시디 주식회사 수평 전계 인가형 액정 표시 패널
JP4627148B2 (ja) * 2004-04-09 2011-02-09 株式会社 日立ディスプレイズ 表示装置
KR101050348B1 (ko) 2004-05-31 2011-07-19 엘지디스플레이 주식회사 횡전계 액정표시장치
JP4711404B2 (ja) * 2005-08-12 2011-06-29 株式会社 日立ディスプレイズ 表示装置
KR20070020868A (ko) 2005-08-17 2007-02-22 삼성전자주식회사 박막 트랜지스터 표시판
KR20070027374A (ko) 2005-09-06 2007-03-09 삼성전자주식회사 표시 장치의 구동 장치
TWI342418B (en) * 2006-01-26 2011-05-21 Chimei Innolux Corp Multi-domain vertically alignment liquid crystal display panel
JP4572854B2 (ja) * 2006-03-29 2010-11-04 ソニー株式会社 液晶装置及び電子機器
JP4203676B2 (ja) 2006-09-27 2009-01-07 カシオ計算機株式会社 液晶表示素子
KR101287751B1 (ko) 2006-09-28 2013-07-18 엘지디스플레이 주식회사 액정패널
JP4889436B2 (ja) * 2006-10-13 2012-03-07 株式会社 日立ディスプレイズ 半透過型液晶表示装置
KR101518741B1 (ko) * 2006-11-28 2015-05-11 삼성디스플레이 주식회사 액정표시장치
KR20080048722A (ko) 2006-11-29 2008-06-03 엘지디스플레이 주식회사 횡전계형 액정표시장치용 어레이 기판
KR101469032B1 (ko) 2007-06-27 2014-12-05 삼성디스플레이 주식회사 표시 장치 및 그 제조 방법
KR101340052B1 (ko) * 2007-08-24 2013-12-11 삼성디스플레이 주식회사 액정 표시 패널 및 이의 제조 방법
JP2009058784A (ja) 2007-08-31 2009-03-19 Hitachi Displays Ltd 表示装置
CN101398587B (zh) 2007-09-29 2011-02-16 北京京东方光电科技有限公司 水平电场型液晶显示装置的像素结构
KR101529957B1 (ko) 2008-02-18 2015-06-18 삼성디스플레이 주식회사 액정 표시 장치
KR20090118391A (ko) * 2008-05-13 2009-11-18 삼성전자주식회사 어레이기판 및 이를 갖는 표시장치
GB2474979B (en) * 2008-06-25 2011-10-19 Lg Display Co Ltd Array substrate for fringe field switching mode liquid crystal display device and fringe filed switching mode liquid crystal display device including the same
KR101612480B1 (ko) 2008-12-22 2016-04-27 삼성디스플레이 주식회사 배향기판, 이를 포함하는 액정표시패널 및 배향기판의 제조방법
US8633879B2 (en) * 2009-02-13 2014-01-21 Apple Inc. Undulating electrodes for improved viewing angle and color shift
US8587758B2 (en) * 2009-02-13 2013-11-19 Apple Inc. Electrodes for use in displays
KR101275069B1 (ko) * 2009-03-02 2013-06-14 엘지디스플레이 주식회사 프린지 필드 스위칭 모드 액정표시장치용 어레이 기판

Patent Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20040263748A1 (en) * 2003-06-30 2004-12-30 Jong-Jin Park In plane switching mode liquid crystal display device having 4-pixel structure
US20060284819A1 (en) * 2005-06-15 2006-12-21 Che-Li Lin Panel display apparatus and method for driving display panel
US20080068549A1 (en) * 2006-09-19 2008-03-20 Hannstar Display Corp. Liquid crystal display devices
CN101246672A (zh) * 2007-02-14 2008-08-20 三星电子株式会社 显示设备的驱动装置和包括驱动装置的显示设备
CN101424807A (zh) * 2007-11-01 2009-05-06 株式会社日立显示器 液晶显示装置
US20100207862A1 (en) * 2009-02-13 2010-08-19 Apple Inc. Pseudo Multi-Domain Design for Improved Viewing Angle and Color Shift
TW201101286A (en) * 2009-06-19 2011-01-01 Himax Tech Ltd Source driver and display system

Cited By (20)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103309089A (zh) * 2012-03-12 2013-09-18 株式会社日本显示器西 液晶显示装置、其制造方法以及电子设备
CN103676348B (zh) * 2012-08-31 2018-05-22 三星显示有限公司 液晶显示器
CN103676348A (zh) * 2012-08-31 2014-03-26 三星显示有限公司 液晶显示器
US11249353B2 (en) 2012-08-31 2022-02-15 Samsung Display Co., Ltd. Liquid crystal display
US10782572B2 (en) 2012-08-31 2020-09-22 Samsung Display Co., Ltd. Liquid crystal display
US10353252B2 (en) 2012-08-31 2019-07-16 Samsung Display Co., Ltd. Liquid crystal display
US9995974B2 (en) 2012-08-31 2018-06-12 Samsung Display Co., Ltd. Liquid crystal display
CN103901660A (zh) * 2012-12-26 2014-07-02 业鑫科技顾问股份有限公司 液晶显示面板
CN103901660B (zh) * 2012-12-26 2017-04-05 鸿富锦精密工业(深圳)有限公司 液晶显示面板
CN103926771A (zh) * 2013-01-10 2014-07-16 三星显示有限公司 显示装置
CN103926771B (zh) * 2013-01-10 2019-09-24 三星显示有限公司 显示装置
CN105209970B (zh) * 2013-05-15 2018-04-06 夏普株式会社 液晶显示装置
CN105209970A (zh) * 2013-05-15 2015-12-30 夏普株式会社 液晶显示装置
CN105759517B (zh) * 2014-09-26 2019-06-04 中华映管股份有限公司 显示装置
CN105759517A (zh) * 2014-09-26 2016-07-13 中华映管股份有限公司 显示装置
WO2016106824A1 (zh) * 2014-12-30 2016-07-07 深圳市华星光电技术有限公司 像素阵列结构和液晶显示面板
CN113467138A (zh) * 2021-07-20 2021-10-01 北京京东方光电科技有限公司 阵列基板及其制备方法、显示组件及显示装置
WO2023000971A1 (zh) * 2021-07-20 2023-01-26 京东方科技集团股份有限公司 阵列基板及其制备方法、显示组件及显示装置
CN113467138B (zh) * 2021-07-20 2023-12-19 北京京东方光电科技有限公司 阵列基板及其制备方法、显示组件及显示装置
WO2023108738A1 (zh) * 2021-12-16 2023-06-22 Tcl华星光电技术有限公司 一种阵列基板及显示终端

Also Published As

Publication number Publication date
US11333937B2 (en) 2022-05-17
EP2458432A1 (en) 2012-05-30
EP2458432B1 (en) 2018-01-10
JP2012113305A (ja) 2012-06-14
CN102566176B (zh) 2016-07-06
TWI544523B (zh) 2016-08-01
US20180284549A1 (en) 2018-10-04
JP5893356B2 (ja) 2016-03-23
TW201232633A (en) 2012-08-01
US20120127148A1 (en) 2012-05-24

Similar Documents

Publication Publication Date Title
CN102566176A (zh) 显示衬底、显示面板和显示装置
USRE46497E1 (en) Liquid crystal display apparatus having data lines with curved portions and method
US8049699B2 (en) Liquid crystal display apparatus having storage electrodes overlapping only some sub-pixels
KR100704817B1 (ko) 액정 패널 및 액정 표시 장치
US20050275610A1 (en) Liquid crystal display device and driving method for the same
EP3203313B1 (en) Curved display device
US20090284673A1 (en) Array substrate and display device having the same
US10223954B2 (en) Array substrate and method for manufacturing the same, and display apparatus
US9182626B2 (en) Converting color in liquid crystal display device having different color filter arrangements for odd and even horizontal lines
US10788721B2 (en) Liquid crystal display
CN101271234B (zh) 有源矩阵型显示装置
US20200258460A1 (en) Pixel arrangement structure, driving method thereof, display panel and display apparatus
CN106814505B (zh) 液晶显示装置
KR20060047024A (ko) 표시 장치 및 그 구동 방법
TWI635473B (zh) 具有新穎的子像素排列方式的顯示裝置
US11893952B2 (en) Simplifying substrate for display panel with waveguide display region and driving of two display regions by one driving system
KR101307950B1 (ko) 액정 표시 장치 및 그의 구동 방법
WO2019052448A1 (zh) 一种显示面板的驱动装置、驱动方法及显示装置
US20130021334A1 (en) Liquid crystal display
US9558697B2 (en) Display device driving sub-pixels of a plurality of colors
WO2018218745A1 (zh) 液晶显示面板结构
TWI406038B (zh) 應用具有極性延伸部之畫素之多域垂直配向液晶顯示器
CN107132704A (zh) 一种曲面显示面板及装置
JP2017142312A (ja) 液晶表示パネル、液晶表示装置、および液晶表示パネルの製造方法
KR20080057924A (ko) 다중 뷰 표시장치

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
ASS Succession or assignment of patent right

Owner name: SAMSUNG DISPLAY CO., LTD.

Free format text: FORMER OWNER: SAMSUNG MOBILE DISPLAY CO., LTD.

Effective date: 20121017

C41 Transfer of patent application or patent right or utility model
TA01 Transfer of patent application right

Effective date of registration: 20121017

Address after: Gyeonggi Do, South Korea

Applicant after: Samsung Display Co., Ltd.

Address before: Gyeonggi Do, South Korea

Applicant before: Samsung Mobile Display Co., Ltd.

C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant