KR20120055909A - 표시 기판 및 이를 포함하는 표시 장치 - Google Patents

표시 기판 및 이를 포함하는 표시 장치 Download PDF

Info

Publication number
KR20120055909A
KR20120055909A KR1020100117361A KR20100117361A KR20120055909A KR 20120055909 A KR20120055909 A KR 20120055909A KR 1020100117361 A KR1020100117361 A KR 1020100117361A KR 20100117361 A KR20100117361 A KR 20100117361A KR 20120055909 A KR20120055909 A KR 20120055909A
Authority
KR
South Korea
Prior art keywords
pixel
slit pattern
substrate
alignment
gate line
Prior art date
Application number
KR1020100117361A
Other languages
English (en)
Inventor
이성준
장용규
Original Assignee
삼성모바일디스플레이주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성모바일디스플레이주식회사 filed Critical 삼성모바일디스플레이주식회사
Priority to KR1020100117361A priority Critical patent/KR20120055909A/ko
Priority to US13/283,409 priority patent/US20120127148A1/en
Priority to JP2011251692A priority patent/JP5893356B2/ja
Priority to TW100142627A priority patent/TWI544523B/zh
Priority to CN201110386135.2A priority patent/CN102566176B/zh
Priority to EP11190218.5A priority patent/EP2458432B1/en
Publication of KR20120055909A publication Critical patent/KR20120055909A/ko
Priority to US16/003,055 priority patent/US11333937B2/en

Links

Images

Classifications

    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1343Electrodes
    • G02F1/134309Electrodes characterised by their geometrical arrangement
    • G02F1/134336Matrix
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136286Wiring, e.g. gate line, drain line
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1337Surface-induced orientation of the liquid crystal molecules, e.g. by alignment layers
    • G02F1/133738Surface-induced orientation of the liquid crystal molecules, e.g. by alignment layers for homogeneous alignment

Landscapes

  • Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • Mathematical Physics (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • General Physics & Mathematics (AREA)
  • Optics & Photonics (AREA)
  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Geometry (AREA)
  • Liquid Crystal (AREA)

Abstract

표기 기판은 제1 화소 영역 및 제1 화소 영역의 제1 방향에 배치된 제2 화소 영역을 갖는 절연 기판과, 절연 기판 상에 제1 방향과 교차하는 제2 방향으로 연장되고 제1 화소 영역과 제2 화소 영역 사이에 배치된 제1 게이트 라인과, 제1 및 제2 화소 영역 각각에 형성된 제1 하부 전극 및 제2 하부 전극과, 제1 화소 영역에 제1 하부 전극과 중첩되고 제1 및 제2 방향과 다른 제3 방향으로 연장된 제1 슬릿 패턴을 갖는 제1 상부 전극과, 제2 화소 영역에 제2 하부 전극과 중첩되고 제1 내지 제3 방향과 다른 제4 방향으로 연장된 제2 슬릿 패턴을 갖는 제2 상부 전극을 포함한다. 제1 화소 영역 및 제2 화소 영역은 각각 싱글 도메인을 형성하면서 제1 게이트 라인을 기준으로 서로 다른 방향의 도메인을 형성하므로 싱글 도메인의 장점인 투과율 향상과 멀티 도메인의 장점인 시야각 및 시인성 향상 효과를 함께 갖는다.

Description

표시 기판 및 이를 포함하는 표시 장치{DISPLAY SUBSTRATE AND DISPLAY APPARATUS HAVING THE SAME}
본 발명은 표시 기판 및 이를 포함하는 표시 장치에 관한 것이다. 보다 상세하게는, 본 발명은 투과율을 향상과 함께 시야각 및 시인성을 향상시킬 수 있는 표시 기판 및 이를 포함하는 표시 장치에 관한 것이다.
일반적으로 액정 표시 장치는 한 쌍의 전계 생성 전극이 형성되어 있는 두 장의 절연 기판 사이에 액정층을 형성하고, 전계 생성 전극에 전압을 인가하여 액정층의 액정 분자들을 재배열시킴으로써 액정층을 통과하는 빛의 투과율을 조절하여 원하는 영상을 표시하는 장치이다.
액정 표시 장치 중에서 가장 일반적으로 사용되고 있는 구조는 한 쌍의 전계 생성 전극이 두 장의 절연 기판에 각각 구비되어 있는 TN(Twisted nematic) 모드 표시 장치이다. 이러한 TN 모드의 액정 표시 장치는 시야각이 좁은 단점이 있었다. 이에 넓은 시야각 확보를 위한 다양한 모드의 액정 표시 장치가 개발 되었으며, 일 예로 PLS(Plane to Line Switching) 모드의 액정 표시 패널을 들 수 있다.
PLS 모드의 액정 표시 패널은 스위칭 소자인 박막 트랜지스터(Thin Film Transistor)들이 형성된 기판(예컨대 어레이 기판) 상에 전계 생성 전극인 화소 전극 및 공통 전극을 서로 절연시켜 배치시키고, 화소 전극과 공통 전극 사이에 유기된 프린지 필드(fringe field)에 의해 배향된 액정 입자들에 의해 액정층의 빛의 투과율을 조절함으로써 화상을 표시한다.
PLS 모드를 비롯한 액정 표시 장치는 전계의 생성 방향에 등에 따라서 도메인(domain)을 형성하게 되는데, PLS 모드 액정 표시 장치는 1-도메인(single domain) 구조에서 빛의 투과율이 높은 장점이 있지만, 시청 방향에 따라 컬러 쉬프트(color shift)가 발생하여 시야각이 저하되는 문제점이 있다. 이러한 문제 개선을 위하여 하나의 픽셀(pixel) 내에 둘 이상의 도메인을 형성하는 멀티 도메인(multi domain) 방식이 제안 되었으나, 도메인 간 경계 부위의 텍스처(texture)에 의해 투과율이 감소되는 문제점이 있다.
본 발명의 일 목적은 시야각 및 시인성의 향상과 함께 투과율을 향상시킬 수 있는 표시 기판을 제공하는 것이다.
본 발명의 다른 목적은 시야각 및 시인성의 향상과 함께 투과율을 향상시킬 수 있는 표시 장치를 제공하는 것이다.
상술한 본 발명의 일 목적을 달성하기 위한 표시 기판은 제1 화소 영역 및 상기 제1 화소 영역의 제1 방향에 배치된 제2 화소 영역을 갖는 절연 기판과, 상기 절연 기판 상에 상기 제1 방향과 교차하는 제2 방향으로 연장되고 상기 제1 화소 영역과 상기 제2 화소 영역 사이에 배치된 제1 게이트 라인과, 상기 제1 및 제2 화소 영역 각각에 형성된 제1 하부 전극 및 제2 하부 전극과, 상기 제1 화소 영역에 상기 제1 하부 전극과 중첩되고 상기 제1 및 제2 방향과 다른 제3 방향으로 연장된 제1 슬릿 패턴을 갖는 제1 상부 전극과, 상기 제2 화소 영역에 상기 제2 하부 전극과 중첩되고 상기 제1 내지 제3 방향과 다른 제4 방향으로 연장된 제2 슬릿 패턴을 갖는 제2 상부 전극을 포함한다.
일 실시예에서, 상기 제1 및 제2 상부 전극이 형성된 절연 기판 상에 형성되고, 상기 제1 및 제2 화소 영역 각각에서의 배향 방향이 서로 동일한 배향막을 더 포함할 수 있다. 이때, 상기 배향막의 배향 방향은 상기 제1 방향 또는 상기 제2 방향일 수 있다.
일 실시예에서, 상기 제2 방향은 상기 제1 방향에 대하여 수직한 방향이고, 상기 제3 방향과 상기 제4 방향은 상기 제1 게이트 라인을 기준으로 서로 대칭 구조일 수 있다.
일 실시예에서, 상기 절연 기판은 상기 제1 및 제2 화소 영역 각각의 상기 제2 방향에 배치된 제3 화소 영역 및 제4 화소 영역을 더 포함하고, 상기 제3 및 제4 화소 영역 각각에 형성된 제3 하부 전극 및 제4 하부 전극과, 상기 제3 화소 영역에 상기 제3 하부 전극과 중첩되고, 상기 제3 방향으로 연장된 제3 슬릿 패턴을 갖는 제3 상부 전극과, 상기 제4 화소 영역에 상기 제4 하부 전극과 중첩되고, 상기 제4 방향으로 연장된 제4 슬릿 패턴을 갖는 제4 상부 전극을 더 포함할 수 있다.
일 실시예에서, 상기 제1 게이트 라인과 평행한 제2 게이트 라인과, 상기 제1 및 제2 게이트 라인과 교차하는 제1 데이터 라인과, 상기 제1 화소 영역에 형성되며 상기 제1 게이트 라인 및 상기 제1 데이터 라인과 전기적으로 연결된 제1 스위칭 소자와, 상기 제2 화소 영역에 형성되며 상기 제2 게이트 라인 및 상기 제1 데이터 라인과 전기적으로 연결된 제2 스위칭 소자를 더 포함하고, 상기 제1 및 제2 하부 전극 또는 상기 제1 및 제2 상부 전극 각각은 상기 제1 및 제2 스위칭 소자와 전기적으로 연결될 수 있다.
일 실시예에서, 상기 제1 게이트 라인과 평행한 제2 게이트 라인과, 상기 제1 및 제2 게이트 라인과 교차하고 서로 평행한 제1 데이터 라인 및 제2 데이터 라인과, 상기 제1 화소 영역에 형성되며 상기 제1 게이트 라인 및 상기 제2 데이터 라인과 전기적으로 연결된 제1 스위칭 소자와, 상기 제2 화소 영역에 형성되며 상기 제2 게이트 라인 및 상기 제1 데이터 라인과 전기적으로 연결된 제2 스위칭 소자를 더 포함하고, 상기 제1 및 제2 하부 전극 또는 상기 제1 및 제2 상부 전극 각각은 상기 제1 및 제2 스위칭 소자와 전기적으로 연결될 수 있다. 여기서, 상기 제1 및 제2 데이터 라인은 상기 제1 및 제2 화소 영역을 사이에 두고 배치되며, 상기 제1 스위칭 소자는 상기 제2 데이터 라인에 인접하여 배치되고, 상기 제2 스위칭 소자는 상기 제1 데이터 라인에 인접하여 배치될 수 있다.
일 실시예에서, 상기 제1 게이트 라인과 교차하고 상기 제1 및 제2 화소 영역을 사이에 두고 배치된 서로 평행한 제1 및 제2 데이터 라인을 포함하고, 상기 제1 및 제2 데이터 라인 각각에 인접한 상기 제1 및 제2 상부 전극의 변들은 상기 제1 및 제2 데이터 라인과 평행할 수 있다. 여기서, 일 예로 상기 제1 및 제2 데이터 라인 각각은 상기 상기 제1 슬릿 패턴과 평행하게 연장된 부분 및 상기 제2 슬릿 패턴과 평행하게 연장된 부분을 포함할 수 있다. 다른 예로 상기 제1 및 제2 데이터 라인 각각은 상기 제1 방향을 따라서 일직선 형태로 연장된 것일 수 있다.
일 실시예에서, 상기 제1 슬릿 패턴은 양단 중 적어도 일단에 상기 제2 방향에 대한 상기 제3 방향의 경사각 보다 작은 경사각을 가지는 제1 굴곡부를 포함하고, 상기 제2 슬릿 패턴은 양단 중 적어도 일단에 상기 제2 방향에 대한 상기 제4 방향의 경사각 보다 작은 경사각을 가지는 제2 굴곡부를 포함할 수 있다.
본 발명의 일 목적을 달성하기 위한 다른 표시 기판은 제1 화소 영역 및 상기 제1 화소 영역의 제1 방향에 배치된 제2 화소 영역을 갖는 절연 기판과, 상기 절연 기판 상에 상기 제1 방향과 교차하는 제2 방향으로 연장되고 상기 제1 화소 영역과 상기 제2 화소 영역 사이에 배치된 제1 게이트 라인과, 상기 제1 및 제2 화소 영역 각각에 형성된 제1 하부 전극 및 제2 하부 전극과, 상기 제1 화소 영역에 상기 제1 하부 전극과 중첩되고, 상기 제1 방향을 향해서 상기 제1 및 제2 방향과 다르고 서로 다른 제3 방향 및 제4 방향으로 순차적으로 연장된 제1 슬릿 패턴을 갖는 제1 상부 전극과, 상기 제2 화소 영역에 상기 제2 하부 전극과 중첩되고, 상기 제1 방향을 향해서 상기 제4 방향 및 제3 방향으로 순차적으로 연장된 제2 슬릿 패턴을 갖는 제2 상부 전극을 포함한다.
일 실시예에서, 상기 제1 및 제2 상부 전극이 형성된 절연 기판 상에 형성되고, 상기 제1 및 제2 화소 영역 각각에서의 배향 방향이 서로 동일한 배향막을 더 포함할 수 있다. 이때, 상기 배향막의 배향 방향은 상기 제1 방향 또는 상기 제2 방향일 수 있다.
일 실시예에서, 상기 제2 방향은 상기 제1 방향에 대하여 수직한 방향이고, 상기 제3 방향과 상기 제4 방향은 상기 제2 방향으로 연장된 가상의 선을 기준으로 서로 대칭 구조일 수 있다.
일 실시예에서, 상기 절연 기판은 상기 제1 및 제2 화소 영역 각각의 상기 제2 방향에 배치된 제3 화소 영역 및 제4 화소 영역을 더 포함하고, 상기 제3 및 제4 화소 영역 각각에 형성된 제3 하부 전극 및 제4 하부 전극과, 상기 제3 화소 영역에 상기 제3 하부 전극과 중첩되고, 상기 제1 방향을 향해서 상기 제3 방향 및 제4 방향으로 순차적으로 연장된 제3 슬릿 패턴을 갖는 제3 상부 전극과, 상기 제4 화소 영역에 상기 제4 하부 전극과 중첩되고, 상기 제1 방향을 향해서 상기 제4 방향 및 제3 방향으로 순차적으로 연장된 제4 슬릿 패턴을 갖는 제4 상부 전극을 더 포함할 수 있다.
일 실시예에서, 상기 제1 게이트 라인과 평행한 제2 게이트 라인과, 상기 제1 및 제2 게이트 라인과 교차하고 서로 평행한 제1 데이터 라인 및 제2 데이터 라인과, 상기 제1 화소 영역에 형성되며 상기 제1 게이트 라인 및 상기 제2 데이터 라인과 전기적으로 연결된 제1 스위칭 소자와, 상기 제2 화소 영역에 형성되며 상기 제2 게이트 라인 및 상기 제1 데이터 라인과 전기적으로 연결된 제2 스위칭 소자를 더 포함하고, 상기 제1 및 제2 하부 전극 또는 상기 제1 및 제2 상부 전극 각각은 상기 제1 및 제2 스위칭 소자와 전기적으로 연결될 수 있다. 여기서, 상기 제1 및 제2 데이터 라인은 상기 제1 및 제2 화소 영역을 사이에 두고 배치되며, 상기 제1 스위칭 소자는 상기 제2 데이터 라인에 인접하여 배치되고, 상기 제2 스위칭 소자는 상기 제1 데이터 라인에 인접하여 배치될 수 있다.
일 실시예에서, 상기 제1 게이트 라인과 교차하고 상기 제1 및 제2 화소 영역을 사이에 두고 배치된 서로 평행한 제1 및 제2 데이터 라인을 더 포함하고, 상기 제1 및 제2 데이터 라인 각각에 인접한 상기 제1 및 제2 상부 전극의 변들은 상기 제1 및 제2 데이터 라인과 평행한 것일 수 있다. 여기서, 상기 제1 및 제2 데이터 라인 각각은 상기 제1 슬릿 패턴과 평행하게 연장된 부분 및 상기 제2 슬릿 패턴과 평행하게 연장된 부분을 포함할 수 있다.
일 실시예에서, 상기 제1 슬릿 패턴은 일단에 형성되고 상기 제2 방향에 대한 상기 제3 방향의 경사각보다 작은 경사각을 갖는 제1 굴곡부 및 타단에 형성되고 상기 제2 방향에 대한 상기 제4 방향의 경사각 보다 작은 경사각을 가지는 제2 굴곡부 중 적어도 하나를 포함하고, 상기 제2 슬릿 패턴은 일단에 형성되고 상기 제2 방향에 대한 상기 제4 방향의 경사각 보다 작은 경사각을 갖는 제3 굴곡부 및 타단에 형성되고 상기 제2 방향에 대한 상기 제3 방향의 경사각 보다 작은 경사각을 가지는 제4 굴곡부 중 적어도 하나를 포함할 수 있다.
전술한 본 발명의 다른 목적을 위한 표시 장치는 표시 기판, 대향 기판 및 액정층을 포함한다. 상기 표시 기판은 제1 화소 영역 및 상기 제1 화소 영역의 제1 방향에 배치된 제2 화소 영역을 갖는 절연 기판과, 상기 절연 기판 상에 상기 제1 방향과 교차하는 제2 방향으로 연장되고 상기 제1 화소 영역과 상기 제2 화소 영역 사이에 배치된 제1 게이트 라인과, 상기 제1 및 제2 화소 영역 각각에 형성된 제1 하부 전극 및 제2 하부 전극과, 상기 제1 화소 영역에 상기 제1 하부 전극과 중첩되고 상기 제1 및 제2 방향과 다른 제3 방향으로 연장된 제1 슬릿 패턴을 갖는 제1 상부 전극과, 상기 제2 화소 영역에 상기 제2 하부 전극과 중첩되고 상기 제1 내지 제3 방향과 다른 제4 방향으로 연장된 제2 슬릿 패턴을 갖는 제2 상부 전극을 포함한다. 상기 대향 기판은 상기 표시 기판과 대향하고 상기 제1 및 제2 화소 영역에 중첩하는 컬러 필터들이 형성된다. 상기 액정층은 상기 표시 기판과 상기 대향 기판 사이에 개재된다.
일 실시예에서, 상기 제1 및 제2 상부 전극이 형성된 절연 기판 상에 형성되고, 상기 제1 및 제2 화소 영역 각각에서의 배향 방향이 서로 동일한 제1 배향막을 더 포함할 수 있다. 여기서, 상기 제1 배향막의 배향 방향은 상기 제1 방향 또는 상기 제2 방향일 수 있다.
또한, 상기 컬러 필터들이 형성된 대향 기판 상에 형성되고, 상기 제1 및 제2 화소 영역에 대향하는 부분에서의 배향 방향이 서로 동일한 제2 배향막을 더 포함할 수 있다. 여기서, 상기 제2 배향막의 배향 방향은 상기 제1 배향막의 배향 방향과 동일한 방향일 수 있다.
일 실시예에서, 상기 표시 기판의 하부면에 배치되고 상기 제1 배향막의 배향 방향과 동일한 편광축을 갖는 제1 편광판 및 상기 대향 기판의 상부면에 배치되고 상기 제1 편광판의 편광축에 대하여 수직한 편광축을 갖는 제2 편광판을 더 포함할 수 있다.
일 실시예에서, 상기 제2 방향은 상기 제1 방향에 대하여 수직한 방향이고, 상기 제3 방향과 상기 제4 방향은 상기 제1 게이트 라인을 기준으로 서로 대칭 구조일 수 있다.
전술한 본 발명의 다른 목적을 위한 다른 표시 장치는 표시 기판, 대향 기판 및 액정층을 포함한다. 상기 표시 기판은 제1 화소 영역 및 상기 제1 화소 영역의 제1 방향에 배치된 제2 화소 영역을 갖는 절연 기판과, 상기 절연 기판 상에 상기 제1 방향과 교차하는 제2 방향으로 연장되고 상기 제1 화소 영역과 상기 제2 화소 영역 사이에 배치된 제1 게이트 라인과, 상기 제1 및 제2 화소 영역 각각에 형성된 제1 하부 전극 및 제2 하부 전극과, 상기 제1 화소 영역에 상기 제1 하부 전극과 중첩되고 상기 제1 방향을 향해서 상기 제1 및 제2 방향과 다르고 서로 다른 제3 방향 및 제4 방향으로 순차적으로 연장된 제1 슬릿 패턴을 갖는 제1 상부 전극과, 상기 제2 화소 영역에 상기 제2 하부 전극과 중첩되고 상기 제1 방향을 향해서 상기 제4 방향 및 제3 방향으로 순차적으로 연장된 제2 슬릿 패턴을 갖는 제2 상부 전극을 포함한다. 상기 대향 기판은 상기 표시 기판과 대향하고 상기 제1 및 제2 화소 영역에 중첩하는 컬러 필터들이 형성된다. 상기 액정층은 상기 표시 기판과 상기 대향 기판 사이에 개재된다.
일 실시예에서, 상기 제1 및 제2 상부 전극이 형성된 절연 기판 상에 형성되고, 상기 제1 및 제2 화소 영역 각각에서의 배향 방향이 서로 동일한 제1 배향막을 더 포함할 수 있다. 여기서, 상기 제1 배향막의 배향 방향은 상기 제1 방향 또는 상기 제2 방향일 수 있다.
또한, 상기 컬러 필터들이 형성된 대향 기판 상에 형성되고, 상기 제1 및 제2 화소 영역에 대향하는 부분에서의 배향 방향이 서로 동일한 제2 배향막을 더 포함할 수 있다. 여기서, 상기 제2 배향막의 배향 방향은 상기 제1 배향막의 배향 방향과 동일할 수 있다.
일 실시예에서, 상기 표시 기판의 하부면에 배치되고 상기 제1 배향막의 배향 방향과 동일한 편광축을 갖는 제1 편광판 및 상기 대향 기판의 상부면에 배치되고 상기 제1 편광판의 편광축에 대하여 수직한 편광축을 갖는 제2 편광판을 더 포함할 수 있다.
일 실시예에서, 상기 제2 방향은 상기 제1 방향에 대하여 수직한 방향이고, 상기 제3 방향과 상기 제4 방향은 상기 제2 방향으로 연장된 가상의 선을 기준으로 서로 대칭 구조일 수 있다.
본 발명의 표시 기판 및 이를 포함하는 표시 장치에 따르면, 화소 영역들 각각에 형성되는 하부 전극과 상부 전극에 의해 각 화소 영역은 싱글 도메인을 형성하므로 높은 투과율을 구현할 수 있다. 동시에, 게이트 라인을 기준으로 양측의 화소 영역들은 서로 다른 도메인을 형성하고, 특히 서로 대칭되는 도메인을 형성하므로 멀티 도메인의 장점인 시야각 및 시인성을 향상시킬 수 있다.
따라서, 투과율 특성 저하로 인해서 멀티 도메인 형성이 어려운 소형 크기의 표시 장치에서 멀티 도메인을 형성하여 시야각 및 시인성과 함께 투과율을 향상시킬 수 있다.
도 1은 본 발명의 실시예 1에 따른 표시 장치의 평면도이다.
도 2는 도 1의 I-I`라인을 따라 절단한 단면도이다.
도 3은 본 발명의 실시예 2에 따른 표시 기판의 평면도이다.
도 4는 본 발명의 실시예 3에 따른 표시 기판의 평면도이다.
도 5는 본 발명의 실시예 4에 따른 표시 기판의 평면도이다.
도 6는 본 발명의 실시예 5에 따른 표시 기판의 평면도이다.
도 7은 본 발명의 실시예 6에 따른 표시 장치의 평면도이다.
도 8은 도 7의 II-II'라인을 따라 절단한 단면도이다.
도 9는 본 발명의 실시예 7에 따른 표시 기판의 평면도이다.
도 10은 본 발명의 실시예 8에 따른 표시 기판의 평면도이다.
도 11은 본 발명의 실시예 9에 따른 표시 기판의 평면도이다.
도 12는 본 발명의 실시예 10에 따른 표시 기판의 평면도이다.
이하, 본 발명의 실시예들을 첨부된 도면들을 참조하여 상세하게 설명하기로 한다. 그러나, 본 발명은 하기에서 설명되는 실시예들에 한정된 바와 같이 구성되어야만 하는 것은 아니며 이와 다른 여러 가지 형태로 구체화될 수 있을 것이다.
실시예 1
도 1은 본 발명의 실시예 1에 따른 표시 장치의 평면도이고, 도 2는 도 1의 I-I`라인을 따라 절단한 단면도이다.
도 1 및 도 2를 참조하면, 표시 장치(2000)는 표시 기판(100), 대향 기판(1100) 및 액정층(1200)을 포함한다. 대향 기판(1100)은 표시 기판(100)과 대향하고 액정층(1200)은 표시 기판(100)과 대향 기판(1100) 사이에 개재된다. 액정층(1200)은 액정들(LC)을 포함할 수 있다. 표시 장치(2000)는 제1 편광판(22) 및 제2 편광판(24)을 더 포함할 수 있다.
표시 기판(100)은 절연 기판(110), 절연 기판(110) 상에 형성된 복수의 신호 라인들, 전계 형성을 위한 복수개의 전계 형성 전극들을 포함한다. 표시 기판(100)은 상기 전계 형성 전극들의 동작 제어를 위한 스위칭 소자들(SW1, SW2, SW3, SW4)과 액정의 초기 배향을 위한 제1 배향막(140)을 더 포함할 수 있다.
절연 기판(110)은 유리 또는 플라스틱 따위의 투명한 절연 재질로 이루어지며, 표시 기판(100)의 화소부가 형성되는 복수의 화소 영역들(PA1, PA2, PA3, PA4)을 갖는다. 예를 들어 복수의 화소 영역들(PA1, PA2, PA3, PA4)은 제1 화소 영역(PA1), 제2 화소 영역(PA2), 제3 화소 영역(PA3) 및 제4 화소 영역(PA4)을 포함할 수 있다. 제1 화소 영역(PA1)을 기준으로 할 때, 제2 화소 영역(PA2)은 제1 화소 영역(PA1)의 제1 방향(D1)에 배치된 화소 영역으로 정의될 수 있다. 여기서, 제1 방향(D1)은 세로 방향(혹은 열 방향)일 수 있다. 또한, 제3 화소 영역(PA3)은 제1 화소 영역(PA1)의 제2 방향(D2)에 배치된 화소 영역으로 정의 될 수 있고, 제4 화소 영역(PA4)은 제2 화소 영역(PA2)의 제2 방향(D2)에 배치된 화소 영역으로 정의될 수 있다. 즉, 제1 내지 제4 화소 영역들(PA1, PA2, PA3, PA4)은 매트릭스 형태로 배열된다. 여기서, 제2 방향(D2)은 제1 방향(D1)에 대하여 수직한 방향으로 가로 방향(혹은 행 방향)일 수 있다.
상기 신호 라인들은 제1 게이트 라인(GL1) 및 제2 게이트 라인(GL2)과, 제1 데이터 라인(DL1) 및 제2 데이터 라인(DL2)을 포함할 수 있다. 제1 및 제2 게이트 라인(GL1, GL2)은 제2 방향(D1)으로 연장될 수 있다. 제1 게이트 라인(GL1)은 제1 화소 영역(PA1)과 제2 화소 영역(PA2) 사이 및 제3 화소 영역(PA3)과 제4 화소 영역(PA3, PA4) 사이에 배치될 수 있다. 제2 게이트 라인(GL2)은 제1 게이트 라인(GL1)의 제1 방향(D1)에 배치된다. 일 예로, 제2 게이트 라인(GL2)은 제1 게이트 라인(GL1)과 제2 및 제4 화소 영역(PA2, PA4)을 사이에 두고 배치될 수 있다. 제1 및 제2 데이터 라인(DL1, DL2)은 제1 방향(D1)으로 연장될 수 있다. 제1 및 제2 데이터 라인(DL1, DL)은 지그재그(zigzag) 형태로 제1 방향(D1)으로 연장될 수 있다. 제1 및 제2 데이터 라인(DL1, DL2)에 대해서는 상기 전계 형성 전극들에 대한 설명과 함께 이하에서 다시 설명하기로 한다.
도면에서는 도시하지는 않았으나, 표시 기판(100)은 제1 및 제2 게이트 라인(GL1, GL2)의 일단에 형성된 패드부들(미도시) 및 패드부들과 전기적으로 연결된 게이트 구동회로를 더 포함할 수 있다.
상기 전계 형성 전극들은 제1 내지 제2 하부 전극들(122, 124, 126, 128) 및 제1 내지 제4 상부 전극들(132, 134, 136, 138)을 포함한다. 제1 내지 제4 하부 전극들(122, 124, 126, 128) 및 제1 내지 제4 상부 전극들(132, 134, 136, 138)은 투명 도전성 물질로 형성된 투명 전극일 수 있다.
제1 하부 전극(122)은 제1 화소 영역(PA1)에 형성된다. 제1 하부 전극(122)은 플레이트 형태를 가질 수 있다. 제1 하부 전극(122)의 외곽은 제1 게이트 라인(GL1), 제1 및 제2 데이터 라인(DL1, DL2)과 부분적으로 중첩될 수 있다.
제2 하부 전극(124)은 제2 화소 영역(PA2)에 형성된다. 제2 하부 전극(124)은 플레이트 형태를 가질 수 있다. 제2 하부 전극(124)의 외곽은 제1 및 제2 게이트 라인(GL1, GL2), 제1 및 제2 데이터 라인(DL1, DL2)과 부분적으로 중첩될 수 있다.
제1 하부 전극(122)과 제2 하부 전극(124)은 일체로 형성될 수 있다. 일 예로, 제1 하부 전극(122)과 제2 하부 전극(124)이 서로 인접하는 영역에서, 제1 및 제2 하부 전극(122, 124)의 끝단이 서로 연결될 수 있다. 예컨대, 제1 게이트 라인(GL1) 상에서 제1 하부 전극(122)과 제2 하부 전극(124)이 서로 연결될 수 있다. 제1 하부 전극(122) 및 제2 하부 전극(124)은 공통 전압이 인가되는 공통 전극일 수 있다. 이와 달리, 제1 하부 전극(122)과 제2 하부 전극(124)은 이격되어 물리적으로 서로 분리되어 형성되고, 도시되지 않은 별도의 공통 전극선을 통해서 공통 전압을 인가 받는 구조일 수도 있다.
제3 하부 전극(126)은 제3 화소 영역(PA3)에 형성되고, 제4 하부 전극(128)은 제4 화소 영역(PA4)에 형성된다. 제3 및 제4 하부 전극(126, 128)은 제1 및 제2 하부 전극(122, 124)의 경우처럼, 그 끝단이 서로 연결된 일체형 구조를 가질 수 있다. 이와 달리, 제3 및 제4 하부 전극(126, 128)은 서로 독립적인 구조를 갖고, 도시되지 않은 별도의 공통 전극선에 통해서 공통 전압을 인가 받는 구조일 수 있다. 제3 및 제4 하부 전극(126, 128) 각각은 실질적으로 제1 및 제2 하부 전극(122, 124)과 동일한 구조를 가질 수 있다.
제1 및 제2 하부 전극(122, 124)이 일체형 구조를 갖고, 제3 및 제4 하부 전극(126, 128)이 일체형 구조를 갖는, 예컨대 스트라이프 구조를 갖는 것으로 설명하였다. 이와 달리, 제1 내지 제4 하부 전극들(122, 124, 126, 128)이 전체적으로 일체형 구조를 가질 수도 있다. 제1 내지 제4 하부 전극들(122, 124, 126, 128)이 일체형 구조를 갖는 경우 스위칭 소자들(SW1, SW2, SW3, SW4) 및 컨택 영역을 제외한 영역, 또는 적어도 스위칭 소자들(SW1, SW2, SW3, SW4)의 컨택 영역 제외한 영역에 형성된다.
제1 상부 전극(132)은 제1 화소 영역(PA1)에 형성되고, 제1 하부 전극(122)과 절연되어 중첩된다. 제1 상부 전극(132)은 액정층의 도메인(domain) 형성을 위한 제1 슬릿 패턴(133)을 갖는다. 제1 슬릿 패턴(133)은 제1 및 제2 방향(D1, D2)과 다른 제3 방향으로 연장된다. 여기서, 제3 방향은 제1 및 제2 방향(D1, d2)에 소정 각도로 경사진 방향일 수 있다. 제1 슬릿 패턴(133)의 슬릿들은 동일 간격으로 평행하게 배치될 수 있다.
제1 상부 전극(132)은 제1 스위칭 소자(SW1)와 전기적으로 연결 될 수 있다. 제1 스위칭 소자(SW1)는 제1 게이트 라인(GL1) 및 제1 데이터 라인(DL1)과 전기적으로 연결된다. 일 예로, 제1 스위칭 소자(SW1)는 제1 게이트 라인(GL1)과 연결된 게이트 전극(GE), 제1 데이터 라인(DL1)과 연결된 소스 전극(SE), 반도체 층(14)과 반도체층(14) 상에 형성된 오믹 콘택층(12)을 포함하는 액티브 패턴(10) 및 소스 전극(SE)과 이격된 드레인 전극(DE)을 포함할 수 있다. 드레인 전극(DE)은 제1 상부 전극(132)과 콘택함으로써, 제1 상부 전극(132)이 제1 스위칭 소자(SW1)와 전기적으로 연결될 수 있다. 제1 상부 전극(132)은 제1 스위칭 소자(SW1)의 스위칭 동작에 따라서 제1 데이터 라인(DL1)으로부터 영상의 표시를 위한 화소 전압을 인가 받는 화소 전극일 수 있다.
제2 상부 전극(134), 제3 상부 전극(136) 및 제4 상부 전극(138)은 각각에 형성된 화소 영역과 슬릿 패턴의 연장 방향을 제외하고는 제1 상부 전극(132)과 실질적으로 동일하다. 따라서 중복되는 설명은 생략하기로 한다.
제2 상부 전극(134)은 제2 화소 영역(PA2)에 형성되어, 제2 하부 전극(124)과 절연되어 중첩된다. 제2 상부 전극(134)은 액정층의 도메인을 형성하기 위한 제2 슬릿 패턴(135)을 갖는다. 제2 슬릿 패턴(135)은 제4 방향으로 연장되며, 제4 방향은 제1 및 제2 방향(D1, D2)과 다른 방향이고, 제3 방향과도 다른 방향이다. 일 예로, 제4 방향은 제1 게이트 라인(GL1)을 기준으로 제3 방향과 대칭되는 방향일 수 있다. 제2 슬릿 패턴(135)의 슬릿들은 동일 간격으로 평행하게 배치된다. 제2 상부 전극(134)은 제2 게이트 라인(GL2) 및 제1 데이터 라인(DL1)과 전기적으로 연결된 제2 스위칭 소자(SW2)와 전기적으로 연결된다. 제2 상부 전극(134)은 제2 스위칭 소자(SW2)의 스위칭 동작에 따라서 제1 데이터 라인(DL1)과 연결되어 제1 데이터 라인(DL1)으로부터 영상의 표시를 위한 화소 전압을 인가 받는 화소 전극일 수 있다.
제1 및 제2 데이터 라인(DL1, DL2)과 인접한 제1 및 제2 상부 전극(132, 134) 각각의 변들은 제1 및 제2 슬릿 패턴(133, 135)의 연장 방향으로 연장되어, 제1 상부 전극(132)의 변들은 제1 슬릿 패턴(133)과 평행하고, 제2 상부 전극(134)의 변들은 제2 슬릿 패턴(135)과 평행하게 형성될 수 있다.
제2 데이터 라인(DL2)은 꺾임 구조를 가질 수 있다. 표시 기판(100) 전체로 볼 때, 제2 데이터 라인(DL2)은 제1 방향(D1)을 따라서 꺾임 구조가 반복된 지그재그 패턴을 가질 수 있다. 이때, 제2 데이터 라인(DL2)은 제1 슬릿 패턴(133) 및 제2 슬릿 패턴(135)과 평행하게 연장된 부분을 포함할 수 있다. 구체적으로, 제2 데이터 라인(DL1)은 제1 및 제3 화소 영역(PA1, Pa3) 사이에서 제1 슬릿 패턴(133)의 연장 방향과 동일한 제3 방향으로 연장된 부분을 포함하고, 제2 및 제4 화소 영역(PA2, PA4) 사이에서 제2 슬릿 패턴(135)의 연장 방향과 동일한 제4 방향으로 연장된 부분을 포함한다.
또한, 제1 데이터 라인(DL1)은 제2 데이터 라인(DL2)과 동일한 지그재그 패턴을 가지며, 제1 및 제2 데이터 라인(DL1, DL2)은 제1 및 제2 화소 영역(PA1, PA2)을 사이에 두고 배치된다. 제1 데이터 라인(DL1)이 제2 데이터 라인(DL2)과 동일한 형상을 가짐으로써, 제1 및 제2 데이터 라인(DL1, DL2)은 서로 평행할 수 있다.
제1 및 제2 데이터 라인(DL1, DL2)과 인접한 제1 및 제2 상부 전극(132,134)의 변들은 제1 및 제2 데이터 라인(DL1, DL2)과 평행할 수 있다.
제3 상부 전극(136)은 제3 화소 영역(PA3)에 형성되어 제3 하부 전극(126)과 중첩된다. 제3 상부 전극(136)은 제1 슬릿 패턴(133)과 동일한 방향으로 연장된 제3 슬릿 패턴(137)을 포함한다. 즉, 제3 슬릿 패턴(137)은 제3 방향으로 연장될 수 있다.
제4 상부 전극(138)은 제4 화소 영역(PA4)에 형성되어 제4 하부 전극(128)과 중첩된다. 제4 상부 전극(138)은 제2 슬릿 패턴(135)과 동일한 방향으로 연장된 제4 슬릿 패턴(139)을 포함한다. 즉, 제4 슬릿 패턴(139)은 제4 방향으로 연장될 수 있다.
따라서, 제3 상부 전극(136)은 제1 상부 전극(132)과 동일한 방향으로 액정층의 도메인을 형성하고, 제4 상부 전극(138)은 제2 상부 전극(134)과 동일한 방향으로 액정층의 도메인을 형성한다.
제1 배향막(140)은 상기 제1 내지 제4 상부 전극들(132, 134, 136, 138)이 형성된 절연 기판(110) 상에 형성된다. 제1 배향막(140)은 제1 내지 제4 화소 영역들(PA1, PA2, PA3, PA4)에서의 배향 방향이 서로 동일하도록 처리되어, 평면으로 볼 때 제1 배향막(140)의 표면 방향성이 서로 동일할 수 있다. 즉, 제1 배향막(140)은 상기 제1 내지 제4 화소 영역들(PA1, PA2, PA3, PA4)에 대해서 단일 배향 방향으로 처리된다. 이는, 제1 배향막(140)은 절연 기판(110)의 전면에 형성되며, 절연 기판(110)의 전면에 대해 단일의 배향 방향을 갖는 것을 의미한다. 여기서, 제1 배향막(140)의 배향 방향은 제1 배향막(140)이 액정을 배향시키는 방향으로 정의될 수 있다. 제1 배향막(140)의 배향 방향은 러빙 처리 또는 광배향 처리를 통해서 형성될 수 있다. 제1 배향막(140)의 배향 방향은 다양한 방식으로 형성될 수 있다.
제1 배향막(140)의 배향 방향은 제1 방향(D1) 또는 제2 방향(D2)을 가질수 있다. 제1 배향막(140)이 제1 내지 제4 화소 영역들(PA1, PA2, PA3, PA4)에 대해서 제1 방향(D1) 또는 제2 방향(D2)의 배향 방향을 가짐으로써, 제1 및 제2 슬릿 패턴(133, 135)의 방향에 대한 균형을 이룰 수 있다. 따라서, 제1 화소 영역(PA1)과 제2 화소 영역(PA2)은 서로 대칭되는 방향으로의 액정 구동이 가능하고, 제3 화소 영역(PA3)과 제4 화소 영역(PA4)은 서로 대칭되는 방향으로의 액정 구동이 가능하게 된다. 따라서, 상기 표시 기판(100)의 전체적으로 좌우 양측에서의 시야각이 균형을 이룰 수 있다.
이하에서는, 도 1 및 도 2를 참조하여 도 2에 도시된 표시 기판(100)의 제조 방법에 대해서 간략하게 설명한다.
도 2를 도 1과 함께 참조하면, 절연 기판(110) 상에 게이트 금속층을 형성하고, 게이트 금속층을 패터닝하여 제1 및 제2 게이트 라인(GL1, GL2)과 게이트 전극들(GE)을 포함하는 게이트 패턴을 형성한다. 게이트 금속층은 도전성 금속으로 알루미늄(Al), 은(Ag), 몰리브덴(Mo), 크롬(Cr) 등을 포함할 수 있다. 게이트 패턴이 형성된 절연 기판(110) 상에 게이트 절연막(112)을 형성한다. 예를 들어, 게이트 절연막(112)은 질화규소(SiNx), 산화규소(SiOx) 등으로 형성될 수 있다.
게이트 절연막(112) 상에는 액티브 패턴(10)을 게이트 전극(GE)과 중첩되도록 형성한다. 액티브 패턴(10)은 반도체층(14)과 반도체층(14) 상에 형성되는 오믹 콘택층(12)을 포함할 수 있다. 이어서, 액티브 패턴(10)이 형성된 절연 기판(110) 상에 데이터 금속층을 형성하고, 데이터 금속층을 패터닝하여 제1 및 제2 데이터 라인(DL1, DL2), 소스 전극들(SE) 및 드레인 전극들(DE)을 포함하는 소스 패턴을 형성한다. 소스 패턴이 형성된 절연 기판(110) 상에 제1 페시베이션층(114)을 형성한다.
제1 페시베이션층(114) 상에 제1 투명 전극층을 형성하고 패터닝하여 제1 내지 제4 화소 영역들(PA1, PA2, PA3, PA4) 각각에 제1 내지 제4 하부 전극들(122, 124, 126, 128) 각각을 형성한다.
이어서, 제1 내지 제4 하부 전극들(122, 124, 126, 128)이 형성된 절연 기판(110) 상에 제2 페시베이션층(116)을 형성한다. 제2 페시베이션층(116)은 상기 제1 내지 제4 하부 전극들(122, 124, 126, 128)을 커버할 수 있다.
제1 및 제2 페시베이션층(114, 116)을 식각하여 콘택홀을 형성한다. 콘택홀을 통해서 드레인 전극(DE)의 일부가 노출된다. 콘택홀이 형성된 제1 및 제2 페시베이션층(114, 116) 상에 제2 투명 전극층을 형성하고 패터닝하여 제1 내지 제4 상부 전극들(132, 134, 136, 138)을 형성한다. 제1 내지 제4 상부 전극들(132, 134, 136, 138) 각각은 액정의 도메인 형성을 위한 제1 내지 제4 슬릿 패턴(133, 135, 137, 139)을 갖는다. 제1 및 제3 상부 전극(132, 136) 각각에 형성된 제1 및 제3 슬릿 패턴(133, 137)은 서로 동일한 제3 방향으로 연장한다. 또한, 제2 및 제4 상부 전극(134, 138) 각각에 형성된 제2 및 제4 슬릿 패턴(135, 139)은 서로 동일한 제4 방향으로 연장된다. 여기서, 제3 방향과 제4 방향은 서로 다른 방향이며, 바람직하게는 제1 게이트 라인(GL1)을 기준으로 서로 대칭구조인 방향들일 수 있다.
제1 내지 제4 상부 전극들(132, 134, 136, 138)이 형성된 절연 기판(110) 상에 예비막을 형성하고, 예비막 표면을 제1 방향(D1)으로 러빙 처리 또는 광배향 처리하여 제1 배향막(140)을 형성할 수 있다. 예비막 표면은 제2 방향(D2)으로 러빙할 수도 있다. 제1 배향막(140)은 제1 내지 제4 화소 영역들(PA1, PA2, PA3, PA4) 전체에서 서로 동일한 배향 방향을 가질 수 있다. 배향 방향은 액정을 배향시키는 방향으로 정의할 수 있다. 상기 표시 기판(100)의 제조 방법은 상기 설명한 순서와 다른 공정 순서에 의해 형성될 수 있으며, 반드시 상기에서 기재된 방법으로 제한되는 것은 아니다.
상기에서 설명한 바에 따르면, 상기 제1 내지 제4 화소 영역들(PA1, PA2, PA3, PA4) 각각에 형성된 화소부들은 싱글 도메인을 형성하도록 슬릿 패턴을 적용하며, 제1 및 제2 화소 영역(PA1, PA2)의 도메인 방향을 서로 다르게 하고, 상기 제3 및 제4 화소 영역(PA3, PA4)의 도메인 방향을 서로 다르게 하여 제1 게이트 라인(GL1)을 기준으로 대칭인 방향으로 연장된 슬릿 패턴을 형성한다. 동시에, 제1 배향막(140)의 배향 방향을 표시 기판(100)에 대하여 전체적으로 단일 방향으로 형성한다. 이에 따라, 싱글 도메인을 통해서 투과율을 향상시키는 동시에, 멀티 도메인을 통해서 시야각 및 시인성을 향상시킬 수 있다.
대향 기판(1100)은 절연 기판(1110)과 상기 절연 기판(1110) 상에 형성된 차광 패턴(BM) 및 컬러 필터들(CF)을 포함한다. 대향 기판(1100)은 액정의 초기 배향을 위한 제2 배향막(1140)을 더 포함할 수 있다.
차광 패턴(BM)은 표시 기판(100)에 형성된 스위칭 소자들(SW1, SW2, SW3, SW4), 신호 라인들(GL1, GL2, DL1, DL2)에 중첩되도록 형성된다. 차광 패턴(BM)은 스위칭 소자들(SW1, SW2, SW3, SW4), 신호 라인들(GL1, GL2, DL1, DL2)을 충분히 커버할 수 있도록, 이들 영역보다 조금 더 넓은 영역을 갖도록 형성될 수 있다.
컬러 필터들(CF)은 표시 기판(100)의 화소 영역들(PA1, PA2, PA3, PA4)에 중첩하도록 형성된다. 컬러 필터들(CF)은 적색 필터(R), 녹색 필터(G), 청색 필터(B)를 포함할 수 있다. 이와 달리, 컬러 필터들(CF)은 다른 색상을 포함할 수도 있다. 컬러 필터들(CF)의 색상 조합은 다양하게 적용 가능하며, 컬러 필터들(CF)의 색상 조합에 의해 그 범위가 제한되지는 않는다.
제2 배향막(1140)은 차광 패턴(BM) 및 컬러 필터들(CF)이 형성된 절연 기판(1110) 상에 형성된다. 제2 배향막(1140)은 표시 기판(100)과 대향하여 액정층(1200)과 접하는 일면에 형성된다. 제2 배향막(1140)은 실질적으로 제1 배향막(140)과 동일한 방식으로 형성된다. 구체적으로, 제2 배향막(1140)은 제1 내지 제4 화소 영역들(PA1, PA2, PA3, PA4)에 대응하는 영역에서의 배향 방향이 서로 동일하도록 처리되어, 평면으로 볼 때 제1 내지 제4 화소 영역(PA1, PA2, PA3, PA4)에 대응하는 영역에서의 표면 방향성이 서로 동일할 수 있다. 즉, 제2 배향막(1140)은 절연 기판(1110)의 전면에 대해서 단일 배향 방향을 갖도록 형성된다. 제2 배향막(1140)의 배향 방향 형성은 러빙 처리 또는 광배향 처리를 통해서 형성될 수 있다. 여기서, 배향 방향은 제2 배향막(1140)이 액정을 배향시키는 방향으로 정의할 수 있다.
제2 배향막(1140)의 배향 방향은 제1 배향막(140)의 배향 방향과 동일할 수 있다. 즉, 제2 배향막(1140)의 배향 방향은 제1 방향(D1) 또는 제2 방향(D2)일 수 있다. 예를 들어, 제1 배향막(140)의 배향 방향이 제1 방향(D1)이면 제2 배향막(1140)의 배향 방향도 제1 방향(D1)이고, 제1 배향막(140)의 배향 방향이 제2 방향(D2)이면 제2 배향막(1140)의 배향 방향도 제2 방향(D2)이 된다.
제1 편광판(22) 및 제2 편광판(24) 각각은 표시 기판(100) 및 대향 기판(1100)의 바깥면에 배치된다.
제1 편광판(22)은 표시 기판(100)의 하부면, 즉 절연 기판(110)에서 액정층(1200)과 접하는 면의 반대면에 배치된다. 제1 편광판(22)은 표시 기판(100)에 구비된 제1 배향막(140)의 배향 방향과 동일한 방향의 편광축을 갖는다. 예를 들어, 제1 배향막(140)의 배향 방향이 제1 방향(D1)이면 제1 편광판(22)은 제1 방향(D1)의 편광축을 갖고, 제1 배향막(140)의 배향 방향이 제2 방향(D2)이면 제1 편광판(22)은 제2 방향(D2)의 편광축을 갖는다.
제2 편광판(24)은 대향 기판(1100)의 상부면, 즉 절연 기판(1110)에서 액정층(1200)과 접하는 면의 반대면에 배치된다. 제2 편광판(24)의 편광축은 제1 편광판(22)의 편광축과 수직하게 배치된다. 따라서, 제2 편광판(24)은 대향 기판(1100)에 구비된 제2 배향막(1140)의 배향 방향과 수직한 방향의 편광축을 갖는다.
실시예 2
도 3은 본 발명의 실시예 2에 따른 표시 기판의 평면도이다.
본 발명의 실시예 2에 따른 표시 장치는 표시 기판(200)을 제외하고는 도 1 및 도 2에서 설명한 표시 장치(2000)와 실질적으로 동일하다. 또한, 도 3에 도시된 표시 기판(200)은 제1 내지 제4 상부 전극들(232, 234, 236, 238) 각각의 슬릿 패턴들의 구조를 제외하면 도 1 및 도 2에서 설명한 표시 기판(100)과 유사하다. 따라서, 상세한 설명은 차이점 위주로 간략하게 설명하기로 한다.
도 3을 참조하면, 표시 기판(200)은 절연 기판(미도시), 복수의 신호 라인들, 복수개의 전계 형성 전극들을 포함하고, 전계 형성 전극들의 동작 제어를 위한 스위칭 소자들(SW1, SW2, SW3, SW4)과 액정의 초기 배향을 위한 제1 배향막(미도시)을 포함할 수 있다.
절연 기판은 제1 내지 제4 화소 영역들(PA1, PA2, PA3, PA4)을 갖는다. 제1 화소 영역(PA1)의 제1 방향(D1)에 제2 화소 영역(PA2)이 배치되고, 제3 및 제4 화소 영역(PA3 PA4) 각각은 제1 및 제2 화소 영역(PA1, PA2)의 제2 방향(D2)에 배치된다.
신호 라인들은 제1 및 제2 게이트 라인(GL1, GL2)과 제1 및 제2 데이터 라인(DL2, DL2)을 포함하고, 서로 교차하여 형성된다. 제1 및 제2 게이트 라인(GL1, GL2)은 제2 방향(D2)으로 연장되고, 제1 및 제2 데이터 라인(DL2, DL2)은 제1 방향(D1)으로 지그재그 형태로 연장될 수 있다.
제1 내지 제4 화소 영역들(PA1, AP2, PA3, PA4) 각각엔 제1 내지 제4 하부 전극들(222, 224, 226, 228)이 형성되고, 제1 내지 제4 하부 전극들(222, 224, 226, 228) 각각과 중첩되어 제1 내지 제4 상부 전극들(232, 234, 236, 238)이 형성된다.
제1 내지 제4 상부 전극들(232, 234, 236, 238)은 각각 제1 내지 제4 슬릿 패턴들(233, 235, 237, 238)을 포함한다. 제1 및 제3 슬릿 패턴(233, 237)은 제1 및 제2 방향(D1, D2)과 다른 제3 방향으로 연장된다. 제2 및 제4 슬릿 패턴(235, 239)은 제1 및 제2 방향(D1, D2)과 다르고 제3 방향과도 다른 제4 방향으로 연장된다.
제1 상부 전극(232)에 형성된 제1 슬릿 패턴(233)은 일단에 제2 방향(D2)에 대한 경사각이 작아지도록 제1 굴곡부(233a)를 갖는다. 즉, 제1 굴곡부(233a)는 제2 방향(D2)에 근접한 방향으로 제1 슬릿 패턴(233)의 일단을 굴절시킨 구조이다. 제1 슬릿 패턴(233)의 단부가 각진 구조인 경우 단부 영역에서 전계 왜곡이 발생되고, 이로 인해서 개구율이 저하되는 요인이 된다. 때문에, 제1 굴곡부(233a)를 구비함으로써 제1 슬릿 패턴(233)의 단부 영역에서 전계 왜곡을 완화시켜 개구율을 향상시킬 수 있다.
제2 상부 전극(234)에 형성된 제2 슬릿 패턴(235)은 일단에 제2 방향(D2)에 대한 경사각이 작아지도록 제2 굴곡부(235a)를 갖는다. 제2 굴곡부(235a)는 제2 방향(D2)에 근접한 방향으로 제2 슬릿 패턴(235)의 일단을 굴절시킨 구조이다. 제2 굴곡부(235a)는 제1 굴곡부(233a)의 경우와 동일한 효과를 갖는다.
또한, 제3 상부 전극(234)에 형성된 제3 슬릿 패턴(237)은 일단에 제3 굴곡부(237a)를 가지며, 제3 슬릿 패턴(237)이 제1 슬릿 패턴(233)과 동일한 방향으로 연장됨에 따라 제3 굴곡부(237a)는 제1 굴곡부(233a)과 동일한 구조를 갖는다.
제4 상부 전극(238)에 형성된 제4 슬릿 패턴(239)은 일단에 제4 굴곡부(239a)를 가지며, 제4 슬릿 패턴(239)이 제2 슬릿 패턴(235)과 동일한 방향으로 연장됨에 따라 제4 굴곡부(239a)는 제2 굴곡부(235a)와 동일한 구조를 갖는다.
여기서, 제1 및 제2 굴곡부(233a, 235a)는 제1 게이트 라인(GL1)을 기준으로 대칭되는 패턴을 가질 수 있다. 즉, 제1 굴곡부(233a)는 제1 게이트 라인(GL1)과 먼 제1 슬릿 패턴(233)의 일단에 구성되고, 제2 굴곡부(235a)는 제1 게이트 라인(GL1)과 먼 제2 슬릿 패턴(235)의 일단에 구성될 수 있다. 제3 및 제4 굴곡부(237a, 239a)는 제1 및 제2 굴곡부(233a, 235a)의 경우와 동일하다.
제1 내지 제4 굴곡부들(233a, 235a, 237a, 239a) 각각은 제1 내지 제4 슬릿 패턴들(233, 235, 237, 239)의 일단 및 타단에 각각 구비될 수도 있다.
실시예 3
도 4는 본 발명의 실시예 3에 따른 표시 기판의 평면도이다.
본 발명의 실시예 3에 따른 표시 장치는 표시 기판(300)을 제외하고는 도 1 및 도 2에서 설명한 표시 장치(2000)와 실질적으로 동일하다. 또한, 도 4에 도시된 표시 기판(300)은 제1 내지 제4 상부 전극들(332, 334, 336, 338) 각각의 슬릿 패턴들의 구조 및 스위칭 소자들(SW1, SW2, SW3, SW4)의 배치 구조를 제외하면 도 1 및 도 2에서 설명한 표시 기판(100)과 유사하다. 따라서, 상세한 설명은 차이점 위주로 간략하게 설명하기로 한다.
도 4를 참조하면, 표시 기판(300)은 절연 기판(미도시), 복수의 신호 라인들, 복수개의 전계 형성 전극들을 포함하고, 전계 형성 전극들의 동작 제어를 위한 스위칭 소자들(SW1, SW2, SW3, SW4)과 액정의 초기 배향을 위한 제1 배향막(미도시)을 포함할 수 있다.
절연 기판은 제1 내지 제4 화소 영역들(PA1, PA2, PA3, PA4)을 갖는다. 제1 화소 영역(PA1)의 제1 방향(D1)에 제2 화소 영역(PA2)이 배치되고, 제3 및 제4 화소 영역(PA3 PA4)은 각각 제1 및 제2 화소 영역(PA1, PA2)의 제2 방향(D2)에 배치된다.
신호 라인들은 제1 및 제2 게이트 라인(GL1, GL2)과 제1 및 제2 데이터 라인(DL2, DL2)을 포함하고, 서로 교차하여 형성된다. 제1 및 제2 게이트 라인(GL1, GL2)은 제2 방향(D2)으로 연장되고, 제1 및 제2 데이터 라인(DL2, DL2)은 제1 방향(D1)으로 지그재그 형태로 연장될 수 있다.
제1 내지 제4 화소 영역들(PA1, AP2, PA3, PA4) 각각엔 제1 내지 제4 하부 전극들(322, 324, 326, 328)이 형성되고, 제1 내지 제4 하부 전극들(322, 324, 326, 328)과 각각 중첩되어 제1 내지 제4 상부 전극(332, 334, 336, 338)이 형성된다.
제1 내지 제4 상부 전극들(332, 334, 336, 338)은 각각 제1 내지 제4 슬릿 패턴(33, 335, 337, 338)을 포함한다. 제1 및 제3 슬릿 패턴(333, 337) 각각은 제3 방향으로 연장된다. 제2 및 제4 슬릿 패턴(335, 339) 각각은 제4 방향으로 연장된다.
제1 상부 전극(332)에 형성된 제1 슬릿 패턴(333)은 일단 및 타단 각각에 제2 방향(D2)에 대한 경사각이 작아지도록 제1 굴곡부(333a)를 갖는다. 즉, 제1 굴곡부(333a)는 제2 방향(D2)에 근접한 방향으로 제1 슬릿 패턴(333)의 일단 및 타단에서 굴절된 부분이다. 제1 굴곡부(333a)의 기능은 앞서 실시예 2에서 설명한 제1 굴곡부(233a)의 경우와 실질적으로 동일하다.
제2 상부 전극(334)에 형성된 제2 슬릿 패턴(335)은 일단 및 타단 각각에 제2 방향(D2)에 대한 경사각이 작아지도록 제2 굴곡부(335a)를 갖는다. 제2 굴곡부(335a)는 제2 방향(D2)에 근접한 방향으로 제2 슬릿 패턴(335)의 일단 및 타단에서 굴절된 부분이다. 제2 굴곡부(335a)의 기능은 앞서 실시예 2에서 설명한 제2 굴곡부(235a)의 경우와 실질적으로 동일하다.
또한, 제3 상부 전극(334)에 형성된 제3 슬릿 패턴(337)은 일단 및 타단 각각에 제3 굴곡부(337a)를 가지며, 제3 슬릿 패턴(337)이 제1 슬릿 패턴(333)과 동일 방향으로 연장됨에 따라 제3 굴곡부(337a)는 제1 굴곡부(333a)과 동일한 구조를 갖는다.
제4 상부 전극(338)에 형성된 제4 슬릿 패턴(339)은 일단 및 타단에 제4 굴곡부(339a)를 가지며, 제4 슬릿 패턴(339)이 제2 슬릿 패턴(335)과 동일 방향으로 연장됨에 따라 제4 굴곡부(339a)는 제2 굴곡부(335a)과 동일한 구조를 갖는다.
여기서, 제1 및 제2 굴곡부(333a, 335a)는 제1 게이트 라인(GL1)을 기준으로 대칭되는 패턴을 가질 수 있고, 제3 및 제4 굴곡부(337a, 339a) 역시 제1 게이트 라인(GL1)을 기준으로 대칭되는 패턴을 가질 수 있다.
또한, 제1 상부 전극(332)은 제1 스위칭 소자(SW1)와 전기적으로 연결될 수 있다. 제1 스위칭 소자(SW1)는 제1 게이트 라인(GL1) 및 제2 데이터 라인(DL2)과 연결된다. 제1 및 제2 데이터 라인(DL1, DL2)은 제1 및 제2 화소 영역(PA1, PA2)을 사이에 두고 서로 평행하게 배치될 수 있다.
제2 상부 전극(334)은 제2 스위칭 소자(SW2)와 전기적으로 연결될 수 있다. 제2 스위칭 소자(SW2)는 제2 게이트 라인(GL2) 및 제1 데이터 라인(DL1)과 연결된다.
이처럼, 제1 및 제2 스위칭 소자(SW1, SW2)가 서로 다른 데이터 라인에 연결된다. 또한, 제1 스위칭 소자(SW1)는 제2 데이터 라인(DL2)에 인접하여 배치되고, 제2 스위칭 소자(SW2)는 제1 데이터 라인(DL1)에 인접하여 배치된다. 따라서, 제1 및 제2 스위칭 소자(SW1, SW2)의 배치는 대칭되는 구조를 갖는다. 예컨대, 제1 스위칭 소자(SW1)는 제1 화소 영역(PA1)에서 제2 데이터 라인(DL2)에 인접한 우측 부위에 배치되고, 제2 스위칭 소자(SW2)는 제2 화소 영역(PA2)에서 제1 데이터 라인(DL1)에 인접한 좌측 부위에 배치된다.
한편, 제3 및 제4 상부 전극(334, 338)은 각각 제3 및 제4 스위칭 소자(SW3, SW4)와 전기적으로 연결되는데, 제3 및 제4 스위칭 소자(SW3, SW4)의 구조는 제1 및 제2 스위칭 소자(SW1, SW2)의 구조와 동일하다.
이처럼, 스위칭 소자들(SW1, SW2, SW3, SW4)의 배치가 제1 방향(D1)을 따라서 다른 구조를 가짐으로써, 빛이 차단되는 영역이 교번하여 배치되므로 좌우 방향에서의 시인성이 균형을 가질 수 있다.
실시예 4
도 5는 본 발명의 실시예 4에 따른 표시 기판의 평면도이다.
본 발명의 실시예 4에 따른 표시 장치는 표시 기판(400)을 제외하고는 도 1 및 도 2에서 설명한 표시 장치(2000)와 실질적으로 동일하다. 또한, 도 5에 도시된 표시 기판(400)은 화소 영역들 및 데이터 라인들의 형태가 직사각형 구조인 것을 제외하면 도 4를 참조하여 설명한 표시 기판(300)과 유사하다. 따라서, 상세한 설명은 차이점 위주로 간략하게 설명하기로 한다.
도 5를 참조하면, 표시 기판(400)은 절연 기판(미도시), 복수의 신호 라인들, 복수개의 전계 형성 전극들을 포함하고, 전계 형성 전극들의 동작 제어를 위한 스위칭 소자들(SW1, SW2, SW3, SW4)과 액정의 초기 배향을 위한 배향막(미도시)을 포함할 수 있다.
절연 기판은 제1 내지 제4 화소 영역(PA1, PA2, PA3, PA4)을 갖는다. 제1 화소 영역(PA1)의 제1 방향(D1)에 제2 화소 영역(PA2)이 배치되고, 제3 및 제4 화소 영역(PA3 PA4) 각각은 제1 및 제2 화소 영역(PA1, PA2)의 제2 방향(D2)에 배치된다. 여기서, 제1 내지 제4 화소 영역들(PA1, PA2, PA3, PA4) 각각은 직사각 형태를 가질 수 있다.
신호 라인들은 제1 및 제2 게이트 라인(GL1, GL2)와 제1 및 제2 데이터 라인(DL2, DL2)을 포함하고, 서로 교차하여 형성된다. 제1 및 제2 게이트 라인(GL1, GL2)은 제2 방향(D2)으로 연장되고, 제1 및 제2 데이터 라인(DL2, DL2)은 제1 방향(D1)으로 연장될 수 있다.
제1 및 제2 데이터 라인(DL1, DL2) 각각은 제1 방향(D1)을 따라서 일직선 형태로 연장될 수 있으며, 제1 및 제2 데이터 라인(DL1, DL2)은 서로 평행 할 수 있다. 제1 및 제2 데이터 라인(DL1, DL2)은 그 사이에 제1 및 제2 화소 영역(PA1, PA2)이 위치하도록 배치된다.
제1 내지 제4 화소 영역들(PA1, PA2, PA3, PA4) 각각에 제1 내지 제4 하부 전극들(122 124, 126, 128)이 형성되고, 제1 내지 제4 하부 전극들(422, 424, 426, 428)과 중첩되어 각각 제1 내지 제4 상부 전극들(432, 434, 436, 438)이 형성된다.
제1 내지 제4 상부 전극들(432, 434, 436, 438)은 각각 제1 내지 제4 슬릿 패턴(433, 435, 437, 438)을 포함한다. 제1 및 제3 슬릿 패턴(433, 437)은 제1 및 제2 방향(D1, D2)과 다른 제3 방향으로 연장된다. 제2 및 제4 슬릿 패턴(135, 139)은 제1 및 제2 방향(D1, D2)과 다르고 제3 방향과 다른 제4 방향으로 연장된다. 제3 방향 및 제4 방향은 제1 게이트 라인(GL1)을 기준으로 서로 대칭되는 방향일 수 있다.
제1 상부 전극(432)에 형성된 제1 슬릿 패턴(433)은 일단 및 타단 각각에 제2 방향(D2)에 대한 경사각이 작아지도록 제1 굴곡부(433a)를 갖는다. 즉, 제1 굴곡부(433a)는 제2 방향(D2)에 근접한 방향으로 제1 슬릿 패턴(433)의 일단 및 타단에서 굴절된 부분이다. 제1 굴곡부(433a)의 기능은 앞서 설명한 실시예 2의 제1 굴곡부(233a)와 동일하다.
제2 상부 전극(434)에 형성된 제2 슬릿 패턴(435)은 일단 및 타단 각각에 제2 방향(D2)에 대한 경사각이 작아지도록 제2 굴곡부(435a)를 갖는다. 제2 굴곡부(435a)는 제2 방향(D2)에 근접한 방향으로 제2 슬릿 패턴(435)의 일단 및 타단에서 굴절된 부분이다. 제2 굴곡부(135a)의 기능은 앞서 설명한 실시예2의 제2 굴곡부(235a)와 동일하다.
또한, 제3 상부 전극(434)에 형성된 제3 슬릿 패턴(437)은 일단 및 타단 각각에 제3 굴곡부(437a)를 가지며, 제3 슬릿 패턴(437)이 제1 슬릿 패턴(433)과 동일 방향으로 연장됨에 따라 제3 굴곡부(437a)는 제1 굴곡부(433a)과 동일한 구조를 갖는다.
제4 상부 전극(438)에 형성된 제4 슬릿 패턴(439)은 일단 및 타단에 제4 굴곡부(439a)를 가지며, 제4 슬릿 패턴(439)이 제2 슬릿 패턴(435)과 동일 방향으로 연장됨에 따라 제4 굴곡부(439a)는 제2 굴곡부(435a)과 동일한 구조를 갖는다.
여기서, 제1 및 제2 굴곡부(433a, 435a)는 제1 게이트 라인(GL1)을 기준으로 대칭되는 패턴을 가질 수 있고, 제3 및 제4 굴곡부(437a, 439a) 역시 제1 게이트 라인(GL1)을 기준으로 대칭되는 패턴을 가질 수 있다.
제1 상부 전극(432)은 제1 스위칭 소자(SW1)와 전기적으로 연결될 수 있다. 제1 스위칭 소자(SW1)는 제1 게이트 라인(GL1) 및 제2 데이터 라인(DL2)과 연결된다.
제2 상부 전극(434)은 제2 스위칭 소자(SW2)와 전기적으로 연결될 수 있다. 제2 스위칭 소자(SW2)는 제2 게이트 라인(GL2) 및 제1 데이터 라인(DL1)과 연결된다.
이처럼, 제1 및 제2 스위칭 소자(SW1, SW2)가 서로 다른 데이터 라인에 연결된다. 따라서, 제1 및 제2 스위칭 소자(SW1, SW2)의 배치는 앞서 도 4를 참조하여 설명한 실시예 3의 경우와 동일하다.
제3 및 제4 상부 전극(434, 438) 각각은 제3 및 제4 스위칭 소자(SW3, SW4)와 전기적으로 연결되는데, 제3 및 제4 스위칭 소자(SW3, SW4)의 구조는 제1 및 제2 스위칭 소자(SW1, SW2)의 구조와 동일하다.
한편, 제1 및 제2 데이터 라인(DL1, DL2)과 인접한 제1 및 제2 상부 전극(432, 434)의 변들은 제1 및 제2 데이터 라인(DL1, DL2)과 평행할 수 있다. 따라서, 제1 및 제2 상부 전극(432, 434) 각각은 직사각형 구조를 가질 수 있다.
상기와 같이 제1 내지 제4 화소 영역들(PA1, PA2, PA3, PA4)이 직사각 형태를 갖고, 전계 형성 전극들이 그에 대응하는 형태를 갖는다. 따라서, 각 화소부의 구획이 용이해진다. 반면에, 제1 내지 제4 슬릿 패턴들(433, 435, 437, 439)을 통해서 경사진 방향으로 전계를 형성함으로써, 제1 및 제2 화소 영역(PA1, PA2)이 서로 다른 방향으로의 도메인을 형성하여 시야각 및 시인성 향상과, 개구율을 향상시킬 수 있다.
실시예 5
도 6는 본 발명의 실시예 5에 따른 표시 기판의 평면도이다.
본 발명의 실시예 5에 따른 표시 장치는 표시 기판(500)을 제외하고는 도 1 및 도 2에서 설명한 표시 장치(2000)와 실질적으로 동일하다. 도 6에 도시된 표시 기판(500)은 화소 영역들의 형태, 전계 형성 전극들의 형태 및 데이터 라인들의 형태를 제외하면 도 4를 참조하여 설명한 표시 기판(300)과 유사하다. 따라서, 상세한 설명은 차이점 위주로 간략하게 설명하기로 한다.
도 6을 참조하면, 표시 기판(500)은 절연 기판(미도시), 복수의 신호 라인들, 복수개의 전계 형성 전극들을 포함하고, 전계 형성 전극들의 동작 제어를 위한 스위칭 소자들(SW1, SW2, SW3, SW4)과 액정의 초기 배향을 위한 제1 배향막(미도시)을 포함할 수 있다.
절연 기판은 제1 내지 제4 화소 영역들(PA1, PA2, PA3, PA4)을 갖는다. 제1 화소 영역(PA1)의 제1 방향(D1)에 제2 화소 영역(PA2)이 배치되고, 제3 및 제4 화소 영역(PA3 PA4) 각각은 제1 및 제2 화소 영역(PA1, PA2)의 제2 방향(D2)에 배치된다.
신호 라인들은 제1 및 제2 게이트 라인(GL1, GL2)와 제1 및 제2 데이터 라인(DL2, DL2)을 포함하고, 서로 교차하여 형성된다. 제1 및 제2 게이트 라인(GL1, GL2)은 제2 방향(D2)으로 연장하며, 제1 게이트 라인(GL1)은 제1 화소 영역(PA1)과 제2 화소 영역(PA2) 사이에 배치된다. 제1 및 제2 데이터 라인(DL2, DL2)은 제1 방향(D1)으로 지그재그 형태로 연장되며, 지그재그 형태는 각 화소 영역 구간에서 적어도 1회 꺾임을 갖는다.
제1 내지 제4 화소 영역들(PA1, PA2, PA3, PA4) 각각에 제1 내지 제4 하부 전극들(522, 524, 526, 528)이 형성되고, 제1 내지 제4 하부 전극들(522, 524, 526, 528)과 중첩되어 제1 내지 제4 상부 전극들(532, 534, 536, 538)이 형성된다.
제1 내지 제4 상부 전극들(532, 534, 536, 538) 각각은 액정의 도메인을 형성하기 위한 제1 내지 제4 슬릿 패턴(533, 535, 537, 538)을 포함한다.
제1 슬릿 패턴(533)은 제1 및 제2 방향(D1, D2)과 다르고 서로 다른 방향인 제3 방향과 제4 방향으로 순차적으로 연장된 부분을 포함한다. 예를 들어, 제1 슬릿 패턴(533)은 제1 방향(D1)을 향해서 제3 방향 및 제4 방향으로 순차적으로 연장된 구조를 갖는다. 즉, 제1 슬릿 패턴(533)은 제3 방향으로 연장되다가 굴절되어 제4 방향으로 연장되는 구조를 갖는다. 여기서, 제3 방향 및 제4 방향은 제2 방향(D2)으로 연장된 가상선을 기준으로 서로 대칭되는 방향일 수 있다.
제2 슬릿 패턴(535)은 제4 방향 및 제3 방향으로 연장된 부분을 포함한다. 예를 들어, 제2 슬릿 패턴(535)은 제1 방향(D1)을 향해서 제4 방향 및 제3 방향으로 순차적으로 연장된 구조를 갖는다. 즉, 제2 슬릿 패턴(535)은 굴절 구조를 가지며, 제1 슬릿 패턴(533)과는 반대 구조를 갖는다.
제3 슬릿 패턴(537)은 제1 슬릿 패턴(533)과 평행한 구조를 갖고, 제4 슬릿 패턴(539)는 제2 슬릿 패턴(535)와 평행한 구조를 갖는다. 다시 말해서, 제3 및 제4 슬릿 패턴(537, 539) 각각은 제1 및 제2 슬릿 패턴(533, 535)과 동일 형태를 갖는다.
제1 슬릿 패턴(533)은 일단에 제2 방향(D2)에 대하여 연장 방향인 제3 방향이 갖는 경사각보다 작은 경사각으로 인접하도록 제1 굴곡부(533a)를 포함한다. 또한, 제1 슬릿 패턴(533)은 타단에 제2 방향(D2)에 대하여 연장 방향인 제4 방향이 갖는 경사각보다 작은 경사각으로 인접하도록 제2 굴곡부(533b)를 포함한다.
제2 슬릿 패턴(535)은 일단에 제2 방향(D2)에 대하여 연장 방향인 제4 방향이 갖는 경사각보다 작은 경사각으로 인접하도록 제3 굴곡부(535a)를 포함한다. 또한, 제2 슬릿 패턴(535)은 타단에 제2 방향(D2)에 대하여 연장 방향인 제3 방향이 갖는 경사각보다 작은 경사각으로 인접하도록 제4 굴곡부(535b)를 포함한다.
제3 슬릿 패턴(537)은 일단에 제5 굴곡부(537a)를 갖고, 타단에 제6 굴곡부(537b)를 갖는다. 제5 및 제6 굴곡부(537a, 537b)는 제1 슬릿 패턴(533)에 형성된 제1 및 제2 굴곡부(533a, 533b)와 실질적으로 동일하다.
제4 슬릿 패턴(539)은 일단에 제7 굴곡부(539a)를 갖고, 타단에 제8 굴곡부(539b)를 갖는다. 제7 및 제8 굴곡부(539a, 539b)는 제2 슬릿 패턴(535)에 형성된 제3 및 제4 굴곡부(535a, 535b)와 실질적으로 동일하다.
또한, 제1 상부 전극(532)은 제1 스위칭 소자(SW1)와 전기적으로 연결된다. 제1 스위칭 소자(SW1)는 제1 게이트 라인(GL1) 및 제2 데이터 라인(DL2)과 연결된다.
제2 상부 전극(534)은 제2 스위칭 소자(SW2)와 전기적으로 연결된다. 제2 스위칭 소자(SW2)는 제2 게이트 라인(GL2) 및 제1 데이터 라인(DL1)과 연결된다.
이처럼, 제1 및 제2 스위칭 소자(SW1, SW2)는 서로 다른 데이터 라인에 연결된다. 따라서, 제1 및 제2 스위칭 소자(SW1, SW2)의 배치는 앞서 도 4를 참조하여 설명한 실시예 3의 경우와 실질적으로 동일하다. 예를 들어, 제1 스위칭 소자(SW1)는 제2 데이터 라인(DL2)에 인접하여 제1 화소 영역(PA1)에서 우측에 배치되고, 제2 스위칭 소자(SW2)는 제1 데이터 라인(DL1)에 인접하여 제2 화소 영역(PA2)에서 좌측에 배치된다.
제3 및 제4 상부 전극(534, 538) 각각은 제3 및 제4 스위칭 소자(SW3, SW4)와 전기적으로 연결되는데, 제3 및 제4 스위칭 소자(SW3, SW4)의 구조는 제1 및 제2 스위칭 소자(SW1, SW2)의 구조와 동일하다.
한편, 제1 및 제2 데이터 라인(DL1, DL2)은 제1 및 제2 화소 영역(PA1, PA2)을 사이에 두고 배치되며, 제1 슬릿 패턴(533)과 평행하게 연장된 부분 및 제2 슬릿 패턴(535)과 평행하게 연장된 부분을 포함하여 구성된다. 즉, 제1 및 제2 데이터 라인(DL1, DL2)은 지그재그(zigzag) 구조를 갖는다.
이에, 제1 및 제2 화소 영역(PA1, PA2) 각각이 2개의 도메인을 형성하면서, 제1 게이트 라인(GL1)을 기준으로 도메인 대칭을 갖는다. 따라서, 개구율, 시야각 및 시인성을 향상시킬 수 있다.
실시예 6
도 7은 본 발명의 실시예 6에 따른 표시 장치의 평면도이고, 도 8은 도 7의 II-II'라인을 따라 절단한 단면도이다.
본 발명의 실시예 6에 따른 표시 장치(3000)는 표시 기판(600)을 제외하고는 도 1 및 도 2에서 설명한 표시 장치(2000)와 실질적으로 동일하다. 또한, 도 7 및 도 8에 도시된 표시 기판(600)은 하부 전극들이 스위칭 소자들과 전기적으로 연결된다는 점을 제외하면, 도 1 및 도 2를 참조하여 설명한 표시 기판(100)과 실질적으로 동일하다. 따라서, 그 중복되는 상세한 설명은 생략하기로 한다.
도 7 및 도 8을 참조하면, 표시 장치(3000)는 표시 기판(600), 대향 기판(1300) 및 액정층(1400)을 포함한다. 대향 기판(1300)은 표시 기판(600)과 대향하고 액정층(1400)은 표시 기판(600)과 대향 기판(1300) 사이에 개재된다. 액정층(1400)은 액정들(LC)을 포함할 수 있다. 표시 장치(3000)는 제1 편광판(32) 및 제2 편광판(34)을 더 포함할 수 있다.
표시 기판(600)은 절연 기판(610)과 상기 절연 기판(610) 상에 형성된 복수의 신호 라인들, 전계 형성을 위한 복수개의 전계 형성 전극들을 포함한다. 표시 기판(600)은 전계 형성 전극들의 동작 제어를 위한 스위칭 소자들(SW1, SW2, SW3, SW4)과 액정의 초기 배향을 위한 제1 배향막(640)을 더 포함할 수 있다.
절연 기판(610)은 제1 내지 제4 화소 영역들(PA1, PA2, PA3, PA4)을 갖는다. 제1 화소 영역(PA1)을 기준으로 제2 화소 영역(PA2)은 제1 방향(D1)에 배치되고, 제3 및 제4 화소 영역(PA3, PA4) 각각은 제1 및 제2 화소 영역(PA1, PA2)의 제2 방향(D2)에 배치된다. 여기서, 제1 방향(D1)과 제2 방향(D2)은 서로 수직한 방향일 수 있다.
신호 라인들은 제1 및 제2 게이트 라인(GL1, GL2)와 제1 및 제2 데이터 라인(DL1, DL2)를 포함하며, 서로 교차한다. 제1 및 제2 게이트 라인(GL1, GL2)는 제2 방향(D2)으로 연장되며, 제1 게이트 라인(GL1)은 제1 및 제2 화소 영역(PA1, PA2) 사이에 배치될 수 있다.
상기 전계 형성 전극들은 제1 내지 제4 하부 전극들(622, 624, 626, 628) 및 제1 내지 제4 상부 전극들(632, 634, 636, 638)을 포함한다.
제1 내지 제4 하부 전극들(622, 624, 626, 628) 각각은 제1 내지 제4 화소 영역(PA1, PA2, PA3, PA4)에 형성된다. 제1 내지 제4 하부 전극들(622, 624, 626, 628)은 게이트 절연막(612)을 통해 제1 및 제2 게이트 배선(GL1, GL2)과 절연된다. 제1 내지 제4 하부 전극들(622, 624, 626, 628) 각각은 인접한 신호 라인들과 중첩되지 않는 것이 바람직하다. 따라서, 제1 내지 제4 하부 전극들(622, 624, 626, 628) 각각은 변들이 신호 라인들과 소정 간격 이격될 수 있다. 이때, 실시예에 따라서 스토리지 형성을 위하여 제1 내지 제4 하부 전극들(622, 624, 626, 628) 각각은 인접한 게이트 라인과 부분적으로 중첩되게 형성될 수도 있다.
제1 하부 전극(622)은 제1 스위칭 소자(SW1)와 전기적으로 연결될 수 있다. 제1 스위칭 소자(SW1)는 제1 게이트 라인(GL1) 및 제1 데이터 라인(DL1)과 전기적으로 연결된다. 제1 하부 전극(622)은 제1 스위칭 소자(SW1)의 스위칭 동작에 따라서 제1 데이터 라인(DL1)으로부터 영상의 표시를 위한 화소 전압을 인가 받는 화소 전극일 수 있다.
제2 하부 전극(624)은 제2 스위칭 소자(SW2)와 전기적으로 연결될 수 있다. 제2 스위칭 소자(SW2)는 제2 게이트 라인(GL2)및 제1 데이터 라인(DL1)과 전기적으로 연결된다. 상기 제2 하부 전극(624)은 제2 스위칭 소자(SW2)의 스위칭 동작에 따라서 제1 데이터 라인(DL1)으로부터 영상의 표시를 위한 화소 전압을 인가 받는 화소 전극일 수 있다.
제3 및 제4 하부 전극(626, 627) 각각은 제3 및 제4 스위칭 소자(SW3, SW4)를 통해 제2 데이터 라인(DL2)와 전기적으로 연결된다.
제1 내지 제4 하부 전극들(622, 624, 626, 628)은 플레이트 형태의 전극일 수 있다.
제1 내지 제4 상부 전극들(632, 634, 636, 638) 각각은 제1 내지 제4 하부 전극들(622, 624, 626, 628)에 중첩된다. 제1 내지 제4 상부 전극들(632, 634, 636, 638)은 제1 페시베이션층(614)을 통해서 제1 내지 제4 하부 전극들(622, 624, 6226, 628)과 절연된다.
제1 내지 제4 상부 전극들(632, 634, 636, 638) 각각은 액정의 도메인 형성을 위한 제1 내지 제4 슬릿 패턴들(633, 635, 637, 639)을 가지며, 제1 내지 제4 슬릿 패턴들(633, 635, 637, 639)은 도 1 및 도 2를 참조하여 설명한 실시예 1의 슬릿 패턴들의 경우와 실질적으로 동일하다.
제1 내지 제4 상부 전극들(632, 634, 636, 638)은 공통 전압이 인가되는 공통 전극일 수 있다. 제1 내지 제4 상부 전극들(632, 634, 636, 638)은 제1 및 제2 상부 전극(632, 634)이 일체형 구조를 갖고, 제3 및 제4 상부 전극(636, 638)이 일체형 구조를 갖는 스트라이프 구조일 수 있다. 또한, 제1 내지 제4 상부 전극들(632, 634, 636, 638)이 함께 일체형 구조를 가지면서, 일부 영역을 제외하여 형성된 하나의 일체형 구조를 가질 수도 있다. 이와 달리, 제1 내지 제4 상부 전극들(632, 634, 636, 638)은 개별적으로 분리된 구조를 가질 수 있고, 이 경우 공통 전압 인가를 위한 공통 전극선이 별도로 구비되어 제1 내지 제4 상부 전극들(632, 634, 636, 638)이 전기적으로 연결될 수 있다.
이러한, 표시 장치(600)는 상부 전극들(632, 634, 636, 638)에 형성된 슬릿 패턴들(633, 635, 637, 639)을 통해 액정의 도메인을 형성한다. 구체적으로, 화소 영역마다 싱글 도메인을 형성하고 제1 방향(D1)으로 인접한 화소 영역 사이에 서로 다른 방향, 예컨대 서로 대칭되는 방향의 도메인을 형성하여 멀티 도메인 효과를 얻는다. 따라서, 개구율 향상과 함께 시야각 및 시인성을 향상시킬 수 있다.
제1 배향막(640)은 제1 내지 제4 상부 전극들(632, 634, 636, 638)이 형성된 절연 기판(610) 상에 형성된다. 제1 배향막(640)은 제1 내지 제4 화소 영역들(PA1, PA2, PA3, PA4) 각각에서의 배향 방향이 서로 동일하게 처리되어, 평면으로 볼 때 표면 방향성이 단일 방향을 구성한다. 제1 배향막(640)의 배향 방향은 액정을 배향시키는 방향으로 정의할 수 있다. 제1 배향막(640)의 배향 방향은 제1 방향(D1) 또는 제2 방향(D2)일 수 있다. 제1 배향막(640)은 액정층과 접하는 절연 기판(610)의 일면에 형성된다.
대향 기판(1300)은 절연 기판(1310)과 절연 기판(1310) 상에 형성된 차광 패턴(BM) 및 컬러 필터들(CF)을 포함한다. 대향 기판(1300)은 액정의 초기 배향을 위한 제2 배향막(1340)을 더 포함할 수 있다.
제2 배향막(1340)은 표시 기판(600)과 대향하여 액정층(1200)과 접하는 일면에 형성된다. 제2 배향막(1340)은 제1 내지 제4 화소 영역들(PA1, PA2, PA3, PA4)에 대응하는 영역에서의 배향 방향이 서로 동일하도록 처리되어, 평면으로 볼 때 제1 내지 제4 화소 영역들(PA1, PA2, PA3, PA4)에 대응하는 영역에서의 표면 방향성이 서로 동일할 수 있다. 즉, 제2 배향막(1340)은 절연 기판(1310)의 전면에 대해서 단일 배향 방향으로 형성된다. 제2 배향막(1140)의 배향은 러빙 처리 또는 광배향 처리를 통해서 형성될 수 있다. 제2 배향막(1340)의 배향 방향은 제1 배향막(640)의 배향 방향과 동일할 수 있다.
제1 편광판(32) 및 제2 편광판(34) 각각은 표시 기판(600) 및 대향 기판(1300)의 바깥면에 배치된다. 제1 편광판(32)은 표시 기판(600)에 구비된 제1 배향막(640)의 배향 방향과 동일한 방향의 편광축을 갖는다.
제2 편광판(34)은 대향 기판(1300)의 상부면, 즉 액정층(1400)과 접하는 면의 반대면에 배치된다. 제2 편광판(34)은 제1 편광판(32)의 편광축에 대하여 수직한 편광축을 갖는다.
실시예 7
도 9는 본 발명의 실시예 7에 따른 표시 기판의 평면도이다.
본 발명의 실시예 7에 따른 표시 장치는 표시 기판(700)을 제외하고는 도 1 및 도 2에서 설명한 표시 장치(2000)와 실질적으로 동일하다. 또한, 도 9에 도시된 표시 기판(700)은 제1 내지 제4 상부 전극들(532, 534, 536, 538) 각각의 슬릿 패턴들의 구조를 제외하면 도 7 및 도 8에서 설명한 표시 기판(600)과 유사하다. 따라서, 상세한 설명은 차이점 위주로 간략하게 하기로 한다.
도 9를 참조하면, 표시 기판(700)은 절연 기판(710), 복수의 신호 라인들, 복수개의 전계 형성 전극들을 포함하고, 전계 형성 전극들의 동작 제어를 위한 스위칭 소자들(SW1, SW2, SW3, SW4)과 액정의 초기 배향을 위한 제1 배향막(미도시)을 포함할 수 있다.
절연 기판(710)은 제1 내지 제4 화소 영역들(PA1, PA2, PA3, PA4)을 갖는다. 제1 화소 영역(PA1)의 제1 방향(D1)에 제2 화소 영역(PA2)이 배치되고, 제3 및 제4 화소 영역(PA3 PA4) 각각은 제1 및 제2 화소 영역(PA1, PA2)의 제2 방향(D2)에 배치된다.
신호 라인들은 제1 및 제2 게이트 라인(GL1, GL2)과 제1 및 제2 데이터 라인(DL2, DL2)을 포함하고, 서로 교차하여 형성된다. 제1 및 제2 게이트 라인(GL1, GL2)은 제2 방향(D2)으로 연장되고, 제1 및 제2 데이터 라인(DL2, DL2)은 제1 방향(D1) 방향으로 지그재그 형태로 연장될 수 있다.
제1 내지 제4 화소 영역들(PA1, AP2, PA3, PA4) 각각엔 제1 내지 제4 하부 전극들(722, 724, 726, 728)이 형성되고, 제1 내지 제4 하부 전극들(722, 724, 726, 728)과 중첩되어 제1 내지 제4 상부 전극들(732, 734, 736, 738)이 형성된다.
제1 하부 전극(722)은 제1 스위칭 소자(SW1)와 전기적으로 연결된다. 제1 스위칭 소자(SW1)는 제1 게이트 라인(GL1) 및 제1 데이터 라인(DL1)과 전기적으로 연결된다. 상기 제1 하부 전극(722)은 제1 스위칭 소자(SW1)를 통해 제1 데이터 라인(DL1)으로부터 영상의 표시를 위한 화소 전압을 인가 받는 화소 전극일 수 있다.
제2 하부 전극(724)은 제2 스위칭 소자(SW2)와 전기적으로 연결된다. 제2 스위칭 소자(SW2)는 제2 게이트 라인(GL2)및 제1 데이터 라인(DL1)과 전기적으로 연결된다. 상기 제2 하부 전극(724)은 제2 스위칭 소자(SW2)를 통해 제1 데이터 라인(DL1)으로부터 영상의 표시를 위한 화소 전압을 인가 받는 화소 전극일 수 있다.
제3 및 제4 하부 전극(626, 627) 각각은 제3 및 제4 스위칭 소자(SW3, SW4)를 통해 제2 데이터 라인(DL2)과 전기적으로 연결되고, 제2 데이터 라인(DL2)로부터 영상의 표시를 위한 화소 전압을 인가 받는 화소 전극일 수 있다.
제1 내지 제4 상부 전극들(732, 734, 736, 738) 각각은 액정의 도메인 형성을 위한 제1 내지 제4 슬릿 패턴들(733, 735, 737, 738)을 포함하며, 제1 내지 제4 슬릿 패턴들(733, 735, 737, 738)은 도 3을 참조하여 설명한 실시예 2의 제1 내지 제4 슬릿 패턴들(233, 235, 237, 239)의 경우와 실질적으로 동일하다.
제1 내지 제4 상부 전극들(732, 734, 736, 738)은 공통 전압이 인가되는 공통 전극일 수 있다. 제1 내지 제4 상부 전극들(732, 734, 736, 738)은 실시예 6에서 설명한 바 있는 일체형 구조 또는 분리형 구조를 가질 수 있으며, 분리형 구조에서는 별도의 공통 전극선(미도시)이 구비되어 연결될 수 있다.
실시예 8
도 10은 본 발명의 실시예 8에 따른 표시 기판의 평면도이다.
본 발명의 실시예 8에 따른 표시 장치는 표시 기판(800)을 제외하고는 도 1 및 도 2에서 설명한 표시 장치(2000)와 실질적으로 동일하다. 또한, 도 10에 도시된 표시 기판(800)은 제1 내지 제4 상부 전극들(532, 534, 536, 538) 각각의 슬릿 패턴들의 구조 및 스위칭 소자들(SW1, SW2, SW3, SW4)의 배치 구조를 제외하면 도 7 및 도 8에서 설명한 표시 기판(600)과 유사하다. 따라서, 상세한 설명은 차이점 위주로 간략하게 하기로 한다.
도 10을 참조하면, 표시 기판(800)은 절연 기판(미도시), 복수의 신호 라인들, 복수개의 전계 형성 전극들을 포함하고, 전계 형성 전극들의 동작 제어를 위한 스위칭 소자들(SW1, SW2, SW3, SW4)과 액정의 초기 배향을 위한 제1 배향막(미도시)을 포함할 수 있다.
절연 기판은 제1 내지 제4 화소 영역들(PA1, PA2, PA3, PA4)을 갖는다. 제1 화소 영역(PA1)의 제1 방향(D1)에 제2 화소 영역(PA2)이 배치되고, 제3 및 제4 화소 영역(PA3 PA4) 각각은 제1 및 제2 화소 영역(PA1, PA2)의 제2 방향(D2)에 배치된다.
신호 라인들은 제1 및 제2 게이트 라인(GL1, GL2)과 제1 및 제2 데이터 라인(DL2, DL2)을 포함한다. 제1 및 제2 게이트 라인(GL1, GL2)은 제2 방향(D2)으로 연장되고, 제1 및 제2 데이터 라인(DL1, DL2)은 제1 방향(D1)으로 지그재그 형태로 연장될 수 있다. 제1 및 제2 데이터 라인(DL1, DL2)은 제1 및 제2 화소 영역(PA1, PA2)을 사이에 두고 평행 배치될 수 있다.
제1 내지 제4 화소 영역들(PA1, AP2, PA3, PA4) 각각엔 제1 내지 제4 하부 전극들(822, 824, 826, 828)이 형성되고, 제1 내지 제4 하부 전극들(822, 824, 826, 828)과 중첩되어 제1 내지 제4 상부 전극들(832, 834, 836, 838)이 형성된다.
제1 하부 전극(822)은 제1 스위칭 소자(SW1)와 전기적으로 연결된다. 제1 스위칭 소자(SW1)는 제1 게이트 라인(GL1) 및 제2 데이터 라인(DL2)과 연결된다.
제2 하부 전극(824)은 제2 스위칭 소자(SW2)와 전기적으로 연결된다. 제2 스위칭 소자(SW2)는 제2 게이트 라인(GL2) 및 제1 데이터 라인(DL1)과 연결된다.
이처럼, 제1 및 제2 스위칭 소자(SW1, SW2)가 서로 다른 데이터 라인에 연결된다. 또한, 제1 스위칭 소자(SW1)는 제2 데이터 라인(DL2)에 인접하여 배치되고, 제2 스위칭 소자(SW2)는 제1 데이터 라인(DL1)에 인접하여 배치된다. 따라서, 제1 및 제2 스위칭 소자(SW1, SW2)의 배치는 화소 영역별로 대칭되는 구조를 갖는다.
한편, 제3 및 제4 하부 전극들(824, 828) 각각은 제3 및 제4 스위칭 소자(SW3, SW4)와 전기적으로 연결되는데, 제3 및 제4 스위칭 소자(SW3, SW4)의 구조는 제1 및 제2 스위칭 소자(SW1, SW2)의 구조와 동일하다.
제1 내지 제4 상부 전극들(832, 834, 836, 838) 각각은 제1 내지 제4 슬릿 패턴들(833, 835, 837, 838)을 포함하며, 제1 내지 제4 슬릿 패턴들(833, 835, 837, 838)은 도 4를 참조하여 설명한 실시예 3의 슬릿 패턴들과 실질적으로 동일하다.
실시예 9
도 11은 본 발명의 실시예 9에 따른 표시 기판의 평면도이다.
본 발명의 실시예 9에 따른 표시 장치는 표시 기판(900)을 제외하고는 도 1 및 도 2에서 설명한 표시 장치(2000)와 실질적으로 동일하다. 또한, 도 11에 도시된 표시 기판(900)은 화소 영역들 및 데이터 라인들의 형태가 직사각형 구조인 것을 제외하면 도 10을 참조하여 설명한 표시 기판(800)과 유사하다. 따라서, 상세한 설명은 차이점 위주로 간략하게 하기로 한다.
도 11을 참조하면, 표시 기판(900)은 절연 기판(미도시), 복수의 신호 라인들, 복수개의 전계 형성 전극들을 포함하고, 전계 형성 전극들의 동작 제어를 위한 스위칭 소자들(SW1, SW2, SW3, SW4)과 액정의 초기 배향을 위한 제1 배향막(미도시)을 포함할 수 있다.
절연 기판은 제1 내지 제4 화소 영역들(PA1, PA2, PA3, PA4)을 갖는다. 제1 화소 영역(PA1)의 제1 방향(D1)에 제2 화소 영역(PA2)이 배치되고, 제3 및 제4 화소 영역(PA3 PA4) 각각은 제1 및 제2 화소 영역(PA1, PA2)의 제2 방향(D2)에 배치된다. 여기서, 제1 내지 제4 화소 영역들(PA1, PA2, PA3, PA4) 각각은 직사각 형태를 가질 수 있다.
신호 라인들은 제1 및 제2 게이트 라인(GL1, GL2)와 제1 및 제2 데이터 라인(DL2, DL2)을 포함하고, 서로 교차하여 형성된다. 제1 및 제2 게이트 라인(GL1, GL2)은 제2 방향(D2)으로 연장되고, 제1 및 제2 데이터 라인(DL2, DL2)은 제1 방향(D1)으로 연장될 수 있다.
제1 및 제2 데이터 라인(DL1, DL2) 각각은 제1 방향(D1)을 따라서 일직선 형태로 연장될 수 있으며, 제1 및 제2 데이터 라인(DL1, DL2)은 서로 평행 할 수 있다. 제1 및 제2 데이터 라인(DL1, DL2)의 사이에 제1 및 제2 화소 영역(PA1, PA2) 위치하도록 배치된다.
제1 내지 제4 화소 영역들(PA1, AP2, PA3, PA4) 각각엔 제1 내지 제4 하부 전극들(922, 924, 926, 928)이 형성되고, 제1 내지 제4 하부 전극들(922, 924, 926, 928)과 중첩되어 제1 내지 제4 상부 전극들(932, 934, 936, 938)이 형성된다.
제1 내지 제4 상부 전극들(932, 934, 936, 938) 각각은 제1 내지 제4 슬릿 패턴들(933, 935, 937, 938)을 포함하며, 제1 내지 제4 슬릿 패턴들(933, 935, 937, 938)은 도 5를 참조하여 설명한 실시예 4의 슬릿 패턴들과 실질적으로 동일하다.
제1 하부 전극(922)은 제1 스위칭 소자(SW1)와 전기적으로 연결된다. 제1 스위칭 소자(SW1)는 제1 게이트 라인(GL1) 및 제2 데이터 라인(DL2)과 연결된다.
제2 하부 전극(924)은 제2 스위칭 소자(SW2)와 전기적으로 연결된다. 제2 스위칭 소자(SW2)는 제2 게이트 라인(GL2)와 제1 데이터 라인(DL1)과 연결된다.
이처럼, 제1 및 제2 스위칭 소자(SW1, SW2)가 서로 다른 데이터 라인에 연결된다. 또한, 제1 스위칭 소자(SW1)는 제2 데이터 라인(DL2)에 인접하여 배치되고, 제2 스위칭 소자(SW2)는 제1 데이터 라인(DL1)에 인접하여 배치된다. 따라서, 제1 및 제2 스위칭 소자(SW1, SW2)의 배치는 화소 영역별로 대칭되는 구조를 갖는다.
한편, 제3 및 제4 하부 전극(924, 928) 각각은 제3 및 제4 스위칭 소자(SW3, SW4)와 전기적으로 연결되는데, 제3 및 제4 스위칭 소자(SW3, SW4)의 구조는 제1 및 제2 스위칭 소자(SW1, SW2)의 구조와 동일하다.
한편, 제1 및 제2 상부 전극(932, 934)의 제1 및 제2 데이터 라인(DL1, DL2)과 인접한 변들은 제1 및 제2 데이터 라인(DL1, DL2)과 평행할 수 있다. 따라서, 제1 및 제2 상부 전극(932, 934) 각각은 직사각형 구조를 가질 수 있다.
실시예 10
도 12는 본 발명의 실시예 10에 따른 표시 기판의 평면도이다.
본 발명의 실시예 10에 따른 표시 장치는 표시 기판(1000)을 제외하고는 도 1 및 도 2에서 설명한 표시 장치(2000)와 실질적으로 동일하다. 또한, 도 12에 도시된 표시 기판(1000)은 화소 영역들의 형태, 전계 형성 전극들의 형태 및 데이터 라인들의 형태를 제외하면 도 10를 참조하여 설명한 표시 기판(800)과 유사하다. 따라서, 상세한 설명은 차이점 위주로 간략하게 하기로 한다.
도 12를 참조하면, 표시 기판(1000)은 절연 기판(미도시), 복수의 신호 라인들, 복수개의 전계 형성 전극들을 포함하고, 전계 형성 전극들의 동작 제어를 위한 스위칭 소자들(SW1, SW2, SW3, SW4)과 액정의 초기 배향을 위한 제1 배향막(미도시)을 포함할 수 있다.
절연 기판은 제1 내지 제4 화소 영역들(PA1, PA2, PA3, PA4)을 갖는다. 제1 화소 영역(PA1)의 제1 방향(D1)에 제2 화소 영역(PA2)이 배치되고, 제3 및 제4 화소 영역(PA3 PA4) 각각은 제1 및 제2 화소 영역(PA1, PA2)의 제2 방향(D2)에 배치된다.
신호 라인들은 제1 및 제2 게이트 라인(GL1, GL2)과 제1 및 제2 데이터 라인(DL2, DL2)을 포함하고, 서로 교차하여 형성된다. 제1 및 제2 게이트 라인(GL1, GL2)은 제2 방향(D2)으로 연장되고, 제1 게이트 라인(GL1)은 제1 및 제2 화소 영역(PA1, PA2) 사이에 배치된다. 제1 및 제2 데이터 라인(DL2, DL2)은 제1 방향(D1)으로 지그재그 형태로 연장되며, 지그재그 형태는 각 화소 영역 구간에서 적어도 1회 꺽임을 갖는다.
제1 내지 제4 화소 영역들(PA1, PA2, PA3, PA4) 각각엔 제1 내지 제4 하부 전극들(1022, 1024, 1026, 1028)이 형성되고, 제1 내지 제4 하부 전극들(1022, 1024, 1026, 1028)과 중첩되어 제1 내지 제4 상부 전극들(1032, 1034, 1036, 1038)이 형성된다.
제1 내지 제4 상부 전극들(1032, 1034, 1036, 1038) 각각은 액정의 도메인 형성을 위한 제1 내지 제4 슬릿 패턴을(1033, 1035, 1037, 1038)을 포함하며, 제1 내지 제4 슬릿 패턴(1033, 1035, 1037, 1038)은 도 6을 참조하여 설명한 실시예 5의 슬릿 패턴과 실질적으로 동일하다.
제1 하부 전극(1022)은 제1 스위칭 소자(SW1)와 전기적으로 연결된다. 제1 스위칭 소자(SW1)는 제1 게이트 라인(GL1) 및 제2 데이터 라인(DL2)과 연결된다.
제2 하부 전극(1024)은 제2 스위칭 소자(SW2)와 전기적으로 연결된다. 제2 스위칭 소자(SW2)는 제2 게이트 라인(GL2) 및 제1 데이터 라인(DL1)과 연결된다.
제1 및 제2 스위칭 소자(SW1, SW2)가 서로 다른 데이터 라인에 연결된다. 또한, 제1 스위칭 소자(SW1)는 제2 데이터 라인(DL2)에 인접하여 배치되고, 제2 스위칭 소자(SW2)는 제1 데이터 라인(DL1)에 인접하여 배치된다. 따라서, 제1 및 제2 스위칭 소자(SW1, SW2)의 배치는 화소 영역별로 대칭되는 구조를 갖는다.
한편, 제3 및 제4 하부 전극(924, 928) 각각은 제3 및 제4 스위칭 소자(SW3, SW4)와 전기적으로 연결되는데, 제3 및 제4 스위칭 소자(SW3, SW4)의 구조는 제1 및 제2 스위칭 소자(SW1, SW2)의 구조와 실질적으로 동일하다.
또한, 제1 및 제2 데이터 라인(DL1, DL2)의 형태는 도 6을 참조하여 설명한 실시예 5의 제1 및 제2 데이터 라인와 실질적으로 동일하다.
상술한 바에 있어서, 본 발명의 예시적인 실시예들을 설명하였지만, 본 발명은 이에 한정되지 않으며 해당 기술 분야에서 통상의 지식을 가진 자라면 다음에 기재하는 특허청구범위의 개념과 범위를 벗어나지 않는 범위 내에서 다양한 변경 및 변형이 가능하다는 것을 이해할 수 있을 것이다.
본 발명의 실시예들에 따른 표시 기판 및 이를 포함하는 표시 장치에 따르면, 싱글 도메인의 장점인 투과율 향상과 함께 멀티 도메인의 장점인 시야각 및 시인성 향상을 이룬다. 따라서 본 발명은 표시 품질을 향상시키기 위한 표시 장치에서 사용될 수 있다.
또한, 종래 멀티 도메인 형성이 어려운 소형 표시 장치에서 멀티 도메인을 형성함으로써 시야각 및 시인성을 향상시킨다. 따라서, 소형 표시 장치의 표시 품질을 향상시키기 위하여 사용될 수 있고, 표시 장치에서 투과율 저하 없이 시야각 및 시인성을 향상시키기 위하여 적용될 수 있다.
2000, 3000: 표시 장치 10: 액티브 패턴
12: 반도체층 14: 오믹 콘택층
22, 32: 제1 편광판 24, 34: 제2 편광판
110, 610, 1110, 1310: 절연 기판 112, 612: 게이트 절연막
114, 614: 제1 페시베이션층 116, 616: 제2 페시베이층
100, 200, 300, 400, 500, 600, 700, 800, 900, 1000: 표시 기판
122, 222, 322, 422, 522, 622, 722, 822, 922, 1022: 제1 하부 기판
124, 224, 324, 424, 524, 624, 724, 824, 924, 1024: 제2 하부 기판
126, 226, 326, 426, 526, 626, 726, 826, 926, 1026: 제3 하부 기판
128, 228, 328, 428, 528, 628, 728, 828, 928, 1028: 제4 하부 기판
132, 232, 332, 432, 532, 632, 732, 832, 932, 1032: 제1 상부 기판
133, 233, 333, 433, 533, 633, 733, 833, 933, 1033: 제1 슬릿 패턴
134, 234, 334, 434, 534, 634, 734, 834, 934, 1034: 제2 상부 기판
135, 235, 335, 435, 535, 635, 735, 835, 935, 1035: 제2 슬릿 패턴
136, 236, 336, 436, 536, 636, 736, 836, 936, 1036: 제3 상부 기판
137, 237, 337, 437, 537, 637, 737, 837, 937, 1037: 제3 슬릿 패턴
138, 238, 338, 438, 538, 638, 738, 838, 938, 1038: 제4 상부 기판
139, 239, 339, 439, 539, 639, 739, 839, 939, 1039: 제4 슬릿 패턴
233a, 333a, 433a, 533a: 제1 굴곡부
235a, 335a, 435a, 533b: 제2 굴곡부
237a, 337a, 437a, 535a: 제3 굴곡부
239a, 339a, 439a, 535b: 제4 굴곡부
140, 640: 제1 배향막 1140, 1340: 제2 배향막
537a: 제5 굴곡부 537b: 제6 굴곡부
539a: 제7 굴곡부 639b: 제8 굴곡부
1100, 1300: 대향 기판 1200, 1400: 액정층
GL1, GL2, GL3, GL4: 제1 내지 제4 게이트 라인
DL1, DL2, DL3, DL4: 제1 내지 제4 데이터 라인
SW1, SW2, SW3, SW4: 제1 내지 제4 스위칭 소자
PA1, PA2, PA3, PA4: 제1 내지 제4 화소 영역
SE: 소스 전극 GE: 게이트 전극
DE: 드레인 전극 BM: 차광 패턴
CF: 컬러 필터

Claims (36)

  1. 제1 화소 영역 및 상기 제1 화소 영역의 제1 방향에 배치된 제2 화소 영역을 갖는 절연 기판;
    상기 절연 기판 상에 상기 제1 방향과 교차하는 제2 방향으로 연장되고 상기 제1 화소 영역과 상기 제2 화소 영역 사이에 배치된 제1 게이트 라인;
    상기 제1 및 제2 화소 영역 각각에 형성된 제1 하부 전극 및 제2 하부 전극;
    상기 제1 화소 영역에 상기 제1 하부 전극과 중첩되고, 상기 제1 및 제2 방향과 다른 제3 방향으로 연장된 제1 슬릿 패턴을 갖는 제1 상부 전극; 및
    상기 제2 화소 영역에 상기 제2 하부 전극과 중첩되고, 상기 제1 내지 제3 방향과 다른 제4 방향으로 연장된 제2 슬릿 패턴을 갖는 제2 상부 전극을 포함하는 표시 기판.
  2. 제 1 항에 있어서, 상기 제1 및 제2 상부 전극이 형성된 절연 기판 상에 형성되고, 상기 제1 및 제2 화소 영역 각각에서의 배향 방향이 서로 동일한 배향막을 더 포함하는 표시 기판.
  3. 제 2 항에 있어서, 상기 배향막의 배향 방향은 상기 제1 방향 또는 상기 제2 방향인 것을 특징으로 하는 표시 기판.
  4. 제 1 항에 있어서, 상기 제2 방향은 상기 제1 방향에 대하여 수직한 방향이고,
    상기 제3 방향과 상기 제4 방향은 상기 제1 게이트 라인을 기준으로 서로 대칭 구조인 것을 특징으로 하는 표시 기판.
  5. 제 1 항에 있어서, 상기 절연 기판은 상기 제1 및 제2 화소 영역 각각의 상기 제2 방향에 배치된 제3 화소 영역 및 제4 화소 영역을 더 포함하고,
    상기 제3 및 제4 화소 영역 각각에 형성된 제3 하부 전극 및 제4 하부 전극;
    상기 제3 화소 영역에 상기 제3 하부 전극과 중첩되고, 상기 제3 방향으로 연장된 제3 슬릿 패턴을 갖는 제3 상부 전극; 및
    상기 제4 화소 영역에 상기 제4 하부 전극과 중첩되고, 상기 제4 방향으로 연장된 제4 슬릿 패턴을 갖는 제4 상부 전극을 더 포함하는 것을 특징으로 하는 표시 기판.
  6. 제 1 항에 있어서, 상기 제1 게이트 라인과 평행한 제2 게이트 라인;
    상기 제1 및 제2 게이트 라인과 교차하는 제1 데이터 라인;
    상기 제1 화소 영역에 형성되며 상기 제1 게이트 라인 및 상기 제1 데이터 라인과 전기적으로 연결된 제1 스위칭 소자; 및
    상기 제2 화소 영역에 형성되며 상기 제2 게이트 라인 및 상기 제1 데이터 라인과 전기적으로 연결된 제2 스위칭 소자를 더 포함하고,
    상기 제1 및 제2 하부 전극 또는 상기 제1 및 제2 상부 전극 각각은 상기 제1 및 제2 스위칭 소자와 전기적으로 연결된 것을 특징으로 하는 표시 기판.
  7. 제 1 항에 있어서, 상기 제1 게이트 라인과 평행한 제2 게이트 라인;
    상기 제1 및 제2 게이트 라인과 교차하고 서로 평행한 제1 데이터 라인 및 제2 데이터 라인;
    상기 제1 화소 영역에 형성되며 상기 제1 게이트 라인 및 상기 제2 데이터 라인과 전기적으로 연결된 제1 스위칭 소자; 및
    상기 제2 화소 영역에 형성되며 상기 제2 게이트 라인 및 상기 제1 데이터 라인과 전기적으로 연결된 제2 스위칭 소자를 더 포함하고,
    상기 제1 및 제2 하부 전극 또는 상기 제1 및 제2 상부 전극 각각은 상기 제1 및 제2 스위칭 소자와 전기적으로 연결된 것을 특징으로 하는 표시 기판.
  8. 제 7 항에 있어서, 상기 제1 및 제2 데이터 라인은 상기 제1 및 제2 화소 영역을 사이에 두고 배치되며,
    상기 제1 스위칭 소자는 상기 제2 데이터 라인에 인접하여 배치되고, 상기 제2 스위칭 소자는 상기 제1 데이터 라인에 인접하여 배치된 것을 특징으로 하는 표시 기판.
  9. 제 1 항에 있어서, 상기 제1 게이트 라인과 교차하고 상기 제1 및 제 화소 영역을 사이에 두고 배치된 서로 평행한 제1 및 제2 데이터 라인을 포함하고,
    상기 제1 및 제2 데이터 라인 각각에 인접한 상기 제1 및 제2 상부 전극의 변들은 상기 제1 및 제2 데이터 라인과 평행한 것을 특징으로 하는 표시 기판.
  10. 제 9 항에 있어서, 상기 제1 및 제2 데이터 라인 각각은 상기 제1 슬릿 패턴과 평행하게 연장된 부분 및 상기 제2 슬릿 패턴과 평행하게 연장된 부분을 포함하는 것을 특징으로 하는 표시 기판.
  11. 제 9 항에 있어서, 상기 제1 및 제2 데이터 라인 각각은 상기 제1 방향을 따라서 일직선 형태로 연장된 것을 특징으로 하는 표시 기판.
  12. 제 1 항에 있어서, 상기 제1 슬릿 패턴은 양단 중 적어도 일단에 상기 제2 방향에 대한 상기 제3 방향의 경사각 보다 작은 경사각을 가지는 제1 굴곡부를 포함하고,
    상기 제2 슬릿 패턴은 양단 중 적어도 일단에 상기 제2 방향에 대한 상기 제4 방향의 경사각 보다 작은 경사각을 가지는 제2 굴곡부를 포함하는 것을 특징으로 하는 표시 기판.
  13. 제1 화소 영역 및 상기 제1 화소 영역의 제1 방향에 배치된 제2 화소 영역을 갖는 절연 기판;
    상기 절연 기판 상에 상기 제1 방향과 교차하는 제2 방향으로 연장되고 상기 제1 화소 영역과 상기 제2 화소 영역 사이에 배치된 제1 게이트 라인;
    상기 제1 및 제2 화소 영역 각각에 형성된 제1 하부 전극 및 제2 하부 전극;
    상기 제1 화소 영역에 상기 제1 하부 전극과 중첩되고, 상기 제1 방향을 향해서 상기 제1 및 제2 방향과 다르고 서로 다른 제3 방향 및 제4 방향으로 순차적으로 연장된 제1 슬릿 패턴을 갖는 제1 상부 전극;
    상기 제2 화소 영역에 상기 제2 하부 전극과 중첩되고, 상기 제1 방향을 향해서 상기 제4 방향 및 제3 방향으로 순차적으로 연장된 제2 슬릿 패턴을 갖는 제2 상부 전극을 포함하는 표시 기판.
  14. 제 13 항에 있어서, 상기 제1 및 제2 상부 전극이 형성된 절연 기판 상에 형성되고, 상기 제1 및 제2 화소 영역 각각에서의 배향 방향이 서로 동일한 배향막을 더 포함하는 표시 기판.
  15. 제 14 항에 있어서, 상기 배향막의 배향 방향은 상기 제1 방향 또는 상기 제2 방향인 것을 특징으로 하는 표시 기판.
  16. 제 13 항에 있어서, 상기 제2 방향은 상기 제1 방향에 대하여 수직한 방향이고,
    상기 제3 방향과 상기 제4 방향은 상기 제2 방향으로 연장된 가상의 선을 기준으로 서로 대칭 구조인 것을 특징으로 하는 표시 기판.
  17. 제 13 항에 있어서, 상기 절연 기판은 상기 제1 및 제2 화소 영역 각각의 상기 제2 방향에 배치된 제3 화소 영역 및 제4 화소 영역을 더 포함하고,
    상기 제3 및 제4 화소 영역 각각에 형성된 제3 하부 전극 및 제4 하부 전극;
    상기 제3 화소 영역에 상기 제3 하부 전극과 중첩되고, 상기 제1 방향을 향해서 상기 제3 방향 및 제4 방향으로 순차적으로 연장된 제3 슬릿 패턴을 갖는 제3 상부 전극; 및
    상기 제4 화소 영역에 상기 제4 하부 전극과 중첩되고, 상기 제1 방향을 향해서 상기 제4 방향 및 제3 방향으로 순차적으로 연장된 제4 슬릿 패턴을 갖는 제4 상부 전극을 더 포함하는 것을 특징으로 하는 표시 기판.
  18. 제 13 항에 있어서, 상기 제1 게이트 라인과 평행한 제2 게이트 라인;
    상기 제1 및 제2 게이트 라인과 교차하고 서로 평행한 제1 데이터 라인 및 제2 데이터 라인;
    상기 제1 화소 영역에 형성되며 상기 제1 게이트 라인 및 상기 제2 데이터 라인과 전기적으로 연결된 제1 스위칭 소자; 및
    상기 제2 화소 영역에 형성되며 상기 제2 게이트 라인 및 상기 제1 데이터 라인과 전기적으로 연결된 제2 스위칭 소자를 더 포함하고,
    상기 제1 및 제2 하부 전극 또는 상기 제1 및 제2 상부 전극 각각은 상기 제1 및 제2 스위칭 소자와 전기적으로 연결된 것을 특징으로 하는 표시 기판.
  19. 제 18 항에 있어서, 상기 제1 및 제2 데이터 라인은 상기 제1 및 제2 화소 영역을 사이에 두고 배치되며,
    상기 제1 스위칭 소자는 상기 제2 데이터 라인에 인접하여 배치되고, 상기 제2 스위칭 소자는 상기 제1 데이터 라인에 인접하여 배치된 것을 특징으로 하는 표시 기판.
  20. 제 13 항에 있어서, 상기 제1 게이트 라인과 교차하고 상기 제1 및 제2 화소 영역을 사이에 두고 배치된 서로 평행한 제1 및 제2 데이터 라인을 더 포함하고,
    상기 제1 및 제2 데이터 라인 각각에 인접한 상기 제1 및 제2 상부 전극의 변들은 상기 제1 및 제2 데이터 라인과 평행한 것을 특징으로 하는 표시 기판.
  21. 제 20 항에 있어서, 상기 제1 및 제2 데이터 라인 각각은 상기 제1 슬릿 패턴과 평행하게 연장된 부분 및 상기 제2 슬릿 패턴과 평행하게 연장된 부분을 포함하는 것을 특징으로 하는 표시 기판.
  22. 제 13 항에 있어서, 상기 제1 슬릿 패턴은 일단에 형성되고 상기 제2 방향에 대한 상기 제3 방향의 경사각보다 작은 경사각을 갖는 제1 굴곡부 및 타단에 형성되고 상기 제2 방향에 대한 상기 제4 방향의 경사각 보다 작은 경사각을 가지는 제2 굴곡부 중 적어도 하나를 포함하고,
    상기 제2 슬릿 패턴은 일단에 형성되고 상기 제2 방향에 대한 상기 제4 방향의 경사각 보다 작은 경사각을 갖는 제3 굴곡부 및 타단에 형성되고 상기 제2 방향에 대한 상기 제3 방향의 경사각 보다 작은 경사각을 가지는 제4 굴곡부 중 적어도 하나를 포함하는 것을 특징으로 하는 표시 기판.
  23. 제1 화소 영역 및 상기 제1 화소 영역의 제1 방향에 배치된 제2 화소 영역을 갖는 절연 기판과, 상기 절연 기판 상에 상기 제1 방향과 교차하는 제2 방향으로 연장되고 상기 제1 화소 영역과 상기 제2 화소 영역 사이에 배치된 제1 게이트 라인과, 상기 제1 및 제2 화소 영역 각각에 형성된 제1 하부 전극 및 제2 하부 전극과, 상기 제1 화소 영역에 상기 제1 하부 전극과 중첩되고 상기 제1 및 제2 방향과 다른 제3 방향으로 연장된 제1 슬릿 패턴을 갖는 제1 상부 전극과, 상기 제2 화소 영역에 상기 제2 하부 전극과 중첩되고 상기 제1 내지 제3 방향과 다른 제4 방향으로 연장된 제2 슬릿 패턴을 갖는 제2 상부 전극을 포함하는 표시 기판;
    상기 표시 기판과 대향하고 상기 제1 및 제2 화소 영역에 중첩하는 컬러 필터들이 형성된 대향 기판; 및
    상기 표시 기판과 상기 대향 기판 사이에 개재되는 액정층을 포함하는 표시 장치.
  24. 제 23 항에 있어서, 상기 제1 및 제2 상부 전극이 형성된 절연 기판 상에 형성되고, 상기 제1 및 제2 화소 영역 각각에서의 배향 방향이 서로 동일한 제1 배향막을 더 포함하는 표시 장치.
  25. 제 24 항에 있어서, 상기 제1 배향막의 배향 방향은 상기 제1 방향 또는 상기 제2 방향인 것을 특징으로 하는 표시 장치.
  26. 제 24 항에 있어서, 상기 컬러 필터들이 형성된 대향 기판 상에 형성되고, 상기 제1 및 제2 화소 영역에 대향하는 부분에서의 배향 방향이 서로 동일한 제2 배향막을 더 포함하는 표시 장치.
  27. 제 26 항에 있어서, 상기 제2 배향막의 배향 방향은 상기 제1 배향막의 배향 방향과 동일한 것을 특징으로 하는 표시 장치.
  28. 제 23 항에 있어서, 상기 표시 기판의 하부면에 배치되고 상기 제1 배향막의 배향 방향과 동일한 편광축을 갖는 제1 편광판; 및
    상기 대향 기판의 상부면에 배치되고 상기 제1 편광판의 편광축에 대하여 수직한 편광축을 갖는 제2 편광판을 더 포함하는 것을 특징으로 하는 표시 장치.
  29. 제 23 항에 있어서, 상기 제2 방향은 상기 제1 방향에 대하여 수직한 방향이고,
    상기 제3 방향과 상기 제4 방향은 상기 제1 게이트 라인을 기준으로 서로 대칭 구조인 것을 특징으로 하는 표시 기판.
  30. 제1 화소 영역 및 상기 제1 화소 영역의 제1 방향에 배치된 제2 화소 영역을 갖는 절연 기판과, 상기 절연 기판 상에 상기 제1 방향과 교차하는 제2 방향으로 연장되고 상기 제1 화소 영역과 상기 제2 화소 영역 사이에 배치된 제1 게이트 라인과, 상기 제1 및 제2 화소 영역 각각에 형성된 제1 하부 전극 및 제2 하부 전극과, 상기 제1 화소 영역에 상기 제1 하부 전극과 중첩되고 상기 제1 방향을 향해서 상기 제1 및 제2 방향과 다르고 서로 다른 제3 방향 및 제4 방향으로 순차적으로 연장된 제1 슬릿 패턴을 갖는 제1 상부 전극과, 상기 제2 화소 영역에 상기 제2 하부 전극과 중첩되고 상기 제1 방향을 향해서 상기 제4 방향 및 제3 방향으로 순차적으로 연장된 제2 슬릿 패턴을 갖는 제2 상부 전극을 포함하는 표시 기판;
    상기 표시 기판과 대향하고 상기 제1 및 제2 화소 영역에 중첩하는 컬러 필터들이 형성된 대향 기판; 및
    상기 표시 기판과 상기 대향 기판 사이에 개재되는 액정층을 포함하는 표시 장치.
  31. 제 30 항에 있어서, 상기 제1 및 제2 상부 전극이 형성된 절연 기판 상에 형성되고, 상기 제1 및 제2 화소 영역 각각에서의 배향 방향이 서로 동일한 제1 배향막을 더 포함하는 표시 장치.
  32. 제 31 항에 있어서, 상기 제1 배향막의 배향 방향은 상기 제1 방향 또는 상기 제2 방향인 것을 특징으로 하는 표시 장치.
  33. 제 32 항에 있어서, 상기 컬러 필터들이 형성된 대향 기판 상에 형성되고, 상기 제1 및 제2 화소 영역에 대향하는 부분에서의 배향 방향이 서로 동일한 제2 배향막을 더 포함하는 표시 장치.
  34. 제 33 항에 있어서, 상기 제2 배향막의 배향 방향은 상기 제1 배향막의 배향 방향과 동일한 것을 특징으로 하는 표시 장치.
  35. 제 30 항에 있어서, 상기 표시 기판의 하부면에 배치되고 상기 제1 배향막의 배향 방향과 동일한 편광축을 갖는 제1 편광판; 및
    상기 대향 기판의 상부면에 배치되고 상기 제1 편광판의 편광축에 대하여 수직한 편광축을 갖는 제2 편광판을 더 포함하는 것을 특징으로 하는 표시 장치.
  36. 제 30 항에 있어서, 상기 제2 방향은 상기 제1 방향에 대하여 수직한 방향이고,
    상기 제3 방향과 상기 제4 방향은 상기 제2 방향으로 연장된 가상의 직선을 기준으로 서로 대칭 구조인 것을 특징으로 하는 표시 기판.
KR1020100117361A 2010-11-24 2010-11-24 표시 기판 및 이를 포함하는 표시 장치 KR20120055909A (ko)

Priority Applications (7)

Application Number Priority Date Filing Date Title
KR1020100117361A KR20120055909A (ko) 2010-11-24 2010-11-24 표시 기판 및 이를 포함하는 표시 장치
US13/283,409 US20120127148A1 (en) 2010-11-24 2011-10-27 Display substrate, display panel and display device
JP2011251692A JP5893356B2 (ja) 2010-11-24 2011-11-17 表示基板、表示パネル、及び表示装置
TW100142627A TWI544523B (zh) 2010-11-24 2011-11-21 顯示基板、顯示面板以及顯示裝置
CN201110386135.2A CN102566176B (zh) 2010-11-24 2011-11-22 显示衬底、显示面板和显示装置
EP11190218.5A EP2458432B1 (en) 2010-11-24 2011-11-23 Display substrate, display panel and display device
US16/003,055 US11333937B2 (en) 2010-11-24 2018-06-07 Display substrate, display panel and display device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020100117361A KR20120055909A (ko) 2010-11-24 2010-11-24 표시 기판 및 이를 포함하는 표시 장치

Publications (1)

Publication Number Publication Date
KR20120055909A true KR20120055909A (ko) 2012-06-01

Family

ID=46608198

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020100117361A KR20120055909A (ko) 2010-11-24 2010-11-24 표시 기판 및 이를 포함하는 표시 장치

Country Status (1)

Country Link
KR (1) KR20120055909A (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20170044784A (ko) * 2015-10-15 2017-04-26 삼성디스플레이 주식회사 액정 표시 장치

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20170044784A (ko) * 2015-10-15 2017-04-26 삼성디스플레이 주식회사 액정 표시 장치

Similar Documents

Publication Publication Date Title
US8711311B2 (en) Fringe field switching mode liquid crystal display panel
JP5057500B2 (ja) 多重ドメイン液晶表示装置及びそれに用いられる表示板
JP3120751B2 (ja) 横電界方式の液晶表示装置
US7978296B2 (en) Liquid crystal display and thin film transistor substrate therefor
JP3826217B2 (ja) フリンジフィールドスイッチングモード液晶表示装置
US8514270B2 (en) Liquid crystal display
KR100824251B1 (ko) 능동 매트릭스 액정 표시 장치
US8345196B2 (en) Liquid crystal display
US7342633B2 (en) Liquid crystal display and thin film transistor array panel therefor
US20120249913A1 (en) Liquid crystal display device and method of manufacturing the same
US20070182908A1 (en) Liquid crystal display and thin film transistor array panel therefor
US7847906B2 (en) Liquid crystal display
US7430032B2 (en) Multi-domain liquid crystal display device and fabrication method with central and peripheral control electrodes formed on same layer and plurality of field distortion slits formed in pixel electrode
KR20060135537A (ko) 액정 구동 전극, 액정 표시 장치, 및 그 제조 방법
US9170426B2 (en) Array substrate for liquid crystal display device and three-dimensional image display device including the same
WO2018131533A1 (ja) 液晶表示装置
US6864935B2 (en) Liquid crystal display
KR102053439B1 (ko) 횡전계형 액정표시장치 어레이 기판
JP2003107508A (ja) マルチドメイン垂直配向型液晶ディスプレイ
JP2004361946A (ja) 液晶表示装置
KR101897744B1 (ko) 횡전계형 액정표시장치
JP5271021B2 (ja) 液晶表示装置
KR20120055909A (ko) 표시 기판 및 이를 포함하는 표시 장치
KR20110066724A (ko) 횡전계형 액정표시장치용 어레이 기판 및 이의 제조 방법
KR100839835B1 (ko) 횡전계방식 액정표시장치용 어레이기판과 그 제조방법

Legal Events

Date Code Title Description
A201 Request for examination
N231 Notification of change of applicant
E601 Decision to refuse application