WO2023136515A1 - 표시 장치 - Google Patents

표시 장치 Download PDF

Info

Publication number
WO2023136515A1
WO2023136515A1 PCT/KR2022/021591 KR2022021591W WO2023136515A1 WO 2023136515 A1 WO2023136515 A1 WO 2023136515A1 KR 2022021591 W KR2022021591 W KR 2022021591W WO 2023136515 A1 WO2023136515 A1 WO 2023136515A1
Authority
WO
WIPO (PCT)
Prior art keywords
electrode
disposed
pixel
layer
sub
Prior art date
Application number
PCT/KR2022/021591
Other languages
English (en)
French (fr)
Inventor
차종환
강기녕
김진택
문홍준
Original Assignee
삼성디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성디스플레이 주식회사 filed Critical 삼성디스플레이 주식회사
Publication of WO2023136515A1 publication Critical patent/WO2023136515A1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/131Interconnections, e.g. wiring lines or terminals
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices with at least one potential-jump barrier or surface barrier specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/48Semiconductor devices with at least one potential-jump barrier or surface barrier specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor body packages
    • H01L33/62Arrangements for conducting electric current to or from the semiconductor body, e.g. lead-frames, wire-bonds or solder balls
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/16Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof the devices being of types provided for in two or more different main groups of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. forming hybrid circuits
    • H01L25/167Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof the devices being of types provided for in two or more different main groups of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. forming hybrid circuits comprising optoelectronic devices, e.g. LED, photodiodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/124Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or layout of the wiring layers specially adapted to the circuit arrangement, e.g. scanning lines in LCD pixel circuits
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices with at least one potential-jump barrier or surface barrier specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/02Semiconductor devices with at least one potential-jump barrier or surface barrier specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies
    • H01L33/20Semiconductor devices with at least one potential-jump barrier or surface barrier specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies with a particular shape, e.g. curved or truncated substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices with at least one potential-jump barrier or surface barrier specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/36Semiconductor devices with at least one potential-jump barrier or surface barrier specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the electrodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices with at least one potential-jump barrier or surface barrier specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/36Semiconductor devices with at least one potential-jump barrier or surface barrier specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the electrodes
    • H01L33/38Semiconductor devices with at least one potential-jump barrier or surface barrier specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the electrodes with a particular shape
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices with at least one potential-jump barrier or surface barrier specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/44Semiconductor devices with at least one potential-jump barrier or surface barrier specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the coatings, e.g. passivation layer or anti-reflective coating
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/122Pixel-defining structures or layers, e.g. banks
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/30Devices specially adapted for multicolour light emission
    • H10K59/35Devices specially adapted for multicolour light emission comprising red-green-blue [RGB] subpixels
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/03Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
    • H01L25/04Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
    • H01L25/075Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L33/00
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/03Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
    • H01L25/04Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
    • H01L25/075Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L33/00
    • H01L25/0753Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L33/00 the devices being arranged next to each other
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/15Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components with at least one potential-jump barrier or surface barrier specially adapted for light emission

Definitions

  • the present invention relates to a display device.
  • OLEDs organic light emitting displays
  • LCDs liquid crystal displays
  • a device for displaying an image of a display device includes a display panel such as an organic light emitting display panel or a liquid crystal display panel.
  • the light emitting display panel may include a light emitting element.
  • a light emitting diode LED
  • OLED organic light emitting diode
  • an organic light emitting diode OLED
  • an inorganic material as a fluorescent material and inorganic light emitting diodes.
  • An object to be solved by the present invention is to provide a display device having an electrode arrangement structure with improved electrical characteristics.
  • An object of the present invention is to provide a display device capable of preventing contact failure due to a lower step.
  • a display device for solving the above problems includes a plurality of electrode patterns disposed apart from each other in a first direction, a via layer disposed on the plurality of electrode patterns, and a portion of the via layer on the plurality of electrode patterns.
  • each of the plurality of first electrodes is the via
  • One of the plurality of electrode patterns is contacted through a plurality of first electrode contact holes penetrating the layer, and the plurality of first electrode contact holes are spaced apart from each other in the first direction.
  • first electrode is electrically connected to the first voltage wire and the second electrode may be electrically connected to the second voltage line.
  • a third voltage wire extending in the second direction and intersecting the first voltage wire
  • a fourth voltage wire extending in the second direction and intersecting the second voltage wire, wherein the fourth voltage wire is It may be spaced apart from the third voltage wire in the first direction with the plurality of electrode patterns interposed therebetween, and the second electrode may be electrically connected to the fourth voltage wire.
  • Each of the plurality of second electrodes includes an electrode stem extending in the first direction, and the electrode stem forms a second electrode contact hole penetrating the via layer at a portion overlapping the fourth voltage wire in a plan view. Through this, it may contact the fourth voltage wire.
  • Each of the plurality of second electrodes includes an electrode stem portion extending in the first direction, a plurality of electrode branch portions extending in the second direction and spaced apart from the first electrode, and the electrode stem portion and the electrode branch portion. and a plurality of first electrode connection parts electrically connected to the parts, and the light emitting element may be disposed on any one of the first electrode and the electrode branch parts.
  • Each of the plurality of first electrodes includes an electrode main part extending in the second direction and spaced apart from the electrode branch part of the second electrode, and spaced apart from the electrode stem part in the second direction and extending in the first direction. and a second electrode connecting portion electrically connecting the electrode main portion and the electrode fragment, wherein the plurality of first electrodes may be spaced apart from each other in the first direction.
  • the plurality of electrode branching parts include a first electrode branching part included in any one of the plurality of second electrodes and a second electrode branching part included in another one of the plurality of second electrodes
  • the light emitting element includes a first light emitting element having a first end disposed on the first electrode and a second end disposed on the first electrode branch, and a first light emitting element having a first end disposed on the first electrode and a second end disposed on the first electrode branch.
  • the second light emitting device may include a second light emitting device disposed on the second electrode branch portion having another end.
  • It may further include an electrode line spaced apart from the electrode stem of the second electrode in the second direction and extending in the first direction, and the plurality of first electrodes may be disposed spaced apart from the electrode line.
  • a layer may be further included, and the electrode stem portion may be disposed in the first sub-region.
  • the bank layer may overlap the plurality of first electrode contact holes.
  • the plurality of light emitting elements may be disposed between the first bank pattern and the second bank pattern.
  • the first electrode is disposed to cover the first bank pattern, a portion of the second electrode is disposed on the second bank pattern, and a width of a portion of the first electrode disposed on the first bank pattern may be greater than a width of a portion of the second electrode disposed on the second bank pattern.
  • a display device for solving the above problems includes a plurality of pixels arranged in a first direction and a second direction crossing the first direction, disposed on the plurality of pixels, and extending in the first direction.
  • a first voltage wire and a second voltage wire spaced apart from each other in the second direction, a third voltage wire and a fourth voltage wire disposed in the pixel, extending in the second direction, and spaced apart from each other in the first direction;
  • a plurality of electrode patterns disposed between the first voltage wire and the second voltage wire and spaced apart from each other in the first direction, and a plurality of electrode patterns overlapping any one of the plurality of electrode patterns and extending in the second direction.
  • first electrodes a plurality of second electrodes extending in the second direction and disposed spaced apart from the plurality of first electrodes between the plurality of first electrodes, and the plurality of first electrodes and the plurality of electrodes It includes a plurality of light emitting elements disposed on a second electrode, each of the plurality of first electrodes is in contact with each of the plurality of electrode patterns through a plurality of first electrode contact holes, and the plurality of first electrodes Contact holes are spaced apart from each other in the first direction.
  • the plurality of pixels include a first pixel and a second pixel adjacent to the first pixel in the second direction, and the first voltage wire of the first pixel is connected to the second voltage wire of the second pixel. Adjacently opposite to each other in a second direction, the first pixel and the second pixel may share the third voltage wire and the fourth voltage wire.
  • the plurality of pixels further include a third pixel adjacent to the first pixel in the first direction, and the fourth voltage line and the second electrode contact hole are disposed at a boundary between the first pixel and the third pixel. It can be.
  • the plurality of pixels include a first pixel and a second pixel adjacent to the first pixel in the second direction, and the first voltage line of the first pixel is connected to the first voltage line of the second pixel. Adjacently opposite to each other in a second direction, the first pixel and the second pixel may share the third voltage wire and the fourth voltage wire.
  • the distance between the second electrode contact hole of the first pixel and the second electrode contact hole of the second pixel is the distance between the third electrode contact hole of the first pixel and the third electrode contact hole of the second pixel. may be greater than the gap between them.
  • a display device may include electrodes having a novel arrangement structure disposed to correspond to lower conductive layers.
  • the display device can prevent electrical connection defects and pattern defects that may occur due to the lower step.
  • FIG. 1 is a schematic plan view of a display device according to an exemplary embodiment.
  • FIG. 2 is a schematic diagram illustrating an arrangement of a plurality of wires of a display device according to an exemplary embodiment.
  • 3 is an equivalent circuit diagram of one sub-pixel according to an exemplary embodiment.
  • FIG. 4 is a layout diagram illustrating arrangements of a plurality of conductive layers and a semiconductor layer disposed in a display device according to an exemplary embodiment.
  • 5 and 6 are layout views separately illustrating some of the plurality of conductive layers and semiconductor layers of FIG. 4 .
  • FIG. 7 is a plan view illustrating arrangements of some of the conductive layers of FIG. 4 and electrodes disposed on one pixel.
  • FIG. 8 is a schematic plan view illustrating a plurality of electrodes and a bank layer disposed in one pixel of a display device according to an exemplary embodiment.
  • FIGS. 4 and 8 are cross-sectional views taken along lines N1-N1', N2-N2', and N3-N3' of FIGS. 4 and 8 .
  • FIGS. 4 and 8 are cross-sectional views taken along the line Q1-Q1' of FIGS. 4 and 8 .
  • FIG. 11 is a cross-sectional view taken along lines Q2-Q2' and Q3-Q3' of FIGS. 4 and 8;
  • FIG. 12 is a cross-sectional view taken along line N4-N4' of FIG. 8 .
  • FIG. 13 is an enlarged view of parts A and B of FIG. 8 .
  • FIG. 14 is a cross-sectional view taken along lines N5-N5' and N6-N6' of FIG. 13;
  • 15 is a schematic diagram of a light emitting device according to an embodiment.
  • 16 is a plan view illustrating relative arrangements of some wirings and electrodes and a bank layer disposed in different pixels of a display device according to an exemplary embodiment.
  • FIG. 17 is a plan view illustrating relative arrangements of some wires and electrodes disposed in a plurality of pixels of the display device of FIG. 16 .
  • FIG. 18 is a plan view illustrating relative arrangements of some wirings, electrodes, and a bank layer disposed in different pixels of a display device according to another exemplary embodiment.
  • FIG. 19 is a plan view illustrating relative arrangements of some wires and electrodes disposed in a plurality of pixels of the display device of FIG. 18 .
  • 20 and 21 are plan views illustrating relative arrangements of some wirings and electrodes and a bank layer disposed in different pixels of a display device according to another embodiment.
  • 22 is a plan view illustrating electrodes disposed in one pixel of a display device according to another exemplary embodiment.
  • FIG. 23 is a plan view illustrating electrodes and connection electrodes disposed on one pixel of a display device according to another exemplary embodiment.
  • 24 is a plan view illustrating electrodes and connection electrodes disposed on one pixel of a display device according to another exemplary embodiment.
  • 25 is a cross-sectional view taken along line N7-N7' of FIG. 24;
  • 26 is a plan view illustrating electrodes disposed in one pixel of a display device according to another exemplary embodiment.
  • FIG. 27 is a cross-sectional view taken along lines N8-N8' and N9-N9' of FIG. 26;
  • FIG. 28 is a cross-sectional view of a display device according to an exemplary embodiment.
  • 29 to 31 are cross-sectional views of a display device according to another exemplary embodiment.
  • FIG. 1 is a schematic plan view of a display device according to an exemplary embodiment.
  • the display device 10 displays a moving image or a still image.
  • the display device 10 may refer to any electronic device providing a display screen.
  • An electronic notebook, an electronic book, a portable multimedia player (PMP), a navigation device, a game machine, a digital camera, a camcorder, and the like may be included in the display device 10 .
  • the display device 10 includes a display panel providing a display screen.
  • the display panel include an inorganic light emitting diode display panel, an organic light emitting display panel, a quantum dot light emitting display panel, a plasma display panel, and a field emission display panel.
  • the display panel a case in which an inorganic light emitting diode display panel is applied is exemplified, but the present invention is not limited thereto, and the same technical idea may be applied to other display panels if applicable.
  • the shape of the display device 10 may be variously modified.
  • the display device 10 may have a shape such as a horizontally long rectangle, a vertically long rectangle, a square, a rectangle with rounded corners (vertexes), other polygons, or a circle.
  • the shape of the display area DPA of the display device 10 may also be similar to the overall shape of the display device 10 .
  • FIG. 1 a rectangular display device 10 having a long length in the second direction DR2 is illustrated.
  • the display device 10 may include a display area DPA and a non-display area NDA.
  • the display area DPA is an area where the screen can be displayed, and the non-display area NDA is an area where the screen is not displayed.
  • the display area DPA may be referred to as an active area, and the non-display area NDA may also be referred to as a non-active area.
  • the display area DPA may generally occupy the center of the display device 10 .
  • the display area DPA may include a plurality of pixels PX.
  • a plurality of pixels PX may be arranged in a matrix direction.
  • the shape of each pixel PX may be a rectangle or a square on a plane, but is not limited thereto and may be a rhombus shape with each side inclined in one direction.
  • Each pixel PX may be arranged in a stripe type or an island type.
  • Each of the pixels PX may display a specific color by including one or more light emitting elements emitting light of a specific wavelength range.
  • a non-display area NDA may be disposed around the display area DPA.
  • the non-display area NDA may be adjacent to the display area DPA.
  • the non-display area NDA may entirely or partially surround the display area DPA.
  • the display area DPA may have a rectangular shape, and the non-display area NDA may be disposed adjacent to four sides of the display area DPA.
  • the non-display area NDA may constitute a bezel of the display device 10 . Wires or circuit drivers included in the display device 10 may be disposed or external devices may be mounted in each non-display area NDA.
  • FIG. 2 is a schematic layout view illustrating a plurality of wires of a display device according to an exemplary embodiment.
  • the display device 10 may include a plurality of wires.
  • the display device 10 includes a plurality of scan lines (SL; SL1, SL2, and SL3), a plurality of data lines (DTL; DTL1, DTL2, and DTL3), an initialization voltage line (VIL), and a plurality of voltage lines (VL; VL1, VL2, VL3, and VL4) may be included.
  • other wires may be further arranged in the display device 10 .
  • the plurality of wires may include wires made of the first conductive layer and extending in the first direction DR1 and wires made of the third conductive layer and extended in the second direction DR2 .
  • the extension direction of each wire is not limited thereto.
  • the first scan line SL1 and the second scan line SL2 may be disposed to extend in the first direction DR1.
  • the first scan line SL1 and the second scan line SL2 are disposed adjacent to each other and are spaced apart from the other first and second scan lines SL1 and SL2 in the second direction DR2. It can be.
  • the first scan line SL1 and the second scan line SL2 may be electrically connected to a scan wiring pad WPD_SC electrically connected to a scan driver (not shown).
  • the first scan line SL1 and the second scan line SL2 may extend from the pad area PDA disposed in the non-display area NDA to the display area DPA.
  • the third scan line SL3 may extend in the second direction DR2 and be spaced apart from the other third scan lines SL3 in the first direction DR1.
  • One third scan line SL3 may be electrically connected to one or more first scan lines SL1 or one or more second scan lines SL2 .
  • the plurality of scan lines SL may have a mesh structure on the entire surface of the display area DPA, but is not limited thereto.
  • 'electrical connection' may mean that one member is electrically connected to another member through physical contact, as well as electrically connected through another member.
  • one part and the other part are electrically connected to each other due to the integrated member.
  • electrical connection between one member and another member may be interpreted as including electrical connection through another member in addition to direct electrical connection.
  • the data lines DTL may extend in the first direction DR1 and may be disposed.
  • the data line DTL includes a first data line DTL1 , a second data line DTL2 , and a third data line DTL3 , and one of the first to third data lines DTL1 , DTL2 , and DTL3 are They form a pair and are placed adjacent to each other.
  • each of the first data lines DL1 , each of the second data lines DL2 , and each of the third data lines DL3 may be disposed adjacent to each other to form a group or pair.
  • Each of the data lines DTL1 , DTL2 , and DTL3 may be disposed to extend from the pad area PDA disposed in the non-display area NDA to the display area DPA.
  • the present invention is not limited thereto, and the plurality of data lines DTL may be spaced apart at regular intervals between the first voltage line VL1 and the second voltage line VL2 to be described later.
  • the initialization voltage line VIL may be disposed to extend in the first direction DR1.
  • the initialization voltage line VIL may be disposed between the data lines DTL and the first voltage line VL1.
  • the initialization voltage line VIL may be disposed to extend from the pad area PDA disposed in the non-display area NDA to the display area DPA.
  • the first voltage line VL1 and the second voltage line VL2 extend in the first direction DR1, and the third voltage line VL3 and the fourth voltage line VL4 extend in the second direction DR2. is extended and placed.
  • the first voltage wire VL1 and the second voltage wire VL2 are alternately disposed in the second direction DR2, and the third voltage wire VL3 and the fourth voltage wire VL4 extend in the first direction DR1. can be arranged alternately.
  • the first voltage line VL1 and the second voltage line VL2 extend in the first direction DR1 and are disposed to cross the display area DPA, and the third voltage line VL3 and the fourth voltage line ( VL4), some of the wires are disposed in the display area DPA, and the other third and fourth voltage wires VL3 and VL4 are disposed on both sides of the display area DPA in the first direction DR1. It may be disposed in the display area NDA.
  • the first voltage wire VL1 and the second voltage wire VL2 are formed of the first conductive layer, and the third voltage wire VL3 and the fourth voltage wire VL4 are disposed on a different layer from the first conductive layer. It may be made of a third conductive layer.
  • the first voltage line VL1 is electrically connected to at least one third voltage line VL3, and the second voltage line VL2 is electrically connected to at least one fourth voltage line VL4 and a plurality of voltage lines VL.
  • the first scan line SL1, the second scan line SL2, the data line DTL, the initialization voltage line VIL, and the first and second voltage lines VL1 and VL2 may include at least one wiring pad. (WPD) and can be electrically connected.
  • Each wire pad WPD may be disposed in the non-display area NDA.
  • each wire pad WPD may be disposed in the pad area PDA located on the lower side of the display area DPA in the first direction DR1 .
  • the first scan line SL1 and the second scan line SL2 are electrically connected to the scan wiring pad WPD_SC disposed in the pad area PDA, and the plurality of data lines DTL are respectively different data wiring pads. It is electrically connected to (WPD_DT).
  • each wire pad WPD is disposed in the pad area PDA disposed below the display area DPA, but is not limited thereto. Some of the plurality of wire pads WPD may be disposed on either the upper side or the left and right sides of the display area DPA.
  • Each pixel PX or sub-pixel SPXn (n is an integer of 1 to 3) of the display device 10 includes a pixel driving circuit.
  • the aforementioned wirings may apply driving signals to each pixel driving circuit while passing through each pixel PX or its periphery.
  • the pixel driving circuit may include a transistor and a capacitor. The number of transistors and capacitors of each pixel driving circuit may be variously modified.
  • each sub-pixel SPXn of the display device 10 may have a 3T1C structure in which a pixel driving circuit includes three transistors and one capacitor.
  • a pixel driving circuit will be described taking a 3T1C structure as an example, but it is not limited thereto, and various other modified structures such as a 2T1C structure, a 7T1C structure, and a 6T1C structure may be applied.
  • 3 is an equivalent circuit diagram of one sub-pixel according to an exemplary embodiment.
  • each sub-pixel SPXn of the display device 10 includes, in addition to the light emitting diode EL, three transistors T1 , T2 , and T3 and one storage capacitor Cst. include
  • the light emitting diode EL emits light according to the current supplied through the first transistor T1.
  • the light emitting diode EL includes a first electrode, a second electrode, and at least one light emitting element disposed between them.
  • the light emitting device may emit light of a specific wavelength range by electrical signals transmitted from the first electrode and the second electrode.
  • One end of the light emitting diode EL is electrically connected to the source electrode of the first transistor T1, and the other end has a low potential lower than the high potential voltage (hereinafter referred to as first power supply voltage) of the first voltage line VL1. It may be electrically connected to the second voltage line VL2 to which a voltage (hereinafter, referred to as a second power supply voltage) is supplied.
  • the first transistor T1 adjusts the current flowing from the first voltage line VL1 to which the first power supply voltage is supplied to the light emitting diode EL according to the voltage difference between the gate electrode and the source electrode.
  • the first transistor T1 may be a driving transistor for driving the light emitting diode EL.
  • the gate electrode of the first transistor T1 may be electrically connected to the source electrode of the second transistor T2, and the source electrode may be electrically connected to the first electrode of the light emitting diode EL.
  • the drain electrode may be electrically connected to the first voltage line VL1 to which the first power voltage is applied.
  • the second transistor T2 is turned on by the scan signal of the first scan line SL1 to electrically connect the data line DTL to the gate electrode of the first transistor T1.
  • the gate electrode of the second transistor T2 is electrically connected to the first scan line SL1
  • the source electrode is electrically connected to the gate electrode of the first transistor T1
  • the drain electrode is electrically connected to the data line DTL. can be electrically connected.
  • the third transistor T3 is turned on by the scan signal of the second scan line SL2 to electrically connect the initialization voltage line VIL to one end of the light emitting diode EL.
  • the gate electrode of the third transistor T3 is electrically connected to the second scan line SL2, the drain electrode is electrically connected to the initialization voltage line VIL, and the source electrode is one end of the light emitting diode EL or It may be electrically connected to the source electrode of the first transistor T1.
  • each of the transistors T1 , T2 , and T3 are not limited to those described above, and vice versa.
  • Each of the transistors T1, T2, and T3 may be formed as a thin film transistor.
  • each of the transistors T1 , T2 , and T3 has been described based on being formed of an N-type MOSFET (Metal Oxide Semiconductor Field Effect Transistor), but is not limited thereto. That is, each of the transistors T1 , T2 , and T3 may be formed of P-type MOSFETs, some may be formed of N-type MOSFETs, and others may be formed of P-type MOSFETs.
  • N-type MOSFET Metal Oxide Semiconductor Field Effect Transistor
  • the storage capacitor Cst is formed between the gate electrode and the source electrode of the first transistor T1.
  • the storage capacitor Cst stores a difference voltage between the gate voltage and the source voltage of the first transistor T1.
  • FIG. 4 is a layout diagram illustrating arrangements of a plurality of conductive layers and a semiconductor layer disposed in a display device according to an exemplary embodiment.
  • 5 and 6 are layout views separately illustrating some of the plurality of conductive layers and semiconductor layers of FIG. 4 .
  • FIG. 7 is a plan view illustrating arrangements of some of the conductive layers of FIG. 4 and electrodes disposed on one pixel.
  • 8 is a schematic plan view illustrating a plurality of electrodes and a bank layer disposed in one pixel of a display device according to an exemplary embodiment.
  • 9 is a cross-sectional view taken along lines N1-N1', N2-N2', and N3-N3' of FIGS. 4 and 8 .
  • 10 is a cross-sectional view taken along the line Q1-Q1' of FIGS. 4 and 8 .
  • 11 is a cross-sectional view taken along lines Q2-Q2' and Q3-Q3' of FIGS. 4 and 8;
  • FIG. 4 shows a plurality of conductive layers and a semiconductor layer disposed in one pixel PX of the display device 10, and the active lines of the first conductive layer, the second conductive layer, and the third conductive layer and the semiconductor layer are active.
  • FIG. 5 shows a first conductive layer, an active layer of a semiconductor layer, and a second conductive layer
  • FIG. 6 shows a first conductive layer, a second conductive layer, and a third conductive layer.
  • 7 shows the arrangement of a third conductive layer, electrodes RME disposed thereon, and a bank layer BNL
  • FIG. 8 shows a plurality of electrodes RME disposed on the plurality of wires and The arrangement of the bank layer BNL, the light emitting elements ED, and the connection electrodes CNE is shown.
  • 9 illustrates cross-sections crossing both ends of the light emitting elements ED (ED1, ED2) disposed in the first sub-pixel SPX1 and cross-sections crossing the contact portions CT1 and CT2.
  • 10 shows a cross-section of the first transistor T1 connected to the third sub-pixel SPX3 of one pixel PX
  • FIG. 11 shows the cross-section of the second transistor T2 connected to the third sub-pixel SPX3 and 3 A cross section of the transistor T3 is shown.
  • each of the pixels PX of the display device 10 may include a plurality of sub-pixels SPXn (where n is 1 to 3).
  • one pixel PX may include a first sub-pixel SPX1 , a second sub-pixel SPX2 , and a third sub-pixel SPX3 .
  • the first sub-pixel SPX1 emits light of a first color
  • the second sub-pixel SPX2 emits light of a second color
  • the third sub-pixel SPX3 emits light of a third color.
  • the first color may be red
  • the second color may be green
  • the third color may be blue.
  • each of the sub-pixels SPXn or some of the plurality of sub-pixels SPXn may emit light of the same color as each other.
  • each sub-pixel SPXn emits the same blue light, or two sub-pixels SPXn emit the same blue light, and the other sub-pixel SPXn emits green light different from blue. may emit light.
  • one pixel PX includes three sub-pixels SPXn, but is not limited thereto, and the pixel PX may include a larger number of sub-pixels SPXn.
  • a plurality of sub-pixels SPXn may be arranged in the first direction DR1 .
  • the first sub-pixel SPX1 is disposed at the upper side of the first direction DR1 from the center of the pixel PX
  • the second sub-pixel SPX2 is disposed at the center of the pixel PX
  • the third sub-pixel SPX2 is disposed at the center of the pixel PX.
  • the pixel SPX3 may be disposed on the lower side, which is the other side of the first direction DR1, from the center of the pixel PX.
  • the arrangement of the first sub-pixel SPX1 , the second sub-pixel SPX2 , and the third sub-pixel SPX3 and the arrangement structure of the electrodes RME disposed on each sub-pixel SPXn are It may vary according to the arrangement of wirings and transistors T1, T2, and T3 connected to the .
  • the display device 10 may have the sub-pixels SPXn constituting one pixel PX extend in the same direction as the direction in which the voltage lines VL1 and VL2 of the first conductive layer extend, and in the third direction.
  • the voltage lines VL3 and VL4 of the conductive layer may be arranged in a direction different from the direction in which they are extended.
  • Each sub-pixel SPXn of the display device 10 may include an emission area EMA and a non-emission area.
  • the light emitting area EMA may be an area where the light emitting device ED is disposed and emits light of a specific wavelength range.
  • the non-emission area may be an area in which the light emitting device ED is not disposed and the light emitted from the light emitting device ED does not reach and is not emitted.
  • the light emitting area EMA may include an area where the light emitting device ED is disposed, and an area adjacent to the light emitting device ED and from which light emitted from the light emitting device ED is emitted.
  • the light emitting area EMA may also include an area in which light emitted from the light emitting device ED is reflected or refracted by another member to be emitted.
  • a plurality of light emitting devices ED may be disposed in each sub-pixel SPXn, and may form an emission area EMA including an area where they are disposed and an area adjacent thereto.
  • each light emitting region EMA of each sub-pixel SPXn have a uniform area, but is not limited thereto.
  • each light emitting area EMA of each sub pixel SPXn may have a different area according to the color or wavelength band of light emitted from the light emitting device ED disposed in the corresponding sub pixel.
  • Each sub-pixel SPXn may further include sub-regions SA1 and SA2 disposed in the non-emission area.
  • the sub areas SA1 and SA2 include the first sub area SA1 disposed on the right side of the light emitting area EMA in the second direction DR2 and the left side of the light emitting area EMA on the other side in the second direction DR2. It may include a second sub area SA2 disposed on.
  • the light emitting area EMA and the sub areas SA1 and SA2 are alternately arranged in the second direction DR2 according to the arrangement of the pixels PX and the sub pixels SPXn, and are spaced apart from each other in the second direction DR2.
  • a first sub area SA1 or a second sub area SA2 may be disposed between the different light emitting areas EMA.
  • the plurality of emission areas EMA may be repeatedly arranged in the second direction DR2 with the first sub area SA1 or the second sub area SA2 interposed therebetween.
  • Each of the plurality of light emitting areas EMA, first sub areas SA1 and second sub areas SA2 may be repeatedly disposed in the first direction DR1 .
  • the first sub-region SA1 and the second sub-region SA2 may be divided according to the arrangement of the dummy pattern EP and the electrodes RME, which will be described later.
  • the present invention is not limited thereto, and the emission areas EMAs and the sub areas SA1 and SA2 of the plurality of pixels PX may have arrangements different from those of FIGS. 4 to 8 .
  • the light emitting device ED is not disposed in the sub area SA, light is not emitted, but a portion of the electrode RME disposed in each sub pixel SPXn may be disposed.
  • the electrodes RME disposed in different sub-pixels SPXn may be disposed to be separated from each other in the separator ROP of the sub-region SA.
  • the separator ROP of the sub-region SA may be disposed between the electrodes RME of another sub-pixel SPXn.
  • the bank layer BNL may be disposed to surround the plurality of sub areas SA1 and SA2 and the light emitting area EMA.
  • the bank layer BNL may be disposed on a boundary between adjacent sub-pixels SPXn in the first and second directions DR1 and DR2 , and may be disposed on the boundary between the emission area EMA and the sub-regions SA1 and SA2. can be placed.
  • the sub-pixels SPXn, the emission area EMA, and the sub-areas SA1 and SA2 of the display device 10 may be areas separated by the arrangement of the bank layer BNL. Intervals between the plurality of sub-pixels SPXn, the emission areas EMA, and the sub-areas SA1 and SA2 may vary according to the width of the bank layer BNL.
  • the bank layer BNL may be disposed in a lattice pattern on the entire surface of the display area DPA, including portions extending in the first and second directions DR1 and DR2 on a plan view.
  • the bank layer BNL may be disposed across the boundary of each sub-pixel SPXn to distinguish adjacent sub-pixels SPXn.
  • the bank layer BNL is disposed to surround the light emitting area EMA and the sub area SA disposed in each sub pixel SPXn to distinguish them.
  • Wires and circuit elements of the circuit layer disposed in each pixel PX and connected to the light emitting diode EL may be connected to the first to third sub-pixels SPX1 , SPX2 , and SPX3 , respectively.
  • the wirings and circuit elements are not disposed corresponding to the area occupied by each sub-pixel SPXn or the light emitting area EMA, but are disposed regardless of the position of the light emitting area EMA within one pixel PX. It can be.
  • circuit layers connected to the first to third sub-pixels SPX1, SPX2, and SPX3 are arranged in a specific pattern, and the patterns form one pixel PX other than the sub-pixel SPXn. It can be arranged repeatedly as a unit.
  • the sub-pixels SPXn disposed in one pixel PX are regions divided based on the light emitting region EMA and the sub-regions SA1 and SA2, and a circuit layer connected to them is a sub-pixel ( It can be arranged regardless of the position of SPXn).
  • the wirings and elements of the circuit layer are arranged based on the pixel PX rather than the sub-pixel SPXn, and the display device 10 includes the unit pixel PX instead of the sub-pixel SPXn.
  • the display device 10 may include a first substrate SUB, and semiconductor layers, conductive layers, and insulating layers disposed on the first substrate SUB.
  • the semiconductor layer, the conductive layer, and the insulating layer may constitute a circuit layer and a display element layer of the display device 10, respectively.
  • the first substrate SUB may be an insulating substrate.
  • the first substrate SUB may be made of an insulating material such as glass, quartz, or polymer resin.
  • the first substrate SUB may be a rigid substrate or may be a flexible substrate capable of being bent, folded, or rolled.
  • the first substrate SUB includes a display area DPA and a non-display area NDA surrounding the display area DPA, and the display area DPA includes sub areas SA1 and SA2 which are parts of the light emitting area EMA and the non-light emitting area. can include
  • the first conductive layer may be disposed on the first substrate SUB.
  • the first conductive layer includes a first scan line SL1 and a second scan line SL2 extending in the first direction DR1, a plurality of data lines DTL (DTL1, DTL2, and DTL3), a first voltage line ( VL1), a second voltage line VL2, an initialization voltage line VIL, and a plurality of lower metal layers BML1, BML2, and BML3.
  • the first scan line SL1 and the second scan line SL2 extend in the first direction DR1 and are disposed.
  • One first scan line SL1 and one second scan line SL2 are disposed in one pixel PX, and each scan line SL1 and SL2 includes a plurality of scan lines arranged in a first direction DR1. It may be disposed across the pixels PX.
  • the first scan line SL1 and the second scan line SL2 are spaced apart from each other in the second direction DR2 and may be disposed on both sides of the second direction DR2 of each pixel PX. Any one of the first scan line SL1 and the second scan line SL2 may be connected to one pixel PX, and first to third scan lines connected to any one pixel PX may be connected.
  • Each of the sub-pixels SPX1 , SPX2 , and SPX3 may be connected.
  • the first scan line SL1 and the second scan line SL2 are connected to the second transistor ('T2' in FIG. 4) and the third transistor ('T2' in FIG. It may be electrically connected to 'T3' in FIG. 4).
  • the first scan line SL1 and the second scan line SL2 may apply scan signals to the second transistor T2 and the third transistor T3.
  • the first scan line SL1 and the second scan line SL2 are not disposed to correspond to areas occupied by the first to third sub-pixels SPX1 , SPX2 , and SPX3 , but are specified within one pixel PX. position can be placed.
  • the first scan line SL1 and the second scan line SL2 may correspond to each pixel PX.
  • the first scan line SL1 is disposed over the second sub areas SA2 from the left side of the light emitting area EMA of the sub pixels SPXn
  • the second scan line SL2 is disposed over the sub pixels (SPXn). It may be disposed across the first sub areas SA1 at the right side of the light emitting area EMA of the SPXn.
  • the relative arrangement of the first scan line SL1 and the second scan line SL2 may vary according to the location of each pixel PX.
  • the first scan line SL1 disposed on the left side is a scan line connected to the sub-pixels SPXn of the corresponding pixel PX
  • the second scan line SL2 disposed on may be a scan line connected to a pixel PX of a pixel row and pixel column different from the corresponding pixel PX.
  • the first scan line SL1 is electrically connected to the third scan line SL3 of the third conductive layer, and the first image is the same as the corresponding pixel PX.
  • the pixels PX belonging to the action may receive the scan signal of the first scan line SL1 through the third scan line SL3 .
  • the second scan line SL2 disposed in the same first pixel column as the corresponding pixel PX is electrically connected to the third scan line SL3 disposed in the pixel PX belonging to a second pixel row different from the first pixel row.
  • the plurality of third scan lines SL3 may be electrically connected to at least one of the first scan line SL1 and the second scan line SL2 disposed in different pixel columns.
  • the plurality of scan lines SL1 , SL2 , and SL3 include wires extending in the first and second directions DR1 and DR2 to transmit scan signals to the pixels PXs arranged in the display area DPA. can be conveyed
  • the plurality of data lines DTL1 , DTL2 , and DTL3 are disposed to extend in the first direction DR1 .
  • a first data line DTL1 , a second data line DTL2 , and a third data line DTL3 are disposed in one pixel PX, and each data line DTL1 , DTL2 , and DTL3 extends in the first direction DR1 .
  • ) may be arranged across the plurality of pixels PXs.
  • the first data line DTL1 , the second data line DTL2 , and the third data line DTL3 may be disposed adjacent to each other and spaced apart from each other in the second direction DR2 .
  • the second data line DTL2 , the first data line DTL1 , and the third data line DTL3 may be sequentially arranged along the second direction DR2 , and they are respectively the first sub-pixel SPX1 , It may be connected to the second sub-pixel SPX2 and the third sub-pixel SPX3.
  • Each of the data lines DTL1, DTL2, and DTL3 may be electrically connected to the second transistor ('T2' in FIG. 4) through a conductive pattern disposed on another conductive layer to apply a data signal to the second transistor T2. there is.
  • the first to third data lines DTL1 , DTL2 , and DTL3 are not disposed to correspond to areas occupied by the first to third sub-pixels SPX1 , SPX2 , and SPX3 , but are located at specific positions within one pixel PX. can be placed in In the figure, the first to third data lines DTL1 , DTL2 , and DTL3 are disposed in one pixel PX while crossing them in the first direction DR1 at the center of the emission area EMA of each sub-pixel SPXn. What has happened is exemplified. However, it is not limited thereto.
  • the initialization voltage line VIL extends in the first direction DR1 and is disposed across the plurality of pixels PX arranged in the first direction DR1.
  • the initialization voltage line VIL is a right side of the third data line DTL3 in a plan view and may be disposed between the lower metal layers BML1 , BML2 , and BML3 and the third data line DTL3 .
  • the initialization voltage line VIL may be electrically connected to a conductive pattern disposed on another conductive layer to be connected to each sub-pixel SPXn.
  • the initialization voltage line VIL may be electrically connected to the third transistor ('T3' in FIG. 4 ) and may apply an initialization voltage to the third transistor T3 .
  • the first voltage line VL1 and the second voltage line VL2 are disposed to extend in the first direction DR1, and they are respectively disposed across the plurality of pixels PXs arranged in the first direction DR1.
  • the first voltage line VL1 is spaced apart from the plurality of lower metal layers BML1 , BML2 , and BML3 and is disposed between the lower metal layers BML1 , BML2 , and BML3 and the second scan line SL2 .
  • the wire VL2 may be spaced apart from the second data line DTL2 and disposed between the second data line DTL2 and the first scan line SL1.
  • Each of the first voltage line VL1 and the second voltage line VL2 may be connected to a plurality of sub-pixels SPXn belonging to one pixel PX.
  • the first voltage line VL1 is electrically connected to the first electrode RME1 of each sub-pixel SPXn through a first transistor ('T1' in FIG. 4 ), and the second voltage line VL2 has a different conductivity. It may be electrically connected to the second electrode RME2 through the fourth voltage line VL4 disposed on the layer.
  • the first voltage line VL1 and the second voltage line VL2 are not electrically connected to the first electrode RME1 and the second electrode RME2 but are connected to contact the light emitting element ED. It may be directly electrically connected to the electrode CNE.
  • the first voltage line VL1 and the second voltage line VL2 may transfer the power supply voltage applied from the voltage line pads WPD_VL1 and WPD_VL2 to the electrodes RME1 and RME2 disposed in each sub-pixel SPXn. there is.
  • the first voltage line VL1 receives a high potential voltage (or first power supply voltage) transmitted to the first electrode RME1, and the second voltage line VL2 applies a low potential voltage transmitted to the second electrode RME2.
  • a potential voltage (or second power supply voltage) may be applied.
  • the plurality of lower metal layers BML1 , BML2 , and BML3 may be disposed between the first voltage line VL1 and the initialization voltage line VIL.
  • the lower metal layers BML1 , BML2 , and BML3 are disposed to overlap the first active layer ACT1 of the semiconductor layer and the first electrode pattern CSE1 of the second conductive layer, respectively.
  • a portion of the first lower metal layer BML1 is disposed to overlap the first active layer ACT1 of the first transistor T1_1 connected to the first sub-pixel SPX1.
  • a part of the second lower metal layer BML2 is the first active layer ACT1 of the first transistor T1_2 connected to the second sub-pixel SPX2, and a part of the third lower metal layer BML3 is a part of the third sub-pixel ( It is arranged to overlap the first active layer ACT1 of the first transistor T1_3 connected to SPX3.
  • the first to third lower metal layers BML1 , BML2 , and BML3 may be spaced apart from each other in the first direction DR1 at the center of each pixel PX on a plane.
  • the first lower metal layer BML1 is disposed above the center of the pixel PX
  • the second lower metal layer BML2 is disposed at the center of the pixel PX
  • the third lower metal layer BML3 is disposed above the pixel ( PX) may be placed on the lower side of the center.
  • the lower metal layers BML1 , BML2 , and BML3 prevent light from being incident on the active layer ACT1 of the first transistor T1 or are electrically connected to the first active layer ACT1 to prevent the first transistor T1 from being incident.
  • the function of stabilizing the characteristics can be conserved.
  • the lower metal layers BML1 , BML2 , and BML3 may be formed of an opaque metal material that blocks transmission of light.
  • the lower metal layers BML1 , BML2 , and BML3 may be omitted.
  • the buffer layer BL may be disposed on the first conductive layer and the first substrate SUB.
  • the buffer layer BL is formed on the first substrate SUB to protect the transistors of the pixel PX from moisture penetrating through the first substrate SUB, which is vulnerable to moisture permeation, and may perform a surface planarization function.
  • a semiconductor layer is disposed on the buffer layer BL.
  • the semiconductor layer may include active layers ACT1 , ACT2 , and ACT3 of the transistors T1 , T2 , and T3 .
  • the semiconductor layer may include polycrystalline silicon, single crystal silicon, an oxide semiconductor, or the like. In another embodiment, the semiconductor layer may include polycrystalline silicon.
  • the oxide semiconductor may be an oxide semiconductor containing indium (In).
  • the oxide semiconductor may be Indium Tin Oxide (ITO), Indium Zinc Oxide (IZO), Indium Gallium Oxide (IGO), or Indium Zinc Tin Oxide.
  • ITO Indium Tin Oxide
  • IZO Indium Zinc Oxide
  • IGO Indium Gallium Oxide
  • IZTO indium gallium tin oxide
  • IGZO indium gallium zinc oxide
  • IGZTO indium gallium zinc tin oxide
  • a plurality of first active layers ACT1 of first transistors T1_1 , T1_2 , and T1_3 connected to respective sub-pixels SPX1 , SPX2 , and SPX3 may be disposed on the right side of the center of each pixel PX.
  • the first active layers ACT1 may be substantially disposed between the emission area EMA of each sub-pixel SPXn and the first sub-region SA1.
  • the first active layers ACT1 are spaced apart from each other in the first direction DR1, and a portion of the first electrode pattern of the lower metal layers BML1, BML2, and BML3, the first voltage line VL1, and the second conductive layer.
  • each first active layer ACT1 may include a first region overlapping the third conductive pattern DP3, a second region overlapping the first electrode pattern CSE1, and a region other than the first region and the second region. As a part of , it may include a third region overlapping the second electrode pattern CSE2 .
  • the third region may be a portion other than the first region and the second region of the first active layer ACT1.
  • the second active layers ACT2 of the second transistors T2_1 , T2_2 , and T2_3 connected to the respective sub-pixels SPX1 , SPX2 , and SPX3 may be disposed adjacent to the center of each pixel PX.
  • the second active layers ACT2 are spaced apart from each other in the first direction DR1, and portions of the second active layer ACT2 are the third gate pattern GP3 of the second conductive layer and the fourth conductive pattern DP4 of the third conductive layer. It may be disposed to overlap the fifth conductive pattern DP5.
  • the second active layer ACT2 may include a first region overlapping the fourth conductive pattern DP4, a second region overlapping the third gate pattern GP3, and areas other than the first region and the second region. As a part, it may include a third region overlapping the fifth conductive pattern DP5. The third area may be a portion other than the first area and the second area of the second active layer ACT2. The first region of the second active layer ACT2 may contact the fourth conductive pattern DP4, and the third region of the second active layer ACT2 may contact the fifth conductive pattern DP5.
  • the second active layer ACT2 of the second transistors T2 may have different lengths depending on the arrangement of the data lines DTL1 , DTL2 , and DTL3 .
  • the third data line DTL3 , the first data line DTL1 , and the second data line DTL2 are sequentially disposed in the second direction DR2 from the area where the second active layer ACT2 is disposed. It can be.
  • the second active layer ACT2 of the second transistor T2_2 connected to the second sub-pixel SPX2 has a length measured in the second direction DR2 as the second data line DTL2 is most spaced apart from each other.
  • the length measured by may be the shortest.
  • the length of the second active layer ACT2 of the second transistor T2_2 is greater than the length of the second active layer ACT2 of the second transistor T2_1 , and the second transistor (
  • the length of the second active layer ACT2 of T2_1 may be greater than the length of the second active layer ACT2 of the second transistor T2_3.
  • the size relationship of the lengths of the second active layers ACT2 may vary depending on the arrangement of the sub-pixels SPXn and the arrangement of the data lines DTL.
  • the third active layers ACT3 of the third transistors T3_1 , T3_2 , and T3_3 connected to the respective sub-pixels SPX1 , SPX2 , and SPX3 may be disposed at the center of the pixel PX.
  • the third active layers ACT3 are disposed apart from each other in the first direction DR1 and may be disposed side by side with the second active layers ACT2 in the first direction DR1.
  • the third active layers ACT3 may be disposed to partially overlap the third gate pattern GP3 of the second conductive layer, the sixth conductive pattern DP6 of the third conductive layer, and the second electrode patterns CSE2. there is.
  • the third active layer ACT3 may include a first region overlapping the sixth conductive pattern DP6, a second region overlapping the third gate pattern GP3, and areas other than the first region and the second region.
  • a third region overlapping the second electrode pattern CSE2 may be included.
  • the third region may be a portion other than the first region and the second region of the third active layer ACT3.
  • the first region of the third active layer ACT3 may contact the sixth conductive pattern DP6 and the third region may contact the second electrode pattern CSE2.
  • the third active layer ACT3 of the third transistors T3_1 and T3_2 connected to the first sub-pixel SPX1 and the second sub-pixel SPX2 has a first region overlapping the sixth conductive pattern DP6. can be unified.
  • the third active layers ACT3 of different transistors of each sub-pixel SPXn may be partially integrated with each other and turned on at the same time.
  • the first gate insulating layer GI is disposed on the semiconductor layer and the buffer layer BL.
  • the first gate insulating layer GI may serve as a gate insulating layer of the transistors T1 , T2 , and T3 .
  • the first gate insulating layer GI is patterned together with the patterns of the second conductive layer, and is partially disposed between the second conductive layer and the active layers ACT1, ACT2, and ACT3 of the semiconductor layer and the buffer layer BL It has been exemplified, but is not limited thereto.
  • the first gate insulating layer GI may be entirely disposed on the buffer layer BL to completely cover the semiconductor layer.
  • the second conductive layer is disposed on the first gate insulating layer GI.
  • the second conductive layer may include a plurality of gate patterns GP1 , GP2 , and GP3 and a first electrode pattern CSE1 .
  • the first gate pattern GP1 and the second gate pattern GP2 have a shape extending in the first direction DR1 and may be disposed on the left and right sides of the pixel PX, respectively.
  • the first gate pattern GP1 and the second gate pattern GP2 may be disposed to overlap the first scan line SL1 and the second scan line SL2 , respectively.
  • the first gate pattern GP1 is directly electrically connected to the first scan line SL1 through the eleventh contact hole CNT11 penetrating the buffer layer BL and the first gate insulating layer GI, and the second gate pattern GP1
  • the pattern GP2 may be directly electrically connected to the second scan line SL2 through the eleventh contact hole CNT11 penetrating the buffer layer BL and the first gate insulating layer GI.
  • the first gate pattern GP1 and the second gate pattern GP2 transmit scan signals applied from the pad area PDA through the first scan line SL1 and the second scan line SL2, respectively, to the display area DPA. It is possible to prevent the intensity from being lowered depending on the position of the .
  • the scan signal may flow through the first and second gate patterns GP1 and GP2.
  • the scan signal may detour through the first gate pattern GP1 and/or the second gate pattern GP2. there is.
  • the third gate pattern GP3 extends in the first direction DR1 and may be disposed at the center of each pixel PX.
  • the third gate pattern GP3 may extend in the first direction DR1 from the upper side of the pixel PX and overlap the plurality of second and third active layers ACT2 and ACT3.
  • the third gate pattern GP3 may overlap the second regions of the second active layers ACT2 and the second regions of the third active layers ACT3.
  • the third gate pattern GP3 may serve as the second gate electrode G2 of the second transistor T2 and the third gate electrode G3 of the third transistor T3.
  • the third gate pattern GP3 may be electrically connected to the first scan line SL1 or the second scan line SL2 through the third scan line SL3, and the scan signal may be applied to the third gate pattern GP3. through the second transistor T2 and the third transistor T3.
  • the plurality of first electrode patterns CSE1 may be spaced apart from each other in the first direction DR1 and disposed between the third gate pattern GP3 and the first voltage line VL1. A portion of each first electrode pattern CSE1 may overlap the lower metal layers BML1 , BML2 , and BML3 , the first active layer ACT1 , and the second electrode pattern CSE2 of the third conductive layer. For example, each of the first electrode patterns CSE1 may partially overlap the second region of the first active layer ACT1 and serve as the first gate electrode G1 of the first transistor T1. can The first electrode pattern CSE1 may be electrically connected to the fourth conductive pattern DP4, and the data signal applied through the second transistor T2 is applied to the first gate electrode G1 of the first transistor T1.
  • the first electrode pattern CSE1 may overlap the second electrode pattern CSE2 to form the storage capacitor Cst.
  • the first electrode pattern CSE1 may serve as a first capacitance electrode of the storage capacitor Cst, and the second electrode pattern CSE2 may serve as a second capacitance electrode.
  • the first interlayer insulating layer IL1 is disposed on the second conductive layer.
  • the first interlayer insulating layer IL1 may serve as an insulating layer between the second conductive layer and other layers disposed thereon and may protect the second conductive layer.
  • the third conductive layer is disposed on the first interlayer insulating layer IL1.
  • the third conductive layer may include a third scan line SL3, a third voltage line VL3, a fourth voltage line VL4, and a plurality of conductive patterns DP1, DP2, DP3, DP4, DP5, and DP6. there is.
  • the third scan line SL3 extends in the second direction DR2 and is disposed over the plurality of pixels PXs arranged in the second direction DR2.
  • the third scan line SL3 may be disposed above each pixel PX in a plan view and may be disposed across the first sub-pixel SPX1.
  • the third scan line SL3 may be electrically connected to the first scan line SL1 or the second scan line SL2 of the first conductive layer.
  • the third scan line SL3 extends through the ninth contact hole CNT9 penetrating the buffer layer BL, the first gate insulating layer GI, and the first interlayer insulating layer IL1 to the first scan line SL1 or It may be electrically connected to the second scan line SL2.
  • the corresponding third scan line SL3 When the third scan line SL3 is electrically connected to the first scan line SL1 disposed in one pixel PX, the corresponding third scan line SL3 is disposed in the same row as the corresponding pixel PX. It may not be electrically connected to another second scan line SL2.
  • Another third scan line SL3 spaced apart from the corresponding third scan line SL3 in the first direction DR1 is another scan line SL1 other than the first scan line SL1 disposed in the one pixel PX. , SL2) can be electrically connected.
  • the third scan line SL3 is electrically connected to the third gate pattern GP3 of the second conductive layer and electrically connected to the second transistor T2 and the third transistor T3.
  • the third scan line SL3 may be electrically connected to the third gate pattern GP3 through the tenth contact hole CNT10 penetrating the first interlayer insulating layer IL1.
  • One third scan line SL3 may be electrically connected to each of the third gate patterns GP3 disposed in the pixels PXs in the same row.
  • the third scan line SL3 transmits a scan signal to the second transistor T2 and the third transistor T3 through the first scan line SL1 or the second scan line SL2 and the third gate pattern GP3. to the gate electrode.
  • the third voltage line VL3 and the fourth voltage line VL4 extend in the second direction DR2 and are disposed over the plurality of pixels PX arranged in the second direction DR2.
  • the third voltage line VL3 may be disposed above each pixel PX in a plan view, and the fourth voltage line VL4 may be disposed below each pixel PX in a plan view.
  • the third voltage line VL3 and the fourth voltage line VL4 are generally disposed in the non-emission area of each pixel PX and may be disposed to overlap the bank layer BNL.
  • the third voltage line VL3 may be electrically connected to the first voltage line VL1, and the fourth voltage line VL4 may be electrically connected to the second voltage line VL2.
  • the third voltage line VL3 and the fourth voltage line VL4 may be spaced apart from each other in the first direction DR1 and alternately and repeatedly arranged.
  • the plurality of voltage lines VL1 , VL2 , VL3 , and VL4 may extend in the first and second directions DR1 and DR2 in the display area DPA and may be disposed in a mesh structure.
  • the first voltage line VL1 and the second voltage line VL2 are formed of a first conductive layer and extend in the first direction DR1 and may be disposed in each pixel PX.
  • the third voltage line VL3 and the fourth voltage line VL4 are formed of a third conductive layer and extend in the second direction DR2 to be disposed in pixels PXs in different rows.
  • the plurality of pixel rows may be distinguished from each other according to the relative arrangement of the third voltage line VL3 and the fourth voltage line VL4 .
  • the third voltage wire VL3 disposed in the pixels PX of the first pixel row is disposed on the upper side and the fourth voltage wire VL4 is disposed on the lower side
  • a third voltage wire VL3 may be disposed on a lower side and a fourth voltage wire VL4 may be disposed on an upper side.
  • the third voltage line VL3 and the fourth voltage line VL4 are respectively disposed between different pixel rows adjacent in the first direction DR1, and pixels of different pixel rows adjacent in the first direction DR1 ( PXs may share the third voltage line VL3 or the fourth voltage line VL4.
  • the display device 10 can reduce the number of wires disposed in the display area DPA, and can prevent a voltage drop in voltage applied through voltage wires in a large display device.
  • the pixels PXs of different pixel rows adjacent to each other in the first direction DR1 may have different relative arrangements of the third voltage line VL3 and the fourth voltage line VL4 , corresponding to this, in the third conductive layer. Dispositions of the electrodes RME and the connection electrodes CNE disposed thereon may also be different from each other.
  • the third voltage line VL3 includes the buffer layer BL, the first gate insulating layer GI, and the first interlayer insulating layer ( It may be electrically connected to the first voltage line VL1 through the thirteenth contact hole CNT13 penetrating IL1.
  • the third voltage wire VL3 includes a first wire contact portion VT1 disposed at a portion crossing the first voltage wire VL1 and having a larger width than other portions, and the first wire contact portion VT1 has It may be electrically connected to the first voltage line VL1 through the thirteenth contact hole CNT13.
  • the fourth voltage line VL4 is disposed on the lower side and includes a 14th contact hole CNT14 penetrating the buffer layer BL, the first gate insulating layer GI, and the first interlayer insulating layer IL1. It may be electrically connected to the second voltage line VL2 through .
  • the fourth voltage wire VL4 includes a second wire contact portion VT2 disposed at a portion crossing the second voltage wire VL2 and protruding in the first direction DR1, and the second wire contact portion VT2 ) may be electrically connected to the second voltage line VL2 through the fourteenth contact hole CNT14.
  • the first wire contact unit VT1 and the second wire contact unit VT2 may be electrically connected to a dummy pattern EP and a second electrode RME2 to be described later, respectively.
  • the second electrode patterns CSE2 may be spaced apart from each other in the first direction DR1 and may be disposed to overlap the first electrode pattern CSE1 and the lower metal layers BML1 , BML2 , and BML3 .
  • the second electrode pattern CSE2 is disposed to overlap the first electrode pattern CSE1 with the first interlayer insulating layer IL1 interposed therebetween, and a storage capacitor Cst may be formed between them.
  • the second electrode pattern CSE2 disposed on the upper side of the pixel PX forms the storage capacitor Cst of the first sub-pixel SPX1 and is disposed on the lower side of the pixel PX.
  • the disposed second electrode pattern CSE2 is disposed in the storage capacitor Cst of the second sub-pixel SPX2, and the second electrode pattern CSE2 disposed in the center of the pixel PX is disposed in the third sub-pixel SPX3.
  • a storage capacitor Cst may be formed.
  • a portion of the second electrode pattern CSE2 may be disposed to overlap the first active layer ACT1 and the third active layer ACT3.
  • Each second electrode pattern CSE2 is formed through a second contact hole CNT2 penetrating the first gate insulating layer GI and the first interlayer insulating layer IL1 at a portion overlapping the first active layer ACT1. It may be electrically connected to the first active layer ACT1, and a portion may serve as a first source electrode S1 of the first transistor T1.
  • the second electrode pattern CSE2 is formed through the fourth contact hole CNT4 penetrating the buffer layer BL, the first gate insulating layer GI, and the first interlayer insulating layer IL1 to lower metal layers BML1, BML2, and BML3.
  • Each second electrode pattern CSE2 is formed through an eighth contact hole CNT8 penetrating the first gate insulating layer GI and the first interlayer insulating layer IL1 at a portion overlapping the third active layer ACT3. It may be electrically connected to the third active layer ACT3, and a portion may serve as a third source electrode S3 of the third transistor T3.
  • the second electrode pattern CSE2 may be electrically connected to the first electrode RME1 disposed on the via layer VIA, respectively.
  • the second electrode patterns CSE2 may be spaced apart from each other in the first direction DR1 and may be electrically connected to the first electrodes RME1 disposed in different sub-pixels SPXn.
  • the arrangement of each sub-pixel SPXn of one pixel PX is designed considering the electrical connection between the first electrodes RME1 and the second electrode pattern CSE2. can As the second electrode patterns CSE2 are arranged in the first direction DR1, the sub-pixels SPXn of each pixel PX are also arranged in the first direction DR1, and the second electrode patterns CSE2 are arranged in the first direction DR1.
  • Each may be positioned to overlap an area occupied by different sub-pixels SPXn.
  • the first electrodes RME1 of each sub-pixel SPXn may also be spaced apart from each other in the first direction DR1, and the first electrodes RME1 of each sub-pixel SPXn may have different second electrode patterns. (CSE2) and can overlap in the thickness direction.
  • Contact holes eg, first electrode contact holes CTD
  • CTD first electrode contact holes
  • the first conductive pattern DP1 and the second conductive pattern DP2 have a shape extending in the first direction DR1 and may be disposed on the left and right sides of the pixel PX, respectively.
  • the first conductive pattern DP1 overlaps the first scan line SL1 and the first gate pattern GP1
  • the second conductive pattern DP2 overlaps the second scan line SL2 and the second gate pattern GP2. It can be arranged to overlap with.
  • the first conductive pattern DP1 is directly electrically connected to the first scan line SL1 through the twelfth contact hole CNT12 penetrating the buffer layer BL and the first gate insulating layer GI
  • the second conductive pattern DP1 is directly connected to the first scan line SL1.
  • the pattern DP2 may be directly electrically connected to the second scan line SL2 through the twelfth contact hole CNT12 penetrating the buffer layer BL and the first gate insulating layer GI.
  • the third conductive pattern DP3 extends in the first direction DR1 and may be disposed on the right side of the second electrode patterns CSE2 .
  • the third conductive pattern DP3 may partially overlap the first voltage line VL1 and the first active layer ACT1 and may be electrically connected to each other.
  • the third conductive pattern DP3 is connected to the first voltage line VL1 through the third contact hole CNT3 penetrating the buffer layer BL, the first gate insulating layer GI, and the first interlayer insulating layer IL1. and may contact the first active layer ACT1 through the first contact hole CNT1 penetrating the first gate insulating layer GI and the first interlayer insulating layer IL1.
  • a portion of the third conductive pattern DP3 may serve as the first drain electrode D1 of the first transistor T1.
  • the third conductive pattern DP3 may be electrically connected to or spaced apart from the third voltage line VL3.
  • the fourth conductive patterns DP4 are disposed to overlap one of the second active layer ACT2 and the data lines DTL, and the fifth conductive patterns DP5 overlap the second active layer ACT2 and the first electrode. It may be arranged to overlap with the pattern CSE1.
  • the fourth conductive patterns DP4 contact the data line DTL through the fifth contact hole CNT5 penetrating the buffer layer BL, the first gate insulating layer GI, and the first interlayer insulating layer IL1. , may contact the second active layer ACT2 through the fifth contact hole CNT5 penetrating the first gate insulating layer GI and the first interlayer insulating layer IL1.
  • the fourth conductive pattern DP4 may serve as the second drain electrode D2 of the second transistor T2.
  • the fifth conductive patterns DP5 contact the first electrode pattern CSE1 through the sixth contact hole CNT6 penetrating the first interlayer insulating layer IL1, and the first gate insulating layer GI and the first It may contact the second active layer ACT2 through the sixth contact hole CNT6 penetrating the interlayer insulating layer IL1.
  • the fifth conductive pattern DP5 may serve as the second source electrode S2 of the second transistor T2.
  • the sixth conductive patterns DP6 may be disposed to overlap the initialization voltage line VIL and the third active layer ACT3.
  • the sixth conductive patterns DP6 contact the initialization voltage line VIL through the seventh contact hole CNT7 penetrating the buffer layer BL, the first gate insulating layer GI, and the first interlayer insulating layer IL1. and may contact the third active layer ACT3 through the seventh contact hole CNT7 penetrating the first gate insulating layer GI and the first interlayer insulating layer IL1.
  • the sixth conductive pattern DP6 may serve as the third drain electrode D3 of the third transistor T3.
  • the first passivation layer PV1 is disposed on the third conductive layer.
  • the first protective layer PV1 functions as an insulating layer between the third conductive layer and other layers disposed thereon and may protect the third conductive layer.
  • the conductive layer under the via layer VIA is formed of first to third conductive layers, but is not limited thereto.
  • the display device 10 may further include a fourth conductive layer disposed between the third conductive layer and the via layer VIA, and the fourth conductive layer may include several conductive patterns.
  • the buffer layer BL, the first gate insulating layer GI, the first interlayer insulating layer IL1, and the first protective layer PV1 may be formed of a plurality of inorganic layers that are alternately stacked.
  • the buffer layer BL, the first gate insulating layer GI, the first interlayer insulating layer IL1, and the first protective layer PV1 may be a double layer in which an inorganic layer is stacked, or a multi-layer in which an inorganic layer is alternately stacked. It can be formed in layers.
  • the buffer layer BL, the first gate insulating layer GI, the first interlayer insulating layer IL1, and the first protective layer PV1 may include silicon oxide (SiO x ), silicon nitride (SiN x ), and silicon oxynitride (SiO x N y ).
  • the buffer layer BL, the first gate insulating layer GI, the first interlayer insulating layer IL1, and the first protective layer PV1 are made of one inorganic layer including the above-described insulating material. may be done
  • the first interlayer insulating layer IL1 may be made of an organic insulating material such as polyimide (PI).
  • the second conductive layer and the third conductive layer are made of molybdenum (Mo), aluminum (Al), chromium (Cr), gold (Au), titanium (Ti), nickel (Ni), neodymium (Nd) and copper (Cu). It may be formed as a single layer or multiple layers made of any one or an alloy thereof. However, it is not limited thereto.
  • the via layer VIA is disposed on the first passivation layer PV1 in the display area DPA.
  • the via layer VIA may include an organic insulating material such as polyimide (PI) to perform a surface planarization function.
  • PI polyimide
  • electrodes RME RME1, RME2
  • bank patterns BP BP1, BP2
  • a bank layer BNL bank layer
  • light emitting elements ED and a connection electrode CNE; CNE1, CNE2, CNE3
  • a plurality of insulating layers PAS1 , PAS2 , and PAS3 may be disposed on the via layer VIA.
  • the bank patterns BP1 and BP2 may be disposed on the via layer VIA.
  • the bank patterns BP1 and BP2 may have a predetermined width in the first direction DR1 and extend in the second direction DR2.
  • the bank patterns BP1 and BP2 may have different widths measured in the first direction DR1 and may be disposed over the emission area EMA of different sub-pixels SPXn or may emit light from any one sub-pixel SPXn. It may be disposed corresponding to the area EMA.
  • the bank patterns BP1 and BP2 include the first bank pattern BP1 disposed to correspond to the emission area EMA of each sub-pixel SPXn and the emission area EMA of different sub-pixels SPXn. ) may include a second bank pattern BP2 disposed over.
  • the first bank pattern BP1 is disposed in the center of the light emitting area EMA, and the different second bank patterns BP2 are spaced apart from the first bank pattern BP1 with the first bank pattern BP1 interposed therebetween. are placed
  • the first bank pattern BP1 and the second bank pattern BP2 may be alternately disposed along the first direction DR1.
  • One second bank pattern BP2 is disposed over different light emitting regions EMA, and a portion of the bank layer BNL extending in the second direction DR2 is in contact with the second bank pattern BP2 in the thickness direction. can overlap.
  • the bank patterns BP1 and BP2 may be arranged in an island pattern on the entire surface of the display area DPA.
  • the first bank pattern BP1 and the second bank pattern BP2 may have the same length in the second direction DR2, but may have different widths measured in the first direction DR1.
  • the width of the first bank pattern BP1 may be smaller than that of the second bank pattern BP2.
  • the length of the bank patterns BP1 and BP2 extending in the second direction DR2 may be greater than the length of the light emitting region EMA surrounded by the bank layer BNL in the second direction DR2.
  • a portion extending in the first direction DR1 may partially overlap the bank patterns BP1 and BP2. However, it is not limited thereto.
  • the widths of the bank patterns BP1 and BP2 may be the same, and each of the bank patterns BP1 and BP2 may be integrated with the bank layer BNL or may have a length measured in the second direction DR2 of the light emitting area EMA. may be less than the length of Both sides of the bank patterns BP1 and BP2 in the second direction DR2 may not overlap a portion of the bank layer BNL extending in the first direction DR1.
  • the bank patterns BP1 and BP2 may be directly disposed on the via layer VIA.
  • the bank patterns BP1 and BP2 may have a structure in which at least a portion protrudes from the top surface of the via layer VIA.
  • the protruding portions of the bank patterns BP1 and BP2 may have inclined or curved sides, and the light emitted from the light emitting device ED is reflected from the electrode RME disposed on the bank patterns BP1 and BP2. and may be emitted in an upper direction of the via layer VIA.
  • the bank patterns BP1 and BP2 may have a semicircular shape having a curvature outer surface in a cross-sectional view.
  • the bank patterns BP1 and BP2 may include an organic insulating material such as polyimide (PI), but is not limited thereto.
  • the plurality of electrodes RME include a portion extending in the first direction DR1 and disposed in the sub-regions SA1 and SA2 and a portion extending in the second direction DR2 therefrom and disposed in the light emitting region EMA.
  • the plurality of electrodes RME may include first electrodes RME1 and a second electrode RME2 spaced apart from the first electrode RME1 .
  • the first electrode RME1 includes an electrode main part RM_A disposed in the light emitting area EMA, an electrode fragment part RM_P disposed in one of the sub areas SA1 and SA2, and an electrode main part RM_A. ) and the first electrode connection part RM_C1 electrically connecting the electrode fragment part RM_P.
  • the electrode fragment RM_P of the first electrode RME1 may be disposed in the first sub-region SA1 disposed on the right side of the emission region EMA. .
  • the electrode main portion RM_A of the first electrode RME1 extends in the second direction DR2 and may be disposed on the first bank pattern BP1 at the center of each sub-pixel SPXn.
  • the electrode main portion RM_A of the first electrode RME1 is formed such that the width measured in the first direction DR1 is greater than the width of the first bank pattern BP1 and is disposed to cover the first bank pattern BP1. can However, it is not limited thereto, and the electrode main portion RM_A of the first electrode RME1 has a smaller width than the first bank pattern BP1, but may cover at least only the edge or edge portion of the first bank pattern BP1. there is.
  • the electrode fragment part RM_P of the first electrode RME1 extends in one direction from the first sub-region SA1 and is disposed in the first sub-region SA1 of the other sub-pixel SPXn. can be separated from For example, the electrode fragment parts RM_P of the first electrode RME1 extend in the first direction DR1 from the separation part ROP of the first sub-region SA1 to cross the bank layer BNL and form another layer. It may be disposed extending to the separation part of the first sub area SA1.
  • the electrode fragment parts RM_P of the plurality of first electrodes RME1 may be arranged side by side in the first direction DR1.
  • the electrode fragment parts RM_P may overlap the bank layer BNL disposed between the first sub-regions SA1 adjacent to each other.
  • the first electrode connection part RM_C1 is disposed between the electrode main part RM_A and the electrode piece part RM_P to electrically connect them.
  • the first electrode connection part RM_C1 may be disposed to overlap a portion of the bank layer BNL extending in the first direction DR1.
  • the electrode main portion RM_A, the first electrode connection portion RM_C1, and the electrode fragment portion RM_P may be formed in an integrated pattern, and the electrode main portion RM_A, the first electrode The connection part RM_C1 and the electrode piece part RM_P may be divided according to their positions.
  • the electrode main portion RM_A is disposed in the light emitting region EMA, so that the second electrode RME2 and the electrode main portion RM_A of the other first electrode RME1 are connected in the first direction ( DR1), the electrode fragment RM_P is disposed in the first sub-region SA1 and may be spaced apart from the electrode fragment RM_P of another sub-pixel SPXn in the first direction DR1.
  • the electrode main part RM_A may be disposed in the emission area EMA, and the electrode fragment part RM_P may be disposed in the first sub-region SA1.
  • the different first electrodes RME1 may be formed as one electrode line by electrically connecting the electrode fragment parts RM_P to each other, and then separated from each other at the separation part ROP in the manufacturing process of the display device 10. there is.
  • an electrode line electrically connected to the electrode piece portion RM_P is formed, and the electrode line is separated by the separating portion ROP to form another first electrode RME1. can be separated from each other.
  • the second electrode RME2 includes a plurality of electrode branch portions RM_B1 and RM_B2 disposed in the emission area EMA, an electrode stem portion RM_S disposed in one of the sub regions SA1 and SA2, and A second electrode connection part RM_C2 electrically connecting the electrode stem part RM_S and the electrode branch parts RM_B1 and RM_B2 may be included.
  • the electrode stem RM_S of the second electrode RME2 may be disposed in the second sub area SA2 disposed on the left side of the light emitting area EMA. there is.
  • the second electrode RME2 generally extends in the first direction DR1 including the electrode stem portion RM_S and is branched in the second direction DR2 toward the emission area EMA of each sub-pixel SPXn. can have
  • the electrode stem portion RM_S of the second electrode RME2 extends from the second sub area SA2 in the first direction DR1, and the second sub area SA1 of the plurality of pixels PX and the sub pixel SPXn. , SA2).
  • the electrode stem portion RM_S may be disposed across a portion extending in the second direction DR2 of the bank layer BNL.
  • the second electrode RME2 is disposed in the plurality of sub-pixels SPXn because one electrode stem RM_S is not partially separated from the second sub-region SA2.
  • the parts may be electrically connected through one electrode stem part RM_S.
  • the plurality of second electrode connection parts RM_C2 of the second electrode RME2 may branch from the electrode stem part RM_S in the second direction DR2.
  • the second electrode connection part RM_C2 may be disposed at a portion where a portion extending in the first direction DR1 and a portion extending in the second direction DR2 of the bank layer BNL cross each other.
  • Each of the second electrode connection portions RM_C2 may protrude from the electrode stem portion RM_S at a portion extending in the second direction DR2 of the bank layer BNL, and may be an electrode branch portion disposed in the light emitting area EMA.
  • RM_B1 and RM_B2 may be electrically connected to the electrode stem portion RM_S.
  • the plurality of electrode branching parts RM_B1 and RM_B2 of the second electrode RME2 may be branched from the second electrode connection part RM_C2.
  • the electrode branch portions RM_B1 and RM_B2 may be bent toward both sides or upward and downward in the first direction DR1 at the second electrode connection portion RM_C2 .
  • the electrode branch portions RM_B1 and RM_B2 may be disposed crossing the light emitting area EMA in the second direction DR2 and bent again at a portion overlapping the bank layer BNL to be electrically connected to each other.
  • the electrode branch portions RM_B1 and RM_B2 of the second electrode RME2 may be branched on the left side of the light emitting area EMA of any one sub-pixel SPXn and then electrically connected to each other again on the right side.
  • the second electrode RME2 includes a first electrode branch RM_B1 disposed below the electrode main portion RM_A of the first electrode RME1 and an upper side of the electrode main portion RM_A of the first electrode RME1.
  • a second electrode branch RM_B2 may be included.
  • a pair of electrode branch portions RM_B1 and RM_B2 electrically connected to each other are disposed in the light emitting area EMA of different sub-pixels SPXn adjacent to each other in the first direction DR1, and one sub-pixel SPXn has The first electrode branch RM_B1 and the second electrode branch RM_B2 of the second electrode RME2 that are different from each other may be disposed.
  • the first electrode branch part RM_B1 of any one pair of electrode branch parts RM_B1 and RM_B2 is disposed below the electrode main part RM_A of the first electrode RME1 as a reference, and the electrode main part RM_A
  • the second electrode branch RM_B2 of the other pair of electrode branch parts RM_B1 and RM_B2 may be disposed on the upper side of the .
  • Each of the electrode branch portions RM_B1 and RM_B2 of the second electrode RME2 may be disposed on one side of the second bank pattern BP2.
  • the first electrode branch RM_B1 is disposed on the second bank pattern BP2 disposed below the first bank pattern BP1
  • the second electrode branch RM_B2 is disposed on the first bank pattern BP1. It may be disposed on the second bank pattern BP2 disposed on the upper side.
  • Both sides of the electrode main part RM_A of the first electrode RME1 may face and be spaced apart from the different electrode branch parts RM_B1 and RM_B2 of different pairs, and the electrode main part RM_A of the first electrode RME1 ) and the respective electrode branch portions RM_B1 and RM_B2 may be smaller than the interval between the bank patterns BP1 and BP2.
  • the electrode main portion RM_A of the first electrode RME1 and the electrode branch portions RM_B1 and RM_B2 of the second electrode RME2 are directly disposed on the via layer VIA in at least a portion thereof, and are disposed on the same plane. It can be.
  • the width of the electrode main part RM_A of the first electrode RME1 measured in the first direction DR1 may be greater than the width of the electrode branch parts RM_B1 and RM_B2 of the second electrode RME2.
  • the electrode main portion RM_A of the first electrode RME1 covers both sides of the first bank pattern BP1, while the electrode branch portions RM_B1 and RM_B2 of the second electrode RME2 have a relatively small width and One side or only one edge of the 2 bank pattern BP2 may be covered.
  • the first electrode RME1 and the second electrode RME2 may be disposed to cover at least one side surface of the bank patterns BP1 and BP2 to reflect light emitted from the light emitting element ED.
  • 12 is a cross-sectional view taken along line N4-N4' of FIG. 8 . 12 illustrates a cross section crossing the plurality of first electrode contact holes CTD disposed in one pixel PX in the first direction DR1.
  • the first electrode RME1 may be electrically connected to the first voltage line VL1 through the first transistor T1.
  • the first electrode connection part RM_C1 of the first electrode RME1 is disposed under the bank layer BNL and passes through the via layer VIA and the first passivation layer PV1 through the first electrode contact hole CTD. It may contact the second electrode pattern CSE2 of the third conductive layer.
  • the first electrode RME1 is electrically connected to the first transistor T1 through the second electrode pattern CSE2, and the first power supply voltage may be transmitted through the first voltage line VL1.
  • each sub-pixel SPXn and the arrangement of the electrodes RME disposed on each sub-pixel SPXn are the second electrode of the third conductive layer under the via layer VIA.
  • This may correspond to a structure in which the patterns CSE2 and the first transistors T1 are spaced apart from each other and arranged in the first direction DR1.
  • the second electrode pattern CSE2 of the third conductive layer may be disposed below the via layer VIA.
  • the plurality of second electrode patterns CSE2 of the third conductive layer are arranged spaced apart from each other in the first direction DR1 on the right side of the center of the pixel PX, and each of them has a different sub-pixel SPXn. It can be placed in the occupied area.
  • the first voltage line VL1 and the second voltage line VL2 of the first conductive layer extend in the first direction DR1 and form the second electrode pattern CSE2 and the first transistor T1 of the third conductive layer.
  • the sub-pixels SPXn of each pixel PX may also be arranged in the first direction DR1.
  • Different second electrode patterns CSE2 may be electrically connected to first transistors T1 connected to different sub-pixels SPXn.
  • Different first electrodes RME1 disposed in different sub-pixels SPXn may be disposed to contact different second electrode patterns CSE2 .
  • the first electrode RME1 disposed on the first sub-pixel SPX1 may contact the second electrode pattern CSE2 electrically connected to the first transistor T1 connected to the first sub-pixel SPX1.
  • the first electrode RME1 disposed on the second and third sub-pixels SPX2 and SPX3 is a second electrode pattern electrically connected to the first transistor T1 connected to the corresponding sub-pixels SPX2 and SPX3. (CSE2).
  • the first electrodes RME1 disposed in one pixel PX may have a disposition structure corresponding to the disposition of the second electrode patterns CSE2 disposed in the corresponding pixel PX.
  • the plurality of first electrodes RME1 of the corresponding pixel PX may also be spaced apart from each other in the first direction DR1.
  • the display device 10 has an advantage in that the positions of the first electrode contact hole CTD penetrating the via layer VIA can be designed in parallel.
  • the first electrode contact hole CTD may be formed to overlap the second electrode pattern CSE2 and the lower metal layers BML1 , BML2 , and BML3 , and the lower step may be formed in a flat region. Accordingly, when the first electrode RME1 contacts the second electrode pattern CSE2, disconnection of the material may be prevented.
  • 13 is an enlarged view of parts A and B of FIG. 8 .
  • 14 is a cross-sectional view taken along lines N5-N5' and N6-N6' of FIG. 13; 13 is an enlarged view of a part of the dummy pattern EP and the second electrode RME2 disposed in one pixel PX, in which the second electrode contact hole CTS and the third electrode contact hole CTA are disposed. It is shown by FIG. 14 shows a cross section through the second electrode contact hole CTS and the third electrode contact hole CTA.
  • the third voltage line VL3 forms a 13th contact hole CNT13 penetrating the buffer layer BL, the first gate insulating layer GI, and the first interlayer insulating layer IL1. It may be electrically connected to the first voltage line VL1 through the.
  • the third voltage wire VL3 includes a first wire contact portion VT1 disposed at a portion crossing the first voltage wire VL1 and having a larger width than other portions, and the first wire contact portion VT1 has It may be electrically connected to the first voltage line VL1 through the thirteenth contact hole CNT13.
  • the fourth voltage line VL4 is disposed on the lower side, and the second voltage is passed through the 14th contact hole CNT14 penetrating the buffer layer BL, the first gate insulating layer GI, and the first interlayer insulating layer IL1. It may be electrically connected to the wiring VL2.
  • the fourth voltage wire VL4 includes a second wire contact portion VT2 disposed at a portion crossing the second voltage wire VL2 and protruding in the first direction DR1, and the second wire contact portion VT2 ) may be electrically connected to the second voltage line VL2 through the fourteenth contact hole CNT14.
  • the second electrode RME2 may be electrically connected to the second voltage line VL2.
  • the second electrode connection portion RM_C2 of the second electrode RME2 connects the fourth voltage line of the third conductive layer through the second electrode contact hole CTS penetrating the via layer VIA and the first passivation layer PV1. It may contact the second wire contact part VT2 of VL4.
  • the second electrode RME2 is electrically connected to the second voltage line VL2 through the fourth voltage line VL4, and the second power supply voltage may be transmitted.
  • the second electrode RME2 includes electrode branch portions RM_B1 and RM_B2 branched from one electrode stem portion RM_S and disposed in a plurality of sub-pixels SPXn, the second electrode RME2 is disposed in a plurality of sub-pixels SPXn.
  • the connected electrode branch portions RM_B1 and RM_B2 may receive the second power supply voltage through one electrode stem portion RM_S.
  • Display device 10 includes dummy patterns EP disposed between electrode fragment parts RM_P of first electrode RME1 among adjacent pixels PX in a first direction DR1.
  • the dummy pattern EP includes the first electrode RME1 disposed in the first sub-pixel SPX1 of one pixel PX and the first electrode disposed in the third sub-pixel SPX3 of the other pixel PX. RME1) can be placed between them.
  • the dummy pattern EP is disposed to overlap a portion extending in the second direction DR2 of the bank layer BNL surrounding the first sub-region SA1, and includes the first electrode with the separator ROP interposed therebetween. It may be spaced apart from the electrode fragment parts RM_P of RME1.
  • the dummy pattern EP it may be formed integrally with the electrode fragment parts RM_P of the first electrode RME1 and then separated from the first electrode RME1 in the separation part ROP.
  • the dummy pattern EP and the electrode piece RM_P are integrated with each other, and the dummy pattern EP is separated from the electrode piece RM_P by the separator ROP. can be separated
  • the dummy pattern EP may be electrically connected to the first voltage line VL1 through the third voltage line VL3.
  • the dummy pattern EP is the first wire contact portion of the third voltage line VL3 of the third conductive layer through the third electrode contact hole CTA penetrating the via layer VIA and the first passivation layer PV1. (VT1).
  • the dummy pattern EP is electrically connected to the first voltage line VL1 through the third voltage line VL3, and a signal applied to the first voltage line VL1 may be transmitted.
  • the plurality of first electrodes RME1 may be formed to be electrically connected to the electrode piece portions RM_P and the other first electrodes RME1 .
  • a signal applied to the first voltage line VL1 may be transferred to the first electrode RME1 through the third voltage line VL3 and the dummy pattern EP, and the first electrodes RME1 electrically connected to each other are The same signal can be delivered.
  • the electrode fragment parts RM_P of the first electrode RME1 and the dummy pattern EP are separated from the separation part ROP, the first electrodes RME1 are connected to the first electrode RME1 through the first electrode contact hole CTD. It may be electrically connected to the transistor T1.
  • a common signal is applied to the first electrodes RME1 through the dummy pattern EP when the electrode fragments RM_P are electrically connected to each other, and the first transistor T1 is applied when the electrode fragments RM_P are separated from each other. ), different signals may be individually applied.
  • the electrode RME disposed on the via layer VIA and the third conductive layer disposed under the via layer VIA may be connected through electrode contact holes CTD, CTS, and CTA, respectively.
  • the arrangement of the electrode contact holes CTD, CTS, and CTA may be designed in consideration of positions of the voltage wires VL3 and VL4 and the electrode patterns CSE2.
  • the first electrode contact holes CTD may be spaced apart from each other in the first direction DR1 within one pixel PX along the arrangement of the second electrode patterns CSE2 of the third conductive layer.
  • the first electrode contact holes CTD may be disposed to overlap the first electrode connection part RM_C1 overlapping the bank layer BNL among the first electrodes RME1.
  • the second electrode contact hole (CTS) is the fourth voltage line (VL4) among the overlapping portions of the second electrode (RME2) and the bank layer (BNL) according to the location of the fourth voltage line (VL4) of the third conductive layer. It can be placed in this passing part.
  • the second electrode contact hole CTS may be disposed on a portion of the fourth voltage line VL4 at a portion where the second electrode RME2 and the bank layer BNL overlap.
  • the third sub-pixel SPX3 may be arranged to overlap the second electrode connection portion RM_C2 of the second electrode RME2 disposed on the boundary between the third sub-pixel SPX3 and another pixel PX adjacent thereto.
  • the second electrode contact hole CTS may be disposed corresponding to an area where the second voltage line VL2 and the fourth voltage line VL4 intersect.
  • the dummy pattern EP and the third electrode contact holes CTA may be disposed corresponding to the position of the third voltage line VL3.
  • a bank layer positioned between first sub-regions SA1 among bank layers BNL disposed at a boundary between a first sub-pixel SPX1 and another adjacent pixel PX in one pixel PX A dummy pattern EP and a third electrode contact hole CTA may be disposed under (BNL).
  • the dummy pattern EP and the third electrode contact holes CTA may be disposed corresponding to an area where the first voltage line VL1 and the third voltage line VL3 intersect.
  • the arrangement of the plurality of electrode contact holes CTD, CTS, and CTA is performed on the lower conductive layers, for example, the second electrode patterns CSE2 and the third voltage line VL3 and the fourth voltage line VL4. Location may vary depending on placement.
  • the shape of each of the electrodes RME1 and RME2 and the shape of the bank layer BNL may be changed accordingly.
  • the shapes of the electrodes RME1 and RME2 and the shape of the bank layer BNL may vary depending on the arrangement of conductive layers disposed thereunder.
  • the display device 10 includes a conductive layer in which electrode contact holes (CTD, CTS, and CTA) to which layers disposed above and below the via layer VIA are electrically connected are disposed below the via layer VIA. It can be arranged corresponding to the position of.
  • the display device 10 as the first electrode contact hole CTD among the electrode contact holes CTD, CTS, and CTA is disposed to overlap the electrode patterns CSE1 and CSE2, the display device 10 electrically Connection failure, pattern failure, etc. can be prevented.
  • the arrangement of the electrodes RME1 and RME2 according to the arrangement of the conductive layers under the via layer VIA, there is an advantage in freely designing the arrangement of the pixel PX structure.
  • a power supply voltage may be applied to the first transistors T1 and the fourth voltage line VL4 of each sub-pixel SPXn.
  • Different first electrodes RME1 disposed in each sub-pixel SPXn may be electrically connected to the first transistor T1 through different first electrode contact holes CTD.
  • a plurality of different electrode branch portions RM_B1 and RM_B2 are disposed in different sub-pixels SPXn, but they may be electrically connected to each other through one electrode stem portion RM_S.
  • the second electrode RME2 may be electrically connected to the second voltage line VL2 and the fourth voltage line VL4 through the second electrode contact hole CTS.
  • the power supply voltage delivered to the first electrode RME1 and the second electrode RME2 may be delivered to the light emitting element ED through the connection electrodes CNE1 , CNE2 , and CNE3 .
  • the display device 10 may be manufactured through a process of disposing the light emitting elements ED on the electrodes RME by applying an electric signal to the electrodes RME disposed in the light emitting area EMA.
  • the first electrodes RME1 disposed in different sub-pixels SPXn and the dummy pattern EP may be electrically connected to each other through the third electrode contact hole CTA. It may be electrically connected to the first voltage line VL1 and the third voltage line VL3.
  • Alignment signals for aligning the light emitting elements ED may be applied to the first voltage line VL1 and the second voltage line VL2, or to the third voltage line VL3 and the fourth voltage line VL4.
  • the alignment signal may be transmitted to the first electrode RME1 and the second electrode RME2 , and the light emitting devices ED may be disposed in the light emitting area EMA of each sub-pixel SPXn.
  • the plurality of electrodes RME and the dummy patterns EP may include a conductive material having high reflectivity.
  • the electrode RME and the dummy patterns EP may include a metal such as silver (Ag), copper (Cu), or aluminum (Al), or may include aluminum (Al), nickel (Ni), or lanthanum (La). It may have a structure in which an alloy including the like or a metal layer such as titanium (Ti), molybdenum (Mo), and niobium (Nb) and the alloy are stacked.
  • the electrode RME and the dummy pattern EP may include an alloy including aluminum (Al) and at least one metal layer including titanium (Ti), molybdenum (Mo), and niobium (Nb). It can be made of a double layer or multi-layer.
  • the electrode RME and the dummy patterns EP may further include a transparent conductive material.
  • the electrode RME and the dummy pattern EP may include a material such as ITO, IZO, or ITZO.
  • the electrode RME and the dummy pattern EP may include other materials having transparency and conductivity.
  • the electrode RME and the dummy patterns EP may have a structure in which a transparent conductive material and a metal layer having high reflectivity are stacked in one or more layers, or may be formed as a single layer including these layers.
  • each electrode RME may have a stacked structure such as ITO/Ag/ITO/, ITO/Ag/IZO, or ITO/Ag/ITZO/IZO.
  • the electrodes RME may be electrically connected to the light emitting element ED, and may reflect some of the light emitted from the light emitting element ED upward toward the first substrate SUB.
  • the first insulating layer PAS1 is disposed on the entire surface of the display area DPA and may be disposed on the via layer VIA and the plurality of electrodes RME.
  • the first insulating layer PAS1 may protect the plurality of electrodes RME and at the same time insulate different electrodes RME from each other.
  • the electrodes RME are formed in the process of forming the bank layer BNL. damage can be prevented.
  • the first insulating layer PAS1 may prevent the light emitting element ED disposed thereon from being damaged by direct contact with other members.
  • a step may be formed such that a portion of the upper surface of the first insulating layer PAS1 is recessed between the electrodes RME spaced apart in the second direction DR2 .
  • the light emitting element ED is disposed on the upper surface of the first insulating layer PAS1 on which the step is formed, and a space may be formed between the light emitting element ED and the first insulating layer PAS1.
  • the first insulating layer PAS1 may include a plurality of contact parts CT1 and CT2.
  • the contact portions CT1 and CT2 of the first insulating layer PAS1 may be disposed at a portion where the connection electrode CNE and the electrode RME are electrically connected.
  • the first insulating layer PAS1 is disposed on the entire surface of the via layer VIA, but may partially expose lower layers in a portion where the contact portions CT1 and CT2 are formed.
  • the plurality of contact portions CT1 and CT2 may be disposed to overlap each other electrode RME.
  • the contact portions CT1 and CT2 are disposed in the first sub-region SA1 and disposed to overlap the electrode fragment portion RM_P of the first electrode RME1; and Second contact portions CT2 disposed in the second sub-region SA2 and disposed to overlap the electrode stem portion RM_S of the second electrode RME2 may be included.
  • the first contact parts CT1 and the second contact parts CT2 may penetrate the first insulating layer PAS1 and expose a portion of the upper surface of the first electrode RME1 or the second electrode RME2 thereunder. there is.
  • Each of the first contact portion CT1 and the second contact portion CT2 may further penetrate some of the other insulating layers disposed on the first insulating layer PAS1.
  • the electrode RME exposed by each of the contact portions CT1 and CT2 may contact the connection electrode CNE.
  • the bank layer BNL may be disposed on the first insulating layer PAS1.
  • the bank layer BNL includes portions extending in the first and second directions DR1 and DR2 when viewed from a plan view, and may surround the sub-pixels SPXn.
  • the bank layer BNL surrounds the light emitting area EMA and the sub areas SA1 and SA2 of each sub-pixel SPXn to distinguish them, and surrounds the outermost periphery of the display area DPA. and the non-display area NDA.
  • the bank layer BNL is disposed over the entire display area DPA to form a lattice pattern, and the area where the bank layer BNL opens in the display area DPA is the light emitting area EMA, the sub area SA1, SA2).
  • the bank layer BNL may have a certain height similar to the bank patterns BP1 and BP2.
  • a top surface of the bank layer BNL may have a height higher than that of the bank patterns BP1 and BP2, and a thickness equal to or greater than that of the bank patterns BP1 and BP2.
  • the bank layer BNL may prevent ink from overflowing to adjacent sub-pixels SPXn during an inkjet printing process during a manufacturing process of the display device 10 .
  • the bank layer BNL may include an organic insulating material such as polyimide.
  • a plurality of light emitting elements ED may be disposed in the light emitting area EMA.
  • the light emitting devices ED may be disposed between the bank patterns BP1 and BP2 and spaced apart from each other in the first direction DR1.
  • the plurality of light emitting elements ED may have a shape extending in one direction, and both ends may be disposed on different electrodes RME.
  • the length of the light emitting element ED may be longer than the distance between the electrodes RME spaced apart in the second direction DR2 .
  • the light emitting elements ED may be arranged substantially perpendicular to the first direction DR1 in which the electrodes RME extend. However, it is not limited thereto, and the elongated direction of the light emitting device ED may be disposed toward the second direction DR2 or a direction inclined at an angle thereto.
  • a plurality of light emitting devices ED may be disposed on the first insulating layer PAS1.
  • the light emitting element ED may have a shape extending in one direction and may be disposed such that one direction of the extension is parallel to the upper surface of the first substrate SUB.
  • the light emitting device ED may include a plurality of semiconductor layers disposed along the extended direction, and the plurality of semiconductor layers extend along a direction parallel to the upper surface of the first substrate SUB. Can be arranged sequentially.
  • a plurality of semiconductor layers may be disposed in a direction perpendicular to the first substrate SUB.
  • the light emitting elements ED disposed in each sub-pixel SPXn may emit light of different wavelengths depending on the material of the above-described semiconductor layer.
  • the present invention is not limited thereto, and the light emitting devices ED disposed in each sub-pixel SPXn may include a semiconductor layer of the same material and emit light of the same color.
  • the light emitting element ED has a first end disposed on the electrode main part RM_A of the first electrode RME1 and a second end disposed on the second electrode branch part RM_B2 of the second electrode RME2.
  • the first light emitting element ED1 and the first end are disposed on the electrode main part RM_A of the first electrode RME1 and the second end is on the first electrode branch part RM_B1 of the second electrode RME2.
  • the first light emitting elements ED1 are disposed below the electrode main part RM_A of the first electrode RME1, and the second light emitting elements ED2 are disposed on the electrode main part RM_A of the first electrode RME1. It can be placed on the upper side based on.
  • the light emitting elements ED may contact the connection electrodes CNE (CNE1, CNE2, and CNE3) to be electrically connected to the electrodes RME and the conductive layers under the via layer VIA, and an electrical signal is applied to generate a specific It can emit light of a wavelength range.
  • the light emitting devices ED may emit light to both ends in the elongated direction, and the light may be reflected from the electrode RME on the bank patterns BP1 and BP2.
  • the second insulating layer PAS2 may be disposed on the plurality of light emitting elements ED, the first insulating layer PAS1 , and the bank layer BNL.
  • the second insulating layer PAS2 extends between the bank patterns BP1 and BP2 in the first direction DR1 and includes a pattern portion disposed on the plurality of light emitting devices ED.
  • the pattern part is disposed to partially cover an outer surface of the light emitting device ED, and both sides or both ends of the light emitting device ED may not be covered.
  • the pattern unit may form a linear or island pattern in each sub-pixel SPXn in a plan view.
  • the pattern portion of the second insulating layer PAS2 may protect the light emitting devices ED and at the same time fix the light emitting devices ED in the manufacturing process of the display device 10 .
  • the second insulating layer PAS2 may be disposed to fill a space between the light emitting element ED and the lower second insulating layer PAS2.
  • a portion of the second insulating layer PAS2 may be disposed over the bank layer BNL and in the sub-regions SA1 and SA2 .
  • the second insulating layer PAS2 may include a plurality of contact parts CT1 and CT2.
  • the contact portions CT1 and CT2 of the second insulating layer PAS2 may be disposed at a portion where the connection electrode CNE and the electrode RME are electrically connected.
  • the second insulating layer PAS2 is disposed over the entire surface of the first insulating layer PAS1, and may partially expose lower layers in a portion where a plurality of openings are formed.
  • the plurality of contact portions CT1 and CT2 may be disposed to overlap each other electrode RME.
  • the contact portions CT1 and CT2 are disposed in the first sub-region SA1 and disposed to overlap the electrode fragment portion RM_P of the first electrode RME1; and Second contact portions CT2 disposed in the second sub-region SA2 and disposed to overlap the electrode stem portion RM_S of the second electrode RME2 may be included.
  • the first contact parts CT1 and the second contact parts CT2 may pass through the second insulating layer PAS2 in addition to the first insulating layer PAS1.
  • Each of the plurality of first contact portions CT1 and second contact portions CT2 may expose a portion of the upper surface of the first electrode RME1 or the second electrode RME2 thereunder.
  • the plurality of connection electrodes CNE may be disposed on the plurality of electrodes RME.
  • the connection electrode CNE is in contact with one end of the light emitting element ED, and some of them are electrically connected to at least one of the voltage lines VL1, VL2, VL3, and VL4 under the via layer VIA.
  • the plurality of connection electrodes CNE are first type connection electrodes, and the first connection electrode CNE1 and the second connection electrode CNE2 directly and electrically connected to the lower electrode RME.
  • a third connection electrode CNE3 that is a second type connection electrode that is not directly electrically connected to the lower electrode.
  • the first connection electrode CNE1 has a shape extending in the second direction DR2 and may be disposed on the first electrode RME1.
  • a portion of the first connection electrode CNE1 disposed on the first bank pattern BP1 overlaps the electrode main portion RM_A of the first electrode RME1 and extends therefrom in the second direction DR2 to form a bank It may be disposed beyond the layer BNL to the sub-regions SA1 and SA2.
  • the first connection electrode CNE1 forms a bank layer in the emission region EMA. It may be disposed beyond (BNL) to the first sub area SA1.
  • the first connection electrode CNE1 may contact the electrode piece RM_P of each first electrode RME1 in the first sub area SA1 .
  • the first connection electrode CNE1 may be included in a second connection electrode layer disposed on the third insulating layer PAS3, and the first insulating layer PAS1, the second insulating layer PAS2, and the third insulating layer PAS3 ) may be in contact with the electrode fragment RM_P of the first electrode RME1 through the first contact portion CT1 passing through.
  • the second connection electrode CNE2 has a shape extending in the second direction DR2 and may be disposed on the second electrode RME2. A portion of the second connection electrode CNE2 disposed on the second bank pattern BP2 overlaps the first electrode branch RM_B1 and extends therefrom in the second direction DR2 to form the bank layer BNL. It may be disposed beyond the second sub area SA2.
  • the second connection electrode CNE2 may contact the electrode stem RM_S of the second electrode RME2 in the second sub area SA2.
  • the second connection electrode CNE2 may be included in a second connection electrode layer disposed on the third insulating layer PAS3, and includes the first insulating layer PAS1, the second insulating layer PAS2, and the third insulating layer PAS3. ) may be in contact with the electrode stem portion RM_S of the second electrode RME2 through the second contact portion CT2 passing through.
  • the third connection electrode CNE3 may include extension parts CN_E1 and CN_E2 extending in the second direction DR2 and a first connection part CN_B1 electrically connecting the extension parts CN_E1 and CN_E2. .
  • the first extension CN_E1 may face the first connection electrode CNE1 in the emission area EMA and may be disposed on the second electrode branch RM_B2 of the second electrode RME2.
  • the second extension CN_E2 may be disposed on the first electrode RME1 while facing the second connection electrode CNE2 in the emission area EMA.
  • the first connection part CN_B1 may extend in the first direction DR1 on the bank layer BNL to electrically connect the first extension part CN_E1 and the second extension part CN_E2.
  • the third connection electrode CNE3 may be disposed on the bank layer BNL between the first connection portion CN_B1 and the light emitting area EMA and the second sub area SA2.
  • the third connection electrode CNE3 may be included in the first connection electrode layer disposed between the second and third insulation layers PAS2 and PAS3.
  • the first connection electrode CNE1 may be electrically connected to the first transistor T1 connected to each sub-pixel SPXn by directly contacting the first electrode RME1. Since the first transistor T1 is electrically connected to the first voltage line VL1, the first power voltage applied to the first voltage line VL1 is applied to the first transistor T1, the first electrode RME1, and the first voltage line VL1. It may be transmitted to the light emitting elements ED through one connection electrode CNE1. The first connection electrode CNE1 may contact the first light emitting element ED1, and the first power supply voltage may be transmitted to the first light emitting element ED1.
  • the second connection electrode CNE2 may be electrically connected to the fourth voltage line VL4 and the second voltage line VL2 through the second electrode RME2.
  • the second power supply voltage applied to the second voltage line VL2 may be transferred to the light emitting devices ED through the fourth voltage line VL4, the second electrode RME2, and the second connection electrode CNE2. .
  • the second connection electrode CNE2 may contact the second light emitting element ED2 disposed between the first bank pattern BP1 and the second bank pattern BP2 disposed thereon, and the second power voltage is It may be transmitted to the second light emitting element ED2.
  • the second light emitting element ED2 may be disposed between the first and second bank patterns BP1 and BP2 and may be disposed on an upper portion of the first bank pattern BP1.
  • the third connection electrode CNE3 may not be directly electrically connected to the lower electrode RME.
  • the first extension CN_E1 of the third connection electrode CNE3 may contact the first light emitting element ED1, and the second extension CN_E2 may contact the second light emitting element ED2.
  • the first power supply voltage delivered to the first connection electrode CNE1 may flow through the first light emitting element ED1, the third connection electrode CNE3, the second light emitting element ED2, and the second connection electrode CNE2. there is.
  • the first light emitting element ED1 and the second light emitting element ED2 may be electrically connected in series through the third connection electrode CNE3, and light emitting efficiency per unit area may be improved.
  • the third insulating layer PAS3 is disposed on the third connection electrode CNE3 and the second insulating layer PAS2.
  • the third insulating layer PAS3 is disposed entirely on the second insulating layer PAS2 to cover the third connection electrode CNE3, and the first connection electrode CNE1 and the second connection electrode CNE2 are It may be disposed on the third insulating layer PAS3.
  • the third insulating layer PAS3 may be entirely disposed on the via layer VIA except for a region where the third connection electrode CNE3 is disposed.
  • the third insulating layer PAS3 may insulate the first connection electrode CNE1 and the second connection electrode CNE2 from each other so that they do not directly contact the third connection electrode CNE3.
  • another insulating layer may be further disposed on the third insulating layer PAS3 and the first connection electrode CNE1.
  • the insulating layer may serve to protect members disposed on the first substrate SUB against external environments.
  • first insulating layer PAS1 , second insulating layer PAS2 , and third insulating layer PAS3 may include an inorganic insulating material or an organic insulating material.
  • first insulating layer PAS1 , the second insulating layer PAS2 , and the third insulating layer PAS3 each include an inorganic insulating material, or each of the first insulating layer PAS1 and the third insulating layer PAS3 Silver may include an inorganic insulating material, but the second insulating layer PAS2 may include an organic insulating material.
  • Each or at least one of the first insulating layer PAS1 , the second insulating layer PAS2 , and the third insulating layer PAS3 may have a structure in which a plurality of insulating layers are alternately or repeatedly stacked.
  • the first insulating layer PAS1 , the second insulating layer PAS2 , and the third insulating layer PAS3 may be silicon oxide (SiO x ), silicon nitride (SiN x ), and silicon oxynitride, respectively. (SiO x N y ).
  • the first insulating layer PAS1 , the second insulating layer PAS2 , and the third insulating layer PAS3 are made of the same material, some are the same and some are made of different materials, or are made of different materials. may be made with
  • 15 is a schematic diagram of a light emitting device according to an embodiment.
  • the light emitting device ED may be a light emitting diode.
  • the light emitting device ED may be an inorganic light emitting diode having a size of a nanometer to a micrometer unit and made of an inorganic material.
  • the light emitting device ED may be aligned between the two electrodes, where a polarity is formed when an electric field is formed in a specific direction between the two electrodes facing each other.
  • the light emitting device ED may have a shape extending in one direction.
  • the light emitting element ED may have a shape such as a cylinder, a rod, a wire, or a tube.
  • the shape of the light emitting element ED is not limited thereto, and has a shape of a polygonal column such as a regular hexahedron, a rectangular parallelepiped, or a hexagonal prism, or a light emitting element that extends in one direction but has a partially inclined outer surface.
  • ED can have various forms.
  • the light emitting device ED may include a semiconductor layer doped with an arbitrary conductivity type (eg, p-type or n-type) dopant.
  • the semiconductor layer may emit light of a specific wavelength range by passing an electric signal applied from an external power source.
  • the light emitting device ED may include a first semiconductor layer 31 , a second semiconductor layer 32 , a light emitting layer 36 , an electrode layer 37 , and an insulating layer 38 .
  • the first semiconductor layer 31 may be an n-type semiconductor.
  • the first semiconductor layer 31 may include a semiconductor material having a chemical formula of Al x Ga y In 1-xy N (0 ⁇ x ⁇ 1, 0 ⁇ y ⁇ 1, 0 ⁇ x+y ⁇ 1).
  • the first semiconductor layer 31 may be one or more of AlGaInN, GaN, AlGaN, InGaN, AlN, and InN doped with an n-type dopant.
  • the n-type dopant doped in the first semiconductor layer 31 may be Si, Ge, or Sn.
  • the second semiconductor layer 32 is disposed on the first semiconductor layer 31 with the light emitting layer 36 interposed therebetween.
  • the second semiconductor layer 32 may be a p-type semiconductor, and the second semiconductor layer 32 is Al x Ga y In 1-xy N (0 ⁇ x ⁇ 1,0 ⁇ y ⁇ 1, 0 ⁇ x+y ⁇ 1).
  • the second semiconductor layer 32 may be one or more of AlGaInN, GaN, AlGaN, InGaN, AlN, and InN doped with a p-type dopant.
  • the p-type dopant doped in the second semiconductor layer 32 may be Mg, Zn, Ca, Ba, or the like.
  • the first semiconductor layer 31 and the second semiconductor layer 32 are configured as one layer, but are not limited thereto.
  • the first semiconductor layer 31 and the second semiconductor layer 32 may further include a greater number of layers, for example, a clad layer or a Tensile Strain Barrier Reducing (TSBR) layer.
  • TSBR Tensile Strain Barrier Reducing
  • the light emitting device ED may further include another semiconductor layer disposed between the first semiconductor layer 31 and the light emitting layer 36 or between the second semiconductor layer 32 and the light emitting layer 36 . .
  • the semiconductor layer disposed between the first semiconductor layer 31 and the light emitting layer 36 may be any one or more of AlGaInN, GaN, AlGaN, InGaN, AlN, InN, and SLs doped with an n-type dopant, and the second semiconductor layer ( 32) and the light emitting layer 36 may be any one or more of AlGaInN, GaN, AlGaN, InGaN, AlN, and InN doped with a p-type dopant.
  • the light emitting layer 36 is disposed between the first semiconductor layer 31 and the second semiconductor layer 32 .
  • the light emitting layer 36 may include a material having a single or multi-quantum well structure. When the light emitting layer 36 includes a material having a multi-quantum well structure, a plurality of barrier layers and well layers may be alternately stacked.
  • the light emitting layer 36 may emit light by combining electron-hole pairs according to electric signals applied through the first semiconductor layer 31 and the second semiconductor layer 32 .
  • the light emitting layer 36 may include a material such as AlGaN, AlGaInN, or InGaN.
  • the barrier layer may include AlGaN or AlGaInN
  • the well layer may include materials such as GaN, InGaN, or AlInN. there is.
  • the light emitting layer 36 may have a structure in which a semiconductor material having a high band gap energy and a semiconductor material having a low band gap energy are alternately stacked, and different groups 3 to 5 may be formed according to the wavelength range of light emitted. It may also contain semiconductor materials. Light emitted from the light emitting layer 36 is not limited to light in a blue wavelength band, and may emit red and green wavelength bands in some cases.
  • the electrode layer 37 may be an Ohmic connection electrode. However, it is not limited thereto, and may be a Schottky connection electrode.
  • the light emitting device ED may include at least one electrode layer 37 .
  • the light emitting element ED may include one or more electrode layers 37, but is not limited thereto and the electrode layer 37 may be omitted.
  • the electrode layer 37 may reduce resistance between the light emitting element ED and the electrode or connection electrode when the light emitting element ED is electrically connected to the electrode or connection electrode in the display device 10 .
  • the electrode layer 37 may include a conductive metal.
  • the electrode layer 37 may include at least one of aluminum (Al), titanium (Ti), indium (In), gold (Au), silver (Ag), ITO, IZO, and ITZO.
  • the insulating film 38 is disposed to surround outer surfaces of the plurality of semiconductor layers and electrode layers described above.
  • the insulating film 38 may be disposed to surround at least the outer surface of the light emitting layer 36, but both ends of the light emitting element ED in the longitudinal direction may be exposed.
  • the insulating layer 38 may be formed to have a rounded top surface in a cross-sectional view in a region adjacent to at least one end of the light emitting device ED.
  • the insulating film 38 is made of materials having insulating properties, for example, silicon oxide (SiO x ), silicon nitride (SiN x ), silicon oxynitride (SiO x N y ), aluminum nitride (AlN x ), aluminum oxide ( It may include at least one of AlO x ), zirconium oxide (ZrO x ), hafnium oxide (HfO x ), and titanium oxide (TiO x ).
  • the insulating film 38 is formed of a single layer, but is not limited thereto, and in some embodiments, the insulating film 38 may be formed of a multi-layer structure in which a plurality of layers are stacked.
  • the insulating layer 38 may serve to protect semiconductor layers and electrode layers of the light emitting device ED.
  • the insulating film 38 may prevent an electrical short circuit that may occur in the light emitting layer 36 when it directly contacts an electrode through which an electric signal is transmitted to the light emitting element ED.
  • the insulating layer 38 may prevent a decrease in light emitting efficiency of the light emitting device ED.
  • the outer surface of the insulating layer 38 may be surface-treated.
  • the light emitting device ED may be sprayed and aligned on the electrode in a dispersed state in a predetermined ink. For example, when ink in which the light emitting elements ED are dispersed is ejected, the light emitting elements ED may be aligned.
  • the surface of the insulating layer 38 may be treated to be hydrophobic or hydrophilic.
  • electrode contact holes to which layers disposed above and below the via layer VIA are electrically connected are formed on a conductive layer disposed below the via layer VIA. It can be arranged corresponding to the position of.
  • the first electrode contact hole CTD has the second electrode pattern CSE2
  • the second electrode contact hole CTS and the third electrode contact hole CTA have the fourth voltage line VL4 and the third electrode contact hole CTA, respectively. It may be disposed corresponding to the position of the voltage line VL3.
  • the second electrode pattern CSE2 , the third voltage line VL3 , and the fourth voltage line VL4 of the third conductive layer may be arranged spaced apart from each other in the display area DPA.
  • the pixels PXs of may be classified into different types of pixels PXs according to the electrode contact holes CTD, CTS, and CTA.
  • 16 is a plan view illustrating relative arrangements of some wirings and electrodes and a bank layer disposed in different pixels of a display device according to an exemplary embodiment.
  • the pixel PX may include a plurality of sub areas SPXn, and the sub areas SPXn include the light emitting area EMA and the plurality of sub areas SA1 and SA2. ) may be included.
  • the light emitting area EMA and the sub areas SA1 and SA2 are alternately arranged in the second direction DR2, and different pixels PXs adjacent to each other in the second direction DR2 are arranged in one sub area SA1 and SA2. ) can be shared.
  • the first pixel PX1 and the second pixel PX2 adjacent in the second direction DR2 may share the first sub area SA1.
  • the first sub-region SA1 is disposed on the right side of the light emitting area EMA in the second direction DR2 and is disposed on the left side of the emission area EMA in the other direction DR2.
  • a second sub area SA2 may be disposed.
  • the second sub-region SA2 is disposed on the right side of the light emitting area EMA in the second direction DR2
  • the second sub-region SA2 is disposed on the left side in the second direction DR2.
  • a first sub area SA1 may be disposed.
  • the first voltage line VL1 of the first pixel PX1 is disposed to cross the first sub area SA1 in the first direction DR1, and the second voltage line VL2 is disposed to cross the second sub area SA2. ) and the lower portion of the adjacent bank layer BNL in the first direction DR1.
  • the third voltage line VL3 may extend in the second direction DR2 at a boundary between the first pixel PX1 and another pixel PX disposed on the upper side of the first direction DR1.
  • the fourth voltage line VL4 may be disposed to extend in the second direction DR2 at a boundary between the first pixel PX1 and another pixel PX disposed on the lower side of the first direction DR1.
  • the first voltage line VL1 may be disposed on the right side of the light emitting area EMA, and the second voltage line VL2 may be disposed on the left side of the light emitting area EMA.
  • the third voltage line VL3 may be disposed above the first sub-pixel SPX1 and the fourth voltage line VL4 may be disposed below the third sub-pixel SPX3.
  • the electrode fragment parts RM_P are disposed in the first sub area SA1, and the electrode main parts RM_A extend leftward from the electrode fragment part RM_P.
  • the electrode stem portion RM_S is disposed in the second sub area SA2, and the electrode branch portions RM_B1 and RM_B2 extend from the electrode stem portion RM_S to the right. may be extended.
  • the first voltage line VL1 of the second pixel PX2 is disposed to cross the second sub area SA2 in the first direction DR1, and the second voltage line VL2 is disposed to cross the second sub area SA1. ) and the lower portion of the adjacent bank layer BNL in the first direction DR1.
  • the third voltage line VL3 may be disposed to extend in the second direction DR2 at a boundary between the second pixel PX2 and another pixel PX disposed on the upper side of one side of the first direction DR1.
  • the fourth voltage line VL4 may be disposed to extend in the second direction DR2 at a boundary between the second pixel PX2 and another pixel PX disposed on the lower side of the first direction DR1.
  • the first voltage line VL1 may be disposed on the right side of the light emitting area EMA, and the second voltage line VL2 may be disposed on the left side of the light emitting area EMA.
  • the third voltage line VL3 may be disposed above the first sub-pixel SPX1 and the fourth voltage line VL4 may be disposed below the third sub-pixel SPX3.
  • the electrode fragment parts RM_P are disposed in the second sub area SA2, and the electrode main parts RM_A extend leftward from the electrode fragment part RM_P.
  • the electrode stem portion RM_S is disposed in the first sub area SA1, and the electrode branch portions RM_B1 and RM_B2 extend from the electrode stem portion RM_S to the right. may be extended.
  • the first pixel PX1 and the second pixel PX2 may have substantially the same arrangement structure of the voltage wires VL1 , VL2 , VL3 , and VL4 and the electrodes RME1 and RME2 .
  • the electrode fragment RM_P of the first electrode RME1 and the second electrode RME2 The electrodes RME may be disposed identically to each other, except that the sub-regions SA1 and SA2 in which the electrode stem portions RM_S are disposed are different.
  • the first electrode contact holes CTD of the first pixel PX1 and the second pixel PX2 overlap the bank layer BNL disposed on the right side of the light emitting region EMA, and the first electrode contact holes CTD of the first electrode RME1 It may be disposed to overlap the electrode connection part RM_C1.
  • the second electrode contact hole CTS the second voltage line VL2 and the fourth voltage line VL4 intersect at the boundary between the third sub-pixel SPX3 and another adjacent pixel PX in the first direction DR1. It can be placed in the part where The dummy pattern EP and the third electrode contact hole CTA are connected to the first voltage line VL1 and the third voltage at the boundary between the first sub-pixel SPX1 and another pixel PX adjacent in the first direction DR1.
  • the second electrode contact hole CTS is disposed on the lower left side of each pixel PX1 and PX2, and the dummy pattern EP and the third electrode contact hole CTA are disposed on the upper right side of the pixel PX1 and PX2.
  • the first pixel PX1 and the second pixel PX2 shown in FIG. 16 are pixels adjacent to each other in the second direction DR2, and electrodes RME and voltage lines VL1, VL2, VL3, and VL4 are disposed. may be identical to each other.
  • the distance between the second electrode contact hole CTS of the first pixel PX1 and the second electrode contact hole CTS of the second pixel PX2 is equal to the dummy pattern EP of the first pixel PX1 and the third electrode contact hole CTS of the second pixel PX2.
  • the distance between the electrode contact hole CTA and the dummy pattern EP of the second pixel PX2 and the third electrode contact hole CTA may be equal to the distance.
  • Electrodes RME and voltage wires VL1 , VL2 , VL3 , and VL4 of adjacent pixels in the first direction DR1 may be different from each other.
  • FIG. 17 is a plan view illustrating relative arrangements of some wires and electrodes disposed in a plurality of pixels of the display device of FIG. 16 .
  • the display device 10 includes a plurality of pixels PXs arranged in the first and second directions DR1 and DR2 , and each pixel PX includes a plurality of pixels PXs.
  • Pixel rows PXR1 , PXR2 , PXR3 , and PXR4 and pixel columns PXL1 and PXL2 may be formed.
  • the pixels PX of each of the pixel rows PXR1 , PXR2 , PXR3 , and PXR4 and the pixel columns PXL1 and PXL2 have different voltage lines VL1 , VL2 , VL3 , and VL4 according to the arrangement of the electrodes RME. It can be divided into pixels.
  • the first voltage line VL1 and the second voltage line VL2 may extend in the first direction DR1 and be spaced apart from each other in the second direction DR2.
  • the first voltage line VL1 is disposed on the right side of the center of the pixel PX
  • the second voltage line VL2 is disposed on the right side of the pixel PX. It can be placed left of center.
  • the first voltage line VL1 of the first pixel column PXL1 and the second voltage line VL2 of the second pixel column PXL2 are may be separated from each other.
  • the third voltage line VL3 and the fourth voltage line VL4 extend in the second direction DR2 and may be spaced apart from each other in the first direction DR1. However, the third voltage line VL3 and the fourth voltage line VL4 are alternately disposed in the first direction DR1 and may be disposed at the boundary of each pixel PX.
  • the third voltage line VL3 is disposed above the center of the pixel PX
  • the fourth voltage line VL4 is disposed above the center of the pixel PX. It can be placed on the lower side from the center.
  • the third voltage line VL3 is disposed below the center of the pixel PX
  • the fourth voltage line VL4 is disposed below the center of the pixel PX. It can be placed on the upper side in the center.
  • a fourth voltage line VL4 is disposed at the boundary between the first pixel row PXR1 and the second pixel row PXR2, and a third voltage line VL4 is disposed at the boundary between the second pixel row PXR2 and the third pixel row PXR3.
  • a wire VL3 may be disposed.
  • the arrangement of the electrodes RME and the plurality of electrode contact holes CTD, CTS, and CTS may vary according to the arrangement of the voltage wires VL1 , VL2 , VL3 , and VL4 disposed in the pixel PX.
  • the first electrode RME1 has electrode fragment portions RM_P disposed on the right side of the center of the pixel PX
  • the second electrode RME2 is The electrode stem RM_S may be disposed on the left side of the center of the pixel PX.
  • the first electrode contact holes CTD may be arranged in the first direction DR1 at the right side of the center of the pixel PX according to the arrangement of the first electrode RME1.
  • the electrodes RME and the first electrode contact hole CTD of the pixels PX of the first pixel column PXL1 and the second pixel column PXL2 may have substantially the same arrangement.
  • the dummy pattern EP and the third electrode contact hole CTA are formed on the upper right corner of the pixel PX. can be placed on the side.
  • the second electrode contact hole CTS may be disposed on the lower left side of the pixel PX. .
  • the dummy pattern EP and the third electrode contact hole CTA are formed on the lower right side of the pixel PX. can be placed on the side.
  • the second electrode contact hole CTS may be disposed on the upper left side of the pixel PX. .
  • the pixels PX#11 and PX#13 belonging to the first pixel row PXR1 and the third pixel row PXR3 of the first pixel column PXL1 and the first pixel row PXR1 of the second pixel column PXL2 ) and the pixels PX#21 and PX#23 belonging to the third pixel row PXR3 may be first type pixels PXA having the same structure.
  • the pixels PX#12 and PX#14 belonging to the second and fourth pixel rows PXR2 and PXR4 of the first pixel column PXL1 and the second pixel row PXR2 of the second pixel column PXL2 ) and the pixels PX#22 and PX#24 belonging to the fourth pixel row PXR4 may be second type pixels PXB having the same structure as each other.
  • the display device 10 includes the second electrode contact hole CTS, the dummy pattern EP, and the third electrode contact hole CTA according to the arrangement of the voltage lines VL1 , VL2 , VL3 , and VL4 . It may be divided into pixels PXA and PXB having different arrangements. However, the arrangement of the second electrode pattern CSE2 disposed in each pixel PX may be the same regardless of the pixel columns PXL1 and PXL2 and the pixel rows PXR1 , PXR2 , PXR3 and PXR4 , and the first electrode The location of the contact hole CTD may be substantially the same for each pixel PX.
  • FIG. 18 is a plan view illustrating relative arrangements of some wirings, electrodes, and a bank layer disposed in different pixels of a display device according to another exemplary embodiment.
  • FIG. 19 is a plan view illustrating relative arrangements of some wires and electrodes disposed in a plurality of pixels of the display device of FIG. 18 .
  • the display device 10_1 includes electrodes RME1 and RME2 of adjacent pixels PX1 and PX2 in a second direction DR2 and voltage lines VL1 , VL2 , and VL3 . , VL4) may be different from each other.
  • 18 and 19 are different from the embodiments of FIGS. 16 and 17 in that arrangements of electrodes RME and electrode contact holes CTD, CTS, and CTA of pixels disposed in different pixel columns PXL1 and PXL2 are different from each other. There is a difference.
  • the sub-pixels SPXn of the first pixel PX1 have the first sub-region SA1 disposed on the right side of the emission area EMA in the second direction DR2, and A second sub area SA2 may be disposed on the left side of the second direction DR2.
  • the second sub-region SA2 is disposed on the right side of the emission area EMA in the second direction DR2, and the second sub-region SA2 is disposed on the left side of the emission area EMA in the other direction DR2.
  • a first sub area SA1 may be disposed.
  • the first voltage line VL1 of the first pixel PX1 is disposed to cross the first sub area SA1 in the first direction DR1, and the second voltage line VL2 is disposed to cross the second sub area SA2. ) and the lower portion of the adjacent bank layer BNL in the first direction DR1.
  • the third voltage line VL3 may extend in the second direction DR2 at a boundary between the first pixel PX1 and another pixel PX disposed on the upper side of the first direction DR1.
  • the fourth voltage line VL4 may be disposed to extend in the second direction DR2 at a boundary between the first pixel PX1 and another pixel PX disposed on the lower side of the first direction DR1.
  • the first voltage line VL1 may be disposed on the right side of the light emitting area EMA, and the second voltage line VL2 may be disposed on the left side of the light emitting area EMA.
  • the third voltage line VL3 may be disposed above the first sub-pixel SPX1 and the fourth voltage line VL4 may be disposed below the third sub-pixel SPX3.
  • the electrode fragment parts RM_P are disposed in the first sub area SA1, and the electrode main parts RM_A extend leftward from the electrode fragment part RM_P.
  • the electrode stem portion RM_S is disposed in the second sub area SA2, and the electrode branch portions RM_B1 and RM_B2 extend from the electrode stem portion RM_S to the right. may be extended.
  • the first voltage line VL1 of the second pixel PX2 is disposed to cross the first sub area SA1 in the first direction DR1, and the second voltage line VL2 is disposed to cross the second sub area SA2. ) and the lower portion of the adjacent bank layer BNL in the first direction DR1.
  • the third voltage line VL3 may be disposed to extend in the second direction DR2 at a boundary between the second pixel PX2 and another pixel PX disposed on the upper side of one side of the first direction DR1.
  • the fourth voltage line VL4 may be disposed to extend in the second direction DR2 at a boundary between the second pixel PX2 and another pixel PX disposed on the lower side of the first direction DR1.
  • the first voltage line VL1 may be disposed on the left side of the light emitting area EMA, and the second voltage line VL2 may be disposed on the right side of the light emitting area EMA.
  • the third voltage line VL3 may be disposed above the first sub-pixel SPX1 and the fourth voltage line VL4 may be disposed below the third sub-pixel SPX3.
  • the electrode fragment parts RM_P are disposed in the first sub area SA1, and the electrode main parts RM_A extend to the right side from the electrode fragment part RM_P.
  • the electrode stem portion RM_S is disposed in the second sub area SA2, and the electrode branch portions RM_B1 and RM_B2 extend from the electrode stem portion RM_S to the left. may be extended.
  • the first pixel PX1 and the second pixel PX2 may have different arrangement structures of voltage lines VL1 , VL2 , VL3 , and VL4 and electrodes RME1 and RME2 .
  • the first voltage line VL1 and the second voltage line VL2 may be disposed symmetrically with respect to the boundary between the two pixels PX1 and PX2. there is. Accordingly, the arrangement of the first and second electrodes RME1 and RME2 of the first pixel PX1 and the second pixel PX2 and the dummy pattern EP may be symmetrical to each other.
  • the first voltage lines VL1 of the pixels PX1 and PX2 and the electrode fragment RM_P of the first electrode RME1 are connected to each other. It can be spaced apart and opposed.
  • the gap between the second electrode contact hole CTS of the first pixel PX1 and the second electrode contact hole CTS of the second pixel PX2 is equal to the dummy pattern EP of the first pixel PX1 and the third electrode contact hole CTS of the first pixel PX1.
  • the distance between the electrode contact hole CTA and the dummy pattern EP of the second pixel PX2 and the third electrode contact hole CTA may be larger than that.
  • the first electrode contact holes CTD of the first pixel PX1 and the second pixel PX2 overlap the bank layer BNL disposed on the right side of the light emitting region EMA and overlap the first electrode RME1. It may be disposed to overlap the first electrode RME1.
  • the arrangement of the second electrode patterns CSE2 of the first pixel PX1 and the second pixel PX2 may be identical to each other. Accordingly, the first electrode contact hole CTD may be arranged in the first direction DR1 at the right side of the center of the pixel PX.
  • the first electrode contact holes CTD of the first pixel PX1 are disposed to overlap the first electrode connection portion RM_C1 of the first electrode RME1, and the first electrode contact hole CTD of the second pixel PX2 ) may be disposed to overlap a portion protruding in the second direction DR2 from the electrode main portion RM_A of the first electrode RME1.
  • the second voltage line VL2 and the fourth voltage line VL4 intersect at the boundary between the third sub-pixel SPX3 and another adjacent pixel PX in the first direction DR1. It can be placed in the part where The dummy pattern EP and the third electrode contact hole CTA connect the first voltage line VL1 and the third voltage at the boundary between the first sub-pixel SPX1 and another pixel PX adjacent in the first direction DR1. It may be disposed at a portion where the wiring VL3 intersects.
  • the second electrode contact hole CTS is disposed on the lower left side of the first pixel PX1 and the lower right side of the second pixel PX2 , and the dummy pattern EP and the third electrode contact hole CTA are disposed on the first It may be disposed on the upper right side of the pixel PX1 and on the upper left side of the second pixel PX2 .
  • the first pixel PX1 and the second pixel PX2 shown in FIG. 18 are pixels adjacent to each other in the second direction DR2, and electrodes RME and voltage lines VL1, VL2, VL3, and VL4 are disposed. may be different from each other. In addition, arrangements of electrodes RME and voltage wires VL1 , VL2 , VL3 , and VL4 of adjacent pixels in the first direction DR1 may be different from each other.
  • the display device 10 includes a plurality of pixels PXs arranged in a first direction DR1 and a second direction DR2 , and each pixel PX includes a plurality of pixel rows PXR1 , PXR2 , PXR3 , and PXR4 ) and pixel columns PXL1 and PXL2 may be formed.
  • the pixels PX of each of the pixel rows PXR1 , PXR2 , PXR3 , and PXR4 and the pixel columns PXL1 and PXL2 have different voltage lines VL1 , VL2 , VL3 , and VL4 according to the arrangement of the electrodes RME. It can be divided into pixels.
  • the first voltage line VL1 and the second voltage line VL2 may extend in the first direction DR1 and be spaced apart from each other in the second direction DR2.
  • the first voltage wire VL1 may be disposed on the right side of the center of the pixel PX
  • the second voltage wire VL2 may be disposed on the left side of the center of the pixel PX.
  • the first voltage line VL1 may be disposed on the left side of the center of the pixel PX
  • the second voltage line VL2 may be disposed on the right side of the center of the pixel PX.
  • the first voltage line VL1 of the first pixel column PXL1 and the first voltage line VL1 of the second pixel column PXL2 are These may be spaced apart from each other and face each other.
  • the third voltage line VL3 and the fourth voltage line VL4 extend in the second direction DR2 and may be spaced apart from each other in the first direction DR1.
  • the third voltage line VL3 and the fourth voltage line VL4 are alternately disposed in the first direction DR1 and may be disposed at a boundary of each pixel PX.
  • the third voltage line VL3 is disposed above the center of the pixel PX
  • the fourth voltage line VL4 is disposed above the center of the pixel PX. It can be placed on the lower side from the center.
  • the third voltage line VL3 is disposed below the center of the pixel PX
  • the fourth voltage line VL4 is disposed below the center of the pixel PX. It can be placed on the upper side in the center.
  • a fourth voltage line VL4 is disposed at the boundary between the first pixel row PXR1 and the second pixel row PXR2, and a third voltage line VL4 is disposed at the boundary between the second pixel row PXR2 and the third pixel row PXR3.
  • a wire VL3 may be disposed.
  • the arrangement of the electrodes RME and the plurality of electrode contact holes CTD, CTS, and CTS may vary according to the arrangement of the voltage wires VL1 , VL2 , VL3 , and VL4 disposed in the pixel PX.
  • the first pixel row PXR1 and the third pixel row PXR3 have the dummy pattern EP and the third electrode contact hole ( CTA) may be disposed on the upper right side of the pixel PX.
  • the second electrode contact hole CTS may be disposed on the lower left side of the pixel PX. .
  • the first pixel row PXR1 and the third pixel row PXR3 have the dummy pattern EP and the third electrode contact hole ( CTA) may be disposed on the upper left side of the pixel PX.
  • the second electrode contact hole CTS may be disposed at the lower right side of the pixel PX. .
  • the second pixel row PXR2 and the fourth pixel row PXR4 have the dummy pattern EP and the third electrode contact hole (as the third voltage line VL3 is disposed below).
  • CTA may be disposed on the lower right side of the pixel PX.
  • the second electrode contact hole CTS may be disposed on the upper left side of the pixel PX. .
  • the second pixel row PXR2 and the fourth pixel row PXR4 have the dummy pattern EP and the third electrode contact hole (as the third voltage line VL3 is disposed below).
  • the second electrode contact hole CTS may be disposed on the upper right side of the pixel PX.
  • the pixels PX#11 and PX#13 belonging to the first pixel row PXR1 and the third pixel row PXR3 of the first pixel column PXL1 are first type pixels PXA, and The pixels PX#21 and PX#23 belonging to the first pixel row PXR1 and the third pixel row PXR3 of PXL2 may be second type pixels PXB.
  • the first type pixel PXA and the second type pixel PXB have a first voltage line VL1, a second voltage line VL2, a second electrode contact hole CTS, and a third voltage line VL1 based on a boundary between them.
  • the electrode contact hole CTA and the dummy pattern EP may be symmetrically disposed.
  • the first electrode contact hole CTD may have the same location, but the first electrode RME1 may have a different shape.
  • the location of the first electrode contact hole CTD in the first type pixel PXA may be the same as the location of the first electrode contact hole CTD in the second type pixel PXB, and The shape of the first electrode RME1 in the pixel PXA may be different from the shape of the first electrode RME1 in the second type pixel PXB.
  • the pixels PX#12 and PX#14 belonging to the second pixel row PXR2 and the fourth pixel row PXR4 of the first pixel column PXL1 are third-type pixels PXC, and
  • the pixels PX#22 and PX#24 belonging to the second pixel row PXR2 and the fourth pixel row PXR4 of PXL2 may be fourth type pixels PXD.
  • the third type pixel PXC and the fourth type pixel PXD have a first voltage line VL1, a second voltage line VL2, a second electrode contact hole CTS, and a third type pixel PXD based on a boundary between them.
  • the electrode contact hole CTA and the dummy pattern EP may be symmetrically disposed.
  • the position of the first electrode contact hole CTD is the same, but the shape of the first electrode RME1 may be different from each other.
  • the position of the first electrode contact hole CTD in the third-type pixel PXC may be the same as the position of the first electrode contact hole CTD in the fourth-type pixel PXD, and The shape of the first electrode RME1 in the pixel PXC may be different from the shape of the first electrode RME1 in the fourth type pixel PXD.
  • a separator ROP between the electrode fragment parts RM_P of the first electrodes RME1 may be disposed in the sub-pixels SPXn of each pixel PX.
  • the separator ROP may separate the first electrodes RME1 of the different sub-pixels SPXn belonging to one pixel PX, the first electrodes RME1 of the different pixels PX, or The first electrode RME1 and the dummy pattern EP may be separated.
  • a third voltage wire VL3 and a dummy pattern (EP) can be placed.
  • the dummy pattern EP may not be disposed at the boundary between the second pixel row PXR2 and the third pixel row PXR3 because the fourth voltage line VL4 is disposed.
  • the pixel rows ( A boundary between the PXR1 , PXR2 , PXR3 , and PXR4 may be a boundary between the first sub-pixel SPX1 and the third sub-pixel SPX3 .
  • the upper and lower sides are separated based on the dummy pattern EP.
  • a unit may be disposed.
  • ROP separator
  • a dummy pattern EP is disposed at a boundary between the third sub-pixel SPX3 of the second pixel row PXR2 and the first sub-pixel SPX1 of the third pixel row PXR3 shown in FIG. 19 .
  • Separation parts ROP are respectively disposed on the upper and lower sides of the corresponding dummy pattern EP.
  • the dummy pattern EP is not disposed on the boundary between the third sub-pixel SPX3 of the first pixel row PXR1 and the first sub-pixel SPX1 of the second pixel row PXR2, and the second pixel row ( Two separators ROP may be disposed in the first sub-pixel SPX1 of the PXR2 .
  • the pixels PX having different numbers and arrangements of separators ROP disposed in the sub-regions SA1 and SA2 may be distinguished.
  • the pixels PX may be classified into different types such as first to fourth type pixels PXA, PXB, PXC, and PXD.
  • first to fourth type pixels PXA, PXB, PXC, and PXD In the pixel PX belonging to the first pixel row PXR1 of the first pixel column PXL1, three separators ROP are disposed and belonging to the second pixel row PXR2 of the first pixel column PXL1.
  • four separators ROP may be disposed. Intervals between the separators ROPs of the pixels PX may also be different from each other. This may be due to the existence of a boundary where the dummy pattern EP is not disposed and the fact that the isolation portion ROP is disposed so as not to overlap with the bank layer BNL.
  • the number of separation units ROP formed in different pixels PX regardless of whether or not the dummy pattern EP is disposed by changing the arrangement design of the bank layer BNL and the number of separation units ROP formed between them Intervals may be constant.
  • 20 and 21 are plan views illustrating relative arrangements of some wirings and electrodes and a bank layer disposed in different pixels of a display device according to another embodiment.
  • the display devices 10_2 and 10_3 include sub arrays arranged in the first direction DR1 among portions extending in the second direction DR2 of the bank layer BNL. A portion disposed between the areas SA1 and SA2 may be omitted.
  • the portion overlapping the third voltage line VL3 extends in the second direction DR2 so that different Sub areas SA1 and SA2 of the pixel PX may be distinguished.
  • the first pixel PX1 and the third pixel PX3 are disposed adjacent to each other in the first direction DR1, and the sub-pixels SPXn of each pixel PX1 and PX3 are sub-pixels PX1 and PX3. Areas SA1 and SA2 may not be distinguished from each other.
  • the sub-regions SA1 and SA2 of the first and third pixels PX1 and PX3 are separated by the bank layer BNL at the boundary with other pixels PX adjacent to each other in the first direction DR1.
  • the bank layer BNL includes portions extending in the first and second directions DR1 and DR2, and among the portions extending in the second direction DR2, the portion disposed between the light emitting region EMA and the sub Intervals between parts disposed between the areas SA1 and SA2 may be different from each other. Accordingly, the width of the emission area EMA measured in the first direction DR1 may be different from the width of the first sub-region SA1 and the second sub-region SA2 measured in the first direction DR1. there is.
  • a portion of the bank layer BNL extending in the first direction DR1 is disposed only between the emission regions EMA of the sub-pixel SPXn, and different pixels PX and It may not be disposed between the sub areas SA1 and SA2 of the sub pixel SPXn.
  • the first pixel PX1 and the third pixel PX3 are disposed adjacent to each other in the first direction DR1, and each of the pixels PX1 and PX3 and each of the pixels PX1 and PX3
  • the sub-regions SA1 and SA2 of the sub-pixels SPXn of may be integrated with each other.
  • the bank layer BNL includes portions extending in the first and second directions DR1 and DR2 , and the portion extending in the second direction DR2 may be disposed only between the light emitting regions EMA.
  • the width of the emission area EMA measured in the first direction DR1 may be different from the width of the first sub-region SA1 and the second sub-region SA2 measured in the first direction DR1.
  • a plurality of separators ROP1 and ROP2 may be disposed in the sub-region SA1 and SA2 where the electrode fragment RM_P of the first electrode RME1 is disposed, for example, in the first sub-region SA1.
  • the first separator ROP1 is a separator disposed in the area occupied by the pixel PX
  • the second separator ROP2 is a separator disposed at the boundary of the pixel PX where the dummy pattern EP is not disposed.
  • the bank layer BNL is formed in the sub-regions SA1 and SA2 at the boundary of the pixel PX where the dummy pattern EP is not disposed or at a portion overlapping the fourth voltage line VL4.
  • first separators ROP1 may be disposed in each of the first pixel PX1 and the third pixel PX3 , and a second separator ROP2 may be disposed at a boundary between them.
  • the first separator ROP1 and the second separator ROP2 disposed in the sub areas SA1 and SA2 may be spaced apart from each other at relatively similar intervals between the different dummy patterns EP.
  • separation failure of the first electrode RME1 that may occur due to an error with the design value of the separation units ROP1 and ROP2 may be prevented.
  • the electrode contact holes CTD, CTS, and CTA, the dummy pattern EP, and the electrode RME are arranged according to the arrangement of the voltage lines VL1, VL2, VL3, and VL4. can be different. Furthermore, by changing the arrangement of the bank layer BNL, the arrangement of the electrodes RME or the arrangement of the separators ROP1 and ROP2 may be designed to be advantageous in the manufacturing process. In addition, defects due to residues that may occur in the separation process of the first electrode RME1 may be prevented.
  • 22 is a plan view illustrating electrodes disposed in one pixel of a display device according to another exemplary embodiment.
  • the display device 10_4 further includes a first electrode line RL1 disposed in a plurality of sub-regions SA1 and SA2 and disposed in each sub-pixel SPXn.
  • the first electrodes RME1 may be spaced apart from the first electrode line RL1.
  • the separator ROP separating the first electrodes RME1 disposed in different sub-pixels SPXn is disposed between the first electrode line RL1 and the first electrode RME1.
  • the first electrode RME1 is electrically connected to the electrode main portion RM_A disposed in the light emitting area EMA and the electrode main portion RM_A, thereby forming a bank layer BNL and a sub area SA1.
  • SA2 may include an electrode extension part RM_E1 disposed in part.
  • a description of the electrode main part RM_A may be the same as that of the above-described embodiments.
  • the electrode extension part RM_E1 is a part extending from the electrode main part RM_A, the first electrode contact hole CTD is disposed overlapping the bank layer BNL, and the first electrode line is formed in the sub-regions SA1 and SA2. It may be a part spaced apart from (RL1).
  • the electrode main part RM_A and the electrode extension part RM_E1 of the first electrode RME1 may be divided according to the position of the substantially integrated first electrode RME1.
  • the first electrode line RL1 may extend in the first direction DR1 and may be disposed across the plurality of sub areas SA1 and SA2 .
  • the first electrode line RL1 is disposed in the first sub area SA1
  • the first electrode RME1 is disposed over the light emitting area EMA and the first sub area SA1
  • the first electrode line RL1 is disposed over the light emitting area EMA and the first sub area SA1.
  • Separators ROPs between RME1 and the first electrode line RL1 may be disposed in the first sub area SA1.
  • the first electrode line RL1 may be integrated with the dummy pattern EP and electrically connected to the third voltage line VL3 through the dummy pattern EP.
  • the first electrode RME1 may contact the second electrode pattern CSE2 through the first electrode contact hole CTD at a portion of the electrode extension RM_E1 overlapping the bank layer BNL.
  • the first electrode RME1 may contact the first connection electrode CNE1 through the first contact portion CT1 at a portion of the electrode extension portion RM_E1 disposed in the sub-regions SA1 and SA2 .
  • the first electrode RME1 includes an electrode main part RM_A, a first electrode connection part RM_C1 and an electrode fragment part RM_P, and different sub-pixels SPXn
  • the first electrodes RME1 disposed on may be spaced apart from each other based on the separation portion ROP disposed between the electrode piece portions RM_P. This is because the plurality of first electrodes RME1 are formed as one electrode as shown in the first electrode line RL1 of FIG. 22 by electrically connecting the electrode fragment parts RM_P to each other, and then forming the first electrode line RL1. It may be formed by being separated into a plurality of electrode fragment parts RM_P.
  • the first electrodes RME1 electrically connected to each other through the first electrode line RL1 may be formed by separating the branched portion from the first electrode line RL1.
  • the display device 10_4 is formed by separating the first electrode RME1 into the first electrode line RL1, so that the formation position of the separator ROP can be standardized, and the separation for separating the dummy pattern EP can be performed. process can be omitted.
  • the first electrode line RL1 is electrically separated from the first electrode RME1 by the separating portion ROP, and an additional layer electrically insulates the dummy pattern EP from the first electrode RME1. process can be omitted.
  • FIG. 23 is a plan view illustrating electrodes and connection electrodes disposed on one pixel of a display device according to another exemplary embodiment.
  • the display device 10_5 omits the third connection electrode CNE3 and includes a first connection electrode CNE1 and a second connection electrode CNE2 contacting different light emitting elements ED1 and ED2.
  • the display device 10_1 includes a plurality of extension parts CN_E1, CN_E2, CN_E3, and CN_E4 and connection parts CN_B1 and CN_B2, respectively, in the first connection electrode CNE1 and the second connection electrode CNE2.
  • the display device 10_1 includes a plurality of extension parts CN_E1, CN_E2, CN_E3, and CN_E4 and connection parts CN_B1 and CN_B2, respectively, in the first connection electrode CNE1 and the second connection electrode CNE2.
  • the first connection electrode CNE1 connects the first extension CN_E1 and the second extension CN_E2, and the first extension CN_E1 and the second extension CN_E2 extending in the second direction DR2. It may include a first connection part CN_B1 for electrical connection.
  • the first extension CN_E1 is disposed on the first electrode RME1 in the light emitting region EMA and may contact the first light emitting element ED1.
  • the second extension CN_E2 may be disposed on the first electrode branch RM_B1 of the second electrode RME2 in the light emitting region EMA and may contact the second light emitting element ED2.
  • the first connection part CN_B1 may electrically connect the first extension part CN_E1 and the second extension part CN_E2 by including a portion extending in the first direction DR1 on the bank layer BNL.
  • the first connection portion CN_B1 includes a portion extending in the second direction DR2 and extending to the sub-areas SA1 and SA2, and is connected to the first contact portion CT1 in the sub-areas SA1 and SA2. It may contact the electrode RME1.
  • the electrode fragment RM_P of the first electrode RME1 is disposed in the first sub-region SA1
  • the first connection electrode CNE1 is disposed in the light-emitting region EMA and the first sub-region SA1.
  • the first electrode RME1 may be contacted through the first contact portion CT1 formed in the first sub area SA1.
  • the first connection electrode CNE1 may form a second connection electrode layer disposed on the third insulating layer PAS3, and the first contact portion CT1 may include the first insulating layer PAS1 and the second insulating layer ( PAS2) and the third insulating layer PAS3 may pass through.
  • the second connection electrode CNE2 connects the third and fourth extensions CN_E3 and CN_E4, and the third and fourth extensions CN_E3 and CN_E4 extending in the second direction DR2. It may include a second connection part CN_B2 for electrical connection.
  • the third extension CN_E3 is disposed on the second electrode branch RM_B2 of the second electrode RME2 in the light emitting region EMA and may contact the first light emitting element ED1.
  • the fourth extension CN_E4 may be disposed on the first electrode RME1 in the light emitting region EMA and may contact the second light emitting element ED2.
  • the second connection part CN_B2 may electrically connect the third extension part CN_E3 and the fourth extension part CN_E4 including a portion extending in the first direction DR1 on the bank layer BNL.
  • the second connection part CN_B2 extends in the second direction DR2 and includes a portion disposed to the sub-areas SA1 and SA2 through the second contact part CT2 in the sub-areas SA1 and SA2. It may contact electrode RME2.
  • the electrode stem RM_S of the second electrode RME2 is disposed in the second sub area SA2
  • the second connection electrode CNE2 is provided in the light emitting area EMA and the second sub area SA2. and may contact the second electrode RME2 through the second contact portion CT2 formed in the second sub area SA2.
  • the second connection electrode CNE2 may form a first connection electrode layer disposed between the second insulating layer PAS2 and the third insulating layer PAS3, and the second contact portion CT2 may form the first insulating layer ( PAS1) and the second insulating layer PAS2 may pass through.
  • the first connection electrode CNE1 may contact the first end of the first light emitting element ED1 and the first end of the second light emitting element ED2 .
  • the second connection electrode CNE2 may contact the second end of the first light emitting device ED1 and the second end of the second light emitting device ED2.
  • the first light emitting device ED1 and the second light emitting device ED2 may be electrically connected in parallel to each other.
  • 24 is a plan view illustrating electrodes and connection electrodes disposed on one pixel of a display device according to another exemplary embodiment.
  • 25 is a cross-sectional view taken along line N7-N7' of FIG. 24;
  • the electrode main portion RM_A of the first electrode RME1 has a relatively small width and does not cover a portion of the first bank pattern BP1. may not be Similar to the electrode branch portions RM_B1 and RM_B2 of the second electrode RME2, the electrode main portion RM_A of the first electrode RME1 may have the same width as the electrode branch portions RM_B1 and RM_B2, Only the edge or edge portion of the first bank pattern BP1 may be covered.
  • the light emitting element ED may be electrically connected to the electrode RME through contact with the connection electrode CNE.
  • the electrode RME may be electrically connected to the light emitting element ED even if it does not necessarily cover the bank patterns BP1 and BP2, and may be electrically connected to the light emitting element ED to reflect the light emitted from the light emitting element ED. It may be placed only on the picture side.
  • the electrode main portion RM_A of the first electrode RME1 may expose a portion of the upper surface of the first bank pattern BP1, and the first insulating layer PAS1 may directly contact the first bank pattern BP1. .
  • reflection of external light may be reduced by reducing an area where the electrode RME including a material having high reflectance is unnecessarily disposed.
  • 26 is a plan view illustrating electrodes disposed in one pixel of a display device according to another exemplary embodiment.
  • 27 is a cross-sectional view taken along lines N8-N8' and N9-N9' of FIG. 26;
  • FIG. 27 shows a cross section crossing the second electrode contact hole (CTS) and the third electrode contact hole (CTA) of FIG. 26 .
  • CTS second electrode contact hole
  • CTA third electrode contact hole
  • the third voltage line VL3 and the fourth voltage line VL4 may be omitted.
  • the second electrode RME2 is directly electrically connected to the second voltage line VL2 through the second electrode contact hole CTS, and the dummy pattern EP is connected to the first voltage through the third electrode contact hole CTA. It may be directly electrically connected to the wiring VL1.
  • the second electrode contact hole CTS and the third electrode contact hole CTA penetrate the via layer VIA ), the first passivation layer PV1, the first interlayer insulating layer IL1, and the buffer layer BL to expose the first voltage line VL1 and the second voltage line VL2 of the first conductive layer.
  • the second electrode RME2 and the dummy pattern EP may directly contact the second voltage line VL2 and the first voltage line VL1 , respectively.
  • the display device 10 includes color control structures ('TPL', 'WCL1', and 'WCL2' of FIG. 28 ) and a color filter layer ('CFL1' of FIG. ', 'CFL2', 'CFL3') may be further included.
  • Light emitted from the light emitting element ED may be emitted through the color control structures TPL, WCL1, and WCL2 and the color filter layers CFL1, CFL2, and CFL3, and the same type of light emitting element ( Even when the EDs are disposed, the color of emitted light may be different for each sub-pixel SPXn.
  • FIG. 28 is a cross-sectional view of a display device according to an exemplary embodiment.
  • the display device 10 includes a second substrate DS facing the first substrate SUB, and color filter layers CFL1 and CFL2 disposed on one surface of the second substrate DS. , CFL3) and color control structures TPL, WCL1, and WCL1.
  • the first substrate SUB may include a plurality of encapsulation layers EN1, EN2, and EN3 disposed on the third insulating layer PAS3 and the connection electrodes CNE1 and CNE2.
  • the first substrate SUB and the second substrate DS may be bonded to each other through the sealing member SM.
  • the encapsulation layer EN disposed on the first substrate SUB may be disposed to cover the third insulating layer PAS3 and the connection electrodes CNE1 , CNE2 , and CNE3 on the light emitting elements ED.
  • the encapsulation layer EN is entirely disposed on the first substrate SUB, and may completely cover members disposed on the first substrate SUB.
  • the encapsulation layer EN may include a first encapsulation layer EN1 , a second encapsulation layer EN2 , and a third encapsulation layer EN3 sequentially stacked on the third insulating layer PAS3 .
  • the first encapsulation layer EN1 and the third encapsulation layer EN3 may include an inorganic insulating material, and the second encapsulation layer EN2 may include an organic insulating material.
  • the first encapsulation layer EN1 and the third encapsulation layer EN3 are respectively silicon nitride, aluminum nitride, zirconium nitride, titanium nitride, hafnium nitride, tantalum nitride, silicon oxide, aluminum oxide, titanium oxide, and tin oxide. , cerium oxide, silicon oxynitride (SiO x N y ), lithium fluoride, and the like.
  • the second encapsulation layer EN2 may include at least one of acrylic resin, methacrylic resin, polyisoprene, vinyl resin, epoxy resin, urethane resin, cellulose resin, and perylene resin.
  • the structure and material of the encapsulation layer EN are not limited to those described above, and the laminated structure or material may be variously modified.
  • Color filter layers CFL1 , CFL2 , and CFL3 and color control structures TPL , WCL1 , and WCL2 on the second substrate DS may be disposed on the encapsulation layer EN.
  • the color filter layers CFL1 , CFL2 , and CFL3 and the color control structures TPL , WCL1 , and WCL2 are respectively formed on one surface of the second substrate DS, and the second substrate DS emits light.
  • the first substrate SUB on which the devices ED are disposed may be bonded to each other by the sealing member SM.
  • the display device 10 includes a plurality of light-transmitting areas TA1 , TA2 , and TA3 in which color filter layers CFL1 , CFL2 , and CFL3 are disposed to emit light, and light is emitted between the light-transmitting areas TA1 , TA2 , and TA3 .
  • a non-blocking area BA may be included.
  • the light-transmitting areas TA1 , TA2 , and TA3 may be positioned to correspond to a portion of the light-emitting area EMA of each sub-pixel SPXn, and the light-blocking area BA may be an area other than the light-transmitting areas TA1 , TA2 , and TA3 .
  • the light transmission areas TA1 , TA2 , and TA3 and the light blocking area BA may be divided by the light blocking member BM.
  • the second substrate DS may face and be spaced apart from the first substrate SUB.
  • the second substrate DS may be made of a light-transmitting material.
  • the second substrate DS may include a glass substrate or a plastic substrate.
  • the second substrate DS may further include a separate layer, eg, an insulating layer such as an inorganic film, located on the glass substrate or the plastic substrate.
  • a plurality of light-transmitting areas TA1 , TA2 , and TA3 and a light-blocking area BA may be defined on the second substrate DS.
  • the light blocking member BM may be disposed on one surface opposite to the first substrate SUB among both surfaces of the second substrate DS.
  • the light blocking member BM may be formed in a lattice pattern to partially expose one surface of the second substrate DS.
  • the light blocking member BM may be disposed to cover the sub areas SA of each sub pixel SPXn in addition to the bank layers BNL in a plan view.
  • the light blocking member BM is not disposed in the light-transmitting areas TA1, TA2, and TA3, and the color filters CFL1, CFL2, and CFL3 emit light from the light-transmitting areas TA1, TA2, and TA3. .
  • Areas where the light blocking member BM is not disposed are light transmission areas TA1, TA2, and TA3 where the color filter layers CFL1, CFL2, and CFL3 are disposed and light is emitted, and areas where the light blocking member BM is disposed are light emission areas.
  • the light blocking member BM is disposed in the light blocking area BA and may block transmission of light.
  • the light blocking member BM may include an organic material capable of absorbing light.
  • the light blocking member BM can reduce color distortion due to external light reflection by absorbing external light.
  • the light blocking member BM is made of a material used as a black matrix of the display device 10 and can absorb all visible light wavelengths.
  • the light blocking area BM and the black matrix of the display device 10 may include the same material.
  • the light blocking member BM may be omitted in the display device 10 and may be replaced with a material that absorbs light of a specific wavelength among visible light wavelengths and transmits light of another specific wavelength.
  • the light blocking member BM may be replaced with a color pattern including the same material as at least one of the color filter layers CFL1 , CFL2 , and CFL3 .
  • a color pattern including a material of one color filter layer may be disposed in an area where the light blocking member BM is disposed, or a structure in which a plurality of color patterns may be stacked may be formed. For a description of this, reference is made to other embodiments.
  • the plurality of color filter layers CFL1 , CFL2 , and CFL3 may be disposed on one surface of the second substrate DS. Each of the plurality of color filter layers CFL1 , CFL2 , and CFL3 may be disposed on one surface of the second substrate DS to correspond to an area where the light blocking member BM opens.
  • the different color filter layers CFL1 , CFL2 , and CFL3 may be spaced apart from each other with the light blocking member BM interposed therebetween, but are not limited thereto.
  • the color filter layers CFL1 , CFL2 , and CFL3 partially block light. They may be disposed on the member BM and spaced apart from each other on the light blocking member BM, and in another embodiment, the color filter layers CFL1 , CFL2 , and CFL3 may partially overlap each other.
  • the color filter layers CFL1 , CFL2 , and CFL3 include the first color filter layer CFL1 disposed on the first sub-pixel SPX1 , the second color filter layer CFL2 disposed on the second sub-pixel SPX2 , and the third sub-pixel (SPX3) may include a third color filter layer (CFL3).
  • the color filter layers CFL1 , CFL2 , and CFL3 may be formed in island-shaped patterns corresponding to the light-transmitting areas TA1 , TA2 , and TA3 or the light-emitting area EMA. However, it is not limited thereto.
  • the color filter layers CFL1, CFL2, and CFL3 may form a linear pattern.
  • the color filter layers CFL1 , CFL2 , and CFL3 may include a colorant such as a dye or pigment that absorbs light in a wavelength range other than a specific wavelength range.
  • the color filter layers CFL1 , CFL2 , and CFL3 are disposed for each sub-pixel SPXn to transmit only a part of light incident from the corresponding sub-pixel SPXn to the color filter layers CFL1 , CFL2 , and CFL3 .
  • each sub-pixel SPXn of the display device 10 only light passing through the color filter layers CFL1 , CFL2 , and CFL3 may be selectively displayed.
  • the first color filter layer CFL1 is a red color filter layer
  • the second color filter layer CFL2 is a green color filter layer
  • the third color filter layer CFL3 is a blue color filter layer.
  • Light emitted from the light emitting device ED may pass through the color control structures TPL, WCL1, and WCL2 and be emitted through the color filter layers CFL1, CFL2, and CFL3.
  • the first capping layer CPL1 may be disposed on the plurality of color filter layers CFL1 , CFL2 , and CFL3 and the light blocking member BM.
  • the first capping layer CPL1 may prevent impurities such as moisture or air from penetrating from the outside to damage or contaminate the color filter layers CFL1 , CFL2 , and CFL3 .
  • the first capping layer CPL1 may be made of an inorganic insulating material.
  • the upper bank layer UBN may be disposed to overlap the light blocking member BM on one surface of the first capping layer CPL1.
  • the upper bank layer UBN may be disposed in a lattice pattern including portions extending in the first and second directions DR1 and DR2 .
  • the upper bank layer UBN may surround portions where the color filter layers CFL1 , CFL2 , and CFL3 are disposed corresponding to the light-transmitting areas TA1 , TA2 , and TA3 .
  • the upper bank layer UBN may form an area where the color control structures TPL, WCL1 and WCL2 are disposed.
  • the color control structures TPL, WCL1, and WCL2 may be disposed in an area surrounded by the upper bank layer UBN on one surface of the first capping layer CPL1.
  • the color control structures TPL, WCL1, and WCL2 may be disposed in the light-transmitting areas TA1, TA2, and TA3 surrounded by the upper bank layer UBN to form island-shaped patterns in the display area DPA.
  • the present invention is not limited thereto, and each of the color control structures TPL, WCL1, and WCL2 may extend in one direction and be disposed over a plurality of sub-pixels SPXn to form a linear pattern.
  • the color control structures TPL, WCL1, and WCL2 correspond to the first light-transmitting area TA1 to correspond to the first sub-pixel.
  • the first wavelength conversion layer WCL1 disposed on SPX1, the second wavelength conversion layer WCL2 disposed on the second sub-pixel SPX2 corresponding to the second transmission area TA2, and the third transmission area A light-transmitting layer TPL disposed on the third sub-pixel SPX3 corresponding to (TA3) may be included.
  • the first wavelength conversion layer WCL1 may include a first base resin BRS1 and a first wavelength conversion material WCP1 disposed in the first base resin BRS1.
  • the second wavelength conversion layer WCL2 may include a second base resin BRS2 and a second wavelength conversion material WCP2 disposed in the second base resin BRS2.
  • the first wavelength conversion layer WCL1 and the second wavelength conversion layer WCL2 convert the wavelength of the blue light of the third color incident from the light emitting element ED and transmit it.
  • Each of the first wavelength conversion layer WCL1 and the second wavelength conversion layer WCL2 may further include a scattering material SCP included in each base resin, and the scattering material SCP may increase wavelength conversion efficiency.
  • the light transmission layer TPL may include a third base resin BRS3 and a scattering body SCP disposed in the third base resin BSR3.
  • the light transmitting layer TPL transmits blue light of the third color incident from the light emitting device ED while maintaining the wavelength.
  • the scattering object SCP of the light-transmitting layer TPL may serve to control an emission path of light emitted through the light-transmitting layer TPL.
  • the light transmission layer TPL may not include a wavelength conversion material.
  • Scatterers may be metal oxide particles or organic particles.
  • the metal oxide include titanium oxide (TiO 2 ), zirconium oxide (ZrO 2 ), aluminum oxide (Al 2 O 3 ), indium oxide (In 2 O 3 ), zinc oxide (ZnO), or tin oxide (SnO 2 ). This may be exemplified, and as the organic particle material, an acrylic resin or a urethane resin may be exemplified.
  • the first to third base resins BRS1 , BRS2 , and BRS3 may include a light-transmitting organic material.
  • the first to third base resins BRS1 , BRS2 , and BRS3 may include an epoxy-based resin, an acrylic-based resin, a cardo-based resin, or an imide-based resin.
  • the first to third base resins BRS1 , BRS2 , and BRS3 may all be made of the same material, but are not limited thereto.
  • the first wavelength conversion material WCP1 may convert blue light of a third color into red light of a first color
  • the second wavelength conversion material WCP2 may convert blue light of a third color into green light of a second color.
  • the first wavelength conversion material WCP1 and the second wavelength conversion material WCP2 may be quantum dots, quantum rods, or phosphors.
  • the quantum dot may include a group IV nanocrystal, a group II-VI compound nanocrystal, a group III-V compound nanocrystal, a group IV-VI nanocrystal, or a combination thereof.
  • the case where the upper surfaces of the respective layers of the color control structures TPL, WCL1, and WCL2 are curved so that the edge portion adjacent to the first bank BNL1 is higher than the center portion is illustrated, but is not limited thereto.
  • the upper surfaces of the respective layers of the color control structures TPL, WCL1, and WCL2 may be formed to be flat, or the center may be formed to be higher than shown in the drawing.
  • the light emitting device ED of each sub-pixel SPXn may emit blue light of the same third color, and light emitted from each sub-pixel SPXn may be light of a different color.
  • light emitted from the light emitting element ED disposed on the first sub-pixel SPX1 is incident to the first wavelength conversion layer WCL1
  • the light emitting element ED disposed on the second sub-pixel SPX2 is incident on the second wavelength conversion layer WCL2
  • light emitted from the light emitting device ED disposed in the third sub-pixel SPX3 is incident on the light transmission layer TPL.
  • each sub-pixel SPXn includes light emitting elements ED emitting light of the same color, light of different colors may be emitted according to the arrangement of the color control structures TPL, WCL1, and WCL2 disposed thereon.
  • the light emitting device ED disposed on the first sub-pixel SPX1 emits blue light of a third color, and the light passes through the encapsulation layer EN and the second capping layer CPL2 to pass through the first wavelength conversion layer ( WCL1) can be incident.
  • the first base resin BRS1 of the first wavelength conversion layer WCL1 is made of a transparent material, and some of the light passes through the first base resin BRS1 to the first capping layer CPL1 disposed thereon. can be hired However, at least some of the light is incident on the scattering body SCP and the first wavelength conversion material WCP1 disposed in the first base resin BRS1, and the light is scattered and the wavelength is converted into red light in the first cap. It may be incident on the ping layer CPL1. Light incident on the second capping layer CPL2 is incident on the first color filter layer CFL1 , and the first color filter layer CFL1 may block transmission of light other than red light. Accordingly, red light may be emitted from the first sub-pixel SPX1.
  • light emitted from the light emitting element ED disposed in the second sub-pixel SPX2 is transmitted through the encapsulation layer EN, the second capping layer CPL2, the second wavelength conversion layer WCL2, and the first cap. Green light may be emitted after passing through the ping layer CPL1 and the second color filter layer CFL2 .
  • the light emitting device ED disposed in the third sub-pixel SPX3 emits blue light of a third color, and the light may pass through the encapsulation layer EN and the second capping layer CPL2 and be incident to the light-transmitting layer.
  • the third base resin BRS3 of the light transmission layer TPL is made of a transparent material, and some of the light may pass through the third base resin BRS3 and be incident on the first capping layer CPL1 disposed thereon. there is.
  • Light incident on the first capping layer CPL1 passes through the first capping layer CPL1 and is incident on the third color filter layer CFL3, and the third color filter layer CFL3 blocks transmission of other lights except blue light. can Accordingly, blue light may be emitted from the third sub-pixel SPX3.
  • Display device 10 includes color control structures TPL, WCL1, and WCL2 and color filter layers CFL1, CFL2, and CFL3 disposed on light emitting elements ED, and each sub-pixel SPXn ), even if the same type of light emitting devices EDs are disposed, different colors of light may be displayed.
  • the color filter layers CFL1 , CFL2 , and CFL3 and the color control structures TPL , WCL1 , and WCL2 are formed on the second substrate DS, respectively, to form a barrier between the first substrate SUB and the sealing member SM. It has been exemplified through bonding, but is not limited thereto. According to another embodiment, the color control structures TPL, WCL1, and WCL2 may be directly formed on the first substrate SUB, or the color filter layers CFL1, CFL2, and CFL3 may also be formed on the first substrate SUB. formed, the second substrate DS may be omitted.
  • 29 to 31 are cross-sectional views of a display device according to another exemplary embodiment.
  • the color control structures TPL, WCL1, and WCL2 and the upper bank layer UBN are formed on the first substrate SUB, and the color filter layers CFL1, CFL2, and CFL3 are formed on the first substrate SUB. may be formed on the second substrate DS.
  • This embodiment is different from the embodiment of FIG. 28 in that the arrangement of the color control structures TPL, WCL1, and WCL2 is different.
  • a fourth insulating layer PAS4 may be further disposed on the third insulating layer PAS3 , the connection electrodes CNE1 and CNE2 , and the bank layer BNL. Similar to the first encapsulation layer EN1 in the embodiment of FIG. 28 , the fourth insulating layer PAS4 may protect all layers disposed on the first substrate SUB. However, the fourth insulating layer PAS4 may be omitted.
  • the upper bank layer UBN is directly disposed on the fourth insulating layer PAS4 and overlaps with the bank layer BNL in the thickness direction.
  • the upper bank layer UBN is disposed to surround at least the light emitting area EMA, and the color control structures TPL, WCL1 and WCL2 may be disposed to correspond to the light emitting area EMA.
  • the color control structures TPL, WCL1 and WCL2 may be formed in a linear pattern and disposed over the plurality of light emitting areas EMA.
  • the color control structures TPL, WCL1 and WCL2 may be directly disposed on the fourth insulating layer PAS4.
  • the light emitting device ED emitting light and the color control structures TPL, WCL1 , and WCL2 may be continuously disposed on one first substrate SUB.
  • the upper bank layer UBN has a predetermined height and is disposed to surround an area where the light emitting elements ED are disposed, and the base resins BRS1, BRS2, and BRS3 of the color control structures TPL, WCL1, and WCL2 are disposed in the upper bank
  • the layer UBN may be directly disposed on the fourth insulating layer PAS4 in an area surrounded by the layer UBN.
  • the scatterers SCP of the color control structures TPL, WCL1, and WCL2 and the wavelength conversion materials WCP1 and WCP2 may be positioned around the light emitting device ED in each of the base resins BRS1, BRS2, and BRS3. .
  • a second capping layer CPL2 is disposed on the upper bank layer UBN and the color control structures TPL, WCL1, and WCL2.
  • the process of forming the circuit layer CCL on the first substrate SUB the process of forming the light emitting devices ED and the electrodes RME, the process of forming the color control structures TPL, WCL1, and WCL2. can be performed
  • the color filter layers CFL1 , CFL2 , and CFL3 , the light blocking member BM, and the first capping layer CPL1 are disposed on one surface of the second substrate DS, and the color control structure TPL is disposed on the second substrate DS.
  • WCL1 and WCL2) may be bonded to each other through the first substrate SUB and the sealing member SM.
  • This embodiment has an advantage in that color conversion efficiency increases as the distance between the light emitting device ED and the color control structures TPL, WCL1, and WCL2 narrows. Also, since the color control structures TPL, WCL1, and WCL2 are directly disposed on the fourth insulating layer PAS4, the encapsulation layer EN may be omitted.
  • light emitting elements ED are disposed on a first substrate SUB, and color control structures TPL, WCL1, and WCL2 and color filter layers CFL1, CFL2, and CFL2 are disposed thereon.
  • CFL3 can be arranged sequentially.
  • all layers can be formed on the first substrate SUB without preparing a separate second substrate DS, and the second substrate DS and the sealing member SM are omitted.
  • FIG. 29 There is a difference from the embodiment of FIG. 29 .
  • a low refractive index layer LRL is disposed on the color control structures TPL, WCL1, and WCL2 and the upper bank layer UBN, and on the low refractive index layer LRL, a first capping layer CPL1, color filter layers CFL1, CFL2, CFL3), the light blocking member BM, and the overcoat layer OC may be disposed.
  • the low refractive index layer LRL is an optical layer that recycles light passing through the color control structures TPL, WCL1, and WCL2, and can improve light emission efficiency and color purity of the display device 10.
  • the low refractive index layer LRL may be formed of an organic material having a low refractive index and may compensate for a step formed by the color control structures TPL, WCL1 and WCL2 and the upper bank layer UBN.
  • the first capping layer CPL1 is disposed on the low refractive index layer LRL, and can prevent impurities such as moisture or air from penetrating from the outside to damage or contaminate the low refractive index layer LRL.
  • the light blocking member BM is disposed to overlap the upper bank layer UBN on the first capping layer CPL1.
  • the light blocking member BM may be formed in a lattice pattern to partially expose one surface of the first capping layer CPL1.
  • the plurality of color filter layers CFL1 , CFL2 , and CFL3 may be disposed on the first capping layer CPL1 to correspond to an area where the light blocking member BM opens.
  • the overcoat layer OC may be disposed on the color filter layer CFL and the light blocking member BM.
  • the overcoat layer OC is disposed over the entire surface of the display area DPA, and a portion thereof may also be disposed in the non-display area NDA.
  • the overcoat layer OC may include an organic insulating material to protect members disposed in the display area DPA from the outside.
  • the light blocking member BM may be omitted and a plurality of color patterns CP1 , CP2 , and CP3 may be disposed.
  • This embodiment is different from the embodiment of FIG. 42 in that the light blocking member UBM is replaced with color patterns CP1, CP2, and CP3.
  • the color patterns CP1 , CP2 , and CP3 may be formed in substantially the same lattice pattern as the light blocking member BM of FIG. 42 .
  • the color patterns CP1 , CP2 , and CP3 may include the same material as the color filter layers CFL1 , CFL2 , and CFL3 and may be integrally formed with them.
  • Different color patterns CP1 , CP2 , and CP3 may be stacked on each other in the light-blocking area BA, and transmission of light may be blocked in the area where the color patterns CP1 , CP2 , and CP3 are stacked.
  • the first color pattern CP1 may include the same material as the first color filter layer CFL1 and may be disposed in the light blocking area BA.
  • the first color pattern CP1 may be directly disposed on the first capping layer CPL1 in the light-blocking area BA, and is adjacent to the first light-transmitting area TA1 of the first sub-pixel SPX1. ) may be integrated with the first color filter layer CFL1.
  • the second color pattern CP2 may include the same material as the second color filter layer CFL2 and may be disposed in the light blocking area BA.
  • the second color pattern CP2 may be directly disposed on the first color pattern CP1 in the light-blocking area BA, and is adjacent to the second light-transmitting area TA2 of the second sub-pixel SPX2.
  • the third color pattern CP3 may include the same material as the third color filter layer CFL3 and may be disposed in the light blocking area BA.
  • the third color pattern CP3 may be directly disposed on the second color pattern CP2 in the light-blocking area BA and is adjacent to the third light-transmitting area TA3 of the third sub-pixel SPX3.
  • the display device 10 has a structure in which a plurality of color patterns CP1 , CP2 , and CP3 are stacked and performs the same role as the light blocking member BM, so that materials containing different color materials are adjacent to each other. Color mixing between regions can be prevented.
  • the color patterns CP1, CP2, and CP3 include the same material as the color filter layers CFL1, CFL2, and CFL3, external light or reflected light transmitted through the light-blocking area BA may have a specific color wavelength band. Eye color sensibility recognized by the user's eyes differs depending on the color of light. In particular, light in the blue wavelength band may be perceived by the user as less sensitive than light in the green wavelength band and light in the red wavelength band. .
  • the light blocking member BM is omitted from the light blocking area BA and the color patterns CP1 , CP2 , and CP3 are disposed, transmission of light is blocked and at the same time, the user can relatively less sensitively recognize the reflected light, and the display device (10) can absorb some of the light introduced from the outside to reduce reflected light by external light.

Abstract

표시 장치가 제공된다. 표시 장치는 제1 방향으로 서로 이격되어 배치된 전극 패턴들, 전극 패턴들 상에 배치된 비아층 상에서 일부분이 전극 패턴과 중첩하도록 배치되고, 제1 방향과 교차하는 제2 방향으로 연장된 제1 전극들, 제2 방향으로 연장된 부분을 포함하고 제1 전극과 이격되어 배치된 제2 전극들, 및 제1 전극과 제2 전극 상에 배치된 발광 소자들을 포함하고, 제1 전극들 각각은 비아층을 관통하는 제1 전극 컨택홀을 통해 전극 패턴들 중 어느 하나와 접촉하고, 제1 전극 컨택홀들은 서로 제1 방향으로 이격된다.

Description

표시 장치
본 발명은 표시 장치에 관한 것이다.
표시 장치는 멀티미디어의 발달과 함께 그 중요성이 증대되고 있다. 이에 부응하여 유기발광 표시 장치(Organic Light Emitting Display, OLED), 액정 표시 장치(Liquid Crystal Display, LCD) 등과 같은 여러 종류의 표시 장치가 사용되고 있다.
표시 장치의 화상을 표시하는 장치로서 유기 발광 표시 패널이나 액정 표시 패널과 같은 표시 패널을 포함한다. 그 중, 발광 표시 패널로써, 발광 소자를 포함할 수 있는데, 예를 들어 발광 다이오드(Light Emitting Diode, LED)의 경우, 유기물을 형광 물질로 이용하는 유기 발광 다이오드(OLED), 무기물을 형광물질로 이용하는 무기 발광 다이오드 등이 있다.
본 발명이 해결하고자 하는 과제는 전기적 특성이 향상된 전극 배치 구조를 갖는 표시 장치를 제공하는 것이다.
본 발명이 해결하고자 하는 과제는 하부 단차에 의한 접촉 불량을 방지할 수 있는 표시 장치를 제공하는 것이다.
본 발명의 과제들은 이상에서 언급한 과제로 제한되지 않으며, 언급되지 않은 또 다른 기술적 과제들은 아래의 기재로부터 당업자에게 명확하게 이해될 수 있을 것이다.
상기 과제를 해결하기 위한 일 실시예에 따른 표시 장치는 제1 방향으로 서로 이격되어 배치된 복수의 전극 패턴들, 상기 복수의 전극 패턴들 상에 배치된 비아층, 상기 비아층 상에서 일부분이 상기 복수의 전극 패턴과 중첩하도록 배치되고, 상기 제1 방향과 평면도 상 교차하는 제2 방향으로 연장된 복수의 제1 전극들, 상기 제2 방향으로 연장된 부분을 포함하고 상기 복수의 제1 전극들 사이에서 상기 제1 전극과 이격되어 배치된 복수의 제2 전극들, 및 상기 제1 전극과 상기 제2 전극 상에 배치된 복수의 발광 소자들을 포함하고, 상기 복수의 제1 전극들 각각은 상기 비아층을 관통하는 복수의 제1 전극 컨택홀을 통해 상기 복수의 전극 패턴들 중 어느 하나와 접촉하고, 상기 복수의 제1 전극 컨택홀들은 서로 상기 제1 방향으로 이격된다.
상기 제1 방향으로 연장된 제1 전압 배선; 및 상기 복수의 전극 패턴들을 사이에 두고 상기 제1 전압 배선과 상기 제2 방향으로 이격된 제2 전압 배선을 포함하고, 상기 제1 전극은 상기 제1 전압 배선과 전기적으로 연결되고 상기 제2 전극은 상기 제2 전압 배선과 전기적으로 연결될 수 있다.
상기 제2 방향으로 연장되어 상기 제1 전압 배선과 교차하는 제3 전압 배선, 및 상기 제2 방향으로 연장되어 상기 제2 전압 배선과 교차하는 제4 전압 배선을 포함하고, 상기 제4 전압 배선은 상기 복수의 전극 패턴들을 사이에 두고 상기 제3 전압 배선과 상기 제1 방향으로 이격되고, 상기 제2 전극은 상기 제4 전압 배선과 전기적으로 연결될 수 있다.
상기 복수의 제2 전극들 각각은 상기 제1 방향으로 연장된 전극 줄기부를 포함하고, 상기 전극 줄기부는 상기 제4 전압 배선과 평면도 상 중첩하는 부분에서 상기 비아층을 관통하는 제2 전극 컨택홀을 통해 상기 제4 전압 배선과 접촉할 수 있다.
상기 비아층 상에서 상기 제3 전압 배선과 평면도 상 중첩하도록 배치된 더미 패턴을 더 포함하고, 상기 더미 패턴은 상기 복수의 제1 전극과 이격되며 상기 비아층을 관통하는 제3 전극 컨택홀을 통해 상기 제3 전압 배선과 접촉할 수 있다.
상기 복수의 제2 전극들 각각은 상기 제1 방향으로 연장된 전극 줄기부, 상기 제2 방향으로 연장되어 상기 제1 전극과 이격된 복수의 전극 분지부들, 및 상기 전극 줄기부 및 상기 전극 분지부들과 전기적으로 연결된 복수의 제1 전극 연결부를 포함하고, 상기 발광 소자는 상기 제1 전극과 상기 전극 분지부들 중 어느 하나 상에 배치될 수 있다.
상기 복수의 제1 전극들 각각은 상기 제2 방향으로 연장되어 상기 제2 전극의 상기 전극 분지부와 이격된 전극 메인부, 상기 전극 줄기부와 상기 제2 방향으로 이격되고 상기 제1 방향으로 연장된 전극 단편부, 및 상기 전극 메인부와 상기 전극 단편부를 전기적으로 연결하는 제2 전극 연결부를 포함하고, 상기 복수의 제1 전극들은 상기 전극 단편부가 서로 상기 제1 방향으로 이격될 수 있다.
상기 복수의 전극 분지부들은 상기 복수의 제2 전극들 중 어느 하나에 포함된 제1 전극 분지부, 및 상기 복수의 제2 전극들 중 다른 하나에 포함된 제2 전극 분지부를 포함하고, 상기 발광 소자는 제1 단부가 상기 제1 전극 상에 배치되고 제2 단부가 상기 제1 전극 분지부 상에 배치된 제1 발광 소자, 및 상기 제1 단부가 상기 제1 전극 상에 배치되고 제2 단부가 다른 상기 제2 전극 분지부 상에 배치된 제2 발광 소자를 포함할 수 있다.
상기 제1 전극 상에 배치되고 상기 제1 발광 소자의 상기 제1 단부와 접촉하는 제1 연결 전극, 상기 제2 전극의 상기 제1 전극 분지부 상에 배치되고 상기 제2 발광 소자의 상기 제2 단부와 접촉하는 제2 연결 전극, 및 상기 제2 전극의 상기 제2 전극 분지부 상에 배치되고 상기 제1 발광 소자의 상기 제2 단부와 접촉하는 제1 연장부, 상기 제1 전극 상에 배치되고 상기 제2 발광 소자의 상기 제1 단부와 접촉하는 제2 연장부, 및 상기 제1 연장부와 상기 제2 연장부를 전기적으로 연결하는 제1 연결부를 포함하는 제3 연결 전극을 더 포함할 수 있다.
상기 제2 전극의 상기 전극 줄기부와 상기 제2 방향으로 이격되고 상기 제1 방향으로 연장된 전극 라인을 더 포함하고, 상기 복수의 제1 전극들은 상기 전극 라인과 이격되어 배치될 수 있다.
상기 복수의 발광 소자들이 배치된 발광 영역, 상기 발광 영역의 상기 제2 방향 일 측에 배치된 제1 서브 영역 및 상기 발광 영역의 상기 제2 방향 타 측에 배치된 제2 서브 영역을 둘러싸는 뱅크층을 더 포함하고, 상기 전극 줄기부는 상기 제1 서브 영역에 배치될 수 있다.
상기 뱅크층은 상기 복수의 제1 전극 컨택홀들과 중첩할 수 있다.
상기 제2 방향으로 연장되고 상기 제1 방향으로 서로 이격된 복수의 제1 뱅크 패턴들, 및 상기 제2 방향으로 연장되고 상기 제1 뱅크 패턴들 사이에 배치된 복수의 제2 뱅크 패턴들을 포함하고, 상기 복수의 발광 소자들은 상기 제1 뱅크 패턴과 상기 제2 뱅크 패턴 사이에 배치될 수 있다.
상기 제1 전극은 상기 제1 뱅크 패턴을 덮도록 배치되고, 상기 제2 전극은 일부분이 상기 제2 뱅크 패턴 상에 배치되며, 상기 제1 전극 중 상기 제1 뱅크 패턴 상에 배치된 부분의 폭은 상기 제2 전극 중 상기 제2 뱅크 패턴 상에 배치된 부분의 폭보다 클 수 있다.
상기 과제를 해결하기 위한 일 실시예에 따른 표시 장치는 제1 방향 및 상기 제1 방향과 교차하는 제2 방향으로 배열된 복수의 화소들, 상기 복수의 화소에 배치되고, 상기 제1 방향으로 연장되며 서로 상기 제2 방향으로 이격된 제1 전압 배선과 제2 전압 배선, 상기 화소에 배치되고, 상기 제2 방향으로 연장되며 서로 상기 제1 방향으로 이격된 제3 전압 배선과 제4 전압 배선, 상기 제1 전압 배선과 상기 제2 전압 배선 사이에 배치되고 서로 상기 제1 방향으로 이격된 복수의 전극 패턴들, 상기 복수의 전극 패턴들 중 어느 하나와 중첩하고 상기 제2 방향으로 연장된 복수의 제1 전극들, 상기 제2 방향으로 연장되고 상기 복수의 제1 전극들 사이에서 상기 복수의 제1 전극과 이격되어 배치된 복수의 제2 전극들, 및 상기 복수의 제1 전극과 상기 복수의 제2 전극 상에 배치된 복수의 발광 소자들을 포함하고, 상기 복수의 제1 전극들 각각은 복수의 제1 전극 컨택홀을 통해 상기 복수의 전극 패턴들 각각과 접촉하고, 상기 복수의 제1 전극 컨택홀들은 상기 제1 방향으로 서로 이격되어 배치된다.
상기 제1 전극과 이격되고 상기 제3 전압 배선과 제3 전극 컨택홀을 통해 직접 접촉하는 더미 패턴을 더 포함하고, 상기 제1 전압 배선은 상기 제3 전압 배선과 교차하고, 상기 제2 전압 배선은 상기 제4 전압 배선과 교차하며, 상기 제2 전극은 상기 제1 방향으로 연장되고 제2 전극 컨택홀을 통해 상기 제4 전압 배선과 직접 접촉하는 전극 줄기부, 및 상기 제2 방향으로 연장되고 상기 제1 전극들 사이에서 상기 제1 전극과 이격되어 배치된 복수의 전극 분지부들을 포함할 수 있다.
상기 복수의 화소는 제1 화소 및 상기 제1 화소와 상기 제2 방향으로 인접한 제2 화소를 포함하고, 상기 제1 화소의 상기 제1 전압 배선은 상기 제2 화소의 상기 제2 전압 배선과 상기 제2 방향으로 인접하여 대향하고, 상기 제1 화소와 상기 제2 화소는 상기 제3 전압 배선과 상기 제4 전압 배선을 공유할 수 있다.
상기 복수의 화소는 상기 제1 화소와 상기 제1 방향으로 인접한 제3 화소를 더 포함하고, 상기 제4 전압 배선 및 상기 제2 전극 컨택홀은 상기 제1 화소와 상기 제3 화소의 경계에 배치될 수 있다.
상기 복수의 화소는 제1 화소 및 상기 제1 화소와 상기 제2 방향으로 인접한 제2 화소를 포함하고, 상기 제1 화소의 상기 제1 전압 배선은 상기 제2 화소의 상기 제1 전압 배선과 상기 제2 방향으로 인접하여 대향하고, 상기 제1 화소와 상기 제2 화소는 상기 제3 전압 배선과 상기 제4 전압 배선을 공유할 수 있다.
상기 제1 화소의 상기 제2 전극 컨택홀과 상기 제2 화소의 상기 제2 전극 컨택홀 사이의 간격은 상기 제1 화소의 상기 제3 전극 컨택홀과 상기 제2 화소의 상기 제3 전극 컨택홀 사이의 간격보다 클 수 있다.
기타 실시예의 구체적인 사항들은 상세한 설명 및 도면들에 포함되어 있다.
일 실시예에 따른 표시 장치는 하부 도전층들에 대응하여 배치된 신규한 배치 구조를 갖는 전극들을 포함할 수 있다. 표시 장치는 하부 도전층과 전극들이 전기적으로 연결될 때 하부 단차에 의해 발생할 수 있는 전기적 전기적으로 연결 불량, 및 패턴 불량 등을 방지할 수 있다.
실시예들에 따른 효과는 이상에서 예시된 내용에 의해 제한되지 않으며, 더욱 다양한 효과들이 본 명세서 내에 포함되어 있다.
도 1은 일 실시예에 따른 표시 장치의 개략적인 평면도이다.
도 2는 일 실시예에 따른 표시 장치의 복수의 배선들의 배치를 나타내는 개략적인 도면이다.
도 3은 일 실시예에 따른 일 서브 화소의 등가 회로도이다.
도 4는 일 실시예에 따른 표시 장치에 배치된 복수의 도전층들 및 반도체층의 배치를 나타내는 레이아웃도이다.
도 5 및 도 6은 도 4의 복수의 도전층들 및 반도체층 중 일부 층들을 구분하여 나타내는 레이아웃도들이다.
도 7은 도 4의 도전층들 중 일부 도전층과 일 화소에 배치된 전극들의 배치를 나타내는 평면도이다.
도 8은 일 실시예에 따른 표시 장치의 일 화소에 배치된 복수의 전극들과 뱅크층을 나타내는 개략적인 평면도이다.
도 9는 도 4 및 도 8의 N1-N1'선, N2-N2'선 및 N3-N3'선을 따라 자른 단면도이다.
도 10은 도 4 및 도 8의 Q1-Q1'선을 따라 자른 단면도이다.
도 11은 도 4 및 도 8의 Q2-Q2'선 및 Q3-Q3'선을 따라 자른 단면도이다.
도 12는 도 8의 N4-N4'선을 따라 자른 단면도이다.
도 13은 도 8의 A부분 및 B부분의 확대도이다.
도 14는 도 13의 N5-N5'선 및 N6-N6'선을 따라 자른 단면도이다.
도 15는 일 실시예에 따른 발광 소자의 개략도이다.
도 16은 일 실시예에 따른 표시 장치의 서로 다른 화소들에 배치된 일부 배선들과 전극들, 및 뱅크층의 상대적인 배치를 나타내는 평면도이다.
도 17은 도 16의 표시 장치의 복수의 화소들에 배치된 일부 배선들과 전극들의 상대적인 배치를 나타내는 평면도이다.
도 18은 다른 실시예에 따른 표시 장치의 서로 다른 화소들에 배치된 일부 배선들과 전극들, 및 뱅크층의 상대적인 배치를 나타내는 평면도이다.
도 19는 도 18의 표시 장치의 복수의 화소들에 배치된 일부 배선들과 전극들의 상대적인 배치를 나타내는 평면도이다.
도 20 및 도 21은 다른 실시예에 따른 표시 장치의 서로 다른 화소들에 배치된 일부 배선들과 전극들, 및 뱅크층의 상대적인 배치를 나타내는 평면도이다.
도 22는 다른 실시예에 따른 표시 장치의 일 화소에 배치된 전극들을 나타내는 평면도이다.
도 23은 다른 실시예에 따른 표시 장치의 일 화소에 배치된 전극들 및 연결 전극들을 나타내는 평면도이다.
도 24는 다른 실시예에 따른 표시 장치의 일 화소에 배치된 전극들 및 연결 전극들을 나타내는 평면도이다.
도 25는 도 24의 N7-N7'선을 따라 자른 단면도이다.
도 26은 다른 실시예에 따른 표시 장치의 일 화소에 배치된 전극들을 나타내는 평면도이다.
도 27은 도 26의 N8-N8'선 및 N9-N9'선을 따라 자른 단면도이다.
도 28은 일 실시예에 따른 표시 장치의 단면도이다.
도 29 내지 도 31은 다른 실시예에 따른 표시 장치의 단면도들이다.
본 발명의 이점 및 특징, 그리고 그것들을 달성하는 방법은 첨부되는 도면과 함께 상세하게 후술되어 있는 실시예들을 참조하면 명확해질 것이다. 그러나 본 발명은 이하에서 개시되는 실시예들에 한정되는 것이 아니라 서로 다른 다양한 형태로 구현될 것이며, 단지 본 실시예들은 본 발명의 개시가 완전하도록 하며, 본 발명이 속하는 기술분야에서 통상의 지식을 가진 자에게 발명의 범주를 완전하게 알려주기 위해 제공되는 것이며, 본 발명은 청구항의 범주에 의해 정의될 뿐이다.
소자(Elements) 또는 층이 다른 소자 또는 층의 "상(On)"으로 지칭되는 것은 다른 소자 바로 위에 또는 중간에 다른 층 또는 다른 소자를 개재한 경우를 모두 포함한다. 이와 마찬가지로, "하(Below)", "좌(Left)" 및 "우(Right)"로 지칭되는 것들은 다른 소자와 바로 인접하게 개재된 경우 또는 중간에 다른 층 또는 다른 소재를 개재한 경우를 모두 포함한다. 명세서 전체에 걸쳐 동일 참조 부호는 동일 구성 요소를 지칭한다.
비록 제1, 제2 등이 다양한 구성요소들을 서술하기 위해서 사용되나, 이들 구성요소들은 이들 용어에 의해 제한되지 않음은 물론이다. 이들 용어들은 단지 하나의 구성요소를 다른 구성요소와 구별하기 위하여 사용하는 것이다. 따라서, 이하에서 언급되는 제1 구성요소는 본 발명의 기술적 사상 내에서 제2 구성요소일 수도 있음은 물론이다.
이하, 첨부된 도면을 참고로 하여 실시예들에 대해 설명한다.
도 1은 일 실시예에 따른 표시 장치의 개략적인 평면도이다.
도 1을 참조하면, 표시 장치(10)는 동영상이나 정지영상을 표시한다. 표시 장치(10)는 표시 화면을 제공하는 모든 전자 장치를 지칭할 수 있다. 예를 들어, 표시 화면을 제공하는 텔레비전, 노트북, 모니터, 광고판, 사물 인터넷, 모바일 폰, 스마트 폰, 태블릿 PC(Personal Computer), 전자 시계, 스마트 워치, 워치 폰, 헤드 마운트 디스플레이, 이동 통신 단말기, 전자 수첩, 전자 책, PMP(Portable Multimedia Player), 내비게이션, 게임기, 디지털 카메라, 캠코더 등이 표시 장치(10)에 포함될 수 있다.
표시 장치(10)는 표시 화면을 제공하는 표시 패널을 포함한다. 표시 패널의 예로는 무기 발광 다이오드 표시 패널, 유기발광 표시 패널, 양자점 발광 표시 패널, 플라즈마 표시 패널, 전계방출 표시 패널 등을 들 수 있다. 이하에서는 표시 패널의 일 예로서, 무기 발광 다이오드 표시 패널이 적용된 경우를 예시하지만, 그에 제한되는 것은 아니며, 동일한 기술적 사상이 적용 가능하다면 다른 표시 패널에도 적용될 수 있다.
표시 장치(10)의 형상은 다양하게 변형될 수 있다. 예를 들어, 표시 장치(10)는 가로가 긴 직사각형, 세로가 긴 직사각형, 정사각형, 코너부(꼭지점)가 둥근 사각형, 기타 다각형, 원형 등의 형상을 가질 수 있다. 표시 장치(10)의 표시 영역(DPA)의 형상 또한 표시 장치(10)의 전반적인 형상과 유사할 수 있다. 도 1에서는 제2 방향(DR2)의 길이가 긴 직사각형 형상의 표시 장치(10)가 예시되어 있다.
표시 장치(10)는 표시 영역(DPA)과 비표시 영역(NDA)을 포함할 수 있다. 표시 영역(DPA)은 화면이 표시될 수 있는 영역이고, 비표시 영역(NDA)은 화면이 표시되지 않는 영역이다. 표시 영역(DPA)은 활성 영역으로, 비표시 영역(NDA)은 비활성 영역으로도 지칭될 수 있다. 표시 영역(DPA)은 대체로 표시 장치(10)의 중앙을 차지할 수 있다.
표시 영역(DPA)은 복수의 화소(PX)를 포함할 수 있다. 복수의 화소(PX)는 행렬 방향으로 배열될 수 있다. 각 화소(PX)의 형상은 평면상 직사각형 또는 정사각형일 수 있지만, 이에 제한되는 것은 아니고 각 변이 일 방향에 대해 기울어진 마름모 형상일 수도 있다. 각 화소(PX)는 스트라이프 타입 또는 아일랜드 타입으로 배열될 수 있다. 화소(PX)들 각각은 특정 파장대의 광을 방출하는 발광 소자를 하나 이상 포함하여 특정 색을 표시할 수 있다.
표시 영역(DPA)의 주변에는 비표시 영역(NDA)이 배치될 수 있다. 비표시 영역(NDA)은 표시 영역(DPA)과 인접할 수 있다. 예를 들어, 비표시 영역(NDA)은 표시 영역(DPA)을 전부 또는 부분적으로 둘러쌀 수 있다. 표시 영역(DPA)은 직사각형 형상이고, 비표시 영역(NDA)은 표시 영역(DPA)의 4변에 인접하도록 배치될 수 있다. 비표시 영역(NDA)은 표시 장치(10)의 베젤을 구성할 수 있다. 각 비표시 영역(NDA)들에는 표시 장치(10)에 포함되는 배선들 또는 회로 구동부들이 배치되거나, 외부 장치들이 실장될 수 있다.
도 2는 일 실시예에 따른 표시 장치의 복수의 배선들을 나타내는 개략적인 배치도이다.
도 2를 참조하면, 표시 장치(10)는 복수의 배선들을 포함할 수 있다. 표시 장치(10)는 복수의 스캔 라인(SL; SL1, SL2, SL3)들, 복수의 데이터 라인(DTL; DTL1, DTL2, DTL3), 초기화 전압 배선(VIL), 및 복수의 전압 배선(VL; VL1, VL2, VL3, VL4)들을 포함할 수 있다. 또한, 도면에 도시되지 않았으나, 표시 장치(10)는 다른 배선들이 더 배치될 수 있다. 복수의 배선들은 제1 도전층으로 이루어지고 제1 방향(DR1)으로 연장된 배선들과, 제3 도전층으로 이루어지고 제2 방향(DR2)으로 연장된 배선들을 포함할 수 있다. 다만, 각 배선들의 연장 방향은 이에 제한되지 않는다.
제1 스캔 라인(SL1)과 제2 스캔 라인(SL2)은 제1 방향(DR1)으로 연장되어 배치될 수 있다. 제1 스캔 라인(SL1)과 제2 스캔 라인(SL2)은 서로 인접한 상태로 배치되며, 다른 제1 스캔 라인(SL1) 및 제2 스캔 라인(SL2)과 제2 방향(DR2)으로 이격되어 배치될 수 있다. 제1 스캔 라인(SL1)과 제2 스캔 라인(SL2)은 스캔 구동부(미도시)에 전기적으로 연결된 스캔 배선 패드(WPD_SC)와 전기적으로 연결될 수 있다. 제1 스캔 라인(SL1)과 제2 스캔 라인(SL2)은 비표시 영역(NDA)에 배치된 패드 영역(PDA)으로부터 표시 영역(DPA)까지 연장되어 배치될 수 있다.
제3 스캔 라인(SL3)은 제2 방향(DR2)으로 연장되어 배치되고, 다른 제3 스캔 라인(SL3)과 제1 방향(DR1)으로 이격되어 배치될 수 있다. 하나의 제3 스캔 라인(SL3)은 하나 이상의 제1 스캔 라인(SL1), 또는 하나 이상의 제2 스캔 라인(SL2)과 전기적으로 연결될 수 있다. 복수의 스캔 라인(SL)들은 표시 영역(DPA) 전면에서 메쉬(Mesh) 구조를 가질 수 있으나, 이에 제한되지 않는다.
한편, 본 명세서에서 '전기적으로 연결'의 의미를 어느 한 부재가 다른 부재와 상호 물리적인 접촉을 통하여 전기적으로 연결되는 것뿐만 아니라, 다른 부재를 통하여 전기적으로 연결된 것을 의미할 수도 있다. 또한, 이는 일체화된 하나의 부재로서 어느 일 부분과 다른 부분은 일체화된 부재로 인하여 상호 전기적으로 연결된 것으로 이해될 수 있다. 나아가, 어느 한 부재와 다른 부재의 전기적으로 연결은 직접 접촉된 전기적으로 연결에 더하여 다른 부재를 통한 전기적 전기적으로 연결까지 포함하는 의미로 해석될 수 있다.
데이터 라인(DTL)들은 제1 방향(DR1)으로 연장되어 배치될 수 있다. 데이터 라인(DTL)은 제1 데이터 라인(DTL1), 제2 데이터 라인(DTL2) 및 제3 데이터 라인(DTL3)을 포함하며, 하나의 제1 내지 제3 데이터 라인(DTL1, DTL2, DTL3)들은 하나의 쌍을 이루며 서로 인접하게 배치된다. 예를 들어, 제1 데이터 라인(DL1)들 각각, 제2 데이터 라인(DL2)들 각각, 및 제3 데이터 라인(DL3)들 각각은 서로 인접하여 배치되어 그룹 또는 쌍을 형성할 수 있다. 각 데이터 라인(DTL1, DTL2, DTL3)들은 비표시 영역(NDA)에 배치된 패드 영역(PDA)으로부터 표시 영역(DPA)까지 연장되어 배치될 수 있다. 다만, 이에 제한되지 않으며, 복수의 데이터 라인(DTL)들은 후술하는 제1 전압 배선(VL1)과 제2 전압 배선(VL2) 사이에서 등간격으로 이격되어 배치될 수도 있다.
초기화 전압 배선(VIL)은 제1 방향(DR1)으로 연장되어 배치될 수 있다. 초기화 전압 배선(VIL)은 데이터 라인(DTL)들과 제1 전압 배선(VL1) 사이에 배치될 수 있다. 초기화 전압 배선(VIL)은 비표시 영역(NDA)에 배치된 패드 영역(PDA)으로부터 표시 영역(DPA)까지 연장되어 배치될 수 있다.
제1 전압 배선(VL1) 및 제2 전압 배선(VL2)은 제1 방향(DR1)으로 연장되어 배치되고, 제3 전압 배선(VL3)과 제4 전압 배선(VL4)은 제2 방향(DR2)으로 연장되어 배치된다. 제1 전압 배선(VL1)과 제2 전압 배선(VL2)은 제2 방향(DR2)으로 교번되어 배치되고, 제3 전압 배선(VL3)과 제4 전압 배선(VL4)은 제1 방향(DR1)으로 교번되어 배치될 수 있다. 제1 전압 배선(VL1)과 제2 전압 배선(VL2)은 제1 방향(DR1)으로 연장되어 표시 영역(DPA)을 가로지르도록 배치되고, 제3 전압 배선(VL3)과 제4 전압 배선(VL4)은 각각 일부의 배선들은 표시 영역(DPA)에 배치되고 다른 제3 전압 배선(VL3) 및 제4 전압 배선(VL4)들은 표시 영역(DPA)의 제1 방향(DR1) 양 측에 위치한 비표시 영역(NDA)에 배치될 수 있다. 제1 전압 배선(VL1)과 제2 전압 배선(VL2)은 제1 도전층으로 이루어지고, 제3 전압 배선(VL3)과 제4 전압 배선(VL4)은 제1 도전층과 다른 층에 배치된 제3 도전층으로 이루어질 수 있다. 제1 전압 배선(VL1)은 적어도 하나의 제3 전압 배선(VL3)과 전기적으로 연결되며, 제2 전압 배선(VL2)은 적어도 하나의 제4 전압 배선(VL4)과 복수의 전압 배선(VL)들은 표시 영역(DPA) 전면에서 메쉬(Mesh) 구조를 가질 수 있다. 다만, 이에 제한되지 않는다.
제1 스캔 라인(SL1), 제2 스캔 라인(SL2), 데이터 라인(DTL), 초기화 전압 배선(VIL), 제1 전압 배선(VL1)과 제2 전압 배선(VL2)은 적어도 하나의 배선 패드(WPD)와 전기적으로 연결될 수 있다. 각 배선 패드(WPD)는 비표시 영역(NDA)에 배치될 수 있다. 일 실시예에서, 각 배선 패드(WPD)들은 표시 영역(DPA)의 제1 방향(DR1) 타 측인 하측에 위치한 패드 영역(PDA)에 배치될 수 있다. 제1 스캔 라인(SL1)과 제2 스캔 라인(SL2)은 패드 영역(PDA)에 배치된 스캔 배선 패드(WPD_SC)와 전기적으로 연결되고, 복수의 데이터 라인(DTL)들은 각각 서로 다른 데이터 배선 패드(WPD_DT)와 전기적으로 연결된다. 초기화 전압 배선(VIL)의 초기화 배선 패드(WPD_Vint)에 전기적으로 연결되며, 제1 전압 배선(VL1)은 제1 전압 배선 패드(WPD_VL1), 및 제2 전압 배선(VL2)은 제2 전압 배선 패드(WPD_VL2)와 전기적으로 연결된다. 배선 패드(WPD) 상에는 외부 장치가 실장될 수 있다. 외부 장치는 이방성 도전 필름, 초음파 접합 등을 통해 배선 패드(WPD) 상에 실장될 수 있다. 도면에서는 각 배선 패드(WPD)들이 표시 영역(DPA)의 하측에 배치된 패드 영역(PDA)에 배치된 것이 예시되어 있으나, 이에 제한되지 않는다. 복수의 배선 패드(WPD)들 중 일부는 표시 영역(DPA)의 상측, 또는 좌우측 어느 한 영역에 배치될 수도 있다.
표시 장치(10)의 각 화소(PX) 또는 서브 화소(SPXn, n은 1 내지 3의 정수)는 화소 구동 회로를 포함한다. 상술한 배선들은 각 화소(PX) 또는 그 주위를 지나면서 각 화소 구동 회로에 구동 신호를 인가할 수 있다. 화소 구동 회로는 트랜지스터와 커패시터를 포함할 수 있다. 각 화소 구동 회로의 트랜지스터와 커패시터의 개수는 다양하게 변형될 수 있다. 일 실시예에 따르면, 표시 장치(10)의 각 서브 화소(SPXn)는 화소 구동 회로가 3개의 트랜지스터와 1개의 커패시터를 포함하는 3T1C 구조일 수 있다. 이하에서는 3T1C 구조를 예로 하여, 화소 구동 회로에 대해 설명하지만, 이에 제한되지 않고 2T1C 구조, 7T1C 구조, 6T1C 구조 등 다른 다양한 변형 구조가 적용될 수도 있다.
도 3은 일 실시예에 따른 일 서브 화소의 등가 회로도이다.
도 3을 참조하면, 일 실시예에 따른 표시 장치(10)의 각 서브 화소(SPXn)는 발광 다이오드(EL) 이외에, 3개의 트랜지스터(T1, T2, T3)와 1개의 스토리지 커패시터(Cst)를 포함한다.
발광 다이오드(EL)는 제1 트랜지스터(T1)를 통해 공급되는 전류에 따라 발광한다. 발광 다이오드(EL)는 제1 전극, 제2 전극 및 이들 사이에 배치된 적어도 하나의 발광 소자를 포함한다. 상기 발광 소자는 제1 전극과 제2 전극으로부터 전달되는 전기 신호에 의해 특정 파장대의 광을 방출할 수 있다.
발광 다이오드(EL)의 일 단은 제1 트랜지스터(T1)의 소스 전극에 전기적으로 연결되고, 타 단은 제1 전압 배선(VL1)의 고전위 전압(이하, 제1 전원 전압)보다 낮은 저전위 전압(이하, 제2 전원 전압)이 공급되는 제2 전압 배선(VL2)에 전기적으로 연결될 수 있다.
제1 트랜지스터(T1)는 게이트 전극과 소스 전극의 전압 차에 따라 제1 전원 전압이 공급되는 제1 전압 배선(VL1)으로부터 발광 다이오드(EL)로 흐르는 전류를 조정한다. 일 예로, 제1 트랜지스터(T1)는 발광 다이오드(EL)의 구동을 위한 구동 트랜지스터일 수 있다. 제1 트랜지스터(T1)의 게이트 전극은 제2 트랜지스터(T2)의 소스 전극에 전기적으로 연결되고, 소스 전극은 발광 다이오드(EL)의 제1 전극에 전기적으로 연결될 수 있다. 드레인 전극은 제1 전원 전압이 인가되는 제1 전압 배선(VL1)에 전기적으로 연결될 수 있다.
제2 트랜지스터(T2)는 제1 스캔 라인(SL1)의 스캔 신호에 의해 턴-온되어 데이터 라인(DTL)을 제1 트랜지스터(T1)의 게이트 전극에 전기적으로 연결시킨다. 제2 트랜지스터(T2)의 게이트 전극은 제1 스캔 라인(SL1)에 전기적으로 연결되고, 소스 전극은 제1 트랜지스터(T1)의 게이트 전극에 전기적으로 연결되며, 드레인 전극은 데이터 라인(DTL)에 전기적으로 연결될 수 있다.
제3 트랜지스터(T3)는 제2 스캔 라인(SL2)의 스캔 신호에 의해 턴-온되어 초기화 전압 배선(VIL)을 발광 다이오드(EL)의 일 단에 전기적으로 연결시킨다. 제3 트랜지스터(T3)의 게이트 전극은 제2 스캔 라인(SL2)에 전기적으로 연결되고, 드레인 전극은 초기화 전압 배선(VIL)에 전기적으로 연결되며, 소스 전극은 발광 다이오드(EL)의 일 단 또는 제1 트랜지스터(T1)의 소스 전극에 전기적으로 연결될 수 있다.
일 실시예에서, 각 트랜지스터(T1, T2, T3)들의 소스 전극과 드레인 전극은 상술한 바에 제한되지 않고, 그 반대의 경우일 수도 있다. 트랜지스터(T1, T2, T3)들 각각은 박막 트랜지스터(thin film transistor)로 형성될 수 있다. 도 3에서는 각 트랜지스터(T1, T2, T3)들이 N 타입 MOSFET(Metal Oxide Semiconductor Field Effect Transistor)으로 형성된 것을 중심으로 설명하였으나, 이에 제한되는 것은 아니다. 즉, 각 트랜지스터(T1, T2, T3)들은 P 타입 MOSFET으로 형성되거나, 일부는 N 타입 MOSFET으로, 다른 일부는 P 타입 MOSFET으로 형성될 수도 있다.
스토리지 커패시터(Cst)는 제1 트랜지스터(T1)의 게이트 전극과 소스 전극 사이에 형성된다. 스토리지 커패시터(Cst)는 제1 트랜지스터(T1)의 게이트 전압과 소스 전압의 차전압을 저장한다.
이하에서는 다른 도면을 더 참조하여 일 실시예에 따른 표시 장치(10)의 일 화소(PX)의 구조에 대하여 상세히 설명하기로 한다.
도 4는 일 실시예에 따른 표시 장치에 배치된 복수의 도전층들 및 반도체층의 배치를 나타내는 레이아웃도이다. 도 5 및 도 6은 도 4의 복수의 도전층들 및 반도체층 중 일부 층들을 구분하여 나타내는 레이아웃도들이다. 도 7은 도 4의 도전층들 중 일부 도전층과 일 화소에 배치된 전극들의 배치를 나타내는 평면도이다. 도 8은 일 실시예에 따른 표시 장치의 일 화소에 배치된 복수의 전극들과 뱅크층을 나타내는 개략적인 평면도이다. 도 9는 도 4 및 도 8의 N1-N1'선, N2-N2'선 및 N3-N3'선을 따라 자른 단면도이다. 도 10은 도 4 및 도 8의 Q1-Q1'선을 따라 자른 단면도이다. 도 11은 도 4 및 도 8의 Q2-Q2'선 및 Q3-Q3'선을 따라 자른 단면도이다.
도 4는 표시 장치(10)의 일 화소(PX)에 배치된 복수의 도전층들 및 반도체층으로서, 제1 도전층, 제2 도전층, 및 제3 도전층의 배선들과 반도체층의 액티브층(ACT1, ACT2, ACT3)들을 나타내는 레이아웃도이다. 도 5는 제1 도전층, 반도체층의 액티브층 및 제2 도전층을 도시하고, 도 6은 제1 도전층, 제2 도전층 및 제3 도전층을 도시하고 있다. 도 7은 제3 도전층과 그 상에 배치된 전극(RME)들, 및 뱅크층(BNL)의 배치를 나타내고, 도 8은 상기 복수의 배선들 상에 배치되는 복수의 전극(RME)들과 뱅크층(BNL), 발광 소자(ED)들 및 연결 전극(CNE)들의 배치를 나타내고 있다. 도 9에서는 제1 서브 화소(SPX1)에 배치된 발광 소자(ED; ED1, ED2)들의 양 단부를 가로지르는 단면과 컨택부(CT1, CT2)들을 가로지르는 단면을 도시하고 있다. 도 10에서는 일 화소(PX)의 제3 서브 화소(SPX3)에 접속된 제1 트랜지스터(T1)의 단면을, 도 11에서는 제3 서브 화소(SPX3)에 접속된 제2 트랜지스터(T2)와 제3 트랜지스터(T3)의 단면을 도시하고 있다.
도 4 내지 도 11을 참조하면, 표시 장치(10)의 화소(PX)들 각각은 복수의 서브 화소(SPXn, n은 1 내지 3)들을 포함할 수 있다. 예를 들어, 하나의 화소(PX)는 제1 서브 화소(SPX1), 제2 서브 화소(SPX2) 및 제3 서브 화소(SPX3)를 포함할 수 있다. 제1 서브 화소(SPX1)는 제1 색의 광을 발광하고, 제2 서브 화소(SPX2)는 제2 색의 광을 발광하며, 제3 서브 화소(SPX3)는 제3 색의 광을 발광할 수 있다. 일 예로, 제1 색은 적색, 제2 색은 녹색, 제3 색은 청색일 수 있다. 다만, 이에 제한되지 않고, 각 서브 화소(SPXn)들, 또는 복수의 서브 화소(SPXn)들 중 일부는 서로 동일한 색의 광을 발광할 수도 있다. 예를 들어, 각 서브 화소(SPXn)들은 동일한 청색의 광을 발광하거나, 2개의 서브 화소(SPXn)는 동일한 청색의 광을 발광하고, 다른 하나의 서브 화소(SPXn)는 청색과 다른 녹색의 광을 발광할 수도 있다. 도면에서는 하나의 화소(PX)가 3개의 서브 화소(SPXn)들을 포함하는 것을 예시하였으나, 이에 제한되지 않고, 화소(PX)는 더 많은 수의 서브 화소(SPXn)들을 포함할 수 있다.
복수의 서브 화소(SPXn)들은 제1 방향(DR1)으로 배열될 수 있다. 제1 서브 화소(SPX1)는 화소(PX)의 중앙에서 제1 방향(DR1)의 일 측인 상측에 배치되고, 제2 서브 화소(SPX2)는 화소(PX)의 중앙에 배치되며, 제3 서브 화소(SPX3)는 화소(PX)의 중앙에서 제1 방향(DR1)의 타 측인 하측에 배치될 수 있다. 제1 서브 화소(SPX1), 제2 서브 화소(SPX2), 및 제3 서브 화소(SPX3)의 배열과 각 서브 화소(SPXn)에 배치된 전극(RME)들의 배치 구조는 각 서브 화소(SPXn)들에 접속되는 배선들과 트랜지스터(T1, T2, T3)들의 배치에 따라 달라질 수 있다. 일 실시예에 따르면, 표시 장치(10)는 하나의 화소(PX)를 구성하는 서브 화소(SPXn)들이 제1 도전층의 전압 배선(VL1, VL2)들이 연장된 방향과 동일한 방향, 및 제3 도전층의 전압 배선(VL3, VL4)들이 연장된 방향과 다른 방향으로 배열될 수 있다.
표시 장치(10)의 각 서브 화소(SPXn)들은 발광 영역(EMA) 및 비발광 영역을 포함할 수 있다. 발광 영역(EMA)은 발광 소자(ED)가 배치되어 특정 파장대의 광이 출사되는 영역일 수 있다. 비발광 영역은 발광 소자(ED)가 배치되지 않고, 발광 소자(ED)에서 방출된 광들이 도달하지 않아 출사되지 않는 영역일 수 있다.
발광 영역(EMA)은 발광 소자(ED)가 배치된 영역과, 발광 소자(ED)와 인접한 영역으로 발광 소자(ED)에서 방출된 광들이 출사되는 영역을 포함할 수 있다. 예를 들어, 발광 영역(EMA)은 발광 소자(ED)에서 방출된 광이 다른 부재에 의해 반사되거나 굴절되어 출사되는 영역도 포함할 수 있다. 복수의 발광 소자(ED)들은 각 서브 화소(SPXn)에 배치되고, 이들이 배치된 영역과 이에 인접한 영역을 포함하여 발광 영역(EMA)을 형성할 수 있다.
도면에서는 각 서브 화소(SPXn)의 발광 영역(EMA)들이 서로 균일한 면적을 갖는 것이 예시되어 있으나, 이에 제한되지 않는다. 몇몇 실시예에서, 각 서브 화소(SPXn)의 각 발광 영역(EMA)들은 해당 서브 화소에 배치된 발광 소자(ED)에서 방출된 광의 색 또는 파장대에 따라 서로 다른 면적을 가질 수도 있다.
각 서브 화소(SPXn)는 비발광 영역에 배치된 서브 영역(SA1, SA2)을 더 포함할 수 있다. 서브 영역(SA1, SA2)은 발광 영역(EMA)의 제2 방향(DR2) 일 측인 우측에 배치된 제1 서브 영역(SA1)과, 발광 영역(EMA)의 제2 방향(DR2) 타 측인 좌측에 배치된 제2 서브 영역(SA2)을 포함할 수 있다. 발광 영역(EMA)과 서브 영역(SA1, SA2)은 화소(PX) 및 서브 화소(SPXn)들의 배열에 따라 제2 방향(DR2)으로 교번적으로 배열되며, 제2 방향(DR2)으로 이격된 서로 다른 발광 영역(EMA) 사이에는 제1 서브 영역(SA1) 또는 제2 서브 영역(SA2)이 배치될 수 있다. 예를 들어, 복수의 발광 영역(EMA)들은 제1 서브 영역(SA1) 또는 제2 서브 영역(SA2)을 사이에 두고 제2 방향(DR2)으로 반복되어 배열될 수 있다. 복수의 발광 영역(EMA)들, 제1 서브 영역(SA1)들 및 제2 서브 영역(SA2)들 각각은 제1 방향(DR1)으로 반복되어 배치될 수 있다. 제1 서브 영역(SA1)과 제2 서브 영역(SA2)은 후술하는 더미 패턴(EP) 및 전극(RME)들의 배치에 따라 구분된 영역일 수 있다. 다만, 이에 제한되지 않고, 복수의 화소(PX)들에서 발광 영역(EMA)들과 서브 영역(SA1, SA2)들은 도 4 내지 도 8과 다른 배열을 가질 수도 있다.
서브 영역(SA)에는 발광 소자(ED)가 배치되지 않아 광이 출사되지 않으나, 각 서브 화소(SPXn)에 배치된 전극(RME) 일부가 배치될 수 있다. 서로 다른 서브 화소(SPXn)에 배치되는 전극(RME)들은 서브 영역(SA)의 분리부(ROP) 서로 분리되어 배치될 수 있다. 예를 들어, 서브 영역(SA)의 분리부(ROP)는 다른 서브 화소(SPXn)의 전극(RME) 사이에 배치될 수 있다.
뱅크층(BNL)은 복수의 서브 영역(SA1, SA2)들 및 발광 영역(EMA)들을 둘러싸도록 배치될 수 있다. 뱅크층(BNL)은 제1 방향(DR1) 및 제2 방향(DR2)으로 인접한 서브 화소(SPXn)들의 경계에 배치될 수 있고, 발광 영역(EMA)과 서브 영역(SA1, SA2)의 경계에도 배치될 수 있다. 표시 장치(10)의 서브 화소(SPXn)들, 발광 영역(EMA) 및 서브 영역(SA1, SA2)은 뱅크층(BNL)의 배치에 의해 구분되는 영역들일 수 있다. 복수의 서브 화소(SPXn)들과 발광 영역(EMA)들, 및 서브 영역(SA1, SA2)들 사이의 간격은 뱅크층(BNL)의 폭에 따라 달라질 수 있다.
뱅크층(BNL)은 평면상 제1 방향(DR1) 및 제2 방향(DR2)으로 연장된 부분을 포함하여 표시 영역(DPA) 전면에서 격자형 패턴으로 배치될 수 있다. 뱅크층(BNL)은 각 서브 화소(SPXn)들의 경계에 걸쳐 배치되어 인접한 서브 화소(SPXn)들을 구분할 수 있다. 또한, 뱅크층(BNL)은 서브 화소(SPXn)마다 배치된 발광 영역(EMA)과 서브 영역(SA)을 둘러싸도록 배치되어 이들을 구분할 수 있다.
각 화소(PX)에 배치되어 발광 다이오드(EL)에 접속되는 회로층의 배선들 및 회로 소자들은 각각 제1 내지 제3 서브 화소(SPX1, SPX2, SPX3)에 접속될 수 있다. 다만, 상기 배선들과 회로 소자들은 각 서브 화소(SPXn) 또는 발광 영역(EMA)이 차지하는 영역에 대응되어 배치되지 않고, 하나의 화소(PX) 내에서 발광 영역(EMA)의 위치와 무관하게 배치될 수 있다.
하나의 화소(PX)는 제1 내지 제3 서브 화소(SPX1, SPX2, SPX3)에 접속되는 회로층이 특정 패턴으로 배치되며, 상기 패턴들은 서브 화소(SPXn)가 아닌 하나의 화소(PX)를 단위로 반복 배열될 수 있다. 예를 들어, 하나의 화소(PX)에 배치된 서브 화소(SPXn)들은 발광 영역(EMA) 및 서브 영역(SA1, SA2)을 기준으로 구분된 영역이며, 이들에 접속된 회로층은 서브 화소(SPXn)의 위치와 무관하게 배치될 수 있다. 상기 회로층의 상기 배선들과 소자들은 서브 화소(SPXn)를 기준으로 배치되지 않고 화소(PX)를 기준으로 배치되고, 표시 장치(10)는 서브 화소(SPXn)가 아닌 단위 화소(PX)를 기준으로 상기 회로층의 배선들과 소자들을 배치함으로써 각 서브 화소(SPXn)에 접속되는 배선들 및 소자들이 차지하는 면적을 최소화할 수 있다.
표시 장치(10)의 일 화소(PX)에 배치된 복수의 층들에 대하여 구체적으로 설명한다. 표시 장치(10)는 제1 기판(SUB), 및 제1 기판(SUB) 상에 배치되는 반도체층, 도전층들, 및 절연층들을 포함할 수 있다. 상기 반도체층, 도전층 및 절연층들은 각각 표시 장치(10)의 회로층과 표시 소자층을 구성할 수 있다.
제1 기판(SUB)은 절연 기판일 수 있다. 제1 기판(SUB)은 유리, 석영, 또는 고분자 수지 등의 절연 물질로 이루어질 수 있다. 예를 들어, 제1 기판(SUB)은 리지드(Rigid) 기판일 수 있고, 벤딩(Bending), 폴딩(Folding), 롤링(Rolling) 등이 가능한 플렉시블(Flexible) 기판일 수도 있다. 제1 기판(SUB)은 표시 영역(DPA)과 이를 둘러싸는 비표시 영역(NDA)을 포함하고, 표시 영역(DPA)은 발광 영역(EMA)과 비발광 영역 중 일부인 서브 영역(SA1, SA2)을 포함할 수 있다.
제1 도전층은 제1 기판(SUB) 상에 배치될 수 있다. 제1 도전층은 제1 방향(DR1)으로 연장된 제1 스캔 라인(SL1)과 제2 스캔 라인(SL2), 복수의 데이터 라인(DTL; DTL1, DTL2, DTL3)들, 제1 전압 배선(VL1)과 제2 전압 배선(VL2), 초기화 전압 배선(VIL), 및 복수의 하부 금속층(BML1, BML2, BML3)을 포함한다.
제1 스캔 라인(SL1) 및 제2 스캔 라인(SL2)은 제1 방향(DR1)으로 연장되어 배치된다. 하나의 화소(PX)에는 하나의 제1 스캔 라인(SL1) 및 하나의 제2 스캔 라인(SL2)이 배치되고, 각 스캔 라인(SL1, SL2)들은 제1 방향(DR1)으로 배열된 복수의 화소(PX)들에 걸쳐 배치될 수 있다. 제1 스캔 라인(SL1)과 제2 스캔 라인(SL2)은 서로 제2 방향(DR2)으로 이격되며 각 화소(PX)의 제2 방향(DR2) 양 측에 배치될 수 있다. 하나의 화소(PX)에는 제1 스캔 라인(SL1)과 제2 스캔 라인(SL2) 중 어느 한 스캔 라인이 접속될 수 있고, 어느 한 화소(PX)에 접속된 스캔 라인은 제1 내지 제3 서브 화소(SPX1, SPX2, SPX3)에 각각 접속될 수 있다. 제1 스캔 라인(SL1) 및 제2 스캔 라인(SL2)은 다른 도전층에 배치된 제3 스캔 라인(SL3) 및 도전 패턴을 통해 제2 트랜지스터(도 4의 'T2') 및 제3 트랜지스터(도 4의 'T3')에 전기적으로 연결될 수 있다. 제1 스캔 라인(SL1) 및 제2 스캔 라인(SL2)은 제2 트랜지스터(T2) 및 제3 트랜지스터(T3)에 스캔 신호를 인가할 수 있다.
제1 스캔 라인(SL1)과 제2 스캔 라인(SL2)은 제1 내지 제3 서브 화소(SPX1, SPX2, SPX3)가 차지하는 영역에 각각 대응되어 배치되지 않고, 하나의 화소(PX) 내에서 특정 위치에 배치될 수 있다. 예를 들어, 제1 스캔 라인(SL1)과 제2 스캔 라인(SL2)은 화소(PX) 각각에 대응될 수 있다. 일 실시예에서, 제1 스캔 라인(SL1)은 서브 화소(SPXn)들의 발광 영역(EMA) 좌측에서 제2 서브 영역(SA2)들에 걸쳐 배치되고, 제2 스캔 라인(SL2)은 서브 화소(SPXn)들의 발광 영역(EMA) 우측에서 제1 서브 영역(SA1)들에 걸쳐 배치될 수 있다. 다만, 이에 제한되지 않으며, 제1 스캔 라인(SL1)과 제2 스캔 라인(SL2)의 상대적인 배치는 각 화소(PX)의 위치에 따라 달라질 수 있다.
도 4 및 도 5에 도시된 스캔 라인(SL1, SL2)들 중, 좌측에 배치된 제1 스캔 라인(SL1)은 해당 화소(PX)의 서브 화소(SPXn)들에 접속되는 스캔 라인이고, 우측에 배치된 제2 스캔 라인(SL2)은 해당 화소(PX)와 다른 화소행 및 화소열의 화소(PX)에 접속된 스캔 라인일 수 있다.
예를 들어, 도 4에 도시된 화소(PX)는 제1 스캔 라인(SL1)이 제3 도전층의 제3 스캔 라인(SL3)과 전기적으로 연결되며, 해당 화소(PX)와 동일한 제1 화소행에 속한 화소(PX)들은 제3 스캔 라인(SL3)을 통해 제1 스캔 라인(SL1)의 스캔 신호를 전달 받을 수 있다. 해당 화소(PX)와 같은 제1 화소열에 배치된 제2 스캔 라인(SL2)은 제1 화소행과 다른 제2 화소행에 속한 화소(PX)에 배치된 제3 스캔 라인(SL3)과 전기적으로 연결될 수 있다. 복수의 제3 스캔 라인(SL3)들은 각각 서로 다른 화소열에 배치되는 제1 스캔 라인(SL1) 및 제2 스캔 라인(SL2) 중 적어도 어느 하나와 전기적으로 연결될 수 있다. 복수의 스캔 라인(SL1, SL2, SL3)들은 제1 방향(DR1) 및 제2 방향(DR2)으로 연장된 배선들을 포함하여 표시 영역(DPA)에 배열된 각 화소(PX)들에 스캔 신호를 전달할 수 있다.
복수의 데이터 라인(DTL1, DTL2, DTL3)들은 제1 방향(DR1)으로 연장되어 배치된다. 하나의 화소(PX)에는 제1 데이터 라인(DTL1), 제2 데이터 라인(DTL2) 및 제3 데이터 라인(DTL3)이 배치되고, 각 데이터 라인(DTL1, DTL2, DTL3)들은 제1 방향(DR1)으로 배열된 복수의 화소(PX)들에 걸쳐 배치될 수 있다. 제1 데이터 라인(DTL1), 제2 데이터 라인(DTL2) 및 제3 데이터 라인(DTL3)은 제2 방향(DR2)으로 서로 인접하여 이격되어 배치될 수 있다. 제2 데이터 라인(DTL2), 제1 데이터 라인(DTL1), 및 제3 데이터 라인(DTL3)은 제2 방향(DR2)을 따라 순차적으로 배열될 수 있고, 이들은 각각 제1 서브 화소(SPX1), 제2 서브 화소(SPX2) 및 제3 서브 화소(SPX3)에 접속될 수 있다. 각 데이터 라인(DTL1, DTL2, DTL3)들은 다른 도전층에 배치된 도전 패턴을 통해 제2 트랜지스터(도 4의 'T2')와 전기적으로 연결되어 제2 트랜지스터(T2)에 데이터 신호를 인가할 수 있다.
제1 내지 제3 데이터 라인(DTL1, DTL2, DTL3)들은 제1 내지 제3 서브 화소(SPX1, SPX2, SPX3)가 차지하는 영역에 각각 대응되어 배치되지 않고, 하나의 화소(PX) 내에서 특정 위치에 배치될 수 있다. 도면에서는 제1 내지 제3 데이터 라인(DTL1, DTL2, DTL3)들이 하나의 화소(PX) 내에서 각 서브 화소(SPXn)들의 발광 영역(EMA) 중앙에서 제1 방향(DR1)으로 이들을 가로지르며 배치된 것이 예시되어 있다. 다만, 이에 제한되지 않는다.
초기화 전압 배선(VIL)은 제1 방향(DR1)으로 연장되어 제1 방향(DR1)으로 배열된 복수의 화소(PX)들에 걸쳐 배치된다. 초기화 전압 배선(VIL)은 평면도 상 제3 데이터 라인(DTL3)의 우측으로서, 하부 금속층(BML1, BML2, BML3)들과 제3 데이터 라인(DTL3) 사이에 배치될 수 있다. 다만, 이에 제한되지 않는다. 초기화 전압 배선(VIL)은 다른 도전층에 배치된 도전 패턴과 전기적으로 연결되어 각 서브 화소(SPXn)들에 접속될 수 있다. 초기화 전압 배선(VIL)은 제3 트랜지스터(도 4의 'T3')와 전기적으로 연결될 수 있고, 제3 트랜지스터(T3)에 초기화 전압을 인가할 수 있다.
제1 전압 배선(VL1)과 제2 전압 배선(VL2)은 제1 방향(DR1)으로 연장되어 배치되고, 이들은 각각 제1 방향(DR1)으로 배열된 복수의 화소(PX)들에 걸쳐 배치될 수 있다. 제1 전압 배선(VL1)은 복수의 하부 금속층(BML1, BML2, BML3)들과 이격되어, 하부 금속층(BML1, BML2, BML3)들과 제2 스캔 라인(SL2) 사이에 배치되고, 제2 전압 배선(VL2)은 제2 데이터 라인(DTL2)과 이격되어, 제2 데이터 라인(DTL2)과 제1 스캔 라인(SL1) 사이에 배치될 수 있다. 제1 전압 배선(VL1)과 제2 전압 배선(VL2)은 각각 하나의 화소(PX)에 속한 복수의 서브 화소(SPXn)들에 접속될 수 있다. 제1 전압 배선(VL1)은 제1 트랜지스터(도 4의 'T1')를 통해 각 서브 화소(SPXn)의 제1 전극(RME1)과 전기적으로 연결되고, 제2 전압 배선(VL2)은 다른 도전층에 배치된 제4 전압 배선(VL4)을 통해 제2 전극(RME2)과 전기적으로 연결될 수 있다. 다만, 이에 제한되지 않는다. 몇몇 실시예에서, 제1 전압 배선(VL1)과 제2 전압 배선(VL2)은 제1 전극(RME1) 및 제2 전극(RME2)과 전기적으로 연결되지 않고, 발광 소자(ED)와 접촉하는 연결 전극(CNE)과 직접 전기적으로 연결될 수도 있다.
제1 전압 배선(VL1)과 제2 전압 배선(VL2)은 각각 전압 배선 패드(WPD_VL1, WPD_VL2)로부터 인가된 전원 전압을 각 서브 화소(SPXn)에 배치된 전극(RME1, RME2)들에 전달할 수 있다. 제1 전압 배선(VL1)은 제1 전극(RME1)에 전달되는 고전위 전압(또는, 제1 전원 전압)이 인가되고, 제2 전압 배선(VL2)은 제2 전극(RME2)에 전달되는 저전위 전압(또는, 제2 전원 전압)이 인가될 수 있다.
복수의 하부 금속층(BML1, BML2, BML3)들은 제1 전압 배선(VL1)과 초기화 전압 배선(VIL) 사이에 배치될 수 있다. 하부 금속층(BML1, BML2, BML3)들은 각각 후술하는 반도체층의 제1 액티브층(ACT1), 및 제2 도전층의 제1 전극 패턴(CSE1)과 중첩하도록 배치된다. 제1 하부 금속층(BML1)은 일부분이 제1 서브 화소(SPX1)에 접속된 제1 트랜지스터(T1_1)의 제1 액티브층(ACT1)과 중첩하도록 배치된다. 제2 하부 금속층(BML2)은 일부분이 제2 서브 화소(SPX2)에 접속된 제1 트랜지스터(T1_2)의 제1 액티브층(ACT1), 제3 하부 금속층(BML3)은 일부분이 제3 서브 화소(SPX3)에 접속된 제1 트랜지스터(T1_3)의 제1 액티브층(ACT1)과 중첩하도록 배치된다. 제1 내지 제3 하부 금속층(BML1, BML2, BML3)은 평면 상 각 화소(PX)의 중심부에서 제1 방향(DR1)으로 서로 이격 배치될 수 있다. 예를 들어, 제1 하부 금속층(BML1)은 화소(PX) 중앙의 상측에 배치되고, 제2 하부 금속층(BML2)은 화소(PX) 중앙에 배치되며, 제3 하부 금속층(BML3)은 화소(PX) 중앙의 하측에 배치될 수 있다.
하부 금속층(BML1, BML2, BML3)들은 제1 트랜지스터(T1)의 액티브층(ACT1)에 광이 입사되는 것을 방지하거나, 제1 액티브층(ACT1)과 전기적으로 연결되어 제1 트랜지스터(T1)의 특성을 안정화하는 기능을 수애할 수 있다. 일 예로, 하부 금속층(BML1, BML2, BML3)은 광의 투과를 차단하는 불투명한 금속 물질로 형성될 수 있다. 다만, 이에 제한되지 않으며 경우에 따라서 하부 금속층(BML1, BML2, BML3)은 생략될 수 있다.
버퍼층(BL)은 제1 도전층 및 제1 기판(SUB) 상에 배치될 수 있다. 버퍼층(BL)은 투습에 취약한 제1 기판(SUB)을 통해 침투하는 수분으로부터 화소(PX)의 트랜지스터들을 보호하기 위해 제1 기판(SUB) 상에 형성되며, 표면 평탄화 기능을 수행할 수 있다.
반도체층은 버퍼층(BL) 상에 배치된다. 반도체층은 트랜지스터(T1, T2, T3)들의 액티브층(ACT1, ACT2, ACT3)들을 포함할 수 있다.
반도체층은 다결정 실리콘, 단결정 실리콘, 산화물 반도체 등을 포함할 수 있다. 다른 실시예에서, 반도체층은 다결정 실리콘을 포함할 수도 있다. 상기 산화물 반도체는 인듐(In)을 함유하는 산화물 반도체일 수 있다. 예를 들어, 상기 산화물 반도체는 인듐 주석 산화물(Indium Tin Oxide, ITO), 인듐 아연 산화물(Indium Zinc Oxide, IZO), 인듐 갈륨 산화물(Indium Gallium Oxide, IGO), 인듐 아연 주석 산화물(Indium Zinc Tin Oxide, IZTO), 인듐 갈륨 주석 산화물(Indium Gallium Tin Oxide, IGTO), 인듐 갈륨 아연 산화물(Indium Gallium Zinc Oxide, IGZO), 인듐 갈륨 아연 주석 산화물(Indium Gallium Zinc Tin Oxide, IGZTO) 중 적어도 하나일 수 있다.
각 서브 화소(SPX1, SPX2, SPX3)들에 접속되는 제1 트랜지스터(T1_1, T1_2, T1_3)들의 복수의 제1 액티브층(ACT1)들은 각 화소(PX)의 중앙에서 우측에 배치될 수 있다. 제1 액티브층(ACT1)들은 대체로 각 서브 화소(SPXn)들의 발광 영역(EMA)과 제1 서브 영역(SA1) 사이에 배치될 수 있다. 제1 액티브층(ACT1)들은 제1 방향(DR1)으로 서로 이격되어 배치되며, 일부분이 하부 금속층(BML1, BML2, BML3), 제1 전압 배선(VL1), 제2 도전층의 제1 전극 패턴(CSE1), 및 제3 도전층의 제3 도전 패턴(DP3) 및 제2 전극 패턴(CSE2)과 중첩하도록 배치될 수 있다. 예를 들어, 각 제1 액티브층(ACT1)은 제3 도전 패턴(DP3)과 중첩한 제1 영역, 제1 전극 패턴(CSE1)과 중첩한 제2 영역, 및 제1 영역과 제2 영역 이외의 부분으로 제2 전극 패턴(CSE2)과 중첩한 제3 영역을 포함할 수 있다. 상기 제3 영역은 제1 액티브층(ACT1)의 상기 제1 영역 및 제2 영역 이외의 부분일 수 있다.
각 서브 화소(SPX1, SPX2, SPX3)들에 접속되는 제2 트랜지스터(T2_1, T2_2, T2_3)들의 제2 액티브층(ACT2)들은 각 화소(PX)의 중심에 인접하여 배치될 수 있다. 제2 액티브층(ACT2)들은 제1 방향(DR1)으로 서로 이격되어 배치되며, 일부분이 제2 도전층의 제3 게이트 패턴(GP3), 및 제3 도전층의 제4 도전 패턴(DP4) 및 제5 도전 패턴(DP5)과 중첩하도록 배치될 수 있다. 예를 들어, 제2 액티브층(ACT2)은 제4 도전 패턴(DP4)과 중첩한 제1 영역, 제3 게이트 패턴(GP3)과 중첩한 제2 영역, 및 제1 영역과 제2 영역 이외의 부분으로 제5 도전 패턴(DP5)과 중첩한 제3 영역을 포함할 수 있다. 상기 제3 영역은 제2 액티브층(ACT2)의 상기 제1 영역 및 제2 영역 이외의 부분일 수 있다. 제2 액티브층(ACT2)의 제1 영역은 제4 도전 패턴(DP4)과 접촉할 수 있고, 제2 액티브층(ACT2)의 제3 영역은 제5 도전 패턴(DP5)과 접촉할 수 있다.
제2 트랜지스터(T2)들의 제2 액티브층(ACT2)은 데이터 라인(DTL1, DTL2, DTL3)들의 배치에 따라 서로 다른 길이를 가질 수 있다. 예를 들어, 제3 데이터 라인(DTL3), 제1 데이터 라인(DTL1) 및 제2 데이터 라인(DTL2)들은 제2 액티브층(ACT2)들이 배치된 영역으로부터 제2 방향(DR2)으로 순차적으로 배치될 수 있다. 제2 서브 화소(SPX2)에 접속된 제2 트랜지스터(T2_2)의 제2 액티브층(ACT2)은 제2 데이터 라인(DTL2)이 가장 이격되어 배치됨에 따라 제2 방향(DR2)으로 측정된 길이가 가장 길 수 있고, 제3 서브 화소(SPX3)에 접속된 제3 트랜지스터(T2_3)의 제2 액티브층(ACT3)은 제3 데이터 라인(DTL3)이 가장 인접하여 배치됨에 따라 제2 방향(DR2)으로 측정된 길이가 가장 짧을 수 있다. 예를 들어, 도 4 및 도 5에서 제2 트랜지스터(T2_2)의 제2 액티브층(ACT2)의 길이는 제2 트랜지스터(T2_1)의 제2 액티브층(ACT2)의 길이보다 크고, 제2 트랜지스터(T2_1)의 제2 액티브층(ACT2)의 길이는 제2 트랜지스터(T2_3)의 제2 액티브층(ACT2)의 길이보다 클 수 있다. 다만, 제2 액티브층(ACT2)들의 길이 대소 관계는 서브 화소(SPXn)들의 배치, 및 데이터 라인(DTL)들의 배치에 따라 달라질 수 있다.
각 서브 화소(SPX1, SPX2, SPX3)들에 접속되는 제3 트랜지스터(T3_1, T3_2, T3_3)의 제3 액티브층(ACT3)들은 화소(PX)의 중앙에 배치될 수 있다. 제3 액티브층(ACT3)들은 제1 방향(DR1)으로 이격되어 배치되며, 제2 액티브층(ACT2)들과 제1 방향(DR1)으로 나란히 배치될 수 있다. 제3 액티브층(ACT3)들은 일부분이 제2 도전층의 제3 게이트 패턴(GP3), 제3 도전층의 제6 도전 패턴(DP6) 및 제2 전극 패턴(CSE2)들에 중첩하도록 배치될 수 있다. 예를 들어, 제3 액티브층(ACT3)은 제6 도전 패턴(DP6)과 중첩한 제1 영역, 제3 게이트 패턴(GP3)과 중첩한 제2 영역, 및 제1 영역과 제2 영역 이외의 부분으로 제2 전극 패턴(CSE2)과 중첩한 제3 영역을 포함할 수 있다. 상기 제3 영역은 제3 액티브층(ACT3)의 상기 제1 영역 및 제2 영역 이외의 부분일 수 있다. 제3 액티브층(ACT3)의 제1 영역은 제6 도전 패턴(DP6)과 접촉할 수 있고, 제3 영역은 제2 전극 패턴(CSE2)과 접촉할 수 있다.
제1 서브 화소(SPX1) 및 제2 서브 화소(SPX2)에 접속되는 제3 트랜지스터(T3_1, T3_2)들의 제3 액티브층(ACT3)은 제6 도전 패턴(DP6)과 중첩하는 제1 영역이 서로 일체화될 수 있다. 각 서브 화소(SPXn)들의 서로 다른 트랜지스터들의 제3 액티브층(ACT3)들은 부분적으로 서로 일체화되어, 동시에 턴-온 될 수 있다.
제1 게이트 절연층(GI)은 반도체층 및 버퍼층(BL)상에 배치된다. 제1 게이트 절연층(GI)은 트랜지스터(T1, T2, T3)들의 게이트 절연막의 역할을 할 수 있다. 도면에서는 제1 게이트 절연층(GI)이 제2 도전층의 패턴들과 함께 패터닝되어, 제2 도전층과 반도체층의 액티브층(ACT1, ACT2, ACT3) 및 버퍼층(BL) 사이에 부분적으로 배치된 것이 예시되어 있으나, 이에 제한되지 않는다. 몇몇 실시예에서, 제1 게이트 절연층(GI)은 버퍼층(BL) 상에 전면적으로 배치되어 반도체층을 완전히 덮을 수도 있다.
제2 도전층은 제1 게이트 절연층(GI) 상에 배치된다. 제2 도전층은 복수의 게이트 패턴(GP1, GP2, GP3)들, 및 제1 전극 패턴(CSE1)을 포함할 수 있다.
제1 게이트 패턴(GP1)과 제2 게이트 패턴(GP2)은 제1 방향(DR1)으로 연장된 형상을 갖고, 각각 화소(PX)의 좌측과 우측에 배치될 수 있다. 제1 게이트 패턴(GP1)과 제2 게이트 패턴(GP2)은 각각 제1 스캔 라인(SL1) 및 제2 스캔 라인(SL2)과 중첩하도록 배치될 수 있다. 제1 게이트 패턴(GP1)은 버퍼층(BL) 및 제1 게이트 절연층(GI)을 관통하는 제11 컨택홀(CNT11)을 통해 제1 스캔 라인(SL1)과 직접 전기적으로 연결되고, 제2 게이트 패턴(GP2)은 버퍼층(BL) 및 제1 게이트 절연층(GI)을 관통하는 제11 컨택홀(CNT11)을 통해 제2 스캔 라인(SL2)과 직접 전기적으로 연결될 수 있다. 제1 게이트 패턴(GP1)과 제2 게이트 패턴(GP2)은 각각 패드 영역(PDA)으로부터 제1 스캔 라인(SL1)과 제2 스캔 라인(SL2)을 통해 인가되는 스캔 신호가 표시 영역(DPA)의 위치에 따라 그 세기가 낮아지는 것을 방지할 수 있다. 스캔 라인(SL1, SL2)들이 제1 방향(DR1)으로 연장되다가 중간에 끊어지더라도, 스캔 신호는 제1 및 제2 게이트 패턴(GP1, GP2)을 통해 신호가 흐를 수 있다. 예를 들어, 제1 스캔 라인(SL1) 및/또는 제2 스캔 라인(SL2)이 끊어진 경우, 스캔 신호는 제1 게이트 패턴(GP1) 및/또는 제2 게이트 패턴(GP2)을 통해 우회할 수 있다.
제3 게이트 패턴(GP3)은 제1 방향(DR1)으로 연장된 형상을 갖고 각 화소(PX)의 중앙에 배치될 수 있다. 제3 게이트 패턴(GP3)은 화소(PX)의 상측으로부터 제1 방향(DR1)으로 연장되어 복수의 제2 액티브층(ACT2) 및 제3 액티브층(ACT3)과 중첩할 수 있다. 예를 들어, 제3 게이트 패턴(GP3)은 제2 액티브층(ACT2)들의 제2 영역, 및 제3 액티브층(ACT3)들의 제2 영역과 중첩할 수 있다. 제3 게이트 패턴(GP3)은 제2 트랜지스터(T2)의 제2 게이트 전극(G2) 및 제3 트랜지스터(T3)의 제3 게이트 전극(G3)의 역할을 할 수 있다. 제3 게이트 패턴(GP3)은 제3 스캔 라인(SL3)을 통해 제1 스캔 라인(SL1) 또는 제2 스캔 라인(SL2)과 전기적으로 연결될 수 있고, 스캔 신호는 제3 게이트 패턴(GP3)을 통해 제2 트랜지스터(T2) 및 제3 트랜지스터(T3)로 전달될 수 있다.
복수의 제1 전극 패턴(CSE1)은 서로 제1 방향(DR1)으로 이격되어 제3 게이트 패턴(GP3)과 제1 전압 배선(VL1) 사이에 배치될 수 있다. 각 제1 전극 패턴(CSE1)들은 일부분이 하부 금속층(BML1, BML2, BML3), 제1 액티브층(ACT1), 및 제3 도전층의 제2 전극 패턴(CSE2)과 중첩할 수 있다. 예를 들어, 각 제1 전극 패턴(CSE1)들은 일부분이 제1 액티브층(ACT1)의 제2 영역과 중첩할 수 있고, 제1 트랜지스터(T1)의 제1 게이트 전극(G1)의 역할을 할 수 있다. 제1 전극 패턴(CSE1)은 제4 도전 패턴(DP4)과 전기적으로 연결될 수 있고, 제2 트랜지스터(T2)를 통해 인가되는 데이터 신호를 제1 트랜지스터(T1)의 제1 게이트 전극(G1)에 전달할 수 있다. 제1 전극 패턴(CSE1)은 제2 전극 패턴(CSE2)과 중첩하여 스토리지 커패시터(Cst)를 구성할 수 있다. 제1 전극 패턴(CSE1)은 스토리지 커패시터(Cst)의 제1 정전 용량 전극이 되고, 제2 전극 패턴(CSE2)은 제2 정전 용량 전극이 될 수 있다.
제1 층간 절연층(IL1)은 제2 도전층 상에 배치된다. 제1 층간 절연층(IL1)은 제2 도전층과 그 상에 배치되는 다른 층들 사이에서 절연막의 기능을 수행하며 제2 도전층을 보호할 수 있다.
제3 도전층은 제1 층간 절연층(IL1) 상에 배치된다. 제3 도전층은 제3 스캔 라인(SL3), 제3 전압 배선(VL3), 제4 전압 배선(VL4) 및 복수의 도전 패턴(DP1, DP2, DP3, DP4, DP5, DP6)들을 포함할 수 있다.
제3 스캔 라인(SL3)은 제2 방향(DR2)으로 연장되어 제2 방향(DR2)으로 배열된 복수의 화소(PX)들에 걸쳐 배치된다. 제3 스캔 라인(SL3)은 평면도 상 각 화소(PX)의 상측에 배치되어 제1 서브 화소(SPX1)를 가로질러 배치될 수 있다. 제3 스캔 라인(SL3)은 제1 도전층의 제1 스캔 라인(SL1) 또는 제2 스캔 라인(SL2)과 전기적으로 연결될 수 있다. 제3 스캔 라인(SL3)은 버퍼층(BL), 제1 게이트 절연층(GI) 및 제1 층간 절연층(IL1)을 관통하는 제9 컨택홀(CNT9)을 통해 제1 스캔 라인(SL1) 또는 제2 스캔 라인(SL2)과 전기적으로 연결될 수 있다.
제3 스캔 라인(SL3)이 일 화소(PX)에 배치된 제1 스캔 라인(SL1)과 전기적으로 연결되는 경우, 해당 제3 스캔 라인(SL3)은 해당 화소(PX)와 동일한 행에 배치된 다른 제2 스캔 라인(SL2)과 전기적으로 연결되지 않을 수 있다. 해당 제3 스캔 라인(SL3)과 제1 방향(DR1)으로 이격된 다른 제3 스캔 라인(SL3)은 상기 일 화소(PX)에 배치된 제1 스캔 라인(SL1)을 제외한 다른 스캔 라인(SL1, SL2)과 전기적으로 연결될 수 있다.
제3 스캔 라인(SL3)은 제2 도전층의 제3 게이트 패턴(GP3)과 전기적으로 연결되고, 제2 트랜지스터(T2) 및 제3 트랜지스터(T3)에 전기적으로 연결될 수 있다. 제3 스캔 라인(SL3)은 제1 층간 절연층(IL1)을 관통하는 제10 컨택홀(CNT10)을 통해 제3 게이트 패턴(GP3)과 전기적으로 연결될 수 있다. 하나의 제3 스캔 라인(SL3)은 동일 행의 화소(PX)들에 배치된 제3 게이트 패턴(GP3)과 각각 전기적으로 연결될 수 있다. 제3 스캔 라인(SL3)은 제1 스캔 라인(SL1) 또는 제2 스캔 라인(SL2)과 제3 게이트 패턴(GP3)을 통해 스캔 신호를 제2 트랜지스터(T2) 및 제3 트랜지스터(T3)의 게이트 전극에 전달할 수 있다.
제3 전압 배선(VL3) 및 제4 전압 배선(VL4)은 제2 방향(DR2)으로 연장되어 제2 방향(DR2)으로 배열된 복수의 화소(PX)들에 걸쳐 배치된다. 제3 전압 배선(VL3)은 평면도 상 각 화소(PX)의 상측에 배치되고, 제4 전압 배선(VL4)은 평면도 상 각 화소(PX)의 하측에 배치될 수 있다. 제3 전압 배선(VL3)과 제4 전압 배선(VL4)은 대체로 각 화소(PX)의 비발광 영역에 배치되며, 뱅크층(BNL)과 중첩하도록 배치될 수 있다. 제3 전압 배선(VL3)은 제1 전압 배선(VL1)과 전기적으로 연결되고, 제4 전압 배선(VL4)은 제2 전압 배선(VL2)과 전기적으로 연결될 수 있다. 제3 전압 배선(VL3)과 제4 전압 배선(VL4)은 서로 제1 방향(DR1)으로 이격되어 서로 교대로 반복 배치될 수 있다.
복수의 전압 배선(VL1, VL2, VL3, VL4)들은 표시 영역(DPA)에서 제1 방향(DR1) 및 제2 방향(DR2)으로 연장되어 메쉬 구조로 배치될 수 있다. 제1 전압 배선(VL1) 및 제2 전압 배선(VL2)은 제1 도전층으로 이루어지며 제1 방향(DR1)으로 연장되어 각 화소(PX)마다 배치될 수 있다. 제3 전압 배선(VL3)과 제4 전압 배선(VL4)은 제3 도전층으로 이루어지며 제2 방향(DR2)으로 연장되어 서로 다른 행의 화소(PX)들에 배치될 수 있다.
복수의 화소행들은 제3 전압 배선(VL3)과 제4 전압 배선(VL4)의 상대적 배치에 따라 서로 구분될 수 있다. 예를 들어, 도면에 도시된 바와 같이 제1 화소행의 화소(PX)들에 배치된 제3 전압 배선(VL3)이 상측에 배치되고, 제4 전압 배선(VL4)이 하측에 배치된 경우, 상기 제1 화소행과 제1 방향(DR1)으로 인접한 다른 제2 화소행들에는 제3 전압 배선(VL3)이 하측에 배치되고 제4 전압 배선(VL4)이 상측에 배치될 수 있다. 제3 전압 배선(VL3)과 제4 전압 배선(VL4)은 각각 제1 방향(DR1)으로 인접한 서로 다른 화소행들 사이에 배치되며, 제1 방향(DR1)으로 인접한 서로 다른 화소행의 화소(PX)들은 제3 전압 배선(VL3) 또는 제4 전압 배선(VL4)을 공유할 수 있다. 표시 장치(10)는 표시 영역(DPA)에 배치되는 배선 수를 줄일 수 있고, 대형 표시 장치에 있어 전압 배선을 통해 인가되는 전압의 전압 강하을 방지할 수 있다. 제1 방향(DR1)으로 인접한 서로 다른 화소행의 화소(PX)들은 제3 전압 배선(VL3), 및 제4 전압 배선(VL4)의 상대적 배치가 서로 다를 수 있고, 이에 대응하여 제3 도전층 상부에 배치되는 전극(RME)들, 및 연결 전극(CNE)들의 배치도 서로 다를 수 있다.
예를 들어, 제3 전압 배선(VL3)이 상측에 배치된 제1 화소행에서, 제3 전압 배선(VL3)은 버퍼층(BL), 제1 게이트 절연층(GI) 및 제1 층간 절연층(IL1)을 관통하는 제13 컨택홀(CNT13)을 통해 제1 전압 배선(VL1)과 전기적으로 연결될 수 있다. 제3 전압 배선(VL3)은 제1 전압 배선(VL1)과 교차하는 부분에 배치되어 다른 부분보다 큰 폭을 갖는 제1 배선 컨택부(VT1)를 포함하고, 제1 배선 컨택부(VT1)는 제13 컨택홀(CNT13)을 통해 제1 전압 배선(VL1)과 전기적으로 연결될 수 있다. 제1 화소행에서 제4 전압 배선(VL4)은 하측에 배치되고, 버퍼층(BL), 제1 게이트 절연층(GI) 및 제1 층간 절연층(IL1)을 관통하는 제14 컨택홀(CNT14)을 통해 제2 전압 배선(VL2)과 전기적으로 연결될 수 있다. 제4 전압 배선(VL4)은 제2 전압 배선(VL2)과 교차하는 부분에 배치되어 제1 방향(DR1)으로 돌출된 제2 배선 컨택부(VT2)를 포함하고, 제2 배선 컨택부(VT2)는 제14 컨택홀(CNT14)을 통해 제2 전압 배선(VL2)과 전기적으로 연결될 수 있다. 제1 배선 컨택부(VT1)와 제2 배선 컨택부(VT2)는 각각 후술하는 더미 패턴(EP) 및 제2 전극(RME2)과 전기적으로 연결될 수도 있다.
제2 전극 패턴(CSE2)은 서로 제1 방향(DR1)으로 이격되어 제1 전극 패턴(CSE1) 및 하부 금속층(BML1, BML2, BML3)들과 중첩하도록 배치될 수 있다. 제2 전극 패턴(CSE2)은 제1 층간 절연층(IL1)을 사이에 두고 제1 전극 패턴(CSE1)과 중첩하도록 배치되고, 이들 사이에는 스토리지 커패시터(Cst)가 형성될 수 있다. 제2 전극 패턴(CSE2)들 중 화소(PX)의 상측에 배치된 제2 전극 패턴(CSE2)은 제1 서브 화소(SPX1)의 스토리지 커패시터(Cst)를 형성하고, 화소(PX)의 하측에 배치된 제2 전극 패턴(CSE2)은 제2 서브 화소(SPX2)의 스토리지 커패시터(Cst)를, 화소(PX)의 중심부에 배치된 제2 전극 패턴(CSE2)은 제3 서브 화소(SPX3)의 스토리지 커패시터(Cst)를 형성할 수 있다.
제2 전극 패턴(CSE2)은 일부분이 제1 액티브층(ACT1) 및 제3 액티브층(ACT3)과 중첩하도록 배치될 수 있다. 각 제2 전극 패턴(CSE2)은 제1 액티브층(ACT1)과 중첩하는 부분에서 제1 게이트 절연층(GI) 및 제1 층간 절연층(IL1)을 관통하는 제2 컨택홀(CNT2)을 통해 제1 액티브층(ACT1)과 전기적으로 연결될 수 있고, 일부분이 제1 트랜지스터(T1)의 제1 소스 전극(S1)의 역할을 할 수 있다. 제2 전극 패턴(CSE2)은 버퍼층(BL), 제1 게이트 절연층(GI) 및 제1 층간 절연층(IL1)을 관통하는 제4 컨택홀(CNT4)을 통해 하부 금속층(BML1, BML2, BML3)과도 전기적으로 연결될 수 있다. 각 제2 전극 패턴(CSE2)은 제3 액티브층(ACT3)과 중첩하는 부분에서 제1 게이트 절연층(GI) 및 제1 층간 절연층(IL1)을 관통하는 제8 컨택홀(CNT8)을 통해 제3 액티브층(ACT3)과 전기적으로 연결될 수 있고, 일부분이 제3 트랜지스터(T3)의 제3 소스 전극(S3)의 역할을 할 수 있다.
제2 전극 패턴(CSE2)은 각각 비아층(VIA) 상에 배치된 제1 전극(RME1)과 전기적으로 연결될 수 있다. 제2 전극 패턴(CSE2)들은 제1 방향(DR1)으로 이격되어 배열될 수 있고, 이들은 각각 서로 다른 서브 화소(SPXn)에 배치된 제1 전극(RME1)과 전기적으로 연결될 수 있다. 일 실시예에 따른 표시 장치(10)는 일 화소(PX)의 각 서브 화소(SPXn)들의 배열이 제1 전극(RME1)들과 제2 전극 패턴(CSE2)의 전기적으로 연결을 고려하여 설계될 수 있다. 제2 전극 패턴(CSE2)들이 제1 방향(DR1)으로 배열됨에 따라, 각 화소(PX)의 서브 화소(SPXn)들도 제1 방향(DR1)으로 배열되고, 제2 전극 패턴(CSE2)들 각각은 서로 다른 서브 화소(SPXn)들이 차지하는 영역과 중첩하도록 위치할 수 있다. 각 서브 화소(SPXn)들의 제1 전극(RME1)들도 제1 방향(DR1)으로 이격되어 배치될 수 있고, 각 서브 화소(SPXn)의 제1 전극(RME1)들은 각각 서로 다른 제2 전극 패턴(CSE2)과 두께 방향으로 중첩할 수 있다. 제1 전극(RME1)과 제2 전극 패턴(CSE2)이 전기적으로 연결되는 비아층(VIA)의 컨택홀(예컨대, 제1 전극 컨택홀(CTD))은 제1 방향(DR1)으로 이격되어 배치되고, 각 서브 화소(SPXn)마다 동일한 위치에 형성될 수 있다.
제1 도전 패턴(DP1) 및 제2 도전 패턴(DP2)은 제1 방향(DR1)으로 연장된 형상을 갖고, 각각 화소(PX)의 좌측과 우측에 배치될 수 있다. 제1 도전 패턴(DP1)은 제1 스캔 라인(SL1) 및 제1 게이트 패턴(GP1)과 중첩하고, 제2 도전 패턴(DP2)은 제2 스캔 라인(SL2) 및 제2 게이트 패턴(GP2)과 중첩하도록 배치될 수 있다. 제1 도전 패턴(DP1)은 버퍼층(BL) 및 제1 게이트 절연층(GI)을 관통하는 제12 컨택홀(CNT12)을 통해 제1 스캔 라인(SL1)과 직접 전기적으로 연결되고, 제2 도전 패턴(DP2)은 버퍼층(BL) 및 제1 게이트 절연층(GI)을 관통하는 제12 컨택홀(CNT12)을 통해 제2 스캔 라인(SL2)과 직접 전기적으로 연결될 수 있다.
제3 도전 패턴(DP3)은 제1 방향(DR1)으로 연장된 형상을 갖고 제2 전극 패턴(CSE2)들의 우측에 배치될 수 있다. 제3 도전 패턴(DP3)은 제1 전압 배선(VL1) 및 제1 액티브층(ACT1)과 부분적으로 중첩할 수 있고, 이들과 각각 전기적으로 연결될 수 있다. 제3 도전 패턴(DP3)은 버퍼층(BL), 제1 게이트 절연층(GI) 및 제1 층간 절연층(IL1)을 관통하는 제3 컨택홀(CNT3)을 통해 제1 전압 배선(VL1)과 접촉하고, 제1 게이트 절연층(GI) 및 제1 층간 절연층(IL1)을 관통하는 제1 컨택홀(CNT1)을 통해 제1 액티브층(ACT1)과 각각 접촉할 수 있다. 제3 도전 패턴(DP3)은 일부분이 제1 트랜지스터(T1)의 제1 드레인 전극(D1)의 역할을 할 수 있다. 제3 도전 패턴(DP3)은 제3 전압 배선(VL3)과 전기적으로 연결되거나 이와 이격되어 배치될 수 있다.
제4 도전 패턴(DP4)들은 제2 액티브층(ACT2)과 데이터 라인(DTL)들 중 어느 하나와 중첩하도록 배치되고, 제5 도전 패턴(DP5)들은 제2 액티브층(ACT2) 및 제1 전극 패턴(CSE1)과 중첩하도록 배치될 수 있다. 제4 도전 패턴(DP4)들은 버퍼층(BL), 제1 게이트 절연층(GI) 및 제1 층간 절연층(IL1)을 관통하는 제5 컨택홀(CNT5)을 통해 데이터 라인(DTL)과 접촉하고, 제1 게이트 절연층(GI) 및 제1 층간 절연층(IL1)을 관통하는 제5 컨택홀(CNT5)을 통해 제2 액티브층(ACT2)과 접촉할 수 있다. 제4 도전 패턴(DP4)은 제2 트랜지스터(T2)의 제2 드레인 전극(D2)의 역할을 할 수 있다. 제5 도전 패턴(DP5)들은 제1 층간 절연층(IL1)을 관통하는 제6 컨택홀(CNT6)을 통해 제1 전극 패턴(CSE1)과 접촉하고, 제1 게이트 절연층(GI) 및 제1 층간 절연층(IL1)을 관통하는 제6 컨택홀(CNT6)을 통해 제2 액티브층(ACT2)과 접촉할 수 있다. 제5 도전 패턴(DP5)은 제2 트랜지스터(T2)의 제2 소스 전극(S2)의 역할을 할 수 있다.
제6 도전 패턴(DP6)들은 초기화 전압 배선(VIL) 및 제3 액티브층(ACT3)과 중첩하도록 배치될 수 있다. 제6 도전 패턴(DP6)들은 버퍼층(BL), 제1 게이트 절연층(GI) 및 제1 층간 절연층(IL1)을 관통하는 제7 컨택홀(CNT7)을 통해 초기화 전압 배선(VIL)과 접촉하고, 제1 게이트 절연층(GI) 및 제1 층간 절연층(IL1)을 관통하는 제7 컨택홀(CNT7)을 통해 제3 액티브층(ACT3)과 접촉할 수 있다. 제6 도전 패턴(DP6)은 제3 트랜지스터(T3)의 제3 드레인 전극(D3)의 역할을 할 수 있다.
제1 보호층(PV1)은 제3 도전층 상에 배치된다. 제1 보호층(PV1)은 제3 도전층과 그 상에 배치되는 다른 층들 사이에서 절연막의 기능을 수행하며 제3 도전층을 보호할 수 있다.
도면에서는 비아층(VIA) 하부의 도전층이 제1 내지 제3 도전층으로 이루어진 것이 예시되어 있으나, 이에 제한되지 않는다. 몇몇 실시예에서, 표시 장치(10)는 제3 도전층과 비아층(VIA) 사이에 배치된 제4 도전층을 더 포함할 수 있고, 제4 도전층은 몇몇 도전 패턴들을 포함할 수 있다.
버퍼층(BL), 제1 게이트 절연층(GI), 제1 층간 절연층(IL1), 및 제1 보호층(PV1)은 교번하여 적층된 복수의 무기층들로 이루어질 수 있다. 예를 들어, 버퍼층(BL), 제1 게이트 절연층(GI), 제1 층간 절연층(IL1), 및 제1 보호층(PV1)은 무기층이 적층된 이중층, 또는 이들이 교번하여 적층된 다중층으로 형성될 수 있다. 버퍼층(BL), 제1 게이트 절연층(GI), 제1 층간 절연층(IL1), 및 제1 보호층(PV1)은 실리콘 산화물(Silicon Oxide, SiOx), 실리콘 질화물(Silicon Nitride, SiNx), 실리콘 산질화물(Silicon Oxynitride, SiOxNy) 중 적어도 어느 하나를 포함할 수 있다. 다만, 이에 제한되지 않으며 버퍼층(BL), 제1 게이트 절연층(GI), 제1 층간 절연층(IL1), 및 제1 보호층(PV1)은 상술한 절연성 재료를 포함하여 하나의 무기층으로 이루어질 수도 있다. 몇몇 실시예에서, 제1 층간 절연층(IL1)은 폴리이미드(Polyimide, PI)와 같은 유기 절연 물질로 이루어질 수도 있다.
제2 도전층, 및 제3 도전층은 몰리브덴(Mo), 알루미늄(Al), 크롬(Cr), 금(Au), 티타늄(Ti), 니켈(Ni), 네오디뮴(Nd) 및 구리(Cu) 중 어느 하나 또는 이들의 합금으로 이루어진 단일층 또는 다중층으로 형성될 수 있다. 다만, 이에 제한되는 것은 아니다.
비아층(VIA)은 표시 영역(DPA)에서 제1 보호층(PV1) 상에 배치된다. 비아층(VIA)은 유기 절연 물질, 예를 들어 폴리이미드(PI)와 같은 유기 절연 물질을 포함하여, 표면 평탄화 기능을 수행할 수 있다.
비아층(VIA) 상에는 표시 소자층으로서, 전극(RME; RME1, RME2)들과 뱅크 패턴(BP; BP1, BP2)들 및 뱅크층(BNL), 발광 소자(ED)들과 연결 전극(CNE; CNE1, CNE2, CNE3)들이 배치된다. 비아층(VIA) 상에는 복수의 절연층(PAS1, PAS2, PAS3)들이 배치될 수 있다.
뱅크 패턴(BP1, BP2)들은 비아층(VIA) 상에 배치될 수 있다. 뱅크 패턴들(BP1, BP2)들은 제1 방향(DR1)으로 일정 폭을 갖고 제2 방향(DR2)으로 연장된 형상을 가질 수 있다. 뱅크 패턴(BP1, BP2)들은 제1 방향(DR1)으로 측정된 폭이 서로 다를 수 있고, 서로 다른 서브 화소(SPXn)들의 발광 영역(EMA)에 걸쳐 배치되거나 어느 한 서브 화소(SPXn)의 발광 영역(EMA)에 대응하여 배치될 수 있다. 예를 들어, 뱅크 패턴(BP1, BP2)들은 각 서브 화소(SPXn)의 발광 영역(EMA)에 대응하여 배치된 제1 뱅크 패턴(BP1), 및 서로 다른 서브 화소(SPXn)들의 발광 영역(EMA)에 걸쳐 배치된 제2 뱅크 패턴(BP2)을 포함할 수 있다.
제1 뱅크 패턴(BP1)은 발광 영역(EMA)의 중심부에서 배치되고, 서로 다른 제2 뱅크 패턴(BP2)들은 제1 뱅크 패턴(BP1)을 사이에 두고 제1 뱅크 패턴(BP1)과 이격되어 배치된다. 제1 뱅크 패턴(BP1)과 제2 뱅크 패턴(BP2)은 제1 방향(DR1)을 따라 서로 교대로 배치될 수 있다. 하나의 제2 뱅크 패턴(BP2)은 서로 다른 발광 영역(EMA)에 걸쳐 배치되고, 뱅크층(BNL) 중 제2 방향(DR2)으로 연장된 부분은 제2 뱅크 패턴(BP2)과 두께 방향으로 중첩할 수 있다. 뱅크 패턴(BP1, BP2)들은 표시 영역(DPA) 전면에서 섬형의 패턴으로 배치될 수 있다.
제1 뱅크 패턴(BP1)과 제2 뱅크 패턴(BP2)은 제2 방향(DR2) 길이는 서로 동일하되, 제1 방향(DR1)으로 측정된 폭은 서로 다를 수 있다. 예를 들어, 제1 뱅크 패턴(BP1)의 폭은 제2 뱅크 패턴(BP2)의 폭보다 작을 수 있다. 뱅크 패턴(BP1, BP2)들은 제2 방향(DR2)으로 연장된 길이가 뱅크층(BNL)에 의해 둘러싸인 발광 영역(EMA)의 제2 방향(DR2) 길이보다 클 수 있고, 뱅크층(BNL) 중 제1 방향(DR1)으로 연장된 부분은 뱅크 패턴(BP1, BP2)과 부분적으로 중첩할 수 있다. 다만, 이에 제한되지 않는다. 뱅크 패턴(BP1, BP2)들의 폭이 서로 동일할 수 있고, 각 뱅크 패턴(BP1, BP2)들은 뱅크층(BNL)과 일체화되거나, 제2 방향(DR2)으로 측정된 길이가 발광 영역(EMA)의 길이보다 작을 수 있다. 뱅크 패턴(BP1, BP2)들의 제2 방향(DR2)의 양 측은 뱅크층(BNL)의 제1 방향(DR1)으로 연장된 부분과 비중첩할 수도 있다.
뱅크 패턴(BP1, BP2)들은 비아층(VIA) 상에 직접 배치될 수 있다. 뱅크 패턴(BP1, BP2)은 비아층(VIA) 상면을 기준으로 적어도 일부가 돌출된 구조를 가질 수 있다. 뱅크 패턴(BP1, BP2)의 돌출된 부분은 경사지거나 곡률을 가진 측면을 가질 수 있고, 발광 소자(ED)에서 방출된 광은 뱅크 패턴(BP1, BP2) 상에 배치되는 전극(RME)에서 반사되어 비아층(VIA)의 상부 방향으로 출사될 수 있다. 도면에 예시된 바와 달리, 뱅크 패턴(BP1, BP2)은 단면도 상 외면이 곡률을 가진 반원의 형상을 가질 수도 있다. 뱅크 패턴(BP1, BP2)은 폴리이미드(Polyimide, PI)와 같은 유기 절연 물질을 포함할 수 있으나, 이에 제한되지 않는다.
복수의 전극(RME)들은 제1 방향(DR1)으로 연장되어 서브 영역(SA1, SA2)에 배치된 부분과, 이로부터 제2 방향(DR2)으로 연장되어 발광 영역(EMA)에 배치된 부분을 포함할 수 있다. 복수의 전극(RME)들의 제1 방향(DR1)으로 연장된 부분은 화소(PX)의 서브 영역(SA1, SA2)에 배치되고, 제2 방향(DR2)으로 연장된 부분은 일부분이 발광 영역(EMA)에 배치될 수 있다.
복수의 전극(RME)은 제1 전극(RME1)들, 및 제1 전극(RME1)과 이격되어 배치된 제2 전극(RME2)을 포함할 수 있다.
제1 전극(RME1)은 발광 영역(EMA)에 배치된 전극 메인부(RM_A), 서브 영역(SA1, SA2) 중 어느 한 서브 영역에 배치된 전극 단편부(RM_P), 및 전극 메인부(RM_A)와 전극 단편부(RM_P)를 전기적으로 연결하는 제1 전극 연결부(RM_C1)를 포함할 수 있다. 도 4 내지 도 8에 도시된 화소(PX)에서, 제1 전극(RME1)의 전극 단편부(RM_P)는 발광 영역(EMA)의 우측에 배치된 제1 서브 영역(SA1)에 배치될 수 있다.
제1 전극(RME1)의 전극 메인부(RM_A)는 제2 방향(DR2)으로 연장된 형상을 갖고 각 서브 화소(SPXn)의 중앙에서 제1 뱅크 패턴(BP1) 상에 배치될 수 있다. 제1 전극(RME1)의 전극 메인부(RM_A)는 제1 방향(DR1)으로 측정된 폭이 제1 뱅크 패턴(BP1)의 폭보다 크게 형성되어 제1 뱅크 패턴(BP1)을 덮도록 배치될 수 있다. 다만, 이에 제한되지 않으며, 제1 전극(RME1)의 전극 메인부(RM_A)는 제1 뱅크 패턴(BP1)보다 작은 폭을 갖되, 적어도 제1 뱅크 패턴(BP1)의 가장자리 또는 에지부만을 덮을 수 있다.
제1 전극(RME1)의 전극 단편부(RM_P)는 제1 서브 영역(SA1)에서 일 방향으로 연장되어 다른 서브 화소(SPXn)의 제1 서브 영역(SA1)에 배치된 전극 단편부(RM_P)와 이격될 수 있다. 예를 들어, 제1 전극(RME1)의 전극 단편부(RM_P)들은 제1 서브 영역(SA1)의 분리부(ROP)에서 제1 방향(DR1)으로 연장되어 뱅크층(BNL)을 넘어 다른 제1 서브 영역(SA1)의 분리부까지 연장되어 배치될 수 있다. 복수의 제1 전극(RME1)들의 전극 단편부(RM_P)들은 제1 방향(DR1)으로 나란하게 배치될 수 있다. 전극 단편부(RM_P)들은 서로 인접한 제1 서브 영역(SA1)들 사이에 배치된 뱅크층(BNL)과 중첩할 수 있다.
제1 전극 연결부(RM_C1)는 전극 메인부(RM_A)와 전극 단편부(RM_P) 사이에 배치되어 이들을 전기적으로 연결할 수 있다. 제1 전극 연결부(RM_C1)는 뱅크층(BNL) 중 제1 방향(DR1)으로 연장된 부분과 중첩하도록 배치될 수 있다. 제1 전극(RME1)은 전극 메인부(RM_A), 제1 전극 연결부(RM_C1) 및 전극 단편부(RM_P)가 하나의 일체화된 패턴으로 형성될 수 있고, 전극 메인부(RM_A), 제1 전극 연결부(RM_C1) 및 전극 단편부(RM_P)는 그 위치에 따라 구분된 부분들일 수 있다.
복수의 제1 전극(RME1)들은 전극 메인부(RM_A)가 발광 영역(EMA)에 배치되어 제2 전극(RME2) 및 다른 제1 전극(RME1)의 전극 메인부(RM_A)와 제1 방향(DR1)으로 이격되고, 전극 단편부(RM_P)는 제1 서브 영역(SA1)에 배치되며 다른 서브 화소(SPXn)의 전극 단편부(RM_P)와 제1 방향(DR1)으로 이격될 수 있다. 각 서브 화소(SPXn)의 제1 전극(RME1)들은 발광 영역(EMA)에 전극 메인부(RM_A)가 배치되고, 제1 서브 영역(SA1)에 전극 단편부(RM_P)가 배치될 수 있다. 서로 다른 제1 전극(RME1)들은 전극 단편부(RM_P)들이 서로 전기적으로 연결되어 하나의 전극 라인으로 형성되었다가, 표시 장치(10)의 제조 공정에서 분리부(ROP)에서 서로 분리된 것일 수 있다. 예를 들어, 표시 장치(10)의 제조 공정에서 전극 단편부(RM_P)와 전기적으로 연결된 전극 라인이 형성되고, 전극 라인은 다른 제1 전극(RME1)을 형성하기 위해 분리부(ROP)에 의해 서로 분리될 수 있다.
제2 전극(RME2)은 발광 영역(EMA)에 배치된 복수의 전극 분지부(RM_B1, RM_B2)들, 서브 영역(SA1, SA2) 중 어느 한 서브 영역에 배치된 전극 줄기부(RM_S), 및 전극 줄기부(RM_S)와 전극 분지부(RM_B1, RM_B2)들을 전기적으로 연결하는 제2 전극 연결부(RM_C2)를 포함할 수 있다. 도 4 내지 도 8에 도시된 일 화소(PX)에서, 제2 전극(RME2)의 전극 줄기부(RM_S)는 발광 영역(EMA)의 좌측에 배치된 제2 서브 영역(SA2)에 배치될 수 있다. 제2 전극(RME2)은 전극 줄기부(RM_S)를 포함하여 대체로 제1 방향(DR1)으로 연장되며 각 서브 화소(SPXn)의 발광 영역(EMA)을 향해 제2 방향(DR2)으로 분지된 형상을 가질 수 있다.
제2 전극(RME2)의 전극 줄기부(RM_S)는 제2 서브 영역(SA2)에서 제1 방향(DR1)으로 연장되며, 복수의 화소(PX) 및 서브 화소(SPXn)의 서 서브 영역(SA1, SA2)에 걸쳐 배치될 수 있다. 전극 줄기부(RM_S)는 뱅크층(BNL)의 제2 방향(DR2)으로 연장된 부분을 가로질러 배치될 수 있다. 제1 전극(RME1)과 달리, 제2 전극(RME2)은 하나의 전극 줄기부(RM_S)가 제2 서브 영역(SA2)에서 부분적으로 분리되지 않음으로써, 복수의 서브 화소(SPXn)들에 배치된 부분들이 하나의 전극 줄기부(RM_S)를 통해 전기적으로 연결될 수 있다.
제2 전극(RME2)의 복수의 제2 전극 연결부(RM_C2)들은 전극 줄기부(RM_S)로부터 제2 방향(DR2)으로 분지될 수 있다. 제2 전극 연결부(RM_C2)는 뱅크층(BNL)의 제1 방향(DR1)으로 연장된 부분과 제2 방향(DR2)으로 연장된 부분이 교차하는 부분에 배치될 수 있다. 각 제2 전극 연결부(RM_C2)들은 뱅크층(BNL)의 제2 방향(DR2)으로 연장된 부분에서 전극 줄기부(RM_S)로부터 돌출될 수 있으며, 발광 영역(EMA)에 배치되는 전극 분지부(RM_B1, RM_B2)들과 전극 줄기부(RM_S)를 전기적으로 연결할 수 있다.
제2 전극(RME2)의 복수의 전극 분지부(RM_B1, RM_B2)들은 제2 전극 연결부(RM_C2)에서 분지될 수 있다. 전극 분지부(RM_B1, RM_B2)들은 제2 전극 연결부(RM_C2)에서 서로 제1 방향(DR1) 양 측, 또는 상측 및 하측으로 절곡될 수 있다. 전극 분지부(RM_B1, RM_B2)들은 발광 영역(EMA)을 제2 방향(DR2)으로 가로지르며 배치되고, 뱅크층(BNL)과 중첩하는 부분에서 다시 절곡되어 서로 전기적으로 연결될 수 있다. 제2 전극(RME2)의 전극 분지부(RM_B1, RM_B2)들은 어느 한 서브 화소(SPXn)의 발광 영역(EMA)을 기준으로, 그 좌측에서 분지되었다가 우측에서 다시 서로 전기적으로 연결될 수 있다.
제2 전극(RME2)은 제1 전극(RME1)의 전극 메인부(RM_A) 하측에 배치된 제1 전극 분지부(RM_B1)와 제1 전극(RME1)의 전극 메인부(RM_A) 상측에 배치된 제2 전극 분지부(RM_B2)를 포함할 수 있다. 서로 전기적으로 연결된 한 쌍의 전극 분지부(RM_B1, RM_B2)들은 각각 제1 방향(DR1)으로 인접한 서로 다른 서브 화소(SPXn)들의 발광 영역(EMA)에 배치되며, 하나의 서브 화소(SPXn)에는 서로 다른 제2 전극(RME2)의 제1 전극 분지부(RM_B1)와 제2 전극 분지부(RM_B2)들이 배치될 수 있다. 제1 전극(RME1)의 전극 메인부(RM_A)를 기준으로 그 하측에는 어느 한 쌍의 전극 분지부(RM_B1, RM_B2) 중 제1 전극 분지부(RM_B1)가 배치되고, 전극 메인부(RM_A)의 상측에는 다른 한 쌍의 전극 분지부(RM_B1, RM_B2) 중 제2 전극 분지부(RM_B2)가 배치될 수 있다.
제2 전극(RME2)의 각 전극 분지부(RM_B1, RM_B2)들은 제2 뱅크 패턴(BP2)의 일 측 상에 배치될 수 있다. 제1 전극 분지부(RM_B1)는 제1 뱅크 패턴(BP1)의 하측에 배치된 제2 뱅크 패턴(BP2) 상에 배치되고, 제2 전극 분지부(RM_B2)는 제1 뱅크 패턴(BP1)의 상측에 배치된 제2 뱅크 패턴(BP2) 상에 배치될 수 있다. 제1 전극(RME1)의 전극 메인부(RM_A)는 양 측이 서로 다른 쌍의 서로 다른 전극 분지부(RM_B1, RM_B2)와 이격 대향할 수 있고, 제1 전극(RME1)의 전극 메인부(RM_A)와 각 전극 분지부(RM_B1, RM_B2)들 사이의 간격은 뱅크 패턴(BP1, BP2)들 사이의 간격보다 작을 수 있다. 제1 전극(RME1)의 전극 메인부(RM_A)와 제2 전극(RME2)의 전극 분지부(RM_B1, RM_B2)들은 적어도 일부 영역이 비아층(VIA) 상에 직접 배치되어 이들은 동일 평면 상에 배치될 수 있다.
제1 전극(RME1)의 전극 메인부(RM_A)의 제1 방향(DR1)으로 측정된 폭은 제2 전극(RME2)의 전극 분지부(RM_B1, RM_B2)의 폭보다 클 수 있다. 제1 전극(RME1)의 전극 메인부(RM_A)는 제1 뱅크 패턴(BP1)의 양 측을 덮는 반면, 제2 전극(RME2)의 전극 분지부(RM_B1, RM_B2)들은 비교적 작은 폭을 갖고 제2 뱅크 패턴(BP2)의 일 측, 또는 일 측 에지만을 덮을 수 있다. 제1 전극(RME1)과 제2 전극(RME2)은 적어도 뱅크 패턴(BP1, BP2)의 일 측면은 덮도록 배치되어 발광 소자(ED)에서 방출된 광을 반사시킬 수 있다.
도 12는 도 8의 N4-N4'선을 따라 자른 단면도이다. 도 12는 일 화소(PX)에 배치된 복수의 제1 전극 컨택홀(CTD)들을 제1 방향(DR1)으로 가로지르는 단면을 도시하고 있다.
도 12를 참조하면, 제1 전극(RME1)은 제1 트랜지스터(T1)를 통해 제1 전압 배선(VL1)과 전기적으로 연결될 수 있다. 제1 전극(RME1)의 제1 전극 연결부(RM_C1)는 뱅크층(BNL) 하부에 배치되어 비아층(VIA) 및 제1 보호층(PV1)을 관통하는 제1 전극 컨택홀(CTD)을 통해 제3 도전층의 제2 전극 패턴(CSE2)과 접촉할 수 있다. 제1 전극(RME1)은 제2 전극 패턴(CSE2)을 통해 제1 트랜지스터(T1)와 전기적으로 연결되고, 제1 전압 배선(VL1)을 통해 제1 전원 전압이 전달될 수 있다.
일 실시예에 따른 표시 장치(10)는 각 서브 화소(SPXn)들 및 각 서브 화소(SPXn)에 배치된 전극(RME)들의 배치가 비아층(VIA) 하부의 제3 도전층의 제2 전극 패턴(CSE2)들, 및 제1 트랜지스터(T1)들이 제1 방향(DR1)으로 서로 이격되어 배열된 구조에 대응될 수 있다. 제3 도전층의 제2 전극 패턴(CSE2)은 비아층(VIA)의 하부에 배치될 수 있다.
예를 들어, 제3 도전층의 복수의 제2 전극 패턴(CSE2)들은 화소(PX) 중앙의 우측에서 제1 방향(DR1)으로 서로 이격되어 배열되고, 이들은 각각 서로 다른 서브 화소(SPXn)가 차지하는 영역에 배치될 수 있다. 제1 도전층의 제1 전압 배선(VL1) 및 제2 전압 배선(VL2)은 제1 방향(DR1)으로 연장되고, 제3 도전층의 제2 전극 패턴(CSE2) 및 제1 트랜지스터(T1)들도 제1 방향(DR1)으로 배열될 수 있다. 이에 대응하여, 각 화소(PX)의 서브 화소(SPXn)들도 제1 방향(DR1)으로 배열될 수 있다.
서로 다른 제2 전극 패턴(CSE2)들은 서로 다른 서브 화소(SPXn)에 접속된 제1 트랜지스터(T1)와 전기적으로 연결될 수 있다. 서로 다른 서브 화소(SPXn)에 배치된 서로 다른 제1 전극(RME1)들은 서로 다른 제2 전극 패턴(CSE2)과 접촉할 수 있도록 배치될 수 있다. 제1 서브 화소(SPX1)에 배치된 제1 전극(RME1)은 제1 서브 화소(SPX1)에 접속된 제1 트랜지스터(T1)와 전기적으로 연결된 제2 전극 패턴(CSE2)과 접촉할 수 있다. 제2 서브 화소(SPX2) 및 제3 서브 화소(SPX3)에 배치된 제1 전극(RME1)은 해당 서브 화소(SPX2, SPX3)에 접속된 제1 트랜지스터(T1)와 전기적으로 연결된 제2 전극 패턴(CSE2)과 접촉할 수 있다. 하나의 화소(PX)에 배치되는 제1 전극(RME1)들은 해당 화소(PX)에 배치된 제2 전극 패턴(CSE2)들의 배치에 대응한 배치 구조를 가질 수 있다. 제2 전극 패턴(CSE2)들이 제1 방향(DR1)으로 이격되어 배열된 실시예에서, 해당 화소(PX)의 복수의 제1 전극(RME1)들도 제1 방향(DR1)으로 이격되어 배열될 수 있다.
제2 전극 패턴(CSE2)들이 제1 방향(DR1)으로 나란하게 배치된 것에 대응하여, 제1 전극(RME1)들, 및 제1 전극 컨택홀(CTD)들도 제1 방향(DR1)으로 나란하게 배치될 수 있다. 그에 따라, 표시 장치(10)는 비아층(VIA)을 관통하는 제1 전극 컨택홀(CTD)의 위치를 나란하게 설계할 수 있는 이점이 있다. 제1 전극 컨택홀(CTD)이 제2 전극 패턴(CSE2) 및 하부 금속층(BML1, BML2, BML3) 등과 중첩하도록 형성되어 하부 단차가 평탄한 영역에 형성될 수 있다. 이에 따라, 제1 전극(RME1)이 제2 전극 패턴(CSE2)과 접촉 시 재료의 단선이 방지될 수 있다.
도 13은 도 8의 A부분 및 B부분의 확대도이다. 도 14는 도 13의 N5-N5'선 및 N6-N6'선을 따라 자른 단면도이다. 도 13은 일 화소(PX)에 배치된 더미 패턴(EP) 및 제2 전극(RME2)의 일부분으로서, 제2 전극 컨택홀(CTS) 및 제3 전극 컨택홀(CTA)이 배치된 부분을 확대하여 도시하고 있다. 도 14는 제2 전극 컨택홀(CTS) 및 제3 전극 컨택홀(CTA)을 가로지르는 단면을 도시하고 있다.
도 13 및 도 14를 참조하면, 제3 전압 배선(VL3)은 버퍼층(BL), 제1 게이트 절연층(GI) 및 제1 층간 절연층(IL1)을 관통하는 제13 컨택홀(CNT13)을 통해 제1 전압 배선(VL1)과 전기적으로 연결될 수 있다. 제3 전압 배선(VL3)은 제1 전압 배선(VL1)과 교차하는 부분에 배치되어 다른 부분보다 큰 폭을 갖는 제1 배선 컨택부(VT1)를 포함하고, 제1 배선 컨택부(VT1)는 제13 컨택홀(CNT13)을 통해 제1 전압 배선(VL1)과 전기적으로 연결될 수 있다. 제4 전압 배선(VL4)은 하측에 배치되고, 버퍼층(BL), 제1 게이트 절연층(GI) 및 제1 층간 절연층(IL1)을 관통하는 제14 컨택홀(CNT14)을 통해 제2 전압 배선(VL2)과 전기적으로 연결될 수 있다. 제4 전압 배선(VL4)은 제2 전압 배선(VL2)과 교차하는 부분에 배치되어 제1 방향(DR1)으로 돌출된 제2 배선 컨택부(VT2)를 포함하고, 제2 배선 컨택부(VT2)는 제14 컨택홀(CNT14)을 통해 제2 전압 배선(VL2)과 전기적으로 연결될 수 있다.
제2 전극(RME2)은 제2 전압 배선(VL2)과 전기적으로 연결될 수 있다. 제2 전극(RME2)의 제2 전극 연결부(RM_C2)는 비아층(VIA) 및 제1 보호층(PV1)을 관통하는 제2 전극 컨택홀(CTS)을 통해 제3 도전층의 제4 전압 배선(VL4)의 제2 배선 컨택부(VT2)와 접촉할 수 있다. 제2 전극(RME2)은 제4 전압 배선(VL4)을 통해 제2 전압 배선(VL2)과 전기적으로 연결되고, 제2 전원 전압이 전달될 수 있다. 제2 전극(RME2)은 하나의 전극 줄기부(RM_S)로부터 분지되어 복수의 서브 화소(SPXn)들에 배치된 전극 분지부(RM_B1, RM_B2)들을 포함하므로, 복수의 서브 화소(SPXn)에 배치된 전극 분지부(RM_B1, RM_B2)들은 하나의 전극 줄기부(RM_S)를 통해 제2 전원 전압을 전달받을 수 있다.
일 실시예에 따른 표시 장치(10)는 제1 방향(DR1)으로 인접한 화소(PX)들 사이에서 제1 전극(RME1)의 전극 단편부(RM_P)들 사이에 배치된 더미 패턴(EP)을 포함할 수 있다. 더미 패턴(EP)은 어느 한 화소(PX)의 제1 서브 화소(SPX1)에 배치된 제1 전극(RME1)과 다른 화소(PX)의 제3 서브 화소(SPX3)에 배치된 제1 전극(RME1) 사이에 배치될 수 있다. 더미 패턴(EP)은 제1 서브 영역(SA1)을 둘러싸는 뱅크층(BNL) 중 제2 방향(DR2)으로 연장된 부분과 중첩하도록 배치되며, 분리부(ROP)를 사이에 두고 제1 전극(RME1)의 전극 단편부(RM_P)들과 이격될 수 있다. 더미 패턴(EP)의 경우에도 제1 전극(RME1)의 전극 단편부(RM_P)들과 일체화되었다가, 분리부(ROP)에서 제1 전극(RME1)과 분리되어 형성된 것일 수 있다. 예를 들어, 표시 장치(10)의 제조 공정에서 더미 패턴(EP)과 전극 단편부(RM_P)는 서로 일체화되고, 더미 패턴(EP)은 분리부(ROP)에 의해 전극 단편부(RM_P)와 분리될 수 있다.
더미 패턴(EP)은 제3 전압 배선(VL3)을 통해 제1 전압 배선(VL1)과 전기적으로 연결될 수 있다. 더미 패턴(EP)은 비아층(VIA) 및 제1 보호층(PV1)을 관통하는 제3 전극 컨택홀(CTA)을 통해 제3 도전층의 제3 전압 배선(VL3)의 제1 배선 컨택부(VT1)와 접촉할 수 있다. 더미 패턴(EP)은 제3 전압 배선(VL3)을 통해 제1 전압 배선(VL1)과 전기적으로 연결되고, 제1 전압 배선(VL1)으로 인가된 신호가 전달될 수 있다.
표시 장치(10)의 제조 공정에서 복수의 제1 전극(RME1)들은 전극 단편부(RM_P)들 및 다른 제1 전극(RME1)들과 전기적으로 연결된 상태로 형성될 수 있다. 제1 전압 배선(VL1)으로 인가된 신호는 제3 전압 배선(VL3) 및 더미 패턴(EP)을 통해 제1 전극(RME1)으로 전달될 수 있고, 서로 전기적으로 연결된 제1 전극(RME1)들은 동일한 신호가 전달될 수 있다. 분리부(ROP)에서 제1 전극(RME1)의 전극 단편부(RM_P)들과 더미 패턴(EP)이 분리되면, 각 제1 전극(RME1)들은 제1 전극 컨택홀(CTD)을 통해 제1 트랜지스터(T1)와 전기적으로 연결될 수 있다. 제1 전극(RME1)들은 전극 단편부(RM_P)가 서로 전기적으로 연결된 상태에서는 더미 패턴(EP)을 통해 공통된 신호가 인가되고, 전극 단편부(RM_P)가 서로 분리된 상태에서는 제1 트랜지스터(T1)를 통해 개별적으로 다른 신호가 인가될 수 있다.
비아층(VIA) 상에 배치된 전극(RME)과 비아층(VIA) 하부에 배치된 제3 도전층은 각각 전극 컨택홀(CTD, CTS, CTA)들을 통해 연결될 수 있다. 전극 컨택홀(CTD, CTS, CTA)들의 배치는 전압 배선(VL3, VL4)들 및 전극 패턴(CSE2)들의 위치를 고려하여 설계될 수 있다. 예를 들어, 제1 전극 컨택홀(CTD)들은 제3 도전층의 제2 전극 패턴(CSE2)들의 배치를 따라 일 화소(PX) 내에서 제1 방향(DR1)으로 이격되어 배열될 수 있다. 제1 전극 컨택홀(CTD)들은 제1 전극(RME1) 중 뱅크층(BNL)과 중첩하는 제1 전극 연결부(RM_C1)와 중첩하도록 배치될 수 있다.
제2 전극 컨택홀(CTS)들은 제3 도전층의 제4 전압 배선(VL4)의 위치에 따라 제2 전극(RME2)과 뱅크층(BNL)이 중첩하는 부분들 중 제4 전압 배선(VL4)이 지나가는 부분에 배치될 수 있다. 예를 들어, 제2 전극 컨택홀(CTS)은 제2 전극(RME2)과 뱅크층(BNL)이 중첩하는 부분에서 제4 전압 배선(VL4)의 일부분 상에 배치될 수 있다. 예를 들어, 하나의 화소(PX)에서 제3 서브 화소(SPX3)와 이와 인접한 다른 화소(PX)와의 경계에 배치된 제2 전극(RME2)의 제2 전극 연결부(RM_C2)와 중첩하도록 배치될 수 있다. 또는, 제2 전극 컨택홀(CTS)은 제2 전압 배선(VL2)과 제4 전압 배선(VL4)이 교차하는 영역에 대응하여 배치될 수 있다.
더미 패턴(EP) 및 제3 전극 컨택홀(CTA)들은 제3 전압 배선(VL3)의 위치에 대응하여 배치될 수 있다. 예를 들어, 하나의 화소(PX)에서 제1 서브 화소(SPX1)와 이와 인접한 다른 화소(PX)와의 경계에 배치된 뱅크층(BNL) 중 제1 서브 영역(SA1)들 사이에 위치한 뱅크층(BNL) 하부에 더미 패턴(EP) 및 제3 전극 컨택홀(CTA)이 배치될 수 있다. 또는, 더미 패턴(EP) 및 제3 전극 컨택홀(CTA)들은 제1 전압 배선(VL1)과 제3 전압 배선(VL3)이 교차하는 영역에 대응하여 배치될 수 있다.
다만, 이에 제한되지 않는다. 복수의 전극 컨택홀(CTD, CTS, CTA)들의 배치는 그 하부의 도전층들, 예를 들어 제2 전극 패턴(CSE2)들 및 제3 전압 배선(VL3)과 제4 전압 배선(VL4)의 배치에 따라 위치가 달라질 수 있다. 또한, 그에 대응하여 각 전극(RME1, RME2)들의 형상, 및 뱅크층(BNL)의 형상도 달라질 수도 있다. 예를 들어, 전극(RME1, RME2)들의 형상, 및 뱅크층(BNL)의 형상은 그 하부에 배치된 도전층들의 배열에 따라 달라질 수 있다.
일 실시예에 따른 표시 장치(10)는 비아층(VIA) 상부 및 하부에 배치된 층들이 전기적으로 연결되는 전극 컨택홀(CTD, CTS, CTA)들이 비아층(VIA) 하부에 배치된 도전층의 위치에 대응하여 배치될 수 있다. 표시 장치(10)는 전극 컨택홀(CTD, CTS, CTA)들 중 제1 전극 컨택홀(CTD)이 전극 패턴(CSE1, CSE2)과 중첩하도록 배치됨에 따라, 하부 단차에 의해 발생할 수 있는 전기적으로 연결 불량, 및 패턴 불량 등을 방지할 수 있다. 또한, 비아층(VIA) 하부의 도전층들의 배치에 대응하여 따라 전극(RME1, RME2)들의 배치를 설계함으로써, 화소(PX) 구조의 배치 설계가 자유로운 이점이 있다.
표시 장치(10)의 구동 상태로서 발광 소자(ED)가 발광할 때에는 각 서브 화소(SPXn)의 제1 트랜지스터(T1)들 및 제4 전압 배선(VL4)으로 전원 전압이 인가될 수 있다. 각 서브 화소(SPXn)에 배치된 서로 다른 제1 전극(RME1)들은 서로 다른 제1 전극 컨택홀(CTD)을 통해 각각 제1 트랜지스터(T1)와 전기적으로 연결될 수 있다. 제2 전극(RME2)은 서로 다른 복수의 전극 분지부(RM_B1, RM_B2)들이 서로 다른 서브 화소(SPXn)에 배치되되, 이들은 하나의 전극 줄기부(RM_S)로 서로 전기적으로 연결도리 수 있다. 제2 전극(RME2)은 제2 전극 컨택홀(CTS)을 통해 제2 전압 배선(VL2) 및 제4 전압 배선(VL4)과 전기적으로 연결될 수 있다. 제1 전극(RME1) 및 제2 전극(RME2)에 전달된 전원 전압은 연결 전극(CNE1, CNE2, CNE3)을 통해 발광 소자(ED)로 전달될 수 있다.
표시 장치(10)는 발광 영역(EMA)에 배치되는 전극(RME)들에 전기 신호를 인가하여 발광 소자(ED)들을 전극(RME)들 상에 배치하는 공정으로 제조될 수 있다. 표시 장치(10)는 제조 공정에서 서로 다른 서브 화소(SPXn)에 배치된 제1 전극(RME1)들 및 더미 패턴(EP)은 서로 전기적으로 연결될 수 있고, 제3 전극 컨택홀(CTA)을 통해 제1 전압 배선(VL1) 및 제3 전압 배선(VL3)과 전기적으로 연결될 수 있다. 제1 전압 배선(VL1) 및 제2 전압 배선(VL2), 또는 제3 전압 배선(VL3) 및 제4 전압 배선(VL4)에는 발광 소자(ED)들의 정렬을 위한 정렬 신호가 인가될 수 있다. 상기 정렬 신호는 제1 전극(RME1) 및 제2 전극(RME2)에 전달될 수 있고, 발광 소자(ED)들은 각 서브 화소(SPXn)의 발광 영역(EMA)에 배치될 수 있다.
복수의 전극(RME) 및 더미 패턴(EP)들은 반사율이 높은 전도성 물질을 포함할 수 있다. 예를 들어, 전극(RME) 및 더미 패턴(EP)들은 은(Ag), 구리(Cu), 알루미늄(Al) 등과 같은 금속을 포함하거나, 알루미늄(Al), 니켈(Ni), 란타늄(La) 등을 포함하는 합금, 또는 티타늄(Ti), 몰리브덴(Mo), 및 나이오븀(Nb)과 같은 금속층과 상기 합금이 적층된 구조를 가질 수도 있다. 몇몇 실시예에서, 전극(RME) 및 더미 패턴(EP)들은 알루미늄(Al)을 포함하는 합금과 티타늄(Ti), 몰리브덴(Mo), 및 나이오븀(Nb)으로 이루어진 적어도 한 층 이상의 금속층이 적층된 이중층 또는 다중층으로 이루어질 수 있다.
이에 제한되지 않고, 전극(RME) 및 더미 패턴(EP)들은 투명성 전도성 물질을 더 포함할 수 있다. 예를 들어, 전극(RME) 및 더미 패턴(EP)은 ITO, IZO, ITZO 등과 같은 물질을 포함할 수 있다. 다만, 전극(RME) 및 더미 패턴(EP)은 투명성 도전성을 갖는 다른 재료를 포함할 수도 있다. 몇몇 실시예에서 전극(RME) 및 더미 패턴(EP)들은 투명성 전도성 물질과 반사율이 높은 금속층이 각각 한층 이상 적층된 구조를 이루거나, 이들을 포함하여 하나의 층으로 형성될 수도 있다. 예를 들어, 각 전극(RME)은 ITO/Ag/ITO/, ITO/Ag/IZO, 또는 ITO/Ag/ITZO/IZO 등의 적층 구조를 가질 수 있다. 전극(RME)들은 발광 소자(ED)와 전기적으로 연결되면서, 발광 소자(ED)에서 방출된 광들 중 일부를 제1 기판(SUB)의 상부 방향으로 반사할 수 있다.
제1 절연층(PAS1)은 표시 영역(DPA) 전면에 배치되며, 비아층(VIA) 및 복수의 전극(RME)들 상에 배치될 수 있다. 제1 절연층(PAS1)은 복수의 전극(RME)들을 보호함과 동시에 서로 다른 전극(RME)들을 상호 절연시킬 수 있다. 특히, 제1 절연층(PAS1)은 뱅크층(BNL)이 형성되기 전, 전극(RME)들을 덮도록 배치됨에 따라 전극(RME)들이 뱅크층(BNL)을 형성하는 공정에서 전극(RME)들이 손상되는 것을 방지할 수 있다. 또한, 제1 절연층(PAS1)은 그 상에 배치되는 발광 소자(ED)가 다른 부재들과 직접 접촉하여 손상되는 것을 방지할 수도 있다.
예시적인 실시예에서, 제1 절연층(PAS1)은 제2 방향(DR2)으로 이격된 전극(RME) 사이에서 상면의 일부가 함몰되도록 단차가 형성될 수 있다. 제1 절연층(PAS1)의 단차가 형성된 상면에는 발광 소자(ED)가 배치되고, 발광 소자(ED)와 제1 절연층(PAS1) 사이에는 공간이 형성될 수도 있다.
일 실시예에 따르면, 제1 절연층(PAS1)은 복수의 컨택부(CT1, CT2)들을 포함할 수 있다. 제1 절연층(PAS1)의 컨택부(CT1, CT2)들은 연결 전극(CNE)과 전극(RME)이 전기적으로 연결되는 부분에 배치될 수 있다. 제1 절연층(PAS1)은 비아층(VIA) 상에 전면적으로 배치되되, 컨택부(CT1, CT2)들이 형성된 부분에서는 하부의 층들을 일부 노출할 수 있다.
복수의 컨택부(CT1, CT2)들은 각각 서로 다른 전극(RME)과 중첩하도록 배치될 수 있다. 예를 들어, 컨택부(CT1, CT2)들은 제1 서브 영역(SA1)에 배치되며 제1 전극(RME1)의 전극 단편부(RM_P)와 중첩하도록 배치된 제1 컨택부(CT1)들, 및 제2 서브 영역(SA2)에 배치되며 제2 전극(RME2)의 전극 줄기부(RM_S)와 중첩하도록 배치된 제2 컨택부(CT2)들을 포함할 수 있다. 제1 컨택부(CT1)들과 제2 컨택부(CT2)들은 제1 절연층(PAS1)을 관통하여 그 하부의 제1 전극(RME1) 또는 제2 전극(RME2)의 상면 일부를 노출할 수 있다. 제1 컨택부(CT1)와 제2 컨택부(CT2)는 각각 제1 절연층(PAS1) 상에 배치되는 다른 절연층들 중 일부를 더 관통할 수 있다. 각 컨택부(CT1, CT2)들에 의해 노출된 전극(RME)은 연결 전극(CNE)과 접촉할 수 있다.
뱅크층(BNL)은 제1 절연층(PAS1) 상에 배치될 수 있다. 뱅크층(BNL)은 평면도 상 제1 방향(DR1) 및 제2 방향(DR2)으로 연장된 부분을 포함하며, 서브 화소(SPXn)들을 둘러쌀 수 있다. 뱅크층(BNL)은 각 서브 화소(SPXn)의 발광 영역(EMA)과 서브 영역(SA1, SA2)을 둘러싸며 이들을 구분할 수 있고, 표시 영역(DPA)의 최외곽을 둘러싸며 표시 영역(DPA)과 비표시 영역(NDA)을 구분할 수 있다. 뱅크층(BNL)은 표시 영역(DPA)에 전면적으로 배치되어 격자형 패턴을 형성하며, 표시 영역(DPA)에서 뱅크층(BNL)이 개구하는 영역은 발광 영역(EMA)과 서브 영역(SA1, SA2)일 수 있다.
뱅크층(BNL)은 뱅크 패턴(BP1, BP2)과 유사하게 일정 높이를 가질 수 있다. 몇몇 실시예에서, 뱅크층(BNL)은 상면의 높이가 뱅크 패턴(BP1, BP2)보다 높을 수 있고, 그 두께는 뱅크 패턴(BP1, BP2)과 같거나 더 클 수 있다. 뱅크층(BNL)은 표시 장치(10)의 제조 공정 중 잉크젯 프린팅 공정에서 잉크가 인접한 서브 화소(SPXn)로 넘치는 것을 방지할 수 있다. 뱅크층(BNL)은 뱅크 패턴(BP1, BP2)과 동일하게 폴리 이미드와 같은 유기 절연 물질을 포함할 수 있다.
복수의 발광 소자(ED)들은 발광 영역(EMA)에 배치될 수 있다. 발광 소자(ED)들은 뱅크 패턴(BP1, BP2)들 사이에 배치되며, 서로 제1 방향(DR1)으로 이격되어 배열될 수 있다. 일 실시예에서, 복수의 발광 소자(ED)들은 일 방향으로 연장된 형상을 가질 수 있고, 양 단부가 각각 서로 다른 전극(RME)들 상에 배치될 수 있다. 발광 소자(ED)는 길이가 제2 방향(DR2)으로 이격된 전극(RME)들 사이의 간격보다 길 수 있다. 발광 소자(ED)들은 대체로 연장된 방향이 전극(RME)들이 연장된 제1 방향(DR1)에 수직하게 배열될 수 있다. 다만, 이에 제한되지 않으며, 발광 소자(ED)의 연장된 방향은 제2 방향(DR2) 또는 그에 비스듬히 기울어진 방향을 향하도록 배치될 수 있다.
복수의 발광 소자(ED)들은 제1 절연층(PAS1) 상에 배치될 수 있다. 발광 소자(ED)는 일 방향으로 연장된 형상을 갖고, 연장된 일 방향이 제1 기판(SUB)의 상면과 평행하도록 배치될 수 있다. 후술할 바와 같이, 발광 소자(ED)는 상기 연장된 일 방향을 따라 배치된 복수의 반도체층들을 포함할 수 있고, 상기 복수의 반도체층들은 제1 기판(SUB)의 상면과 평행한 방향을 따라 순차적으로 배치될 수 있다. 다만, 이에 제한되지 않고, 발광 소자(ED)가 다른 구조를 갖는 경우, 복수의 반도체층들은 제1 기판(SUB)에 수직한 방향으로 배치될 수도 있다.
각 서브 화소(SPXn)에 배치된 발광 소자(ED)들은 상술한 반도체층이 이루는 재료에 따라 서로 다른 파장대의 광을 방출할 수 있다. 다만, 이에 제한되지 않고, 각 서브 화소(SPXn)에 배치된 발광 소자(ED)들은 동일한 재료의 반도체층을 포함하여 동일한 색의 광을 방출할 수 있다.
발광 소자(ED)는 제1 단부가 제1 전극(RME1)의 전극 메인부(RM_A) 상에 배치되고 제2 단부가 제2 전극(RME2)의 제2 전극 분지부(RM_B2) 상에 배치된 제1 발광 소자(ED1), 및 제1 단부가 제1 전극(RME1)의 전극 메인부(RM_A) 상에 배치되고 제2 단부가 제2 전극(RME2)의 제1 전극 분지부(RM_B1) 상에 배치된 제2 발광 소자(ED2)를 포함할 수 있다. 제1 발광 소자(ED1)들은 제1 전극(RME1)의 전극 메인부(RM_A)를 기준으로 하측에 배치되고, 제2 발광 소자(ED2)들은 제1 전극(RME1)의 전극 메인부(RM_A)를 기준으로 상측에 배치될 수 있다.
발광 소자(ED)들은 연결 전극(CNE: CNE1, CNE2, CNE3)들과 접촉하여 전극(RME)들 및 비아층(VIA) 하부의 도전층들과 전기적으로 연결될 수 있고, 전기 신호가 인가되어 특정 파장대의 광을 방출할 수 있다. 발광 소자(ED)들은 연장된 방향의 양 단부로 광을 방출하고, 상기 광은 뱅크 패턴(BP1, BP2) 상의 전극(RME)에서 반사될 수 있다.
제2 절연층(PAS2)은 복수의 발광 소자(ED)들, 제1 절연층(PAS1), 및 뱅크층(BNL) 상에 배치될 수 있다. 제2 절연층(PAS2)은 뱅크 패턴(BP1, BP2)들 사이에서 제1 방향(DR1)으로 연장되어 복수의 발광 소자(ED)들 상에 배치된 패턴부를 포함한다. 상기 패턴부는 발광 소자(ED)의 외면을 부분적으로 감싸도록 배치되며, 발광 소자(ED)의 양 측, 또는 양 단부는 덮지 않을 수 있다. 상기 패턴부는 평면도상 각 서브 화소(SPXn) 내에서 선형 또는 섬형 패턴을 형성할 수 있다. 제2 절연층(PAS2)의 상기 패턴부는 발광 소자(ED)를 보호함과 동시에 표시 장치(10)의 제조 공정에서 발광 소자(ED)들을 고정시킬 수 있다. 또한, 제2 절연층(PAS2)은 발광 소자(ED)와 그 하부의 제2 절연층(PAS2) 사이의 공간을 채우도록 배치될 수도 있다. 또한, 제2 절연층(PAS2) 중 일부분은 뱅크층(BNL) 상부, 및 서브 영역(SA1, SA2)들에 배치될 수 있다.
제2 절연층(PAS2)은 복수의 컨택부(CT1, CT2)들을 포함할 수 있다. 제2 절연층(PAS2)의 컨택부(CT1, CT2)들은 연결 전극(CNE)과 전극(RME)이 전기적으로 연결되는 부분에 배치될 수 있다. 제2 절연층(PAS2)은 제1 절연층(PAS1) 상에 전면적으로 배치되되, 복수의 개구부들이 형성된 부분에서는 하부의 층들을 일부 노출할 수 있다.
복수의 컨택부(CT1, CT2)들은 각각 서로 다른 전극(RME)과 중첩하도록 배치될 수 있다. 예를 들어, 컨택부(CT1, CT2)들은 제1 서브 영역(SA1)에 배치되며 제1 전극(RME1)의 전극 단편부(RM_P)와 중첩하도록 배치된 제1 컨택부(CT1)들, 및 제2 서브 영역(SA2)에 배치되며 제2 전극(RME2)의 전극 줄기부(RM_S)와 중첩하도록 배치된 제2 컨택부(CT2)들을 포함할 수 있다. 제1 컨택부(CT1)들과 제2 컨택부(CT2)들은 제1 절연층(PAS1)에 더하여 제2 절연층(PAS2)도 관통할 수 있다. 복수의 제1 컨택부(CT1)들과 제2 컨택부(CT2)들은 각각 그 하부의 제1 전극(RME1) 또는 제2 전극(RME2)의 상면 일부를 노출할 수 있다.
복수의 연결 전극(CNE; CNE1, CNE2, CNE3)들은 복수의 전극(RME)들 상에 배치될 수 있다. 연결 전극(CNE)은 발광 소자(ED)의 어느 한 단부와 접촉하고, 이들 중 일부는 비아층(VIA) 하부의 전압 배선(VL1, VL2, VL3, VL4)들 중 적어도 어느 하나와 전기적으로 연결될 수 있다. 예를 들어, 복수의 연결 전극(CNE; CNE1, CNE2, CNE3)들은 제1 타입 연결 전극으로서 하부의 전극(RME)과 직접 전기적으로 연결되는 제1 연결 전극(CNE1) 및 제2 연결 전극(CNE2)과, 하부의 전극과 직접 전기적으로 연결되지 않는 제2 타입 연결 전극인 제3 연결 전극(CNE3)을 포함할 수 있다.
제1 연결 전극(CNE1)은 제2 방향(DR2)으로 연장된 형상을 갖고 제1 전극(RME1) 상에 배치될 수 있다. 제1 연결 전극(CNE1) 중 제1 뱅크 패턴(BP1) 상에 배치된 부분은 제1 전극(RME1)의 전극 메인부(RM_A)와 중첩하고, 이로부터 제2 방향(DR2)으로 연장되어 뱅크층(BNL)을 넘어 서브 영역(SA1, SA2)까지 배치될 수 있다. 예를 들어, 제1 전극(RME1)의 전극 단편부(RM_P)들이 제1 서브 영역(SA1)에 배치된 화소(PX)에서, 제1 연결 전극(CNE1)은 발광 영역(EMA)에서 뱅크층(BNL)을 넘어 제1 서브 영역(SA1)까지 배치될 수 있다. 제1 연결 전극(CNE1)은 제1 서브 영역(SA1)에서 각 제1 전극(RME1)들의 전극 단편부(RM_P)와 접촉할 수 있다. 제1 연결 전극(CNE1)은 제3 절연층(PAS3) 상에 배치된 제2 연결 전극층에 포함될 수 있고, 제1 절연층(PAS1), 제2 절연층(PAS2) 및 제3 절연층(PAS3)을 관통하는 제1 컨택부(CT1)를 통해 제1 전극(RME1)의 전극 단편부(RM_P)와 접촉할 수 있다.
제2 연결 전극(CNE2)은 제2 방향(DR2)으로 연장된 형상을 갖고 제2 전극(RME2) 상에 배치될 수 있다. 제2 연결 전극(CNE2) 중 제2 뱅크 패턴(BP2) 상에 배치된 부분은 제1 전극 분지부(RM_B1)와 중첩하고, 이로부터 제2 방향(DR2)으로 연장되어 뱅크층(BNL)을 넘어 제2 서브 영역(SA2)까지 배치될 수 있다. 제2 연결 전극(CNE2)은 제2 서브 영역(SA2)에서 제2 전극(RME2)의 전극 줄기부(RM_S)와 접촉할 수 있다. 제2 연결 전극(CNE2)은 제3 절연층(PAS3) 상에 배치된 제2 연결 전극층에 포함될 수 있고, 제1 절연층(PAS1), 제2 절연층(PAS2) 및 제3 절연층(PAS3)을 관통하는 제2 컨택부(CT2)를 통해 제2 전극(RME2)의 전극 줄기부(RM_S)와 접촉할 수 있다.
제3 연결 전극(CNE3)은 제2 방향(DR2)으로 연장된 연장부(CN_E1, CN_E2)들, 및 연장부(CN_E1, CN_E2)들을 전기적으로 연결하는 제1 연결부(CN_B1)를 포함할 수 있다. 제1 연장부(CN_E1)는 발광 영역(EMA) 내에서 제1 연결 전극(CNE1)과 대향하며 제2 전극(RME2)의 제2 전극 분지부(RM_B2) 상에 배치될 수 있다. 제2 연장부(CN_E2)는 발광 영역(EMA) 내에서 제2 연결 전극(CNE2)과 대향하며 제1 전극(RME1) 상에 배치될 수 있다. 제1 연결부(CN_B1)는 뱅크층(BNL) 상에서 제1 방향(DR1)으로 연장되어 제1 연장부(CN_E1) 및 제2 연장부(CN_E2)를 전기적으로 연결할 수 있다. 제3 연결 전극(CNE3)은 제1 연결부(CN_B1)가 발광 영역(EMA)과 제2 서브 영역(SA2) 사이의 뱅크층(BNL) 상에 배치될 수 있다. 제3 연결 전극(CNE3)은 제2 절연층(PAS2)과 제3 절연층(PAS3) 사이에 배치된 제1 연결 전극층에 포함될 수 있다.
제1 연결 전극(CNE1)은 제1 전극(RME1)과 직접 접촉함으로써 각 서브 화소(SPXn)에 접속된 제1 트랜지스터(T1)와 전기적으로 연결될 수 있다. 제1 트랜지스터(T1)는 제1 전압 배선(VL1)과 전기적으로 연결되므로, 제1 전압 배선(VL1)으로 인가되는 제1 전원 전압은 제1 트랜지스터(T1), 제1 전극(RME1) 및 제1 연결 전극(CNE1)을 통해 발광 소자(ED)들로 전달될 수 있다. 제1 연결 전극(CNE1)은 제1 발광 소자(ED1)와 접촉할 수 있고, 제1 전원 전압은 제1 발광 소자(ED1)에 전달될 수 있다.
제2 연결 전극(CNE2)은 제2 전극(RME2)을 통해 제4 전압 배선(VL4) 및 제2 전압 배선(VL2)과 전기적으로 연결될 수 있다. 제2 전압 배선(VL2)으로 인가된 제2 전원 전압은 제4 전압 배선(VL4), 제2 전극(RME2) 및 제2 연결 전극(CNE2)을 통해 발광 소자(ED)들로 전달될 수 있다. 제2 연결 전극(CNE2)은 제1 뱅크 패턴(BP1)과 그 상측에 배치된 제2 뱅크 패턴(BP2) 사이에 배치된 제2 발광 소자(ED2)와 접촉할 수 있고, 제2 전원 전압은 제2 발광 소자(ED2)에 전달될 수 있다. 제2 발광 소자(ED2)는 제1 뱅크 패턴(BP1) 및 제2 뱅크 패턴(BP2) 사이에 배치되고, 제1 뱅크 패턴(BP1)의 상단부에 배치될 수 있다.
제3 연결 전극(CNE3)은 제1 연결 전극(CNE1) 및 제2 연결 전극(CNE2)과 달리 하부의 전극(RME)과 직접 전기적으로 연결되지 않을 수 있다. 제3 연결 전극(CNE3)의 제1 연장부(CN_E1)는 제1 발광 소자(ED1)와 접촉하고, 제2 연장부(CN_E2)는 제2 발광 소자(ED2)와 접촉할 수 있다. 제1 연결 전극(CNE1)으로 전달되는 제1 전원 전압은 제1 발광 소자(ED1), 제3 연결 전극(CNE3), 제2 발광 소자(ED2) 및 제2 연결 전극(CNE2)을 통해 흐를 수 있다. 제1 발광 소자(ED1)와 제2 발광 소자(ED2)는 제3 연결 전극(CNE3)을 통해 직렬로 전기적으로 연결될 수 있고, 단위 면적당 발광 효율이 향상될 수 있다.
제3 절연층(PAS3)은 제3 연결 전극(CNE3)과 제2 절연층(PAS2) 상에 배치된다. 제3 절연층(PAS3)은 제2 절연층(PAS2) 상에 전면적으로 배치되어 제3 연결 전극(CNE3)을 덮도록 배치되고, 제1 연결 전극(CNE1) 및 제2 연결 전극(CNE2)은 제3 절연층(PAS3) 상에 배치될 수 있다. 제3 절연층(PAS3)은 제3 연결 전극(CNE3)이 배치된 영역을 제외하고 비아층(VIA) 상에 전면적으로 배치될 수 있다. 제3 절연층(PAS3)은 제1 연결 전극(CNE1) 및 제2 연결 전극(CNE2)이 제3 연결 전극(CNE3)과 직접 접촉하지 않도록 이들을 상호 절연시킬 수 있다.
도면으로 도시하지 않았으나, 제3 절연층(PAS3), 및 제1 연결 전극(CNE1) 상에는 다른 절연층이 더 배치될 수 있다. 상기 절연층은 제1 기판(SUB) 상에 배치된 부재들을 외부 환경에 대하여 보호하는 기능을 할 수 있다.
상술한 제1 절연층(PAS1), 제2 절연층(PAS2) 및 제3 절연층(PAS3)은 각각 무기물 절연성 물질 또는 유기물 절연성 물질을 포함할 수 있다. 일 예로, 제1 절연층(PAS1), 제2 절연층(PAS2) 및 제3 절연층(PAS3)은 각각 무기물 절연성 물질을 포함하거나, 제1 절연층(PAS1)과 제3 절연층(PAS3)은 무기물 절연성 물질을 포함하되 제2 절연층(PAS2)을 유기물 절연성 물질을 포함할 수 있다. 제1 절연층(PAS1), 제2 절연층(PAS2) 및 제3 절연층(PAS3)은 각각, 또는 적어도 어느 한 층은 복수의 절연층이 교번 또는 반복하여 적층된 구조로 형성될 수도 있다. 예시적인 실시예에서, 제1 절연층(PAS1), 제2 절연층(PAS2), 및 제3 절연층(PAS3)은 각각 실리콘 산화물(SiOx), 실리콘 질화물(SiNx), 및 실리콘 산질화물(SiOxNy) 중 어느 하나일 수 있다. 제1 절연층(PAS1), 제2 절연층(PAS2), 및 제3 절연층(PAS3)은 서로 동일한 재료로 이루어지거나, 일부는 서로 동일하고 일부는 서로 다른 재료로 이루어지거나, 각각 서로 다른 재료로 이루어질 수도 있다.
도 15는 일 실시예에 따른 발광 소자의 개략도이다.
도 15를 참조하면, 발광 소자(ED)는 발광 다이오드(Light Emitting diode)일 수 있다. 예를 들어, 발광 소자(ED)는 나노 미터(Nano-meter) 내지 마이크로 미터(Micro-meter) 단위의 크기를 가지고, 무기물로 이루어진 무기 발광 다이오드일 수 있다. 발광 소자(ED)는 서로 대향하는 두 전극들 사이에 특정 방향으로 전계를 형성하면 극성이 형성되는 상기 두 전극 사이에 정렬될 수 있다.
일 실시예에 따른 발광 소자(ED)는 일 방향으로 연장된 형상을 가질 수 있다. 발광 소자(ED)는 원통, 로드(Rod), 와이어(Wire), 튜브(Tube) 등의 형상을 가질 수 있다. 다만, 발광 소자(ED)의 형태가 이에 제한되는 것은 아니며, 정육면체, 직육면체, 육각기둥형 등 다각기둥의 형상을 갖거나, 일 방향으로 연장되되 외면이 부분적으로 경사진 형상을 갖는 등 발광 소자(ED)는 다양한 형태를 가질 수 있다.
발광 소자(ED)는 임의의 도전형(예컨대, p형 또는 n형) 도펀트로 도핑된 반도체층을 포함할 수 있다. 반도체층은 외부의 전원으로부터 인가되는 전기 신호가 전달되어 특정 파장대의 광을 방출할 수 있다. 발광 소자(ED)는 제1 반도체층(31), 제2 반도체층(32), 발광층(36), 전극층(37) 및 절연막(38)을 포함할 수 있다.
제1 반도체층(31)은 n형 반도체일 수 있다. 제1 반도체층(31)은 AlxGayIn1-x-yN(0≤x≤1,0≤y≤1, 0≤x+y≤1)의 화학식을 갖는 반도체 재료를 포함할 수 있다. 예를 들어, 제1 반도체층(31)은 n형 도펀트로 도핑된 AlGaInN, GaN, AlGaN, InGaN, AlN 및 InN 중에서 어느 하나 이상일 수 있다. 제1 반도체층(31)에 도핑된 n형 도펀트는 Si, Ge, Sn 등일 수 있다.
제2 반도체층(32)은 발광층(36)을 사이에 두고 제1 반도체층(31) 상에 배치된다. 제2 반도체층(32)은 p형 반도체일 수 있으며, 제2 반도체층(32)은 AlxGayIn1-x-yN(0≤x≤1,0≤y≤1, 0≤x+y≤1)의 화학식을 갖는 반도체 재료를 포함할 수 있다. 예를 들어, 제2 반도체층(32)은 p형 도펀트로 도핑된 AlGaInN, GaN, AlGaN, InGaN, AlN 및 InN 중에서 어느 하나 이상일 수 있다. 제2 반도체층(32)에 도핑된 p형 도펀트는 Mg, Zn, Ca, Ba 등일 수 있다.
한편, 도면에서는 제1 반도체층(31)과 제2 반도체층(32)이 하나의 층으로 구성된 것을 도시하고 있으나, 이에 제한되는 것은 아니다. 발광층(36)의 물질에 따라 제1 반도체층(31)과 제2 반도체층(32)은 더 많은 수의 층, 예컨대 클래드층(Clad layer) 또는 TSBR(Tensile strain barrier reducing)층을 더 포함할 수도 있다. 예를 들어, 발광 소자(ED)는 제1 반도체층(31)과 발광층(36) 사이, 또는 제2 반도체층(32)과 발광층(36) 사이에 배치된 다른 반도체층을 더 포함할 수 있다. 제1 반도체층(31)과 발광층(36) 사이에 배치된 반도체층은 n형 도펀트로 도핑된 AlGaInN, GaN, AlGaN, InGaN, AlN, InN 및 SLs 중에서 어느 하나 이상일 수 있고, 제2 반도체층(32)과 발광층(36) 사이에 배치된 반도체층은 p형 도펀트로 도핑된 AlGaInN, GaN, AlGaN, InGaN, AlN 및 InN 중에서 어느 하나 이상일 수 있다.
발광층(36)은 제1 반도체층(31)과 제2 반도체층(32) 사이에 배치된다. 발광층(36)은 단일 또는 다중 양자 우물 구조의 물질을 포함할 수 있다. 발광층(36)이 다중 양자 우물 구조의 물질을 포함하는 경우, 배리어층(Barrier layer)과 우물층(Well layer)이 서로 교번적으로 복수 개 적층된 구조일 수도 있다. 발광층(36)은 제1 반도체층(31) 및 제2 반도체층(32)을 통해 인가되는 전기 신호에 따라 전자-정공 쌍의 결합에 의해 광을 발광할 수 있다. 발광층(36)은 AlGaN, AlGaInN, InGaN 등의 물질을 포함할 수 있다. 특히, 발광층(36)이 다중 양자 우물 구조로 배리어층과 우물층이 교번적으로 적층된 구조인 경우, 배리어층은 AlGaN, 또는 AlGaInN, 우물층은 GaN, InGaN 또는 AlInN 등과 같은 물질을 포함할 수 있다.
발광층(36)은 밴드갭(Band gap) 에너지가 큰 종류의 반도체 물질과 밴드갭 에너지가 작은 반도체 물질들이 서로 교번적으로 적층된 구조일 수도 있고, 발광하는 광의 파장대에 따라 다른 3족 내지 5족 반도체 물질들을 포함할 수도 있다. 발광층(36)이 방출하는 광은 청색 파장대의 광으로 제한되지 않고, 경우에 따라 적색, 녹색 파장대의 광을 방출할 수도 있다.
전극층(37)은 오믹(Ohmic) 연결 전극일 수 있다. 다만, 이에 제한되지 않고, 쇼트키(Schottky) 연결 전극일 수도 있다. 발광 소자(ED)는 적어도 하나의 전극층(37)을 포함할 수 있다. 발광 소자(ED)는 하나 이상의 전극층(37)을 포함할 수 있으나, 이에 제한되지 않고 전극층(37)은 생략될 수도 있다.
전극층(37)은 표시 장치(10)에서 발광 소자(ED)가 전극 또는 연결 전극과 전기적으로 연결될 때, 발광 소자(ED)와 전극 또는 연결 전극 사이의 저항을 감소시킬 수 있다. 전극층(37)은 전도성이 있는 금속을 포함할 수 있다. 예를 들어, 전극층(37)은 알루미늄(Al), 티타늄(Ti), 인듐(In), 금(Au), 은(Ag), ITO, IZO 및 ITZO 중에서 적어도 어느 하나를 포함할 수 있다.
절연막(38)은 상술한 복수의 반도체층 및 전극층의 외면을 둘러싸도록 배치된다. 예를 들어, 절연막(38)은 적어도 발광층(36)의 외면을 둘러싸도록 배치되되, 발광 소자(ED)의 길이방향의 양 단부는 노출되도록 형성될 수 있다. 절연막(38)은 발광 소자(ED)의 적어도 일 단부와 인접한 영역에서 단면상 상면이 라운드지게 형성될 수도 있다.
절연막(38)은 절연특성을 가진 물질들, 예를 들어, 실리콘 산화물(SiOx), 실리콘 질화물(SiNx), 실리콘 산질화물 (SiOxNy), 질화알루미늄(AlNx), 산화알루미늄(AlOx), 지르코늄 산화물(ZrOx), 하프늄 산화물(HfOx), 및 티타늄 산화물(TiOx) 중 적어도 하나를 포함할 수 있다. 도면에서는 절연막(38)이 단일층으로 형성된 것이 예시되어 있으나 이에 제한되지 않으며, 몇몇 실시예에서 절연막(38)은 복수의 층이 적층된 다중층 구조로 형성될 수도 있다.
절연막(38)은 발광 소자(ED)의 반도체층들 및 전극층을 보호하는 기능을 수행할 수 있다. 절연막(38)은 발광 소자(ED)에 전기 신호가 전달되는 전극과 직접 접촉하는 경우 발광층(36)에 발생할 수 있는 전기적 단락을 방지할 수 있다. 절연막(38)은 발광 소자(ED)의 발광 효율의 저하를 방지할 수 있다.
절연막(38)은 외면이 표면 처리될 수 있다. 발광 소자(ED)는 소정의 잉크 내에서 분산된 상태로 전극 상에 분사되어 정렬될 수 있다. 예를 들어, 발광 소자(ED)가 분산된 잉크가 분사되면, 발광 소자(ED)가 정렬될 수 있다. 여기서, 발광 소자(ED)가 잉크 내에서 인접한 다른 발광 소자(ED)와 응집되지 않고 분산된 상태를 유지하기 위해, 절연막(38)은 표면이 소수성 또는 친수성 처리될 수 있다.
일 실시예에 따른 표시 장치(10)는 비아층(VIA) 상부 및 하부에 배치된 층들이 전기적으로 연결되는 전극 컨택홀(CTD, CTS, CTA)들을 비아층(VIA) 하부에 배치된 도전층의 위치에 대응하여 배치될 수 있다. 예를 들어, 제1 전극 컨택홀(CTD)은 제2 전극 패턴(CSE2), 제2 전극 컨택홀(CTS) 및 제3 전극 컨택홀(CTA)은 각각 제4 전압 배선(VL4) 및 제3 전압 배선(VL3)의 위치에 대응되어 배치될 수 있다. 상술한 바와 같이, 제3 도전층의 제2 전극 패턴(CSE2), 제3 전압 배선(VL3) 및 제4 전압 배선(VL4)은 표시 영역(DPA)에서 일정하게 이격되어 배열될 수 있고, 복수의 화소(PX)들은 전극 컨택홀(CTD, CTS, CTA)들에 따라 다른 종류의 화소(PX)들로 구분될 수 있다.
도 16은 일 실시예에 따른 표시 장치의 서로 다른 화소들에 배치된 일부 배선들과 전극들, 및 뱅크층의 상대적인 배치를 나타내는 평면도이다.
도 16을 참조하면, 표시 장치(10)는 화소(PX)가 복수의 서브 영역(SPXn)들을 포함할 수 있고, 서브 영역(SPXn)은 발광 영역(EMA) 및 복수의 서브 영역(SA1, SA2)들을 포함할 수 있다. 발광 영역(EMA), 및 서브 영역(SA1, SA2)들은 제2 방향(DR2)으로 교번되어 배열되고, 제2 방향(DR2)으로 인접한 서로 다른 화소(PX)들은 어느 한 서브 영역(SA1, SA2)을 공유할 수 있다. 예를 들어, 제2 방향(DR2)으로 인접한 제1 화소(PX1) 및 제2 화소(PX2)는 제1 서브 영역(SA1)을 공유할 수 있다. 제1 화소(PX1)의 서브 화소(SPXn)들은 발광 영역(EMA)의 제2 방향(DR2) 일 측인 우측에 제1 서브 영역(SA1)이 배치되고 제2 방향(DR2)의 타 측인 좌측에 제2 서브 영역(SA2)이 배치될 수 있다. 제2 화소(PX2)의 서브 화소(SPXn)들은 발광 영역(EMA)의 제2 방향(DR2) 일 측인 우측에 제2 서브 영역(SA2)이 배치되고 제2 방향(DR2)의 타 측인 좌측에 제1 서브 영역(SA1)이 배치될 수 있다.
제1 화소(PX1)의 제1 전압 배선(VL1)은 제1 서브 영역(SA1)을 제1 방향(DR1)으로 가로지르도록 배치되고, 제2 전압 배선(VL2)은 제2 서브 영역(SA2)과 인접한 뱅크층(BNL) 하부에서 제1 방향(DR1)으로 연장되어 배치될 수 있다. 제3 전압 배선(VL3)은 제1 화소(PX1)와 제1 방향(DR1) 일 측인 상측에 배치된 다른 화소(PX)와의 경계에서 제2 방향(DR2)으로 연장되어 배치될 수 있다. 제4 전압 배선(VL4)은 제1 화소(PX1)와 제1 방향(DR1) 타 측인 하측에 배치된 다른 화소(PX)와의 경계에서 제2 방향(DR2)으로 연장되어 배치될 수 있다. 제1 전압 배선(VL1)은 발광 영역(EMA)의 우측에 배치되고 제2 전압 배선(VL2)은 발광 영역(EMA)의 좌측에 배치될 수 있다. 제3 전압 배선(VL3)은 제1 서브 화소(SPX1)의 상측에 배치되고 제4 전압 배선(VL4)은 제3 서브 화소(SPX3)의 하측에 배치될 수 있다.
제1 화소(PX1)의 제1 전극(RME1)은 전극 단편부(RM_P)들이 제1 서브 영역(SA1)에 배치되고, 전극 메인부(RM_A)들은 전극 단편부(RM_P)로부터 좌측으로 연장될 수 있다. 제1 화소(PX1)의 제2 전극(RME2)은 전극 줄기부(RM_S)가 제2 서브 영역(SA2)에 배치되고, 전극 분지부(RM_B1, RM_B2)들은 전극 줄기부(RM_S)로부터 우측으로 연장될 수 있다.
제2 화소(PX2)의 제1 전압 배선(VL1)은 제2 서브 영역(SA2)을 제1 방향(DR1)으로 가로지르도록 배치되고, 제2 전압 배선(VL2)은 제1 서브 영역(SA1)과 인접한 뱅크층(BNL) 하부에서 제1 방향(DR1)으로 연장되어 배치될 수 있다. 제3 전압 배선(VL3)은 제2 화소(PX2)와 제1 방향(DR1) 일 측인 상측에 배치된 다른 화소(PX)와의 경계에서 제2 방향(DR2)으로 연장되어 배치될 수 있다. 제4 전압 배선(VL4)은 제2 화소(PX2)와 제1 방향(DR1) 타 측인 하측에 배치된 다른 화소(PX)와의 경계에서 제2 방향(DR2)으로 연장되어 배치될 수 있다. 제1 전압 배선(VL1)은 발광 영역(EMA)의 우측에 배치되고 제2 전압 배선(VL2)은 발광 영역(EMA)의 좌측에 배치될 수 있다. 제3 전압 배선(VL3)은 제1 서브 화소(SPX1)의 상측에 배치되고 제4 전압 배선(VL4)은 제3 서브 화소(SPX3)의 하측에 배치될 수 있다.
제2 화소(PX2)의 제1 전극(RME1)은 전극 단편부(RM_P)들이 제2 서브 영역(SA2)에 배치되고, 전극 메인부(RM_A)들은 전극 단편부(RM_P)로부터 좌측으로 연장될 수 있다. 제2 화소(PX2)의 제2 전극(RME2)은 전극 줄기부(RM_S)가 제1 서브 영역(SA1)에 배치되고, 전극 분지부(RM_B1, RM_B2)들은 전극 줄기부(RM_S)로부터 우측으로 연장될 수 있다.
제1 화소(PX1)와 제2 화소(PX2)는 전압 배선(VL1, VL2, VL3, VL4)들, 및 전극(RME1, RME2)들의 배치 구조가 실질적으로 동일할 수 있다. 뱅크층(BNL)이 둘러싸는 영역인 제1 서브 영역(SA1)과 제2 서브 영역(SA2)을 구분함에 따라, 제1 전극(RME1)의 전극 단편부(RM_P) 및 제2 전극(RME2)의 전극 줄기부(RM_S)가 배치된 서브 영역(SA1, SA2)이 다른 점을 제외하고는 전극(RME)들의 배치는 서로 동일할 수 있다.
제1 화소(PX1) 및 제2 화소(PX2)의 제1 전극 컨택홀(CTD)들은 발광 영역(EMA)의 우측에 배치된 뱅크층(BNL)과 중첩하며 제1 전극(RME1)의 제1 전극 연결부(RM_C1)와 중첩하도록 배치될 수 있다. 제2 전극 컨택홀(CTS)은 제3 서브 화소(SPX3)와 제1 방향(DR1)으로 인접한 다른 화소(PX)의 경계에서 제2 전압 배선(VL2) 및 제4 전압 배선(VL4)이 교차하는 부분에 배치될 수 있다. 더미 패턴(EP) 및 제3 전극 컨택홀(CTA)은 제1 서브 화소(SPX1)와 제1 방향(DR1)으로 인접한 다른 화소(PX)의 경계에서 제1 전압 배선(VL1) 및 제3 전압 배선(VL3)이 교차하는 부분에 배치될 수 있다. 제2 전극 컨택홀(CTS)은 각 화소(PX1, PX2)의 좌하측에 배치되고, 더미 패턴(EP) 및 제3 전극 컨택홀(CTA)은 화소(PX1, PX2)의 우상측에 배치될 수 있다.
도 16에 도시된 제1 화소(PX1)와 제2 화소(PX2)는 서로 제2 방향(DR2)으로 인접한 화소로서, 전극(RME)들 및 전압 배선(VL1, VL2, VL3, VL4)들의 배치가 서로 동일할 수 있다. 제1 화소(PX1)의 제2 전극 컨택홀(CTS)과 제2 화소(PX2)의 제2 전극 컨택홀(CTS) 사이의 간격은 제1 화소(PX1)의 더미 패턴(EP) 및 제3 전극 컨택홀(CTA)과 제2 화소(PX2)의 더미 패턴(EP) 및 제3 전극 컨택홀(CTA) 사이의 간격과 동일할 수 있다.
다만, 제1 방향(DR1)으로 인접한 화소들은 전극(RME)들 및 전압 배선(VL1, VL2, VL3, VL4)들의 배치가 서로 다를 수 있다.
도 17은 도 16의 표시 장치의 복수의 화소들에 배치된 일부 배선들과 전극들의 상대적인 배치를 나타내는 평면도이다.
도 16에 더하여 도 17을 참조하면, 표시 장치(10)는 제1 방향(DR1) 및 제2 방향(DR2)으로 배열된 복수의 화소(PX)들을 포함하고, 각 화소(PX)들은 복수의 화소행(PXR1, PXR2, PXR3, PXR4) 및 화소열(PXL1, PXL2)을 형성할 수 있다. 각 화소행(PXR1, PXR2, PXR3, PXR4) 및 화소열(PXL1, PXL2)의 화소(PX)들은 복수의 전압 배선(VL1, VL2, VL3, VL4)들 및 전극(RME)들의 배치에 따라 다른 화소로 구분될 수 있다.
예를 들어, 제1 전압 배선(VL1) 및 제2 전압 배선(VL2)은 제1 방향(DR1)으로 연장되며 제2 방향(DR2)으로 서로 이격되어 배치될 수 있다. 제1 화소열(PXL1) 및 제2 화소열(PXL2)에서, 제1 전압 배선(VL1)은 화소(PX)의 중심에서 우측에 배치되고, 제2 전압 배선(VL2)은 화소(PX)의 중심에서 좌측에 배치될 수 있다. 제1 화소열(PXL1)과 제2 화소열(PXL2)의 경계에서는 제1 화소열(PXL1)의 제1 전압 배선(VL1)과 제2 화소열(PXL2)의 제2 전압 배선(VL2)이 서로 이격될 수 있다.
제3 전압 배선(VL3)과 제4 전압 배선(VL4)은 제2 방향(DR2)으로 연장되며 제1 방향(DR1)으로 서로 이격되어 배치될 수 있다. 다만, 제3 전압 배선(VL3)과 제4 전압 배선(VL4)은 제1 방향(DR1)으로 서로 교번되어 배치되며, 각 화소(PX)의 경계에 배치될 수 있다.
제1 화소행(PXR1) 및 제3 화소행(PXR3)에서, 제3 전압 배선(VL3)은 화소(PX)의 중심에서 상측에 배치되고, 제4 전압 배선(VL4)은 화소(PX)의 중심에서 하측에 배치될 수 있다. 제2 화소행(PXR2) 및 제4 화소행(PXR4)에서, 제3 전압 배선(VL3)은 화소(PX)의 중심에서 하측에 배치되고, 제4 전압 배선(VL4)은 화소(PX)의 중심에서 상측에 배치될 수 있다. 제1 화소행(PXR1)과 제2 화소행(PXR2)의 경계에는 제4 전압 배선(VL4)이 배치되고, 제2 화소행(PXR2)과 제3 화소행(PXR3)의 경계에는 제3 전압 배선(VL3)이 배치될 수 있다.
화소(PX)에 배치되는 전압 배선(VL1, VL2, VL3, VL4)들의 배치에 따라, 전극(RME)들, 및 복수의 전극 컨택홀(CTD, CTS, CTS)들의 배치가 달라질 수 있다. 제1 화소열(PXL1) 및 제2 화소열(PXL2)에서, 제1 전극(RME1)은 전극 단편부(RM_P)들이 화소(PX)의 중심에서 우측에 배치되고, 제2 전극(RME2)은 전극 줄기부(RM_S)가 화소(PX)의 중심에서 좌측에 배치될 수 있다. 제1 전극 컨택홀(CTD)들은 제1 전극(RME1)의 배치에 따라 화소(PX) 중심의 우측에서 제1 방향(DR1)으로 배열될 수 있다. 제1 화소열(PXL1) 및 제2 화소열(PXL2)의 화소(PX)들은 전극(RME)들 및 제1 전극 컨택홀(CTD)들의 배치는 실질적으로 서로 동일할 수 있다.
제1 화소행(PXR1) 및 제3 화소행(PXR3)은 제3 전압 배선(VL3)이 상측에 배치됨에 따라 더미 패턴(EP) 및 제3 전극 컨택홀(CTA)이 화소(PX)의 우상측에 배치될 수 있다. 제1 화소행(PXR1) 및 제3 화소행(PXR3)은 제4 전압 배선(VL4)이 하측에 배치됨에 따라 제2 전극 컨택홀(CTS)이 화소(PX)의 좌하측에 배치될 수 있다. 제2 화소행(PXR2) 및 제4 화소행(PXR4)은 제3 전압 배선(VL3)이 하측에 배치됨에 따라 더미 패턴(EP) 및 제3 전극 컨택홀(CTA)이 화소(PX)의 우하측에 배치될 수 있다. 제2 화소행(PXR2) 및 제4 화소행(PXR4)은 제4 전압 배선(VL4)이 상측에 배치됨에 따라 제2 전극 컨택홀(CTS)이 화소(PX)의 좌상측에 배치될 수 있다.
제1 화소열(PXL1)의 제1 화소행(PXR1) 및 제3 화소행(PXR3)에 속한 화소(PX#11, PX#13)와 제2 화소열(PXL2)의 제1 화소행(PXR1) 및 제3 화소행(PXR3)에 속한 화소(PX#21, PX#23)는 서로 동일한 구조를 갖는 제1 타입 화소(PXA)일 수 있다. 제1 화소열(PXL1)의 제2 화소행(PXR2) 및 제4 화소행(PXR4)에 속한 화소(PX#12, PX#14)와 제2 화소열(PXL2)의 제2 화소행(PXR2) 및 제4 화소행(PXR4)에 속한 화소(PX#22, PX#24)는 서로 동일한 구조를 갖는 제2 타입 화소(PXB)일 수 있다.
일 실시예에 따른 표시 장치(10)는 전압 배선(VL1, VL2, VL3, VL4)들의 배열에 따라 제2 전극 컨택홀(CTS), 더미 패턴(EP) 및 제3 전극 컨택홀(CTA)의 배치가 다른 화소(PXA, PXB)들로 구분될 수 있다. 다만, 각 화소(PX)에 배치된 제2 전극 패턴(CSE2)의 배치를 화소열(PXL1, PXL2) 및 화소행(PXR1, PXR2, PXR3, PXR4)에 무관하게 동일할 수 있고, 제1 전극 컨택홀(CTD)의 위치는 각 화소(PX)마다 실질적으로 동일할 수 있다.
도 18은 다른 실시예에 따른 표시 장치의 서로 다른 화소들에 배치된 일부 배선들과 전극들, 및 뱅크층의 상대적인 배치를 나타내는 평면도이다. 도 19는 도 18의 표시 장치의 복수의 화소들에 배치된 일부 배선들과 전극들의 상대적인 배치를 나타내는 평면도이다.
도 18 및 도 19를 참조하면, 일 실시예에 따른 표시 장치(10_1)는 제2 방향(DR2)으로 인접한 화소(PX1, PX2)들의 전극(RME1, RME2) 및 전압 배선(VL1, VL2, VL3, VL4)의 배치가 서로 다를 수 있다. 도 18 및 도 19는 서로 다른 화소열(PXL1, PXL2)에 배치된 화소들의 전극(RME) 및 전극 컨택홀(CTD, CTS, CTA)의 배치가 다른 점에서 도 16 및 도 17의 실시예와 차이가 있다.
예를 들어, 표시 장치(10_1)는 제1 화소(PX1)의 서브 화소(SPXn)들은 발광 영역(EMA)의 제2 방향(DR2) 일 측인 우측에 제1 서브 영역(SA1)이 배치되고 제2 방향(DR2)의 타 측인 좌측에 제2 서브 영역(SA2)이 배치될 수 있다. 제2 화소(PX2)의 서브 화소(SPXn)들은 발광 영역(EMA)의 제2 방향(DR2) 일 측인 우측에 제2 서브 영역(SA2)이 배치되고 제2 방향(DR2)의 타 측인 좌측에 제1 서브 영역(SA1)이 배치될 수 있다.
제1 화소(PX1)의 제1 전압 배선(VL1)은 제1 서브 영역(SA1)을 제1 방향(DR1)으로 가로지르도록 배치되고, 제2 전압 배선(VL2)은 제2 서브 영역(SA2)과 인접한 뱅크층(BNL) 하부에서 제1 방향(DR1)으로 연장되어 배치될 수 있다. 제3 전압 배선(VL3)은 제1 화소(PX1)와 제1 방향(DR1) 일 측인 상측에 배치된 다른 화소(PX)와의 경계에서 제2 방향(DR2)으로 연장되어 배치될 수 있다. 제4 전압 배선(VL4)은 제1 화소(PX1)와 제1 방향(DR1) 타 측인 하측에 배치된 다른 화소(PX)와의 경계에서 제2 방향(DR2)으로 연장되어 배치될 수 있다. 제1 전압 배선(VL1)은 발광 영역(EMA)의 우측에 배치되고 제2 전압 배선(VL2)은 발광 영역(EMA)의 좌측에 배치될 수 있다. 제3 전압 배선(VL3)은 제1 서브 화소(SPX1)의 상측에 배치되고 제4 전압 배선(VL4)은 제3 서브 화소(SPX3)의 하측에 배치될 수 있다.
제1 화소(PX1)의 제1 전극(RME1)은 전극 단편부(RM_P)들이 제1 서브 영역(SA1)에 배치되고, 전극 메인부(RM_A)들은 전극 단편부(RM_P)로부터 좌측으로 연장될 수 있다. 제1 화소(PX1)의 제2 전극(RME2)은 전극 줄기부(RM_S)가 제2 서브 영역(SA2)에 배치되고, 전극 분지부(RM_B1, RM_B2)들은 전극 줄기부(RM_S)로부터 우측으로 연장될 수 있다.
제2 화소(PX2)의 제1 전압 배선(VL1)은 제1 서브 영역(SA1)을 제1 방향(DR1)으로 가로지르도록 배치되고, 제2 전압 배선(VL2)은 제2 서브 영역(SA2)과 인접한 뱅크층(BNL) 하부에서 제1 방향(DR1)으로 연장되어 배치될 수 있다. 제3 전압 배선(VL3)은 제2 화소(PX2)와 제1 방향(DR1) 일 측인 상측에 배치된 다른 화소(PX)와의 경계에서 제2 방향(DR2)으로 연장되어 배치될 수 있다. 제4 전압 배선(VL4)은 제2 화소(PX2)와 제1 방향(DR1) 타 측인 하측에 배치된 다른 화소(PX)와의 경계에서 제2 방향(DR2)으로 연장되어 배치될 수 있다. 제1 전압 배선(VL1)은 발광 영역(EMA)의 좌측에 배치되고 제2 전압 배선(VL2)은 발광 영역(EMA)의 우측에 배치될 수 있다. 제3 전압 배선(VL3)은 제1 서브 화소(SPX1)의 상측에 배치되고 제4 전압 배선(VL4)은 제3 서브 화소(SPX3)의 하측에 배치될 수 있다.
제2 화소(PX2)의 제1 전극(RME1)은 전극 단편부(RM_P)들이 제1 서브 영역(SA1)에 배치되고, 전극 메인부(RM_A)들은 전극 단편부(RM_P)로부터 우측으로 연장될 수 있다. 제2 화소(PX2)의 제2 전극(RME2)은 전극 줄기부(RM_S)가 제2 서브 영역(SA2)에 배치되고, 전극 분지부(RM_B1, RM_B2)들은 전극 줄기부(RM_S)로부터 좌측으로 연장될 수 있다.
제1 화소(PX1)와 제2 화소(PX2)는 전압 배선(VL1, VL2, VL3, VL4)들, 및 전극(RME1, RME2)들의 배치 구조가 서로 다를 수 있다. 제1 화소(PX1)와 제2 화소(PX2)는 제1 전압 배선(VL1), 및 제2 전압 배선(VL2)이 두 화소(PX1, PX2)의 경계를 기준으로 서로 대칭적으로 배치될 수 있다. 그에 따라, 제1 화소(PX1)와 제2 화소(PX2)는 제1 전극(RME1) 및 제2 전극(RME2)과 더미 패턴(EP)의 배치도 서로 대칭적으로 배치될 수 있다. 제1 화소(PX1)와 제2 화소(PX2)의 경계에서, 각 화소(PX1, PX2)의 제1 전압 배선(VL1)들, 및 제1 전극(RME1)의 전극 단편부(RM_P)들은 서로 이격되어 대향할 수 있다.
제1 화소(PX1)의 제2 전극 컨택홀(CTS)과 제2 화소(PX2)의 제2 전극 컨택홀(CTS) 사이의 간격은 제1 화소(PX1)의 더미 패턴(EP) 및 제3 전극 컨택홀(CTA)과 제2 화소(PX2)의 더미 패턴(EP) 및 제3 전극 컨택홀(CTA) 사이의 간격보다 클 수 있다. 다만, 제1 화소(PX1) 및 제2 화소(PX2)의 제1 전극 컨택홀(CTD)들은 발광 영역(EMA)의 우측에 배치된 뱅크층(BNL)과 중첩하며 제1 전극(RME1)의 제1 전극(RME1)과 중첩하도록 배치될 수 있다. 제1 전압 배선(VL1) 및 제2 전압 배선(VL2)의 배치와 달리, 제1 화소(PX1) 및 제2 화소(PX2)의 제2 전극 패턴(CSE2)들의 배치는 서로 동일할 수 있다. 그에 따라, 제1 전극 컨택홀(CTD)은 화소(PX) 중심의 우측에서 제1 방향(DR1)으로 배열될 수 있다. 제1 화소(PX1)의 제1 전극 컨택홀(CTD)들은 제1 전극(RME1)의 제1 전극 연결부(RM_C1)와 중첩하도록 배치되고, 제2 화소(PX2)의 제1 전극 컨택홀(CTD)들은 제1 전극(RME1)의 전극 메인부(RM_A)로부터 제2 방향(DR2)으로 돌출된 부분과 중첩하도록 배치될 수 있다.
제2 전극 컨택홀(CTS)은 제3 서브 화소(SPX3)와 제1 방향(DR1)으로 인접한 다른 화소(PX)의 경계에서 제2 전압 배선(VL2) 및 제4 전압 배선(VL4)이 교차하는 부분에 배치될 수 있다. 더미 패턴(EP) 및 제3 전극 컨택홀(CTA)은 제1 서브 화소(SPX1)와 제1 방향(DR1)으로 인접한 다른 화소(PX)의 경계에서 제1 전압 배선(VL1) 및 제3 전압 배선(VL3)이 교차하는 부분에 배치될 수 있다. 제2 전극 컨택홀(CTS)은 제1 화소(PX1)의 좌하측, 및 제2 화소(PX2)의 우하측에 배치되고, 더미 패턴(EP) 및 제3 전극 컨택홀(CTA)은 제1 화소(PX1)의 우상측, 및 제2 화소(PX2)의 좌상측에 배치될 수 있다.
도 18에 도시된 제1 화소(PX1)와 제2 화소(PX2)는 서로 제2 방향(DR2)으로 인접한 화소로서, 전극(RME)들 및 전압 배선(VL1, VL2, VL3, VL4)들의 배치가 서로 다를 수 있다. 이에 더하여, 제1 방향(DR1)으로 인접한 화소들은 전극(RME)들 및 전압 배선(VL1, VL2, VL3, VL4)들의 배치도 서로 다를 수 있다.
표시 장치(10)는 제1 방향(DR1) 및 제2 방향(DR2)으로 배열된 복수의 화소(PX)들을 포함하고, 각 화소(PX)들은 복수의 화소행(PXR1, PXR2, PXR3, PXR4) 및 화소열(PXL1, PXL2)을 형성할 수 있다. 각 화소행(PXR1, PXR2, PXR3, PXR4) 및 화소열(PXL1, PXL2)의 화소(PX)들은 복수의 전압 배선(VL1, VL2, VL3, VL4)들 및 전극(RME)들의 배치에 따라 다른 화소로 구분될 수 있다.
예를 들어, 제1 전압 배선(VL1) 및 제2 전압 배선(VL2)은 제1 방향(DR1)으로 연장되며 제2 방향(DR2)으로 서로 이격되어 배치될 수 있다. 제1 화소열(PXL1)에서, 제1 전압 배선(VL1)은 화소(PX)의 중심에서 우측에 배치되고, 제2 전압 배선(VL2)은 화소(PX)의 중심에서 좌측에 배치될 수 있다. 제2 화소열(PXL2)에서, 제1 전압 배선(VL1)은 화소(PX)의 중심에서 좌측에 배치되고, 제2 전압 배선(VL2)은 화소(PX)의 중심에서 우측에 배치될 수 있다.제1 화소열(PXL1)과 제2 화소열(PXL2)의 경계에서는 제1 화소열(PXL1)의 제1 전압 배선(VL1)과 제2 화소열(PXL2)의 제1 전압 배선(VL1)이 서로 이격되어 대향할 수 있다.
제3 전압 배선(VL3)과 제4 전압 배선(VL4)은 제2 방향(DR2)으로 연장되며 제1 방향(DR1)으로 서로 이격되어 배치될 수 있다. 제3 전압 배선(VL3)과 제4 전압 배선(VL4)은 제1 방향(DR1)으로 서로 교번되어 배치되며, 각 화소(PX)의 경계에 배치될 수 있다.
제1 화소행(PXR1) 및 제3 화소행(PXR3)에서, 제3 전압 배선(VL3)은 화소(PX)의 중심에서 상측에 배치되고, 제4 전압 배선(VL4)은 화소(PX)의 중심에서 하측에 배치될 수 있다. 제2 화소행(PXR2) 및 제4 화소행(PXR4)에서, 제3 전압 배선(VL3)은 화소(PX)의 중심에서 하측에 배치되고, 제4 전압 배선(VL4)은 화소(PX)의 중심에서 상측에 배치될 수 있다. 제1 화소행(PXR1)과 제2 화소행(PXR2)의 경계에는 제4 전압 배선(VL4)이 배치되고, 제2 화소행(PXR2)과 제3 화소행(PXR3)의 경계에는 제3 전압 배선(VL3)이 배치될 수 있다.
화소(PX)에 배치되는 전압 배선(VL1, VL2, VL3, VL4)들의 배치에 따라, 전극(RME)들, 및 복수의 전극 컨택홀(CTD, CTS, CTS)들의 배치가 달라질 수 있다. 제1 화소열(PXL1)에서, 제1 화소행(PXR1) 및 제3 화소행(PXR3)은 제3 전압 배선(VL3)이 상측에 배치됨에 따라 더미 패턴(EP) 및 제3 전극 컨택홀(CTA)이 화소(PX)의 우상측에 배치될 수 있다. 제1 화소행(PXR1) 및 제3 화소행(PXR3)은 제4 전압 배선(VL4)이 하측에 배치됨에 따라 제2 전극 컨택홀(CTS)이 화소(PX)의 좌하측에 배치될 수 있다. 제2 화소열(PXL2)에서, 제1 화소행(PXR1) 및 제3 화소행(PXR3)은 제3 전압 배선(VL3)이 상측에 배치됨에 따라 더미 패턴(EP) 및 제3 전극 컨택홀(CTA)이 화소(PX)의 좌상측에 배치될 수 있다. 제1 화소행(PXR1) 및 제3 화소행(PXR3)은 제4 전압 배선(VL4)이 하측에 배치됨에 따라 제2 전극 컨택홀(CTS)이 화소(PX)의 우하측에 배치될 수 있다.
제1 화소열(PXL1)에서, 제2 화소행(PXR2) 및 제4 화소행(PXR4)은 제3 전압 배선(VL3)이 하측에 배치됨에 따라 더미 패턴(EP) 및 제3 전극 컨택홀(CTA)이 화소(PX)의 우하측에 배치될 수 있다. 제2 화소행(PXR2) 및 제4 화소행(PXR4)은 제4 전압 배선(VL4)이 상측에 배치됨에 따라 제2 전극 컨택홀(CTS)이 화소(PX)의 좌상측에 배치될 수 있다. 제2 화소열(PXL2)에서, 제2 화소행(PXR2) 및 제4 화소행(PXR4)은 제3 전압 배선(VL3)이 하측에 배치됨에 따라 더미 패턴(EP) 및 제3 전극 컨택홀(CTA)이 화소(PX)의 좌하측에 배치될 수 있다. 제2 화소행(PXR2) 및 제4 화소행(PXR4)은 제4 전압 배선(VL4)이 상측에 배치됨에 따라 제2 전극 컨택홀(CTS)이 화소(PX)의 우상측에 배치될 수 있다.
제1 화소열(PXL1)의 제1 화소행(PXR1) 및 제3 화소행(PXR3)에 속한 화소(PX#11, PX#13)는 제1 타입 화소(PXA)이고, 제2 화소열(PXL2)의 제1 화소행(PXR1) 및 제3 화소행(PXR3)에 속한 화소(PX#21, PX#23)은 제2 타입 화소(PXB)일 수 있다. 제1 타입 화소(PXA)와 제2 타입 화소(PXB)는 이들 사이의 경계를 기준으로 제1 전압 배선(VL1), 제2 전압 배선(VL2), 제2 전극 컨택홀(CTS), 제3 전극 컨택홀(CTA) 및 더미 패턴(EP)이 대칭적으로 배치될 수 있다. 반면, 제1 타입 화소(PXA)와 제2 타입 화소(PXB)는 제1 전극 컨택홀(CTD)의 위치가 서로 동일하되, 제1 전극(RME1)의 형상은 서로 다를 수 있다. 예를 들어, 제1 타입 화소(PXA)에서 제1 전극 컨택홀(CTD)의 위치는 제2 타입 화소(PXB)에서 제1 전극 컨택홀(CTD)의 위치와 동일할 수 있고, 제1 타입 화소(PXA)에서 제1 전극(RME1)의 형상은 제2 타입 화소(PXB)에서 제1 전극(RME1)의 형상과 다를 수 있다.
제1 화소열(PXL1)의 제2 화소행(PXR2) 및 제4 화소행(PXR4)에 속한 화소(PX#12, PX#14)는 제3 타입 화소(PXC)이고, 제2 화소열(PXL2)의 제2 화소행(PXR2) 및 제4 화소행(PXR4)에 속한 화소(PX#22, PX#24)은 제4 타입 화소(PXD)일 수 있다. 제3 타입 화소(PXC)와 제4 타입 화소(PXD)는 이들 사이의 경계를 기준으로 제1 전압 배선(VL1), 제2 전압 배선(VL2), 제2 전극 컨택홀(CTS), 제3 전극 컨택홀(CTA) 및 더미 패턴(EP)이 대칭적으로 배치될 수 있다. 반면, 제3 타입 화소(PXC)와 제4 타입 화소(PXD)는 제1 전극 컨택홀(CTD)의 위치가 서로 동일하되, 제1 전극(RME1)의 형상은 서로 다를 수 있다. 예를 들어, 제3 타입 화소(PXC)에서 제1 전극 컨택홀(CTD)의 위치는 제4 타입 화소(PXD)에서 제1 전극 컨택홀(CTD)의 위치와 동일할 수 있고, 제3 타입 화소(PXC)에서 제1 전극(RME1)의 형상은 제4 타입 화소(PXD)에서 제1 전극(RME1)의 형상과 다를 수 있다.
한편, 각 화소(PX)의 서브 화소(SPXn)들에는 제1 전극(RME1)들의 전극 단편부(RM_P)들 사이의 분리부(ROP)가 배치될 수 있다. 분리부(ROP)는 하나의 화소(PX)에 속한 서로 다른 서브 화소(SPXn)들의 제1 전극(RME1)을 분리할 수 있고, 서로 다른 화소(PX)의 제1 전극(RME1)들, 또는 제1 전극(RME1)과 더미 패턴(EP)을 분리할 수도 있다.
제1 화소행(PXR1)과 제2 화소행(PXR2) 사이의 경계, 및 제3 화소행(PXR3)과 제4 화소행(PXR4) 사이의 경계에는 제3 전압 배선(VL3)과 더미 패턴(EP)이 배치될 수 있다. 반면, 제2 화소행(PXR2)과 제3 화소행(PXR3) 사이의 경계에는 제4 전압 배선(VL4)이 배치되어 더미 패턴(EP)이 배치되지 않을 수 있다. 해당 화소행(PXR1, PXR2, PXR3, PXR4)들이 제1 방향(DR1)으로 배열되고, 각 화소(PX)의 서브 화소(SPXn)들도 제1 방향(DR1)으로 배열됨에 따라, 화소행(PXR1, PXR2, PXR3, PXR4)들의 경계는 제1 서브 화소(SPX1)와 제3 서브 화소(SPX3)의 경계가 될 수 있다.
서로 다른 두 화소(PX)의 제1 서브 화소(SPX1)와 제3 서브 화소(SPX3)의 경계에 더미 패턴(EP)이 배치된 부분에서는 더미 패턴(EP)을 기준으로 상측과 하측에 각각 분리부(ROP)가 배치될 수 있다. 다만, 서로 다른 두 화소(PX)의 제1 서브 화소(SPX1)와 제3 서브 화소(SPX3)의 경계에 더미 패턴(EP)이 배치되지 않은 부분에서는 어느 한 화소(PX)에만 분리부(ROP)가 배치될 수 있다. 예를 들어, 도 19에 도시된 제2 화소행(PXR2)의 제3 서브 화소(SPX3)와 제3 화소행(PXR3)의 제1 서브 화소(SPX1) 경계에는 더미 패턴(EP)이 배치되고, 해당 더미 패턴(EP)의 상측과 하측에 각각 분리부(ROP)가 배치된다. 반면, 제1 화소행(PXR1)의 제3 서브 화소(SPX3)와 제2 화소행(PXR2)의 제1 서브 화소(SPX1) 경계에는 더미 패턴(EP)이 배치되지 않고, 제2 화소행(PXR2)의 제1 서브 화소(SPX1)에는 2개의 분리부(ROP)가 배치될 수 있다.
화소(PX)의 경계에서 더미 패턴(EP)의 배치 여부에 따라, 서브 영역(SA1, SA2)에 배치되는 분리부(ROP)의 개수 및 배치가 상이한 화소(PX)들이 구분될 수 있다. 예를 들어, 화소(PX)들은 제1 내지 제4 타입 화소(PXA, PXB, PXC, PXD)와 같은 다른 타입들로 구분될 수 있다. 제1 화소열(PXL1)의 제1 화소행(PXR1)에 속한 화소(PX)는 3개의 분리부(ROP)가 배치되고, 제1 화소열(PXL1)의 제2 화소행(PXR2)에 속한 화소(PX)는 4개의 분리부(ROP)가 배치될 수 있다. 이들 화소(PX)의 분리부(ROP)들 사이의 간격도 서로 다를 수 있다. 이는 더미 패턴(EP)이 배치되지 않는 경계가 존재하는 점과 분리부(ROP)가 뱅크층(BNL)과 비중첩하도록 배치되는 점에 기인한 것일 수 있다.
일 실시예에 따르면, 뱅크층(BNL)의 배치 설계를 달리하여 더미 패턴(EP)의 배치 여부에 무관하게 서로 다른 화소(PX)들에 형성되는 분리부(ROP)의 개수, 및 이들 사이의 간격이 일정할 수 있다.
도 20 및 도 21은 다른 실시예에 따른 표시 장치의 서로 다른 화소들에 배치된 일부 배선들과 전극들, 및 뱅크층의 상대적인 배치를 나타내는 평면도이다.
도 20 및 도 21을 참조하면, 일 실시예에 따른 표시 장치(10_2, 10_3)는 뱅크층(BNL)의 제2 방향(DR2)으로 연장된 부분 중, 제1 방향(DR1)으로 배열된 서브 영역(SA1, SA2)들 사이에 배치되는 부분이 생략될 수 있다.
도 20의 표시 장치(10_2)는 뱅크층(BNL)의 제1 방향(DR1)으로 연장되는 부분 중, 제3 전압 배선(VL3)과 중첩하는 부분은 제2 방향(DR2)으로 연장되어 서로 다른 화소(PX)의 서브 영역(SA1, SA2)을 구분할 수 있다. 도 20의 표시 장치(10_2)에서 제1 화소(PX1)와 제3 화소(PX3)는 제1 방향(DR1)으로 인접하여 배치되고, 각 화소(PX1, PX3)의 서브 화소(SPXn)들은 서브 영역(SA1, SA2)이 서로 구분되지 않을 수 있다. 다만, 제1 화소(PX1)와 제3 화소(PX3)는 각각 제1 방향(DR1)으로 인접한 다른 화소(PX)와의 경계에서 서브 영역(SA1, SA2)이 뱅크층(BNL)에 의해 구분될 수 있다. 뱅크층(BNL)은 제1 방향(DR1) 및 제2 방향(DR2)으로 연장된 부분을 포함하되, 제2 방향(DR2)으로 연장된 부분 중 발광 영역(EMA) 사이에 배치된 부분과 서브 영역(SA1, SA2) 사이에 배치된 부분 사이의 간격이 서로 다를 수 있다. 그에 따라, 발광 영역(EMA)의 제1 방향(DR1)으로 측정된 폭과 제1 서브 영역(SA1) 및 제2 서브 영역(SA2)의 제1 방향(DR1)으로 측정된 폭이 서로 다를 수 있다.
도 21의 표시 장치(10_3)는 뱅크층(BNL)의 제1 방향(DR1)으로 연장되는 부분이 서브 화소(SPXn)의 발광 영역(EMA)들 사이에만 배치되고, 서로 다른 화소(PX) 및 서브 화소(SPXn)의 서브 영역(SA1, SA2) 사이에는 배치되지 않을 수 있다. 도 21의 표시 장치(10_3)에서 제1 화소(PX1)와 제3 화소(PX3)는 제1 방향(DR1)으로 인접하여 배치되고, 각 화소(PX1, PX3) 및 각 화소(PX1, PX3)의 서브 화소(SPXn)들은 서브 영역(SA1, SA2)이 서로 일체화될 수 있다. 뱅크층(BNL)은 제1 방향(DR1) 및 제2 방향(DR2)으로 연장된 부분을 포함하되, 제2 방향(DR2)으로 연장된 부분은 발광 영역(EMA) 사이에만 배치될 수 있다. 발광 영역(EMA)의 제1 방향(DR1)으로 측정된 폭과 제1 서브 영역(SA1) 및 제2 서브 영역(SA2)의 제1 방향(DR1)으로 측정된 폭이 서로 다를 수 있다.
제1 전극(RME1)의 전극 단편부(RM_P)가 배치되는 서브 영역(SA1, SA2), 예컨대 제1 서브 영역(SA1)에는 복수의 분리부(ROP1, ROP2)들이 배치될 수 있다. 제1 분리부(ROP1)는 화소(PX)가 차지하는 영역에 배치된 분리부이고, 제2 분리부(ROP2)는 더미 패턴(EP)이 배치되지 않는 화소(PX)의 경계에 배치된 분리부일 수 있다. 상술한 실시예들과 달리, 더미 패턴(EP)이 배치되지 않는 화소(PX)의 경계, 또는 제4 전압 배선(VL4)과 중첩한 부분에서, 서브 영역(SA1, SA2)에는 뱅크층(BNL)이 배치되지 않고 상기 경계에 제2 분리부(ROP2)가 배치될 수 있다. 제1 화소(PX1)와 제3 화소(PX3)에는 각각 3개의 제1 분리부(ROP1)가 배치되고, 이들 사이의 경계에서 제2 분리부(ROP2)가 배치될 수 있다.
그에 따라, 서브 영역(SA1, SA2)에 배치되는 제1 분리부(ROP1)와 제2 분리부(ROP2)는 서로 다른 더미 패턴(EP) 사이에서 상대적으로 비슷한 간격으로 이격되어 배치될 수 있다. 분리부(ROP1, ROP2)의 형성 공정에서 분리부(ROP1, ROP2)들의 이격된 간격이 설계치와 오차가 생겨 발생할 수 있는 제1 전극(RME1)의 분리 불량을 방지할 수 있다.
표시 장치(10_2, 10_3)는 전압 배선(VL1, VL2, VL3, VL4)들의 배치에 따라 전극 컨택홀(CTD, CTS, CTA)들, 및 더미 패턴(EP)의 배치와 전극(RME) 배치가 다를 수 있다. 나아가 뱅크층(BNL)의 배치 설계를 달리하여 전극(RME)들의 배치, 또는 분리부(ROP1, ROP2)들의 배치를 제조 공정에서 유리하도록 설계할 수 있다. 또한, 제1 전극(RME1) 분리 공정에서 발생할 수 있는 잔사에 의한 불량을 방지할 수 있다.
도 22는 다른 실시예에 따른 표시 장치의 일 화소에 배치된 전극들을 나타내는 평면도이다.
도 22를 참조하면, 일 실시예에 따른 표시 장치(10_4)는 복수의 서브 영역(SA1, SA2)에 배치된 제1 전극 라인(RL1)을 더 포함하고, 각 서브 화소(SPXn)에 배치된 제1 전극(RME1)들은 제1 전극 라인(RL1)과 이격되어 배치될 수 있다. 표시 장치(10_4)는 서로 다른 서브 화소(SPXn)에 배치된 제1 전극(RME1)들을 분리하는 분리부(ROP)가 제1 전극 라인(RL1)과 제1 전극(RME1) 사이에 배치된 점에서 상술한 실시예들과 차이가 있다.
표시 장치(10_4)는 제1 전극(RME1)이 발광 영역(EMA)에 배치된 전극 메인부(RM_A) 및 전극 메인부(RM_A)와 전기적으로 연결되어 뱅크층(BNL) 및 서브 영역(SA1, SA2) 일부에 배치된 전극 연장부(RM_E1)를 포함할 수 있다. 전극 메인부(RM_A)에 대한 설명은 상술한 실시예들과 동일할 수 있다. 전극 연장부(RM_E1)는 전극 메인부(RM_A)로부터 연장된 부분으로서, 뱅크층(BNL)과 중첩하여 제1 전극 컨택홀(CTD)이 배치되고 서브 영역(SA1, SA2)에서 제1 전극 라인(RL1)과 이격된 부분일 수 있다. 제1 전극(RME1)의 전극 메인부(RM_A)와 전극 연장부(RM_E1)는 실질적으로 일체화된 제1 전극(RME1) 중 배치된 위치에 따라 구분된 부분들일 수 있다.
제1 전극 라인(RL1)은 제1 방향(DR1)으로 연장되어 복수의 서브 영역(SA1, SA2)들을 가로질러 배치될 수 있다. 제1 전극 라인(RL1)이 제1 서브 영역(SA1)에 배치된 실시예에서, 제1 전극(RME1)은 발광 영역(EMA) 및 제1 서브 영역(SA1)에 걸쳐 배치되고, 제1 전극(RME1)과 제1 전극 라인(RL1) 사이의 분리부(ROP)들은 제1 서브 영역(SA1)에 배치될 수 있다. 제1 전극 라인(RL1)은 더미 패턴(EP)과 일체화될 수 있고, 더미 패턴(EP)을 통해 제3 전압 배선(VL3)과 전기적으로 연결될 수 있다.
제1 전극(RME1)은 전극 연장부(RM_E1) 중 뱅크층(BNL)과 중첩된 부분에서 제1 전극 컨택홀(CTD)을 통해 제2 전극 패턴(CSE2)과 접촉할 수 있다. 제1 전극(RME1)은 전극 연장부(RM_E1) 중 서브 영역(SA1, SA2)에 배치된 부분에서 제1 컨택부(CT1)를 통해 제1 연결 전극(CNE1)과 접촉할 수 있다.
도 4 내지 도 8의 표시 장치(10)는 제1 전극(RME1)이 전극 메인부(RM_A), 제1 전극 연결부(RM_C1) 및 전극 단편부(RM_P)를 포함하고, 서로 다른 서브 화소(SPXn)에 배치된 제1 전극(RME1)들은 전극 단편부(RM_P)들 사이에 배치된 분리부(ROP)를 기준으로 서로 이격되어 배치될 수 있다. 이는 복수의 제1 전극(RME1)들이 전극 단편부(RM_P)가 서로 전기적으로 연결되어 도 22의 제1 전극 라인(RL1)과 같이 하나의 전극으로 형성되었다가, 제1 전극 라인(RL1)을 복수의 전극 단편부(RM_P)로 분리되어 형성된 것일 수 있다.
반면, 도 22의 표시 장치(10_4)는 제1 전극 라인(RL1)을 통해 서로 전기적으로 연결되어 형성된 제1 전극(RME1)들이 제1 전극 라인(RL1)으로부터 분지된 부분이 분리되어 형성된 것일 수 있다. 표시 장치(10_4)는 제1 전극(RME1)을 제1 전극 라인(RL1)으로 분리하여 형성함으로써, 분리부(ROP)의 형성 위치를 정형화할 수 있고, 더미 패턴(EP)을 분리하기 위한 분리 공정이 생략될 수 있다. 예를 들어, 제1 전극 라인(RL1)은 분리부(ROP)에 의해 제1 전극(RME1)과 전기적으로 분리되고, 더미 패턴(EP)을 제1 전극(RME1)으로부터 전기적으로 절연하는 추가의 공정이 생략될 수 있다.
도 23은 다른 실시예에 따른 표시 장치의 일 화소에 배치된 전극들 및 연결 전극들을 나타내는 평면도이다.
도 23을 참조하면, 표시 장치(10_5)는 제3 연결 전극(CNE3)이 생략되고, 서로 다른 발광 소자(ED1, ED2)와 접촉하는 제1 연결 전극(CNE1) 및 제2 연결 전극(CNE2)을 포함할 수 있다. 일 실시예에 따르면, 표시 장치(10_1)는 제1 연결 전극(CNE1) 및 제2 연결 전극(CNE2)이 각각 복수의 연장부(CN_E1, CN_E2, CN_E3, CN_E4)와 연결부(CN_B1, CN_B2)를 포함할 수 있다.
제1 연결 전극(CNE1)은 제2 방향(DR2)으로 연장된 제1 연장부(CN_E1)와 제2 연장부(CN_E2), 및 제1 연장부(CN_E1)와 제2 연장부(CN_E2)들을 전기적으로 연결하는 제1 연결부(CN_B1)를 포함할 수 있다. 제1 연장부(CN_E1)는 발광 영역(EMA) 내에서 제1 전극(RME1) 상에 배치되고 제1 발광 소자(ED1)와 접촉할 수 있다. 제2 연장부(CN_E2)는 발광 영역(EMA)에서 제2 전극(RME2)의 제1 전극 분지부(RM_B1) 상에 배치되고 제2 발광 소자(ED2)와 접촉할 수 있다. 제1 연결부(CN_B1)는 뱅크층(BNL) 상에서 제1 방향(DR1)으로 연장된 부분을 포함하여 제1 연장부(CN_E1)와 제2 연장부(CN_E2)를 전기적으로 연결할 수 있다. 제1 연결부(CN_B1)는 제2 방향(DR2)으로 연장되어 서브 영역(SA1, SA2)까지 배치된 부분을 포함하여, 서브 영역(SA1, SA2)에서 제1 컨택부(CT1)를 통해 제1 전극(RME1)과 접촉할 수 있다. 제1 전극(RME1)의 전극 단편부(RM_P)가 제1 서브 영역(SA1)에 배치된 실시예에서, 제1 연결 전극(CNE1)은 발광 영역(EMA)과 제1 서브 영역(SA1)에 걸쳐 배치되며, 제1 서브 영역(SA1)에 형성된 제1 컨택부(CT1)를 통해 제1 전극(RME1)과 접촉할 수 있다. 제1 연결 전극(CNE1)은 제3 절연층(PAS3) 상에 배치된 제2 연결 전극층을 형성할 수 있고, 제1 컨택부(CT1)는 제1 절연층(PAS1), 제2 절연층(PAS2) 및 제3 절연층(PAS3)을 관통할 수 있다.
제2 연결 전극(CNE2)은 제2 방향(DR2)으로 연장된 제3 연장부(CN_E3)와 제4 연장부(CN_E4), 및 제3 연장부(CN_E3)와 제4 연장부(CN_E4)들을 전기적으로 연결하는 제2 연결부(CN_B2)를 포함할 수 있다. 제3 연장부(CN_E3)는 발광 영역(EMA) 내에서 제2 전극(RME2)의 제2 전극 분지부(RM_B2) 상에 배치되고 제1 발광 소자(ED1)와 접촉할 수 있다. 제4 연장부(CN_E4)는 발광 영역(EMA)에서 제1 전극(RME1) 상에 배치되고 제2 발광 소자(ED2)와 접촉할 수 있다. 제2 연결부(CN_B2)는 뱅크층(BNL) 상에서 제1 방향(DR1)으로 연장된 부분을 포함하여 제3 연장부(CN_E3)와 제4 연장부(CN_E4)를 전기적으로 연결할 수 있다. 제2 연결부(CN_B2)는 제2 방향(DR2)으로 연장되어 서브 영역(SA1, SA2)까지 배치된 부분을 포함하여, 서브 영역(SA1, SA2)에서 제2 컨택부(CT2)를 통해 제2 전극(RME2)과 접촉할 수 있다. 제2 전극(RME2)의 전극 줄기부(RM_S)가 제2 서브 영역(SA2)에 배치된 실시예에서, 제2 연결 전극(CNE2)은 발광 영역(EMA)과 제2 서브 영역(SA2)에 걸쳐 배치되며, 제2 서브 영역(SA2)에 형성된 제2 컨택부(CT2)를 통해 제2 전극(RME2)과 접촉할 수 있다. 제2 연결 전극(CNE2)은 제2 절연층(PAS2)과 제3 절연층(PAS3) 사이에 배치된 제1 연결 전극층을 형성할 수 있고, 제2 컨택부(CT2)는 제1 절연층(PAS1), 및 제2 절연층(PAS2)을 관통할 수 있다.
제1 연결 전극(CNE1)은 제1 발광 소자(ED1)의 제1 단부 및 제2 발광 소자(ED2)의 제1 단부와 접촉할 수 있다. 제2 연결 전극(CNE2)은 제1 발광 소자(ED1)의 제2 단부 및 제2 발광 소자(ED2)의 제2 단부와 접촉할 수 있다. 상술한 실시예들과 달리, 제1 발광 소자(ED1)와 제2 발광 소자(ED2)는 전기적으로 서로 병렬로 전기적으로 연결될 수 있다.
도 24는 다른 실시예에 따른 표시 장치의 일 화소에 배치된 전극들 및 연결 전극들을 나타내는 평면도이다. 도 25는 도 24의 N7-N7'선을 따라 자른 단면도이다.
도 24 및 도 25를 참조하면, 일 실시예에 따른 표시 장치(10_6)는 제1 전극(RME1)의 전극 메인부(RM_A)가 상대적으로 얇은 폭을 갖고 제1 뱅크 패턴(BP1) 일부를 덮지 않을 수 있다. 제2 전극(RME2)의 전극 분지부(RM_B1, RM_B2)들과 유사하게, 제1 전극(RME1)은 전극 메인부(RM_A)가 전극 분지부(RM_B1, RM_B2)와 동일한 폭을 가질 수 있고, 제1 뱅크 패턴(BP1)의 가장 자리, 또는 에지부만 덮을 수 있다.
발광 소자(ED)는 연결 전극(CNE)과의 접촉을 통해 전극(RME)과 전기적으로 연결될 수 있다. 전극(RME)은 반드시 뱅크 패턴(BP1, BP2)들을 덮지 않더라도 발광 소자(ED)와 전기적으로 연결될 수 있고, 발광 소자(ED)에서 방출하는 광을 반사하기 위해 뱅크 패턴(BP1, BP2)의 경사진 측면 상에만 배치될 수도 있다. 제1 전극(RME1)은 전극 메인부(RM_A)가 제1 뱅크 패턴(BP1) 상면 일부를 노출할 수 있고, 제1 절연층(PAS1)은 제1 뱅크 패턴(BP1)과 직접 접촉할 수도 있다. 표시 장치(10_5)는 반사율이 높은 재료를 포함하는 전극(RME)이 불필요하게 배치되는 면적이 감소하여 외부 광에 대한 반사를 줄일 수 있다.
도 26은 다른 실시예에 따른 표시 장치의 일 화소에 배치된 전극들을 나타내는 평면도이다. 도 27은 도 26의 N8-N8'선 및 N9-N9'선을 따라 자른 단면도이다. 도 27은 도 26의 제2 전극 컨택홀(CTS) 및 제3 전극 컨택홀(CTA)을 가로지르는 단면을 도시하고 있다.
도 26 및 도 27을 참조하면, 일 실시예에 따른 표시 장치(10_7)는 제3 전압 배선(VL3) 및 제4 전압 배선(VL4)이 생략될 수 있다. 제2 전극(RME2)은 제2 전극 컨택홀(CTS)을 통해 제2 전압 배선(VL2)과 직접 전기적으로 연결되고, 더미 패턴(EP)은 제3 전극 컨택홀(CTA)을 통해 제1 전압 배선(VL1)과 직접 전기적으로 연결될 수 있다. 제1 전극 컨택홀(CTD)은 비아층(VIA) 및 제1 보호층(PV1)을 관통하는 것과 달리, 제2 전극 컨택홀(CTS) 및 제3 전극 컨택홀(CTA)은 비아층(VIA), 제1 보호층(PV1), 제1 층간 절연층(IL1), 및 버퍼층(BL)을 관통하여 제1 도전층의 제1 전압 배선(VL1) 및 제2 전압 배선(VL2)을 노출할 수 있다. 제2 전극(RME2)과 더미 패턴(EP)은 각각 제2 전압 배선(VL2) 및 제1 전압 배선(VL1)과 직접 접촉할 수 있다.
일 실시예에 따르면, 표시 장치(10)는 발광 소자(ED)들 상에 배치된 컬러 제어 구조물(도 28의 'TPL', 'WCL1', 'WCL2') 및 컬러 필터층(도 28의 'CFL1', 'CFL2', 'CFL3')을 더 포함할 수 있다. 발광 소자(ED)에서 방출된 광은 컬러 제어 구조물(TPL, WCL1, WCL2)과 컬러 필터층(CFL1, CFL2, CFL3)을 거쳐 출사될 수 있으며, 각 서브 화소(SPXn)마다 동일한 종류의 발광 소자(ED)들이 배치되더라도 출사된 광의 색은 서브 화소(SPXn)마다 다를 수 있다.
도 28은 일 실시예에 따른 표시 장치의 단면도이다.
도 28을 참조하면, 표시 장치(10)는 제1 기판(SUB)과 대향하는 제2 기판(DS)을 포함하고, 제2 기판(DS)의 일 면 상에 배치된 컬러 필터층(CFL1, CFL2, CFL3)과 컬러 제어 구조물(TPL, WCL1, WCL1)을 포함할 수 있다. 제1 기판(SUB) 상에는 제3 절연층(PAS3)과 연결 전극(CNE1, CNE2)들 상에 배치된 복수의 봉지층(EN; EN1, EN2, EN3)을 포함할 수 있다. 제1 기판(SUB)과 제2 기판(DS)은 실링 부재(SM)를 통해 상호 합착될 수 있다.
제1 기판(SUB) 상에 배치된 봉지층(EN)은 발광 소자(ED)들 상에서 제3 절연층(PAS3)과 연결 전극(CNE1, CNE2, CNE3)들을 덮도록 배치될 수 있다. 봉지층(EN)은 제1 기판(SUB) 상에 전면적으로 배치되며, 제1 기판(SUB) 상에 배치된 부재들을 완전하게 커버할 수 있다.
봉지층(EN)은 제3 절연층(PAS3) 상에 순차적으로 적층된 제1 봉지층(EN1), 제2 봉지층(EN2) 및 제3 봉지층(EN3)을 포함할 수 있다. 제1 봉지층(EN1)과 제3 봉지층(EN3)은 무기물 절연성 물질을 포함하고, 제2 봉지층(EN2)은 유기물 절연성 물질을 포함할 수 있다. 예를 들어, 제1 봉지층(EN1)과 제3 봉지층(EN3)은 각각 실리콘 질화물, 알루미늄 질화물, 지르코늄 질화물, 티타늄 질화물, 하프늄 질화물, 탄탈륨 질화물, 실리콘 산화물, 알루미늄 산화물, 티타늄 산화물, 주석 산화물, 세륨 산화물, 실리콘 산질화물(SiOxNy), 리튬 플로라이드 등 중에서 적어도 어느 하나를 포함할 수 있다. 제2 봉지층(EN2)은 아크릴계 수지, 메타크릴계 수지, 폴리이소프렌, 비닐계 수지, 에폭시계 수지, 우레탄계 수지, 셀룰로오스계 수지 및 페릴렌계 수지 등 중에서 적어도 어느 하나를 포함할 수 있다. 다만, 봉지층(EN)의 구조 및 재료가 상술한 바에 제한되지 않으며, 그 적층 구조나 재료는 다양하게 변형될 수 있다.
봉지층(EN) 상에는 제2 기판(DS) 상의 컬러 필터층(CFL1, CFL2, CFL3) 및 컬러 제어 구조물(TPL, WCL1, WCL2)이 배치될 수 있다. 도 28의 실시예는 컬러 필터층(CFL1, CFL2, CFL3)과 컬러 제어 구조물(TPL, WCL1, WCL2)이 각각 제2 기판(DS)의 일 면 상에 형성되고, 제2 기판(DS)은 발광 소자(ED)들이 배치된 제1 기판(SUB)과 실링 부재(SM)에 의해 합착될 수 있다.
표시 장치(10)는 컬러 필터층(CFL1, CFL2, CFL3)이 배치되어 광이 출사되는 복수의 투광 영역(TA1, TA2, TA3)과, 투광 영역(TA1, TA2, TA3)들 사이에서 광이 출사되지 않는 차광 영역(BA)을 포함할 수 있다. 투광 영역(TA1, TA2, TA3)은 각 서브 화소(SPXn)의 발광 영역(EMA) 중 일부분에 대응되어 위치할 수 있고, 차광 영역(BA)은 투광 영역(TA1, TA2, TA3) 이외의 영역일 수 있다. 후술할 바와 같이, 투광 영역(TA1, TA2, TA3)과 차광 영역(BA)은 차광 부재(BM)에 의해 구분될 수 있다.
제2 기판(DS)은 제1 기판(SUB)과 이격 대향할 수 있다. 제2 기판(DS)은 투광성을 갖는 재질로 이루어질 수 있다. 몇몇 실시예에서 제2 기판(DS)은 유리기판 또는 플라스틱 기판을 포함할 수 있다. 또는, 제2 기판(DS)은 유리기판 또는 플라스틱 기판 상에 위치하는 별도의 층, 예시적으로 무기막 등의 절연층 등을 더 포함할 수도 있다. 제2 기판(DS)에는 도면에 도시된 바와 같이 복수의 투광 영역(TA1, TA2, TA3) 및 차광 영역(BA)이 정의될 수 있다.
차광 부재(BM)는 제2 기판(DS)의 양 면 중, 제1 기판(SUB)과 대향하는 일 면 상에 배치될 수 있다. 차광 부재(BM)는 제2 기판(DS)의 일 면을 부분적으로 노출하도록 격자형 패턴으로 형성될 수 있다. 표시 장치(10)에서 차광 부재(BM)는 평면도 상 뱅크층(BNL)들에 더하여 각 서브 화소(SPXn)의 서브 영역(SA)들을 덮도록 배치될 수 있다. 예를 들어, 차광 부재(BM)는 투광 영역(TA1, TA2, TA3)에 배치되지 않고, 컬러 필터(CFL1, CFL2, CFL3)들은 투광 영역(TA1, TA2, TA3)에서 광을 출광할 수 있다. 차광 부재(BM)가 배치되지 않은 영역은 컬러 필터층(CFL1, CFL2, CFL3)이 배치되어 광이 출사되는 투광 영역(TA1, TA2, TA3)이고, 차광 부재(BM)가 배치된 영역은 광의 출사가 차단되는 차광 영역(BA)일 수 있다. 예를 들어, 차광 부재(BM)는 차광 영역(BA)에 배치되고, 광의 투과를 차단할 수 있다.
차광 부재(BM)는 광을 흡수할 수 있는 유기 물질을 포함하여 이루어질 수 있다. 차광 부재(BM)는 외광을 흡수함으로써 외광 반사로 인한 색의 왜곡을 저감시킬 수 있다. 예를 들어, 차광 부재(BM)는 표시 장치(10)의 블랙 매트릭스로 사용되는 물질로 이루어지고, 가시광 파장을 모두 흡수할 수 있다. 차광 영역(BM)과 표시 장치(10)의 블랙 매트릭스는 동일한 재료를 포함할 수 있다.
몇몇 실시예에서, 표시 장치(10)는 차광 부재(BM)가 생략되고 가시광 파장 중 특정 파장의 빛은 흡수하고, 다른 특정 파장의 빛은 투과시키는 재료로 대체될 수도 있다. 차광 부재(BM)는 컬러 필터층(CFL1, CFL2, CFL3) 중 적어도 어느 하나와 동일한 재료를 포함하는 컬러 패턴으로 대체될 수 있다. 예를 들어, 차광 부재(BM)가 배치된 영역에는 어느 한 컬러 필터층의 재료를 포함한 컬러 패턴이 배치되거나, 복수의 컬러 패턴이 적층된 구조를 가질 수 있다. 이에 대한 설명은 다른 실시예가 참조된다.
복수의 컬러 필터층(CFL1, CFL2, CFL3)은 제2 기판(DS)의 일 면 상에 배치될 수 있다. 복수의 컬러 필터층(CFL1, CFL2, CFL3)은 각각 제2 기판(DS)의 일 면 상에서 차광 부재(BM)가 개구하는 영역에 대응되어 배치될 수 있다. 서로 다른 컬러 필터층(CFL1, CFL2, CFL3)들은 차광 부재(BM)를 사이에 두고 서로 이격 배치될 수 있으나, 이에 제한되지 않는다, 몇몇 실시예에서 컬러 필터층(CFL1, CFL2, CFL3)들은 일부분이 차광 부재(BM) 상에 배치되어 차광 부재(BM) 상에서 서로 이격될 수 있고, 또 다른 실시예에서 컬러 필터층(CFL1, CFL2, CFL3)들은 서로 부분적으로 중첩할 수도 있다.
컬러 필터층(CFL1, CFL2, CFL3)은 제1 서브 화소(SPX1)에 배치되는 제1 컬러 필터층(CFL1), 제2 서브 화소(SPX2)에 배치되는 제2 컬러 필터층(CFL2) 및 제3 서브 화소(SPX3)에 제3 컬러 필터층(CFL3)을 포함할 수 있다. 컬러 필터층(CFL1, CFL2, CFL3)은 투광 영역(TA1, TA2, TA3) 또는 발광 영역(EMA)에 대응한 섬형의 패턴으로 형성될 수 있다. 다만, 이에 제한되지 않는다. 컬러 필터층(CFL1, CFL2, CFL3)은 선형의 패턴을 형성할 수도 있다.
컬러 필터층(CFL1, CFL2, CFL3)은 특정 파장대의 광 이외의 다른 파장대의 광을 흡수하는 염료나 안료 같은 색재(colorant)를 포함할 수 있다. 컬러 필터층(CFL1, CFL2, CFL3)은 각 서브 화소(SPXn)마다 배치되어 해당 서브 화소(SPXn)에서 컬러 필터층(CFL1, CFL2, CFL3)으로 입사되는 광 중 일부만을 투과시킬 수 있다. 표시 장치(10)의 각 서브 화소(SPXn)에서는 컬러 필터층(CFL1, CFL2, CFL3)이 투과하는 광만이 선택적으로 표시될 수 있다. 예시적인 실시예에서, 제1 컬러 필터층(CFL1)은 적색 컬러 필터층이고, 제2 컬러 필터층(CFL2)은 녹색 컬러 필터층이고, 제3 컬러 필터층(CFL3)은 청색 컬러 필터층일 수 있다. 발광 소자(ED)에서 방출된 광들은 컬러 제어 구조물(TPL, WCL1, WCL2)을 통과하여 컬러 필터층(CFL1, CFL2, CFL3)을 통해 출사될 수 있다.
제1 캡핑층(CPL1)은 복수의 컬러 필터층(CFL1, CFL2, CFL3)들 및 차광 부재(BM) 상에 배치될 수 있다. 제1 캡핑층(CPL1)은 외부로부터 수분 또는 공기 등의 불순물이 침투하여 컬러 필터층(CFL1, CFL2, CFL3)을 손상시키거나 오염시키는 것을 방지할 수 있다. 제1 캡핑층(CPL1)은 무기물 절연성 물질로 이루어질 수 있다.
상부 뱅크층(UBN)은 제1 캡핑층(CPL1)의 일 면 상에서 차광 부재(BM)와 중첩하도록 배치될 수 있다. 상부 뱅크층(UBN)은 제1 방향(DR1) 및 제2 방향(DR2)으로 연장된 부분을 포함하여 격자형 패턴으로 배치될 수 있다. 상부 뱅크층(UBN)은 투광 영역(TA1, TA2, TA3)에 대응하여 컬러 필터층(CFL1, CFL2, CFL3)이 배치된 부분을 둘러쌀 수 있다. 상부 뱅크층(UBN)은 컬러 제어 구조물(TPL, WCL1, WCL2)이 배치되는 영역을 형성할 수 있다.
컬러 제어 구조물(TPL, WCL1, WCL2)은 제1 캡핑층(CPL1)의 일 면 상에서 상부 뱅크층(UBN)이 둘러싸는 영역 내에 배치될 수 있다. 컬러 제어 구조물(TPL, WCL1, WCL2)들은 상부 뱅크층(UBN)이 둘러싸는 투광 영역(TA1, TA2, TA3)에 배치되어 표시 영역(DPA)에서 섬형의 패턴을 형성할 수 있다. 다만, 이에 제한되지 않고, 컬러 제어 구조물(TPL, WCL1, WCL2)은 각각 일 방향으로 연장되어 복수의 서브 화소(SPXn)들에 걸쳐 배치됨으로써 선형의 패턴을 형성할 수도 있다.
각 서브 화소(SPXn)의 발광 소자(ED)가 제3 색의 청색광을 방출하는 실시예에서, 컬러 제어 구조물(TPL, WCL1, WCL2)은 제1 투광 영역(TA1)에 대응되어 제1 서브 화소(SPX1) 상에 배치된 제1 파장 변환층(WCL1), 제2 투광 영역(TA2)에 대응되어 제2 서브 화소(SPX2) 상에 배치된 제2 파장 변환층(WCL2) 및 제3 투광 영역(TA3)에 대응되어 제3 서브 화소(SPX3) 상에 배치된 투광층(TPL)을 포함할 수 있다.
제1 파장 변환층(WCL1)은 제1 베이스 수지(BRS1) 및 제1 베이스 수지(BRS1) 내에 배치된 제1 파장 변환 물질(WCP1)을 포함할 수 있다. 제2 파장 변환층(WCL2)은 제2 베이스 수지(BRS2) 및 제2 베이스 수지(BRS2) 내에 배치된 제2 파장 변환 물질(WCP2)을 포함할 수 있다. 제1 파장 변환층(WCL1)과 제2 파장 변환층(WCL2)은 발광 소자(ED)에서 입사되는 제3 색의 청색광의 파장을 변환시켜 투과시킨다. 제1 파장 변환층(WCL1)과 제2 파장 변환층(WCL2)은 각 베이스 수지에 포함된 산란체(SCP)를 더 포함하고, 산란체(SCP)는 파장 변환 효율을 증가시킬 수 있다.
투광층(TPL)은 제3 베이스 수지(BRS3) 및 제3 베이스 수지(BSR3) 내에 배치된 산란체(SCP)를 포함할 수 있다. 투광층(TPL)은 발광 소자(ED)에서 입사되는 제3 색의 청색광의 파장을 유지한 채 투과시킨다. 투광층(TPL)의 산란체(SCP)는 투광층(TPL)을 통해 출사되는 빛의 출사 경로를 조절하는 역할을 할 수 있다. 투광층(TPL)은 파장 변환 물질을 불포함할 수 있다.
산란체(SCP)는 금속 산화물 입자 또는 유기 입자일 수 있다. 상기 금속 산화물로는 산화 티타늄(TiO2), 산화 지르코늄(ZrO2), 산화 알루미늄(Al2O3), 산화 인듐(In2O3), 산화 아연(ZnO) 또는 산화 주석(SnO2) 등이 예시될 수 있고, 상기 유기 입자 재료로는 아크릴계 수지 또는 우레탄계 수지 등이 예시될 수 있다.
제1 내지 제3 베이스 수지(BRS1, BRS2, BRS3)는 투광성 유기 물질을 포함할 수 있다. 예를 들어, 제1 내지 제3 베이스 수지(BRS1, BRS2, BRS3)는 에폭시계 수지, 아크릴계 수지, 카도계 수지 또는 이미드계 수지 등을 포함하여 이루어질 수 있다. 제1 내지 제3 베이스 수지(BRS1, BRS2, BRS3)는 모두 동일한 물질로 이루어질 수 있지만, 이에 제한되지 않는다.
제1 파장 변환 물질(WCP1)은 제3 색의 청색광을 제1 색의 적색광으로 변환하고, 제2 파장 변환 물질(WCP2)은 제3 색의 청색광을 제2 색의 녹색광으로 변환하는 물질일 수 있다. 제1 파장 변환 물질(WCP1)과 제2 파장 변환 물질(WCP2)은 양자점, 양자 막대, 형광체 등일 수 있다. 상기 양자점은 IV족계 나노 결정, II-VI족계 화합물 나노 결정, III-V족계 화합물 나노 결정, IV-VI족계 나노 결정 또는 이들의 조합을 포함할 수 있다.
한편, 도면에서는 컬러 제어 구조물(TPL, WCL1, WCL2)의 각 층들의 상면이 굴곡지게 형성되어 제1 뱅크(BNL1)와 인접한 가장자리 부분이 중심부보다 높은 경우가 예시되어 있으나, 이에 제한되지 않는다. 컬러 제어 구조물(TPL, WCL1, WCL2)의 각 층들은 상면이 평탄하게 형성되거나, 도면과 달리 중심부가 더 높게 형성될 수도 있다.
각 서브 화소(SPXn)의 발광 소자(ED)는 동일한 제3 색의 청색광을 방출할 수 있고, 각 서브 화소(SPXn)에서 출사되는 광은 서로 다른 색의 광일 수 있다. 예를 들어, 제1 서브 화소(SPX1)에 배치된 발광 소자(ED)에서 방출된 광은 제1 파장 변환층(WCL1)으로 입사되고, 제2 서브 화소(SPX2)에 배치된 발광 소자(ED)에서 방출된 광은 제2 파장 변환층(WCL2)으로 입사되며, 제3 서브 화소(SPX3)에 배치된 발광 소자(ED)에서 방출된 광은 투광층(TPL)으로 입사된다. 제1 파장 변환층(WCL1)으로 입사된 광은 적색광으로 변환되고 제2 파장 변환층(WCL2)으로 입사된 광은 녹색광으로 변환되며, 투광층(TPL)으로 입사된 광은 파장 변환 없이 동일한 청색광으로 투과될 수 있다. 각 서브 화소(SPXn)는 동일한 색의 광을 방출하는 발광 소자(ED)들을 포함하더라도, 그 상부에 배치된 컬러 제어 구조물(TPL, WCL1, WCL2)의 배치에 따라 서로 다른 색의 광을 출사할 수 있다.
제1 서브 화소(SPX1)에 배치된 발광 소자(ED)는 제3 색의 청색광을 방출하고, 상기 광은 봉지층(EN), 제2 캡핑층(CPL2)을 통과하여 제1 파장 변환층(WCL1)으로 입사될 수 있다. 제1 파장 변환층(WCL1)의 제1 베이스 수지(BRS1)는 투명한 재료로 이루어지고 상기 광 중 일부는 제1 베이스 수지(BRS1)를 투과하여 그 상부에 배치된 제1 캡핑층(CPL1)으로 입사될 수 있다. 다만, 상기 광 중 적어도 일부는 제1 베이스 수지(BRS1) 내에 배치된 산란체(SCP) 및 제1 파장 변환 물질(WCP1)로 입사되고, 상기 광은 산란 및 파장이 변환되어 적색광으로 제1 캡핑층(CPL1)으로 입사될 수 있다. 제2 캡핑층(CPL2)으로 입사된 광들은 제1 컬러 필터층(CFL1)으로 입사되고, 제1 컬러 필터층(CFL1)은 적색광을 제외한 다른 광들은 투과를 차단할 수 있다. 이에 따라, 제1 서브 화소(SPX1)에서는 적색광이 출사될 수 있다.
이와 유사하게, 제2 서브 화소(SPX2)에 배치된 발광 소자(ED)에서 방출된 광들은 봉지층(EN), 제2 캡핑층(CPL2), 제2 파장 변환층(WCL2), 제1 캡핑층(CPL1), 및 제2 컬러 필터층(CFL2)을 지나 녹색광으로 출사될 수 있다.
제3 서브 화소(SPX3)에 배치된 발광 소자(ED)는 제3 색의 청색광을 방출하고, 상기 광은 봉지층(EN), 제2 캡핑층(CPL2)을 통과하여 투광층으로 입사될 수 있다. 투광층(TPL)의 제3 베이스 수지(BRS3)는 투명한 재료로 이루어지고 상기 광 중 일부는 제3 베이스 수지(BRS3)를 투과하여 그 상부에 배치된 제1 캡핑층(CPL1)으로 입사될 수 있다. 제1 캡핑층(CPL1)으로 입사된 광들은 제1 캡핑층(CPL1)을 통과하여 제3 컬러 필터층(CFL3)으로 입사되고, 제3 컬러 필터층(CFL3)은 청색광을 제외한 다른 광들은 투과를 차단할 수 있다. 이에 따라, 제3 서브 화소(SPX3)에서는 청색광이 출사될 수 있다.
일 실시예에 따른 표시 장치(10)는 발광 소자(ED)들의 상부에 배치되는 컬러 제어 구조물(TPL, WCL1, WCL2)과 컬러 필터층(CFL1, CFL2, CFL3)을 포함하여, 각 서브 화소(SPXn)마다 동일한 종류의 발광 소자(ED)들이 배치되더라도 서로 다른 색의 광을 표시할 수 있다.
도 28의 실시예에서는 컬러 필터층(CFL1, CFL2, CFL3)과 컬러 제어 구조물(TPL, WCL1, WCL2)이 각각 제2 기판(DS) 상에 형성되어 제1 기판(SUB)과 실링 부재(SM)를 통해 합착된 것이 예시되어 있으나, 이에 제한되지 않는다. 다른 실시예에 따르면, 컬러 제어 구조물(TPL, WCL1, WCL2)은 제1 기판(SUB) 상에 직접 형성될 수 있고, 또는 컬러 필터층(CFL1, CFL2, CFL3)도 제1 기판(SUB) 상에 형성되어 제2 기판(DS)은 생략될 수 있다.
도 29 내지 도 31은 다른 실시예에 따른 표시 장치의 단면도들이다.
도 29를 참조하면, 표시 장치(10)는 컬러 제어 구조물(TPL, WCL1, WCL2)과 상부 뱅크층(UBN)은 제1 기판(SUB) 상에 형성되고, 컬러 필터층(CFL1, CFL2, CFL3)은 제2 기판(DS) 상에 형성될 수 있다. 본 실시예는 컬러 제어 구조물(TPL, WCL1, WCL2)의 배치가 다른 점에서 도 28의 실시예와 차이가 있다.
제3 절연층(PAS3), 연결 전극(CNE1, CNE2)들 및 뱅크층(BNL) 상에는 제4 절연층(PAS4)이 더 배치될 수 있다. 제4 절연층(PAS4)은 도 28의 실시예에서 제1 봉지층(EN1)과 유사하게 제1 기판(SUB) 상에 배치된 층들을 모두 보호할 수 있다. 다만, 제4 절연층(PAS4)은 생략될 수 있다.
상부 뱅크층(UBN)은 제4 절연층(PAS4) 상에 직접 배치되며, 뱅크층(BNL)과 두께 방향으로 중첩하도록 배치된다. 상부 뱅크층(UBN)은 적어도 발광 영역(EMA)을 둘러싸도록 배치되며, 컬러 제어 구조물(TPL, WCL1, WCL2)은 발광 영역(EMA)에 대응되어 배치될 수 있다. 또는, 컬러 제어 구조물(TPL, WCL1, WCL2)은 선형의 패턴으로 형성되어 복수의 발광 영역(EMA)들에 걸쳐 배치될 수도 있다.
컬러 제어 구조물(TPL, WCL1, WCL2)은 제4 절연층(PAS4) 상에 직접 배치될 수 있다. 표시 장치(10)는 하나의 제1 기판(SUB) 상에 광을 방출하는 발광 소자(ED)와 컬러 제어 구조물(TPL, WCL1, WCL2)들이 연속적으로 배치될 수 있다. 상부 뱅크층(UBN)은 소정의 높이를 갖고 발광 소자(ED)들이 배치된 영역을 둘러싸도록 배치되고, 컬러 제어 구조물(TPL, WCL1, WCL2)의 베이스 수지(BRS1, BRS2, BRS3)는 상부 뱅크층(UBN)이 둘러싸는 영역에서 제4 절연층(PAS4) 상에 직접 배치될 수 있다. 컬러 제어 구조물(TPL, WCL1, WCL2)의 산란체(SCP) 및 파장 변환 물질(WCP1, WCP2)은 각 베이스 수지(BRS1, BRS2, BRS3) 내에서 발광 소자(ED)의 주변에 위치할 수 있다.
상부 뱅크층(UBN)과 컬러 제어 구조물(TPL, WCL1, WCL2) 상에는 제2 캡핑층(CPL2)이 배치된다. 제1 기판(SUB) 상에는 회로층(CCL)을 형성하는 공정, 및 발광 소자(ED)들과 전극(RME)들을 형성하는 공정 이후에 컬러 제어 구조물(TPL, WCL1, WCL2)을 형성하는 공정까지 수행될 수 있다. 제2 기판(DS)의 일 면 상에는 컬러 필터층(CFL1, CFL2, CFL3), 차광 부재(BM), 및 제1 캡핑층(CPL1)이 배치되고, 제2 기판(DS)은 컬러 제어 구조물(TPL, WCL1, WCL2)이 형성된 제1 기판(SUB)과 실링 부재(SM)를 통해 상호 합착될 수 있다. 본 실시예는 발광 소자(ED)와 컬러 제어 구조물(TPL, WCL1, WCL2) 사이의 간격이 좁아짐에 따라 색 변환 효율이 증가하는 이점이 있다. 또한, 제4 절연층(PAS4) 상에 컬러 제어 구조물(TPL, WCL1, WCL2)이 직접 배치됨에 따라, 봉지층(EN)이 생략될 수 있다.
도 30을 참조하면, 표시 장치(10)는 제1 기판(SUB) 상에 발광 소자(ED)들이 배치되고, 그 상부에 컬러 제어 구조물(TPL, WCL1, WCL2)과 컬러 필터층(CFL1, CFL2, CFL3)이 순차적으로 배치될 수 있다. 본 실시예는 별도의 제2 기판(DS)을 준비하지 않고 제1 기판(SUB) 상에 각 층들을 모두 형성할 수 있으며, 제2 기판(DS)과 실링 부재(SM)가 생략된 점에서 도 29의 실시예와 차이가 있다.
컬러 제어 구조물(TPL, WCL1, WCL2)과 상부 뱅크층(UBN) 상에는 저굴절층(LRL)이 배치되고, 저굴절층(LRL) 상에는 제1 캡핑층(CPL1), 컬러 필터층(CFL1, CFL2, CFL3), 차광 부재(BM), 및 오버코트층(OC)이 배치될 수 있다.
저굴절층(LRL)은 컬러 제어 구조물(TPL, WCL1, WCL2)을 통과한 광을 리사이클(Recycle)하는 광학층으로, 표시 장치(10)의 출광 효율 및 색 순도를 향상시킬 수 있다. 저굴절층(LRL)은 낮은 굴절률을 갖는 유기 물질로 이루어질 수 있고, 컬러 제어 구조물(TPL, WCL1, WCL2) 및 상부 뱅크층(UBN)에 의해 형성된 단차를 보상할 수 있다.
제1 캡핑층(CPL1), 컬러 필터층(CFL1, CFL2, CFL3) 및 차광 부재(BM)에 대한 설명은 배치된 위치만 다를 뿐 상술한 바와 실질적으로 동일하다.
제1 캡핑층(CPL1)은 저굴절층(LRL) 상에 배치되고, 외부로부터 수분 또는 공기 등의 불순물이 침투하여 저굴절층(LRL)을 손상시키거나 오염시키는 것을 방지할 수 있다. 차광 부재(BM)는 제1 캡핑층(CPL1) 상에서 상부 뱅크층(UBN)과 중첩하도록 배치된다. 차광 부재(BM)는 제1 캡핑층(CPL1)의 일 면을 부분적으로 노출하도록 격자형 패턴으로 형성될 수 있다. 복수의 컬러 필터층(CFL1, CFL2, CFL3)은 제1 캡핑층(CPL1) 상에서 차광 부재(BM)가 개구하는 영역에 대응되어 배치될 수 있다.
오버코트층(OC)은 컬러 필터층(CFL) 및 차광 부재(BM) 상에 배치될 수 있다. 오버코트층(OC)은 표시 영역(DPA) 전면에 걸쳐 배치되며, 일부분은 비표시 영역(NDA)에도 배치될 수 있다. 오버코트층(OC)은 유기 절연 물질을 포함하여 표시 영역(DPA)에 배치된 부재들을 외부로부터 보호할 수 있다.
도 31을 참조하면, 표시 장치(10)는 차광 부재(BM)가 생략되고 복수의 컬러 패턴(CP1, CP2, CP3)들이 배치될 수 있다. 본 실시예는 차광 부재(UBM)가 컬러 패턴(CP1, CP2, CP3)으로 대체된 점에서 도 42의 실시예와 차이가 있다.
컬러 패턴(CP1, CP2, CP3)은 도 42의 차광 부재(BM)와 실질적으로 동일한 격자형 패턴으로 형성될 수 있다. 다만, 컬러 패턴(CP1, CP2, CP3)은 컬러 필터층(CFL1, CFL2, CFL3)과 동일한 재료를 포함하여 이들과 일체화되어 형성될 수 있다. 차광 영역(BA)에는 서로 다른 컬러 패턴(CP1, CP2, CP3)들이 서로 적층되어 배치되고, 이들이 적층된 영역에서 광의 투과가 차단될 수 있다.
제1 컬러 패턴(CP1)은 제1 컬러 필터층(CFL1)과 동일한 재료를 포함하여 차광 영역(BA)에 배치될 수 있다. 제1 컬러 패턴(CP1)은 차광 영역(BA)에서 제1 캡핑층(CPL1) 상에 직접 배치될 수 있으며, 제1 서브 화소(SPX1)의 제1 투광 영역(TA1)과 인접한 차광 영역(BA)에서는 제1 컬러 필터층(CFL1)과 일체화될 수 있다.
제2 컬러 패턴(CP2)은 제2 컬러 필터층(CFL2)과 동일한 재료를 포함하여 차광 영역(BA)에 배치될 수 있다. 제2 컬러 패턴(CP2)은 차광 영역(BA)에서 제1 컬러 패턴(CP1) 상에 직접 배치될 수 있으며, 제2 서브 화소(SPX2)의 제2 투광 영역(TA2)과 인접한 차광 영역(BA)에서는 제2 컬러 필터층(CFL2)과 일체화될 수 있다. 이와 유사하게, 제3 컬러 패턴(CP3)은 제3 컬러 필터층(CFL3)과 동일한 재료를 포함하여 차광 영역(BA)에 배치될 수 있다. 제3 컬러 패턴(CP3)은 차광 영역(BA)에서 제2 컬러 패턴(CP2) 상에 직접 배치될 수 있으며, 제3 서브 화소(SPX3)의 제3 투광 영역(TA3)과 인접한 차광 영역(BA)에서는 제3 컬러 필터층(CFL3)과 일체화될 수 있다.
본 실시예에 따른 표시 장치(10)는 복수의 컬러 패턴(CP1, CP2, CP3)들이 적층된 구조를 갖고 차광 부재(BM)와 동일한 역할을 수행함에 따라, 서로 다른 색재를 포함한 재료에 의해 인접한 영역 간의 혼색을 방지할 수 있다. 또한, 컬러 패턴(CP1, CP2, CP3)은 컬러 필터층(CFL1, CFL2, CFL3)과 동일한 재료를 포함함에 따라 차광 영역(BA)을 투과한 외광 또는 반사광은 특정 색의 파장대역을 가질 수 있다. 사용자의 눈이 인식하는 색상별 민감도(eye color sensibility)는 광의 색상에 따라 다른데, 특히 청색 파장대역의 광은 녹색 파장대역의 광 및 적색 파장대역의 광보다 사용자에게 보다 덜 민감하게 인식될 수 있다. 차광 영역(BA)에서 차광 부재(BM)가 생략되고 컬러 패턴(CP1, CP2, CP3)이 배치됨으로써, 광의 투과를 차단함과 동시에 사용자는 반사광을 상대적으로 덜 민감하게 인식할 수 있고, 표시 장치(10)의 외부에서 유입되는 광의 일부를 흡수하여 외광에 의한 반사광을 저감시킬 수 있다.
이상 첨부된 도면을 참조하여 본 발명의 실시예들을 설명하였지만, 본 발명이 속하는 기술분야에서 통상의 지식을 가진 자는 본 발명의 그 기술적 사상이나 필수적인 특징을 변경하지 않고서 다른 구체적인 형태로 실시될 수 있다는 것을 이해할 수 있을 것이다. 그러므로 이상에서 기술한 실시예들은 모든 면에서 예시적인 것이며 한정적이 아닌 것으로 이해해야만 한다.

Claims (20)

  1. 제1 방향으로 서로 이격되어 배치된 복수의 전극 패턴들;
    상기 복수의 전극 패턴들 상에 배치된 비아층;
    상기 비아층 상에서 일부분이 상기 복수의 전극 패턴과 중첩하도록 배치되고, 상기 제1 방향과 평면도 상 교차하는 제2 방향으로 연장된 복수의 제1 전극들;
    상기 제2 방향으로 연장된 부분을 포함하고 상기 복수의 제1 전극들 사이에서 상기 제1 전극과 이격되어 배치된 복수의 제2 전극들; 및
    상기 제1 전극과 상기 제2 전극 상에 배치된 복수의 발광 소자들을 포함하고,
    상기 복수의 제1 전극들 각각은 상기 비아층을 관통하는 복수의 제1 전극 컨택홀을 통해 상기 복수의 전극 패턴들 중 어느 하나와 접촉하고,
    상기 복수의 제1 전극 컨택홀들은 서로 상기 제1 방향으로 이격된 표시 장치.
  2. 제1 항에 있어서,
    상기 제1 방향으로 연장된 제1 전압 배선; 및
    상기 복수의 전극 패턴들을 사이에 두고 상기 제1 전압 배선과 상기 제2 방향으로 이격된 제2 전압 배선을 포함하고,
    상기 제1 전극은 상기 제1 전압 배선과 전기적으로 연결되고,
    상기 제2 전극은 상기 제2 전압 배선과 전기적으로 연결된 표시 장치.
  3. 제2 항에 있어서,
    상기 제2 방향으로 연장되어 상기 제1 전압 배선과 교차하는 제3 전압 배선; 및
    상기 제2 방향으로 연장되어 상기 제2 전압 배선과 교차하는 제4 전압 배선을 포함하고,
    상기 제4 전압 배선은 상기 복수의 전극 패턴들을 사이에 두고 상기 제3 전압 배선과 상기 제1 방향으로 이격되고,
    상기 제2 전극은 상기 제4 전압 배선과 전기적으로 연결된 표시 장치.
  4. 제3 항에 있어서,
    상기 복수의 제2 전극들 각각은 상기 제1 방향으로 연장된 전극 줄기부를 포함하고,
    상기 전극 줄기부는 상기 제4 전압 배선과 평면도 상 중첩하는 부분에서 상기 비아층을 관통하는 제2 전극 컨택홀을 통해 상기 제4 전압 배선과 접촉하는 표시 장치.
  5. 제3 항에 있어서,
    상기 비아층 상에서 상기 제3 전압 배선과 평면도 상 중첩하도록 배치된 더미 패턴을 더 포함하고,
    상기 더미 패턴은 상기 복수의 제1 전극과 이격되며 상기 비아층을 관통하는 제3 전극 컨택홀을 통해 상기 제3 전압 배선과 접촉하는 표시 장치.
  6. 제1 항에 있어서,
    상기 복수의 제2 전극들 각각은 상기 제1 방향으로 연장된 전극 줄기부;
    상기 제2 방향으로 연장되어 상기 제1 전극과 이격된 복수의 전극 분지부들; 및
    상기 전극 줄기부 및 상기 전극 분지부들과 전기적으로 연결된 복수의 제1 전극 연결부를 포함하고,
    상기 발광 소자는 상기 제1 전극과 상기 전극 분지부들 중 어느 하나 상에 배치된 표시 장치.
  7. 제6 항에 있어서,
    상기 복수의 제1 전극들 각각은 상기 제2 방향으로 연장되어 상기 제2 전극의 상기 전극 분지부와 이격된 전극 메인부;
    상기 전극 줄기부와 상기 제2 방향으로 이격되고 상기 제1 방향으로 연장된 전극 단편부; 및
    상기 전극 메인부와 상기 전극 단편부를 전기적으로 연결하는 제2 전극 연결부를 포함하고,
    상기 복수의 제1 전극들은 상기 전극 단편부가 서로 상기 제1 방향으로 이격된 표시 장치.
  8. 제6 항에 있어서,
    상기 복수의 전극 분지부들은 상기 복수의 제2 전극들 중 어느 하나에 포함된 제1 전극 분지부, 및 상기 복수의 제2 전극들 중 다른 하나에 포함된 제2 전극 분지부를 포함하고,
    상기 발광 소자는 제1 단부가 상기 제1 전극 상에 배치되고 제2 단부가 상기 제1 전극 분지부 상에 배치된 제1 발광 소자, 및
    상기 제1 단부가 상기 제1 전극 상에 배치되고 제2 단부가 다른 상기 제2 전극 분지부 상에 배치된 제2 발광 소자를 포함하는 표시 장치.
  9. 제8 항에 있어서,
    상기 제1 전극 상에 배치되고 상기 제1 발광 소자의 상기 제1 단부와 접촉하는 제1 연결 전극;
    상기 제2 전극의 상기 제1 전극 분지부 상에 배치되고 상기 제2 발광 소자의 상기 제2 단부와 접촉하는 제2 연결 전극; 및
    상기 제2 전극의 상기 제2 전극 분지부 상에 배치되고 상기 제1 발광 소자의 상기 제2 단부와 접촉하는 제1 연장부, 상기 제1 전극 상에 배치되고 상기 제2 발광 소자의 상기 제1 단부와 접촉하는 제2 연장부, 및 상기 제1 연장부와 상기 제2 연장부를 전기적으로 연결하는 제1 연결부를 포함하는 제3 연결 전극을 더 포함하는 표시 장치.
  10. 제6 항에 있어서,
    상기 제2 전극의 상기 전극 줄기부와 상기 제2 방향으로 이격되고 상기 제1 방향으로 연장된 전극 라인을 더 포함하고,
    상기 복수의 제1 전극들은 상기 전극 라인과 이격되어 배치된 표시 장치.
  11. 제6 항에 있어서,
    상기 복수의 발광 소자들이 배치된 발광 영역, 상기 발광 영역의 상기 제2 방향 일 측에 배치된 제1 서브 영역 및 상기 발광 영역의 상기 제2 방향 타 측에 배치된 제2 서브 영역을 둘러싸는 뱅크층을 더 포함하고,
    상기 전극 줄기부는 상기 제1 서브 영역에 배치된 표시 장치.
  12. 제11 항에 있어서,
    상기 뱅크층은 상기 복수의 제1 전극 컨택홀들과 중첩하는 표시 장치.
  13. 제1 항에 있어서,
    상기 제2 방향으로 연장되고 상기 제1 방향으로 서로 이격된 복수의 제1 뱅크 패턴들, 및
    상기 제2 방향으로 연장되고 상기 제1 뱅크 패턴들 사이에 배치된 복수의 제2 뱅크 패턴들을 포함하고,
    상기 복수의 발광 소자들은 상기 제1 뱅크 패턴과 상기 제2 뱅크 패턴 사이에 배치된 표시 장치.
  14. 제13 항에 있어서,
    상기 제1 전극은 상기 제1 뱅크 패턴을 덮도록 배치되고,
    상기 제2 전극은 일부분이 상기 제2 뱅크 패턴 상에 배치되며,
    상기 제1 전극 중 상기 제1 뱅크 패턴 상에 배치된 부분의 폭은 상기 제2 전극 중 상기 제2 뱅크 패턴 상에 배치된 부분의 폭보다 큰 표시 장치.
  15. 제1 방향 및 상기 제1 방향과 교차하는 제2 방향으로 배열된 복수의 화소들;
    상기 복수의 화소에 배치되고, 상기 제1 방향으로 연장되며 서로 상기 제2 방향으로 이격된 제1 전압 배선과 제2 전압 배선;
    상기 화소에 배치되고, 상기 제2 방향으로 연장되며 서로 상기 제1 방향으로 이격된 제3 전압 배선과 제4 전압 배선;
    상기 제1 전압 배선과 상기 제2 전압 배선 사이에 배치되고 서로 상기 제1 방향으로 이격된 복수의 전극 패턴들;
    상기 복수의 전극 패턴들 중 어느 하나와 중첩하고 상기 제2 방향으로 연장된 복수의 제1 전극들;
    상기 제2 방향으로 연장되고 상기 복수의 제1 전극들 사이에서 상기 제1 전극과 이격되어 배치된 복수의 제2 전극들; 및
    상기 복수의 제1 전극과 상기 복수의 제2 전극 상에 배치된 복수의 발광 소자들을 포함하고,
    상기 복수의 제1 전극들 각각은 복수의 제1 전극 컨택홀을 통해 상기 복수의 전극 패턴들 각각과 접촉하고,
    상기 복수의 제1 전극 컨택홀들은 상기 제1 방향으로 서로 이격되어 배치된 표시 장치.
  16. 제15 항에 있어서,
    상기 제1 전극과 이격되고 상기 제3 전압 배선과 제3 전극 컨택홀을 통해 직접 접촉하는 더미 패턴을 더 포함하고,
    상기 제1 전압 배선은 상기 제3 전압 배선과 교차하고,
    상기 제2 전압 배선은 상기 제4 전압 배선과 교차하며,
    상기 제2 전극은 상기 제1 방향으로 연장되고 제2 전극 컨택홀을 통해 상기 제4 전압 배선과 직접 접촉하는 전극 줄기부, 및 상기 제2 방향으로 연장되고 상기 제1 전극들 사이에서 상기 제1 전극과 이격되어 배치된 복수의 전극 분지부들을 포함하는 표시 장치.
  17. 제16 항에 있어서,
    상기 복수의 화소는 제1 화소 및 상기 제1 화소와 상기 제2 방향으로 인접한 제2 화소를 포함하고,
    상기 제1 화소의 상기 제1 전압 배선은 상기 제2 화소의 상기 제2 전압 배선과 상기 제2 방향으로 인접하여 대향하고,
    상기 제1 화소와 상기 제2 화소는 상기 제3 전압 배선과 상기 제4 전압 배선을 공유하는 표시 장치.
  18. 제17 항에 있어서,
    상기 복수의 화소는 상기 제1 화소와 상기 제1 방향으로 인접한 제3 화소를 더 포함하고,
    상기 제4 전압 배선 및 상기 제2 전극 컨택홀은 상기 제1 화소와 상기 제3 화소의 경계에 배치된 표시 장치.
  19. 제16 항에 있어서,
    상기 복수의 화소는 제1 화소 및 상기 제1 화소와 상기 제2 방향으로 인접한 제2 화소를 포함하고,
    상기 제1 화소의 상기 제1 전압 배선은 상기 제2 화소의 상기 제1 전압 배선과 상기 제2 방향으로 인접하여 대향하고,
    상기 제1 화소와 상기 제2 화소는 상기 제3 전압 배선과 상기 제4 전압 배선을 공유하는 표시 장치.
  20. 제19 항에 있어서,
    상기 제1 화소의 상기 제2 전극 컨택홀과 상기 제2 화소의 상기 제2 전극 컨택홀 사이의 간격은 상기 제1 화소의 상기 제3 전극 컨택홀과 상기 제2 화소의 상기 제3 전극 컨택홀 사이의 간격보다 큰 표시 장치.
PCT/KR2022/021591 2022-01-14 2022-12-29 표시 장치 WO2023136515A1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
KR1020220005728A KR20230110391A (ko) 2022-01-14 2022-01-14 표시 장치
KR10-2022-0005728 2022-01-14

Publications (1)

Publication Number Publication Date
WO2023136515A1 true WO2023136515A1 (ko) 2023-07-20

Family

ID=87161250

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/KR2022/021591 WO2023136515A1 (ko) 2022-01-14 2022-12-29 표시 장치

Country Status (3)

Country Link
US (1) US20230231096A1 (ko)
KR (1) KR20230110391A (ko)
WO (1) WO2023136515A1 (ko)

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20200088962A (ko) * 2019-01-15 2020-07-24 삼성디스플레이 주식회사 발광 장치 및 이를 포함하는 표시 장치
KR20200145965A (ko) * 2019-06-21 2020-12-31 삼성디스플레이 주식회사 표시 장치 및 그의 제조 방법
KR20210132278A (ko) * 2020-04-24 2021-11-04 삼성디스플레이 주식회사 표시 장치
KR20210143969A (ko) * 2020-05-20 2021-11-30 삼성디스플레이 주식회사 표시 장치
KR20210148539A (ko) * 2020-05-29 2021-12-08 삼성디스플레이 주식회사 표시 장치

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20200088962A (ko) * 2019-01-15 2020-07-24 삼성디스플레이 주식회사 발광 장치 및 이를 포함하는 표시 장치
KR20200145965A (ko) * 2019-06-21 2020-12-31 삼성디스플레이 주식회사 표시 장치 및 그의 제조 방법
KR20210132278A (ko) * 2020-04-24 2021-11-04 삼성디스플레이 주식회사 표시 장치
KR20210143969A (ko) * 2020-05-20 2021-11-30 삼성디스플레이 주식회사 표시 장치
KR20210148539A (ko) * 2020-05-29 2021-12-08 삼성디스플레이 주식회사 표시 장치

Also Published As

Publication number Publication date
KR20230110391A (ko) 2023-07-24
US20230231096A1 (en) 2023-07-20

Similar Documents

Publication Publication Date Title
WO2021149863A1 (ko) 표시 장치
WO2021162180A1 (ko) 표시 장치
WO2021125704A1 (ko) 표시 장치
WO2021242074A1 (ko) 표시 장치
WO2022108157A1 (ko) 표시 장치
WO2022154517A1 (ko) 표시 장치
WO2022164168A1 (ko) 발광 소자, 발광 소자를 포함하는 발광 소자 유닛, 및 표시 장치
WO2022045698A1 (ko) 표시 장치
WO2021215585A1 (ko) 표시 장치
WO2022019547A1 (ko) 표시 장치
WO2022146131A1 (ko) 표시 장치
WO2022149813A1 (ko) 표시 장치
WO2023003320A1 (ko) 표시 장치
WO2021235689A1 (ko) 표시 장치
WO2022025395A1 (ko) 표시 장치
WO2023136515A1 (ko) 표시 장치
WO2021096050A1 (ko) 표시 장치 및 표시 장치의 제조 방법
WO2023008846A1 (ko) 표시 장치
WO2022265343A1 (ko) 표시 장치
WO2022225281A1 (ko) 표시 장치
WO2021033843A1 (ko) 표시 장치
WO2023113489A1 (ko) 표시 장치
WO2023191447A1 (ko) 표시 장치
WO2022169178A1 (ko) 표시 장치
WO2022055297A1 (ko) 표시 장치

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 22920842

Country of ref document: EP

Kind code of ref document: A1