WO2023113489A1 - 표시 장치 - Google Patents

표시 장치 Download PDF

Info

Publication number
WO2023113489A1
WO2023113489A1 PCT/KR2022/020429 KR2022020429W WO2023113489A1 WO 2023113489 A1 WO2023113489 A1 WO 2023113489A1 KR 2022020429 W KR2022020429 W KR 2022020429W WO 2023113489 A1 WO2023113489 A1 WO 2023113489A1
Authority
WO
WIPO (PCT)
Prior art keywords
disposed
color
layer
bank
electrode
Prior art date
Application number
PCT/KR2022/020429
Other languages
English (en)
French (fr)
Inventor
신동희
차나현
손선권
Original Assignee
삼성디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성디스플레이 주식회사 filed Critical 삼성디스플레이 주식회사
Priority to EP22907956.1A priority Critical patent/EP4451354A1/en
Publication of WO2023113489A1 publication Critical patent/WO2023113489A1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/03Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
    • H01L25/04Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
    • H01L25/075Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L33/00
    • H01L25/0753Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L33/00 the devices being arranged next to each other
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/15Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components having potential barriers, specially adapted for light emission
    • H01L27/153Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components having potential barriers, specially adapted for light emission in a repetitive configuration, e.g. LED bars
    • H01L27/156Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components having potential barriers, specially adapted for light emission in a repetitive configuration, e.g. LED bars two-dimensional arrays
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/02Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies
    • H01L33/08Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies with a plurality of light emitting regions, e.g. laterally discontinuous light emitting layer or photoluminescent region integrated within the semiconductor body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/02Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies
    • H01L33/20Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies with a particular shape, e.g. curved or truncated substrate
    • H01L33/24Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies with a particular shape, e.g. curved or truncated substrate of the light emitting region, e.g. non-planar junction
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/36Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the electrodes
    • H01L33/38Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the electrodes with a particular shape
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/44Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the coatings, e.g. passivation layer or anti-reflective coating
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/48Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor body packages
    • H01L33/50Wavelength conversion elements
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/48Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor body packages
    • H01L33/50Wavelength conversion elements
    • H01L33/501Wavelength conversion elements characterised by the materials, e.g. binder
    • H01L33/502Wavelength conversion materials
    • H01L33/504Elements with two or more wavelength conversion materials
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/48Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor body packages
    • H01L33/52Encapsulations
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/48Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor body packages
    • H01L33/58Optical field-shaping elements

Definitions

  • the present invention relates to a display device.
  • OLEDs organic light emitting displays
  • LCDs liquid crystal displays
  • Self-luminous display devices include an organic light-emitting display device using an organic material as a light-emitting element and an inorganic light-emitting display device using an inorganic material as a light-emitting material.
  • An object to be solved by the present invention is to provide a display device including a structure capable of preventing overflow of organic materials made of different materials.
  • a display device includes a first substrate including a display area and a non-display area surrounding the display area, and a plurality of light emitting elements disposed on the first substrate in the display area.
  • a plurality of sub-pixels including, a first bank enclosing the sub-pixels in the display area, a plurality of color control structures arranged on the light emitting elements of the plurality of sub-pixels in an area surrounded by the first bank; a plurality of color filter layers disposed on the color control structures, a second bank spaced apart from the first bank and surrounding the display area in the non-display area, and a plurality of color filter layers disposed on the second bank of color dams, wherein the color dam includes a first color dam disposed on a first portion of the second bank disposed on a first side of the display area, and a first color dam disposed on a first portion of the second bank disposed on a first side of the display area; and a second color dam disposed on a
  • the plurality of sub-pixels include a first sub-pixel and a second sub-pixel spaced apart from the first sub-pixel in one direction, and the plurality of color control structures are disposed in the first sub-pixel for first wavelength conversion. layer, and a light-transmitting layer disposed on the second sub-pixel, wherein the plurality of color filter layers include a first color filter layer disposed on the first wavelength conversion layer and a second color filter layer disposed on the light-transmitting layer.
  • the first color dam and the second color dam are spaced apart from each other in the one direction, the display area is disposed between the first color dam and the second color dam, and the first color dam is the first color filter layer and may include the same material as the second color filter layer, and the second color dam may include the same material as the second color filter layer.
  • the sub-pixel further includes a third sub-pixel disposed between the first sub-pixel and the second sub-pixel, and the plurality of color control structures further include a second wavelength conversion layer disposed in the third sub-pixel.
  • the plurality of color filter layers further comprises a third color filter layer disposed on the second wavelength conversion layer
  • the display device further comprises a third color dam disposed on the first color dam;
  • the third color dam and the third color filter layer may include the same material.
  • a width of the third color dam may be greater than a width of the first color dam, and an outer surface of the first color dam may be covered by the third color dam.
  • the first color dam and the second color dam are spaced apart in the one direction, the display area is disposed between the first color dam and the second color dam, and the first color dam is the second color filter layer and the second color dam may include the same material as the first color filter layer.
  • a capping layer may be further included, and the first color dam and the second color dam may be disposed on the second capping layer.
  • the method may further include a planarization layer disposed between the second capping layer and the plurality of color filter layers, wherein the first color dam and the second color dam may be directly disposed on the planarization layer on the second bank, respectively.
  • the light blocking member may further include a light blocking member disposed on the planarization layer and overlapping the first bank, and an overcoat layer disposed on the light blocking member and the plurality of color filter layers.
  • the non-display area may include a first valley portion disposed between the first bank and the second bank and penetrating the via layer.
  • a plurality of first color dams are disposed on a portion of the second bank and the third bank disposed on the first side of the display area, and a plurality of second color dams are disposed to form the second bank and the third bank. It may be disposed on a portion of the third bank disposed on the second side of the display area.
  • the bank may further include a plurality of bank barrier ribs disposed directly on the via layer between the first bank and the first valley portion.
  • Each of the first bank and the second bank may include a base layer and an upper layer disposed on the base layer, and the upper layer may have a width greater than that of the base layer.
  • the sub-pixels may include a plurality of electrodes extending in one direction and spaced apart from each other, and the plurality of light emitting elements may be disposed on the plurality of electrodes spaced apart from each other.
  • the light emitting device may include a first electrode disposed on the first substrate, an organic layer disposed on the first electrode, and a second electrode disposed on the organic layer.
  • a display device for solving the above problems is provided in a display area, a non-display area surrounding the display area, a first direction disposed in the display area, and a second direction intersecting the first direction.
  • a plurality of arrayed sub-pixels including a first electrode, a second electrode spaced apart from the first electrode, and a plurality of light emitting elements having first and second ends disposed on the first electrode and the second electrode.
  • a first bank extending in the first direction and in the second direction in the display area and surrounding the plurality of sub-pixels, and a plurality of color control structures disposed in an area surrounded by the first bank; a plurality of color filter layers disposed on the color control structures, a first valley portion disposed to surround the first bank and spaced apart from the first bank in the non-display area, and the first bank in the non-display area.
  • a second bank disposed to be spaced apart from a valley portion and disposed to surround the first valley portion, a third bank disposed to be spaced apart from the second bank in the non-display area and disposed to surround the second bank, and among the non-display area a plurality of first color dams extending in the first direction in a first dam area adjacent to the first side of the display area in the second direction, and adjacent to the second side of the display area in the second direction among the non-display areas; and a plurality of second color dams extending in the first direction in a second dam area, wherein the plurality of first color dams and the plurality of second color dams include different materials.
  • the plurality of first color dams overlap the second bank and the third bank disposed in the first dam area, and the plurality of second color dams overlap the second bank and the plurality of second color dams disposed in the second dam area. It may overlap with the third bank.
  • the plurality of color filter layers include a plurality of first color filter layers, a plurality of second color filter layers spaced apart from the plurality of first color filter layers in the second direction, and the plurality of second color filter layers and the first color filter layers. a plurality of third color filter layers spaced apart in two directions, wherein the first color filter layer, the second color filter layer, and the third color filter layer are disposed adjacent to each other along the second direction;
  • the color dam may include the same material as the third color filter layer, and the plurality of second color dams may include the same material as the first color filter layer.
  • the method may further include a third color dam disposed on the second color dam, and the third color dam may include the same material as the second color filter layer.
  • a display device is a structure disposed outside a display area and may include a plurality of color dams disposed in a non-display area.
  • the color dam may include the same material as any one of the color filter layers of the display device, but color dams disposed on different outer portions may include different materials.
  • different color dams may be formed together in a process of forming different color filter layers, and the display device may prevent organic materials from overflowing by adding a minimum number of processes.
  • FIG. 1 is a schematic plan view of a display device according to an exemplary embodiment.
  • FIG. 2 is a plan view illustrating one pixel of a display device according to an exemplary embodiment.
  • FIG. 3 is a cross-sectional view taken along the line N1-N1' of FIG. 2;
  • FIG. 4 is a cross-sectional view taken along the line N2-N2' of FIG. 2;
  • FIG. 5 is a schematic diagram of a light emitting device according to an embodiment.
  • FIG. 6 is a cross-sectional view of a display device according to an exemplary embodiment.
  • FIG. 7 is a schematic diagram illustrating banks disposed in a display area and a non-display area of a display device according to an exemplary embodiment.
  • FIG. 8 is a cross-sectional view taken along the line A1-A1' of FIG. 7 .
  • FIG. 9 is a cross-sectional view taken along line A2-A2' of FIG. 7 .
  • FIG. 10 is a schematic diagram illustrating an arrangement of a color filter layer and a color dam of a display device according to an exemplary embodiment.
  • FIG. 11 is a schematic diagram illustrating a region in which a mask process for forming a first color filter layer and a first color dam of a display device according to an exemplary embodiment is performed.
  • FIG. 12 is a schematic diagram illustrating a region in which a mask process for forming a second color filter layer of a display device according to an exemplary embodiment is performed.
  • FIG. 13 is a schematic diagram illustrating an area in which a mask process for forming a third color filter layer and a second color dam of a display device according to an exemplary embodiment is performed.
  • FIG. 14 is a cross-sectional view of a display device according to another exemplary embodiment.
  • FIG. 15 is a cross-sectional view illustrating an outer portion of the display device of FIG. 14 .
  • 16 is a cross-sectional view illustrating an outer portion of a display device according to another exemplary embodiment.
  • 17 is a schematic diagram illustrating arrangement of a color filter layer and a color dam of a display device according to another exemplary embodiment.
  • FIG. 18 and 19 are cross-sectional views illustrating an outer portion of the display device of FIG. 17 .
  • FIG. 20 is a cross-sectional view of a display device according to another exemplary embodiment.
  • FIG. 21 is a cross-sectional view illustrating an outer portion of the display device of FIG. 20 .
  • 22 and 23 are cross-sectional views illustrating an outer portion of a display device according to another exemplary embodiment.
  • 24 is a plan view illustrating one sub-pixel of a display device according to another exemplary embodiment.
  • 25 is a cross-sectional view taken along line N3-N3' of FIG. 24;
  • 26 is a cross-sectional view taken along line N4-N4' of FIG. 24;
  • 27 is a plan view illustrating one sub-pixel of a display device according to another exemplary embodiment.
  • 29 is a cross-sectional view taken along line N6-N6' of FIG. 27;
  • FIG. 30 is a cross-sectional view taken along line N7-N7' of FIG. 27;
  • FIG. 31 is a cross-sectional view of a display device according to another exemplary embodiment.
  • FIG. 32 is a cross-sectional view illustrating an outer portion of the display device of FIG. 31 .
  • FIG 33 is a cross-sectional view illustrating an outer portion of a display device according to another exemplary embodiment.
  • FIG. 1 is a schematic plan view of a display device according to an exemplary embodiment.
  • the display device 10 displays a moving image or a still image.
  • the display device 10 may refer to any electronic device providing a display screen.
  • An electronic notebook, an electronic book, a portable multimedia player (PMP), a navigation device, a game machine, a digital camera, a camcorder, and the like may be included in the display device 10 .
  • the display device 10 includes a display panel providing a display screen.
  • the display panel include an inorganic light emitting diode display panel, an organic light emitting display panel, a quantum dot light emitting display panel, a plasma display panel, and a field emission display panel.
  • the display panel a case in which an inorganic light emitting diode display panel is applied is exemplified, but the present invention is not limited thereto, and the same technical idea may be applied to other display panels if applicable.
  • the shape of the display device 10 may be variously modified.
  • the display device 10 may have a shape such as a horizontally long rectangle, a vertically long rectangle, a square, a rectangle with rounded corners (vertexes), other polygons, or a circle.
  • the shape of the display area DPA of the display device 10 may also be similar to the overall shape of the display device 10 .
  • FIG. 1 a rectangular display device 10 having a long length in the second direction DR2 is illustrated.
  • the display device 10 may include a display area DPA and a non-display area NDA.
  • the display area DPA is an area where the screen can be displayed, and the non-display area NDA is an area where the screen is not displayed.
  • the display area DPA may be referred to as an active area, and the non-display area NDA may also be referred to as a non-active area.
  • the display area DPA may generally occupy the center of the display device 10 .
  • the display area DPA may include a plurality of pixels PX.
  • a plurality of pixels PX may be arranged in a matrix direction.
  • the shape of each pixel PX may be a rectangle or a square on a plane, but is not limited thereto and may be a rhombus shape with each side inclined in one direction.
  • Each pixel PX may be arranged in a stripe type or an island type.
  • each of the pixels PX may display a specific color by including one or more light emitting elements emitting light of a specific wavelength range.
  • a non-display area NDA may be disposed around the display area DPA.
  • the non-display area NDA may entirely or partially surround the display area DPA.
  • the display area DPA may have a rectangular shape, and the non-display area NDA may be disposed adjacent to four sides of the display area DPA.
  • the non-display area NDA may constitute a bezel of the display device 10 .
  • Wires or circuit drivers included in the display device 10 may be disposed or external devices may be mounted in each non-display area NDA.
  • FIG. 2 is a plan view illustrating one pixel of a display device according to an exemplary embodiment. 2 illustrates electrodes RME (RME1 and RME2) disposed in one pixel PX of the display device 10, bank patterns BP1 and BP2, a lower bank layer LBN, and a plurality of light emitting devices ED. A planar arrangement of fields and connection electrodes CNE (CNE1, CNE2) is shown.
  • each of the pixels PX of the display device 10 may include a plurality of sub-pixels SPXn.
  • one pixel PX may include a first sub-pixel SPX1 , a second sub-pixel SPX2 , and a third sub-pixel SPX3 .
  • the first sub-pixel SPX1 emits light of a first color
  • the second sub-pixel SPX2 emits light of a second color
  • the third sub-pixel SPX3 emits light of a third color.
  • the first color may be blue
  • the second color may be green
  • the third color may be red.
  • each sub-pixel SPXn may emit light of the same color.
  • each sub-pixel SPXn may emit blue light.
  • one pixel PX includes three sub-pixels SPXn, but is not limited thereto, and the pixel PX may include a larger number of sub-pixels SPXn.
  • Each sub-pixel SPXn of the display device 10 may include an emission area EMA and a non-emission area.
  • the light emitting area EMA may be an area where the light emitting device ED is disposed and emits light of a specific wavelength range.
  • the non-emission area may be an area in which the light emitting device ED is not disposed and the light emitted from the light emitting device ED does not reach and is not emitted.
  • the light emitting area EMA may include an area where the light emitting device ED is disposed, and an area adjacent to the light emitting device ED and from which light emitted from the light emitting device ED is emitted.
  • the light emitting area EMA may also include an area in which light emitted from the light emitting device ED is reflected or refracted by another member to be emitted.
  • a plurality of light emitting devices ED may be disposed in each sub-pixel SPXn, and may form an emission area EMA including an area where they are disposed and an area adjacent thereto.
  • each light emitting region EMAs of each sub-pixel SPXn have a uniform area, but is not limited thereto.
  • each light emitting area EMA of each sub pixel SPXn may have a different area according to the color or wavelength band of light emitted from the light emitting device ED disposed in the corresponding sub pixel.
  • Each sub-pixel SPXn may further include a sub-region SA disposed in the non-emission area.
  • the sub-region SA of the corresponding sub-pixel SPXn may be disposed on the lower side, which is the other side of the emission area EMA in the first direction DR1 .
  • the light emitting area EMA and the sub area SA are alternately arranged along the first direction DR1, and there is a gap between the light emitting areas EMA of the different sub pixels SPXn spaced apart in the first direction DR1.
  • a sub area SA may be disposed.
  • the light emitting area EMA and the sub area SA are alternately arranged in the first direction DR1, and each of the light emitting area EMA and the sub area SA is repeatedly arranged in the second direction DR2. It can be.
  • the present invention is not limited thereto, and the emission areas EMAs and sub areas SA in the plurality of pixels PX may have a different arrangement from that of FIG. 2 .
  • the light emitting device ED is not disposed in the sub area SA, light is not emitted, but a portion of the electrode RME disposed in each sub pixel SPXn may be disposed.
  • the electrodes RME disposed in different sub-pixels SPXn may be disposed to be separated from each other in the separator ROP of the sub-region SA.
  • Wires and circuit elements of the circuit layer may be connected to the first to third sub-pixels SPX1 , SPX2 , and SPX3 , respectively. However, the wirings and circuit elements are not disposed corresponding to the area occupied by each sub-pixel SPXn or the light emitting area EMA, but are disposed regardless of the position of the light emitting area EMA within one pixel PX. It can be.
  • the lower bank layer LBN may be disposed to surround the plurality of sub-pixels SPXn, the light emitting area EMA, and the sub area SA.
  • the lower bank layer LBN may be disposed at a boundary between adjacent sub-pixels SPXn in the first and second directions DR1 and DR2, and also disposed at a boundary between the emission area EMA and the sub-region SA. It can be.
  • the sub-pixels SPXn, the emission area EMA, and the sub-area SA of the display device 10 may be areas divided by the arrangement of the lower bank layer LBN. Intervals between the plurality of sub pixels SPXn, the light emitting areas EMA, and the sub areas SA may vary according to the width of the lower bank layer LBN.
  • the lower bank layer LBN may be disposed in a lattice pattern on the entire surface of the display area DPA, including portions extending in the first and second directions DR1 and DR2 on a plan view.
  • the lower bank layer LBN may be disposed across the boundary of each sub-pixel SPXn to distinguish neighboring (or adjacent) sub-pixels SPXn.
  • the lower bank layer LBN may be disposed to surround the light emitting area EMA and the sub area SA disposed in each sub pixel SPXn to distinguish them.
  • FIG. 3 is a cross-sectional view taken along the line N1-N1' of FIG. 2; 4 is a cross-sectional view taken along the line N2-N2' of FIG. 2; FIG. 3 shows cross-sections crossing both ends (or first/second ends, or opposite ends) of the light emitting element ED disposed in the first sub-pixel SPX1 and the electrode contact holes CTD and CTS. 4 shows a cross section crossing both ends of the light emitting element ED disposed in the first sub-pixel SPXn and the contact portions CT1 and CT2.
  • the display device 10 includes a first substrate SUB, a semiconductor layer disposed on the first substrate SUB, a plurality of conductive layers, and a plurality of insulating layers. may contain layers.
  • the semiconductor layer, the conductive layer, and the insulating layer may constitute a circuit layer and a display element layer of the display device 10, respectively.
  • the first substrate SUB may be an insulating substrate.
  • the first substrate SUB may be made of an insulating material such as glass, quartz, or polymer resin.
  • the first substrate SUB may be a rigid substrate, but may also be a flexible substrate capable of being bent, folded, or rolled.
  • the first substrate SUB includes a display area DPA and a non-display area NDA surrounding the display area DPA, and the display area DPA includes an emission area EMA and a sub area SA that is a part of the non-emission area. can do.
  • the first conductive layer may be disposed on the first substrate SUB.
  • the first conductive layer includes a lower metal layer BML, and the lower metal layer BML is disposed to overlap the active layer ACT1 of the first transistor T1.
  • the lower metal layer BML prevents light from being incident on the active layer ACT1 of the first transistor or is electrically connected to the first active layer ACT1 to stabilize the electrical characteristics of the first transistor T1. can be affectionate However, the lower metal layer BML may be omitted.
  • the buffer layer BL may be disposed on the lower metal layer BML and the first substrate SUB.
  • the buffer layer BL is formed on the first substrate SUB to protect the transistors of the pixel PX from moisture penetrating through the first substrate SUB, which is vulnerable to moisture permeation, and may perform a surface planarization function.
  • a semiconductor layer is disposed on the buffer layer BL.
  • the semiconductor layer may include a first active layer ACT1 of the first transistor T1 and a second active layer ACT2 of the second transistor T2.
  • the first active layer ACT1 and the second active layer ACT2 are disposed to partially (or entirely) overlap the first and second gate electrodes G1 and G2 of the second conductive layer, which will be described later. It can be.
  • the semiconductor layer may include polycrystalline silicon, single crystal silicon, an oxide semiconductor, or the like. In another embodiment, the semiconductor layer may include polycrystalline silicon.
  • the oxide semiconductor may be an oxide semiconductor containing indium (In).
  • the oxide semiconductor may be Indium Tin Oxide (ITO), Indium Zinc Oxide (IZO), Indium Gallium Oxide (IGO), or Indium Zinc Tin Oxide.
  • ITO Indium Tin Oxide
  • IZO Indium Zinc Oxide
  • IGO Indium Gallium Oxide
  • IZTO indium gallium tin oxide
  • IGZO indium gallium zinc oxide
  • IGZTO indium gallium zinc tin oxide
  • the display device 10 is not limited thereto, and the display device 10 further It may contain a large number of transistors.
  • the first gate insulating layer GI is disposed on the semiconductor layer and the buffer layer BL.
  • the first gate insulating layer GI may serve as a gate insulating layer of each of the transistors T1 and T2.
  • the second conductive layer is disposed on the first gate insulating layer GI.
  • the second conductive layer may include a first gate electrode G1 of the first transistor T1 and a second gate electrode G2 of the second transistor T2.
  • the first gate electrode G1 is disposed to overlap the channel region of the first active layer ACT1 in the third direction DR3, which is the thickness direction
  • the second gate electrode G2 is formed to overlap the channel region of the second active layer ACT2. It may be disposed to overlap the channel region in the third direction DR3, which is the thickness direction.
  • the second conductive layer may further include one electrode of the storage capacitor.
  • the first interlayer insulating layer IL1 is disposed on the second conductive layer.
  • the first interlayer insulating layer IL1 may serve as an insulating layer between the second conductive layer and other layers disposed thereon and may protect the second conductive layer.
  • the third conductive layer is disposed on the first interlayer insulating layer IL1.
  • the third conductive layer includes the first voltage line VL1 and the second voltage line VL2 disposed in the display area DPA, the first conductive pattern CDP1, and the source electrodes of the transistors T1 and T2 ( S1 and S2) and drain electrodes D1 and D2.
  • the third conductive layer may further include the other electrode of the storage capacitor.
  • the first voltage line VL1 receives a high potential voltage (or first power supply voltage) transmitted to the first electrode RME1, and the second voltage line VL2 applies a low potential voltage transmitted to the second electrode RME2.
  • a potential voltage (or second power supply voltage) may be applied.
  • a portion of the first voltage line VL1 contacts the first active layer ACT1 of the first transistor T1 through a contact hole penetrating the first interlayer insulating layer IL1 and the first gate insulating layer GI. can do.
  • the first voltage line VL1 may serve as the first drain electrode D1 of the first transistor T1.
  • the second voltage line VL2 may be directly connected to a second electrode RME2 described later.
  • the first conductive pattern CDP may contact the first active layer ACT1 of the first transistor T1 through a contact hole penetrating the first interlayer insulating layer IL1 and the first gate insulating layer GI. there is.
  • the first conductive pattern CDP may contact the lower metal layer BML through another contact hole.
  • the first conductive pattern CDP may serve as a first source electrode S1 of the first transistor T1.
  • the first conductive pattern CDP may be connected to a first electrode RME1 or a first connection electrode CNE1 described later.
  • the first transistor T1 may transfer the first power supply voltage applied from the first voltage line VL1 to the first electrode RME1 or the first connection electrode CNE1.
  • the second source electrode S2 and the second drain electrode D2 are connected to the second transistor T2 through a contact hole penetrating the first interlayer insulating layer IL1 and the first gate insulating layer GI, respectively. It may contact the active layer ACT2.
  • the first passivation layer PV1 is disposed on the third conductive layer.
  • the first passivation layer PV1 may serve as an insulating layer between the third conductive layer and other layers and protect the third conductive layer.
  • the aforementioned buffer layer BL, first gate insulating layer GI, first interlayer insulating layer IL1, and first protective layer PV1 may be formed of a plurality of inorganic layers that are alternately stacked.
  • the buffer layer BL, the first gate insulating layer GI, the first interlayer insulating layer IL1, and the first protective layer PV1 may be formed of silicon oxide (SiOx) or silicon nitride (Silicon Nitride).
  • the buffer layer BL, the first gate insulating layer GI, the first interlayer insulating layer IL1, and the first protective layer PV1 are made of one inorganic layer including the above-described insulating material. may be done
  • the first interlayer insulating layer IL1 may be made of an organic insulating material such as polyimide (PI).
  • the second conductive layer and the third conductive layer are made of molybdenum (Mo), aluminum (Al), chromium (Cr), gold (Au), titanium (Ti), nickel (Ni), neodymium (Nd) and copper (Cu). It may be formed as a single layer or multiple layers made of any one or an alloy thereof. However, it is not limited thereto.
  • the via layer VIA is disposed on the third conductive layer in the display area DPA.
  • the via layer VIA may include an organic insulating material, such as polyimide (PI), to compensate for a level difference caused by lower conductive layers, and may have a flat upper surface. However, in some embodiments, the via layer VIA may be omitted.
  • PI polyimide
  • bank patterns BP1 and BP2 As a display element layer on the via layer VIA, bank patterns BP1 and BP2, a plurality of electrodes RME (RME1 and RME2), a lower bank layer LBN, a plurality of light emitting elements ED, and a plurality of electrodes are formed. Connection electrodes CNE (CNE1, CNE2) are disposed. In addition, a plurality of insulating layers PAS1 , PAS2 , and PAS3 may be disposed on the via layer VIA.
  • a plurality of bank patterns BP1 and BP2 may be disposed in the light emitting area EMA of each sub-pixel SPXn.
  • the bank patterns BP1 and BP2 may have a predetermined width in the second direction DR2 and extend in the first direction DR1.
  • the bank patterns BP1 and BP2 may include a first bank pattern BP1 and a second bank pattern spaced apart from each other in the second direction DR2 within the light emitting area EMA of each sub-pixel SPXn. BP2) may be included.
  • the first bank pattern BP1 is disposed on the left side in the second direction DR2 from the center of the light emitting area EMA, and the second bank patterns BP2 are spaced apart from the first bank pattern BP1 to form the light emitting area. It may be disposed on the right side, which is the other side of the second direction DR2, from the center of (EMA).
  • the first bank patterns BP1 and the second bank patterns BP2 are alternately disposed along the second direction DR2 and may be disposed in an island-like pattern in the display area DPA.
  • a plurality of light emitting devices ED may be disposed between the first bank pattern BP1 and the second bank pattern BP2.
  • the first bank pattern BP1 and the second bank pattern BP2 have the same length in the first direction DR1, but have a length in the first direction DR1 of the light emitting region EMA surrounded by the lower bank layer LBN. may be smaller than The first bank pattern BP1 and the second bank pattern BP2 may be spaced apart from a portion of the lower bank layer LBN extending in the second direction DR2.
  • the present invention is not limited thereto, and the bank patterns BP1 and BP2 may be integrated with the lower bank layer LBN or partially overlap a portion of the lower bank layer LBN extending in the second direction DR2.
  • the length of the bank patterns BP1 and BP2 in the first direction DR1 may be equal to or greater than the length of the light emitting area EMA surrounded by the lower bank layer LBN in the first direction DR1.
  • the first bank pattern BP1 and the second bank pattern BP2 may have the same width in the second direction DR2 . However, it is not limited thereto, and they may have different widths. For example, one bank pattern may have a larger width than another bank pattern, and the larger bank pattern may be disposed over the light emitting area EMA of other sub-pixels SPXn adjacent to each other in the second direction DR2. can In this case, the bank patterns disposed over the plurality of light emitting regions EMA may overlap the second bank pattern BP2 extending in the first direction DR1 of the lower bank layer LBN in the thickness direction. .
  • bank patterns BP1 and BP2 are disposed with the same width for each sub-pixel SPXn, but it is not limited thereto.
  • the number and shape of the bank patterns BP1 and BP2 may vary according to the number or arrangement structure of the electrodes RME.
  • a plurality of bank patterns BP1 and BP2 may be disposed on the via layer VIA.
  • the bank patterns BP1 and BP2 may be directly disposed on the via layer VIA, and may have a structure in which at least a portion protrudes from a top surface of the via layer VIA.
  • the protruding portions of the bank patterns BP1 and BP2 may have inclined or curved sides, and the light emitted from the light emitting device ED is reflected from the electrode RME disposed on the bank patterns BP1 and BP2. It may be emitted in an upper direction of the via layer VIA.
  • the bank patterns BP1 and BP2 may have a semicircular or semielliptical shape with a curved outer surface in a cross-sectional view.
  • the bank patterns BP1 and BP2 may include an organic insulating material such as polyimide (PI), but is not limited thereto.
  • a plurality of electrodes RME are disposed for each sub-pixel SPXn in a shape extending in one direction.
  • the plurality of electrodes RME1 and RME2 extend in the first direction DR1 and may be disposed in the light emitting area EMA and the sub area SA of the sub pixel SPXn, and they extend in the second direction DR2. They can be spaced apart.
  • the plurality of electrodes RME may be electrically connected to the light emitting element ED, which will be described later, but is not limited thereto and may not be electrically connected to the light emitting element ED.
  • the display device 10 may include a first electrode RME1 and a second electrode RME2 disposed on each sub-pixel SPXn.
  • the first electrode RME1 is disposed on the left side of the center of the light emitting area EMA, and the second electrode RME2 is spaced apart from the first electrode RME1 in the second direction DR2 to the center of the light emitting area EMA. is placed on the right side of
  • the first electrode RME1 may be disposed on the first bank pattern BP1, and the second electrode RME2 may be disposed on the second bank pattern BP2.
  • the first electrode RME1 and the second electrode RME2 may be partially disposed in the corresponding sub-pixel SPXn and sub-region SA beyond the lower bank layer LBN.
  • the first electrode RME1 and the second electrode RME2 of different sub-pixels SPXn may be spaced apart from each other based on the separator ROP located in the sub-region SA of one sub-pixel SPXn. .
  • two electrodes RME for each sub-pixel SPXn have a shape extending in the first direction DR1, but is not limited thereto.
  • the display device 10 may have a shape in which a greater number of electrodes RME are disposed in one sub-pixel SPXn, the electrodes RME are partially bent, and the widths are different depending on positions. there is.
  • the first electrode RME1 and the second electrode RME2 may be disposed on at least inclined side surfaces of the bank patterns BP1 and BP2 .
  • widths of the plurality of electrodes RME measured in the second direction DR2 may be smaller than widths of the bank patterns BP1 and BP2 measured in the second direction DR2, and the first electrode ( The distance between RME1 and the second electrode RME2 in the second direction DR2 may be smaller than the distance between the bank patterns BP1 and BP2 .
  • At least a portion of the first electrode RME1 and the second electrode RME2 are directly disposed on the via layer VIA, so that they may be disposed on the same plane.
  • the light emitting element ED disposed between the bank patterns BP1 and BP2 emits light toward both ends, and the emitted light may be directed to the electrode RME disposed on the bank patterns BP1 and BP2. there is.
  • Each electrode RME may have a structure in which portions disposed on the bank patterns BP1 and BP2 may reflect light emitted from the light emitting element ED.
  • the first electrode RME1 and the second electrode RME2 may be disposed to cover at least one side surface of the bank patterns BP1 and BP2 to reflect light emitted from the light emitting element ED.
  • Each of the electrodes RME may directly contact the third conductive layer through the electrode contact holes CTD and CTS at a portion overlapping the lower bank layer LBN between the light emitting area EMA and the sub area SA.
  • the first electrode contact hole CTD is formed in an area where the lower bank layer LBN and the first electrode RME1 overlap
  • the second electrode contact hole CTS is formed in the area where the lower bank layer LBN and the first electrode RME1 overlap.
  • RME2 may be formed in the overlapping region.
  • the first electrode RME1 may contact the first conductive pattern CDP through the first electrode contact hole CTD penetrating the via layer VIA and the first passivation layer PV1.
  • the second electrode RME2 may contact the second voltage line VL2 through the second electrode contact hole CTS penetrating the via layer VIA and the first passivation layer PV1.
  • the first electrode RME1 is electrically connected to the first transistor T1 through the first conductive pattern CDP to receive the first power supply voltage
  • the second electrode RME2 is connected to the second voltage line VL2. Electrically connected, the second power supply voltage may be applied.
  • each of the electrodes RME1 and RME2 may not be electrically connected to the voltage lines VL1 and VL2 of the third conductive layer, and a connection electrode CNE described below may be directly connected to the third conductive layer. there is.
  • the plurality of electrodes RME may include a conductive material having high reflectivity.
  • the electrodes RME include metals such as silver (Ag), copper (Cu), and aluminum (Al), or alloys including aluminum (Al), nickel (Ni), and lanthanum (La).
  • a metal layer such as titanium (Ti), molybdenum (Mo), or niobium (Nb) and the alloy may have a laminated structure.
  • the electrodes RME are formed of a double layer or multi-layer in which an alloy including aluminum (Al) and at least one metal layer including titanium (Ti), molybdenum (Mo), and niobium (Nb) are stacked. It can be done.
  • each electrode RME may further include a transparent conductive material.
  • each electrode RME may include a material such as ITO, IZO, or ITZO.
  • each of the electrodes RME may have a structure in which a transparent conductive material and a metal layer having high reflectance are stacked one or more layers, or may be formed as a single layer including these.
  • each electrode RME may have a stacked structure such as ITO/Ag/ITO/, ITO/Ag/IZO, or ITO/Ag/ITZO/IZO.
  • the electrodes RME may be electrically connected to the light emitting element ED, and may reflect some of the light emitted from the light emitting element ED upward toward the first substrate SUB.
  • the first insulating layer PAS1 is disposed on the entire surface of the display area DPA and may be disposed on the via layer VIA and the plurality of electrodes RME.
  • the first insulating layer PAS1 may protect the plurality of electrodes RME and at the same time insulate different electrodes RME from each other.
  • the electrodes RME in the process of forming the lower bank layer LBN. can be prevented from being damaged.
  • the first insulating layer PAS1 may prevent the light emitting element ED disposed thereon from being damaged by direct contact with other members.
  • a step may be formed such that a portion of the upper surface of the first insulating layer PAS1 is recessed between the electrodes RME spaced apart in the second direction DR2 .
  • the light emitting element ED is disposed on the upper surface of the first insulating layer PAS1 on which the step is formed, and a space may be formed between the light emitting element ED and the first insulating layer PAS1.
  • the lower bank layer LBN may be disposed on the first insulating layer PAS1.
  • the lower bank layer LBN includes portions extending in the first and second directions DR1 and DR2 and may surround each sub-pixel SPXn.
  • the lower bank layer LBN surrounds the light emitting area EMA and the sub area SA of each sub-pixel SPXn to distinguish them, surrounds the outermost periphery of the display area DPA, and A non-display area NDA may be distinguished.
  • the lower bank layer LBN is disposed over the entire display area DPA to form a lattice pattern, and the area where the lower bank layer LBN opens in the display area DPA is the light emitting area EMA and the sub area ( SA) may be
  • the lower bank layer LBN may have a certain height similar to the bank patterns BP1 and BP2.
  • a top surface of the lower bank layer LBN may have a height higher than that of the bank patterns BP1 and BP2 and a thickness equal to or greater than that of the bank patterns BP1 and BP2.
  • the lower bank layer LBN may prevent ink from overflowing to adjacent sub-pixels SPXn during an inkjet printing process during a manufacturing process of the display device 10 .
  • the lower bank layer LBN may include an organic insulating material such as polyimide.
  • a plurality of light emitting elements ED may be disposed in the light emitting area EMA.
  • the light emitting devices ED may be disposed between the bank patterns BP1 and BP2 and spaced apart from each other in the first direction DR1.
  • the plurality of light emitting elements ED may have a shape extending in one direction, and both ends may be disposed on different electrodes RME.
  • the length of the light emitting element ED may be longer than the distance between the electrodes RME spaced apart in the second direction DR2 .
  • the light emitting elements ED may be arranged substantially perpendicular to the first direction DR1 in which the electrodes RME extend. However, it is not limited thereto, and the elongated direction of the light emitting device ED may be disposed toward the second direction DR2 or a direction inclined at an angle thereto.
  • a plurality of light emitting devices ED may be disposed on the first insulating layer PAS1.
  • the light emitting element ED may have a shape extending in one direction and may be disposed such that one direction of the extension is parallel to the upper surface of the first substrate SUB.
  • the light emitting device ED may include a plurality of semiconductor layers disposed along the extended direction, and the plurality of semiconductor layers extend along a direction parallel to the upper surface of the first substrate SUB. Can be arranged sequentially.
  • a plurality of semiconductor layers may be disposed in a direction perpendicular to the first substrate SUB.
  • the light emitting elements ED disposed in each sub-pixel SPXn may emit light of different wavelengths depending on the material of the above-described semiconductor layer.
  • the present invention is not limited thereto, and the light emitting devices ED disposed in each sub-pixel SPXn may include a semiconductor layer of the same material and emit light of the same color.
  • the light emitting elements ED may contact the connecting electrodes CNE (CNE1, CNE2) to be electrically connected to the conductive layers under the electrode RME and the via layer VIA, and an electrical signal is applied to generate light of a specific wavelength range. can emit.
  • the second insulating layer PAS2 may be disposed on the plurality of light emitting elements ED, the first insulating layer PAS1 , and the lower bank layer LBN.
  • the second insulating layer PAS2 extends between the bank patterns BP1 and BP2 in the first direction DR1 and includes a pattern portion disposed on the plurality of light emitting devices ED.
  • the pattern part is disposed to partially cover an outer surface of the light emitting device ED, and both sides or both ends of the light emitting device ED may not be covered.
  • the pattern unit may form a linear or island pattern in each sub-pixel SPXn in a plan view.
  • the pattern portion of the second insulating layer PAS2 may protect the light emitting devices ED and at the same time fix the light emitting devices ED in the manufacturing process of the display device 10 . Also, the second insulating layer PAS2 may be disposed to fill a space between the light emitting element ED and the first insulating layer PAS1 therebelow. In addition, a portion of the second insulating layer PAS2 may be disposed on the lower bank layer LBN and in the sub-regions SA.
  • the plurality of connection electrodes CNE (CNE1 and CNE2) may be disposed on the plurality of electrodes RME and the bank patterns BP1 and BP2.
  • Each of the plurality of connection electrodes CNE may have a shape extending in one direction and may be spaced apart from each other.
  • Each of the connection electrodes CNE may contact the light emitting element ED and be electrically connected to the third conductive layer.
  • the plurality of connection electrodes CNE may include a first connection electrode CNE1 and a second connection electrode CNE2 disposed in each sub-pixel SPXn.
  • the first connection electrode CNE1 has a shape extending in the first direction DR1 and may be disposed on the first electrode RME1 or the first bank pattern BP1.
  • the first connection electrode CNE1 partially overlaps the first electrode RME1 and may be disposed from the emission area EMA to the sub area SA beyond the lower bank layer LBN.
  • the second connection electrode CNE2 has a shape extending in the first direction DR1 and may be disposed on the second electrode RME2 or the second bank pattern BP2.
  • the second connection electrode CNE2 partially overlaps the second electrode RME2 and may be disposed from the emission area EMA to the sub area SA beyond the lower bank layer LBN.
  • the first connection electrode CNE1 and the second connection electrode CNE2 contact the light emitting elements ED, respectively, and may be electrically connected to the electrodes RME or a conductive layer thereunder.
  • first connection electrode CNE1 and the second connection electrode CNE2 are respectively disposed on the side surface of the second insulating layer PAS2 and may contact the light emitting devices ED.
  • the first connection electrode CNE1 partially overlaps the first electrode RME1 and may contact one end of the light emitting elements ED.
  • the second connection electrode CNE2 may partially overlap the second electrode RME2 and contact other ends of the light emitting devices ED.
  • a plurality of connection electrodes CNE are disposed across the light emitting area EMA and the sub area SA.
  • the connection electrodes CNE may contact the light emitting elements ED at a portion disposed in the light emitting area EMA, and may be electrically connected to the third conductive layer at a portion disposed in the sub area SA.
  • each of the connection electrodes CNE may contact the electrode RME through the contact portions CT1 and CT2 disposed in the sub area SA.
  • the first connection electrode CNE1 is formed through the first contact portion CT1 penetrating the first insulating layer PAS1 , the second insulating layer PAS2 , and the third insulating layer PAS3 in the sub region SA. 1 may be in contact with the electrode RME1.
  • the second connection electrode CNE2 may contact the second electrode RME2 through the second contact portion CT2 penetrating the first and second insulating layers PAS1 and PAS2 in the sub area SA.
  • Each connection electrode CNE may be electrically connected to the third conductive layer through each electrode RME.
  • the first connection electrode CNE1 is electrically connected to the first transistor T1 to receive the first power supply voltage
  • the second connection electrode CNE2 is electrically connected to the second voltage line VL2 to receive the second power supply voltage.
  • a voltage may be applied.
  • Each connection electrode CNE may contact the light emitting element ED in the light emitting area EMA to transfer the power voltage to the light emitting element ED.
  • the plurality of connection electrodes CNE may directly contact the third conductive layer and may be electrically connected to the third conductive layer through patterns other than the electrode RME.
  • connection electrodes CNE may include a conductive material.
  • it may include ITO, IZO, ITZO, aluminum (Al), and the like.
  • the connection electrode CNE may include a transparent conductive material, and light emitted from the light emitting device ED may pass through the connection electrode CNE and be emitted.
  • the third insulating layer PAS3 is disposed on the second connection electrode CNE2 and the second insulating layer PAS2.
  • the third insulating layer PAS3 is disposed entirely on the second insulating layer PAS2 to cover the second connection electrode CNE2, and the first connection electrode CNE1 is disposed on the third insulating layer PAS3.
  • the third insulating layer PAS3 may be entirely disposed on the via layer VIA except for a region where the first connection electrode CNE1 is disposed.
  • the third insulating layer PAS3 may mutually insulate the first connection electrode CNE1 from directly contacting the second connection electrode CNE2 .
  • another insulating layer may be further disposed on the third insulating layer PAS3 and the first connection electrode CNE1.
  • the insulating layer may serve to protect members disposed on the first substrate SUB against external environments.
  • first insulating layer PAS1 , second insulating layer PAS2 , and third insulating layer PAS3 may include an inorganic insulating material or an organic insulating material.
  • first insulating layer PAS1 , the second insulating layer PAS2 , and the third insulating layer PAS3 each include an inorganic insulating material, or each of the first insulating layer PAS1 and the third insulating layer PAS3 Silver may include an inorganic insulating material, but the second insulating layer PAS2 may include an organic insulating material.
  • Each or at least one of the first insulating layer PAS1 , the second insulating layer PAS2 , and the third insulating layer PAS3 may have a structure in which a plurality of insulating layers are alternately or repeatedly stacked.
  • the first insulating layer PAS1 , the second insulating layer PAS2 , and the third insulating layer PAS3 may include silicon oxide (SiOx), silicon nitride (SiNx), and silicon oxynitride (SiOxNy), respectively.
  • the first insulating layer PAS1 , the second insulating layer PAS2 , and the third insulating layer PAS3 are made of the same material, some are the same and some are made of different materials, or are made of different materials. may be made with
  • FIG. 5 is a schematic diagram of a light emitting device according to an embodiment.
  • the light emitting device ED may be a light emitting diode, and specifically, the light emitting device ED has a size in a nanometer to micrometer unit. and may be an inorganic light emitting diode made of an inorganic material.
  • the light emitting device ED may be aligned between the two electrodes, where a polarity is formed when an electric field is formed in a specific direction between the two electrodes facing each other.
  • the light emitting device ED may have a shape extending in one direction.
  • the light emitting element ED may have a shape such as a cylinder, a rod, a wire, or a tube.
  • the shape of the light emitting element ED is not limited thereto, and has a shape of a polygonal column such as a regular hexahedron, a rectangular parallelepiped, or a hexagonal prism, or a light emitting element that extends in one direction but has a partially inclined outer surface.
  • ED can have various forms.
  • the light emitting device ED may include a semiconductor layer doped with an arbitrary conductivity type (eg, p-type or n-type) dopant.
  • the semiconductor layer may emit light of a specific wavelength range by passing an electric signal applied from an external power source.
  • the light emitting device ED may include a first semiconductor layer 31 , a second semiconductor layer 32 , a light emitting layer 36 , an electrode layer 37 , and an insulating layer 38 .
  • the first semiconductor layer 31 may be an n-type semiconductor.
  • the first semiconductor layer 31 may include a semiconductor material having a chemical formula of AlxGayIn1-x-yN (0 ⁇ x ⁇ 1, 0 ⁇ y ⁇ 1, 0 ⁇ x+y ⁇ 1).
  • the first semiconductor layer 31 may be one or more of AlGaInN, GaN, AlGaN, InGaN, AlN, and InN doped with an n-type dopant.
  • the n-type dopant doped in the first semiconductor layer 31 may be Si, Ge, or Sn.
  • the second semiconductor layer 32 is disposed on the first semiconductor layer 31 with the light emitting layer 36 interposed therebetween.
  • the second semiconductor layer 32 may be a p-type semiconductor, and the second semiconductor layer 32 is AlxGayIn1-x-yN (0 ⁇ x ⁇ 1,0 ⁇ y ⁇ 1, 0 ⁇ x+y ⁇ 1) It may include a semiconductor material having a chemical formula.
  • the second semiconductor layer 32 may be one or more of AlGaInN, GaN, AlGaN, InGaN, AlN, and InN doped with a p-type dopant.
  • the p-type dopant doped in the second semiconductor layer 32 may be Mg, Zn, Ca, Ba, or the like.
  • the first semiconductor layer 31 and the second semiconductor layer 32 are configured as one layer, but are not limited thereto.
  • the first semiconductor layer 31 and the second semiconductor layer 32 may further include a greater number of layers, for example, a clad layer or a Tensile Strain Barrier Reducing (TSBR) layer.
  • TSBR Tensile Strain Barrier Reducing
  • the light emitting device ED may further include another semiconductor layer disposed between the first semiconductor layer 31 and the light emitting layer 36 or between the second semiconductor layer 32 and the light emitting layer 36 . .
  • the semiconductor layer disposed between the first semiconductor layer 31 and the light emitting layer 36 may be any one or more of AlGaInN, GaN, AlGaN, InGaN, AlN, InN, and SLs doped with an n-type dopant, and the second semiconductor layer ( 32) and the light emitting layer 36 may be any one or more of AlGaInN, GaN, AlGaN, InGaN, AlN, and InN doped with a p-type dopant.
  • the light emitting layer 36 is disposed between the first semiconductor layer 31 and the second semiconductor layer 32 .
  • the light emitting layer 36 may include a material having a single or multi-quantum well structure. When the light emitting layer 36 includes a material having a multi-quantum well structure, a plurality of barrier layers and well layers may be alternately stacked.
  • the light emitting layer 36 may emit light by combining electron-hole pairs according to electric signals applied through the first semiconductor layer 31 and the second semiconductor layer 32 .
  • the light emitting layer 36 may include a material such as AlGaN, AlGaInN, or InGaN.
  • the barrier layer may include AlGaN or AlGaInN
  • the well layer may include materials such as GaN, InGaN, or AlInN.
  • the light emitting layer 36 may have a structure in which a semiconductor material having a high band gap energy and a semiconductor material having a low band gap energy are alternately stacked, and different groups 3 to 5 may be formed according to the wavelength range of light emitted. It may also contain semiconductor materials. Light emitted from the light emitting layer 36 is not limited to light in a blue wavelength band, and may emit red and green wavelength bands in some cases.
  • the electrode layer 37 may be an Ohmic connection electrode. However, it is not limited thereto, and may be a Schottky connection electrode.
  • the light emitting device ED may include at least one electrode layer 37 .
  • the light emitting element ED may include one or more electrode layers 37, but is not limited thereto and the electrode layer 37 may be omitted.
  • the electrode layer 37 may reduce resistance between the light emitting element ED and the electrode or connection electrode when the light emitting element ED is electrically connected to the electrode or connection electrode in the display device 10 .
  • the electrode layer 37 may include a conductive metal.
  • the electrode layer 37 may include at least one of aluminum (Al), titanium (Ti), indium (In), gold (Au), silver (Ag), ITO, IZO, and ITZO.
  • the insulating film 38 is disposed to surround outer surfaces of the plurality of semiconductor layers and electrode layers described above.
  • the insulating film 38 may be disposed to surround at least the outer surface of the light emitting layer 36, but both ends of the light emitting element ED in the longitudinal direction may be exposed.
  • the insulating layer 38 may be formed to have a rounded upper surface in cross-section in a region adjacent to at least one end of the light emitting element ED.
  • the insulating layer 38 may include materials having insulating properties, for example, silicon oxide (SiOx), silicon nitride (SiNx), silicon oxynitride (SiOxNy), aluminum nitride (AlNx), aluminum oxide (AlOx), and the like.
  • SiOx silicon oxide
  • SiNx silicon nitride
  • SiOxNy silicon oxynitride
  • AlNx aluminum oxide
  • AlOx aluminum oxide
  • the insulating layer 38 may serve to protect semiconductor layers and electrode layers of the light emitting device ED.
  • the insulating film 38 may prevent an electrical short circuit that may occur in the light emitting layer 36 when it directly contacts an electrode through which an electric signal is transmitted to the light emitting element ED.
  • the insulating layer 38 may prevent a decrease in light emitting efficiency of the light emitting device ED.
  • the outer surface of the insulating film 38 may be surface-treated.
  • the light emitting device ED may be sprayed and aligned on the electrode in a dispersed state in a predetermined ink.
  • the surface of the insulating layer 38 may be treated to be hydrophobic or hydrophilic.
  • the display device 10 includes color control structures ('TPL', 'WCL1', and 'WCL2' of FIG. 6) disposed on light emitting devices (ED) and a color filter layer ('CFL1 of FIG. 6). ', 'CFL2', 'CFL3') may be further included. Light emitted from the light emitting element ED may be emitted through the color control structures TPL, WCL1, and WCL2 and the color filter layers CFL1, CFL2, and CFL3, and the same type of light emitting element ( Even when the EDs are disposed, the color of emitted light may be different for each sub-pixel SPXn.
  • color control structures 'TPL', 'WCL1', and 'WCL2' of FIG. 6
  • ED light emitting devices
  • 'CFL1 of FIG. 6 a color filter layer
  • FIG. 6 is a cross-sectional view of a display device according to an exemplary embodiment.
  • the display device 10 includes light emitting elements ED disposed on a first substrate SUB, and color control structures TPL, WCL1, and WCL2 disposed thereon, and color filter layers CFL1 and CFL1. CFL2, CFL3) may be included. Also, the display device 10 may further include a plurality of layers disposed between the color control structures TPL, WCL1, and WCL2 and the color filter layers CFL1, CFL2, and CFL3.
  • layers disposed on the light emitting elements ED of the display device 10 will be described.
  • the fourth insulating layer PAS4 may be disposed on the third insulating layer PAS3 , the connection electrodes CNE1 and CNE2 , and the lower bank layer LBN.
  • the fourth insulating layer PAS4 may protect layers disposed on the first substrate SUB. However, the fourth insulating layer PAS4 may be omitted.
  • a first bank BNL1 , color control structures TPL , WCL1 , and WCL2 , a light blocking member BM, and color filter layers CFL1 , CFL2 , and CFL3 may be disposed on the fourth insulating layer PAS4 .
  • a plurality of capping layers CPL1 and CPL2 and a low refractive index layer LRL are disposed between the color control structures TPL, WCL1, and WCL2 and the color filter layers CFL1, CFL2, and CFL3, and the color filter layers CFL1 and CFL2 , CFL3), an overcoat layer OC may be disposed.
  • the display device 10 includes a plurality of light-transmitting areas TA1 , TA2 , and TA3 in which color filter layers CFL1 , CFL2 , and CFL3 are disposed to emit light, and light is emitted between the light-transmitting areas TA1 , TA2 , and TA3 .
  • a non-blocking area BA may be included.
  • the light-transmitting areas TA1 , TA2 , and TA3 may be positioned to correspond to a portion of the light-emitting area EMA of each sub-pixel SPXn, and the light-blocking area BA may be an area other than the light-transmitting areas TA1 , TA2 , and TA3 .
  • the light transmission areas TA1 , TA2 , and TA3 and the light blocking area BA may be divided by the light blocking member BM.
  • the first bank BNL1 may be disposed to overlap the lower bank layer LBN on the fourth insulating layer PAS4.
  • the first bank BNL1 may be arranged in a lattice pattern including portions extending in the first and second directions DR1 and DR2 .
  • the first bank BNL1 may surround the light emitting area EMA or a portion where the light emitting elements ED are disposed.
  • the first bank BNL1 may form an area where the color control structures TPL, WCL1 and WCL2 are disposed.
  • the color control structures TPL, WCL1, and WCL2 may be disposed in an area surrounded by the first bank BNL1 on the fourth insulating layer PAS4.
  • the color control structures TPL, WCL1, and WCL2 may be disposed in the light-transmitting areas TA1, TA2, and TA3 surrounded by the first bank BNL1 to form an island-shaped pattern in the display area DPA.
  • the present invention is not limited thereto, and each of the color control structures TPL, WCL1, and WCL2 may extend in one direction and be disposed over a plurality of sub-pixels SPXn to form a linear pattern.
  • the color control structures TPL, WCL1, and WCL2 correspond to the first light-transmitting area TA1 to correspond to the first sub-pixel.
  • the first wavelength conversion layer WCL1 disposed in (SPX1), the second wavelength conversion layer WCL2 disposed in the second sub-pixel SPX2 corresponding to the second transmission area TA2, and the third transmission area TA3 disposed in SPX1. ) may include a light-transmitting layer TPL disposed on the third sub-pixel SPX3.
  • the first wavelength conversion layer WCL1 may include a first base resin BRS1 and a first wavelength conversion material WCP1 disposed in the first base resin BRS1.
  • the second wavelength conversion layer WCL2 may include a second base resin BRS2 and a second wavelength conversion material WCP2 disposed in the second base resin BRS2.
  • the first wavelength conversion layer WCL1 and the second wavelength conversion layer WCL2 convert the wavelength of the blue light of the third color incident from the light emitting element ED and transmit it.
  • Each of the first wavelength conversion layer WCL1 and the second wavelength conversion layer WCL2 may further include a scattering material SCP included in each base resin, and the scattering material SCP may increase wavelength conversion efficiency.
  • the light transmission layer TPL may include a third base resin BRS3 and a scattering body SCP disposed in the third base resin BSR3.
  • the light transmitting layer TPL transmits blue light of the third color incident from the light emitting device ED while maintaining the wavelength.
  • the scattering object SCP of the light-transmitting layer TPL may serve to control an emission path of light emitted through the light-transmitting layer TPL.
  • the light transmission layer TPL may not include a wavelength conversion material.
  • Scatterers may be metal oxide particles or organic particles. Titanium oxide (TiO2), zirconium oxide (ZrO2), aluminum oxide (Al2O3), indium oxide (In2O3), zinc oxide (ZnO), or tin oxide (SnO2) may be exemplified as the metal oxide, and the organic particles As the material, an acrylic resin or a urethane resin may be exemplified.
  • the first to third base resins BRS1 , BRS2 , and BRS3 may include a light-transmitting organic material.
  • the first to third base resins BRS1 , BRS2 , and BRS3 may include an epoxy-based resin, an acrylic-based resin, a cardo-based resin, or an imide-based resin.
  • the first to third base resins BRS1 , BRS2 , and BRS3 may all be made of the same material, but are not limited thereto.
  • the first wavelength conversion material WCP1 may convert blue light of a third color into red light of a first color
  • the second wavelength conversion material WCP2 may convert blue light of a third color into green light of a second color.
  • the first wavelength conversion material WCP1 and the second wavelength conversion material WCP2 may be quantum dots, quantum rods, or phosphors.
  • the quantum dot may include a group IV nanocrystal, a group II-VI compound nanocrystal, a group III-V compound nanocrystal, a group IV-VI nanocrystal, or a combination thereof.
  • the color control structures TPL, WCL1 and WCL2 may be formed through an inkjet printing process or a photoresist process.
  • the color control structures TPL, WCL1, and WCL2 may be formed through a drying or exposure and development process after a material constituting them is sprayed or coated in an area surrounded by the first bank BNL1.
  • upper surfaces of the respective layers of the color control structures TPL, WCL1, and WCL2 are formed to be curved to form a first bank ( The edge part adjacent to BNL1) may be higher than the center part.
  • the edge part adjacent to BNL1 may be higher than the center part.
  • the color control structures TPL, WCL1, and WCL2 are formed through a photoresist process
  • upper surfaces of the respective layers of the color control structures TPL, WCL1, and WCL2 are formed flat to form an edge adjacent to the first bank BNL1.
  • the portion may be parallel to the upper surface of the first bank BNL1 or, unlike the drawing, the center of the color control structures TPL, WCL1, and WCL2 may be formed higher.
  • the light emitting device ED of each sub-pixel SPXn may emit blue light of the same third color, and light emitted from each sub-pixel SPXn may be light of a different color.
  • light emitted from the light emitting element ED disposed on the first sub-pixel SPX1 is incident to the first wavelength conversion layer WCL1
  • the light emitting element ED disposed on the second sub-pixel SPX2 is incident on the second wavelength conversion layer WCL2
  • light emitted from the light emitting device ED disposed in the third sub-pixel SPX3 is incident on the light transmission layer TPL.
  • each sub-pixel SPXn includes light emitting elements ED emitting light of the same color, light of different colors may be emitted according to the arrangement of the color control structures TPL, WCL1, and WCL2 disposed thereon.
  • the first capping layer CPL1 may be disposed on the plurality of color control structures TPL, WCL1 and WCL2 and the first bank BNL1.
  • the first capping layer CPL1 may prevent impurities such as moisture or air from penetrating from the outside to damage or contaminate the color control structures TPL, WCL1, and WCL2.
  • the first capping layer CPL1 may include an inorganic insulating material.
  • the low refractive index layer LRL may be disposed on the first capping layer CPL1.
  • the low refractive index layer LRL is an optical layer that recycles light passing through the color control structures TPL, WCL1, and WCL2, and can improve light emission efficiency and color purity of the display device 10.
  • the low refractive index layer LRL may be formed of an organic material having a low refractive index and may compensate for a step formed by the color control structures TPL, WCL1 and WCL2 and the first bank BNL1.
  • the second capping layer CPL2 is disposed on the low refractive index layer LRL and can prevent impurities such as moisture or air from penetrating from the outside to damage or contaminate the low refractive index layer LRL. Similar to the first capping layer CPL1 , the second capping layer CPL2 may include an inorganic insulating material.
  • the light blocking member BM may be disposed on the second capping layer CPL2.
  • the light blocking member BM may be formed in a lattice pattern to partially expose one surface of the second capping layer CPL2 .
  • the light blocking member BM may be disposed to cover the sub areas SA of each sub pixel SPXn in addition to the lower bank layers LBN and the first bank BNL1 in a plan view. Areas where the light blocking member BM is not disposed are light transmission areas TA1, TA2, and TA3 where the color filter layers CFL1, CFL2, and CFL3 are disposed and light is emitted, and areas where the light blocking member BM is disposed are light emission areas. may be a light-blocking area BA that is blocked.
  • the light blocking member BM may include an organic material capable of absorbing light.
  • the light blocking member BM can reduce color distortion due to external light reflection by absorbing external light.
  • the light blocking member BM is made of a material used as a black matrix of the display device 10 and can absorb all visible light wavelengths.
  • the light blocking member BM may be omitted in the display device 10 and may be replaced with a material that absorbs light of a specific wavelength among visible light wavelengths and transmits light of another specific wavelength.
  • the light blocking member BM may be replaced with a color pattern including the same material as at least one of the color filter layers CFL1 , CFL2 , and CFL3 .
  • a color pattern including a material of one color filter layer may be disposed in an area where the light blocking member BM is disposed, or a structure in which a plurality of color patterns may be stacked may be formed.
  • a plurality of color filter layers CFL1 , CFL2 , and CFL3 may be disposed on one surface of the second capping layer CPL2 .
  • Each of the plurality of color filter layers CFL1 , CFL2 , and CFL3 may be disposed on the second capping layer CPL2 to correspond to an area where the light blocking member BM opens.
  • the different color filter layers CFL1 , CFL2 , and CFL3 may be spaced apart from each other with the light blocking member BM interposed therebetween, but are not limited thereto.
  • the color filter layers CFL1 , CFL2 , and CFL3 partially block light. They may be disposed on the member BM and spaced apart from each other on the light blocking member BM, and in another embodiment, the color filter layers CFL1 , CFL2 , and CFL3 may partially overlap each other.
  • the color filter layers CFL1 , CFL2 , and CFL3 include the first color filter layer CFL1 disposed on the first sub-pixel SPX1 , the second color filter layer CFL2 disposed on the second sub-pixel SPX2 , and the third sub-pixel (SPX3) may include a third color filter layer (CFL3).
  • the color filter layers CFL1 , CFL2 , and CFL3 may be formed in a linear pattern disposed in the plurality of light-transmitting areas TA1 , TA2 , and TA3 or the plurality of light-emitting areas EMA. However, it is not limited thereto.
  • the color filter layers CFL1 , CFL2 , and CFL3 may be arranged to correspond to the light-transmitting areas TA1 , TA2 , and TA3 to form an island pattern.
  • the color filter layers CFL1 , CFL2 , and CFL3 may include a colorant such as a dye or pigment that absorbs light in a wavelength range other than a specific wavelength range.
  • the color filter layers CFL1 , CFL2 , and CFL3 are disposed for each sub-pixel SPXn to transmit only a part of light incident from the corresponding sub-pixel SPXn to the color filter layers CFL1 , CFL2 , and CFL3 .
  • each sub-pixel SPXn of the display device 10 only light passing through the color filter layers CFL1 , CFL2 , and CFL3 may be selectively displayed.
  • the first color filter layer CFL1 is a red color filter layer
  • the second color filter layer CFL2 is a green color filter layer
  • the third color filter layer CFL3 is a blue color filter layer.
  • Light emitted from the light emitting device ED may pass through the color control structures TPL, WCL1, and WCL2 and be emitted through the color filter layers CFL1, CFL2, and CFL3.
  • the overcoat layer OC may be disposed on the color filter layers CFL1 , CFL2 , and CFL3 and the light blocking member BM.
  • the overcoat layer OC is disposed over the entire surface of the display area DPA, and a portion thereof may also be disposed in the non-display area NDA.
  • the overcoat layer OC may include an organic insulating material to protect members disposed in the display area DPA from the outside.
  • Display device 10 includes color control structures TPL, WCL1, and WCL2 and color filter layers CFL1, CFL2, and CFL3 disposed on light emitting elements ED, and each sub-pixel SPXn ), even if the same type of light emitting devices EDs are disposed, different colors of light may be displayed.
  • the light emitting device ED disposed on the first sub-pixel SPX1 emits blue light of a third color, and the light passes through the fourth insulating layer PAS4 to reach the first wavelength conversion layer WCL1.
  • the first base resin BRS1 of the first wavelength conversion layer WCL1 is made of a transparent material, and some of the light passes through the first base resin BRS1 to the first capping layer CPL1 disposed thereon.
  • at least some of the light is incident on the scattering body SCP and the first wavelength conversion material WCP1 disposed in the first base resin BRS1, and the light is scattered and the wavelength is converted into red light in the first cap. It may be incident on the ping layer CPL1.
  • first capping layer CPL1 Light incident on the first capping layer CPL1 passes through the low refractive index layer LRL and the second capping layer CPL2 and is incident on the first color filter layer CFL1, and the first color filter layer CFL1 emits red light. Light other than the light may block transmission. Accordingly, red light may be emitted from the first sub-pixel SPX1.
  • light emitted from the light emitting element ED disposed on the second sub-pixel SPX2 is transmitted through the fourth insulating layer PAS4, the second wavelength conversion layer WCL2, the first capping layer CPL1, and the low Green light may be emitted through the refraction layer LRL, the second capping layer CPL2 and the second color filter layer CFL2.
  • the light emitting element ED disposed in the third sub-pixel SPX3 may emit blue light of a third color and pass through the fourth insulating layer PAS4 to be incident on the light-transmitting layer.
  • the third base resin BRS3 of the light transmission layer TPL is made of a transparent material, and some of the light may pass through the third base resin BRS3 and be incident on the first capping layer CPL1 disposed thereon. there is.
  • Light incident on the first capping layer CPL1 passes through the low refractive index layer LRL and the second capping layer CPL2 and is incident on the third color filter layer CFL3, and the third color filter layer CFL3 emits blue light. Light other than the light may block transmission. Accordingly, blue light may be emitted from the third sub-pixel SPX3.
  • FIG. 7 is a schematic diagram illustrating banks disposed in a display area and a non-display area of a display device according to an exemplary embodiment.
  • FIG. 8 is a cross-sectional view taken along the line A1-A1' of FIG. 7 .
  • 9 is a cross-sectional view taken along line A2-A2' of FIG. 7 .
  • 7 illustrates a planar arrangement of a plurality of banks BNL1 , BNL2 , and BNL3 disposed in the display area DPA and non-display area NDA of the display device 10 .
  • FIGS. 8 and 9 illustrate cross-sections of portions of the display area DPA and the non-display area NDA cut in the second direction DR2 at the outer portion of the display device 10 .
  • 8 illustrates the left outer portion of the outer portion of the display device 10, which is one side in the second direction DR2
  • FIG. 9 illustrates the right outer portion of the outer portion of the display device 10, which is the other side in the second direction DR2. are showing In FIGS.
  • the plurality of conductive layers and the semiconductor layer of the display area DPA are briefly shown as a circuit layer CCL, and the electrode RME disposed in each sub-pixel SPXn, the light emitting element (EDs, connection electrodes (CNEs), and the like are simply shown as a light emitting element layer (EDL). Description of these structures is the same as that described above with reference to FIGS. 2 to 4 .
  • the display device 10 includes a first bank BNL1 including a portion disposed outside the display area DPA and disposed in the non-display area NDA. It may include a first valley portion VA1 and a second bank BNL2 and a third bank BNL3 disposed to surround the display area DPA.
  • the first bank BNL1 may extend in the first and second directions DR1 and DR2 in the display area DPA.
  • the first bank BNL1 may be disposed to surround a portion of the display area DPA where the plurality of pixels PX are disposed.
  • the first bank BNL1 crosses the display area DPA and extends in the first direction DR1.
  • it may be disposed extending in the second direction DR2 and may be disposed at the boundary of each sub-pixel SPXn.
  • the first bank BNL1 may also distinguish different sub-pixels SPXn while dividing the display area DPA and the non-display area NDA.
  • a second bank BNL2 and a third bank BNL3 may be disposed in the non-display area NDA to be spaced apart from the first bank BNL1 and to surround the display area DPA.
  • the second bank BNL2 may be spaced apart from the first bank BNL1 by a predetermined distance
  • the third bank BNL3 may be spaced apart from the second bank BNL2 by a predetermined distance. That is, the display area DPA may be disposed inside the area surrounded by the second bank BNL2, and the second bank BNL2 may be disposed inside the third bank BNL3.
  • the display device 10 may have a structure in which a plurality of layers are sequentially stacked on one first substrate SUB.
  • Some layers of the display device 10 may be made of an organic material, and may be formed through a process in which the organic material is directly sprayed onto the first substrate SUB. Since the organic material has fluidity and can flow, the organic material sprayed onto the display area DPA may overflow into the non-display area NDA.
  • the second bank BNL2 and the third bank BNL3 may prevent the organic material from overflowing beyond the non-display area NDA to the outside.
  • the display device 10 may include a first valley portion VA1 disposed between the first bank BNL1 and the second bank BNL2 in the non-display area NDA. While the second bank BNL2 and the first bank BNL1 protrude upward, the first valley portion VA1 may be formed by partially recessing a lower layer. The first valley portion VA1 forms intaglio and embossed patterns together with the second bank BNL2 and the first bank BNL1 so that the organic material sprayed on the display area DPA overflows into the non-display area NDA. flow can be prevented.
  • a light emitting device layer EDL including a plurality of electrodes RME, light emitting devices ED, and connection electrodes CNE is disposed in the display area DPA.
  • the light emitting element layer EDL is disposed on the via layer VIA in the display area DPA, and a plurality of insulating layers disposed over the display area DPA and the non-display area NDA on the via layer VIA ( PAS_S) may be placed.
  • the plurality of insulating layers PAS_S include a first insulating layer PAS1 disposed below the light emitting element ED and a second insulating layer disposed above the light emitting element ED. (PAS2), and a third insulating layer (PAS3).
  • Some of the plurality of insulating layers PAS_S may be sequentially stacked on the via layer VIA in the non-display area NDA.
  • the fourth insulating layer PAS4 may also be disposed over the display area DPA and the non-display area NDA while covering the light emitting device layer EDL.
  • the fourth insulating layer PAS4 may be disposed on the light emitting device layer EDL in the display area DPA and directly disposed on the other insulating layers PAS_S in the non-display area NDA.
  • the first capping layer CPL1 and the second capping layer CPL2 may also be disposed to extend to the non-display area NDA.
  • a portion of the first capping layer CPL1 is directly disposed on the fourth insulating layer PAS4, and another portion is directly disposed on the first bank BNL1, second bank BNL2, and third bank BNL3. It can be.
  • the second capping layer CPL2 is disposed on the first capping layer CPL1 with the low refractive index layer LRL interposed therebetween.
  • the low refractive index layer LRL does not extend over the entire surface of the non-display area NDA, so a portion of the second capping layer CPL2 may be directly disposed on the first capping layer CPL1. there is.
  • the low refractive index layer LRL is made of an organic material and may be disposed over the entire surface of the display area DPA.
  • the organic material may overflow into the non-display area NDA beyond the first bank BNL1 disposed at the outermost portion of the display area DPA.
  • the display device 10 may include one first substrate SUB1 and a plurality of layers may be formed thereon through a continuous process.
  • the organic material that overflows to an undesirable area of the non-display area NDA may remain as a foreign material in a subsequent process.
  • the display device 10 includes structures having intaglio and embossed patterns disposed in the non-display area NDA to prevent organic materials overflowing into the non-display area NDA from spreading to unwanted areas. can do.
  • the display device 10 may include a first valley portion VA1 , a second bank BNL2 , and a third bank BNL3 disposed in the non-display area NDA.
  • the first valley portion VA1 may have an intaglio pattern shape recessed into a lower surface of the via layer VIA based on the upper surface of the via layer VIA, and the second bank BNL2 and the third bank BNL3 may have an upper surface of the via layer VIA. It may have an embossed pattern shape protruding in an upward direction based on .
  • the first valley portion VA1 may surround the display area DPA and be spaced apart from the first bank BNL1 in a plan view.
  • the first valley portion VA1 has a first width W1 and may pass through the first via layer VIA1, and several layers disposed on the via layer VIA are inside the first valley portion VA1. can be placed.
  • the first insulating layer PAS1 disposed under the light emitting elements ED is within the first valley VA1. When disposed, it may directly contact the inner sidewall of the first valley portion VA1 of the via layer VIA.
  • the fourth insulating layer PAS4 disposed on the plurality of insulating layers PAS_S in the non-display area NDA and the first capping layer CPL1 partially disposed directly on the fourth insulating layer PAS4 are also shown. A portion may be disposed inside the first valley portion VA1.
  • the plurality of insulating layers PAS_S, the fourth insulating layer PAS4 and the first capping layer CPL1 may include an inorganic insulating material, and are formed by the first valley portion VA1 in the via layer VIA. It can be arranged along the steps.
  • inorganic insulating materials such as the plurality of insulating layers PAS_S, the fourth insulating layer PAS4, and the first capping layer CPL1 are disposed in the first valley VA1, the first valley VA1 Permeation of external moisture through the exposed circuit layer CCL may be prevented.
  • the low refractive index layer LRL is disposed on the first capping layer CPL1 and a portion may be disposed in the non-display area NDA beyond the first bank BNL1.
  • the low refractive index layer LRL may also be disposed on the first valley portion VA1, and a portion thereof may be disposed to fill a step formed by the first valley portion VA1.
  • the organic material constituting the low refractive index layer LRL flows beyond the display area DPA to the non-display area NDA, and then the step formed by the first valley VA1. can be filled, and the first valley portion VA1 can prevent the organic material from overflowing excessively.
  • the low refractive index layer LRL may be disposed up to the second bank BNL2 while filling the first valley VA1.
  • the second bank BNL2 and the third bank BNL3 may be spaced apart from each other and may be spaced apart from each other while surrounding the first valley portion VA1 .
  • the first valley VA1, the second bank BNL2, and the third bank BNL3 are sequentially spaced apart from each other along a direction toward the outside of the non-display area NDA.
  • the second bank BNL2 and the third bank BNL3 may be directly disposed on the fourth insulating layer PAS4 and protrude upward.
  • the low refractive index layer LRL may be prevented from overflowing to the outside of the non-display area NDA.
  • the widths of the second bank BNL2 and the third bank BNL3 may be the same, and the first width W1 of the first valley VA1 may be the same as that of the second bank BNL2. It may be greater than the second width W2 in the cross-sectional view of the third bank BNL3.
  • the second bank BNL2 and the third bank BNL3 may be formed in the same process after the light emitting device layer EDL and the fourth insulating layer PAS4 are formed in the display area DPA.
  • the second bank BNL2 and the third bank BNL3 may have the same shape and material as each other except for the positions in which they are disposed, and in particular, the width W2 in a cross-sectional view may be the same.
  • the first valley portion VA1 may be disposed closer to the display area DPA than the second and third banks BNL2 and BNL3, and may be a primary structure preventing the low refractive index layer LRL from overflowing.
  • the first valley portion VA1 may have a relatively larger width than the second bank BNL2 and the third bank BNL3 in order to maximally prevent the organic material of the low refractive index layer LRL from overflowing.
  • the second bank BNL2 and the third bank BNL3 have a relatively smaller width than the first valley portion VA1, but have a constant width and have an embossed pattern, so that the organic material forms the first valley portion VA1. It may be prevented from overflowing to the outermost periphery of the non-display area NDA.
  • the first bank BNL1 may also be formed in the same process as the second and third banks BNL2 and BNL3.
  • the first bank BNL1 overlaps the lower bank layer LBN and may be directly disposed on the fourth insulating layer PAS4, and surrounds the innermost portion of the display area DPA while forming a lattice pattern on the inner side.
  • the third width W3 of the cross-sectional view of the first bank BNL1 may be equal to or smaller than the second width W2 of the second bank BNL2 .
  • the first bank BNL1 may form a space in which the color control structures TPL, WCL1, and WCL2 are disposed while dividing neighboring sub-pixels SPXn in the display area DPA.
  • the second bank BNL2 and the third bank BNL3 are structures for preventing the low refractive index layer LRL from overflowing, and may have different uses from the first bank BNL1. That is, since the first bank BNL1, the second bank BNL2, and the third bank BNL3 are directly disposed on the fourth insulating layer PAS4, they are formed in the same process, but their widths may vary according to their functions. . As a structure for preventing organic material from overflowing, the widths of the second and third banks BNL2 and BNL3 disposed in the non-display area NDA may be equal to or larger than those of the first bank BNL1.
  • the overcoat layer OC is disposed to cover the color filter layer CFL and the light blocking member BM in the display area DPA, and may also be partially disposed in the non-display area NDA. Similar to the low refractive index layer LRL, the overcoat layer OC may also be made of an organic material and overflow may occur on the color filter layers CFL and the second capping layer CPL2.
  • the display device 10 is a structure for preventing overflow of the overcoat layer OC, and includes color dams CBN1 and CBN2 disposed on the second bank BNL2 and the third bank BNL3. can include more.
  • a plurality of color dams CBN1 and CBN2 may be disposed on the second bank BNL2 and the third bank BNL3 , respectively.
  • the plurality of color dams CBN1 and CBN2 form a second bank BNL2 and a third bank BNL3 at the left and right outer edges of the outer portion of the display device 10, which are on both sides of the second direction DR2. can be placed on any one of them.
  • the plurality of color dams CBN1 and CBN2 are a plurality of color dams disposed on the second bank BNL2 and the third bank BNL3 of the left outer portion (shown in FIG. 8 ) of the display device 10.
  • color dams CBN1 and a plurality of second color dams CBN2 disposed on the second bank BNL2 and the third bank BNL3 of the right outer portion (shown in FIG. 9 ) of the display device 10 ) may be included.
  • the color dams CBN1 and CBN2 adjacent to each other on the outer edge of one side of the display device 10 are spaced apart from each other in the second direction DR2, and each color dams CBN1 and CBN2 form the second bank BNL2 or the third bank BNL2. It may be disposed extending in the first direction DR1 on the bank BNL3.
  • the plurality of color dams CBN1 and CBN2 may form a linear pattern in the non-display area NDA.
  • the color dam (CBN1, CBN2) may prevent the overcoat layer OC disposed on the second capping layer CPL2 from overflowing in the non-display area NDA.
  • Each of the color dams CBN1 and CBN2 is directly disposed on the second capping layer CPL2 and may have a protruding embossed pattern having a predetermined thickness and a predetermined width.
  • each of the first color dam CBN1 and the second color dam CBN2 has a width measured in the second direction DR2 smaller than the second width W2 of the second bank BNL2, and The thickness may also be smaller than that of the second bank BNL2.
  • the plurality of color dams CBN1 and CBN2 may have a size to prevent a material made of an organic material among layers disposed on the second capping layer CPL2 from overflowing.
  • the second bank BNL2 and the third bank BNL3 disposed under the second capping layer CPL2 are structures for preventing the low refractive index layer LRL and the overcoat layer OC from overflowing, while a plurality of The color dams CBN1 and CBN2 may have a relatively small size as a structure for preventing overflow of the overcoat layer OC.
  • the color dams CBN1 and CBN2 may include the same material as some of the color filter layers CFL1 , CFL2 and CFL3 and may be formed in the same process. Since the color dams CBN1 and CBN2 and the color filter layers CFL1 , CFL2 , and CFL3 are directly disposed on the second capping layer CPL2 , they may be formed in the same process if they include the same material. However, the color dams CBN1 and CBN2 and the color filter layers CFL1 , CFL2 , and CFL3 may be disposed in different areas, may play different roles, and may have different planar arrangements.
  • the color filter layers CFL1 , CFL2 , and CFL3 are disposed in the light-transmitting areas TA1 , TA2 , and TA3 of the display device 10 to form a linear or island pattern, and the color dams CBN1 and CBN2 are non-transmissive. It may be disposed in the display area NDA and formed in a linear pattern.
  • the first color dam CBN1 disposed on the left outer portion of the display device 10 may include a different material from the second color dam CBN2 disposed on the right outer portion.
  • the first color dam CBN1 may include the same material as the first color filter layer CFL1
  • the second color dam CBN2 may include the same material as the third color filter layer CFL3.
  • one pixel PX includes a first sub-pixel SPX1, a second sub-pixel SPX2, and a third sub-pixel SPX3, which are sequentially disposed in the second direction DR2. It can be.
  • a plurality of pixels PX are arranged in the first and second directions DR1 and DR2, the first sub-pixel SPX1 and the second sub-pixel SPX2.
  • the third sub-pixel SPX3 may also be repeatedly arranged in the first and second directions DR1 and DR2 .
  • the same number of first sub-pixels SPX1, second sub-pixels SPX2, and third sub-pixels SPX3 are disposed in the display area DPA, and they are repeatedly arranged in the second direction DR2.
  • the sub-pixel SPXn closest to the left non-display area NDA of the display area DPA is the first sub-pixel SPX1 and the sub-pixel SPXn closest to the right non-display area NDA.
  • the first color filter layer CFL1 is disposed on the sub-pixel SPXn disposed closest to the left non-display area NDA in the display area DPA, and disposed closest to the right non-display area NDA.
  • a third color filter layer CFL3 may be disposed on the sub-pixel SPXn.
  • the plurality of color dams CBN1 and CBN2 may be formed of the same material as any one of the color filter layers CFL1 , CFL2 , and CFL3 and formed in the same process.
  • the first color dam CBN1 disposed on the left outer portion may include the same material as the color filter layer, for example, the first color filter layer CFL1 disposed closest thereto, and may include a second color filter layer disposed on the right outer portion.
  • the color dam CBN2 may include the same material as the color filter layer disposed closest thereto, for example, the third color filter layer CFL3 .
  • FIG. 10 is a schematic diagram illustrating an arrangement of a color filter layer and a color dam of a display device according to an exemplary embodiment.
  • the display area DPA includes a plurality of areas AA1 , AA2 , and AA3
  • the non-display area NDA includes a plurality of dams. Areas DMA1 and DMA2 may be included.
  • the display device 10 includes a first dam area DMA1 disposed on the left side of the non-display area NDA on one side in the second direction DR2 and a second dam area DMA1 disposed on the right side on the other side of the second direction DR2. 2 dam areas DMA2 may be included.
  • the display area DPA is a plurality of areas AA1 , AA2 , and AA3 divided along the area where the same color filter layers CFL1 , CFL2 , and CFL3 are repeatedly disposed, and the second direction DR2 of the display area DPA It may include a first area AA1 and a second area AA2 disposed at the outermost periphery, and a plurality of third areas AA3 that are inner areas between the first area AA1 and the second area AA2. there is.
  • a plurality of color filter layers CFL1 , CFL2 , and CFL3 are respectively disposed, and the first dam area DMA1 and the second dam area ( In DMA2, different color dams CBN1 and CBN2 may be disposed.
  • the first color filter layer CFL1 , the second color filter layer CFL2 , and the third color filter layer CFL3 are respectively provided in the first area AA1 , the second area AA2 , and the third area AA3 . They may be sequentially arranged in the direction DR2.
  • the different areas AA1 , AA2 , and AA3 may be areas divided according to areas where the repeatedly arranged color filter layers CFL1 , CFL2 , and CFL3 are disposed.
  • Each area AA1 , AA2 , AA3 is an area where a pair of first color filter layer CFL1 , second color filter layer CFL2 , and third color filter layer CFL3 are disposed, and among them, the first area AA1 ) and the second area AA2 may be an outermost area of the display area DPA in the second direction DR2 , and the third area AA3 may be an inner area of the display area DPA.
  • the first dam area DMA1 may be disposed in the left non-display area NDA and may be disposed adjacent to the first area AA1 of the display area DPA.
  • the color filter layer disposed on the left side of the first area AA1 is the first color filter layer CFL1, and the first color dams CBN1 disposed in the first dam area DMA1 respectively correspond to the first color filter layer CFL1 and the first color filter layer CBN1. They may contain the same materials.
  • the second dam area DMA2 may be disposed in the right non-display area NDA and adjacent to the second area AA2 of the display area DPA.
  • the color filter layer disposed on the right side of the second area AA2 is the third color filter layer CFL3, and the second color dams CBN2 disposed in the second dam area DMA2 respectively correspond to the third color filter layer CFL3 and the second color filter layer CBN2. They may contain the same materials.
  • the first color dams CBN1 disposed in the first dam area DMA1 are formed in the same process as the first color filter layer CFL1 disposed in the first area AA1.
  • the second color dams CBN2 disposed in the second dam area DMA2 may be formed in the same process as the third color filter layer CFL3 disposed in the second area AA2.
  • each of the plurality of color filter layers CFL1 , CFL2 , and CFL3 and the color dams CBN1 and CBN2 may be formed through a patterning process using a mask. Since the plurality of color filter layers CFL1 , CFL2 , and CFL3 and the color dams CBN1 and CBN2 include different materials, they may be formed through different mask processes. For example, in the display device 10, the first color filter layers CFL1 are formed first, the second color filter layers CFL2 are formed in another process, and the third color filter layers CFL3 are formed in another process. can do.
  • each of the color filter layers CFL1 , CFL2 , and CFL3 may be formed by dividing the entire surface of the display device 10 through a plurality of processes instead of a single process. Some of the first color filter layers CFL1 disposed in the plurality of areas AA1 , AA2 , and AA3 of the display area DPA may be formed in different processes. The first color filter layers CFL1 disposed in the first area AA1 and part of the third area AA3 are formed by the first color filter layers CFL1 disposed in the other part of the third area AA3, and another part of the first color filter layer CFL1 disposed in the third area AA3.
  • Each of the first color filter layers CFL1 disposed in the third area AA3 and the second area AA2 may be formed in a different process.
  • the second color filter layers CFL2 and the third color filter layers CFL3 disposed in the plurality of areas AA1 , AA2 , and AA3 may be formed in different mask processes.
  • the plurality of color dams CBN1 and CBN2 are disposed in an outermost region of the display area DPA during a plurality of mask processes for forming the color filter layers CFL1 , CFL2 and CFL3 .
  • a mask process for forming the color filter layers CFL1 , CFL2 , and CFL3 they may be formed together with the corresponding color filter layers CFL1 , CFL2 , and CFL3 .
  • the first color dam CBN1 is formed together with the first color filter layer CFL1 in a mask process for forming the first color filter layer CFL1 disposed in the first area AA1
  • the second color dam (CBN2) may be formed together with the third color filter layer CFL3 in a mask process for forming the third color filter layer CFL3 disposed in the second area AA2.
  • 11 is a schematic diagram illustrating a region in which a mask process for forming a first color filter layer and a first color dam of a display device according to an exemplary embodiment is performed.
  • 12 is a schematic diagram illustrating a region in which a mask process for forming a second color filter layer of a display device according to an exemplary embodiment is performed.
  • 13 is a schematic diagram illustrating an area in which a mask process for forming a third color filter layer and a second color dam of a display device according to an exemplary embodiment is performed.
  • a plurality of mask processes may be performed to form different color filter layers CFL1 , CFL2 , and CFL3 in the display device 10 .
  • the color dams CBN1 and CBN2 of the dam regions DMA1 and DMA2 may be formed together with the color filter layers CFL1 , CFL2 and CFL3 . .
  • a plurality of mask processes for forming the first color filter layer CFL1 may be performed over the first dam area DMA1 and the display area DPA.
  • the first mask process may be performed on the first dam area DMA1 and the first mask area MLR1 including a portion of the first area AA1.
  • the first color dams CBN1 in the first dam area DMA1 and the first color filter layer CFL1 in the first area AA1 may be formed at the same time.
  • Subsequent second to fourth mask processes include a second mask including an area where the first color filter layer CFL1 is disposed in other areas AA2 and AA3 except for the first area AA1 in the display area DPA. It may be applied to the region MLR2 , the third mask region MLR3 , and the fourth mask region MLR4 , respectively.
  • a plurality of mask processes for forming the third color filter layer CFL3 may be performed over the second dam area DMA2 and the display area DPA.
  • the fourth mask process may be performed on the second dam area DMA2 and the fourth mask area MLB4 including a portion of the second area AA2.
  • the second color dams CBN2 in the second dam area DMA2 and the third color filter layer CFL3 in the second area AA2 may be formed simultaneously.
  • the first mask process Prior to the first to third mask processes, includes the area where the third color filter layer CFL3 is disposed in other areas AA1 and AA3 except for the second area AA2 in the display area DPA. It may be applied to the area MLB1 , the second mask area MLB2 , and the third mask area MLB3 , respectively.
  • the mask process for forming the second color filter layer CFL2 may be performed only on the display area DPA.
  • the first to third mask processes include the first mask area MLG1 including the area where the second color filter layer CFL2 of the first area AA1 to third area AA3 is disposed, and the second mask area MLG1 including the area where the second color filter layer CFL2 is disposed. It may be performed on the mask area MLG2 and the third mask area MLG3 respectively.
  • mask regions in which respective mask processes are performed may have the same area.
  • the first to fourth mask regions MLR1 , MLR2 , MLR3 , and MLR4 in which mask processes for forming the first color filter layers CFL1 are performed may have the same width.
  • the first to fourth mask areas MLR1 , MLR2 , MLR3 , and MLR4 may each have a width obtained by dividing the first dam area DMA1 and the display area DPA at equal intervals.
  • the first to fourth mask regions MLB1 , MLB2 , MLB3 , and MLB4 in which mask processes for forming the third color filter layers CFL3 are performed may also have the same width.
  • the first to fourth mask areas MLB1 , MLB2 , MLB3 , and MLB4 may each have a width obtained by dividing the second dam area DMA2 and the display area DPA at equal intervals.
  • the first to third mask areas MLG1 , MLG2 , and MLG3 in which the mask processes for forming the second color filter layers CFL2 are performed may have widths obtained by dividing the display area DPA at equal intervals.
  • a plurality of color filter layers CFL1 , CFL2 , and CFL3 are repeatedly arranged in each area AA1 , AA2 , and AA3 of the display area DPA, and mask processes for forming them have the same width.
  • Each of the mask regions having the same width may be performed using a mask layer.
  • the color dams CBN1 and CBN2 including the same material as the color filter layers CFL1, CFL2, and CFL3 in the dam areas DMA1 and DMA2.
  • the color dams CBN1 and CBN2 disposed in the first dam area DMA1 and the second dam area DMA2 are different from each other in a process for forming the color filter layers CFL1, CFL2, and CFL3.
  • the process of forming the first color filter layer CFL1 and the third color filter layer CFL3 is performed one time more than the process of forming the second color filter layer CFL2.
  • a mask process may be further performed.
  • the color filter layers CFL1 , CFL2 , and CFL3 and the color dams CBN1 , CBN2 may be formed by adding a minimum mask process, thereby reducing the number of manufacturing processes.
  • FIG. 14 is a cross-sectional view of a display device according to another exemplary embodiment.
  • 15 is a cross-sectional view illustrating an outer portion of the display device of FIG. 14 .
  • the display device 10_1 may further include a planarization layer PNL disposed on the second capping layer CPL2 .
  • This embodiment is different from the embodiments of FIGS. 6 and 8 in that the display device 10_1 further includes a planarization layer PNL.
  • descriptions of overlapping contents will be omitted, and descriptions will be made focusing on differences.
  • the planarization layer PNL may be disposed over the entire surface of the display area DPA and the non-display area NDA on the second capping layer CPL2 .
  • the planarization layer PNL overlaps the color control structures TPL, WCL1, and WCL2 in the display area DPA, and is also disposed on the second bank BNL2 and the third bank BNL3 in the non-display area NDA. It can be.
  • the light blocking members BM, the plurality of color filter layers CFL1 , CFL2 , and CFL3 , and the color dams CBN1 and CBN2 may be directly disposed on the planarization layer PNL, respectively.
  • the planarization layer PNL in addition to the plurality of capping layers CPL1 and CPL2 and the low refractive index layer LRL, protects members disposed on the first substrate SUB and partially compensates for a step caused by them. can do.
  • the planarization layer PNL compensates for a step formed by the first bank BNL1 and the color control structures TPL, WCL1, and WCL2 thereunder in the display area DPA, thereby blocking light disposed thereon.
  • the members BM and the color filter layers CFL1 , CFL2 , and CFL3 may be formed on a flat surface.
  • 16 is a cross-sectional view illustrating an outer portion of a display device according to another exemplary embodiment.
  • the display device 10_2 may further include third color dams CBN3 respectively disposed on the first color dams CBN1 .
  • This embodiment is different from the embodiment of FIG. 15 in that the display device 10_2 further includes a third color dam CBN3 covering the first color dam CBN1.
  • descriptions of overlapping contents will be omitted, and descriptions will be made focusing on differences.
  • the third color dam CBN3 may be disposed on the first color dam CBN1.
  • the third color dam CBN3 may be disposed on the second bank BNL2 and the third bank BNL3 in the left outer portion of the display device 10 or in the first dam area DMA1 .
  • the third color dam CBN3 is also disposed extending from the first dam area DMA1 in the first direction DR1, and the adjacent third color dams CBN3 extend in the second direction DR2. can be separated by
  • the third color dam CBN3 is formed to have a larger width than the first color dam CBN1 and can completely cover the outer surface of the first color dam CBN1. However, it is not limited thereto.
  • the third color dam CBN3 may have the same width as or a smaller width than the first color dam CBN1, and the third color dam CBN3 may be disposed only on the upper surface of the first color dam CBN1. there is. In this case, the side of the first color dam CBN1 may be exposed.
  • the third color dam CBN3 may include the same material as the second color filter layer CFL2. Similar to the first color dam CBN1 , the third color dam CBN3 may be formed along with the second color filter layer CFL2 disposed in the first area AA1 during the process of forming the second color filter layer CFL2 .
  • the second color dam CBN2 may include a blue color material as the same material as the third color filter layer CFL3 .
  • the second color dam CBN2 including the blue colorant absorbs a part of the reflected light from external light to reduce the reflected light from external light.
  • the first color dam CBN1 and the third color dam CBN3 are made of the same material as the first color filter layer CFL1 and the second color filter layer CFL2, respectively, and use a red color material and a green color material, respectively.
  • the first color dam (CBN1) and the third color dam (CBN3) are stacked in the thickness direction to absorb a part of reflected light by light incident from the outside, similar to the second color dam (CBN2) including a blue colorant.
  • reflected light caused by external light can be reduced.
  • 17 is a schematic diagram illustrating arrangement of a color filter layer and a color dam of a display device according to another exemplary embodiment.
  • 18 and 19 are cross-sectional views illustrating an outer portion of the display device of FIG. 17 .
  • the first color dam CBN1 includes the same material as the third color filter layer CFL3
  • the second color dam CBN2 has The same material as the first color filter layer CFL1 may be included.
  • This embodiment is different from the embodiments of FIGS. 8 to 13 in that the first color dam CBN1 and the second color dam CBN2 include materials opposite to each other.
  • descriptions of overlapping contents will be omitted and description will focus on the differences.
  • the first color dam CBN1 includes the same material as the first color filter layer CFL1 closest to one of the color filter layers CFL1 , CFL2 , and CFL3 of the first area AA1 .
  • the second color dam CBN2 may include the same material as the third color filter layer CFL3 adjacent among the color filter layers CFL1 , CFL2 , and CFL3 of the second area AA2 .
  • the first color dam CBN1 includes the same material as the most spaced third color filter layer CFL3 among the color filter layers CFL1 , CFL2 , and CFL3 of the first area AA1 , and has a second color dam CBN1 .
  • the dam CBN2 may include the same material as the most spaced first color filter layer CFL1 among the color filter layers CFL1 , CFL2 , and CFL3 of the second area AA2 .
  • each mask area where a repeated process is performed may have the same width, and the minimum number of processes may be reduced.
  • color dams CBN1 and CBN2 capable of preventing overflow of the organic material may be formed. A detailed description of this is the same as described above.
  • 20 is a cross-sectional view of a display device according to another exemplary embodiment.
  • 21 is a cross-sectional view illustrating an outer portion of the display device of FIG. 20 .
  • the light blocking member BM may be omitted and a plurality of color patterns CP1 , CP2 , and CP3 may be disposed.
  • This embodiment is different from the embodiment of FIG. 14 in that the light blocking member BM is replaced with color patterns CP1 , CP2 , and CP3 .
  • the color patterns CP1 , CP2 , and CP3 may be formed in substantially the same lattice pattern as the light blocking member BM of FIG. 14 .
  • the color patterns CP1 , CP2 , and CP3 may include the same material as the color filter layers CFL1 , CFL2 , and CFL3 and may be integrally formed with them.
  • Different color patterns CP1 , CP2 , and CP3 may be stacked on each other in the light-blocking area BA, and transmission of light may be blocked in the area where the color patterns CP1 , CP2 , and CP3 are stacked.
  • the first color pattern CP1 may include the same material as the first color filter layer CFL1 and may be disposed in the light blocking area BA.
  • the first color pattern CP1 may be directly disposed on the second capping layer CPL2 in the light-blocking area BA, and the light-blocking area BA adjacent to the first light-transmitting area TA1 of the first sub-pixel SPX1. ) may be integrated with the first color filter layer CFL1.
  • the second color pattern CP2 may include the same material as the second color filter layer CFL2 and may be disposed in the light blocking area BA.
  • the second color pattern CP2 may be directly disposed on the first color pattern CP1 in the light-blocking area BA, and is adjacent to the second light-transmitting area TA2 of the second sub-pixel SPX2.
  • the third color pattern CP3 may include the same material as the third color filter layer CFL3 and may be disposed in the light blocking area BA.
  • the third color pattern CP3 may be directly disposed on the second color pattern CP2 in the light-blocking area BA and is adjacent to the third light-transmitting area TA3 of the third sub-pixel SPX3.
  • each of the first color pattern CP1, the second color pattern CP2, and the third color pattern CP3 in an area overlapping the first bank BNL1 includes a color filter layer (including a different color material).
  • CFL1, CFL2, and CFL3) may be arranged to overlap at least one of them.
  • the first color pattern CP1 is disposed to overlap the second color filter layer CFL2 and the third color filter layer CFL3, and the second color pattern CP2 overlaps the first color filter layer CFL1 and the third color filter layer CFL3.
  • the third color pattern CP3 may be disposed to overlap the 3 color filter layer CFL3, and the third color pattern CP3 may be disposed to overlap the first color filter layer CFL1 and the second color filter layer CFL2.
  • the color patterns CP1, CP2, and CP3 including different color materials and the color filter layers CFL1, CFL2, and CFL3 overlap each other, thereby performing the function of the light blocking member BM. can do.
  • Each of the first color dams CBN1 may be formed in the same process as the first color pattern CP1 and may have the same shape.
  • the first color dams CBN1 may have substantially the same shape as the first color pattern CP1 disposed between the second color filter layer CFL2 and the third color filter layer CFL3 .
  • the second color dams CBN2 may be formed in the same process as the third color pattern CP3 and may have the same shape.
  • the second color dams CBN2 may have substantially the same shape as the third color pattern CP3 disposed on the second color pattern CP2.
  • the display device 10_4 has a structure in which a plurality of color patterns CP1 , CP2 , and CP3 are stacked and serves the same role as the light blocking member BM. Color mixing between regions can be prevented.
  • the color patterns CP1, CP2, and CP3 include the same material as the color filter layers CFL1, CFL2, and CFL3, external light or reflected light transmitted through the light blocking area BA may have a specific color wavelength band. Eye color sensibility recognized by the user's eyes differs depending on the color of light. In particular, light in the blue wavelength band can be perceived by the user as less sensitive than light in the green and red wavelength bands. .
  • the display device (10) can absorb some of the light introduced from the outside to reduce reflected light by external light.
  • 22 and 23 are cross-sectional views illustrating an outer portion of a display device according to another exemplary embodiment.
  • the display device 10_5 may further include a plurality of bank barrier ribs BMW disposed between the first bank BNL1 and the first valley VA1.
  • the plurality of bank barrier ribs BMW are structures forming an embossed pattern, and the low refractive index layer ( LRL) can prevent the organic material from overflowing.
  • This embodiment is different from the embodiments of FIGS. 14 and 15 in that it further includes a plurality of bank barrier ribs (BMW) disposed in the non-display area (NDA).
  • BMW bank barrier ribs
  • a plurality of bank barrier ribs BMW may be disposed between the first bank BNL1 and the first valley portion VA1.
  • the first valley portion VA1 may be disposed adjacent to the second bank BNL2 rather than the first bank BNL1, and a plurality of bank barrier ribs BMW are disposed between them to more effectively prevent overflow of the organic material.
  • the bank barrier ribs BMW may be arranged to surround and be spaced apart from the first bank BNL1 similarly to the second bank BNL2.
  • the different bank partition walls BMW may be spaced apart from each other, and the outer bank partition walls BMW may surround the inner bank partition walls BMW.
  • the plurality of bank barrier ribs BMW may be formed in the same process as the second bank BNL2 .
  • the plurality of bank barrier ribs BMW may be directly disposed on the fourth insulating layer PAS4 , and the first capping layer CPL1 may be directly disposed on the plurality of bank barrier ribs BMW.
  • the plurality of bank barrier ribs BMW are disposed in the non-display area NDA between the first bank BNL1 and the first valley portion VA1 and may partially overlap the light blocking member BM.
  • the plurality of bank barrier ribs BMW may have an embossed pattern shape protruding upward on the via layer VIA, and prevent organic materials of the low refractive index layer LRL from overflowing together with the first valley portion VA1. can do.
  • the plurality of bank barrier ribs BMW may have a smaller width than the other banks BNL1 , BNL2 , and BNL3 .
  • the bank barrier ribs BMW may be disposed in a relatively narrow area between the first valley portion VA1 and the first bank BNL1.
  • the bank barrier ribs BMW are formed in the same process as the second bank BNL2, but their size may be adjusted according to the space of the display device 10_5.
  • the first bank BNL1 , the second bank BNL2 , and the third bank BNL3 each include a plurality of layers BNL_L and BNL_U.
  • the first bank BNL1 , the second bank BNL2 , and the third bank BNL3 may each include a base layer BNL_L and an upper layer BNL_U disposed on the base layer BNL_L.
  • the plurality of color control structures TPL, WCL1, and WCL2 are formed through a photoresist process, and the plurality of banks BNL1, BNL2, and BNL3 have a relatively low height.
  • the base layer BNL_L of the first bank BNL1 , the second bank BNL2 , and the third bank BNL3 may be directly disposed on the fourth insulating layer PAS4 , and the upper layer BNL_U may be formed on the base layer BNL_L. can be placed directly on top.
  • the upper layer BNL_U is formed to have a larger width than the base layer BNL_L and may completely cover the outer surface of the base layer BNL_L. However, it is not limited thereto.
  • the upper layer BNL_U may have the same width as or a smaller width than the base layer BNL_L, and the upper layer BNL_U may be disposed only on an upper surface of the base layer BNL_L. In this case, the side surface of the base layer BNL_L may be exposed.
  • the color control structures TPL, WCL1, and WCL2 are formed through a photoresist process, and the first bank BNL1, the second bank BNL2, and the third bank BNL3 are A base layer BNL_L and an upper layer BNL_U may have a stacked structure.
  • the first bank BNL1 , the second bank BNL2 , and the third bank BNL3 may have relatively low heights, and the color control structures TPL, WCL1 , and WCL2 )
  • the top surface of each layer may be formed to be flat. Top surfaces of the color control structures TPL, WCL1 and WCL2 may be formed parallel to the top surface of the first bank BNL1.
  • 24 is a plan view illustrating one sub-pixel of a display device according to another exemplary embodiment.
  • 25 is a cross-sectional view taken along line N3-N3' of FIG. 24;
  • 26 is a cross-sectional view taken along line N4-N4' of FIG. 24;
  • FIG. 24 illustrates electrodes RME (RME1, RME2, RME3, and RME4) disposed in one pixel PX of the display device 10, bank patterns BP1, BP2, and BP3, a lower bank layer LBN, and a plurality of electrodes.
  • a planar arrangement of the light emitting elements ED and the connection electrodes CNE (CNE1, CNE2, CNE3, CNE4, and CNE5) of FIG. 25 shows a cross section across both ends of the light emitting elements ED (ED1, ED2, ED3, ED4) disposed on different electrodes RME, and in FIG. 26, a plurality of contact units CT1 and CT2 , CT3, and CT4) are shown.
  • the display device 10 includes a larger number of electrodes RME (RME1, RME2, RME3, and RME4), bank patterns BP1, BP2, and BP3, light emission It may include elements (ED; ED1, ED2, ED3, ED4) and connection electrodes (CNE; CNE1, CNE2, CNE3, CNE4, CNE5).
  • the display device 10 according to the present exemplary embodiment is different from the exemplary embodiment of FIG. 4 in that each sub-pixel SPXn includes a larger number of electrodes and light emitting elements. In the following, redundant contents will be omitted and the differences will be mainly described.
  • the bank patterns BP1, BP2, and BP3 may further include a third bank pattern BP3 disposed between the first and second bank patterns BP1 and BP2.
  • the first bank pattern BP1 is disposed on the left side of the center of the light emitting area EMA
  • the second bank pattern BP2 is disposed on the right side of the center of the light emitting area EMA
  • the third bank pattern BP3 is It may be disposed at the center of the light emitting area EMA.
  • the width of the third bank pattern BP3 measured in the second direction DR2 may be greater than that of the first and second bank patterns BP1 and BP2 .
  • the distance between the bank patterns BP1 , BP2 , and BP3 in the second direction DR2 may be greater than the distance between the electrodes RME.
  • the first bank pattern BP1 may be disposed to partially overlap the first electrode RME1
  • the second bank pattern BP2 may be disposed to partially overlap the fourth electrode RME4.
  • the third bank pattern BP3 may be disposed to partially overlap the second and third electrodes RME2 and RME3.
  • Each of the electrodes RME may be disposed such that at least a portion thereof does not overlap with the bank patterns BP1 , BP2 , and BP3 .
  • the plurality of electrodes RME disposed in each sub-pixel SPXn may further include a third electrode RME3 and a fourth electrode RME4 in addition to the first electrode RME1 and the second electrode RME2. .
  • the third electrode RME3 is disposed between the first electrode RME1 and the second electrode RME2, and the fourth electrode RME4 is disposed between the third electrode RME3 and the second electrode RME2 with the second electrode RME2 therebetween. It may be disposed spaced apart in two directions (DR2).
  • the first electrode RME1 , the third electrode RME3 , the second electrode RME2 , and the fourth electrode RME4 are sequentially disposed from the left side to the right side of the sub-pixel SPXn.
  • Each of the electrodes RME may be spaced apart from each other in the second direction DR2 and face each other.
  • the plurality of electrodes RME may be spaced apart from electrodes RMEs of other sub-pixels SPXn adjacent to each other in the first direction DR1 in the separating portion ROP of the sub-region SA.
  • the first electrode RME1 and the second electrode RME2 form a lower first conductive pattern through the electrode contact holes CTD and CTS disposed under the lower bank layer LBN, respectively.
  • CDP1 and the second voltage line VL2 may be in contact, whereas the third electrode RME3 and the fourth electrode RME4 may not.
  • the first insulating layer PAS1 may have a structure similar to that of the above-described embodiments.
  • the first insulating layer PAS1 is disposed over the entire display area DPA and may cover the plurality of electrodes RME and the bank patterns BP1 , BP2 , and BP3 .
  • the plurality of light emitting devices ED may be disposed between the bank patterns BP1 , BP2 , and BP3 or on different electrodes RME. Some of the light emitting elements ED are disposed between the first bank pattern BP1 and the third bank pattern BP3, and some of the light emitting elements ED are disposed between the third bank pattern BP3 and the second bank pattern BP2. It can be. According to an exemplary embodiment, the light emitting device ED includes a first light emitting device ED1 and a third light emitting device ED3 disposed between the first and third bank patterns BP1 and BP3, and a third light emitting device ED1 and a third light emitting device ED3.
  • a second light emitting device ED2 and a fourth light emitting device ED4 disposed between the bank pattern BP3 and the second bank pattern BP2 may be included.
  • the first light emitting element ED1 and the third light emitting element ED3 are disposed on the first electrode RME1 and the third electrode RME3, respectively, and the second light emitting element ED2 and the fourth light emitting element ED4 may be disposed on the second electrode RME2 and the fourth electrode RME4, respectively.
  • the first light emitting device ED1 and the second light emitting device ED2 are disposed below the light emitting area EMA of the corresponding sub-pixel SPXn or adjacent to the sub area SA, and the third light emitting device ED3 and the fourth light-emitting element ED4 may be disposed adjacent to an upper side of the light-emitting area EMA of the corresponding sub-pixel SPXn.
  • each light emitting element ED is not classified according to a position disposed in the light emitting area EMA, but may be classified according to a connection relationship with a connection electrode CNE described later.
  • Each of the light emitting elements ED may have different connection electrodes CNEs that both ends of which are in contact with each other according to the arrangement structure of the connection electrodes CNEs, and different light emitting elements EDs depending on the type of the connection electrodes CNEs in contact. ) can be distinguished.
  • the plurality of connection electrodes CNE include a plurality of electrodes ( A third connection electrode CNE3 , a fourth connection electrode CNE4 , and a fifth connection electrode CNE5 disposed across the RMEs may be further included.
  • each of the first connection electrode CNE1 and the second connection electrode CNE2 may have a relatively short length extending in the first direction DR1 .
  • the first connection electrode CNE1 and the second connection electrode CNE2 may be disposed below the center of the emission area EMA.
  • the first connection electrode CNE1 and the second connection electrode CNE2 are disposed over the light emitting area EMA and the sub area SA of the corresponding sub pixel SPXn, and each contact portion formed in the sub area SA ( CT1 and CT2) may directly contact the electrode RME.
  • the first connection electrode CNE1 is formed through the first contact portion CT1 penetrating the first insulating layer PAS1 , the second insulating layer PAS2 , and the third insulating layer PAS3 in the sub area SA. It directly contacts the first electrode RME1, and the second connection electrode CNE2 covers the first insulating layer PAS1, the second insulating layer PAS2, and the third insulating layer PAS3 in the sub-region SA. It may contact the second electrode RME2 through the penetrating second contact portion CT2.
  • the third connection electrode CNE3 includes a first extension part CN_E1 disposed on the third electrode RME3, a second extension part CN_E2 disposed on the first electrode RME1, and a first extension part ( A first connection part CN_B1 connecting the CN_E1 and the second extension part CN_E2 may be included.
  • the first extension CN_E1 faces the first connection electrode CNE1 at a distance in the second direction DR2, and the second extension CN_E2 extends to the first connection electrode CNE1 in the first direction DR1. can be separated
  • the first extension CN_E1 may be disposed below the emission area EMA of the corresponding sub-pixel SPXn, and the second extension CN_E2 may be disposed above the emission area EMA.
  • the first extension CN_E1 and the second extension CN_E2 may be disposed within the emission area EMA.
  • the first connection part CN_B1 may be disposed across the first electrode RME1 and the third electrode RME3 in the center of the emission area EMA.
  • the third connection electrode CNE3 generally has a shape extending in the first direction DR1 , and may have a shape bent in the second direction DR2 and then extended in the first direction DR1 again.
  • the fourth connection electrode CNE4 includes a third extension CN_E3 disposed on the fourth electrode RME4, a fourth extension CN_E4 disposed on the second electrode RME2, and a third extension ( A second connection part CN_B2 connecting CN_E3 and the fourth extension part CN_E4 may be included.
  • the third extension CN_E3 faces the second connection electrode CNE2 at a distance in the second direction DR2, and the fourth extension CN_E4 extends to the second connection electrode CNE2 in the first direction DR1. can be separated
  • the third extension CN_E3 may be disposed below the emission area EMA of the corresponding sub-pixel SPXn, and the fourth extension CN_E4 may be disposed above the emission area EMA.
  • the third extension CN_E3 and the fourth extension CN_E4 may be disposed within the emission area EMA.
  • the second connection portion CN_B2 may be disposed adjacent to the center of the emission area EMA and spanning the second and fourth electrodes RME2 and RME4 .
  • the fourth connection electrode CNE4 may have a shape generally extending in the first direction DR1 , bent in the second direction DR2 , and then extended in the first direction DR1 again.
  • the fifth connection electrode CNE5 includes a fifth extension CN_E5 disposed on the third electrode RME3, a sixth extension CN_E6 disposed on the fourth electrode RME4, and a fifth extension ( A third connection part CN_B3 connecting CN_E5) and the sixth extension part CN_E6 may be included.
  • the fifth extension CN_E5 is spaced apart from and opposed to the second extension CN_E2 of the third connection electrode CNE3 in the second direction DR2, and the sixth extension CN_E6 is the fourth connection electrode CNE4. It may face and be spaced apart from the fourth extension part CN_E4 of the second direction DR2.
  • the fifth extension part CN_E5 and the sixth extension part CN_E6 are disposed above the light emitting area EMA, respectively, and the third connection part CN_B3 includes the third electrode RME3, the second electrode RME2 and the second electrode RME2. It may be disposed across the 4 electrodes RME4.
  • the fifth connection electrode CNE5 may be disposed in a shape surrounding the fourth extension CN_E4 of the fourth connection electrode CNE4 in a plan view.
  • the third connection electrode CNE3 is directly connected to the third electrode RME3 through the third contact portion CT3 penetrating the first insulating layer PAS1 and the second insulating layer PAS2 in the sub area SA. and the fourth connection electrode CNE4 is connected to the fourth electrode RME4 through the fourth contact portion CT4 penetrating the first insulating layer PAS1 and the second insulating layer PAS2 in the sub area SA. can come into contact with
  • connection electrodes CNE may be directly connected to the third conductive layer.
  • each of the first connection electrode CNE1 and the second connection electrode CNE2 which are first type connection electrodes, may be directly connected to the third conductive layer and not electrically connected to the electrode RME.
  • the second type connection electrode and the third type connection electrode are not electrically connected to the electrode RME and may be connected only to the light emitting elements ED.
  • the first connection electrode CNE1 and the second connection electrode CNE2 are first type connection electrodes connected to the electrodes RME1 and RME2 directly connected to the third conductive layer, respectively, and the third connection electrode CNE3 and the fourth connection electrode CNE3 respectively.
  • the connection electrode CNE4 is a second type connection electrode connected to the electrodes RME3 and RME4 not connected to the third conductive layer
  • the fifth connection electrode CNE5 is a third type connection electrode not connected to the electrode RME.
  • the fifth connection electrode CNE5 is not connected to the electrode RME, but contacts the light emitting devices ED, and may constitute an electrical connection circuit of the light emitting devices ED together with the other connection electrodes CNE.
  • the third connection electrode CNE3 and the fourth connection electrode CNE4, which are the second type connection electrodes, are connection electrodes in which electrode extensions extending in the first direction DR1 are not parallel to each other in the second direction DR2,
  • the fifth connection electrode CNE5, which is a third type connection electrode, may be a connection electrode in which electrode extensions extending in the first direction DR1 are parallel to each other in the second direction DR2.
  • the third connection electrode CNE3 and the fourth connection electrode CNE4 extend in the first direction DR1 but have a bent shape, and the fifth connection electrode CNE5 has a shape surrounding a portion of the other connection electrode.
  • the plurality of light emitting devices ED may be divided into different light emitting devices ED according to the connection electrode CNE with both ends of which are in contact.
  • the first light emitting element ED1 and the second light emitting element ED2 may have first ends in contact with the first type connection electrode and second ends in contact with the second type connection electrode.
  • the first light emitting element ED1 contacts the first connection electrode CNE1 and the third connection electrode CNE3, and the second light emitting element ED2 contacts the second connection electrode CNE2 and the fourth connection electrode CNE4.
  • the third light emitting element ED3 and the fourth light emitting element ED4 may have first ends in contact with the second type connection electrode and second ends in contact with the third type connection electrode.
  • the third light emitting element ED3 contacts the third connection electrode CNE3 and the fifth connection electrode CNE5, and the fourth light emitting element ED4 contacts the fourth connection electrode CNE4 and the fifth connection electrode CNE5. can come into contact with
  • the plurality of light emitting elements ED may be serially connected to each other through a plurality of connection electrodes CNE.
  • the display device 10 according to the present exemplary embodiment may include a larger number of light emitting devices ED for each sub-pixel SPXn and may connect them in series, thereby further increasing the amount of light emitted per unit area. .
  • 27 is a plan view illustrating one sub-pixel of a display device according to another exemplary embodiment.
  • 28 is a cross-sectional view taken along line N5-N5' of FIG. 27;
  • 29 is a cross-sectional view taken along line N6-N6' of FIG. 27;
  • 30 is a cross-sectional view taken along line N7-N7' of FIG. 27;
  • FIG. 27 illustrates electrodes RME (RME1 and RME2) disposed in one pixel PX of the display device 10, bank patterns BP1 and BP2, lower bank layer LBN, and a plurality of light emitting devices ED.
  • a planar arrangement of fields and connection electrodes CNE (CNE1, CNE2, CNE3) is shown.
  • 28 shows a cross section across both ends of the light emitting elements ED (ED1, ED2) disposed on different electrodes RME.
  • 29 and 30 show cross-sections crossing the plurality of electrode contact holes CTD, CTS, and CTA and the contact portions CT1 and CT2.
  • structures of the electrode RME, the connection electrode CNE, and the bank patterns BP1 and BP2 of the display device 10 according to an exemplary embodiment may be different from those of the above-described embodiments. .
  • overlapping content with the above-described embodiments will be omitted, and description will be made focusing on the differences.
  • the plurality of bank patterns BP1 and BP2 may have a shape extending in the first direction DR1, but may have different widths measured in the second direction DR2, and one bank pattern BP1 and BP2 may have a first It may be disposed across sub-pixels SPXn adjacent to each other in two directions DR2 .
  • the bank patterns BP1 and BP2 are disposed in the first bank pattern BP1 disposed in the emission area EMA of each sub-pixel SPXn and in the emission area EMA of different sub-pixels SPXn. It may include a second bank pattern BP2 disposed over.
  • the first bank pattern BP1 is disposed at the center of the emission area EMA, and the second bank patterns BP2 are disposed spaced apart from the first bank pattern BP1 with the first bank pattern BP1 therebetween.
  • the first bank pattern BP1 and the second bank pattern BP2 may be alternately disposed along the second direction DR2 .
  • Light emitting elements ED may be disposed between the spaced apart first and second bank patterns BP1 and BP2.
  • the first bank pattern BP1 and the second bank pattern BP2 may have the same length in the first direction DR1, but may have different widths measured in the second direction DR2.
  • a portion of the lower bank layer LBN extending in the first direction DR1 may overlap the second bank pattern BP2 in the thickness direction.
  • the first bank pattern BP1 is disposed to overlap the first electrode RME1
  • the second bank pattern BP2 includes the electrode branch portions RM_B1 and RM_B2 of the second electrode RME2 and the lower bank layer LBN. ) and can be arranged to overlap.
  • the first bank pattern BP1 and the second bank pattern BP2 may have the same length in the first direction DR1, but may have different widths measured in the second direction DR2.
  • a portion of the lower bank layer LBN extending in the first direction DR1 may overlap the second bank pattern BP2 in the thickness direction.
  • the bank patterns BP1 and BP2 may be arranged in an island pattern on the entire surface of the display area DPA.
  • the plurality of electrodes RME include a first electrode RME1 disposed at the center of each sub-pixel SPXn and a second electrode RME2 disposed over different sub-pixels SPXn.
  • the first electrode RME1 and the second electrode RME2 generally have a shape extending in the first direction DR1 , but the shapes of portions disposed in the emission area EMA may be different from each other.
  • the first electrode RME1 is disposed at the center of the sub-pixel SPXn, and a portion disposed in the emission area EMA may be disposed on the first bank pattern BP1.
  • the first electrode RME1 may extend from the sub area SA in the first direction DR1 to the sub area SA of another sub pixel SPXn.
  • the first electrode RME1 may have a shape in which a width measured in the second direction DR2 varies depending on a position, and at least a portion overlapping the first bank pattern BP1 in the emission area EMA is the first bank pattern BP1. It may have a larger width than the pattern BP1.
  • the second electrode RME2 may include a portion extending in the first direction DR1 and a branched portion near the emission area EMA.
  • the second electrode RME2 includes an electrode stem portion RM_S extending in the first direction DR1, branched from the electrode stem portion RM_S, and bent in the second direction DR2, and then the second electrode RME2 is bent again in the second direction DR2.
  • a plurality of electrode branch portions RM_B1 and RM_B2 extending in one direction DR1 may be included.
  • the electrode stem RM_S may be disposed to overlap a portion extending in the first direction DR1 of the lower bank layer LBN and may be disposed on one side of the sub area SA in the second direction DR2.
  • the electrode branch portions RM_B1 and RM_B2 are branched from the electrode stem portion RM_S disposed on the portion extending in the first direction DR1 and the portion extending in the second direction DR2 of the lower bank layer LBN, They may be bent to both sides of the second direction DR2 from each other.
  • the electrode branch portions RM_B1 and RM_B2 may be disposed while crossing the light emitting area EMA in the first direction DR1 and bent again to be integrated and connected to the electrode stem portion RM_S.
  • the electrode branch portions RM_B1 and RM_B2 of the second electrode RME2 may be branched on the upper side based on the light emitting area EMA of one sub-pixel SPXn and then connected to each other again on the lower side.
  • the second electrode RME2 may include a first electrode branch RM_B1 disposed on the left side of the first electrode RME1 and a second electrode branch RM_B2 disposed on the right side of the first electrode RME1. there is.
  • the electrode branch portions RM_B1 and RM_B2 included in one second electrode RME2 are disposed in the emission area EMA of sub-pixels SPXn adjacent to each other in the second direction DR2, and one sub-pixel (
  • the electrode branch portions RM_B1 and RM_B2 of the second electrode RME2 different from each other may be disposed in the SPXn.
  • the first electrode branch RM_B1 of the second electrode RME2 is disposed on the left side of the first electrode RME1 as a reference, and the second electrode branch RM_B1 of the other second electrode RME2 is disposed on the right side of the first electrode RME1.
  • An electrode branch RM_B2 may be disposed.
  • Each of the electrode branch portions RM_B1 and RM_B2 of the second electrode RME2 may overlap one side of the second bank pattern BP2.
  • the first electrode branch RM_B1 partially overlaps the second bank pattern BP2 disposed on the left side of the first bank pattern BP1, and the second electrode branch RM_B2 corresponds to the first bank pattern BP1. It may partially overlap the second bank pattern BP2 disposed on the right side of .
  • Both sides of the first electrode RME1 may be spaced apart from and opposed to the different electrode branch portions RM_B1 and RM_B2 of the second electrode RME2, and the first electrode RME1 and each electrode branch portion RM_B1, The interval between the RM_B2 may be smaller than the interval between the different bank patterns BP1 and BP2.
  • the width of the first electrode RME1 measured in the second direction DR2 may be greater than the widths of the electrode stem portion RM_S and the electrode branch portions RM_B1 and RM_B2 of the second electrode RME2 .
  • the first electrode RME1 has a larger width than the first bank pattern BP1 and overlaps both sides, whereas the second electrode RME2 has a relatively small width so that the electrode branch portions RM_B1 and RM_B2 are It may overlap only one side of the 2 bank pattern BP2.
  • the first electrode RME1 extends in the second direction DR2 of the lower bank layer LBN and overlaps the first conductive pattern CDP of the third conductive layer through the first electrode contact hole CTD. ) can be contacted.
  • the second electrode RME2 may contact the second voltage line VL2 of the third conductive layer through the second electrode contact hole CTS in the electrode stem portion RM_S.
  • the first electrode RME1 is disposed so that the portion disposed in the sub-region SA overlaps the first contact portion CT1, and the second electrode RME2 extends from the electrode stem portion RM_S in the second direction DR2. It may include a portion protruding outward and disposed in the sub-region SA, and may overlap the second contact portion CT2 at the protruding portion.
  • the first electrode RME1 is disposed up to the separating parts ROP1 and ROP2 of the sub area SA, while the second electrode RME2 is disposed in the sub area SA. ) may not be separated from
  • One second electrode RME2 includes a plurality of electrode stem portions RM_S and electrode branch portions RM_B1 and RM_B2 and extends in the first direction DR1, and has a light emitting area EMA of each sub-pixel SPXn. It may have a branched shape in the vicinity.
  • the first electrode RME1 is disposed between the separators ROP1 and ROP2 disposed in different sub-regions SA1 and SA2 of each sub-pixel SPXn and may be disposed across the emission area EMA. .
  • the display device 10 is disposed in a first sub-region SA1 among a plurality of sub-regions SA1 and SA2 of each sub-pixel SPXn, and the first sub-region of the different sub-pixels SPXn
  • a wire connection electrode EP disposed between the electrodes RME1 may be included.
  • the wire connection electrode EP is not disposed in the second sub-region SA of the sub-pixel SPXn, and the first electrodes RME1 of other sub-pixels SPXn adjacent to each other in the first direction DR1 are spaced apart from each other.
  • the first sub-region SA1 in which the wire connection electrode EP is disposed is disposed above the emission region EMA, and the second sub-region SA1 is disposed above the emission region EMA.
  • Area SA2 may be disposed below the light emitting area EMA.
  • the first sub-region SA1 where the wire connection electrode EP is disposed is below the light emitting region EMA.
  • the second sub area SA2 may be disposed above the light emitting area EMA.
  • the first electrode RME1 may be spaced apart from the wire connection electrode EP in the first sub-region SA1 with the first separator ROP1 therebetween.
  • Two first separators ROP1 may be disposed in one first sub-region SA1 , and the wiring connection electrode EP has a corresponding sub-pixel SPXn with the lower first separator ROP1 interposed therebetween. It may be spaced apart from the first electrode RME1 disposed on the upper side and may be spaced apart from the first electrode RME1 disposed on the other sub-pixel SPXn with the first upper separator ROP1 interposed therebetween.
  • One second separator ROP2 may be disposed in the second sub-region SA2 , and different first electrodes RME1 may be spaced apart from each other in the first direction DR1 .
  • the wire connection electrode EP may be connected to the first voltage wire VL1 of the third conductive layer through the third electrode contact hole CTA penetrating the via layer VIA.
  • the first electrode RME1 is formed in a state of being connected to the wire connection electrode EP, and an electrical signal applied to dispose the light emitting elements ED is transmitted from the first voltage wire VL1 through the wire connection electrode EP. It may be applied to the first electrode RME1.
  • signals are applied to the first voltage line VL1 and the second voltage line VL2, and they may be transmitted to the first electrode RME1 and the second electrode RME2, respectively. there is.
  • the relative arrangement of the second electrode contact hole (CTS) may be different from that of the third electrode contact hole (CTA), which will be described later.
  • the second electrode contact hole CTS is disposed in a portion of the lower bank layer LBN surrounding the second sub-region SA2, and the third electrode contact hole CTA is disposed in the first sub-region SA1. can This may be because the second electrode contact hole CTS and the third electrode contact hole CTA expose the upper surfaces of the voltage wires VL1 and VL2 that are different from each other, respectively, so the position of each electrode contact hole is determined accordingly.
  • the lower bank layer LBN may surround the light emitting area EMA and the plurality of sub areas SA1 and SA2 .
  • the regions surrounded by the lower bank layer LBN may be distinguished from each other.
  • the lower bank layer LBN is the same as in the above-described embodiment except that it surrounds the different sub-regions SA1 and SA2.
  • the plurality of light emitting devices ED may be disposed on different electrodes RME between different bank patterns BP1 and BP2 .
  • the light emitting element ED has both ends disposed on the second electrode branch RM_B2 of the first electrode RME1 and the second electrode RME2, and both ends of the first light emitting element ED1 disposed on the first electrode branch RM_B2. (RME1) and the second light emitting element ED2 disposed on the first electrode branch RM_B1 of the other second electrode RME2.
  • the first light emitting devices ED1 may be disposed on the right side of the first electrode RME1, and the second light emitting devices ED2 may be disposed on the left side of the first electrode RME1.
  • the first light emitting elements ED1 are disposed on the first electrode RME1 and the second electrode RME2, and the second light emitting elements ED2 are disposed on the first electrode RME1 and the second electrode RME2. It can be.
  • the plurality of connection electrodes CNE may include a first connection electrode CNE1, a second connection electrode CNE2, and a third connection electrode CNE3.
  • the first connection electrode CNE1 has a shape extending in the first direction DR1 and may be disposed on the first electrode RME1. A portion of the first connection electrode CNE1 disposed on the first bank pattern BP1 overlaps the first electrode RME1 and extends therefrom in the first direction DR1 beyond the lower bank layer LBN. It may be disposed up to the first sub area SA1 located above the light emitting area EMA. The first connection electrode CNE1 may contact the first electrode RME1 through the first contact portion CT1 in the first sub-region SA1.
  • the second connection electrode CNE2 has a shape extending in the first direction DR1 and may be disposed on the second electrode RME2. A portion of the second connection electrode CNE2 disposed on the second bank pattern BP2 overlaps the second electrode RME2 and extends therefrom in the first direction DR1 beyond the lower bank layer LBN. It may be disposed up to the first sub area SA1 located above the light emitting area EMA. The second connection electrode CNE2 may contact the second electrode RME2 through the second contact portion CT2 in the first sub area SA1.
  • the first connection electrode CNE1 and the second connection electrode CNE2 are respectively disposed in the second sub-region SA2. It may contact the first electrode RME1 and the second electrode RME2 through the disposed contact units CT1 and CT2 , respectively.
  • the third connection electrode CNE3 may include extension parts CN_E1 and CN_E2 extending in the first direction DR1 and a first connection part CN_B1 connecting the extension parts CN_E1 and CN_E2.
  • the first extension CN_E1 faces the first connection electrode CNE1 in the light emitting region EMA and is disposed on the second electrode branch RM_B2 of the second electrode RME2.
  • CN_E2 faces the second connection electrode CNE2 in the emission area EMA and is disposed on the first electrode RME1.
  • the first connection part CN_B1 extends in the second direction DR2 on the lower bank layer LBN disposed under the light emitting area EMA to connect the first extension part CN_E1 and the second extension part CN_E2.
  • connection electrode CNE3 is disposed on the light emitting area EMA and the lower bank layer LBN, and may not be directly connected to the electrode RME.
  • the second electrode branch RM_B2 disposed under the first extension CN_E1 is electrically connected to the second voltage line VL2, and the second power supply voltage applied to the second electrode branch RM_B2 is 3 may not be transmitted to the connection electrode CNE3.
  • 31 is a cross-sectional view of a display device according to another exemplary embodiment.
  • 32 is a cross-sectional view illustrating an outer portion of the display device of FIG. 31 .
  • a display device 10_7 may include an organic light emitting diode, unlike the display device 10 described above with reference to FIGS. 2 to 6 .
  • the bank patterns BP1 and BP2 disposed on the via layer VIA, the plurality of electrodes RME, the light emitting elements ED, and the connection electrodes CNE are other layers or electrodes. can be replaced with Hereinafter, contents overlapping with the embodiments of FIGS. 2 to 6 will be omitted, and differences will be mainly described.
  • the display device 10_6 may include a plurality of anode electrodes AE1 , AE2 , and AE3 disposed on the via layer VIA, a pixel defining layer 150 , an organic layer OL, and a cathode electrode CE. . Also, the display device 10_6 may include an encapsulation layer 170 disposed on the cathode electrode CE.
  • a plurality of anode electrodes AE1 , AE2 , and AE3 may be disposed on the via layer VIA.
  • the first anode electrode AE1 is disposed on the first sub-pixel SPX1
  • the second anode electrode AE2 is disposed on the second sub-pixel SPX2
  • the third anode electrode AE3 is disposed on the third sub-pixel (SPX3).
  • the widths or areas of the first anode electrode AE1 , the second anode electrode AE2 , and the third anode electrode AE3 may be different from each other.
  • the width of the first anode electrode AE1 is greater than the width of the second anode electrode AE2
  • the width of the second anode electrode AE2 is smaller than the width of the first anode electrode AE1, but the third anode electrode It may be larger than the width of (AE3).
  • the area of the first anode electrode AE1 is larger than the area of the second anode electrode AE2, and the area of the second anode electrode AE2 is smaller than the area of the first anode electrode AE1, but the area of the third anode electrode AE3 ) may be larger than the area of However, it is not limited thereto, and the area of the first anode electrode AE1 is smaller than the area of the second anode electrode AE2, and the area of the third anode electrode AE3 is the area of the second anode electrode AE2 and the area of the third anode electrode AE3. It may be larger than the area of the first anode electrode AE1. Alternatively, in some cases, the width or area of the first anode electrode AE1 , the second anode electrode AE2 , and the third anode electrode AE3 may be substantially equal to each other.
  • the first anode electrode AE1 , the second anode electrode AE2 , and the third anode electrode AE3 may include a material having high reflectivity.
  • the first anode electrode AE1 , the second anode electrode AE2 , and the third anode electrode AE3 are metals such as Ag, Mg, Al, Pt, Pd, Au, Ni, Nd, Ir, and Cr. It may be a metal layer containing.
  • the first anode electrode AE1 , the second anode electrode AE2 , and the third anode electrode AE3 may further include a metal oxide layer stacked on the metal layer.
  • the first anode electrode AE1, the second anode electrode AE2, and the third anode electrode AE3 may have a double layer structure of ITO/Ag, Ag/ITO, ITO/Mg, ITO/MgF, or ITO/AgF. It may have a multilayer structure such as Ag/ITO.
  • the pixel defining layer 150 may be disposed on the first anode electrode AE1 , the second anode electrode AE2 , and the third anode electrode AE3 .
  • the pixel defining layer 150 may include an opening exposing the first anode electrode AE1 , an opening exposing the second anode electrode AE2 , and an opening exposing the third anode electrode AE3 .
  • the pixel defining layer 150 may include polyacrylates resin, epoxy resin, phenolic resin, polyamides resin, polyimide resin, An organic insulating material such as unsaturated polyesters resin, poly phenylenethers resin, polyphenylenesulfides resin, or benzocyclobutene (BCB) may be included. .
  • the organic layer OL may be disposed on the first anode electrode AE1 , the second anode electrode AE2 , and the third anode electrode AE3 .
  • the organic layer OL may have a shape of a continuous film formed across the plurality of sub-pixels SPXn and their boundaries.
  • the cathode electrode CE may be disposed on the organic layer OL.
  • the cathode electrode CE may have semi-transmissive or transmissive properties.
  • the cathode electrode CE has the above semi-permeability
  • the cathode electrode CE is Ag, Mg, Cu, Al, Pt, Pd, Au, Ni, Nd, Ir, Cr, Li, Ca, LiF/Ca, LiF /Al, Mo, Ti or compounds or mixtures thereof, such as Ag and Mg.
  • the thickness of the cathode electrode CE is several tens to hundreds of angstroms, the cathode electrode CE may have semi-permeability.
  • the cathode electrode CE may include transparent conductive oxide (TCO).
  • TCO transparent conductive oxide
  • the cathode electrode CE may be WxOx (tungsten oxide), TiO2 (titanium oxide), ITO (indium tin oxide), IZO (indium zinc oxide), ZnO (zinc oxide), ITZO (indium tin zinc oxide), MgO (magnesium oxide) and the like may be included.
  • the first anode electrode AE1, the organic layer OL, and the cathode electrode CE constitute the first organic light emitting element ED1
  • the second anode electrode AE2, the organic layer OL, and the cathode electrode CE constitute the first organic light emitting element ED1.
  • the second organic light emitting element ED2 may be constituted, and the third anode electrode AE3, organic layer OL, and cathode electrode CE may constitute the third organic light emitting element ED3.
  • Light emitted from each of the organic light emitting diodes ED1 , ED2 , and ED3 may be incident to the color control structures TPL, WCL1 , and WCL2 thereon.
  • the encapsulation layer 170 may be disposed on the light emitting elements ED to cover the third insulating layer PAS3 and the connection electrodes CNE1 and CNE2.
  • the encapsulation layer 170 is disposed entirely on the first substrate SUB, and may completely cover members disposed on the first substrate SUB.
  • the encapsulation layer 170 may include a first encapsulation layer 171 , a second encapsulation layer 173 , and a third encapsulation layer 175 sequentially stacked on the third insulating layer PAS3 .
  • the first encapsulation layer 171 and the third encapsulation layer 175 may include an inorganic insulating material, and the second encapsulation layer 173 may include an organic insulating material.
  • the first encapsulation layer 171 and the third encapsulation layer 175 are silicon nitride, aluminum nitride, zirconium nitride, titanium nitride, hafnium nitride, tantalum nitride, silicon oxide, aluminum oxide, titanium oxide, and tin oxide, respectively. , cerium oxide, silicon oxynitride (SiOxNy), lithium fluoride, and the like.
  • the second encapsulation layer 173 may include at least one of acrylic resin, methacrylic resin, polyisoprene, vinyl resin, epoxy resin, urethane resin, cellulose resin, and perylene resin.
  • the structure and material of the encapsulation layer 170 are not limited to those described above, and the laminated structure or material may be variously modified.
  • the first bank BNL1 and the color control structures TPL, WCL1 and WCL2 may be respectively disposed on the encapsulation layer 170 .
  • the first bank BNL1 is disposed on the encapsulation layer 170 to overlap the pixel defining layer 150, and the color control structures TPL, WCL1, and WCL2 are surrounded by the first bank BNL1 on the encapsulation layer 170. can be placed in the region.
  • the capping layers CPL1 and CPL2 the low refractive index layer LRL, the planarization layer PNL, and the light blocking member BM are formed in the same manner as described above.
  • a color filter layer (CFL) and an overcoat layer (OC) may be disposed.
  • the second bank BNL2 and the third bank BNL3 of the non-display area NDA each include an encapsulation layer 170 . It can be directly disposed on the third encapsulation layer 175 of.
  • the first encapsulation layer 171 is directly disposed on the inner sidewall of the first valley portion VA1 disposed between the first bank BNL1 and the second bank BNL2, and the step by the first valley portion VA1 may be filled by the second encapsulation layer 173.
  • some of the first capping layer CPL1 may be directly disposed on the third encapsulation layer 175 of the encapsulation layer 170 . However, it is not limited thereto.
  • FIG 33 is a cross-sectional view illustrating an outer portion of a display device according to another exemplary embodiment.
  • the display device 10_8 may further include an upper cover layer UCL disposed on the overcoat layer OC.
  • the upper cover layer UCL may be disposed on the uppermost layer of the display device 10_8 to protect the display device 10_8 from external impact or perform an optical function for light emitted from the display device 10_8 or incident from the outside. there is.
  • the upper cover layer UCL may be an optical film that prevents deterioration in visibility due to reflection of external light.
  • the upper cover layer (UCL) is an optical film
  • the upper cover layer (UCL) may include a traumatic retardation film and a coating layer protecting it.
  • the upper cover layer UCL may include a layer made of a cellulose resin such as triacetyl cellulose or a polyester resin, but is not limited thereto.
  • the upper cover layer UCL may be disposed on the overcoat layer OC, and the display device 10_8 may be disposed on the display area DPA and the non-display area NDA.
  • the upper cover layer UCL may have an area similar to that of the first substrate SUB in a plan view, and may completely cover the display area DPA and the non-display area NDA as shown in the drawing. However, it is not limited thereto, and the upper cover layer UCL may cover only the display area DPA or may cover only a part of the display area DPA and the non-display area NDA.
  • a space may be formed under the upper cover layer UCL.
  • a portion where the second bank BNL2 and the third bank BNL3 are disposed at the outermost part of the display device 10_8 may have a lower height than the overcoat layer OC, and the upper cover layer UCL and the second bank ( A space may be formed between the BNL2) and the third bank BNL3.
  • the space may be filled with a filling material, but is not limited thereto.
  • An air layer may be formed in a lower space of the upper cover layer UCL without filling material.

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Computer Hardware Design (AREA)
  • Manufacturing & Machinery (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Electroluminescent Light Sources (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)

Abstract

표시 장치가 제공된다. 표시 장치는 표시 영역 및 비표시 영역을 포함하는 제1 기판, 상기 제1 기판 상에 배치된 발광 소자들을 포함하는 서브 화소들, 상기 서브 화소들을 둘러싸는 제1 뱅크, 상기 발광 소자 상에서 상기 제1 뱅크가 둘러싸는 영역 내에 배치된 컬러 제어 구조물들, 상기 컬러 제어 구조물들 상에 배치된 컬러 필터층들, 상기 표시 영역을 둘러싸는 제2 뱅크, 및 상기 제2 뱅크 상에 배치된 컬러 댐들을 포함하고, 상기 컬러 댐은 상기 제2 뱅크 상에 배치된 제1 컬러 댐, 및 제2 컬러 댐을 포함하고, 상기 제1 컬러 댐과 상기 제2 컬러 댐은 서로 다른 재료를 포함한다.

Description

표시 장치
본 발명은 표시 장치에 관한 것이다.
표시 장치는 멀티미디어의 발달과 함께 그 중요성이 증대되고 있다. 이에 부응하여 유기발광 표시 장치(Organic Light Emitting Display, OLED), 액정 표시 장치(Liquid Crystal Display, LCD) 등과 같은 여러 종류의 표시 장치가 사용되고 있다.
표시 장치의 화상을 표시하는 장치로서 발광 소자를 포함하는 자발광 표시 장치가 있다. 자발광 표시 장치는 발광 소자로서 유기물을 발광 물질로 이용하는 유기 발광 표시 장치, 또는 무기물을 발광 물질로 이용하는 무기 발광 표시 장치 등이 있다.
본 발명이 해결하고자 하는 과제는 서로 다른 재료로 이루어진 유기 물질이 넘치는 것을 방지할 수 있는 구조물을 포함하는 표시 장치를 제공하는 것이다.
본 발명의 과제들은 이상에서 언급한 과제로 제한되지 않으며, 언급되지 않은 또 다른 기술적 과제들은 아래의 기재로부터 당업자에게 명확하게 이해될 수 있을 것이다.
상기 과제를 해결하기 위한 일 실시예에 따른 표시 장치는 표시 영역 및 상기 표시 영역을 둘러싸는 비표시 영역을 포함하는 제1 기판, 상기 표시 영역에서 상기 제1 기판 상에 배치된 복수의 발광 소자들을 포함하는 복수의 서브 화소들, 상기 표시 영역에서 상기 서브 화소들을 둘러싸는 제1 뱅크, 상기 복수의 서브 화소들의 상기 발광 소자 상에서 상기 제1 뱅크가 둘러싸는 영역 내에 배치된 복수의 컬러 제어 구조물들, 상기 컬러 제어 구조물들 상에 배치된 복수의 컬러 필터층들, 상기 제1 뱅크와 이격되어 배치되고, 상기 비표시 영역에서 상기 표시 영역을 둘러싸는 제2 뱅크, 및 상기 제2 뱅크 상에 배치된 복수의 컬러 댐들을 포함하고, 상기 컬러 댐은 상기 제2 뱅크 중 상기 표시 영역의 제1 측에 배치된 제1 부분 상에 배치된 제1 컬러 댐, 및 상기 제2 뱅크 중 상기 표시 영역의 상기 제1 측의 반대편 제2 측에 배치된 제2 부분 상에 배치된 제2 컬러 댐을 포함하고, 상기 제1 컬러 댐과 상기 제2 컬러 댐은 서로 다른 재료를 포함한다.
상기 복수의 서브 화소는 제1 서브 화소, 및 상기 제1 서브 화소와 일 방향으로 이격된 제2 서브 화소를 포함하고, 상기 복수의 컬러 제어 구조물은 상기 제1 서브 화소에 배치된 제1 파장 변환층, 및 상기 제2 서브 화소에 배치된 투광층을 포함하고, 상기 복수의 컬러 필터층은 상기 제1 파장 변환층 상에 배치된 제1 컬러 필터층, 및 상기 투광층 상에 배치된 제2 컬러 필터층을 포함할 수 있다.
상기 제1 컬러 댐과 상기 제2 컬러 댐은 상기 일 방향으로 이격되고, 상기 표시 영역은 상기 제1 컬러 댐과 상기 제2 컬러 댐 사이에 배치되고, 상기 제1 컬러 댐은 상기 제1 컬러 필터층과 동일한 재료를 포함하고, 상기 제2 컬러 댐은 상기 제2 컬러 필터층과 동일한 재료를 포함할 수 있다.
상기 서브 화소는 상기 제1 서브 화소와 상기 제2 서브 화소 사이에 배치된 제3 서브 화소를 더 포함하고, 상기 복수의 컬러 제어 구조물은 상기 제3 서브 화소에 배치된 제2 파장 변환층을 더 포함하고, 상기 복수의 컬러 필터층은 상기 제2 파장 변환층 상에 배치된 제3 컬러 필터층을 더 포함하며, 상기 표시 장치는 상기 제1 컬러 댐 상에 배치된 제3 컬러 댐을 더 포함하고, 상기 제3 컬러 댐과 상기 제3 컬러 필터층은 동일한 재료를 포함할 수 있다.
상기 제3 컬러 댐의 폭은 상기 제1 컬러 댐의 폭보다 크고, 상기 제1 컬러 댐의 외면은 상기 제3 컬러 댐에 의해 덮일 수 있다.
상기 제1 뱅크와 중첩하는 복수의 컬러 패턴들을 더 포함하고, 상기 컬러 패턴은 상기 제1 컬러 필터층과 동일한 재료를 포함하는 제1 컬러 패턴, 상기 제2 컬러 필터층과 동일한 재료를 포함하는 제2 컬러 패턴, 및 상기 제3 컬러 필터층과 동일한 재료를 포함하는 제3 컬러 패턴을 포함하고, 상기 제1 컬러 패턴은 상기 제2 컬러 필터층 및 상기 제3 컬러 필터층과 각각 평면도 상 중첩할 수 있다.
상기 제1 컬러 댐과 상기 제2 컬러 댐은 상기 일 방향으로 이격되고, 상기 표시 영역은 상기 제1 컬러 댐과 상기 제2 컬러 댐 사이에 배치되고, 상기 제1 컬러 댐은 상기 제2 컬러 필터층과 동일한 재료를 포함하고 상기 제2 컬러 댐은 상기 제1 컬러 필터층과 동일한 재료를 포함할 수 있다.
상기 복수의 컬러 제어 구조물들, 상기 제1 뱅크 및 상기 제2 뱅크 상에 배치된 제1 캡핑층, 상기 제1 캡핑층 상에 배치된 저굴절층, 및 상기 저굴절층 상에 배치된 제2 캡핑층을 더 포함하고, 상기 제1 컬러 댐 및 상기 제2 컬러 댐은 상기 제2 캡핑층 상에 배치될 수 있다.
상기 제2 캡핑층과 상기 복수의 컬러 필터층 사이에 배치된 평탄화층을 더 포함하고, 상기 제1 컬러 댐 및 상기 제2 컬러 댐은 각각 상기 제2 뱅크 상에서 상기 평탄화층 상에 직접 배치될 수 있다.
상기 평탄화층 상에 배치되며 상기 제1 뱅크와 중첩하는 차광 부재, 및 상기 차광 부재와 상기 복수의 컬러 필터층 상에 배치된 오버코트층을 더 포함할 수 있다.
상기 제1 기판 상에서 상기 표시 영역 및 상기 비표시 영역에 배치된 비아층, 상기 비아층 상에 배치되고 상기 비표시 영역에서 상기 제2 뱅크와 이격되어 상기 제2 뱅크를 둘러싸는 제3 뱅크, 및 상기 비표시 영역에서 상기 제1 뱅크와 상기 제2 뱅크 사이에 배치되고 상기 비아층을 관통하는 제1 골짜기부를 포함할 수 있다.
상기 제1 컬러 댐은 복수개 배치되어 상기 제2 뱅크 및 상기 제3 뱅크 중 상기 표시 영역의 상기 제1 측에 배치된 부분 상에 배치되고, 상기 제2 컬러 댐은 복수개 배치되어 상기 제2 뱅크 및 상기 제3 뱅크 중 상기 표시 영역의 상기 제2 측에 배치된 부분 상에 배치될 수 있다.
상기 제1 뱅크와 상기 제1 골짜기부 사이에서 상기 비아층 상에 직접 배치된 복수의 뱅크 격벽들을 더 포함할 수 있다.
상기 제1 뱅크 및 상기 제2 뱅크는 각각 기저층, 및 상기 기저층 상에 배치된 상부층을 포함하고, 상기 상부층은 상기 기저층보다 큰 폭을 가질 수 있다.
상기 서브 화소들은 일 방향으로 연장되고 서로 이격된 복수의 전극들을 포함하고, 상기 복수의 발광 소자들은 서로 이격된 복수의 전극들 상에 배치될 수 있다.
상기 발광 소자는 상기 제1 기판 상에 배치된 제1 전극, 상기 제1 전극 상에 배치된 유기층, 및 상기 유기층 상에 배치된 제2 전극을 포함할 수 있다.
상기 과제를 해결하기 위한 일 실시예에 따른 표시 장치는 표시 영역, 및 상기 표시 영역을 둘러싸는 비표시 영역, 상기 표시 영역에 배치되고 제1 방향, 및 상기 제1 방향과 교차하는 제2 방향으로 배열된 복수의 서브 화소들로서, 제1 전극, 상기 제1 전극과 이격된 제2 전극, 및 제1 단부와 제2 단부가 상기 제1 전극과 상기 제2 전극 상에 놓이는 복수의 발광 소자들을 포함하는 서브 화소들, 상기 표시 영역에서 상기 제1 방향 및 상기 제2 방향으로 연장되고, 상기 복수의 서브 화소들을 둘러싸는 제1 뱅크, 상기 제1 뱅크가 둘러싸는 영역 내에 배치된 복수의 컬러 제어 구조물들, 상기 컬러 제어 구조물들 상에 배치된 복수의 컬러 필터층들, 상기 비표시 영역에서 상기 제1 뱅크와 이격되어 상기 제1 뱅크를 둘러싸도록 배치된 제1 골짜기부, 상기 비표시 영역에서 상기 제1 골짜기부와 이격되어 상기 제1 골짜기부를 둘러싸도록 배치된 제2 뱅크, 상기 비표시 영역에서 상기 제2 뱅크와 이격되어 상기 제2 뱅크를 둘러싸도록 배치된 제3 뱅크, 상기 비표시 영역 중 상기 표시 영역의 상기 제2 방향 제1 측에 인접한 제1 댐 영역에서 상기 제1 방향으로 연장된 복수의 제1 컬러 댐들, 및 상기 비표시 영역 중 상기 표시 영역의 상기 제2 방향 제2 측에 인접한 제2 댐 영역에서 상기 제1 방향으로 연장되어 배치된 복수의 제2 컬러 댐들을 포함하고, 상기 복수의 제1 컬러 댐과 상기 복수의 제2 컬러 댐은 서로 다른 재료를 포함한다.
상기 복수의 제1 컬러 댐은 상기 제1 댐 영역에 배치된 상기 제2 뱅크 및 상기 제3 뱅크와 중첩하고, 상기 복수의 제2 컬러 댐은 상기 제2 댐 영역에 배치된 상기 제2 뱅크 및 상기 제3 뱅크와 중첩할 수 있다.
상기 복수의 컬러 필터층은 복수의 제1 컬러 필터층들, 상기 복수의 제1 컬러 필터층들과 상기 제2 방향으로 이격된 복수의 제2 컬러 필터층들, 및 상기 복수의 제2 컬러 필터층들과 상기 제2 방향으로 이격된 복수의 제3 컬러 필터층들을 포함하고, 상기 제1 컬러 필터층, 상기 제2 컬러 필터층, 및 상기 제3 컬러 필터층은 상기 제2 방향을 따라 인접하여 배치되고, 상기 복수의 제1 컬러 댐은 상기 제3 컬러 필터층과 동일한 재료를 포함하고 상기 복수의 제2 컬러 댐은 상기 제1 컬러 필터층과 동일한 재료를 포함할 수 있다.
상기 제2 컬러 댐 상에 배치된 제3 컬러 댐을 더 포함하고, 상기 제3 컬러 댐은 상기 제2 컬러 필터층과 동일한 재료를 포함할 수 있다.
기타 실시예의 구체적인 사항들은 상세한 설명 및 도면들에 포함되어 있다.
일 실시예에 따른 표시 장치는 표시 영역의 외곽부에 배치된 구조물로서, 비표시 영역에 배치된 복수의 컬러 댐들을 포함할 수 있다. 컬러 댐은 표시 장치의 컬러 필터층 중 어느 하나와 동일한 재료를 포함하되, 서로 다른 외곽부에 배치된 컬러 댐들은 서로 다른 재료를 포함할 수 있다. 표시 장치는 서로 다른 컬러 댐들이 각각 서로 다른 컬러 필터층의 형성 공정에서 함께 형성될 수 있고, 표시 장치는 최소한의 공정 수를 추가하여 유기 물질이 넘치는 것을 방지할 수 있다.
실시예들에 따른 효과는 이상에서 예시된 내용에 의해 제한되지 않으며, 더욱 다양한 효과들이 본 명세서 내에 포함되어 있다.
도 1은 일 실시예에 따른 표시 장치의 개략적인 평면도이다.
도 2는 일 실시예에 따른 표시 장치의 일 화소를 나타내는 평면도이다.
도 3은 도 2의 N1-N1'선을 따라 자른 단면도이다.
도 4는 도 2의 N2-N2'선을 따라 자른 단면도이다.
도 5은 일 실시예에 따른 발광 소자의 개략도이다.
도 6은 일 실시예에 따른 표시 장치의 단면도이다.
도 7은 일 실시예에 따른 표시 장치의 표시 영역과 비표시 영역에 배치된 뱅크들을 나타내는 개략도이다.
도 8은 도 7의 A1-A1'선을 따라 자른 단면도이다.
도 9는 도 7의 A2-A2'선을 따라 자른 단면도이다.
도 10은 일 실시예에 따른 표시 장치의 컬러 필터층과 컬러 댐의 배치를 나타내는 개략도이다.
도 11은 일 실시예에 따른 표시 장치의 제1 컬러 필터층과 제1 컬러 댐의 형성을 위한 마스크 공정이 수행되는 영역을 도시하는 개략도이다.
도 12는 일 실시예에 따른 표시 장치의 제2 컬러 필터층의 형성을 위한 마스크 공정이 수행되는 영역을 도시하는 개략도이다.
도 13은 일 실시예에 따른 표시 장치의 제3 컬러 필터층과 제2 컬러 댐의 형성을 위한 마스크 공정이 수행되는 영역을 도시하는 개략도이다.
도 14는 다른 실시예에 따른 표시 장치의 단면도이다.
도 15는 도 14의 표시 장치의 외곽부를 나타내는 단면도이다.
도 16은 다른 실시예에 따른 표시 장치의 외곽부를 나타내는 단면도이다.
도 17은 다른 실시예에 따른 표시 장치의 컬러 필터층과 컬러 댐의 배치를 나타내는 개략도이다.
도 18 및 도 19는 도 17의 표시 장치의 외곽부를 나타내는 단면도들이다.
도 20은 다른 실시예에 따른 표시 장치의 단면도이다.
도 21은 도 20의 표시 장치의 외곽부를 나타내는 단면도이다.
도 22 및 도 23은 다른 실시예에 따른 표시 장치의 외곽부를 나타내는 단면도들이다.
도 24는 다른 실시예에 따른 표시 장치의 일 서브 화소를 나타내는 평면도이다.
도 25는 도 24의 N3-N3'선을 따라 자른 단면도이다.
도 26은 도 24의 N4-N4'선을 따라 자른 단면도이다.
도 27은 다른 실시예에 따른 표시 장치의 일 서브 화소를 나타내는 평면도이다.
도 28은 도 27의 N5-N5'선을 따라 자른 단면도이다.
도 29는 도 27의 N6-N6'선을 따라 자른 단면도이다.
도 30은 도 27의 N7-N7'선을 따라 자른 단면도이다.
도 31은 다른 실시예에 따른 표시 장치의 단면도이다.
도 32는 도 31의 표시 장치의 외곽부를 나타내는 단면도이다.
도 33은 다른 실시예에 따른 표시 장치의 외곽부를 나타내는 단면도이다.
본 발명의 이점 및 특징, 그리고 그것들을 달성하는 방법은 첨부되는 도면과 함께 상세하게 후술되어 있는 실시예들을 참조하면 명확해질 것이다. 그러나 본 발명은 이하에서 개시되는 실시예들에 한정되는 것이 아니라 서로 다른 다양한 형태로 구현될 것이며, 단지 본 실시예들은 본 발명의 개시가 완전하도록 하며, 본 발명이 속하는 기술분야에서 통상의 지식을 가진 자에게 발명의 범주를 완전하게 알려주기 위해 제공되는 것이며, 본 발명은 청구항의 범주에 의해 정의될 뿐이다.
소자(Elements) 또는 층이 다른 소자 또는 층의 "상(On)"으로 지칭되는 것은 다른 소자 바로 위에 또는 중간에 다른 층 또는 다른 소자를 개재한 경우를 모두 포함한다. 이와 마찬가지로, "하(Below)", "좌(Left)" 및 "우(Right)"로 지칭되는 것들은 다른 소자와 바로 인접하게 개재된 경우 또는 중간에 다른 층 또는 다른 소재를 개재한 경우를 모두 포함한다. 명세서 전체에 걸쳐 동일 참조 부호는 동일 구성 요소를 지칭한다.
비록 제1, 제2 등이 다양한 구성요소들을 서술하기 위해서 사용되나, 이들 구성요소들은 이들 용어에 의해 제한되지 않음은 물론이다. 이들 용어들은 단지 하나의 구성요소를 다른 구성요소와 구별하기 위하여 사용하는 것이다. 따라서, 이하에서 언급되는 제1 구성요소는 본 발명의 기술적 사상 내에서 제2 구성요소일 수도 있음은 물론이다.
이하, 첨부된 도면을 참고로 하여 실시예들에 대해 설명한다.
도 1은 일 실시예에 따른 표시 장치의 개략적인 평면도이다.
도 1을 참조하면, 표시 장치(10)는 동영상이나 정지영상을 표시한다. 표시 장치(10)는 표시 화면을 제공하는 모든 전자 장치를 지칭할 수 있다. 예를 들어, 표시 화면을 제공하는 텔레비전, 노트북, 모니터, 광고판, 사물 인터넷, 모바일 폰, 스마트 폰, 태블릿 PC(Personal Computer), 전자 시계, 스마트 워치, 워치 폰, 헤드 마운트 디스플레이, 이동 통신 단말기, 전자 수첩, 전자 책, PMP(Portable Multimedia Player), 내비게이션, 게임기, 디지털 카메라, 캠코더 등이 표시 장치(10)에 포함될 수 있다.
표시 장치(10)는 표시 화면을 제공하는 표시 패널을 포함한다. 표시 패널의 예로는 무기 발광 다이오드 표시 패널, 유기발광 표시 패널, 양자점 발광 표시 패널, 플라즈마 표시 패널, 전계방출 표시 패널 등을 들 수 있다. 이하에서는 표시 패널의 일 예로서, 무기 발광 다이오드 표시 패널이 적용된 경우를 예시하지만, 그에 제한되는 것은 아니며, 동일한 기술적 사상이 적용 가능하다면 다른 표시 패널에도 적용될 수 있다.
표시 장치(10)의 형상은 다양하게 변형될 수 있다. 예를 들어, 표시 장치(10)는 가로가 긴 직사각형, 세로가 긴 직사각형, 정사각형, 코너부(꼭지점)가 둥근 사각형, 기타 다각형, 원형 등의 형상을 가질 수 있다. 예를 들어, 표시 장치(10)의 표시 영역(DPA)의 형상 또한 표시 장치(10)의 전반적인 형상과 유사할 수 있다. 도 1에서는 제2 방향(DR2)의 길이가 긴 직사각형 형상의 표시 장치(10)가 예시되어 있다.
표시 장치(10)는 표시 영역(DPA)과 비표시 영역(NDA)을 포함할 수 있다. 표시 영역(DPA)은 화면이 표시될 수 있는 영역이고, 비표시 영역(NDA)은 화면이 표시되지 않는 영역이다. 표시 영역(DPA)은 활성 영역으로, 비표시 영역(NDA)은 비활성 영역으로도 지칭될 수 있다. 표시 영역(DPA)은 대체로 표시 장치(10)의 중앙을 차지할 수 있다.
표시 영역(DPA)은 복수의 화소(PX)를 포함할 수 있다. 복수의 화소(PX)는 행렬 방향으로 배열될 수 있다. 각 화소(PX)의 형상은 평면상 직사각형 또는 정사각형일 수 있지만, 이에 제한되는 것은 아니고 각 변이 일 방향에 대해 기울어진 마름모 형상일 수도 있다. 각 화소(PX)는 스트라이프 타입 또는 아일랜드 타입으로 배열될 수 있다. 예를 들어,, 화소(PX)들 각각은 특정 파장대의 광을 방출하는 발광 소자를 하나 이상 포함하여 특정 색을 표시할 수 있다.
표시 영역(DPA)의 주변에는 비표시 영역(NDA)이 배치될 수 있다. 비표시 영역(NDA)은 표시 영역(DPA)을 전부 또는 부분적으로 둘러쌀 수 있다. 표시 영역(DPA)은 직사각형 형상이고, 비표시 영역(NDA)은 표시 영역(DPA)의 4변에 인접하도록 배치될 수 있다. 비표시 영역(NDA)은 표시 장치(10)의 베젤을 구성할 수 있다. 각 비표시 영역(NDA)들에는 표시 장치(10)에 포함되는 배선들 또는 회로 구동부들이 배치되거나, 외부 장치들이 실장될 수 있다.
도 2는 일 실시예에 따른 표시 장치의 일 화소를 나타내는 평면도이다. 도 2는 표시 장치(10)의 일 화소(PX)에 배치된 전극(RME; RME1, RME2)들, 뱅크 패턴(BP1, BP2)들과 하부 뱅크층(LBN), 복수의 발광 소자(ED)들 및 연결 전극(CNE; CNE1, CNE2)의 평면 배치를 도시하고 있다.
도 2를 참조하면, 표시 장치(10)의 화소(PX)들 각각은 복수의 서브 화소(SPXn)들을 포함할 수 있다. 예를 들어, 하나의 화소(PX)는 제1 서브 화소(SPX1), 제2 서브 화소(SPX2) 및 제3 서브 화소(SPX3)를 포함할 수 있다. 제1 서브 화소(SPX1)는 제1 색의 광을 발광하고, 제2 서브 화소(SPX2)는 제2 색의 광을 발광하며, 제3 서브 화소(SPX3)는 제3 색의 광을 발광할 수 있다. 일 예로, 제1 색은 청색, 제2 색은 녹색, 제3 색은 적색일 수 있다. 다만, 이에 제한되지 않고, 각 서브 화소(SPXn)들은 동일한 색의 광을 발광할 수도 있다. 일 실시예에서, 각 서브 화소(SPXn)들은 청색의 광을 발광할 수 있다. 도면에서는 하나의 화소(PX)가 3개의 서브 화소(SPXn)들을 포함하는 것을 예시하였으나, 이에 제한되지 않고, 화소(PX)는 더 많은 수의 서브 화소(SPXn)들을 포함할 수 있다.
표시 장치(10)의 각 서브 화소(SPXn)들은 발광 영역(EMA) 및 비발광 영역을 포함할 수 있다. 발광 영역(EMA)은 발광 소자(ED)가 배치되어 특정 파장대의 광이 출사되는 영역일 수 있다. 비발광 영역은 발광 소자(ED)가 배치되지 않고, 발광 소자(ED)에서 방출된 광들이 도달하지 않아 출사되지 않는 영역일 수 있다.
발광 영역(EMA)은 발광 소자(ED)가 배치된 영역과, 발광 소자(ED)와 인접한 영역으로 발광 소자(ED)에서 방출된 광들이 출사되는 영역을 포함할 수 있다. 예를 들어, 발광 영역(EMA)은 발광 소자(ED)에서 방출된 광이 다른 부재에 의해 반사되거나 굴절되어 출사되는 영역도 포함할 수 있다. 복수의 발광 소자(ED)들은 각 서브 화소(SPXn)에 배치되고, 이들이 배치된 영역과 이에 인접한 영역을 포함하여 발광 영역(EMA)을 형성할 수 있다.
도 2에서는 각 서브 화소(SPXn)의 발광 영역(EMA)들이 서로 균일한 면적을 갖는 것이 예시되어 있으나, 이에 제한되지 않는다. 몇몇 실시예에서, 각 서브 화소(SPXn)의 각 발광 영역(EMA)들은 해당 서브 화소에 배치된 발광 소자(ED)에서 방출된 광의 색 또는 파장대에 따라 서로 다른 면적을 가질 수도 있다.
각 서브 화소(SPXn)는 비발광 영역에 배치된 서브 영역(SA)을 더 포함할 수 있다. 해당 서브 화소(SPXn)의 서브 영역(SA)은 발광 영역(EMA)의 제1 방향(DR1) 타 측인 하측에 배치될 수 있다. 발광 영역(EMA)과 서브 영역(SA)은 제1 방향(DR1)을 따라 교번적으로 배열되며, 제1 방향(DR1)으로 이격된 서로 다른 서브 화소(SPXn)의 발광 영역(EMA) 사이에는 서브 영역(SA)이 배치될 수 있다. 예를 들어, 발광 영역(EMA)과 서브 영역(SA)은 서로 제1 방향(DR1)으로 교대 배열되고, 발광 영역(EMA) 및 서브 영역(SA) 각각은 제2 방향(DR2)으로 반복 배열될 수 있다. 다만, 이에 제한되지 않고, 복수의 화소(PX)들에서 발광 영역(EMA)들과 서브 영역(SA)들은 도 2와 다른 배열을 가질 수도 있다.
서브 영역(SA)에는 발광 소자(ED)가 배치되지 않아 광이 출사되지 않으나, 각 서브 화소(SPXn)에 배치된 전극(RME) 일부가 배치될 수 있다. 서로 다른 서브 화소(SPXn)에 배치되는 전극(RME)들은 서브 영역(SA)의 분리부(ROP) 서로 분리되어 배치될 수 있다.
회로층의 배선들 및 회로 소자들은 각각 제1 내지 제3 서브 화소(SPX1, SPX2, SPX3)에 접속될 수 있다. 다만, 상기 배선들과 회로 소자들은 각 서브 화소(SPXn) 또는 발광 영역(EMA)이 차지하는 영역에 대응되어 배치되지 않고, 하나의 화소(PX) 내에서 발광 영역(EMA)의 위치와 무관하게 배치될 수 있다.
하부 뱅크층(LBN)은 복수의 서브 화소(SPXn)들, 및 발광 영역(EMA)과 서브 영역(SA)을 둘러싸도록 배치될 수 있다. 하부 뱅크층(LBN)은 제1 방향(DR1) 및 제2 방향(DR2)으로 인접한 서브 화소(SPXn)들의 경계에 배치될 수 있고, 발광 영역(EMA)과 서브 영역(SA)의 경계에도 배치될 수 있다. 표시 장치(10)의 서브 화소(SPXn)들, 발광 영역(EMA) 및 서브 영역(SA)은 하부 뱅크층(LBN)의 배치에 의해 구분되는 영역들일 수 있다. 복수의 서브 화소(SPXn)들과 발광 영역(EMA)들, 및 서브 영역(SA)들 사이의 간격은 하부 뱅크층(LBN)의 폭에 따라 달라질 수 있다.
하부 뱅크층(LBN)은 평면상 제1 방향(DR1) 및 제2 방향(DR2)으로 연장된 부분을 포함하여 표시 영역(DPA) 전면에서 격자형 패턴으로 배치될 수 있다. 하부 뱅크층(LBN)은 각 서브 화소(SPXn)들의 경계에 걸쳐 배치되어 이웃하는(또는 인접한) 서브 화소(SPXn)들을 구분할 수 있다. 예를 들어,, 하부 뱅크층(LBN)은 서브 화소(SPXn)마다 배치된 발광 영역(EMA)과 서브 영역(SA)을 둘러싸도록 배치되어 이들을 구분할 수 있다.
도 3은 도 2의 N1-N1'선을 따라 자른 단면도이다. 도 4는 도 2의 N2-N2'선을 따라 자른 단면도이다. 도 3은 제1 서브 화소(SPX1)에 배치된 발광 소자(ED)의 양 단부(또는 제1/제2 단부, 또는 서로 반대편 단부)와 전극 컨택홀(CTD, CTS)을 가로지르는 단면을 도시하고 있고, 도 4는 제1 서브 화소(SPXn)에 배치된 발광 소자(ED)의 양 단부와 컨택부(CT1, CT2)를 가로지르는 단면을 도시하고 있다.
도 2에 결부하여 도 3 및 도 4를 참조하면, 표시 장치(10)는 제1 기판(SUB), 및 제1 기판(SUB) 상에 배치되는 반도체층, 복수의 도전층, 및 복수의 절연층들을 포함할 수 있다. 상기 반도체층, 도전층 및 절연층들은 각각 표시 장치(10)의 회로층과 표시 소자층을 구성할 수 있다.
제1 기판(SUB)은 절연 기판일 수 있다. 제1 기판(SUB)은 유리, 석영, 또는 고분자 수지 등의 절연 물질로 이루어질 수 있다. 예를 들어,, 제1 기판(SUB)은 리지드(Rigid) 기판일 수 있지만, 벤딩(Bending), 폴딩(Folding), 롤링(Rolling) 등이 가능한 플렉시블(Flexible) 기판일 수도 있다. 제1 기판(SUB)은 표시 영역(DPA)과 이를 둘러싸는 비표시 영역(NDA)을 포함하고, 표시 영역(DPA)은 발광 영역(EMA)과 비발광 영역 중 일부인 서브 영역(SA)을 포함할 수 있다.
제1 도전층은 제1 기판(SUB) 상에 배치될 수 있다. 제1 도전층은 하부 금속층(BML)을 포함하고, 하부 금속층(BML)은 제1 트랜지스터(T1)의 액티브층(ACT1)과 중첩하도록 배치된다. 하부 금속층(BML)은 제1 트랜지스터의 액티브층(ACT1)에 광이 입사되는 것을 방지하거나, 제1 액티브층(ACT1)과 전기적으로 연결되어 제1 트랜지스터(T1)의 전기적 특성을 안정화하는 기능을 수애할 수 있다. 다만, 하부 금속층(BML)은 생략될 수 있다.
버퍼층(BL)은 하부 금속층(BML) 및 제1 기판(SUB) 상에 배치될 수 있다. 버퍼층(BL)은 투습에 취약한 제1 기판(SUB)을 통해 침투하는 수분으로부터 화소(PX)의 트랜지스터들을 보호하기 위해 제1 기판(SUB) 상에 형성되며, 표면 평탄화 기능을 수행할 수 있다.
반도체층은 버퍼층(BL) 상에 배치된다. 반도체층은 제1 트랜지스터(T1)의 제1 액티브층(ACT1) 및 제2 트랜지스터(T2)의 제2 액티브층(ACT2)을 포함할 수 있다. 제1 액티브층(ACT1)과 제2 액티브층(ACT2)은 각각 후술하는 제2 도전층의 제1 게이트 전극(G1) 및 제2 게이트 전극(G2)과 부분적으로(또는 전면적으로) 중첩하도록 배치될 수 있다.
반도체층은 다결정 실리콘, 단결정 실리콘, 산화물 반도체 등을 포함할 수 있다. 다른 실시예에서, 반도체층은 다결정 실리콘을 포함할 수도 있다. 상기 산화물 반도체는 인듐(In)을 함유하는 산화물 반도체일 수 있다. 예를 들어, 상기 산화물 반도체는 인듐 주석 산화물(Indium Tin Oxide, ITO), 인듐 아연 산화물(Indium Zinc Oxide, IZO), 인듐 갈륨 산화물(Indium Gallium Oxide, IGO), 인듐 아연 주석 산화물(Indium Zinc Tin Oxide, IZTO), 인듐 갈륨 주석 산화물(Indium Gallium Tin Oxide, IGTO), 인듐 갈륨 아연 산화물(Indium Gallium Zinc Oxide, IGZO), 인듐 갈륨 아연 주석 산화물(Indium Gallium Zinc Tin Oxide, IGZTO) 중 적어도 하나일 수 있다.
도면에서는 표시 장치(10)의 서브 화소(SPXn)에 하나의 제1 트랜지스터(T1)와 하나의 제2 트랜지스터(T2)가 배치된 것을 예시하고 있으나, 이에 제한되지 않고 표시 장치(10)는 더 많은 수의 트랜지스터들을 포함할 수 있다.
제1 게이트 절연층(GI)은 반도체층 및 버퍼층(BL)상에 배치된다. 제1 게이트 절연층(GI)은 각 트랜지스터(T1, T2)의 게이트 절연막의 역할을 할 수 있다.
제2 도전층은 제1 게이트 절연층(GI) 상에 배치된다. 제2 도전층은 제1 트랜지스터(T1)의 제1 게이트 전극(G1)과 제2 트랜지스터(T2)의 제2 게이트 전극(G2)을 포함할 수 있다. 제1 게이트 전극(G1)은 제1 액티브층(ACT1)의 채널 영역과 두께 방향인 제3 방향(DR3)으로 중첩하도록 배치되고, 제2 게이트 전극(G2)은 제2 액티브층(ACT2)의 채널 영역과 두께 방향인 제3 방향(DR3)으로 중첩하도록 배치될 수 있다. 도면에 도시하지 않았으나, 제2 도전층은 스토리지 커패시터의 일 전극을 더 포함할 수도 있다.
제1 층간 절연층(IL1)은 제2 도전층 상에 배치된다. 제1 층간 절연층(IL1)은 제2 도전층과 그 상에 배치되는 다른 층들 사이에서 절연막의 기능을 수행하며 제2 도전층을 보호할 수 있다.
제3 도전층은 제1 층간 절연층(IL1) 상에 배치된다. 제3 도전층은 표시 영역(DPA)에 배치되는 제1 전압 배선(VL1)과 제2 전압 배선(VL2), 및 제1 도전 패턴(CDP1)과, 각 트랜지스터(T1, T2)들의 소스 전극(S1, S2) 및 드레인 전극(D1, D2)을 포함할 수 있다. 예를 들어,, 제3 도전층은 스토리지 커패시터의 타 전극을 더 포함할 수 있다.
제1 전압 배선(VL1)은 제1 전극(RME1)에 전달되는 고전위 전압(또는, 제1 전원 전압)이 인가되고, 제2 전압 배선(VL2)은 제2 전극(RME2)에 전달되는 저전위 전압(또는, 제2 전원 전압)이 인가될 수 있다. 제1 전압 배선(VL1)은 일부분이 제1 층간 절연층(IL1)과 제1 게이트 절연층(GI)을 관통하는 컨택홀을 통해 제1 트랜지스터(T1)의 제1 액티브층(ACT1)과 접촉할 수 있다. 제1 전압 배선(VL1)은 제1 트랜지스터(T1)의 제1 드레인 전극(D1)의 역할을 할 수 있다. 제2 전압 배선(VL2)은 후술하는 제2 전극(RME2)과 직접 연결될 수 있다.
제1 도전 패턴(CDP)은 제1 층간 절연층(IL1)과 제1 게이트 절연층(GI)을 관통하는 컨택홀을 통해 제1 트랜지스터(T1)의 제1 액티브층(ACT1)과 접촉할 수 있다. 제1 도전 패턴(CDP)은 다른 컨택홀을 통해 하부 금속층(BML)과 접촉할 수 있다. 제1 도전 패턴(CDP)은 제1 트랜지스터(T1)의 제1 소스 전극(S1)의 역할을 할 수 있다. 예를 들어,, 제1 도전 패턴(CDP)은 후술하는 제1 전극(RME1) 또는 제1 연결 전극(CNE1)과 연결될 수 있다. 제1 트랜지스터(T1)는 제1 전압 배선(VL1)으로부터 인가되는 제1 전원 전압을 제1 전극(RME1) 또는 제1 연결 전극(CNE1)으로 전달할 수 있다.
제2 소스 전극(S2)과 제2 드레인 전극(D2)은 각각 제1 층간 절연층(IL1)과 제1 게이트 절연층(GI)을 관통하는 컨택홀을 통해 제2 트랜지스터(T2)의 제2 액티브층(ACT2)과 접촉할 수 있다.
제1 보호층(PV1)은 제3 도전층 상에 배치된다. 제1 보호층(PV1)은 제3 도전층 다른 층들 사이에서 절연막의 기능을 수행하며 제3 도전층을 보호할 수 있다.
상술한 버퍼층(BL), 제1 게이트 절연층(GI), 제1 층간 절연층(IL1), 및 제1 보호층(PV1)은 교번하여 적층된 복수의 무기층들로 이루어질 수 있다. 예를 들어, 버퍼층(BL), 제1 게이트 절연층(GI), 제1 층간 절연층(IL1), 및 제1 보호층(PV1)은 실리콘 산화물(Silicon Oxide, SiOx), 실리콘 질화물(Silicon Nitride, SiNx), 실리콘 산질화물(Silicon Oxynitride, SiOxNy) 중 적어도 어느 하나를 포함하는 무기층이 적층된 이중층, 또는 이들이 교번하여 적층된 다중층으로 형성될 수 있다. 다만, 이에 제한되지 않으며 버퍼층(BL), 제1 게이트 절연층(GI), 제1 층간 절연층(IL1), 및 제1 보호층(PV1)은 상술한 절연성 재료를 포함하여 하나의 무기층으로 이루어질 수도 있다. 또한, 몇몇 실시예에서, 제1 층간 절연층(IL1)은 폴리이미드(Polyimide, PI)와 같은 유기 절연 물질로 이루어질 수도 있다.
제2 도전층, 및 제3 도전층은 몰리브덴(Mo), 알루미늄(Al), 크롬(Cr), 금(Au), 티타늄(Ti), 니켈(Ni), 네오디뮴(Nd) 및 구리(Cu) 중 어느 하나 또는 이들의 합금으로 이루어진 단일층 또는 다중층으로 형성될 수 있다. 다만, 이에 제한되는 것은 아니다.
비아층(VIA)은 표시 영역(DPA)에서 제3 도전층 상에 배치된다. 비아층(VIA)은 유기 절연 물질, 예를 들어 폴리이미드(PI)와 같은 유기 절연 물질을 포함하여, 하부 도전층들에 의한 단차를 보상하며 상면을 평탄하게 형성할 수 있다. 다만, 몇몇 실시예에서 비아층(VIA)은 생략될 수 있다.
비아층(VIA) 상에는 표시 소자층으로서, 뱅크 패턴(BP1, BP2)들, 복수의 전극(RME; RME1, RME2)들과 하부 뱅크층(LBN), 복수의 발광 소자(ED)들과 복수의 연결 전극(CNE; CNE1, CNE2)들이 배치된다. 또한, 비아층(VIA) 상에는 복수의 절연층(PAS1, PAS2, PAS3)들이 배치될 수 있다.
복수의 뱅크 패턴(BP1, BP2)들은 각 서브 화소(SPXn)의 발광 영역(EMA)에 배치될 수 있다. 뱅크 패턴(BP1, BP2)들은 제2 방향(DR2)으로 일정 폭을 갖고 제1 방향(DR1)으로 연장된 형상을 가질 수 있다.
예를 들어, 뱅크 패턴(BP1, BP2)들은 각 서브 화소(SPXn)의 발광 영역(EMA) 내에서 서로 제2 방향(DR2)으로 이격된 제1 뱅크 패턴(BP1), 및 제2 뱅크 패턴(BP2)을 포함할 수 있다. 제1 뱅크 패턴(BP1)은 발광 영역(EMA)의 중심에서 제2 방향(DR2)의 일 측인 좌측에 배치되고, 제2 뱅크 패턴(BP2)들은 제1 뱅크 패턴(BP1)과 이격되어 발광 영역(EMA)의 중심에서 제2 방향(DR2)의 타 측인 우측에 배치될 수 있다. 제1 뱅크 패턴(BP1)과 제2 뱅크 패턴(BP2)은 제2 방향(DR2)을 따라 서로 교대로 배치되며, 표시 영역(DPA)에서 섬형의 패턴으로 배치될 수 있다. 제1 뱅크 패턴(BP1)과 제2 뱅크 패턴(BP2) 사이에는 복수의 발광 소자(ED)들이 배치될 수 있다.
제1 뱅크 패턴(BP1)과 제2 뱅크 패턴(BP2)은 제1 방향(DR1) 길이는 서로 동일하되, 하부 뱅크층(LBN)이 둘러싸는 발광 영역(EMA)의 제1 방향(DR1) 길이보다 작을 수 있다. 제1 뱅크 패턴(BP1)과 제2 뱅크 패턴(BP2)은 하부 뱅크층(LBN) 중 제2 방향(DR2)으로 연장된 부분과 이격될 수 있다. 다만, 이에 제한되지 않고, 뱅크 패턴(BP1, BP2)들은 하부 뱅크층(LBN)과 일체화되거나, 하부 뱅크층(LBN)의 제2 방향(DR2)으로 연장된 부분과 일부 중첩할 수도 있다. 이 경우, 뱅크 패턴(BP1, BP2)들의 제1 방향(DR1) 길이는 하부 뱅크층(LBN)이 둘러싸는 발광 영역(EMA)의 제1 방향(DR1) 길이와 동일하거나 더 클 수 있다.
제1 뱅크 패턴(BP1)과 제2 뱅크 패턴(BP2)은 제2 방향(DR2)의 폭이 서로 동일할 수 있다. 다만, 이에 제한되지 않으며, 이들은 서로 다른 폭을 가질 수도 있다. 예를 들어, 어느 한 뱅크 패턴은 다른 뱅크 패턴보다 큰 폭을 가질 수 있고, 폭이 큰 뱅크 패턴은 제2 방향(DR2)으로 인접한 다른 서브 화소(SPXn)들의 발광 영역(EMA)에 걸쳐 배치될 수 있다. 이 경우, 복수의 발광 영역(EMA)에 걸쳐 배치된 뱅크 패턴은 제2 뱅크 패턴(BP2)이 하부 뱅크층(LBN) 중 제1 방향(DR1)으로 연장된 부분과 두께 방향으로 중첩할 수 있다. 도면에서는 각 서브 화소(SPXn)마다 2개의 뱅크 패턴(BP1, BP2)이 동일한 폭을 갖고 배치된 것이 예시되어 있으나, 이에 제한되지 않는다. 뱅크 패턴(BP1, BP2)들의 개수 및 형상은 전극(RME)들의 개수 또는 배치 구조에 따라 달라질 수 있다.
복수의 뱅크 패턴(BP1, BP2)들은 비아층(VIA) 상에 배치될 수 있다. 예를 들어, 뱅크 패턴(BP1, BP2)들은 비아층(VIA) 상에 직접 배치될 수 있고, 비아층(VIA)의 상면을 기준으로 적어도 일부가 돌출된 구조를 가질 수 있다. 뱅크 패턴(BP1, BP2)의 돌출된 부분은 경사지거나 곡률진 측면을 가질 수 있고, 발광 소자(ED)에서 방출된 광은 뱅크 패턴(BP1, BP2) 상에 배치되는 전극(RME)에서 반사되어 비아층(VIA)의 상부 방향으로 출사될 수 있다. 도면에 예시된 바와 달리, 뱅크 패턴(BP1, BP2)은 단면도 상 외면이 곡률진 반원 또는 반타원의 형상을 가질 수도 있다. 뱅크 패턴(BP1, BP2)은 폴리이미드(Polyimide, PI)와 같은 유기 절연 물질을 포함할 수 있으나, 이에 제한되지 않는다.
복수의 전극(RME; RME1, RME2)들은 일 방향으로 연장된 형상으로 각 서브 화소(SPXn)마다 배치된다. 복수의 전극(RME1, RME2)들은 제1 방향(DR1)으로 연장되어 서브 화소(SPXn)의 발광 영역(EMA) 및 서브 영역(SA)에 배치될 수 있으며, 이들은 서로 제2 방향(DR2)으로 이격되어 배치될 수 있다. 복수의 전극(RME)들은 후술하는 발광 소자(ED)와 전기적으로 연결될 수 있으나, 이에 제한되지 않고 발광 소자(ED)와 전기적으로 연결되지 않을 수도 있다.
표시 장치(10)는 각 서브 화소(SPXn)에 배치된 제1 전극(RME1) 및 제2 전극(RME2)을 포함할 수 있다. 제1 전극(RME1)은 발광 영역(EMA)의 중심에서 좌측에 배치되고, 제2 전극(RME2)은 제1 전극(RME1)과 제2 방향(DR2)으로 이격되어 발광 영역(EMA)의 중심에서 우측에 배치된다. 제1 전극(RME1)은 제1 뱅크 패턴(BP1) 상에 배치되고, 제2 전극(RME2)은 제2 뱅크 패턴(BP2) 상에 배치될 수 있다. 제1 전극(RME1)과 제2 전극(RME2)은 하부 뱅크층(LBN)을 넘어 해당 서브 화소(SPXn) 및 서브 영역(SA)에 부분적으로 배치될 수 있다. 서로 다른 서브 화소(SPXn)의 제1 전극(RME1)과 제2 전극(RME2)은 어느 한 서브 화소(SPXn)의 서브 영역(SA) 내에 위치한 분리부(ROP)를 기준으로 서로 이격될 수 있다.
도면에서는 각 서브 화소(SPXn)마다 2개의 전극(RME)들이 제1 방향(DR1)으로 연장된 형상을 갖는 것이 예시되어 있으나, 이에 제한되지 않는다. 예를 들어, 표시 장치(10)는 하나의 서브 화소(SPXn)에 더 많은 수의 전극(RME)들이 배치되거나, 전극(RME)들이 부분적으로 절곡되고, 위치에 따라 폭이 다른 형상을 가질 수도 있다.
제1 전극(RME1)과 제2 전극(RME2)은 적어도 뱅크 패턴(BP1, BP2)의 경사진 측면 상에 배치될 수 있다. 일 실시예에서, 복수의 전극(RME)들의 제2 방향(DR2)으로 측정된 폭은 뱅크 패턴(BP1, BP2)의 제2 방향(DR2)으로 측정된 폭보다 작을 수 있고, 제1 전극(RME1)과 제2 전극(RME2)이 제2 방향(DR2)으로 이격된 간격은 뱅크 패턴(BP1, BP2)들 사이의 간격보다 좁을 수 있다. 제1 전극(RME1)과 제2 전극(RME2)은 적어도 일부 영역이 비아층(VIA) 상에 직접 배치되어 이들은 동일 평면 상에 배치될 수 있다.
뱅크 패턴(BP1, BP2)들 사이에 배치된 발광 소자(ED)는 양 단부 방향으로 광을 방출하고, 상기 방출된 광은 뱅크 패턴(BP1, BP2) 상에 배치된 전극(RME)으로 향할 수 있다. 각 전극(RME)은 뱅크 패턴(BP1, BP2) 상에 배치된 부분이 발광 소자(ED)에서 방출된 광을 반사시킬 수 있는 구조를 가질 수 있다. 제1 전극(RME1)과 제2 전극(RME2)은 적어도 뱅크 패턴(BP1, BP2)의 일 측면은 덮도록 배치되어 발광 소자(ED)에서 방출된 광을 반사시킬 수 있다.
각 전극(RME)들은 발광 영역(EMA)과 서브 영역(SA) 사이에서 하부 뱅크층(LBN)과 중첩하는 부분에서 전극 컨택홀(CTD, CTS)을 통해 제3 도전층과 직접 접촉할 수 있다. 제1 전극 컨택홀(CTD)은 하부 뱅크층(LBN)과 제1 전극(RME1)이 중첩하는 영역에 형성되고, 제2 전극 컨택홀(CTS)은 하부 뱅크층(LBN)과 제2 전극(RME2)이 중첩하는 영역에 형성될 수 있다. 제1 전극(RME1)은 비아층(VIA) 및 제1 보호층(PV1)을 관통하는 제1 전극 컨택홀(CTD)을 통해 제1 도전 패턴(CDP)과 접촉할 수 있다. 제2 전극(RME2)은 비아층(VIA) 및 제1 보호층(PV1)을 관통하는 제2 전극 컨택홀(CTS)을 통해 제2 전압 배선(VL2)과 접촉할 수 있다. 제1 전극(RME1)은 제1 도전 패턴(CDP)을 통해 제1 트랜지스터(T1)와 전기적으로 연결되어 제1 전원 전압이 인가되고, 제2 전극(RME2)은 제2 전압 배선(VL2)과 전기적으로 연결되어 제2 전원 전압이 인가될 수 있다. 다만, 이에 제한되지 않는다. 다른 실시예에서 각 전극(RME1, RME2)들은 제3 도전층의 전압 배선(VL1, VL2)들과 전기적으로 연결되지 않을 수도 있고, 후술하는 연결 전극(CNE)이 제3 도전층과 직접 연결될 수 있다.
복수의 전극(RME)들은 반사율이 높은 전도성 물질을 포함할 수 있다. 예를 들어, 전극(RME)들은 은(Ag), 구리(Cu), 알루미늄(Al) 등과 같은 금속을 포함하거나, 알루미늄(Al), 니켈(Ni), 란타늄(La) 등을 포함하는 합금, 또는 티타늄(Ti), 몰리브덴(Mo), 및 나이오븀(Nb)과 같은 금속층과 상기 합금이 적층된 구조를 가질 수도 있다. 몇몇 실시예에서, 전극(RME)들은 알루미늄(Al)을 포함하는 합금과 티타늄(Ti), 몰리브덴(Mo), 및 나이오븀(Nb)으로 이루어진 적어도 한 층 이상의 금속층이 적층된 이중층 또는 다중층으로 이루어질 수 있다.
이에 제한되지 않고, 각 전극(RME)들은 투명성 전도성 물질을 더 포함할 수 있다. 예를 들어, 각 전극(RME)은 ITO, IZO, ITZO 등과 같은 물질을 포함할 수 있다. 몇몇 실시예에서 각 전극(RME)들은 투명성 전도성 물질과 반사율이 높은 금속층이 각각 한층 이상 적층된 구조를 이루거나, 이들을 포함하여 하나의 층으로 형성될 수도 있다. 예를 들어, 각 전극(RME)은 ITO/Ag/ITO/, ITO/Ag/IZO, 또는 ITO/Ag/ITZO/IZO 등의 적층 구조를 가질 수 있다. 전극(RME)들은 발광 소자(ED)와 전기적으로 연결되면서, 발광 소자(ED)에서 방출된 광들 중 일부를 제1 기판(SUB)의 상부 방향으로 반사할 수 있다.
제1 절연층(PAS1)은 표시 영역(DPA) 전면에 배치되며, 비아층(VIA) 및 복수의 전극(RME)들 상에 배치될 수 있다. 제1 절연층(PAS1)은 복수의 전극(RME)들을 보호함과 동시에 서로 다른 전극(RME)들을 상호 절연시킬 수 있다. 특히, 제1 절연층(PAS1)은 하부 뱅크층(LBN)이 형성되기 전, 전극(RME)들을 덮도록 배치됨에 따라 전극(RME)들이 하부 뱅크층(LBN)을 형성하는 공정에서 전극(RME)들이 손상되는 것을 방지할 수 있다. 또한, 제1 절연층(PAS1)은 그 상에 배치되는 발광 소자(ED)가 다른 부재들과 직접 접촉하여 손상되는 것을 방지할 수도 있다.
예시적인 실시예에서, 제1 절연층(PAS1)은 제2 방향(DR2)으로 이격된 전극(RME) 사이에서 상면의 일부가 함몰되도록 단차가 형성될 수 있다. 제1 절연층(PAS1)의 단차가 형성된 상면에는 발광 소자(ED)가 배치되고, 발광 소자(ED)와 제1 절연층(PAS1) 사이에는 공간이 형성될 수도 있다.
하부 뱅크층(LBN)은 제1 절연층(PAS1) 상에 배치될 수 있다. 하부 뱅크층(LBN)은 제1 방향(DR1) 및 제2 방향(DR2)으로 연장된 부분을 포함하며, 각 서브 화소(SPXn)들을 둘러쌀 수 있다. 하부 뱅크층(LBN)은 각 서브 화소(SPXn)의 발광 영역(EMA) 및 서브 영역(SA)을 둘러싸며 이들을 구분할 수 있고, 표시 영역(DPA)의 최외곽을 둘러싸며 표시 영역(DPA)과 비표시 영역(NDA)을 구분할 수 있다. 하부 뱅크층(LBN)은 표시 영역(DPA)에 전면적으로 배치되어 격자형 패턴을 형성하며, 표시 영역(DPA)에서 하부 뱅크층(LBN)이 개구하는 영역은 발광 영역(EMA)과 서브 영역(SA)일 수 있다.
하부 뱅크층(LBN)은 뱅크 패턴(BP1, BP2)과 유사하게 일정 높이를 가질 수 있다. 몇몇 실시예에서, 하부 뱅크층(LBN)은 상면의 높이가 뱅크 패턴(BP1, BP2)보다 높을 수 있고, 그 두께는 뱅크 패턴(BP1, BP2)과 같거나 더 클 수 있다. 하부 뱅크층(LBN)은 표시 장치(10)의 제조 공정 중 잉크젯 프린팅 공정에서 잉크가 인접한 서브 화소(SPXn)로 넘치는 것을 방지할 수 있다. 하부 뱅크층(LBN)은 뱅크 패턴(BP1, BP2)과 동일하게 폴리 이미드와 같은 유기 절연 물질을 포함할 수 있다.
복수의 발광 소자(ED)들은 발광 영역(EMA)에 배치될 수 있다. 발광 소자(ED)들은 뱅크 패턴(BP1, BP2)들 사이에 배치되며, 서로 제1 방향(DR1)으로 이격되어 배열될 수 있다. 일 실시예에서, 복수의 발광 소자(ED)들은 일 방향으로 연장된 형상을 가질 수 있고, 양 단부가 각각 서로 다른 전극(RME)들 상에 배치될 수 있다. 발광 소자(ED)는 길이가 제2 방향(DR2)으로 이격된 전극(RME)들 사이의 간격보다 길 수 있다. 발광 소자(ED)들은 대체로 연장된 방향이 전극(RME)들이 연장된 제1 방향(DR1)에 수직하게 배열될 수 있다. 다만, 이에 제한되지 않으며, 발광 소자(ED)의 연장된 방향은 제2 방향(DR2) 또는 그에 비스듬히 기울어진 방향을 향하도록 배치될 수 있다.
복수의 발광 소자(ED)들은 제1 절연층(PAS1) 상에 배치될 수 있다. 발광 소자(ED)는 일 방향으로 연장된 형상을 갖고, 연장된 일 방향이 제1 기판(SUB)의 상면과 평행하도록 배치될 수 있다. 후술할 바와 같이, 발광 소자(ED)는 상기 연장된 일 방향을 따라 배치된 복수의 반도체층들을 포함할 수 있고, 상기 복수의 반도체층들은 제1 기판(SUB)의 상면과 평행한 방향을 따라 순차적으로 배치될 수 있다. 다만, 이에 제한되지 않고, 발광 소자(ED)가 다른 구조를 갖는 경우, 복수의 반도체층들은 제1 기판(SUB)에 수직한 방향으로 배치될 수도 있다.
각 서브 화소(SPXn)에 배치된 발광 소자(ED)들은 상술한 반도체층이 이루는 재료에 따라 서로 다른 파장대의 광을 방출할 수 있다. 다만, 이에 제한되지 않고, 각 서브 화소(SPXn)에 배치된 발광 소자(ED)들은 동일한 재료의 반도체층을 포함하여 동일한 색의 광을 방출할 수 있다.
발광 소자(ED)들은 연결 전극(CNE: CNE1, CNE2)들과 접촉하여 전극(RME) 및 비아층(VIA) 하부의 도전층들과 전기적으로 연결될 수 있고, 전기 신호가 인가되어 특정 파장대의 광을 방출할 수 있다.
제2 절연층(PAS2)은 복수의 발광 소자(ED)들, 제1 절연층(PAS1), 및 하부 뱅크층(LBN) 상에 배치될 수 있다. 제2 절연층(PAS2)은 뱅크 패턴(BP1, BP2)들 사이에서 제1 방향(DR1)으로 연장되어 복수의 발광 소자(ED)들 상에 배치된 패턴부를 포함한다. 상기 패턴부는 발광 소자(ED)의 외면을 부분적으로 감싸도록 배치되며, 발광 소자(ED)의 양 측, 또는 양 단부는 덮지 않을 수 있다. 상기 패턴부는 평면도상 각 서브 화소(SPXn) 내에서 선형 또는 섬형 패턴을 형성할 수 있다. 제2 절연층(PAS2)의 상기 패턴부는 발광 소자(ED)를 보호함과 동시에 표시 장치(10)의 제조 공정에서 발광 소자(ED)들을 고정시킬 수 있다. 또한, 제2 절연층(PAS2)은 발광 소자(ED)와 그 하부의 제1 절연층(PAS1) 사이의 공간을 채우도록 배치될 수도 있다. 또한, 제2 절연층(PAS2) 중 일부분은 하부 뱅크층(LBN) 상부, 및 서브 영역(SA)들에 배치될 수 있다.
복수의 연결 전극(CNE; CNE1, CNE2)들은 복수의 전극(RME)들, 및 뱅크 패턴(BP1, BP2)들 상에 배치될 수 있다. 복수의 연결 전극(CNE)들은 각각 일 방향으로 연장된 형상을 갖고, 서로 이격되어 배치될 수 있다. 각 연결 전극(CNE)들은 발광 소자(ED)와 접촉하고, 제3 도전층과 전기적으로 연결될 수 있다.
복수의 연결 전극(CNE)들은 각 서브 화소(SPXn)에 배치된 제1 연결 전극(CNE1)과 제2 연결 전극(CNE2)을 포함할 수 있다. 제1 연결 전극(CNE1)은 제1 방향(DR1)으로 연장된 형상을 갖고 제1 전극(RME1) 또는 제1 뱅크 패턴(BP1) 상에 배치될 수 있다. 제1 연결 전극(CNE1)은 제1 전극(RME1)과 부분적으로 중첩하며 발광 영역(EMA)으로부터 하부 뱅크층(LBN)을 넘어 서브 영역(SA)까지 배치될 수 있다. 제2 연결 전극(CNE2)은 제1 방향(DR1)으로 연장된 형상을 갖고 제2 전극(RME2) 또는 제2 뱅크 패턴(BP2) 상에 배치될 수 있다. 제2 연결 전극(CNE2)은 제2 전극(RME2)과 부분적으로 중첩하며 발광 영역(EMA)으로부터 하부 뱅크층(LBN)을 넘어 서브 영역(SA)까지 배치될 수 있다. 제1 연결 전극(CNE1)과 제2 연결 전극(CNE2)은 각각 발광 소자(ED)들과 접촉하며, 전극(RME)들, 또는 그 하부의 도전층과 전기적으로 연결될 수 있다.
예를 들어, 제1 연결 전극(CNE1)과 제2 연결 전극(CNE2)은 각각 제2 절연층(PAS2)의 측면 상에 배치되며 발광 소자(ED)들과 접촉할 수 있다. 제1 연결 전극(CNE1)은 제1 전극(RME1)과 부분적으로 중첩하며 발광 소자(ED)들의 일 단부와 접촉할 수 있다. 제2 연결 전극(CNE2)은 제2 전극(RME2)과 부분적으로 중첩하여 발광 소자(ED)들의 타 단부와 접촉할 수 있다. 복수의 연결 전극(CNE)들은 발광 영역(EMA)과 서브 영역(SA)에 걸쳐 배치된다. 연결 전극(CNE)들은 발광 영역(EMA)에 배치된 부분에서 발광 소자(ED)들과 접촉하고, 서브 영역(SA)에 배치된 부분에서 제3 도전층과 전기적으로 연결될 수 있다.
일 실시예에 따르면, 표시 장치(10)는 각 연결 전극(CNE)들이 서브 영역(SA)에 배치된 컨택부(CT1, CT2)를 통해 전극(RME)과 접촉할 수 있다. 제1 연결 전극(CNE1)은 서브 영역(SA)에서 제1 절연층(PAS1), 제2 절연층(PAS2) 및 제3 절연층(PAS3)을 관통하는 제1 컨택부(CT1)를 통해 제1 전극(RME1)과 접촉할 수 있다. 제2 연결 전극(CNE2)은 서브 영역(SA)에서 제1 절연층(PAS1) 및 제2 절연층(PAS2)을 관통하는 제2 컨택부(CT2)를 통해 제2 전극(RME2)과 접촉할 수 있다. 각 연결 전극(CNE)들은 각 전극(RME)들을 통해 제3 도전층과 전기적으로 연결될 수 있다. 제1 연결 전극(CNE1)은 제1 트랜지스터(T1)와 전기적으로 연결되어 제1 전원 전압이 인가되고, 제2 연결 전극(CNE2)은 제2 전압 배선(VL2)과 전기적으로 연결되어 제2 전원 전압이 인가될 수 있다. 각 연결 전극(CNE)은 발광 영역(EMA)에서 발광 소자(ED)와 접촉하여 전원 전압을 발광 소자(ED)에 전달할 수 있다.
다만, 이에 제한되지 않는다. 몇몇 실시예에서 복수의 연결 전극(CNE)들은 제3 도전층과 직접 접촉할 수 있고, 전극(RME)이 아닌 다른 패턴들을 통해 제3 도전층과 전기적으로 연결될 수도 있다.
연결 전극(CNE)들은 전도성 물질을 포함할 수 있다. 예를 들어, ITO, IZO, ITZO, 알루미늄(Al) 등을 포함할 수 있다. 일 예로, 연결 전극(CNE)은 투명성 전도성 물질을 포함하고, 발광 소자(ED)에서 방출된 광은 연결 전극(CNE)을 투과하여 출사될 수 있다.
제3 절연층(PAS3)은 제2 연결 전극(CNE2)과 제2 절연층(PAS2) 상에 배치된다. 제3 절연층(PAS3)은 제2 절연층(PAS2) 상에 전면적으로 배치되어 제2 연결 전극(CNE2)을 덮도록 배치되고, 제1 연결 전극(CNE1)은 제3 절연층(PAS3) 상에 배치될 수 있다. 제3 절연층(PAS3)은 제1 연결 전극(CNE1)이 배치된 영역을 제외하고 비아층(VIA) 상에 전면적으로 배치될 수 있다. 제3 절연층(PAS3)은 제1 연결 전극(CNE1)이 제2 연결 전극(CNE2)과 직접 접촉하지 않도록 이들을 상호 절연시킬 수 있다.
도면으로 도시하지 않았으나, 제3 절연층(PAS3), 및 제1 연결 전극(CNE1) 상에는 다른 절연층이 더 배치될 수 있다. 상기 절연층은 제1 기판(SUB) 상에 배치된 부재들을 외부 환경에 대하여 보호하는 기능을 할 수 있다.
상술한 제1 절연층(PAS1), 제2 절연층(PAS2) 및 제3 절연층(PAS3)은 각각 무기물 절연성 물질 또는 유기물 절연성 물질을 포함할 수 있다. 일 예로, 제1 절연층(PAS1), 제2 절연층(PAS2) 및 제3 절연층(PAS3)은 각각 무기물 절연성 물질을 포함하거나, 제1 절연층(PAS1)과 제3 절연층(PAS3)은 무기물 절연성 물질을 포함하되 제2 절연층(PAS2)을 유기물 절연성 물질을 포함할 수 있다. 제1 절연층(PAS1), 제2 절연층(PAS2) 및 제3 절연층(PAS3)은 각각, 또는 적어도 어느 한 층은 복수의 절연층이 교번 또는 반복하여 적층된 구조로 형성될 수도 있다. 예시적인 실시예에서, 제1 절연층(PAS1), 제2 절연층(PAS2), 및 제3 절연층(PAS3)은 각각 실리콘 산화물(SiOx), 실리콘 질화물(SiNx), 및 실리콘 산질화물(SiOxNy) 중 어느 하나일 수 있다. 제1 절연층(PAS1), 제2 절연층(PAS2), 및 제3 절연층(PAS3)은 서로 동일한 재료로 이루어지거나, 일부는 서로 동일하고 일부는 서로 다른 재료로 이루어지거나, 각각 서로 다른 재료로 이루어질 수도 있다.
도 5는 일 실시예에 따른 발광 소자의 개략도이다.
도 5를 참조하면, 발광 소자(ED)는 발광 다이오드(Light Emitting diode)일 수 있으며, 구체적으로 발광 소자(ED)는 나노 미터(Nano-meter) 내지 마이크로 미터(Micro-meter) 단위의 크기를 가지고, 무기물로 이루어진 무기 발광 다이오드일 수 있다. 발광 소자(ED)는 서로 대향하는 두 전극들 사이에 특정 방향으로 전계를 형성하면 극성이 형성되는 상기 두 전극 사이에 정렬될 수 있다.
일 실시예에 따른 발광 소자(ED)는 일 방향으로 연장된 형상을 가질 수 있다. 발광 소자(ED)는 원통, 로드(Rod), 와이어(Wire), 튜브(Tube) 등의 형상을 가질 수 있다. 다만, 발광 소자(ED)의 형태가 이에 제한되는 것은 아니며, 정육면체, 직육면체, 육각기둥형 등 다각기둥의 형상을 갖거나, 일 방향으로 연장되되 외면이 부분적으로 경사진 형상을 갖는 등 발광 소자(ED)는 다양한 형태를 가질 수 있다.
발광 소자(ED)는 임의의 도전형(예컨대, p형 또는 n형) 도펀트로 도핑된 반도체층을 포함할 수 있다. 반도체층은 외부의 전원으로부터 인가되는 전기 신호가 전달되어 특정 파장대의 광을 방출할 수 있다. 발광 소자(ED)는 제1 반도체층(31), 제2 반도체층(32), 발광층(36), 전극층(37) 및 절연막(38)을 포함할 수 있다.
제1 반도체층(31)은 n형 반도체일 수 있다. 제1 반도체층(31)은 AlxGayIn1-x-yN(0≤x≤1,0≤y≤1, 0≤x+y≤1)의 화학식을 갖는 반도체 재료를 포함할 수 있다. 예를 들어, 제1 반도체층(31)은 n형 도펀트로 도핑된 AlGaInN, GaN, AlGaN, InGaN, AlN 및 InN 중에서 어느 하나 이상일 수 있다. 제1 반도체층(31)에 도핑된 n형 도펀트는 Si, Ge, Sn 등일 수 있다.
제2 반도체층(32)은 발광층(36)을 사이에 두고 제1 반도체층(31) 상에 배치된다. 제2 반도체층(32)은 p형 반도체일 수 있으며, 제2 반도체층(32)은 AlxGayIn1-x-yN(0≤x≤1,0≤y≤1, 0≤x+y≤1)의 화학식을 갖는 반도체 재료를 포함할 수 있다. 예를 들어, 제2 반도체층(32)은 p형 도펀트로 도핑된 AlGaInN, GaN, AlGaN, InGaN, AlN 및 InN 중에서 어느 하나 이상일 수 있다. 제2 반도체층(32)에 도핑된 p형 도펀트는 Mg, Zn, Ca, Ba 등일 수 있다.
한편, 도면에서는 제1 반도체층(31)과 제2 반도체층(32)이 하나의 층으로 구성된 것을 도시하고 있으나, 이에 제한되는 것은 아니다. 발광층(36)의 물질에 따라 제1 반도체층(31)과 제2 반도체층(32)은 더 많은 수의 층, 예컨대 클래드층(Clad layer) 또는 TSBR(Tensile strain barrier reducing)층을 더 포함할 수도 있다. 예를 들어, 발광 소자(ED)는 제1 반도체층(31)과 발광층(36) 사이, 또는 제2 반도체층(32)과 발광층(36) 사이에 배치된 다른 반도체층을 더 포함할 수 있다. 제1 반도체층(31)과 발광층(36) 사이에 배치된 반도체층은 n형 도펀트로 도핑된 AlGaInN, GaN, AlGaN, InGaN, AlN, InN 및 SLs 중에서 어느 하나 이상일 수 있고, 제2 반도체층(32)과 발광층(36) 사이에 배치된 반도체층은 p형 도펀트로 도핑된 AlGaInN, GaN, AlGaN, InGaN, AlN 및 InN 중에서 어느 하나 이상일 수 있다.
발광층(36)은 제1 반도체층(31)과 제2 반도체층(32) 사이에 배치된다. 발광층(36)은 단일 또는 다중 양자 우물 구조의 물질을 포함할 수 있다. 발광층(36)이 다중 양자 우물 구조의 물질을 포함하는 경우, 배리어층(Barrier layer)과 우물층(Well layer)이 서로 교번적으로 복수 개 적층된 구조일 수도 있다. 발광층(36)은 제1 반도체층(31) 및 제2 반도체층(32)을 통해 인가되는 전기 신호에 따라 전자-정공 쌍의 결합에 의해 광을 발광할 수 있다. 발광층(36)은 AlGaN, AlGaInN, InGaN 등의 물질을 포함할 수 있다. 특히, 발광층(36)이 다중 양자 우물 구조로 배리어층과 우물층이 교번적으로 적층된 구조인 경우, 배리어층은 AlGaN 또는 AlGaInN, 우물층은 GaN, InGaN 또는 AlInN 등과 같은 물질을 포함할 수 있다.
발광층(36)은 밴드갭(Band gap) 에너지가 큰 종류의 반도체 물질과 밴드갭 에너지가 작은 반도체 물질들이 서로 교번적으로 적층된 구조일 수도 있고, 발광하는 광의 파장대에 따라 다른 3족 내지 5족 반도체 물질들을 포함할 수도 있다. 발광층(36)이 방출하는 광은 청색 파장대의 광으로 제한되지 않고, 경우에 따라 적색, 녹색 파장대의 광을 방출할 수도 있다.
전극층(37)은 오믹(Ohmic) 연결 전극일 수 있다. 다만, 이에 제한되지 않고, 쇼트키(Schottky) 연결 전극일 수도 있다. 발광 소자(ED)는 적어도 하나의 전극층(37)을 포함할 수 있다. 발광 소자(ED)는 하나 이상의 전극층(37)을 포함할 수 있으나, 이에 제한되지 않고 전극층(37)은 생략될 수도 있다.
전극층(37)은 표시 장치(10)에서 발광 소자(ED)가 전극 또는 연결 전극과 전기적으로 연결될 때, 발광 소자(ED)와 전극 또는 연결 전극 사이의 저항을 감소시킬 수 있다. 전극층(37)은 전도성이 있는 금속을 포함할 수 있다. 예를 들어, 전극층(37)은 알루미늄(Al), 티타늄(Ti), 인듐(In), 금(Au), 은(Ag), ITO, IZO 및 ITZO 중에서 적어도 어느 하나를 포함할 수 있다.
절연막(38)은 상술한 복수의 반도체층 및 전극층의 외면을 둘러싸도록 배치된다. 예를 들어, 절연막(38)은 적어도 발광층(36)의 외면을 둘러싸도록 배치되되, 발광 소자(ED)의 길이방향의 양 단부는 노출되도록 형성될 수 있다. 또한, 절연막(38)은 발광 소자(ED)의 적어도 일 단부와 인접한 영역에서 단면상 상면이 라운드지게 형성될 수도 있다.
절연막(38)은 절연특성을 가진 물질들, 예를 들어, 실리콘 산화물(SiOx), 실리콘 질화물(SiNx), 실리콘 산질화물 (SiOxNy), 질화알루미늄(AlNx), 산화알루미늄(AlOx) 등을 포함할 수 있다. 도면에서는 절연막(38)이 단일층으로 형성된 것이 예시되어 있으나 이에 제한되지 않으며, 몇몇 실시예에서 절연막(38)은 복수의 층이 적층된 다중층 구조로 형성될 수도 있다.
절연막(38)은 발광 소자(ED)의 반도체층들 및 전극층을 보호하는 기능을 수행할 수 있다. 절연막(38)은 발광 소자(ED)에 전기 신호가 전달되는 전극과 직접 접촉하는 경우 발광층(36)에 발생할 수 있는 전기적 단락을 방지할 수 있다. 또한, 절연막(38)은 발광 소자(ED)의 발광 효율의 저하를 방지할 수 있다.
또한, 절연막(38)은 외면이 표면 처리될 수 있다. 발광 소자(ED)는 소정의 잉크 내에서 분산된 상태로 전극 상에 분사되어 정렬될 수 있다. 여기서, 발광 소자(ED)가 잉크 내에서 인접한 다른 발광 소자(ED)와 응집되지 않고 분산된 상태를 유지하기 위해, 절연막(38)은 표면이 소수성 또는 친수성 처리될 수 있다.
일 실시예에 따르면, 표시 장치(10)는 발광 소자(ED)들 상에 배치된 컬러 제어 구조물(도 6의 'TPL', 'WCL1', 'WCL2') 및 컬러 필터층(도 6의 'CFL1', 'CFL2', 'CFL3')을 더 포함할 수 있다. 발광 소자(ED)에서 방출된 광은 컬러 제어 구조물(TPL, WCL1, WCL2)과 컬러 필터층(CFL1, CFL2, CFL3)을 거쳐 출사될 수 있으며, 각 서브 화소(SPXn)마다 동일한 종류의 발광 소자(ED)들이 배치되더라도 출사된 광의 색은 서브 화소(SPXn)마다 다를 수 있다.
도 6은 일 실시예에 따른 표시 장치의 단면도이다.
도 6을 참조하면, 표시 장치(10)는 제1 기판(SUB) 상에 발광 소자(ED)들이 배치되고, 그 상부에 배치된 컬러 제어 구조물(TPL, WCL1, WCL2) 및 컬러 필터층(CFL1, CFL2, CFL3)을 포함할 수 있다. 또한, 표시 장치(10)는 컬러 제어 구조물(TPL, WCL1, WCL2)들과 컬러 필터층(CFL1, CFL2, CFL3) 사이에 배치된 복수의 층들을 더 포함할 수 있다. 이하에서는 표시 장치(10)의 발광 소자(ED)들 상에 배치된 층들에 대하여 설명하기로 한다.
제4 절연층(PAS4)은 제3 절연층(PAS3), 연결 전극(CNE1, CNE2)들 및 하부 뱅크층(LBN) 상에 배치될 수 있다. 제4 절연층(PAS4)은 제1 기판(SUB) 상에 배치된 층들을 보호할 수 있다. 다만, 제4 절연층(PAS4)은 생략될 수 있다.
제4 절연층(PAS4) 상에는 제1 뱅크(BNL1), 컬러 제어 구조물(TPL, WCL1, WCL2), 차광 부재(BM) 및 컬러 필터층(CFL1, CFL2, CFL3)이 배치될 수 있다. 또한, 컬러 제어 구조물(TPL, WCL1, WCL2)과 컬러 필터층(CFL1, CFL2, CFL3) 사이에는 복수의 캡핑층(CPL1, CPL2) 및 저굴절층(LRL)이 배치되고, 컬러 필터층(CFL1, CFL2, CFL3) 상에는 오버코트층(OC)이 배치될 수 있다.
표시 장치(10)는 컬러 필터층(CFL1, CFL2, CFL3)이 배치되어 광이 출사되는 복수의 투광 영역(TA1, TA2, TA3)과, 투광 영역(TA1, TA2, TA3)들 사이에서 광이 출사되지 않는 차광 영역(BA)을 포함할 수 있다. 투광 영역(TA1, TA2, TA3)은 각 서브 화소(SPXn)의 발광 영역(EMA) 중 일부분에 대응되어 위치할 수 있고, 차광 영역(BA)은 투광 영역(TA1, TA2, TA3) 이외의 영역일 수 있다. 후술할 바와 같이, 투광 영역(TA1, TA2, TA3)과 차광 영역(BA)은 차광 부재(BM)에 의해 구분될 수 있다.
제1 뱅크(BNL1)는 제4 절연층(PAS4) 상에서 하부 뱅크층(LBN)과 중첩하도록 배치될 수 있다. 제1 뱅크(BNL1)는 제1 방향(DR1) 및 제2 방향(DR2)으로 연장된 부분을 포함하여 격자형 패턴으로 배치될 수 있다. 제1 뱅크(BNL1)는 발광 영역(EMA) 또는 발광 소자(ED)들이 배치된 부분을 둘러쌀 수 있다. 제1 뱅크(BNL1)는 컬러 제어 구조물(TPL, WCL1, WCL2)이 배치되는 영역을 형성할 수 있다.
컬러 제어 구조물(TPL, WCL1, WCL2)은 제4 절연층(PAS4) 상에서 제1 뱅크(BNL1)가 둘러싸는 영역 내에 배치될 수 있다. 컬러 제어 구조물(TPL, WCL1, WCL2)들은 제1 뱅크(BNL1)가 둘러싸는 투광 영역(TA1, TA2, TA3)에 배치되어 표시 영역(DPA)에서 섬형의 패턴을 형성할 수 있다. 다만, 이에 제한되지 않고, 컬러 제어 구조물(TPL, WCL1, WCL2)은 각각 일 방향으로 연장되어 복수의 서브 화소(SPXn)들에 걸쳐 배치됨으로써 선형의 패턴을 형성할 수도 있다.
각 서브 화소(SPXn)의 발광 소자(ED)가 제3 색의 청색광을 방출하는 실시예에서, 컬러 제어 구조물(TPL, WCL1, WCL2)은 제1 투광 영역(TA1)에 대응하여 제1 서브 화소(SPX1)에 배치된 제1 파장 변환층(WCL1), 제2 투광 영역(TA2)에 대응하여 제2 서브 화소(SPX2)에 배치된 제2 파장 변환층(WCL2) 및 제3 투광 영역(TA3)에 대응하여 제3 서브 화소(SPX3)에 배치된 투광층(TPL)을 포함할 수 있다.
제1 파장 변환층(WCL1)은 제1 베이스 수지(BRS1) 및 제1 베이스 수지(BRS1) 내에 배치된 제1 파장 변환 물질(WCP1)을 포함할 수 있다. 제2 파장 변환층(WCL2)은 제2 베이스 수지(BRS2) 및 제2 베이스 수지(BRS2) 내에 배치된 제2 파장 변환 물질(WCP2)을 포함할 수 있다. 제1 파장 변환층(WCL1)과 제2 파장 변환층(WCL2)은 발광 소자(ED)에서 입사되는 제3 색의 청색광의 파장을 변환시켜 투과시킨다. 제1 파장 변환층(WCL1)과 제2 파장 변환층(WCL2)은 각 베이스 수지에 포함된 산란체(SCP)를 더 포함하고, 산란체(SCP)는 파장 변환 효율을 증가시킬 수 있다.
투광층(TPL)은 제3 베이스 수지(BRS3) 및 제3 베이스 수지(BSR3) 내에 배치된 산란체(SCP)를 포함할 수 있다. 투광층(TPL)은 발광 소자(ED)에서 입사되는 제3 색의 청색광의 파장을 유지한 채 투과시킨다. 투광층(TPL)의 산란체(SCP)는 투광층(TPL)을 통해 출사되는 빛의 출사 경로를 조절하는 역할을 할 수 있다. 투광층(TPL)은 파장 변환 물질을 불포함할 수 있다.
산란체(SCP)는 금속 산화물 입자 또는 유기 입자일 수 있다. 상기 금속 산화물로는 산화 티타늄(TiO2), 산화 지르코늄(ZrO2), 산화 알루미늄(Al2O3), 산화 인듐(In2O3), 산화 아연(ZnO) 또는 산화 주석(SnO2) 등이 예시될 수 있고, 상기 유기 입자 재료로는 아크릴계 수지 또는 우레탄계 수지 등이 예시될 수 있다.
제1 내지 제3 베이스 수지(BRS1, BRS2, BRS3)는 투광성 유기 물질을 포함할 수 있다. 예를 들어, 제1 내지 제3 베이스 수지(BRS1, BRS2, BRS3)는 에폭시계 수지, 아크릴계 수지, 카도계 수지 또는 이미드계 수지 등을 포함하여 이루어질 수 있다. 제1 내지 제3 베이스 수지(BRS1, BRS2, BRS3)는 모두 동일한 물질로 이루어질 수 있지만, 이에 제한되지 않는다.
제1 파장 변환 물질(WCP1)은 제3 색의 청색광을 제1 색의 적색광으로 변환하고, 제2 파장 변환 물질(WCP2)은 제3 색의 청색광을 제2 색의 녹색광으로 변환하는 물질일 수 있다. 제1 파장 변환 물질(WCP1)과 제2 파장 변환 물질(WCP2)은 양자점, 양자 막대, 형광체 등일 수 있다. 상기 양자점은 IV족계 나노 결정, II-VI족계 화합물 나노 결정, III-V족계 화합물 나노 결정, IV-VI족계 나노 결정 또는 이들의 조합을 포함할 수 있다.
몇몇 실시예에서, 컬러 제어 구조물(TPL, WCL1, WCL2)은 잉크젯 프린팅 공정, 또는 포토 레지스트 공정을 통해 형성될 수 있다. 컬러 제어 구조물(TPL, WCL1, WCL2)들은 이들을 이루는 재료가 제1 뱅크(BNL1)가 둘러싸는 영역 내에 분사 또는 도포된 후, 건조 또는 노광 및 현상 공정을 통해 형성될 수 있다. 일 예로, 컬러 제어 구조물(TPL, WCL1, WCL2)이 잉크젯 프린팅 공정으로 형성되는 실시예에서, 도면에서는 컬러 제어 구조물(TPL, WCL1, WCL2)의 각 층들의 상면이 굴곡지게 형성되어 제1 뱅크(BNL1)와 인접한 가장자리 부분이 중심부보다 높을 수 있다. 다만, 이에 제한되지 않는다. 컬러 제어 구조물(TPL, WCL1, WCL2)이 포토 레지스트 공정으로 형성되는 실시예에서, 컬러 제어 구조물(TPL, WCL1, WCL2)의 각 층들의 상면이 평탄하게 형성되어 제1 뱅크(BNL1)와 인접한 가장자리 부분이 제1 뱅크(BNL1)의 상면과 평행하거나, 도면과 달리 컬러 제어 구조물(TPL, WCL1, WCL2)의 중심부가 더 높게 형성될 수도 있다.
각 서브 화소(SPXn)의 발광 소자(ED)는 동일한 제3 색의 청색광을 방출할 수 있고, 각 서브 화소(SPXn)에서 출사되는 광은 서로 다른 색의 광일 수 있다. 예를 들어, 제1 서브 화소(SPX1)에 배치된 발광 소자(ED)에서 방출된 광은 제1 파장 변환층(WCL1)으로 입사되고, 제2 서브 화소(SPX2)에 배치된 발광 소자(ED)에서 방출된 광은 제2 파장 변환층(WCL2)으로 입사되며, 제3 서브 화소(SPX3)에 배치된 발광 소자(ED)에서 방출된 광은 투광층(TPL)으로 입사된다. 제1 파장 변환층(WCL1)으로 입사된 광은 적색광으로 변환되고 제2 파장 변환층(WCL2)으로 입사된 광은 녹색광으로 변환되며, 투광층(TPL)으로 입사된 광은 파장 변환 없이 동일한 청색광으로 투과될 수 있다. 각 서브 화소(SPXn)는 동일한 색의 광을 방출하는 발광 소자(ED)들을 포함하더라도, 그 상부에 배치된 컬러 제어 구조물(TPL, WCL1, WCL2)의 배치에 따라 서로 다른 색의 광을 출사할 수 있다.
제1 캡핑층(CPL1)은 복수의 컬러 제어 구조물(TPL, WCL1, WCL2)들 및 제1 뱅크(BNL1) 상에 배치될 수 있다. 제1 캡핑층(CPL1)은 외부로부터 수분 또는 공기 등의 불순물이 침투하여 컬러 제어 구조물(TPL, WCL1, WCL2)을 손상시키거나 오염시키는 것을 방지할 수 있다. 제1 캡핑층(CPL1)은 무기물 절연성 물질을 포함할 수 있다.
저굴절층(LRL)은 제1 캡핑층(CPL1) 상에 배치될 수 있다. 저굴절층(LRL)은 컬러 제어 구조물(TPL, WCL1, WCL2)을 통과한 광을 리사이클(Recycle)하는 광학층으로, 표시 장치(10)의 출광 효율 및 색 순도를 향상시킬 수 있다. 저굴절층(LRL)은 낮은 굴절률을 갖는 유기 물질로 이루어질 수 있고, 컬러 제어 구조물(TPL, WCL1, WCL2) 및 제1 뱅크(BNL1)에 의해 형성된 단차를 보상할 수 있다.
제2 캡핑층(CPL2)은 저굴절층(LRL) 상에 배치되고, 외부로부터 수분 또는 공기 등의 불순물이 침투하여 저굴절층(LRL)을 손상시키거나 오염시키는 것을 방지할 수 있다. 제2 캡핑층(CPL2)은 제1 캡핑층(CPL1)과 유사하게 무기물 절연 물질을 포함할 수 있다.
차광 부재(BM)는 제2 캡핑층(CPL2) 상에 배치될 수 있다. 차광 부재(BM)는 제2 캡핑층(CPL2)의 일 면을 부분적으로 노출하도록 격자형 패턴으로 형성될 수 있다. 표시 장치(10)에서 차광 부재(BM)는 평면도 상 하부 뱅크층(LBN)들 및 제1 뱅크(BNL1)에 더하여 각 서브 화소(SPXn)의 서브 영역(SA)들을 덮도록 배치될 수 있다. 차광 부재(BM)가 배치되지 않은 영역은 컬러 필터층(CFL1, CFL2, CFL3)이 배치되어 광이 출사되는 투광 영역(TA1, TA2, TA3)이고, 차광 부재(BM)가 배치된 영역은 광의 출사가 차단되는 차광 영역(BA)일 수 있다.
차광 부재(BM)는 광을 흡수할 수 있는 유기 물질을 포함하여 이루어질 수 있다. 차광 부재(BM)는 외광을 흡수함으로써 외광 반사로 인한 색의 왜곡을 저감시킬 수 있다. 예를 들어, 차광 부재(BM)는 표시 장치(10)의 블랙 매트릭스로 사용되는 물질로 이루어지고, 가시광 파장을 모두 흡수할 수 있다.
한편, 몇몇 실시예에서, 표시 장치(10)는 차광 부재(BM)가 생략되고 가시광 파장 중 특정 파장의 빛은 흡수하고, 다른 특정 파장의 빛은 투과시키는 재료로 대체될 수도 있다. 차광 부재(BM)는 컬러 필터층(CFL1, CFL2, CFL3) 중 적어도 어느 하나와 동일한 재료를 포함하는 컬러 패턴으로 대체될 수 있다. 예를 들어, 차광 부재(BM)가 배치된 영역에는 어느 한 컬러 필터층의 재료를 포함한 컬러 패턴이 배치되거나, 복수의 컬러 패턴이 적층된 구조를 가질 수 있다.
복수의 컬러 필터층(CFL1, CFL2, CFL3)은 제2 캡핑층(CPL2)의 일 면 상에 배치될 수 있다. 복수의 컬러 필터층(CFL1, CFL2, CFL3)은 각각 제2 캡핑층(CPL2) 상에서 차광 부재(BM)가 개구하는 영역에 대응되어 배치될 수 있다. 서로 다른 컬러 필터층(CFL1, CFL2, CFL3)들은 차광 부재(BM)를 사이에 두고 서로 이격 배치될 수 있으나, 이에 제한되지 않는다, 몇몇 실시예에서 컬러 필터층(CFL1, CFL2, CFL3)들은 일부분이 차광 부재(BM) 상에 배치되어 차광 부재(BM) 상에서 서로 이격될 수 있고, 또 다른 실시예에서 컬러 필터층(CFL1, CFL2, CFL3)들은 서로 부분적으로 중첩할 수도 있다.
컬러 필터층(CFL1, CFL2, CFL3)은 제1 서브 화소(SPX1)에 배치되는 제1 컬러 필터층(CFL1), 제2 서브 화소(SPX2)에 배치되는 제2 컬러 필터층(CFL2) 및 제3 서브 화소(SPX3)에 제3 컬러 필터층(CFL3)을 포함할 수 있다. 컬러 필터층(CFL1, CFL2, CFL3)은 복수의 투광 영역(TA1, TA2, TA3) 또는 복수의 발광 영역(EMA)에 배치된 선형의 패턴으로 형성될 수 있다. 다만, 이에 제한되지 않는다. 컬러 필터층(CFL1, CFL2, CFL3)은 각 투광 영역(TA1, TA2, TA3)에 대응하여 배치되고 섬형의 패턴을 형성할 수도 있다.
컬러 필터층(CFL1, CFL2, CFL3)은 특정 파장대의 광 이외의 다른 파장대의 광을 흡수하는 염료나 안료 같은 색재(colorant)를 포함할 수 있다. 컬러 필터층(CFL1, CFL2, CFL3)은 각 서브 화소(SPXn)마다 배치되어 해당 서브 화소(SPXn)에서 컬러 필터층(CFL1, CFL2, CFL3)으로 입사되는 광 중 일부만을 투과시킬 수 있다. 표시 장치(10)의 각 서브 화소(SPXn)에서는 컬러 필터층(CFL1, CFL2, CFL3)이 투과하는 광만이 선택적으로 표시될 수 있다. 예시적인 실시예에서, 제1 컬러 필터층(CFL1)은 적색 컬러 필터층이고, 제2 컬러 필터층(CFL2)은 녹색 컬러 필터층이고, 제3 컬러 필터층(CFL3)은 청색 컬러 필터층일 수 있다. 발광 소자(ED)에서 방출된 광들은 컬러 제어 구조물(TPL, WCL1, WCL2)을 통과하여 컬러 필터층(CFL1, CFL2, CFL3)을 통해 출사될 수 있다.
오버코트층(OC)은 컬러 필터층(CFL1, CFL2, CFL3) 및 차광 부재(BM) 상에 배치될 수 있다. 오버코트층(OC)은 표시 영역(DPA) 전면에 걸쳐 배치되며, 일부분은 비표시 영역(NDA)에도 배치될 수 있다. 오버코트층(OC)은 유기 절연 물질을 포함하여 표시 영역(DPA)에 배치된 부재들을 외부로부터 보호할 수 있다.
일 실시예에 따른 표시 장치(10)는 발광 소자(ED)들의 상부에 배치되는 컬러 제어 구조물(TPL, WCL1, WCL2)과 컬러 필터층(CFL1, CFL2, CFL3)을 포함하여, 각 서브 화소(SPXn)마다 동일한 종류의 발광 소자(ED)들이 배치되더라도 서로 다른 색의 광을 표시할 수 있다.
예를 들어, 제1 서브 화소(SPX1)에 배치된 발광 소자(ED)는 제3 색의 청색광을 방출하고, 상기 광은 제4 절연층(PAS4)을 통과하여 제1 파장 변환층(WCL1)으로 입사될 수 있다. 제1 파장 변환층(WCL1)의 제1 베이스 수지(BRS1)는 투명한 재료로 이루어지고 상기 광 중 일부는 제1 베이스 수지(BRS1)를 투과하여 그 상부에 배치된 제1 캡핑층(CPL1)으로 입사될 수 있다. 다만, 상기 광 중 적어도 일부는 제1 베이스 수지(BRS1) 내에 배치된 산란체(SCP) 및 제1 파장 변환 물질(WCP1)로 입사되고, 상기 광은 산란 및 파장이 변환되어 적색광으로 제1 캡핑층(CPL1)으로 입사될 수 있다. 제1 캡핑층(CPL1)으로 입사된 광들은 저굴절층(LRL) 및 제2 캡핑층(CPL2)을 통과하여 제1 컬러 필터층(CFL1)으로 입사되고, 제1 컬러 필터층(CFL1)은 적색광을 제외한 다른 광들은 투과를 차단할 수 있다. 이에 따라, 제1 서브 화소(SPX1)에서는 적색광이 출사될 수 있다.
이와 유사하게, 제2 서브 화소(SPX2)에 배치된 발광 소자(ED)에서 방출된 광들은 제4 절연층(PAS4), 제2 파장 변환층(WCL2), 제1 캡핑층(CPL1), 저굴절층(LRL), 제2 캡핑층(CPL2) 및 제2 컬러 필터층(CFL2)을 지나 녹색광으로 출사될 수 있다.
제3 서브 화소(SPX3)에 배치된 발광 소자(ED)는 제3 색의 청색광을 방출하고, 상기 제4 절연층(PAS4)을 통과하여 투광층으로 입사될 수 있다. 투광층(TPL)의 제3 베이스 수지(BRS3)는 투명한 재료로 이루어지고 상기 광 중 일부는 제3 베이스 수지(BRS3)를 투과하여 그 상부에 배치된 제1 캡핑층(CPL1)으로 입사될 수 있다. 제1 캡핑층(CPL1)으로 입사된 광들은 저굴절층(LRL) 및 제2 캡핑층(CPL2)을 통과하여 제3 컬러 필터층(CFL3)으로 입사되고, 제3 컬러 필터층(CFL3)은 청색광을 제외한 다른 광들은 투과를 차단할 수 있다. 이에 따라, 제3 서브 화소(SPX3)에서는 청색광이 출사될 수 있다.
도 7은 일 실시예에 따른 표시 장치의 표시 영역과 비표시 영역에 배치된 뱅크들을 나타내는 개략도이다. 도 8은 도 7의 A1-A1'선을 따라 자른 단면도이다. 도 9는 도 7의 A2-A2'선을 따라 자른 단면도이다. 도 7은 표시 장치(10)의 표시 영역(DPA)과 비표시 영역(NDA)에 배치된 복수의 뱅크(BNL1, BNL2, BNL3)들의 평면 배치를 도시하고 있다.
도 8 및 도 9는 표시 장치(10)의 외곽부에서 표시 영역(DPA)과 비표시 영역(NDA) 일부를 각각 제2 방향(DR2)으로 자른 단면을 도시하고 있다. 도 8은 표시 장치(10)의 외곽부 중 제2 방향(DR2) 일 측인 좌측 외곽부를 도시하고 있고, 도 9는 표시 장치(10)의 외곽부 중 제2 방향(DR2) 타 측인 우측 외곽부를 도시하고 있다. 도 8 및 도 9에서는 표시 영역(DPA)의 복수의 도전층들 및 반도체층을 간략히하여 회로층(CCL)으로 도시하였고, 각 서브 화소(SPXn)들에 배치된 전극(RME), 발광 소자(ED)들, 및 연결 전극(CNE)들 등을 간략히하여 발광 소자층(EDL)으로 도시하고 있다. 이들 구조에 대한 설명은 도 2 내지 도 4를 참조하여 상술한 바와 동일하다.
도 6에 결부하여 도 7 내지 도 9를 참조하면, 표시 장치(10)는 표시 영역(DPA)의 외곽부에 배치된 부분을 포함하는 제1 뱅크(BNL1), 비표시 영역(NDA)에 배치되어 표시 영역(DPA)을 둘러싸도록 배치된 제1 골짜기부(VA1)와 제2 뱅크(BNL2) 및 제3 뱅크(BNL3)를 포함할 수 있다.
제1 뱅크(BNL1)는 표시 영역(DPA)에서 제1 방향(DR1) 및 제2 방향(DR2)으로 연장될 수 있다. 예를 들어, 제1 뱅크(BNL1)는 표시 영역(DPA)의 외곽부에서 복수의 화소(PX)들이 배치된 부분을 둘러싸도록 배치될 수 있다. 도 7에는 제1 뱅크(BNL1) 중 표시 영역(DPA)의 최외곽부에 배치된 부분만이 도시되어 있으나, 제1 뱅크(BNL1)는 표시 영역(DPA)을 가로지르며 제1 방향(DR1) 또는 제2 방향(DR2)으로 연장되어 배치될 수 있고, 각 서브 화소(SPXn)들의 경계에도 배치될 수 있다. 제1 뱅크(BNL1)는 표시 영역(DPA)과 비표시 영역(NDA)을 구분하면서, 서로 다른 서브 화소(SPXn)들도 구분할 수 있다.
비표시 영역(NDA)에는 제1 뱅크(BNL1)와 이격되어 표시 영역(DPA)을 둘러싸는 제2 뱅크(BNL2) 및 제3 뱅크(BNL3)가 배치될 수 있다. 제2 뱅크(BNL2)는 제1 뱅크(BNL1)와 일정 간격 이격되어 배치되고, 제3 뱅크(BNL3)는 제2 뱅크(BNL2)와 일정 간격 이격될 수 있다. 즉, 제2 뱅크(BNL2)가 둘러싸는 영역의 내측에서는 표시 영역(DPA)이 배치되고, 제3 뱅크(BNL3)의 내측에는 제2 뱅크(BNL2)가 배치될 수 있다.
상술한 바와 같이, 표시 장치(10)는 하나의 제1 기판(SUB) 상에 복수의 층들이 순차적으로 적층된 구조를 가질 수 있다. 표시 장치(10)의 몇몇 층들은 유기 물질로 이루어지고, 상기 유기 물질이 제1 기판(SUB) 상에 직접 분사되는 공정을 통해 형성될 수 있다. 유기 물질은 유동성을 갖고 흐를 수 있기 때문에, 표시 영역(DPA) 상에 분사된 유기 물질은 비표시 영역(NDA)으로 흘러 넘칠 수 있다. 제2 뱅크(BNL2)와 제3 뱅크(BNL3)는 상기 유기 물질이 비표시 영역(NDA)을 넘어 그 외부로 넘치는 것을 방지할 수 있다.
일 실시예에 따른 표시 장치(10)는 비표시 영역(NDA)에서 제1 뱅크(BNL1)와 제2 뱅크(BNL2) 사이에 배치된 제1 골짜기부(VA1)를 포함할 수 있다. 제2 뱅크(BNL2)와 제1 뱅크(BNL1)가 상부 방향으로 돌출된 형상을 갖는 반면, 제1 골짜기부(VA1)는 하부의 층이 일부 함몰되어 형성될 수 있다. 제1 골짜기부(VA1)는 제2 뱅크(BNL2) 및 제1 뱅크(BNL1)와 함께 음각 및 양각 패턴을 형성하여 표시 영역(DPA) 상에 분사되는 유기 물질이 비표시 영역(NDA)으로 넘쳐 흐르는 것을 방지할 수 있다.
표시 영역(DPA)에는 복수의 전극(RME)들, 발광 소자(ED)들 및 연결 전극(CNE)들을 포함하는 발광 소자층(EDL)이 배치된다. 발광 소자층(EDL)은 표시 영역(DPA)에서 비아층(VIA) 상에 배치되고, 비아층(VIA) 상에는 표시 영역(DPA)과 비표시 영역(NDA)에 걸쳐 배치된 복수의 절연층(PAS_S)이 배치될 수 있다. 도면으로 명시적으로 도시하지 않았으나, 복수의 절연층(PAS_S)은 발광 소자(ED)의 하부에 배치된 제1 절연층(PAS1), 및 발광 소자(ED)의 상부에 배치된 제2 절연층(PAS2), 및 제3 절연층(PAS3)을 포함할 수 있다. 복수의 절연층(PAS_S)들 중 일부는 비표시 영역(NDA)에서 비아층(VIA) 상에 순차적으로 적층될 수 있다.
제4 절연층(PAS4)도 발광 소자층(EDL)을 덮으며 표시 영역(DPA) 및 비표시 영역(NDA)에 걸쳐 배치될 수 있다. 제4 절연층(PAS4)은 표시 영역(DPA)에서 발광 소자층(EDL) 상에 배치되고, 비표시 영역(NDA)에서 다른 절연층(PAS_S)들 상에 직접 배치될 수 있다.
또한, 컬러 제어 구조물(WCL1, WCL2, TPL) 상에 배치된 봉지 구조물로서, 제1 캡핑층(CPL1) 및 제2 캡핑층(CPL2)도 비표시 영역(NDA)까지 연장되어 배치될 수 있다. 제1 캡핑층(CPL1)은 일부분은 제4 절연층(PAS4) 상에 직접 배치되고, 다른 일부분은 제1 뱅크(BNL1), 제2 뱅크(BNL2) 및 제3 뱅크(BNL3) 상에 직접 배치될 수 있다. 제2 캡핑층(CPL2)은 저굴절층(LRL)을 사이에 두고 제1 캡핑층(CPL1) 상에 배치된다. 표시 영역(DPA)과 달리 저굴절층(LRL)은 비표시 영역(NDA) 전면에 걸쳐 연장되지 않으므로, 제2 캡핑층(CPL2)은 일부분이 제1 캡핑층(CPL1) 상에 직접 배치될 수 있다.
상술한 바와 같이, 저굴절층(LRL)은 유기 물질로 이루어지며, 표시 영역(DPA) 전면에 걸쳐 배치될 수 있다. 유기 물질을 제1 캡핑층(CPL1) 상에 도포하는 과정에서, 유기 물질은 표시 영역(DPA)의 최외곽부에 배치된 제1 뱅크(BNL1)를 넘어 비표시 영역(NDA)으로 넘칠 수 있다. 특히, 표시 장치(10)는 하나의 제1 기판(SUB1)을 포함하여 그 상부에 복수의 층들이 연속적인 공정을 통해 형성될 수 있다. 이 과정에서 비표시 영역(NDA)의 원하지 않는 영역까지 넘친 유기 물질은 후속 공정에서 이물로 남을 수 있다. 일 실시예에 따른 표시 장치(10)는 비표시 영역(NDA)에 배치된 음각 및 양각 패턴 형상의 구조물들을 포함하여 비표시 영역(NDA)으로 넘친 유기 물질이 더 이상 원하지 않는 영역으로 퍼지는 것을 방지할 수 있다.
표시 장치(10)는 비표시 영역(NDA)에 배치된 제1 골짜기부(VA1), 제2 뱅크(BNL2) 및 제3 뱅크(BNL3)를 포함할 수 있다. 제1 골짜기부(VA1)는 비아층(VIA) 상면을 기준으로 그 하면으로 함몰된 음각 패턴 형상을 가질 수 있고, 제2 뱅크(BNL2)와 제3 뱅크(BNL3)는 비아층(VIA) 상면을 기준으로 상부 방향으로 돌출된 양각 패턴 형상을 가질 수 있다.
제1 골짜기부(VA1)는 평면도 상 표시 영역(DPA)을 둘러싸며 제1 뱅크(BNL1)와 이격되어 배치될 수 있다. 제1 골짜기부(VA1)는 제1 폭(W1)을 갖고 제1 비아층(VIA1)을 관통할 수 있고, 비아층(VIA) 상에 배치되는 몇몇 층들은 제1 골짜기부(VA1) 내부에 배치될 수 있다. 예를 들어, 비아층(VIA) 상에 직접 배치된 복수의 절연층(PAS_S)들 중, 발광 소자(ED)들의 하부에 배치된 제1 절연층(PAS1)은 제1 골짜기부(VA1) 내에 배치되어 비아층(VIA) 중 제1 골짜기부(VA1)의 내측 측벽과도 직접 접촉할 수 있다. 비표시 영역(NDA)에서 복수의 절연층(PAS_S)들 상에 배치된 제4 절연층(PAS4), 및 제4 절연층(PAS4) 상에 일부분이 직접 배치된 제1 캡핑층(CPL1)도 일부분이 제1 골짜기부(VA1)의 내부에 배치될 수 있다. 복수의 절연층(PAS_S), 제4 절연층(PAS4) 및 제1 캡핑층(CPL1)은 무기 절연 물질을 포함할 수 있고, 이들은 비아층(VIA)에서 제1 골짜기부(VA1)에 의해 형성된 단차를 따라 배치될 수 있다. 복수의 절연층(PAS_S), 제4 절연층(PAS4) 및 제1 캡핑층(CPL1)과 같은 무기 절연 물질이 제1 골짜기부(VA1) 내에 배치됨에 따라, 제1 골짜기부(VA1)에 의해 노출된 회로층(CCL)으로 외부의 습기가 투습되는 것이 방지될 수 있다.
저굴절층(LRL)은 제1 캡핑층(CPL1) 상에 배치되며 일부분은 제1 뱅크(BNL1)를 넘어 비표시 영역(NDA)에 배치될 수 있다. 저굴절층(LRL)은 제1 골짜기부(VA1) 상에도 배치될 수 있으며, 일부분은 제1 골짜기부(VA1)에 의해 형성된 단차를 채우도록 배치될 수 있다. 저굴절층(LRL)이 형성되는 공정에서, 저굴절층(LRL)을 이루는 유기 물질은 표시 영역(DPA)을 넘어 비표시 영역(NDA)으로 흐르다가 제1 골짜기부(VA1)가 형성하는 단차를 채울 수 있고, 제1 골짜기부(VA1)는 유기 물질이 과도하게 흘러 넘치는 것을 방지할 수 있다. 저굴절층(LRL)은 제1 골짜기부(VA1)를 채우면서 제2 뱅크(BNL2)까지 배치될 수 있다.
제2 뱅크(BNL2)와 제3 뱅크(BNL3)는 서로 이격되며 각각 제1 골짜기부(VA1)를 둘러싸며 이와 이격될 수 있다. 제1 뱅크(BNL1)를 기준으로, 비표시 영역(NDA)의 외곽을 향하는 방향을 따라 제1 골짜기부(VA1), 제2 뱅크(BNL2) 및 제3 뱅크(BNL3)가 순차적으로 이격 배치될 수 있다. 제2 뱅크(BNL2) 및 제3 뱅크(BNL3)는 제1 골짜기부(VA1)와 달리 제4 절연층(PAS4) 상에 직접 배치되어 상부 방향으로 돌출된 형상을 가질 수 있다. 제2 뱅크(BNL2)와 제3 뱅크(BNL3)는 양각 패턴 형상을 가짐에 따라 저굴절층(LRL)이 비표시 영역(NDA)의 외곽으로 넘치는 것을 방지할 수 있다.
일 실시예에 따르면, 제2 뱅크(BNL2) 및 제3 뱅크(BNL3)의 폭은 서로 동일할 수 있고, 제1 골짜기부(VA1)의 제1 폭(W1)은 제2 뱅크(BNL2)와 제3 뱅크(BNL3)의 단면도 상의 제2 폭(W2)보다 클 수 있다. 제2 뱅크(BNL2)와 제3 뱅크(BNL3)는 표시 영역(DPA)에서 발광 소자층(EDL)과 제4 절연층(PAS4)을 형성한 뒤에 동일한 공정에서 형성될 수 있다. 제2 뱅크(BNL2)와 제3 뱅크(BNL3)는 서로 배치된 위치만 다를 뿐, 그 형상 및 재료는 동일할 수 있으며, 특히 단면도 상의 폭(W2)은 서로 동일할 수 있다.
제1 골짜기부(VA1)는 제2 뱅크(BNL2) 및 제3 뱅크(BNL3)보다 표시 영역(DPA)에 인접하여 배치될 수 있고, 저굴절층(LRL)의 넘침을 방지하는 1차적 구조물일 수 있다. 제1 골짜기부(VA1)는 저굴절층(LRL)의 유기 재료가 넘치는 것을 최대한 방지하기 위해, 제2 뱅크(BNL2) 및 제3 뱅크(BNL3)보다 비교적 큰 폭을 가질 수 있다. 제2 뱅크(BNL2) 및 제3 뱅크(BNL3)는 제1 골짜기부(VA1)보다 비교적 작은 폭을 갖되, 일정 폭을 갖고 양각 패턴의 형상을 가짐으로써 유기 물질이 제1 골짜기부(VA1)를 넘어 비표시 영역(NDA)의 최외곽으로 넘치는 것을 방지할 수 있다.
한편, 제1 뱅크(BNL1)도 제2 뱅크(BNL2) 및 제3 뱅크(BNL3)와 동일한 공정에서 형성될 수 있다. 제1 뱅크(BNL1)는 하부 뱅크층(LBN)과 중첩하며 제4 절연층(PAS4) 상에 직접 배치될 수 있고, 표시 영역(DPA)의 최외곽부에서 내측을 둘러싸면서 내측에서는 격자형 패턴으로 배치될 수 있다. 다만, 일 실시예에 따르면, 제1 뱅크(BNL1)의 단면도 상 폭인 제3 폭(W3)은 제2 뱅크(BNL2)의 제2 폭(W2)보다 같거나 작을 수 있다. 제1 뱅크(BNL1)는 표시 영역(DPA)에서 이웃한 서브 화소(SPXn)들을 구분하면서 컬러 제어 구조물(TPL, WCL1, WCL2)들이 배치되는 공간을 형성할 수 있다. 제2 뱅크(BNL2)와 제3 뱅크(BNL3)는 저굴절층(LRL)의 넘침을 방지하기 위한 구조물로서, 제1 뱅크(BNL1)와 그 용도가 다를 수 있다. 즉, 제1 뱅크(BNL1), 제2 뱅크(BNL2) 및 제3 뱅크(BNL3)는 제4 절연층(PAS4) 상에 직접 배치되므로 동일한 공정에서 형성되나, 그 기능에 따라 폭이 달라질 수 있다. 유기 물질의 넘침을 방지하는 구조물로서, 비표시 영역(NDA)에 배치되는 제2 뱅크(BNL2)와 제3 뱅크(BNL3)는 제1 뱅크(BNL1)보다 폭이 같거나 클 수 있다.
오버코트층(OC)은 표시 영역(DPA)에서 컬러 필터층(CFL)과 차광 부재(BM)를 덮도록 배치되며, 일부분은 비표시 영역(NDA)에도 배치될 수 있다. 저굴절층(LRL)과 유사하게, 오버코트층(OC)도 유기 물질로 이루어질 수 있고 컬러 필터층(CFL)들 및 제2 캡핑층(CPL2) 상에서 넘침 문제가 발생할 수 있다. 일 실시예에 따른 표시 장치(10)는 오버코트층(OC)의 넘침을 방지하기 위한 구조물로서, 제2 뱅크(BNL2) 및 제3 뱅크(BNL3) 상에 배치된 컬러 댐(CBN1, CBN2)들을 더 포함할 수 있다.
복수의 컬러 댐(CBN1, CBN2)들은 각각 제2 뱅크(BNL2) 및 제3 뱅크(BNL3) 상에 배치될 수 있다. 복수의 컬러 댐(CBN1, CBN2)들은 표시 장치(10)의 외곽부 중 제2 방향(DR2)의 양 측인 좌측 외곽부와 우측 외곽부에서 각각 제2 뱅크(BNL2) 및 제3 뱅크(BNL3) 중 어느 하나 상에 배치될 수 있다. 예를 들어, 복수의 컬러 댐(CBN1, CBN2)은 표시 장치(10)의 좌측 외곽부(도 8에 도시)의 제2 뱅크(BNL2) 및 제3 뱅크(BNL3) 상에 배치된 복수의 제1 컬러 댐(CBN1)들, 및 표시 장치(10)의 우측 외곽부(도 9에 도시)의 제2 뱅크(BNL2) 및 제3 뱅크(BNL3) 상에 배치된 복수의 제2 컬러 댐(CBN2)들을 포함할 수 있다. 표시 장치(10)의 일 측 외곽부에서 서로 인접한 컬러 댐(CBN1, CBN2)들은 서로 제2 방향(DR2)으로 이격되고, 각 컬러 댐(CBN1, CBN2)들은 제2 뱅크(BNL2) 또는 제3 뱅크(BNL3) 상에서 제1 방향(DR1)으로 연장되어 배치될 수 있다. 복수의 컬러 댐(CBN1, CBN2)들은 비표시 영역(NDA)에서 선형의 패턴을 형성할 수 있다.
제2 뱅크(BNL2)와 제3 뱅크(BNL3)가 각각 제2 캡핑층(CPL2) 하부에 배치된 저굴절층(LRL)이 비표시 영역(NDA)에서 넘치는 것을 방지하는 것과 유사하게, 컬러 댐(CBN1, CBN2)들은 제2 캡핑층(CPL2) 상부에 배치된 오버코트층(OC)이 비표시 영역(NDA)에서 넘치는 것을 방지할 수 있다. 컬러 댐(CBN1, CBN2)은 각각 제2 캡핑층(CPL2) 상에 직접 배치되며, 일정 두께 및 일정 폭을 갖고 돌출된 형상의 양각 패턴을 가질 수 있다.
일 실시예에서, 제1 컬러 댐(CBN1)과 제2 컬러 댐(CBN2)은 각각 제2 방향(DR2)으로 측정된 폭이 제2 뱅크(BNL2)의 제2 폭(W2)보다 작고, 그 두께도 제2 뱅크(BNL2)보다 작을 수 있다. 복수의 컬러 댐(CBN1, CBN2)들은 제2 캡핑층(CPL2) 상에 배치된 층들 중 유기 물질로 이루어진 재료가 넘치는 것을 방지하기 위한 크기를 가질 수 있다. 제2 캡핑층(CPL2)의 하부에 배치된 제2 뱅크(BNL2)와 제3 뱅크(BNL3)는 저굴절층(LRL), 및 오버코트층(OC)의 넘침을 방지하기 위한 구조물인 반면, 복수의 컬러 댐(CBN1, CBN2)들은 오버코트층(OC)의 넘침을 방지하기 위한 구조물로서 비교적 작은 크기를 가질 수 있다.
일 실시예에 따르면, 컬러 댐(CBN1, CBN2)은 컬러 필터층(CFL1, CFL2, CFL3) 중 일부와 동일한 재료를 포함하여 동일한 공정에서 형성될 수 있다. 컬러 댐(CBN1, CBN2)과 컬러 필터층(CFL1, CFL2, CFL3)은 각각 제2 캡핑층(CPL2) 상에 직접 배치되므로, 서로 동일한 재료를 포함하는 경우 이들은 동일한 공정에서 형성될 수 있다. 다만, 컬러 댐(CBN1, CBN2)과 컬러 필터층(CFL1, CFL2, CFL3)은 서로 다른 영역에 배치되며 다른 역할을 할 수 있고, 평면 배치가 서로 다를 수 있다. 예를 들어, 컬러 필터층(CFL1, CFL2, CFL3)은 표시 장치(10)의 투광 영역(TA1, TA2, TA3)에 배치되어 선형 또는 섬형의 패턴으로 형성되고, 컬러 댐(CBN1, CBN2)은 비표시 영역(NDA)에 배치되어 선형의 패턴으로 형성될 수 있다.
일 실시예에 따르면, 표시 장치(10)의 좌측 외곽부에 배치된 제1 컬러 댐(CBN1)은 우측 외곽부에 배치된 제2 컬러 댐(CBN2)과 다른 재료를 포함할 수 있다. 제1 컬러 댐(CBN1)은 제1 컬러 필터층(CFL1)과 동일한 재료를 포함하고, 제2 컬러 댐(CBN2)은 제3 컬러 필터층(CFL3)과 동일한 재료를 포함할 수 있다. 표시 장치(10)는 일 화소(PX)가 제1 서브 화소(SPX1), 제2 서브 화소(SPX2) 및 제3 서브 화소(SPX3)를 포함하고, 이들이 제2 방향(DR2)으로 순차적으로 배치될 수 있다. 표시 장치(10)의 표시 영역(DPA)에는 복수의 화소(PX)들이 제1 방향(DR1) 및 제2 방향(DR2)으로 배열되며, 제1 서브 화소(SPX1), 제2 서브 화소(SPX2) 및 제3 서브 화소(SPX3)들도 제1 방향(DR1) 및 제2 방향(DR2)으로 반복 배열될 수 있다. 표시 영역(DPA)에 배치된 제1 서브 화소(SPX1), 제2 서브 화소(SPX2) 및 제3 서브 화소(SPX3)는 서로 동일한 개수로 배치되고, 이들이 제2 방향(DR2)으로 반복 배열되는 경우, 표시 영역(DPA) 중 좌측 비표시 영역(NDA)에 최인접하여 배치된 서브 화소(SPXn)는 제1 서브 화소(SPX1)이고 우측 비표시 영역(NDA)에 최인접하여 배치된 서브 화소(SPXn)는 제3 서브 화소(SPX3)일 수 있다. 그에 대응하여, 표시 영역(DPA) 중 좌측 비표시 영역(NDA)에 최인접하여 배치된 서브 화소(SPXn) 상에는 제1 컬러 필터층(CFL1)이 배치되고, 우측 비표시 영역(NDA)에 최인접하여 배치된 서브 화소(SPXn) 상에는 제3 컬러 필터층(CFL3)이 배치될 수 있다.
상술한 바와 같이, 복수의 컬러 댐(CBN1, CBN2)들은 컬러 필터층(CFL1, CFL2, CFL3) 중 어느 하나와 동일한 재료를 포함하여 동일한 공정에서 형성될 수 있다. 좌측 외곽부에 배치된 제1 컬러 댐(CBN1)은 그와 최인접하여 배치되는 컬러 필터층, 예를 들어 제1 컬러 필터층(CFL1)과 동일한 재료를 포함할 수 있고, 우측 외곽부에 배치된 제2 컬러 댐(CBN2)은 그와 최인접하여 배치되는 컬러 필터층, 예를 들어 제3 컬러 필터층(CFL3)과 동일한 재료를 포함할 수 있다.
도 10은 일 실시예에 따른 표시 장치의 컬러 필터층과 컬러 댐의 배치를 나타내는 개략도이다.
도 7 내지 도 9에 결부하여 도 10을 참조하면, 표시 장치(10)는 표시 영역(DPA)이 복수의 영역(AA1, AA2, AA3)들을 포함하고, 비표시 영역(NDA)이 복수의 댐 영역(DMA1, DMA2)을 포함할 수 있다. 예를 들어, 표시 장치(10)는 비표시 영역(NDA) 중 제2 방향(DR2) 일 측인 좌측에 배치된 제1 댐 영역(DMA1)과 제2 방향(DR2) 타 측인 우측에 배치된 제2 댐 영역(DMA2)을 포함할 수 있다. 표시 영역(DPA)은 동일한 컬러 필터층(CFL1, CFL2, CFL3)들이 반복하여 배치된 영역을 따라 구분된 복수의 영역(AA1, AA2, AA3)들로서, 표시 영역(DPA)의 제2 방향(DR2) 최외곽에 배치된 제1 영역(AA1)과 제2 영역(AA2), 및 제1 영역(AA1)과 제2 영역(AA2) 사이의 내측 영역인 복수의 제3 영역(AA3)들을 포함할 수 있다. 제1 영역(AA1), 제2 영역(AA2) 및 제3 영역(AA3)들은 각각 복수의 컬러 필터층(CFL1, CFL2, CFL3)들이 배치되고, 제1 댐 영역(DMA1)과 제2 댐 영역(DMA2)에는 각각 서로 다른 컬러 댐(CBN1, CBN2)들이 배치될 수 있다.
제1 영역(AA1), 제2 영역(AA2) 및 제3 영역(AA3)들 각각에는 제1 컬러 필터층(CFL1), 제2 컬러 필터층(CFL2), 및 제3 컬러 필터층(CFL3)이 제2 방향(DR2)으로 순차적으로 배치될 수 있다. 서로 다른 영역(AA1, AA2, AA3)들은 반복 배열된 컬러 필터층(CFL1, CFL2, CFL3)들이 배치된 영역에 따라 구분된 영역일 수 있다. 각 영역(AA1, AA2, AA3)들은 한 쌍의 제1 컬러 필터층(CFL1), 제2 컬러 필터층(CFL2), 및 제3 컬러 필터층(CFL3)이 배치된 영역으로서, 그 중에서 제1 영역(AA1)과 제2 영역(AA2)은 표시 영역(DPA)의 제2 방향(DR2) 최외곽에 배치된 영역이고, 제3 영역(AA3)들은 내측에 배치된 영역일 수 있다.
제1 댐 영역(DMA1)은 좌측 비표시 영역(NDA)에 배치되어 표시 영역(DPA)의 제1 영역(AA1)과 인접하여 배치될 수 있다. 제1 영역(AA1) 중 좌측에 배치된 컬러 필터층은 제1 컬러 필터층(CFL1)이고, 제1 댐 영역(DMA1)에 배치된 제1 컬러 댐(CBN1)들은 각각 제1 컬러 필터층(CFL1)과 동일한 재료를 포함할 수 있다. 제2 댐 영역(DMA2)은 우측 비표시 영역(NDA)에 배치되어 표시 영역(DPA)의 제2 영역(AA2)과 인접하여 배치될 수 있다. 제2 영역(AA2) 중 우측에 배치된 컬러 필터층은 제3 컬러 필터층(CFL3)이고, 제2 댐 영역(DMA2)에 배치된 제2 컬러 댐(CBN2)들은 각각 제3 컬러 필터층(CFL3)과 동일한 재료를 포함할 수 있다. 표시 장치(10)의 제조 공정에서, 제1 댐 영역(DMA1)에 배치된 제1 컬러 댐(CBN1)들은 제1 영역(AA1)에 배치된 제1 컬러 필터층(CFL1)과 동일한 공정에서 형성되고, 제2 댐 영역(DMA2)에 배치된 제2 컬러 댐(CBN2)들은 제2 영역(AA2)에 배치된 제3 컬러 필터층(CFL3)과 동일한 공정에서 형성될 수 있다.
예시적인 실시예에서, 복수의 컬러 필터층(CFL1, CFL2, CFL3)들과 컬러 댐(CBN1, CBN2)들은 각각 마스크를 이용한 패터닝 공정으로 형성될 수 있다. 복수의 컬러 필터층(CFL1, CFL2, CFL3)들과 컬러 댐(CBN1, CBN2)들은 서로 다른 재료를 포함하므로, 이들은 서로 다른 마스크 공정을 통해 형성될 수 있다. 예를 들어, 표시 장치(10)는 제1 컬러 필터층(CFL1)들을 먼저 형성한 뒤, 다른 공정에서 제2 컬러 필터층(CFL2)들을 형성하고, 또 다른 공정에서 제3 컬러 필터층(CFL3)들을 형성할 수 있다.
또한, 각 컬러 필터층(CFL1, CFL2, CFL3)들은 표시 장치(10)의 전면에서 하나의 공정이 아닌 복수의 공정으로 나누어 형성될 수 있다. 표시 영역(DPA)의 복수의 영역(AA1, AA2, AA3)들에 배치되는 제1 컬러 필터층(CFL1)들 중 몇몇은 서로 다른 공정에서 형성될 수 있다. 제1 영역(AA1) 및 일부의 제3 영역(AA3)에 배치된 제1 컬러 필터층(CFL1)들은 다른 일부의 제3 영역(AA3)에 배치된 제1 컬러 필터층(CFL1)들, 및 또 다른 제3 영역(AA3) 및 제2 영역(AA2)에 배치된 제1 컬러 필터층(CFL1)들과 각각 다른 공정에서 형성될 수 있다. 이와 유사하게, 복수의 영역(AA1, AA2, AA3)들에 배치된 제2 컬러 필터층(CFL2)들 및 제3 컬러 필터층(CFL3)들은 각각 서로 다른 마스크 공정에서 형성될 수 있다.
일 실시예에 따르면, 복수의 컬러 댐(CBN1, CBN2)들은 컬러 필터층(CFL1, CFL2, CFL3)을 형성하기 위한 복수의 마스크 공정 중, 표시 영역(DPA)의 최외곽에 배치된 영역에 배치된 컬러 필터층(CFL1, CFL2, CFL3)을 형성하기 위한 마스크 공정에서 해당 컬러 필터층(CFL1, CFL2, CFL3)과 함께 형성될 수 있다. 예를 들어 제1 컬러 댐(CBN1)은 제1 영역(AA1)에 배치된 제1 컬러 필터층(CFL1)의 형성을 위한 마스크 공정에서 제1 컬러 필터층(CFL1)과 함께 형성되고, 제2 컬러 댐(CBN2)은 제2 영역(AA2)에 배치된 제3 컬러 필터층(CFL3)의 형성을 위한 마스크 공정에서 제3 컬러 필터층(CFL3)과 함께 형성될 수 있다.
도 11은 일 실시예에 따른 표시 장치의 제1 컬러 필터층과 제1 컬러 댐의 형성을 위한 마스크 공정이 수행되는 영역을 도시하는 개략도이다. 도 12는 일 실시예에 따른 표시 장치의 제2 컬러 필터층의 형성을 위한 마스크 공정이 수행되는 영역을 도시하는 개략도이다. 도 13은 일 실시예에 따른 표시 장치의 제3 컬러 필터층과 제2 컬러 댐의 형성을 위한 마스크 공정이 수행되는 영역을 도시하는 개략도이다.
도 11 내지 도 13을 참조하면, 표시 장치(10)는 서로 다른 각 컬러 필터층(CFL1, CFL2, CFL3)을 형성하기 위해, 복수의 마스크 공정들이 수행될 수 있다. 각 컬러 필터층(CFL1, CFL2, CFL3)들을 형성하는 공정 중 일부 공정에서 댐 영역(DMA1, DMA2)의 컬러 댐(CBN1, CBN2)들이 컬러 필터층(CFL1, CFL2, CFL3)들과 함께 형성될 수 있다.
제1 컬러 필터층(CFL1)을 형성하기 위한 복수의 마스크 공정은 제1 댐 영역(DMA1) 및 표시 영역(DPA)에 걸쳐 수행될 수 있다. 상기 복수의 마스크 공정에서, 제1 마스크 공정은 제1 댐 영역(DMA1) 및 제1 영역(AA1)의 일부분을 포함하는 제1 마스크 영역(MLR1)에 수행될 수 있다. 제1 마스크 공정에서 제1 댐 영역(DMA1)의 제1 컬러 댐(CBN1)들과 제1 영역(AA1)의 제1 컬러 필터층(CFL1)은 동시에 형성될 수 있다. 그 이후의 제2 내지 제4 마스크 공정은 표시 영역(DPA)에서 제1 영역(AA1)을 제외한 다른 영역(AA2, AA3)들의 제1 컬러 필터층(CFL1)이 배치되는 영역을 포함하는 제2 마스크 영역(MLR2), 제3 마스크 영역(MLR3) 및 제4 마스크 영역(MLR4)에 각각 수행될 수 있다.
이와 유사하게, 제3 컬러 필터층(CFL3)을 형성하기 위한 복수의 마스크 공정은 제2 댐 영역(DMA2) 및 표시 영역(DPA)에 걸쳐 수행될 수 있다. 상기 복수의 마스크 공정에서, 제4 마스크 공정은 제2 댐 영역(DMA2) 및 제2 영역(AA2)의 일부분을 포함하는 제4 마스크 영역(MLB4)에 수행될 수 있다. 제4 마스크 공정에서 제2 댐 영역(DMA2)의 제2 컬러 댐(CBN2)들과 제2 영역(AA2)의 제3 컬러 필터층(CFL3)은 동시에 형성될 수 있다. 그 이전의 제1 내지 제3 마스크 공정은 표시 영역(DPA)에서 제2 영역(AA2)을 제외한 다른 영역(AA1, AA3)들의 제3 컬러 필터층(CFL3)이 배치되는 영역을 포함하는 제1 마스크 영역(MLB1), 제2 마스크 영역(MLB2) 및 제3 마스크 영역(MLB3)에 각각 수행될 수 있다.
반면, 제2 컬러 필터층(CFL2)을 형성하기 위한 마스크 공정은 표시 영역(DPA)에만 수행될 수 있다. 상기 마스크 공정에서 제1 내지 제3 마스크 공정은 제1 영역(AA1) 내지 제3 영역(AA3)들의 제2 컬러 필터층(CFL2)이 배치되는 영역을 포함하는 제1 마스크 영역(MLG1), 제2 마스크 영역(MLG2) 및 제3 마스크 영역(MLG3)에 각각 수행될 수 있다.
일 실시예에서, 각 마스크 공정들이 수행되는 마스크 영역들은 서로 동일한 면적을 가질 수 있다. 예를 들어, 제1 컬러 필터층(CFL1)들을 형성하기 위한 마스크 공정들이 수행되는 제1 내지 제4 마스크 영역(MLR1, MLR2, MLR3, MLR4)들은 서로 동일한 폭을 가질 수 있다. 제1 내지 제4 마스크 영역(MLR1, MLR2, MLR3, MLR4)들은 각각 제1 댐 영역(DMA1)과 표시 영역(DPA)을 등간격으로 나눈 폭을 가질 수 있다. 이와 유사하게, 제3 컬러 필터층(CFL3)들을 형성하기 위한 마스크 공정들이 수행되는 제1 내지 제4 마스크 영역(MLB1, MLB2, MLB3, MLB4)들도 서로 동일한 폭을 가질 수 있다. 제1 내지 제4 마스크 영역(MLB1, MLB2, MLB3, MLB4)들은 각각 제2 댐 영역(DMA2)과 표시 영역(DPA)을 등간격으로 나눈 폭을 가질 수 있다. 반면, 제2 컬러 필터층(CFL2)들을 형성하기 위한 마스크 공정들이 수행되는 제1 내지 제3 마스크 영역(MLG1, MLG2, MLG3)들은 표시 영역(DPA)을 등간격으로 나눈 폭을 가질 수 있다.
상술한 바와 같이, 표시 영역(DPA)의 각 영역(AA1, AA2, AA3)들에는 복수의 컬러 필터층(CFL1, CFL2, CFL3)들이 반복 배열되고, 이들을 형성하기 위한 마스크 공정들은 서로 동일한 폭을 갖는 마스크층을 이용하여 동일한 폭을 갖는 마스크 영역들에 각각 수행될 수 있다. 표시 영역(DPA)에 컬러 필터층(CFL1, CFL2, CFL3)을 형성하는 것에 더하여, 댐 영역(DMA1, DMA2)에 컬러 필터층(CFL1, CFL2, CFL3)과 동일한 재료를 포함하는 컬러 댐(CBN1, CBN2)을 형성하기 위해, 각 마스크 공정이 수행되는 마스크 영역, 및 마스크층의 설계가 필요할 수 있다.
표시 장치(10)는 제1 댐 영역(DMA1)과 제2 댐 영역(DMA2)에 배치되는 컬러 댐(CBN1, CBN2)들이 각각 서로 다른 컬러 필터층(CFL1, CFL2, CFL3)의 형성을 위한 공정에서 형성될 수 있다. 서로 다른 컬러 댐(CBN1, CBN2)을 형성하기 위해, 제1 컬러 필터층(CFL1)과 제3 컬러 필터층(CFL3)을 형성하기 위한 공정은 제2 컬러 필터층(CFL2)을 형성하기 위한 공정보다 1회의 마스크 공정이 더 수행될 수 있다. 일 실시예에 따른 표시 장치(10)는 최소한의 마스크 공정을 추가하여 컬러 필터층(CFL1, CFL2, CFL3) 및 컬러 댐(CBN1, CBN2)들을 형성할 수 있어 제조 공정 수를 단축할 수 있다.
이하, 다른 도면들을 참조하여 표시 장치(10)의 다른 실시예들에 대하여 설명하기로 한다.
도 14는 다른 실시예에 따른 표시 장치의 단면도이다. 도 15는 도 14의 표시 장치의 외곽부를 나타내는 단면도이다.
도 14 및 도 15를 참조하면, 일 실시예에 따른 표시 장치(10_1)는 제2 캡핑층(CPL2) 상에 배치된 평탄화층(PNL)을 더 포함할 수 있다. 본 실시예는 표시 장치(10_1)가 평탄화층(PNL)을 더 포함하는 점에서 도 6 및 도 8의 실시예와 차이가 있다. 이하, 중복된 내용에 대한 설명은 생략하고, 차이점을 중심으로 설명하기로 한다.
평탄화층(PNL)은 제2 캡핑층(CPL2) 상에서 표시 영역(DPA) 및 비표시 영역(NDA) 전면에 걸쳐 배치될 수 있다. 평탄화층(PNL)은 표시 영역(DPA)에서 컬러 제어 구조물(TPL, WCL1, WCL2)들과 중첩하며, 비표시 영역(NDA)에서 제2 뱅크(BNL2)와 제3 뱅크(BNL3) 상에도 배치될 수 있다. 차광 부재(BM)들, 복수의 컬러 필터층(CFL1, CFL2, CFL3)들, 및 컬러 댐(CBN1, CBN2)들은 각각 평탄화층(PNL) 상에 직접 배치될 수 있다.
평탄화층(PNL)은 복수의 캡핑층(CPL1, CPL2)들 및 저굴절층(LRL)에 더하여, 제1 기판(SUB) 상에 배치된 부재들을 보호하며, 이들에 의해 생기는 단차를 부분적으로 보상할 수 있다. 특히, 평탄화층(PNL)은 표시 영역(DPA)에서 그 하부의 컬러 제어 구조물(TPL, WCL1, WCL2)들과 제1 뱅크(BNL1)에 의해 형성되는 단차를 보상하여, 그 상에 배치되는 차광 부재(BM)들과 컬러 필터층(CFL1, CFL2, CFL3)들은 평탄한 면 상에 형성될 수 있다.
도 16은 다른 실시예에 따른 표시 장치의 외곽부를 나타내는 단면도이다.
도 16을 참조하면, 일 실시예에 따른 표시 장치(10_2)는 제1 컬러 댐(CBN1)들 상에 각각 배치된 제3 컬러 댐(CBN3)들을 더 포함할 수 있다. 본 실시예는 본 실시예는 표시 장치(10_2)가 제1 컬러 댐(CBN1)을 덮는 제3 컬러 댐(CBN3)을 더 포함하는 점에서 도 15의 실시예와 차이가 있다. 이하, 중복된 내용에 대한 설명은 생략하고, 차이점을 중심으로 설명하기로 한다.
제3 컬러 댐(CBN3)은 제1 컬러 댐(CBN1) 상에 배치될 수 있다. 제3 컬러 댐(CBN3)은 표시 장치(10)의 좌측 외곽부, 또는 제1 댐 영역(DMA1)에서 제2 뱅크(BNL2)와 제3 뱅크(BNL3) 상에 배치될 수 있다. 도면으로 도시하지 않았으나, 제3 컬러 댐(CBN3)도 제1 댐 영역(DMA1)에서 제1 방향(DR1)으로 연장되어 배치되며, 인접한 제3 컬러 댐(CBN3)들은 서로 제2 방향(DR2)으로 이격될 수 있다.
제3 컬러 댐(CBN3)은 제1 컬러 댐(CBN1)보다 큰 폭을 갖도록 형성되어 제1 컬러 댐(CBN1)의 외면을 완전하게 덮을 수 있다. 다만, 이에 제한되지 않는다. 제3 컬러 댐(CBN3)은 제1 컬러 댐(CBN1)과 동일한 폭을 갖거나 더 작은 폭을 가질 수 있고, 제3 컬러 댐(CBN3)은 제1 컬러 댐(CBN1)의 상면에만 배치될 수 있다. 이 경우, 제1 컬러 댐(CBN1)은 측면이 노출될 수도 있다.
일 실시예에 따르면, 제3 컬러 댐(CBN3)은 제2 컬러 필터층(CFL2)과 동일한 재료를 포함할 수 있다. 제1 컬러 댐(CBN1)과 유사하게, 제3 컬러 댐(CBN3)은 제1 영역(AA1)에 배치된 제2 컬러 필터층(CFL2)이 형성되는 공정에서 이와 함께 형성될 수 있다.
제2 컬러 댐(CBN2)은 제3 컬러 필터층(CFL3)과 동일한 재료로서 청색의 색재를 포함할 수 있다. 청색의 색재를 포함하는 제2 컬러 댐(CBN2)은 외부에서 입사되는 광에 의한 반사광의 일부를 흡수하여 외광에 의한 반사광을 저감시킬 수 있다. 이와 유사하게, 제1 컬러 댐(CBN1)과 제3 컬러 댐(CBN3)은 각각 제1 컬러 필터층(CFL1) 및 제2 컬러 필터층(CFL2)과 동일한 재료로서, 각각 적색의 색재와 녹색의 색재를 포함할 수 있다. 제1 컬러 댐(CBN1)과 제3 컬러 댐(CBN3)은 서로 두께 방향으로 적층되어 청색의 색재를 포함하는 제2 컬러 댐(CBN2)과 유사하게 외부에서 입사되는 광에 의한 반사광의 일부를 흡수하여 외광에 의한 반사광을 저감시킬 수 있다.
도 17은 다른 실시예에 따른 표시 장치의 컬러 필터층과 컬러 댐의 배치를 나타내는 개략도이다. 도 18 및 도 19는 도 17의 표시 장치의 외곽부를 나타내는 단면도들이다.
도 17 내지 도 19를 참조하면, 일 실시예에 따른 표시 장치(10_3)는 제1 컬러 댐(CBN1)이 제3 컬러 필터층(CFL3)과 동일한 재료를 포함하고, 제2 컬러 댐(CBN2)이 제1 컬러 필터층(CFL1)과 동일한 재료를 포함할 수 있다. 본 실시예는 제1 컬러 댐(CBN1)과 제2 컬러 댐(CBN2)이 서로 반대의 재료를 포함하는 점에서 도 8 내지 도 13의 실시예와 차이가 있다. 이하, 중복된 내용에 대한 설명은 생략하고 차이점을 중심으로 설명하기로 한다.
도 8 내지 도 13의 실시예에서, 제1 컬러 댐(CBN1)은 제1 영역(AA1)의 컬러 필터층(CFL1, CFL2, CFL3)들 중 최인접한 제1 컬러 필터층(CFL1)과 동일한 재료를 포함하고, 제2 컬러 댐(CBN2)은 제2 영역(AA2)의 컬러 필터층(CFL1, CFL2, CFL3)들 중 최인접한 제3 컬러 필터층(CFL3)과 동일한 재료를 포함할 수 있다. 다만, 이에 제한되지 않고, 제1 컬러 댐(CBN1)과 제2 컬러 댐(CBN2)은 서로 다른 재료를 포함한다면 어느 컬러 필터층(CFL1, CFL2, CFL3)과 동일한 재료를 포함하는지 무관하다.
예를 들어, 제1 컬러 댐(CBN1)은 제1 영역(AA1)의 컬러 필터층(CFL1, CFL2, CFL3)들 중 가장 이격된 제3 컬러 필터층(CFL3)과 동일한 재료를 포함하고, 제2 컬러 댐(CBN2)은 제2 영역(AA2)의 컬러 필터층(CFL1, CFL2, CFL3)들 중 가장 이격된 제1 컬러 필터층(CFL1)과 동일한 재료를 포함할 수 있다. 본 실시예의 표시 장치(10_3)도 각 컬러 필터층(CFL1, CFL2, CFL3)들을 형성하기 위한 마스크 공정에서, 반복되는 공정이 수행되는 각 마스크 영역이 서로 동일한 폭을 가질 수 있고, 최소한의 공정 수를 추가하여 유기 물질의 넘침을 방지할 수 있는 컬러 댐(CBN1, CBN2)들을 형성할 수 있다. 이에 대한 자세한 설명은 상술한 바와 동일하다.
도 20은 다른 실시예에 따른 표시 장치의 단면도이다. 도 21은 도 20의 표시 장치의 외곽부를 나타내는 단면도이다.
도 20 및 도 21을 참조하면, 일 실시예에 따른 표시 장치(10_4)는 차광 부재(BM)가 생략되고 복수의 컬러 패턴(CP1, CP2, CP3)들이 배치될 수 있다. 본 실시예는 차광 부재(BM)가 컬러 패턴(CP1, CP2, CP3)으로 대체된 점에서 도 14의 실시예와 차이가 있다.
컬러 패턴(CP1, CP2, CP3)은 도 14의 차광 부재(BM)와 실질적으로 동일한 격자형 패턴으로 형성될 수 있다. 다만, 컬러 패턴(CP1, CP2, CP3)은 컬러 필터층(CFL1, CFL2, CFL3)과 동일한 재료를 포함하여 이들과 일체화되어 형성될 수 있다. 차광 영역(BA)에는 서로 다른 컬러 패턴(CP1, CP2, CP3)들이 서로 적층되어 배치되고, 이들이 적층된 영역에서 광의 투과가 차단될 수 있다.
제1 컬러 패턴(CP1)은 제1 컬러 필터층(CFL1)과 동일한 재료를 포함하여 차광 영역(BA)에 배치될 수 있다. 제1 컬러 패턴(CP1)은 차광 영역(BA)에서 제2 캡핑층(CPL2) 상에 직접 배치될 수 있으며, 제1 서브 화소(SPX1)의 제1 투광 영역(TA1)과 인접한 차광 영역(BA)에서는 제1 컬러 필터층(CFL1)과 일체화될 수 있다.
제2 컬러 패턴(CP2)은 제2 컬러 필터층(CFL2)과 동일한 재료를 포함하여 차광 영역(BA)에 배치될 수 있다. 제2 컬러 패턴(CP2)은 차광 영역(BA)에서 제1 컬러 패턴(CP1) 상에 직접 배치될 수 있으며, 제2 서브 화소(SPX2)의 제2 투광 영역(TA2)과 인접한 차광 영역(BA)에서는 제2 컬러 필터층(CFL2)과 일체화될 수 있다. 이와 유사하게, 제3 컬러 패턴(CP3)은 제3 컬러 필터층(CFL3)과 동일한 재료를 포함하여 차광 영역(BA)에 배치될 수 있다. 제3 컬러 패턴(CP3)은 차광 영역(BA)에서 제2 컬러 패턴(CP2) 상에 직접 배치될 수 있으며, 제3 서브 화소(SPX3)의 제3 투광 영역(TA3)과 인접한 차광 영역(BA)에서는 제3 컬러 필터층(CFL3)과 일체화될 수 있다.
표시 장치(10_4)는 제1 뱅크(BNL1)와 중첩하는 영역에서 제1 컬러 패턴(CP1), 제2 컬러 패턴(CP2) 및 제3 컬러 패턴(CP3) 각각은 다른 색재를 포함하는 컬러 필터층(CFL1, CFL2, CFL3) 중 적어도 어느 하나와 중첩하도록 배치될 수 있다. 예를 들어, 제1 컬러 패턴(CP1)은 제2 컬러 필터층(CFL2) 및 제3 컬러 필터층(CFL3)과 중첩하도록 배치되고, 제2 컬러 패턴(CP2)은 제1 컬러 필터층(CFL1) 및 제3 컬러 필터층(CFL3)과 중첩하도록 배치되고, 제3 컬러 패턴(CP3)은 제1 컬러 필터층(CFL1) 및 제2 컬러 필터층(CFL2)과 중첩하도록 배치될 수 있다. 제1 뱅크(BNL1)와 중첩하는 영역은 서로 다른 색재를 포함하는 컬러 패턴(CP1, CP2, CP3) 및 컬러 필터층(CFL1, CFL2, CFL3)들이 서로 중첩함으로서, 차광 부재(BM)의 기능을 수행할 수 있다.
제1 컬러 댐(CBN1)들은 각각 제1 컬러 패턴(CP1)과 동일한 공정에서 형성되고, 그와 동일한 형상을 가질 수 있다. 제1 컬러 댐(CBN1)들은 제2 컬러 필터층(CFL2)과 제3 컬러 필터층(CFL3) 사이에 배치된 제1 컬러 패턴(CP1)과 실질적으로 동일한 형상을 가질 수 있다. 제2 컬러 댐(CBN2)들은 각각 제3 컬러 패턴(CP3)과 동일한 공정에서 형성되고, 그와 동일한 형상을 가질 수 있다. 제2 컬러 댐(CBN2)들은 제2 컬러 패턴(CP2) 상에 배치된 제3 컬러 패턴(CP3)과 실질적으로 동일한 형상을 가질 수 있다.
본 실시예에 따른 표시 장치(10_4)는 복수의 컬러 패턴(CP1, CP2, CP3)들이 적층된 구조를 갖고 차광 부재(BM)와 동일한 역할을 수행함에 따라, 서로 다른 색재를 포함한 재료에 의해 이웃한 영역 간의 혼색을 방지할 수 있다. 또한, 컬러 패턴(CP1, CP2, CP3)은 컬러 필터층(CFL1, CFL2, CFL3)과 동일한 재료를 포함함에 따라 차광 영역(BA)을 투과한 외광 또는 반사광은 특정 색의 파장대역을 가질 수 있다. 사용자의 눈이 인식하는 색상별 민감도(eye color sensibility)는 광의 색상에 따라 다른데, 특히 청색 파장대역의 광은 녹색 파장대역의 광 및 적색 파장대역의 광보다 사용자에게 보다 덜 민감하게 인식될 수 있다. 차광 영역(BA)에서 차광 부재(BM)가 생략되고 컬러 패턴(CP1, CP2, CP3)이 배치됨으로써, 광의 투과를 차단함과 동시에 사용자는 반사광을 상대적으로 덜 민감하게 인식할 수 있고, 표시 장치(10)의 외부에서 유입되는 광의 일부를 흡수하여 외광에 의한 반사광을 저감시킬 수 있다.
도 22 및 도 23은 다른 실시예에 따른 표시 장치의 외곽부를 나타내는 단면도들이다.
도 22를 참조하면, 일 실시예에 따른 표시 장치(10_5)는 제1 뱅크(BNL1)와 제1 골짜기부(VA1) 사이에 배치된 복수의 뱅크 격벽(BMW)들을 더 포함할 수 있다. 복수의 뱅크 격벽(BMW)들은 양각 패턴을 형성하는 구조물들이고, 제1 뱅크(BNL1), 제1 골짜기부(VA1), 제2 뱅크(BNL2) 및 제3 뱅크(BNL3)와 함께 저굴절층(LRL)의 유기 물질이 넘쳐 흐르는 것을 방지할 수 있다. 본 실시예는 비표시 영역(NDA)에 배치된 복수의 뱅크 격벽(BMW)들을 더 포함하는 점에서 도 14 및 도 15의 실시예와 차이가 있다. 이하, 중복된 설명은 생략하고 차이점을 중심으로 설명하기로 한다.
복수의 뱅크 격벽(BMW)들은 제1 뱅크(BNL1)와 제1 골짜기부(VA1) 사이에 배치될 수 있다. 제1 골짜기부(VA1)는 제1 뱅크(BNL1)보다 제2 뱅크(BNL2)에 인접 배치될 수 있고, 이들 사이에 복수의 뱅크 격벽(BMW)들이 배치되어 유기 물질의 넘침을 더욱 효과적으로 방지할 수 있다.
도면으로 도시하지 않았으나, 뱅크 격벽(BMW)들은 제2 뱅크(BNL2)와 유사하게 제1 뱅크(BNL1)와 이격되어 이를 둘러싸며 배치될 수 있다. 서로 다른 뱅크 격벽(BMW)들은 서로 이격되어 배치될 수 있고, 외측에 배치된 뱅크 격벽(BMW)은 내측에 배치된 뱅크 격벽(BMW)을 둘러쌀 수 있다.
복수의 뱅크 격벽(BMW)들은 제2 뱅크(BNL2)와 동일한 공정에서 형성될 수 있다. 복수의 뱅크 격벽(BMW)들은 제4 절연층(PAS4) 상에 직접 배치되며, 복수의 뱅크 격벽(BMW)들 상에는 제1 캡핑층(CPL1)이 직접 배치될 수 있다. 복수의 뱅크 격벽(BMW)들은 제1 뱅크(BNL1)와 제1 골짜기부(VA1) 사이의 비표시 영역(NDA)에 배치되며, 부분적으로 차광 부재(BM)와 중첩할 수 있다. 복수의 뱅크 격벽(BMW)들은 비아층(VIA) 상에서 상부 방향으로 돌출된 양각 패턴 형상을 가질 수 있고, 제1 골짜기부(VA1)와 함께 저굴절층(LRL)의 유기 물질들이 넘쳐 흐르는 것을 방지할 수 있다.
복수의 뱅크 격벽(BMW)들은 다른 뱅크(BNL1, BNL2, BNL3)들보다 작은 폭을 가질 수 있다. 뱅크 격벽(BMW)들은 제1 골짜기부(VA1)와 제1 뱅크(BNL1) 사이의 상대적으로 좁은 영역에 배치될 수 있다. 뱅크 격벽(BMW)들은 제2 뱅크(BNL2)와 동일한 공정에서 형성되되 그 크기는 표시 장치(10_5)가 갖는 공간에 따라 조절될 수 있다.
도 23을 참조하면, 일 실시예에 따른 표시 장치(10_6)는 제1 뱅크(BNL1), 제2 뱅크(BNL2) 및 제3 뱅크(BNL3)가 각각 복수의 층(BNL_L, BNL_U)을 포함할 수 있다. 제1 뱅크(BNL1), 제2 뱅크(BNL2) 및 제3 뱅크(BNL3)는 각각 기저층(BNL_L), 및 기저층(BNL_L) 상에 배치된 상부층(BNL_U)을 포함할 수 있다. 도 8 및 도 9의 실시예와 달리 본 실시예는 복수의 컬러 제어 구조물(TPL, WCL1, WCL2)들이 포토 레지스트 공정으로 형성되고, 복수의 뱅크(BNL1, BNL2, BNL3)들이 비교적 낮은 높이를 가질 수 있다.
제1 뱅크(BNL1), 제2 뱅크(BNL2) 및 제3 뱅크(BNL3)의 기저층(BNL_L)은 제4 절연층(PAS4) 상에 직접 배치될 수 있고, 상부층(BNL_U)은 기저층(BNL_L) 상에 직접 배치될 수 있다. 상부층(BNL_U)은 기저층(BNL_L)보다 큰 폭을 갖도록 형성되어 기저층(BNL_L)의 외면을 완전하게 덮을 수 있다. 다만, 이에 제한되지 않는다. 상부층(BNL_U)은 기저층(BNL_L)과 동일한 폭을 갖거나 더 작은 폭을 가질 수 있고, 상부층(BNL_U)은 기저층(BNL_L)의 상면에만 배치될 수 있다. 이 경우, 기저층(BNL_L)은 측면이 노출될 수도 있다.
일 실시예에서, 표시 장치(10_6)는 컬러 제어 구조물(TPL, WCL1, WCL2)이 포토 레지스트 공정으로 형성되고, 제1 뱅크(BNL1), 제2 뱅크(BNL2) 및 제3 뱅크(BNL3)는 기저층(BNL_L), 및 상부층(BNL_U)이 적층된 구조를 가질 수 있다. 도 8 및 도 9의 실시예와 달리, 제1 뱅크(BNL1), 제2 뱅크(BNL2) 및 제3 뱅크(BNL3)는 상대적으로 낮은 높이를 가질 수 있고, 컬러 제어 구조물(TPL, WCL1, WCL2)의 각 층들은 상면이 평탄하게 형성될 수 있다. 컬러 제어 구조물(TPL, WCL1, WCL2)들의 상면은 제1 뱅크(BNL1)의 상면과 평행하게 형성될 수 있다.
도 24는 다른 실시예에 따른 표시 장치의 일 서브 화소를 나타내는 평면도이다. 도 25는 도 24의 N3-N3'선을 따라 자른 단면도이다. 도 26은 도 24의 N4-N4'선을 따라 자른 단면도이다.
도 24는 표시 장치(10)의 일 화소(PX)에 배치된 전극(RME; RME1, RME2, RME3, RME4)들, 뱅크 패턴(BP1, BP2, BP3)들과 하부 뱅크층(LBN), 복수의 발광 소자(ED)들 및 연결 전극(CNE; CNE1, CNE2, CNE3, CNE4, CNE5)의 평면 배치를 도시하고 있다. 도 25에서는 서로 다른 전극(RME)들 상에 배치된 발광 소자(ED; ED1, ED2, ED3, ED4)의 양 단부를 가로지르는 단면을 도시하고 있고, 도 26에서는 복수의 컨택부(CT1, CT2, CT3, CT4)들을 가로지르는 단면을 도시하고 있다.
도 24 내지 도 26을 참조하면, 일 실시예에 따른 표시 장치(10)는 더 많은 수의 전극(RME; RME1, RME2, RME3, RME4)들과 뱅크 패턴(BP1, BP2, BP3)들, 발광 소자(ED; ED1, ED2, ED3, ED4)들 및 연결 전극(CNE; CNE1, CNE2, CNE3, CNE4, CNE5)들을 포함할 수 있다. 본 실시예에 따른 표시 장치(10)는 각 서브 화소(SPXn) 당 더 많은 수의 전극과 발광 소자들을 포함하는 점에서 도 4의 실시예와 차이가 있다. 이하에서는 중복된 내용은 생략하고 차이점을 중심으로 설명하기로 한다.
뱅크 패턴(BP1, BP2, BP3)은 제1 뱅크 패턴(BP1)과 제2 뱅크 패턴(BP2) 사이에 배치된 제3 뱅크 패턴(BP3)을 더 포함할 수 있다. 제1 뱅크 패턴(BP1)은 발광 영역(EMA)의 중심에서 좌측에 배치되고, 제2 뱅크 패턴(BP2)은 발광 영역(EMA)의 중심에서 우측에 배치되며, 제3 뱅크 패턴(BP3)은 발광 영역(EMA)의 중심에 배치될 수 있다. 제3 뱅크 패턴(BP3)은 제1 뱅크 패턴(BP1) 및 제2 뱅크 패턴(BP2)보다 제2 방향(DR2)으로 측정된 폭이 더 클 수 있다. 각 뱅크 패턴(BP1, BP2, BP3)들 사이의 제2 방향(DR2)으로 이격된 간격은 각 전극(RME)들 사이의 간격보다 클 수 있다. 제1 뱅크 패턴(BP1)은 제1 전극(RME1)과 부분적으로 중첩하도록 배치되고, 제2 뱅크 패턴(BP2)은 제4 전극(RME4)과 부분적으로 중첩하도록 배치될 수 있다. 제3 뱅크 패턴(BP3)은 제2 전극(RME2) 및 제3 전극(RME3)과 부분적으로 중첩하도록 배치될 수 있다. 각 전극(RME)들은 적어도 일부분이 뱅크 패턴(BP1, BP2, BP3)들과 비중첩하도록 배치될 수 있다.
각 서브 화소(SPXn)마다 배치되는 복수의 전극(RME)은 제1 전극(RME1) 및 제2 전극(RME2)에 더하여 제3 전극(RME3)과 제4 전극(RME4)을 더 포함할 수 있다.
제3 전극(RME3)은 제1 전극(RME1)과 제2 전극(RME2) 사이에 배치되고, 제4 전극(RME4)은 제2 전극(RME2)을 사이에 두고 제3 전극(RME3)과 제2 방향(DR2)으로 이격되어 배치될 수 있다. 복수의 전극(RME)들은 서브 화소(SPXn)의 좌측으로부터 우측으로 갈수록 제1 전극(RME1), 제3 전극(RME3), 제2 전극(RME2) 및 제4 전극(RME4)이 순차적으로 배치될 수 있다. 각 전극(RME)들은 서로 제2 방향(DR2)으로 이격되어 대향할 수 있다. 복수의 전극(RME)들은 서브 영역(SA)의 분리부(ROP)에서 제1 방향(DR1)으로 인접한 다른 서브 화소(SPXn)의 전극(RME)들과 이격될 수 있다.
복수의 전극(RME)들 중, 제1 전극(RME1)과 제2 전극(RME2)은 각각 하부 뱅크층(LBN) 하부에 배치된 전극 컨택홀(CTD, CTS)을 통해 하부의 제1 도전 패턴(CDP1) 및 제2 전압 배선(VL2)과 접촉하는 반면, 제3 전극(RME3)과 제4 전극(RME4)은 그렇지 않을 수 있다.
제1 절연층(PAS1)은 상술한 실시예들과 유사한 구조로 배치될 수 있다. 제1 절연층(PAS1)은 표시 영역(DPA)에 전면적으로 배치되며, 복수의 전극(RME)들 및 뱅크 패턴(BP1, BP2, BP3)들을 덮을 수 있다.
복수의 발광 소자(ED)들은 뱅크 패턴(BP1, BP2, BP3)들 사이, 또는 서로 다른 전극(RME)들 상에 배치될 수 있다. 발광 소자(ED)들 중 일부는 제1 뱅크 패턴(BP1)과 제3 뱅크 패턴(BP3) 사이에 배치되고, 다른 일부는 제3 뱅크 패턴(BP3)과 제2 뱅크 패턴(BP2) 사이에 배치될 수 있다. 일 실시예에 따르면, 발광 소자(ED)는 제1 뱅크 패턴(BP1)과 제3 뱅크 패턴(BP3) 사이에 배치된 제1 발광 소자(ED1) 및 제3 발광 소자(ED3)와, 제3 뱅크 패턴(BP3)과 제2 뱅크 패턴(BP2) 사이에 배치된 제2 발광 소자(ED2) 및 제4 발광 소자(ED4)를 포함할 수 있다. 제1 발광 소자(ED1)와 제3 발광 소자(ED3)는 각각 제1 전극(RME1)과 제3 전극(RME3) 상에 배치되고, 제2 발광 소자(ED2)와 제4 발광 소자(ED4)는 각각 제2 전극(RME2)과 제4 전극(RME4) 상에 배치될 수 있다. 제1 발광 소자(ED1)와 제2 발광 소자(ED2)는 해당 서브 화소(SPXn)의 발광 영역(EMA)에서 하측, 또는 서브 영역(SA)에 인접하여 배치되고, 제3 발광 소자(ED3)와 제4 발광 소자(ED4)는 해당 서브 화소(SPXn)의 발광 영역(EMA)에서 상측에 인접하여 배치될 수 있다.
다만, 각 발광 소자(ED)들은 발광 영역(EMA)에서 배치된 위치에 따라 구분되는 것이 아니며, 후술하는 연결 전극(CNE)과의 연결 관계에 따라 구분된 것일 수 있다. 각 발광 소자(ED)들은 연결 전극(CNE)들의 배치 구조에 따라 양 단부가 접촉하는 연결 전극(CNE)이 서로 다를 수 있고, 접촉하는 연결 전극(CNE)의 종류에 따라 서로 다른 발광 소자(ED)들로 구분될 수 있다.
복수의 연결 전극(CNE)은 제1 전극(RME1) 상에 배치된 제1 연결 전극(CNE1) 및 제2 전극(RME2) 상에 배치된 제2 연결 전극(CNE2)에 더하여, 복수의 전극(RME)들에 걸쳐 배치된 제3 연결 전극(CNE3), 제4 연결 전극(CNE4) 및 제5 연결 전극(CNE5)을 더 포함할 수 있다.
도 4 내지 도 6의 실시예와 달리, 제1 연결 전극(CNE1)과 제2 연결 전극(CNE2)은 각각 제1 방향(DR1)으로 연장된 길이가 비교적 짧을 수 있다. 제1 연결 전극(CNE1)과 제2 연결 전극(CNE2)은 발광 영역(EMA)의 중심을 기준으로 하측에 배치될 수 있다. 제1 연결 전극(CNE1)과 제2 연결 전극(CNE2)은 발광 영역(EMA)과 해당 서브 화소(SPXn)의 서브 영역(SA)에 걸쳐 배치되고, 각각 서브 영역(SA)에 형성된 컨택부(CT1, CT2)를 통해 전극(RME)과 직접 접촉할 수 있다. 제1 연결 전극(CNE1)은 서브 영역(SA)에서 제1 절연층(PAS1), 제2 절연층(PAS2), 및 제3 절연층(PAS3)을 관통하는 제1 컨택부(CT1)를 통해 제1 전극(RME1)과 직접 접촉하고, 제2 연결 전극(CNE2)은 서브 영역(SA)에서 제1 절연층(PAS1), 제2 절연층(PAS2), 및 제3 절연층(PAS3)을 관통하는 제2 컨택부(CT2)를 통해 제2 전극(RME2)과 접촉할 수 있다.
제3 연결 전극(CNE3)은 제3 전극(RME3) 상에 배치된 제1 연장부(CN_E1), 제1 전극(RME1) 상에 배치된 제2 연장부(CN_E2), 및 제1 연장부(CN_E1)와 제2 연장부(CN_E2)를 연결하는 제1 연결부(CN_B1)를 포함할 수 있다. 제1 연장부(CN_E1)는 제1 연결 전극(CNE1)과 제2 방향(DR2)으로 이격 대향하고, 제2 연장부(CN_E2)는 제1 연결 전극(CNE1)과 제1 방향(DR1)으로 이격될 수 있다. 제1 연장부(CN_E1)는 해당 서브 화소(SPXn)의 발광 영역(EMA) 중 하측에 배치되며, 제2 연장부(CN_E2)는 발광 영역(EMA)의 상측에 배치될 수 있다. 제1 연장부(CN_E1)와 제2 연장부(CN_E2)는 발광 영역(EMA) 내에 배치될 수 있다. 제1 연결부(CN_B1)는 발광 영역(EMA)의 중심부에서 제1 전극(RME1) 및 제3 전극(RME3)에 걸쳐 배치될 수 있다. 제3 연결 전극(CNE3)은 대체로 제1 방향(DR1)으로 연장된 형상을 갖되, 제2 방향(DR2)으로 절곡되었다가 다시 제1 방향(DR1)으로 연장된 형상을 가질 수 있다.
제4 연결 전극(CNE4)은 제4 전극(RME4) 상에 배치된 제3 연장부(CN_E3), 제2 전극(RME2) 상에 배치된 제4 연장부(CN_E4), 및 제3 연장부(CN_E3)와 제4 연장부(CN_E4)를 연결하는 제2 연결부(CN_B2)를 포함할 수 있다. 제3 연장부(CN_E3)는 제2 연결 전극(CNE2)과 제2 방향(DR2)으로 이격 대향하며, 제4 연장부(CN_E4)는 제2 연결 전극(CNE2)과 제1 방향(DR1)으로 이격될 수 있다. 제3 연장부(CN_E3)는 해당 서브 화소(SPXn)의 발광 영역(EMA) 중 하측에 배치되며, 제4 연장부(CN_E4)는 발광 영역(EMA)의 상측에 배치될 수 있다. 제3 연장부(CN_E3)와 제4 연장부(CN_E4)는 발광 영역(EMA) 내에 배치될 수 있다. 제2 연결부(CN_B2)는 발광 영역(EMA)의 중심에 인접하여 제2 전극(RME2) 및 제4 전극(RME4)에 걸쳐 배치될 수 있다. 제4 연결 전극(CNE4)은 대체로 제1 방향(DR1)으로 연장된 형상을 갖되, 제2 방향(DR2)으로 절곡되었다가 다시 제1 방향(DR1)으로 연장된 형상을 가질 수 있다.
제5 연결 전극(CNE5)은 제3 전극(RME3) 상에 배치된 제5 연장부(CN_E5), 제4 전극(RME4) 상에 배치된 제6 연장부(CN_E6), 및 제5 연장부(CN_E5)와 제6 연장부(CN_E6)를 연결하는 제3 연결부(CN_B3)를 포함할 수 있다. 제5 연장부(CN_E5)는 제3 연결 전극(CNE3)의 제2 연장부(CN_E2)와 제2 방향(DR2)으로 이격 대향하고, 제6 연장부(CN_E6)는 제4 연결 전극(CNE4)의 제4 연장부(CN_E4)와 제2 방향(DR2)으로 이격 대향할 수 있다. 제5 연장부(CN_E5) 및 제6 연장부(CN_E6)는 각각 발광 영역(EMA)의 상측에 배치되고, 제3 연결부(CN_B3)는 제3 전극(RME3), 제2 전극(RME2) 및 제4 전극(RME4)에 걸쳐 배치될 수 있다. 제5 연결 전극(CNE5)은 평면도 상 제4 연결 전극(CNE4)의 제4 연장부(CN_E4)를 둘러싸는 형상으로 배치될 수 있다.
제3 연결 전극(CNE3)은 서브 영역(SA)에서 제1 절연층(PAS1), 및 제2 절연층(PAS2)을 관통하는 제3 컨택부(CT3)를 통해 제3 전극(RME3)과 직접 접촉하고, 제4 연결 전극(CNE4)은 서브 영역(SA)에서 제1 절연층(PAS1) 및 제2 절연층(PAS2)을 관통하는 제4 컨택부(CT4)를 통해 제4 전극(RME4)과 접촉할 수 있다.
다만, 이에 제한되지 않는다. 몇몇 실시예에서, 표시 장치(10)는 연결 전극(CNE)들 중 일부가 제3 도전층과 직접 연결될 수 있다. 예를 들어, 제1 타입 연결 전극인 제1 연결 전극(CNE1)과 제2 연결 전극(CNE2)은 각각 제3 도전층과 직접 연결되고, 전극(RME)과 전기적으로 연결되지 않을 수 있다. 제2 타입 연결 전극과 제3 타입 연결 전극도 전극(RME)과 전기적으로 연결되지 않으며, 발광 소자(ED)들과만 연결될 수도 있다.
제1 연결 전극(CNE1)과 제2 연결 전극(CNE2)은 각각 제3 도전층과 직접 연결된 전극(RME1, RME2)과 연결된 제1 타입 연결 전극이고, 제3 연결 전극(CNE3), 및 제4 연결 전극(CNE4)은 제3 도전층과 연결되지 않는 전극(RME3, RME4)과 연결된 제2 타입 연결 전극이며, 제5 연결 전극(CNE5)은 전극(RME)과 연결되지 않는 제3 타입 연결 전극일 수 있다. 제5 연결 전극(CNE5)은 전극(RME)과 연결되지 않고 발광 소자(ED)들과 접촉하며 다른 연결 전극(CNE)들과 함께 발광 소자(ED)들의 전기적 연결 회로를 구성할 수 있다.
제2 타입 연결 전극인 제3 연결 전극(CNE3)과 제4 연결 전극(CNE4)은 제1 방향(DR1)으로 연장된 전극 연장부들이 서로 제2 방향(DR2)으로 나란하지 않은 연결 전극들이고, 제3 타입 연결 전극인 제5 연결 전극(CNE5)은 제1 방향(DR1)으로 연장된 전극 연장부들이 서로 제2 방향(DR2)으로 나란한 연결 전극일 수 있다. 제3 연결 전극(CNE3)과 제4 연결 전극(CNE4)은 제1 방향(DR1)으로 연장되되 절곡된 형상을 갖고, 제5 연결 전극(CNE5)은 다른 연결 전극의 일부분을 둘러싸는 형상을 가질 수 있다.
연결 전극(CNE)들의 배치 구조에 대응하여 복수의 발광 소자(ED)들은 양 단부가 접촉하는 연결 전극(CNE)에 따라 서로 다른 발광 소자(ED)들로 구분될 수 있다. 제1 발광 소자(ED1) 및 제2 발광 소자(ED2)는 제1 단부가 제1 타입 연결 전극과 접촉하고 제2 단부가 제2 타입 연결 전극과 접촉할 수 있다. 제1 발광 소자(ED1)는 제1 연결 전극(CNE1) 및 제3 연결 전극(CNE3)과 접촉하고, 제2 발광 소자(ED2)는 제2 연결 전극(CNE2) 및 제4 연결 전극(CNE4)과 접촉할 수 있다. 제3 발광 소자(ED3) 및 제4 발광 소자(ED4)는 제1 단부가 제2 타입 연결 전극과 접촉하고 제2 단부가 제3 타입 연결 전극과 접촉할 수 있다. 제3 발광 소자(ED3)는 제3 연결 전극(CNE3) 및 제5 연결 전극(CNE5)과 접촉하고, 제4 발광 소자(ED4)는 제4 연결 전극(CNE4) 및 제5 연결 전극(CNE5)과 접촉할 수 있다.
복수의 발광 소자(ED)들은 복수의 연결 전극(CNE)들을 통해 서로 직렬로 연결될 수 있다. 본 실시예에 따른 표시 장치(10)는 각 서브 화소(SPXn)마다 더 많은 수의 발광 소자(ED)들을 포함하며 이들의 직렬 연결을 구성할 수 있어, 단위 면적 당 발광량이 더욱 증가할 수 있다.
도 27은 다른 실시예에 따른 표시 장치의 일 서브 화소를 나타내는 평면도이다. 도 28은 도 27의 N5-N5'선을 따라 자른 단면도이다. 도 29는 도 27의 N6-N6'선을 따라 자른 단면도이다. 도 30은 도 27의 N7-N7'선을 따라 자른 단면도이다.
도 27은 표시 장치(10)의 일 화소(PX)에 배치된 전극(RME; RME1, RME2)들, 뱅크 패턴(BP1, BP2)들과 하부 뱅크층(LBN), 복수의 발광 소자(ED)들 및 연결 전극(CNE; CNE1, CNE2, CNE3)의 평면 배치를 도시하고 있다. 도 28에서는 서로 다른 전극(RME)들 상에 배치된 발광 소자(ED; ED1, ED2)의 양 단부를 가로지르는 단면을 도시하고 있다. 도 29 및 도 30에서는 복수의 전극 컨택홀(CTD, CTS, CTA), 및 컨택부(CT1, CT2)들을 가로지르는 단면을 도시하고 있다.
도 27 내지 도 30을 참조하면, 일 실시예에 따른 표시 장치(10)는 전극(RME), 연결 전극(CNE) 및 뱅크 패턴(BP1, BP2)의 구조가 상술한 실시예들과 다를 수 있다. 이하에서는 상술한 실시예들과 중복된 내용은 생략하고 차이점을 중심으로 설명하기로 한다.
복수의 뱅크 패턴(BP1, BP2)들은 제1 방향(DR1)으로 연장된 형상을 갖되, 제2 방향(DR2)으로 측정된 폭이 서로 다를 수 있고, 어느 한 뱅크 패턴(BP1, BP2)은 제2 방향(DR2)으로 이웃한 서브 화소(SPXn)들에 걸쳐 배치될 수 있다. 예를 들어, 뱅크 패턴(BP1, BP2)들은 각 서브 화소(SPXn)의 발광 영역(EMA) 내에 배치된 제1 뱅크 패턴(BP1), 및 서로 다른 서브 화소(SPXn)들의 발광 영역(EMA)에 걸쳐 배치된 제2 뱅크 패턴(BP2)을 포함할 수 있다.
제1 뱅크 패턴(BP1)은 발광 영역(EMA)의 중심부에서 배치되고, 제2 뱅크 패턴(BP2)들은 제1 뱅크 패턴(BP1)을 사이에 두고 이와 이격되어 배치된다. 제1 뱅크 패턴(BP1)과 제2 뱅크 패턴(BP2)은 제2 방향(DR2)을 따라 서로 교대로 배치될 수 있다. 제1 뱅크 패턴(BP1)과 제2 뱅크 패턴(BP2)이 이격된 사이에는 발광 소자(ED)들이 배치될 수 있다.
제1 뱅크 패턴(BP1)과 제2 뱅크 패턴(BP2)은 제1 방향(DR1) 길이는 서로 동일하되, 제2 방향(DR2)으로 측정된 폭은 서로 다를 수 있다. 하부 뱅크층(LBN) 중 제1 방향(DR1)으로 연장된 부분은 제2 뱅크 패턴(BP2)과 두께 방향으로 중첩할 수 있다. 제1 뱅크 패턴(BP1)은 제1 전극(RME1)과 중첩하도록 배치되고, 제2 뱅크 패턴(BP2)은 제2 전극(RME2)의 전극 분지부(RM_B1, RM_B2)들 및 하부 뱅크층(LBN)과 중첩하도록 배치될 수 있다.
제1 뱅크 패턴(BP1)과 제2 뱅크 패턴(BP2)은 제1 방향(DR1) 길이는 서로 동일하되, 제2 방향(DR2)으로 측정된 폭은 서로 다를 수 있다. 하부 뱅크층(LBN) 중 제1 방향(DR1)으로 연장된 부분은 제2 뱅크 패턴(BP2)과 두께 방향으로 중첩할 수 있다. 뱅크 패턴(BP1, BP2)들은 표시 영역(DPA) 전면에서 섬형의 패턴으로 배치될 수 있다.
복수의 전극(RME)들은 각 서브 화소(SPXn)의 중심부에 배치된 제1 전극(RME1), 및 서로 다른 서브 화소(SPXn)들에 걸쳐 배치된 제2 전극(RME2)을 포함한다. 제1 전극(RME1)과 제2 전극(RME2)은 대체로 제1 방향(DR1)으로 연장된 형상을 갖되, 발광 영역(EMA)에 배치된 부분의 형상이 서로 다를 수 있다.
제1 전극(RME1)은 서브 화소(SPXn)의 중심에 배치되며, 발광 영역(EMA)에 배치된 부분은 제1 뱅크 패턴(BP1) 상에 배치될 수 있다. 제1 전극(RME1)은 서브 영역(SA)으로부터 제1 방향(DR1)으로 연장되어 다른 서브 화소(SPXn)의 서브 영역(SA)까지 연장될 수 있다. 제1 전극(RME1)은 제2 방향(DR2)으로 측정된 폭이 위치에 따라 달라지는 형상을 가질 수 있으며, 적어도 발광 영역(EMA)에서 제1 뱅크 패턴(BP1)과 중첩하는 부분은 제1 뱅크 패턴(BP1)보다 큰 폭을 가질 수 있다.
제2 전극(RME2)은 제1 방향(DR1)으로 연장된 부분과 발광 영역(EMA) 부근에서 분지된 부분들을 포함할 수 있다. 일 실시예에서, 제2 전극(RME2)은 제1 방향(DR1)으로 연장된 전극 줄기부(RM_S)와, 전극 줄기부(RM_S)로부터 분지되어 제2 방향(DR2)으로 절곡되었다가 다시 제1 방향(DR1)으로 연장된 복수의 전극 분지부(RM_B1, RM_B2)들을 포함할 수 있다. 전극 줄기부(RM_S)는 하부 뱅크층(LBN)의 제1 방향(DR1)으로 연장된 부분과 중첩하도록 배치되고, 서브 영역(SA)의 제2 방향(DR2) 일 측에 배치될 수 있다. 전극 분지부(RM_B1, RM_B2)들은 하부 뱅크층(LBN)의 제1 방향(DR1)으로 연장된 부분과 제2 방향(DR2)으로 연장된 부분에 배치된 전극 줄기부(RM_S)에서 분지되며, 서로 제2 방향(DR2) 양 측으로 절곡될 수 있다. 전극 분지부(RM_B1, RM_B2)들은 발광 영역(EMA)을 제1 방향(DR1)으로 가로지르며 배치되고, 다시 절곡되어 전극 줄기부(RM_S)에 통합되어 연결될 수 있다. 즉, 제2 전극(RME2)의 전극 분지부(RM_B1, RM_B2)들은 어느 한 서브 화소(SPXn)의 발광 영역(EMA)을 기준으로, 그 상측에서 분지되었다가 하측에서 다시 서로 연결될 수 있다.
제2 전극(RME2)은 제1 전극(RME1)의 좌측에 배치된 제1 전극 분지부(RM_B1)와 제1 전극(RME1)의 우측에 배치된 제2 전극 분지부(RM_B2)를 포함할 수 있다. 하나의 제2 전극(RME2)에 포함된 전극 분지부(RM_B1, RM_B2)들은 각각 제2 방향(DR2)으로 이웃한 서브 화소(SPXn)들의 발광 영역(EMA)에 배치되며, 하나의 서브 화소(SPXn)에는 서로 다른 제2 전극(RME2)의 전극 분지부(RM_B1, RM_B2)들이 배치될 수 있다. 제1 전극(RME1)을 기준으로 그 좌측에는 제2 전극(RME2)의 제1 전극 분지부(RM_B1)가 배치되고, 제1 전극(RME1)의 우측에는 다른 제2 전극(RME2)의 제2 전극 분지부(RM_B2)가 배치될 수 있다.
제2 전극(RME2)의 각 전극 분지부(RM_B1, RM_B2)들은 제2 뱅크 패턴(BP2)의 일 측과 중첩할 수 있다. 제1 전극 분지부(RM_B1)는 제1 뱅크 패턴(BP1)의 좌측에 배치된 제2 뱅크 패턴(BP2)과 부분적으로 중첩하고, 제2 전극 분지부(RM_B2)는 제1 뱅크 패턴(BP1)의 우측에 배치된 제2 뱅크 패턴(BP2)과 부분적으로 중첩할 수 있다. 제1 전극(RME1)은 양 측이 서로 다른 제2 전극(RME2)의 서로 다른 전극 분지부(RM_B1, RM_B2)와 이격 대향할 수 있고, 제1 전극(RME1)과 각 전극 분지부(RM_B1, RM_B2)들 사이의 간격은 서로 다른 뱅크 패턴(BP1, BP2)들 사이의 간격보다 작을 수 있다.
제1 전극(RME1)의 제2 방향(DR2)으로 측정된 폭은 제2 전극(RME2)의 전극 줄기부(RM_S) 및 전극 분지부(RM_B1, RM_B2)의 폭보다 클 수 있다. 제1 전극(RME1)은 제1 뱅크 패턴(BP1)보다 큰 폭을 갖고 양 측과 중첩하는 반면, 제2 전극(RME2)은 그 폭이 비교적 작게 형성되어 전극 분지부(RM_B1, RM_B2)들이 제2 뱅크 패턴(BP2)의 일 측과만 중첩할 수 있다.
제1 전극(RME1)은 하부 뱅크층(LBN)의 제2 방향(DR2)으로 연장된 부분과 중첩하는 부분에서 제1 전극 컨택홀(CTD)을 통해 제3 도전층의 제1 도전 패턴(CDP)과 접촉할 수 있다. 제2 전극(RME2)은 전극 줄기부(RM_S)에서 제2 전극 컨택홀(CTS)을 통해 제3 도전층의 제2 전압 배선(VL2)과 접촉할 수 있다. 제1 전극(RME1)은 서브 영역(SA)에 배치된 부분이 제1 컨택부(CT1)와 중첩하도록 배치되고, 제2 전극(RME2)은 전극 줄기부(RM_S)에서 제2 방향(DR2)으로 돌출되어 서브 영역(SA)에 배치된 부분을 포함하고, 상기 돌출된 부분에서 제2 컨택부(CT2)와 중첩할 수 있다.
제1 전극(RME1)과 제2 전극(RME2) 중 제1 전극(RME1)은 서브 영역(SA)의 분리부(ROP1, ROP2)까지 배치되는 반면, 제2 전극(RME2)은 서브 영역(SA)에서 분리되지 않을 수 있다. 하나의 제2 전극(RME2)은 복수의 전극 줄기부(RM_S)와 전극 분지부(RM_B1, RM_B2)들을 포함하여 제1 방향(DR1)으로 연장되며 각 서브 화소(SPXn)의 발광 영역(EMA) 부근에서 분지된 형상을 가질 수 있다. 제1 전극(RME1)은 각 서브 화소(SPXn)의 서로 다른 서브 영역(SA1, SA2)에 배치된 분리부(ROP1, ROP2)들 사이에 배치되며 발광 영역(EMA)을 가로질러 배치될 수 있다.
일 실시예에 따르면, 표시 장치(10)는 각 서브 화소(SPXn)의 복수의 서브 영역(SA1, SA2) 중, 제1 서브 영역(SA1)에 배치되어 서로 다른 서브 화소(SPXn)의 제1 전극(RME1)들 사이에 배치된 배선 연결 전극(EP)을 포함할 수 있다. 서브 화소(SPXn)의 제2 서브 영역(SA)에는 배선 연결 전극(EP)이 배치되지 않고, 제1 방향(DR1)으로 인접한 다른 서브 화소(SPXn)들의 제1 전극(RME1)이 서로 이격될 수 있다. 복수의 서브 화소(SPXn)들 중 도 27에 도시된 서브 화소(SPXn)는 배선 연결 전극(EP)이 배치된 제1 서브 영역(SA1)이 발광 영역(EMA)의 상측에 배치되고 제2 서브 영역(SA2)이 발광 영역(EMA)의 하측에 배치될 수 있다. 반면, 도 27의 서브 화소(SPXn)와 제1 방향(DR1)으로 인접한 서브 화소(SPXn)는 배선 연결 전극(EP)이 배치된 제1 서브 영역(SA1)이 발광 영역(EMA)의 하측에 배치되고 제2 서브 영역(SA2)이 발광 영역(EMA)의 상측에 배치될 수 있다.
제1 전극(RME1)은 제1 서브 영역(SA1)에서 제1 분리부(ROP1)를 사이에 두고 배선 연결 전극(EP)과 이격될 수 있다. 하나의 제1 서브 영역(SA1)에는 2개의 제1 분리부(ROP1)들이 배치될 수 있고, 배선 연결 전극(EP)은 하측 제1 분리부(ROP1)를 사이에 두고 해당 서브 화소(SPXn)에 배치되는 제1 전극(RME1)과 이격되고, 상측 제1 분리부(ROP1)를 사이에 두고 다른 서브 화소(SPXn)에 배치되는 제1 전극(RME1)과 이격될 수 있다. 제2 서브 영역(SA2)에는 하나의 제2 분리부(ROP2)가 배치되고, 서로 다른 제1 전극(RME1)들이 제1 방향(DR1)으로 이격될 수 있다.
일 실시예예서, 배선 연결 전극(EP)은 비아층(VIA)을 관통하는 제3 전극 컨택홀(CTA)을 통해 제3 도전층의 제1 전압 배선(VL1)과 연결될 수 있다. 제1 전극(RME1)은 배선 연결 전극(EP)과 연결된 상태로 형성되고, 발광 소자(ED)들을 배치하기 위해 인가되는 전기 신호는 제1 전압 배선(VL1)으로부터 배선 연결 전극(EP)을 통해 제1 전극(RME1)으로 인가될 수 있다. 발광 소자(ED)를 배치하는 공정은 제1 전압 배선(VL1) 및 제2 전압 배선(VL2)으로 신호가 인가되고, 이들은 각각 제1 전극(RME1)과 제2 전극(RME2)으로 전달될 수 있다.
한편, 제2 전극 컨택홀(CTS)은 후술하는 제3 전극 컨택홀(CTA)과 상대적인 배치가 다를 수 있다. 제2 전극 컨택홀(CTS)은 하부 뱅크층(LBN) 중 제2 서브 영역(SA2)을 둘러싸는 부분에 배치되고, 제3 전극 컨택홀(CTA)은 제1 서브 영역(SA1)에 배치될 수 있다. 이는 제2 전극 컨택홀(CTS) 및 제3 전극 컨택홀(CTA)이 각각 서로 다른 전압 배선(VL1, VL2)의 상면을 노출하므로, 그에 대응하여 각 전극 컨택홀의 위치가 결정된 것일 수 있다.
하부 뱅크층(LBN)은 상술한 실시예와 유사하게 발광 영역(EMA) 및 복수의 서브 영역(SA1, SA2)들을 둘러쌀 수 있다. 다만, 표시 장치(10)가 서로 구분되는 서브 영역(SA1, SA2)들을 포함하는 실시예에서, 하부 뱅크층(LBN)이 둘러싸는 영역들이 서로 구분될 수 있다. 하부 뱅크층(LBN)은 서로 다른 서브 영역(SA1, SA2)들을 둘러싸는 점을 제외하고는 상술한 실시예와 동일하다.
복수의 발광 소자(ED)들은 서로 다른 뱅크 패턴(BP1, BP2) 사이에서 서로 다른 전극(RME)들 상에 배치될 수 있다. 발광 소자(ED)는 양 단부가 제1 전극(RME1) 및 제2 전극(RME2)의 제2 전극 분지부(RM_B2)상에 배치된 제1 발광 소자(ED1), 및 양 단부가 제1 전극(RME1) 및 다른 제2 전극(RME2)의 제1 전극 분지부(RM_B1) 상에 배치된 제2 발광 소자(ED2)를 포함할 수 있다. 제1 발광 소자(ED1)들은 제1 전극(RME1)을 기준으로 우측에 배치되고, 제2 발광 소자(ED2)들은 제1 전극(RME1)을 기준으로 좌측에 배치될 수 있다. 제1 발광 소자(ED1)들은 제1 전극(RME1) 및 제2 전극(RME2) 상에 배치되고, 제2 발광 소자(ED2)들은 제1 전극(RME1) 및 제2 전극(RME2) 상에 배치될 수 있다.
복수의 연결 전극(CNE; CNE1, CNE2, CNE3)들은 제1 연결 전극(CNE1), 제2 연결 전극(CNE2), 및 제3 연결 전극(CNE3)을 포함할 수 있다.
제1 연결 전극(CNE1)은 제1 방향(DR1)으로 연장된 형상을 갖고 제1 전극(RME1) 상에 배치될 수 있다. 제1 연결 전극(CNE1) 중 제1 뱅크 패턴(BP1) 상에 배치된 부분은 제1 전극(RME1)과 중첩하고, 이로부터 제1 방향(DR1)으로 연장되어 하부 뱅크층(LBN)을 넘어 발광 영역(EMA)의 상측에 위치한 제1 서브 영역(SA1)까지 배치될 수 있다. 제1 연결 전극(CNE1)은 제1 서브 영역(SA1)에서 제1 컨택부(CT1)를 통해 제1 전극(RME1)과 접촉할 수 있다.
제2 연결 전극(CNE2)은 제1 방향(DR1)으로 연장된 형상을 갖고 제2 전극(RME2) 상에 배치될 수 있다. 제2 연결 전극(CNE2) 중 제2 뱅크 패턴(BP2) 상에 배치된 부분은 제2 전극(RME2)과 중첩하고, 이로부터 제1 방향(DR1)으로 연장되어 하부 뱅크층(LBN)을 넘어 발광 영역(EMA)의 상측에 위치한 제1 서브 영역(SA1)까지 배치될 수 있다. 제2 연결 전극(CNE2)은 제1 서브 영역(SA1)에서 제2 컨택부(CT2)를 통해 제2 전극(RME2)과 접촉할 수 있다.
한편, 도 27의 서브 화소(SPXn)와 제1 방향(DR1)으로 인접한 서브 화소(SPXn)에서는 제1 연결 전극(CNE1)과 제2 연결 전극(CNE2)이 각각 제2 서브 영역(SA2)에 배치된 컨택부(CT1, CT2)들을 통해 각각 제1 전극(RME1)과 제2 전극(RME2)에 접촉할 수 있다.
제3 연결 전극(CNE3)은 제1 방향(DR1)으로 연장된 연장부(CN_E1, CN_E2)들, 및 연장부(CN_E1, CN_E2)들을 연결하는 제1 연결부(CN_B1)를 포함할 수 있다. 제1 연장부(CN_E1)는 발광 영역(EMA) 내에서 제1 연결 전극(CNE1)과 대향하며 제2 전극(RME2)의 제2 전극 분지부(RM_B2) 상에 배치되고, 제2 연장부(CN_E2)는 발광 영역(EMA) 내에서 제2 연결 전극(CNE2)과 대향하며 제1 전극(RME1) 상에 배치된다. 제1 연결부(CN_B1)는 발광 영역(EMA)의 하측에 배치된 하부 뱅크층(LBN) 상에서 제2 방향(DR2)으로 연장되어 제1 연장부(CN_E1) 및 제2 연장부(CN_E2)를 연결할 수 있다. 제3 연결 전극(CNE3)은 발광 영역(EMA) 및 하부 뱅크층(LBN) 상에 배치되며, 전극(RME)과 직접 연결되지 않을 수 있다. 제1 연장부(CN_E1) 하부에 배치된 제2 전극 분지부(RM_B2)는 제2 전압 배선(VL2)과 전기적으로 연결되되, 제2 전극 분지부(RM_B2)로 인가된 제2 전원 전압은 제3 연결 전극(CNE3)에 전달되지 않을 수 있다.
도 31은 다른 실시예에 따른 표시 장치의 단면도이다. 도 32는 도 31의 표시 장치의 외곽부를 나타내는 단면도이다.
도 31 및 도 32를 참조하면, 일 실시예에 따른 표시 장치(10_7)는 도 2 내지 도 6을 참조하여 상술한 표시 장치(10)와 달리, 유기 발광 소자를 포함할 수 있다. 표시 장치(10_6)는 비아층(VIA) 상에 배치되는 뱅크 패턴(BP1, BP2), 복수의 전극(RME)들, 발광 소자(ED)들, 및 연결 전극(CNE)들이 다른 층들 또는 전극들로 대체될 수 있다. 이하에서는 도 2 내지 도 6의 실시예와 중복되는 내용은 생략하고, 차이점을 중심으로 설명하기로 한다.
표시 장치(10_6)는 비아층(VIA) 상에 배치된 복수의 애노드 전극(AE1, AE2, AE3), 화소 정의막(150), 유기층(OL), 및 캐소드 전극(CE)을 포함할 수 있다. 또한, 표시 장치(10_6)는 캐소드 전극(CE) 상에 배치된 봉지층(170)을 포함할 수 있다.
복수의 애노드 전극(AE1, AE2, AE3)들은 비아층(VIA) 상에 배치될 수 있다. 제1 애노드 전극(AE1)은 제1 서브 화소(SPX1)에 배치되고, 제2 애노드 전극(AE2)은 제2 서브 화소(SPX2)에 배치되며, 제3 애노드 전극(AE3)은 제3 서브 화소(SPX3)에 배치될 수 있다.
몇몇 실시예에서 제1 애노드 전극(AE1), 제2 애노드 전극(AE2) 및 제3 애노드 전극(AE3)의 폭 또는 면적은 서로 상이할 수 있다. 예시적으로 제1 애노드 전극(AE1)의 폭은 제2 애노드 전극(AE2)의 폭보다 크고, 제2 애노드 전극(AE2)의 폭은 제1 애노드 전극(AE1)의 폭보다 작되 제3 애노드 전극(AE3)의 폭보다 클 수도 있다. 또는 제1 애노드 전극(AE1)의 면적은 제2 애노드 전극(AE2)의 면적보다 크고, 제2 애노드 전극(AE2)의 면적은 제1 애노드 전극(AE1)의 면적보다 작되 제3 애노드 전극(AE3)의 면적보다 클 수도 있다. 다만, 이에 제한되는 것은 아니며, 제1 애노드 전극(AE1)의 면적은 제2 애노드 전극(AE2)의 면적보다 작고, 제3 애노드 전극(AE3)의 면적은 제2 애노드 전극(AE2)의 면적 및 제1 애노드 전극(AE1)의 면적보다 클 수도 있다. 또는 경우에 따라서 제1 애노드 전극(AE1), 제2 애노드 전극(AE2) 및 제3 애노드 전극(AE3)의 폭 또는 면적은 서로 실질적으로 동일할 수도 있다.
제1 애노드 전극(AE1), 제2 애노드 전극(AE2) 및 제3 애노드 전극(AE3)은 반사율이 높은 재료를 포함할 수 있다. 예를 들어, 제1 애노드 전극(AE1), 제2 애노드 전극(AE2) 및 제3 애노드 전극(AE3)은 Ag, Mg, Al, Pt, Pd, Au, Ni, Nd, Ir 및 Cr와 같은 금속을 포함하는 금속층일 수 있다. 다른 실시예에서는, 제1 애노드 전극(AE1), 제2 애노드 전극(AE2) 및 제3 애노드 전극(AE3)은 상기 금속층 위에 적층된 금속 산화물층을 더 포함할 수 있다. 예시적인 실시예에서 제1 애노드 전극(AE1), 제2 애노드 전극(AE2) 및 제3 애노드 전극(AE3)은 ITO/Ag, Ag/ITO, ITO/Mg, ITO/MgF의 이중층 구조 또는 ITO/Ag/ITO와 같은 다중층의 구조를 가질 수도 있다.
화소 정의막(150)은 제1 애노드 전극(AE1), 제2 애노드 전극(AE2) 및 제3 애노드 전극(AE3) 상에는 배치될 수 있다. 화소 정의막(150)은 제1 애노드 전극(AE1)을 노출하는 개구부, 제2 애노드 전극(AE2)을 노출하는 개구부 및 제3 애노드 전극(AE3)을 노출하는 개구부를 포함할 수 있다.
몇몇 실시예에서 화소 정의막(150)은 아크릴계 수지(polyacrylates resin), 에폭시 수지(epoxy resin), 페놀 수지(phenolic resin), 폴리아미드계 수지(polyamides resin), 폴리이미드계 수지(polyimides rein), 불포화 폴리에스테르계 수지(unsaturated polyesters resin), 폴리페닐렌계 수지(poly phenylenethers resin), 폴리페닐렌설파이드계 수지(polyphenylenesulfides resin) 또는 벤조사이클로부텐(benzocyclobutene, BCB) 등의 유기 절연 물질을 포함할 수 있다.
유기층(OL)은 제1 애노드 전극(AE1), 제2 애노드 전극(AE2) 및 제3 애노드 전극(AE3) 상에 배치될 수 있다. 몇몇 실시예에서 유기층(OL)은 복수의 서브 화소(SPXn)들 및 이들의 경계에 걸쳐 형성된 연속된 막의 형상을 가질 수 있다.
캐소드 전극(CE)은 유기층(OL) 상에 배치될 수 있다. 몇몇 실시예에서 캐소드 전극(CE)은 반투과성 또는 투과성을 가질 수 있다. 캐소드 전극(CE)이 상기 반투과성을 갖는 경우에, 캐소드 전극(CE)은 Ag, Mg, Cu, Al, Pt, Pd, Au, Ni, Nd, Ir, Cr, Li, Ca, LiF/Ca, LiF/Al, Mo, Ti 또는 이들의 화합물이나 혼합물, 예를 들어 Ag와 Mg의 혼합물을 포함할 수 있다. 또한, 캐소드 전극(CE)의 두께가 수십 내지 수백 옹스트롬인 경우에, 캐소드 전극(CE)은 반투과성을 가질 수 있다.
캐소드 전극(CE)이 투과성을 갖는 경우, 캐소드 전극(CE)은 투명한 도전성 산화물(transparent conductive oxide, TCO)을 포함할 수 있다. 예를 들면, 캐소드 전극(CE)은 WxOx(tungsten oxide), TiO2(Titanium oxide), ITO(indium tin oxide), IZO(indium zinc oxide), ZnO(zinc oxide), ITZO(indium tin zinc oxide), MgO(magnesium oxide) 등을 포함할 수 있다.
제1 애노드 전극(AE1), 유기층(OL) 및 캐소드 전극(CE)은 제1 유기 발광 소자(ED1)를 구성하고, 제2 애노드 전극(AE2), 유기층(OL) 및 캐소드 전극(CE)은 제2 유기 발광 소자(ED2)를 구성하고, 제3 애노드 전극(AE3), 유기층(OL) 및 캐소드 전극(CE)은 제3 유기 발광 소자(ED3)를 구성할 수 있다. 각 유기 발광 소자(ED1, ED2, ED3)에서 방출된 광은 그 상부의 컬러 제어 구조물(TPL, WCL1, WCL2)로 입사될 수 있다.
봉지층(170)은 발광 소자(ED)들 상에서 제3 절연층(PAS3)과 연결 전극(CNE1, CNE2)들을 덮도록 배치될 수 있다. 봉지층(170)은 제1 기판(SUB) 상에 전면적으로 배치되며, 제1 기판(SUB) 상에 배치된 부재들을 완전하게 커버할 수 있다.
봉지층(170)은 제3 절연층(PAS3) 상에 순차적으로 적층된 제1 봉지층(171), 제2 봉지층(173) 및 제3 봉지층(175)을 포함할 수 있다. 제1 봉지층(171)과 제3 봉지층(175)은 무기물 절연성 물질을 포함하고, 제2 봉지층(173)은 유기물 절연성 물질을 포함할 수 있다. 예를 들어, 제1 봉지층(171)과 제3 봉지층(175)은 각각 실리콘 질화물, 알루미늄 질화물, 지르코늄 질화물, 티타늄 질화물, 하프늄 질화물, 탄탈륨 질화물, 실리콘 산화물, 알루미늄 산화물, 티타늄 산화물, 주석 산화물, 세륨 산화물, 실리콘 산질화물(SiOxNy), 리튬 플로라이드 등 중에서 적어도 어느 하나를 포함할 수 있다. 제2 봉지층(173)은 아크릴계 수지, 메타크릴계 수지, 폴리이소프렌, 비닐계 수지, 에폭시계 수지, 우레탄계 수지, 셀룰로오스계 수지 및 페릴렌계 수지 등 중에서 적어도 어느 하나를 포함할 수 있다. 다만, 봉지층(170)의 구조 및 재료가 상술한 바에 제한되지 않으며, 그 적층 구조나 재료는 다양하게 변형될 수 있다.
제1 뱅크(BNL1) 및 컬러 제어 구조물(TPL, WCL1, WCL2)들은 각각 봉지층(170) 상에 배치될 수 있다. 제1 뱅크(BNL1)는 봉지층(170) 상에서 화소 정의막(150)과 중첩하도록 배치되고, 컬러 제어 구조물(TPL, WCL1, WCL2)들은 봉지층(170) 상에서 제1 뱅크(BNL1)가 둘러싸는 영역 내에 배치될 수 있다. 제1 뱅크(BNL1) 및 컬러 제어 구조물(TPL, WCL1, WCL2) 상에는 상술한 바와 동일하게 캡핑층(CPL1, CPL2)들, 저굴절층(LRL), 평탄화층(PNL), 차광 부재(BM), 컬러 필터층(CFL) 및 오버코트층(OC)이 배치될 수 있다.
표시 장치(10_6)가 유기 발광 소자(ED1, ED2, ED3)들을 포함하는 실시예에서, 비표시 영역(NDA)의 제2 뱅크(BNL2)와 제3 뱅크(BNL3)는 각각 봉지층(170)의 제3 봉지층(175) 상에 직접 배치될 수 있다. 제1 뱅크(BNL1)와 제2 뱅크(BNL2) 사이에 배치된 제1 골짜기부(VA1)의 내측 측벽 상에는 제1 봉지층(171)이 직접 배치되고, 제1 골짜기부(VA1)에 의한 단차는 제2 봉지층(173)에 의해 채워질 수도 있다. 또한, 제1 캡핑층(CPL1) 중 일부는 봉지층(170)의 제3 봉지층(175) 상에 직접 배치될 수 있다. 다만, 이에 제한되지 않는다.
도 33은 다른 실시예에 따른 표시 장치의 외곽부를 나타내는 단면도이다.
도 33을 참조하면, 일 실시예에 따른 표시 장치(10_8)는 오버코트층(OC) 상에 배치된 상부 커버층(UCL)을 더 포함할 수 있다. 상부 커버층(UCL)은 표시 장치(10_8)의 최상층에 배치되어 표시 장치(10_8)를 외부 충격으로부터 보호하거나, 표시 장치(10_8)에서 출사되거나 외부에서 입사되는 광에 대한 광학적 기능을 수행할 수 있다. 일 예로, 상부 커버층(UCL)은 외부광 반사로 인한 시인성 저하를 방지하는 광학 필름일 수 있다. 상부 커버층(UCL)이 광학 필름인 실시예에서, 상부 커버층(UCL)은 외상차 지연 필름과 이를 보호하는 코팅층을 포함할 수 있다. 상부 커버층(UCL)은 트리아세틸 셀룰로오스 등의 셀룰로오스 수지, 폴리에스테르 수지 등으로 이루어진 층을 포함할 수 있지만, 이에 제한되지 않는다.
상부 커버층(UCL)은 오버코트층(OC) 상에서 표시 장치(10_8)은 표시 영역(DPA) 및 비표시 영역(NDA) 상에 배치될 수 있다. 상부 커버층(UCL)은 평면도 상 제1 기판(SUB)과 유사한 면적을 가질 수 있고, 도면에 도시된 바와 같이 표시 영역(DPA)과 비표시 영역(NDA)을 완전히 덮을 수 있을 수 있다. 다만, 이에 제한되지 않으며, 상부 커버층(UCL)은 표시 영역(DPA)만 덮거나, 표시 영역(DPA)과 비표시 영역(NDA)의 일부분 만을 덮을 수도 있다.
상부 커버층(UCL)이 비표시 영역(NDA)을 완전히 덮도록 배치된 실시예에서, 상부 커버층(UCL)의 하부에는 공간이 형성될 수 있다. 표시 장치(10_8)의 최외곽에 제2 뱅크(BNL2)와 제3 뱅크(BNL3)가 배치된 부분은 오버코트층(OC)보다 높이가 낮을 수 있고, 상부 커버층(UCL)과 제2 뱅크(BNL2) 및 제3 뱅크(BNL3) 사이에 공간이 형성될 수 있다. 상기 공간은 충진 물질로 채워질 수 있으나, 이에 제한되지 않는다. 상부 커버층(UCL)의 하부 공간에 충진 물질이 채워지지 않고 공기층이 형성될 수도 있다.
이상 첨부된 도면을 참조하여 본 발명의 실시예들을 설명하였지만, 본 발명이 속하는 기술분야에서 통상의 지식을 가진 자는 본 발명의 그 기술적 사상이나 필수적인 특징을 변경하지 않고서 다른 구체적인 형태로 실시될 수 있다는 것을 이해할 수 있을 것이다. 그러므로 이상에서 기술한 실시예들은 모든 면에서 예시적인 것이며 한정적이 아닌 것으로 이해해야만 한다.

Claims (20)

  1. 표시 영역 및 상기 표시 영역을 둘러싸는 비표시 영역을 포함하는 제1 기판;
    상기 표시 영역에서 상기 제1 기판 상에 배치된 복수의 발광 소자들을 포함하는 복수의 서브 화소들;
    상기 표시 영역에서 상기 서브 화소들을 둘러싸는 제1 뱅크;
    상기 복수의 서브 화소들의 상기 발광 소자 상에서 상기 제1 뱅크가 둘러싸는 영역 내에 배치된 복수의 컬러 제어 구조물들;
    상기 컬러 제어 구조물들 상에 배치된 복수의 컬러 필터층들;
    상기 제1 뱅크와 이격되어 배치되고, 상기 비표시 영역에서 상기 표시 영역을 둘러싸는 제2 뱅크; 및
    상기 제2 뱅크 상에 배치된 복수의 컬러 댐들을 포함하고,
    상기 컬러 댐은 상기 제2 뱅크 중 상기 표시 영역의 제1 측에 배치된 제1 부분 상에 배치된 제1 컬러 댐, 및 상기 제2 뱅크 중 상기 표시 영역의 상기 제1 측의 반대편 제2 측에 배치된 제2 부분 상에 배치된 제2 컬러 댐을 포함하고,
    상기 제1 컬러 댐과 상기 제2 컬러 댐은 서로 다른 재료를 포함하는 표시 장치.
  2. 제1 항에 있어서,
    상기 복수의 서브 화소는 제1 서브 화소, 및 상기 제1 서브 화소와 일 방향으로 이격된 제2 서브 화소를 포함하고,
    상기 복수의 컬러 제어 구조물은 상기 제1 서브 화소에 배치된 제1 파장 변환층, 및 상기 제2 서브 화소에 배치된 투광층을 포함하고,
    상기 복수의 컬러 필터층은 상기 제1 파장 변환층 상에 배치된 제1 컬러 필터층, 및 상기 투광층 상에 배치된 제2 컬러 필터층을 포함하는 표시 장치.
  3. 제2 항에 있어서,
    상기 제1 컬러 댐과 상기 제2 컬러 댐은 상기 일 방향으로 이격되고,
    상기 표시 영역은 상기 제1 컬러 댐과 상기 제2 컬러 댐 사이에 배치되고,
    상기 제1 컬러 댐은 상기 제1 컬러 필터층과 동일한 재료를 포함하고,
    상기 제2 컬러 댐은 상기 제2 컬러 필터층과 동일한 재료를 포함하는 표시 장치.
  4. 제3 항에 있어서,
    상기 서브 화소는 상기 제1 서브 화소와 상기 제2 서브 화소 사이에 배치된 제3 서브 화소를 더 포함하고,
    상기 복수의 컬러 제어 구조물은 상기 제3 서브 화소에 배치된 제2 파장 변환층을 더 포함하고,
    상기 복수의 컬러 필터층은 상기 제2 파장 변환층 상에 배치된 제3 컬러 필터층을 더 포함하며,
    상기 표시 장치는 상기 제1 컬러 댐 상에 배치된 제3 컬러 댐을 더 포함하고,
    상기 제3 컬러 댐과 상기 제3 컬러 필터층은 동일한 재료를 포함하는 표시 장치.
  5. 제4 항에 있어서,
    상기 제3 컬러 댐의 폭은 상기 제1 컬러 댐의 폭보다 크고,
    상기 제1 컬러 댐의 외면은 상기 제3 컬러 댐에 의해 덮이는 표시 장치.
  6. 제4 항에 있어서,
    상기 제1 뱅크와 중첩하는 복수의 컬러 패턴들을 더 포함하고,
    상기 컬러 패턴은 상기 제1 컬러 필터층과 동일한 재료를 포함하는 제1 컬러 패턴, 상기 제2 컬러 필터층과 동일한 재료를 포함하는 제2 컬러 패턴, 및 상기 제3 컬러 필터층과 동일한 재료를 포함하는 제3 컬러 패턴을 포함하고,
    상기 제1 컬러 패턴은 상기 제2 컬러 필터층 및 상기 제3 컬러 필터층과 각각 평면도 상 중첩하는 표시 장치.
  7. 제2 항에 있어서,
    상기 제1 컬러 댐과 상기 제2 컬러 댐은 상기 일 방향으로 이격되고,
    상기 표시 영역은 상기 제1 컬러 댐과 상기 제2 컬러 댐 사이에 배치되고,
    상기 제1 컬러 댐은 상기 제2 컬러 필터층과 동일한 재료를 포함하고
    상기 제2 컬러 댐은 상기 제1 컬러 필터층과 동일한 재료를 포함하는 표시 장치.
  8. 제1 항에 있어서,
    상기 복수의 컬러 제어 구조물들, 상기 제1 뱅크 및 상기 제2 뱅크 상에 배치된 제1 캡핑층;
    상기 제1 캡핑층 상에 배치된 저굴절층; 및
    상기 저굴절층 상에 배치된 제2 캡핑층을 더 포함하고,
    상기 제1 컬러 댐 및 상기 제2 컬러 댐은 상기 제2 캡핑층 상에 배치된 표시 장치.
  9. 제8 항에 있어서,
    상기 제2 캡핑층과 상기 복수의 컬러 필터층 사이에 배치된 평탄화층을 더 포함하고,
    상기 제1 컬러 댐 및 상기 제2 컬러 댐은 각각 상기 제2 뱅크 상에서 상기 평탄화층 상에 직접 배치된 표시 장치.
  10. 제9 항에 있어서,
    상기 평탄화층 상에 배치되며 상기 제1 뱅크와 중첩하는 차광 부재; 및
    상기 차광 부재와 상기 복수의 컬러 필터층 상에 배치된 오버코트층을 더 포함하는 표시 장치.
  11. 제8 항에 있어서,
    상기 제1 기판 상에서 상기 표시 영역 및 상기 비표시 영역에 배치된 비아층;
    상기 비아층 상에 배치되고 상기 비표시 영역에서 상기 제2 뱅크와 이격되어 상기 제2 뱅크를 둘러싸는 제3 뱅크; 및
    상기 비표시 영역에서 상기 제1 뱅크와 상기 제2 뱅크 사이에 배치되고 상기 비아층을 관통하는 제1 골짜기부를 포함하는 표시 장치.
  12. 제11 항에 있어서,
    상기 제1 컬러 댐은 복수개 배치되어 상기 제2 뱅크 및 상기 제3 뱅크 중 상기 표시 영역의 상기 제1 측에 배치된 부분 상에 배치되고,
    상기 제2 컬러 댐은 복수개 배치되어 상기 제2 뱅크 및 상기 제3 뱅크 중 상기 표시 영역의 상기 제2 측에 배치된 부분 상에 배치된 표시 장치.
  13. 제11 항에 있어서,
    상기 제1 뱅크와 상기 제1 골짜기부 사이에서 상기 비아층 상에 직접 배치된 복수의 뱅크 격벽들을 더 포함하는 표시 장치.
  14. 제8 항에 있어서,
    상기 제1 뱅크 및 상기 제2 뱅크는 각각 기저층, 및 상기 기저층 상에 배치된 상부층을 포함하고,
    상기 상부층은 상기 기저층보다 큰 폭을 갖는 표시 장치.
  15. 제1 항에 있어서,
    상기 서브 화소들은 일 방향으로 연장되고 서로 이격된 복수의 전극들을 포함하고,
    상기 복수의 발광 소자들은 서로 이격된 복수의 전극들 상에 배치된 표시 장치.
  16. 제1 항에 있어서,
    상기 발광 소자는 상기 제1 기판 상에 배치된 제1 전극, 상기 제1 전극 상에 배치된 유기층, 및 상기 유기층 상에 배치된 제2 전극을 포함하는 표시 장치.
  17. 표시 영역, 및 상기 표시 영역을 둘러싸는 비표시 영역;
    상기 표시 영역에 배치되고 제1 방향, 및 상기 제1 방향과 교차하는 제2 방향으로 배열된 복수의 서브 화소들로서, 제1 전극, 상기 제1 전극과 이격된 제2 전극, 및 제1 단부와 제2 단부가 상기 제1 전극과 상기 제2 전극 상에 놓이는 복수의 발광 소자들을 포함하는 서브 화소들;
    상기 표시 영역에서 상기 제1 방향 및 상기 제2 방향으로 연장되고, 상기 복수의 서브 화소들을 둘러싸는 제1 뱅크;
    상기 제1 뱅크가 둘러싸는 영역 내에 배치된 복수의 컬러 제어 구조물들;
    상기 컬러 제어 구조물들 상에 배치된 복수의 컬러 필터층들;
    상기 비표시 영역에서 상기 제1 뱅크와 이격되어 상기 제1 뱅크를 둘러싸도록 배치된 제1 골짜기부;
    상기 비표시 영역에서 상기 제1 골짜기부와 이격되어 상기 제1 골짜기부를 둘러싸도록 배치된 제2 뱅크;
    상기 비표시 영역에서 상기 제2 뱅크와 이격되어 상기 제2 뱅크를 둘러싸도록 배치된 제3 뱅크;
    상기 비표시 영역 중 상기 표시 영역의 상기 제2 방향 제1 측에 인접한 제1 댐 영역에서 상기 제1 방향으로 연장된 복수의 제1 컬러 댐들; 및
    상기 비표시 영역 중 상기 표시 영역의 상기 제2 방향 제2 측에 인접한 제2 댐 영역에서 상기 제1 방향으로 연장되어 배치된 복수의 제2 컬러 댐들을 포함하고,
    상기 복수의 제1 컬러 댐과 상기 복수의 제2 컬러 댐은 서로 다른 재료를 포함하는 표시 장치.
  18. 제17 항에 있어서,
    상기 복수의 제1 컬러 댐은 상기 제1 댐 영역에 배치된 상기 제2 뱅크 및 상기 제3 뱅크와 중첩하고,
    상기 복수의 제2 컬러 댐은 상기 제2 댐 영역에 배치된 상기 제2 뱅크 및 상기 제3 뱅크와 중첩하는 표시 장치.
  19. 제17 항에 있어서,
    상기 복수의 컬러 필터층은 복수의 제1 컬러 필터층들, 상기 복수의 제1 컬러 필터층들과 상기 제2 방향으로 이격된 복수의 제2 컬러 필터층들, 및
    상기 복수의 제2 컬러 필터층들과 상기 제2 방향으로 이격된 복수의 제3 컬러 필터층들을 포함하고,
    상기 제1 컬러 필터층, 상기 제2 컬러 필터층, 및 상기 제3 컬러 필터층은 상기 제2 방향을 따라 인접하여 배치되고,
    상기 복수의 제1 컬러 댐은 상기 제3 컬러 필터층과 동일한 재료를 포함하고
    상기 복수의 제2 컬러 댐은 상기 제1 컬러 필터층과 동일한 재료를 포함하는 표시 장치.
  20. 제19 항에 있어서,
    상기 제2 컬러 댐 상에 배치된 제3 컬러 댐을 더 포함하고,
    상기 제3 컬러 댐은 상기 제2 컬러 필터층과 동일한 재료를 포함하는 표시 장치.
PCT/KR2022/020429 2021-12-16 2022-12-15 표시 장치 WO2023113489A1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
EP22907956.1A EP4451354A1 (en) 2021-12-16 2022-12-15 Display device

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
KR1020210180238A KR20230092041A (ko) 2021-12-16 2021-12-16 표시 장치
KR10-2021-0180238 2021-12-16

Publications (1)

Publication Number Publication Date
WO2023113489A1 true WO2023113489A1 (ko) 2023-06-22

Family

ID=86744368

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/KR2022/020429 WO2023113489A1 (ko) 2021-12-16 2022-12-15 표시 장치

Country Status (5)

Country Link
US (1) US20230197763A1 (ko)
EP (1) EP4451354A1 (ko)
KR (1) KR20230092041A (ko)
CN (1) CN116267005A (ko)
WO (1) WO2023113489A1 (ko)

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20190206960A1 (en) * 2017-12-29 2019-07-04 Lg Display Co., Ltd. Electroluminescent display device
KR20200136533A (ko) * 2019-05-27 2020-12-08 삼성디스플레이 주식회사 표시 장치, 컬러 필터용 포토 마스크 및 표시 장치의 제조 방법
KR20210052618A (ko) * 2019-10-29 2021-05-11 삼성디스플레이 주식회사 표시 장치 및 그 제조 방법
KR20210095774A (ko) * 2020-01-23 2021-08-03 삼성디스플레이 주식회사 표시 장치
KR20210142038A (ko) * 2020-05-14 2021-11-24 삼성디스플레이 주식회사 표시 장치 및 표시 장치의 제조 방법

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20190206960A1 (en) * 2017-12-29 2019-07-04 Lg Display Co., Ltd. Electroluminescent display device
KR20200136533A (ko) * 2019-05-27 2020-12-08 삼성디스플레이 주식회사 표시 장치, 컬러 필터용 포토 마스크 및 표시 장치의 제조 방법
KR20210052618A (ko) * 2019-10-29 2021-05-11 삼성디스플레이 주식회사 표시 장치 및 그 제조 방법
KR20210095774A (ko) * 2020-01-23 2021-08-03 삼성디스플레이 주식회사 표시 장치
KR20210142038A (ko) * 2020-05-14 2021-11-24 삼성디스플레이 주식회사 표시 장치 및 표시 장치의 제조 방법

Also Published As

Publication number Publication date
US20230197763A1 (en) 2023-06-22
CN116267005A (zh) 2023-06-20
KR20230092041A (ko) 2023-06-26
EP4451354A1 (en) 2024-10-23

Similar Documents

Publication Publication Date Title
WO2021149863A1 (ko) 표시 장치
WO2021162180A1 (ko) 표시 장치
WO2021125704A1 (ko) 표시 장치
WO2021242074A1 (ko) 표시 장치
WO2022025395A1 (ko) 표시 장치
WO2021235689A1 (ko) 표시 장치
WO2022019547A1 (ko) 표시 장치
WO2022154517A1 (ko) 표시 장치
WO2022164168A1 (ko) 발광 소자, 발광 소자를 포함하는 발광 소자 유닛, 및 표시 장치
WO2022131794A1 (ko) 표시 장치
WO2022045698A1 (ko) 표시 장치
WO2022030763A1 (ko) 표시 장치
WO2023008846A1 (ko) 표시 장치
WO2022146131A1 (ko) 표시 장치
WO2023003320A1 (ko) 표시 장치
WO2022092880A1 (ko) 표시 장치
WO2022240097A1 (ko) 표시 장치
WO2022055297A1 (ko) 표시 장치
WO2022260303A1 (ko) 표시 장치
WO2022139401A1 (ko) 표시 장치
WO2022182100A1 (ko) 표시 장치 및 이의 제조 방법
WO2022149813A1 (ko) 표시 장치
WO2023113489A1 (ko) 표시 장치
WO2021033843A1 (ko) 표시 장치
WO2022265343A1 (ko) 표시 장치

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 22907956

Country of ref document: EP

Kind code of ref document: A1

WWE Wipo information: entry into national phase

Ref document number: 2022907956

Country of ref document: EP

NENP Non-entry into the national phase

Ref country code: DE

ENP Entry into the national phase

Ref document number: 2022907956

Country of ref document: EP

Effective date: 20240716