WO2022225281A1 - 표시 장치 - Google Patents
표시 장치 Download PDFInfo
- Publication number
- WO2022225281A1 WO2022225281A1 PCT/KR2022/005546 KR2022005546W WO2022225281A1 WO 2022225281 A1 WO2022225281 A1 WO 2022225281A1 KR 2022005546 W KR2022005546 W KR 2022005546W WO 2022225281 A1 WO2022225281 A1 WO 2022225281A1
- Authority
- WO
- WIPO (PCT)
- Prior art keywords
- electrode
- disposed
- sub
- bank
- dummy pattern
- Prior art date
Links
- 239000000758 substrate Substances 0.000 claims description 65
- 238000000034 method Methods 0.000 claims description 40
- 230000000149 penetrating effect Effects 0.000 claims description 15
- 239000010410 layer Substances 0.000 description 449
- 239000004065 semiconductor Substances 0.000 description 51
- 239000000463 material Substances 0.000 description 46
- 101100198313 Saccharomyces cerevisiae (strain ATCC 204508 / S288c) RME1 gene Proteins 0.000 description 43
- 102000004360 Cofilin 1 Human genes 0.000 description 41
- 108090000996 Cofilin 1 Proteins 0.000 description 41
- 102000011424 Cofilin 2 Human genes 0.000 description 40
- 108010023936 Cofilin 2 Proteins 0.000 description 40
- 101000623895 Bos taurus Mucin-15 Proteins 0.000 description 34
- 101100016388 Arabidopsis thaliana PAS2 gene Proteins 0.000 description 31
- 101100297150 Komagataella pastoris PEX3 gene Proteins 0.000 description 31
- 101100315760 Saccharomyces cerevisiae (strain ATCC 204508 / S288c) PEX4 gene Proteins 0.000 description 31
- 101100060179 Drosophila melanogaster Clk gene Proteins 0.000 description 29
- 101150038023 PEX1 gene Proteins 0.000 description 29
- 101150014555 pas-1 gene Proteins 0.000 description 29
- 101150080924 CNE1 gene Proteins 0.000 description 27
- 238000006243 chemical reaction Methods 0.000 description 27
- 239000011347 resin Substances 0.000 description 24
- 229920005989 resin Polymers 0.000 description 24
- 239000008186 active pharmaceutical agent Substances 0.000 description 22
- 238000000926 separation method Methods 0.000 description 22
- 230000008569 process Effects 0.000 description 20
- 101150016835 CPL1 gene Proteins 0.000 description 19
- 101100468774 Saccharomyces cerevisiae (strain ATCC 204508 / S288c) RIM13 gene Proteins 0.000 description 19
- 238000005538 encapsulation Methods 0.000 description 19
- 101100523500 Arabidopsis thaliana ARAC4 gene Proteins 0.000 description 18
- 230000000903 blocking effect Effects 0.000 description 16
- 239000011810 insulating material Substances 0.000 description 15
- 230000005684 electric field Effects 0.000 description 13
- 101150056821 spx1 gene Proteins 0.000 description 13
- 238000004519 manufacturing process Methods 0.000 description 11
- 229910052751 metal Inorganic materials 0.000 description 11
- 239000002184 metal Substances 0.000 description 11
- 102100030234 Homeobox protein cut-like 1 Human genes 0.000 description 10
- 101000726740 Homo sapiens Homeobox protein cut-like 1 Proteins 0.000 description 10
- 101000761460 Homo sapiens Protein CASP Proteins 0.000 description 10
- 239000003990 capacitor Substances 0.000 description 10
- 239000000976 ink Substances 0.000 description 10
- 102100030231 Homeobox protein cut-like 2 Human genes 0.000 description 9
- 101000726714 Homo sapiens Homeobox protein cut-like 2 Proteins 0.000 description 9
- 101000726742 Rattus norvegicus Homeobox protein cut-like 1 Proteins 0.000 description 9
- 239000011229 interlayer Substances 0.000 description 9
- 101100355577 Arabidopsis thaliana ARAC11 gene Proteins 0.000 description 8
- 102100028628 Bombesin receptor subtype-3 Human genes 0.000 description 8
- 101000695054 Homo sapiens Bombesin receptor subtype-3 Proteins 0.000 description 8
- 101150036141 SPX3 gene Proteins 0.000 description 8
- 101150081544 Slc37a3 gene Proteins 0.000 description 8
- 102100038952 Sugar phosphate exchanger 3 Human genes 0.000 description 8
- 239000010936 titanium Substances 0.000 description 8
- 102100026620 E3 ubiquitin ligase TRAF3IP2 Human genes 0.000 description 7
- 101710140859 E3 ubiquitin ligase TRAF3IP2 Proteins 0.000 description 7
- 102100030671 Gastrin-releasing peptide receptor Human genes 0.000 description 7
- 101001010479 Homo sapiens Gastrin-releasing peptide receptor Proteins 0.000 description 7
- 239000004642 Polyimide Substances 0.000 description 7
- 239000004020 conductor Substances 0.000 description 7
- 238000010586 diagram Methods 0.000 description 7
- 238000007667 floating Methods 0.000 description 7
- 229920001721 polyimide Polymers 0.000 description 7
- 101150091285 spx2 gene Proteins 0.000 description 7
- PXHVJJICTQNCMI-UHFFFAOYSA-N Nickel Chemical compound [Ni] PXHVJJICTQNCMI-UHFFFAOYSA-N 0.000 description 6
- 229910052782 aluminium Inorganic materials 0.000 description 6
- XAGFODPZIPBFFR-UHFFFAOYSA-N aluminium Chemical compound [Al] XAGFODPZIPBFFR-UHFFFAOYSA-N 0.000 description 6
- 230000005540 biological transmission Effects 0.000 description 6
- 229910052738 indium Inorganic materials 0.000 description 6
- APFVFJFRJDLVQX-UHFFFAOYSA-N indium atom Chemical compound [In] APFVFJFRJDLVQX-UHFFFAOYSA-N 0.000 description 6
- 238000000059 patterning Methods 0.000 description 6
- 238000003860 storage Methods 0.000 description 6
- 101100221835 Arabidopsis thaliana CPL2 gene Proteins 0.000 description 5
- 239000010408 film Substances 0.000 description 5
- 238000007789 sealing Methods 0.000 description 5
- 229910052710 silicon Inorganic materials 0.000 description 5
- VYPSYNLAJGMNEJ-UHFFFAOYSA-N silicon dioxide Inorganic materials O=[Si]=O VYPSYNLAJGMNEJ-UHFFFAOYSA-N 0.000 description 5
- LIVNPJMFVYWSIS-UHFFFAOYSA-N silicon monoxide Chemical compound [Si-]#[O+] LIVNPJMFVYWSIS-UHFFFAOYSA-N 0.000 description 5
- 229910002704 AlGaN Inorganic materials 0.000 description 4
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 4
- RTAQQCXQSZGOHL-UHFFFAOYSA-N Titanium Chemical compound [Ti] RTAQQCXQSZGOHL-UHFFFAOYSA-N 0.000 description 4
- 239000010949 copper Substances 0.000 description 4
- 239000002019 doping agent Substances 0.000 description 4
- 239000010931 gold Substances 0.000 description 4
- 239000002159 nanocrystal Substances 0.000 description 4
- 239000011368 organic material Substances 0.000 description 4
- 239000010703 silicon Substances 0.000 description 4
- 229910052814 silicon oxide Inorganic materials 0.000 description 4
- 229910052719 titanium Inorganic materials 0.000 description 4
- -1 InGaN Inorganic materials 0.000 description 3
- ZOKXTWBITQBERF-UHFFFAOYSA-N Molybdenum Chemical compound [Mo] ZOKXTWBITQBERF-UHFFFAOYSA-N 0.000 description 3
- 229910052581 Si3N4 Inorganic materials 0.000 description 3
- BQCADISMDOOEFD-UHFFFAOYSA-N Silver Chemical compound [Ag] BQCADISMDOOEFD-UHFFFAOYSA-N 0.000 description 3
- XLOMVQKBTHCTTD-UHFFFAOYSA-N Zinc monoxide Chemical compound [Zn]=O XLOMVQKBTHCTTD-UHFFFAOYSA-N 0.000 description 3
- 229910045601 alloy Inorganic materials 0.000 description 3
- 239000000956 alloy Substances 0.000 description 3
- 230000008901 benefit Effects 0.000 description 3
- 239000003086 colorant Substances 0.000 description 3
- 239000011521 glass Substances 0.000 description 3
- 239000012535 impurity Substances 0.000 description 3
- 229910044991 metal oxide Inorganic materials 0.000 description 3
- 150000004706 metal oxides Chemical class 0.000 description 3
- 229910052750 molybdenum Inorganic materials 0.000 description 3
- 239000011733 molybdenum Substances 0.000 description 3
- TWNQGVIAIRXVLR-UHFFFAOYSA-N oxo(oxoalumanyloxy)alumane Chemical compound O=[Al]O[Al]=O TWNQGVIAIRXVLR-UHFFFAOYSA-N 0.000 description 3
- 239000002096 quantum dot Substances 0.000 description 3
- HQVNEWCFYHHQES-UHFFFAOYSA-N silicon nitride Chemical compound N12[Si]34N5[Si]62N3[Si]51N64 HQVNEWCFYHHQES-UHFFFAOYSA-N 0.000 description 3
- 229910052709 silver Inorganic materials 0.000 description 3
- 239000004332 silver Substances 0.000 description 3
- 239000002356 single layer Substances 0.000 description 3
- 229910001887 tin oxide Inorganic materials 0.000 description 3
- 239000004925 Acrylic resin Substances 0.000 description 2
- 229920000178 Acrylic resin Polymers 0.000 description 2
- RYGMFSIKBFXOCR-UHFFFAOYSA-N Copper Chemical compound [Cu] RYGMFSIKBFXOCR-UHFFFAOYSA-N 0.000 description 2
- GYHNNYVSQQEPJS-UHFFFAOYSA-N Gallium Chemical compound [Ga] GYHNNYVSQQEPJS-UHFFFAOYSA-N 0.000 description 2
- GWEVSGVZZGPLCZ-UHFFFAOYSA-N Titan oxide Chemical compound O=[Ti]=O GWEVSGVZZGPLCZ-UHFFFAOYSA-N 0.000 description 2
- 239000011651 chromium Substances 0.000 description 2
- 150000001875 compounds Chemical class 0.000 description 2
- 229910052802 copper Inorganic materials 0.000 description 2
- PMHQVHHXPFUNSP-UHFFFAOYSA-M copper(1+);methylsulfanylmethane;bromide Chemical compound Br[Cu].CSC PMHQVHHXPFUNSP-UHFFFAOYSA-M 0.000 description 2
- 230000000694 effects Effects 0.000 description 2
- 229910052733 gallium Inorganic materials 0.000 description 2
- PCHJSUWPFVWCPO-UHFFFAOYSA-N gold Chemical compound [Au] PCHJSUWPFVWCPO-UHFFFAOYSA-N 0.000 description 2
- 229910052737 gold Inorganic materials 0.000 description 2
- HRHKULZDDYWVBE-UHFFFAOYSA-N indium;oxozinc;tin Chemical compound [In].[Sn].[Zn]=O HRHKULZDDYWVBE-UHFFFAOYSA-N 0.000 description 2
- 229910010272 inorganic material Inorganic materials 0.000 description 2
- 239000011147 inorganic material Substances 0.000 description 2
- 239000004973 liquid crystal related substance Substances 0.000 description 2
- PQXKHYXIUOZZFA-UHFFFAOYSA-M lithium fluoride Chemical compound [Li+].[F-] PQXKHYXIUOZZFA-UHFFFAOYSA-M 0.000 description 2
- 239000011159 matrix material Substances 0.000 description 2
- 229910052759 nickel Inorganic materials 0.000 description 2
- 239000011146 organic particle Substances 0.000 description 2
- 239000002245 particle Substances 0.000 description 2
- 239000004033 plastic Substances 0.000 description 2
- 229920003023 plastic Polymers 0.000 description 2
- 229910021420 polycrystalline silicon Inorganic materials 0.000 description 2
- 238000002310 reflectometry Methods 0.000 description 2
- 239000000126 substance Substances 0.000 description 2
- XOLBLPGZBRYERU-UHFFFAOYSA-N tin dioxide Chemical compound O=[Sn]=O XOLBLPGZBRYERU-UHFFFAOYSA-N 0.000 description 2
- 239000012780 transparent material Substances 0.000 description 2
- 229910018072 Al 2 O 3 Inorganic materials 0.000 description 1
- VYZAMTAEIAYCRO-UHFFFAOYSA-N Chromium Chemical compound [Cr] VYZAMTAEIAYCRO-UHFFFAOYSA-N 0.000 description 1
- 239000004593 Epoxy Substances 0.000 description 1
- JOYRKODLDBILNP-UHFFFAOYSA-N Ethyl urethane Chemical compound CCOC(N)=O JOYRKODLDBILNP-UHFFFAOYSA-N 0.000 description 1
- 229910052779 Neodymium Inorganic materials 0.000 description 1
- 101100127199 Saccharomyces cerevisiae (strain ATCC 204508 / S288c) KES1 gene Proteins 0.000 description 1
- 229910006404 SnO 2 Inorganic materials 0.000 description 1
- NRTOMJZYCJJWKI-UHFFFAOYSA-N Titanium nitride Chemical compound [Ti]#N NRTOMJZYCJJWKI-UHFFFAOYSA-N 0.000 description 1
- 239000002253 acid Substances 0.000 description 1
- NIXOWILDQLNWCW-UHFFFAOYSA-N acrylic acid group Chemical group C(C=C)(=O)O NIXOWILDQLNWCW-UHFFFAOYSA-N 0.000 description 1
- 238000005054 agglomeration Methods 0.000 description 1
- 230000002776 aggregation Effects 0.000 description 1
- 230000004888 barrier function Effects 0.000 description 1
- 238000005452 bending Methods 0.000 description 1
- 239000012461 cellulose resin Substances 0.000 description 1
- 229910000420 cerium oxide Inorganic materials 0.000 description 1
- 229910052804 chromium Inorganic materials 0.000 description 1
- 230000002950 deficient Effects 0.000 description 1
- AJNVQOSZGJRYEI-UHFFFAOYSA-N digallium;oxygen(2-) Chemical compound [O-2].[O-2].[O-2].[Ga+3].[Ga+3] AJNVQOSZGJRYEI-UHFFFAOYSA-N 0.000 description 1
- 239000003822 epoxy resin Substances 0.000 description 1
- 230000005669 field effect Effects 0.000 description 1
- 229910001195 gallium oxide Inorganic materials 0.000 description 1
- YZZNJYQZJKSEER-UHFFFAOYSA-N gallium tin Chemical compound [Ga].[Sn] YZZNJYQZJKSEER-UHFFFAOYSA-N 0.000 description 1
- 229910052732 germanium Inorganic materials 0.000 description 1
- 229910052735 hafnium Inorganic materials 0.000 description 1
- 150000003949 imides Chemical class 0.000 description 1
- 229910003437 indium oxide Inorganic materials 0.000 description 1
- PJXISJQVUVHSOJ-UHFFFAOYSA-N indium(iii) oxide Chemical compound [O-2].[O-2].[O-2].[In+3].[In+3] PJXISJQVUVHSOJ-UHFFFAOYSA-N 0.000 description 1
- AMGQUBHHOARCQH-UHFFFAOYSA-N indium;oxotin Chemical compound [In].[Sn]=O AMGQUBHHOARCQH-UHFFFAOYSA-N 0.000 description 1
- 238000007641 inkjet printing Methods 0.000 description 1
- 238000002955 isolation Methods 0.000 description 1
- 229910052746 lanthanum Inorganic materials 0.000 description 1
- FZLIPJUXYLNCLC-UHFFFAOYSA-N lanthanum atom Chemical compound [La] FZLIPJUXYLNCLC-UHFFFAOYSA-N 0.000 description 1
- 230000031700 light absorption Effects 0.000 description 1
- 239000000113 methacrylic resin Substances 0.000 description 1
- 238000010295 mobile communication Methods 0.000 description 1
- 229910021421 monocrystalline silicon Inorganic materials 0.000 description 1
- QEFYFXOXNSNQGX-UHFFFAOYSA-N neodymium atom Chemical compound [Nd] QEFYFXOXNSNQGX-UHFFFAOYSA-N 0.000 description 1
- 150000004767 nitrides Chemical class 0.000 description 1
- 230000003287 optical effect Effects 0.000 description 1
- BMMGVYCKOGBVEV-UHFFFAOYSA-N oxo(oxoceriooxy)cerium Chemical compound [Ce]=O.O=[Ce]=O BMMGVYCKOGBVEV-UHFFFAOYSA-N 0.000 description 1
- KYKLWYKWCAYAJY-UHFFFAOYSA-N oxotin;zinc Chemical compound [Zn].[Sn]=O KYKLWYKWCAYAJY-UHFFFAOYSA-N 0.000 description 1
- RVTZCBVAJQQJTK-UHFFFAOYSA-N oxygen(2-);zirconium(4+) Chemical compound [O-2].[O-2].[Zr+4] RVTZCBVAJQQJTK-UHFFFAOYSA-N 0.000 description 1
- 125000002080 perylenyl group Chemical group C1(=CC=C2C=CC=C3C4=CC=CC5=CC=CC(C1=C23)=C45)* 0.000 description 1
- CSHWQDPOILHKBI-UHFFFAOYSA-N peryrene Natural products C1=CC(C2=CC=CC=3C2=C2C=CC=3)=C3C2=CC=CC3=C1 CSHWQDPOILHKBI-UHFFFAOYSA-N 0.000 description 1
- 239000000049 pigment Substances 0.000 description 1
- 229920000647 polyepoxide Polymers 0.000 description 1
- 229920001195 polyisoprene Polymers 0.000 description 1
- 239000002952 polymeric resin Substances 0.000 description 1
- 230000000644 propagated effect Effects 0.000 description 1
- 239000010453 quartz Substances 0.000 description 1
- 230000004044 response Effects 0.000 description 1
- 238000005096 rolling process Methods 0.000 description 1
- 238000004904 shortening Methods 0.000 description 1
- 229920003002 synthetic resin Polymers 0.000 description 1
- MZLGASXMSKOWSE-UHFFFAOYSA-N tantalum nitride Chemical compound [Ta]#N MZLGASXMSKOWSE-UHFFFAOYSA-N 0.000 description 1
- 229920002803 thermoplastic polyurethane Polymers 0.000 description 1
- 239000010409 thin film Substances 0.000 description 1
- 229910052718 tin Inorganic materials 0.000 description 1
- OGIDPMRJRNCKJF-UHFFFAOYSA-N titanium oxide Inorganic materials [Ti]=O OGIDPMRJRNCKJF-UHFFFAOYSA-N 0.000 description 1
- 125000000391 vinyl group Chemical group [H]C([*])=C([H])[H] 0.000 description 1
- 229920002554 vinyl polymer Polymers 0.000 description 1
- 229910052725 zinc Inorganic materials 0.000 description 1
- 239000011701 zinc Substances 0.000 description 1
- YVTHLONGBIQYBO-UHFFFAOYSA-N zinc indium(3+) oxygen(2-) Chemical compound [O--].[Zn++].[In+3] YVTHLONGBIQYBO-UHFFFAOYSA-N 0.000 description 1
- 239000011787 zinc oxide Substances 0.000 description 1
- ZVWKZXLXHLZXLS-UHFFFAOYSA-N zirconium nitride Chemical compound [Zr]#N ZVWKZXLXHLZXLS-UHFFFAOYSA-N 0.000 description 1
- 229910001928 zirconium oxide Inorganic materials 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L25/00—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
- H01L25/16—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof the devices being of types provided for in two or more different main groups of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. forming hybrid circuits
- H01L25/167—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof the devices being of types provided for in two or more different main groups of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. forming hybrid circuits comprising optoelectronic devices, e.g. LED, photodiodes
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/02—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
- H01L27/12—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
- H01L27/1214—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
- H01L27/124—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or layout of the wiring layers specially adapted to the circuit arrangement, e.g. scanning lines in LCD pixel circuits
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L25/00—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
- H01L25/03—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
- H01L25/04—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
- H01L25/075—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L33/00
- H01L25/0753—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L33/00 the devices being arranged next to each other
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/15—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components having potential barriers, specially adapted for light emission
- H01L27/153—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components having potential barriers, specially adapted for light emission in a repetitive configuration, e.g. LED bars
- H01L27/156—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components having potential barriers, specially adapted for light emission in a repetitive configuration, e.g. LED bars two-dimensional arrays
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/18—High density interconnect [HDI] connectors; Manufacturing methods related thereto
- H01L2224/23—Structure, shape, material or disposition of the high density interconnect connectors after the connecting process
- H01L2224/24—Structure, shape, material or disposition of the high density interconnect connectors after the connecting process of an individual high density interconnect connector
- H01L2224/2405—Shape
- H01L2224/24051—Conformal with the semiconductor or solid-state device
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/18—High density interconnect [HDI] connectors; Manufacturing methods related thereto
- H01L2224/23—Structure, shape, material or disposition of the high density interconnect connectors after the connecting process
- H01L2224/24—Structure, shape, material or disposition of the high density interconnect connectors after the connecting process of an individual high density interconnect connector
- H01L2224/241—Disposition
- H01L2224/24105—Connecting bonding areas at different heights
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/18—High density interconnect [HDI] connectors; Manufacturing methods related thereto
- H01L2224/23—Structure, shape, material or disposition of the high density interconnect connectors after the connecting process
- H01L2224/24—Structure, shape, material or disposition of the high density interconnect connectors after the connecting process of an individual high density interconnect connector
- H01L2224/241—Disposition
- H01L2224/24135—Connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip
- H01L2224/24145—Connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip the bodies being stacked
- H01L2224/24147—Connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip the bodies being stacked the HDI interconnect not connecting to the same level of the lower semiconductor or solid-state body at which the upper semiconductor or solid-state body is mounted, e.g. the upper semiconductor or solid-state body being mounted in a cavity or on a protrusion of the lower semiconductor or solid-state body
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/18—High density interconnect [HDI] connectors; Manufacturing methods related thereto
- H01L2224/23—Structure, shape, material or disposition of the high density interconnect connectors after the connecting process
- H01L2224/24—Structure, shape, material or disposition of the high density interconnect connectors after the connecting process of an individual high density interconnect connector
- H01L2224/244—Connecting portions
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/18—High density interconnect [HDI] connectors; Manufacturing methods related thereto
- H01L2224/23—Structure, shape, material or disposition of the high density interconnect connectors after the connecting process
- H01L2224/25—Structure, shape, material or disposition of the high density interconnect connectors after the connecting process of a plurality of high density interconnect connectors
- H01L2224/251—Disposition
- H01L2224/2512—Layout
- H01L2224/25175—Parallel arrangements
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/93—Batch processes
- H01L2224/95—Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips
- H01L2224/9512—Aligning the plurality of semiconductor or solid-state bodies
- H01L2224/95121—Active alignment, i.e. by apparatus steering
- H01L2224/95133—Active alignment, i.e. by apparatus steering by applying an electromagnetic field
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/18—High density interconnect [HDI] connectors; Manufacturing methods related thereto
- H01L24/23—Structure, shape, material or disposition of the high density interconnect connectors after the connecting process
- H01L24/24—Structure, shape, material or disposition of the high density interconnect connectors after the connecting process of an individual high density interconnect connector
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/18—High density interconnect [HDI] connectors; Manufacturing methods related thereto
- H01L24/23—Structure, shape, material or disposition of the high density interconnect connectors after the connecting process
- H01L24/25—Structure, shape, material or disposition of the high density interconnect connectors after the connecting process of a plurality of high density interconnect connectors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/93—Batch processes
- H01L24/95—Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips
Definitions
- the present invention relates to a display device.
- OLED organic light emitting display
- LCD liquid crystal display
- a display panel such as an organic light emitting display panel or a liquid crystal display panel may be included.
- the light emitting display panel may include a light emitting device.
- a light emitting diode LED
- An object of the present invention is to provide a display device having a structure including a plurality of electrodes and dummy patterns, and having improved alignment and light output efficiency of light emitting devices.
- a display device includes a plurality of first banks extending in a first direction and spaced apart from each other in a second direction intersecting the first direction, extending in the first direction and the A first electrode including a first portion disposed between first banks, a second portion extending in the first direction and spaced apart from the first portion and disposed in the second direction between the first banks a second electrode including, a first dummy pattern spaced apart from the first portion of the first electrode and disposed on any one of the first banks, and a first dummy pattern spaced apart from the second portion of the second electrode a second dummy pattern disposed on another one of the banks and a second dummy pattern disposed between the first banks, at least one end of which is any one of the first part of the first electrode and the second part of the second electrode It includes a plurality of light emitting devices disposed thereon.
- a first spacing between the first electrode and the second electrode is smaller than a second spacing between the first banks, and a first spacing between the first portion of the first electrode and the second portion of the second electrode
- the width may be smaller than the first interval
- Widths of the first dummy pattern and the second dummy pattern may be greater than the first width.
- the first electrode and the second electrode may be spaced apart from the first dummy pattern and the second dummy pattern at regular intervals based on outer sides of the first bank, respectively.
- the first electrode further includes a third portion extending in the first direction, connected to the first portion, and disposed on one side of the first direction of any one of the first banks, the second electrode comprising: Further comprising a fourth portion extending in the first direction and connected to the second portion and disposed on one side in the first direction of the other first bank, the third portion and the second portion of the fourth portion A width may be greater than a width of the first dummy pattern and the second dummy pattern.
- One side of both sides of the third part facing the fourth part is parallel to one side facing the second part among both sides of the first part in the first direction, and both sides of the fourth part
- One side opposite to the third portion of the second portion may be parallel to one side opposite to the first portion among both sides of the second portion in the first direction.
- the other side opposite to the one side of the third part is spaced apart from the other side opposite to the one side opposite to the first part among both sides of the first dummy pattern in the first direction, and the fourth part
- the other side opposite to the one side may be spaced apart from the other side opposite to the one side facing the second part among both sides of the second dummy pattern in the first direction in parallel.
- the other side opposite to the one side of the first part may be spaced apart from the first dummy pattern, and the other side opposite to the one side of the second part may be spaced apart from the second dummy pattern.
- the first electrode, the second electrode, the first insulating layer disposed on the first dummy pattern and the second dummy pattern, the first electrode and the first dummy pattern are disposed on the first dummy pattern of the light emitting device
- a first connection electrode in contact with an end portion, and a second connection electrode disposed on the second electrode and the second dummy pattern and in contact with a second end portion of the light emitting device may be further included.
- the first connection electrode is in direct contact with the first electrode through a first contact part penetrating the first insulating layer, but does not come into contact with the first dummy pattern, and the second connection electrode penetrates the first insulating layer.
- the second contact portion may be in direct contact with the second electrode, but may not come into contact with the second dummy pattern.
- the first banks include a plurality of first sub-banks and a second sub-bank disposed between the first sub-banks
- the first electrode may include any one of the first sub-banks and the first electrode. It is disposed between the second sub-banks, and the second electrode is disposed between the first bank and the second bank in which the second portion is different, the second electrode is disposed between the first electrode and the second electrode, and A third electrode including a fifth portion disposed between the first sub-bank and the second sub-bank, and the second electrode and the second sub-bank spaced apart in the second direction and different from the first sub-bank and the second sub-bank It may further include a fourth electrode including a sixth portion disposed therebetween.
- the second dummy pattern includes the second portion of the second electrode and the third It is disposed on the second sub-bank between the fifth portions of the electrode, and the width of the second dummy pattern may be greater than the width of the first dummy pattern and the third dummy pattern.
- a third dummy pattern spaced apart from the fifth portion of the third electrode and disposed on the second sub-bank, and a third dummy pattern spaced apart from the sixth portion of the fourth electrode and disposed on the other first sub-bank 4 dummy patterns may be further included, wherein the second dummy pattern and the third dummy pattern may be spaced apart from each other on the second sub-bank.
- a display device includes a first substrate including a first substrate, a plurality of first banks disposed on the first substrate, and a first portion disposed between the first banks.
- a second electrode including an electrode and a second portion disposed between the first banks and spaced apart from the first portion, each disposed on the first banks, the first electrode and the second electrode;
- the first electrode and the second electrode are respectively disposed to be spaced apart from the first banks, and the widths of the first portion of the first electrode and the second portion of the second electrode are respectively equal to that of the first portion and the second electrode. It may be smaller than the spacing between the second portions.
- the dummy patterns include a first dummy pattern disposed on the first bank adjacent to the first portion, and a second dummy pattern disposed on the first bank adjacent to the second portion, wherein the first dummy An interval between the pattern and the second dummy pattern may be greater than an interval between the first banks.
- the width of the first dummy pattern may be greater than that of the first portion, and the width of the second dummy pattern may be greater than that of the second portion.
- first connection electrode disposed on the first electrode and the first dummy pattern and in contact with a first end of the light emitting device
- second electrode disposed on the second electrode and the second dummy pattern and disposed on the second dummy pattern of the light emitting device It may further include a second connection electrode in contact with an end, wherein the first connection electrode and the second connection electrode do not directly contact the first dummy pattern and the second dummy pattern, respectively.
- the first banks may include a plurality of first sub-banks and a second sub-bank disposed between the first sub-banks, and the first portion of the first electrode may be any one of the first sub-banks. and the second sub-bank, wherein the second portion of the second electrode is disposed between the second sub-bank and the other first sub-bank, is spaced apart from the first portion and the first sub-bank and a third electrode including a portion disposed between the second sub-bank, and a fourth electrode spaced apart from the second portion and including another portion disposed between the first sub-bank and the second sub-bank; may include more.
- the dummy pattern may include a first dummy pattern spaced apart from the first electrode and disposed on one of the first sub-banks, a second dummy pattern spaced apart from the second electrode and disposed on the second sub-bank; a third dummy pattern spaced apart from a third electrode and disposed on the second sub-bank; and a fourth dummy pattern spaced apart from the fourth electrode and disposed on the other first sub-bank;
- the dummy pattern and the third dummy pattern may be spaced apart from each other on the second sub-bank.
- the display device may align the light emitting devices by using electrode lines having different widths in a manufacturing process, and may improve the alignment of the light emitting devices.
- the display device includes electrodes to which an electric signal to emit light from the light emitting elements and a dummy pattern for reflecting the light emitted from the light emitting elements, thereby improving front emitting efficiency.
- FIG. 1 is a schematic plan view of a display device according to an exemplary embodiment.
- FIG. 2 is a schematic plan view illustrating one pixel of a display device according to an exemplary embodiment.
- FIG. 3 is an equivalent circuit diagram of one sub-pixel of a display device according to an exemplary embodiment.
- FIG. 4 is a schematic plan view illustrating a first sub-pixel of FIG. 2 .
- FIG. 5 is a schematic plan view illustrating the relative arrangement of electrodes and first banks disposed in the first sub-pixel of FIG. 2 .
- FIG. 6 is a schematic cross-sectional view taken along lines Q1-Q1', Q2-Q2', and Q3-Q3' of FIG. 4 .
- FIG. 7 is a schematic cross-sectional view taken along line Q4-Q4' of FIG. 4 .
- FIG. 8 is a schematic cross-sectional view taken along the line Q5-Q5' of FIGS. 4 and 5 .
- FIG. 9 is a schematic enlarged view of part A of FIG. 8 .
- FIG. 10 is a schematic cross-sectional view illustrating a portion of a display device according to another exemplary embodiment.
- FIG. 11 is a schematic diagram of a light emitting device according to an embodiment.
- 12 to 15 are schematic diagrams illustrating a manufacturing process of a display device according to an exemplary embodiment.
- 16 is a schematic plan view illustrating one sub-pixel of a display device according to another exemplary embodiment.
- FIG. 17 is a schematic plan view illustrating a relative arrangement of electrodes and first banks disposed in one sub-pixel of FIG. 16 .
- FIG. 18 is a schematic cross-sectional view taken along line Q6-Q6' of FIG. 16 .
- 19 is a schematic cross-sectional view taken along the line Q7-Q7' of FIG. 16 .
- 20 is a schematic plan view illustrating one sub-pixel of a display device according to another exemplary embodiment.
- FIG. 21 is a schematic cross-sectional view taken along line Q8-Q8' of FIG. 20 .
- FIG. 22 is a schematic plan view illustrating one sub-pixel of a display device according to another exemplary embodiment.
- FIG. 23 is a schematic plan view illustrating one sub-pixel of a display device according to another exemplary embodiment.
- FIG. 24 is a schematic plan view illustrating a relative arrangement of electrodes and first banks disposed in one sub-pixel of FIG. 23 .
- 25 is a schematic cross-sectional view taken along line Q9-Q9' of FIG. 23 .
- 26 is a schematic cross-sectional view taken along line Q10-Q10' of FIG. 23 .
- FIG. 27 is a schematic plan view illustrating one sub-pixel of a display device according to another exemplary embodiment.
- FIG. 28 is a schematic plan view illustrating a relative arrangement of electrodes and first banks disposed in one sub-pixel of FIG. 27 .
- 29 to 32 are schematic cross-sectional views of a display device according to another exemplary embodiment.
- Elements or layers are referred to as “on” of another element or layer, including cases in which another layer or other element is interposed immediately on or in the middle of another element.
- those referred to as “Below”, “Left” and “Right” refer to cases where they are interposed immediately adjacent to other elements or interposed other layers or other materials in the middle.
- Like reference numerals refer to like elements throughout.
- FIG. 1 is a schematic plan view of a display device according to an exemplary embodiment.
- the display device 10 displays a moving image or a still image.
- the display device 10 may refer to any electronic device that provides a display screen.
- An electronic notebook, an electronic book, a portable multimedia player (PMP), a navigation system, a game machine, a digital camera, a camcorder, etc. may be included in the display device 10 .
- the display device 10 includes a display panel that provides a display screen.
- the display panel include an inorganic light emitting diode display panel, an organic light emitting display panel, a quantum dot light emitting display panel, a plasma display panel, a field emission display panel, and the like.
- an inorganic light emitting diode display panel is applied is exemplified as an example of the display panel, but the present invention is not limited thereto. If the same technical idea is applicable, it can also be applied to other display panels.
- the shape of the display device 10 may be variously modified.
- the display device 10 may have a shape such as a long rectangle, a long rectangle, a square, a rectangle with rounded corners (vertices), other polygons, or a circle.
- the shape of the display area DPA of the display device 10 may also be similar to the overall shape of the display device 10 .
- FIG. 1 a display device 10 having a rectangular shape having a long length in the second direction DR2 is illustrated.
- the display device 10 may include a display area DPA and a non-display area NDA.
- the display area DPA is an area in which a screen can be displayed
- the non-display area NDA is an area in which a screen is not displayed.
- the display area DPA may be referred to as an active area
- the non-display area NDA may also be referred to as a non-active area.
- the display area DPA may generally occupy the center of the display device 10 .
- the display area DPA may include a plurality of pixels PX.
- the plurality of pixels PX may be arranged in a matrix direction.
- the shape of each pixel PX may be a rectangular shape or a square shape in plan view, but is not limited thereto, and each side may have a rhombus shape inclined with respect to one direction.
- Each pixel PX may be arranged in a stripe type or a pentile type.
- each of the pixels PX may include one or more light emitting devices emitting light of a specific wavelength band to display a specific color.
- a non-display area NDA may be disposed around the display area DPA.
- the non-display area NDA may completely or partially surround the display area DPA.
- the display area DPA may have a rectangular shape, and the non-display area NDA may be disposed adjacent to sides (eg, four sides) of the display area DPA.
- the non-display area NDA may constitute a bezel of the display device 10 .
- Wires or circuit drivers included in the display device 10 may be disposed in each of the non-display areas NDA, or external devices may be mounted thereon.
- FIG. 2 is a schematic plan view illustrating one pixel of a display device according to an exemplary embodiment.
- a portion of another pixel PX adjacent thereto in the first direction DR1 is also illustrated.
- each of the plurality of pixels PX of the display device 10 may include a plurality of sub-pixels SPXn, where n is 1 to 3 .
- one pixel PX may include a first sub-pixel SPX1 , a second sub-pixel SPX2 , and a third sub-pixel SPX3 .
- the first sub-pixel SPX1 emits light of a first color
- the second sub-pixel SPX2 emits light of a second color
- the third sub-pixel SPX3 emits light of a third color.
- the first color may be blue
- the second color may be green
- the third color may be red.
- each of the sub-pixels SPXn may emit light of the same color.
- each of the sub-pixels SPXn may emit blue light.
- one pixel PX includes three sub-pixels SPXn in FIG. 2
- the present invention is not limited thereto, and the pixel PX may include a larger number of sub-pixels SPXn. .
- Each of the sub-pixels SPXn of the display device 10 may include an emission area EMA and a non-emission area.
- the light emitting area EMA is an area where the light emitting device ED is disposed and light of a specific wavelength band is emitted
- the non-emission area is a non-emission area where the light emitting device ED is not disposed and the light emitted from the light emitting device ED does not reach. Therefore, it may be an area from which light is not emitted.
- the light emitting area may include a region in which the light emitting device ED is disposed, and an area adjacent to the light emitting device ED, in which light emitted from the light emitting device ED is emitted.
- the light emitting area EMA is not limited thereto, and the light emitting area EMA may also include an area in which light emitted from the light emitting device ED is reflected or refracted by other members to be emitted.
- the plurality of light emitting devices ED may be disposed in each sub-pixel SPXn, and may form a light emitting area including an area in which they are disposed and an area adjacent thereto.
- each of the emission areas EMA of each sub-pixel SPXn have a substantially uniform area, but the present invention is not limited thereto.
- each of the emission areas EMA of each sub-pixel SPXn may have a different area according to a color or wavelength band of light emitted from the light-emitting device ED disposed in the corresponding sub-pixel.
- each sub-pixel SPXn may further include a sub-area SA disposed in the non-emission area.
- the sub-area SA may be disposed on one side of the light-emitting area EMA in the first direction DR1 and may be disposed between the light-emitting areas EMA of the sub-pixels SPXn adjacent in the first direction DR1 .
- the plurality of light-emitting areas EMA and sub-areas SA are repeatedly arranged in the second direction DR2 , and the light-emitting area EMA and the sub-area SA are arranged in the first direction DR1 . Can be arranged alternately.
- the present invention is not limited thereto, and the emission areas EMA and the sub-areas SA of the plurality of pixels PX may have a different arrangement from that of FIG. 2 .
- the light emitting area EMA and the sub area SA disposed on the upper side of the first direction DR1 of the light emitting area EMA are in one sub pixel SPXn.
- a portion of the light emitting area EMA that is disposed below the other side of the first direction DR1 may be a sub area SA of another sub pixel SPXn adjacent in the first direction DR1 .
- a second bank BNL2 is disposed between the sub-areas SA and the light-emitting area EMA, and an interval therebetween may vary according to a width of the second bank BNL2 . Since the light emitting device ED is not disposed in the sub area SA, no light is emitted, but a portion of the electrode RME disposed in each sub pixel SPXn may be disposed. The electrodes RME disposed in different sub-pixels SPXn may be disposed to be separated from each other in the first separation portion ROP1 of the sub-area SA.
- the second bank BNL2 may be disposed in a grid pattern on the entire surface of the display area DPA, including portions extending in the first and second directions DR1 and DR2 in a plan view.
- the second bank BNL2 is disposed across the boundary of each sub-pixel SPXn to distinguish neighboring sub-pixels SPXn.
- the second bank BNL2 is disposed to surround the emission area EMA disposed in each sub-pixel SPXn to distinguish them.
- Each pixel PX or sub-pixel SPXn of the display device 10 includes a pixel driving circuit.
- the above-described wirings may apply a driving signal to each pixel driving circuit while passing through or around each pixel PX.
- the pixel driving circuit may include a transistor and a capacitor. The number of transistors and capacitors in each pixel driving circuit may be variously modified.
- each sub-pixel SPXn of the display device 10 may have a 3T1C structure in which a pixel driving circuit includes three transistors and one capacitor.
- the pixel driving circuit will be described using the 3T1C structure as an example, but the present invention is not limited thereto, and various other modified pixel PX structures such as a 2T1C structure, a 7T1C structure, and a 6T1C structure may be applied.
- FIG. 3 is a schematic equivalent circuit diagram of a sub-pixel of a display device 2 according to an exemplary embodiment.
- each sub-pixel SPXn of the display device 10 includes, in addition to the light emitting device ED, three transistors T1 , T2 , and T3 and one storage capacitor Cst. include
- the light emitting device ED emits light according to a current supplied through the first transistor T1 .
- the light emitting device ED may emit light in a specific wavelength band by an electrical signal transmitted from the first electrode and the second electrode connected to both ends.
- One end of the light emitting device ED is connected to the source electrode of the first transistor T1, and the other end of the light emitting device ED has a low potential voltage lower than the high potential voltage (hereinafter, the first power voltage) of the first voltage line VL1.
- the first power voltage the high potential voltage
- it may be connected to a second voltage line VL2 to which a second power voltage is supplied.
- the first transistor T1 adjusts the current flowing from the first voltage line VL1 to which the first power voltage is supplied to the light emitting device ED according to the voltage difference between the gate electrode and the source electrode.
- the first transistor T1 may be a driving transistor for driving the light emitting device ED.
- the gate electrode of the first transistor T1 is connected to the source electrode of the second transistor T2 , the source electrode is connected to one end of the light emitting device ED, and the drain electrode is the first source to which the first power voltage is applied. It may be connected to the voltage line VL1.
- the second transistor T2 is turned on by the scan signal of the first scan line SL1 to connect the data line DTL to the gate electrode of the first transistor T1 .
- the gate electrode of the second transistor T2 may be connected to the first scan line SL1
- the source electrode may be connected to the gate electrode of the first transistor T1
- the drain electrode may be connected to the data line DTL.
- the third transistor T3 is turned on by the scan signal of the second scan line SL2 to connect the initialization voltage line VIL to one end of the light emitting device ED.
- the gate electrode of the third transistor T3 is connected to the second scan line SL2
- the drain electrode is connected to the initialization voltage line VIL
- the source electrode is one end of the light emitting device ED or the first transistor ( It may be connected to the source electrode of T1).
- the first scan line SL1 and the second scan line SL2 are separately illustrated, but the present invention is not limited thereto.
- the first scan line SL1 and the second scan line SL2 may be formed of a single wire, and in this case, the second transistor T2 and the third transistor T3 may be simultaneously connected by the same scan signal. can be turned on.
- each of the transistors T1 , T2 , and T3 are not limited to the above description, and vice versa.
- each of the transistors T1 , T2 , and T3 may be formed of a thin film transistor.
- each of the transistors T1 , T2 , and T3 is mainly described as being formed of an N-type MOSFET (Metal Oxide Semiconductor Field Effect Transistor), but the present invention is not limited thereto. That is, each of the transistors T1 , T2 , and T3 may be formed of a P-type MOSFET, some may be formed of an N-type MOSFET, and some may be formed of a P-type MOSFET.
- the storage capacitor Cst is formed between the gate electrode and the source electrode of the first transistor T1 .
- the storage capacitor Cst stores a difference voltage between the gate voltage and the source voltage of the first transistor T1 .
- FIG. 4 is a schematic plan view illustrating a first sub-pixel of FIG. 2 .
- FIG. 5 is a schematic plan view illustrating the relative arrangement of electrodes and first banks disposed in the first sub-pixel of FIG. 2 .
- 6 is a schematic cross-sectional view taken along lines Q1-Q1', Q2-Q2', and Q3-Q3' of FIG. 4 .
- FIG. 7 is a cross-sectional view taken along line Q4-Q4' of FIG. 4 .
- 8 is a schematic cross-sectional view taken along the line Q5-Q5' of FIGS. 4 and 5 .
- FIG. 4 illustrates a first sub-pixel SPX1 included in one pixel PX, and a portion of another sub-pixel SPXn adjacent in the first direction DR1 is also shown, and FIG. 5 shows the first sub-pixel
- the arrangement of the first banks BNL1 , electrodes RME, light emitting devices ED and dummy patterns DP disposed in SPX1 is illustrated.
- 6 illustrates a cross-section crossing both ends of the light emitting devices ED disposed in the first sub-pixel SPX1.
- FIG. 7 illustrates a cross-section crossing the plurality of contact portions CT1 and CT2 in the first sub-pixel SPX1, and
- FIG. 8 illustrates the first bank BNL1 and the electrode RME in the first sub-pixel SPX1.
- the arrangement of the dummy patterns DP are shown in cross section.
- the display device 10 includes a first substrate SUB, a semiconductor layer disposed on the first substrate SUB, a plurality of conductive layers, and a plurality of insulating layers. layers may be included.
- the semiconductor layer, the conductive layer, and the insulating layer may constitute the circuit layer CCL and the display element layer of the display device 10 , respectively.
- the first substrate SUB may be an insulating substrate.
- the first substrate SUB may be formed of an insulating material such as glass, quartz, or a polymer resin, or a combination thereof.
- the first substrate SUB may be a rigid substrate, but may also be a flexible substrate capable of bending, folding, rolling, or the like.
- the first conductive layer may be disposed on the first substrate SUB.
- the first conductive layer includes a lower metal layer BML, and the lower metal layer BML is disposed to overlap the active layer ACT1 of the first transistor T1.
- the lower metal layer BML may include a light-blocking material to prevent light from being incident on the active layer ACT1 of the first transistor. However, the lower metal layer BML may be omitted.
- the buffer layer BL may be disposed on the lower metal layer BML and the first substrate SUB.
- the buffer layer BL is formed on the first substrate SUB to protect the transistors of the pixel PX from moisture penetrating through the first substrate SUB, which is vulnerable to moisture permeation, and may perform a surface planarization function.
- the semiconductor layer is disposed on the buffer layer BL.
- the semiconductor layer may include the active layer ACT1 of the first transistor T1 .
- the active layer ACT1 may be disposed to partially overlap the gate electrode G1 of a second conductive layer to be described later.
- the semiconductor layer may include polycrystalline silicon, single crystal silicon, an oxide semiconductor, or the like. In another embodiment, the semiconductor layer may include polycrystalline silicon.
- the oxide semiconductor may be an oxide semiconductor containing indium (In).
- the oxide semiconductor may include indium tin oxide (ITO), indium zinc oxide (IZO), indium gallium oxide (IGO), and indium zinc tin oxide (Indium Zinc Tin Oxide).
- ITO indium tin oxide
- IZO indium zinc oxide
- IGO indium gallium oxide
- IGO indium zinc tin oxide
- IZTO Indium Gallium Tin Oxide
- IGTO Indium Gallium Tin Oxide
- IGZO Indium Gallium Zinc Oxide
- IGZTO Indium Gallium Zinc Tin Oxide
- the drawing illustrates that one first transistor T1 is disposed in the sub-pixel SPXn of the display device 10
- the present invention is not limited thereto, and the display device 10 may include a larger number of transistors. .
- the first gate insulating layer GI is disposed on the semiconductor layer and the buffer layer BL.
- the first gate insulating layer GI may serve as a gate insulating layer of the first transistor T1 .
- the second conductive layer is disposed on the first gate insulating layer GI.
- the second conductive layer may include the gate electrode G1 of the first transistor T1 .
- the gate electrode G1 may be disposed to overlap the channel region of the active layer ACT1 in the third direction DR3 , which is the thickness direction.
- the first interlayer insulating layer IL1 is disposed on the second conductive layer.
- the first interlayer insulating layer IL1 may function as an insulating layer between the second conductive layer and other layers disposed thereon and may protect the second conductive layer.
- the third conductive layer is disposed on the first interlayer insulating layer IL1.
- the third conductive layer may include a first voltage line VL1 , a second voltage line VL2 , and a plurality of conductive patterns CDP1 and CDP2 .
- a high potential voltage (or a first power voltage) transmitted to the first electrode RME1 is applied to the first voltage line VL1
- a low voltage transmitted to the second electrode RME2 is applied to the second voltage line VL2
- a potential voltage (or a second power supply voltage) may be applied.
- the first voltage line VL1 may be partially in contact with the active layer ACT1 of the first transistor T1 through a contact hole penetrating the first interlayer insulating layer IL1 and the first gate insulating layer GI. have.
- the first voltage line VL1 may serve as the first drain electrode D1 of the first transistor T1 .
- the first conductive pattern CDP1 may contact the active layer ACT1 of the first transistor T1 through a contact hole penetrating the first interlayer insulating layer IL1 and the first gate insulating layer GI. Also, the first conductive pattern CDP1 may contact the lower metal layer BML through another contact hole. The first conductive pattern CDP1 may serve as the first source electrode S1 of the first transistor T1 .
- the second conductive pattern CDP2 may be electrically connected to the first transistor T1 through the first conductive pattern CDP1 .
- the drawings illustrate that the first conductive pattern CDP1 and the second conductive pattern CDP2 are disposed separately from each other, in some embodiments, the second conductive pattern CDP2 is integrated with the first conductive pattern CDP1. and may form a single pattern.
- the second conductive pattern CDP2 is also connected to the first electrode RME1 , and the first transistor T1 may transfer the first power voltage applied from the first voltage line VL1 to the first electrode RME1 . .
- the second conductive pattern CDP2 is a conductive layer different from the first conductive pattern CDP1 , for example, a fourth conductive layer disposed on the third conductive layer with the third conductive layer and some insulating layers interposed therebetween.
- the first voltage line VL1 and the second voltage line VL2 may also be formed of a fourth conductive layer instead of the third conductive layer, and the first voltage line VL1 may be formed of the first voltage line VL1 through a different conductive pattern. It may be electrically connected to the drain electrode D1 of the transistor T1.
- each of the second conductive layer and the third conductive layer may further include a capacitance electrode of a storage capacitor.
- Capacitive electrodes of the storage capacitor may be respectively disposed on different layers to form a capacitor in an insulating layer therebetween.
- the capacitance electrodes of the storage capacitor may be formed integrally with the gate electrode G1 and the source electrode S1 of the first transistor T1, respectively.
- the present invention is not limited thereto.
- the above-described buffer layer BL, the first gate insulating layer GI, and the first interlayer insulating layer IL1 may be formed of a plurality of inorganic layers alternately stacked.
- the buffer layer BL, the first gate insulating layer GI, and the first interlayer insulating layer IL1 may include silicon oxide (Silicon Oxide, SiO x ), silicon nitride (SiN x ), and silicon acid.
- a nitride (Silicon Oxynitride, SiO x N y ) may be formed as a double layer in which an inorganic layer including at least one is stacked, or a multilayer in which these are alternately stacked.
- the buffer layer BL, the first gate insulating layer GI, and the first interlayer insulating layer IL1 may be formed of one inorganic layer including the above-described insulating material.
- the first interlayer insulating layer IL1 may be made of an organic insulating material such as polyimide (PI).
- the second conductive layer and the third conductive layer include molybdenum (Mo), aluminum (Al), chromium (Cr), gold (Au), titanium (Ti), nickel (Ni), neodymium (Nd), and copper (Cu). It may be formed as a single layer or multiple layers made of any one or an alloy thereof. However, the present invention is not limited thereto.
- the via layer VIA is disposed on the third conductive layer.
- the via layer VIA may include an organic insulating material, for example, an organic insulating material such as polyimide (PI), and may perform a surface planarization function.
- PI polyimide
- a plurality of first banks BNL1 , a plurality of electrodes RME; RME1 , RME2 , a plurality of dummy patterns DP DP1 and DP2 , and a second bank BNL2), a plurality of light emitting devices ED, and a plurality of connection electrodes CNE (CNE1, CNE2) are disposed.
- a plurality of insulating layers PAS1 , PAS2 , and PAS3 may be disposed on the via layer VIA.
- the first banks BNL1 may be directly disposed on the via layer VIA.
- the first banks BNL1 may have a shape extending in the first direction DR1 and may be spaced apart from each other in the second direction DR2 .
- the first bank BNL1 may extend in the first direction DR1 from the center of the light emitting area EMA and be disposed in a region surrounded by the second bank BNL2 , that is, the light emitting area EMA.
- One first bank BNL1 is disposed on the left with respect to the center of the light emitting area EMA, and the other first bank BNL1 is spaced apart from the first bank BNL1 in the second direction DR2 to emit light. It may be disposed on the right side of the center of the area EMA.
- the first banks BNL1 spaced apart from each other may have the same width, but is not limited thereto, and some first banks BNL1 may have different widths from other first banks BNL1 .
- the first bank BNL1 may be disposed in the emission area EMA of each sub-pixel SPXn on the entire surface of the display area DPA to form an island-shaped pattern having a narrow width and extending in one direction.
- a plurality of light emitting devices ED may be disposed between the first banks BNL1 spaced apart from each other.
- the first bank BNL1 may have a structure in which at least a portion protrudes from the top surface of the via layer VIA.
- the protruding portions of the first bank BNL1 and the second bank BNL2 may have inclined or curved sides, and light emitted from the light emitting device ED is emitted from the first bank BNL1 and the second bank BNL2 .
- ) may be reflected from the dummy pattern DP disposed on the dummy pattern DP and emitted upwardly of the via layer VIA.
- the first bank BNL1 may have a shape of a semicircle or a semiellipse with a curved outer surface in cross-sectional view.
- the first bank BNL1 may include an organic insulating material such as polyimide (PI), but is not limited thereto.
- the plurality of electrodes RME are disposed in each sub-pixel SPXn in a shape extending in one direction.
- the plurality of electrodes RME may extend in the first direction DR1 and may be disposed over at least the emission area EMA and the sub area SA of the sub-pixel SPXn, and they may extend in the second direction DR2 from each other. They may be spaced apart.
- the electrodes RME disposed in different sub-pixels SPXn may be spaced apart from the electrodes RME of other sub-pixels SPXn from the first separation portion ROP1 of the sub-region SA.
- the display device 10 includes a first electrode RME1 and a second electrode RME2 disposed in each sub-pixel SPXn.
- the first electrode RME1 is disposed on the left side with respect to the center of the emission area EMA, and the second electrode RME2 is spaced apart from the first electrode RME1 in the second direction DR2 to form the emission area EMA. is placed to the right of the center of the
- the first electrode RME1 and the second electrode RME2 may be partially disposed parallel to the first bank BNL1 in the first direction DR1 . Also, the first electrode RME1 and the second electrode RME2 may be partially disposed between the first banks BNL1 spaced apart in the second direction DR2 .
- each of the electrodes RME may extend in the first direction DR1 from both sides of the first direction DR1 of the first bank BNL1 , and may be disposed to bypass the first bank BNL1 .
- the first electrode RME1 and the second electrode RME2 are respectively disposed between portions disposed on both sides of the first bank BNL1 in the first direction DR1 and the first banks BNL1 . Including the disposed portion, it may be disposed to be spaced apart from the first bank BNL1 .
- the first electrode RME1 includes a first portion EP1 disposed between the first banks BNL1 spaced apart in the second direction DR2
- the second electrode RME2 includes the first electrode RME1 .
- the first portion EP1 and the second portion EP2 may be spaced apart from and disposed between the first banks BNL1 , respectively, and may be spaced apart from each other to face each other.
- Light emitting devices ED to be described later may be disposed on the first portion EP1 of the first electrode RME1 and on the second portion EP2 of the second electrode RME2 between the first banks BNL1 . .
- the first electrode RME1 is connected to the first portion EP1 and further includes a third portion EP3 disposed on both sides of the first direction DR1 of any one of the first banks BNL1 , and the second The electrode RME2 may further include a fourth portion EP4 connected to the second portion EP2 and disposed on both sides of the other first bank BNL1 in the first direction DR1 .
- One side of the third part EP3 and the fourth part EP4 facing each other may be parallel to one side of the first part EP1 and the second part EP2 facing each other in the first direction DR1 .
- the first electrode RME1 and the second electrode RME2 generally extend in one direction, and the other side opposite to one side facing each other may be recessed inside each electrode RME.
- the first electrode RME1 is disposed to face the upper side and a portion of the lower side including the right side of the first bank BNL1 disposed on the left side
- the second electrode RME2 is disposed to face the first side side of the first bank BNL1 disposed on the left side.
- the bank BNL2 may be disposed to face a portion of the upper side and the lower side including the left side of the bank BNL2 .
- Each of the portions EP1 , EP2 , EP3 , and EP4 of the first electrode RME1 and the second electrode RME2 may be divided according to a position of the first bank BNL1 , and thus have different widths.
- the first width W1 of the first portion EP1 of the first electrode RME1 and the second portion EP2 of the second electrode RME2 is the third portion EP3 and the fourth portion EP4 .
- the third portion EP3 and the fourth portion EP4 having the second width W2 extend in one direction, and then decrease in width at a portion where they meet the first bank BNL1 to form the first portion EP1 and It may be disposed as the second part EP2 .
- the plurality of electrodes RME are disposed extending in one direction from one side of the first direction DR1 of the first bank BNL1 to the other side of the first direction DR1, and bypass the first bank BNL1.
- the plurality of dummy patterns DP may be disposed on the first bank BNL1 in which the electrodes RME are not disposed.
- the plurality of dummy patterns DP may have a shape similar to that of the first bank BNL1 , and may be disposed on the first banks BNL1 to be spaced apart from the electrode RME, respectively.
- the plurality of dummy patterns DP are disposed on any one of the first banks BNL1 and are disposed on the first dummy pattern DP1 spaced apart from the first electrode RME1, and on the other first bank BNL1.
- a second dummy pattern DP2 spaced apart from the second electrode RME2 may be included.
- the first dummy pattern DP1 extends in the first direction DR1 and is disposed on the first bank BNL1 disposed on the left side of the emission area EMA.
- the first dummy pattern DP1 is disposed in parallel with the third portion EP3 of the first electrode RME1 in the first direction DR1 and spaced apart from the first portion EP1 and the third portion EP3, respectively.
- can be Of the first dummy pattern DP1 a right side that is one side in the second direction DR2 faces away from the first part EP1 in a plan view, and a left side that is the other side side in the second direction DR2 is a third part in a plan view
- the left side of EP3 may be parallel to the first direction DR1 .
- the first dummy pattern DP1 may be disposed to be spaced apart from the first electrode RME1 with respect to the outer sides of the first bank BNL1 .
- the second dummy pattern DP2 extends in the first direction DR1 and is disposed on the first bank BNL1 disposed on the right side of the emission area EMA.
- the second dummy pattern DP2 is disposed in parallel with the fourth portion EP4 of the second electrode RME2 in the first direction DR1 and spaced apart from the second portion EP2 and the fourth portion EP4, respectively.
- the right side of EP4 may be parallel to the first direction DR1 .
- the plurality of electrodes RME and the plurality of dummy patterns DP may be formed as one electrode line and then separated by a patterning process.
- the electrode line extends in the first direction DR1 and is disposed to partially cover the first bank BNL1 , and portions disposed on outer sides of the first bank BNL1 may be removed by a patterning process. . Accordingly, the electrode line may be divided into the dummy patterns DP disposed on the first bank BNL1 and the electrode RME disposed directly on the via layer VIA, and the third The outer sides of the portion EP3 and the fourth portion EP4 may be parallel to the outer sides of the dummy patterns DP.
- Each of the third portion EP3 of the first electrode RME1 and the fourth portion EP4 of the second electrode RME2 may have the same width as the electrode line. Accordingly, the first part EP1 of the first electrode RME1 and the second part EP2 of the second electrode RME2 and the dummy patterns DP are respectively the third part EP3 or the fourth part EP4 ) can have a smaller width.
- the third width W3 measured in the second direction DR2 is greater than the second width W2 of each electrode RME.
- it may be larger than the first width W1 of the first portion EP1 and the second portion EP2 disposed between the first bank BNL1 .
- a third width W3 measured in the second direction DR2 may be smaller than a width of the first banks BNL1 .
- each of the first dummy pattern DP1 and the second dummy pattern DP2 may cover at least the inclined side surface of the first bank BNL1 . Since each of the dummy patterns DP has a width smaller than that of the first bank BNL1 , the side surfaces of the first banks BNL1 facing each other are partially covered.
- the plurality of light emitting devices ED are disposed between the first banks BNL1 . At least one end of the light emitting devices ED is disposed on the first portion EP1 of the first electrode RME1 or the second portion EP2 of the second electrode RME2, or both ends of the light emitting devices ED are first It may be disposed on the first part EP1 and the second part EP20. In addition, each electrode RME may be electrically connected to the light emitting device ED through connection electrodes CNE (CNE1, CNE2) which will be described later. .
- the first electrode RME1 and the second electrode RME2 have a third conductive layer through the first electrode contact hole CTD and the second electrode contact hole CTS formed in portions overlapping the second bank BNL2, respectively. can be connected with
- the first electrode RME1 may contact the second conductive pattern CDP2 through the first electrode contact hole CTD penetrating the via layer VIA thereunder.
- the second electrode RME2 may contact the second voltage line VL2 through the second electrode contact hole CTS penetrating the via layer VIA thereunder.
- the first electrode RME1 is electrically connected to the first transistor T1 through the second conductive pattern CDP2 and the first conductive pattern CDP1 so that a first power voltage is applied
- the second electrode RME2 is The second power voltage may be applied by being electrically connected to the second voltage line VL2 .
- the plurality of electrodes RME may be electrically connected to the lower third conductive layer and the light emitting device ED to transmit an electric signal for the light emitting device ED to emit light.
- the plurality of electrodes RME may be used to generate an electric field in the sub-pixel SPXn to align the light emitting devices ED during the manufacturing process of the display device 10 .
- a signal for aligning the light emitting device ED may be applied after the electrodes RME or the electrode line formed during the manufacturing process are separated from the dummy patterns DP with the outer portion of the first bank BNL1 as a boundary. .
- electric signals are applied to different electrode lines, on the first portion EP1 and the second portion EP2 of each electrode RME disposed between the first banks BNL1 except for the dummy pattern DP.
- An electric field is generated, and the light emitting devices ED may be aligned on the electrodes RME by the electric field. That is, the electrodes RME may be used to apply an electric signal for aligning the light emitting elements ED and apply an electric signal for emitting light of the light emitting elements ED, respectively.
- the light emitting devices ED may have a shape extending in one direction, and the light emitting devices ED may be disposed in a direction in which the extending direction is perpendicular to the direction in which the respective electrodes RME extend or is inclined therefrom.
- the light emitting device ED may emit light to both ends in the extending direction.
- 9 is a schematic enlarged view of part A of FIG. 6 .
- 9 is a schematic diagram illustrating that light L is emitted and proceeds from both ends of the light emitting element ED.
- the light emitting device ED may extend in one direction to be disposed in a direction parallel to the top surface of the via layer VIA, and the light emitted from the light emitting device ED may be It proceeds in a direction parallel to the top surface of the via layer VIA, not in the direction above the via layer VIA. Both ends of the light emitting device ED may each face the first bank BNL1 , and the emitted light L may travel toward the dummy pattern DP disposed on the first bank BNL1 .
- the dummy patterns DP may include a material having high reflectivity and reflect the light L emitted from the light emitting device ED.
- the first bank BNL1 may have a protruding shape with respect to the top surface of the via layer VIA, and the dummy pattern DP is disposed to cover the top surface or at least the inclined side surface of the first bank BNL1 . .
- Light L emitted from the light emitting device ED in a direction parallel to the top surface of the via layer VIA is reflected from the inclined surface formed by the dummy patterns DP to be emitted in the upper direction of the via layer VIA.
- the dummy patterns DP may be disposed on the first bank BNL1 to correspond to the emission direction of the light emitting devices ED, thereby improving front emission efficiency.
- the dummy patterns DP are formed in the same process as the electrodes RME, they may be made of the same material.
- the dummy pattern DP and the electrodes RME may include a conductive material having high reflectance.
- the plurality of electrodes RME serves to transmit an electric signal for light emission of the light emitting devices ED, and the dummy patterns DP are disposed on the first bank BNL1 to emit light emitted from the light emitting devices ED. It may serve to reflect light in an upward direction.
- the dummy pattern DP may also include a conductive material, but may be formed to be spaced apart from the electrode RME, and may be disposed with the connection electrode CNE to be described later with the first insulating layer PAS1 interposed therebetween.
- the plurality of dummy patterns DP may be disposed in an electrically insulated floating state on the first bank BNL1 . Accordingly, when the light emitting elements ED are aligned, the electric field may be intensively formed on the first portion EP1 and the second portion EP2 of the electrodes RME, and the first bank of the light emitting elements ED. The number of light emitting devices ED that are separated from the space between the BNL1s may decrease.
- the display device 10 arranges the light emitting devices ED with a high degree of alignment by using the electrodes RME including a portion disposed therebetween with respect to the first bank BNL1 and emits light. can do it Also, the display device 10 may include dummy patterns DP disposed on the first bank BNL1 and separated from the electrodes RME to increase front emission efficiency of light emitted from the light emitting device ED. .
- the plurality of electrodes RME and the first bank BNL1 are respectively disposed to be spaced apart from each other in the second direction DR2 .
- the distance between the electrodes RME and the first bank BNL1 may be designed in consideration of the electrical connection or arrangement relationship between the light emitting devices ED and the electrodes RME.
- the first interval DT1 between the first electrode RME1 and the second electrode RME2 may be smaller than the second interval DT2 between the first banks BNL1, and the first The distance DT1 may be smaller than the length of the light emitting device ED. Since the first interval DT1 is designed to be smaller than the length of the light emitting devices ED, most of the light emitting devices ED disposed between the first banks BNL1 have both ends of the first portion of the first electrode RME1, respectively. It may be disposed on the second portion EP2 of the EP1 and the second electrode RME2.
- the first width W1 of the first portion EP1 of the first electrode RME1 and the second portion EP2 of the second electrode RME2 extends from the light emitting element ED to the dummy pattern DP. You can get involved in the streets.
- the first width ( ) of the first portion EP1 and the second portion EP2 W1) may be relatively narrow.
- the first width W1 of the first part EP1 and the second part EP2 may be smaller than the first gap DT1 between the first part EP1 and the second part EP2. have.
- the display device 10 may further include other electrodes RME in addition to the first electrode RME1 and the second electrode RME2 .
- an electrode other than the first electrode RME1 or the second electrode RME2 may be connected to the third conductive layer.
- positions of the first electrode contact hole CTD and the second electrode contact hole CTS are not limited to those illustrated in the drawings.
- the first electrode contact hole CTD and the second electrode contact hole CTS may be formed in an area other than the lower portion of the second bank BNL2 , for example, in the light emitting area EMA or the sub area SA.
- the plurality of electrodes RME and the dummy patterns DP are made of the same material, and each of the electrodes RME and the dummy pattern DP may include a conductive material having high reflectance.
- the electrodes RME and the dummy patterns DP may include a metal such as silver (Ag), copper (Cu), or aluminum (Al), or include aluminum (Al), nickel (Ni), or lanthanum (La). ), or the like, or a metal layer such as titanium (Ti) and molybdenum (Mo) and the alloy may have a laminated structure.
- the electrodes RME and the dummy patterns DP are a double layer or multiple layers in which at least one metal layer made of an alloy including aluminum (Al) and titanium (Ti) or molybdenum (Mo) is stacked. It may consist of layers.
- the electrode RME may be electrically connected to the light emitting device ED through the connection electrode CNE, and the dummy patterns DP are light emitted from the light emitting device ED and propagated to the side of the first bank BNL1 . may be reflected in an upper direction of each sub-pixel SPXn.
- each of the electrodes RME and the dummy patterns DP may further include a transparent conductive material.
- each electrode RME may include a material such as ITO, IZO, ITZO, or the like.
- each of the electrodes RME and the dummy patterns DP may have a structure in which a transparent conductive material and a metal layer having high reflectivity are stacked one or more layers, or may be formed as a single layer including them.
- each electrode RME may have a stacked structure such as ITO/Ag/ITO/, ITO/Ag/IZO, or ITO/Ag/ITZO/IZO.
- the first insulating layer PAS1 is disposed on the via layer VIA, the first banks BNL1 , the plurality of electrodes RME, and the dummy patterns DP.
- the first insulating layer PAS1 is disposed to completely cover the plurality of electrodes RME and the dummy patterns DP, and may protect them and insulate them from each other. Also, the first insulating layer PAS1 may prevent the light emitting device ED disposed thereon from being damaged by direct contact with other members.
- a step may be formed such that a portion of the upper surface of the first insulating layer PAS1 is recessed between the electrodes RME spaced apart in the second direction DR2 .
- the light emitting device ED may be disposed on the upper surface of the first insulating layer PAS1 having a step, and a space may be formed between the light emitting device ED and the first insulating layer PAS1 .
- the first insulating layer PAS1 may include a plurality of contact portions CT1 and CT2 exposing a portion of the top surface of each electrode RME.
- the plurality of contact portions CT1 and CT2 may pass through the first insulating layer PAS1 , and connection electrodes CNE, which will be described later, may contact the electrode RME exposed through the contact portions CT1 and CT2 .
- the second bank BNL2 may be disposed on the first insulating layer PAS1 .
- the second bank BNL2 may be disposed in a grid pattern including portions extending in the first direction DR1 and the second direction DR2 in a plan view, and may be disposed across the boundary of each sub-pixel SPXn. The neighboring sub-pixels SPXn may be distinguished.
- the second bank BNL2 is disposed to surround the light emitting area EMA and the sub area SA, and regions divided by the second bank BNL2 and opened are the light emitting area EMA and the sub area SA, respectively. ) can be
- the second bank BNL2 may have a predetermined height, and in some embodiments, a top surface of the second bank BNL2 may be higher than that of the first bank BNL1 , and the thickness thereof may be greater than that of the first bank BNL1 . may be equal to or greater than
- the second bank BNL2 may prevent ink from overflowing into the adjacent sub-pixel SPXn in an inkjet printing process during a manufacturing process of the display device 10 .
- the second bank BNL2 may prevent inks in which different light emitting devices ED are dispersed in different sub-pixels SPXn from being mixed with each other.
- the second bank BNL2 may include polyimide like the first bank BNL1 , but is not limited thereto.
- the plurality of light emitting devices ED may be disposed on the first insulating layer PAS1 .
- the light emitting device ED may include a plurality of layers disposed in a direction parallel to the top surface of the first substrate SUB.
- the light emitting device ED of the display device 10 is disposed so that one extended direction is parallel to the first substrate SUB, and a plurality of semiconductor layers included in the light emitting device ED are formed on the top surface of the first substrate SUB. may be sequentially disposed along a direction parallel to the However, the present invention is not limited thereto. In some cases, when the light emitting device ED has a different structure, the plurality of layers may be disposed in a direction perpendicular to the first substrate SUB.
- the plurality of light emitting devices ED may be disposed on electrodes RME spaced apart from each other in the second direction DR2 between the first banks BNL1 .
- the light emitting devices ED may be disposed to be spaced apart from each other along the first direction DR1 in which the respective electrodes RME extend, and may be aligned substantially parallel to each other.
- the light emitting device ED may have a shape extending in one direction, and the extended length may be longer than the shortest distance between the electrodes RME spaced apart in the second direction DR2 . At least one end of the light emitting devices ED may be disposed on any one of the electrodes RME different from each other, or both ends of the light emitting devices ED may be disposed on different electrodes RME.
- a direction in which each of the electrodes RME extends and a direction in which the light emitting device ED extends may be disposed to be substantially perpendicular to each other.
- the present invention is not limited thereto, and the light emitting device ED may be disposed obliquely in a direction in which the respective electrodes RME extend.
- the light emitting devices ED disposed in each sub-pixel SPXn may include a plurality of semiconductor layers, and may emit light of different wavelength bands according to materials of the semiconductor layers.
- the present invention is not limited thereto, and the light emitting devices ED disposed in each sub-pixel SPXn may include a semiconductor layer of the same material to emit light of the same color.
- the light emitting device ED may include semiconductor layers doped with different conductivity types and may be oriented so that one end thereof faces a specific direction by an electric field generated on the electrode RME. In the light emitting devices ED, a first end and a second end opposite to the one semiconductor layer may be defined.
- the light emitting device ED has a first end disposed on the first portion EP1 of the first electrode RME1 and disposed on the second portion EP2 of the second electrode RME2 .
- the finished portion may be the second end.
- directions in which the first ends of the light emitting devices ED disposed on different electrodes RME may be different from each other.
- the light emitting devices ED may be electrically connected to each other by contacting the connection electrodes CNE: CNE1 and CNE2. Since a portion of the semiconductor layer is exposed on the one end surface of the light emitting device ED, the exposed semiconductor layer may contact the connection electrode CNE. Each of the light emitting devices ED may be electrically connected to conductive layers under the electrode RME and the via layer VIA through the connection electrodes CNE, and an electric signal may be applied to emit light in a specific wavelength band. .
- the second insulating layer PAS2 may be disposed on the plurality of light emitting devices ED.
- the second insulating layer PAS2 is disposed to partially cover the outer surface of the light emitting device ED, so that both sides or both ends of the light emitting device ED are not covered.
- a portion of the second insulating layer PAS2 disposed on the light emitting device ED is disposed to extend in the first direction DR1 on the first insulating layer PAS1 in a plan view, so that it is linear or linear in each sub-pixel SPXn. An island-like pattern can be formed.
- the second insulating layer PAS2 may protect the light emitting device ED and fix the light emitting device ED in the manufacturing process of the display device 10 .
- the second insulating layer PAS2 may be disposed to fill a space between the light emitting device ED and the lower first insulating layer PAS1 .
- the second insulating layer PAS2 may also be disposed on the first bank BNL1 and the second bank BNL2 .
- the second insulating layer PAS2 may be disposed on the first insulating layer PAS1 to expose a portion of a portion in which the electrodes RME are disposed together with both sides of the light emitting device ED.
- the second insulating layer PAS2 may be partially disposed in the sub-region SA, but in the first separation part ROP1, the first insulating layer PAS1 during the process of forming the electrodes RME. ) can be removed with A portion of the top surface of the via layer VIA may be exposed in the first isolation portion ROP1 , and a third insulating layer PAS3 to be described later may be directly disposed on the exposed portion of the via layer VIA.
- a plurality of connection electrodes CNE ( CNE1 , CNE2 ) and a third insulating layer PAS3 may be disposed on the second insulating layer PAS2 .
- connection electrodes CNE are disposed on the light emitting devices ED, the electrode RME, and the dummy patterns DP. Also, the connection electrodes CNE are partially disposed on the second insulating layer PAS2 and may be insulated from each other by the other connection electrodes CNE and the second insulating layer PAS2 and the third insulating layer PAS3. .
- the plurality of connection electrodes CNE may contact the light emitting element ED and the electrodes RME, respectively.
- the connection electrode CNE may directly contact the semiconductor layer exposed on both end surfaces of the light emitting element ED, and the electrode RME through the contact portions CT1 and CT2 penetrating the first insulating layer PAS1. may be in contact with at least one of them. Both ends of the light emitting device ED may be electrically connected to the electrode RME through the plurality of connection electrodes CNE1 and CNE2 .
- the first connection electrode CNE1 may have a shape extending in the first direction DR1 and may be disposed on the first electrode RME1 and the first dummy pattern DP1 .
- a portion of the first connection electrode CNE1 disposed on the first bank BNL1 may overlap the first dummy pattern DP1 , and a portion of the first connection electrode CNE1 may overlap the first electrode RME1 .
- the first connection electrode CNE1 may be in contact with the first electrode RME1 through the first contact portion CT1 exposing the top surface of the first electrode RME1 and may be in contact with the first ends of the light emitting devices ED. have.
- the first connection electrode CNE1 may not directly contact the first dummy pattern DP1 , and the first dummy pattern DP1 may be disposed in a floating state.
- the second connection electrode CNE2 may also have a shape extending in the first direction DR1 , and may be disposed on the second electrode RME2 and the second dummy pattern DP2 .
- a portion of the second connection electrode CNE2 disposed on the first bank BNL1 may overlap the second dummy pattern DP2 , and a portion of the second connection electrode CNE2 may overlap the second electrode RME2 .
- the second connection electrode CNE2 may contact the second electrode RME2 through the second contact portion CT2 exposing the upper surface of the second electrode RME2 and may contact the second ends of the light emitting devices ED. have.
- the second connection electrode CNE2 may not directly contact the second dummy pattern DP2 , and the second dummy pattern DP2 may be disposed in a floating state.
- the first connection electrode CNE1 and the second connection electrode CNE2 may transmit an electrical signal applied to the first electrode RME1 and the second electrode RME2 to the light emitting device ED.
- the electric signal may be directly applied to the light emitting device ED.
- the first connection electrode CNE1 and the second connection electrode CNE2 may be disposed to be spaced apart from each other in the second direction DR2 in a plan view.
- the first connection electrode CNE1 and the second connection electrode CNE2 are disposed not to directly contact each other, and an electrical signal applied to each connection electrode CNE may flow through the light emitting device ED.
- first connection electrode CNE1 and the second connection electrode CNE2 may be disposed on different layers.
- the first connection electrode CNE1 may be disposed on a third insulating layer PAS3 to be described later, and the second connection electrode CNE2 may be disposed between the second insulating layer PAS2 and the third insulating layer PAS3. have.
- the first connection electrode CNE1 and the second connection electrode CNE2 may be disposed to be spaced apart from each other, and in addition, may be insulated from each other by the third insulating layer PAS3 .
- the present invention is not limited thereto, and the third insulating layer PAS3 may be omitted, and the first connection electrode CNE1 and the second connection electrode CNE2 may be directly disposed on the second insulating layer PAS2 . . In this case, since the first connection electrode CNE1 and the second connection electrode CNE2 are spaced apart from each other by a predetermined distance, they may not be directly connected to each other.
- connection electrodes CNE may have a partially large width at the portion where the contact parts CT1 and CT2 are disposed.
- the connection electrodes CNE include contact portions CT1 and CT2 passing through the second insulating layer PAS2 including the first insulating layer PAS1 , or the second insulating layer PAS2 and the third insulating layer PAS3 . may be in contact with the electrode RME.
- the plurality of contact portions CT1 and CT2 do not overlap with the light emitting devices ED in the second direction DR2 in the region where the plurality of light emitting devices ED are disposed and in the first direction DR1 . may be formed spaced apart from each other.
- the plurality of contact parts CT1 and CT2 are disposed in the sub area SA, but the present invention is not limited thereto. They may be formed in a portion where they are not arranged.
- connection electrodes CNE may include a conductive material.
- it may include ITO, IZO, ITZO, aluminum (Al), and the like.
- the connection electrode CNE may include a transparent conductive material, and light emitted from the light emitting device ED may pass through the connection electrode CNE and travel toward the electrodes RME.
- the present invention is not limited thereto.
- the third insulating layer PAS3 is disposed on the second connection electrode CNE2 and the second insulating layer PAS2 .
- the third insulating layer PAS3 is disposed entirely on the second insulating layer PAS2 to cover the second connection electrode CNE2 , and the first connection electrodes CNE1 are disposed on the third insulating layer PAS3 .
- the third insulating layer PAS3 may be entirely disposed on the via layer VIA except for a region where the first connection electrode CNE1 is disposed. That is, the third insulating layer PAS3 may be disposed on the first bank BNL1 and the second bank BNL2 in addition to the first insulating layer PAS1 and the second insulating layer PAS2 .
- another insulating layer may be further disposed on the first connection electrode CNE1 and the third insulating layer PAS3 .
- the insulating layer may serve to protect members disposed on the first substrate SUB from an external environment.
- Each of the above-described first insulating layer PAS1 , second insulating layer PAS2 , and third insulating layer PAS3 may include an inorganic insulating material or an organic insulating material. However, the present invention is not limited thereto.
- the third insulating layer PAS3 may be omitted.
- FIG. 10 is a schematic cross-sectional view illustrating a portion of a display device according to another exemplary embodiment.
- FIG. 10 is a cross-sectional view of the same portion as in FIG. 8 of the display device 10 according to another exemplary embodiment.
- the light emitting device ED may be a light emitting diode, and specifically, the light emitting device ED has a size of nanometers to micrometers. and may be an inorganic light emitting diode made of an inorganic material.
- the light emitting device ED may be aligned between the two electrodes in which polarities are formed when an electric field is formed in a specific direction between the two electrodes facing each other.
- the light emitting device ED may have a shape extending in one direction.
- the light emitting device ED may have a shape such as a cylinder, a rod, a wire, or a tube.
- the shape of the light emitting element (ED) is not limited thereto, and the light emitting element ( ED) may have various forms.
- the light emitting device ED may include a semiconductor layer doped with an arbitrary conductivity type (eg, p-type or n-type) impurity.
- the semiconductor layer may emit an electric signal applied from an external power source to emit light in a specific wavelength band.
- the light emitting device ED may include a first semiconductor layer 31 , a second semiconductor layer 32 , a light emitting layer 36 , an electrode layer 37 , and an insulating layer 38 .
- the first semiconductor layer 31 may be an n-type semiconductor.
- the first semiconductor layer 31 may include a semiconductor material having a chemical formula of AlxGayIn1-x-yN (0 ⁇ x ⁇ 1, 0 ⁇ y ⁇ 1, 0 ⁇ x+y ⁇ 1).
- the first semiconductor layer 31 may be any one or more of AlGaInN, GaN, AlGaN, InGaN, AlN, and InN doped with an n-type dopant.
- the n-type dopant doped in the first semiconductor layer 31 may be Si, Ge, Sn, or the like.
- the second semiconductor layer 32 is disposed on the first semiconductor layer 31 with the light emitting layer 36 interposed therebetween.
- the second semiconductor layer 32 may be a p-type semiconductor, and the second semiconductor layer 32 is composed of AlxGayIn1-x-yN (0 ⁇ x ⁇ 1, 0 ⁇ y ⁇ 1, 0 ⁇ x+y ⁇ 1). and a semiconductor material having a chemical formula.
- the second semiconductor layer 32 may be at least one of AlGaInN, GaN, AlGaN, InGaN, AlN, and InN doped with a p-type dopant.
- the p-type dopant doped in the second semiconductor layer 32 may be Mg, Zn, Ca, Se, Ba, or the like.
- the drawing shows that the first semiconductor layer 31 and the second semiconductor layer 32 are configured as one layer, the present invention is not limited thereto.
- the first semiconductor layer 31 and the second semiconductor layer 32 may further include a larger number of layers, for example, a clad layer or a TSBR (Tensile strain barrier reducing) layer. may be
- the light emitting layer 36 is disposed between the first semiconductor layer 31 and the second semiconductor layer 32 .
- the light emitting layer 36 may include a material having a single or multiple quantum well structure.
- the light emitting layer 36 may include a material having a multi-quantum well structure, it may have a structure in which a plurality of quantum layers and a well layer are alternately stacked.
- the light emitting layer 36 may emit light by combining electron-hole pairs according to an electric signal applied through the first semiconductor layer 31 and the second semiconductor layer 32 .
- the emission layer 36 may include a material such as AlGaN or AlGaInN.
- the emission layer 36 has a multi-quantum well structure in which quantum layers and well layers are alternately stacked
- the quantum layer may include a material such as AlGaN or AlGaInN
- the well layer may include a material such as GaN or AlInN.
- the light emitting layer 36 may have a structure in which a type of semiconductor material having a large band gap energy and a semiconductor material having a small band gap energy are alternately stacked with each other, and groups 3 to 5 are different according to the wavelength band of the emitted light. It may also include semiconductor materials.
- the light emitted by the light emitting layer 36 is not limited to light of a blue wavelength band, and in some cases, light of a red and green wavelength band may be emitted.
- the electrode layer 37 may be an ohmic connection electrode. However, the present invention is not limited thereto, and may be a Schottky connection electrode.
- the light emitting device ED may include at least one electrode layer 37 .
- the light emitting device ED may include one or more electrode layers 37 , but the present invention is not limited thereto and the electrode layers 37 may be omitted.
- the electrode layer 37 may reduce resistance between the light emitting element ED and the electrode or the connection electrode when the light emitting element ED is electrically connected to an electrode or a connection electrode in the display device 10 .
- the electrode layer 37 may include a conductive metal.
- the electrode layer 37 may include at least one of aluminum (Al), titanium (Ti), indium (In), gold (Au), silver (Ag), ITO, IZO, and ITZO.
- the insulating film 38 is disposed so as to surround the outer surfaces of the plurality of semiconductor layers and the electrode layers described above.
- the insulating layer 38 may be disposed to surround at least the outer surface of the light emitting layer 36 , and both ends of the light emitting device ED in the longitudinal direction may be exposed.
- the insulating layer 38 may be formed to have a round top surface in cross-section in a region adjacent to at least one end of the light emitting device ED.
- the insulating layer 38 is formed of materials having insulating properties, for example, silicon oxide (SiO x ), silicon nitride (SiN x ), silicon oxynitride (SiO x N y ), aluminum nitride (AlN x ), aluminum oxide ( AlO x ) and the like.
- silicon oxide (SiO x ) silicon oxide (SiO x ), silicon nitride (SiN x ), silicon oxynitride (SiO x N y ), aluminum nitride (AlN x ), aluminum oxide ( AlO x ) and the like.
- the insulating film 38 is formed as a single layer, but the present invention is not limited thereto, and in some embodiments, the insulating film 38 may be formed in a multi-layered structure in which a plurality of layers are stacked.
- the insulating layer 38 may function to protect the members.
- the insulating layer 38 may prevent an electrical short that may occur in the light emitting layer 36 when it is in direct contact with an electrode through which an electrical signal is transmitted to the light emitting device ED.
- the insulating layer 38 may prevent a decrease in the luminous efficiency of the light emitting device ED.
- the outer surface of the insulating film 38 may be surface-treated.
- the light emitting device ED may be sprayed onto the electrode in a state of being dispersed in a predetermined ink to be aligned.
- the surface of the insulating layer 38 may be treated with hydrophobicity or hydrophilicity.
- 12 to 15 are schematic diagrams illustrating a schematic manufacturing process of a display device according to an exemplary embodiment. 12 to 15 illustrate a part of a manufacturing process of the display device 10 .
- a method of forming layers formed in each process will be omitted and a sequence between the processes will be described in detail.
- a plurality of first banks BNL1 and a plurality of electrode lines RM1 overlapping the first bank BNL1 and extending in the first direction DR1 on the via layer VIA; RM2) are formed.
- the plurality of electrode lines RM1 and RM2 partially cover the first bank BNL1 disposed on the left side and extend in the first direction DR1 , and the first bank disposed on the right side.
- a second electrode line RM2 partially covering BNL1 and extending in the first direction DR1 is included.
- the first electrode line RM1 and the second electrode line RM2 may be used to align the light emitting devices ED, respectively, and are partially separated in a subsequent process to the first electrode RME1 and the first dummy, respectively.
- a pattern DP1, a second electrode RME2, and a second dummy pattern DP2 may be formed.
- the first electrode line RM1 and the second electrode line RM2 may be disposed across the plurality of sub-pixels SPXn.
- the plurality of electrodes RME are disposed to be spaced apart from the electrodes RME of other sub-pixels SPXn in the sub-area SA of each sub-pixel SPXn. ) may be formed by a process of separating from the sub-region SA after aligning them.
- a portion of the first electrode line RM1 and the second electrode line RM2 is patterned to form dummy patterns DP (DP1, DP2) disposed on the first banks BNL1.
- DP dummy patterns
- the second bank BNL2 disposed on the first insulating layer PAS1 is formed.
- the first electrode line RM1 and the second electrode line RM2 are formed to partially cover the first bank BNL1 , respectively, and the portion disposed on the outer side of the first bank BNL1 is to be patterned and removed.
- portions disposed on the first banks BNL1 may become the first dummy pattern DP1 and the second dummy pattern DP2, respectively, and the first electrode line RM1 and the second electrode line.
- RM2 may be spaced apart from the first dummy pattern DP1 and the second dummy pattern DP2 with respect to the outer side of the first bank BNL1 , respectively. Only portions of the first electrode line RM1 and the second electrode line RM2 disposed on the via layer VIA may remain.
- a first portion EP1 and a second portion EP2 of the first electrode line RM1 and the second electrode line RM2 are respectively disposed between the first banks BNL1 , and these are respectively a dummy pattern DP. can face the
- the first insulating layer PAS1 may be formed after the process of forming the dummy patterns DP by patterning the electrode lines RM1 and RM2 .
- the first insulating layer PAS1 may be formed to cover the first banks BNL1 in addition to the electrode lines RM1 and RM2 and the dummy patterns DP.
- a second bank BNL2 is formed on the first insulating layer PAS1 , and the second bank BNL2 is formed in a lattice pattern to open a partial region.
- An area opened by the second bank BNL2 may be defined as an emission area EMA and a sub area SA, respectively.
- the light emitting devices ED are sprayed into the light emitting area EMA, and electric signals are applied to the first electrode line RM1 and the second electrode line RM2 to apply the light emitting device. (EDs) are aligned.
- the plurality of light emitting devices ED may be prepared in a state of being dispersed in ink, and may be sprayed onto the light emitting area EMA in a state of being dispersed in ink.
- an electric field EL is generated by the potential difference between the two electrode lines, and the light emitting element ED dispersed in the ink generates an electric field ( It may be disposed on the first electrode line RM1 and the second electrode line RM2 while the position and orientation direction are changed by receiving a force by the EL).
- An electric field EL by the first portion EP1 of the first electrode line RM1 and the second portion EP2 of the second electrode line RM2 may be generated between the first banks BNL1 . Since an electric signal is not applied to the dummy patterns DP1 and DP2 disposed on the first bank BNL1 , the electric field EL may not be generated.
- the light emitting devices ED may be aligned on the first portion EP1 and the second portion EP2 by the intensively generated electric field EL between the first bank BNL1 .
- first electrode line RM1 and the second electrode line RM2 are portions remaining after the dummy patterns DP1 and DP2 are separated, and are a third portion connected to the first portion EP1 and the second portion EP2 , respectively.
- the third part EP3 and the fourth part EP4 have a greater width than the first part EP1 and the second part EP2 , and the width difference according to the positions of the electrode lines RM1 and RM2 is dispersed in the ink.
- the light emitting devices ED may be induced to be aligned at a specific position.
- the light emitting element ED receiving the force by the electric field EL in the ink has a first portion EP1 and a second portion EP2 narrower than the third portion EP3 and the fourth portion EP4 having a wider width. ) can be induced to be placed on the In the manufacturing process of the display device 10 , since the electrode lines RM1 and RM2 generating the electric field EL have different widths depending on the positions, most of the light emitting elements ED may be aligned to a specific position, and display In the device 10 , the alignment of the light emitting elements ED may be improved.
- a second insulating layer PAS2 for fixing the light emitting devices ED is formed, and the electrode line RM1 is formed in the first separation portion ('ROP1' in FIG. 4 ) of the sub area SA. , RM2) are separated.
- a plurality of electrodes RME1 and RME2 disposed from the sub areas SA to the light emitting area EMA may be formed.
- the first electrode RME1 is an electrode derived from the first electrode line RM1
- the second electrode RME2 is an electrode derived from the second electrode line RM2 .
- Each of the electrodes RME1 and RME2 may be spaced apart from the dummy patterns DP1 and DP2 with respect to the outer side of the first bank BNL1 , similarly to the electrode lines RM1 and RM2 .
- the display device 10 may be manufactured by forming the second connection electrode CNE2 , the third insulating layer PAS3 , and the first connection electrode CNE1 thereafter. have.
- the display device 10 forms dummy patterns DP by partially patterning the electrode lines RM1 and RM2 used for aligning the light emitting devices ED, thereby forming the electrode lines RM1 and RM1 having different widths depending on the position. RM2) may be formed. Accordingly, in the process of aligning the light emitting devices ED dispersed in the ink, the light emitting devices ED may be intensively aligned in a narrow portion of the electrode lines RM1 and RM2 . In addition, the dummy patterns DP1 and DP2 separated from the electrode lines RM1 and RM2 serve to reflect the light emitted from the light emitting device ED, so that the front emission efficiency of the display device 10 may be improved. .
- 16 is a schematic plan view illustrating one sub-pixel of a display device according to another exemplary embodiment.
- 17 is a schematic plan view illustrating a relative arrangement of electrodes and first banks disposed in one sub-pixel of FIG. 16 .
- 18 is a cross-sectional view taken along line Q6-Q6' of FIG. 16 .
- 19 is a schematic cross-sectional view taken along the line Q7-Q7' of FIG. 16 .
- the display device 10_1 further includes a third electrode RME3_1 and a fourth electrode RME4_1 in addition to the first electrode RME1_1 and the second electrode RME2_1.
- the display device 10_1 may include a larger number of first banks BNL1_1 , dummy patterns DP, light emitting devices ED, and connection electrodes CNE_1 corresponding to the number of electrodes RME_1 . have.
- the present embodiment is different from the embodiment of FIG. 3 in that the number of electrodes disposed in each sub-pixel SPXn is different.
- the duplicated description will be omitted and the different structures of the first banks BNL1_1 , the electrodes RME_1 , the dummy patterns DP1 , and the connection electrodes CNE_1 will be described in detail.
- the first bank BNL1_1 may include a plurality of sub-banks SBN1 and SBN2 having different widths.
- the first bank BNL1_1 includes a plurality of first sub-banks SBN1 and a first sub-bank SBN1 disposed on one side and the other side, or left and right, respectively, in the second direction DR2 from the center of the light emitting area EMA.
- a second sub-bank SBN2 disposed between the banks SBN1 may be included.
- the first sub-banks SBN1 may have substantially the same arrangement as in the embodiment of FIG. 3 .
- the second sub-bank SBN2 may be disposed between and spaced apart from the first sub-banks SBN1 in the second direction DR2 .
- the second sub-bank SBN2 may have substantially the same shape as the first sub-bank SBN1 , but may have a width in the second direction DR2 greater than that of the first sub-banks SBN1 .
- the second sub-bank SBN2 may have a width greater than that of the first sub-bank SBN1 so that a plurality of dummy patterns DP or a dummy pattern DP having a large width may be disposed.
- the present invention is not limited thereto, and the first sub-bank SBN1 and the second sub-bank SBN2 may have the same width.
- the light emitting devices ED may be respectively disposed between any one of the first sub-banks SBN1 and the second sub-bank SBN2 and between the other first and second sub-banks SBN1 and SBN2 . .
- the plurality of electrodes RME may include a first electrode RME1_1 , a second electrode RME2_1 , a third electrode RME3_1 , and a fourth electrode RME4_1 .
- the first to fourth electrodes RME1_1 , RME2_1 , RME3_1 , and RME4_1 are respectively spaced apart from each other in the second direction DR2 , and the third electrode RME3_1 along the second direction DR2 with respect to the first electrode RME1_1 . ), the second electrode RME2_1 and the fourth electrode RME4_1 may be sequentially disposed.
- the first electrode RME1_1 may be disposed adjacent to the first sub-bank SBN1 disposed on the left side of the second sub-bank SBN2 among the first sub-banks SBN1 .
- the first portion EP1 of the first electrode RME1_1 is spaced apart from the right side of the first sub-bank SBN1 disposed on the left side, and the third portion EP3 is disposed on the left side of the first sub-bank SBN1 disposed on the left side.
- SBN1) and the first direction DR1 may be arranged in parallel.
- the first electrode RME1_1 may be disposed to face a right side of the first sub-bank SBN1 disposed on the left side.
- the second electrode RME2_1 may be disposed adjacent to the second sub-bank SBN2 .
- the second portion EP2 of the second electrode RME2_1 is spaced apart from the right side of the second sub-bank SBN2 , and the fourth portion EP4 is disposed with the second sub-bank SBN2 in the first direction DR1 . ) can be placed side by side.
- the second electrode RME2_1 may be disposed to face a right side of the second sub-bank SBN2 .
- the third electrode RME3_1 is disposed between the first electrode RME1_1 and the second electrode RME2_1 to be spaced apart from each other.
- the third electrode RME3_1 is connected to a fifth portion EP5 opposite to the first portion EP1 of the first electrode RME1_1 and the fifth portion EP5 to form the second sub-bank SBN2 and the first A seventh portion EP7 parallel to the direction DR1 may be included.
- the structures of the fifth part EP5 and the seventh part EP7 may correspond to the first part EP1 and the third part EP3 of the first electrode RME1_1 .
- the third electrode RME3_1 may have a symmetrical structure with the first electrode RME1_1 based on an imaginary line extending in the first direction DR1 .
- the fifth portion EP5 of the third electrode RME3_1 is spaced apart from the left side of the second sub-bank SBN2 , and the seventh portion EP7 is disposed with the second sub-bank SBN2 in the first direction DR1 . ) can be placed side by side.
- the third electrode RME3_1 may be disposed to face the left side of the second sub-bank SBN2 .
- the fourth electrode RME4_1 is disposed to be spaced apart from the second electrode RME2_1 and the third electrode RME3_1 with the second electrode RME2_1 interposed therebetween.
- the fourth electrode RME4_1 has a sixth portion EP6 opposite to the second portion EP2 of the second electrode RME2_1 , and a first sub-bank SBN1 disposed on the right side connected to the sixth portion EP6 . ) and an eighth portion EP8 parallel to the first direction DR1 .
- the structures of the sixth part EP6 and the eighth part EP8 may correspond to the second part EP2 and the fourth part EP4 of the second electrode RME2_1 .
- the fourth electrode RME4_1 may have a symmetrical structure with the second electrode RME2_1 based on an imaginary line extending in the first direction DR1 .
- the sixth portion EP6 of the fourth electrode RME4_1 is spaced apart from the left side of the first sub-bank SBN1 on the right side, and the eighth portion EP8 is the first sub-bank SBN1 on the right side. and may be disposed parallel to each other in the first direction DR1 .
- the fourth electrode RME4_1 may be disposed to face the left side of the first sub-bank SBN1 on the right side.
- the fifth portion EP5 of the third electrode RME3_1 and the sixth portion EP6 of the fourth electrode RME4_1 have a fourth width W4 in the second direction DR2 equal to the fourth width W4 of the first electrode RME1_1 . It may be the same as the first width W1 of the first portion EP1 . That is, the width of the fifth portion EP5 of the third electrode RME3_1 and the sixth portion EP6 of the fourth electrode RME4_1 is between the first electrode RME1_1 and the third electrode RME3_1 or the third electrode RME3_1 .
- the distance between the second electrode RME2_1 and the fourth electrode RME4_1 may be smaller than the distance between the second electrode RME2_1 and the fourth electrode RME4_1 .
- the plurality of dummy patterns DP may be disposed on the first sub-bank SBN1 and the second sub-bank SBN2, respectively.
- the first dummy pattern DP1 may be disposed on the left first sub-bank SBN1 to be spaced apart from the first electrode RME1_1 .
- the second dummy pattern DP2 may be disposed on the second sub-bank SBN2 to be spaced apart from the second electrode RME2_1 and the third electrode RME3_1
- the third dummy pattern DP3 may be a first first on the right side. It is disposed on the sub-bank SBN1 and may be spaced apart from the fourth electrode RME4_1 .
- the plurality of dummy patterns DP may have different widths measured in the second direction DR2 .
- Each of the first dummy pattern DP1 and the third dummy pattern DP3 may have a third width W3 measured in the second direction DR2 smaller than the fifth width W5 of the second dummy pattern DP2. have.
- the second electrode RME2_1 and the third electrode RME3_1 may be formed as one electrode line when the display device 10_1 is manufactured. Thereafter, the portions disposed on the outer side of the second sub-bank SBN2 are separated to form a second dummy pattern DP2 , and at the same time, from the center of the second dummy pattern DP2 in the first direction DR1 . While being separated, the second electrode RME2_1 and the third electrode RME3_1 may be formed, respectively. As the electrode line has a greater width than the electrode line from which the first electrode RME1_1 and the fourth electrode RME4_1 are derived, the second dummy pattern DP2 also has a greater width than the first dummy pattern DP1.
- the second dummy pattern DP2 may have a width greater than that of the first dummy pattern DP1 to cover both sides of the second sub-bank SBN2 , respectively. Light emitted from each of the light emitting devices ED disposed on both sides of the second sub-bank SBN2 may be reflected from the second dummy pattern DP2.
- the display device 10_1 has a greater number of electrodes RME and first banks BNL1_1 , spaces between the plurality of first banks BNL1_1 are divided into a greater number, and the light emitting device ED ) may also be classified into different light emitting devices ED according to the disposed positions and the types of electrodes RME on which both ends are disposed.
- the light emitting device ED has both ends between the first sub-bank SBN1 and the second sub-bank SBN2 on the left side of the first portion EP1 and the third electrode EP1 of the first electrode RME1_1 .
- the first light emitting device ED1 may be disposed on the fifth portion EP5 of the RME3_1 .
- the first light emitting device ED1 may have a first end disposed on the first portion EP1 and a second end disposed on the fifth portion EP5 .
- the light emitting device ED has both ends of the second portion EP2 and the fourth electrode RME4_1 of the second electrode RME2_1 between the first sub-bank SBN1 and the second sub-bank SBN2 on the right side.
- the second light emitting device ED2 may have a first end disposed on the sixth portion EP6 and a second end disposed on the sixth portion EP6 .
- the first light emitting device ED1 may have a first end facing to the left, and the second light emitting device ED2 may have a first end facing to the right.
- the plurality of connection electrodes CNE are on the first electrode RME1_1 and the first connection electrode CNE1_1 , the second electrode RME2_1 and the second dummy pattern DP2 disposed on the first dummy pattern DP1 .
- the second connection electrode CNE2_1 disposed on the third electrode RME3_1, the fourth electrode RME4_1, the second dummy pattern DP2, and the third connection electrode disposed on the third dummy pattern DP3 ( CNE3_1) may be included.
- the first connection electrode CNE1_1 may contact the first electrode RME1_1 and the first end of the first light emitting device ED1 .
- the first connection electrode CNE1_1 may contact the first electrode RME1_1 through the first contact portion CT1 penetrating the first insulating layer PAS1 .
- the second connection electrode CNE2_1 may contact the second electrode RME2_1 and the second end of the second light emitting device ED2 .
- the second connection electrode CNE2_1 may contact the second electrode RME2_1 through the second contact portion CT2 penetrating the first insulating layer PAS1 .
- the first connection electrode CNE1_1 and the second connection electrode CNE2_1 may have a shape extending in the first direction DR1 and may extend from the emission area EMA to the sub area SA. Also, the first connection electrode CNE1_1 and the second connection electrode CNE2_1 are disposed to overlap the first dummy pattern DP1 and the second dummy pattern DP2, respectively, but may not directly contact them.
- a first end of the first light emitting device ED1 is electrically connected to the first electrode RME1_1 through a first connection electrode CNE1_1
- a second end of the second light emitting device ED2 has a second connection electrode ( It may be electrically connected to the second electrode RME2_1 through CNE2_1 .
- the third connection electrode CNE3_1 includes a first extension CN_E1 and a fourth electrode RME4_1 disposed on the third electrode RME3_1 and the second dummy pattern DP2 and extending in the first direction DR1 and A second extension part CN_E2 disposed on the third dummy pattern DP3 and extending in the first direction DR1 , and a first connection part connecting the first extension part CN_E1 and the second extension part CN_E2 (CN_B1) may be included.
- the first extension part CN_E1 of the third connection electrode CNE3_1 is spaced apart from each other in the second direction DR2 between the first connection electrode CNE1_1 and the second connection electrode CNE2_1, and the second extension part CN_E2 ) may face the second connection electrode CNE2_1 by being spaced apart from each other.
- the third connection electrode CNE3_1 may have a shape surrounding the outer surface of the second connection electrode CNE2_1 .
- the first extension CN_E1 may contact the third electrode RME3_1 and the second end of the first light emitting device ED1 .
- the first extension part CN_E1 may contact the third electrode RME3_1 through the third contact part CT3 penetrating the first insulating layer PAS1 .
- the second extension CN_E2 may contact the fourth electrode RME4_1 and the first end of the second light emitting device ED2 .
- the second extension part CN_E1 may contact the fourth electrode RME4_1 through another third contact part CT3 penetrating the first insulating layer PAS1 .
- the second end of the first light emitting device ED1 and the first end of the second light emitting device ED2 may be connected to each other in series through the third connection electrode CNE3_1 .
- the light emitting devices EDs ED1 and ED2 having different positions with respect to the second sub-bank SBN2 may have a series connection structure.
- the third connection electrode CNE3_1 is disposed between the second insulating layer PAS2 and the third insulating layer PAS3, and the first connection electrode CNE1_1 and the second connection electrode CNE2_1 are respectively formed on the third insulating layer ( PAS3).
- the first connection electrode CNE1_1 and the second connection electrode CNE2_1 are first type connection electrodes in contact with the first electrode RME1_1 and the second electrode RME2_1 directly connected to the third conductive layer below, respectively, and
- the third connection electrode CNE3_1 may be a second type connection electrode contacting the third electrode RME3_1 and the fourth electrode RME4_1 that are not directly connected to the lower third conductive layer.
- the display device 10_1 includes a plurality of electrodes RME and dummy patterns DP having different arrangement structures based on the plurality of first banks BNL1_1 .
- the alignment of the light emitting devices ED and the front emission efficiency may be improved.
- a larger number of light emitting devices ED may be included in each sub-pixel SPXn and serially connected thereto, so that the amount of light per unit area may be increased.
- FIG. 20 is a schematic plan view illustrating one sub-pixel of a display device according to another exemplary embodiment.
- FIG. 21 is a schematic cross-sectional view taken along line Q8-Q8' of FIG. 20 .
- the third connection electrode CNE3_2 may not be connected to the third electrode RME3_2 and the fourth electrode RME4_2, and the third connection electrode CNE3_2 may not be connected to the third electrode RME3_2 and the fourth electrode RME4_2.
- the electrode RME3_2 and the fourth electrode RME4_2 may each remain in a floating state.
- This embodiment is different from the embodiment of FIG. 16 in that the third connection electrode CNE3_2, the third electrode RME3_2, and the fourth electrode RME4_2 are connected differently.
- the arrangement of CNE1_2 and the second connection electrode CNE2_2) is the same as in the embodiment of FIG. 16 .
- overlapping content will be omitted and differences will be described.
- the third electrode RME3_2 and the fourth electrode RME4_2 may not be connected to a lower conductive layer.
- the power voltage applied from the first voltage line VL1 and the second voltage line VL2 is transmitted to the first electrode RME1_2 and the second electrode RME2_2 , and the power voltage transmitted to the electrodes is transmitted to the connection electrode CNE_2 ) through the light emitting device ED.
- the third electrode RME3_2 and the fourth electrode RME4_2 may remain in a floating state without being electrically connected to other electrodes because the light emitting devices ED may emit light even when a power voltage is not applied.
- the third connection electrode CNE3_2 includes the first extension part CN_E1 , the second extension part CN_E2 , and the first connection part CN_B1 to contact the first light emitting device ED1 and the second light emitting device ED2 . can do.
- the first extension part CN_E1 and the second extension part CN_E2 are not connected to the third electrode RME3_2 and the fourth electrode RME4_2, respectively, and the third contact part 'CT3' in FIG. 15 will be omitted.
- the first light emitting element ED1 and the second light emitting element ED2 are connected in series through the third connection electrode CNE3_2, the third electrode RME3_2 and the fourth electrode RME4_2 are connected in the series connection structure.
- the drawing illustrates that the first extension CN_E1 and the second extension CN_E2 of the third connection electrode CNE3_2 extend in the first direction DR1 , respectively, and are disposed only in the light emitting area EMA.
- the present invention is not limited thereto, and in some embodiments, the first extension portion CN_E1 and the second extension portion CN_E2 extend to the upper portion of the second bank BNL2 between the light emitting area EMA and the sub area SA. may be placed.
- FIG. 22 is a schematic plan view illustrating one sub-pixel of a display device according to another exemplary embodiment.
- the display device 10_3 has a shape in which the first connection electrode CNE1_3 and the second connection electrode CNE2_3 extend in one direction, and the third connection electrode CNE3_3 It may have a shape surrounding the second connection electrode CNE2_3 . That is, the third connection electrode CNE3_3 may be spaced apart from the second connection electrode CNE2_3 to have a closed loop shape in a plan view.
- Each of the connection electrodes CNE_3 may be disposed only in the light emitting area EMA and may not be disposed in the sub area SA. Accordingly, the contact portions CT1 and CT2 to which the connection electrode CNE_3 and the electrode RME_3 are connected may also be disposed in the light emitting area EMA.
- the third connection electrode CNE3_3 may include a first extension part CN_E1 and a second extension part CN_E2 extending in the first direction DR1, and a plurality of first connection parts CN_B1 connecting them to each other. have.
- Each of the extension parts CN_E1 and CN_E2 is spaced apart from the second connection electrode CNE2_3 in the second direction DR2
- the first connection parts CN_B1 are spaced apart from the second connection electrode CNE2_3 in the first direction DR1 .
- the first connection electrode CNE1_3 is connected to the first electrode RME1_3 through the first contact unit CT1
- the second connection electrode CNE2_3 is connected to the second electrode RME2_3 through the second contact unit CT2 .
- the first contact part CT1 and the second contact part CT2 are respectively disposed in the light emitting area EMA, and are disposed so as not to overlap the light emitting devices ED in the second direction DR2 .
- the first contact part CT1 is disposed in a third part ('EP3' of FIG. 4 ) disposed in the first direction DR1 of the first bank BNL1_3 among the first electrodes RME1_3
- the second contact part CT2 may be disposed in a fourth portion ('EP4' of FIG. 4 ) disposed in the first direction DR1 of the first bank BNL1_3 among the second electrodes RME2_3 .
- the third connection electrode CNE3_3 is disposed to surround the second connection electrode CNE2_3
- the second contact part CT2 is disposed inside the third connection electrode CNE3_3
- the first contact part CT1 is It may be disposed outside the third connection electrode CNE3_3.
- connection electrode CNE_3 is disposed only in the light emitting area EMA and the pattern shape is different in a plan view. Accordingly, the electrode RME_3 in a floating state that is not connected to the connection electrode CNE_3 may exist, and the arrangement positions of the contact parts CT1 and CT2 may be different compared to other exemplary embodiments.
- 23 is a schematic plan view illustrating one sub-pixel of a display device according to another exemplary embodiment.
- 24 is a schematic plan view illustrating a relative arrangement of electrodes and first banks disposed in one sub-pixel of FIG. 23 .
- 25 is a cross-sectional view taken along line Q8-Q8' of FIG. 23 .
- 26 is a schematic cross-sectional view taken along the line Q9-Q9' of FIG. 23 .
- the display device 10_4 is disposed on the second sub-bank SBN2 similar to that the second electrode RME2_4 and the third electrode RME3_4 are separated.
- the dummy patterns may also be separated from each other. That is, the dummy pattern DP includes a first dummy pattern DP1 and a fourth dummy pattern DP4 disposed on different first sub-banks SBN1 and a second dummy pattern DP4 spaced apart from each other on the second sub-bank SBN2 .
- the second dummy pattern DP2 and the fourth dummy pattern DP4 may be included. This embodiment is different from the embodiment of FIG. 16 in that the plurality of dummy patterns DP are spaced apart from each other and have the same width.
- the first dummy pattern DP1 is disposed to be spaced apart from the first electrode RME1_4 on the left first sub-bank SBN1
- the fourth dummy pattern DP4 is disposed on the right first sub-bank SBN1 on the fourth electrode ( SBN1 ).
- RME4_4 may be spaced apart.
- the second dummy pattern DP2 and the third dummy pattern DP3 are respectively disposed to be spaced apart from each other on the second sub-bank SBN2 , and outer sides thereof are respectively disposed on the second portion EP2 of the second electrode RME2_4 .
- the fifth portion EP5 of the third electrode RME3_4 may be spaced apart from each other. Unlike the embodiment of FIG.
- electrode lines from which the second electrode RME2_4 and the third electrode RME3_4 are derived may be formed separately.
- the patterning process performed along the outer side of the second sub bank SBN2 forms the second dummy pattern DP2 and the third dummy pattern DP3 separated from the second electrode RME2_4 and the third electrode RME3_4 . can do.
- the display device 10_4 may include a larger number of connection electrodes CNE to increase the number of serial connection of the plurality of light emitting devices ED.
- the display device 10_4 includes a plurality of different electrodes in addition to the first connection electrode CNE1_4 and the second connection electrode CNE2_4 disposed on one electrode RME_4 or the dummy pattern DP. It may further include a third connection electrode CNE3_4 , a fourth connection electrode CNE4_4 , and a fifth connection electrode CNE5_4 disposed on the RME_4 and the dummy pattern DP.
- the first connection electrode CNE1_4 and the second connection electrode CNE2_4 may have the same structure as the embodiment of FIG. 14 , except that the lengths extending in the first direction DR1 are relatively short.
- the first connection electrode CNE1_4 and the second connection electrode CNE2_4 may be disposed above the center of the light emitting area EMA, which is one side of the first direction DR1 .
- the first connection electrode CNE1_4 and the second connection electrode CNE2_4 are disposed over the light emitting area EMA and the sub area SA of the corresponding sub pixel SPXn, and first contacts formed in the sub area SA, respectively
- the first electrode RME1_4 and the second electrode RME2_4 may be in contact with the portion CT1 and the second contact portion CT2 .
- the third connection electrode CNE3_4 is formed on the third electrode RME3_4 and the first extension part CN_E1 disposed on the third dummy pattern DP3, the first electrode RME1_4, and the first dummy pattern DP1. It may include an arranged second extension part CN_E2 and a first connection part CN_B1 connecting the first extension part CN_E1 and the second extension part CN_E2.
- the first extension part CN_E1 is spaced apart from the first connection electrode CNE1_4 in the second direction DR2
- the second extension part CN_E2 faces the first connection electrode CNE1_4 in the first direction DR1 . can be spaced apart.
- the first extension CN_E1 may be disposed on an upper side of the emission area EMA of the corresponding sub-pixel SPXn, and the second extension part CN_E2 may be disposed below the emission area EMA of the corresponding sub-pixel SPXn.
- the first extension part CN_E1 may be disposed over the emission area EMA and the sub area SA to be connected to the third electrode RME3_4 through the third contact part CT3 formed in the sub area SA.
- the first connection part CN_B1 may be disposed across the first electrode RME1_4 and the third electrode RME3_4 .
- the third connection electrode CNE3_4 may have a shape extending in the first direction DR1 , being bent in the second direction DR2 , and then extending in the first direction DR1 again.
- the fourth connection electrode CNE4_4 is formed on the third extension part CN_E3, the fourth electrode RME4_4, and the fourth dummy pattern DP4 disposed on the third electrode RME3_4 and the third dummy pattern DP3. It may include an arranged fourth extension part CN_E4 and a second connection part CN_B2 connecting the third extension part CN_E3 and the fourth extension part CN_E4.
- the third extension CN_E3 is spaced apart from the second extension CN_E2 of the third connection electrode CNE3_4 in the second direction DR2, and the fourth extension CN_E4 is a fifth connection electrode (described later).
- the third extension part CN_E3 and the fourth extension part CN_E4 are respectively disposed below the emission area EMA, and the second connection part CN_B2 includes the third electrode RME3_4 , the second electrode RME2_4 and the second connection part CN_B2 . It may be disposed across the four electrodes RME4_4 .
- the fourth connection electrode CNE4_4 may be disposed to surround the fifth extension CN_E5 of the fifth connection electrode CNE5_4 in a plan view.
- the fifth connection electrode CNE5_4 is formed on the second electrode RME2_4 and the fifth extension CN_E5 disposed on the second dummy pattern DP2, the fourth electrode RME4_4, and the fourth dummy pattern DP4. It may include an arranged sixth extension part CN_E6 and a third connection part CN_B3 connecting the fifth extension part CN_E5 and the sixth extension part CN_E6.
- the fifth extension part CN_E5 faces the fourth extension part CN_E4 of the fourth connection electrode CNE4_4 in the second direction DR2 to be spaced apart from each other, and the sixth extension part CN_E6 has the second connection electrode CNE2_4. and may be spaced apart from each other in the second direction DR2 .
- the fifth extension CN_E5 may be disposed below the emission area EMA of the corresponding sub-pixel SPXn, and the sixth extension CN_E6 may be disposed below the emission area EMA.
- the sixth extension part CN_E6 may be disposed over the emission area EMA and the sub area SA and may be connected to the fourth electrode RME4_4 through the fourth contact part CT4 formed in the sub area SA.
- the third connection part CN_B3 may be disposed across the second electrode RME2_4 and the fourth electrode RME4_4 .
- the fifth connection electrode CNE5_4 may have a shape extending in the first direction DR1 , being bent in the second direction DR2 , and then extending in the first direction DR1 again.
- the first connection electrode CNE1_4 and the second connection electrode CNE2_4 are a first type connection electrode in contact with the first electrode RME1_4 and the second electrode RME2_4 directly connected to the third conductive layer, respectively, and the third connection electrode
- the electrode CNE3_4 and the fifth connection electrode CNE5_4 are a second type connection electrode in contact with the third electrode RME3_4 and the fourth electrode RME4_4 that are not directly connected to the third conductive layer, and the fourth connection electrode (CNE4_4) may be a third type connection electrode that does not contact the electrodes RME_4.
- the plurality of light emitting devices ED may be divided into different light emitting devices ED according to the connection electrode CNE_4 having both ends in contact.
- the light emitting device ED includes the first and third light emitting devices ED1 and ED3 having both ends disposed on the first electrode RME1_4 and the third electrode RME3_4 , and both ends of the light emitting device ED. may include the second light emitting device ED2 and the fourth light emitting device ED4 disposed on the second electrode RME2_4 and the fourth electrode RME4_4 .
- the first light emitting device ED1 may have a first end in contact with the first connection electrode CNE1_4 , and a second end in contact with the first extension CN_E1 of the third connection electrode CNE3_4 .
- the second light emitting device ED2 may have a first end in contact with the sixth extension CN_E6 of the fifth connection electrode CNE5_4 , and a second end in contact with the second connection electrode CNE2_4 .
- the third light emitting element ED3 has a first end in contact with the second extension CN_E2 of the third connection electrode CNE3_4 and a second end of the third extension CN_E3 of the fourth connection electrode CNE4_4.
- the fourth light emitting element ED4 has a first end in contact with the fourth extension CN_E4 of the fourth connection electrode CNE4_4 and a second end of the fifth extension CN_E5 of the fifth connection electrode CNE5_4. can be in contact with
- the first end of the first light emitting element ED1 is electrically connected to the first electrode RME1_4 directly connected to the third conductive layer, and the second end of the second light emitting element ED2 is also directly connected to the third conductive layer. It may be electrically connected to the second electrode RME2_4 .
- the first light emitting element ED1 and the third light emitting element ED3 are electrically connected to each other through the third connection electrode CNE3_4
- the third light emitting element ED3 and the fourth light emitting element ED4 are connected to a fourth connection Through the electrode CNE4_4 , the fourth light emitting device ED4 and the second light emitting device ED2 may be electrically connected through the fifth connection electrode CNE5_4 .
- the first light emitting device ED1 , the third light emitting device ED3 , the fourth light emitting device ED4 , and the second light emitting device ED2 may be connected to each other in series through the plurality of connection electrodes CNE_4 .
- connection part CN_B1 of the third connection electrode CNE3_4 and the third connection part CN_B3 of the fifth connection electrode CNE5_4 extend in the second direction DR2 and are adjacent to each other in the second direction DR2 . It may be disposed across different electrodes RME_4 , or across the first sub-bank SBN1 and the second sub-bank SBN2 .
- the light emitting device is disposed under the first connection part CN_B1 or the third connection part CN_B3 so that both ends are respectively connected to the first connection part CN_B1 or the third connection part CN_B3.
- the connection electrodes CNE_4 may be shorted by the element ED.
- the second insulating layer PAS2 and the third insulating layer PAS3 are disposed to cover both ends of some of the light emitting devices ED without exposing both ends, and the second insulating layer PAS2 and the third insulating layer PAS3
- the connection parts CN_B1 , CN_B2 , and CN_B3 extending in the direction DR2 may be disposed on portions in which the second insulating layer PAS2 and the third insulating layer PAS3 are not removed.
- the light emitting device ED may include a plurality of fifth light emitting devices ED5 covered with the second insulating layer PAS2 and the third insulating layer PAS3 with both ends not exposed. have. Both ends of the fifth light emitting devices ED5 are disposed on the first electrode RME1_4 and the third electrode RME3_4, or the second electrode RME2_4 and the fourth electrode RME4_4, which connection electrode CNE_4 Excessive contact may not be possible.
- the fifth light emitting device ED5 may be a light emitting device ED disposed between the first banks BNL1_4 in the light emitting area EMA, but may be a non-light emitting device not connected to the connection electrode CNE_4 .
- a region covered by the second insulating layer PAS2 and the third insulating layer PAS3 may exist adjacent to the central portion of the light emitting area EMA, and the first connection part CN_B1 and the second connection part CN_B1 of the third connection electrode CNE3_4 may be present.
- the third connection portions CN_B3 of the five connection electrodes CNE5_4 may be respectively disposed in the region.
- the first connection part CN_B1 and the third connection part CN_B3 are disposed to overlap the lower fifth light emitting device ED5 , but may not be directly connected thereto.
- the display device 10_4 may include a larger number of light emitting devices ED in each sub-pixel SPXn and form a series connection therebetween, so that the amount of light per unit area may be further increased. .
- non-emission A fifth light emitting device ED5 that is an element may remain.
- the plurality of electrodes RME in each sub-pixel SPXn may be separated in the first direction DR1 , and accordingly, in the center of the light emitting area EMA, the same as the fifth light emitting device ED5 .
- Non-light emitting elements can be eliminated.
- FIG. 27 is a schematic plan view illustrating one sub-pixel of a display device according to another exemplary embodiment.
- 28 is a schematic plan view illustrating a relative arrangement of electrodes and first banks disposed in one sub-pixel of FIG. 27 .
- a plurality of electrodes RME_5 separated from the second separation part ROP2 of the emission area EMA for each sub-pixel SPXn are provided. can be placed.
- First to fourth electrodes RME1_5 , RME2_5 , RME3_5 , RME4_5 are disposed above the second separation unit ROP2 in one sub-pixel SPXn, and fifth to fourth electrodes RME1_5 , RME2_5 , RME3_5 , RME4_5 are disposed below the second separation unit ROP2 .
- Eighth electrodes RME5_5, RME6_5, RME7_5, and RME8_5 may be disposed.
- the electrodes RME_5 spaced apart from the second separation part ROP2 may be formed as one electrode line, and then separated from the second separation part ROP2 after the light emitting devices ED are aligned.
- the display device 10_5 of the present embodiment is different from the embodiment of FIG. 22 in that the arrangement of the electrodes RME_5 is different.
- a second separation portion ROP2 that is a region in which the plurality of electrodes RME_5 are spaced apart from each other in the first direction DR1 may be formed in the center of the emission area EMA.
- the second separation part ROP2 may be formed to be substantially the same as the first separation part ROP1 of the sub area SA.
- a plurality of electrode lines are formed to extend in the first direction DR1 , and after the plurality of dummy patterns DP are separated from the electrode lines, the light emitting devices ED are aligned. .
- the plurality of electrode lines may be separated from the first separation unit ROP1 and the second separation unit ROP2 to form a plurality of electrodes RME_5 , respectively.
- the sub-banks SBN1 and SBN2 of the first bank BNL1_5 may be separated from each other by the second separator ROP2 .
- the first sub-banks SBN1 and the second sub-banks SBN2 may be divided into sub-banks SBN1 and SBN2 disposed above and below the second separation units ROP2, respectively.
- the plurality of first sub-banks SBN1 includes a pair of first sub-banks SBN1 spaced apart from each other in the second direction DR2 from the upper side of the light-emitting area EMA, and the second direction from the lower side of the light-emitting area EMA.
- first sub-banks SBN1 spaced apart from each other by DR2.
- the first sub-banks SBN1 respectively disposed above and below the emission area EMA may be spaced apart from each other in the first direction DR1 and disposed in parallel.
- the second sub-banks SBN2 are respectively disposed above and below the emission area EMA, and may be spaced apart from each other in the first direction DR1 in parallel.
- the plurality of electrodes RME_5 may be divided into electrode groups RME#1 and RME#2 including a plurality of electrodes spaced apart from each other in the second direction DR2, and each electrode group ( The electrodes of RME#1 and RME#2 may be spaced apart from each other in the first direction DR1 with respect to the second separation part ROP2.
- the electrodes RME disposed in one sub-pixel SPXn are the first electrode group RME#1 disposed above the second separation unit ROP2 and the first electrode group RME#1 disposed below the second separation unit ROP2. It may be divided into two electrode groups RME#2.
- the electrodes RME_5 of the first electrode group RME#1 may be partially disposed in the sub-area SA of the corresponding sub-pixel SPXn beyond the second bank BNL2, and the second electrode group RME#
- the electrodes RME_5 of 2) may be partially disposed in the sub area SA of the other sub pixel SPXn beyond the second bank BNL2 .
- the first electrode group RME#1 and the second electrode group RME#2 of different sub-pixels SPXn may be disposed to be spaced apart from each other with respect to the first separation part ROP1. have.
- Electrodes of different electrode groups RME#1 and RME#2 may be arranged in parallel in the first direction DR1. Any one electrode belonging to the first electrode group RME#1 may be disposed parallel to one electrode belonging to the second electrode group RME#2 in the first direction DR1. As described above, the arrangement of the electrodes RME_5 may be formed by forming one electrode line extending in the first direction DR1 and then separating the electrode lines in a subsequent process after disposing the light emitting devices ED. can
- the first electrode group RME#1 is based on the first electrode RME1_5 and the first electrode RME1_5. It includes a third electrode RME3_5 , a second electrode RME2_5 , and a fourth electrode RME4_5 sequentially arranged along the second direction DR2 .
- the second electrode group RME#2 includes the first electrode RME1_5 and the fifth electrode RME5_5 and the fifth electrode RME5_5 spaced apart from each other in the first direction DR1 in the second direction ( RME5_5 ) as the reference.
- a seventh electrode RME7_5 , a sixth electrode RME6_5 , and an eighth electrode RME8_5 are sequentially disposed along DR2 .
- the second electrode RME2_5 and the sixth electrode RME6_5 are parallel to each other in the first direction DR1 , and the third electrode RME3_5 and the seventh electrode RME7_5 , and the fourth electrode RME4_5 and the eighth electrode RME4_5 .
- the electrodes RME8_5 may also be disposed in parallel in the first direction DR1 .
- the first electrode RME1_5 , the second electrode RME2_4 , the third electrode RME3_5 , and the fourth electrode RME4_5 include the first sub-banks SBN1 disposed above the emission area EMA, and the second It is spaced apart from the sub-bank SBN2.
- the fifth electrode RME5_5 , the sixth electrode RME6_4 , the seventh electrode RME7_5 , and the eighth electrode RME8_5 include the first sub-banks SBN1 and the second sub-banks SBN1 disposed below the emission area EMA. It is spaced apart from the sub-bank SBN2.
- the arrangement relationship between the electrodes RME_5 and the sub-banks SBN1 and SBN2 of the first bank BNL1_5 is the same as described above.
- the plurality of dummy patterns DP may also be spaced apart in the first direction DR1 and the second direction DR2 .
- a first dummy pattern DP1, a second dummy pattern DP2, a third dummy pattern DP3, and a fourth dummy pattern DP4 are disposed above the second separation part ROP2, and the second separation part (
- a fifth dummy pattern DP5 , a sixth dummy pattern DP6 , a seventh dummy pattern DP7 , and an eighth dummy pattern DP8 may be disposed under the ROP2 .
- a third dummy pattern DP3 , a second dummy pattern DP2 , and a fourth dummy pattern DP4 are disposed along the second direction DR2 based on the first dummy pattern DP1 , and they are respectively second separated It is disposed on the first sub-bank SBN1 or the second sub-bank SBN2 disposed above the unit ROP2 .
- a seventh dummy pattern DP7 , a sixth dummy pattern DP6 , and an eighth dummy pattern DP8 are disposed along the second direction DR2 based on the fifth dummy pattern DP5 , and they are respectively second separated It is disposed on the first sub-bank SBN1 or the second sub-bank SBN2 disposed below the portion ROP2 .
- the arrangement relationship between the plurality of dummy patterns DP and the sub-banks SBN1 and SBN2 of the first bank BNL1_5 is the same as described above.
- the plurality of light emitting devices ED are disposed on the first light emitting device ED1 , the second electrode RME2_5 and the fourth electrode RME4_5 disposed on the first electrode RME1_5 and the third electrode RME3_5 .
- the second light emitting device ED2, the third light emitting device ED3 disposed on the fifth electrode RME5_5 and the seventh electrode RME7_5, and the sixth electrode RME6_5 and the eighth electrode RME8_5 disposed on the A fourth light emitting device ED4 may be included.
- the plurality of connection electrodes CNE_5 are formed on the first electrode RME1_5 and the first connection electrode CNE1_5 disposed on the first dummy pattern DP1, and on the second electrode RME2_5 and the second dummy pattern DP2. It may include a second connection electrode CNE2_5 disposed on the .
- the plurality of connection electrodes CNE_5 includes a third connection electrode CNE3_5 disposed over the third electrode RME3_5 , the third dummy pattern DP3 , the fifth electrode RME5_5 , and the fifth dummy pattern DP5 .
- connection electrode CNE4_5 and a sixth electrode RME6_5 disposed over the seventh electrode RME7_5, the seventh dummy pattern DP7, the eighth electrode RME8_5 and the eighth dummy pattern DP8;
- a fifth connection electrode CNE5_5 disposed over the sixth dummy pattern DP6 , the fifth electrode RME5_5 , and the fifth dummy pattern DP5 may be further included.
- Each of the connection electrodes CNE_5 has a plurality of contact portions CT1 formed in the sub-area SA of the same sub-pixel SPXn and the sub-area SA of another sub-pixel SPXn with respect to the emission area EMA. , CT2, CT3, CT4, CT5) can be in contact with the lower electrode.
- the fourth connection electrode CNE4_5 also passes through the fourth contact unit CT4 in the sub area SA belonging to another sub pixel SPXn under the emission area EMA.
- the seventh electrode RME7_5 and the eighth electrode RME8_5 may be in contact with each other.
- the third connection electrode CNE3_5 may contact the third electrode RME3_5 and the fifth electrode RME5_5 through the third contact portions CT3 in each sub-region SA, and the fifth connection electrode CNE5_5 may contact the sixth electrode RME6_5 and the fourth electrode RME4_5 through the fifth contact portions CT5 in each sub-area SA.
- a disposition relationship between the plurality of light emitting devices ED, the connection electrodes CNE_5 , and the electrodes RME_5 may be substantially the same as described above.
- the plurality of electrodes RME_5 and the sub-banks SBN1 and SBN2 of the first bank BNL1_5 are separated into upper and lower portions with respect to the second separation portion ROP2 of the emission area EMA. is different from the embodiment of FIG. 23 .
- the display device 10_5 has an advantage in that non-emission elements that may be defective particles are removed from each sub-pixel SPXn.
- the display device 10 includes a color control structure ('TPL', 'WCL1', and 'WCL2' in FIG. 29 ) and a color filter layer (see FIG. 29 ) disposed on the light emitting devices ED.
- 'CFL1', 'CFL2', and 'CFL3' may be further included.
- Light emitted from the light emitting device ED may be emitted through the color control structures TPL, WCL1, and WCL2 and the color filter layers CFL1, CFL2, and CFL3, and the same type of light emitting device (SPXn) for each sub-pixel SPXn
- the color of the emitted light may be different for each sub-pixel SPXn.
- 29 to 32 are schematic cross-sectional views of a display device according to another exemplary embodiment.
- the display device 10 includes a second substrate DS facing the first substrate SUB, and a color filter layer CFL1 disposed on one surface of the second substrate DS. , CFL2, CFL3) and color control structures TPL, WCL1, and WCL1. Also, a plurality of encapsulation layers EN (EN1, EN2, EN3) disposed on the third insulating layer PAS3 may be included on the first substrate SUB. The first substrate SUB and the second substrate DS may be bonded to each other through the sealing member SM.
- the encapsulation layer EN disposed on the first substrate SUB may be disposed on the light emitting devices ED to cover the third insulating layer PAS3 and the first connection electrode CNE1 .
- the encapsulation layer EN is completely disposed on the first substrate SUB, and may completely cover members disposed on the first substrate SUB.
- the encapsulation layer EN may include a first encapsulation layer EN1 , a second encapsulation layer EN2 , and a third encapsulation layer EN3 sequentially stacked on the third insulating layer PAS3 .
- the first encapsulation layer EN1 and the third encapsulation layer EN3 may include an inorganic insulating material, and the second encapsulation layer EN2 may include an organic insulating material.
- the first encapsulation layer EN1 and the third encapsulation layer EN3 are silicon nitride, aluminum nitride, zirconium nitride, titanium nitride, hafnium nitride, tantalum nitride, silicon oxide, aluminum oxide, titanium oxide, and tin oxide, respectively. , cerium oxide, silicon oxynitride (SiO x N y ), and may include at least one of lithium fluoride.
- the second encapsulation layer EN2 may include at least one of acrylic resin, methacrylic resin, polyisoprene, vinyl resin, epoxy resin, urethane resin, cellulose resin, and perylene resin.
- the structure and material of the encapsulation layer EN are not limited thereto, and the stacked structure or material may be variously modified.
- the color filter layers CFL1 , CFL2 , and CFL3 and the color control structures TPL, WCL1 and WCL2 on the second substrate DS may be disposed on the encapsulation layer EN.
- the color filter layers CFL1, CFL2, and CFL3 and the color control structures TPL, WCL1, and WCL2 are respectively formed on one surface of the second substrate DS, and the second substrate DS emits light.
- the first substrate SUB on which the devices ED are disposed may be bonded to each other by the sealing member SM.
- the color filter layers CFL1 , CFL2 , and CFL3 are disposed to emit light between the plurality of light-transmitting areas TA1 , TA2 , and TA3 from which light is emitted, and between the light-transmitting areas TA1 , TA2 and TA3 .
- the light blocking area BA may be included.
- the light-transmitting areas TA1 , TA2 , and TA3 may be positioned to correspond to a portion of the emission area EMA of each sub-pixel SPXn , and the light-blocking area BA may be located other than the light-transmitting areas TA1 , TA2 and TA3 .
- the light transmitting areas TA1 , TA2 , and TA3 and the light blocking area BA may be divided by the upper light absorbing member UBM.
- the second substrate DS may face and face the first substrate SUB.
- the second substrate DS may be formed of a light-transmitting material.
- the second substrate DS may include a glass substrate or a plastic substrate.
- the second substrate DS may further include a separate layer positioned on the glass substrate or the plastic substrate, for example, an insulating layer such as an inorganic film.
- a plurality of light transmitting areas TA1 , TA2 , TA3 and a light blocking area BA may be defined in the second substrate DS.
- the upper light absorbing member UBM may be disposed on one surface opposite to the first substrate SUB among both surfaces of the second substrate DS.
- the upper light absorbing member UBM may be formed in a grid pattern to partially expose one surface of the second substrate DS.
- the upper light absorbing member UBM may be disposed to cover the sub-regions SA of each sub-pixel SPXn in addition to the second banks BNL2 in a plan view.
- Areas in which the upper light absorbing member UBM is not disposed are light transmitting areas TA1, TA2, and TA3 in which the color filter layers CFL1, CFL2, and CFL3 are disposed to emit light, and the area in which the upper light absorption member UBM is disposed is It may be a light blocking area BA where light emission is blocked.
- the upper light absorbing member UBM may include an organic material capable of absorbing light.
- the upper light absorbing member UBM may reduce color distortion due to reflection of external light by absorbing external light.
- the upper light absorbing member UBM may be made of a material used as a black matrix of the display device 10 , and may absorb all wavelengths of visible light.
- the upper light absorbing member UBM is omitted and a material that absorbs light of a specific wavelength among visible light wavelengths and transmits light of another specific wavelength may be replaced.
- the upper light absorbing member UBM may be replaced with a color pattern including the same material as at least one of the color filter layers CFL1 , CFL2 , and CFL3 .
- a color pattern including a material of any one color filter layer may be disposed in an area in which the upper light absorbing member UBM is disposed, or may have a structure in which a plurality of color patterns are stacked. For the description thereof, reference is made to another embodiment.
- the plurality of color filter layers CFL1 , CFL2 , and CFL3 may be disposed on one surface of the second substrate DS.
- the plurality of color filter layers CFL1 , CFL2 , and CFL3 may be respectively disposed on one surface of the second substrate DS to correspond to an area opened by the upper light absorbing member UBM.
- the different color filter layers CFL1 , CFL2 , and CFL3 may be spaced apart from each other with the upper light absorbing member UBM interposed therebetween, but is not limited thereto.
- the color filter layers CFL1 , CFL2 , and CFL3 may be partially It may be disposed on the upper light absorbing member UBM to be spaced apart from each other on the upper light absorbing member UBM, and in another embodiment, the color filter layers CFL1 , CFL2 , and CFL3 may partially overlap each other.
- the color filter layers CFL1 , CFL2 , and CFL3 include a first color filter layer CFL1 disposed on the first sub-pixel SPX1 , a second color filter layer CFL2 disposed on the second sub-pixel SPX2 , and a third sub-pixel
- the third color filter layer CFL3 may be included in the SPX3.
- the color filter layers CFL1 , CFL2 , and CFL3 may be formed in an island-shaped pattern corresponding to the light-transmitting area TA1 , TA2 , TA3 or the light-emitting area EMA. However, the present invention is not limited thereto.
- the color filter layers CFL1 , CFL2 , and CFL3 may form a linear pattern.
- the color filter layers CFL1 , CFL2 , and CFL3 may include a colorant such as a dye or a pigment that absorbs light in a wavelength band other than light in a specific wavelength band.
- the color filter layers CFL1 , CFL2 , and CFL3 are disposed in each sub-pixel SPXn to transmit only a portion of light incident from the corresponding sub-pixel SPXn to the color filter layers CFL1 , CFL2 , and CFL3 . In each sub-pixel SPXn of the display device 10 , only light transmitted through the color filter layers CFL1 , CFL2 , and CFL3 may be selectively displayed.
- the first color filter layer CFL1 may be a red color filter layer
- the second color filter layer CFL2 may be a green color filter layer
- the third color filter layer CFL3 may be a blue color filter layer.
- Lights emitted from the light emitting device ED may pass through the color control structures TPL, WCL1, and WCL2 and may be emitted through the color filter layers CFL1, CFL2, and CFL3.
- the first capping layer CPL1 may be disposed on the plurality of color filter layers CFL1 , CFL2 , and CFL3 and the upper light absorbing member UBM.
- the first capping layer CPL1 may prevent impurities such as moisture or air from penetrating from the outside to damage or contaminate the color filter layers CFL1 , CFL2 , and CFL3 .
- the first capping layer CPL1 may be formed of an inorganic insulating material.
- the third bank BNL3 may be disposed to overlap the upper light absorbing member UBM on one surface of the first capping layer CPL1 .
- the third bank BNL3 may be disposed in a grid pattern including portions extending in the first direction DR1 and the second direction DR2 .
- the third bank BNL3 may surround portions in which the color filter layers CFL1 , CFL2 , and CFL3 are disposed corresponding to the light transmitting areas TA1 , TA2 , and TA3 .
- the third bank BNL3 may form a region in which the color control structures TPL, WCL1, and WCL2 are disposed.
- the color control structures TPL, WCL1, and WCL2 may be disposed on one surface of the first capping layer CPL1 in a region surrounded by the third bank BNL3.
- the color control structures TPL, WCL1, and WCL2 may be disposed in the light-transmitting areas TA1, TA2, and TA3 surrounded by the third bank BNL3 to form an island-shaped pattern in the display area DPA.
- the present invention is not limited thereto, and each of the color control structures TPL, WCL1 and WCL2 extends in one direction and is disposed over the plurality of sub-pixels SPXn to form a linear pattern.
- the color control structures TPL, WCL1, and WCL2 correspond to the first light-transmitting area TA1 to correspond to the first sub-pixel
- the first wavelength conversion layer WCL1 disposed on the SPX1 , the second wavelength conversion layer WCL2 disposed on the second sub-pixel SPX2 corresponding to the second light-transmitting area TA2 , and the third light-transmitting area It may include a light-transmitting layer TPL disposed on the third sub-pixel SPX3 corresponding to TA3 .
- the first wavelength conversion layer WCL1 may include a first base resin BRS1 and a first wavelength conversion material WCP1 disposed in the first base resin BRS1 .
- the second wavelength conversion layer WCL2 may include a second base resin BRS2 and a second wavelength conversion material WCP2 disposed in the second base resin BRS2 .
- the first wavelength conversion layer WCL1 and the second wavelength conversion layer WCL2 convert the wavelength of the blue light of the third color incident from the light emitting device ED and transmit it.
- the first wavelength conversion layer WCL1 and the second wavelength conversion layer WCL2 may further include a scatterer SCP included in each base resin, and the scatterer SCP may increase wavelength conversion efficiency.
- the light transmitting layer TPL may include a third base resin BRS3 and a scatterer SCP disposed in the third base resin BSR3 .
- the light transmitting layer TPL transmits the blue light of the third color incident from the light emitting device ED while maintaining the wavelength.
- the scatterers SCP of the light transmission layer TPL may serve to control an emission path of light emitted through the light transmission layer TPL.
- the light transmitting layer TPL may not include a wavelength conversion material.
- the scatterers (SCP) may be metal oxide particles or organic particles.
- the metal oxide titanium oxide (TiO 2 ), zirconium oxide (ZrO 2 ), aluminum oxide (Al 2 O 3 ), indium oxide (In 2 O 3 ), zinc oxide (ZnO) or tin oxide (SnO 2 ), etc.
- the organic particle material may include an acrylic resin or a urethane-based resin.
- the first to third base resins BRS1 , BRS2 , and BRS3 may include a light-transmitting organic material.
- the first to third base resins BRS1 , BRS2 , and BRS3 may include an epoxy-based resin, an acrylic-based resin, a cardo-based resin, or an imide-based resin.
- the first to third base resins BRS1 , BRS2 , and BRS3 may all be made of the same material, but are not limited thereto.
- the first wavelength conversion material WCP1 may convert blue light of a third color into red light of a first color
- the second wavelength conversion material WCP2 may be a material that converts blue light of a third color into green light of a second color have.
- the first wavelength conversion material WCP1 and the second wavelength conversion material WCP2 may be quantum dots, quantum rods, phosphors, or the like.
- the quantum dots may include group IV nanocrystals, group II-VI compound nanocrystals, group III-V compound nanocrystals, group IV-VI nanocrystals, or a combination thereof.
- each of the layers of the color control structures TPL, WCL1, and WCL2 may have a flat top surface, or may have a higher center than the drawing.
- the light emitting device ED of each sub-pixel SPXn may emit blue light of the same third color, and the light emitted from each sub-pixel SPXn may be light of a different color.
- the light emitted from the light emitting device ED disposed in the first sub-pixel SPX1 is incident on the first wavelength conversion layer WCL1 and the light emitting device ED disposed in the second sub-pixel SPX2 .
- the second wavelength conversion layer WCL2 is incident to the second wavelength conversion layer WCL2
- light emitted from the light emitting device ED disposed in the third sub-pixel SPX3 is incident to the light transmitting layer TPL.
- each sub-pixel SPXn includes the light emitting devices ED emitting light of the same color, light of different colors may be emitted according to the arrangement of the color control structures TPL, WCL1, and WCL2 disposed thereon.
- the light emitting device ED disposed in the first sub-pixel SPX1 emits blue light of a third color, and the light passes through the encapsulation layer EN and the second capping layer CPL2 to pass through the first wavelength conversion layer ( WCL1) can be entered.
- the first base resin BRS1 of the first wavelength conversion layer WCL1 is made of a transparent material, and some of the light passes through the first base resin BRS1 to the first capping layer CPL1 disposed thereon. can be hired However, at least a portion of the light is incident on the scatterer (SCP) and the first wavelength conversion material (WCP1) disposed in the first base resin (BRS1), and the light is scattering and wavelength converted into red light by the first cap It may be incident on the ping layer CPL1 .
- Lights incident to the second capping layer CPL2 may be incident to the first color filter layer CFL1 , and the first color filter layer CFL1 may block transmission of light other than red light. Accordingly, red light may be emitted from the first sub-pixel SPX1 .
- the lights emitted from the light emitting device ED disposed in the second sub-pixel SPX2 may include the encapsulation layer EN, the second capping layer CPL2, the second wavelength conversion layer WCL2, and the first cap. Green light may be emitted through the ping layer CPL1 and the second color filter layer CFL2 .
- the light emitting device ED disposed in the third sub-pixel SPX3 may emit blue light of a third color, and the light may pass through the encapsulation layer EN and the second capping layer CPL2 to be incident on the light-transmitting layer.
- the third base resin BRS3 of the light transmitting layer TPL may be made of a transparent material, and some of the light may pass through the third base resin BRS3 and be incident on the first capping layer CPL1 disposed thereon. have.
- Lights incident on the first capping layer CPL1 pass through the first capping layer CPL1 and are incident on the third color filter layer CFL3, and the third color filter layer CFL3 blocks transmission of light other than blue light. can Accordingly, blue light may be emitted from the third sub-pixel SPX3 .
- the display device 10 includes color control structures TPL, WCL1, WCL2 and color filter layers CFL1, CFL2, and CFL3 disposed on top of the light emitting devices ED, and includes each sub-pixel SPXn. ), even if the same type of light emitting devices ED are disposed, light of different colors may be displayed.
- the color filter layers CFL1 , CFL2 , and CFL3 and the color control structures TPL, WCL1 , and WCL2 are respectively formed on the second substrate DS to form the first substrate SUB and the sealing member SM. It is exemplified that it is cemented through, but is not limited thereto. According to another embodiment, the color control structures TPL, WCL1, and WCL2 may be directly formed on the first substrate SUB, or the color filter layers CFL1, CFL2, and CFL3 may also be formed on the first substrate SUB. Thus, the second substrate DS may be omitted.
- the color control structures TPL, WCL1, and WCL2 and the third bank BNL3 are formed on the first substrate SUB, and the color filter layers CFL1, CFL2, and CFL3 are formed. Silver may be formed on the second substrate DS.
- the present embodiment is different from the embodiment of FIG. 29 in that the arrangement of the color control structures TPL, WCL1, and WCL2 is different.
- the third bank BNL3 is disposed directly on the third insulating layer PAS3 and overlaps the second bank BNL2 in the thickness direction.
- the third bank BNL3 may be disposed to surround at least the emission area EMA, and the color control structures TPL, WCL1, and WCL2 may be disposed to correspond to the emission area EMA.
- the color control structures TPL, WCL1, and WCL2 may be formed in a linear pattern and disposed over the plurality of emission areas EMA.
- the color control structures TPL, WCL1, and WCL2 may be directly disposed on the first connection electrode CNE1 and the third insulating layer PAS3.
- a light emitting device ED emitting light and color control structures TPL, WCL1 and WCL2 may be sequentially disposed on one first substrate SUB.
- the third bank BNL3 has a predetermined height and is disposed to surround an area in which the light emitting devices ED are disposed, and the base resins BRS1 , BRS2 , BRS3 of the color control structures TPL, WCL1 and WCL2 include the third It may be directly disposed on the third insulating layer PAS3 in a region surrounded by the bank BNL3 .
- the scatterers SCP and the wavelength conversion materials WCP1 and WCP2 of the color control structures TPL, WCL1, and WCL2 may be positioned around the light emitting element ED in each of the base resins BRS1, BRS2, and BRS3. .
- a second capping layer CPL2 is disposed on the third bank BNL3 and the color control structures TPL, WCL1, and WCL2.
- the process of forming the color control structures TPL, WCL1, and WCL2 can be performed.
- Color filter layers CFL1, CFL2, and CFL3, an upper light absorbing member UBM, and a first capping layer CPL1 are disposed on one surface of the second substrate DS, and the second substrate DS includes a color control structure ( The first substrate SUB on which the TPL, WCL1, and WCL2 are formed may be bonded to each other through the sealing member SM.
- the encapsulation layer EN may be omitted.
- light emitting devices ED are disposed on a first substrate SUB, and color control structures TPL, WCL1 and WCL2 and color filter layers CFL1 and CFL2 are disposed thereon. CFL3) may be sequentially arranged. In this embodiment, all layers may be formed on the first substrate SUB without preparing a separate second substrate DS, and the second substrate DS and the sealing member SM are omitted. It is different from the embodiment of FIG. 30 .
- a low refractive index layer LRL is disposed on the color control structures TPL, WCL1, and WCL2 and the third bank BNL3, and the first capping layer CPL1, the color filter layers CFL1 and CFL2 are disposed on the low refractive index layer LRL.
- CFL3, an upper light absorbing member UBM, and an overcoat layer OC may be disposed.
- the low refractive index layer LRL is an optical layer that recycles light passing through the color control structures TPL, WCL1, and WCL2, and may improve light output efficiency and color purity of the display device 10 .
- the low refractive index layer LRL may be made of an organic material having a low refractive index, and may compensate for a step formed by the color control structures TPL, WCL1 and WCL2 and the third bank BNL3 .
- the descriptions of the first capping layer CPL1 , the color filter layers CFL1 , CFL2 , and CFL3 , and the upper light absorbing member UBM are substantially the same as those described above except for a different arrangement position.
- the first capping layer CPL1 is disposed on the low refractive index layer LRL, and may prevent impurities such as moisture or air from penetrating from the outside to damage or contaminate the low refractive index layer LRL.
- the upper light absorbing member UBM is disposed on the first capping layer CPL1 to overlap the third bank BNL3 .
- the upper light absorbing member UBM may be formed in a grid pattern to partially expose one surface of the first capping layer CPL1 .
- the plurality of color filter layers CFL1 , CFL2 , and CFL3 may be disposed on the first capping layer CPL1 to correspond to an area opened by the upper light absorbing member UBM.
- the overcoat layer OC may be disposed on the color filter layer CFL and the upper light absorbing member UBM.
- the overcoat layer OC is disposed over the entire surface of the display area DPA, and a portion of the overcoat layer OC may also be disposed on the non-display area NDA.
- the overcoat layer OC may include an organic insulating material to protect members disposed in the display area DPA from outside.
- the upper light absorbing member UBM may be omitted and a plurality of color patterns CP1 , CP2 , and CP3 may be disposed. It is different from the embodiment of FIG. 31 in that the member UBM is replaced with the color patterns CP1, CP2, and CP3.
- the color patterns CP1 , CP2 , and CP3 may be formed in substantially the same lattice pattern as the upper light absorbing member UBM of FIG. 31 .
- the color patterns CP1 , CP2 , and CP3 may include the same material as the color filter layers CFL1 , CFL2 , and CFL3 and be integrally formed therewith.
- Different color patterns CP1 , CP2 , and CP3 are stacked on each other in the light blocking area BA, and light transmission may be blocked in the layered area.
- the first color pattern CP1 may include the same material as the first color filter layer CFL1 and may be disposed in the light blocking area BA.
- the first color pattern CP1 may be directly disposed on the first capping layer CPL1 in the light blocking area BA, and may be disposed in the light blocking area BA adjacent to the first light transmitting area TA1 of the first sub-pixel SPX1. ) may be integrated with the first color filter layer CFL1 .
- the second color pattern CP2 may include the same material as the second color filter layer CFL2 and may be disposed in the light blocking area BA.
- the second color pattern CP2 may be directly disposed on the first color pattern CP1 in the light blocking area BA, and the light blocking area BA adjacent to the second light transmitting area TA2 of the second sub-pixel SPX2 is ) may be integrated with the second color filter layer CFL2.
- the third color pattern CP3 may include the same material as the third color filter layer CFL3 and may be disposed in the light blocking area BA.
- the third color pattern CP3 may be directly disposed on the second color pattern CP2 in the light blocking area BA, and the light blocking area BA adjacent to the third light transmitting area TA3 of the third sub-pixel SPX3 is ) may be integrated with the third color filter layer CFL3.
- the display device 10 has a structure in which a plurality of color patterns CP1 , CP2 , and CP3 are stacked and performs the same role as the upper light absorbing member UBM. Color mixing between adjacent areas can be prevented.
- the color patterns CP1 , CP2 , and CP3 include the same material as the color filter layers CFL1 , CFL2 , and CFL3 , external light or reflected light passing through the light blocking area BA may have a wavelength band of a specific color. The eye color sensibility recognized by the user's eyes varies depending on the color of the light.
- the light of the blue wavelength band may be perceived less sensitively by the user than the light of the green wavelength band and the light of the red wavelength band.
- the upper light absorbing member UBM By omitting the upper light absorbing member UBM and disposing the color patterns CP1, CP2, and CP3 in the light blocking area BA, the light transmission is blocked and the user can recognize the reflected light relatively less sensitively, By absorbing a portion of the light introduced from the outside of the device 10, it is possible to reduce the reflected light by the external light.
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Electroluminescent Light Sources (AREA)
- Devices For Indicating Variable Information By Combining Individual Elements (AREA)
Abstract
표시 장치가 제공된다. 표시 장치는 제1 방향으로 연장되고, 제1 방향과 교차하는 제2 방향으로 서로 이격된 복수의 제1 뱅크들, 제1 방향으로 연장되고 제1 뱅크들 사이에 배치된 제1 부분을 포함하는 제1 전극, 제1 방향으로 연장되고 제1 뱅크들 사이에서 제1 부분과 제2 방향으로 이격되어 배치된 제2 부분을 포함하는 제2 전극, 제1 전극의 제1 부분과 이격되어 제1 뱅크 중 어느 하나 상에 배치된 제1 더미 패턴, 및 제2 전극의 상기 제2 부분과 이격되어 제1 뱅크 중 다른 어느 하나 상에 배치된 제2 더미 패턴 및 제1 뱅크들 사이에 배치되고, 적어도 일 단부가 제1 전극의 제1 부분 및 제2 전극의 상기 제2 부분 중 어느 하나 상에 배치된 복수의 발광 소자들을 포함한다.
Description
본 발명은 표시 장치에 관한 것이다.
표시 장치는 멀티미디어의 발달과 함께 그 중요성이 증대되고 있다. 이에 부응하여 유기발광 표시 장치(Organic Light Emitting Display, OLED), 액정 표시 장치(Liquid Crystal Display, LCD) 등과 같은 여러 종류의 표시 장치가 사용되고 있다.
표시 장치의 화상을 표시하는 장치로서 유기 발광 표시 패널이나 액정 표시 패널과 같은 표시 패널을 포함할 수 있다. 그 중, 발광 표시 패널로서, 발광 소자를 포함할 수 있는데, 예를 들어 발광 다이오드(Light Emitting Diode, LED)의 경우, 유기물을 발광 물질로 이용하는 유기 발광 다이오드, 무기물을 발광 물질로 이용하는 무기 발광 다이오드 등이 있다.
본 발명이 해결하고자 하는 과제는 복수의 전극들 및 더미 패턴들을 포함하는 구조로, 발광 소자들의 정렬도 및 출광 효율이 개선된 표시 장치를 제공하는 것이다.
본 발명의 과제들은 이상에서 언급한 과제로 제한되지 않으며, 언급되지 않은 또 다른 기술적 과제들은 아래의 기재로부터 당업자에게 명확하게 이해될 수 있을 것이다.
상기 과제를 해결하기 위한 일 실시예에 따른 표시 장치는 제1 방향으로 연장되고, 상기 제1 방향과 교차하는 제2 방향으로 서로 이격된 복수의 제1 뱅크들, 상기 제1 방향으로 연장되고 상기 제1 뱅크들 사이에 배치된 제1 부분을 포함하는 제1 전극, 상기 제1 방향으로 연장되고 상기 제1 뱅크들 사이에서 상기 제1 부분과 상기 제2 방향으로 이격되어 배치된 제2 부분을 포함하는 제2 전극, 상기 제1 전극의 상기 제1 부분과 이격되어 상기 제1 뱅크 중 어느 하나 상에 배치된 제1 더미 패턴, 및 상기 제2 전극의 상기 제2 부분과 이격되어 상기 제1 뱅크 중 다른 어느 하나 상에 배치된 제2 더미 패턴 및 상기 제1 뱅크들 사이에 배치되고, 적어도 일 단부가 상기 제1 전극의 상기 제1 부분 및 상기 제2 전극의 상기 제2 부분 중 어느 하나 상에 배치된 복수의 발광 소자들을 포함한다.
상기 제1 전극과 상기 제2 전극 사이의 제1 간격은 상기 제1 뱅크들 사이의 제2 간격보다 작고, 상기 제1 전극의 상기 제1 부분 및 상기 제2 전극의 상기 제2 부분의 제1 폭은 상기 제1 간격보다 작을 수 있다.
상기 제1 더미 패턴 및 상기 제2 더미 패턴의 폭은 상기 제1 폭보다 클 수 있다.
상기 제1 전극 및 상기 제2 전극은 각각 상기 제1 뱅크의 외측변들을 기준으로 상기 제1 더미 패턴 및 상기 제2 더미 패턴과 일정한 간격으로 이격될 수 있다.
상기 제1 전극은 상기 제1 방향으로 연장되며 상기 제1 부분과 연결되고 상기 제1 뱅크 중 어느 하나의 상기 제1 방향의 일 측에 배치된 제3 부분을 더 포함하고, 상기 제2 전극은 상기 제1 방향으로 연장되며 상기 제2 부분과 연결되고 다른 상기 제1 뱅크의 상기 제1 방향의 일 측에 배치된 제4 부분을 더 포함하며, 상기 제3 부분 및 상기 제4 부분의 제2 폭은 상기 제1 더미 패턴 및 상기 제2 더미 패턴의 폭보다 클 수 있다.
상기 제3 부분의 양 측들 중 상기 제4 부분과 대향하는 일 측은 상기 제1 부분의 양 측들 중 상기 제2 부분과 대향하는 일 측과 상기 제1 방향으로 나란하고, 상기 제4 부분의 양 측들 중 상기 제3 부분과 대향하는 일 측은 상기 제2 부분의 양 측들 중 상기 제1 부분과 대향하는 일 측과 상기 제1 방향으로 나란할 수 있다.
상기 제3 부분의 상기 일 측의 반대편 타 측은 상기 제1 더미 패턴의 양 측들 중 상기 제1 부분과 대향하는 일 측의 반대편 타 측과 상기 제1 방향으로 나란하게 이격되고, 상기 제4 부분의 상기 일 측의 반대편 타 측은 상기 제2 더미 패턴의 양 측들 중 상기 제2 부분과 대향하는 일 측의 반대편 타 측과 상기 제1 방향으로 나란하게 이격될 수 있다.
상기 제1 부분의 상기 일 측의 반대편 타 측은 상기 제1 더미 패턴과 이격되고, 상기 제2 부분의 상기 일 측의 반대편 타 측은 상기 제2 더미 패턴과 이격될 수 있다.
상기 제1 전극, 상기 제2 전극, 상기 제1 더미 패턴 및 상기 제2 더미 패턴 상에 배치된 제1 절연층, 상기 제1 전극 및 상기 제1 더미 패턴 상에 배치되며 상기 발광 소자의 제1 단부와 접촉하는 제1 연결 전극, 및 상기 제2 전극 및 상기 제2 더미 패턴 상에 배치되며 상기 발광 소자의 제2 단부와 접촉하는 제2 연결 전극을 더 포함할 수 있다.
상기 제1 연결 전극은 상기 제1 절연층을 관통하는 제1 컨택부를 통해 상기 제1 전극과 직접 접촉하되 상기 제1 더미 패턴과 접촉하지 않고, 상기 제2 연결 전극은 상기 제1 절연층을 관통하는 제2 컨택부를 통해 상기 제2 전극과 직접 접촉하되 상기 제2 더미 패턴과 접촉하지 않을 수 있다.
상기 제1 뱅크들은 복수의 제1 서브 뱅크들, 및 상기 제1 서브 뱅크들 사이에 배치된 제2 서브 뱅크를 포함하고, 상기 제1 전극은 상기 제1 부분이 어느 한 상기 제1 서브 뱅크 및 상기 제2 서브 뱅크 사이에 배치되고, 상기 제2 전극은 상기 제2 부분이 다른 상기 제1 뱅크 및 상기 제2 뱅크 사이에 배치되며, 상기 제1 전극 및 상기 제2 전극 사이에 배치되고 어느 한 상기 제1 서브 뱅크와 상기 제2 서브 뱅크 사이에 배치된 제5 부분을 포함하는 제3 전극, 및 상기 제2 전극과 상기 제2 방향으로 이격되고 다른 상기 제1 서브 뱅크와 상기 제2 서브 뱅크 사이에 배치된 제6 부분을 포함하는 제4 전극을 더 포함할 수 있다.
상기 제4 전극의 상기 제6 부분과 이격되어 상기 다른 제1 서브 뱅크 상에 배치된 제3 더미 패턴을 더 포함하고, 상기 제2 더미 패턴은 상기 제2 전극의 상기 제2 부분과 상기 제3 전극의 상기 제5 부분 사이에서 상기 제2 서브 뱅크 상에 배치되며, 상기 제2 더미 패턴의 폭은 상기 제1 더미 패턴 및 상기 제3 더미 패턴의 폭보다 클 수 있다.
상기 제3 전극의 상기 제5 부분과 이격되어 상기 제2 서브 뱅크 상에 배치된 제3 더미 패턴, 및 상기 제4 전극의 상기 제6 부분과 이격되어 상기 다른 제1 서브 뱅크 상에 배치된 제4 더미 패턴을 더 포함하고, 상기 제2 더미 패턴 및 상기 제3 더미 패턴은 상기 제2 서브 뱅크 상에서 서로 이격될 수 있다.
상기 과제를 해결하기 위한 일 실시예에 따른 표시 장치는 제1 기판, 상기 제1 기판 상에 배치된 복수의 제1 뱅크들, 상기 제1 뱅크들 사이에 배치된 제1 부분을 포함하는 제1 전극, 및 상기 제1 뱅크들 사이에 배치되고 상기 제1 부분과 이격된 제2 부분을 포함하는 제2 전극, 상기 제1 뱅크들 상에 각각 배치되며, 상기 제1 전극 및 상기 제2 전극과 이격된 복수의 더미 패턴들, 상기 제1 뱅크들, 상기 제1 전극, 상기 제2 전극 및 상기 더미 패턴들 상에 배치된 제1 절연층 및 상기 제1 절연층 상에서 상기 제1 뱅크들 사이에 배치되고, 적어도 일 단부가 상기 제1 전극의 상기 제1 부분 및 상기 제2 전극의 상기 제2 부분 중 어느 하나 상에 배치된 복수의 발광 소자들을 포함한다.
상기 제1 전극과 상기 제2 전극은 각각 상기 제1 뱅크들과 이격되어 배치되고, 상기 제1 전극의 상기 제1 부분 및 상기 제2 전극의 상기 제2 부분의 폭은 각각 상기 제1 부분과 상기 제2 부분 사이의 간격보다 작을 수 있다.
상기 더미 패턴들은 상기 제1 부분과 인접한 상기 제1 뱅크 상에 배치된 제1 더미 패턴, 및 상기 제2 부분과 인접한 상기 제1 뱅크 상에 배치된 제2 더미 패턴을 포함하고, 상기 제1 더미 패턴과 상기 제2 더미 패턴 사이의 간격은 상기 제1 뱅크들 사이의 간격보다 클 수 있다.
상기 제1 더미 패턴의 폭은 상기 제1 부분보다 크고, 상기 제2 더미 패턴의 폭은 상기 제2 부분보다 클 수 있다.
상기 제1 전극 및 상기 제1 더미 패턴 상에 배치되며 상기 발광 소자의 제1 단부와 접촉하는 제1 연결 전극, 및 상기 제2 전극과 상기 제2 더미 패턴 상에 배치되며 상기 발광 소자의 제2 단부와 접촉하는 제2 연결 전극을 더 포함하고, 상기 제1 연결 전극과 상기 제2 연결 전극은 각각 상기 제1 더미 패턴 및 상기 제2 더미 패턴과 직접 접촉하지 않을 수 있다.
상기 제1 뱅크들은 복수의 제1 서브 뱅크들, 및 상기 제1 서브 뱅크들 사이에 배치된 제2 서브 뱅크를 포함하고, 상기 제1 전극의 상기 제1 부분은 상기 제1 서브 뱅크 중 어느 하나와 상기 제2 서브 뱅크 사이에 배치되고, 상기 제2 전극의 상기 제2 부분은 상기 제2 서브 뱅크 및 다른 상기 제1 서브 뱅크 사이에 배치되며, 상기 제1 부분과 이격되고 상기 제1 서브 뱅크와 상기 제2 서브 뱅크 사이에 배치된 부분을 포함하는 제3 전극, 및 상기 제2 부분과 이격되고 다른 상기 제1 서브 뱅크와 상기 제2 서브 뱅크 사이에 배치된 부분을 포함하는 제4 전극을 더 포함할 수 있다.
상기 더미 패턴은 상기 제1 전극과 이격되어 상기 제1 서브 뱅크 중 어느 하나 상에 배치된 제1 더미 패턴, 상기 제2 전극과 이격되어 상기 제2 서브 뱅크 상에 배치된 제2 더미 패턴, 상기 제3 전극과 이격되어 상기 제2 서브 뱅크 상에 배치된 제3 더미 패턴, 및 상기 제4 전극과 이격되어 상기 다른 제1 서브 뱅크 상에 배치된 제4 더미 패턴을 더 포함하고, 상기 제2 더미 패턴 및 상기 제3 더미 패턴은 상기 제2 서브 뱅크 상에서 서로 이격될 수 있다.
기타 실시예의 구체적인 사항들은 상세한 설명 및 도면들에 포함되어 있다.
일 실시예에 따른 표시 장치는 제조 공정에서 폭이 달라지는 전극 라인을 활용하여 발광 소자들을 정렬할 수 있고, 발광 소자들의 정렬도를 개선시킬 수 있다. 또한, 표시 장치는 발광 소자들을 발광시키는 전기 신호를 인가하는 전극들과, 발광 소자에서 방출된 광을 반사시키는 더미 패턴을 포함하여 전면 출광 효율이 개선되는 효과가 있다.
실시예들에 따른 효과는 이상에서 예시된 내용에 의해 제한되지 않으며, 더욱 다양한 효과들이 본 명세서 내에 포함되어 있다.
도 1은 일 실시예에 따른 표시 장치의 개략적인 평면도이다.
도 2는 일 실시예에 따른 표시 장치의 일 화소를 나타내는 개략적인 평면도이다.
도 3은 일 실시예에 따른 표시 장치의 일 서브 화소의 등가 회로도이다.
도 4는 도 2의 제1 서브 화소를 나타내는 개략적인 평면도이다.
도 5는 도 2의 제1 서브 화소에 배치된 전극들 및 제1 뱅크들의 상대적인 배치를 나타내는 개략적인 평면도이다.
도 6은 도 4의 Q1-Q1'선, Q2-Q2'선, 및 Q3-Q3'선을 따라 자른 개략적인 단면도이다.
도 7은 도 4의 Q4-Q4'선을 따라 자른 개략적인 단면도이다.
도 8은 도 4 및 도 5의 Q5-Q5'선을 따라 자른 개략적인 단면도이다.
도 9는 도 8의 A 부분의 개략적인 확대도이다.
도 10은 다른 실시예에 따른 표시 장치의 일부분을 나타내는 개략적인 단면도이다.
도 11은 일 실시예에 따른 발광 소자의 개략도이다.
도 12 내지 도 15는 일 실시예에 따른 표시 장치의 제조 공정을 나타내는 개략도들이다.
도 16은 다른 실시예에 따른 표시 장치의 일 서브 화소를 나타내는 개략적인 평면도이다.
도 17은 도 16의 일 서브 화소에 배치된 전극들 및 제1 뱅크들의 상대적인 배치를 나타내는 개략적인 평면도이다.
도 18은 도 16의 Q6-Q6'선을 따라 자른 개략적인 단면도이다.
도 19는 도 16의 Q7-Q7'선을 따라 자른 개략적인 단면도이다.
도 20은 다른 실시예에 따른 표시 장치의 일 서브 화소를 나타내는 개략적인 평면도이다.
도 21은 도 20의 Q8-Q8'선을 따라 자른 개략적인 단면도이다.
도 22는 다른 실시예에 따른 표시 장치의 일 서브 화소를 나타내는 개략적인 평면도이다.
도 23은 다른 실시예에 따른 표시 장치의 일 서브 화소를 나타내는 개략적인 평면도이다.
도 24은 도 23의 일 서브 화소에 배치된 전극들 및 제1 뱅크들의 상대적인 배치를 나타내는 개략적인 평면도이다.
도 25는 도 23의 Q9-Q9'선을 따라 자른 개략적인 단면도이다.
도 26은 도 23의 Q10-Q10'선을 따라 자른 개략적인 단면도이다.
도 27은 다른 실시예에 따른 표시 장치의 일 서브 화소를 나타내는 개략적인 평면도이다.
도 28은 도 27의 일 서브 화소에 배치된 전극들 및 제1 뱅크들의 상대적인 배치를 나타내는 개략적인 평면도이다.
도 29 내지 도 32는 다른 실시예에 따른 표시 장치의 개략적인 단면을 나타내는 도면들이다.
본 발명의 이점 및 특징, 그리고 그것들을 달성하는 방법은 첨부되는 도면과 함께 상세하게 후술되어 있는 실시예들을 참조하면 명확해질 것이다. 그러나 본 발명은 이하에서 개시되는 실시예들에 한정되는 것이 아니라 서로 다른 다양한 형태로 구현될 것이며, 단지 본 실시예들은 본 발명의 개시가 완전하도록 하며, 본 발명이 속하는 기술분야에서 통상의 지식을 가진 자에게 발명의 범주를 완전하게 알려주기 위해 제공되는 것이며, 본 발명은 청구항의 범주에 의해 정의될 뿐이다.
소자(Elements) 또는 층이 다른 소자 또는 층의 "상(On)"으로 지칭되는 것은 다른 소자 바로 위에 또는 중간에 다른 층 또는 다른 소자를 개재한 경우를 모두 포함한다. 이와 마찬가지로, "하(Below)", "좌(Left)" 및 "우(Right)"로 지칭되는 것들은 다른 소자와 바로 인접하게 개재된 경우 또는 중간에 다른 층 또는 다른 소재를 개재한 경우를 모두 포함한다. 명세서 전체에 걸쳐 동일 참조 부호는 동일 구성 요소를 지칭한다.
비록 제1, 제2 등이 다양한 구성요소들을 서술하기 위해서 사용되나, 이들 구성요소들은 이들 용어에 의해 제한되지 않음은 물론이다. 이들 용어들은 단지 하나의 구성요소를 다른 구성요소와 구별하기 위하여 사용하는 것이다. 따라서, 이하에서 언급되는 제1 구성요소는 본 발명의 기술적 사상 내에서 제2 구성요소일 수도 있음은 물론이다.
이하, 첨부된 도면을 참고로 하여 실시예들에 대해 설명한다.
도 1은 일 실시예에 따른 표시 장치의 개략적인 평면도이다.
도 1을 참조하면, 표시 장치(10)는 동영상이나 정지영상을 표시한다. 표시 장치(10)는 표시 화면을 제공하는 모든 전자 장치를 지칭할 수 있다. 예를 들어, 표시 화면을 제공하는 텔레비전, 노트북, 모니터, 광고판, 사물 인터넷, 모바일 폰, 스마트 폰, 태블릿 PC(Personal Computer), 전자 시계, 스마트 워치, 워치 폰, 헤드 마운트 디스플레이, 이동 통신 단말기, 전자 수첩, 전자 책, PMP(Portable Multimedia Player), 내비게이션, 게임기, 디지털 카메라, 캠코더 등이 표시 장치(10)에 포함될 수 있다.
표시 장치(10)는 표시 화면을 제공하는 표시 패널을 포함한다. 표시 패널의 예로는 무기 발광 다이오드 표시 패널, 유기발광 표시 패널, 양자점 발광 표시 패널, 플라즈마 표시 패널, 전계방출 표시 패널 등을 들 수 있다. 이하에서는 표시 패널의 일 예로서, 무기 발광 다이오드 표시 패널이 적용된 경우를 예시하지만, 그에 제한되는 것은 아니다. 동일한 기술적 사상이 적용 가능하다면 다른 표시 패널에도 적용될 수 있다.
표시 장치(10)의 형상은 다양하게 변형될 수 있다. 예를 들어, 표시 장치(10)는 가로가 긴 직사각형, 세로가 긴 직사각형, 정사각형, 코너부(꼭지점)가 둥근 사각형, 기타 다각형, 원형 등의 형상을 가질 수 있다. 표시 장치(10)의 표시 영역(DPA)의 형상 또한 표시 장치(10)의 전반적인 형상과 유사할 수 있다. 도 1에서는 제2 방향(DR2)의 길이가 긴 직사각형 형상의 표시 장치(10)가 예시되어 있다.
표시 장치(10)는 표시 영역(DPA)과 비표시 영역(NDA)을 포함할 수 있다. 표시 영역(DPA)은 화면이 표시될 수 있는 영역이고, 비표시 영역(NDA)은 화면이 표시되지 않는 영역이다. 표시 영역(DPA)은 활성 영역으로, 비표시 영역(NDA)은 비활성 영역으로도 지칭될 수 있다. 표시 영역(DPA)은 대체로 표시 장치(10)의 중앙을 차지할 수 있다.
표시 영역(DPA)은 복수의 화소(PX)를 포함할 수 있다. 복수의 화소(PX)는 행렬 방향으로 배열될 수 있다. 각 화소(PX)의 형상은 평면상 직사각형 또는 정사각형일 수 있지만, 이에 제한되는 것은 아니고 각 변이 일 방향에 대해 기울어진 마름모 형상일 수도 있다. 각 화소(PX)는 스트라이프 타입 또는 펜타일 타입으로 배열될 수 있다. 또한, 화소(PX)들 각각은 특정 파장대의 광을 방출하는 발광 소자를 하나 이상 포함하여 특정 색을 표시할 수 있다.
표시 영역(DPA)의 주변에는 비표시 영역(NDA)이 배치될 수 있다. 비표시 영역(NDA)은 표시 영역(DPA)을 전부 또는 부분적으로 둘러쌀 수 있다. 표시 영역(DPA)은 직사각형 형상이고, 비표시 영역(NDA)은 표시 영역(DPA)의 변들(예를 들어 네개의 변)에 인접하도록 배치될 수 있다. 비표시 영역(NDA)은 표시 장치(10)의 베젤을 구성할 수 있다. 각 비표시 영역(NDA)들에는 표시 장치(10)에 포함되는 배선들 또는 회로 구동부들이 배치되거나, 외부 장치들이 실장될 수 있다.
도 2는 일 실시예에 따른 표시 장치의 일 화소를 나타내는 개략적인 평면도이다. 도 2에서는 하나의 화소(PX)에 더하여 이와 제1 방향(DR1)으로 이웃한 다른 화소(PX)의 일부분이 함께 도시되어 있다.
도 2를 참조하면, 표시 장치(10)의 복수의 화소(PX)들을 각각은 복수의 서브 화소(SPXn, n은 1 내지 3)를 포함할 수 있다. 예를 들어, 하나의 화소(PX)는 제1 서브 화소(SPX1), 제2 서브 화소(SPX2) 및 제3 서브 화소(SPX3)를 포함할 수 있다. 제1 서브 화소(SPX1)는 제1 색의 광을 발광하고, 제2 서브 화소(SPX2)는 제2 색의 광을 발광하며, 제3 서브 화소(SPX3)는 제3 색의 광을 발광할 수 있다. 일 예로, 제1 색은 청색, 제2 색은 녹색, 제3 색은 적색일 수 있다. 다만, 이에 제한되지 않고, 각 서브 화소(SPXn)들은 동일한 색의 광을 발광할 수도 있다. 일 실시예에서, 각 서브 화소(SPXn)들은 청색의 광을 발광할 수 있다. 또한, 도 2에서는 하나의 화소(PX)가 3개의 서브 화소(SPXn)들을 포함하는 것을 예시하였으나, 이에 제한되지 않고, 화소(PX)는 더 많은 수의 서브 화소(SPXn)들을 포함할 수도 있다.
표시 장치(10)의 각 서브 화소(SPXn)들은 발광 영역(EMA) 및 비발광 영역을 포함할 수 있다. 발광 영역(EMA)은 발광 소자(ED)가 배치되어 특정 파장대의 광이 출사되는 영역이고, 비발광 영역은 발광 소자(ED)가 배치되지 않고, 발광 소자(ED)에서 방출된 광들이 도달하지 않아 광이 출사되지 않는 영역일 수 있다. 발광 영역은 발광 소자(ED)가 배치된 영역을 포함하여, 발광 소자(ED)와 인접한 영역으로 발광 소자(ED)에서 방출된 광들이 출사되는 영역을 포함할 수 있다.
이에 제한되지 않고, 발광 영역(EMA)은 발광 소자(ED)에서 방출된 광이 다른 부재에 의해 반사되거나 굴절되어 출사되는 영역도 포함할 수 있다. 복수의 발광 소자(ED)들은 각 서브 화소(SPXn)에 배치되고, 이들이 배치된 영역과 이에 인접한 영역을 포함하여 발광 영역을 형성할 수 있다.
도면에서는 각 서브 화소(SPXn)의 발광 영역(EMA)들이 각각 실질적으로 균일한 면적을 갖는 것이 예시되어 있으나, 이에 제한되지 않는다. 몇몇 실시예에서, 각 서브 화소(SPXn)의 각 발광 영역(EMA)들은 해당 서브 화소에 배치된 발광 소자(ED)에서 방출된 광의 색 또는 파장대에 따라 서로 다른 면적을 가질 수도 있다.
또한, 각 서브 화소(SPXn)는 비발광 영역에 배치된 서브 영역(SA)을 더 포함할 수 있다. 서브 영역(SA)은 발광 영역(EMA)의 제1 방향(DR1) 일 측에 배치되어 제1 방향(DR1)으로 이웃하는 서브 화소(SPXn)들의 발광 영역(EMA)들 사이에 배치될 수 있다. 예를 들어, 복수의 발광 영역(EMA)들과 서브 영역(SA)들은 각각 제2 방향(DR2)으로 반복 배열되되, 발광 영역(EMA)과 서브 영역(SA)은 제1 방향(DR1)으로 교대 배열될 수 있다. 다만, 이에 제한되지 않고, 복수의 화소(PX)들에서 발광 영역(EMA)들과 서브 영역(SA)들은 도 2와 다른 배열을 가질 수도 있다. 도 2에 도시된 하나의 화소(PX)는 발광 영역(EMA) 및 발광 영역(EMA)의 제1 방향(DR1) 일 측인 상측에 배치된 서브 영역(SA)이 하나의 서브 화소(SPXn)에 포함되고, 발광 영역(EMA)의 제1 방향(DR1) 타 측인 하측에 배치된 부분은 제1 방향(DR1)으로 이웃한 다른 서브 화소(SPXn)의 서브 영역(SA)일 수 있다.
서브 영역(SA)들 및 발광 영역(EMA)들 사이에는 제2 뱅크(BNL2)가 배치되고, 이들 사이의 간격은 제2 뱅크(BNL2)의 폭에 따라 달라질 수 있다. 서브 영역(SA)에는 발광 소자(ED)가 배치되지 않아 광이 출사되지 않으나, 각 서브 화소(SPXn)에 배치된 전극(RME) 일부가 배치될 수 있다. 서로 다른 서브 화소(SPXn)에 배치되는 전극(RME)들은 서브 영역(SA)의 제1 분리부(ROP1)에서 서로 분리되어 배치될 수 있다.
제2 뱅크(BNL2)는 평면상 제1 방향(DR1) 및 제2 방향(DR2)으로 연장된 부분을 포함하여 표시 영역(DPA) 전면에서 격자형 패턴으로 배치될 수 있다. 제2 뱅크(BNL2)는 각 서브 화소(SPXn)들의 경계에 걸쳐 배치되어 이웃하는 서브 화소(SPXn)들을 구분할 수 있다. 또한, 제2 뱅크(BNL2)는 서브 화소(SPXn)마다 배치된 발광 영역(EMA)을 둘러싸도록 배치되어 이들을 구분할 수 있다.
표시 장치(10)의 각 화소(PX) 또는 서브 화소(SPXn)는 화소 구동 회로를 포함한다. 상술한 배선들은 각 화소(PX) 또는 그 주위를 지나면서 각 화소 구동 회로에 구동 신호를 인가할 수 있다. 화소 구동 회로는 트랜지스터와 커패시터를 포함할 수 있다. 각 화소 구동 회로의 트랜지스터와 커패시터의 개수는 다양하게 변형될 수 있다. 일 실시예에 따르면, 표시 장치(10)의 각 서브 화소(SPXn)는 화소 구동 회로가 3개의 트랜지스터와 1개의 커패시터를 포함하는 3T1C 구조일 수 있다. 이하에서는 3T1C 구조를 예로 하여, 화소 구동 회로에 대해 설명하지만, 이에 제한되지 않고 2T1C 구조, 7T1C 구조, 6T1C 구조 등 다른 다양한 변형 화소(PX) 구조가 적용될 수도 있다.
도 3은 일 실시예에 따른 표시 장치 2의 일 서브 화소의 개략적인 등가 회로도이다.
도 3을 참조하면, 일 실시예에 따른 표시 장치(10)의 각 서브 화소(SPXn)는 발광 소자(ED) 이외에, 3개의 트랜지스터(T1, T2, T3)와 1개의 스토리지 커패시터(Cst)를 포함한다.
발광 소자(ED)는 제1 트랜지스터(T1)를 통해 공급되는 전류에 따라 발광한다. 발광 소자(ED)는 양 단에 연결된 제1 전극과 제2 전극으로부터 전달되는 전기 신호에 의해 특정 파장대의 광을 방출할 수 있다.
발광 소자(ED)의 일 단은 제1 트랜지스터(T1)의 소스 전극에 연결되고, 타 단은 제1 전압 배선(VL1)의 고전위 전압(이하, 제1 전원 전압)보다 낮은 저전위 전압(이하, 제2 전원 전압)이 공급되는 제2 전압 배선(VL2)에 연결될 수 있다.
제1 트랜지스터(T1)는 게이트 전극과 소스 전극의 전압 차에 따라 제1 전원 전압이 공급되는 제1 전압 배선(VL1)으로부터 발광 소자(ED)로 흐르는 전류를 조정한다. 일 예로, 제1 트랜지스터(T1)는 발광 소자(ED)의 구동을 위한 구동 트랜지스터일 수 있다. 제1 트랜지스터(T1)의 게이트 전극은 제2 트랜지스터(T2)의 소스 전극에 연결되고, 소스 전극은 발광 소자(ED)의 일 단에 연결되며, 드레인 전극은 제1 전원 전압이 인가되는 제1 전압 배선(VL1)에 연결될 수 있다.
제2 트랜지스터(T2)는 제1 스캔 라인(SL1)의 스캔 신호에 의해 턴-온되어 데이터 라인(DTL)을 제1 트랜지스터(T1)의 게이트 전극에 연결시킨다. 제2 트랜지스터(T2)의 게이트 전극은 제1 스캔 라인(SL1)에 연결되고, 소스 전극은 제1 트랜지스터(T1)의 게이트 전극에 연결되며, 드레인 전극은 데이터 라인(DTL)에 연결될 수 있다.
제3 트랜지스터(T3)는 제2 스캔 라인(SL2)의 스캔 신호에 의해 턴-온되어 초기화 전압 배선(VIL)을 발광 소자(ED)의 일 단에 연결시킨다. 제3 트랜지스터(T3)의 게이트 전극은 제2 스캔 라인(SL2)에 연결되고, 드레인 전극은 초기화 전압 배선(VIL)에 연결되며, 소스 전극은 발광 소자(ED)의 일 단 또는 제1 트랜지스터(T1)의 소스 전극에 연결될 수 있다. 도면에서는 제1 스캔 라인(SL1)과 제2 스캔 라인(SL2)이 구별되어 도시되어 있으나, 이에 제한되지 않는다. 몇몇 실시예에서 제1 스캔 라인(SL1)과 제2 스캔 라인(SL2)은 하나의 배선으로 이루어질 수 있고, 이 경우 제2 트랜지스터(T2)와 제3 트랜지스터(T3)은 동일한 스캔 신호에 의해 동시에 턴-온될 수 있다.
일 실시예에서, 각 트랜지스터(T1, T2, T3)들의 소스 전극과 드레인 전극은 상술한 바에 제한되지 않고, 그 반대의 경우일 수도 있다. 또한, 트랜지스터(T1, T2, T3)들 각각은 박막 트랜지스터(thin film transistor)로 형성될 수 있다. 또한, 도 3에서는 각 트랜지스터(T1, T2, T3)들이 N 타입 MOSFET(Metal Oxide Semiconductor Field Effect Transistor)으로 형성된 것을 중심으로 설명하였으나, 이에 제한되는 것은 아니다. 즉, 각 트랜지스터(T1, T2, T3)들은 P 타입 MOSFET으로 형성되거나, 일부는 N 타입 MOSFET으로, 다른 일부는 P 타입 MOSFET으로 형성될 수도 있다.
스토리지 커패시터(Cst)는 제1 트랜지스터(T1)의 게이트 전극과 소스 전극 사이에 형성된다. 스토리지 커패시터(Cst)는 제1 트랜지스터(T1)의 게이트 전압과 소스 전압의 차전압을 저장한다.
이하에서는 다른 도면을 더 참조하여 일 실시예에 따른 표시 장치(10)의 일 화소(PX)의 구조에 대하여 상세히 설명하기로 한다.
도 4는 도 2의 제1 서브 화소를 나타내는 개략적인 평면도이다. 도 5는 도 2의 제1 서브 화소에 배치된 전극들 및 제1 뱅크들의 상대적인 배치를 나타내는 개략적인 평면도이다. 도 6은 도 4의 Q1-Q1'선, Q2-Q2'선, 및 Q3-Q3'선을 따라 자른 개략적인 단면도이다. 도 7은 도 4의 Q4-Q4'선을 따라 자른 단면도이다. 도 8은 도 4 및 도 5의 Q5-Q5'선을 따라 자른 개략적인 단면도이다.
도 4는 일 화소(PX)에 포함된 제1 서브 화소(SPX1)로서, 제1 방향(DR1)으로 이웃한 다른 서브 화소(SPXn)의 일부분이 함께 도시되어 있고, 도 5는 제1 서브 화소(SPX1)에 배치된 제1 뱅크(BNL1)들, 전극(RME)들, 발광 소자(ED)들 및 더미 패턴(DP)들의 배치를 도시하고 있다. 도 6은 제1 서브 화소(SPX1)에 배치된 발광 소자(ED)들의 양 단부를 가로지르는 단면을 도시하고 있다. 도 7은 제1 서브 화소(SPX1)에서 복수의 컨택부(CT1, CT2)들을 가로지르는 단면을 도시하고 있고, 도 8은 제1 서브 화소(SPX1)에서 제1 뱅크(BNL1)와 전극(RME)들, 및 더미 패턴(DP)들의 배치를 단면으로 도시하고 있다.
도 2에 결부하여 도 4 내지 도 8을 참조하면, 표시 장치(10)는 제1 기판(SUB), 및 제1 기판(SUB) 상에 배치되는 반도체층, 복수의 도전층, 및 복수의 절연층들을 포함할 수 있다. 상기 반도체층, 도전층 및 절연층들은 각각 표시 장치(10)의 회로층(CCL)과 표시 소자층을 구성할 수 있다.
제1 기판(SUB)은 절연 기판일 수 있다. 제1 기판(SUB)은 유리, 석영, 또는 고분자 수지 등의 절연 물질 또는 이들의 조합으로 이루어질 수 있다. 또한, 제1 기판(SUB)은 리지드(Rigid) 기판일 수 있지만, 벤딩(Bending), 폴딩(Folding), 롤링(Rolling) 등이 가능한 플렉시블(Flexible) 기판일 수도 있다.
제1 도전층은 제1 기판(SUB) 상에 배치될 수 있다. 제1 도전층은 하부 금속층(BML)을 포함하고, 하부 금속층(BML)은 제1 트랜지스터(T1)의 액티브층(ACT1)과 중첩하도록 배치된다. 하부 금속층(BML)은 광을 차단하는 재료를 포함하여, 제1 트랜지스터의 액티브층(ACT1)에 광이 입사되는 것을 방지할 수 있다. 다만, 하부 금속층(BML)은 생략될 수 있다.
버퍼층(BL)은 하부 금속층(BML) 및 제1 기판(SUB) 상에 배치될 수 있다. 버퍼층(BL)은 투습에 취약한 제1 기판(SUB)을 통해 침투하는 수분으로부터 화소(PX)의 트랜지스터들을 보호하기 위해 제1 기판(SUB) 상에 형성되며, 표면 평탄화 기능을 수행할 수 있다.
반도체층은 버퍼층(BL) 상에 배치된다. 반도체층은 제1 트랜지스터(T1)의 액티브층(ACT1)을 포함할 수 있다. 액티브층(ACT1)은 후술하는 제2 도전층의 게이트 전극(G1)과 부분적으로 중첩하도록 배치될 수 있다.
반도체층은 다결정 실리콘, 단결정 실리콘, 산화물 반도체 등을 포함할 수 있다. 다른 실시예에서, 반도체층은 다결정 실리콘을 포함할 수도 있다. 상기 산화물 반도체는 인듐(In)을 함유하는 산화물 반도체일 수 있다. 예를 들어, 상기 산화물 반도체는 인듐 주석 산화물(Indium Tin Oxide, ITO), 인듐 아연 산화물(Indium Zinc Oxide, IZO), 인듐 갈륨 산화물(Indium Gallium Oxide, IGO), 인듐 아연 주석 산화물(Indium Zinc Tin Oxide, IZTO), 인듐 갈륨 주석 산화물(Indium Gallium Tin Oxide, IGTO), 인듐 갈륨 아연 산화물(Indium Gallium Zinc Oxide, IGZO), 인듐 갈륨 아연 주석 산화물(Indium Gallium Zinc Tin Oxide, IGZTO) 중 적어도 하나일 수 있다.
도면에서는 표시 장치(10)의 서브 화소(SPXn)에 하나의 제1 트랜지스터(T1)가 배치된 것을 예시하고 있으나, 이에 제한되지 않고 표시 장치(10)는 더 많은 수의 트랜지스터들을 포함할 수 있다.
제1 게이트 절연층(GI)은 반도체층 및 버퍼층(BL)상에 배치된다. 제1 게이트 절연층(GI)은 제1 트랜지스터(T1)의 게이트 절연막의 역할을 할 수 있다.
제2 도전층은 제1 게이트 절연층(GI) 상에 배치된다. 제2 도전층은 제1 트랜지스터(T1)의 게이트 전극(G1)을 포함할 수 있다. 게이트 전극(G1)은 액티브층(ACT1)의 채널 영역과 두께 방향인 제3 방향(DR3)으로 중첩하도록 배치될 수 있다.
제1 층간 절연층(IL1)은 제2 도전층 상에 배치된다. 제1 층간 절연층(IL1)은 제2 도전층과 그 상에 배치되는 다른 층들 사이에서 절연막의 기능을 수행하며 제2 도전층을 보호할 수 있다.
제3 도전층은 제1 층간 절연층(IL1) 상에 배치된다. 제3 도전층은 제1 전압 배선(VL1)과 제2 전압 배선(VL2), 및 복수의 도전 패턴(CDP1, CDP2)들을 포함할 수 있다.
제1 전압 배선(VL1)은 제1 전극(RME1)에 전달되는 고전위 전압(또는, 제1 전원 전압)이 인가되고, 제2 전압 배선(VL2)은 제2 전극(RME2)에 전달되는 저전위 전압(또는, 제2 전원 전압)이 인가될 수 있다. 제1 전압 배선(VL1)은 일부분이 제1 층간 절연층(IL1)과 제1 게이트 절연층(GI)을 관통하는 컨택홀을 통해 제1 트랜지스터(T1)의 액티브층(ACT1)과 접촉할 수 있다. 제1 전압 배선(VL1)은 제1 트랜지스터(T1)의 제1 드레인 전극(D1)의 역할을 할 수 있다.
제1 도전 패턴(CDP1)은 제1 층간 절연층(IL1)과 제1 게이트 절연층(GI)을 관통하는 컨택홀을 통해 제1 트랜지스터(T1)의 액티브층(ACT1)과 접촉할 수 있다. 또한, 제1 도전 패턴(CDP1)은 다른 컨택홀을 통해 하부 금속층(BML)과 접촉할 수 있다. 제1 도전 패턴(CDP1)은 제1 트랜지스터(T1)의 제1 소스 전극(S1)의 역할을 할 수 있다.
제2 도전 패턴(CDP2)은 제1 도전 패턴(CDP1)을 통해 제1 트랜지스터(T1)와 전기적으로 연결될 수 있다. 도면에서는 제1 도전 패턴(CDP1)과 제2 도전 패턴(CDP2)이 서로 분리되어 배치된 것으로 예시되어 있으나, 몇몇 실시예에서, 제2 도전 패턴(CDP2)은 제1 도전 패턴(CDP1)과 일체화되어 하나의 패턴을 형성할 수도 있다. 제2 도전 패턴(CDP2)은 제1 전극(RME1)과도 연결되며, 제1 트랜지스터(T1)는 제1 전압 배선(VL1)으로부터 인가되는 제1 전원 전압을 제1 전극(RME1)으로 전달할 수 있다.
한편, 도면에서는 제1 도전 패턴(CDP1)과 제2 도전 패턴(CDP2)이 동일한 층에 형성된 것이 예시되어 있으나, 이에 제한되지 않는다. 몇몇 실시예에서, 제2 도전 패턴(CDP2)은 제1 도전 패턴(CDP1)과 다른 도전층, 예컨대 제3 도전층과 몇몇 절연층을 사이에 두고 제3 도전층 상에 배치된 제4 도전층으로 형성될 수도 있다. 이 경우, 제1 전압 배선(VL1) 및 제2 전압 배선(VL2)도 제3 도전층이 아닌 제4 도전층으로 형성될 수 있고, 제1 전압 배선(VL1)은 다른 도전 패턴을 통해 제1 트랜지스터(T1)의 드레인 전극(D1)과 전기적으로 연결될 수 있다.
또한, 도면에 도시되지 않았으나, 제2 도전층 및 제3 도전층은 각각 스토리지 커패시터의 정전 용량 전극을 더 포함할 수 있다. 상기 스토리지 커패시터의 정전 용량 전극들은 각각 서로 다른 층에 배치되어, 이들 사이의 절연층에서 커패시터를 형성할 수 있다. 몇몇 실시예에서, 상기 스토리지 커패시터의 정전 용량 전극들은 각각 제1 트랜지스터(T1)의 게이트 전극(G1) 및 소스 전극(S1)과 일체화되어 형성될 수 있다. 다만, 이에 제한되지 않는다.
상술한 버퍼층(BL), 제1 게이트 절연층(GI), 및 제1 층간 절연층(IL1)은 교번하여 적층된 복수의 무기층들로 이루어질 수 있다. 예를 들어, 버퍼층(BL), 제1 게이트 절연층(GI), 및 제1 층간 절연층(IL1)은 실리콘 산화물(Silicon Oxide, SiOx), 실리콘 질화물(Silicon Nitride, SiNx), 실리콘 산질화물(Silicon Oxynitride, SiOxNy) 중 적어도 어느 하나를 포함하는 무기층이 적층된 이중층, 또는 이들이 교번하여 적층된 다중층으로 형성될 수 있다. 다만, 이에 제한되지 않으며 버퍼층(BL), 제1 게이트 절연층(GI), 및 제1 층간 절연층(IL1)은 상술한 절연성 재료를 포함하여 하나의 무기층으로 이루어질 수도 있다. 또한, 몇몇 실시예에서, 제1 층간 절연층(IL1)은 폴리이미드(Polyimide, PI)와 같은 유기 절연 물질로 이루어질 수도 있다.
제2 도전층, 및 제3 도전층은 몰리브덴(Mo), 알루미늄(Al), 크롬(Cr), 금(Au), 티타늄(Ti), 니켈(Ni), 네오디뮴(Nd) 및 구리(Cu) 중 어느 하나 또는 이들의 합금으로 이루어진 단일층 또는 다중층으로 형성될 수 있다. 다만, 이에 제한되는 것은 아니다.
비아층(VIA)은 제3 도전층 상에 배치된다. 비아층(VIA)은 유기 절연 물질, 예를 들어 폴리이미드(PI)와 같은 유기 절연 물질을 포함하여, 표면 평탄화 기능을 수행할 수 있다.
비아층(VIA) 상에는 표시 소자층으로서, 복수의 제1 뱅크(BNL1)들, 복수의 전극(RME; RME1, RME2)들과 복수의 더미 패턴(DP; DP1, DP2)들, 제2 뱅크(BNL2), 복수의 발광 소자(ED)들과 복수의 연결 전극(CNE; CNE1, CNE2)들이 배치된다. 또한, 비아층(VIA) 상에는 복수의 절연층(PAS1, PAS2, PAS3)들이 배치될 수 있다.
제1 뱅크(BNL1)들은 비아층(VIA) 상에 직접 배치될 수 있다. 제1 뱅크(BNL1)들은 제1 방향(DR1)으로 연장된 형상을 갖고 서로 제2 방향(DR2)으로 이격될 수 있다. 예를 들어, 제1 뱅크(BNL1)는 발광 영역(EMA)의 중심부에서 제1 방향(DR1)으로 연장되어 제2 뱅크(BNL2)가 둘러싸는 영역, 즉 발광 영역(EMA) 내에 배치될 수 있다. 하나의 제1 뱅크(BNL1)는 발광 영역(EMA)의 중심을 기준으로 좌측에 배치되고, 다른 제1 뱅크(BNL1)는 상기 제1 뱅크(BNL1)와 제2 방향(DR2)으로 이격되어 발광 영역(EMA)의 중심에서 우측에 배치될 수 있다. 서로 이격된 제1 뱅크(BNL1)들은 각각 동일한 폭을 가질 수 있으나, 이에 제한되지 않고 몇몇 제1 뱅크(BNL1)들은 다른 제1 뱅크(BNL1)들과 다른 폭을 가질 수도 있다. 제1 뱅크(BNL1)는 표시 영역(DPA) 전면에서 각 서브 화소(SPXn)의 발광 영역(EMA) 내에 배치되어 좁은 폭을 갖고 일 방향으로 연장된 섬형의 패턴을 형성할 수 있다. 서로 이격된 제1 뱅크(BNL1)들 사이에는 복수의 발광 소자(ED)들이 배치될 수 있다.
제1 뱅크(BNL1)는 비아층(VIA)의 상면을 기준으로 적어도 일부가 돌출된 구조를 가질 수 있다. 제1 뱅크(BNL1)와 제2 뱅크(BNL2)의 돌출된 부분은 경사지거나 곡률진 측면을 가질 수 있고, 발광 소자(ED)에서 방출된 광은 제1 뱅크(BNL1)와 제2 뱅크(BNL2) 상에 배치되는 더미 패턴(DP)에서 반사되어 비아층(VIA)의 상부 방향으로 출사될 수 있다. 도면에 예시된 바와 달리, 제1 뱅크(BNL1)는 단면도 상 외면이 곡률진 반원 또는 반타원의 형상을 가질 수도 있다. 제1 뱅크(BNL1)는 폴리이미드(Polyimide, PI)와 같은 유기 절연 물질을 포함할 수 있으나, 이에 제한되지 않는다.
복수의 전극(RME)들은 일 방향으로 연장된 형상으로 각 서브 화소(SPXn)마다 배치된다. 복수의 전극(RME)들은 제1 방향(DR1)으로 연장되어 적어도 서브 화소(SPXn)의 발광 영역(EMA)과 서브 영역(SA)에 걸쳐 배치될 수 있으며, 이들은 서로 제2 방향(DR2)으로 이격되어 배치될 수 있다. 서로 다른 서브 화소(SPXn)에 배치된 전극(RME)들은 다른 서브 화소(SPXn)의 전극(RME)과 서브 영역(SA)의 제1 분리부(ROP1)에서 이격될 수 있다.
일 실시예에서, 표시 장치(10)는 각 서브 화소(SPXn)에 배치된 제1 전극(RME1) 및 제2 전극(RME2)을 포함한다. 제1 전극(RME1)은 발광 영역(EMA)의 중심을 기준으로 좌측에 배치되고, 제2 전극(RME2)은 제1 전극(RME1)과 제2 방향(DR2)으로 이격되어 발광 영역(EMA)의 중심을 기준으로 우측에 배치된다.
제1 전극(RME1)과 제2 전극(RME2)은 부분적으로 제1 뱅크(BNL1)와 제1 방향(DR1)으로 나란하게 배치될 수 있다. 또한, 제1 전극(RME1)과 제2 전극(RME2)은 일부분이 제2 방향(DR2)으로 이격된 제1 뱅크(BNL1)들 사이에 배치될 수 있다. 예를 들어, 각 전극(RME)들은 제1 뱅크(BNL1)의 제1 방향(DR1) 양 측에서 제1 방향(DR1)으로 연장되되, 제1 뱅크(BNL1)를 우회하여 배치될 수 있다. 일 실시예에 따르면, 제1 전극(RME1)과 제2 전극(RME2)은 각각 제1 뱅크(BNL1)의 제1 방향(DR1) 양 측에 배치된 부분과 제1 뱅크(BNL1)들 사이에 배치된 부분을 포함하여, 제1 뱅크(BNL1)와 이격되어 배치될 수 있다.
제1 전극(RME1)은 제2 방향(DR2)으로 이격된 제1 뱅크(BNL1)들 사이에 배치된 제1 부분(EP1)을 포함하고, 제2 전극(RME2)은 제1 전극(RME1)의 제1 부분(EP1)과 제2 방향(DR2)으로 이격되어 제1 뱅크(BNL1)들 사이에 배치된 제2 부분(EP2)을 포함할 수 있다. 제1 부분(EP1)과 제2 부분(EP2)은 각각 제1 뱅크(BNL1)들과 이격되어 이들 사이에 배치되면서, 서로 이격되어 대향할 수 있다. 후술하는 발광 소자(ED)들은 제1 뱅크(BNL1)들 사이에서 제1 전극(RME1)의 제1 부분(EP1) 및 제2 전극(RME2)의 제2 부분(EP2) 상에 배치될 수 있다.
제1 전극(RME1)은 제1 부분(EP1)과 연결되며 제1 뱅크(BNL1) 중 어느 하나의 제1 방향(DR1) 양 측에 배치된 제3 부분(EP3)을 더 포함하고, 제2 전극(RME2)은 제2 부분(EP2)과 연결되며 다른 제1 뱅크(BNL1)의 제1 방향(DR1) 양 측에 배치된 제4 부분(EP4)을 더 포함할 수 있다. 제3 부분(EP3) 및 제4 부분(EP4)이 서로 대향하는 일 측은 제1 부분(EP1) 및 제2 부분(EP2)이 서로 대향하는 일 측과 제1 방향(DR1)으로 나란할 수 있다. 제1 전극(RME1)과 제2 전극(RME2)은 대체로 일 방향으로 연장된 형상을 갖되, 서로 대향하는 일 측의 반대편 타 측이 각 전극(RME)의 내측으로 함몰될 수 있다. 즉, 제1 전극(RME1)은 좌측에 배치된 제1 뱅크(BNL1)의 우측변을 포함하여 상측변과 하측변 일부와 대향하도록 배치되고, 제2 전극(RME2)은 우측에 배치된 제1 뱅크(BNL2)의 좌측변을 포함하여 상측변과 하측변 일부와 대향하도록 배치될 수 있다.
제1 전극(RME1)과 제2 전극(RME2)의 각 부분(EP1, EP2, EP3, EP4)들은 제1 뱅크(BNL1)를 기준으로 배치된 위치에 따라 구분될 수 있고, 그에 따라 서로 다른 폭을 가질 수 있다. 예를 들어 제1 전극(RME1)의 제1 부분(EP1)과 제2 전극(RME2)의 제2 부분(EP2)의 제1 폭(W1)은 제3 부분(EP3)과 제4 부분(EP4)의 제2 폭(W2)보다 작을 수 있다. 제2 폭(W2)을 갖는 제3 부분(EP3) 및 제4 부분(EP4)이 일 방향으로 연장되다가, 제1 뱅크(BNL1)와 만나는 부분에서 그 폭이 작아지면서 제1 부분(EP1) 및 제2 부분(EP2)으로 배치될 수 있다. 복수의 전극(RME)들은 제1 뱅크(BNL1)의 제1 방향(DR1) 일 측으로부터 제1 방향(DR1) 타 측에 이르기까지 일 방향으로 연장되어 배치되되, 제1 뱅크(BNL1)를 우회하는 구조를 가질 수 있다. 이에 따라, 전극(RME)은 각 부분들이 제1 뱅크(BNL1)의 외측 경계로부터 이격되어 비아층(VIA) 상에 직접 배치되며, 제1 뱅크(BNL1)와 두께 방향으로 비중첩하도록 배치될 수 있다.
복수의 더미 패턴(DP)들은 전극(RME)들이 배치되지 않는 제1 뱅크(BNL1) 상에 배치될 수 있다. 복수의 더미 패턴(DP)들은 제1 뱅크(BNL1)와 유사한 형상을 갖고, 제1 뱅크(BNL1)들 상에서 각각 전극(RME)과 이격되어 배치될 수 있다. 복수의 더미 패턴(DP)은 제1 뱅크(BNL1) 중 어느 하나 상에 배치되어 제1 전극(RME1)과 이격된 제1 더미 패턴(DP1), 및 다른 제1 뱅크(BNL1) 상에 배치되어 제2 전극(RME2)과 이격된 제2 더미 패턴(DP2)을 포함할 수 있다.
제1 더미 패턴(DP1)은 제1 방향(DR1)으로 연장되어 발광 영역(EMA)의 좌측에 배치된 제1 뱅크(BNL1) 상에 배치된다. 제1 더미 패턴(DP1)은 제1 전극(RME1)의 제3 부분(EP3)과 제1 방향(DR1)으로 나란하게 배치되되, 제1 부분(EP1) 및 제3 부분(EP3)과 각각 이격될 수 있다. 제1 더미 패턴(DP1) 중 제2 방향(DR2) 일 측변인 우측변은 평면도 상 제1 부분(EP1)과 이격 대향하고, 제2 방향(DR2) 타 측변인 좌측변은 평면도 상 제3 부분(EP3)의 좌측변과 제1 방향(DR1)으로 나란할 수 있다. 제1 더미 패턴(DP1)은 제1 뱅크(BNL1)의 외측변들을 기준으로 제1 전극(RME1)과 이격되어 배치될 수 있다.
이와 유사하게, 제2 더미 패턴(DP2)은 제1 방향(DR1)으로 연장되어 발광 영역(EMA)의 우측에 배치된 제1 뱅크(BNL1) 상에 배치된다. 제2 더미 패턴(DP2)은 제2 전극(RME2)의 제4 부분(EP4)과 제1 방향(DR1)으로 나란하게 배치되되, 제2 부분(EP2) 및 제4 부분(EP4)과 각각 이격될 수 있다. 제2 더미 패턴(DP2) 중 제2 방향(DR2) 타 측변인 좌측변은 평면도 상 제2 부분(EP2)과 이격 대향하고, 제2 방향(DR2) 일 측변인 우측변은 평면도 상 제4 부분(EP4)의 우측변과 제1 방향(DR1)으로 나란할 수 있다. 제2 더미 패턴(DP2)은 제1 뱅크(BNL1)의 외측변들을 기준으로 제2 전극(RME2)과 이격되어 배치될 수 있다. 그에 딸, 제1 더미 패턴(DP1)과 제2 더미 패턴(DP2) 사이의 간격은 제1 뱅크(BNL1)들 사이의 간격보다 클 수 있다.
복수의 전극(RME)들과 복수의 더미 패턴(DP)들은 하나의 전극 라인으로 형성되었다가 패터닝 공정으로 분리되어 형성된 것일 수 있다. 상기 전극 라인은 제1 방향(DR1)으로 연장되어 제1 뱅크(BNL1)를 부분적으로 덮도록 배치되었다가, 제1 뱅크(BNL1)의 외측변들에 배치된 부분들이 패터닝 공정으로 제거될 수 있다. 그에 따라 상기 전극 라인은 제1 뱅크(BNL1) 상에 배치된 더미 패턴(DP)들과 비아층(VIA) 상에 직접 배치된 전극(RME)으로 분리될 수 있고, 전극(RME)들의 제3 부분(EP3) 및 제4 부분(EP4)의 외측변은 더미 패턴(DP)들의 외측변과 나란할 수 있다.
제1 전극(RME1)의 제3 부분(EP3)과 제2 전극(RME2)의 제4 부분(EP4)은 각각 상기 전극 라인과 동일한 폭을 가질 수 있다. 그에 따라, 제1 전극(RME1)의 제1 부분(EP1) 및 제2 전극(RME2)의 제2 부분(EP2)과 더미 패턴(DP)들은 각각 제3 부분(EP3) 또는 제4 부분(EP4)보다 작은 폭을 가질 수 있다. 예를 들어, 제1 더미 패턴(DP1)과 제2 더미 패턴(DP2)은 각각 제2 방향(DR2)으로 측정된 제3 폭(W3)이 각 전극(RME)들의 제2 폭(W2)보다 작되, 제1 뱅크(BNL1) 사이에 배치된 제1 부분(EP1) 및 제2 부분(EP2)의 제1 폭(W1)보다는 클 수 있다.
또한, 복수의 더미 패턴(DP)들은 제2 방향(DR2)으로 측정된 제3 폭(W3)이 제1 뱅크(BNL1)들의 폭보다 작을 수 있다. 다만, 제1 더미 패턴(DP1)과 제2 더미 패턴(DP2)은 각각 적어도 제1 뱅크(BNL1)의 경사진 측면을 덮을 수 있다. 각 더미 패턴(DP)들이 제1 뱅크(BNL1)보다 작은 폭을 가짐으로써, 제1 뱅크(BNL1)들이 서로 대향하는 측면은 부분적으로 덮도록 배치된다.
후술할 바와 같이, 복수의 발광 소자(ED)들은 제1 뱅크(BNL1)들 사이에 배치된다. 발광 소자(ED)들은 양 단부 중 적어도 일 단부가 제1 전극(RME1)의 제1 부분(EP1) 또는 제2 전극(RME2)의 제2 부분(EP2) 상에 배치되거나, 양 단부가 각각 제1 부분(EP1) 및 제2 부분(EP20 상에 배치될 수 있다. 또한, 각 전극(RME)들은 후술하는 연결 전극(CNE; CNE1, CNE2)을 통해 발광 소자(ED)와 전기적으로 연결될 수 있다.
제1 전극(RME1) 및 제2 전극(RME2)은 각각 제2 뱅크(BNL2)와 중첩된 부분에 형성된 제1 전극 컨택홀(CTD) 및 제2 전극 컨택홀(CTS)을 통해 제3 도전층과 연결될 수 있다. 제1 전극(RME1)은 그 하부의 비아층(VIA)을 관통하는 제1 전극 컨택홀(CTD)을 통해 제2 도전 패턴(CDP2)과 접촉할 수 있다. 제2 전극(RME2)은 그 하부의 비아층(VIA)을 관통하는 제2 전극 컨택홀(CTS)을 통해 제2 전압 배선(VL2)과 접촉할 수 있다. 제1 전극(RME1)은 제2 도전 패턴(CDP2) 및 제1 도전 패턴(CDP1)을 통해 제1 트랜지스터(T1)와 전기적으로 연결되어 제1 전원 전압이 인가되고, 제2 전극(RME2)은 제2 전압 배선(VL2)과 전기적으로 연결되어 제2 전원 전압이 인가될 수 있다. 복수의 전극(RME)들은 하부의 제3 도전층 및 발광 소자(ED)와 전기적으로 연결되어 발광 소자(ED)가 발광하기 위한 전기 신호를 전달할 수 있다.
또한, 복수의 전극(RME)들은 표시 장치(10)의 제조 공정 중 발광 소자(ED)를 정렬하기 위해 서브 화소(SPXn) 내에 전계를 생성하는 데에 활용될 수 있다. 전극(RME)들, 또는 제조 공정 중 형성되는 전극 라인은 제1 뱅크(BNL1)의 외측부를 경계로 하여 더미 패턴(DP)들을 분리된 후에 발광 소자(ED) 정렬을 위한 신호가 인가될 수 있다. 서로 다른 전극 라인에 전기 신호가 인가되면, 더미 패턴(DP)을 제외하고 제1 뱅크(BNL1)들 사이에 배치된 각 전극(RME)의 제1 부분(EP1) 및 제2 부분(EP2) 상에 전기장이 생성되고, 발광 소자(ED)들은 상기 전기장에 의해 전극(RME)들 상에 정렬될 수 있다. 즉, 전극(RME)들은 발광 소자(ED)들의 정렬을 위한 전기 신호 인가와 발광 소자(ED)들의 발광을 위한 전기 신호 인가에 각각 활용될 수 있다.
발광 소자(ED)는 일 방향으로 연장된 형상을 갖고, 발광 소자(ED)들은 연장된 방향이 각 전극(RME)들이 연장된 방향에 수직 또는 그로부터 기울어진 방향으로 배치될 수 있다. 발광 소자(ED)는 상기 연장된 방향의 양 단부로 광이 방출될 수 있다.
도 9는 도 6의 A 부분의 개략적인 확대도이다. 도 9는 발광 소자(ED)의 양 단부에서 광(L)이 방출되어 진행하는 것을 나타내는 개략도이다.
도 6에 결부하여 도 9를 더 참조하면, 발광 소자(ED)는 일 방향으로 연장되어 비아층(VIA)의 상면에 평행한 방향으로 배치될 수 있고, 발광 소자(ED)에서 방출된 광들은 비아층(VIA) 상부 방향이 아닌 비아층(VIA)의 상면에 평행한 방향으로 진행하게 된다. 발광 소자(ED)의 양 단부는 각각 제1 뱅크(BNL1)를 향할 수 있고, 방출된 광(L)들은 제1 뱅크(BNL1) 상에 배치된 더미 패턴(DP)을 향해 진행할 수 있다.
일 실시예에 따르면, 더미 패턴(DP)들은 반사율이 높은 재료를 포함할 수 있고, 발광 소자(ED)에서 방출된 광(L)들을 반사시킬 수 있다. 제1 뱅크(BNL1)는 비아층(VIA)의 상면을 기준으로 돌출된 형상을 가질 수 있고, 더미 패턴(DP)은 제1 뱅크(BNL1)의 상면, 또는 적어도 경사진 측면을 덮도록 배치된다. 발광 소자(ED)에서 비아층(VIA)의 상면에 평행한 방향으로 방출된 광(L)들은 더미 패턴(DP)들이 형성하는 경사진 면에서 반사되어 비아층(VIA)의 상부 방향으로 출사될 수 있다. 더미 패턴(DP)들은 발광 소자(ED)들의 출광 방향에 대응하여 제1 뱅크(BNL1) 상에 배치됨으로써 전면 출광 효율을 향상시킬 수 있다.
상술한 바와 같이, 더미 패턴(DP)들은 전극(RME)들과 동일한 공정에서 형성되므로, 이들은 서로 동일한 재료로 이루어질 수 있다. 일 예로, 더미 패턴(DP)과 전극(RME)들은 반사율이 높은 전도성 재료를 포함할 수 있다. 복수의 전극(RME)들은 발광 소자(ED)들의 발광을 위한 전기 신호를 전달하는 역할을 수행하고, 더미 패턴(DP)들은 제1 뱅크(BNL1) 상에 배치되어 발광 소자(ED)에서 방출된 광을 상부 방향으로 반사하는 역할을 수행할 수 있다.
더미 패턴(DP)도 전도성 물질을 포함할 수 있으나 전극(RME)과 이격되어 형성되고, 후술하는 연결 전극(CNE)과는 제1 절연층(PAS1)을 사이에 두고 배치될 수 있다. 복수의 더미 패턴(DP)들은 제1 뱅크(BNL1) 상에서 전기적으로 절연된 플로팅(Floating) 상태로 배치될 수 있다. 이에 따라, 발광 소자(ED)들의 정렬 시 전기장은 전극(RME)들의 제1 부분(EP1) 및 제2 부분(EP2) 상에 집중적으로 형성될 수 있고, 발광 소자(ED)들 중 제1 뱅크(BNL1)들이 이격된 사이 공간 이외로 이탈하는 발광 소자(ED)들의 개수가 감소할 수 있다.
일 실시예에 따른 표시 장치(10)는 제1 뱅크(BNL1)를 기준으로, 이들 사이에 배치된 부분을 포함하는 전극(RME)들을 활용하여 발광 소자(ED)들을 높은 정렬도로 배치시키면서 이들을 발광시킬 수 있다. 또한, 표시 장치(10)는 제1 뱅크(BNL1) 상에 배치되되 전극(RME)들과 분리된 더미 패턴(DP)들을 포함하여 발광 소자(ED)에서 방출된 광의 전면 출광 효율을 높일 수 있다.
한편, 복수의 전극(RME)들과 제1 뱅크(BNL1)들은 각각 서로 제2 방향(DR2)으로 이격되어 배치된다. 전극(RME)들 사이의 간격, 및 제1 뱅크(BNL1)들 사이의 간격은 발광 소자(ED)들과 전극(RME)들의 전기적 연결, 또는 배치관계를 고려하여 설계될 수 있다.
일 실시예에 따르면, 제1 전극(RME1)과 제2 전극(RME2) 사이의 제1 간격(DT1)은 제1 뱅크(BNL1)들 사이의 제2 간격(DT2)보다 작을 수 있고, 제1 간격(DT1)은 발광 소자(ED)의 길이보다 작을 수 있다. 제1 간격(DT1)이 발광 소자(ED)들의 길이보다 작게 설계됨으로써, 제1 뱅크(BNL1) 사이에 배치되는 발광 소자(ED)들은 대부분 양 단부가 각각 제1 전극(RME1)의 제1 부분(EP1) 및 제2 전극(RME2)의 제2 부분(EP2) 상에 배치될 수 있다.
또한, 제1 전극(RME1)의 제1 부분(EP1)과 제2 전극(RME2)의 제2 부분(EP2)의 제1 폭(W1)은 발광 소자(ED)로부터 더미 패턴(DP)까지의 거리에 관여할 수 있다. 발광 소자(ED)에서 방출된 광(L)이 더미 패턴(DP)에서 반사되지 않고 다른 방향으로 새어나가는 것을 최소화하기 위해, 제1 부분(EP1)과 제2 부분(EP2)의 제1 폭(W1)은 비교적 좁을 수 있다. 일 실시예에서, 제1 부분(EP1)과 제2 부분(EP2)의 제1 폭(W1)은 제1 부분(EP1)과 제2 부분(EP2) 사이의 제1 간격(DT1)보다 작을 수 있다.
한편, 도면에서는 각 서브 화소(SPXn)마다 2개의 전극이 배치된 것이 예시되어 있으나, 이에 제한되지 않는다. 표시 장치(10)는 제1 전극(RME1) 및 제2 전극(RME2)에 더하여 다른 전극(RME)들을 더 포함할 수 있다. 표시 장치(10)가 더 많은 수의 전극(RME)들을 포함하는 실시예에서, 제1 전극(RME1) 또는 제2 전극(RME2)이 아닌 다른 전극이 제3 도전층과 연결될 수 있다. 또한, 제1 전극 컨택홀(CTD)과 제2 전극 컨택홀(CTS)의 위치는 도면에 예시된 바에 제한되지 않는다. 제1 전극 컨택홀(CTD)과 제2 전극 컨택홀(CTS)은 제2 뱅크(BNL2)의 하부가 아닌 다른 영역, 예컨대, 발광 영역(EMA) 또는 서브 영역(SA) 내에 형성될 수도 있다.
상술한 바와 같이, 복수의 전극(RME)들 및 더미 패턴(DP)들은 서로 동일한 재료로서, 이들 각각은 반사율이 높은 전도성 물질을 포함할 수 있다. 예를 들어, 전극(RME)들 및 더미 패턴(DP)들은 은(Ag), 구리(Cu), 알루미늄(Al) 등과 같은 금속을 포함하거나, 알루미늄(Al), 니켈(Ni), 란타늄(La) 등을 포함하는 합금, 또는 티타늄(Ti), 및 몰리브데넘(Mo)과 같은 금속층과 상기 합금이 적층된 구조를 가질 수도 있다. 몇몇 실시예에서, 전극(RME)들 및 더미 패턴(DP)들은 알루미늄(Al)을 포함하는 합금과 티타늄(Ti) 또는 몰리브데넘(Mo)으로 이루어진 적어도 한 층 이상의 금속층이 적층된 이중층 또는 다중층으로 이루어질 수 있다. 전극(RME)은 연결 전극(CNE)을 통해 발광 소자(ED)와 전기적으로 연결될 수 있고, 더미 패턴(DP)들은 발광 소자(ED)에서 방출되어 제1 뱅크(BNL1)의 측면으로 진행하는 광을 각 서브 화소(SPXn)의 상부 방향으로 반사시킬 수 있다.
이에 제한되지 않고, 각 전극(RME)들 및 더미 패턴(DP)들은 투명성 전도성 물질을 더 포함할 수 있다. 예를 들어, 각 전극(RME)은 ITO, IZO, ITZO 등과 같은 물질을 포함할 수 있다. 몇몇 실시예에서 각 전극(RME)들 및 더미 패턴(DP)들은 투명성 전도성 물질과 반사율이 높은 금속층이 각각 한층 이상 적층된 구조를 이루거나, 이들을 포함하여 하나의 층으로 형성될 수도 있다. 예를 들어, 각 전극(RME)은 ITO/Ag/ITO/, ITO/Ag/IZO, 또는 ITO/Ag/ITZO/IZO 등의 적층 구조를 가질 수 있다.
다시 도 3 내지 도 7을 참조하면, 제1 절연층(PAS1)은 비아층(VIA), 제1 뱅크(BNL1)들, 복수의 전극(RME) 및 더미 패턴(DP)들 상에 배치된다. 제1 절연층(PAS1)은 복수의 전극(RME)들과 더미 패턴(DP)들을 전면적으로 덮도록 배치되며, 이들을 보호함과 동시에 이들을 상호 절연시킬 수 있다. 또한, 제1 절연층(PAS1)은 그 상에 배치되는 발광 소자(ED)가 다른 부재들과 직접 접촉하여 손상되는 것을 방지할 수도 있다.
예시적인 실시예에서, 제1 절연층(PAS1)은 제2 방향(DR2)으로 이격된 전극(RME) 사이에서 상면의 일부가 함몰되도록 단차가 형성될 수 있다. 제1 절연층(PAS1)의 단차가 형성된 상면에는 발광 소자(ED)가 배치되고, 발광 소자(ED)와 제1 절연층(PAS1) 사이에는 공간이 형성될 수도 있다.
제1 절연층(PAS1)은 각 전극(RME)들의 상면 일부를 노출하는 복수의 컨택부(CT1, CT2)들을 포함할 수 있다. 복수의 컨택부(CT1, CT2)들은 제1 절연층(PAS1)을 관통하며, 후술하는 연결 전극(CNE)들은 컨택부(CT1, CT2)들을 통해 노출된 전극(RME)과 접촉할 수 있다.
제2 뱅크(BNL2)는 제1 절연층(PAS1) 상에 배치될 수 있다. 제2 뱅크(BNL2)는 평면도 상 제1 방향(DR1) 및 제2 방향(DR2)으로 연장된 부분을 포함하여 격자형 패턴으로 배치될 수 있고, 각 서브 화소(SPXn)들의 경계에 걸쳐 배치되어 이웃하는 서브 화소(SPXn)들을 구분할 수 있다. 또한, 제2 뱅크(BNL2)는 발광 영역(EMA) 및 서브 영역(SA)을 둘러싸도록 배치되며, 제2 뱅크(BNL2)가 구획하며 개구하는 영역이 각각 발광 영역(EMA)과 서브 영역(SA)일 수 있다.
제2 뱅크(BNL2)는 일정 높이를 가질 수 있고, 몇몇 실시예에서, 제2 뱅크(BNL2)는 상면의 높이가 제1 뱅크(BNL1)보다 높을 수 있고, 그 두께는 제1 뱅크(BNL1)와 같거나 더 클 수 있다. 제2 뱅크(BNL2)는 표시 장치(10)의 제조 공정 중 잉크젯 프린팅 공정에서 잉크가 인접한 서브 화소(SPXn)로 넘치는 것을 방지할 수 있다. 제2 뱅크(BNL2)는 다른 서브 화소(SPXn)마다 다른 발광 소자(ED)들이 분산된 잉크가 서로 혼합되는 것을 방지할 수 있다. 제2 뱅크(BNL2)는 제1 뱅크(BNL1)와 같이 폴리이미드를 포함할 수 있으나, 이에 제한되는 것은 아니다.
복수의 발광 소자(ED)들은 제1 절연층(PAS1) 상에 배치될 수 있다. 발광 소자(ED)는 제1 기판(SUB)의 상면에 평행한 방향으로 배치된 복수의 층들을 포함할 수 있다. 표시 장치(10)의 발광 소자(ED)는 연장된 일 방향이 제1 기판(SUB)과 평행하도록 배치되고, 발광 소자(ED)에 포함된 복수의 반도체층들은 제1 기판(SUB)의 상면과 평행한 방향을 따라 순차적으로 배치될 수 있다. 다만, 이에 제한되지 않는다. 경우에 따라서는 발광 소자(ED)가 다른 구조를 갖는 경우, 복수의 층들은 제1 기판(SUB)에 수직한 방향으로 배치될 수도 있다.
복수의 발광 소자(ED)들은 제1 뱅크(BNL1)들 사이에서, 제2 방향(DR2)으로 이격된 전극(RME)들 상에 배치될 수 있다. 발광 소자(ED)들은 각 전극(RME)들이 연장된 제1 방향(DR1)을 따라 서로 이격되어 배치되며 실질적으로 상호 평행하게 정렬될 수 있다. 발광 소자(ED)는 일 방향으로 연장된 형상을 가질 수 있고, 연장된 길이가 제2 방향(DR2)으로 이격된 전극(RME)들 사이의 최단 간격보다 길 수 있다. 발광 소자(ED)들은 적어도 일 단부가 서로 다른 전극(RME)들 중 어느 하나 상에 배치되거나, 양 단부가 각각 서로 다른 전극(RME)들 상에 놓이도록 배치될 수 있다. 각 전극(RME)들이 연장된 방향과 발광 소자(ED)가 연장된 방향은 실질적으로 수직을 이루도록 배치될 수 있다. 다만, 이에 제한되지 않으며, 발광 소자(ED)는 각 전극(RME)들이 연장된 방향에 비스듬히 배치될 수도 있다.
각 서브 화소(SPXn)에 배치된 발광 소자(ED)들은 복수의 반도체층을 포함하고, 상기 반도체층이 이루는 재료에 따라 서로 다른 파장대의 광을 방출할 수 있다. 다만, 이에 제한되지 않고, 각 서브 화소(SPXn)에 배치된 발광 소자(ED)들은 동일한 재료의 반도체층을 포함하여 동일한 색의 광을 방출할 수 있다. 또한, 발광 소자(ED)는 서로 다른 도전형으로 도핑된 반도체층들을 포함하여 전극(RME) 상에 생성되는 전계에 의해 일 단부가 특정 방향을 향하도록 배향될 수 있다. 발광 소자(ED)들은 어느 한 반도체층을 기준으로 제1 단부와 그 반대편 제2 단부가 정의될 수 있다. 예를 들어, 발광 소자(ED)는 제1 전극(RME1)의 제1 부분(EP1) 상에 배치된 부분이 제1 단부이고, 제2 전극(RME2)의 제2 부분(EP2) 상에 배치된 부분은 제2 단부일 수 있다. 표시 장치(10)가 더 많은 수의 전극(RME)들을 포함하는 실시예에서, 서로 다른 전극(RME)들 상에 배치된 발광 소자(ED)들은 제1 단부가 향하는 방향이 서로 다를 수 있다.
발광 소자(ED)들은 연결 전극(CNE: CNE1, CNE2)들과 접촉하여 전기적으로 연결될 수 있다. 발광 소자(ED)는 연장된 일 방향측 단부면에는 반도체층 일부가 노출되기 때문에, 상기 노출된 반도체층은 연결 전극(CNE)과 접촉할 수 있다. 각 발광 소자(ED)들은 연결 전극(CNE)들을 통해 전극(RME) 및 비아층(VIA) 하부의 도전층들과 전기적으로 연결될 수 있고, 전기 신호가 인가되어 특정 파장대의 광을 방출할 수 있다.
제2 절연층(PAS2)은 복수의 발광 소자(ED)들 상에 배치될 수 있다. 일 예로, 제2 절연층(PAS2)은 발광 소자(ED)의 외면을 부분적으로 감싸도록 배치되어 발광 소자(ED)의 양 측, 또는 양 단부는 덮지 않도록 배치된다. 제2 절연층(PAS2) 중 발광 소자(ED) 상에 배치된 부분은 평면도상 제1 절연층(PAS1) 상에서 제1 방향(DR1)으로 연장되어 배치됨으로써 각 서브 화소(SPXn) 내에서 선형 또는 섬형 패턴을 형성할 수 있다. 제2 절연층(PAS2)은 발광 소자(ED)를 보호함과 동시에 표시 장치(10)의 제조 공정에서 발광 소자(ED)를 고정시킬 수 있다. 또한, 제2 절연층(PAS2)은 발광 소자(ED)와 그 하부의 제1 절연층(PAS1) 사이의 공간을 채우도록 배치될 수도 있다.
또한, 제2 절연층(PAS2)은 제1 뱅크(BNL1) 및 제2 뱅크(BNL2)들 상에도 배치될 수 있다. 제2 절연층(PAS2)은 제1 절연층(PAS1) 상에 배치되되, 발광 소자(ED)의 양 측과 함께 전극(RME)들이 배치된 부분 일부를 노출하도록 배치될 수 있다. 도면에 도시되지 않았으나, 제2 절연층(PAS2)은 서브 영역(SA)에도 부분적으로 배치될 수 있으나, 제1 분리부(ROP1)에서는 전극(RME)들을 형성하는 공정 중 제1 절연층(PAS1)과 함께 제거될 수 있다. 제1 분리부(ROP1)에서는 비아층(VIA)의 상면 일부가 노출될 수도 있고, 비아층(VIA)의 노출된 부분 상에는 후술하는 제3 절연층(PAS3)이 직접 배치될 수 있다.
제2 절연층(PAS2) 상에는 복수의 연결 전극(CNE; CNE1, CNE2)들과 제3 절연층(PAS3)이 배치될 수 있다.
복수의 연결 전극(CNE)들은 발광 소자(ED)들, 전극(RME) 및 더미 패턴(DP)들 상에 배치된다. 또한, 연결 전극(CNE)들은 부분적으로 제2 절연층(PAS2) 상에 배치되며 다른 연결 전극(CNE)과 제2 절연층(PAS2) 및 제3 절연층(PAS3)에 의해 상호 절연될 수 있다. 복수의 연결 전극(CNE)들은 각각 발광 소자(ED) 및 전극(RME)들과 접촉할 수 있다. 연결 전극(CNE)은 발광 소자(ED)의 양 단부면에 노출된 반도체층과 직접 접촉할 수 있고, 제1 절연층(PAS1)을 관통하는 컨택부(CT1, CT2)를 통해 전극(RME)들 중 적어도 어느 하나와 접촉할 수 있다. 발광 소자(ED)의 양 단부는 복수의 연결 전극(CNE1, CNE2)들을 통해 전극(RME)과 전기적으로 연결될 수 있다.
제1 연결 전극(CNE1)은 제1 방향(DR1)으로 연장된 형상을 갖고 제1 전극(RME1) 및 제1 더미 패턴(DP1) 상에 배치될 수 있다. 제1 연결 전극(CNE1) 중 제1 뱅크(BNL1) 상에 배치된 부분은 제1 더미 패턴(DP1)과 중첩하고, 그 이외의 부분 중 일부는 제1 전극(RME1)과 중첩할 수 있다. 제1 연결 전극(CNE1)은 제1 전극(RME1)의 상면을 노출하는 제1 컨택부(CT1)를 통해 제1 전극(RME1)과 접촉하며 발광 소자(ED)들의 제1 단부와 접촉할 수 있다. 반면, 제1 연결 전극(CNE1)은 제1 더미 패턴(DP1)과 직접 접촉하지 않고, 제1 더미 패턴(DP1)은 플로팅 상태로 배치될 수 있다.
제2 연결 전극(CNE2)도 제1 방향(DR1)으로 연장된 형상을 갖고, 제2 전극(RME2) 및 제2 더미 패턴(DP2) 상에 배치될 수 있다. 제2 연결 전극(CNE2) 중 제1 뱅크(BNL1) 상에 배치된 부분은 제2 더미 패턴(DP2)과 중첩하고, 그 이외의 부분 중 일부는 제2 전극(RME2)과 중첩할 수 있다. 제2 연결 전극(CNE2)은 제2 전극(RME2)의 상면을 노출하는 제2 컨택부(CT2)를 통해 제2 전극(RME2)과 접촉하며 발광 소자(ED)들의 제2 단부와 접촉할 수 있다. 반면, 제2 연결 전극(CNE2)은 제2 더미 패턴(DP2)과 직접 접촉하지 않고, 제2 더미 패턴(DP2)은 플로팅 상태로 배치될 수 있다.
제1 연결 전극(CNE1)과 제2 연결 전극(CNE2)은 제1 전극(RME1) 및 제2 전극(RME2)으로 인가된 전기 신호를 발광 소자(ED)로 전달할 수 있다. 발광 소자(ED)는 상기 전기 신호가 직접 인가될 수 있다. 또한, 제1 연결 전극(CNE1)과 제2 연결 전극(CNE2)은 평면도 상 서로 제2 방향(DR2)으로 이격되어 배치될 수 있다. 제1 연결 전극(CNE1)과 제2 연결 전극(CNE2)은 서로 직접 접촉하지 않도록 배치되고, 각 연결 전극(CNE)에 인가된 전기 신호는 발광 소자(ED)를 통해 흐를 수 있다.
일 실시예에서, 제1 연결 전극(CNE1)과 제2 연결 전극(CNE2)은 서로 다른 층에 배치될 수 있다. 제1 연결 전극(CNE1)은 후술하는 제3 절연층(PAS3) 상에 배치되고, 제2 연결 전극(CNE2)은 제2 절연층(PAS2)과 제3 절연층(PAS3) 사이에 배치될 수 있다. 제1 연결 전극(CNE1)과 제2 연결 전극(CNE2)은 서로 이격되어 배치되고, 이에 더하여 제3 절연층(PAS3)에 의해 상호 절연될 수 있다. 다만, 이에 제한되지 않고, 제3 절연층(PAS3)은 생략될 수 있고, 제1 연결 전극(CNE1)과 제2 연결 전극(CNE2)은 제2 절연층(PAS2) 상에 직접 배치될 수 있다. 이 경우, 제1 연결 전극(CNE1)과 제2 연결 전극(CNE2)은 서로 일정 간격 이격되어 배치됨으로써, 서로 직접 연결되지 않을 수 있다.
연결 전극(CNE)들은 컨택부(CT1, CT2)들이 배치된 부분에서 그 폭이 부분적으로 큰 형상을 가질 수 있다. 연결 전극(CNE)들은 제1 절연층(PAS1)을 포함하여 제2 절연층(PAS2), 또는 제2 절연층(PAS2) 및 제3 절연층(PAS3)을 관통하는 컨택부(CT1, CT2)를 통해 전극(RME)과 접촉할 수 있다. 일 실시예에서, 복수의 컨택부(CT1, CT2)들은 발광 소자(ED)들과 제2 방향(DR2)으로 중첩하지 않도록 복수의 발광 소자(ED)들이 배치되는 영역과 제1 방향(DR1)으로 이격되어 형성될 수 있다. 도면에서는 복수의 컨택부(CT1, CT2)들이 서브 영역(SA)에 배치된 것이 예시되어 있으나, 이에 제한되지 않고 복수의 컨택부(CT1, CT2)들은 발광 영역(EMA) 중 발광 소자(ED)들이 배치되지 않는 부분에 형성될 수 있다.
연결 전극(CNE)들은 전도성 물질을 포함할 수 있다. 예를 들어, ITO, IZO, ITZO, 알루미늄(Al) 등을 포함할 수 있다. 일 예로, 연결 전극(CNE)은 투명성 전도성 물질을 포함하고, 발광 소자(ED)에서 방출된 광은 연결 전극(CNE)을 투과하여 전극(RME)들을 향해 진행할 수 있다. 다만, 이에 제한되는 것은 아니다.
제3 절연층(PAS3)은 제2 연결 전극(CNE2)과 제2 절연층(PAS2) 상에 배치된다. 제3 절연층(PAS3)은 제2 절연층(PAS2) 상에 전면적으로 배치되어 제2 연결 전극(CNE2)을 덮도록 배치되고, 제1 연결 전극(CNE1)들은 제3 절연층(PAS3) 상에 배치될 수 있다. 제3 절연층(PAS3)은 제1 연결 전극(CNE1)이 배치된 영역을 제외하고 비아층(VIA) 상에 전면적으로 배치될 수 있다. 즉, 제3 절연층(PAS3)은 제1 절연층(PAS1), 및 제2 절연층(PAS2)에 더하여 제1 뱅크(BNL1), 및 제2 뱅크(BNL2) 상에도 배치될 수 있다.
한편, 도면으로 도시하지 않았으나, 제1 연결 전극(CNE1) 및 제3 절연층(PAS3) 상에는 다른 절연층이 더 배치될 수 있다. 상기 절연층은 제1 기판(SUB) 상에 배치된 부재들을 외부 환경에 대하여 보호하는 기능을 할 수 있다.
상술한 제1 절연층(PAS1), 제2 절연층(PAS2) 및 제3 절연층(PAS3) 각각은 무기물 절연성 물질 또는 유기물 절연성 물질을 포함할 수 있다. 다만, 이에 제한되는 것은 아니다.
한편, 표시 장치(10)는 제2 절연층(PAS2)이 유기물 절연성 물질을 포함하는 실시예에서, 제3 절연층(PAS3)은 생략될 수 있다.
도 10은 다른 실시예에 따른 표시 장치의 일부분을 나타내는 개략적인 단면도이다. 도 10은 다른 실시예에 따른 표시 장치(10) 중 도 8과 동일한 부분의 단면을 도시하고 있다.
도 10을 참조하면, 표시 장치(10)는 제2 절연층(PAS2)이 유기물 절연성 물질을 포함하여 상술한 실시예보다 높은 두께를 갖고, 제3 절연층(PAS3)이 생략될 수 있다. 본 실시예에서, 제1 연결 전극(CNE1)과 제2 연결 전극(CNE2)은 동일한 공정에서 형성되어 실질적으로 동일한 층에 배치될 수 있다. 제1 연결 전극(CNE1)과 제2 연결 전극(CNE2)은 각각 일 측이 제2 절연층(PAS2)의 양 측면 상에 배치될 수 있다. 표시 장치(10)는 제2 절연층(PAS2)이 유기물 절연성 물질로 이루어짐에 따라 제3 절연층(PAS3)이 생략되고 제1 연결 전극(CNE1)과 제2 연결 전극(CNE2)을 동시에 형성할 수 있어 제조 공정이 단축되는 이점이 있다.
도 11은 일 실시예에 따른 발광 소자의 개략도이다.
도 11을 참조하면, 발광 소자(ED)는 발광 다이오드(Light Emitting diode)일 수 있으며, 구체적으로 발광 소자(ED)는 나노 미터(Nano-meter) 내지 마이크로 미터(Micro-meter) 단위의 크기를 가지고, 무기물로 이루어진 무기 발광 다이오드일 수 있다. 발광 소자(ED)는 서로 대향하는 두 전극들 사이에 특정 방향으로 전계를 형성하면 극성이 형성되는 상기 두 전극 사이에 정렬될 수 있다.
일 실시예에 따른 발광 소자(ED)는 일 방향으로 연장된 형상을 가질 수 있다. 발광 소자(ED)는 원통, 로드(Rod), 와이어(Wire), 튜브(Tube) 등의 형상을 가질 수 있다. 다만, 발광 소자(ED)의 형태가 이에 제한되는 것은 아니며, 정육면체, 직육면체, 육각기둥형 등 다각기둥의 형상을 갖거나, 일 방향으로 연장되되 외면이 부분적으로 경사진 형상을 갖는 등 발광 소자(ED)는 다양한 형태를 가질 수 있다.
발광 소자(ED)는 임의의 도전형(예컨대, p형 또는 n형) 불순물로 도핑된 반도체층을 포함할 수 있다. 반도체층은 외부의 전원으로부터 인가되는 전기 신호가 전달되어 특정 파장대의 광을 방출할 수 있다. 발광 소자(ED)는 제1 반도체층(31), 제2 반도체층(32), 발광층(36), 전극층(37) 및 절연막(38)을 포함할 수 있다.
제1 반도체층(31)은 n형 반도체일 수 있다. 제1 반도체층(31)은 AlxGayIn1-x-yN(0≤x≤1,0≤y≤1, 0≤x+y≤1)의 화학식을 갖는 반도체 재료를 포함할 수 있다. 예를 들어, 제1 반도체층(31)은 n형 도펀트로 도핑된 AlGaInN, GaN, AlGaN, InGaN, AlN 및 InN 중에서 어느 하나 이상일 수 있다. 제1 반도체층(31)에 도핑된 n형 도펀트는 Si, Ge, Sn 등일 수 있다.
제2 반도체층(32)은 발광층(36)을 사이에 두고 제1 반도체층(31) 상에 배치된다. 제2 반도체층(32)은 p형 반도체일 수 있으며, 제2 반도체층(32)은 AlxGayIn1-x-yN(0≤x≤1,0≤y≤1, 0≤x+y≤1)의 화학식을 갖는 반도체 재료를 포함할 수 있다. 예를 들어, 제2 반도체층(32)은 p형 도펀트로 도핑된 AlGaInN, GaN, AlGaN, InGaN, AlN 및 InN 중에서 어느 하나 이상일 수 있다. 제2 반도체층(32)에 도핑된 p형 도펀트는 Mg, Zn, Ca, Se, Ba 등일 수 있다.
한편, 도면에서는 제1 반도체층(31)과 제2 반도체층(32)이 하나의 층으로 구성된 것을 도시하고 있으나, 이에 제한되는 것은 아니다. 발광층(36)의 물질에 따라 제1 반도체층(31)과 제2 반도체층(32)은 더 많은 수의 층, 예컨대 클래드층(Clad layer) 또는 TSBR(Tensile strain barrier reducing)층을 더 포함할 수도 있다.
발광층(36)은 제1 반도체층(31)과 제2 반도체층(32) 사이에 배치된다. 발광층(36)은 단일 또는 다중 양자 우물 구조의 물질을 포함할 수 있다. 발광층(36)이 다중 양자 우물 구조의 물질을 포함하는 경우, 양자층(Quantum layer)과 우물층(Well layer)이 서로 교번적으로 복수 개 적층된 구조일 수도 있다. 발광층(36)은 제1 반도체층(31) 및 제2 반도체층(32)을 통해 인가되는 전기 신호에 따라 전자-정공 쌍의 결합에 의해 광을 발광할 수 있다. 발광층(36)은 AlGaN, AlGaInN 등의 물질을 포함할 수 있다. 특히, 발광층(36)이 다중 양자 우물 구조로 양자층과 우물층이 교번적으로 적층된 구조인 경우, 양자층은 AlGaN 또는 AlGaInN, 우물층은 GaN 또는 AlInN 등과 같은 물질을 포함할 수 있다.
발광층(36)은 밴드갭(Band gap) 에너지가 큰 종류의 반도체 물질과 밴드갭 에너지가 작은 반도체 물질들이 서로 교번적으로 적층된 구조일 수도 있고, 발광하는 광의 파장대에 따라 다른 3족 내지 5족 반도체 물질들을 포함할 수도 있다. 발광층(36)이 방출하는 광은 청색 파장대의 광으로 제한되지 않고, 경우에 따라 적색, 녹색 파장대의 광을 방출할 수도 있다.
전극층(37)은 오믹(Ohmic) 연결 전극일 수 있다. 다만, 이에 제한되지 않고, 쇼트키(Schottky) 연결 전극일 수도 있다. 발광 소자(ED)는 적어도 하나의 전극층(37)을 포함할 수 있다. 발광 소자(ED)는 하나 이상의 전극층(37)을 포함할 수 있으나, 이에 제한되지 않고 전극층(37)은 생략될 수도 있다.
전극층(37)은 표시 장치(10)에서 발광 소자(ED)가 전극 또는 연결 전극과 전기적으로 연결될 때, 발광 소자(ED)와 전극 또는 연결 전극 사이의 저항을 감소시킬 수 있다. 전극층(37)은 전도성이 있는 금속을 포함할 수 있다. 예를 들어, 전극층(37)은 알루미늄(Al), 티타늄(Ti), 인듐(In), 금(Au), 은(Ag), ITO, IZO 및 ITZO 중에서 적어도 어느 하나를 포함할 수 있다.
절연막(38)은 상술한 복수의 반도체층 및 전극층의 외면을 둘러싸도록 배치된다. 예를 들어, 절연막(38)은 적어도 발광층(36)의 외면을 둘러싸도록 배치되되, 발광 소자(ED)의 길이방향의 양 단부는 노출되도록 형성될 수 있다. 또한, 절연막(38)은 발광 소자(ED)의 적어도 일 단부와 인접한 영역에서 단면상 상면이 라운드지게 형성될 수도 있다.
절연막(38)은 절연특성을 가진 물질들, 예를 들어, 실리콘 산화물(SiOx), 실리콘 질화물(SiNx), 실리콘 산질화물 (SiOxNy), 질화알루미늄(AlNx), 산화알루미늄(AlOx) 등을 포함할 수 있다. 도면에서는 절연막(38)이 단일층으로 형성된 것이 예시되어 있으나 이에 제한되지 않으며, 몇몇 실시예에서 절연막(38)은 복수의 층이 적층된 다중층 구조로 형성될 수도 있다.
절연막(38)은 상기 부재들을 보호하는 기능을 수행할 수 있다. 절연막(38)은 발광 소자(ED)에 전기 신호가 전달되는 전극과 직접 접촉하는 경우 발광층(36)에 발생할 수 있는 전기적 단락을 방지할 수 있다. 또한, 절연막(38)은 발광 소자(ED)의 발광 효율의 저하를 방지할 수 있다.
또한, 절연막(38)은 외면이 표면 처리될 수 있다. 발광 소자(ED)는 소정의 잉크 내에서 분산된 상태로 전극 상에 분사되어 정렬될 수 있다. 여기서, 발광 소자(ED)가 잉크 내에서 인접한 다른 발광 소자(ED)와 응집되지 않고 분산된 상태를 유지하기 위해, 절연막(38)은 표면이 소수성 또는 친수성 처리될 수 있다.
도 12 내지 도 15는 일 실시예에 따른 표시 장치의 개략적인 제조 공정을 나타내는 개략도들이다. 도 12 내지 도 15에서는 표시 장치(10)의 제조 공정 중 일부분을 도시하고 있으며, 이하에서는 각 공정에서 형성되는 층들의 형성 방법을 생략하고 공정들 간의 순서에 대하여 자세히 설명하기로 한다.
먼저, 도 12를 참조하면, 비아층(VIA) 상에 복수의 제1 뱅크(BNL1)들과 제1 뱅크(BNL1)와 중첩하며 제1 방향(DR1)으로 연장된 복수의 전극 라인(RM1, RM2)들을 형성한다. 복수의 전극 라인(RM1, RM2)은 좌측에 배치된 제1 뱅크(BNL1)를 부분적으로 덮으며 제1 방향(DR1)으로 연장된 제1 전극 라인(RM1), 및 우측에 배치된 제1 뱅크(BNL1)를 부분적으로 덮으며 제1 방향(DR1)으로 연장된 제2 전극 라인(RM2)을 포함한다. 제1 전극 라인(RM1)과 제2 전극 라인(RM2)은 각각 발광 소자(ED)들을 정렬하는 데에 활용될 수 있고, 이후 공정에서 부분적으로 분리되어 각각 제1 전극(RME1)과 제1 더미 패턴(DP1), 및 제2 전극(RME2)과 제2 더미 패턴(DP2)을 형성할 수 있다.
제1 전극 라인(RM1)과 제2 전극 라인(RM2)은 복수의 서브 화소(SPXn)들에 걸쳐 배치될 수 있다. 복수의 전극(RME)들은 각 서브 화소(SPXn)의 서브 영역(SA)에서 다른 서브 화소(SPXn)의 전극(RME)과 이격되어 배치되는데, 이는 전극 라인(RM1, RM2)들이 발광 소자(ED)들을 정렬한 뒤에 서브 영역(SA)에서 분리되는 공정으로 형성될 수 있다.
다음으로, 도 13을 참조하면, 제1 전극 라인(RM1) 및 제2 전극 라인(RM2) 중 일부분을 패터닝하여 제1 뱅크(BNL1)들 상에 배치된 더미 패턴(DP; DP1, DP2)들을 형성하고, 이들을 덮는 제1 절연층(PAS1)을 형성한 뒤 제1 절연층(PAS1) 상에 배치되는 제2 뱅크(BNL2)를 형성한다. 제1 전극 라인(RM1)과 제2 전극 라인(RM2)은 각각 제1 뱅크(BNL1)를 부분적으로 덮도록 형성되었다가, 제1 뱅크(BNL1)의 외측변에 배치된 부분이 패터닝되어 제거될 수 있다. 패터닝 공정 이후에 제1 뱅크(BNL1)들 상에 배치된 부분은 각각 제1 더미 패턴(DP1) 및 제2 더미 패턴(DP2)이 될 수 있고, 제1 전극 라인(RM1)과 제2 전극 라인(RM2)은 제1 뱅크(BNL1)의 외측변을 기준으로 각각 제1 더미 패턴(DP1) 및 제2 더미 패턴(DP2)과 이격될 수 있다. 제1 전극 라인(RM1)과 제2 전극 라인(RM2)은 각각 비아층(VIA) 상에 배치된 부분만 남을 수 있다. 제1 전극 라인(RM1)과 제2 전극 라인(RM2)은 각각 제1 부분(EP1) 및 제2 부분(EP2)이 제1 뱅크(BNL1)들 사이에 배치되고, 이들은 각각 더미 패턴(DP)들과 대향할 수 있다.
제1 절연층(PAS1)은 전극 라인(RM1, RM2)들을 패터닝하여 더미 패턴(DP)들을 형성하는 공정 이후에 형성될 수 있다. 제1 절연층(PAS1)은 전극 라인(RM1, RM2)들과 더미 패턴(DP)들에 더하여 제1 뱅크(BNL1)들을 덮도록 형성될 수 있다. 이어 제2 뱅크(BNL2)는 제1 절연층(PAS1) 상에 형성되며, 제2 뱅크(BNL2)는 일부 영역을 개구하도록 격자형 패턴으로 형성된다. 제2 뱅크(BNL2)가 개구하는 영역은 각각 발광 영역(EMA)과 서브 영역(SA)으로 정의될 수 있다.
다음으로, 도 14 및 도 15를 참조하면, 발광 영역(EMA)에 발광 소자(ED)들을 분사하고, 제1 전극 라인(RM1) 및 제2 전극 라인(RM2)에 전기 신호를 인가하여 발광 소자(ED)들을 정렬시킨다. 일 실시예에서, 복수의 발광 소자(ED)들은 잉크 내에 분산된 상태로 준비되고, 잉크에 분산된 상태로 발광 영역(EMA)에 분사될 수 있다. 제1 전극 라인(RM1)과 제2 전극 라인(RM2)에 전기 신호를 인가하면, 두 전극 라인의 전위 차이에 의한 전기장(EL)이 생성되고, 잉크 내에 분산된 발광 소자(ED)는 전기장(EL)에 의한 힘을 받아 위치 및 배향 방향이 변하면서 제1 전극 라인(RM1)과 제2 전극 라인(RM2) 상에 배치될 수 있다.
제1 뱅크(BNL1)들 사이에는 제1 전극 라인(RM1)의 제1 부분(EP1) 및 제2 전극 라인(RM2)의 제2 부분(EP2)에 의한 전기장(EL)이 생성될 수 있다. 제1 뱅크(BNL1) 상에 배치된 더미 패턴(DP1, DP2)들에는 전기 신호가 인가되지 않으므로, 전기장(EL) 생성되지 않을 수 있다. 발광 소자(ED)들은 제1 뱅크(BNL1) 사이에 집중적으로 생성된 전기장(EL)에 의해 제1 부분(EP1)과 제2 부분(EP2) 상에 정렬될 수 있다.
또한, 제1 전극 라인(RM1)과 제2 전극 라인(RM2)은 더미 패턴(DP1, DP2)들이 분리되고 남은 부분으로, 각각 제1 부분(EP1) 및 제2 부분(EP2)과 연결된 제3 부분(EP3) 및 제4 부분(EP4)을 포함한다. 제3 부분(EP3) 및 제4 부분(EP4)은 제1 부분(EP1) 및 제2 부분(EP2)보다 큰 폭을 갖는데, 전극 라인(RM1, RM2)들의 위치에 따른 폭 차이는 잉크 내에 분산된 발광 소자(ED)들을 특정 위치에 정렬되도록 유도할 수 있다. 잉크 내에서 전기장(EL)에 의한 힘을 받는 발광 소자(ED)는 폭이 넓은 제3 부분(EP3) 및 제4 부분(EP4) 보다 폭이 좁은 제1 부분(EP1) 및 제2 부분(EP2) 상에 배치되도록 유도될 수 있다. 표시 장치(10)의 제조 공정에서 전기장(EL)이 생성되는 전극 라인(RM1, RM2)이 위치에 따라 다른 폭을 가짐에 따라 대부분의 발광 소자(ED)들을 특정 위치로 정렬시킬 수 있고, 표시 장치(10)는 발광 소자(ED)들의 정렬도가 개선될 수 있다.
이어, 도면으로 도시하지 않았으나, 발광 소자(ED)들을 고정시키는 제2 절연층(PAS2)을 형성하고, 서브 영역(SA)의 제1 분리부(도 4의 'ROP1')에서 전극 라인(RM1, RM2)들을 분리한다. 전극 라인(RM1, RM2)들이 분리되면 서브 영역(SA)들로부터 발광 영역(EMA)에 걸쳐 배치된 복수의 전극(RME1, RME2)들이 형성될 수 있다. 제1 전극(RME1)은 제1 전극 라인(RM1)에서 유래한 전극이고, 제2 전극(RME2)은 제2 전극 라인(RM2)에서 유래한 전극이다. 각 전극(RME1, RME2)들은 전극 라인(RM1, RM2)와 유사하게 제1 뱅크(BNL1)의 외측변을 기준으로 각각 더미 패턴(DP1, DP2)들과 이격될 수 있다.
전극(RME1, RME2)들의 형성 공정이 수행되면, 이후에 제2 연결 전극(CNE2), 제3 절연층(PAS3) 및 제1 연결 전극(CNE1)을 형성하여 표시 장치(10)를 제조할 수 있다.
표시 장치(10)는 발광 소자(ED)를 정렬하는 데에 활용되는 전극 라인(RM1, RM2)을 부분적으로 패터닝하여 더미 패턴(DP)들을 형성함으로써, 위치에 따라 폭이 달라지는 전극 라인(RM1, RM2)이 형성될 수 있다. 그에 따라, 잉크에 분산된 발광 소자(ED)의 정렬 공정에서 전극 라인(RM1, RM2)들 중 폭이 좁은 부분에 발광 소자(ED)들이 집중적으로 정렬될 수 있다. 또한, 전극 라인(RM1, RM2)에서 분리된 더미 패턴(DP1, DP2)들은 발광 소자(ED)에서 방출된 광을 반사시키는 역할을 수행함으로써 표시 장치(10)의 전면 출광 효율이 개선될 수 있다.
이하, 다른 도면들을 더 참조하여 표시 장치(10)의 다양한 실시예들에 대하여 설명하기로 한다.
도 16은 다른 실시예에 따른 표시 장치의 일 서브 화소를 나타내는 개략적인 평면도이다. 도 17은 도 16의 일 서브 화소에 배치된 전극들 및 제1 뱅크들의 상대적인 배치를 나타내는 개략적인 평면도이다. 도 18은 도 16의 Q6-Q6'선을 따라 자른 단면도이다. 도 19는 도 16의 Q7-Q7'선을 따라 자른 개략적인 단면도이다.
도 16 내지 도 19를 참조하면, 일 실시예에 따른 표시 장치(10_1)는 제1 전극(RME1_1)과 제2 전극(RME2_1)에 더하여 제3 전극(RME3_1) 및 제4 전극(RME4_1)을 더 포함할 수 있다. 표시 장치(10_1)는 전극(RME_1)의 개수에 대응하여 더 많은 수의 제1 뱅크(BNL1_1)들, 더미 패턴(DP)들, 발광 소자(ED)들 및 연결 전극(CNE_1)들을 포함할 수 있다. 본 실시예는 각 서브 화소(SPXn)에 배치되는 전극들의 개수가 다른 점에서 도 3의 실시예와 차이가 있다. 이하, 중복된 설명은 생략하고 제1 뱅크(BNL1_1)들과 전극(RME_1)들, 더미 패턴(DP1)들 및 연결 전극(CNE_1)들의 달라진 구조에 대하여 자세히 설명하기로 한다.
제1 뱅크(BNL1_1)는 서로 다른 폭을 갖는 복수의 서브 뱅크(SBN1, SBN2)들을 포함할 수 있다. 제1 뱅크(BNL1_1)는 발광 영역(EMA)의 중심으로부터 각각 제2 방향(DR2) 일 측과 타 측, 또는 좌측과 우측에 배치된 복수의 제1 서브 뱅크(SBN1)들과, 제1 서브 뱅크(SBN1)들 사이에 배치된 제2 서브 뱅크(SBN2)를 포함할 수 있다. 제1 서브 뱅크(SBN1)들은 실질적으로 도 3의 실시예와 동일한 배치를 가질 수 있다.
제2 서브 뱅크(SBN2)는 제1 서브 뱅크(SBN1)들 사이에서 이들과 제2 방향(DR2)으로 이격되어 배치될 수 있다. 제2 서브 뱅크(SBN2)는 실질적으로 제1 서브 뱅크(SBN1)와 동일한 형상을 갖되, 제2 방향(DR2)의 폭이 제1 서브 뱅크(SBN1)들보다 클 수 있다. 제2 서브 뱅크(SBN2)는 복수의 더미 패턴(DP)들, 또는 큰 폭을 갖는 더미 패턴(DP)이 배치될 수 있도록 제1 서브 뱅크(SBN1)보다 큰 폭을 가질 수 있다. 다만, 이에 제한되지 않고, 제1 서브 뱅크(SBN1)와 제2 서브 뱅크(SBN2)는 서로 동일한 폭을 가질 수 있다. 제1 서브 뱅크(SBN1) 중 어느 하나와 제2 서브 뱅크(SBN2) 사이, 및 다른 제1 서브 뱅크(SBN1)와 제2 서브 뱅크(SBN2) 사이에는 각각 발광 소자(ED)들이 배치될 수 있다.
복수의 전극(RME)은 제1 전극(RME1_1), 제2 전극(RME2_1), 제3 전극(RME3_1) 및 제4 전극(RME4_1)을 포함할 수 있다. 제1 내지 제4 전극(RME1_1, RME2_1, RME3_1, RME4_1)들은 각각 서로 제2 방향(DR2)으로 이격되며, 제1 전극(RME1_1)을 기준으로 제2 방향(DR2)을 따라 제3 전극(RME3_1), 제2 전극(RME2_1) 및 제4 전극(RME4_1)이 순차적으로 배치될 수 있다.
제1 전극(RME1_1)은 제1 서브 뱅크(SBN1) 중 제2 서브 뱅크(SBN2)의 좌측에 배치된 제1 서브 뱅크(SBN1)와 인접하게 배치될 수 있다. 제1 전극(RME1_1)의 제1 부분(EP1)은 좌측에 배치된 제1 서브 뱅크(SBN1)의 우측변으로부터 이격되어 배치되고, 제3 부분(EP3)은 좌측에 배치된 제1 서브 뱅크(SBN1)와 제1 방향(DR1)으로 나란하게 배치될 수 있다. 제1 전극(RME1_1)은 좌측에 배치된 제1 서브 뱅크(SBN1)의 우측변과 대향하도록 배치될 수 있다.
제2 전극(RME2_1)은 제2 서브 뱅크(SBN2)와 인접하게 배치될 수 있다. 제2 전극(RME2_1)의 제2 부분(EP2)은 제2 서브 뱅크(SBN2)의 우측변으로부터 이격되어 배치되고, 제4 부분(EP4)은 제2 서브 뱅크(SBN2)와 제1 방향(DR1)으로 나란하게 배치될 수 있다. 제2 전극(RME2_1)은 제2 서브 뱅크(SBN2)의 우측변과 대향하도록 배치될 수 있다.
제3 전극(RME3_1)은 제1 전극(RME1_1) 및 제2 전극(RME2_1) 사이에서 이들과 각각 이격되어 배치된다. 제3 전극(RME3_1)은 제1 전극(RME1_1)의 제1 부분(EP1)과 대향하는 제5 부분(EP5), 및 제5 부분(EP5)과 연결되어 제2 서브 뱅크(SBN2)와 제1 방향(DR1)으로 나란한 제7 부분(EP7)을 포함할 수 있다. 제5 부분(EP5) 및 제7 부분(EP7)이 갖는 구조는 제1 전극(RME1_1)의 제1 부분(EP1) 및 제3 부분(EP3)에 대응될 수 있다. 제3 전극(RME3_1)은 제1 방향(DR1)으로 연장된 가상선을 기준으로 제1 전극(RME1_1)과 대칭적 구조를 가질 수 있다. 제3 전극(RME3_1)의 제5 부분(EP5)은 제2 서브 뱅크(SBN2)의 좌측변으로부터 이격되어 배치되고, 제7 부분(EP7)은 제2 서브 뱅크(SBN2)와 제1 방향(DR1)으로 나란하게 배치될 수 있다. 제3 전극(RME3_1)은 제2 서브 뱅크(SBN2)의 좌측변과 대향하도록 배치될 수 있다.
제4 전극(RME4_1)은 제2 전극(RME2_1)을 사이에 두고 제2 전극(RME2_1) 및 제3 전극(RME3_1)과 이격되어 배치된다. 제4 전극(RME4_1)은 제2 전극(RME2_1)의 제2 부분(EP2)과 대향하는 제6 부분(EP6), 및 제6 부분(EP6)과 연결되어 우측에 배치된 제1 서브 뱅크(SBN1)와 제1 방향(DR1)으로 나란한 제8 부분(EP8)을 포함할 수 있다. 제6 부분(EP6) 및 제8 부분(EP8)이 갖는 구조는 제2 전극(RME2_1)의 제2 부분(EP2) 및 제4 부분(EP4)에 대응될 수 있다. 제4 전극(RME4_1)은 제1 방향(DR1)으로 연장된 가상선을 기준으로 제2 전극(RME2_1)과 대칭적 구조를 가질 수 있다. 제4 전극(RME4_1)의 제6 부분(EP6)은 우측에 배치된 제1 서브 뱅크(SBN1)의 좌측변으로부터 이격되어 배치되고, 제8 부분(EP8)은 우측의 제1 서브 뱅크(SBN1)와 제1 방향(DR1)으로 나란하게 배치될 수 있다. 제4 전극(RME4_1)은 우측의 제1 서브 뱅크(SBN1)의 좌측변과 대향하도록 배치될 수 있다.
제3 전극(RME3_1)의 제5 부분(EP5) 및 제4 전극(RME4_1)의 제6 부분(EP6)은 제2 방향(DR2)의 제4 폭(W4)이 제1 전극(RME1_1)의 제1 부분(EP1)의 제1 폭(W1)과 동일할 수 있다. 즉, 제3 전극(RME3_1)의 제5 부분(EP5) 및 제4 전극(RME4_1)의 제6 부분(EP6)은 그 폭이 제1 전극(RME1_1)과 제3 전극(RME3_1) 사이, 또는 제2 전극(RME2_1)과 제4 전극(RME4_1) 사이의 간격보다 작을 수 있다.
복수의 더미 패턴(DP)들은 각각 제1 서브 뱅크(SBN1) 및 제2 서브 뱅크(SBN2) 상에 배치될 수 있다. 제1 더미 패턴(DP1)은 좌측의 제1 서브 뱅크(SBN1) 상에 배치되어 제1 전극(RME1_1)과 이격될 수 있다. 제2 더미 패턴(DP2)은 제2 서브 뱅크(SBN2) 상에 배치되어 제2 전극(RME2_1) 및 제3 전극(RME3_1)과 이격될 수 있고, 제3 더미 패턴(DP3)은 우측의 제1 서브 뱅크(SBN1) 상에 배치되어 제4 전극(RME4_1)과 이격될 수 있다. 일 실시예에 따르면, 복수의 더미 패턴(DP)들은 제2 방향(DR2)으로 측정된 폭이 서로 다를 수 있다. 제1 더미 패턴(DP1)과 제3 더미 패턴(DP3)은 각각 제2 방향(DR2)으로 측정된 제3 폭(W3)이 제2 더미 패턴(DP2)의 제5 폭(W5)보다 작을 수 있다.
제2 전극(RME2_1)과 제3 전극(RME3_1)은 표시 장치(10_1)의 제조 시 하나의 전극 라인으로 형성될 수 있다. 이후, 제2 서브 뱅크(SBN2)의 외측변에 배치된 부분들이 분리되면서 제2 더미 패턴(DP2)을 형성하고, 이와 동시에 제2 더미 패턴(DP2)의 중심부로부터 제1 방향(DR1)을 따라 분리되면서 각각 제2 전극(RME2_1)과 제3 전극(RME3_1)이 형성될 수 있다. 상기 전극 라인은 제1 전극(RME1_1) 및 제4 전극(RME4_1)이 유래한 전극 라인 대비 큰 폭을 가짐에 따라, 제2 더미 패턴(DP2)도 제1 더미 패턴(DP1)보다 큰 폭을 가질 수 있다. 또한, 제2 더미 패턴(DP2)이 제1 더미 패턴(DP1)보다 큰 폭을 가짐으로써 제2 서브 뱅크(SBN2)의 양 측변을 각각 덮을 수 있다. 제2 서브 뱅크(SBN2)의 양 측에 배치된 발광 소자(ED)들은 각각 방출된 광이 제2 더미 패턴(DP2)에서 반사될 수 있다.
표시 장치(10_1)가 더 많은 수의 전극(RME), 및 제1 뱅크(BNL1_1)들을 가짐에 따라, 복수의 제1 뱅크(BNL1_1)들 사이의 공간이 더 많은 수로 구분되고, 발광 소자(ED)들도 배치된 위치, 및 양 단부가 배치된 전극(RME)의 종류에 따라 서로 다른 발광 소자(ED)로 구분될 수 있다.
예를 들어, 발광 소자(ED)는 좌측의 제1 서브 뱅크(SBN1)와 제2 서브 뱅크(SBN2) 사이에서 양 단부가 제1 전극(RME1_1)의 제1 부분(EP1) 및 제3 전극(RME3_1)의 제5 부분(EP5) 상에 배치된 제1 발광 소자(ED1)를 포함할 수 있다. 제1 발광 소자(ED1)는 제1 단부가 제1 부분(EP1) 상에 배치되고, 제2 단부가 제5 부분(EP5) 상에 배치될 수 있다. 또한, 발광 소자(ED)는 우측의 제1 서브 뱅크(SBN1)와 제2 서브 뱅크(SBN2) 사이에서 양 단부가 제2 전극(RME2_1)의 제2 부분(EP2) 및 제4 전극(RME4_1)의 제6 부분(EP6) 상에 배치된 제2 발광 소자(ED2)를 포함할 수 있다. 제2 발광 소자(ED2)는 제1 단부가 제6 부분(EP6) 상에 배치되고, 제2 단부가 제6 부분(EP6) 상에 배치될 수 있다. 제1 발광 소자(ED1)는 제1 단부가 좌측을 향하도록 배치되고, 제2 발광 소자(ED2)는 제1 단부가 우측을 향하도록 배치될 수 있다.
복수의 연결 전극(CNE)은 제1 전극(RME1_1) 및 제1 더미 패턴(DP1) 상에 배치된 제1 연결 전극(CNE1_1), 제2 전극(RME2_1) 및 제2 더미 패턴(DP2) 상에 배치된 제2 연결 전극(CNE2_1), 및 제3 전극(RME3_1), 제4 전극(RME4_1), 제2 더미 패턴(DP2) 및 제3 더미 패턴(DP3) 상에 걸쳐 배치된 제3 연결 전극(CNE3_1)을 포함할 수 있다.
제1 연결 전극(CNE1_1)은 제1 전극(RME1_1) 및 제1 발광 소자(ED1)의 제1 단부와 접촉할 수 있다. 제1 연결 전극(CNE1_1)은 제1 절연층(PAS1)을 관통하는 제1 컨택부(CT1)를 통해 제1 전극(RME1_1)과 접촉할 수 있다. 제2 연결 전극(CNE2_1)은 제2 전극(RME2_1) 및 제2 발광 소자(ED2)의 제2 단부와 접촉할 수 있다. 제2 연결 전극(CNE2_1)은 제1 절연층(PAS1)을 관통하는 제2 컨택부(CT2)를 통해 제2 전극(RME2_1)과 접촉할 수 있다. 제1 연결 전극(CNE1_1)과 제2 연결 전극(CNE2_1)은 제1 방향(DR1)으로 연장된 형상을 갖고, 발광 영역(EMA)으로부터 서브 영역(SA)까지 연장되어 배치될 수 있다. 또한, 제1 연결 전극(CNE1_1) 및 제2 연결 전극(CNE2_1)은 각각 제1 더미 패턴(DP1) 및 제2 더미 패턴(DP2)과 중첩하도록 배치되되, 이들과는 직접 접촉하지 않을 수 있다.
제1 발광 소자(ED1)의 제1 단부는 제1 연결 전극(CNE1_1)을 통해 제1 전극(RME1_1)과 전기적으로 연결되고, 제2 발광 소자(ED2)의 제2 단부는 제2 연결 전극(CNE2_1)을 통해 제2 전극(RME2_1)과 전기적으로 연결될 수 있다.
제3 연결 전극(CNE3_1)은 제3 전극(RME3_1)과 제2 더미 패턴(DP2) 상에 배치되어 제1 방향(DR1)으로 연장된 제1 연장부(CN_E1), 제4 전극(RME4_1)과 제3 더미 패턴(DP3) 상에 배치되어 제1 방향(DR1)으로 연장된 제2 연장부(CN_E2), 및 제1 연장부(CN_E1)와 제2 연장부(CN_E2)를 연결하는 제1 연결부(CN_B1)를 포함할 수 있다. 제3 연결 전극(CNE3_1)의 제1 연장부(CN_E1)는 제1 연결 전극(CNE1_1) 및 제2 연결 전극(CNE2_1) 사이에서 각각 제2 방향(DR2)으로 이격되고, 제2 연장부(CN_E2)는 제2 연결 전극(CNE2_1)과 이격 대향할 수 있다. 제3 연결 전극(CNE3_1)은 대체로 제2 연결 전극(CNE2_1)의 외면을 둘러싸는 형상을 가질 수 있다.
제1 연장부(CN_E1)는 제3 전극(RME3_1) 및 제1 발광 소자(ED1)의 제2 단부와 접촉할 수 있다. 제1 연장부(CN_E1)는 제1 절연층(PAS1)을 관통하는 제3 컨택부(CT3)를 통해 제3 전극(RME3_1)과 접촉할 수 있다. 제2 연장부(CN_E2)는 제4 전극(RME4_1) 및 제2 발광 소자(ED2)의 제1 단부와 접촉할 수 있다. 제2 연장부(CN_E1)는 제1 절연층(PAS1)을 관통하는 다른 제3 컨택부(CT3)를 통해 제4 전극(RME4_1)과 접촉할 수 있다.
제1 발광 소자(ED1)의 제2 단부와 제2 발광 소자(ED2)의 제1 단부는 서로 제3 연결 전극(CNE3_1)을 통해 직렬로 연결될 수 있다. 복수의 발광 소자(ED)들은 각각 병렬 연결 구조에 더하여, 제2 서브 뱅크(SBN2)를 기준으로 배치된 위치가 다른 발광 소자(ED; ED1, ED2)들은 직렬 연결 구조를 가질 수 있다.
제3 연결 전극(CNE3_1)은 제2 절연층(PAS2)과 제3 절연층(PAS3) 사이에 배치되고, 제1 연결 전극(CNE1_1) 및 제2 연결 전극(CNE2_1)은 각각 제3 절연층(PAS3) 상에 배치될 수 있다. 제1 연결 전극(CNE1_1)과 제2 연결 전극(CNE2_1)은 각각 하부의 제3 도전층과 직접 연결된 제1 전극(RME1_1) 및 제2 전극(RME2_1)과 접촉하는 제1 타입 연결 전극이고, 제3 연결 전극(CNE3_1)은 하부의 제3 도전층과 직접 연결되지 않는 제3 전극(RME3_1) 및 제4 전극(RME4_1)과 접촉하는 제2 타입 연결 전극일 수 있다.
도 4의 실시예와 동일하게 본 실시예에 따른 표시 장치(10_1)는 복수의 제1 뱅크(BNL1_1)들을 기준으로 그 배치 구조가 다른 복수의 전극(RME)들, 및 더미 패턴(DP)들을 포함하여 발광 소자(ED)들의 정렬도, 및 전면 출광 효율을 개선할 수 있다. 그에 더하여, 본 실시예는 각 서브 화소(SPXn)마다 더 많은 수의 발광 소자(ED)들을 포함하며 이들의 직렬 연결을 구성할 수 있어, 단위 면적 당 발광량이 증가할 수 있다.
도 20은 다른 실시예에 따른 표시 장치의 일 서브 화소를 나타내는 개략적인 평면도이다. 도 21은 도 20의 Q8-Q8'선을 따라 자른 개략적인 단면도이다.
도 20 및 도 21을 참조하면, 일 실시예에 따른 표시 장치(10_2)는 제3 연결 전극(CNE3_2)이 제3 전극(RME3_2) 및 제4 전극(RME4_2)과 연결되지 않을 수 있고, 제3 전극(RME3_2) 및 제4 전극(RME4_2)은 각각 플로팅(Floating) 상태로 남을 수 있다. 본 실시예는 제3 연결 전극(CNE3_2)과 제3 전극(RME3_2) 및 제4 전극(RME4_2)의 연결이 다른 점에서 도 16의 실시예와 차이가 있다. 즉, 복수의 제1 뱅크(BNL1_2)들, 다른 전극(RME_2, 예를 들어 제1 전극(RME1_2) 및 제2 전극(RME2_2))들 및 다른 연결 전극(CNE_2, 예를 들어 제1 연결 전극(CNE1_2)과 제2 연결 전극(CNE2_2))의 배치는 도 16의 실시예와 동일하다. 이하, 중복된 내용을 생략하고 차이점에 대하여 설명하기로 한다.
제3 전극(RME3_2) 및 제4 전극(RME4_2)은 다른 전극(RME_2)들과 달리 하부의 도전층과 연결되지 않을 수 있다. 제1 전압 배선(VL1) 및 제2 전압 배선(VL2)으로부터 인가된 전원 전압은 제1 전극(RME1_2) 및 제2 전극(RME2_2)으로 전달되고, 전극들로 전달된 전원 전압은 연결 전극(CNE_2)들을 통해 발광 소자(ED)로 전달될 수 있다. 제3 전극(RME3_2)과 제4 전극(RME4_2)은 전원 전압이 인가되지 않더라도 발광 소자(ED)들이 발광할 수 있으므로, 이들은 다른 전극과 전기적으로 연결되지 않고 플로팅 상태로 남을 수 있다.
제3 연결 전극(CNE3_2)은 제1 연장부(CN_E1), 제2 연장부(CN_E2) 및 제1 연결부(CN_B1)를 포함하여 제1 발광 소자(ED1) 및 제2 발광 소자(ED2)와 접촉할 수 있다. 제1 연장부(CN_E1)와 제2 연장부(CN_E2)는 각각 제3 전극(RME3_2) 및 제4 전극(RME4_2)과 연결되지 않으며, 제3 컨택부(도 15의 'CT3')는 생략될 수 있다. 제1 발광 소자(ED1)와 제2 발광 소자(ED2)가 제3 연결 전극(CNE3_2)을 통해 직렬로 연결되는 반면, 제3 전극(RME3_2)과 제4 전극(RME4_2)은 상기 직렬 연결 구조에서 분리되어 플로팅될 수 있다. 도면에서는 제3 연결 전극(CNE3_2)의 제1 연장부(CN_E1) 및 제2 연장부(CN_E2)가 각각 제1 방향(DR1)으로 연장되되 발광 영역(EMA) 내에만 배치된 것이 예시되어 있다. 다만, 이에 제한되지 않으며, 몇몇 실시예에서 제1 연장부(CN_E1) 및 제2 연장부(CN_E2)는 발광 영역(EMA)과 서브 영역(SA) 사이의 제2 뱅크(BNL2) 상부까지 연장되어 배치될 수도 있다.
도 22는 다른 실시예에 따른 표시 장치의 일 서브 화소를 나타내는 개략적인 평면도이다.
도 22를 참조하면, 일 실시예에 따른 표시 장치(10_3)는 제1 연결 전극(CNE1_3) 및 제2 연결 전극(CNE2_3)이 일 방향으로 연장된 형상을 갖고, 제3 연결 전극(CNE3_3)은 제2 연결 전극(CNE2_3)을 둘러싸는 형상을 가질 수 있다. 즉, 제3 연결 전극(CNE3_3)은 제2 연결 전극(CNE2_3)과 이격되어 평면도 상 폐루프 형상을 가질 수 있다. 각 연결 전극(CNE_3)들은 발광 영역(EMA) 내에만 배치되고, 서브 영역(SA)에는 배치되지 않을 수 있다. 그에 따라, 연결 전극(CNE_3)과 전극(RME_3)이 연결되는 컨택부(CT1, CT2)도 발광 영역(EMA) 내에 배치될 수 있다.
제3 연결 전극(CNE3_3)은 제1 방향(DR1)으로 연장된 제1 연장부(CN_E1) 및 제2 연장부(CN_E2)와, 이들을 서로 연결하는 복수의 제1 연결부(CN_B1)를 포함할 수 있다. 각 연장부(CN_E1, CN_E2)들은 제2 연결 전극(CNE2_3)과 제2 방향(DR2)으로 이격되고, 제1 연결부(CN_B1)들은 제2 연결 전극(CNE2_3)과 제1 방향(DR1)으로 이격될 수 있다.
제1 연결 전극(CNE1_3)은 제1 컨택부(CT1)를 통해 제1 전극(RME1_3)과 연결되고, 제2 연결 전극(CNE2_3)은 제2 컨택부(CT2)를 통해 제2 전극(RME2_3)과 연결될 수 있다. 또한, 도 20의 실시예와 유사하게, 제3 연결 전극(CNE3_3)은 제3 전극(RME3_3) 및 제4 전극(RME4_3)과 연결되지 않으므로, 제3 전극(RME3_3) 및 제4 전극(RME4_3)은 플로팅 상태로 남을 수 있다.
일 실시예에 따르면, 제1 컨택부(CT1)와 제2 컨택부(CT2)는 각각 발광 영역(EMA)에 배치되되, 발광 소자(ED)들과 제2 방향(DR2)으로 비중첩하도록 배치될 수 있다. 제1 컨택부(CT1)는 제1 전극(RME1_3) 중 제1 뱅크(BNL1_3)의 제1 방향(DR1)에 배치되는 제3 부분(도 4의 'EP3')에 배치되고, 제2 컨택부(CT2)는 제2 전극(RME2_3) 중 제1 뱅크(BNL1_3)의 제1 방향(DR1)에 배치되는 제4 부분(도 4의 'EP4')에 배치될 수 있다. 제3 연결 전극(CNE3_3)이 제2 연결 전극(CNE2_3)을 둘러싸도록 배치되므로, 제2 컨택부(CT2)는 제3 연결 전극(CNE3_3)의 내측에 배치되고, 제1 컨택부(CT1)는 제3 연결 전극(CNE3_3)의 외측에 배치될 수 있다.
본 실시예는 각 연결 전극(CNE_3)들이 발광 영역(EMA) 내에만 배치되며, 평면도 상 패턴 형상이 다른 점에서 상술한 실시예들과 차이가 있다. 그에 따라, 연결 전극(CNE_3)과 연결되지 않은 플로팅 상태의 전극(RME_3)이 존재할 수 있고, 컨택부(CT1, CT2)들의 배치 위치도 다른 실시예에 비교하여 달라질 수 있다.
도 23은 다른 실시예에 따른 표시 장치의 일 서브 화소를 나타내는 개략적인 평면도이다. 도 24는 도 23의 일 서브 화소에 배치된 전극들 및 제1 뱅크들의 상대적인 배치를 나타내는 개략적인 평면도이다. 도 25는 도 23의 Q8-Q8'선을 따라 자른 단면도이다. 도 26은 도 23의 Q9-Q9'선을 따라 자른 개략적인 단면도이다.
도 23 내지 도 26를 참조하면, 일 실시예에 따른 표시 장치(10_4)는 제2 전극(RME2_4) 및 제3 전극(RME3_4)이 분리된 것과 유사하게, 제2 서브 뱅크(SBN2) 상에 배치된 더미 패턴도 서로 분리될 수 있다. 즉, 더미 패턴(DP)은 서로 다른 제1 서브 뱅크(SBN1) 상에 배치된 제1 더미 패턴(DP1) 및 제4 더미 패턴(DP4)과, 제2 서브 뱅크(SBN2) 상에서 서로 이격된 제2 더미 패턴(DP2) 및 제4 더미 패턴(DP4)을 포함할 수 있다. 본 실시예는 복수의 더미 패턴(DP)들이 서로 이격되어 배치되며 동일한 폭을 갖는 점에서 도 16의 실시예와 차이가 있다.
제1 더미 패턴(DP1)은 좌측 제1 서브 뱅크(SBN1) 상에서 제1 전극(RME1_4)과 이격되어 배치되고, 제4 더미 패턴(DP4)은 우측 제1 서브 뱅크(SBN1) 상에서 제4 전극(RME4_4)과 이격되어 배치될 수 있다. 제2 더미 패턴(DP2)과 제3 더미 패턴(DP3)은 각각 제2 서브 뱅크(SBN2) 상에서 서로 이격되어 배치되며, 이들의 외측변은 각각 제2 전극(RME2_4)의 제2 부분(EP2) 및 제3 전극(RME3_4)의 제5 부분(EP5)과 이격 대향할 수 있다. 도 14의 실시예와 달리, 표시 장치(10_4)의 제조 시 제2 전극(RME2_4)과 제3 전극(RME3_4)이 유래한 전극 라인들이 각각 별개로 형성될 수 있다. 제2 서브 뱅크(SBN2)의 외측변을 따라 수행되는 패터닝 공정은 제2 전극(RME2_4) 및 제3 전극(RME3_4)으로부터 분리된 제2 더미 패턴(DP2)과 제3 더미 패턴(DP3)을 형성할 수 있다.
한편, 표시 장치(10_4)는 더 많은 수의 연결 전극(CNE)들을 포함하여 복수의 발광 소자(ED)들의 직렬 연결 수를 증가시킬 수 있다. 예를 들어, 표시 장치(10_4)는 어느 한 전극(RME_4) 또는 더미 패턴(DP) 상에 배치된 제1 연결 전극(CNE1_4), 및 제2 연결 전극(CNE2_4)에 더하여, 서로 다른 복수의 전극(RME_4) 및 더미 패턴(DP) 상에 배치된 제3 연결 전극(CNE3_4), 제4 연결 전극(CNE4_4) 및 제5 연결 전극(CNE5_4)을 더 포함할 수 있다.
제1 연결 전극(CNE1_4)과 제2 연결 전극(CNE2_4)은 각각 제1 방향(DR1)으로 연장된 길이가 비교적 짧은 것을 제외하고 도 14의 실시예와 동일한 구조를 가질 수 있다. 제1 연결 전극(CNE1_4)과 제2 연결 전극(CNE2_4)은 발광 영역(EMA)의 중심을 기준으로 제1 방향(DR1) 일 측인 상측에 배치될 수 있다. 제1 연결 전극(CNE1_4)과 제2 연결 전극(CNE2_4)은 발광 영역(EMA)과 해당 서브 화소(SPXn)의 서브 영역(SA)에 걸쳐 배치되고, 각각 서브 영역(SA)에 형성된 제1 컨택부(CT1) 및 제2 컨택부(CT2)를 통해 제1 전극(RME1_4) 및 제2 전극(RME2_4)과 접촉할 수 있다.
제3 연결 전극(CNE3_4)은 제3 전극(RME3_4) 및 제3 더미 패턴(DP3) 상에 배치된 제1 연장부(CN_E1), 제1 전극(RME1_4) 및 제1 더미 패턴(DP1) 상에 배치된 제2 연장부(CN_E2), 및 제1 연장부(CN_E1)와 제2 연장부(CN_E2)를 연결하는 제1 연결부(CN_B1)를 포함할 수 있다. 제1 연장부(CN_E1)는 제1 연결 전극(CNE1_4)과 제2 방향(DR2)으로 이격 대향하고, 제2 연장부(CN_E2)는 제1 연결 전극(CNE1_4)과 제1 방향(DR1)으로 이격될 수 있다. 제1 연장부(CN_E1)는 해당 서브 화소(SPXn)의 발광 영역(EMA) 중 상측에 배치되며, 제2 연장부(CN_E2)는 발광 영역(EMA)의 하측에 배치될 수 있다. 제1 연장부(CN_E1)는 발광 영역(EMA) 및 서브 영역(SA)에 걸쳐 배치되어 서브 영역(SA)에 형성된 제3 컨택부(CT3)를 통해 제3 전극(RME3_4)과 연결될 수 있다. 제1 연결부(CN_B1)는 제1 전극(RME1_4) 및 제3 전극(RME3_4)에 걸쳐 배치될 수 있다. 제3 연결 전극(CNE3_4)은 대체로 제1 방향(DR1)으로 연장된 형상을 갖되, 제2 방향(DR2)으로 절곡되었다가 다시 제1 방향(DR1)으로 연장된 형상을 가질 수 있다.
제4 연결 전극(CNE4_4)은 제3 전극(RME3_4) 및 제3 더미 패턴(DP3) 상에 배치된 제3 연장부(CN_E3), 제4 전극(RME4_4) 및 제4 더미 패턴(DP4) 상에 배치된 제4 연장부(CN_E4), 및 제3 연장부(CN_E3)와 제4 연장부(CN_E4)를 연결하는 제2 연결부(CN_B2)를 포함할 수 있다. 제3 연장부(CN_E3)는 제3 연결 전극(CNE3_4)의 제2 연장부(CN_E2)와 제2 방향(DR2)으로 이격 대향하고, 제4 연장부(CN_E4)는 후술하는 제5 연결 전극(CNE5_4)의 제6 연장부(CN_E6)와 제1 방향(DR1)으로 이격될 수 있다. 제3 연장부(CN_E3) 및 제4 연장부(CN_E4)는 각각 발광 영역(EMA)의 하측에 배치되고, 제2 연결부(CN_B2)는 제3 전극(RME3_4), 제2 전극(RME2_4) 및 제4 전극(RME4_4)에 걸쳐 배치될 수 있다. 제4 연결 전극(CNE4_4)은 평면도 상 제5 연결 전극(CNE5_4)의 제5 연장부(CN_E5)를 둘러싸는 형상으로 배치될 수 있다.
제5 연결 전극(CNE5_4)은 제2 전극(RME2_4) 및 제2 더미 패턴(DP2) 상에 배치된 제5 연장부(CN_E5), 제4 전극(RME4_4) 및 제4 더미 패턴(DP4) 상에 배치된 제6 연장부(CN_E6), 및 제5 연장부(CN_E5)와 제6 연장부(CN_E6)를 연결하는 제3 연결부(CN_B3)를 포함할 수 있다. 제5 연장부(CN_E5)는 제4 연결 전극(CNE4_4)의 제4 연장부(CN_E4)와 제2 방향(DR2)으로 이격 대향하며, 제6 연장부(CN_E6)는 제2 연결 전극(CNE2_4)과 제2 방향(DR2)으로 이격될 수 있다. 제5 연장부(CN_E5)는 해당 서브 화소(SPXn)의 발광 영역(EMA) 중 하측에 배치되며, 제6 연장부(CN_E6)는 발광 영역(EMA)의 하측에 배치될 수 있다. 제6 연장부(CN_E6)는 발광 영역(EMA) 및 서브 영역(SA)에 걸쳐 배치되어 서브 영역(SA)에 형성된 제4 컨택부(CT4)를 통해 제4 전극(RME4_4)과 연결될 수 있다. 제3 연결부(CN_B3)는 제2 전극(RME2_4) 및 제4 전극(RME4_4)에 걸쳐 배치될 수 있다. 제5 연결 전극(CNE5_4)은 대체로 제1 방향(DR1)으로 연장된 형상을 갖되, 제2 방향(DR2)으로 절곡되었다가 다시 제1 방향(DR1)으로 연장된 형상을 가질 수 있다.
제1 연결 전극(CNE1_4)과 제2 연결 전극(CNE2_4)은 각각 제3 도전층과 직접 연결된 제1 전극(RME1_4) 및 제2 전극(RME2_4)과 접촉하는 제1 타입 연결 전극이고, 제3 연결 전극(CNE3_4), 및 제5 연결 전극(CNE5_4)은 제3 도전층과 직접 연결되지 않는 제3 전극(RME3_4) 및 제4 전극(RME4_4)과 접촉하는 제2 타입 연결 전극이며, 제4 연결 전극(CNE4_4)은 전극(RME_4)들과 접촉하지 않는 제3 타입 연결 전극일 수 있다.
상술한 연결 전극(CNE_4)들의 달라진 구조에 대응하여, 복수의 발광 소자(ED)들은 양 단부가 접촉하는 연결 전극(CNE_4)에 따라 서로 다른 발광 소자(ED)들로 구분될 수 있다. 예를 들어, 발광 소자(ED)는 양 단부가 제1 전극(RME1_4) 및 제3 전극(RME3_4) 상에 배치된 제1 발광 소자(ED1) 및 제3 발광 소자(ED3)들과, 양 단부가 제2 전극(RME2_4) 및 제4 전극(RME4_4) 상에 배치된 제2 발광 소자(ED2) 및 제4 발광 소자(ED4)들을 포함할 수 있다.
제1 발광 소자(ED1)는 제1 단부가 제1 연결 전극(CNE1_4)과 접촉하고, 제2 단부는 제3 연결 전극(CNE3_4)의 제1 연장부(CN_E1)와 접촉할 수 있다. 제2 발광 소자(ED2)는 제1 단부가 제5 연결 전극(CNE5_4)의 제6 연장부(CN_E6)와 접촉하고, 제2 단부는 제2 연결 전극(CNE2_4)과 접촉할 수 있다. 제3 발광 소자(ED3)는 제1 단부가 제3 연결 전극(CNE3_4)의 제2 연장부(CN_E2)와 접촉하고, 제2 단부는 제4 연결 전극(CNE4_4)의 제3 연장부(CN_E3)와 접촉할 수 있다. 제4 발광 소자(ED4)는 제1 단부가 제4 연결 전극(CNE4_4)의 제4 연장부(CN_E4)와 접촉하고, 제2 단부는 제5 연결 전극(CNE5_4)의 제5 연장부(CN_E5)와 접촉할 수 있다.
제1 발광 소자(ED1)의 제1 단부는 제3 도전층과 직접 연결된 제1 전극(RME1_4)과 전기적으로 연결되고, 제2 발광 소자(ED2)의 제2 단부도 제3 도전층과 직접 연결된 제2 전극(RME2_4)과 전기적으로 연결될 수 있다. 제1 발광 소자(ED1)와 제3 발광 소자(ED3)는 제3 연결 전극(CNE3_4)을 통해 서로 전기적으로 연결되고, 제3 발광 소자(ED3)와 제4 발광 소자(ED4)는 제4 연결 전극(CNE4_4)을 통해, 제4 발광 소자(ED4)와 제2 발광 소자(ED2)는 제5 연결 전극(CNE5_4)을 통해 전기적으로 연결될 수 있다. 제1 발광 소자(ED1), 제3 발광 소자(ED3), 제4 발광 소자(ED4) 및 제2 발광 소자(ED2)는 복수의 연결 전극(CNE_4)들을 통해 서로 직렬로 연결될 수 있다.
한편, 제3 연결 전극(CNE3_4)의 제1 연결부(CN_B1) 및 제5 연결 전극(CNE5_4)의 제3 연결부(CN_B3)는 제2 방향(DR2)으로 연장되며 제2 방향(DR2)으로 이웃한 서로 다른 전극(RME_4)들, 또는 제1 서브 뱅크(SBN1)와 제2 서브 뱅크(SBN2)에 걸쳐 배치될 수 있다. 발광 소자(ED)들 중, 제1 연결부(CN_B1) 또는 제3 연결부(CN_B3)의 하부에 배치되어 양 단부가 각각 제1 연결부(CN_B1) 또는 제3 연결부(CN_B3)와 연결되는 경우, 해당 발광 소자(ED)에 의해 연결 전극(CNE_4)들이 단락(Short)될 수 있다. 이를 방지하기 위해, 제2 절연층(PAS2) 및 제3 절연층(PAS3)은 발광 소자(ED)들 중 일부의 발광 소자(ED)들은 양 단부를 노출하지 않으며 이를 덮도록 배치되고, 제2 방향(DR2)으로 연장된 연결부(CN_B1, CN_B2, CN_B3)들은 제2 절연층(PAS2) 및 제3 절연층(PAS3)이 제거되지 않은 부분 상에 배치될 수 있다.
도 26에 도시된 바와 같이, 발광 소자(ED)는 양 단부가 노출되지 않고 제2 절연층(PAS2) 및 제3 절연층(PAS3)에 덮인 복수의 제5 발광 소자(ED5)들을 포함할 수 있다. 제5 발광 소자(ED5)들은 양 단부가 제1 전극(RME1_4)과 제3 전극(RME3_4), 또는 제2 전극(RME2_4)과 제4 전극(RME4_4) 상에 배치되되, 어느 연결 전극(CNE_4)과도 접촉하지 않을 수 있다. 제5 발광 소자(ED5)는 발광 영역(EMA) 내에서 제1 뱅크(BNL1_4)들 사이에 배치된 발광 소자(ED)이되, 연결 전극(CNE_4)과 연결되지 않는 비발광 소자일 수 있다. 발광 영역(EMA)에는 중심부에 인접하여 제2 절연층(PAS2) 및 제3 절연층(PAS3)에 의해 덮인 영역이 존재할 수 있고, 제3 연결 전극(CNE3_4)의 제1 연결부(CN_B1) 및 제5 연결 전극(CNE5_4)의 제3 연결부(CN_B3)는 각각 상기 영역에 배치될 수 있다. 제1 연결부(CN_B1)와 제3 연결부(CN_B3)는 하부의 제5 발광 소자(ED5)와 중첩하여 배치되되, 이와는 직접 연결되지 않을 수 있다.
본 실시예에 따른 표시 장치(10_4)는 각 서브 화소(SPXn)마다 더 많은 수의 발광 소자(ED)들을 포함하며 이들의 직렬 연결을 구성할 수 있어, 단위 면적 당 발광량이 더욱 증가할 수 있다.
한편, 상술한 바와 같이 각 전극(RME_4)들이 제1 방향(DR1)으로 연장되어 발광 영역(EMA)을 넘어 서로 다른 서브 화소(SPXn)의 서브 영역(SA)에 걸쳐 배치된 실시예에서는 비발광 소자인 제5 발광 소자(ED5)가 남을 수 있다. 몇몇 실시예에서, 각 서브 화소(SPXn)에 복수의 전극(RME)들은 제1 방향(DR1)으로 분리될 수 있고, 그에 따라 발광 영역(EMA)의 중심부에서는 제5 발광 소자(ED5)와 같은 비발광 소자들이 제거될 수 있다.
도 27은 다른 실시예에 따른 표시 장치의 일 서브 화소를 나타내는 개략적인 평면도이다. 도 28은 도 27의 일 서브 화소에 배치된 전극들 및 제1 뱅크들의 상대적인 배치를 나타내는 개략적인 평면도이다.
도 27 및 도 28을 참조하면, 일 실시예에 따른 표시 장치(10_5)는 각 서브 화소(SPXn)마다 발광 영역(EMA)의 제2 분리부(ROP2)에서 분리된 복수의 전극(RME_5)들이 배치될 수 있다. 하나의 서브 화소(SPXn)에는 제2 분리부(ROP2)의 상측에 제1 내지 제4 전극(RME1_5, RME2_5, RME3_5, RME4_5)이 배치되고, 제2 분리부(ROP2)의 하측에 제5 내지 제8 전극(RME5_5, RME6_5, RME7_5, RME8_5)이 배치될 수 있다. 제2 분리부(ROP2)를 기준으로 이격된 전극(RME_5)들은 각각 하나의 전극 라인으로 형성되었다가 발광 소자(ED)들의 정렬 후에 제2 분리부(ROP2)에서 분리되어 형성된 것일 수 있다. 본 실시예의 표시 장치(10_5)는 전극(RME_5)들의 배치가 달라진 점에서 도 22의 실시예와 차이가 있다.
발광 영역(EMA)의 중심부에는 복수의 전극(RME_5)들이 제1 방향(DR1)으로 이격된 영역인 제2 분리부(ROP2)가 형성될 수 있다. 제2 분리부(ROP2)는 서브 영역(SA)의 제1 분리부(ROP1)와 실질적으로 동일하게 형성될 수 있다. 표시 장치(10_5)의 제조 공정 중, 복수의 전극 라인들이 제1 방향(DR1)으로 연장되어 형성되고, 전극 라인들로부터 복수의 더미 패턴(DP)들이 분리된 후에 발광 소자(ED)들이 정렬된다. 그 이후의 공정에서 복수의 전극 라인들은 제1 분리부(ROP1) 및 제2 분리부(ROP2)에서 분리되어 각각 복수의 전극(RME_5)들을 형성할 수 있다.
복수의 전극(RME_5)들과 유사하게, 제1 뱅크(BNL1_5)의 서브 뱅크(SBN1, SBN2)들도 각각 제2 분리부(ROP2)에서 분리될 수 있다. 제1 서브 뱅크(SBN1)들 및 제2 서브 뱅크(SBN2)들은 각각 제2 분리부(ROP2)들 기준으로 상측과 하측에 배치된 서브 뱅크(SBN1, SBN2)들로 구분될 수 있다. 복수의 제1 서브 뱅크(SBN1)는 발광 영역(EMA)의 상측에서 제2 방향(DR2)으로 이격된 한 쌍의 제1 서브 뱅크(SBN1)와, 발광 영역(EMA)의 하측에서 제2 방향(DR2)으로 이격된 다른 한 쌍의 제1 서브 뱅크(SBN1)를 포함할 수 있다. 발광 영역(EMA)의 상측과 하측에 각각 배치된 제1 서브 뱅크(SBN1)들은 서로 제1 방향(DR1)으로 이격되며 나란하게 배치될 수 있다. 이와 유사하게, 제2 서브 뱅크(SBN2)도 발광 영역(EMA)의 상측과 하측에 각각 배치되며, 이들은 서로 제1 방향(DR1)으로 나란하게 이격될 수 있다.
일 실시예에 따르면, 복수의 전극(RME_5)들은 제2 방향(DR2)으로 서로 이격된 복수의 전극들을 포함한 전극 그룹(RME#1, RME#2)들로 구분될 수 있고, 각 전극 그룹(RME#1, RME#2)의 전극들은 제2 분리부(ROP2)를 기준으로 서로 제1 방향(DR1)으로 이격될 수 있다.
하나의 서브 화소(SPXn)에 배치된 전극(RME)들은 제2 분리부(ROP2)의 상측에 배치된 제1 전극 그룹(RME#1) 및 제2 분리부(ROP2)의 하측에 배치된 제2 전극 그룹(RME#2)으로 구분될 수 있다.
제1 전극 그룹(RME#1)의 전극(RME_5)들은 제2 뱅크(BNL2)를 넘어 해당 서브 화소(SPXn)의 서브 영역(SA)에 부분적으로 배치될 수 있고, 제2 전극 그룹(RME#2)의 전극(RME_5)들은 제2 뱅크(BNL2)를 넘어 다른 서브 화소(SPXn)의 서브 영역(SA)에 부분적으로 배치될 수 있다. 서브 영역(SA)에는 서로 다른 서브 화소(SPXn)의 제1 전극 그룹(RME#1)과 제2 전극 그룹(RME#2)이 제1 분리부(ROP1)를 기준으로 서로 이격되어 배치될 수 있다.
서로 다른 전극 그룹(RME#1, RME#2)의 전극들은 제1 방향(DR1)으로 나란하게 배치될 수 있다. 제1 전극 그룹(RME#1)에 속한 어느 한 전극은 제2 전극 그룹(RME#2)에 속한 어느 한 전극과 제1 방향(DR1)으로 나란하게 배치될 수 있다. 상술한 바와 같이, 이러한 전극(RME_5)의 배치는 제1 방향(DR1)으로 연장된 하나의 전극 라인으로 형성되었다가 발광 소자(ED)들을 배치한 뒤 후속 공정에서 상기 전극 라인을 분리함으로써 형성될 수 있다.
각 전극 그룹(RME#1, RME#2)이 포함하는 전극들에 대하여 구체적으로 설명하면, 제1 전극 그룹(RME#1)은 제1 전극(RME1_5), 제1 전극(RME1_5)을 기준으로 제2 방향(DR2)을 따라 순차적으로 배치된 제3 전극(RME3_5), 제2 전극(RME2_5) 및 제4 전극(RME4_5)을 포함한다. 제2 전극 그룹(RME#2)은 제1 전극(RME1_5)과 제1 방향(DR1)으로 이격되어 나란하게 배치된 제5 전극(RME5_5), 제5 전극(RME5_5)을 기준으로 제2 방향(DR2)을 따라 순차적으로 배치된 제7 전극(RME7_5), 제6 전극(RME6_5) 및 제8 전극(RME8_5)을 포함한다. 제2 전극(RME2_5)과 제6 전극(RME6_5)은 제1 방향(DR1)으로 나란하게 배치되고, 제3 전극(RME3_5)과 제7 전극(RME7_5), 및 제4 전극(RME4_5)과 제8 전극(RME8_5)도 제1 방향(DR1)으로 나란하게 배치될 수 있다.
제1 전극(RME1_5), 제2 전극(RME2_4), 제3 전극(RME3_5) 및 제4 전극(RME4_5)은 발광 영역(EMA)의 상측에 배치된 제1 서브 뱅크(SBN1)들, 및 제2 서브 뱅크(SBN2)와 이격되어 배치된다. 제5 전극(RME5_5), 제6 전극(RME6_4), 제7 전극(RME7_5) 및 제8 전극(RME8_5)은 발광 영역(EMA)의 하측에 배치된 제1 서브 뱅크(SBN1)들, 및 제2 서브 뱅크(SBN2)와 이격되어 배치된다. 각 전극(RME_5)들과 제1 뱅크(BNL1_5)의 서브 뱅크(SBN1, SBN2)의 배치 관계는 상술한 바와 동일하다.
복수의 전극(RME_5)들이 제1 방향(DR1)으로 이격된 것과 유사하게, 복수의 더미 패턴(DP)들도 제1 방향(DR1) 및 제2 방향(DR2)으로 이격될 수 있다. 제2 분리부(ROP2)의 상측에는 제1 더미 패턴(DP1), 제2 더미 패턴(DP2), 제3 더미 패턴(DP3) 및 제4 더미 패턴(DP4)이 배치되고, 제2 분리부(ROP2)의 하측에는 제5 더미 패턴(DP5), 제6 더미 패턴(DP6), 제7 더미 패턴(DP7) 및 제8 더미 패턴(DP8)이 배치될 수 있다. 제1 더미 패턴(DP1)을 기준으로, 제2 방향(DR2)을 따라 제3 더미 패턴(DP3), 제2 더미 패턴(DP2) 및 제4 더미 패턴(DP4)이 배치되며 이들은 각각 제2 분리부(ROP2)의 상측에 배치된 제1 서브 뱅크(SBN1) 또는 제2 서브 뱅크(SBN2) 상에 배치된다. 제5 더미 패턴(DP5)을 기준으로, 제2 방향(DR2)을 따라 제7 더미 패턴(DP7), 제6 더미 패턴(DP6) 및 제8 더미 패턴(DP8)이 배치되며 이들은 각각 제2 분리부(ROP2)의 하측에 배치된 제1 서브 뱅크(SBN1) 또는 제2 서브 뱅크(SBN2) 상에 배치된다. 복수의 더미 패턴(DP)들과 제1 뱅크(BNL1_5)의 서브 뱅크(SBN1, SBN2)들에 대한 배치 관계는 상술한 바와 동일하다.
복수의 발광 소자(ED)는 제1 전극(RME1_5)과 제3 전극(RME3_5) 상에 배치된 제1 발광 소자(ED1), 제2 전극(RME2_5)과 제4 전극(RME4_5) 상에 배치된 제2 발광 소자(ED2), 제5 전극(RME5_5)과 제7 전극(RME7_5) 상에 배치된 제3 발광 소자(ED3), 및 제6 전극(RME6_5)과 제8 전극(RME8_5) 상에 배치된 제4 발광 소자(ED4)를 포함할 수 있다. 복수의 연결 전극(CNE_5)은 제1 전극(RME1_5)과 제1 더미 패턴(DP1) 상에 배치된 제1 연결 전극(CNE1_5), 및 제2 전극(RME2_5)과 제2 더미 패턴(DP2) 상에 배치된 제2 연결 전극(CNE2_5)을 포함할 수 있다. 또한, 복수의 연결 전극(CNE_5)은 제3 전극(RME3_5), 제3 더미 패턴(DP3), 제5 전극(RME5_5) 및 제5 더미 패턴(DP5)에 걸쳐 배치된 제3 연결 전극(CNE3_5), 제7 전극(RME7_5), 제7 더미 패턴(DP7), 제8 전극(RME8_5) 및 제8 더미 패턴(DP8)에 걸쳐 배치된 제4 연결 전극(CNE4_5), 및 제6 전극(RME6_5), 제6 더미 패턴(DP6), 제5 전극(RME5_5) 및 제5 더미 패턴(DP5)에 걸쳐 배치된 제5 연결 전극(CNE5_5)을 더 포함할 수 있다. 연결 전극(CNE_5)들 각각은 발광 영역(EMA)을 기준으로 동일 서브 화소(SPXn)의 서브 영역(SA), 및 다른 서브 화소(SPXn)의 서브 영역(SA)에 형성된 복수의 컨택부(CT1, CT2, CT3, CT4, CT5)들을 통해 하부의 전극과 접촉할 수 있다. 도 23의 실시예와 달리, 본 실시예는 제4 연결 전극(CNE4_5)도 발광 영역(EMA) 하부의 다른 서브 화소(SPXn)에 속한 서브 영역(SA)에서 제4 컨택부(CT4)를 통해 제7 전극(RME7_5) 및 제8 전극(RME8_5)과 각각 접촉할 수 있다. 제3 연결 전극(CNE3_5)은 각 서브 영역(SA)에서 제3 컨택부(CT3)들을 통해 제3 전극(RME3_5) 및 제5 전극(RME5_5)과 접촉할 수 있고, 제5 연결 전극(CNE5_5)은 각 서브 영역(SA)에서 제5 컨택부(CT5)들을 통해 제6 전극(RME6_5) 및 제4 전극(RME4_5)과 접촉할 수 있다. 복수의 발광 소자(ED)들과 연결 전극(CNE_5)들, 및 전극(RME_5)들에 대한 배치 관계도 상술한 바와 실질적으로 동일할 수 있다.
본 실시예는 복수의 전극(RME_5)들 및 제1 뱅크(BNL1_5)의 서브 뱅크(SBN1, SBN2)들이 발광 영역(EMA)의 제2 분리부(ROP2)를 기준으로 상측과 하측으로 분리된 점에서 도 23의 실시예와 차이가 있다. 표시 장치(10_5)는 각 서브 화소(SPXn)에서 불량 입자가 될 수 있는 비발광 소자가 제거되는 점에서 이점이 있다.
한편, 일 실시예에 따르면, 표시 장치(10)는 발광 소자(ED)들 상에 배치된 컬러 제어 구조물(도 29의 'TPL', 'WCL1', 'WCL2') 및 컬러 필터층(도 29의 'CFL1', 'CFL2', 'CFL3')을 더 포함할 수 있다. 발광 소자(ED)에서 방출된 광은 컬러 제어 구조물(TPL, WCL1, WCL2)과 컬러 필터층(CFL1, CFL2, CFL3)을 거쳐 출사될 수 있으며, 각 서브 화소(SPXn)마다 동일한 종류의 발광 소자(ED)들이 배치되더라도 출사된 광의 색은 서브 화소(SPXn)마다 다를 수 있다.
도 29 내지 도 32는 다른 실시예에 따른 표시 장치의 개략적인 단면을 나타내는 도면들이다.
먼저, 도 29를 참조하면, 표시 장치(10)는 제1 기판(SUB)과 대향하는 제2 기판(DS)을 포함하고, 제2 기판(DS)의 일 면 상에 배치된 컬러 필터층(CFL1, CFL2, CFL3)과 컬러 제어 구조물(TPL, WCL1, WCL1)을 포함할 수 있다. 또한, 제1 기판(SUB) 상에는 제3 절연층(PAS3) 상에 배치된 복수의 봉지층(EN; EN1, EN2, EN3)을 포함할 수 있다. 제1 기판(SUB)과 제2 기판(DS)은 실링 부재(SM)를 통해 상호 합착될 수 있다.
제1 기판(SUB) 상에 배치된 봉지층(EN)은 발광 소자(ED)들 상에서 제3 절연층(PAS3)과 제1 연결 전극(CNE1)을 덮도록 배치될 수 있다. 봉지층(EN)은 제1 기판(SUB) 상에 전면적으로 배치되며, 제1 기판(SUB) 상에 배치된 부재들을 완전하게 커버할 수 있다.
봉지층(EN)은 제3 절연층(PAS3) 상에 순차적으로 적층된 제1 봉지층(EN1), 제2 봉지층(EN2) 및 제3 봉지층(EN3)을 포함할 수 있다. 제1 봉지층(EN1)과 제3 봉지층(EN3)은 무기물 절연성 물질을 포함하고, 제2 봉지층(EN2)은 유기물 절연성 물질을 포함할 수 있다. 예를 들어, 제1 봉지층(EN1)과 제3 봉지층(EN3)은 각각 실리콘 질화물, 알루미늄 질화물, 지르코늄 질화물, 티타늄 질화물, 하프늄 질화물, 탄탈륨 질화물, 실리콘 산화물, 알루미늄 산화물, 티타늄 산화물, 주석 산화물, 세륨 산화물, 실리콘 산질화물(SiOxNy), 리튬 플로라이드 등 중에서 적어도 어느 하나를 포함할 수 있다. 제2 봉지층(EN2)은 아크릴계 수지, 메타크릴계 수지, 폴리이소프렌, 비닐계 수지, 에폭시계 수지, 우레탄계 수지, 셀룰로오스계 수지 및 페릴렌계 수지 등 중에서 적어도 어느 하나를 포함할 수 있다. 다만, 봉지층(EN)의 구조 및 재료가 상술한 바에 제한되지 않으며, 그 적층 구조나 재료는 다양하게 변형될 수 있다.
봉지층(EN) 상에는 제2 기판(DS) 상의 컬러 필터층(CFL1, CFL2, CFL3) 및 컬러 제어 구조물(TPL, WCL1, WCL2)이 배치될 수 있다. 도 29의 실시예는 컬러 필터층(CFL1, CFL2, CFL3)과 컬러 제어 구조물(TPL, WCL1, WCL2)이 각각 제2 기판(DS)의 일 면 상에 형성되고, 제2 기판(DS)은 발광 소자(ED)들이 배치된 제1 기판(SUB)과 실링 부재(SM)에 의해 합착될 수 있다.
표시 장치(10)는 컬러 필터층(CFL1, CFL2, CFL3)이 배치되어 광이 출사되는 복수의 투광 영역(TA1, TA2, TA3)과, 투광 영역(TA1, TA2, TA3)들 사이에서 광이 출사되지 않는 차광 영역(BA)을 포함할 수 있다. 투광 영역(TA1, TA2, TA3)은 각 서브 화소(SPXn)의 발광 영역(EMA) 중 일부분에 대응되어 위치할 수 있고, 차광 영역(BA)은 투광 영역(TA1, TA2, TA3) 이외의 영역일 수 있다. 후술할 바와 같이, 투광 영역(TA1, TA2, TA3)과 차광 영역(BA)은 상부 흡광 부재(UBM)에 의해 구분될 수 있다.
제2 기판(DS)은 제1 기판(SUB)과 이격 대향할 수 있다. 제2 기판(DS)은 투광성을 갖는 재질로 이루어질 수 있다. 몇몇 실시예에서 제2 기판(DS)은 유리기판 또는 플라스틱 기판을 포함할 수 있다. 또는, 제2 기판(DS)은 유리기판 또는 플라스틱 기판 상에 위치하는 별도의 층, 예시적으로 무기막 등의 절연층 등을 더 포함할 수도 있다. 제2 기판(DS)에는 도 29에 도시된 바와 같이 복수의 투광 영역(TA1, TA2, TA3) 및 차광영역(BA)이 정의될 수 있다.
상부 흡광 부재(UBM)는 제2 기판(DS)의 양 면 중, 제1 기판(SUB)과 대향하는 일 면 상에 배치될 수 있다. 상부 흡광 부재(UBM)는 제2 기판(DS)의 일 면을 부분적으로 노출하도록 격자형 패턴으로 형성될 수 있다. 표시 장치(10)에서 상부 흡광 부재(UBM)는 평면도 상 제2 뱅크(BNL2)들에 더하여 각 서브 화소(SPXn)의 서브 영역(SA)들을 덮도록 배치될 수 있다. 상부 흡광 부재(UBM)가 배치되지 않은 영역은 컬러 필터층(CFL1, CFL2, CFL3)이 배치되어 광이 출사되는 투광 영역(TA1, TA2, TA3)이고, 상부 흡광 부재(UBM)가 배치된 영역은 광의 출사가 차단되는 차광 영역(BA)일 수 있다.
상부 흡광 부재(UBM)는 광을 흡수할 수 있는 유기 물질을 포함하여 이루어질 수 있다. 상부 흡광 부재(UBM)는 외광을 흡수함으로써 외광 반사로 인한 색의 왜곡을 저감시킬 수 있다. 예를 들어, 상부 흡광 부재(UBM)는 표시 장치(10)의 블랙 매트릭스로 사용되는 물질로 이루어지고, 가시광 파장을 모두 흡수할 수 있다.
한편, 몇몇 실시예에서, 표시 장치(10)는 상부 흡광 부재(UBM)가 생략되고 가시광 파장 중 특정 파장의 빛은 흡수하고, 다른 특정 파장의 빛은 투과시키는 재료로 대체될 수도 있다. 상부 흡광 부재(UBM)는 컬러 필터층(CFL1, CFL2, CFL3) 중 적어도 어느 하나와 동일한 재료를 포함하는 컬러 패턴으로 대체될 수 있다. 예를 들어, 상부 흡광 부재(UBM)가 배치된 영역에는 어느 한 컬러 필터층의 재료를 포함한 컬러 패턴이 배치되거나, 복수의 컬러 패턴이 적층된 구조를 가질 수 있다. 이에 대한 설명은 다른 실시예가 참조된다.
복수의 컬러 필터층(CFL1, CFL2, CFL3)은 제2 기판(DS)의 일 면 상에 배치될 수 있다. 복수의 컬러 필터층(CFL1, CFL2, CFL3)은 각각 제2 기판(DS)의 일 면 상에서 상부 흡광 부재(UBM)가 개구하는 영역에 대응되어 배치될 수 있다. 서로 다른 컬러 필터층(CFL1, CFL2, CFL3)들은 상부 흡광 부재(UBM)를 사이에 두고 서로 이격 배치될 수 있으나, 이에 제한되지 않는다, 몇몇 실시예에서 컬러 필터층(CFL1, CFL2, CFL3)들은 일부분이 상부 흡광 부재(UBM) 상에 배치되어 상부 흡광 부재(UBM) 상에서 서로 이격될 수 있고, 또 다른 실시예에서 컬러 필터층(CFL1, CFL2, CFL3)들은 서로 부분적으로 중첩할 수도 있다.
컬러 필터층(CFL1, CFL2, CFL3)은 제1 서브 화소(SPX1)에 배치되는 제1 컬러 필터층(CFL1), 제2 서브 화소(SPX2)에 배치되는 제2 컬러 필터층(CFL2) 및 제3 서브 화소(SPX3)에 제3 컬러 필터층(CFL3)을 포함할 수 있다. 컬러 필터층(CFL1, CFL2, CFL3)은 투광 영역(TA1, TA2, TA3) 또는 발광 영역(EMA)에 대응한 섬형의 패턴으로 형성될 수 있다. 다만, 이에 제한되지 않는다. 컬러 필터층(CFL1, CFL2, CFL3)은 선형의 패턴을 형성할 수도 있다.
컬러 필터층(CFL1, CFL2, CFL3)은 특정 파장대의 광 이외의 다른 파장대의 광을 흡수하는 염료나 안료 같은 색재(colorant)를 포함할 수 있다. 컬러 필터층(CFL1, CFL2, CFL3)은 각 서브 화소(SPXn)마다 배치되어 해당 서브 화소(SPXn)에서 컬러 필터층(CFL1, CFL2, CFL3)으로 입사되는 광 중 일부만을 투과시킬 수 있다. 표시 장치(10)의 각 서브 화소(SPXn)에서는 컬러 필터층(CFL1, CFL2, CFL3)이 투과하는 광만이 선택적으로 표시될 수 있다. 예시적인 실시예에서, 제1 컬러 필터층(CFL1)은 적색 컬러 필터층이고, 제2 컬러 필터층(CFL2)은 녹색 컬러 필터층이고, 제3 컬러 필터층(CFL3)은 청색 컬러 필터층일 수 있다. 발광 소자(ED)에서 방출된 광들은 컬러 제어 구조물(TPL, WCL1, WCL2)을 통과하여 컬러 필터층(CFL1, CFL2, CFL3)을 통해 출사될 수 있다.
제1 캡핑층(CPL1)은 복수의 컬러 필터층(CFL1, CFL2, CFL3)들 및 상부 흡광 부재(UBM) 상에 배치될 수 있다. 제1 캡핑층(CPL1)은 외부로부터 수분 또는 공기 등의 불순물이 침투하여 컬러 필터층(CFL1, CFL2, CFL3)을 손상시키거나 오염시키는 것을 방지할 수 있다. 제1 캡핑층(CPL1)은 무기물 절연성 물질로 이루어질 수 있다.
제3 뱅크(BNL3)는 제1 캡핑층(CPL1)의 일 면 상에서 상부 흡광 부재(UBM)와 중첩하도록 배치될 수 있다. 제3 뱅크(BNL3)는 제1 방향(DR1) 및 제2 방향(DR2)으로 연장된 부분을 포함하여 격자형 패턴으로 배치될 수 있다. 제3 뱅크(BNL3)는 투광 영역(TA1, TA2, TA3)에 대응하여 컬러 필터층(CFL1, CFL2, CFL3)이 배치된 부분을 둘러쌀 수 있다. 제3 뱅크(BNL3)는 컬러 제어 구조물(TPL, WCL1, WCL2)이 배치되는 영역을 형성할 수 있다.
컬러 제어 구조물(TPL, WCL1, WCL2)은 제1 캡핑층(CPL1)의 일 면 상에서 제3 뱅크(BNL3)가 둘러싸는 영역 내에 배치될 수 있다. 컬러 제어 구조물(TPL, WCL1, WCL2)들은 제3 뱅크(BNL3)가 둘러싸는 투광 영역(TA1, TA2, TA3)에 배치되어 표시 영역(DPA)에서 섬형의 패턴을 형성할 수 있다. 다만, 이에 제한되지 않고, 컬러 제어 구조물(TPL, WCL1, WCL2)은 각각 일 방향으로 연장되어 복수의 서브 화소(SPXn)들에 걸쳐 배치됨으로써 선형의 패턴을 형성할 수도 있다.
각 서브 화소(SPXn)의 발광 소자(ED)가 제3 색의 청색광을 방출하는 실시예에서, 컬러 제어 구조물(TPL, WCL1, WCL2)은 제1 투광 영역(TA1)에 대응되어 제1 서브 화소(SPX1) 상에 배치된 제1 파장 변환층(WCL1), 제2 투광 영역(TA2)에 대응되어 제2 서브 화소(SPX2) 상에 배치된 제2 파장 변환층(WCL2) 및 제3 투광 영역(TA3)에 대응되어 제3 서브 화소(SPX3) 상에 배치된 투광층(TPL)을 포함할 수 있다.
제1 파장 변환층(WCL1)은 제1 베이스 수지(BRS1) 및 제1 베이스 수지(BRS1) 내에 배치된 제1 파장 변환 물질(WCP1)을 포함할 수 있다. 제2 파장 변환층(WCL2)은 제2 베이스 수지(BRS2) 및 제2 베이스 수지(BRS2) 내에 배치된 제2 파장 변환 물질(WCP2)을 포함할 수 있다. 제1 파장 변환층(WCL1)과 제2 파장 변환층(WCL2)은 발광 소자(ED)에서 입사되는 제3 색의 청색광의 파장을 변환시켜 투과시킨다. 제1 파장 변환층(WCL1)과 제2 파장 변환층(WCL2)은 각 베이스 수지에 포함된 산란체(SCP)를 더 포함하고, 산란체(SCP)는 파장 변환 효율을 증가시킬 수 있다.
투광층(TPL)은 제3 베이스 수지(BRS3) 및 제3 베이스 수지(BSR3) 내에 배치된 산란체(SCP)를 포함할 수 있다. 투광층(TPL)은 발광 소자(ED)에서 입사되는 제3 색의 청색광의 파장을 유지한 채 투과시킨다. 투광층(TPL)의 산란체(SCP)는 투광층(TPL)을 통해 출사되는 빛의 출사 경로를 조절하는 역할을 할 수 있다. 투광층(TPL)은 파장 변환 물질을 불포함할 수 있다.
산란체(SCP)는 금속 산화물 입자 또는 유기 입자일 수 있다. 상기 금속 산화물로는 산화 티타늄(TiO2), 산화 지르코늄(ZrO2), 산화 알루미늄(Al2O3), 산화 인듐(In2O3), 산화 아연(ZnO) 또는 산화 주석(SnO2) 등이 예시될 수 있고, 상기 유기 입자 재료로는 아크릴계 수지 또는 우레탄계 수지 등이 예시될 수 있다.
제1 내지 제3 베이스 수지(BRS1, BRS2, BRS3)는 투광성 유기 물질을 포함할 수 있다. 예를 들어, 제1 내지 제3 베이스 수지(BRS1, BRS2, BRS3)는 에폭시계 수지, 아크릴계 수지, 카도계 수지 또는 이미드계 수지 등을 포함하여 이루어질 수 있다. 제1 내지 제3 베이스 수지(BRS1, BRS2, BRS3)는 모두 동일한 물질로 이루어질 수 있지만, 이에 제한되지 않는다.
제1 파장 변환 물질(WCP1)은 제3 색의 청색광을 제1 색의 적색광으로 변환하고, 제2 파장 변환 물질(WCP2)은 제3 색의 청색광을 제2 색의 녹색광으로 변환하는 물질일 수 있다. 제1 파장 변환 물질(WCP1)과 제2 파장 변환 물질(WCP2)은 양자점, 양자 막대, 형광체 등일 수 있다. 상기 양자점은 IV족계 나노 결정, II-VI족계 화합물 나노 결정, III-V족계 화합물 나노 결정, IV-VI족계 나노 결정 또는 이들의 조합을 포함할 수 있다.
한편, 도면에서는 컬러 제어 구조물(TPL, WCL1, WCL2)의 각 층들의 상면이 굴곡지게 형성되어 제1 뱅크(BNL1)와 인접한 가장자리 부분이 중심부보다 높은 경우가 예시되어 있으나, 이에 제한되지 않는다. 컬러 제어 구조물(TPL, WCL1, WCL2)의 각 층들은 상면이 평탄하게 형성되거나, 도면과 달리 중심부가 더 높게 형성될 수도 있다.
각 서브 화소(SPXn)의 발광 소자(ED)는 동일한 제3 색의 청색광을 방출할 수 있고, 각 서브 화소(SPXn)에서 출사되는 광은 서로 다른 색의 광일 수 있다. 예를 들어, 제1 서브 화소(SPX1)에 배치된 발광 소자(ED)에서 방출된 광은 제1 파장 변환층(WCL1)으로 입사되고, 제2 서브 화소(SPX2)에 배치된 발광 소자(ED)에서 방출된 광은 제2 파장 변환층(WCL2)으로 입사되며, 제3 서브 화소(SPX3)에 배치된 발광 소자(ED)에서 방출된 광은 투광층(TPL)으로 입사된다. 제1 파장 변환층(WCL1)으로 입사된 광은 적색광으로 변환되고 제2 파장 변환층(WCL2)으로 입사된 광은 녹색광으로 변환되며, 투광층(TPL)으로 입사된 광은 파장 변환 없이 동일한 청색광으로 투과될 수 있다. 각 서브 화소(SPXn)는 동일한 색의 광을 방출하는 발광 소자(ED)들을 포함하더라도, 그 상부에 배치된 컬러 제어 구조물(TPL, WCL1, WCL2)의 배치에 따라 서로 다른 색의 광을 출사할 수 있다.
제1 서브 화소(SPX1)에 배치된 발광 소자(ED)는 제3 색의 청색광을 방출하고, 상기 광은 봉지층(EN), 제2 캡핑층(CPL2)을 통과하여 제1 파장 변환층(WCL1)으로 입사될 수 있다. 제1 파장 변환층(WCL1)의 제1 베이스 수지(BRS1)는 투명한 재료로 이루어지고 상기 광 중 일부는 제1 베이스 수지(BRS1)를 투과하여 그 상부에 배치된 제1 캡핑층(CPL1)으로 입사될 수 있다. 다만, 상기 광 중 적어도 일부는 제1 베이스 수지(BRS1) 내에 배치된 산란체(SCP) 및 제1 파장 변환 물질(WCP1)로 입사되고, 상기 광은 산란 및 파장이 변환되어 적색광으로 제1 캡핑층(CPL1)으로 입사될 수 있다. 제2 캡핑층(CPL2)으로 입사된 광들은 제1 컬러 필터층(CFL1)으로 입사되고, 제1 컬러 필터층(CFL1)은 적색광을 제외한 다른 광들은 투과를 차단할 수 있다. 이에 따라, 제1 서브 화소(SPX1)에서는 적색광이 출사될 수 있다.
이와 유사하게, 제2 서브 화소(SPX2)에 배치된 발광 소자(ED)에서 방출된 광들은 봉지층(EN), 제2 캡핑층(CPL2), 제2 파장 변환층(WCL2), 제1 캡핑층(CPL1), 및 제2 컬러 필터층(CFL2)을 지나 녹색광으로 출사될 수 있다.
제3 서브 화소(SPX3)에 배치된 발광 소자(ED)는 제3 색의 청색광을 방출하고, 상기 광은 봉지층(EN), 제2 캡핑층(CPL2)을 통과하여 투광층으로 입사될 수 있다. 투광층(TPL)의 제3 베이스 수지(BRS3)는 투명한 재료로 이루어지고 상기 광 중 일부는 제3 베이스 수지(BRS3)를 투과하여 그 상부에 배치된 제1 캡핑층(CPL1)으로 입사될 수 있다. 제1 캡핑층(CPL1)으로 입사된 광들은 제1 캡핑층(CPL1)을 통과하여 제3 컬러 필터층(CFL3)으로 입사되고, 제3 컬러 필터층(CFL3)은 청색광을 제외한 다른 광들은 투과를 차단할 수 있다. 이에 따라, 제3 서브 화소(SPX3)에서는 청색광이 출사될 수 있다.
일 실시예에 따른 표시 장치(10)는 발광 소자(ED)들의 상부에 배치되는 컬러 제어 구조물(TPL, WCL1, WCL2)과 컬러 필터층(CFL1, CFL2, CFL3)을 포함하여, 각 서브 화소(SPXn)마다 동일한 종류의 발광 소자(ED)들이 배치되더라도 서로 다른 색의 광을 표시할 수 있다.
도 29의 실시예에서는 컬러 필터층(CFL1, CFL2, CFL3)과 컬러 제어 구조물(TPL, WCL1, WCL2)이 각각 제2 기판(DS) 상에 형성되어 제1 기판(SUB)과 실링 부재(SM)를 통해 합착된 것이 예시되어 있으나, 이에 제한되지 않는다. 다른 실시예에 따르면, 컬러 제어 구조물(TPL, WCL1, WCL2)은 제1 기판(SUB) 상에 직접 형성될 수 있고, 또는 컬러 필터층(CFL1, CFL2, CFL3)도 제1 기판(SUB) 상에 형성되어 제2 기판(DS)은 생략될 수 있다.
도 30을 참조하면, 표시 장치(10)는 컬러 제어 구조물(TPL, WCL1, WCL2)과 제3 뱅크(BNL3)은 제1 기판(SUB) 상에 형성되고, 컬러 필터층(CFL1, CFL2, CFL3)은 제2 기판(DS) 상에 형성될 수 있다. 본 실시예는 컬러 제어 구조물(TPL, WCL1, WCL2)의 배치가 다른 점에서 도 29의 실시예와 차이가 있다.
제3 뱅크(BNL3)은 제3 절연층(PAS3) 상에 직접 배치되며, 제2 뱅크(BNL2)와 두께 방향으로 중첩하도록 배치된다. 제3 뱅크(BNL3)는 적어도 발광 영역(EMA)을 둘러싸도록 배치되며, 컬러 제어 구조물(TPL, WCL1, WCL2)은 발광 영역(EMA)에 대응되어 배치될 수 있다. 또는, 컬러 제어 구조물(TPL, WCL1, WCL2)은 선형의 패턴으로 형성되어 복수의 발광 영역(EMA)들에 걸쳐 배치될 수도 있다.
컬러 제어 구조물(TPL, WCL1, WCL2)은 제1 연결 전극(CNE1) 및 제3 절연층(PAS3) 상에 직접 배치될 수 있다. 표시 장치(10)는 하나의 제1 기판(SUB) 상에 광을 방출하는 발광 소자(ED)와 컬러 제어 구조물(TPL, WCL1, WCL2)들이 연속적으로 배치될 수 있다. 제3 뱅크(BNL3)는 소정의 높이를 갖고 발광 소자(ED)들이 배치된 영역을 둘러싸도록 배치되고, 컬러 제어 구조물(TPL, WCL1, WCL2)의 베이스 수지(BRS1, BRS2, BRS3)는 제3 뱅크(BNL3)가 둘러싸는 영역에서 제3 절연층(PAS3) 상에 직접 배치될 수 있다. 컬러 제어 구조물(TPL, WCL1, WCL2)의 산란체(SCP) 및 파장 변환 물질(WCP1, WCP2)은 각 베이스 수지(BRS1, BRS2, BRS3) 내에서 발광 소자(ED)의 주변에 위치할 수 있다.
제3 뱅크(BNL3)과 컬러 제어 구조물(TPL, WCL1, WCL2) 상에는 제2 캡핑층(CPL2)이 배치된다. 제1 기판(SUB) 상에는 회로층(CCL)을 형성하는 공정, 및 발광 소자(ED)들과 전극(RME)들을 형성하는 공정 이후에 컬러 제어 구조물(TPL, WCL1, WCL2)을 형성하는 공정까지 수행될 수 있다. 제2 기판(DS)의 일 면 상에는 컬러 필터층(CFL1, CFL2, CFL3), 상부 흡광 부재(UBM), 및 제1 캡핑층(CPL1)이 배치되고, 제2 기판(DS)은 컬러 제어 구조물(TPL, WCL1, WCL2)이 형성된 제1 기판(SUB)과 실링 부재(SM)를 통해 상호 합착될 수 있다. 본 실시예는 발광 소자(ED)와 컬러 제어 구조물(TPL, WCL1, WCL2) 사이의 간격이 좁아짐에 따라 색 변환 효율이 증가하는 이점이 있다. 또한, 제3 절연층(PAS3) 상에 컬러 제어 구조물(TPL, WCL1, WCL2)이 직접 배치됨에 따라, 봉지층(EN)이 생략될 수 있다.
도 31을 참조하면, 표시 장치(10)는 제1 기판(SUB) 상에 발광 소자(ED)들이 배치되고, 그 상부에 컬러 제어 구조물(TPL, WCL1, WCL2)과 컬러 필터층(CFL1, CFL2, CFL3)이 순차적으로 배치될 수 있다. 본 실시예는 별도의 제2 기판(DS)을 준비하지 않고 제1 기판(SUB) 상에 각 층들을 모두 형성할 수 있으며, 제2 기판(DS)과 실링 부재(SM)가 생략된 점에서 도 30의 실시예와 차이가 있다.
컬러 제어 구조물(TPL, WCL1, WCL2)과 제3 뱅크(BNL3) 상에는 저굴절층(LRL)이 배치되고, 저굴절층(LRL) 상에는 제1 캡핑층(CPL1), 컬러 필터층(CFL1, CFL2, CFL3), 상부 흡광 부재(UBM), 및 오버코트층(OC)이 배치될 수 있다.
저굴절층(LRL)은 컬러 제어 구조물(TPL, WCL1, WCL2)을 통과한 광을 리사이클(Recycle)하는 광학층으로, 표시 장치(10)의 출광 효율 및 색 순도를 향상시킬 수 있다. 저굴절층(LRL)은 낮은 굴절률을 갖는 유기 물질로 이루어질 수 있고, 컬러 제어 구조물(TPL, WCL1, WCL2) 및 제3 뱅크(BNL3)에 의해 형성된 단차를 보상할 수 있다.
제1 캡핑층(CPL1), 컬러 필터층(CFL1, CFL2, CFL3) 및 상부 흡광 부재(UBM)에 대한 설명은 배치된 위치만 다를 뿐 상술한 바와 실질적으로 동일하다.
제1 캡핑층(CPL1)은 저굴절층(LRL) 상에 배치되고, 외부로부터 수분 또는 공기 등의 불순물이 침투하여 저굴절층(LRL)을 손상시키거나 오염시키는 것을 방지할 수 있다. 상부 흡광 부재(UBM)는 제1 캡핑층(CPL1) 상에서 제3 뱅크(BNL3)와 중첩하도록 배치된다. 상부 흡광 부재(UBM)는 제1 캡핑층(CPL1)의 일 면을 부분적으로 노출하도록 격자형 패턴으로 형성될 수 있다. 복수의 컬러 필터층(CFL1, CFL2, CFL3)은 제1 캡핑층(CPL1) 상에서 상부 흡광 부재(UBM)가 개구하는 영역에 대응되어 배치될 수 있다.
오버코트층(OC)은 컬러 필터층(CFL) 및 상부 흡광 부재(UBM) 상에 배치될 수 있다. 오버코트층(OC)은 표시 영역(DPA) 전면에 걸쳐 배치되며, 일부분은 비표시 영역(NDA)에도 배치될 수 있다. 오버코트층(OC)은 유기 절연 물질을 포함하여 표시 영역(DPA)에 배치된 부재들을 외부로부터 보호할 수 있다.
도 32를 참조하면, 표시 장치(10)는 상부 흡광 부재(UBM)가 생략되고 복수의 컬러 패턴(CP1, CP2, CP3)들이 배치될 수 있다. 부재(UBM)가 컬러 패턴(CP1, CP2, CP3)으로 대체된 점에서 도 31의 실시예와 차이가 있다.
컬러 패턴(CP1, CP2, CP3)은 도 31의 상부 흡광 부재(UBM)와 실질적으로 동일한 격자형 패턴으로 형성될 수 있다. 다만, 컬러 패턴(CP1, CP2, CP3)은 컬러 필터층(CFL1, CFL2, CFL3)과 동일한 재료를 포함하여 이들과 일체화되어 형성될 수 있다. 차광 영역(BA)에는 서로 다른 컬러 패턴(CP1, CP2, CP3)들이 서로 적층되어 배치되고, 이들이 적층된 영역에서 광의 투과가 차단될 수 있다.
제1 컬러 패턴(CP1)은 제1 컬러 필터층(CFL1)과 동일한 재료를 포함하여 차광 영역(BA)에 배치될 수 있다. 제1 컬러 패턴(CP1)은 차광 영역(BA)에서 제1 캡핑층(CPL1) 상에 직접 배치될 수 있으며, 제1 서브 화소(SPX1)의 제1 투광 영역(TA1)과 인접한 차광 영역(BA)에서는 제1 컬러 필터층(CFL1)과 일체화될 수 있다.
제2 컬러 패턴(CP2)은 제2 컬러 필터층(CFL2)과 동일한 재료를 포함하여 차광 영역(BA)에 배치될 수 있다. 제2 컬러 패턴(CP2)은 차광 영역(BA)에서 제1 컬러 패턴(CP1) 상에 직접 배치될 수 있으며, 제2 서브 화소(SPX2)의 제2 투광 영역(TA2)과 인접한 차광 영역(BA)에서는 제2 컬러 필터층(CFL2)과 일체화될 수 있다. 이와 유사하게, 제3 컬러 패턴(CP3)은 제3 컬러 필터층(CFL3)과 동일한 재료를 포함하여 차광 영역(BA)에 배치될 수 있다. 제3 컬러 패턴(CP3)은 차광 영역(BA)에서 제2 컬러 패턴(CP2) 상에 직접 배치될 수 있으며, 제3 서브 화소(SPX3)의 제3 투광 영역(TA3)과 인접한 차광 영역(BA)에서는 제3 컬러 필터층(CFL3)과 일체화될 수 있다.
본 실시예에 따른 표시 장치(10)는 복수의 컬러 패턴(CP1, CP2, CP3)들이 적층된 구조를 갖고 상부 흡광 부재(UBM)와 동일한 역할을 수행함에 따라, 서로 다른 색재를 포함한 재료에 의해 이웃한 영역 간의 혼색을 방지할 수 있다. 또한, 컬러 패턴(CP1, CP2, CP3)은 컬러 필터층(CFL1, CFL2, CFL3)과 동일한 재료를 포함함에 따라 차광 영역(BA)을 투과한 외광 또는 반사광은 특정 색의 파장대역을 가질 수 있다. 사용자의 눈이 인식하는 색상별 민감도(eye color sensibility)는 광의 색상에 따라 다른데, 특히 청색 파장대역의 광은 녹색 파장대역의 광 및 적색 파장대역의 광보다 사용자에게 보다 덜 민감하게 인식될 수 있다. 차광 영역(BA)에서 상부 흡광 부재(UBM)가 생략되고 컬러 패턴(CP1, CP2, CP3)이 배치됨으로써, 광의 투과를 차단함과 동시에 사용자는 반사광을 상대적으로 덜 민감하게 인식할 수 있고, 표시 장치(10)의 외부에서 유입되는 광의 일부를 흡수하여 외광에 의한 반사광을 저감시킬 수 있다.
이상 첨부된 도면을 참조하여 본 발명의 실시예들을 설명하였지만, 본 발명이 속하는 기술분야에서 통상의 지식을 가진 자는 본 발명의 그 기술적 사상이나 필수적인 특징을 변경하지 않고서 다른 구체적인 형태로 실시될 수 있다는 것을 이해할 수 있을 것이다. 그러므로 이상에서 기술한 실시예들은 모든 면에서 예시적인 것이며 한정적이 아닌 것으로 이해해야만 한다.
Claims (20)
- 제1 방향으로 연장되고, 상기 제1 방향과 교차하는 제2 방향으로 서로 이격된 복수의 제1 뱅크들;상기 제1 방향으로 연장되고 상기 제1 뱅크들 사이에 배치된 제1 부분을 포함하는 제1 전극;상기 제1 방향으로 연장되고 상기 제1 뱅크들 사이에서 상기 제1 부분과 상기 제2 방향으로 이격되어 배치된 제2 부분을 포함하는 제2 전극;상기 제1 전극의 상기 제1 부분과 이격되어 상기 제1 뱅크 중 어느 하나 상에 배치된 제1 더미 패턴, 및 상기 제2 전극의 상기 제2 부분과 이격되어 상기 제1 뱅크 중 다른 어느 하나 상에 배치된 제2 더미 패턴; 및상기 제1 뱅크들 사이에 배치되고, 적어도 일 단부가 상기 제1 전극의 상기 제1 부분 및 상기 제2 전극의 상기 제2 부분 중 어느 하나 상에 배치된 복수의 발광 소자들을 포함하는 표시 장치.
- 제1 항에 있어서,상기 제1 전극과 상기 제2 전극 사이의 제1 간격은 상기 제1 뱅크들 사이의 제2 간격보다 작고,상기 제1 전극의 상기 제1 부분 및 상기 제2 전극의 상기 제2 부분의 제1 폭은 상기 제1 간격보다 작은 표시 장치.
- 제2 항에 있어서,상기 제1 더미 패턴 및 상기 제2 더미 패턴의 폭은 상기 제1 폭보다 큰 표시 장치.
- 제1 항에 있어서,상기 제1 전극 및 상기 제2 전극은 각각 상기 제1 뱅크의 외측변들을 기준으로 상기 제1 더미 패턴 및 상기 제2 더미 패턴과 일정한 간격으로 이격된 표시 장치.
- 제1 항에 있어서,상기 제1 전극은 상기 제1 방향으로 연장되며 상기 제1 부분과 연결되고 상기 제1 뱅크 중 어느 하나의 상기 제1 방향의 일 측에 배치된 제3 부분을 더 포함하고,상기 제2 전극은 상기 제1 방향으로 연장되며 상기 제2 부분과 연결되고 다른 상기 제1 뱅크의 상기 제1 방향의 일 측에 배치된 제4 부분을 더 포함하며,상기 제3 부분 및 상기 제4 부분의 제2 폭은 상기 제1 더미 패턴 및 상기 제2 더미 패턴의 폭보다 큰 표시 장치.
- 제5 항에 있어서,상기 제3 부분의 양 측들 중 상기 제4 부분과 대향하는 일 측은 상기 제1 부분의 양 측들 중 상기 제2 부분과 대향하는 일 측과 상기 제1 방향으로 나란하고,상기 제4 부분의 양 측들 중 상기 제3 부분과 대향하는 일 측은 상기 제2 부분의 양 측들 중 상기 제1 부분과 대향하는 일 측과 상기 제1 방향으로 나란한 표시 장치.
- 제6 항에 있어서,상기 제3 부분의 상기 일 측의 반대편 타 측은 상기 제1 더미 패턴의 양 측들 중 상기 제1 부분과 대향하는 일 측의 반대편 타 측과 이격되고,상기 제4 부분의 상기 일 측의 반대편 타 측은 상기 제2 더미 패턴의 양 측들 중 상기 제2 부분과 대향하는 일 측의 반대편 타 측과 이격된 표시 장치.
- 제6 항에 있어서,상기 제1 부분의 상기 일 측의 반대편 타 측은 상기 제1 더미 패턴과 이격되고, 상기 제2 부분의 상기 일 측의 반대편 타 측은 상기 제2 더미 패턴과 이격된 표시 장치.
- 제5 항에 있어서,상기 제1 전극, 상기 제2 전극, 상기 제1 더미 패턴 및 상기 제2 더미 패턴 상에 배치된 제1 절연층;상기 제1 전극 및 상기 제1 더미 패턴 상에 배치되며 상기 발광 소자의 제1 단부와 전기적으로 연결된 제1 연결 전극; 및상기 제2 전극 및 상기 제2 더미 패턴 상에 배치되며 상기 발광 소자의 제2 단부와 전기적으로 연결된 제2 연결 전극을 더 포함하는 표시 장치.
- 제9 항에 있어서,상기 제1 연결 전극은 상기 제1 절연층을 관통하는 제1 컨택부를 통해 상기 제1 전극과 직접 접촉하되 상기 제1 더미 패턴과 접촉하지 않고,상기 제2 연결 전극은 상기 제1 절연층을 관통하는 제2 컨택부를 통해 상기 제2 전극과 직접 접촉하되 상기 제2 더미 패턴과 접촉하지 않는 표시 장치.
- 제5 항에 있어서,상기 제1 뱅크들은 복수의 제1 서브 뱅크들, 및 상기 제1 서브 뱅크들 사이에 배치된 제2 서브 뱅크를 포함하고,상기 제1 전극은 상기 제1 부분이 어느 한 상기 제1 서브 뱅크 및 상기 제2 서브 뱅크 사이에 배치되고,상기 제2 전극은 상기 제2 부분이 다른 상기 제1 뱅크 및 상기 제2 뱅크 사이에 배치되며,상기 제1 전극 및 상기 제2 전극 사이에 배치되고 어느 한 상기 제1 서브 뱅크와 상기 제2 서브 뱅크 사이에 배치된 제5 부분을 포함하는 제3 전극; 및상기 제2 전극과 상기 제2 방향으로 이격되고 다른 상기 제1 서브 뱅크와 상기 제2 서브 뱅크 사이에 배치된 제6 부분을 포함하는 제4 전극을 더 포함하는 표시 장치.
- 제11 항에 있어서,상기 제4 전극의 상기 제6 부분과 이격되어 상기 다른 제1 서브 뱅크 상에 배치된 제3 더미 패턴을 더 포함하고,상기 제2 더미 패턴은 상기 제2 전극의 상기 제2 부분과 상기 제3 전극의 상기 제5 부분 사이에서 상기 제2 서브 뱅크 상에 배치되며,상기 제2 더미 패턴의 폭은 상기 제1 더미 패턴의 폭보다 크고상기 제2 더미 패턴의 폭은 상기 제3 더미 패턴의 폭보다 큰 표시 장치.
- 제11 항에 있어서,상기 제3 전극의 상기 제5 부분과 이격되어 상기 제2 서브 뱅크 상에 배치된 제3 더미 패턴; 및상기 제4 전극의 상기 제6 부분과 이격되어 상기 다른 제1 서브 뱅크 상에 배치된 제4 더미 패턴을 더 포함하고,상기 제2 더미 패턴 및 상기 제3 더미 패턴은 상기 제2 서브 뱅크 상에서 서로 이격된 표시 장치.
- 제1 기판 상에 배치된 복수의 제1 뱅크들;상기 제1 뱅크들 사이에 배치된 제1 부분을 포함하는 제1 전극, 및 상기 제1 뱅크들 사이에 배치되고 상기 제1 부분과 이격된 제2 부분을 포함하는 제2 전극;상기 제1 뱅크들 상에 각각 배치되며, 상기 제1 전극 및 상기 제2 전극과 이격된 복수의 더미 패턴들;상기 제1 뱅크들, 상기 제1 전극, 상기 제2 전극 및 상기 더미 패턴들 상에 배치된 제1 절연층; 및상기 제1 절연층 상에서 상기 제1 뱅크들 사이에 배치되고, 적어도 일 단부가 상기 제1 전극의 상기 제1 부분 및 상기 제2 전극의 상기 제2 부분 중 어느 하나 상에 배치된 복수의 발광 소자들을 포함하는 표시 장치.
- 제14 항에 있어서,상기 제1 전극과 상기 제2 전극은 각각 상기 제1 뱅크들과 이격되어 배치되고,상기 제1 전극의 상기 제1 부분 및 상기 제2 전극의 상기 제2 부분의 폭은 각각 상기 제1 부분과 상기 제2 부분 사이의 간격보다 작은 표시 장치.
- 제14 항에 있어서,상기 더미 패턴들은 상기 제1 부분과 인접한 상기 제1 뱅크 상에 배치된 제1 더미 패턴; 및상기 제2 부분과 인접한 상기 제1 뱅크 상에 배치된 제2 더미 패턴을 포함하고,상기 제1 더미 패턴과 상기 제2 더미 패턴 사이의 간격은 상기 제1 뱅크들 사이의 간격보다 큰 표시 장치.
- 제16 항에 있어서,상기 제1 더미 패턴의 폭은 상기 제1 부분보다 크고,상기 제2 더미 패턴의 폭은 상기 제2 부분보다 큰 표시 장치.
- 제16 항에 있어서,상기 제1 전극 및 상기 제1 더미 패턴 상에 배치되며 상기 발광 소자의 제1 단부와 전기적으로 연결된 제1 연결 전극; 및상기 제2 전극과 상기 제2 더미 패턴 상에 배치되며 상기 발광 소자의 제2 단부와 전기적으로 연결된 제2 연결 전극을 더 포함하고,상기 제1 연결 전극과 상기 제2 연결 전극은 각각 상기 제1 더미 패턴 및 상기 제2 더미 패턴과 직접 접촉하지 않는 표시 장치.
- 제14 항에 있어서,상기 제1 뱅크들은 복수의 제1 서브 뱅크들, 및 상기 제1 서브 뱅크들 사이에 배치된 제2 서브 뱅크를 포함하고,상기 제1 전극의 상기 제1 부분은 상기 제1 서브 뱅크 중 어느 하나와 상기 제2 서브 뱅크 사이에 배치되고,상기 제2 전극의 상기 제2 부분은 상기 제2 서브 뱅크 및 다른 상기 제1 서브 뱅크 사이에 배치되며,상기 제1 부분과 이격되고 상기 제1 서브 뱅크와 상기 제2 서브 뱅크 사이에 배치된 부분을 포함하는 제3 전극; 및상기 제2 부분과 이격되고 다른 상기 제1 서브 뱅크와 상기 제2 서브 뱅크 사이에 배치된 부분을 포함하는 제4 전극을 더 포함하는 표시 장치.
- 제19 항에 있어서,상기 더미 패턴은 상기 제1 전극과 이격되어 상기 제1 서브 뱅크 중 어느 하나 상에 배치된 제1 더미 패턴;상기 제2 전극과 이격되어 상기 제2 서브 뱅크 상에 배치된 제2 더미 패턴;상기 제3 전극과 이격되어 상기 제2 서브 뱅크 상에 배치된 제3 더미 패턴; 및상기 제4 전극과 이격되어 상기 다른 제1 서브 뱅크 상에 배치된 제4 더미 패턴을 더 포함하고,상기 제2 더미 패턴 및 상기 제3 더미 패턴은 상기 제2 서브 뱅크 상에서 서로 이격된 표시 장치.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202280029263.8A CN117223104A (zh) | 2021-04-23 | 2022-04-18 | 显示装置 |
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR10-2021-0052812 | 2021-04-23 | ||
KR1020210052812A KR20220146725A (ko) | 2021-04-23 | 2021-04-23 | 표시 장치 |
Publications (1)
Publication Number | Publication Date |
---|---|
WO2022225281A1 true WO2022225281A1 (ko) | 2022-10-27 |
Family
ID=83694664
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
PCT/KR2022/005546 WO2022225281A1 (ko) | 2021-04-23 | 2022-04-18 | 표시 장치 |
Country Status (4)
Country | Link |
---|---|
US (1) | US20220344314A1 (ko) |
KR (1) | KR20220146725A (ko) |
CN (1) | CN117223104A (ko) |
WO (1) | WO2022225281A1 (ko) |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20140143046A (ko) * | 2013-06-05 | 2014-12-15 | 엘지디스플레이 주식회사 | 박막트랜지스터 어레이 기판 및 그의 제조방법 |
KR20190124359A (ko) * | 2018-04-25 | 2019-11-05 | 삼성디스플레이 주식회사 | 발광 장치, 이를 구비한 표시 장치, 및 그의 제조 방법 |
KR20200088954A (ko) * | 2019-01-15 | 2020-07-24 | 삼성디스플레이 주식회사 | 표시 장치 |
KR20200102607A (ko) * | 2019-02-21 | 2020-09-01 | 삼성디스플레이 주식회사 | 표시 장치 및 이의 제조 방법 |
KR20210025144A (ko) * | 2019-08-26 | 2021-03-09 | 삼성디스플레이 주식회사 | 발광 소자, 이의 제조 방법 및 이를 포함하는 표시 장치 |
Family Cites Families (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN100576041C (zh) * | 2003-12-27 | 2009-12-30 | 乐金显示有限公司 | 薄膜晶体管阵列基板及其制造方法 |
KR101348408B1 (ko) * | 2008-12-02 | 2014-01-07 | 엘지디스플레이 주식회사 | 상부발광 방식 유기전계 발광소자 및 이의 제조 방법 |
KR102711128B1 (ko) * | 2019-08-28 | 2024-09-27 | 삼성디스플레이 주식회사 | 표시 장치 및 이의 제조 방법 |
KR20210031586A (ko) * | 2019-09-11 | 2021-03-22 | 삼성디스플레이 주식회사 | 표시 장치 |
-
2021
- 2021-04-23 KR KR1020210052812A patent/KR20220146725A/ko active Search and Examination
-
2022
- 2022-03-28 US US17/705,925 patent/US20220344314A1/en active Pending
- 2022-04-18 CN CN202280029263.8A patent/CN117223104A/zh active Pending
- 2022-04-18 WO PCT/KR2022/005546 patent/WO2022225281A1/ko active Application Filing
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20140143046A (ko) * | 2013-06-05 | 2014-12-15 | 엘지디스플레이 주식회사 | 박막트랜지스터 어레이 기판 및 그의 제조방법 |
KR20190124359A (ko) * | 2018-04-25 | 2019-11-05 | 삼성디스플레이 주식회사 | 발광 장치, 이를 구비한 표시 장치, 및 그의 제조 방법 |
KR20200088954A (ko) * | 2019-01-15 | 2020-07-24 | 삼성디스플레이 주식회사 | 표시 장치 |
KR20200102607A (ko) * | 2019-02-21 | 2020-09-01 | 삼성디스플레이 주식회사 | 표시 장치 및 이의 제조 방법 |
KR20210025144A (ko) * | 2019-08-26 | 2021-03-09 | 삼성디스플레이 주식회사 | 발광 소자, 이의 제조 방법 및 이를 포함하는 표시 장치 |
Also Published As
Publication number | Publication date |
---|---|
CN117223104A (zh) | 2023-12-12 |
KR20220146725A (ko) | 2022-11-02 |
US20220344314A1 (en) | 2022-10-27 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
WO2021149863A1 (ko) | 표시 장치 | |
WO2020145462A1 (ko) | 표시 장치 및 이의 제조 방법 | |
WO2021162180A1 (ko) | 표시 장치 | |
WO2021125704A1 (ko) | 표시 장치 | |
WO2021242074A1 (ko) | 표시 장치 | |
WO2022019547A1 (ko) | 표시 장치 | |
WO2020111453A1 (ko) | 표시 장치 | |
WO2021235689A1 (ko) | 표시 장치 | |
WO2022025395A1 (ko) | 표시 장치 | |
WO2022164168A1 (ko) | 발광 소자, 발광 소자를 포함하는 발광 소자 유닛, 및 표시 장치 | |
WO2022154517A1 (ko) | 표시 장치 | |
WO2022045698A1 (ko) | 표시 장치 | |
WO2022030763A1 (ko) | 표시 장치 | |
WO2021215585A1 (ko) | 표시 장치 | |
WO2023008846A1 (ko) | 표시 장치 | |
WO2022146131A1 (ko) | 표시 장치 | |
WO2022092880A1 (ko) | 표시 장치 | |
WO2023003320A1 (ko) | 표시 장치 | |
WO2022055297A1 (ko) | 표시 장치 | |
WO2022182100A1 (ko) | 표시 장치 및 이의 제조 방법 | |
WO2022149813A1 (ko) | 표시 장치 | |
WO2022139401A1 (ko) | 표시 장치 | |
WO2022145889A1 (ko) | 표시 장치 | |
WO2022050782A1 (ko) | 표시 장치 및 이의 제조 방법 | |
WO2022225281A1 (ko) | 표시 장치 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
121 | Ep: the epo has been informed by wipo that ep was designated in this application |
Ref document number: 22791981 Country of ref document: EP Kind code of ref document: A1 |
|
WWE | Wipo information: entry into national phase |
Ref document number: 202280029263.8 Country of ref document: CN |
|
NENP | Non-entry into the national phase |
Ref country code: DE |
|
122 | Ep: pct application non-entry in european phase |
Ref document number: 22791981 Country of ref document: EP Kind code of ref document: A1 |