WO2016059748A1 - 貼り合わせウェーハの製造方法 - Google Patents

貼り合わせウェーハの製造方法 Download PDF

Info

Publication number
WO2016059748A1
WO2016059748A1 PCT/JP2015/004580 JP2015004580W WO2016059748A1 WO 2016059748 A1 WO2016059748 A1 WO 2016059748A1 JP 2015004580 W JP2015004580 W JP 2015004580W WO 2016059748 A1 WO2016059748 A1 WO 2016059748A1
Authority
WO
WIPO (PCT)
Prior art keywords
wafer
bonded
cmp
soi
thin film
Prior art date
Application number
PCT/JP2015/004580
Other languages
English (en)
French (fr)
Inventor
徳弘 小林
徹 石塚
昌男 松峯
Original Assignee
信越半導体株式会社
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 信越半導体株式会社 filed Critical 信越半導体株式会社
Publication of WO2016059748A1 publication Critical patent/WO2016059748A1/ja

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/26Bombardment with radiation
    • H01L21/263Bombardment with radiation with high-energy radiation
    • H01L21/265Bombardment with radiation with high-energy radiation producing ion implantation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body

Definitions

  • the present invention relates to a method for manufacturing a bonded wafer using an ion implantation separation method, and in particular, after bonding a bond wafer into which hydrogen ions or the like are implanted to a base wafer as a support substrate, the separation wafer is manufactured by peeling. On how to do.
  • a method for manufacturing an SOI (Silicon On Insulator) wafer particularly as a method for manufacturing a thin film SOI wafer that enables high performance of advanced integrated circuits
  • a method of manufacturing an SOI wafer by peeling an ion-implanted wafer after bonding ion An injection peeling method: a technique called a smart cut method (registered trademark) has attracted attention.
  • an oxide film is formed on at least one of two silicon wafers, and gas ions such as hydrogen ions and rare gas ions are implanted from the upper surface of one silicon wafer (bond wafer), After forming a microbubble layer (also referred to as an encapsulation layer or an ion implantation layer) inside the wafer, the surface into which the ions are implanted is brought into close contact with the other silicon wafer (base wafer) through an oxide film,
  • a heat treatment peel one wafer (bond wafer) into a thin film shape with the microbubble layer as a cleavage plane to form an SOI wafer.
  • heat treatment bonding heat treatment
  • the cleaved surface becomes the surface of the SOI layer, and an SOI wafer having a thin SOI film thickness and high uniformity can be obtained relatively easily.
  • polishing polish in order to remove the damaged layer and the like, mirror polishing (removal allowance: about 100 nm or more) called “polishing polish” has been performed in the final step after the bonding heat treatment.
  • polishing including a machining element is performed on the SOI layer, the polishing allowance is not uniform. Therefore, the in-plane film thickness uniformity (surface) of the SOI layer achieved by implantation and peeling of hydrogen ions and the like. There arises a problem that the (inner film thickness distribution) deteriorates.
  • the planarization and damage removal of the SOI layer surface after separation is performed only by touch polishing. Even if the in-plane film thickness uniformity of the SOI layer immediately after peeling is ⁇ 1 nm, it is unavoidable that it deteriorates to ⁇ 6 nm or more after touch polishing.
  • a flattening process for improving the surface roughness by performing a high-temperature heat treatment instead of the touch polish has been performed.
  • a bonded wafer after peeling a bond wafer is subjected to a heat treatment in an atmosphere of an inert gas, hydrogen gas, or a mixed gas thereof, and then thermal oxidation is performed to heat the thin film surface. It is described that the thickness of the thin film is reduced by forming an oxide film and removing the thermal oxide film (that is, sacrificial oxidation treatment).
  • the bonded wafer after peeling is subjected to a heat treatment in an atmosphere of an inert gas, hydrogen gas, or a mixed gas thereof, and then the surface of the thin film is polished with a machining allowance of 70 nm or less. Thereafter, it is also described that the thickness of the thin film is reduced by performing a sacrificial oxidation treatment.
  • an SOI wafer for a high frequency device using a substrate having a high resistivity as a base wafer is an example.
  • oxygen atoms contained in the substrate serve as donors and change the resistivity.
  • a substrate having a low oxygen concentration for example, 10 ppma or less.
  • Such a substrate having a low oxygen concentration has a slip resistance during heat treatment as compared with a substrate having a normal oxygen concentration. It is known to decline.
  • the in-plane film thickness uniformity of the SOI layer is inevitably deteriorated.
  • the quality that determines the machining allowance is a high density of LPD caused by peeling marks observed on the peeling surface (when the wafer surface is observed with an optical surface inspection device, it is densely packed in a crescent shape around the wafer. Whether or not the observed LPD) is removed. A removal allowance of 100 nm or more is necessary to eliminate the denseness of LPD due to the peeling marks, but CMP is characterized in that the in-plane film thickness distribution of the SOI layer tends to deteriorate when the allowance is increased.
  • the unit of oxygen concentration was calculated using the conversion coefficient of JEIDA (abbreviation of Japan Electronics Industry Promotion Association. Currently renamed JEITA (Japan Electronics and Information Technology Industries Association)). The value is used.
  • the present invention has been made in view of the above problems, and in the case of manufacturing a bonded wafer using a high resistivity substrate as a base wafer in order to manufacture a bonded wafer, particularly an SOI wafer for a high frequency device. Even so, a method for producing a bonded wafer capable of making both the in-plane film thickness uniformity and the surface roughness of the thin film of the bonded wafer excellent and capable of producing a dense LPD and no slip dislocation is provided. The purpose is to do.
  • an ion implantation layer is formed inside a wafer by ion-implanting at least one gas ion of hydrogen ions and rare gas ions from the surface of the bond wafer.
  • a sacrificial oxidation process is performed on the bonded wafer after the RTA process to reduce the thickness of the thin film. , Then, to the surface of the thin film, to provide a method of manufacturing a bonded wafer and performing CMP machining allowances 30 ⁇ 80 nm.
  • RTA treatment, sacrificial oxidation treatment, and CMP are performed in this order on the bonded wafer after the wafer is peeled off in this order, and the in-plane film thickness uniformity is obtained by taking the removal allowance within the above range.
  • LPD congestion and slip dislocation can be prevented while suppressing deterioration of surface roughness.
  • the temperature in the RTA treatment By setting the temperature in the RTA treatment to 1100 ° C. or higher, migration of atoms on the wafer surface (for example, silicon atoms in the case of a silicon wafer) can be effectively generated and flattened, and the surface roughness is remarkably improved. can do. For this reason, it is possible to obtain a sufficiently excellent surface roughness even with a small machining allowance in the subsequent CMP. Moreover, generation
  • the machining allowance in CMP 80 nm or less it is possible to prevent the in-plane film thickness uniformity of the thin film from deteriorating while improving the surface roughness.
  • the machining allowance is set to 30 nm or more in the CMP after the RTA treatment and the sacrificial oxidation treatment, it is possible to remove the denseness of LPD caused by the peeling marks and to obtain an excellent surface roughness.
  • This pit is a pit having a diameter of 0.5 to several ⁇ m and a depth of several nm measured by observation of 30 ⁇ m square by AFM.
  • the cavities are taken into the sacrificial oxide film during the sacrificial oxidation or removed or left as pits immediately after the sacrificial oxidation process. Even if it is, it can be removed by CMP, which is the next step, so that pits can be prevented from remaining.
  • the temperature of the RTA treatment is less than 1200 ° C.
  • the thermal oxidation temperature in the sacrificial oxidation treatment can be 900 ° C. or higher and 1000 ° C. or lower, and the sacrificial oxide film thickness can be 100 nm or higher and 300 nm or lower.
  • the thermal oxidation temperature in the sacrificial oxidation treatment By reducing the thermal oxidation temperature in the sacrificial oxidation treatment to 900 ° C. or higher, or by setting the sacrificial oxide film thickness to 300 nm or less, it is possible to suppress a decrease in throughput.
  • the thermal oxidation temperature By setting the thermal oxidation temperature to 1000 ° C. or lower, it is possible to further suppress the occurrence of OSF (oxidation induced stacking fault) due to damage remaining on the surface of the thin film after the RTA treatment. Further, by making the sacrificial oxide film thickness 100 nm or more, it is possible to more reliably prevent the pits from remaining.
  • a silicon single crystal wafer can be used as the bond wafer and the base wafer, and a wafer having a resistivity of 100 ⁇ cm or more and an oxygen concentration of 10 ppma or less can be used as the base wafer.
  • the present invention even when a silicon single crystal wafer as described above is used as a base wafer or the like, the occurrence of slip dislocation can be prevented in the RTA process, there is no denseness of LPD, and high in-plane film thickness uniformity. And good surface roughness can be obtained. As a result, it is possible to provide an SOI wafer for a high-frequency device, which is in high demand in recent years, with excellent quality.
  • both the in-plane film thickness uniformity and the surface roughness of the thin film of the bonded wafer are excellent, and a bonded wafer free from dense LPD and slip dislocation can be produced. it can. Furthermore, a bonded wafer in which no pits observed by AFM as in the past can be obtained.
  • FIG. 1 is a flowchart showing an example of a method for producing a bonded wafer according to the present invention.
  • an SOI wafer is manufactured by using a silicon single crystal wafer as a bond wafer and a base wafer and bonding them together via an oxide film formed on the surface of the bond wafer will be described, but it is naturally limited to this. It is not a thing.
  • two wafers may be bonded directly without using an oxide film. Even in such a case, the same effects as those of the present invention can be obtained as in the case of bonding with an oxide film.
  • the wafer to be bonded can be not only a silicon single crystal wafer but also a compound semiconductor substrate or a quartz substrate.
  • the method for producing a bonded wafer according to the present invention mainly comprises preparation of an SOI wafer by ion implantation delamination (step 1), RTA treatment (step 2), sacrificial oxidation treatment (step 3), and CMP (step 4). ing.
  • steps 1 preparation of an SOI wafer by ion implantation delamination
  • step 2 preparation of an SOI wafer by ion implantation delamination
  • step 3 sacrificial oxidation treatment
  • CMP step 4
  • Step 1 Preparation of SOI wafer by ion implantation separation method
  • a bonded SOI wafer by an ion implantation separation method is prepared. That is, an SOI wafer is manufactured according to the procedure shown in FIG.
  • the procedure in this step can be performed, for example, in the same manner as in the past.
  • the procedure (a) is to prepare two silicon mirror wafers, and a base wafer 1 serving as a support substrate and a bond wafer 2 serving as an SOI layer meeting the specifications of the device. prepare.
  • a silicon mirror wafer was produced by slicing and processing a silicon single crystal ingot produced by the Czochralski method. In this way, a bond wafer and a base wafer were prepared.
  • the diameter is not particularly limited, but can be, for example, 300 mm or more.
  • a base wafer having a high resistivity and a low oxygen concentration can be used.
  • the high resistivity may be 100 ⁇ cm or more, particularly 1000 ⁇ cm or more.
  • the upper limit of a resistivity is not specifically limited, For example, it can be 30000 ohm-cm or less.
  • the oxygen concentration can be, for example, 10 ppma or less. With such a low oxygen concentration, it can be avoided that oxygen atoms contained in the wafer become donors and the resistivity is varied.
  • the flattening heat treatment performed in the present invention is an RTA with a short heat treatment time as described later. Further, since the heat treatment temperature is 1250 ° C. or lower, the occurrence of slip dislocation can be prevented. For this reason, this invention is suitable for manufacture of the SOI wafer for the above high frequency devices.
  • step (b) at least one of the wafers, here, the bond wafer 2 is thermally oxidized to form an oxide film 3 (which will later become a buried oxide film).
  • step (c) at least one kind of gas ion of hydrogen ion or rare gas ion, here hydrogen ion, is implanted into one surface of the bond wafer 2 having the oxide film 3 formed on the surface, and the average penetration depth of the ions In FIG. 2, a microbubble layer (ion implantation layer) 4 parallel to the surface is formed.
  • the ion implantation conditions here are not particularly limited. The implantation energy, the implantation dose, and the like can be appropriately determined depending on the desired thickness of the thin film (SOI layer) obtained by subsequent peeling of the bond wafer.
  • step (d) the base wafer 1 is overlapped and adhered to the hydrogen ion implantation surface of the bond wafer 2 into which hydrogen ions have been implanted through the oxide film 3.
  • the wafers are bonded to each other without using an adhesive or the like by bringing the surfaces of the two wafers into contact with each other in a clean atmosphere at room temperature.
  • the bond wafer is peeled off with the encapsulating layer 4 as a boundary to separate the peeled wafer 5 and the SOI wafer 6 (SOI layer (thin film) 7 + embedded oxide film 3 + base wafer 1).
  • the separation wafer 5 and the SOI wafer 6 are separated by rearrangement of crystals and aggregation of bubbles in the encapsulating layer.
  • the damaged layer 8 remains on the SOI layer 7 on the surface of the SOI wafer that has been peeled off.
  • an SOI wafer can be prepared by an ion implantation separation method.
  • RTA treatment Next, the RTA process is performed on the SOI wafer prepared in step 1.
  • a lamp heating type single wafer heat treatment furnace capable of performing rapid heating and rapid cooling at a temperature rising rate of, for example, 10 ° C./sec or more can be used.
  • a so-called epitaxial growth furnace capable of performing even epitaxial growth can be used.
  • an apparatus as described above it is performed in an atmosphere containing hydrogen gas (for example, in a mixed atmosphere of 100% hydrogen gas or hydrogen gas and Ar gas). Under such an atmosphere, by performing heat treatment for a short time at a high temperature, migration rearrangement of silicon atoms on the surface of the SOI layer is promoted (migration). As a result, the microroughness on the surface of the SOI layer is planarized by the movement rearrangement of surface atoms, and the surface roughness of the wafer can be remarkably improved.
  • hydrogen gas for example, in a mixed atmosphere of 100% hydrogen gas or hydrogen gas and Ar gas.
  • the occurrence of slip dislocation can be suppressed by a short heat treatment called RTA treatment.
  • the heat treatment time may be a short time, and may be, for example, about several seconds to 60 seconds.
  • production of slip dislocation can be prevented by setting heat processing temperature as 1250 degrees C or less. Further, the temperature is preferably less than 1200 ° C. By making the temperature lower than 1200 ° C., it is possible to more reliably prevent the occurrence of slip dislocation. On the other hand, when the temperature is set to 1100 ° C. or higher, migration of wafer surface atoms can be effectively performed. By such an RTA treatment, a damaged layer present on the surface of the SOI layer after peeling can be removed and the surface roughness can be improved.
  • sacrificial oxidation treatment is performed. After thermal oxidation is performed in an oxidizing atmosphere to form a thermal oxide film on the surface of the SOI layer, the thermal oxide film is removed with an HF aqueous solution or the like to reduce the thickness of the SOI layer. Thermal oxidation conditions (thermal oxidation temperature, thermal oxidation time, sacrificial oxide film thickness, etc.) can be appropriately determined according to the desired SOI layer film thickness.
  • the thermal oxidation temperature By setting the thermal oxidation temperature to, for example, 900 ° C. or higher, the growth rate of the thermal oxide film can be increased and the reduction in throughput can be suppressed. Further, by setting the temperature to 1000 ° C. or lower, generation of OSF due to damage remaining on the surface of the thin film after the RTA treatment can be further suppressed. More preferably, it can be set to 950 ° C. or lower.
  • the sacrificial oxide film thickness to, for example, 300 nm or less, it is possible to prevent the sacrificial oxidation time from becoming too long and suppress a decrease in throughput.
  • the thickness to 100 nm or more, the cavity below the surface formed by the RTA process in the previous process can be more reliably taken into the sacrificial oxide film and removed, and it is prevented from remaining as a pit after the sacrificial oxidation process. Can do.
  • Step 4 CMP
  • polishing can be performed by the same procedure as in the prior art except for the machining allowance.
  • the polishing allowance is 30 nm or more. With such a allowance, the congestion of LPD can be removed. Further, it is possible to surely remove the pits that are left behind by the sacrificial oxidation treatment in the previous step.
  • the machining allowance is 80 nm or less. As described above, when the CMP is performed, the surface roughness is improved, but when the machining allowance is increased, the in-plane film thickness uniformity of the SOI layer tends to deteriorate. Therefore, by setting the upper limit of the machining allowance to 80 nm, excellent in-plane film thickness uniformity can be maintained while improving the surface roughness.
  • FIG. 3 shows the relationship between the machining allowance in CMP and the in-plane film thickness distribution of the SOI layer in an experiment in which the SOI layer of the SOI wafer prepared by the ion implantation delamination method was subjected to CMP while changing the machining allowance. It is a thing.
  • a silicon single crystal wafer having a diameter of 300 mm is used as a bond wafer and a base wafer, a thermal oxide film is formed on the surface of the bond wafer, hydrogen ions are implanted through the thermal oxide film, and bonded to the base wafer, followed by a peeling heat treatment. Was added and peeled to produce a bonded SOI wafer.
  • the in-plane film thickness distribution of the SOI layer immediately after peeling was ⁇ 1 nm.
  • FIG. 3 shows that in order to make the in-plane film thickness distribution in an excellent range ( ⁇ 5 nm or less), it is necessary to reduce the machining allowance for CMP to 80 nm or less. Based on such experiments, the inventors set the machining allowance in the present invention to 80 nm or less as described above.
  • FIG. 4 shows the relationship between the allowance for CMP and the denseness of LPD.
  • a crescent-type LPD cluster remains slightly even after polishing 100 nm. It was. Then, the denseness of LPD disappeared by performing 120 nm polishing.
  • the crescent-type LPD can be prevented from being concentrated in the CMP process with a smaller machining allowance (30 nm or more) than the above-described experiment through the RTA process and the sacrificial oxidation process.
  • RTA treatment, sacrificial oxidation treatment, and CMP polishing under the above conditions are performed in this order on the peeled SOI wafer in this order, so that slip dislocation does not occur and LPD is also concentrated.
  • AFM pits can also be removed.
  • Example 1 A bonded SOI wafer in which the surface roughness of the SOI layer and the in-plane film thickness uniformity (the target here is ⁇ 5 nm or less) is good, and there is no dense LPD, slip dislocation, and AFM pits is manufactured.
  • a silicon single crystal wafer by a Czochralski method having a diameter of 300 mm, a crystal orientation ⁇ 100>, a p-type of 1000 ⁇ cm, and an oxygen concentration of 8 ppma was prepared.
  • Bond wafers have a resistivity (p-type 10 ⁇ ⁇ cm), an oxygen concentration of 12 ppma, crystal orientation ⁇ 100>, and a Czochralski with a diameter of 300 mm processed from crystals that do not contain COP (NPC crystals).
  • a silicon single crystal wafer was prepared by the method.
  • a thermal oxide film to be a buried oxide film is formed with a thickness of 150 nm on the bond wafer, and the ion implantation conditions of hydrogen ions implanted through the oxide film are as follows: implantation energy is 50 keV and implantation dose is 6 ⁇ 10 16 / cm 2. It was. These wafers were bonded together, followed by peeling heat treatment at 500 ° C. for 30 minutes to peel off the ion-implanted layer, thereby forming a bonded SOI wafer.
  • RTA treatment was performed in an atmosphere containing hydrogen gas.
  • a rapid heating / rapid cooling apparatus was used, and the conditions were set at 1200 ° C. for 30 seconds under a hydrogen-containing atmosphere (hydrogen gas concentration 20%, Ar gas concentration 80%).
  • a sacrificial oxidation treatment a sacrificial oxide film having a thickness of 200 nm was formed at 900 ° C. and removed.
  • CMP was performed for a machining allowance of 60 nm.
  • Table 1 summarizes the evaluation results and manufacturing conditions. Examples 1 to 6 described later are also summarized in Table 1. Note that Comparative Example 1-7 described later is summarized in Table 2.
  • Example 1 when the SOI surface of the wafer was first observed by AFM, the 10 ⁇ 10 ⁇ m square roughness (RMS) was 0.119 nm, and no pits were generated. Moreover, the SOI layer in-plane film thickness uniformity was ⁇ 4.5 nm, which could be suppressed to a target of ⁇ 5.0 nm or less. LPD compaction and slip dislocations were not observed. As described above, according to the manufacturing method of the present invention, it was possible to obtain a high-quality SOI wafer having excellent surface roughness and SOI layer in-plane film thickness uniformity, and free from LPD density, slip dislocation, and AFM pits.
  • Example 2-6 Except that the RTA treatment conditions, sacrificial oxidation conditions, and CMP conditions were changed as shown in Table 1, an SOI wafer was produced under the same conditions as in Example 1, and the same evaluation as in Example 1 was performed (surface roughness, In-plane film thickness uniformity, presence / absence of LPD density, presence / absence of pits, presence / absence of slip dislocation). As shown in Table 1, all of Examples 2-6 were produced by the production method of the present invention, and all of them were surface roughness, in-plane film thickness uniformity, LPD density, slip dislocation, and AFM pits. It can be seen that excellent results are obtained regarding the presence or absence.
  • Example 1 A bonded SOI wafer that had been subjected to the peeling heat treatment under the same conditions as in Example 1 was produced. Thereafter, a sacrificial oxide film having a thickness of 200 nm was formed and removed at 900 ° C. without sacrificing the RTA process. Thereafter, CMP with a machining allowance of 120 nm was performed, and the SOI layer was evaluated.
  • the 10 ⁇ 10 ⁇ m roughness (RMS) of this wafer by AFM was 0.113 nm, and no pits were generated, but because the allowance for CMP exceeded 120 nm and was 120 nm, it was large.
  • the thickness uniformity was ⁇ 6.5 nm, and the target ⁇ 5.0 nm could not be satisfied.
  • Example 2 A bonded SOI wafer was prepared which was subjected to the heat treatment for peeling off under the same conditions as in Example 1. Thereafter, RTA treatment was performed under the same conditions as in Example 1, and then CMP was performed with a machining allowance of 100 nm. Thereafter, sacrificial oxidation treatment was performed under the same conditions as in Example 1, and the SOI layer was evaluated.
  • Example 3 A bonded SOI wafer was prepared which was subjected to the heat treatment for peeling off under the same conditions as in Example 1. Thereafter, RTA treatment was performed under the same conditions as in Example 3, and then CMP was performed with a stock removal of 80 nm. Thereafter, sacrificial oxidation treatment was performed under the same conditions as in Example 3 to evaluate the SOI layer.
  • the in-plane film thickness uniformity of the SOI layer was ⁇ 4.5 nm, which met the target ⁇ 5.0 nm, but both LPD density and pits were observed.
  • Example 4 A bonded SOI wafer was prepared which was subjected to the heat treatment for peeling off under the same conditions as in Example 1. Thereafter, a flattening process was performed by a high-temperature and long-time heat treatment (Ar gas 100% atmosphere, 1200 ° C., 1 hour, batch heat treatment) using a heater-heated heat treatment furnace instead of the RTA treatment. Then, sacrificial oxidation treatment was performed under the same conditions as in Example 1. CMP was not performed. Then, the SOI layer was evaluated.
  • a high-temperature and long-time heat treatment Ar gas 100% atmosphere, 1200 ° C., 1 hour, batch heat treatment
  • CMP sacrificial oxidation treatment
  • the in-plane film thickness uniformity of the SOI layer is ⁇ 2.0 nm, but the surface roughness is 0.325 nm, which is much higher than that of the example. It was inferior.
  • neither dense LPD nor pits were observed, but slip dislocation occurred due to the effect of heat treatment for a long time at a high temperature.
  • Example 5 An SOI wafer was fabricated under the same conditions as in Example 1 except that the heat treatment temperature was changed to 1300 ° C. as RTA treatment conditions, and the same evaluation as in Example 1 was performed.
  • Example 6 An SOI wafer was fabricated under the same conditions as in Example 1 except that the heat treatment temperature was changed to 1000 ° C. as the RTA treatment conditions, and the same evaluation as in Example 1 was performed.
  • Example 1-6 As a result, no slip dislocation was observed, but the surface roughness was not sufficiently improved as compared with Example 1-6.
  • the machining allowance of CMP was required to be 95 nm.
  • the in-plane film thickness uniformity exceeded the target ⁇ 5.0 nm.
  • Example 7 An SOI wafer was fabricated under the same conditions as in Example 1 except that the machining allowance was changed to 20 nm as the CMP condition, and the same evaluation as in Example 1 was performed.
  • Example 1-6 As a result, a high density of LPD was observed. Further, the improvement of the surface roughness was insufficient as compared with Example 1-6.
  • Example 8 An SOI wafer was fabricated under the same conditions as in Example 1 except that the machining allowance was changed to 90 nm as the CMP condition, and the same evaluation as in Example 1 was performed.
  • the in-plane film thickness uniformity of the SOI layer was ⁇ 5.8 nm, and the target ⁇ 5.0 nm could not be satisfied.
  • the present invention is not limited to the above embodiment.
  • the above-described embodiment is an exemplification, and the present invention has substantially the same configuration as the technical idea described in the claims of the present invention, and any device that exhibits the same function and effect is the present invention. It is included in the technical scope of the invention.

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Power Engineering (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • High Energy & Nuclear Physics (AREA)
  • Manufacturing & Machinery (AREA)
  • Health & Medical Sciences (AREA)
  • Toxicology (AREA)
  • Element Separation (AREA)

Abstract

 本発明は、ボンドウェーハの表面から水素イオン等のガスイオンをイオン注入してウェーハ内部にイオン注入層を形成し、ボンドウェーハのイオン注入した表面とベースウェーハの表面とを直接あるいは絶縁膜を介して貼り合わせ、イオン注入層でボンドウェーハを剥離させて薄膜を有する貼り合わせウェーハを作製し、水素ガス含有雰囲気下でRTA処理を行って薄膜の表面を平坦化する貼り合わせウェーハの製造方法において、RTA処理を1100℃以上1250℃以下の温度で行い、犠牲酸化処理を行った後、薄膜の表面に対し、取り代30~80nmのCMPを行う貼り合わせウェーハの製造方法を提供する。これにより、貼り合わせウェーハの薄膜の面内膜厚均一性及び表面粗さを共に優れたものとし、LPDの密集及びスリップ転位のないものを作ることができる貼り合わせウェーハの製造方法が提供される。

Description

貼り合わせウェーハの製造方法
 本発明は、イオン注入剥離法を用いた貼り合わせウェーハの製造方法に関し、特には、水素イオン等を注入したボンドウェーハを支持基板となるベースウェーハと貼り合わせた後に剥離して貼り合わせウェーハを製造する方法に関する。
 例えばSOI(Silicon On Insulator)ウェーハの製造方法、特に先端集積回路の高性能化を可能とする薄膜SOIウェーハの製造方法として、イオン注入したウェーハを接合後に剥離してSOIウェーハを製造する方法(イオン注入剥離法:スマートカット法(登録商標)とも呼ばれる技術)が注目されている。
 このイオン注入剥離法は、二枚のシリコンウェーハの内、少なくとも一方に酸化膜を形成すると共に、一方のシリコンウェーハ(ボンドウェーハ)の上面から水素イオンや希ガスイオン等のガスイオンを注入し、該ウェーハ内部に微小気泡層(封入層又はイオン注入層とも言う)を形成させた後、該イオンを注入した方の面を、酸化膜を介して他方のシリコンウェーハ(ベースウェーハ)と密着させ、その後熱処理(剥離熱処理)を加えて微小気泡層を劈開面として一方のウェーハ(ボンドウェーハ)を薄膜状に剥離してSOIウェーハとする技術(特許文献1参照)である。必要に応じて、さらに熱処理(結合熱処理)を加えて強固に結合したりもする。この段階では、劈開面(剥離面)がSOI層の表面となり、SOI膜厚が薄くてかつ均一性も高いSOIウェーハが比較的容易に得られている。
 しかし、剥離後のSOIウェーハ表面にはイオン注入によるダメージ層が存在し、また、表面粗さが通常のシリコンウェーハの鏡面に比べて大きなものとなっている。したがって、イオン注入剥離法では、このようなダメージ層と表面粗さを除去することが必要になる。
 従来、このダメージ層等を除去するために、結合熱処理後の最終工程において、タッチポリッシュと呼ばれる研磨しろの極めて少ない鏡面研磨(取り代:100nm程度、或いはそれ以上)が行われていた。ところが、SOI層に機械加工的要素を含む研磨をしてしまうと、研磨の取り代が均一でないために、水素イオンなどの注入と剥離によって達成されたSOI層の面内膜厚均一性(面内膜厚分布)が悪化してしまうという問題が生じる。
 具体的には、例えば直径300mmのシリコン単結晶ウェーハを用いて貼り合わせSOIウェーハをイオン注入剥離法で作製する場合、剥離後のSOI層表面の平坦化・ダメージ除去をタッチポリッシュのみで行うと、剥離直後のSOI層の面内膜厚均一性が±1nmであったとしても、タッチポリッシュ後には±6nm以上に悪化してしまうことが避けられない。
 このような問題点を解決する方法として、前記タッチポリッシュの代わりに高温熱処理を行って表面粗さを改善する平坦化処理が行われるようになってきている。
 例えば、特許文献2では、ボンドウェーハを剥離した後の貼り合わせウェーハに、不活性ガス、水素ガス、あるいはこれらの混合ガス雰囲気下で熱処理を施し、その後、熱酸化を行って薄膜の表面に熱酸化膜を形成し、該熱酸化膜を除去すること(すなわち、犠牲酸化処理)により薄膜の厚さを減ずることが記載されている。
 さらに別の方法として、剥離した後の貼り合わせウェーハに、不活性ガス、水素ガス、あるいはこれらの混合ガス雰囲気下での熱処理を施した後、前記薄膜の表面を70nm以下の取り代で研磨し、その後、犠牲酸化処理を行うことより薄膜の厚さを減ずることも記載されている。
特開平5-211128号公報 国際公開第WO2003/009386号
 一方、近年はより高速(高周波)で低消費電力の通信技術が求められている。そのため、それに対応するためのデバイス、更にその基板であるSOIウェーハに様々な要求がある。具体的には、高抵抗率を有する基板をベースウェーハに使用する高周波デバイス用のSOIウェーハがその一例である。
 高抵抗率のシリコン単結晶基板をベースウェーハとして使用する際、基板中に含まれる酸素原子がドナーとなり抵抗率を変動させてしまう。それを回避するためには、低酸素濃度(例えば10ppma以下)の基板を用いる必要があるが、このような低酸素濃度の基板は、通常の酸素濃度のものに比べて熱処理時のスリップ耐性が低下することが知られている。
 従って、剥離面の平坦化熱処理として、特許文献2に記載された高温・長時間の熱処理を行うとスリップ転位が発生するという問題が生じてしまう。
 その一方で、高抵抗率を有する基板をベースウェーハに使用する場合でも、作製されるSOIウェーハのSOI層には高い面内膜厚均一性や良好な表面粗さが求められることは言うまでもない。
 しかしながら、表面粗さを小さくする平坦化処理である高温アニールを行えばスリップの発生が避けられず、スリップの発生を避けるために平坦化処理としてCMP(化学的機械研磨:Chemical Mechanical Polishing)を用いれば、SOI層の面内膜厚均一性が悪化することは避けられない。
 特にCMPを行う場合、その取り代を決める品質は、剥離面に観察される剥離痕起因のLPDの密集(光学式表面検査装置でウェーハ表面を観察した際にウェーハの周辺部に三日月状に密集して観察されるLPD)が除去されるか否かである。その剥離痕起因のLPDの密集を無くすため100nm以上の取り代が必要になるが、CMPは取り代を大きくするとSOI層の面内膜厚分布が悪化する傾向があるのが特徴である。
 尚、本明細書では、酸素濃度の単位はJEIDA(社団法人日本電子工業振興会の略称。現在はJEITA(社団法人電子情報技術産業協会)に改称された。)の換算係数を用いて算出した値を用いている。
 本発明は、上記問題点に鑑みてなされたものであって、貼り合わせウェーハ、特には高周波デバイス用SOIウェーハを作製するために高抵抗率基板をベースウェーハに用いた貼り合わせウェーハを製造する場合であっても、貼り合わせウェーハの薄膜の面内膜厚均一性及び表面粗さを共に優れたものとし、LPDの密集及びスリップ転位のないものを作ることができる貼り合わせウェーハの製造方法を提供することを目的とする。
 上記目的を達成するために、本発明は、ボンドウェーハの表面から水素イオン、希ガスイオンの少なくとも一種類のガスイオンをイオン注入してウェーハ内部にイオン注入層を形成し、前記ボンドウェーハのイオン注入した表面とベースウェーハの表面とを直接あるいは絶縁膜を介して貼り合わせた後、前記イオン注入層でボンドウェーハを剥離させることにより、前記ベースウェーハ上に薄膜を有する貼り合わせウェーハを作製し、該貼り合わせウェーハに対し、水素ガス含有雰囲気下でRTA処理を行うことによって前記薄膜の表面を平坦化する貼り合わせウェーハの製造方法において、前記RTA処理を1100℃以上1250℃以下の温度で行い、該RTA処理後の前記貼り合わせウェーハに犠牲酸化処理を行って前記薄膜を減厚し、その後、前記薄膜の表面に対し、取り代30~80nmのCMPを行うことを特徴とする貼り合わせウェーハの製造方法を提供する。
 このように、剥離面の平坦化熱処理として、従来のような高温長時間の熱処理ではなく、短時間の水素ガス含有雰囲気下でのRTA処理(以下、単にRTA処理ともいう)を導入する事でスリップ転位の発生を抑制することができる。その後、比較的少ない取り代によるCMP(Chemical Mechanical Polishing)によって、LPDの密集を除去し、かつ表面粗さを改善することができる。さらには、そのCMPを行ってもSOI層面内膜厚均一性の劣化を抑制できる。
 すなわち、ウェーハ剥離後の貼り合わせウェーハに対して、上記条件でのRTA処理、犠牲酸化処理、CMPをこの順序で行い、上記範囲での取り代のCMPとすることにより、面内膜厚均一性や表面粗さの劣化を抑制しつつ、LPDの密集やスリップ転位も防ぐことができる。
 RTA処理での温度を1100℃以上とすることで、ウェーハ表面の原子(例えばシリコンウェーハであればシリコン原子)のマイグレーションを効果的に発生させて平坦化させることができ、表面粗さを著しく改善することができる。このため、後工程のCMPで少ない取り代でも十分に優れた表面粗さを得ることができる。
 また、1250℃以下とすることで、スリップ転位の発生を防ぐことができる。
 また、CMPでの取り代を80nm以下とすることで、表面粗さを改善しつつ、薄膜の面内膜厚均一性が劣化するのを防止することができる。
 一方、RTA処理、犠牲酸化処理を施した後のCMPにおいて取り代を30nm以上とすることで、剥離痕起因のLPDの密集を除去することができ、優れた表面粗さを得ることができる。
 また、剥離面のようにミクロな表面粗さを有する面に水素ガス含有雰囲気下でRTA処理を行うと、表面原子のリフローが発生して表面の平坦化が行われる。その際、表面粗さの縦横の比(凹凸の大きさと周期の比)によっては、表面下部に空洞が形成される場合がある。
 ここで従来法(例えば特許文献2)のように、水素ガス含有雰囲気でのRTA処理、CMP、犠牲酸化の順序で行う場合、上記空洞を起因として、新たな技術課題(AFM(Atom Force Microscope)で観察されるピット(以下、AFMピットともいう)の残留)が発生してしまうことが判明した。すなわち、特許文献1のようにRTA直後の平坦化工程がCMPである場合、研磨の取り代によっては、その空洞がピット(窪み)として残る場合がある。このピットは、次工程の犠牲酸化処理を行ってもほぼそのままの形状が維持されるため、犠牲酸化処理終了後にピットが残留してしまう。
 このピットは、AFMによる30μm角の観察で測定される、直径0.5~数μm、深さ数nmのピットである。
 一方で本発明においては、RTA処理直後の工程として犠牲酸化処理を行うので、犠牲酸化時に上記空洞が犠牲酸化膜に取り込まれて除去されるか、或いは、犠牲酸化処理直後にピットとして表面に残っていたとしても、次工程であるCMPによって除去することができるためピットの残留を抑制することができる。
 このとき、前記RTA処理の温度を1200℃未満とすることが好ましい。
 このようにすることで、より確実に、スリップ転位が発生するのを防止することができる。
 前記犠牲酸化処理における熱酸化温度を900℃以上1000℃以下とし、形成する犠牲酸化膜厚を100nm以上300nm以下とすることができる。
 犠牲酸化処理における熱酸化温度を900℃以上としたり、犠牲酸化膜厚を300nm以下とすることによって、スループットの低下を抑制することができる。
 また、熱酸化温度を1000℃以下とすることによって、RTA処理後に薄膜の表面に残留するダメージに起因したOSF(酸化誘起積層欠陥)の発生をより一層抑制することができる。
 また、犠牲酸化膜厚を100nm以上とすることによって、上記ピットの残留をより確実に防止することができる。
 また、前記ボンドウェーハ及び前記ベースウェーハとしてシリコン単結晶ウェーハを用い、かつ、該ベースウェーハとして抵抗率が100Ωcm以上で、酸素濃度が10ppma以下のウェーハを用いることができる。
 本発明では、ベースウェーハ等に上記のようなシリコン単結晶ウェーハを用いても、RTA処理においてスリップ転位の発生が生じるのを防ぐことができ、LPDの密集もなく、高い面内膜厚均一性や良好な表面粗さを得ることができる。ひいては、近年需要が高い高周波デバイス用のSOIウェーハを優れた品質で提供することができる。
 以上のように、本発明によれば、貼り合わせウェーハの薄膜の面内膜厚均一性、表面粗さを共に優れたものとし、LPDの密集及びスリップ転位のない貼り合わせウェーハを製造することができる。さらには、従来のようなAFMで観察されるピットが残留していない貼り合わせウェーハを得られる。
本発明の貼り合わせウェーハの製造方法の一例を示すフロー図である。 イオン注入剥離法によるSOIウェーハの製造手順の一例を示す説明図である。 CMPにおける取り代とSOI層の面内膜厚分布との関係性を示すグラフである。 CMPの取り代とLPDの密集の関係性を示すグラフである。
 以下、本発明について、実施態様の一例として、図を参照しながら詳細に説明するが、本発明はこれに限定されるものではない。
 図1は、本発明の貼り合わせウェーハの製造方法の一例を示すフロー図である。
 なお、ここではボンドウェーハおよびベースウェーハとしてシリコン単結晶ウェーハを用い、ボンドウェーハの表面に形成した酸化膜を介して貼り合わせてSOIウェーハを製造する例について説明するが、当然、これに限定されるものではない。例えば、2枚のウェーハを、酸化膜を介することなく直接貼り合わせても良い。このような場合であっても、酸化膜を介して貼り合わせたときと同様の本発明の効果を奏することができる。また、貼り合わすウェーハも、シリコン単結晶ウェーハのみならず、化合物半導体基板や石英基板等とすることもできる。
 本発明の貼り合わせウェーハの製造方法は、主に、イオン注入剥離法によるSOIウェーハの準備(工程1)、RTA処理(工程2)、犠牲酸化処理(工程3)、CMP(工程4)からなっている。
 前述したように従来法では、面内膜厚均一性と表面粗さの両方が優れたものとすることができなかった。また、従来のようにSOIウェーハを準備してRTA処理を施した後、CMPを行ってから犠牲酸化処理を施していた。しかしながら、この順番ではAFMピットが残留してしまう。またAFMピットを完全に除去しようと、例えばCMPでの取り代を大きくするとSOI層の面内膜厚均一性が劣化してしまう。
 一方、本発明の製造方法での工程順・条件で行えば、AFMピットが残留することもなく、また、SOI層の面内膜厚分布・表面粗さの双方を小さくすることができ、LPDの密集もスリップもないSOIウェーハを得ることができる。
 以下、各工程について説明する。
 (工程1:イオン注入剥離法によるSOIウェーハの準備)
 まず、イオン注入剥離法による貼り合わせSOIウェーハを準備する。すなわち、図2に示すような手順でSOIウェーハを製造する。この工程での手順は例えば従来と同様にして行うことができる。
 図2のイオン注入剥離法において、手順(a)は、2枚のシリコン鏡面ウェーハを準備するものであり、デバイスの仕様に合った支持基板となるベースウェーハ1とSOI層となるボンドウェーハ2を準備する。
 ここでは、チョクラルスキー法により作製されたシリコン単結晶インゴットをスライスして、これを加工することによってシリコン鏡面ウェーハを作製した。このようにしてボンドウェーハおよびベースウェーハを準備した。直径は特に限定されないが、例えば300mm、あるいはそれ以上のサイズのものとすることができる。
 なお、近年の高周波デバイス用のSOIウェーハの需要から、特にベースウェーハについて、高抵抗率で低酸素濃度のものを用いることができる。
 例えばこの高抵抗率のものとしては100Ωcm以上、特には1000Ωcm以上のものとすることができる。抵抗率の上限は特に限定されないが、例えば30000Ωcm以下とすることができる。
 また酸素濃度については、例えば10ppma以下のものとすることができる。このような低酸素濃度のものであれば、ウェーハ中に含まれる酸素原子がドナーとなり抵抗率を変動させてしまうことを回避することができる。
 なお、低酸素濃度の場合、より高い酸素濃度の場合に比べて熱処理時のスリップ耐性が低下してしまうが、本発明で行う平坦化の熱処理は、後述するように熱処理時間が短時間のRTA処理であり、しかもその熱処理温度が1250℃以下であるためスリップ転位の発生を防ぐことができる。このため、本発明は上記のような高周波デバイス用のSOIウェーハの製造に好適である。
 次に手順(b)では、そのうちの少なくとも一方のウェーハ、ここではボンドウェーハ2を熱酸化し、その表面に酸化膜3(後に、埋め込み酸化膜となる)を形成する。
 手順(c)では、表面に酸化膜3を形成したボンドウェーハ2の片面に対して水素イオン、希ガスイオンの少なくとも一種類のガスイオン、ここでは水素イオンを注入し、イオンの平均進入深さにおいて表面に平行な微小気泡層(イオン注入層)4を形成させる。
 ここでのイオン注入条件は特に限定されない。後のボンドウェーハの剥離によって得られる薄膜(SOI層)の所望の厚さ等によって、注入エネルギー、注入線量など適宜決定することができる。
 手順(d)では、水素イオンを注入したボンドウェーハ2の水素イオン注入面に、ベースウェーハ1を酸化膜3を介して重ね合せて密着させる。通常は、常温の清浄な雰囲気下で2枚のウェーハの表面同士を接触させることにより、接着剤等を用いることなくウェーハ同士が接着する。
 次に、手順(e)では、封入層4を境界としてボンドウェーハを剥離することによって、剥離ウェーハ5とSOIウェーハ6(SOI層(薄膜)7+埋め込み酸化膜3+ベースウェーハ1)に分離する。例えば不活性ガス雰囲気下で約400℃~600℃の温度で熱処理を加えれば、封入層における結晶の再配列と気泡の凝集とによって剥離ウェーハ5とSOIウェーハ6に分離される。そして、この剥離したままのSOIウェーハ表面のSOI層7には、ダメージ層8が残留する。
 以上のようにして、イオン注入剥離法により、SOIウェーハを準備することができる。
 (工程2:RTA処理)
 次に、工程1で準備したSOIウェーハにRTA処理を施す。
 本発明におけるRTA処理としては、昇温速度が、例えば10℃/sec以上の急速加熱・急速冷却を行うことが可能なランプ加熱方式の枚葉式熱処理炉を用いることができる。また、さらにエピタキシャル成長まで行うことが可能な、いわゆるエピタキシャル成長炉を用いることもできる。
 上記のような装置を用いて、水素ガスを含む雰囲気下(例えば水素ガス100%、あるいは水素ガスおよびArガスとの混合雰囲気下)にて行う。このような雰囲気のもと、高温で短時間の熱処理を施すことによって、SOI層表面のシリコン原子の移動再配列が促される(マイグレーション)。その結果、SOI層表面のマイクロラフネスは、表面原子の移動再配列により平坦化され、ウェーハの表面粗さを著しく改善することができる。
 RTA処理という短時間の熱処理とすることでスリップ転位の発生を抑制することができる。熱処理時間は短時間であればよく、例えば数秒から60秒程度とすることができる。
 また、熱処理温度について、1250℃以下とすることでスリップ転位の発生を防ぐことができる。さらには1200℃未満とするのが好ましい。1200℃未満とすることでスリップ転位が発生するのをより確実に防ぐことが可能になる。一方、1100℃以上とすることでウェーハ表面原子のマイグレーションを効果的に行うことができる。
 このようなRTA処理によって、剥離後のSOI層表面に存在するダメージ層を除去することができるとともに、表面粗さを改善することができる。
 (工程3:犠牲酸化処理)
 次に犠牲酸化処理を施す。酸化性雰囲気下にて熱酸化を行い、SOI層表面に熱酸化膜を形成した後、該熱酸化膜をHF水溶液等により除去してSOI層の膜厚を減らす。熱酸化の条件(熱酸化温度、熱酸化時間、犠牲酸化膜厚など)は、所望とするSOI層膜厚等に応じて適宜決定することができる。
 熱酸化温度を例えば900℃以上にすることによって、熱酸化膜の成長速度を速め、スループットの低下を抑制することができる。また1000℃以下にすることによって、RTA処理後に薄膜の表面に残留するダメージに起因したOSFの発生をより一層抑制することができる。より好ましくは950℃以下とすることができる。
 また犠牲酸化膜厚を例えば300nm以下とすることで、犠牲酸化時間が長くなりすぎるのを防ぎ、スループットの低下を抑制することができる。
 また、100nm以上とすることで、前工程のRTA処理で形成された表面下部の空洞をより確実に犠牲酸化膜に取り込んで除去することができ、犠牲酸化処理後にピットとして残留するのを防ぐことができる。
 (工程4:CMP)
 次にCMPを行う。例えば一般的なCMP装置を用いて、取り代以外は従来と同様の手順により研磨を行うことができる。
 研磨取り代としては30nm以上とする。このような取り代であればLPDの密集を除去することができる。また、前工程の犠牲酸化処理によって除去し損ねて残留しているピットを確実に除去することができる。
 また取り代は80nm以下とする。前述したように、CMPを施すと表面粗さが改善するものの、その取り代を大きくするとSOI層の面内膜厚均一性が悪化する傾向がある。そこで取り代の上限を80nmとすることで表面粗さを改善しつつ、優れた面内膜厚均一性を保つことができる。
 ここで図3は、イオン注入剥離法によって用意したSOIウェーハのSOI層を研磨取り代を変えてCMPを行った実験の、CMPにおける取り代とSOI層の面内膜厚分布との関係を示したものである。
(実験)
 まず、ボンドウェーハ及びベースウェーハとして直径300mmのシリコン単結晶ウェーハを用い、ボンドウェーハの表面に熱酸化膜を形成した後、その熱酸化膜を通して水素イオンを注入し、ベースウェーハと貼り合わせて剥離熱処理を加えて剥離し、貼り合わせSOIウェーハを作製した。剥離直後のSOI層の面内膜厚分布は±1nmであった。
 このSOIウェーハに様々な取り代(20~140nm)でCMPを行い、面内膜厚分布のCMP取り代依存性を調査した。
 その結果である図3より、面内膜厚分布を優れた範囲(±5nm以下)にするためには、CMPの取り代を80nm以下に抑える必要があることがわかる。
 本発明者らはこのような実験をもとにして、本発明におけるCMPの取り代を上記のように80nm以下に設定している。
 また、CMP後のSOI層表面を光学的表面検査装置(KLA-Tencor社製SP2)によってLPDの密集の有無を評価した。図4にCMPの取り代とLPDの密集の関係性を示す。図4に示すように、イオン注入剥離法によって得た剥離直後のSOIウェーハに対してRTA等を行わずにCMPを行った場合では、100nm研磨しても三日月型のLPDの密集はわずかに残っていた。そして120nm研磨を行うことによってLPDの密集は無くなった。
 なお、本発明の方法ではRTA処理、犠牲酸化処理を経て、CMP工程において上記実験よりも少ない取り代(30nm以上)で三日月型のLPDの密集をなくすことができる。
 以上のように本発明では、前述したように剥離後のSOIウェーハに対し、上記条件でのRTA処理、犠牲酸化処理、CMP研磨をこの順序で施すので、スリップ転位も生じず、LPDの密集も除去することができる上に、従来法では達成し得なかった、優れたSOI層の面内膜厚分布および表面粗さの両立を図ることができる。さらにはAFMピットも除去することができる。従来法では個々には解決できるが、他の品質を劣化させてしまう事は避けられなかったが、本発明ではこれらの品質を同時に良好なものとすることが可能である。
 以下、実施例及び比較例を示して本発明をより具体的に説明するが、本発明はこれらに限定されるものではない。
(実施例1)
 SOI層の表面粗さ、面内膜厚均一性(ここでの目標は±5nm以下とする)が良好で、LPDの密集、スリップ転位、AFMピットがいずれもない貼り合わせSOIウェーハを製造する。
 まず、ベースウェーハ用の高抵抗率低酸素濃度基板として、直径300mm、結晶方位<100>、p型で1000Ωcm、酸素濃度が8ppmaのチョクラルスキー法によるシリコン単結晶ウェーハを用意した。ボンドウェーハとしては、通常抵抗率(p型10Ω・cm)で、酸素濃度が12ppma、結晶方位<100>のもので、COPを含まない結晶(NPC結晶)から加工された直径300mmのチョクラルスキー法によるシリコン単結晶ウェーハを用意した。
 ボンドウェーハには埋め込み酸化膜となる熱酸化膜を150nmの厚さで形成し、その酸化膜を通して注入する水素イオンのイオン注入条件は、注入エネルギーを50keV、注入線量を6×1016/cmとした。
 これらのウェーハを貼り合せ、その後に500℃で30分の剥離熱処理を行うことによってイオン注入層で剥離させ、貼り合わせSOIウェーハを形成した。
 そして剥離後のSOIウェーハを洗浄した後、水素ガス含有雰囲気下にてRTA処理を行った。急速加熱・急速冷却装置を用い、条件は水素含有雰囲気(水素ガス濃度20%、Arガス濃度80%)の下、1200℃で30秒とした。
 この後、犠牲酸化処理として、900℃で200nmの膜厚の犠牲酸化膜を形成して除去した。
 その後、60nmの取り代のCMPを行った。
 このSOIウェーハの品質について評価を行った。評価結果および製造条件についてまとめたのが表1である。後述する実施例2-6についても表1にまとめた。
 なお、後述する比較例1-7については表2にまとめた。
 実施例1に関して、まずウェーハのSOI表面をAFMにより観察したところ、10×10μm角のラフネス(RMS)は0.119nmであり、ピットの発生はなかった。また、SOI層面内膜厚均一性は±4.5nmであり、目標の±5.0nm以下に抑えることができた。LPDの密集及びスリップ転位は観察されなかった。
 このように、本発明の製造方法によって、表面粗さおよびSOI層面内膜厚均一性が優れ、LPDの密集、スリップ転位、AFMピットの発生のない高品質のSOIウェーハを得ることができた。
 なお、LPDの密集に関して、先に示した実験(図4)では剥離後にCMPだけでLPDの密集を除去しようとすると120nmもの取り代が必要になる。一方で、実施例1のように、本発明であれば、RTA処理、犠牲酸化処理の後に行うCMPにおいて小さな取り代でLPDの密集の残留を完全に除去することが可能である。
(実施例2-6)
 RTA処理条件、犠牲酸化条件、CMP条件を表1の通り変更した以外は、実施例1と同一の条件で、SOIウェーハを作製し、実施例1と同一の評価を行った(表面粗さ、面内膜厚均一性、LPD密集の有無、ピットの有無、スリップ転位の有無)。
 表1に示すように、実施例2-6のいずれも本発明の製造方法で製造したものであり、いずれも表面粗さ、面内膜厚均一性、LPDの密集、スリップ転位、AFMピットの有無に関して優れた結果が得られていることが分かる。
(比較例1)
 実施例1と同一条件で剥離熱処理まで行った貼り合わせSOIウェーハを作製した。
 その後、RTA処理は行わずに、犠牲酸化処理として900℃で200nmの犠牲酸化膜を形成して除去した。
 その後、取り代120nmのCMPを行い、SOI層の評価を行った。
 この結果、LPDの密集が無くなった。また、このウェーハのAFMによる10×10μmのラフネス(RMS)は0.113nmであり、ピットの発生もなかったが、CMPの取り代が80nmを超えて120nmであり、大きかったため、SOI層面内膜厚均一性は±6.5nmであり、目標とする±5.0nmを満たすことができなかった。
(比較例2)
 実施例1と同一条件で剥離熱処理までを行った貼り合わせSOIウェーハを用意した。
 その後、実施例1と同一条件でRTA処理を行った後、100nmの取り代でCMPを行った。
 その後、実施例1と同一条件で犠牲酸化処理を行い、SOI層の評価を行った。
 その結果、LPDの密集はみられなかったが、CMPの取り代が実施例1よりも大きかったにもかかわらず、RTA処理、CMP、犠牲酸化処理の工程順であったため、SOI層表面にはピットの発生が見られた。また、CMPの取り代が80nmを超えて100nmであり、大きかったため、SOI層の面内膜厚均一性は±5.5nmとなり、目標とする±5.0nmを満たすことができなかった。
(比較例3)
 実施例1と同一条件で剥離熱処理までを行った貼り合わせSOIウェーハを用意した。
 その後、実施例3と同一条件でRTA処理を行った後、80nmの取り代でCMPを行った。
 その後、実施例3と同一条件で犠牲酸化処理を行い、SOI層の評価を行った。
 その結果、SOI層の面内膜厚均一性は±4.5nmとなり、目標とする±5.0nmを満たしていたが、LPDの密集とピットが共に観察された。
(比較例4)
 実施例1と同一条件で剥離熱処理までを行った貼り合わせSOIウェーハを用意した。
 その後、RTA処理の代わりにヒータ加熱式熱処理炉を用いた高温長時間の熱処理(Arガス100%雰囲気下、1200℃、1時間、バッチ熱処理)による平坦化処理を行った。
 そして、実施例1と同一条件で犠牲酸化処理を行った。CMPは行わなかった。そしてSOI層の評価を行った。
 その結果、平坦化処理としてCMPを用いていないため、SOI層の面内膜厚均一性は±2.0nmであったものの、表面粗さは0.325nmであり、実施例に比べて格段に劣っていた。また、LPDの密集とピットは共に観察されなかったが、高温長時間の熱処理の影響により、スリップ転位が発生していた。
(比較例5)
 RTA処理条件として熱処理温度を1300℃に変更した以外は、実施例1と同一の条件で、SOIウェーハを作製し、実施例1と同一の評価を行った。
 その結果、面内膜厚均一性等は基準以内であったものの、RTA処理が高温すぎたためか、スリップ転位が発生してしまった。
(比較例6)
 RTA処理条件として熱処理温度を1000℃に変更した以外は、実施例1と同一の条件で、SOIウェーハを作製し、実施例1と同一の評価を行った。
 その結果、スリップ転位は見られなかったが、実施例1-6に比べて表面粗さの改善が不十分であった。
 なお、この比較例6の表面粗さの品質を実施例1-6と同程度にまで改善するにはCMPの取り代を95nmにする必要があった。しかしながら、この場合は面内膜厚均一性が目標の±5.0nmを超えてしまった。
(比較例7)
 CMP条件として取り代を20nmに変更した以外は、実施例1と同一の条件で、SOIウェーハを作製し、実施例1と同一の評価を行った。
 その結果、LPDの密集が観察された。また、実施例1-6に比べて表面粗さの改善が不十分であった。
(比較例8)
 CMP条件として取り代を90nmに変更した以外は、実施例1と同一の条件で、SOIウェーハを作製し、実施例1と同一の評価を行った。
 その結果、LPDの密集はみられなかったが、SOI層の面内膜厚均一性は±5.8nmとなり、目標とする±5.0nmを満たすことができなかった。
Figure JPOXMLDOC01-appb-T000001
Figure JPOXMLDOC01-appb-T000002
 なお、本発明は、上記実施形態に限定されるものではない。上記実施形態は、例示であり、本発明の特許請求の範囲に記載された技術的思想と実質的に同一な構成を有し、同様な作用効果を奏するものは、いかなるものであっても本発明の技術的範囲に包含される。

Claims (4)

  1.  ボンドウェーハの表面から水素イオン、希ガスイオンの少なくとも一種類のガスイオンをイオン注入してウェーハ内部にイオン注入層を形成し、前記ボンドウェーハのイオン注入した表面とベースウェーハの表面とを直接あるいは絶縁膜を介して貼り合わせた後、前記イオン注入層でボンドウェーハを剥離させることにより、前記ベースウェーハ上に薄膜を有する貼り合わせウェーハを作製し、該貼り合わせウェーハに対し、水素ガス含有雰囲気下でRTA処理を行うことによって前記薄膜の表面を平坦化する貼り合わせウェーハの製造方法において、
     前記RTA処理を1100℃以上1250℃以下の温度で行い、該RTA処理後の前記貼り合わせウェーハに犠牲酸化処理を行って前記薄膜を減厚し、その後、前記薄膜の表面に対し、取り代30~80nmのCMPを行うことを特徴とする貼り合わせウェーハの製造方法。
  2.  前記RTA処理の温度を1200℃未満とすることを特徴とする請求項1に記載の貼り合わせウェーハの製造方法。
  3.  前記犠牲酸化処理における熱酸化温度を900℃以上1000℃以下とし、形成する犠牲酸化膜厚を100nm以上300nm以下とすることを特徴とする請求項1又は請求項2に記載の貼り合わせウェーハの製造方法。
  4.  前記ボンドウェーハ及び前記ベースウェーハとしてシリコン単結晶ウェーハを用い、かつ、該ベースウェーハとして抵抗率が100Ωcm以上で、酸素濃度が10ppma以下のウェーハを用いることを特徴とする請求項1から請求項3のいずれか一項に記載の貼り合わせウェーハの製造方法。
PCT/JP2015/004580 2014-10-17 2015-09-09 貼り合わせウェーハの製造方法 WO2016059748A1 (ja)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2014-212685 2014-10-17
JP2014212685A JP2016082093A (ja) 2014-10-17 2014-10-17 貼り合わせウェーハの製造方法

Publications (1)

Publication Number Publication Date
WO2016059748A1 true WO2016059748A1 (ja) 2016-04-21

Family

ID=55746314

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2015/004580 WO2016059748A1 (ja) 2014-10-17 2015-09-09 貼り合わせウェーハの製造方法

Country Status (2)

Country Link
JP (1) JP2016082093A (ja)
WO (1) WO2016059748A1 (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10163682B2 (en) 2016-05-25 2018-12-25 Soitec Methods of forming semiconductor structures
CN109690733A (zh) * 2016-09-27 2019-04-26 信越半导体株式会社 贴合式soi晶圆的制造方法

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
FR3058561B1 (fr) * 2016-11-04 2018-11-02 Soitec Procede de fabrication d'un element semi-conducteur comprenant un substrat hautement resistif

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH11340444A (ja) * 1998-05-27 1999-12-10 Shin Etsu Handotai Co Ltd Soiウエーハの製造方法およびsoiウエーハ
JP2000124092A (ja) * 1998-10-16 2000-04-28 Shin Etsu Handotai Co Ltd 水素イオン注入剥離法によってsoiウエーハを製造する方法およびこの方法で製造されたsoiウエーハ
JP2000294754A (ja) * 1999-04-07 2000-10-20 Denso Corp 半導体基板及び半導体基板の製造方法並びに半導体基板製造装置
JP2003068744A (ja) * 2001-08-30 2003-03-07 Shin Etsu Handotai Co Ltd シリコンウエーハの製造方法及びシリコンウエーハ並びにsoiウエーハ
JP2004535685A (ja) * 2001-07-16 2004-11-25 エス.オー.アイ.テック、シリコン、オン、インシュレター、テクノロジーズ 表面状態を改善する方法

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
FR2797714B1 (fr) * 1999-08-20 2001-10-26 Soitec Silicon On Insulator Procede de traitement de substrats pour la microelectronique et substrats obtenus par ce procede
JP2004259970A (ja) * 2003-02-26 2004-09-16 Shin Etsu Handotai Co Ltd Soiウエーハの製造方法及びsoiウエーハ
DE602004022882D1 (de) * 2004-12-28 2009-10-08 Soitec Silicon On Insulator Ner geringen dichte von löchern
CN101151708A (zh) * 2005-04-06 2008-03-26 信越半导体股份有限公司 Soi晶圆制造方法及用该方法制造的soi晶圆
JP2008028070A (ja) * 2006-07-20 2008-02-07 Sumco Corp 貼り合わせウェーハの製造方法
JP5703920B2 (ja) * 2011-04-13 2015-04-22 信越半導体株式会社 貼り合わせウェーハの製造方法
JP2013143407A (ja) * 2012-01-06 2013-07-22 Shin Etsu Handotai Co Ltd 貼り合わせsoiウェーハの製造方法

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH11340444A (ja) * 1998-05-27 1999-12-10 Shin Etsu Handotai Co Ltd Soiウエーハの製造方法およびsoiウエーハ
JP2000124092A (ja) * 1998-10-16 2000-04-28 Shin Etsu Handotai Co Ltd 水素イオン注入剥離法によってsoiウエーハを製造する方法およびこの方法で製造されたsoiウエーハ
JP2000294754A (ja) * 1999-04-07 2000-10-20 Denso Corp 半導体基板及び半導体基板の製造方法並びに半導体基板製造装置
JP2004535685A (ja) * 2001-07-16 2004-11-25 エス.オー.アイ.テック、シリコン、オン、インシュレター、テクノロジーズ 表面状態を改善する方法
JP2003068744A (ja) * 2001-08-30 2003-03-07 Shin Etsu Handotai Co Ltd シリコンウエーハの製造方法及びシリコンウエーハ並びにsoiウエーハ

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10163682B2 (en) 2016-05-25 2018-12-25 Soitec Methods of forming semiconductor structures
CN109690733A (zh) * 2016-09-27 2019-04-26 信越半导体株式会社 贴合式soi晶圆的制造方法
CN109690733B (zh) * 2016-09-27 2022-10-18 信越半导体株式会社 贴合式soi晶圆的制造方法

Also Published As

Publication number Publication date
JP2016082093A (ja) 2016-05-16

Similar Documents

Publication Publication Date Title
WO2013102968A1 (ja) 貼り合わせsoiウェーハの製造方法
JP5673572B2 (ja) 貼り合わせsoiウェーハの製造方法
WO2015162839A1 (ja) 貼り合わせsoiウェーハの製造方法
JP2006216826A (ja) Soiウェーハの製造方法
TWI573173B (zh) Method for manufacturing conformable SOI wafers
WO2015141121A1 (ja) 貼り合わせウェーハの製造方法
CN107615445B (zh) 绝缘体上硅晶圆的制造方法
JP2008016534A (ja) 貼り合わせウェーハの製造方法
US10566196B2 (en) Method for manufacturing bonded SOI wafer
WO2016059748A1 (ja) 貼り合わせウェーハの製造方法
JP4285244B2 (ja) Soiウェーハの作製方法
JP2003347176A (ja) 貼り合わせウェーハの製造方法
JP4624812B2 (ja) Soiウエーハの製造方法
JP5522175B2 (ja) Soiウェーハの製造方法
JP2010098167A (ja) 貼り合わせウェーハの製造方法
JP5541136B2 (ja) 貼り合わせsoiウエーハの製造方法
TWI549192B (zh) Method of manufacturing wafers
JP5703920B2 (ja) 貼り合わせウェーハの製造方法
JP2012186292A (ja) 貼り合わせウェーハの製造方法
CN108140553B (zh) 贴合式soi晶圆的制造方法
JP2009289948A (ja) 貼り合わせウェーハの製造方法
JP2008072049A (ja) 貼り合わせウェーハの製造方法
JP2013084663A (ja) 貼り合わせsoiウェーハの製造方法
JP2013055184A (ja) 貼り合わせウェーハの製造方法
JP5565128B2 (ja) 貼り合わせウエーハの製造方法

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 15850121

Country of ref document: EP

Kind code of ref document: A1

NENP Non-entry into the national phase

Ref country code: DE

122 Ep: pct application non-entry in european phase

Ref document number: 15850121

Country of ref document: EP

Kind code of ref document: A1