WO2014171210A1 - 炭化珪素半導体装置の製造方法および炭化珪素半導体装置 - Google Patents

炭化珪素半導体装置の製造方法および炭化珪素半導体装置 Download PDF

Info

Publication number
WO2014171210A1
WO2014171210A1 PCT/JP2014/055565 JP2014055565W WO2014171210A1 WO 2014171210 A1 WO2014171210 A1 WO 2014171210A1 JP 2014055565 W JP2014055565 W JP 2014055565W WO 2014171210 A1 WO2014171210 A1 WO 2014171210A1
Authority
WO
WIPO (PCT)
Prior art keywords
insulating film
trench
silicon carbide
forming
semiconductor layer
Prior art date
Application number
PCT/JP2014/055565
Other languages
English (en)
French (fr)
Inventor
健二 平塚
雄 斎藤
増田 健良
Original Assignee
住友電気工業株式会社
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 住友電気工業株式会社 filed Critical 住友電気工業株式会社
Priority to US14/784,560 priority Critical patent/US9627487B2/en
Publication of WO2014171210A1 publication Critical patent/WO2014171210A1/ja
Priority to US15/445,371 priority patent/US20170170281A1/en

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/12Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/16Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, only elements of Group IV of the Periodic Table
    • H01L29/1608Silicon carbide
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02225Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer
    • H01L21/02227Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a process other than a deposition process
    • H01L21/0223Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a process other than a deposition process formation by oxidation, e.g. oxidation of the substrate
    • H01L21/02233Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a process other than a deposition process formation by oxidation, e.g. oxidation of the substrate of the semiconductor substrate or a semiconductor layer
    • H01L21/02236Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a process other than a deposition process formation by oxidation, e.g. oxidation of the substrate of the semiconductor substrate or a semiconductor layer group IV semiconductor
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02225Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer
    • H01L21/02227Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a process other than a deposition process
    • H01L21/0223Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a process other than a deposition process formation by oxidation, e.g. oxidation of the substrate
    • H01L21/02233Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a process other than a deposition process formation by oxidation, e.g. oxidation of the substrate of the semiconductor substrate or a semiconductor layer
    • H01L21/02236Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a process other than a deposition process formation by oxidation, e.g. oxidation of the substrate of the semiconductor substrate or a semiconductor layer group IV semiconductor
    • H01L21/02238Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a process other than a deposition process formation by oxidation, e.g. oxidation of the substrate of the semiconductor substrate or a semiconductor layer group IV semiconductor silicon in uncombined form, i.e. pure silicon
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02225Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer
    • H01L21/02227Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a process other than a deposition process
    • H01L21/02255Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a process other than a deposition process formation by thermal treatment
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/027Making masks on semiconductor bodies for further photolithographic processing not provided for in group H01L21/18 or H01L21/34
    • H01L21/0271Making masks on semiconductor bodies for further photolithographic processing not provided for in group H01L21/18 or H01L21/34 comprising organic layers
    • H01L21/0273Making masks on semiconductor bodies for further photolithographic processing not provided for in group H01L21/18 or H01L21/34 comprising organic layers characterised by the treatment of photoresist layers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/0445Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising crystalline silicon carbide
    • H01L21/0475Changing the shape of the semiconductor body, e.g. forming recesses
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/0445Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising crystalline silicon carbide
    • H01L21/048Making electrodes
    • H01L21/049Conductor-insulator-semiconductor electrodes, e.g. MIS contacts
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/302Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to change their surface-physical characteristics or shape, e.g. etching, polishing, cutting
    • H01L21/306Chemical or electrical treatment, e.g. electrolytic etching
    • H01L21/3065Plasma etching; Reactive-ion etching
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/302Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to change their surface-physical characteristics or shape, e.g. etching, polishing, cutting
    • H01L21/306Chemical or electrical treatment, e.g. electrolytic etching
    • H01L21/308Chemical or electrical treatment, e.g. electrolytic etching using masks
    • H01L21/3081Chemical or electrical treatment, e.g. electrolytic etching using masks characterised by their composition, e.g. multilayer masks, materials
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/31Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
    • H01L21/3105After-treatment
    • H01L21/311Etching the insulating layers by chemical or physical means
    • H01L21/31105Etching inorganic layers
    • H01L21/31111Etching inorganic layers by chemical means
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/31Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
    • H01L21/3105After-treatment
    • H01L21/311Etching the insulating layers by chemical or physical means
    • H01L21/31144Etching the insulating layers by chemical or physical means using masks
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/31Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
    • H01L21/32Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers using masks
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/08Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions with semiconductor regions connected to an electrode carrying current to be rectified, amplified or switched and such electrode being part of a semiconductor device which comprises three or more electrodes
    • H01L29/0843Source or drain regions of field-effect devices
    • H01L29/0847Source or drain regions of field-effect devices of field-effect transistors with insulated gate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/10Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions with semiconductor regions connected to an electrode not carrying current to be rectified, amplified or switched and such electrode being part of a semiconductor device which comprises three or more electrodes
    • H01L29/1025Channel region of field-effect devices
    • H01L29/1029Channel region of field-effect devices of field-effect transistors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/41Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions
    • H01L29/423Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions not carrying the current to be rectified, amplified or switched
    • H01L29/42312Gate electrodes for field effect devices
    • H01L29/42316Gate electrodes for field effect devices for field-effect transistors
    • H01L29/4232Gate electrodes for field effect devices for field-effect transistors with insulated gate
    • H01L29/42356Disposition, e.g. buried gate electrode
    • H01L29/4236Disposition, e.g. buried gate electrode within a trench, e.g. trench gate electrode, groove gate electrode
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/41Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions
    • H01L29/423Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions not carrying the current to be rectified, amplified or switched
    • H01L29/42312Gate electrodes for field effect devices
    • H01L29/42316Gate electrodes for field effect devices for field-effect transistors
    • H01L29/4232Gate electrodes for field effect devices for field-effect transistors with insulated gate
    • H01L29/42364Gate electrodes for field effect devices for field-effect transistors with insulated gate characterised by the insulating layer, e.g. thickness or uniformity
    • H01L29/42368Gate electrodes for field effect devices for field-effect transistors with insulated gate characterised by the insulating layer, e.g. thickness or uniformity the thickness being non-uniform
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66053Multistep manufacturing processes of devices having a semiconductor body comprising crystalline silicon carbide
    • H01L29/66068Multistep manufacturing processes of devices having a semiconductor body comprising crystalline silicon carbide the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/70Bipolar devices
    • H01L29/72Transistor-type devices, i.e. able to continuously respond to applied control signals
    • H01L29/739Transistor-type devices, i.e. able to continuously respond to applied control signals controlled by field-effect, e.g. bipolar static induction transistors [BSIT]
    • H01L29/7393Insulated gate bipolar mode transistors, i.e. IGBT; IGT; COMFET
    • H01L29/7395Vertical transistors, e.g. vertical IGBT
    • H01L29/7396Vertical transistors, e.g. vertical IGBT with a non planar surface, e.g. with a non planar gate or with a trench or recess or pillar in the surface of the emitter, base or collector region for improving current density or short circuiting the emitter and base regions
    • H01L29/7397Vertical transistors, e.g. vertical IGBT with a non planar surface, e.g. with a non planar gate or with a trench or recess or pillar in the surface of the emitter, base or collector region for improving current density or short circuiting the emitter and base regions and a gate structure lying on a slanted or vertical surface or formed in a groove, e.g. trench gate IGBT
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/7801DMOS transistors, i.e. MISFETs with a channel accommodating body or base region adjoining a drain drift region
    • H01L29/7802Vertical DMOS transistors, i.e. VDMOS transistors
    • H01L29/7813Vertical DMOS transistors, i.e. VDMOS transistors with trench gate electrode, e.g. UMOS transistors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/7827Vertical transistors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/04Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their crystalline structure, e.g. polycrystalline, cubic or particular orientation of crystalline planes
    • H01L29/045Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their crystalline structure, e.g. polycrystalline, cubic or particular orientation of crystalline planes by their particular orientation of crystalline planes

Definitions

  • the present invention relates to a method for manufacturing a silicon carbide semiconductor device and a silicon carbide semiconductor device, and more particularly to a method for manufacturing a silicon carbide semiconductor device having a trench and a silicon carbide semiconductor device.
  • Patent Document 1 discloses a trench gate type MOSFET (Metal Oxide Semiconductor Field Effect Transistor) using a silicon carbide substrate. According to this publication, in order to prevent the dielectric breakdown of the gate oxide film at the bottom of the trench, the thickness of the gate thermal oxide film at the bottom is made larger than that at the side.
  • MOSFET Metal Oxide Semiconductor Field Effect Transistor
  • the depletion layer extends further from the bottom surface of the wrench into the semiconductor layer, thereby narrowing the current path in the semiconductor layer. This increases the on-resistance of the silicon carbide semiconductor device.
  • the present invention has been made to solve the above-described problems, and an object of the present invention is to provide a method for manufacturing a silicon carbide semiconductor device capable of reducing on-resistance while preventing dielectric breakdown, and its A silicon carbide semiconductor device is provided.
  • the manufacturing method of the silicon carbide semiconductor device of this invention has the following processes.
  • a silicon carbide substrate including a third semiconductor layer having a first conductivity type separated from the first semiconductor layer by the layer is prepared.
  • a trench is formed in the silicon carbide substrate.
  • the trench includes a bottom surface made of the first semiconductor layer and a side wall surface having first to third side surfaces made of the first to third semiconductor layers.
  • the trench has a corner portion formed by combining the first side surface and the bottom surface.
  • a gate insulating film is formed on the trench.
  • the gate insulating film has a bottom portion that covers the bottom surface and a sidewall portion that is connected to the bottom portion and covers the sidewall surface. Bottom has a minimum thickness d 0.
  • a portion of the side wall portion on the second side surface has a minimum thickness d 1 .
  • Portion connected to the bottom on a first side surface of the side wall portion has a thickness d 2.
  • d 2 > d 1 and d 2 > d 0 are satisfied.
  • the step of forming the gate insulating film includes a step of forming a corner insulating film that covers the corner and exposes at least a part of the second side surface of the trench, and thermally oxidizes the trench after the corner insulating film is formed. Process.
  • a gate electrode is formed on the trench through the gate insulating film.
  • the silicon carbide semiconductor device of the present invention has a silicon carbide substrate, a gate insulating film, and a gate electrode.
  • the silicon carbide substrate is provided on the first semiconductor layer having the first conductivity type, the second semiconductor layer having the second conductivity type provided on the first semiconductor layer, and the second semiconductor layer. And a third semiconductor layer having a first conductivity type and separated from the first semiconductor layer by the second semiconductor layer.
  • the silicon carbide substrate is provided with a trench.
  • the trench includes a bottom surface made of the first semiconductor layer and a side wall surface having first to third side surfaces made of the first to third semiconductor layers.
  • the gate insulating film is provided on the trench.
  • the gate insulating film has a bottom portion that covers the bottom surface and a sidewall portion that is connected to the bottom portion and covers the sidewall surface.
  • Bottom has a minimum thickness d 0.
  • a portion of the side wall portion on the second side surface has a minimum thickness d 1 .
  • Portion connected to the bottom on a first side surface of the side wall portion has a thickness d 2.
  • d 2 > d 1 and d 2 > d 0 are satisfied.
  • the gate electrode is provided on the trench through the gate insulating film.
  • the on-resistance can be reduced while preventing dielectric breakdown.
  • FIG. 1 is a partial cross sectional view schematically showing a configuration of a silicon carbide semiconductor device in a first embodiment of the present invention.
  • FIG. 2 is a perspective view schematically showing a shape of a silicon carbide substrate included in the silicon carbide semiconductor device of FIG. 1, in which a region of a second conductivity type is hatched for easy understanding of the drawing. It is an enlarged view of FIG.
  • FIG. 8 is a partial cross sectional view schematically showing a first step of the method for manufacturing the silicon carbide semiconductor device of FIG. 1.
  • FIG. 8 is a partial cross sectional view schematically showing a second step of the method for manufacturing the silicon carbide semiconductor device of FIG. 1.
  • FIG. 1 is a partial cross sectional view schematically showing a configuration of a silicon carbide semiconductor device in a first embodiment of the present invention.
  • FIG. 2 is a perspective view schematically showing a shape of a silicon carbide substrate included in the silicon carbide semiconductor device of FIG. 1, in which a region of a second conduct
  • FIG. 8 is a partial cross sectional view schematically showing a third step of the method for manufacturing the silicon carbide semiconductor device of FIG. 1.
  • FIG. 8 is a partial cross sectional view schematically showing a fourth step of the method for manufacturing the silicon carbide semiconductor device of FIG. 1.
  • FIG. 8 is a partial cross sectional view schematically showing a fifth step of the method for manufacturing the silicon carbide semiconductor device of FIG. 1.
  • FIG. 8 is a partial cross sectional view schematically showing a sixth step of the method for manufacturing the silicon carbide semiconductor device of FIG. 1.
  • FIG. 8 is a partial cross sectional view schematically showing a seventh step of the method for manufacturing the silicon carbide semiconductor device of FIG. 1.
  • FIG. 12 is a partial cross sectional view schematically showing an eighth step of the method for manufacturing the silicon carbide semiconductor device of FIG. 1.
  • FIG. 12 is a partial cross sectional view schematically showing a ninth step of the method for manufacturing the silicon carbide semiconductor device of FIG. 1.
  • FIG. 12 is a partial cross sectional view schematically showing a tenth step of the method for manufacturing the silicon carbide semiconductor device of FIG. 1.
  • FIG. 12 is a partial cross sectional view schematically showing an eleventh step of the method for manufacturing the silicon carbide semiconductor device of FIG. 1.
  • FIG. 12 is a partial cross sectional view schematically showing a twelfth step of the method for manufacturing the silicon carbide semiconductor device of FIG. 1.
  • FIG. 14 is a partial cross sectional view schematically showing a thirteenth step of the method for manufacturing the silicon carbide semiconductor device of FIG. 1.
  • FIG. 14 is a partial cross sectional view schematically showing a fourteenth step of the method for manufacturing the silicon carbide semiconductor device of FIG. 1.
  • FIG. 16 is a partial cross sectional view schematically showing a fifteenth step of the method for manufacturing the silicon carbide semiconductor device of FIG. 1. It is a fragmentary sectional view which shows schematically the structure of the silicon carbide semiconductor device in Embodiment 2 of this invention.
  • FIG. 11 is a partial cross sectional view schematically showing one step of a method for manufacturing a silicon carbide semiconductor device in Embodiment 3 of the present invention.
  • FIG. 3 is a diagram showing a crystal structure of a (000-1) plane in polytype 4H hexagonal crystal.
  • FIG. 23 is a view showing a crystal structure of a (11-20) plane along line XXIII-XXIII in FIG.
  • FIG. 22 is a view showing a crystal structure in the vicinity of the surface of the composite surface in FIG. 21 in the (11-20) plane.
  • FIG. 22 is a diagram when the composite surface of FIG. 21 is viewed from the (01-10) plane.
  • FIG. 3 is a diagram showing a crystal structure of a (000-1) plane in polytype 4H hexagonal crystal.
  • FIG. 23 is a view showing a crystal structure of a (11-20) plane along line XXIII-XXIII in FIG.
  • FIG. 22 is a view showing a crystal structure in the vicinity of the surface of the composite surface in FIG. 21 in the (11-20) plane.
  • FIG. 22 is a diagram when the composite surface of FIG. 21 is viewed from the (01
  • FIG. 5 is a graph showing an example of a relationship between a channel surface and a (000-1) plane viewed macroscopically and channel mobility when a thermal etching is performed and when it is not performed. It is. It is a graph which shows an example of the relationship between the angle between a channel direction and the ⁇ 0-11-2> direction, and channel mobility. It is a figure which shows the modification of FIG.
  • the method for manufacturing silicon carbide semiconductor devices 501 and 502 includes the following steps.
  • Silicon carbide substrate 100 including a third semiconductor layer 123 having a first conductivity type and separated from first semiconductor layer 121 by second semiconductor layer 122 is prepared.
  • Trench TR is formed in silicon carbide substrate 100.
  • Trench TR includes a bottom surface BT made of first semiconductor layer 121 and side wall surface SW having first to third side faces SW1 to SW3 made of first to third semiconductor layers 121 to 123, respectively.
  • Trench TR has a corner CR formed by combining first side surface SW1 and bottom surface BT.
  • Gate insulating film 201 is formed on trench TR.
  • Gate insulating film 201 has a bottom portion 201B that covers bottom surface BT, and a side wall portion 201S that is connected to bottom portion 201B and covers side wall surface SW.
  • Bottom 201B has a minimum thickness d 0.
  • a portion of the side wall portion 201S on the second side surface SW2 has a minimum thickness d 1 .
  • Portion connected to the bottom 201B on the first side surface SW1 of the side wall portion 201S has a thickness d 2.
  • d 2 > d 1 and d 2 > d 0 are satisfied.
  • the step of forming the gate insulating film 201 includes the step of forming the corner insulating film 201R that covers the corner portion CR and exposes at least a part of the second side surface SW2 of the trench TR, and the corner insulating film 201R is formed. And a step of thermally oxidizing the trench TR later.
  • a gate electrode 230 is formed on trench TR via gate insulating film 201.
  • the gate insulating film 201 satisfying d 2 > d 1 and d 2 > d 0 can be obtained by forming the corner insulating film 201R.
  • d 2 > d 1 both gate control at a low voltage and prevention of dielectric breakdown of the gate insulating film 201 near the corner CR of the trench TR are possible.
  • the bottom portion 201B of the gate insulating film 201 has a portion thinner than the thickness d 2 , so that the depletion layer is prevented from extending from the bottom surface BT of the trench TR into the first semiconductor layer 121. be able to. Therefore, the degree to which this depletion layer narrows the current path in the first semiconductor layer 121 can be suppressed. Therefore, the on-resistance of silicon carbide semiconductor devices 501 and 502 can be reduced.
  • the step of forming the corner insulating film 201R includes the step of forming the covering insulating films 251 and 252 covering the trench TR and the step of etching back the covering insulating films 251 and 252. Is preferred.
  • the corner insulating film 201R can be easily formed.
  • the step of etching back the coating insulating films 251 and 252 is preferably performed by wet etching.
  • etch back is performed by chemical etching instead of physical etching. Therefore, physical damage to silicon carbide substrate 100 during etch back does not occur.
  • the step of forming the coating insulating film 251 may include the following steps.
  • a first insulating film 201P is formed on the trench TR. After the first insulating film 201P is formed, the portion of the first insulating film 201P that covers the portion located at the corner CR and the portion of the first insulating film 201P that is located on the second side surface SW2 A second insulating film 202 exposing at least a part is formed.
  • the covering insulating film 251 in which the portion as the corner insulating film 201R is likely to remain after the etch back is formed.
  • the step of forming the second insulating film 202 may include the following steps.
  • the portion of the first insulating film 201P that covers the portion located at the corner CR and the portion of the first insulating film 201P that is located on the second side surface SW2 A silicon film 302 exposing at least a part is formed.
  • the silicon film 302 is oxidized.
  • the second insulating film 202 of the covering insulating film 251 can be formed from the silicon film 302.
  • the step of forming the silicon film 302 may include the following steps.
  • a deposited film 302P covering the trench TR is formed.
  • the resist layer 402 is formed by applying a resist solution so as to fill the trench TR via the deposited film 302P. By etching back the resist layer 402, the resist layer 402 is patterned so that the resist layer 402 partially remains in the trench TR. After the resist layer 402 is patterned, the deposited film 302P is etched using the resist layer 402 as a mask.
  • the silicon film 302 to be the second insulating film 202 can be easily patterned.
  • the coating insulating film 252 has a bottom portion 252B located on the bottom surface BT and a side wall portion 252S located on the side wall surface SW so as to be connected to the bottom portion 252B. May be.
  • the step of forming the covering insulating film 252 may be performed by forming a thermal oxide film on the trench TR so that the side wall portion 252S has the maximum thickness at the position connected to the bottom portion 252B.
  • the covering insulating film 252 in which the portion as the corner insulating film 201R is likely to remain after the etch back is formed.
  • the thermal oxide film may be formed by thermal oxidation at a temperature lower than 1300 ° C.
  • Silicon carbide semiconductor devices 501 and 502 include silicon carbide substrate 100, gate insulating film 201, and gate electrode 230.
  • the silicon carbide substrate 100 includes a first semiconductor layer 121 having a first conductivity type, a second semiconductor layer 122 provided on the first semiconductor layer 121 and having a second conductivity type, and a second semiconductor A third semiconductor layer 123 provided on the layer 122 and separated from the first semiconductor layer 121 by the second semiconductor layer 122 and having the first conductivity type.
  • Silicon carbide substrate 100 is provided with a trench TR.
  • Trench TR includes a bottom surface BT made of first semiconductor layer 121 and side wall surface SW having first to third side faces SW1 to SW3 made of first to third semiconductor layers 121 to 123, respectively.
  • Gate insulating film 201 is provided on trench TR.
  • Gate insulating film 201 has a bottom portion 201B that covers bottom surface BT, and a side wall portion 201S that is connected to bottom portion 201B and covers side wall surface SW.
  • Bottom 201B has a minimum thickness d 0.
  • a portion of the side wall portion 201S on the second side surface SW2 has a minimum thickness d 1 .
  • Portion connected to the bottom 201B on the first side surface SW1 of the side wall portion 201S has a thickness d 2.
  • d 2 > d 1 and d 2 > d 0 are satisfied.
  • the gate electrode 230 is provided on the trench TR through the gate insulating film 201.
  • gate insulating film 201 satisfies d 2 > d 1 and d 2 > d 0 .
  • d 2 > d 1 both gate control at a low voltage and prevention of dielectric breakdown of the gate insulating film 201 near the corner CR of the trench TR are possible.
  • the bottom portion 201B of the gate insulating film 201 has a portion thinner than the thickness d 2 , so that the depletion layer is prevented from extending from the bottom surface BT of the trench TR into the first semiconductor layer 121. be able to. Therefore, the degree to which this depletion layer narrows the current path in the first semiconductor layer 121 can be suppressed. Therefore, the on-resistance of silicon carbide semiconductor devices 501 and 502 can be reduced.
  • the side wall portion 201S of the gate insulating film 201 is formed on the second side surface SW2 by the portion having a thickness smaller than the thickness d 2 in the first semiconductor layer 121.
  • the third semiconductor layer 123 is preferably connected.
  • the first semiconductor layer 121 and the third semiconductor layer 123 are connected by the channel path facing the gate electrode 230 only through the portion of the gate insulating film 201 having a thickness smaller than the thickness d 2. . Therefore, the gate voltage required for gate control can be further reduced.
  • the side wall portion 201S of the gate insulating film 201 is formed on the second side surface SW2 by the portion having the thickness d 1 and the third semiconductor layer 121 and the third semiconductor layer
  • the layers 123 are preferably connected.
  • the first semiconductor layer 121 and the third semiconductor layer 123 are connected by the channel path facing the gate electrode 230 through only the portion having the thickness d 1 in the gate insulating film 201. Therefore, the gate voltage required for gate control can be further reduced.
  • the side wall portion 201S of the gate insulating film 201 is formed on the second side surface SW1 by the portion having a thickness larger than the thickness d 1 on the first side surface SW1. And the bottom 201B are preferably connected.
  • the portion of the first side surface SW1 of the side wall portion 201S is, the thickness of thickness greater than d 1, has in a wider range. Therefore, the dielectric breakdown of the gate insulating film 201 in the vicinity of the corner CR of the trench TR can be more reliably prevented.
  • the portion of the first side surface SW1 of the side wall portion 201S is larger thickness d 2 than each of the thickness d 0 and d 1, has in a wider range. Therefore, the dielectric breakdown of the gate insulating film 201 near the corner CR of the trench TR can be more reliably prevented.
  • Embodiments 1 to 3 and supplementary items will be described below.
  • MOSFET 501 silicon carbide semiconductor device of the present embodiment includes epitaxial substrate 100 (silicon carbide substrate), gate insulating film 201, gate electrode 230, interlayer insulating film 203, and source electrode. 221, a drain electrode 211, a source wiring 222, and a protective electrode 212.
  • Epitaxial substrate 100 is made of silicon carbide, and has single crystal substrate 110 and an epitaxial layer provided thereon.
  • Single crystal substrate 110 has n-type (first conductivity type).
  • the plane orientation (hklm) of one main surface (upper surface in FIG. 1) of single crystal substrate 110 preferably has a negative m, more preferably approximately (000-1) plane.
  • the epitaxial layer of epitaxial substrate 100 includes an n ⁇ layer 121 (first semiconductor layer), a p-type body layer 122 (second semiconductor layer), and an n region 123 (third semiconductor layer). Semiconductor layer) and a contact region 124. Silicon carbide of epitaxial substrate 100 preferably has a hexagonal crystal structure, and more preferably has polytype 4H.
  • the n ⁇ layer 121 has an n-type by adding a donor. It is preferable that the donor is added to n ⁇ layer 121 not by ion implantation but by impurity addition during epitaxial growth of n ⁇ layer 121.
  • the donor concentration of n ⁇ layer 121 is preferably lower than the donor concentration of single crystal substrate 110.
  • the donor concentration of the n ⁇ layer 121 is preferably 1 ⁇ 10 15 cm ⁇ 3 or more and 5 ⁇ 10 16 cm ⁇ 3 or less, for example, 8 ⁇ 10 15 cm ⁇ 3 .
  • the p-type body layer 122 is provided on the n ⁇ layer 121 and has p-type (second conductivity type different from the first conductivity type) by adding an acceptor.
  • the acceptor concentration of p-type body layer 122 is, for example, 1 ⁇ 10 18 cm ⁇ 3 .
  • N region 123 has n type. N region 123 is provided on p type body layer 122 and is separated from n ⁇ layer 121 by p type body layer 122.
  • Contact region 124 has a p-type. Contact region 124 is formed on part of p type body layer 122 so as to be connected to p type body layer 122.
  • trench TR is provided in the epitaxial layer of epitaxial substrate 100.
  • Trench TR includes a bottom surface BT made of n ⁇ layer 121 and side wall surface SW having side surfaces SW1 to SW3 (first to third side surfaces).
  • Each of side surfaces SW1 to SW3 includes n ⁇ layer 121, p-type body layer 122, and n region 123.
  • Bottom surface BT is a flat surface substantially parallel to the main surface of epitaxial substrate 100.
  • Trench TR has a corner CR formed by combining side surface SW1 and bottom surface BT.
  • the side surface SW2 functions as a MOSFET channel.
  • side wall surface SW in particular side surface SW2, has a predetermined crystal plane (also referred to as “special surface”). Details of the special surface will be described later.
  • the fact that the epitaxial substrate 100 has the trench TR corresponds to the fact that the epitaxial layer is partially removed on the upper surface of the single crystal substrate 110.
  • a large number of mesa structures are formed on the upper surface of single crystal substrate 110.
  • the mesa structure has a hexagonal shape at the top and bottom, and the side walls thereof are inclined with respect to the top surface of the single crystal substrate 110.
  • the trench TR expands toward the opening side.
  • the gate insulating film 201 is provided on the trench TR. Gate insulating film 201 separates epitaxial substrate 100 and gate electrode 230 in trench TR.
  • the gate insulating film 201 is preferably an oxide film, for example, a silicon oxide film.
  • Gate insulating film 201 has a bottom portion 201B that covers bottom surface BT, and a side wall portion 201S that is connected to bottom portion 201B and covers side wall surface SW.
  • Bottom 201B has a minimum thickness d 0.
  • Portions on the side SW2 of the side wall portion 201S has a minimum thickness d 1.
  • Portion connected to the bottom 201B on the side wall SW1 of the side wall portion 201S has a thickness d 2.
  • the portion having the thickness d 1 and the portion having the thickness d 2 are connected to each other at the boundary portion BP that is a region where the thickness changes.
  • boundary portion BP is located deeper (lower in the figure) than the boundary between side surfaces SW1 and SW2.
  • side wall portion 201S connects n ⁇ layer 121 and n region 123 by a portion having a thickness smaller than thickness d 2 on side surface SW2.
  • sidewall 201S connects n ⁇ layer 121 and n region 123 by a portion having thickness d 1 on side surface SW2.
  • the gate electrode 230 is provided on the trench TR through the gate insulating film 201. That is, the gate electrode 230 faces each of the side surfaces SW1 to SW3 and the bottom surface BT through the gate insulating film 201.
  • the source electrode 221 passes through the interlayer insulating film 203 and is in contact with each of the n region 123 and the contact region 124.
  • the source wiring 222 is provided on the source electrode 221 and the interlayer insulating film 203 so as to be in contact with the source electrode 221.
  • Drain electrode 211 is provided on the surface of epitaxial substrate 100 opposite to the surface on which trench TR is provided.
  • the protective electrode 212 covers the drain electrode 211.
  • n ⁇ layer 121 is formed on single crystal substrate 110 by epitaxial growth.
  • This epitaxial growth is performed by a CVD (Chemical Vapor Deposition) method using, for example, a mixed gas of silane (SiH 4 ) and propane (C 3 H 8 ) as a source gas and using, for example, hydrogen gas (H 2 ) as a carrier gas.
  • CVD Chemical Vapor Deposition
  • H 2 hydrogen gas
  • p type body layer 122 on n ⁇ layer 121 and n region 123 on p type body layer 122 are formed. Specifically, ion implantation is performed on the upper surface of n ⁇ layer 121. In ion implantation for forming p-type body layer 122, for example, an acceptor such as aluminum (Al) is ion-implanted. In ion implantation for forming n region 123, a donor such as phosphorus (P) is ion-implanted. Instead of ion implantation, epitaxial growth may be used with the addition of impurities. Next, the contact region 124 is formed by ion implantation.
  • activation heat treatment for activating the impurities added by ion implantation is performed.
  • the temperature of this heat treatment is preferably 1500 ° C. or higher and 1900 ° C. or lower, for example, about 1700 ° C.
  • the heat treatment time is, for example, about 30 minutes.
  • the atmosphere of the heat treatment is preferably an inert gas atmosphere, for example, an Ar atmosphere.
  • the epitaxial substrate 100 is prepared as described above.
  • a mask 401 having an opening that partially exposes the n region 123 is formed on the epitaxial substrate 100.
  • the opening is arranged corresponding to the position of trench TR (FIG. 1).
  • a silicon oxide film formed by thermal oxidation can be used as the mask 401.
  • n region 123, p type body layer 122, and part of n ⁇ layer 121 are removed by etching in the opening of mask 401.
  • etching method for example, reactive ion etching (RIE), particularly inductively coupled plasma (ICP) RIE can be used.
  • ICP-RIE using SF 6 or a mixed gas of SF 6 and O 2 as a reaction gas can be used.
  • recess TQ having an inner surface SV whose side wall is substantially perpendicular to the main surface of single crystal substrate 110 can be formed in a region where trench TR (FIG. 1) is to be formed.
  • the epitaxial substrate 100 is etched using the mask 401. Specifically, thermal etching is performed on the epitaxial substrate 100 on the inner surface SV of the recess TQ.
  • the thermal etching can be performed, for example, by heating the epitaxial substrate 100 in an atmosphere containing a reactive gas having at least one kind of halogen atom.
  • the at least one or more types of halogen atom includes at least one of a chlorine (Cl) atom and a fluorine (F) atom.
  • This atmosphere is, for example, Cl 2 , BCL 3 , SF 6 , or CF 4 .
  • thermal etching is performed using a mixed gas of chlorine gas and oxygen gas as a reaction gas and a heat treatment temperature of, for example, 700 ° C. or more and 1000 ° C. or less.
  • the reaction gas may contain a carrier gas.
  • the carrier gas for example, nitrogen (N 2 ) gas, argon gas, helium gas or the like can be used.
  • the SiC etching rate is, for example, about 70 ⁇ m / hour.
  • the mask 401 made of silicon oxide has a very high selectivity with respect to SiC, so that it is not substantially etched during the etching of SiC.
  • trench TR is formed in the epitaxial layer of silicon carbide substrate 100 by the above thermal etching.
  • epitaxial substrate 100 is etched so as to be side-etched from the opening of mask 401 as indicated by arrow SE.
  • a special surface is self-formed on the side wall surface SW of the trench TR, particularly on the side surface SW2.
  • the mask 401 is removed by, for example, wet etching (FIG. 8).
  • the wet etching can be performed using, for example, hydrofluoric acid.
  • a lower insulating film 201P (first insulating film) is formed on the trench TR.
  • Lower insulating film 201P covers each of side surfaces SW1 to SW3 and bottom surface BT of trench TR. Formation of lower insulating film 201P is preferably performed by thermal oxidation of epitaxial substrate 100.
  • a deposited film 302P that covers the trench TR is formed via the lower insulating film 201P.
  • the deposited film 302P can be formed by, for example, a chemical vapor deposition (CVD) method.
  • a resist solution is applied so as to fill the trench TR through the deposited film 302P and the lower insulating film 201P. Thereby, a resist layer 402 is formed.
  • the resist layer 402 is patterned so that the resist layer 402 partially remains in the trench TR.
  • the remaining resist layer 402 covers a portion of the deposited film 302P located at the corner CR via the lower insulating film 201P.
  • the etch back can be performed without using an etching mask.
  • the deposited film 302P is etched using the resist layer 402 as a mask.
  • the silicon film 302 is formed from the deposited film 302P (FIG. 12) by the etching.
  • the silicon film 302 covers a portion of the lower insulating film 201P located at the corner CR, and exposes at least a part of the portion of the lower insulating film 201P located on the side surface SW2.
  • the resist layer 402 is removed (FIG. 14).
  • the upper insulating film 202 (second insulating film) is formed by oxidizing the silicon film 302 (FIG. 14).
  • Upper insulating film 202 covers a portion of lower insulating film 201P located at corner CR, and exposes at least a portion of a portion of lower insulating film 201P located on side surface SW2.
  • upper insulating film 202 exposes the entire portion of lower insulating film 201P located on side surface SW2.
  • the oxidation of the silicon film 302 can be performed, for example, by thermal oxidation at 800 ° C. or higher and 950 ° C. or lower. In this manner, the covering insulating film 251 having the upper insulating film 202 and the lower insulating film 201P is formed so as to cover the trench TR.
  • the coating insulating film 251 (FIG. 15) is etched back.
  • a corner insulating film 201R that covers the corner CR and exposes at least a part of the side surface SW2 of the trench TR is formed. It is preferable that a part of the bottom surface BT is exposed during the etch back.
  • the etch back can be performed without using an etching mask. Etch back is preferably performed by wet etching. The wet etching can be performed using, for example, hydrofluoric acid.
  • trench TR is thermally oxidized. Thereby, the gate insulating film 201 (FIG. 17) is formed.
  • a gate electrode 230 is formed on the trench TR with a gate insulating film 201 interposed therebetween.
  • the formation method of the gate electrode 230 can be performed by, for example, film formation of a conductor or doped polysilicon and CMP (Chemical Mechanical Polishing).
  • interlayer insulating film 203 is formed on gate electrode 230 and gate insulating film 201 so as to cover the exposed surface of gate electrode 230. Etching is performed so that openings are formed in the interlayer insulating film 203 and the gate insulating film 201. By this opening, each of n region 123 and contact region 124 is exposed on the upper surface of the mesa structure.
  • source electrode 221 in contact with each of n region 123 and contact region 124 is formed on the upper surface of the mesa structure.
  • a source wiring 222, a drain electrode 211, and a protective electrode 212 are formed. Thereby, the MOSFET 501 is obtained.
  • d 2 > d 1 (FIG. 3) enables both gate control at a low voltage and prevention of dielectric breakdown of gate insulating film 201 in the vicinity of corner CR of trench TR.
  • d 2 > d 0 the bottom portion 201B of the gate insulating film 201 has a portion thinner than the thickness d 2 , so that the extension of the depletion layer from the bottom surface BT of the trench TR into the n ⁇ layer 121 can be suppressed. it can. Therefore, the degree to which this depletion layer narrows the current path in n ⁇ layer 121 can be suppressed. Therefore, the on-resistance of the MOSFETs 501 and 502 can be reduced.
  • side wall portion 201S of gate insulating film 201 preferably connects n ⁇ layer 121 and n region 123 by a portion having a thickness smaller than thickness d 2 on side surface SW2.
  • n ⁇ layer 121 and n region 123 are connected by the channel path facing gate electrode 230 only through the portion of gate insulating film 201 having a thickness smaller than thickness d 2 . Therefore, the gate voltage required for gate control can be further reduced.
  • Side wall portion 201S of gate insulating film 201 preferably connects n ⁇ layer 121 and n region 123 by a portion having thickness d 1 on side surface SW2.
  • n ⁇ layer 121 and n region 123 are connected by the channel path facing gate electrode 230 only through the portion having thickness d 1 in gate insulating film 201. Therefore, the gate voltage required for gate control can be further reduced.
  • the step of forming the corner insulating film 201R preferably includes the step of forming the covering insulating film 251 (FIG. 15) covering the trench TR and the step of etching back the covering insulating film 251.
  • the covering insulating film 251 is preferably etched back by wet etching. Thereby, the etch back is performed by chemical etching instead of physical etching. Therefore, physical damage to the epitaxial substrate 100 during etch back does not occur.
  • the coating insulating film 251 As a part of the coating insulating film 251, at least a portion of the lower insulating film 201P that covers the portion positioned on the corner CR and that is on the side surface SW2 of the lower insulating film 201P is covered. It is preferable to form an upper insulating film 202 that partially exposes. As a result, the covering insulating film 251 in which a portion as the corner insulating film 201R is likely to remain after the etch back is formed.
  • the silicon film 302 is etched using the resist layer 402 patterned by etch back (FIGS. 11 and 12) as a mask (FIG. 13). Thereby, the silicon film 302 to be the upper insulating film 202 can be easily patterned.
  • boundary portion BP is located on the boundary between side surfaces SW1 and SW2.
  • “located on the boundary” does not allow manufacturing errors at all, and specifically, an error of about ⁇ 0.1 ⁇ m is allowed.
  • the progress of the etch-back process (FIGS. 11 and 12) in the first embodiment may be suppressed. Since the configuration other than the above is substantially the same as the configuration of the first embodiment described above, the same or corresponding elements are denoted by the same reference numerals, and description thereof will not be repeated.
  • the side wall portion 201S of the gate insulating film 201 has a p-type body layer 122 and a bottom portion 201B on the side surface SW1 by a portion having a thickness larger than the thickness d 1. Between the two. Thus, portions on the side SW1 of the side wall portion 201S is, the thickness of thickness greater than d 1, has in a wider range. Therefore, the dielectric breakdown of the gate insulating film 201 in the vicinity of the corner CR of the trench TR can be more reliably prevented.
  • Sidewall portions 201S of the gate insulating film 201, on the side SW1, may connect between the p-type body layer 122 and bottom 201B by a portion having a thickness d 2.
  • portions on the side SW1 of the side wall portion 201S is larger thickness d 2 than each of the thickness d 0 and d 1, has in a wider range. Therefore, the dielectric breakdown of the gate insulating film 201 in the vicinity of the corner CR of the trench TR can be more reliably prevented.
  • the bottom portion 252B located on the bottom surface BT, the sidewall portion 252S located on the sidewall surface SW so as to be connected to the bottom portion 252B, and the epitaxial substrate 100 are covered outside the trench TR.
  • a covering insulating film 252 having a surface portion 252T is formed.
  • the step of forming the covering insulating film 252 is performed by forming a thermal oxide film on the trench TR so that the side wall portion 252S has the maximum thickness at a position connected to the bottom portion 252B.
  • This thermal oxide film is preferably formed by thermal oxidation at a temperature below 1300 ° C.
  • the covering insulating film 252 is etched back in substantially the same manner as the covering insulating film 251 (FIG. 15) is etched back in the first embodiment.
  • the corner insulating film 201R (FIG. 16) is formed.
  • MOSFET 501 (FIG. 1) is obtained through the steps of FIGS. 17 and 18 in substantially the same manner as in the first embodiment.
  • side wall surface SW (FIG. 3) of trench TR, in particular, side surface SW2, preferably has a predetermined crystal surface (also referred to as a special surface).
  • a sidewall surface SW includes a surface S1 (first surface) having a surface orientation ⁇ 0-33-8 ⁇ as shown in FIG.
  • the plane S1 preferably has a plane orientation (0-33-8).
  • the side wall surface SW microscopically includes the surface S1, and the side wall surface SW further microscopically includes a surface S2 (second surface) having a surface orientation ⁇ 0-11-1 ⁇ .
  • “microscopic” means that the dimensions are as detailed as at least a dimension of about twice the atomic spacing.
  • TEM Transmission Electron Microscope
  • the plane S2 preferably has a plane orientation (0-11-1).
  • the surface S1 and the surface S2 of the sidewall surface SW constitute a composite surface SR having a surface orientation ⁇ 0-11-2 ⁇ . That is, the composite surface SR is configured by periodically repeating the surfaces S1 and S2. Such a periodic structure can be observed by, for example, TEM or AFM (Atomic Force Microscopy).
  • the composite surface SR has an off angle of 62 ° macroscopically with respect to the ⁇ 000-1 ⁇ plane.
  • “macroscopic” means ignoring a fine structure having a dimension on the order of atomic spacing. As such a macroscopic off-angle measurement, for example, a general method using X-ray diffraction can be used.
  • composite surface SR has a plane orientation (0-11-2). In this case, the composite surface SR has an off angle of 62 ° macroscopically with respect to the (000-1) plane.
  • the channel direction CD which is the direction in which carriers flow on the channel surface, is along the direction in which the above-described periodic repetition is performed.
  • Si atoms are atoms of the A layer (solid line in the figure), B layer atoms (broken line in the figure) located below, C layer atoms (dotted line in the figure) located below, and B layer atoms (not shown) located below this It is provided repeatedly. That is, a periodic laminated structure such as ABCBABCBABCB... Is provided with four layers ABCB as one period.
  • the atoms in each of the four layers ABCB constituting one cycle described above are (0-11-2) It is not arranged to be completely along the plane.
  • the (0-11-2) plane is shown so as to pass through the position of the atoms in the B layer. You can see that it is shifted. For this reason, even if the macroscopic plane orientation of the surface of the silicon carbide single crystal, that is, the plane orientation when ignoring the atomic level structure is limited to (0-11-2), the surface is microscopic. Can take various structures.
  • a surface S1 having a surface orientation (0-33-8) and a surface S2 connected to the surface S1 and having a surface orientation different from the surface orientation of the surface S1 are alternately provided. It is configured by being.
  • the length of each of the surface S1 and the surface S2 is twice the atomic spacing of Si atoms (or C atoms).
  • the surface obtained by averaging the surfaces S1 and S2 corresponds to the (0-11-2) surface (FIG. 23).
  • the single crystal structure periodically includes a structure (part of the surface S1) equivalent to a cubic crystal when viewed partially.
  • a surface S1 having a surface orientation (001) in a structure equivalent to the above-described cubic crystal and a surface S2 connected to the surface S1 and having a surface orientation different from the surface orientation of the surface S1 are alternated. It is comprised by being provided in.
  • polytypes other than 4H may constitute the surface according to S2).
  • the polytype may be 6H or 15R, for example.
  • the horizontal axis indicates the angle D1 formed by the macroscopic surface orientation of the side wall surface SW having the channel surface and the (000-1) plane
  • the vertical axis indicates the mobility MB.
  • the plot group CM corresponds to the case where the side wall surface SW is finished as a special surface by thermal etching
  • the plot group MC corresponds to the case where such thermal etching is not performed.
  • the mobility MB in the plot group MC was maximized when the macroscopic surface orientation of the channel surface was (0-33-8). This is because, when thermal etching is not performed, that is, when the microscopic structure of the channel surface is not particularly controlled, the macroscopic plane orientation is set to (0-33-8). This is probably because the ratio of the formation of the visual plane orientation (0-33-8), that is, the plane orientation (0-33-8) considering the atomic level, stochastically increased.
  • the mobility MB in the plot group CM was maximized when the macroscopic surface orientation of the channel surface was (0-11-2) (arrow EX).
  • the reason for this is that, as shown in FIGS. 24 and 25, a large number of surfaces S1 having a plane orientation (0-33-8) are regularly and densely arranged via the surface S2, so that the surface of the channel surface is fine. This is probably because the proportion of the visual plane orientation (0-33-8) has increased.
  • the mobility MB has an orientation dependency on the composite surface SR.
  • the horizontal axis indicates the angle D2 between the channel direction and the ⁇ 0-11-2> direction
  • the vertical axis indicates the mobility MB (arbitrary unit) of the channel surface.
  • a broken line is added to make the graph easier to see.
  • the angle D2 of the channel direction CD is preferably 0 ° or more and 60 ° or less, and more preferably substantially 0 °. all right.
  • the sidewall surface SW may further include a surface S3 (third surface) in addition to the composite surface SR. More specifically, the sidewall surface SW may include a composite surface SQ configured by periodically repeating the surface S3 and the composite surface SR.
  • the off angle of the side wall surface SW with respect to the ⁇ 000-1 ⁇ plane deviates from 62 ° which is the ideal off angle of the composite surface SR. This deviation is preferably small and preferably within a range of ⁇ 10 °.
  • a surface included in such an angle range for example, there is a surface whose macroscopic plane orientation is a ⁇ 0-33-8 ⁇ plane.
  • the off angle of the side wall surface SW with respect to the (000-1) plane deviates from 62 °, which is the ideal off angle of the composite surface SR.
  • This deviation is preferably small and preferably within a range of ⁇ 10 °.
  • a surface included in such an angle range for example, there is a surface whose macroscopic plane orientation is a (0-33-8) plane.
  • the silicon carbide semiconductor device may be a MISFET (Metal Insulator Semiconductor Field Effect Transistor) other than the MOSFET.
  • the silicon carbide semiconductor device is not limited to the MISFET, and may be, for example, an IGBT (Insulated Gate Bipolar Transistor).
  • IGBT Insulated Gate Bipolar Transistor
  • 100 epitaxial substrate (silicon carbide substrate), 110 single crystal substrate, 121 n ⁇ layer 121 (first semiconductor layer), 122 p-type body layer (second semiconductor layer), 123 n region (third semiconductor layer) , 124 contact region, 201 gate insulating film, 201P lower insulating film (first insulating film), 202 upper insulating film (second insulating film), 201B bottom, 201P lower insulating film (first insulating film), 201S Side wall portion 202 Upper insulating film (second insulating film) 203 Interlayer insulating film 211 Drain electrode 212 Protection electrode 221 Source electrode 222 Source wiring 230 Gate electrode 251 252 Covering insulating film 252B Bottom portion , 252S side wall portion, 252T surface portion, 302 silicon film, 302P deposited film, 401 mask, 402 resist layer, 501 and 502 M SFET (silicon carbide semiconductor device), BT bottom, CR corners, SW sidewall surface, SW1 ⁇ SW3 first

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Manufacturing & Machinery (AREA)
  • Ceramic Engineering (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Plasma & Fusion (AREA)
  • Chemical Kinetics & Catalysis (AREA)
  • General Chemical & Material Sciences (AREA)
  • Inorganic Chemistry (AREA)
  • Electrodes Of Semiconductors (AREA)
  • Weting (AREA)

Abstract

 炭化珪素基板(100)は第1~第3の半導体層(121~123)を有する。第1および第3の半導層は第1の導電型を有し、第2の半導体層は第2の導電型を有する。トレンチ(TR)は、第1の半導体層(121)からなる底面(BT)と、第1~第3の半導体層(121~123)のそれぞれからなる第1~第3の側面(SW1~SW3)とを有する。トレンチ(TR)上には底部(201B)および側壁部(201S)を有するゲート絶縁膜(201)が設けられている。底部(201B)は最小厚さd0を有する。側壁部(201S)のうち第2の側面(SW2)上の部分は最小厚さd1を有する。側壁部(201S)のうち第1の側面(SW1)上で底部(201B)につながる部分は厚さd2を有する。d2>d1かつd2>d0が満たされている。これにより、絶縁破壊を防止しつつオン抵抗を小さくする。

Description

炭化珪素半導体装置の製造方法および炭化珪素半導体装置
 この発明は、炭化珪素半導体装置の製造方法および炭化珪素半導体装置に関するものであり、特に、トレンチを有する炭化珪素半導体装置の製造方法および炭化珪素半導体装置に関するものである。
 炭化珪素半導体装置として、たとえば特開平7-326755号公報(特許文献1)は、炭化珪素基板を用いたトレンチゲート型MOSFET(Metal Oxide Semiconductor Field Effect Transistor)を開示している。この公報によれば、トレンチの底部のゲート酸化膜の絶縁破壊を防止するために、側部に比して底部でのゲート熱酸化膜の厚さが大きくされている。
特開平7-326755号公報
 上記のように単純にゲート酸化膜の底部を厚くした場合、レンチの底面から半導体層中へ空乏層がより延びることで、半導体層中の電流経路が狭窄される。これにより炭化珪素半導体装置のオン抵抗が大きくなってしまう。
 本発明は、上記のような課題を解決するために成されたものであり、この発明の目的は、絶縁破壊を防止しつつオン抵抗を小さくすることができる炭化珪素半導体装置の製造方法およびその炭化珪素半導体装置を提供することである。
 本発明の炭化珪素半導体装置の製造方法は、以下の工程を有する。
 第1の導電型を有する第1の半導体層と、第1の半導体層上に設けられ第2の導電型を有する第2の半導体層と、第2の半導体層上に設けられ第2の半導体層によって第1の半導体層と分離され第1の導電型を有する第3の半導体層とを含む炭化珪素基板が準備される。
 炭化珪素基板にトレンチが形成される。トレンチは、第1の半導体層からなる底面と、第1~第3の半導体層のそれぞれからなる第1~第3の側面を有する側壁面とを含む。トレンチは、第1の側面と底面とが合わさることで構成された角部を有する。
 トレンチ上にゲート絶縁膜が形成される。ゲート絶縁膜は、底面を覆う底部と、底部につながっておりかつ側壁面を覆う側壁部とを有する。底部は最小厚さd0を有する。側壁部のうち第2の側面上の部分は最小厚さd1を有する。側壁部のうち第1の側面上で底部につながる部分は厚さd2を有する。d2>d1かつd2>d0が満たされている。ゲート絶縁膜を形成する工程は、角部を覆い、かつトレンチの第2の側面の少なくとも一部を露出する角絶縁膜を形成する工程と、角絶縁膜が形成された後にトレンチを熱酸化する工程とを含む。
 ゲート絶縁膜を介してトレンチ上にゲート電極が形成される。
 本発明の炭化珪素半導体装置は、炭化珪素基板と、ゲート絶縁膜と、ゲート電極とを有する。
 炭化珪素基板は、第1の導電型を有する第1の半導体層と、第1の半導体層上に設けられ第2の導電型を有する第2の半導体層と、第2の半導体層上に設けられ第2の半導体層によって第1の半導体層と分離され第1の導電型を有する第3の半導体層とを含む。炭化珪素基板にはトレンチが設けられている。トレンチは、第1の半導体層からなる底面と、第1~第3の半導体層のそれぞれからなる第1~第3の側面を有する側壁面とを含む。
 ゲート絶縁膜はトレンチ上に設けられている。ゲート絶縁膜は、底面を覆う底部と、底部につながっておりかつ側壁面を覆う側壁部とを有する。底部は最小厚さd0を有する。側壁部のうち第2の側面上の部分は最小厚さd1を有する。側壁部のうち第1の側面上で底部につながる部分は厚さd2を有する。d2>d1かつd2>d0が満たされている。
 ゲート電極はゲート絶縁膜を介してトレンチ上に設けられている。
 本発明によれば絶縁破壊を防止しつつオン抵抗を小さくすることができる。
本発明の実施の形態1における炭化珪素半導体装置の構成を概略的に示す部分断面図である。 図1の炭化珪素半導体装置が有する炭化珪素基板の形状を概略的に示す斜視図であり、図を見やすくするために第2の導電型の領域にハッチングを付した図である。 図1の拡大図である。 図1の炭化珪素半導体装置の製造方法の第1工程を概略的に示す部分断面図である。 図1の炭化珪素半導体装置の製造方法の第2工程を概略的に示す部分断面図である。 図1の炭化珪素半導体装置の製造方法の第3工程を概略的に示す部分断面図である。 図1の炭化珪素半導体装置の製造方法の第4工程を概略的に示す部分断面図である。 図1の炭化珪素半導体装置の製造方法の第5工程を概略的に示す部分断面図である。 図1の炭化珪素半導体装置の製造方法の第6工程を概略的に示す部分断面図である。 図1の炭化珪素半導体装置の製造方法の第7工程を概略的に示す部分断面図である。 図1の炭化珪素半導体装置の製造方法の第8工程を概略的に示す部分断面図である。 図1の炭化珪素半導体装置の製造方法の第9工程を概略的に示す部分断面図である。 図1の炭化珪素半導体装置の製造方法の第10工程を概略的に示す部分断面図である。 図1の炭化珪素半導体装置の製造方法の第11工程を概略的に示す部分断面図である。 図1の炭化珪素半導体装置の製造方法の第12工程を概略的に示す部分断面図である。 図1の炭化珪素半導体装置の製造方法の第13工程を概略的に示す部分断面図である。 図1の炭化珪素半導体装置の製造方法の第14工程を概略的に示す部分断面図である。 図1の炭化珪素半導体装置の製造方法の第15工程を概略的に示す部分断面図である。 本発明の実施の形態2における炭化珪素半導体装置の構成を概略的に示す部分断面図である。 本発明の実施の形態3における炭化珪素半導体装置の製造方法の一工程を概略的に示す部分断面図である。 炭化珪素半導体装置が有する炭化珪素基板の表面の微細構造を概略的に示す部分断面図である。 ポリタイプ4Hの六方晶における(000-1)面の結晶構造を示す図である。 図22の線XXIII-XXIIIに沿う(11-20)面の結晶構造を示す図である。 図21の複合面の表面近傍における結晶構造を(11-20)面内において示す図である。 図21の複合面を(01-10)面から見た図である。 巨視的に見たチャネル面および(000-1)面の間の角度と、チャネル移動度との関係の一例を、熱エッチングが行われた場合と行われなかった場合との各々について示すグラフ図である。 チャネル方向および<0-11-2>方向の間の角度と、チャネル移動度との関係の一例を示すグラフ図である。 図21の変形例を示す図である。
 以下、図面を参照して、本発明の実施の形態について説明する。なお、以下の図面において、同一または相当する部分には同一の参照番号を付し、その説明は繰り返さない。本明細書中の結晶学的記載においては、個別方位を[]、集合方位を<>、個別面を()、集合面を{}でそれぞれ示している。また結晶学上の指数が負であることは、通常、”-”(バー)を数字の上に付すことによって表現されるが、本明細書中では数字の前に負の符号を付している。
 はじめに、実施の形態の概要について、以下の(i)~(xiv)に記す。
 (i) 炭化珪素半導体装置501,502の製造方法は、以下の工程を有する。
 第1の導電型を有する第1の半導体層121と、第1の半導体層121上に設けられ第2の導電型を有する第2の半導体層122と、第2の半導体層122上に設けられ第2の半導体層122によって第1の半導体層121と分離され第1の導電型を有する第3の半導体層123とを含む炭化珪素基板100が準備される。
 炭化珪素基板100にトレンチTRが形成される。トレンチTRは、第1の半導体層121からなる底面BTと、第1~第3の半導体層121~123のそれぞれからなる第1~第3の側面SW1~SW3を有する側壁面SWとを含む。トレンチTRは、第1の側面SW1と底面BTとが合わさることで構成された角部CRを有する。
 トレンチTR上にゲート絶縁膜201が形成される。ゲート絶縁膜201は、底面BTを覆う底部201Bと、底部201Bにつながっておりかつ側壁面SWを覆う側壁部201Sとを有する。底部201Bは最小厚さd0を有する。側壁部201Sのうち第2の側面SW2上の部分は最小厚さd1を有する。側壁部201Sのうち第1の側面SW1上で底部201Bにつながる部分は厚さd2を有する。d2>d1かつd2>d0が満たされている。ゲート絶縁膜201を形成する工程は、角部CRを覆い、かつトレンチTRの第2の側面SW2の少なくとも一部を露出する角絶縁膜201Rを形成する工程と、角絶縁膜201Rが形成された後にトレンチTRを熱酸化する工程とを含む。
 ゲート絶縁膜201を介してトレンチTR上にゲート電極230が形成される。
 この製造方法によれば、角絶縁膜201Rを形成することで、d2>d1かつd2>d0を満たすゲート絶縁膜201が得られる。d2>d1により、低い電圧でのゲート制御と、トレンチTRの角部CR近傍でのゲート絶縁膜201の絶縁破壊防止との両方が可能となる。さらにd2>d0により、ゲート絶縁膜201の底部201Bが厚さd2よりも薄い部分を有するので、トレンチTRの底面BTから第1の半導体層121中への空乏層の延びを抑制することができる。よってこの空乏層が第1の半導体層121中の電流経路を狭窄する程度を抑制することができる。よって炭化珪素半導体装置501,502のオン抵抗を小さくすることができる。
 (ii) 上記(i)において、角絶縁膜201Rを形成する工程は、トレンチTRを覆う被覆絶縁膜251,252を形成する工程と、被覆絶縁膜251,252をエッチバックする工程とを含むことが好ましい。
 これにより、角絶縁膜201Rを容易に形成することができる。
 (iii) 上記(ii)において、被覆絶縁膜251,252をエッチバックする工程は、ウエットエッチングによって行なわれることが好ましい。
 これにより、エッチバックが、物理的エッチングではなく化学的エッチングにより行なわれる。よってエッチバックにおける炭化珪素基板100への物理的ダメージが生じない。
 (iv) 上記(ii)または(iii)において、被覆絶縁膜251を形成する工程は、以下の工程を含んでもよい。
 トレンチTR上に第1の絶縁膜201Pが形成される。第1の絶縁膜201Pが形成された後に、第1の絶縁膜201Pのうち角部CRに位置する部分を覆い、かつ第1の絶縁膜201Pのうち第2の側面SW2上に位置する部分の少なくとも一部を露出する第2の絶縁膜202が形成される。
 これにより、エッチバック後に角絶縁膜201Rとしての部分が残りやすい被覆絶縁膜251が形成される。
 (v) 上記(iv)において、第2の絶縁膜202を形成する工程は、以下の工程を含んでもよい。
 第1の絶縁膜201Pが形成された後に、第1の絶縁膜201Pのうち角部CRに位置する部分を覆い、かつ第1の絶縁膜201Pのうち第2の側面SW2上に位置する部分の少なくとも一部を露出するシリコン膜302が形成される。シリコン膜302が酸化される。
 これにより、被覆絶縁膜251のうち第2の絶縁膜202をシリコン膜302から形成することができる。
 (vi) 上記(v)において、シリコン膜302を形成する工程は、以下の工程を含んでもよい。
 シリコンを堆積することによって、トレンチTRを被覆する堆積膜302Pが形成される。堆積膜302Pを介してトレンチTRを埋めるようにレジスト液を塗布することでレジスト層402が形成される。レジスト層402をエッチバックすることによって、トレンチTR内にレジスト層402が部分的に残るように、レジスト層402がパターニングされる。レジスト層402がパターニングされた後に、レジスト層402をマスクとして用いて堆積膜302Pがエッチングされる。
 これにより、第2の絶縁膜202となるシリコン膜302のパターニングを容易に行なうことができる。
 (vii) 上記(ii)または(iii)において、被覆絶縁膜252は、底面BT上に位置する底部分252Bと、底部分252Bにつながるように側壁面SW上に位置する側壁部分252Sとを有してもよい。被覆絶縁膜252を形成する工程は、底部分252Bにつながる位置において側壁部分252Sが最大の厚さを有するようにトレンチTR上に熱酸化膜を形成することによって行なわれてもよい。
 これにより、エッチバック後に角絶縁膜201Rとしての部分が残りやすい被覆絶縁膜252が形成される。
 (viii) 上記(vii)において、熱酸化膜は1300℃未満の温度での熱酸化によって形成されてもよい。
 これにより、エッチバック後に角絶縁膜201Rとしての部分が残りやすい被覆絶縁膜252を、熱酸化を用いて容易に形成することができる。
 (ix) 炭化珪素半導体装置501,502は、炭化珪素基板100と、ゲート絶縁膜201と、ゲート電極230とを有する。
 炭化珪素基板100は、第1の導電型を有する第1の半導体層121と、第1の半導体層121上に設けられ第2の導電型を有する第2の半導体層122と、第2の半導体層122上に設けられ第2の半導体層122によって第1の半導体層121と分離され第1の導電型を有する第3の半導体層123とを含む。炭化珪素基板100にはトレンチTRが設けられている。トレンチTRは、第1の半導体層121からなる底面BTと、第1~第3の半導体層121~123のそれぞれからなる第1~第3の側面SW1~SW3を有する側壁面SWとを含む。
 ゲート絶縁膜201はトレンチTR上に設けられている。ゲート絶縁膜201は、底面BTを覆う底部201Bと、底部201Bにつながっておりかつ側壁面SWを覆う側壁部201Sとを有する。底部201Bは最小厚さd0を有する。側壁部201Sのうち第2の側面SW2上の部分は最小厚さd1を有する。側壁部201Sのうち第1の側面SW1上で底部201Bにつながる部分は厚さd2を有する。d2>d1かつd2>d0が満たされている。
 ゲート電極230はゲート絶縁膜201を介してトレンチTR上に設けられている。
 この炭化珪素半導体装置501,502によれば、ゲート絶縁膜201がd2>d1かつd2>d0を満たす。d2>d1により、低い電圧でのゲート制御と、トレンチTRの角部CR近傍でのゲート絶縁膜201の絶縁破壊防止との両方が可能となる。さらにd2>d0により、ゲート絶縁膜201の底部201Bが厚さd2よりも薄い部分を有するので、トレンチTRの底面BTから第1の半導体層121中への空乏層の延びを抑制することができる。よってこの空乏層が第1の半導体層121中の電流経路を狭窄する程度を抑制することができる。よって炭化珪素半導体装置501,502のオン抵抗を小さくすることができる。
 (x) 上記(ix)において、d0>d1が満たされていることが好ましい。
 これにより、ゲート絶縁膜201の底部201Bに、過度に薄い部分が形成されない。よってゲート絶縁膜201の絶縁破壊をより確実に防止することができる。
 (xi) 上記(ix)または(x)において、ゲート絶縁膜201の側壁部201Sは、第2の側面SW2上において、厚さd2よりも小さい厚さを有する部分によって第1の半導体層121および第3の半導体層123をつないでいることが好ましい。
 これにより、ゲート絶縁膜201のうち厚さd2よりも小さい厚さを有する部分のみを介してゲート電極230と対向するチャネル経路によって第1の半導体層121および第3の半導体層123がつながれる。よってゲート制御に必要なゲート電圧をより低くすることができる。
 (xii) 上記(ix)~(xi)において、ゲート絶縁膜201の側壁部201Sは、第2の側面SW2上において、厚さd1を有する部分によって第1の半導体層121および第3の半導体層123をつないでいることが好ましい。
 これにより、ゲート絶縁膜201のうち厚さd1を有する部分のみを介してゲート電極230と対向するチャネル経路によって第1の半導体層121および第3の半導体層123がつながれる。よってゲート制御に必要なゲート電圧をより低くすることができる。
 (xiii) 上記(ix)~(xii)において、ゲート絶縁膜201の側壁部201Sは、第1の側面SW1上において、厚さd1よりも大きい厚さを有する部分によって第2の半導体層122と底部201Bとの間をつないでいることが好ましい。
 これにより、側壁部201Sのうち第1の側面SW1上の部分が、厚さd1よりも大きい厚さを、より広い範囲において有する。よってトレンチTRの角部CR近傍でのゲート絶縁膜201の絶縁破壊をより確実に防止することができる。
 (xiv) 上記(ix)~(xiii)において、ゲート絶縁膜201の側壁部201Sは、第1の側面SW1上において、厚さd2を有する部分によって第2の半導体層122と底部201Bとの間をつないでいることが好ましい。
 これにより、側壁部201Sのうち第1の側面SW1上の部分が、厚さd0およびd1の各々よりも大きい厚さd2を、より広い範囲において有する。よってトレンチTRの角部CR近傍でのゲート絶縁膜201の絶縁破壊をより確実に防止することができる。
 次により詳細な説明として、以下において、実施の形態1~3と、その補足事項とについて説明する。
 (実施の形態1)
 図1に示すように、本実施の形態のMOSFET501(炭化珪素半導体装置)は、エピタキシャル基板100(炭化珪素基板)と、ゲート絶縁膜201と、ゲート電極230と、層間絶縁膜203と、ソース電極221と、ドレイン電極211と、ソース配線222と、保護電極212とを有する。
 エピタキシャル基板100は、炭化珪素から作られており、単結晶基板110およびその上に設けられたエピタキシャル層を有する。単結晶基板110はn型(第1の導電型)を有する。単結晶基板110の一方主面(図1における上面)の面方位(hklm)は、好ましくは負のmを有し、より好ましくはおおよそ(000-1)面である。
 さらに図2を参照して、エピタキシャル基板100のエピタキシャル層は、n-層121(第1の半導体層)と、p型ボディ層122(第2の半導体層)と、n領域123(第3の半導体層)と、コンタクト領域124とを有する。エピタキシャル基板100の炭化珪素は、好ましくは六方晶の結晶構造を有し、より好ましくはポリタイプ4Hを有する。
 n-層121は、ドナーが添加されていることでn型を有する。n-層121へのドナーの添加は、イオン注入によってではなく、n-層121のエピタキシャル成長時の不純物添加によって行われていることが好ましい。n-層121のドナー濃度は、単結晶基板110のドナー濃度よりも低いことが好ましい。n-層121のドナー濃度は、好ましくは1×1015cm-3以上5×1016cm-3以下であり、たとえば8×1015cm-3である。
 p型ボディ層122は、n-層121上に設けられており、アクセプタが添加されていることでp型(第1の導電型と異なる第2の導電型)を有する。p型ボディ層122のアクセプタ濃度は、たとえば1×1018cm-3である。
 n領域123はn型を有する。n領域123は、p型ボディ層122上に設けられており、p型ボディ層122によってn-層121と分離されている。
 コンタクト領域124はp型を有する。コンタクト領域124は、p型ボディ層122につながるようにp型ボディ層122の一部の上に形成されている。
 図3を参照して、エピタキシャル基板100のエピタキシャル層にはトレンチTRが設けられている。トレンチTRは、n-層121からなる底面BTと、側面SW1~SW3(第1~第3の側面)を有する側壁面SWとを含む。側面SW1~SW3のそれぞれは、n-層121、p型ボディ層122およびn領域123からなる。底面BTは、エピタキシャル基板100の主面とほぼ平行な平坦面である。トレンチTRは、側面SW1と底面BTとが合わさることで構成された角部CRを有する。側面SW2は、MOSFETのチャネルとしての機能を有する。好ましくは、側壁面SW、特に側面SW2は、所定の結晶面(「特殊面」とも称する)を有する。特殊面の詳細については後述する。
 エピタキシャル基板100がトレンチTRを有するということは、単結晶基板110の上面上においてエピタキシャル層が部分的に除去されていることに対応している。本実施の形態においては、単結晶基板110の上面上において多数のメサ構造が形成されている。具体的には、メサ構造は上面および底部が六角形状となっており、その側壁は単結晶基板110の上面に対して傾斜している。これによりトレンチTRは開口側に向かって拡がっている。
 ゲート絶縁膜201はトレンチTR上に設けられている。ゲート絶縁膜201はトレンチTR内においてエピタキシャル基板100とゲート電極230とを隔てている。ゲート絶縁膜201は、酸化膜であることが好ましく、たとえばシリコン酸化膜である。
 ゲート絶縁膜201は、底面BTを覆う底部201Bと、底部201Bにつながっておりかつ側壁面SWを覆う側壁部201Sとを有する。底部201Bは最小厚さd0を有する。側壁部201Sのうち側面SW2上の部分は最小厚さd1を有する。側壁部201Sのうち側面SW1上で底部201Bにつながる部分は厚さd2を有する。本実施の形態においては、厚さd1を有する部分と、厚さd2を有する部分とが、厚さが変化している領域である境界部BPで互いにつながっている。境界部BPは、本実施の形態においては、側面SW1およびSW2の境界よりも深くに(図中、下方に)位置している。
 上述した厚さに関して、d2>d1かつd2>d0が満たされている。好ましくはd0>d1が満たされている。好ましくは、側壁部201Sは、側面SW2上において、厚さd2よりも小さい厚さを有する部分によってn-層121およびn領域123をつないでいる。好ましくは、側壁部201Sは、側面SW2上において、厚さd1を有する部分によってn-層121およびn領域123をつないでいる。
 ゲート電極230はゲート絶縁膜201を介してトレンチTR上に設けられている。すなわちゲート電極230は、ゲート絶縁膜201を介して、側面SW1~SW3の各々と、底面BTとに対向している。
 ソース電極221は、層間絶縁膜203を貫通してn領域123およびコンタクト領域124の各々に接している。ソース配線222はソース電極221に接するようにソース電極221および層間絶縁膜203上に設けられている。ドレイン電極211は、エピタキシャル基板100の、トレンチTRが設けられた面と反対の面の上に設けられている。保護電極212はドレイン電極211を被覆している。
 次にMOSFET501(図1)の製造方法について説明する。
 図4を参照して、単結晶基板110上にn-層121がエピタキシャル成長により形成される。このエピタキシャル成長は、たとえば原料ガスとしてシラン(SiH4)とプロパン(C38)との混合ガスを用い、キャリアガスとしてたとえば水素ガス(H2)を用いたCVD(Chemical Vapor Deposition)法により行うことができる。また、このときドナーとしてたとえば窒素(N)やリン(P)を導入することが好ましい。
 次に、n-層121上のp型ボディ層122と、p型ボディ層122上のn領域123とが形成される。具体的には、n-層121の上面にイオン注入が行われる。p型ボディ層122を形成するためのイオン注入においては、たとえばアルミニウム(Al)などのアクセプタがイオン注入される。またn領域123を形成するためのイオン注入においては、たとえばリン(P)などのドナーがイオン注入される。なおイオン注入に代わり、不純物の添加をともなうにエピタキシャル成長が用いられてもよい。次に、イオン注入によってコンタクト領域124が形成される。
 次に、イオン注入により添加された不純物を活性化するための活性化熱処理が行われる。この熱処理の温度は、好ましくは1500℃以上1900℃以下であり、たとえば1700℃程度である。熱処理の時間は、たとえば30分程度である。熱処理の雰囲気は、好ましくは不活性ガス雰囲気であり、たとえばAr雰囲気である。以上のようにしてエピタキシャル基板100が準備される。
 図5に示すように、エピタキシャル基板100上に、n領域123を部分的に露出する開口部を有するマスク401が形成される。開口部はトレンチTR(図1)の位置に対応して配置される。マスク401としては、たとえば、熱酸化によって形成されたシリコン酸化膜を用いることができる。
 図6に示すように、マスク401の開口部において、n領域123と、p型ボディ層122と、n-層121の一部とがエッチングにより除去される。エッチングの方法としては、たとえば反応性イオンエッチング(RIE)、特に誘導結合プラズマ(ICP)RIEを用いることができる。具体的には、たとえば反応ガスとしてSF6またはSF6とO2との混合ガスを用いたICP-RIEを用いることができる。このようなエッチングにより、トレンチTR(図1)が形成されるべき領域に、側壁が単結晶基板110の主表面に対してほぼ垂直な内面SVを有する凹部TQを形成することができる。
 次に、マスク401を用いてエピタキシャル基板100がエッチングされる。具体的には、エピタキシャル基板100に対して、凹部TQの内面SVにおいて熱エッチングが行われる。熱エッチングは、たとえば、少なくとも1種類以上のハロゲン原子を有する反応性ガスを含む雰囲気中で、エピタキシャル基板100を加熱することによって行い得る。少なくとも1種類以上のハロゲン原子は、塩素(Cl)原子およびフッ素(F)原子の少なくともいずれかを含む。この雰囲気は、たとえば、Cl2、BCL3、SF6、またはCF4である。たとえば、塩素ガスと酸素ガスとの混合ガスを反応ガスとして用い、熱処理温度を、たとえば700℃以上1000℃以下として、熱エッチングが行われる。なお、反応ガスはキャリアガスを含んでいてもよい。キャリアガスとしては、たとえば窒素(N2)ガス、アルゴンガス、ヘリウムガスなどを用いることができる。そして、上述のように熱処理温度を700℃以上1000℃以下とした場合、SiCのエッチング速度は、たとえば約70μm/時になる。また、この場合に、酸化珪素から作られたマスク401は、SiCに対する選択比が極めて大きいので、SiCのエッチング中に実質的にエッチングされない。
 図7に示すように、上記の熱エッチングにより炭化珪素基板100のエピタキシャル層にトレンチTRが形成される。トレンチTRの形成の際、エピタキシャル基板100は、矢印SEで示すようにマスク401の開口部からサイドエッチングされるようにエッチングされる。またこの熱エッチングの際、トレンチTRの側壁面SW上、特に側面SW2上に、特殊面が自己形成される。次に、たとえばウエットエッチングにより、マスク401が除去される(図8)。ウエットエッチングは、たとえばフッ化水素酸を用いて行ない得る。
 図9に示すように、トレンチTR上に下部絶縁膜201P(第1の絶縁膜)が形成される。下部絶縁膜201Pは、トレンチTRの側面SW1~SW3および底面BTの各々を覆っている。下部絶縁膜201Pの形成は、エピタキシャル基板100の熱酸化によって行なわれることが好ましい。
 図10に示すように、シリコンを堆積することによって、下部絶縁膜201Pを介してトレンチTRを被覆する堆積膜302Pが形成される。堆積膜302Pの形成は、たとえば化学気相成長(CVD)法により行ない得る。
 図11に示すように、堆積膜302Pおよび下部絶縁膜201Pを介してトレンチTRを埋めるようにレジスト液が塗布される。これによりレジスト層402が形成される。
 図12に示すように、レジスト層402をエッチバックすることによって、トレンチTR内にレジスト層402が部分的に残るように、レジスト層402がパターニングされる。残されたレジスト層402は、堆積膜302Pのうち、下部絶縁膜201Pを介して角部CRに位置する部分を覆っている。エッチバックはエッチングマスクを用いることなく行なわれ得る。次にレジスト層402がパターニングされた後に、レジスト層402をマスクとして用いて堆積膜302Pがエッチングされる。
 図13に示すように、上記エッチングによって、堆積膜302P(図12)からシリコン膜302が形成される。シリコン膜302は、下部絶縁膜201Pのうち角部CRに位置する部分を覆っており、かつ下部絶縁膜201Pのうち側面SW2上に位置する部分の少なくとも一部を露出している。次にレジスト層402が除去される(図14)。
 図15に示すように、シリコン膜302(図14)が酸化されることで、上部絶縁膜202(第2の絶縁膜)が形成される。上部絶縁膜202は、下部絶縁膜201Pのうち角部CRに位置する部分を覆っており、かつ下部絶縁膜201Pのうち側面SW2上に位置する部分の少なくとも一部を露出している。本実施の形態においては、上部絶縁膜202は、下部絶縁膜201Pのうち側面SW2上に位置する部分の全体を露出している。シリコン膜302の酸化は、たとえば800℃以上950℃以下での熱酸化により行ない得る。このようにして、上部絶縁膜202および下部絶縁膜201Pを有する被覆絶縁膜251がトレンチTRを覆うように形成される。
 図16に示すように、被覆絶縁膜251(図15)がエッチバックされる。これにより、角部CRを覆い、かつトレンチTRの側面SW2の少なくとも一部を露出する角絶縁膜201Rが形成される。エッチバックの際に、底面BTの一部が露出されることが好ましい。エッチバックはエッチングマスクを用いることなく行なわれ得る。エッチバックは、ウエットエッチングによって行なわれることが好ましい。ウエットエッチングは、たとえばフッ化水素酸を用いて行ない得る。次にトレンチTRが熱酸化される。これによりゲート絶縁膜201(図17)が形成される。
 図18に示すように、トレンチTR上にゲート絶縁膜201を介してゲート電極230が形成される。ゲート電極230の形成方法は、たとえば、導体またはドープトポリシリコンの成膜とCMP(Chemical Mechanical Polishing)とによって行い得る。
 再び図1を参照して、ゲート電極230の露出面を覆うようにゲート電極230およびゲート絶縁膜201上に層間絶縁膜203が形成される。層間絶縁膜203およびゲート絶縁膜201に開口部が形成されるようにエッチングが行われる。この開口部により、メサ構造の上面においてn領域123およびコンタクト領域124の各々が露出される。次に、メサ構造の上面においてn領域123およびコンタクト領域124の各々に接するソース電極221が形成される。ソース配線222、ドレイン電極211および保護電極212が形成される。これにより、MOSFET501が得られる。
 本実施の形態によれば、d2>d1(図3)により、低い電圧でのゲート制御と、トレンチTRの角部CR近傍でのゲート絶縁膜201の絶縁破壊防止との両方が可能となる。さらにd2>d0により、ゲート絶縁膜201の底部201Bが厚さd2よりも薄い部分を有するので、トレンチTRの底面BTからn-層121中への空乏層の延びを抑制することができる。よってこの空乏層がn-層121中の電流経路を狭窄する程度を抑制することができる。よってMOSFET501,502のオン抵抗を小さくすることができる。
 またd0>d1が満たされている場合、ゲート絶縁膜201の底部201Bに、過度に薄い部分が形成されない。よってゲート絶縁膜201の絶縁破壊をより確実に防止することができる。
 またゲート絶縁膜201の側壁部201Sは、側面SW2上において、厚さd2よりも小さい厚さを有する部分によってn-層121およびn領域123をつないでいることが好ましい。これにより、ゲート絶縁膜201のうち厚さd2よりも小さい厚さを有する部分のみを介してゲート電極230と対向するチャネル経路によってn-層121およびn領域123がつながれる。よってゲート制御に必要なゲート電圧をより低くすることができる。
 ゲート絶縁膜201の側壁部201Sは、側面SW2上において、厚さd1を有する部分によってn-層121およびn領域123をつないでいることが好ましい。これにより、ゲート絶縁膜201のうち厚さd1を有する部分のみを介してゲート電極230と対向するチャネル経路によってn-層121およびn領域123がつながれる。よってゲート制御に必要なゲート電圧をより低くすることができる。
 角絶縁膜201R(図16)を形成する工程は、トレンチTRを覆う被覆絶縁膜251(図15)を形成する工程と、被覆絶縁膜251をエッチバックする工程とを含むことが好ましい。これにより、角絶縁膜201Rを容易に形成することができる。被覆絶縁膜251はウエットエッチングによってエッチバックされることが好ましい。これにより、エッチバックが、物理的エッチングではなく化学的エッチングにより行なわれる。よってエッチバックにおけるエピタキシャル基板100への物理的ダメージが生じない。
 また、図15に示すように、被覆絶縁膜251の一部として、下部絶縁膜201Pのうち角部CRに位置する部分を覆い、かつ下部絶縁膜201Pのうち側面SW2上に位置する部分の少なくとも一部を露出する上部絶縁膜202が形成されることが好ましい。これにより、エッチバック後に角絶縁膜201Rとしての部分が残りやすい被覆絶縁膜251が形成される。
 また、エッチバック(図11および図12)によりパターニングされたレジスト層402をマスクとして用いてシリコン膜302がエッチングされることが好ましい(図13)。これにより、上部絶縁膜202となるシリコン膜302のパターニングを容易に行なうことができる。
 (実施の形態2)
 図19に示すように、本実施の形態のMOSFET502(炭化珪素半導体装置)においては、実施の形態1(図3)と異なり、境界部BPが側面SW1およびSW2の境界上に位置している。ここでの「境界上に位置し」とは製造誤差を全く許容しないものではなく、具体的には±0.1μm程度の誤差は許容される。境界部BPをこのように位置させるためには、たとえば、実施の形態1におけるエッチバック工程(図11および図12)の進行の程度を抑えればよい。なお上記以外の構成については、上述した実施の形態1の構成とほぼ同じであるため、同一または対応する要素について同一の符号を付し、その説明を繰り返さない。
 境界部BPが上記のように位置することで、ゲート絶縁膜201の側壁部201Sは、側面SW1上において、厚さd1よりも大きい厚さを有する部分によってp型ボディ層122と底部201Bとの間をつないでいる。これにより、側壁部201Sのうち側面SW1上の部分が、厚さd1よりも大きい厚さを、より広い範囲において有する。よってトレンチTRの角部CR近傍でのゲート絶縁膜201の絶縁破壊をより確実に防止することができる。
 ゲート絶縁膜201の側壁部201Sは、側面SW1上において、厚さd2を有する部分によってp型ボディ層122と底部201Bとの間をつないでいてもよい。これにより、側壁部201Sのうち側面SW1上の部分が、厚さd0およびd1の各々よりも大きい厚さd2を、より広い範囲において有する。よってトレンチTRの角部CR近傍でのゲート絶縁膜201の絶縁破壊をより確実に防止することができる。
 (実施の形態3)
 本実施の形態の炭化珪素半導体装置の製造方法においては、まず、実施の形態1の図4~図8と同様の工程が行われる。
 次に、図20に示すように、底面BT上に位置する底部分252Bと、底部分252Bにつながるように側壁面SW上に位置する側壁部分252Sと、トレンチTRの外側においてエピタキシャル基板100を覆う表面部分252Tとを有する被覆絶縁膜252が形成される。被覆絶縁膜252を形成する工程は、底部分252Bにつながる位置において側壁部分252Sが最大の厚さを有するようにトレンチTR上に熱酸化膜を形成することによって行なわれる。この熱酸化膜は1300℃未満の温度での熱酸化によって形成されることが好ましい。
 次に、実施の形態1において被覆絶縁膜251(図15)がエッチバックされるのとほぼ同様に、被覆絶縁膜252がエッチバックされる。これにより角絶縁膜201R(図16)が形成される。以降、実施の形態1とほぼ同様に、図17および図18の工程を経てMOSFET501(図1)が得られる。
 本実施の形態によれば、エッチバック後に角絶縁膜201Rとしての部分が残りやすい被覆絶縁膜252を、熱酸化を用いて容易に形成することができる。
 (特殊面を有する表面)
 上述したように、トレンチTRの側壁面SW(図3)、特に側面SW2は、所定の結晶面(特殊面とも称する)を有することが好ましい。このような側壁面SWは、図21に示すように、面方位{0-33-8}を有する面S1(第1の面)を含む。面S1は好ましくは面方位(0-33-8)を有する。
 より好ましくは、側壁面SWは面S1を微視的に含み、側壁面SWはさらに、面方位{0-11-1}を有する面S2(第2の面)を微視的に含む。ここで「微視的」とは、原子間隔の2倍程度の寸法を少なくとも考慮する程度に詳細に、ということを意味する。このように微視的な構造の観察方法としては、たとえばTEM(Transmission Electron Microscope)を用いることができる。面S2は好ましくは面方位(0-11-1)を有する。
 好ましくは、側壁面SWの面S1および面S2は、面方位{0-11-2}を有する複合面SRを構成している。すなわち複合面SRは、面S1およびS2が周期的に繰り返されることによって構成されている。このような周期的構造は、たとえば、TEMまたはAFM(Atomic Force Microscopy)により観察し得る。この場合、複合面SRは{000-1}面に対して巨視的に62°のオフ角を有する。ここで「巨視的」とは、原子間隔程度の寸法を有する微細構造を無視することを意味する。このように巨視的なオフ角の測定としては、たとえば、一般的なX線回折を用いた方法を用い得る。好ましくは複合面SRは面方位(0-11-2)を有する。この場合、複合面SRは(000-1)面に対して巨視的に62°のオフ角を有する。
 好ましくは、チャネル面上においてキャリアが流れる方向であるチャネル方向CDは、上述した周期的繰り返しが行われる方向に沿っている。
 次に、複合面SRの詳細な構造について説明する。
 一般に、ポリタイプ4Hの炭化珪素単結晶を(000-1)面から見ると、図22に示すように、Si原子(またはC原子)は、A層の原子(図中の実線)と、この下に位置するB層の原子(図中の破線)と、この下に位置するC層の原子(図中の一点鎖線)と、この下に位置するB層の原子(図示せず)とが繰り返し設けられている。つまり4つの層ABCBを1周期としてABCBABCBABCB・・・のような周期的な積層構造が設けられている。
 図23に示すように、(11-20)面(図22の線XXIII-XXIIIの断面)において、上述した1周期を構成する4つの層ABCBの各層の原子は、(0-11-2)面に完全に沿うようには配列されていない。図23においてはB層の原子の位置を通るように(0-11-2)面が示されており、この場合、A層およびC層の各々の原子は(0-11-2)面からずれていることがわかる。このため、炭化珪素単結晶の表面の巨視的な面方位、すなわち原子レベルの構造を無視した場合の面方位が(0-11-2)に限定されたとしても、この表面は、微視的には様々な構造をとり得る。
 図24に示すように、複合面SRは、面方位(0-33-8)を有する面S1と、面S1につながりかつ面S1の面方位と異なる面方位を有する面S2とが交互に設けられることによって構成されている。面S1および面S2の各々の長さは、Si原子(またはC原子)の原子間隔の2倍である。なお面S1および面S2が平均化された面は、(0-11-2)面(図23)に対応する。
 図25に示すように、複合面SRを(01-10)面から見て単結晶構造は、部分的に見て立方晶と等価な構造(面S1の部分)を周期的に含んでいる。具体的には複合面SRは、上述した立方晶と等価な構造における面方位(001)を有する面S1と、面S1につながりかつ面S1の面方位と異なる面方位を有する面S2とが交互に設けられることによって構成されている。このように、立方晶と等価な構造における面方位(001)を有する面(図25においては面S1)と、この面につながりかつこの面方位と異なる面方位を有する面(図25においては面S2)とによって表面を構成することは4H以外のポリタイプにおいても可能である。ポリタイプは、たとえば6Hまたは15Rであってもよい。
 次に図26を参照して、側壁面SWの結晶面と、チャネル面の移動度MBとの関係について説明する。図26のグラフにおいて、横軸は、チャネル面を有する側壁面SWの巨視的な面方位と(000-1)面とのなす角度D1を示し、縦軸は移動度MBを示す。プロット群CMは側壁面SWが熱エッチングによる特殊面として仕上げられた場合に対応し、プロット群MCはそのような熱エッチングがなされない場合に対応する。
 プロット群MCにおける移動度MBは、チャネル面の表面の巨視的な面方位が(0-33-8)のときに最大となった。この理由は、熱エッチングが行われない場合、すなわち、チャネル表面の微視的な構造が特に制御されない場合においては、巨視的な面方位が(0-33-8)とされることによって、微視的な面方位(0-33-8)、つまり原子レベルまで考慮した場合の面方位(0-33-8)が形成される割合が確率的に高くなったためと考えられる。
 一方、プロット群CMにおける移動度MBは、チャネル面の表面の巨視的な面方位が(0-11-2)のとき(矢印EX)に最大となった。この理由は、図24および図25に示すように、面方位(0-33-8)を有する多数の面S1が面S2を介して規則正しく稠密に配置されることで、チャネル面の表面において微視的な面方位(0-33-8)が占める割合が高くなったためと考えられる。
 なお移動度MBは複合面SR上において方位依存性を有する。図27に示すグラフにおいて、横軸はチャネル方向と<0-11-2>方向との間の角度D2を示し、縦軸はチャネル面の移動度MB(任意単位)を示す。破線はグラフを見やすくするために補助的に付してある。このグラフから、チャネル移動度MBを大きくするには、チャネル方向CD(図21)が有する角度D2は、0°以上60°以下であることが好ましく、ほぼ0°であることがより好ましいことがわかった。
 図28に示すように、側壁面SWは複合面SRに加えてさらに面S3(第3の面)を含んでもよい。より具体的には、面S3および複合面SRが周期的に繰り返されることによって構成された複合面SQを側壁面SWが含んでもよい。この場合、側壁面SWの{000-1}面に対するオフ角は、理想的な複合面SRのオフ角である62°からずれる。このずれは小さいことが好ましく、±10°の範囲内であることが好ましい。このような角度範囲に含まれる表面としては、たとえば、巨視的な面方位が{0-33-8}面となる表面がある。より好ましくは、側壁面SWの(000-1)面に対するオフ角は、理想的な複合面SRのオフ角である62°からずれる。このずれは小さいことが好ましく、±10°の範囲内であることが好ましい。このような角度範囲に含まれる表面としては、たとえば、巨視的な面方位が(0-33-8)面となる表面がある。
 このような周期的構造は、たとえば、TEMまたはAFMにより観察し得る。
 今回開示された実施の形態はすべての点で例示であって制限的なものではないと考えられるべきである。本発明の範囲は上記した説明ではなくて請求の範囲によって示され、請求の範囲と均等の意味および範囲内でのすべての変更が含まれることが意図される。たとえば、炭化珪素半導体装置は、MOSFET以外のMISFET(Metal Insulator Semiconductor Field Effect Transistor)であってもよい。また炭化珪素半導体装置はMISFETに限定されず、たとえばIGBT(Insulated Gate Bipolar Transistor)であってもよい。また第1および第2の導電型のそれぞれはn型およびp型に限定されず、これらが入れ替えられてもよい。
 100 エピタキシャル基板(炭化珪素基板)、110 単結晶基板、121 n-層121(第1の半導体層)、122 p型ボディ層(第2の半導体層)、123 n領域(第3の半導体層)、124 コンタクト領域、201 ゲート絶縁膜、201P 下部絶縁膜(第1の絶縁膜)、202 上部絶縁膜(第2の絶縁膜)、201B 底部、201P 下部絶縁膜(第1の絶縁膜)、201S 側壁部、202 上部絶縁膜(第2の絶縁膜)、203 層間絶縁膜、211 ドレイン電極、212 保護電極、221 ソース電極、222 ソース配線、230 ゲート電極、251,252 被覆絶縁膜、252B 底部分、252S 側壁部分、252T 表面部分、302 シリコン膜、302P 堆積膜、401 マスク、402 レジスト層、501,502 MOSFET(炭化珪素半導体装置)、BT 底面、CR 角部、SW 側壁面、SW1~SW3 第1~第3の側面、TR トレンチ。

Claims (14)

  1.  第1の導電型を有する第1の半導体層と、前記第1の半導体層上に設けられ第2の導電型を有する第2の半導体層と、前記第2の半導体層上に設けられ前記第2の半導体層によって前記第1の半導体層と分離され前記第1の導電型を有する第3の半導体層とを含む炭化珪素基板を準備する工程と、
     前記炭化珪素基板にトレンチを形成する工程とを備え、前記トレンチは、前記第1の半導体層からなる底面と、前記第1~第3の半導体層のそれぞれからなる第1~第3の側面を有する側壁面とを含み、前記トレンチは前記第1の側面と前記底面とが合わさることで構成された角部を有し、
     前記トレンチ上にゲート絶縁膜を形成する工程を備え、前記ゲート絶縁膜は、前記底面を覆う底部と、前記底部につながっておりかつ前記側壁面を覆う側壁部とを有し、前記底部は最小厚さd0を有し、前記側壁部のうち前記第2の側面上の部分は最小厚さd1を有し、前記側壁部のうち前記第1の側面上で前記底部につながる部分は厚さd2を有し、d2>d1かつd2>d0が満たされており、前記ゲート絶縁膜を形成する工程は、前記角部を覆い、かつ前記トレンチの前記第2の側面の少なくとも一部を露出する角絶縁膜を形成する工程と、前記角絶縁膜が形成された後に前記トレンチを熱酸化する工程とを含み、さらに
     前記ゲート絶縁膜を介して前記トレンチ上にゲート電極を形成する工程を備える、炭化珪素半導体装置の製造方法。
  2.  前記角絶縁膜を形成する工程は、
     前記トレンチを覆う被覆絶縁膜を形成する工程と、
     前記被覆絶縁膜をエッチバックする工程とを含む、請求項1に記載の炭化珪素半導体装置の製造方法。
  3.  前記被覆絶縁膜を前記エッチバックする工程はウエットエッチングによって行なわれる、請求項2に記載の炭化珪素半導体装置の製造方法。
  4.  前記被覆絶縁膜を形成する工程は、
     前記トレンチ上に第1の絶縁膜を形成する工程と、
     前記第1の絶縁膜を形成する工程の後に、前記第1の絶縁膜のうち前記角部に位置する部分を覆い、かつ前記第1の絶縁膜のうち第2の側面上に位置する部分の少なくとも一部を露出する第2の絶縁膜を形成する工程とを含む、請求項2または3のいずれか1項に記載の炭化珪素半導体装置の製造方法。
  5.  前記第2の絶縁膜を形成する工程は、
     前記第1の絶縁膜を形成する工程の後に、前記第1の絶縁膜のうち角部に位置する部分を覆い、かつ前記第1の絶縁膜のうち第2の側面上に位置する部分の少なくとも一部を露出するシリコン膜を形成する工程と、
     前記シリコン膜を酸化する工程とを含む、請求項4に記載の炭化珪素半導体装置の製造方法。
  6.  前記シリコン膜を形成する工程は、
     シリコンを堆積することによって、前記トレンチを被覆する堆積膜を形成する工程と、
     前記堆積膜を介して前記トレンチを埋めるようにレジスト液を塗布することでレジスト層を形成する工程と、
     前記レジスト層をエッチバックすることによって、前記トレンチ内に前記レジスト層が部分的に残るように、前記レジスト層をパターニングする工程と、
     前記レジスト層をパターニングする工程の後に、前記レジスト層をマスクとして用いて前記堆積膜をエッチングする工程とを含む、請求項5に記載の炭化珪素半導体装置の製造方法。
  7.  前記被覆絶縁膜は、前記底面上に位置する底部分と、前記底部分につながるように前記側壁面上に位置する側壁部分とを有し、
     前記被覆絶縁膜を形成する工程は、前記底部分につながる位置において前記側壁部分が最大の厚さを有するように前記トレンチ上に熱酸化膜を形成することによって行なわれる、請求項2または3のいずれか1項に記載の炭化珪素半導体装置の製造方法。
  8.  前記熱酸化膜を形成する工程は、1300℃未満の温度での熱酸化によって行なわれる、請求項7に記載の炭化珪素半導体装置の製造方法。
  9.  炭化珪素半導体装置であって、
     第1の導電型を有する第1の半導体層と、前記第1の半導体層上に設けられ第2の導電型を有する第2の半導体層と、前記第2の半導体層上に設けられ前記第2の半導体層によって前記第1の半導体層と分離され前記第1の導電型を有する第3の半導体層とを含む炭化珪素基板を備え、前記炭化珪素基板にはトレンチが設けられており、前記トレンチは、前記第1の半導体層からなる底面と、前記第1~第3の半導体層のそれぞれからなる第1~第3の側面を有する側壁面とを含み、前記炭化珪素半導体装置はさらに
     前記トレンチ上に設けられたゲート絶縁膜を備え、前記ゲート絶縁膜は、前記底面を覆う底部と、前記底部につながっておりかつ前記側壁面を覆う側壁部とを有し、前記底部は最小厚さd0を有し、前記側壁部のうち前記第2の側面上の部分は最小厚さd1を有し、前記側壁部のうち前記第1の側面上で前記底部につながる部分は厚さd2を有し、d2>d1かつd2>d0が満たされており、前記炭化珪素半導体装置はさらに
     前記ゲート絶縁膜を介して前記トレンチ上に設けられたゲート電極を備える、炭化珪素半導体装置。
  10.  d0>d1が満たされている、請求項9に記載の炭化珪素半導体装置。
  11.  前記ゲート絶縁膜の前記側壁部は、前記第2の側面上において、厚さd2よりも小さい厚さを有する部分によって前記第1および第3の半導体層をつないでいる、請求項9または10に記載の炭化珪素半導体装置。
  12.  前記ゲート絶縁膜の前記側壁部は、前記第2の側面上において、厚さd1を有する部分によって前記第1および第3の半導体層をつないでいる、請求項9~11のいずれか1項に記載の炭化珪素半導体装置。
  13.  前記ゲート絶縁膜の前記側壁部は、前記第1の側面上において、厚さd1よりも大きい厚さを有する部分によって前記第2の半導体層と前記底部との間をつないでいる、請求項9~12のいずれか1項に記載の炭化珪素半導体装置。
  14.  前記ゲート絶縁膜の前記側壁部は、前記第1の側面上において、厚さd2を有する部分によって前記第2の半導体層と前記底部との間をつないでいる、請求項9~13のいずれか1項に記載の炭化珪素半導体装置。
PCT/JP2014/055565 2013-04-16 2014-03-05 炭化珪素半導体装置の製造方法および炭化珪素半導体装置 WO2014171210A1 (ja)

Priority Applications (2)

Application Number Priority Date Filing Date Title
US14/784,560 US9627487B2 (en) 2013-04-16 2014-03-05 Method for manufacturing silicon carbide semiconductor device and silicon carbide semiconductor device
US15/445,371 US20170170281A1 (en) 2013-04-16 2017-02-28 Method for manufacturing silicon carbide semiconductor device and silicon carbide semiconductor device

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2013085734A JP6131689B2 (ja) 2013-04-16 2013-04-16 炭化珪素半導体装置の製造方法
JP2013-085734 2013-04-16

Related Child Applications (2)

Application Number Title Priority Date Filing Date
US14/784,560 A-371-Of-International US9627487B2 (en) 2013-04-16 2014-03-05 Method for manufacturing silicon carbide semiconductor device and silicon carbide semiconductor device
US15/445,371 Division US20170170281A1 (en) 2013-04-16 2017-02-28 Method for manufacturing silicon carbide semiconductor device and silicon carbide semiconductor device

Publications (1)

Publication Number Publication Date
WO2014171210A1 true WO2014171210A1 (ja) 2014-10-23

Family

ID=51731169

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2014/055565 WO2014171210A1 (ja) 2013-04-16 2014-03-05 炭化珪素半導体装置の製造方法および炭化珪素半導体装置

Country Status (3)

Country Link
US (2) US9627487B2 (ja)
JP (1) JP6131689B2 (ja)
WO (1) WO2014171210A1 (ja)

Families Citing this family (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP6453634B2 (ja) * 2014-12-10 2019-01-16 トヨタ自動車株式会社 半導体装置
JP2016162788A (ja) 2015-02-27 2016-09-05 ソニー株式会社 撮像素子、撮像装置、並びに、製造装置および方法
JP2016164906A (ja) * 2015-03-06 2016-09-08 豊田合成株式会社 半導体装置およびその製造方法ならびに電力変換装置
JP7157719B2 (ja) * 2019-09-09 2022-10-20 株式会社東芝 半導体装置の製造方法
CN112736123A (zh) * 2019-10-28 2021-04-30 苏州东微半导体股份有限公司 半导体功率器件终端结构
CN111489962B (zh) * 2020-04-17 2023-09-26 重庆伟特森电子科技有限公司 一种厚底沟槽的制备方法
US11469307B2 (en) * 2020-09-29 2022-10-11 Taiwan Semiconductor Manufacturing Company, Ltd. Thicker corner of a gate dielectric structure around a recessed gate electrode for an MV device

Citations (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2002299619A (ja) * 2001-04-02 2002-10-11 Shindengen Electric Mfg Co Ltd 半導体装置およびその製造方法
JP2003509836A (ja) * 1999-05-25 2003-03-11 ウィリアムス、リチャード・ケイ 複数の厚さを有するゲート酸化物層を備えたトレンチ半導体素子及びそれを製造する方法
JP2004500716A (ja) * 2000-03-17 2004-01-08 ゼネラル セミコンダクター,インク. トレンチゲート電極を有する二重拡散金属酸化膜半導体トランジスタ及びその製造方法
JP2004303802A (ja) * 2003-03-28 2004-10-28 Toshiba Corp 半導体装置及びその製造方法
JP2004342863A (ja) * 2003-05-16 2004-12-02 Shindengen Electric Mfg Co Ltd 半導体装置
JP2005019668A (ja) * 2003-06-26 2005-01-20 Shindengen Electric Mfg Co Ltd 半導体装置
JP2005510087A (ja) * 2001-11-15 2005-04-14 ゼネラル セミコンダクター,インク. ゲート電荷が低いトレンチ金属酸化膜半導体電界効果トランジスタ
JP2006344760A (ja) * 2005-06-08 2006-12-21 Sharp Corp トレンチ型mosfet及びその製造方法
JP2008519436A (ja) * 2004-10-29 2008-06-05 インターナショナル レクティファイアー コーポレイション 充填酸化物層が蒸着されたトレンチを有するmosfet
JP2009088188A (ja) * 2007-09-28 2009-04-23 Sanyo Electric Co Ltd トレンチゲート型トランジスタ及びその製造方法
JP2011216651A (ja) * 2010-03-31 2011-10-27 Renesas Electronics Corp 半導体装置の製造方法
US20120037983A1 (en) * 2010-08-10 2012-02-16 Force Mos Technology Co., Ltd. Trench mosfet with integrated schottky rectifier in same cell
JP2012216675A (ja) * 2011-03-31 2012-11-08 Toyota Motor Corp 半導体装置及びその製造方法
US20120292693A1 (en) * 2009-08-31 2012-11-22 Alpha & Omega Semiconductor Incorporated Fabrication of trench dmos device having thick bottom shielding oxide

Family Cites Families (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3471473B2 (ja) 1994-04-06 2003-12-02 株式会社デンソー 半導体装置及びその製造方法
EP0676814B1 (en) 1994-04-06 2006-03-22 Denso Corporation Process of producing trench semiconductor device
JP4192281B2 (ja) * 1997-11-28 2008-12-10 株式会社デンソー 炭化珪素半導体装置
KR100542388B1 (ko) * 2003-07-18 2006-01-11 주식회사 하이닉스반도체 반도체 소자의 금속배선 형성방법
JP2006351744A (ja) * 2005-06-15 2006-12-28 Fuji Electric Holdings Co Ltd 炭化珪素半導体装置の製造方法
JP5588671B2 (ja) * 2008-12-25 2014-09-10 ローム株式会社 半導体装置の製造方法
JP5246302B2 (ja) * 2010-09-08 2013-07-24 株式会社デンソー 半導体装置
JP5510309B2 (ja) * 2010-12-22 2014-06-04 株式会社デンソー 炭化珪素半導体装置およびその製造方法
JP5395309B2 (ja) * 2011-03-23 2014-01-22 パナソニック株式会社 半導体装置およびその製造方法
JP5673393B2 (ja) * 2011-06-29 2015-02-18 株式会社デンソー 炭化珪素半導体装置
JP5884617B2 (ja) * 2012-04-19 2016-03-15 株式会社デンソー 炭化珪素半導体装置およびその製造方法
US8753935B1 (en) * 2012-12-21 2014-06-17 Alpha And Omega Semiconductor Incorporated High frequency switching MOSFETs with low output capacitance using a depletable P-shield
JP2014207403A (ja) * 2013-04-16 2014-10-30 住友電気工業株式会社 炭化珪素半導体装置の製造方法

Patent Citations (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2003509836A (ja) * 1999-05-25 2003-03-11 ウィリアムス、リチャード・ケイ 複数の厚さを有するゲート酸化物層を備えたトレンチ半導体素子及びそれを製造する方法
JP2004500716A (ja) * 2000-03-17 2004-01-08 ゼネラル セミコンダクター,インク. トレンチゲート電極を有する二重拡散金属酸化膜半導体トランジスタ及びその製造方法
JP2002299619A (ja) * 2001-04-02 2002-10-11 Shindengen Electric Mfg Co Ltd 半導体装置およびその製造方法
JP2005510087A (ja) * 2001-11-15 2005-04-14 ゼネラル セミコンダクター,インク. ゲート電荷が低いトレンチ金属酸化膜半導体電界効果トランジスタ
JP2004303802A (ja) * 2003-03-28 2004-10-28 Toshiba Corp 半導体装置及びその製造方法
JP2004342863A (ja) * 2003-05-16 2004-12-02 Shindengen Electric Mfg Co Ltd 半導体装置
JP2005019668A (ja) * 2003-06-26 2005-01-20 Shindengen Electric Mfg Co Ltd 半導体装置
JP2008519436A (ja) * 2004-10-29 2008-06-05 インターナショナル レクティファイアー コーポレイション 充填酸化物層が蒸着されたトレンチを有するmosfet
JP2006344760A (ja) * 2005-06-08 2006-12-21 Sharp Corp トレンチ型mosfet及びその製造方法
JP2009088188A (ja) * 2007-09-28 2009-04-23 Sanyo Electric Co Ltd トレンチゲート型トランジスタ及びその製造方法
US20120292693A1 (en) * 2009-08-31 2012-11-22 Alpha & Omega Semiconductor Incorporated Fabrication of trench dmos device having thick bottom shielding oxide
JP2011216651A (ja) * 2010-03-31 2011-10-27 Renesas Electronics Corp 半導体装置の製造方法
US20120037983A1 (en) * 2010-08-10 2012-02-16 Force Mos Technology Co., Ltd. Trench mosfet with integrated schottky rectifier in same cell
JP2012216675A (ja) * 2011-03-31 2012-11-08 Toyota Motor Corp 半導体装置及びその製造方法

Also Published As

Publication number Publication date
US20160064490A1 (en) 2016-03-03
JP2014209505A (ja) 2014-11-06
US20170170281A1 (en) 2017-06-15
US9627487B2 (en) 2017-04-18
JP6131689B2 (ja) 2017-05-24

Similar Documents

Publication Publication Date Title
JP6131689B2 (ja) 炭化珪素半導体装置の製造方法
JP6443531B2 (ja) 炭化珪素半導体装置
US20170207311A1 (en) Silicon carbide semiconductor device and method for manufacturing same
US9543412B2 (en) Method for manufacturing silicon carbide semiconductor device
JP6135383B2 (ja) 炭化珪素半導体装置
US8927368B2 (en) Method for manufacturing silicon carbide semiconductor device
WO2014171211A1 (ja) 炭化珪素半導体装置の製造方法
WO2014027520A1 (ja) 炭化珪素半導体装置
WO2013172124A1 (ja) 炭化珪素半導体装置
US9679986B2 (en) Silicon carbide semiconductor device
JP6098474B2 (ja) 炭化珪素半導体装置およびその製造方法

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 14784614

Country of ref document: EP

Kind code of ref document: A1

WWE Wipo information: entry into national phase

Ref document number: 14784560

Country of ref document: US

NENP Non-entry into the national phase

Ref country code: DE

122 Ep: pct application non-entry in european phase

Ref document number: 14784614

Country of ref document: EP

Kind code of ref document: A1