WO2014069279A1 - 液晶表示装置 - Google Patents

液晶表示装置 Download PDF

Info

Publication number
WO2014069279A1
WO2014069279A1 PCT/JP2013/078532 JP2013078532W WO2014069279A1 WO 2014069279 A1 WO2014069279 A1 WO 2014069279A1 JP 2013078532 W JP2013078532 W JP 2013078532W WO 2014069279 A1 WO2014069279 A1 WO 2014069279A1
Authority
WO
WIPO (PCT)
Prior art keywords
shield electrode
electrode
shift register
substrate
shield
Prior art date
Application number
PCT/JP2013/078532
Other languages
English (en)
French (fr)
Inventor
裕宣 澤田
祐子 久田
村田 聡
健人 森
隆介 浅井
藤川 徹也
Original Assignee
シャープ株式会社
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by シャープ株式会社 filed Critical シャープ株式会社
Priority to JP2014544442A priority Critical patent/JP6029247B2/ja
Priority to US14/439,260 priority patent/US20150301415A1/en
Publication of WO2014069279A1 publication Critical patent/WO2014069279A1/ja

Links

Images

Classifications

    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1343Electrodes
    • G02F1/134309Electrodes characterised by their geometrical arrangement
    • G02F1/134363Electrodes characterised by their geometrical arrangement for applying an electric field parallel to the substrate, i.e. in-plane switching [IPS]
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1343Electrodes
    • G02F1/134309Electrodes characterised by their geometrical arrangement
    • G02F1/134336Matrix
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1345Conductors connecting electrodes to cell terminals
    • G02F1/13454Drivers integrated on the active matrix substrate
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136286Wiring, e.g. gate line, drain line
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3674Details of drivers for scan electrodes
    • G09G3/3677Details of drivers for scan electrodes suitable for active matrices only
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C19/00Digital stores in which the information is moved stepwise, e.g. shift registers
    • G11C19/28Digital stores in which the information is moved stepwise, e.g. shift registers using semiconductor elements
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/133388Constructional arrangements; Manufacturing methods with constructional differences between the display region and the peripheral region
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1343Electrodes
    • G02F1/134309Electrodes characterised by their geometrical arrangement
    • G02F1/134372Electrodes characterised by their geometrical arrangement for fringe field switching [FFS] where the common electrode is not patterned
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136218Shield electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0404Matrix technologies
    • G09G2300/0408Integration of the drivers onto the display substrate
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0469Details of the physics of pixel operation
    • G09G2300/0478Details of the physics of pixel operation related to liquid crystal pixels
    • G09G2300/0495Use of transitions between isotropic and anisotropic phases in liquid crystals, by voltage controlled deformation of the liquid crystal molecules, as opposed to merely changing the orientation of the molecules as in, e.g. twisted-nematic [TN], vertical-aligned [VA], cholesteric, in-plane, or bi-refringent liquid crystals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0223Compensation for problems related to R-C delay and attenuation in electrodes of matrix panels, e.g. in gate electrodes or on-substrate video signal electrodes

Definitions

  • the present invention relates to a liquid crystal display device.
  • This application claims priority based on Japanese Patent Application No. 2012-243800 for which it applied to Japan on November 5, 2012, and uses the content here.
  • a horizontal electric field type liquid crystal display device represented by an IPS (In-Plane Switching) method, an FFS (Fringe-Field Switching) method, or the like is known (see Patent Document 1).
  • IPS In-Plane Switching
  • FFS Frringe-Field Switching
  • Patent Document 1 a horizontal electric field type liquid crystal display device represented by an IPS (In-Plane Switching) method, an FFS (Fringe-Field Switching) method, or the like.
  • IPS In-Plane Switching
  • FFS Frringe-Field Switching
  • a horizontal electric field type liquid crystal display device since no electrode is formed on the counter substrate side, potential fluctuations may occur on the counter substrate side due to potential fluctuations on the array substrate side, and light leakage may occur in the periphery of the display area.
  • a strong electric field is generated from the shift register and the peripheral gate wiring group (hereinafter referred to as the GOA circuit portion). Since the GOA circuit portion is formed to be elongated along one side of the display area, the problem of light leakage is likely to become obvious.
  • Patent Document 1 describes that a conductive layer (shield electrode) is provided above a lead line in the vicinity of the gate terminal in order to suppress light leakage generated in the vicinity of the gate terminal.
  • This configuration is effective as means for suppressing potential fluctuations of the counter substrate.
  • a similar configuration is adopted for a device that requires high-speed operation, such as a GOA circuit unit, a signal delay or a voltage drop occurs due to a parasitic capacitance generated between the shield electrode and the GOA circuit unit. This may cause problems such as a reduction in the operation margin and an increase in power consumption.
  • An object of the present invention is to provide a liquid crystal display device capable of suppressing light leakage at the periphery of the display region while suppressing a decrease in operating margin and an increase in power consumption in the GOA circuit portion.
  • a liquid crystal display device includes a first substrate and a second substrate that are arranged to face each other, and a surface of the first substrate that faces the second substrate has a pixel electrode, A common electrode, a shift register, a clock signal wiring, and a power supply line are provided. A shield electrode is provided above the shift register and the power supply line on the first substrate, and a shield electrode is provided above the clock signal wiring. Not.
  • the shield electrode includes a first shield electrode portion provided above the shift register and a second shield electrode portion provided above the power supply line, and the first shield electrode The part may be connected to a common trunk wiring that supplies a common signal to the common electrode, and the second shield electrode part may be connected to a ground electrode.
  • a region where the shield electrode is not provided may be present at least partly above the shift register and the power supply line.
  • At least a part of the shield electrode may be formed of the same material as the pixel electrode or the common electrode.
  • the shield electrode may be composed of a first layer made of the same material as the pixel electrode and a second layer made of the same material as the common electrode.
  • a liquid crystal display device includes a first substrate and a second substrate arranged to face each other, and a surface of the first substrate facing the second substrate has a pixel electrode, A common electrode, a shift register, a clock signal wiring, and a power supply line are provided. A shield electrode is provided above the shift register, the clock signal wiring, and the power supply line in the first substrate, and at least above the clock signal wiring. In some areas, the shield electrode is not provided.
  • the shield electrode is provided above the shift register, a first shield electrode part provided above the shift register, a second shield electrode part provided above the power supply line, and the clock signal wiring.
  • a third seal electrode portion, and the shift register and the power supply line are adjacent to each other across the clock signal wiring, and the first shield electrode portion and the second shield electrode portion May be connected by the third shield electrode part.
  • a region where the shield electrode is not provided may be present at least partly above the shift register and the power supply line.
  • At least a part of the shield electrode may be formed of the same material as the pixel electrode or the common electrode.
  • the shield electrode may be composed of a first layer made of the same material as the pixel electrode and a second layer made of the same material as the common electrode.
  • liquid crystal display device capable of suppressing light leakage in the periphery of the display region while suppressing a decrease in operation margin and an increase in power consumption in the GOA circuit portion.
  • FIG. 1 is a schematic view of a liquid crystal display device 1 of the first embodiment.
  • the liquid crystal display device 1 includes a liquid crystal panel 100 and a flexible printed circuit board 103 connected to the terminal portion 101a of the liquid crystal panel 100.
  • the liquid crystal panel 100 includes a first substrate 101, a second substrate 102 facing the first substrate 101, and a liquid crystal layer 109 sandwiched between the first substrate 101 and the second substrate 102.
  • a plurality of (n in FIG. 1) gate lines 110 extending in the horizontal direction and a plurality (m in FIG. 1) data lines 111 extending in the vertical direction are viewed in a plan view on the first substrate 10. It is provided in the shape.
  • a pixel 115 corresponding to any one of red, green, and blue is provided at each intersection between the gate line 110 and the data line 111.
  • a plurality of pixels 115 are arranged in a matrix in the horizontal direction and the vertical direction on the first substrate 10, and a display region 100 ⁇ / b> A is formed by the plurality of pixels 115.
  • Each pixel is provided with a pixel electrode 157 and a common electrode 155. Both the pixel electrode 157 and the common electrode 155 are provided on the first substrate 101.
  • the liquid crystal display device 1 is a horizontal electric field type liquid crystal display device in which the orientation of a liquid crystal layer is controlled by an electric field (lateral electric field) generated between the pixel electrode 157 and the common electrode 155.
  • an electric field lateral electric field
  • an IPS (In-Plane Switching) method, an FFS (Fringe-Field Switching) method, or the like can be adopted. In the case of this embodiment, for example, the FFS method is employed.
  • a gate driver 104 is provided on the periphery of the display area 100A in the opposing area between the first substrate 101 and the second substrate 102.
  • the gate driver 104 includes a shift register 130.
  • a plurality of gate lines 110 are connected to the shift register 130.
  • Gate signals G1, G2, G3,..., Gn output from the shift register 130 to the gate line 110 are supplied to the pixel 115 via the thin film transistor 112.
  • the gate driver 104 includes a large number of thin film transistors and wirings. Such thin film transistors and wirings are formed simultaneously with the thin film transistor 112 and the wirings 111 and 112 formed in the pixel 115 and in the same process.
  • the liquid crystal display device 1 is a liquid crystal display device having a GOA (Gate-on-Array) structure in which a gate driver 104 is integrally (monolithically) formed on a first substrate 101.
  • GOA Gate-on-Array
  • a gate wiring group 116 including a plurality of wirings is connected to the gate driver 104.
  • Various control signals such as the power supply voltage VSS and the clock signals CK ⁇ b> 1 and CK ⁇ b> 2 are supplied to the gate driver 104 through the wiring of the gate wiring group 116.
  • the gate wiring group 116 is connected to a gate driver control unit and a power supply unit (not shown) via the flexible printed circuit board 103.
  • the gate driver 104 receives these signals and outputs gate signals G1, G2, G3,..., Gn to a predetermined gate line 110 at a predetermined timing.
  • the gate signals G1, G2, G3,..., Gn are signals for selectively switching the thin film transistors 112 in the plurality of pixels 115 connected to one gate line 110 in units of rows.
  • gate signals G1, G2, G3,..., Gn are sequentially supplied to each of the n gate lines 110 at regular intervals.
  • the data signals S1, S2, S3,..., Sm corresponding to the display based on the image signal are supplied to the thin film transistor 112 selected by the gate signals G1, G2, G3,.
  • the projecting portion of the first substrate 101 that projects outside the second substrate 102 is a terminal portion 101a to which the flexible printed circuit board 103 is connected. Ends of various wirings included in the gate wiring group 116 are connected to a control line external terminal 120 provided in the terminal portion 101a. Each end of the plurality of data lines 111 is connected to a data line external terminal 122 provided in the terminal portion 101a. An end portion of the common trunk line 114 connected to the common electrode 155 of each pixel 115 is connected to a common trunk line external terminal 121 provided in the terminal portion 101a.
  • a plurality of external terminals control line external terminal 120, common trunk wiring external terminal 121, data line external terminal 122 corresponding to various wirings are arranged in a horizontal direction along one side of the first substrate 101. is doing.
  • the flexible printed circuit board 103 is a board that relays between the first board 101 and a control board (not shown).
  • the flexible printed circuit board 103 includes a data driver 105 mounted by a mounting method such as TAB or COF.
  • the data driver 105 receives as input image signals, various clock signals, various control signals, and the like supplied from the data driver control unit (not shown) by the data wiring group 118, and data signals S1, S2, S3 corresponding to the image signals. ..., Sm is output to a predetermined data line 111 at a predetermined timing.
  • the flexible printed circuit board 103 is provided with a gate wiring group 117 for supplying various control signals such as a clock signal to the gate driver 104.
  • the gate wiring group 117 is connected to the control line external terminal 120 through a conductive member 123 such as ACF (anisotropic conductor) in the terminal portion 101a.
  • the flexible printed circuit board 103 is provided with a plurality of wirings to which the data signals S1, S2, S3,..., Sm are supplied from the data driver 105. These wirings are also connected to the terminal portion 101a via the conductive member 123. Are connected to the data line external terminal 122.
  • FIG. 2 is a schematic diagram of the shift register 130 included in the gate driver.
  • a gate wiring group 116 (see FIG. 1) is configured by the clock signal wirings 131 and 132, power supply lines, and the like.
  • the gate wiring group 116 includes wiring for supplying the gate start pulse GSP to the shift register 130 and the like.
  • the GOA circuit unit 125 is configured by the shift register 130 and the gate wiring group.
  • the shift register 130 includes a plurality of registers SR1, SR2, SR3, SR4,.
  • Each register SRk (k is a natural number from 1 to n) includes a set terminal SET, an output terminal GOUT, a reset terminal RESET, a low power input terminal VSS, and clock input terminals CKA and CKB.
  • the output signal GOUT (substitute with the sign of the output terminal) of the preceding register SRk ⁇ 1 is input to the set terminal SET.
  • a gate start pulse GSP is input to the set terminal SET of the first-stage register SR1.
  • the output terminal GOUT outputs the output signal Gk to the corresponding gate line.
  • the output signal GOUT of the next register SRk + 1 is input to the reset terminal RESET.
  • a low power supply voltage VSS (hereinafter, VSS may be referred to as a low power supply voltage) is input to the low power supply input terminal VSS, which is the low-potential-side power supply voltage VSS in the register SRk of each stage.
  • the clock signal CK1 is input to one of the clock input terminal CKA and the clock input terminal CKB and the clock signal CK2 is input to the other, and the clock signal and the clock input which are input to the clock input terminal CKA between adjacent registers.
  • the clock signal CK2 input to the terminal CKB is alternately switched.
  • the clock signal CK1 and the clock signal CK2 have a complementary phase relationship in which active clock pulse periods (here, high level periods) do not overlap each other as shown in FIG.
  • the voltage on the high level side (active side) of the clock signals CK1 and CK2 is VGH
  • the voltage on the low level side (inactive side) is VGL.
  • the low power supply voltage VSS is equal to the voltage VGL on the low level side of the clock signals CK1 and CK2.
  • the clock signal CK1 and the clock signal CK2 are in an opposite phase relationship, but it is also possible that the active clock pulse period of one clock signal is included in the inactive period of the other clock signal. It is.
  • FIG. 4 is an equivalent circuit diagram of the register SRk at each stage constituting the shift register.
  • the register SRk includes five thin film transistors T1, T2, T3, T4, T5 and a capacitor C1.
  • the thin film transistors T1, T2, T3, T4, and T5 are, for example, n-channel thin film transistors, but may be p-channel or complementary thin film transistors.
  • a known semiconductor material such as amorphous silicon, polysilicon, or an oxide semiconductor (for example, IGZO) can be used.
  • the gate and drain are connected to the set terminal SET, and the source is connected to the gate of the thin film transistor T5.
  • the drain is connected to the clock input terminal CKA, and the source is connected to the output terminal GOUT. That is, the thin film transistor T5 serves as a transmission gate, and passes and blocks the clock signal input to the clock input terminal CKA.
  • the capacitor C1 is connected between the gate and the source of the thin film transistor T5. A node having the same potential as the gate of the thin film transistor T5 is referred to as netA.
  • the gate is connected to the reset terminal RESET, the drain is connected to the node netA, and the source is connected to the low power input terminal VSS.
  • the gate is connected to the reset terminal RESET, the drain is connected to the output terminal GOUT, and the source is connected to the low power input terminal VSS.
  • the gate is connected to the clock terminal CKB, the drain is connected to the output terminal GOUT, and the source is connected to the low power input terminal VSS.
  • the thin film transistors T4 and T5 are in a high impedance state, and the thin film transistor T2 is turned on every time the clock signal input from the clock input terminal CKB becomes a high level.
  • the terminal GOUT is a period for holding Low.
  • the register SRk When the gate signal of the output signal GOUT of the previous stage, which is a shift pulse, is input to the set terminal SET, the register SRk enters a period for generating an output pulse, and the thin film transistor T1 is turned on to charge the capacitor C1.
  • the high level of the gate signal is VGH
  • the threshold voltage of the thin film transistor T1 is Vth
  • the potential of the node netA rises to VGH ⁇ Vth.
  • the thin film transistor T5 is turned on, and the clock signal input from the clock input terminal CKA appears at the source of the thin film transistor T5, but at the moment when the clock pulse (High level) is input to the clock input terminal CKA, Since the potential of the node netA is pushed up by the bootstrap effect, the thin film transistor T5 obtains a large overdrive voltage. As a result, the potential level of VGH of the input clock pulse is transmitted to the output terminal GOUT of the register SRk and output to become the gate signal Gk (pulse of the output signal GOUT).
  • the thin film transistor T1 When the input of the gate signal to the set terminal SET is completed, the thin film transistor T1 is turned off. Then, in order to release the holding of the charge due to the floating of the output terminal GOUT of the node netA and the stage SRk, the thin film transistor T3... Is supplied by the gate signal Gk + 1 of the next stage register SRk + 1 as a reset pulse input to the reset terminal RESET. T4 is turned on, and the node netA and the output terminal GOUT are connected to the low power supply voltage VSS. As a result, the thin film transistor T5 is turned off. When the input of the reset pulse ends, the period in which the register SRk generates the output pulse ends, and the output terminal GOUT becomes a period in which the output terminal GOUT is held low again.
  • the gate signal Gk is sequentially output to each gate line.
  • the electric field generated from the GOA circuit unit causes the potential fluctuation of the second substrate which is the counter substrate, and light leakage occurs in the peripheral portion of the display region. There is.
  • shield electrodes 135 and 136 that shield the electric field generated from the GOA circuit unit 125 are provided above the GOA circuit unit 125 (on the liquid crystal layer side) on the first substrate. ing.
  • the GOA circuit unit 125 (gate wiring group) includes a clock signal wiring 131 and 132, a power supply line 133, a wiring for inputting a gate start pulse GSP to the shift register 130, and the like.
  • the problem of light leakage is light leakage extending in a stripe shape along one side of the display region 100A.
  • the targets for installing the shield electrode are the shift register, the clock signal wirings 131 and 132, and the power supply line 133 provided along one side of the display area.
  • FIG. 6A is a plan view of the liquid crystal display device 1 showing a configuration in the vicinity of the shift register 130.
  • FIG. 6B is a cross-sectional view of the liquid crystal display device 1 taken along the line AA ′ in FIG.
  • reference numeral 100B denotes a portion (so-called frame region) located outside the display region 100A in the facing region where the first substrate 101 and the second substrate 102 face each other. Is shown.
  • the first substrate 101 has a light-transmitting substrate body 150 such as glass, quartz, or plastic as a base.
  • a first wiring layer 151 is formed on the inner surface side (liquid crystal layer 109 side) of the substrate body 150.
  • a first insulating layer 152 made of a transparent insulating material such as silicon oxide is formed so as to cover the first wiring layer 151.
  • the first wiring layer 151 includes gates and gate lines of thin film transistors included in the display region 100A and the shift register 130.
  • the first wiring layer 151 includes a second clock signal wiring 132, a first clock signal wiring 131, a power supply line 133, and the like that constitute a gate wiring group.
  • the second clock signal wiring 132, the first clock signal wiring 131, and the power supply line 133 are arranged on the opposite side of the display area 100A with the shift register 130 interposed therebetween.
  • the second clock signal wiring 132, the first clock signal wiring 131, and the power supply line 133 are arranged in this order from the side closer to the shift register 130, but the arrangement order of these wirings is limited to this. Not.
  • a second wiring layer 153 is formed on the first insulating layer 152.
  • a second insulating layer 154 made of a transparent insulating material such as silicon oxide is formed so as to cover the second wiring layer 153.
  • a common electrode 155 and shield electrodes 135 and 136 made of a transparent conductive material such as ITO are formed on the second insulating layer 154.
  • a third insulating layer 156 made of a transparent insulating material such as silicon oxide is formed so as to cover the common electrode 155 and the shield electrodes 135 and 136.
  • a pixel electrode 157 made of a transparent conductive material such as ITO is formed on the third insulating layer 156.
  • the second wiring layer 154 includes a source and a drain of a thin film transistor included in the display region 100A and the shift register 130, a data line, and the like.
  • the common electrode 155 and the shield electrodes 135 and 136 are made of the same material.
  • the common electrode 155 is formed on the entire surface of the display region 100A, and is a common electrode common to each pixel.
  • the common electrode 155 and the shield electrodes 135 and 136 are formed simultaneously by forming a transparent conductive material such as ITO on the entire surface of the substrate and patterning it.
  • the shield electrodes 135 and 136 include a first shield electrode part 135 provided above the shift register 130 and a second shield electrode part 136 provided above the power supply line 133.
  • the shield electrodes 135 and 136 are provided only above the shift register 130 and the power supply line 133, and are not provided above the clock signal wirings 131 and 132.
  • the shift register 130 and the power supply line 133 are adjacent to each other with the clock signal wirings 131 and 132 interposed therebetween, and the first shield electrode part 135 and the second shield electrode part 136 are separated from each other.
  • no shield electrode is disposed above the clock signal wirings 131 and 132, and the shield electrodes 135 and 136 are selectively disposed above the power line 133 and the shift register 130 for supplying a low-potential DC voltage. Is arranged. As a result, the influence of signal delay is reduced, and problems such as a reduction in operating margin and an increase in power consumption are suppressed.
  • the potentials of the shield electrodes 135 and 136 are preferably set in the vicinity of the average potential of the display area 100A.
  • the average potential of the display region 100A is approximately in the vicinity of the potential of the common electrode 155. Therefore, it is preferable to supply a signal that has the same potential as the common electrode 155 to the shield electrodes 135 and 136.
  • the first shield electrode part 135 since the first shield electrode part 135 is formed adjacent to the display area 100A, the first shield electrode part 135 includes the common electrode 155 and the common electrode located at the peripheral edge of the display area 100A.
  • a common trunk line 114 (see FIG. 1) for supplying a common signal to the electrode 155 is connected. Since the second shield electrode part 136 is separated from the first shield electrode part 135, the second shield electrode part 136 is connected to a ground electrode (not shown) separately from the first shield electrode part 135.
  • the potentials of the clock signal wirings 131 and 132 always have an amplitude, but when viewed macroscopically, they take an intermediate potential. Since this potential is generally a potential close to the average potential of the display region 100A, the potential variation of the second substrate 102 caused by the clock signal wirings 131 and 132 has little influence on the display.
  • the second substrate 102 has a translucent substrate main body 160 such as glass, quartz, or plastic as a base.
  • a black matrix 161, a color filter 162, and an overcoat layer 163 are stacked on the inner surface side (the liquid crystal layer 109 side) of the substrate body 160.
  • the second substrate 102 is not formed with an electrode for fixing the potential. Therefore, it is easily affected by potential fluctuation on the first substrate 101 side.
  • the shield electrodes 135 and 136 that shield the electric field of the GOA circuit unit 125 are formed on the first substrate 101 side, the potential of the second substrate 102 in the vicinity of the display region 100A changes so much. In addition, there is little adverse effect on the display.
  • the shield electrodes 135 and 136 are formed above the GOA circuit unit 125 whose potential is significantly different from the average potential of the display region 100A. It is possible to suppress the occurrence of striped light leakage at the peripheral edge of the display region 100A.
  • the shield electrodes 135 and 136 are selectively disposed above the shift register 130 and the power supply line 133 that have a relatively large influence on the display, and are disposed above the clock signal wirings 131 and 132 that have a relatively small influence on the display. Therefore, the problem of light leakage can be effectively suppressed while reducing the problem of signal delay and increased power consumption due to the parasitic capacitance between the shield electrodes 135 and 136 as much as possible.
  • the shield electrodes 135 and 136 are provided only above the shift register 130 and the power supply line 133 and are not provided above the clock signal wirings 131 and 132. It is not limited to. It suffices if there is a region where the shield electrode is not provided above the clock signal wirings 131 and 132, and the clock signal wirings 131 and 132 do not necessarily have to be covered with the shield electrode.
  • the first shield electrode portion 135 is connected to the common trunk line 114 in order to bring the potentials of the first shield electrode portion 135 and the second shield electrode portion 136 close to the average potential of the display region 100A. Then, the second shield electrode part 136 was connected to the ground electrode. However, a wiring for inputting a signal to the first shield electrode part 135 and the second shield electrode part 136 may be provided separately from the common trunk line 114 and the ground electrode.
  • the power supply line 133 is disposed outside the clock signal wirings 131 and 132 (on the opposite side to the display area 100A).
  • the shift register 130 and the display area 100A You may arrange
  • the first shield electrode part 135 covering the upper side of the shift register 130 and the second shield electrode part 136 covering the upper side of the power supply line 133 can be integrally formed without being separated.
  • clock signal wirings 131 and 132 are two is shown, but the number of clock signal wirings is not limited to this.
  • the number of clock signal wirings may be four, six, eight, or the like.
  • the gate driver 104 is disposed on only one side of the display area 100A, but the gate driver 104 may be disposed on the left and right sides of the display area 100A.
  • FIG. 7 is a plan view showing a configuration in the vicinity of the shift register 130 in the liquid crystal display device 2 of the second embodiment.
  • symbol is attached
  • the present embodiment is different from the first embodiment in that shield electrodes 135, 136, and 139 are provided on the first substrate above the shift register 130, the clock signal wirings 131 and 132, and the power supply line 133, and the clock signal wiring 131 is provided.
  • 132 is a point where a shield electrode is not provided at least in part.
  • the shield electrode of this embodiment includes a first shield electrode part 135 provided above the shift register 130, a second shield electrode part 136 provided above the power supply line 133, a clock signal wiring 131, And a third shield electrode portion 139 provided above 132.
  • the shift register 130 and the power supply line 133 are adjacent to each other with the clock signal wirings 131 and 132 interposed therebetween, and the first shield electrode part 135 and the second shield electrode part 136 are connected by the third shield electrode part 139. It is connected.
  • the shield electrode portions 135, 136, and 139 are connected to the common electrode 155 (see FIG. 1) and the common trunk wiring 114 (see FIG. 1).
  • the common electrode 155 and the shield electrode portions 135, 136, and 139 are formed simultaneously by forming a transparent conductive material such as ITO on the entire surface of the substrate and patterning it.
  • the third shield electrode portion 139 is disposed at a position that does not overlap with the wiring connecting the clock signal wirings 131 and 132 and the shift register 130 when viewed from the normal direction of the first substrate.
  • the same effect as that of the first embodiment can be obtained.
  • parasitic capacitance is generated between the clock signal wirings 131 and 132 and the third shield electrode portion 139, problems such as signal delay and increased power consumption are likely to occur.
  • the upper part of the wirings 131 and 132 is covered with the third shield electrode portion 139, the effect of electric field shielding is greater than that of the configuration of the first embodiment.
  • the configuration of the present embodiment is also possible depending on the occurrence of light leakage and the required performance (operation margin and power consumption).
  • FIG. 8 is a plan view showing a configuration in the vicinity of the shift register 130 in the liquid crystal display device 3 of the third embodiment.
  • symbol is attached
  • This embodiment is different from the first embodiment in that there is an area where no shield electrode is provided at least partly above the shift register 130 and the power supply line 133.
  • the first shield electrode part 140 and the second shield electrode part 141 are constituted by, for example, a conductive layer formed in a mesh shape (a lattice shape or a perforated state).
  • both the first shield electrode portion 140 and the second shield electrode portion 141 are formed in a mesh shape (lattice shape or perforated state), but the shield electrode portion formed in a mesh shape May be only one of the first shield electrode part and the second shield electrode part.
  • the first shield electrode portion 140 When the first shield electrode portion 140 is formed in a mesh shape, when viewed from the normal direction of the first substrate, a position overlapping the wiring connecting the clock signal wirings 131 and 132 and the shift register 130, or in a floating state
  • the opening of the shield electrode is selectively provided at a position overlapping with the electrode portion in the shield, and the opening of the shield electrode is not provided at a position overlapping with the wiring connecting the power supply line 133 and the shift register 130. preferable.
  • the same effect as that of the first embodiment can be obtained. Since the area of the shield electrode portions 140 and 141 is smaller than that of the first embodiment, the effect of electric field shielding is reduced, but the parasitic capacitance between the shield electrode portions 140 and 141 and the GOA circuit portion 125 is reduced. Therefore, the problem of signal delay and increased power consumption is suppressed.
  • the configuration of the present embodiment is also possible depending on the occurrence of light leakage and the required performance (operation margin and power consumption).
  • FIG. 9 is a plan view showing a configuration in the vicinity of the shift register 130 in the liquid crystal display device 4 of the fourth embodiment.
  • symbol is attached
  • This embodiment is different from the second embodiment in that there is a region where the shield electrode is not provided at least partly above the shift register 130 and the power supply line 133.
  • the first shield electrode part 142 and the second shield electrode part 143 are constituted by, for example, conductive layers formed in a mesh shape (a lattice shape or a perforated state).
  • both the first shield electrode portion 142 and the second shield electrode portion 143 are formed in a mesh shape (a lattice shape or a perforated state), but the shield electrode portion formed in a mesh shape May be only one of the first shield electrode part and the second shield electrode part.
  • the first shield electrode portion 142 When the first shield electrode portion 142 is formed in a mesh shape, when viewed from the normal direction of the first substrate, a position overlapping the wiring connecting the clock signal wirings 131 and 132 and the shift register 130, or in a floating state
  • the opening of the shield electrode is selectively provided at a position overlapping with the electrode portion in the shield, and the opening of the shield electrode is not provided at a position overlapping with the wiring connecting the power supply line 133 and the shift register 130. preferable.
  • the shield electrode of the present embodiment includes a first shield electrode portion 142 provided above the shift register 130, a second shield electrode portion 143 provided above the power supply line 133, a clock signal wiring 131, And a third shield electrode part 144 provided above 132.
  • the shift register 130 and the power supply line 133 are adjacent to each other with the clock signal wirings 131 and 132 interposed therebetween, and the first shield electrode part 142 and the second shield electrode part 143 are connected by the third shield electrode part 144. It is connected.
  • the shield electrode portions 142, 143, and 144 are connected to the common electrode 155 (see FIG. 1) and the common trunk wiring 114 (see FIG. 1).
  • the common electrode 155 and the shield electrode portions 142, 143, and 144 are formed simultaneously by forming a transparent conductive material such as ITO on the entire surface of the substrate and patterning it.
  • the third shield electrode portion 144 is preferably arranged at a position that does not overlap with the wiring connecting the clock signal wirings 131 and 132 and the shift register 130 when viewed from the normal direction of the first substrate.
  • the same effect as that of the second embodiment can be obtained.
  • the area of the shield electrode portions 142 and 143 is reduced, the effect of electric field shielding is reduced, but the parasitic capacitance between the shield electrode portions 142 and 143 and the GOA circuit portion 125 is less. Therefore, problems of signal delay and power consumption increase are suppressed.
  • the configuration of the present embodiment is also possible depending on the occurrence of light leakage and the required performance (operation margin and power consumption).
  • FIG. 10A to FIG. 10C are diagrams showing variations in the cross-sectional structure of the shield electrode. These variations are applicable to the liquid crystal display devices of the first to fourth embodiments.
  • symbol is attached
  • FIG. 10A shows a configuration example of the liquid crystal display device 5 in which the shield electrodes (the first shield electrode portion 180 and the second shield electrode portion 181) are formed of the same material as the pixel electrode 157.
  • the third shield electrode portion is not shown in FIG. 10A, when the third shield electrode portion is present, the third shield electrode portion is also formed of the same material as the pixel electrode 157.
  • the pixel electrode 157 and these shield electrode portions are formed simultaneously by forming a transparent conductive material such as ITO on the entire surface of the substrate and patterning it.
  • FIG. 10B shows a first layer in which the shield electrodes (first shield electrode portion 182 and second shield electrode portion 183) are formed of the same material as the pixel electrode 157, and the same material as the common electrode 155.
  • This is a configuration example of the liquid crystal display device 6 configured by the second layer formed in (1).
  • the first shield electrode portion 182 includes electrode portions 171, 172, 176 formed of the same material as the common electrode 155 and electrode portions 174, 175 formed of the same material as the pixel electrode 157. And is constituted by.
  • the second shield electrode part 183 includes an electrode part 170 formed of the same material as the common electrode 155 and an electrode part 173 formed of the same material as the pixel electrode 157.
  • electrode portions 173, 174, and 175 are first layers of shield electrodes
  • electrode portions 170, 171, 172, and 176 are second layers of shield electrodes.
  • the common electrode 155 and the electrode portions 170, 171, 172, and 176 are formed simultaneously by forming a transparent conductive material such as ITO on the entire surface of the substrate and patterning it.
  • the pixel electrode 157 and the electrode portions 173, 174, and 175 are formed simultaneously by forming a transparent conductive material such as ITO on the entire surface of the substrate and patterning it.
  • the third shield electrode portion is not shown in FIG. 10B, when the third shield electrode portion is present, the third shield electrode portion is also formed of the same material as the pixel electrode 157.
  • the first layer and the second layer formed of the same material as the common electrode 155 are configured.
  • the first layer of the third shield electrode portion is formed simultaneously with the first layer of the first shield electrode portion 182, the first layer of the second shield electrode 183, and the pixel electrode 157.
  • the second layer of the third shield electrode portion is formed simultaneously with the second layer of the first shield electrode portion 182, the second layer of the second shield electrode 183, and the common electrode 155.
  • FIG. 10C shows a configuration example of the liquid crystal display device 7 having an IPS structure in which the pixel electrode and the common electrode are formed in a comb shape.
  • Reference numeral 158 in FIG. 10C indicates a comb electrode included in the pixel electrode and the common electrode.
  • the shield electrodes (the first shield electrode portion 184 and the second shield electrode portion 185) are made of the same material as the pixel electrode and the common electrode.
  • the third shield electrode portion is not shown in FIG. 10C, when the third shield electrode portion is present, the third shield electrode portion is also made of the same material as the pixel electrode and the common electrode. It is formed.
  • the pixel electrode, the common electrode, and these shield electrode portions are formed simultaneously by forming a transparent conductive material such as ITO on the entire surface of the substrate and patterning it.
  • the shield electrode is formed of the same material as the pixel electrode or the common electrode. Therefore, the shield electrode and the pixel electrode or the common electrode can be formed by a common process.
  • FIG. 11 is a diagram showing a result of examining the power consumption of the GOA circuit unit in the 13,3 type wide panel.
  • FIG. 11A is an example (comparative example) in which the shield electrode is not provided in the GOA circuit portion
  • FIG. 11B is an example (example) in which the shield electrode is provided in the GOA circuit portion.
  • the basic configuration of the liquid crystal display device of FIGS. 11A and 11B is the same as that of the first embodiment, but the GOA circuit portion is provided on the two left and right sides of the display area.
  • the number of wiring is four.
  • the first shield electrode part covering the shift register is connected to the common trunk line
  • the second shield electrode part covering the power supply line is connected to the ground electrode.
  • the present invention can be used for a horizontal electric field type liquid crystal display device having a GOA structure.

Abstract

 互いに対向して配置された第1基板(101)と第2基板(102)とを備え、第1基板(101)の第2基板(102)と対向する面には、画素電極(157)、コモン電極(155)、シフトレジスタ(130)、クロック信号配線(131,132)および電源線(133)が設けられ、第1基板(101)においてシフトレジスタ(130)および電源線(133)の上方にシールド電極(第1のシールド電極部(135)および第2のシールド電極部(136))が設けられ、クロック信号配線(131,132)の上方にはシールド電極が設けられていない液晶表示装置(1)。

Description

液晶表示装置
 本発明は、液晶表示装置に関する。
 本願は、2012年11月5日に、日本に出願された特願2012-243800号に基づき優先権を主張し、その内容をここに援用する。
 液晶表示装置の一形態として、IPS(In-Plane Switching)方式やFFS(Fringe-Field Switching)方式などに代表される横電界方式の液晶表示装置が知られている(特許文献1参照)。また、近年では、シフトレジスタと、シフトレジスタに制御信号を入力するゲート配線群とをアレイ基板上に一体的(モノリシック)に形成したGOA(Gate OnArray)構造の液晶表示装置の開発が進められている(特許文献2参照)。GOA構造は、ゲートドライバレス、パネル内臓ゲートドライバ、ゲートインパネルなどとも称される。
特開2005-275054号公報 特開2003-222891号公報
 横電界方式の液晶表示装置では、対向基板側に電極が形成されないため、アレイ基板側の電位変動によって対向基板側に電位変動が生じ、表示領域周縁部に光抜けが生じることがある。GOA構造の液晶表示装置では、シフトレジスタとその周辺部のゲート配線群(以上、これらをGOA回路部と称する)から強い電界が発生する。GOA回路部は、表示領域の1辺に沿って細長く形成されるため、光抜けの問題は顕在化しやすい。
 特許文献1には、ゲート端子近傍に発生する光抜けを抑制するために、ゲート端子近傍の引き出し線の上方に導電層(シールド電極)を設けることが記載されている。この構成は、対向基板の電位変動を抑制する手段として有効である。しかしながら、GOA回路部のように高速動作が必要なデバイスに対して同様の構成を採用すると、シールド電極とGOA回路部との間に生じる寄生容量によって、信号遅延や電圧降下が発生し、GOA回路部の動作マージンの低下や消費電力アップなどの問題を生じる惧れがある。
 本発明の目的は、GOA回路部における動作マージンの低下や消費電力アップを抑制しつつ表示領域周辺部の光抜けを抑制可能な液晶表示装置を提供することにある。
 本発明の第1の形態の液晶表示装置は、互いに対向して配置された第1基板と第2基板とを備え、前記第1基板の前記第2基板と対向する面には、画素電極、コモン電極、シフトレジスタ、クロック信号配線および電源線が設けられ、前記第1基板において前記シフトレジスタおよび前記電源線の上方にシールド電極が設けられ、前記クロック信号配線の上方にはシールド電極が設けられていない。
 前記シールド電極には、前記シフトレジスタの上方に設けられた第1のシールド電極部と、前記電源線の上方に設けられた第2のシールド電極部と、が含まれ、前記第1のシールド電極部は、前記コモン電極にコモン信号を供給するコモン幹配線と接続されており、前記第2のシールド電極部は、グラウンド電極に接続されていてもよい。
 前記シフトレジスタと前記電源線の上方の少なくとも一部に、前記シールド電極が設けられていない領域が存在してもよい。
 前記シールド電極の少なくとも一部は、前記画素電極または前記コモン電極と同一材料で形成されていてもよい。
 前記シールド電極は、前記画素電極と同一材料で形成された第1の層と、前記コモン電極と同一材料で形成された第2の層と、により構成されていてもよい。
 本発明の第2の形態の液晶表示装置は、互いに対向して配置された第1基板と第2基板とを備え、前記第1基板の前記第2基板と対向する面には、画素電極、コモン電極、シフトレジスタ、クロック信号配線および電源線が設けられ、前記第1基板において前記シフトレジスタ、クロック信号配線および前記電源線の上方にシールド電極が設けられるとともに、前記クロック信号配線の上方の少なくとも一部には前記シールド電極が設けられていない領域が存在する。
 前記シールド電極には、前記シフトレジスタの上方に設けられた第1のシールド電極部と、前記電源線の上方に設けられた第2のシールド電極部と、前記クロック信号配線の上方に設けられた第3のシール電極部と、が含まれ、前記シフトレジスタと前記電源線とは、前記クロック信号配線を挟んで隣接しており、前記第1のシールド電極部と前記第2のシールド電極部とは、前記第3のシールド電極部によって接続されていてもよい。
 前記シフトレジスタと前記電源線の上方の少なくとも一部に、前記シールド電極が設けられていない領域が存在してもよい。
 前記シールド電極の少なくとも一部は、前記画素電極または前記コモン電極と同一材料で形成されていてもよい。
 前記シールド電極は、前記画素電極と同一材料で形成された第1の層と、前記コモン電極と同一材料で形成された第2の層と、により構成されていてもよい。
 本発明の態様によれば、GOA回路部における動作マージンの低下や消費電力アップを抑制しつつ表示領域周辺部の光抜けを抑制可能な液晶表示装置を提供することができる。
第1実施形態の液晶表示装置の概略図である。 ゲートドライバに含まれるシフトレジスタの概略図である。 シフトレジスタの動作を示すタイミングチャートである。 シフトレジスタを構成する各段のレジスタの等価回路図である。 各段のレジスタの動作を示すタイミングチャートである。 シフトレジスタの近傍の構成を示す液晶表示装置の平面図および断面図である。 第2実施形態の液晶表示装置のシフトレジスタ近傍の構成を示す平面図である。 第3実施形態の液晶表示装置のシフトレジスタ近傍の構成を示す平面図である。 第4実施形態の液晶表示装置のシフトレジスタ近傍の構成を示す平面図である。 シールド電極の断面構造のバリエーションを示す図である。 実施例の説明図である。
[第1実施形態]
 図1は、第1実施形態の液晶表示装置1の概略図である。
 液晶表示装置1は、液晶パネル100と、液晶パネル100の端子部101aに接続されたフレキシブルプリント基板103と、を備えている。
 液晶パネル100は、第1基板101と、第1基板101と対向する第2基板102と、第1基板101と第2基板102との間に挟持された液晶層109と、を備えている。第1基板101と第2基板102との対向領域の中央部には、複数(図1ではm×n個)の画素115からなる表示領域100Aが設けられている。表示領域100Aには、水平方向に延びる複数(図1ではn本)のゲート線110と垂直方向に延びる複数(図1ではm本)のデータ線111とが第1基板10上において平面視格子状に設けられている。ゲート線110とデータ線111との各交差部には、赤色、緑色又は青色のいずれかの色に対応した画素115が設けられている。第1基板10上には、複数の画素115が水平方向及び垂直方向にマトリクス状に配置されており、これら複数の画素115によって表示領域100Aが形成されている。
 各画素には、画素電極157とコモン電極155とが設けられている。画素電極157とコモン電極155は、いずれも第1基板101上に設けられている。液晶表示装置1は、画素電極157とコモン電極155との間に発生する電界(横電界)によって液晶層の配向を制御する横電界方式の液晶表示装置である。横電界方式としては、IPS(In-Plane Switching)方式やFFS(Fringe-Field Switching)方式などを採用することができる。本実施形態の場合、例えばFFS方式が採用されている。
 第1基板101と第2基板102との対向領域のうち表示領域100Aの周縁部には、ゲートドライバ104が設けられている。ゲートドライバ104には、シフトレジスタ130が含まれている。シフトレジスタ130には、複数のゲート線110が接続されている。シフトレジスタ130からゲート線110に出力されたゲート信号G1,G2,G3,…,Gnは、薄膜トランジスタ112を介して画素115に供給される。ゲートドライバ104には、多数の薄膜トランジスタや配線が含まれており、このような薄膜トランジスタや配線は画素115に形成される薄膜トランジスタ112や配線111,112と同時に、また同一の工程で形成される。液晶表示装置1は、ゲートドライバ104が第1基板101上に一体的(モノリシック)に形成されたGOA(Gate On Array)構造の液晶表示装置である。
 ゲートドライバ104には、複数の配線からなるゲート配線群116が接続されている。電源電圧VSSやクロック信号CK1、CK2などの各種制御信号がゲート配線群116の配線を介してそれぞれゲートドライバ104に供給される。ゲート配線群116は、フレキシブルプリント基板103を経由して図示略のゲートドライバ制御部及び電源部等に接続されている。ゲートドライバ104はこれらの信号を入力として、ゲート信号G1,G2,G3,…,Gnを所定のタイミングで所定のゲート線110に出力する。ゲート信号G1,G2,G3,…,Gnは、1本のゲート線110に接続された複数の画素115内の薄膜トランジスタ112を行単位で選択的にスイッチングするための信号である。
ゲートドライバ104からは、ゲート信号G1,G2,G3,…,Gnが、n本のゲート線110のそれぞれに一定時間ごとに順次供給される。画像信号に基づき表示に応じたデータ信号S1,S2,S3,…,Smは、データ線111を介して、ゲート信号G1,G2,G3,…,Gnによって選択された薄膜トランジスタ112に供給される。
 第1基板101において第2基板102の外側に張り出す張り出し部は、フレキシブルプリント基板103が接続される端子部101aとなっている。ゲート配線群116に含まれる各種配線の端部は、端子部101aに設けられた制御線外部端子120と接続されている。複数のデータ線111の各々の端部は、端子部101aに設けられたデータ線外部端子122と接続されている。各画素115のコモン電極155に接続されるコモン幹配線114の端部は、端子部101aに設けられたコモン幹配線外部端子121と接続されている。端子部101aには、各種配線に対応した複数の外部端子(制御線外部端子120、コモン幹配線外部端子121、データ線外部端子122)が第1基板101の1辺に沿って水平方向に配列している。
 フレキシブルプリント基板103は、第1基板101と図示略の制御基板とを中継する基板である。フレキシブルプリント基板103は、TAB又はCOF等の実装方法によって実装されたデータドライバ105を含んで構成されている。データドライバ105は、図示略のデータドライバ制御部等からデータ配線群118によって供給される画像信号、各種クロック信号及び各種制御信号等を入力とし、画像信号に対応するデータ信号S1,S2,S3,…,Smを所定のタイミングで所定のデータ線111に出力する。
 フレキシブルプリント基板103には、ゲートドライバ104にクロック信号などの各種制御信号を供給するためのゲート配線群117が設けられている。ゲート配線群117は、端子部101aにおいて、ACF(異方性導電体)等の導電部材123を介して制御線外部端子120と接続される。フレキシブルプリント基板103には、データドライバ105からデータ信号S1,S2,S3,…,Smが供給される複数の配線が設けられており、これらの配線も、端子部101aにおいて、導電部材123を介してデータ線外部端子122と接続されている。
 図2は、ゲートドライバに含まれるシフトレジスタ130の概略図である。
 シフトレジスタ130には、クロック信号CK1,CK2を供給するためのクロック信号配線131,132や、電源電圧VSSを供給するための電源線133などが接続されている。クロック信号配線131,132や電源線などによってゲート配線群116(図1参照)が構成されている。ゲート配線群116には、シフトレジスタ130にゲートスタートパルスGSPを供給するための配線なども含まれる。シフトレジスタ130とゲート配線群によってGOA回路部125が構成されている。
 シフトレジスタ130は、互いにカスケード接続された複数のレジスタSR1,SR2,SR3,SR4,…を備えている。各レジスタSRk(kは1からnまでの自然数)は、セット端子SET、出力端子GOUT、リセット端子RESET、Low電源入力端子VSS、および、クロック入力端子CKA,CKBを備えている。各レジスタSRk(k≧2)において、セット端子SETには前段のレジスタSRk-1の出力信号GOUT(出力端子の符号で代用する)が入力される。初段のレジスタSR1のセット端子SETにはゲートスタートパルスGSPが入力される。出力端子GOUTは、対応するゲート線に出力信号Gkを出力する。リセット端子RESETには、次段のレジスタSRk+1の出力信号GOUTが入力される。Low電源入力端子VSSには、各段のレジスタSRkにおける低電位側の電源電圧VSSであるLow電源電圧(以下、VSSをLow電源電圧と称することがある)が入力される。クロック入力端子CKAとクロック入力端子CKBとのうちの一方にクロック信号CK1が入力されるとともに他方にクロック信号CK2が入力され、隣接するレジスタ間でクロック入力端子CKAに入力されるクロック信号とクロック入力端子CKBに入力されるクロック信号CK2とが交互に入れ替わるようになっている。
 クロック信号CK1とクロック信号CK2とは、図3に示すような、アクティブなクロックパルス期間(ここではHighレベル期間)が互いに重ならない相補的な位相関係を有している。クロック信号CK1・CK2のHighレベル側(アクティブ側)の電圧はVGHで、Lowレベル側(非アクティブ側)の電圧はVGLである。Low電源電圧VSSはクロック信号CK1・CK2のLowレベル側の電圧VGLに等しい。この例ではクロック信号CK1とクロック信号CK2とが互いに逆相の関係にあるが、一方のクロック信号のアクティブなクロックパルス期間が、他方のクロック信号の非アクティブな期間内に包含される関係も可能である。
 図4は、シフトレジスタを構成する各段のレジスタSRkの等価回路図である。
 レジスタSRkは、5つの薄膜トランジスタT1,T2,T3,T4,T5および容量C1を備えている。薄膜トランジスタT1,T2,T3,T4,T5は例えばnチャネル型の薄膜トランジスタであるが、pチャネル型や相補型の薄膜トランジスタでもよい。薄膜トランジスの材料としては、アモルファスシリコン、ポリシリコン、酸化物半導体(例えばIGZO)などの公知の半導体材料が適用可能である。
 薄膜トランジスタT1において、ゲートおよびドレインはセット端子SETに、ソースは薄膜トランジスタT5のゲートに、それぞれ接続されている。レジスタSRkの出力トランジスタである薄膜トランジスタT5において、ドレインはクロック入力端子CKAに、ソースは出力端子GOUTに、それぞれ接続されている。すなわち、薄膜トランジスタT5は伝送ゲートとして、クロック入力端子CKAに入力されるクロック信号の通過および遮断を行う。容量C1は、薄膜トランジスタT5のゲートとソースとの間に接続されている。薄膜トランジスタT5のゲートと同電位のノードをnetAと称する。
 薄膜トランジスタT3において、ゲートはリセット端子RESETに、ドレインはノードnetAに、ソースはLow電源入力端子VSSに、それぞれ接続されている。薄膜トランジスタT4において、ゲートはリセット端子RESETに、ドレインは出力端子GOUTに、ソースはLow電源入力端子VSSに、それぞれ接続されている。薄膜トランジスタT2において、ゲートはクロック端子CKBに、ドレインは出力端子GOUTに、ソースはLow電源入力端子VSSに、それぞれ接続されている。
 図5を用いて、レジスタSRkの動作について説明する。
 セット端子SETにシフトパルスが入力されるまでは、薄膜トランジスタT4・T5がハイインピーダンス状態であるとともに、薄膜トランジスタT2がクロック入力端子CKBから入力されるクロック信号がHighレベルになるたびにON状態となり、出力端子GOUTはLowを保持する期間となる。
 セット端子SETにシフトパルスである前段の出力信号GOUTのゲート信号が入力されると、レジスタSRkは出力パルスを生成する期間となり、薄膜トランジスタT1がON状態となって容量C1を充電する。容量C1が充電されることにより、ゲート信号のHighレベルをVGH、薄膜トランジスタT1の閾値電圧をVthとして、ノードnetAの電位がVGH-Vthまで上昇する。この結果、薄膜トランジスタT5がON状態になり、クロック入力端子CKAから入力されたクロック信号が薄膜トランジスタT5のソースに現れるが、クロック入力端子CKAにクロックパルス(Highレベル)が入力された瞬間に容量C1のブートストラップ効果によってノードnetAの電位が突き上げられるので、薄膜トランジスタT5は大きなオーバドライブ電圧を得ることとなる。これにより、入力されたクロックパルスのVGHの電位レベルがレジスタSRkの出力端子GOUTに伝送されて出力され、ゲート信号Gk(出力信号GOUTのパルス)となる。
 セット端子SETへのゲート信号の入力が終了すると、薄膜トランジスタT1がOFF状態となる。そして、ノードnetAおよび段SRkの出力端子GOUTがフローティングとなることによる電荷の保持を解除するために、リセット端子RESETに入力されるリセットパルスとしての次段のレジスタSRk+1のゲート信号Gk+1によって薄膜トランジスタT3・T4をON状態とし、ノードnetAおよび出力端子GOUTをLow電源電圧VSSに接続する。これにより薄膜トランジスタT5がOFF状態となる。リセットパルスの入力が終了すると、レジスタSRkが出力パルスを生成する期間は終了し、出力端子GOUTは再びLowを保持する期間となる。
 このようにして、図3に示すように、各ゲート線に順次ゲート信号Gkが出力される。
 ここで、GOA構造を備えた横電界方式の液晶表示装置では、GOA回路部から発生する電界によって、対向基板である第2基板の電位変動が生じ、表示領域の周縁部に光抜けが生じることがある。そのため、本実施形態では、図6に示すように、第1基板においてGOA回路部125の上方(液晶層側)に、GOA回路部125から発生する電界を遮蔽するシールド電極135,136が設けられている。
 なお、GOA回路部125(ゲート配線群)には、クロック信号配線131,132や電源線133のほか、シフトレジスタ130にゲートスタートパルスGSPを入力する配線などが含まれる。問題となる光抜けは、表示領域100Aの1辺に沿ってストライプ状に延びる光抜けである。そのため、本実施形態では、シールド電極を設置する対象は、表示領域の1辺に沿って設けられるシフトレジスタ、クロック信号配線131,132および電源線133となっている。
 図6(a)は、シフトレジスタ130の近傍の構成を示す液晶表示装置1の平面図である。図6(b)は、図6(a)のA-A′線に沿う液晶表示装置1の断面図である。
 なお、図6(a)および図6(b)において、符号100Bは、第1基板101と第2基板102とが対向する対向領域のうち表示領域100Aの外側に位置する部分(いわゆる額縁領域)を示している。
 第1基板101は、ガラスや石英、プラスチック等の透光性の基板本体150を基体としてなる。基板本体150の内面側(液晶層109側)には、第1配線層151が形成されている。第1配線層151を覆って、酸化シリコンなどの透明絶縁材料からなる第1絶縁層152が形成されている。
 第1配線層151には、表示領域100Aやシフトレジスタ130に含まれる薄膜トランジスタのゲートやゲート線などが含まれている。また、第1配線層151には、ゲート配線群を構成する第2クロック信号配線132、第1クロック信号配線131および電源線133などが含まれている。第2クロック信号配線132、第1クロック信号配線131および電源線133は、シフトレジスタ130を挟んで表示領域100Aとは反対側に配置されている。本実施形態の場合、第2クロック信号配線132、第1クロック信号配線131および電源線133は、シフトレジスタ130に近い側からこの順に配置されているが、これらの配線の並び順はこれに限定されない。
 第1絶縁層152上には、第2配線層153が形成されている。第2配線層153を覆って、酸化シリコンなどの透明絶縁材料からなる第2絶縁層154が形成されている。第2絶縁層154上には、ITOなどの透明導電材料からなるコモン電極155およびシールド電極135,136が形成されている。コモン電極155およびシールド電極135,136を覆って、酸化シリコンなどの透明絶縁材料からなる第3絶縁層156が形成されている。第3絶縁層156上には、ITOなどの透明導電材料からなる画素電極157が形成されている。
 第2配線層154には、表示領域100Aやシフトレジスタ130に含まれる薄膜トランジスタのソースおよびドレインやデータ線などが含まれている。コモン電極155とシールド電極135,136は、同一材料で形成されている。コモン電極155は、表示領域100Aの全面に形成されており、各画素に共通の共通電極となっている。コモン電極155とシールド電極135,136は、ITOなどの透明導電材料を基板全面に形成し、これをパターニングすることにより、同時に形成される。
 シールド電極135,136には、シフトレジスタ130の上方に設けられた第1のシールド電極部135と、電源線133の上方に設けられた第2のシールド電極部136と、が含まれている。本実施形態の場合、シールド電極135,136は、シフトレジスタ130と電源線133の上方のみに設けられ、クロック信号配線131,132の上方には設けられていない。シフトレジスタ130と電源線133は、クロック信号配線131,132を挟んで隣接しており、第1のシールド電極部135と第2のシールド電極部136とは、互いに分離されている。
 電界遮蔽の効果のみを考慮すれば、GOA回路部125の全てをシールド電極で覆うことが望ましい。しかし、シールド電極とシフトレジスタ130およびゲート配線群との間には、寄生容量が発生するため、シフトレジスタ130を制御する信号に遅延が発生したり、電圧降下が発生し、その結果、シフトレジスタ130の動作マージンの低下や消費電力アップなどの問題を生じる惧れがある。
 そのため、本実施形態では、クロック信号配線131,132の上方にはシールド電極を配置せず、低電位の直流電圧を供給する電源線133とシフトレジスタ130の上方に選択的にシールド電極135,136を配置している。これにより、信号遅延の影響が少なくなり、動作マージンの低下や消費電力アップという問題が抑制される。
 シールド電極135,136の電位は、表示領域100Aの平均電位の近傍に設定されることが好ましい。表示領域100Aの平均電位は、およそコモン電極155の電位の近傍である。そのため、シールド電極135,136には、コモン電極155と同電位となるような信号を供給することが好ましい。
 本実施形態の場合、第1のシールド電極部135は、表示領域100Aと隣接して形成されるため、第1のシールド電極部135は、表示領域100Aの周縁部に位置するコモン電極155およびコモン電極155にコモン信号を供給するコモン幹配線114(図1参照)と接続されている。第2のシールド電極部136は、第1のシールド電極部135と分離されているため、第1のシールド電極部135とは別に、図示略のグラウンド電極に接続されている。
 クロック信号配線131,132の電位は常時振幅しているが、マクロ的にみると、その振幅の中間の電位をとる。この電位は、表示領域100Aの平均の電位と近い電位であることが一般的であるため、クロック信号配線131,132が原因の第2基板102の電位変動が表示に与える影響は少ない。
 第2基板102は、ガラスや石英、プラスチック等の透光性の基板本体160を基体としてなる。基板本体160の内面側(液晶層109側)には、ブラックマトリクス161とカラーフィルタ162とオーバーコート層163とが積層されている。第2基板102には、画素電極157や共通電極155が形成された第1基板101と異なり、電位を固定するための電極が形成されていない。そのため、第1基板101側の電位変動の影響を受けやすい。しかし、本実施形態では、第1基板101側にGOA回路部125の電界を遮蔽するシールド電極135,136が形成されているので、表示領域100A近傍の第2基板102の電位はそれほど大きく変化せず、表示への悪影響も少ない。
 以上説明したように、本実施形態の液晶表示装置1によれば、表示領域100Aの平均電位に対して電位が大きく異なるGOA回路部125の上方にシールド電極135,136が形成されているので、表示領域100Aの周縁部にストライプ状の光抜けが生じることを抑制することができる。シールド電極135,136は、表示への影響が比較的大きいシフトレジスタ130および電源線133の上方に選択的に配置され、表示への影響が比較的小さいクロック信号配線131,132の上方には配置されていないので、シールド電極135,136との間の寄生容量に起因した信号遅延や消費電力アップの問題を極力低減しながら、光抜けの問題を効果的に抑制することができる。
 なお、本実施形態では、シールド電極135,136は、シフトレジスタ130と電源線133の上方のみに設けられ、クロック信号配線131,132の上方には設けられていないが、シールド電極の構成はこれに限定されない。クロック信号配線131,132の上方に、シールド電極が設けられない領域が存在すればよく、必ずしもクロック信号配線131,132の全てがシールド電極に覆われない構成である必要はない。
 また、本実施形態では、第1のシールド電極部135および第2のシールド電極部136の電位を表示領域100Aの平均電位に近づけるために、第1のシールド電極部135をコモン幹配線114と接続し、第2のシールド電極部136をグラウンド電極と接続した。しかし、第1のシールド電極部135および第2のシールド電極部136に信号を入力するための配線を、コモン幹配線114やグラウンド電極とは別個に設けてもよい。
 また、本実施形態では、電源線133がクロック信号配線131,132の外側(表示領域100Aとは反対側)に配置されているが、他の位置、例えば、シフトレジスタ130と表示領域100Aとの間に配置されていてもよい。この場合、シフトレジスタ130の上方を覆う第1のシールド電極部135と電源線133の上方を覆う第2のシールド電極部136とを分離せずに一体に形成することができる。
 また、本実施形態では、クロック信号配線131,132が2本の例が示されているが、クロック信号配線の本数はこれに限定されない。クロック信号配線の本数は、4本、6本、8本などであってもよい。
 また、本実施形態では、ゲートドライバ104が表示領域100Aの1辺のみに配置されているが、ゲートドライバ104は、表示領域100Aの左右2辺に配置されてもよい。
[第2実施形態]
 図7は、第2実施形態の液晶表示装置2におけるシフトレジスタ130の近傍の構成を示す平面図である。
 なお、本実施形態において第1実施形態と共通する構成要素については、同じ符号を付し、詳細な説明は省略する。
 本実施形態において第1実施形態と異なる点は、第1基板においてシフトレジスタ130、クロック信号配線131,132および電源線133の上方にシールド電極135,136,139が設けられるとともに、クロック信号配線131,132の上方の少なくとも一部にはシールド電極が設けられていない領域が存在する点である。
 本実施形態のシールド電極には、シフトレジスタ130の上方に設けられた第1のシールド電極部135と、電源線133の上方に設けられた第2のシールド電極部136と、クロック信号配線131,132の上方に設けられた第3のシールド電極部139と、が含まれている。シフトレジスタ130と電源線133とは、クロック信号配線131,132を挟んで隣接しており、第1のシールド電極部135と第2のシールド電極部136とは、第3のシールド電極部139によって接続されている。
 シールド電極部135,136,139は、コモン電極155(図1参照)およびコモン幹配線114(図1参照)と接続されている。コモン電極155とシールド電極部135,136,139は、ITOなどの透明導電材料を基板全面に形成し、これをパターニングすることにより、同時に形成される。
 第3のシールド電極部139は、第1基板の法線方向から見て、クロック信号配線131,132とシフトレジスタ130とを接続する配線と重ならない位置に配置されることが好ましい。
 本実施形態においても、第1実施形態と同様の効果が得られる。第1実施形態と比較して、クロック信号配線131,132と第3のシールド電極部139との間に寄生容量が発生するため、信号遅延や消費電力アップという問題は生じやすくなるが、クロック信号配線131,132の上方の一部が第3のシールド電極部139覆われるため、電界遮蔽の効果は第1実施形態の構成よりも大きくなる。光抜けの発生状況と要求される性能(動作マージンや消費電力)に応じて、本実施形態の構成も可能である。
[第3実施形態]
 図8は、第3実施形態の液晶表示装置3におけるシフトレジスタ130の近傍の構成を示す平面図である。
 なお、本実施形態において第1実施形態と共通する構成要素については、同じ符号を付し、詳細な説明は省略する。
 本実施形態において第1実施形態と異なる点は、シフトレジスタ130と電源線133の上方の少なくとも一部に、シールド電極が設けられていない領域が存在する点である。
 第1のシールド電極部140および第2のシールド電極部141は、例えば、メッシュ状(格子状や穴あき状態)に形成された導電層によって構成されている。本実施形態では、第1のシールド電極部140と第2のシールド電極部141の双方が、メッシュ状(格子状や穴あき状態)に形成されているが、メッシュ状に形成されるシールド電極部は、第1のシールド電極部と第2のシールド電極部のいずれか一方のみでもよい。
 第1のシールド電極部140をメッシュ状に形成する場合には、第1基板の法線方向から見て、クロック信号配線131,132とシフトレジスタ130とを接続する配線と重なる位置や、フローティング状態にある電極部分と重なる位置に、選択的にシールド電極の開口部を設け、電源線133とシフトレジスタ130とを接続する配線と重なる位置にはシールド電極の開口部を設けないようにすることが好ましい。
 本実施形態においても、第1実施形態と同様の効果が得られる。第1実施形態と比較してシールド電極部140,141の面積が少なくなるので、電界遮蔽の効果は小さくなるが、シールド電極部140,141とGOA回路部125との間の寄生容量が少なくなるので、信号遅延や消費電力アップの問題は抑制される。光抜けの発生状況と要求される性能(動作マージンや消費電力)に応じて、本実施形態の構成も可能である。
[第4実施形態]
 図9は、第4実施形態の液晶表示装置4におけるシフトレジスタ130の近傍の構成を示す平面図である。
 なお、本実施形態において第2実施形態と共通する構成要素については、同じ符号を付し、詳細な説明は省略する。
 本実施形態において第2実施形態と異なる点は、シフトレジスタ130と電源線133の上方の少なくとも一部に、シールド電極が設けられていない領域が存在する点である。
 第1のシールド電極部142および第2のシールド電極部143は、例えば、メッシュ状(格子状や穴あき状態)に形成された導電層によって構成されている。本実施形態では、第1のシールド電極部142と第2のシールド電極部143の双方が、メッシュ状(格子状や穴あき状態)に形成されているが、メッシュ状に形成されるシールド電極部は、第1のシールド電極部と第2のシールド電極部のいずれか一方のみでもよい。
 第1のシールド電極部142をメッシュ状に形成する場合には、第1基板の法線方向から見て、クロック信号配線131,132とシフトレジスタ130とを接続する配線と重なる位置や、フローティング状態にある電極部分と重なる位置に、選択的にシールド電極の開口部を設け、電源線133とシフトレジスタ130とを接続する配線と重なる位置にはシールド電極の開口部を設けないようにすることが好ましい。
 本実施形態のシールド電極には、シフトレジスタ130の上方に設けられた第1のシールド電極部142と、電源線133の上方に設けられた第2のシールド電極部143と、クロック信号配線131,132の上方に設けられた第3のシールド電極部144と、が含まれている。シフトレジスタ130と電源線133とは、クロック信号配線131,132を挟んで隣接しており、第1のシールド電極部142と第2のシールド電極部143とは、第3のシールド電極部144によって接続されている。
 シールド電極部142,143,144は、コモン電極155(図1参照)およびコモン幹配線114(図1参照)と接続されている。コモン電極155とシールド電極部142,143,144は、ITOなどの透明導電材料を基板全面に形成し、これをパターニングすることにより、同時に形成される。
 第3のシールド電極部144は、第1基板の法線方向から見て、クロック信号配線131,132とシフトレジスタ130とを接続する配線と重ならない位置に配置されることが好ましい。
 本実施形態においても、第2実施形態と同様の効果が得られる。第2実施形態と比較して、シールド電極部142,143の面積が少なくなるので、電界遮蔽の効果は小さくなるが、シールド電極部142,143とGOA回路部125との間の寄生容量が少なくなるので、信号遅延や消費電力アップの問題は抑制される。光抜けの発生状況と要求される性能(動作マージンや消費電力)に応じて、本実施形態の構成も可能である。
[第5実施形態]
 図10(a)ないし図10(c)は、シールド電極の断面構造のバリエーションを示す図である。これらのバリエーションは、第1実施形態ないし第4実施形態の液晶表示装置に適用可能である。
 なお、本実施形態において第1実施形態ないし第4実施形態と共通する構成要素については、同じ符号を付し、詳細な説明は省略する。
 図10(a)は、シールド電極(第1のシールド電極部180、第2のシールド電極部181)が、画素電極157と同一材料で形成されている液晶表示装置5の構成例である。図10(a)には、第3のシールド電極部が図示されていないが、第3のシールド電極部が存在する場合には、第3のシールド電極部も画素電極157と同一材料で形成される。画素電極157とこれらのシールド電極部は、ITOなどの透明導電材料を基板全面に形成し、これをパターニングすることにより、同時に形成される。
 図10(b)は、シールド電極(第1のシールド電極部182、第2のシールド電極部183)が、画素電極157と同一材料で形成された第1の層と、コモン電極155と同一材料で形成された第2の層と、により構成されている液晶表示装置6の構成例である。
 図10(b)では、第1のシールド電極部182は、コモン電極155と同一材料で形成された電極部171,172,176と、画素電極157と同一材料で形成された電極部174,175と、により構成されている。第2のシールド電極部183は、コモン電極155と同一材料で形成された電極部170と、画素電極157と同一材料で形成された電極部173と、により構成されている。図10(b)において、電極部173,174,175はシールド電極の第1の層であり、電極部170,171,172,176はシールド電極の第2の層である。コモン電極155と電極部170,171,172,176は、ITOなどの透明導電材料を基板全面に形成し、これをパターニングすることにより、同時に形成される。画素電極157と電極部173,174,175は、ITOなどの透明導電材料を基板全面に形成し、これをパターニングすることにより、同時に形成される。
 図10(b)には、第3のシールド電極部が図示されていないが、第3のシールド電極部が存在する場合には、第3のシールド電極部も画素電極157と同一材料で形成された第1の層と、コモン電極155と同一材料で形成された第2の層と、により構成される。第3のシールド電極部の第1の層は、第1のシールド電極部182の第1の層および第2のシールド電極183の第1の層および画素電極157と同時に形成される。第3のシールド電極部の第2の層は、第1のシールド電極部182の第2の層および第2のシールド電極183の第2の層およびコモン電極155と同時に形成される。
 図10(c)は、画素電極とコモン電極が櫛歯状に形成されたIPS構造の液晶表示装置7の構成例である。図10(c)の符号158は、画素電極およびコモン電極が有する櫛歯電極を示している。シールド電極(第1のシールド電極部184、第2のシールド電極部185)は、画素電極およびコモン電極と同一材料で形成されている。図10(c)には、第3のシールド電極部が図示されていないが、第3のシールド電極部が存在する場合には、第3のシールド電極部も画素電極およびコモン電極と同一材料で形成される。画素電極とコモン電極とこれらのシールド電極部は、ITOなどの透明導電材料を基板全面に形成し、これをパターニングすることにより、同時に形成される。
 図10(a)ないし図10(c)のバリエーションにおいては、シールド電極の少なくとも一部が、画素電極またはコモン電極と同一材料で形成されている。そのため、シールド電極と画素電極または共通電極とを共通のプロセスで形成することができる。
 図11は、13,3型ワイドパネルにてGOA回路部の消費電力の検討を行った結果を示す図である。図11(a)は、GOA回路部にシールド電極を設けない例(比較例)であり、図11(b)は、GOA回路部にシールド電極を設けた例(実施例)である。
 なお、図11(a)および図11(b)の液晶表示装置の基本構成は、第1実施形態と同じであるが、GOA回路部は表示領域の左右2辺に設けられており、クロック信号配線の本数は4本となっている。シフトレジスタを覆う第1のシールド電極部はコモン幹配線と接続され、電源線を覆う第2のシールド電極部はグラウンド電極と接続されている。
 図11(a)に示すように、比較例の構成では、GOA回路部が形成された左右の辺にストライプ状の光抜けが発生している。それに対して、図11(b)の実施例の構成では、そのような光抜けが殆ど発生していない。比較例のGOA回路部の消費電力は241mWであり、実施例のGOA回路部の消費電力は225mWであった。実施例のほうが比較例よりも7%消費電力が低減された。
 本発明は、GOA構造を備えた横電界方式の液晶表示装置に利用することができる。
 1~7  液晶表示装置
 101  第1基板
 102  第2基板
 114  コモン幹配線
 130  シフトレジスタ
 131,132  クロック信号配線
 133  電源線
 135  第1のシールド電極部(シールド電極)
 136  第2のシールド電極部(シールド電極)
 139  第3のシールド電極部(シールド電極)
 140  第1のシールド電極部(シールド電極)
 141  第2のシールド電極部(シールド電極)
 142  第1のシールド電極部(シールド電極)
 143  第2のシールド電極部(シールド電極)
 144  第3のシールド電極部(シールド電極)
 155  コモン電極
 157  画素電極
 158  画素電極およびコモン電極の櫛歯電極
 170,171,172,176  電極部(シールド電極の第2の層)
 173,174,175  電極部(シールド電極の第1の層)
 180  第1のシールド電極部(シールド電極)
 181  第2のシールド電極部(シールド電極)
 182  第1のシールド電極部(シールド電極)
 183  第2のシールド電極部(シールド電極)
 184  第1のシールド電極部(シールド電極)
 185  第2のシールド電極部(シールド電極)

Claims (10)

  1.  互いに対向して配置された第1基板と第2基板とを備え、
     前記第1基板の前記第2基板と対向する面には、画素電極、コモン電極、シフトレジスタ、クロック信号配線および電源線が設けられ、
     前記第1基板において前記シフトレジスタおよび前記電源線の上方にシールド電極が設けられ、前記クロック信号配線の上方にはシールド電極が設けられていない液晶表示装置。
  2.  前記シールド電極には、前記シフトレジスタの上方に設けられた第1のシールド電極部と、前記電源線の上方に設けられた第2のシールド電極部と、が含まれ、
     前記第1のシールド電極部は、前記コモン電極にコモン信号を供給するコモン幹配線と接続されており、
     前記第2のシールド電極部は、グラウンド電極に接続されている請求項1に記載の液晶表示装置。
  3.  前記シフトレジスタと前記電源線の上方の少なくとも一部に、前記シールド電極が設けられていない領域が存在する請求項1または2に記載の液晶表示装置。
  4.  前記シールド電極の少なくとも一部は、前記画素電極または前記コモン電極と同一材料で形成されている請求項1ないし3のいずれか1項に記載の液晶表示装置。
  5.  前記シールド電極は、前記画素電極と同一材料で形成された第1の層と、前記コモン電極と同一材料で形成された第2の層と、により構成されている請求項4に記載の液晶表示装置。
  6.  互いに対向して配置された第1基板と第2基板とを備え、
     前記第1基板の前記第2基板と対向する面には、画素電極、コモン電極、シフトレジスタ、クロック信号配線および電源線が設けられ、
     前記第1基板において前記シフトレジスタ、クロック信号配線および前記電源線の上方にシールド電極が設けられるとともに、前記クロック信号配線の上方の少なくとも一部には前記シールド電極が設けられていない領域が存在する液晶表示装置。
  7.  前記シールド電極には、前記シフトレジスタの上方に設けられた第1のシールド電極部と、前記電源線の上方に設けられた第2のシールド電極部と、前記クロック信号配線の上方に設けられた第3のシール電極部と、が含まれ、
     前記シフトレジスタと前記電源線とは、前記クロック信号配線を挟んで隣接しており、
     前記第1のシールド電極部と前記第2のシールド電極部とは、前記第3のシールド電極部によって接続されている請求項6に記載の液晶表示装置。
  8.  前記シフトレジスタと前記電源線の上方の少なくとも一部に、前記シールド電極が設けられていない領域が存在する請求項6または7に記載の液晶表示装置。
  9.  前記シールド電極の少なくとも一部は、前記画素電極または前記コモン電極と同一材料で形成されている請求項6ないし8のいずれか1項に記載の液晶表示装置。
  10.  前記シールド電極は、前記画素電極と同一材料で形成された第1の層と、前記コモン電極と同一材料で形成された第2の層と、により構成されている請求項9に記載の液晶表示装置。
PCT/JP2013/078532 2012-11-05 2013-10-22 液晶表示装置 WO2014069279A1 (ja)

Priority Applications (2)

Application Number Priority Date Filing Date Title
JP2014544442A JP6029247B2 (ja) 2012-11-05 2013-10-22 液晶表示装置
US14/439,260 US20150301415A1 (en) 2012-11-05 2013-10-22 Liquid crystal display device

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2012243800 2012-11-05
JP2012-243800 2012-11-05

Publications (1)

Publication Number Publication Date
WO2014069279A1 true WO2014069279A1 (ja) 2014-05-08

Family

ID=50627190

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2013/078532 WO2014069279A1 (ja) 2012-11-05 2013-10-22 液晶表示装置

Country Status (3)

Country Link
US (1) US20150301415A1 (ja)
JP (1) JP6029247B2 (ja)
WO (1) WO2014069279A1 (ja)

Cited By (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104635392A (zh) * 2015-01-22 2015-05-20 上海天马微电子有限公司 一种阵列基板、阵列基板的制造方法、显示面板
CN105301856A (zh) * 2015-11-04 2016-02-03 武汉华星光电技术有限公司 阵列基板行驱动结构及显示面板
WO2016095468A1 (zh) * 2014-12-18 2016-06-23 京东方科技集团股份有限公司 移位寄存器单元及驱动方法、栅极驱动电路及显示装置
WO2016110036A1 (zh) * 2015-01-09 2016-07-14 京东方科技集团股份有限公司 阵列基板及显示装置
CN107134460A (zh) * 2017-04-11 2017-09-05 深圳市华星光电技术有限公司 显示装置及其goa电路
CN109617008A (zh) * 2018-12-12 2019-04-12 惠科股份有限公司 过流保护方法、显示面板及显示装置
CN109976056A (zh) * 2019-04-08 2019-07-05 京东方科技集团股份有限公司 阵列基板、其制作方法、显示面板及显示装置
WO2020199553A1 (zh) * 2019-04-04 2020-10-08 深圳市华星光电半导体显示技术有限公司 电平转换控制电路与电平转换电路
WO2020238040A1 (zh) * 2019-05-31 2020-12-03 深圳市华星光电半导体显示技术有限公司 一种goa电路及tft基板
WO2021022694A1 (zh) * 2019-08-08 2021-02-11 深圳市华星光电半导体显示技术有限公司 阵列基板及显示面板
WO2021149337A1 (ja) * 2020-01-21 2021-07-29 株式会社ジャパンディスプレイ 電子機器
US11393849B2 (en) 2019-06-06 2022-07-19 Sharp Kabushiki Kaisha Active matrix substrate and method for manufacturing same
JP2023029409A (ja) * 2018-11-08 2023-03-03 株式会社ジャパンディスプレイ 表示装置及びタッチ検出装置

Families Citing this family (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP6105459B2 (ja) 2013-12-17 2017-03-29 株式会社ジャパンディスプレイ 液晶表示装置及び電子機器
TWI655442B (zh) * 2014-05-02 2019-04-01 日商半導體能源研究所股份有限公司 輸入/輸出裝置
CN104656305A (zh) * 2015-03-09 2015-05-27 京东方科技集团股份有限公司 一种彩膜显示层、显示面板及制备方法
CN106128408A (zh) * 2016-09-18 2016-11-16 深圳市华星光电技术有限公司 一种液晶显示面板的驱动电路及液晶显示面板
CN106205461B (zh) 2016-09-30 2019-04-02 京东方科技集团股份有限公司 移位寄存器单元、驱动方法、栅极驱动电路及显示装置
CN106710561B (zh) * 2017-03-08 2019-09-17 京东方科技集团股份有限公司 一种移位寄存器、栅线集成驱动电路及显示装置
TWI626573B (zh) * 2017-03-13 2018-06-11 友達光電股份有限公司 顯示裝置
CN107492361B (zh) * 2017-09-26 2022-01-11 惠科股份有限公司 移位暂存电路及其应用的显示面板
CN110426900B (zh) * 2019-08-06 2022-09-16 京东方科技集团股份有限公司 阵列基板、显示面板及显示装置
CN110599898A (zh) * 2019-08-20 2019-12-20 深圳市华星光电技术有限公司 栅极驱动阵列型显示面板
WO2021072737A1 (zh) * 2019-10-18 2021-04-22 京东方科技集团股份有限公司 显示面板
CN114578608A (zh) * 2022-03-30 2022-06-03 北京京东方显示技术有限公司 显示基板、显示面板

Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0242420A (ja) * 1988-04-25 1990-02-13 Hitachi Ltd 表示装置及び液晶表示装置
JPH1032388A (ja) * 1996-07-17 1998-02-03 Fujitsu Ltd 多層プリント基板
JPH10177162A (ja) * 1996-10-18 1998-06-30 Canon Inc マトリクス基板と液晶装置とこれらを用いた表示装置
JPH112838A (ja) * 1997-06-10 1999-01-06 Hitachi Ltd アクティブマトリクス型液晶表示装置
JP2005339833A (ja) * 2004-05-24 2005-12-08 Sony Chem Corp フレキシブルフラットケーブル
JP2008064900A (ja) * 2006-09-05 2008-03-21 Victor Co Of Japan Ltd 反射型の液晶表示装置
JP2010139598A (ja) * 2008-12-10 2010-06-24 Epson Imaging Devices Corp 液晶表示パネル
WO2011040087A1 (ja) * 2009-09-30 2011-04-07 シャープ株式会社 電子装置、表示パネル

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4942341B2 (ja) * 2004-12-24 2012-05-30 三洋電機株式会社 表示装置
JP2008203761A (ja) * 2007-02-22 2008-09-04 Hitachi Displays Ltd 表示装置
JP5220918B2 (ja) * 2009-04-09 2013-06-26 シャープ株式会社 表示装置

Patent Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0242420A (ja) * 1988-04-25 1990-02-13 Hitachi Ltd 表示装置及び液晶表示装置
JPH1032388A (ja) * 1996-07-17 1998-02-03 Fujitsu Ltd 多層プリント基板
JPH10177162A (ja) * 1996-10-18 1998-06-30 Canon Inc マトリクス基板と液晶装置とこれらを用いた表示装置
JPH112838A (ja) * 1997-06-10 1999-01-06 Hitachi Ltd アクティブマトリクス型液晶表示装置
JP2005339833A (ja) * 2004-05-24 2005-12-08 Sony Chem Corp フレキシブルフラットケーブル
JP2008064900A (ja) * 2006-09-05 2008-03-21 Victor Co Of Japan Ltd 反射型の液晶表示装置
JP2010139598A (ja) * 2008-12-10 2010-06-24 Epson Imaging Devices Corp 液晶表示パネル
WO2011040087A1 (ja) * 2009-09-30 2011-04-07 シャープ株式会社 電子装置、表示パネル

Cited By (23)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2016095468A1 (zh) * 2014-12-18 2016-06-23 京东方科技集团股份有限公司 移位寄存器单元及驱动方法、栅极驱动电路及显示装置
US9626933B2 (en) 2014-12-18 2017-04-18 Boe Technology Group Co., Ltd. Shift register unit and driving method, gate drive circuit and display device
US10192893B2 (en) 2015-01-09 2019-01-29 Boe Technology Group Co., Ltd. Array substrate and display device
WO2016110036A1 (zh) * 2015-01-09 2016-07-14 京东方科技集团股份有限公司 阵列基板及显示装置
CN104635392A (zh) * 2015-01-22 2015-05-20 上海天马微电子有限公司 一种阵列基板、阵列基板的制造方法、显示面板
CN105301856B (zh) * 2015-11-04 2018-09-04 武汉华星光电技术有限公司 阵列基板行驱动结构及显示面板
CN105301856A (zh) * 2015-11-04 2016-02-03 武汉华星光电技术有限公司 阵列基板行驱动结构及显示面板
WO2018188272A1 (zh) * 2017-04-11 2018-10-18 深圳市华星光电半导体显示技术有限公司 显示装置及其goa电路
CN107134460A (zh) * 2017-04-11 2017-09-05 深圳市华星光电技术有限公司 显示装置及其goa电路
CN107134460B (zh) * 2017-04-11 2019-08-02 深圳市华星光电半导体显示技术有限公司 显示装置及其goa电路
JP7451664B2 (ja) 2018-11-08 2024-03-18 株式会社ジャパンディスプレイ 表示装置及びタッチ検出装置
JP2023029409A (ja) * 2018-11-08 2023-03-03 株式会社ジャパンディスプレイ 表示装置及びタッチ検出装置
US11398722B2 (en) 2018-12-12 2022-07-26 HKC Corporation Limited Overcurrent protection method, display panel and display device
CN109617008A (zh) * 2018-12-12 2019-04-12 惠科股份有限公司 过流保护方法、显示面板及显示装置
WO2020199553A1 (zh) * 2019-04-04 2020-10-08 深圳市华星光电半导体显示技术有限公司 电平转换控制电路与电平转换电路
CN109976056A (zh) * 2019-04-08 2019-07-05 京东方科技集团股份有限公司 阵列基板、其制作方法、显示面板及显示装置
CN109976056B (zh) * 2019-04-08 2023-04-14 京东方科技集团股份有限公司 阵列基板、其制作方法、显示面板及显示装置
WO2020238040A1 (zh) * 2019-05-31 2020-12-03 深圳市华星光电半导体显示技术有限公司 一种goa电路及tft基板
US11393849B2 (en) 2019-06-06 2022-07-19 Sharp Kabushiki Kaisha Active matrix substrate and method for manufacturing same
WO2021022694A1 (zh) * 2019-08-08 2021-02-11 深圳市华星光电半导体显示技术有限公司 阵列基板及显示面板
WO2021149337A1 (ja) * 2020-01-21 2021-07-29 株式会社ジャパンディスプレイ 電子機器
CN114981720A (zh) * 2020-01-21 2022-08-30 株式会社日本显示器 电子设备
JP7432372B2 (ja) 2020-01-21 2024-02-16 株式会社ジャパンディスプレイ 電子機器

Also Published As

Publication number Publication date
JPWO2014069279A1 (ja) 2016-09-08
US20150301415A1 (en) 2015-10-22
JP6029247B2 (ja) 2016-11-24

Similar Documents

Publication Publication Date Title
JP6029247B2 (ja) 液晶表示装置
US10078239B2 (en) Sensor-equipped display device
WO2015170700A1 (ja) 液晶表示装置
KR101969071B1 (ko) 표시 장치
US10115369B2 (en) Active matrix substrate, and display device including the active matrix substrate
US20170316730A1 (en) Display panels with a gate driver circuit disposed in the active area thereof
CN110658658B (zh) 图像显示装置
WO2011007591A1 (ja) 走査信号線駆動回路およびそれを備えた表示装置
JP2007193340A (ja) 液晶表示装置
US20140375606A1 (en) Liquid crystal display device with touch panel
WO2016140281A1 (ja) アクティブマトリクス基板、及びそれを備えた表示装置
US9519389B2 (en) Liquid crystal display device with touch panel
KR20070076177A (ko) 액정 표시 장치
US10459263B2 (en) Display panel and borderless type display including the same
CN110660368B (zh) 图像显示装置
KR101696393B1 (ko) 표시 패널
JP2009069776A (ja) 画像表示装置
US10360834B2 (en) Display substrate having gate driving circuit
US20150338692A1 (en) Display device
WO2018181264A1 (ja) アクティブマトリクス基板、及びそれを備えた表示装置
KR101931339B1 (ko) 금속 산화물 반도체를 포함하는 박막 트랜지스터 기판
US10720116B2 (en) Active matrix substrate and display device including the same
KR20070082974A (ko) 액정 표시 장치
WO2018181445A1 (ja) アクティブマトリクス基板、及びそれを備えた表示装置
JP6845006B2 (ja) 信号線駆動回路およびアクティブマトリクス基板並びに表示装置

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 13850949

Country of ref document: EP

Kind code of ref document: A1

ENP Entry into the national phase

Ref document number: 2014544442

Country of ref document: JP

Kind code of ref document: A

WWE Wipo information: entry into national phase

Ref document number: 14439260

Country of ref document: US

NENP Non-entry into the national phase

Ref country code: DE

122 Ep: pct application non-entry in european phase

Ref document number: 13850949

Country of ref document: EP

Kind code of ref document: A1