WO2013179728A1 - 炭化珪素半導体装置および炭化珪素半導体装置の製造方法 - Google Patents

炭化珪素半導体装置および炭化珪素半導体装置の製造方法 Download PDF

Info

Publication number
WO2013179728A1
WO2013179728A1 PCT/JP2013/057747 JP2013057747W WO2013179728A1 WO 2013179728 A1 WO2013179728 A1 WO 2013179728A1 JP 2013057747 W JP2013057747 W JP 2013057747W WO 2013179728 A1 WO2013179728 A1 WO 2013179728A1
Authority
WO
WIPO (PCT)
Prior art keywords
conductivity type
region
band gap
wide band
type
Prior art date
Application number
PCT/JP2013/057747
Other languages
English (en)
French (fr)
Inventor
崇 辻
明将 木下
憲幸 岩室
福田 憲司
Original Assignee
富士電機株式会社
独立行政法人産業技術総合研究所
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 富士電機株式会社, 独立行政法人産業技術総合研究所 filed Critical 富士電機株式会社
Priority to US14/404,827 priority Critical patent/US10090417B2/en
Publication of WO2013179728A1 publication Critical patent/WO2013179728A1/ja

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/86Types of semiconductor device ; Multistep manufacturing processes therefor controllable only by variation of the electric current supplied, or only the electric potential applied, to one or more of the electrodes carrying the current to be rectified, amplified, oscillated or switched
    • H01L29/861Diodes
    • H01L29/872Schottky diodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02518Deposited layers
    • H01L21/02521Materials
    • H01L21/02524Group 14 semiconducting materials
    • H01L21/02529Silicon carbide
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/0603Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions
    • H01L29/0607Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration
    • H01L29/0611Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse biased devices
    • H01L29/0615Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse biased devices by the doping profile or the shape or the arrangement of the PN junction, or with supplementary regions, e.g. junction termination extension [JTE]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/0603Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions
    • H01L29/0607Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration
    • H01L29/0611Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse biased devices
    • H01L29/0615Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse biased devices by the doping profile or the shape or the arrangement of the PN junction, or with supplementary regions, e.g. junction termination extension [JTE]
    • H01L29/0619Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse biased devices by the doping profile or the shape or the arrangement of the PN junction, or with supplementary regions, e.g. junction termination extension [JTE] with a supplementary region doped oppositely to or in rectifying contact with the semiconductor containing or contacting region, e.g. guard rings with PN or Schottky junction
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/08Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions with semiconductor regions connected to an electrode carrying current to be rectified, amplified or switched and such electrode being part of a semiconductor device which comprises three or more electrodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/12Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/16Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, only elements of Group IV of the Periodic Table
    • H01L29/1608Silicon carbide
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/36Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the concentration or distribution of impurities in the bulk material
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/43Electrodes ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/47Schottky barrier electrodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66083Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by variation of the electric current supplied or the electric potential applied, to one or more of the electrodes carrying the current to be rectified, amplified, oscillated or switched, e.g. two-terminal devices
    • H01L29/6609Diodes
    • H01L29/66143Schottky diodes

Definitions

  • the present invention relates to a silicon carbide semiconductor device and a method of manufacturing the silicon carbide semiconductor device.
  • a silicon carbide semiconductor (SiC) has a large band gap as compared to a silicon semiconductor (Si), and thus has high dielectric breakdown electric field strength.
  • the on-resistance which is the resistance in the conducting state, is inversely proportional to the cube of the breakdown field strength. Therefore, for example, in the widely used silicon carbide semiconductor called 4H type, the on resistance can be suppressed to a few hundredths of the silicon semiconductor. It also has a large thermal conductivity characteristic that facilitates heat dissipation.
  • SiC is expected as a next-generation low-loss power semiconductor device, and silicon carbide semiconductor devices of various structures such as Schottky barrier diode, MOSFET, PN diode, IGBT, and GTO have been developed. .
  • the Schottky barrier diode is a unipolar device, the reverse recovery current at turn-off is very small, and is expected as a replacement for the Si-pin diode.
  • an n-type epitaxial layer having a film thickness of 10 ⁇ m and a donor concentration of 1 ⁇ 10 16 cm ⁇ 3 is grown and formed on a low resistance n-type 4H—SiC substrate.
  • a p-type well region with a concentration of 10 17 cm -3 is formed in a ring shape.
  • a p-type well region having a lower concentration than the p-type well region may be provided outside the p-type well region.
  • a plurality of low concentration p-type well regions may be provided outside the low concentration p-type well region.
  • the p-type well region is formed by Al ion implantation and annealing at a high temperature of 1600 ° C. or higher.
  • the p-type well region is called an element termination structure, and has a function of relaxing the electric field at the element termination to prevent breakdown voltage deterioration.
  • a plurality of p-type well regions are formed at predetermined intervals with an acceptor concentration of 1 ⁇ 10 18 cm ⁇ 3 or more partially in the internal region surrounded by the p-type well region on the n-type epitaxial layer.
  • This structure is called a JBS (Junction Barrier Schottky) diode.
  • a patterned oxide film is formed excluding a part of the p-type well region and the region inside the p-type well region, and a Schottky metal is formed so as to overhang the oxide film.
  • Ohmic electrodes may be formed on the surface of the JBS p-type well region, but generally the surface of the JBS p-type well region is also a Schottky metal, since the number of steps increases and leads to an increase in manufacturing cost. Covered and in Schottky contact.
  • an Al metal, a polyimide and a back surface metal (back surface electrode) are sequentially formed to complete a Schottky diode.
  • An object of the present invention is to provide a silicon carbide semiconductor device and a method for manufacturing a silicon carbide semiconductor device capable of sufficiently increasing a forward current and enhancing a withstand voltage in order to solve the above-mentioned problems of the prior art.
  • the silicon carbide semiconductor device has the following features.
  • a first conductivity type wide band gap semiconductor deposition layer having a lower impurity concentration than the first conductivity type wide band gap semiconductor substrate is deposited on the surface of the first conductivity type wide band gap semiconductor substrate.
  • a first second conductivity type semiconductor region is selectively provided on a surface layer opposite to the first conductivity type wide band gap semiconductor substrate side of the first conductivity type wide band gap semiconductor deposition layer.
  • the semiconductor device further includes an element structure including the first conductive wide band gap semiconductor deposition layer, a metal film forming a Schottky junction, and the first second conductive semiconductor region.
  • a second second conductivity surrounding a peripheral portion of the device structure on a surface layer opposite to the first conductivity type wide band gap semiconductor substrate side of the first conductivity type wide band gap semiconductor deposition layer.
  • the semiconductor region is selectively provided.
  • the semiconductor device further includes a third second conductivity type semiconductor region surrounding the periphery of the second second conductivity type semiconductor region and forming a junction termination structure.
  • the first or second second conductivity type semiconductor region has an acceptor concentration of a predetermined value or more.
  • the acceptor concentration of the first or second second conductivity type semiconductor region is larger than 8 ⁇ 10 17 (cm ⁇ 3 ).
  • the method for manufacturing a silicon carbide semiconductor device has the following features. First, a step of depositing a first conductivity type wide band gap semiconductor deposition layer having a lower impurity concentration than the first conductivity type wide band gap semiconductor substrate is performed on the surface of the first conductivity type wide band gap semiconductor substrate. Subsequently, the first second conductivity type semiconductor region is selectively formed on the surface layer opposite to the first conductivity type wide band gap semiconductor substrate side of the first conductivity type wide band gap semiconductor deposition layer. A step of forming, and a step of forming an element structure with the first conductivity type wide band gap semiconductor deposition layer, a metal film forming a Schottky junction, and the first second conductivity type semiconductor region are performed.
  • a second second conductivity type semiconductor region is selectively formed on the surface layer of the first conductivity type wide band gap semiconductor deposition layer so as to surround the peripheral portion of the first second conductivity type semiconductor region. And forming a junction termination structure surrounding a peripheral portion of the second second conductivity type semiconductor region in a surface layer of the first conductivity type wide band gap semiconductor deposition layer, and forming a junction termination structure.
  • a step of selectively forming a third second conductivity type semiconductor region having an impurity concentration lower than that of the semiconductor region is performed.
  • the first or second conductivity type semiconductor region has an acceptor concentration of a predetermined value or more.
  • the reverse bias voltage can be reduced, and the forward surge current can be increased.
  • the forward current can be sufficiently increased, and the withstand voltage can be increased.
  • FIG. 1 is a cross-sectional view showing the configuration of the silicon carbide semiconductor device according to the embodiment.
  • FIG. 2 is a chart showing the VI characteristics according to the embodiment.
  • FIG. 3 is a chart showing the relationship between the acceptor concentration in the p + -type region and the reverse bias voltage.
  • FIG. 4 is a cross-sectional view showing the p + -type region of the breakdown voltage structure portion surrounding the active region provided in the active region peripheral portion (edge portion).
  • n and p in the layer or region having n or p, it is meant that electrons or holes are majority carriers, respectively.
  • + and-attached to n and p mean that the impurity concentration is higher and the impurity concentration is lower than that of the layer or region to which it is not attached, respectively.
  • Embodiment The semiconductor device according to the present invention is configured using a wide band gap semiconductor.
  • a silicon carbide semiconductor device manufactured using, for example, silicon carbide (SiC) as a wide band gap semiconductor will be described by taking a diode having a junction barrier Schottky (JBS) structure as an example.
  • FIG. 1 is a cross-sectional view showing the configuration of the silicon carbide semiconductor device according to the embodiment.
  • the silicon carbide semiconductor device according to the embodiment includes an n-type silicon carbide epitaxial layer (wide band gap semiconductor deposition layer) on the main surface of n + type silicon carbide substrate (wide band gap semiconductor substrate) 1. 2) has been deposited.
  • the n + -type silicon carbide substrate 1 is, for example, a silicon carbide single crystal substrate doped with nitrogen (N).
  • the n-type silicon carbide epitaxial layer 2 is a low concentration n-type drift layer formed by doping, for example, nitrogen with an impurity concentration lower than that of the n + -type silicon carbide substrate 1.
  • the n + -type silicon carbide substrate 1 alone or the n + -type silicon carbide substrate 1 and the n-type silicon carbide epitaxial layer 2 are combined to form a silicon carbide semiconductor substrate.
  • a ring-shaped p-type region 3 is provided on the surface layer of the n-type silicon carbide epitaxial layer 2 on the opposite side (the front surface side of the silicon carbide semiconductor substrate) to the n + -type silicon carbide substrate 1 side,
  • a p ⁇ -type region 4 is provided on the outer periphery of the p-type region 3.
  • a p + -type region 5 is provided on the inner periphery of the p-type region 3.
  • the p-type region (second second conductivity type semiconductor region) 3 is provided in the periphery of the active region and in a breakdown voltage structure surrounding the active region.
  • the pressure-resistant structure portion is a region that holds the pressure resistance.
  • the p-type region 3 is provided on the side of the active region where the element structure of the diode is formed, and is in contact with the n-type silicon carbide epitaxial layer 2 and the Schottky electrode 7 forming a Schottky junction.
  • the Schottky electrode 7 will be described later.
  • the p-type region 3 is doped with, for example, aluminum (Al) at a higher impurity concentration than the p ⁇ -type region 4.
  • the impurity concentration of the p-type region 3 is preferably equal to or higher than a predetermined concentration as described later. The reason is that the effects of the present invention are prominent.
  • the p-type region 3 has a function of avoiding electric field concentration at the junction end of the n-type silicon carbide epitaxial layer 2 and the Schottky electrode 7.
  • the p ⁇ -type region 4 has a function of further dispersing the electric field in the periphery of the active region.
  • the p + -type region 5 and the p ⁇ -type region 4 are each doped with, for example, aluminum.
  • a plurality of p + -type regions (first second conductivity type semiconductor regions) 5 are provided in the active region at predetermined intervals to form a JBS structure (element structure).
  • the p + -type region 5 is provided apart from the p-type region 3.
  • the p ⁇ -type region (third second conductivity type semiconductor region) 4 is provided in contact with the peripheral portion of the p-type region 3 so as to surround the p-type region 3 to form a junction termination (JTE) structure. That is, the p-type region 3 and the p ⁇ -type region 4 are arranged in parallel in order from the active region side to the breakdown voltage structure part.
  • An interlayer insulating film 6 is provided on the withstand voltage structure so as to cover the p ⁇ -type region 4 side of the p-type region 3 and the p ⁇ -type region 4.
  • a back electrode forming an ohmic junction with n + silicon carbide substrate 1 on the surface (the back surface of the silicon carbide semiconductor substrate) opposite to n + silicon carbide epitaxial layer 2 side of n + silicon carbide substrate 1 Ohmic electrode 10 is provided.
  • the back surface electrode 10 constitutes a cathode electrode.
  • a Schottky electrode 7 constituting an anode electrode is provided on the surface (the front surface of the silicon carbide semiconductor substrate) of the n-type silicon carbide epitaxial layer 2 opposite to the n + -type silicon carbide substrate 1 side. There is.
  • the Schottky electrode 7 is provided from the active region to a part of the breakdown voltage structure.
  • Schottky electrode 7 covers the entire surface (the front surface of the silicon carbide semiconductor substrate) of n-type silicon carbide epitaxial layer 2 exposed in the active region, and p-type region 3 in the peripheral portion of the active region. I am in touch with
  • the Schottky electrode 7 is provided to extend from the active region to the breakdown voltage structure, and protrudes onto the interlayer insulating film 6.
  • the Schottky electrode 7 covers the p-type region 3 via the interlayer insulating film 6. That is, the end of the Schottky electrode 7 closest to the breakdown voltage structure ends on the p-type region 3 for the JTE structure.
  • the Schottky electrode 7 is preferably made of the following material. The reason is that the effects of the present invention are prominent.
  • the Schottky electrode 7 may be made of, for example, a group IVa metal, a group Va metal, a group VIa metal, aluminum or silicon.
  • the Schottky electrode 7 may be made of a composite film containing two or three elements of group IVa metal, group Va metal, group VIa metal, aluminum and silicon.
  • the Schottky electrode 7 is preferably a composite film made of titanium (Ti), aluminum or silicon, or containing two or three elements of titanium, aluminum and silicon. More preferably, in the Schottky electrode 7, a portion forming a Schottky junction with the n-type silicon carbide epitaxial layer 2 is preferably made of, for example, titanium (Ti).
  • the Schottky barrier height between the Schottky electrode 7 and the n-type silicon carbide epitaxial layer 2 is preferably, for example, 1 eV or more when the silicon carbide semiconductor device according to the embodiment is used as a high breakdown voltage semiconductor device. .
  • the Schottky barrier height of Schottky electrode 7 is preferably, for example, 0.5 eV or more and less than 1 eV.
  • An electrode pad 8 made of, for example, aluminum is provided on the Schottky electrode 7.
  • the electrode pad 8 extends from the active region to the pressure-resistant structure, and the end on the most pressure-resistant structure side terminates on the Schottky electrode 7.
  • a protective film 9 such as a passivation film made of, for example, polyimide is provided so as to cover each end of the Schottky electrode 7 and the electrode pad 8 closest to the withstand voltage structure portion.
  • the protective film 9 has a discharge prevention function.
  • FIG. 2 is a chart showing the VI characteristics according to the embodiment.
  • the horizontal axis is a positive bias V F (V) applied to the anode electrode of the Al metal of the Schottky diode, and the vertical axis is a forward current I F (A / cm 2 ).
  • V F positive bias
  • I F forward current
  • V 3 3.5 V
  • V 2 4 V
  • V 1 5 V
  • I 1 540 A / cm 2
  • I 2 675 A / cm 2
  • I 3 771 A / cm 2 .
  • the anode electrode (Schottky electrode) 7 is a Schottky junction at all of the interfaces with the n-type silicon carbide epitaxial layer 2 (comparative example)
  • the forward current I F also increases and generates heat.
  • the reaction in the Schottky junction for example, Ti + SiC ⁇ TiC + Si, etc. is alloyed to lower the Schottky barrier height ( ⁇ B ).
  • the forward current I.sub.F is increased, self-heating occurs, and positive feedback in which the forward current I.sub.F is increased is generated, leading to destruction.
  • the characteristic at this time is represented by a locus of 0 ⁇ Q ⁇ R ⁇ A in FIG.
  • the p + -type region 5 having a sufficiently high acceptor concentration is provided in part of the anode electrode (Schottky electrode) 7 (Example) Holes flow into the p + -type region 5 due to avalanche breakdown at the Schottky interface applied to the reverse bias of the Schottky electrode 7 and the p + -type region 5 at a certain reverse bias voltage V K.
  • the holes are injected from the p + -type region 5 into the n-type silicon carbide epitaxial layer 2, and the conductivity modulation reduces the positive bias V F.
  • the p-type region 3 of the edge may be a p ⁇ -type region.
  • the p-type region 3 may be a p + -type region.
  • FIG. 4 is a cross-sectional view showing the p + -type region 43 of the breakdown voltage structure portion surrounding the active region provided in the active region peripheral portion (edge portion). As shown in FIG. 4, holes are introduced into the p + -type region 43 at a reverse bias voltage V K ⁇ V 1 by providing the p + -type region 43, the p-type region 44 and the p ⁇ -type region 45 at the edge. .
  • the concentration of the p-type region of the breakdown voltage structure portion provided around the active region can be increased, and the withstand voltage can be improved. Therefore, the reliability of the semiconductor device can be improved.
  • the same effect can be obtained even with the element structure of the MOSFET instead of the element structure of the diode described in the above embodiment.
  • the silicon carbide semiconductor device and the method for manufacturing the silicon carbide semiconductor device according to the present invention are useful for a high breakdown voltage semiconductor device used for a power conversion device or a power supply device such as various industrial machines.

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Ceramic Engineering (AREA)
  • Manufacturing & Machinery (AREA)
  • Electrodes Of Semiconductors (AREA)

Abstract

 炭化珪素基板基体の表面層には、p型領域(3)、p-型領域(4)およびp+型領域(5)が選択的に設けられている。p型領域(3)とp-型領域(4)は、活性領域を囲む耐圧構造部に設けられる。p+型領域(5)は、活性領域に設けられ、JBS構造を構成する。p-型領域(4)は、p型領域(3)を囲み接合終端(JTE)構造を構成する。ショットキー電極(7)は、n型炭化珪素エピタキシャル層(2)とショットキー接合を形成する。ショットキー電極(7)は、p型領域(3)の一部を覆う層間絶縁膜(6)上に張り出しており、この張り出した部分はフィールドプレートとして機能する。p+型領域(5)は所定以上のアクセプタ濃度を有し、順方向サージ電流を大きくできる。このようにすることで、順方向電流を十分大きくでき耐圧を高めることができる。

Description

炭化珪素半導体装置および炭化珪素半導体装置の製造方法
 この発明は、炭化珪素半導体装置および炭化珪素半導体装置の製造方法に関する。
 炭化珪素半導体(SiC)は、シリコン半導体(Si)と比較して大きなバンドギャップを持つため、高い絶縁破壊電界強度を有する。導通状態における抵抗であるオン抵抗は、絶縁破壊電界強度の3乗に逆比例する。このため、例えば、広く用いられている4H型と呼ばれる炭化珪素半導体においては、オン抵抗をシリコン半導体の数100分の1に抑制することができる。また、放熱が容易となる大きな熱伝導度の特性も有している。このように、SiCは、次世代の低損失な電力用半導体素子として期待されており、ショットキーバリアダイオード、MOSFET、PNダイオード、IGBT、GTOなど様々な構造の炭化珪素半導体素子が開発されている。
 これらのうちのショットキーバリアダイオードは、ユニポーラデバイスであることから、ターンオフ時の逆回復電流が非常に小さく、Si-pinダイオードの置き換えとして期待されている。
 ショットキーバリアダイオードの作製の概略を以下に説明する。まず、低抵抗n型4H-SiC基板上に、膜厚10μm、ドナー濃度1×1016cm-3のn型エピタキシャル層を成長し形成させる。このn型エピタキシャル層上にリング状に、濃度1017cm-3台のp型ウェル領域を形成する。このp型ウェル領域の外側に、p型ウェル領域より低濃度のp型ウェル領域を設けてもよい。さらに、低濃度のp型ウェル領域の外側に複数の低濃度のp型ウェル領域を設けてもよい。p型ウェル領域は、Alイオン注入、および1600℃以上の高温でアニールにより形成される。p型ウェル領域は、素子終端構造と呼ばれ、素子終端での電界を緩和させて耐圧劣化を防ぐ機能を有する。
 また素子によっては、n型エピタキシャル層上において、p型ウェル領域で囲まれた内部の領域に部分的にアクセプタ濃度1×1018cm-3以上で複数のp型ウェル領域を所定間隔で形成することがある。この構造はJBS(Junction Barrier Schottky)ダイオードと呼ばれる。これにより、p型ウェル領域間で挟まれたn型領域を逆バイアス時にピンチオフできるため、逆方向のリーク電流を低減できる利点を有する。隣接するp型ウェル領域同士の間隔は、p型ウェル間に挟まれたn領域をピンチオフできるように数μm程度の寸法としている。
 その後、p型ウェル領域の一部、およびその内側の領域を除いてパターニングされた酸化膜を形成し、酸化膜にオーバーハングするようにショットキーメタルを形成する。JBSのp型ウェル領域の表面には、オーミック電極が形成されることがあるが、工程数が増加し、作製コスト増加につながるため、一般にはJBSのp型ウェル領域の表面もショットキーメタルで被覆され、ショットキー接触となっている。この後、Alメタル、ポリイミド、裏面メタル(裏面電極)を順次形成してショットキーダイオードが完成する。
 上記のように作製されたショットキーダイオードのAlメタルのアノード電極に印加する正バイアスを増加させると、これに伴って順方向電流が増加するが、最後には自身の発熱によりショットキーメタルとSiCの界面で反応が起き(Tiのシリサイド化あるいはカーバイド化)、ショットキー障壁高さが低下する。これにより、さらに電流が流れるようになり、自己発熱し、界面反応が進む正のフィードバックがかる形となり、最終的には熱破壊に至る。この時の順方向電流をサージ電流と呼ぶ。このようなサージ電流に対する耐性を高めたワイドバンドギャップ半導体が開示されている(例えば、下記特許文献1参照。)。
特開2011-151208号公報
 しかしながら、ある半導体装置によっては、順方向電流IF,SMをできるだけ上げることが要求される。例えば、半導体装置がチップを並列接続させて構成する場合には、ターンオン時に全電流が一つのチップに集中することが考えられ、順方向電流IF,SMが十分大きくないとこのチップが破壊する問題が生じる。
 順方向電流IF,SMを増加させる方法の一つとして、p型ウェル領域上にオーミック電極を形成することにより、pn接合のポテンシャルが内蔵電位VBIを越える2.5V以上で正孔がn型ドリフト層内に注入される。しかし、この手法ではオーミック電極を形成する必要があり、生産コストが増加するという問題があった。
 この発明は、上述した従来技術による問題点を解消するため、順方向電流を十分大きくでき耐圧を高めることができる炭化珪素半導体装置および炭化珪素半導体装置の製造方法を提供することを目的とする。
 上述した課題を解決し、本発明の目的を達成するため、この発明にかかる炭化珪素半導体装置は、次の特徴を有する。第1導電型ワイドバンドギャップ半導体基板の表面に、前記第1導電型ワイドバンドギャップ半導体基板よりも不純物濃度の低い第1導電型ワイドバンドギャップ半導体堆積層が堆積されている。前記第1導電型ワイドバンドギャップ半導体堆積層の、前記第1導電型ワイドバンドギャップ半導体基板側に対して反対側の表面層に第1の第2導電型半導体領域が選択的に設けられている。そして、前記第1導電型ワイドバンドギャップ半導体堆積層とショットキー接合を形成する金属膜と、前記第1の第2導電型半導体領域とで構成された素子構造を備えている。また、前記第1導電型ワイドバンドギャップ半導体堆積層の、前記第1導電型ワイドバンドギャップ半導体基板側に対して反対側の表面層に、前記素子構造の周辺部を囲む第2の第2導電型半導体領域が選択的に設けられている。さらに、前記第2の第2導電型半導体領域の周辺部を囲み接合終端構造を構成する、第3の第2導電型半導体領域を備えている。そして、前記第1または第2の第2導電型半導体領域は、所定以上のアクセプタ濃度を有する。
 また、前記第1または第2の第2導電型半導体領域の前記アクセプタ濃度は、8×1017(cm-3)より大きいことを特徴とする。
 また、この発明にかかる炭化珪素半導体装置の製造方法は、次の特徴を有する。まず、第1導電型ワイドバンドギャップ半導体基板の表面に、前記第1導電型ワイドバンドギャップ半導体基板よりも不純物濃度の低い第1導電型ワイドバンドギャップ半導体堆積層を堆積する工程を行う。続いて、前記第1導電型ワイドバンドギャップ半導体堆積層の、前記第1導電型ワイドバンドギャップ半導体基板側に対して反対側の表面層に、第1の第2導電型半導体領域を選択的に形成する工程と、前記第1導電型ワイドバンドギャップ半導体堆積層とショットキー接合を形成する金属膜と、前記第1の第2導電型半導体領域とで素子構造を形成する工程を行う。さらに、前記第1導電型ワイドバンドギャップ半導体堆積層の表面層に、前記第1の第2導電型半導体領域の周辺部を囲むように、第2の第2導電型半導体領域を選択的に形成する工程と、前記第1導電型ワイドバンドギャップ半導体堆積層の表面層に、前記第2の第2導電型半導体領域の周辺部を囲み接合終端構造を構成する、前記第2の第2導電型半導体領域よりも不純物濃度の低い第3の第2導電型半導体領域を選択的に形成する工程を行う。そして、前記第1または第2の第2導電型半導体領域は、所定以上のアクセプタ濃度を有する。
 上述した発明によれば、第1または第2の第2導電型半導体領域は、所定以上のアクセプタ濃度を有するため、逆バイアス電圧を減少でき、順方向サージ電流を大きくできる。
 本発明にかかる炭化珪素半導体装置および炭化珪素半導体装置の製造方法によれば、順方向電流を十分大きくでき耐圧を高めることができるという効果を奏する。
図1は、実施の形態にかかる炭化珪素半導体装置の構成を示す断面図である。 図2は、実施例によるV-I特性を示す図表である。 図3は、p+型領域のアクセプタ濃度と逆バイアス電圧との関係を示す図表である。 図4は、活性領域周辺部(エッジ部)に設けられる活性領域を囲む耐圧構造部のp+型領域を示す断面図である。
 以下に添付図面を参照して、この発明にかかる炭化珪素半導体装置および炭化珪素半導体装置の製造方法の好適な実施の形態を詳細に説明する。本明細書および添付図面においては、nまたはpを冠記した層や領域では、それぞれ電子または正孔が多数キャリアであることを意味する。また、nやpに付す+および-は、それぞれそれが付されていない層や領域よりも高不純物濃度および低不純物濃度であることを意味する。
(実施の形態)
 本発明にかかる半導体装置は、ワイドバンドギャップ半導体を用いて構成される。実施の形態においては、ワイドバンドギャップ半導体として例えば炭化珪素(SiC)を用いて作製された炭化珪素半導体装置について、接合障壁ショットキー(JBS:Junction Barrier Schottky)構造のダイオードを例に説明する。図1は、実施の形態にかかる炭化珪素半導体装置の構成を示す断面図である。図1に示すように、実施の形態にかかる炭化珪素半導体装置は、n+型炭化珪素基板(ワイドバンドギャップ半導体基板)1の主面上にn型炭化珪素エピタキシャル層(ワイドバンドギャップ半導体堆積層)2が堆積されている。
 n+型炭化珪素基板1は、例えば窒素(N)がドーピングされた炭化珪素単結晶基板である。n型炭化珪素エピタキシャル層2は、n+型炭化珪素基板1よりも低い不純物濃度で例えば窒素がドーピングされてなる低濃度n型ドリフト層である。以下、n+型炭化珪素基板1単体、またはn+型炭化珪素基板1とn型炭化珪素エピタキシャル層2とを併せて炭化珪素半導体基体とする。n型炭化珪素エピタキシャル層2のn+型炭化珪素基板1側に対して反対側(炭化珪素半導体基体のおもて面側)の表面層には、リング状のp型領域3が設けられ、このp型領域3の外周にはp-型領域4が設けられている。また、p型領域3の内周にはp+型領域5が設けられている。
 p型領域(第2の第2導電型半導体領域)3は、活性領域周辺部に設けられ活性領域を囲む耐圧構造部に設けられている。耐圧構造部は、耐圧を保持する領域である。また、p型領域3は、ダイオードの素子構造が形成された活性領域側に設けられ、n型炭化珪素エピタキシャル層2とショットキー接合を形成するショットキー電極7に接する。ショットキー電極7については後述する。
 p型領域3は、p-型領域4よりも高い不純物濃度で例えばアルミニウム(Al)がドーピングされてなる。p型領域3の不純物濃度は、後述するように、所定の濃度以上であることが好ましい。その理由は、本発明の効果が顕著にあらわれるからである。p型領域3は、n型炭化珪素エピタキシャル層2とショットキー電極7との接合端部の電界集中を回避する機能を有する。また、p-型領域4は、活性領域の周辺部においてさらに電界を分散させる機能を有する。p+型領域5およびp-型領域4は、それぞれ例えばアルミニウムがドーピングされてなる。
 p+型領域(第1の第2導電型半導体領域)5は、活性領域に所定の間隔で複数設けられ、JBS構造(素子構造)を構成する。また、p+型領域5は、p型領域3と離れて設けられる。p-型領域(第3の第2導電型半導体領域)4は、p型領域3の周辺部に接し、当該p型領域3を囲むように設けられ、接合終端(JTE)構造を構成する。すなわち、活性領域側から耐圧構造部へ向かって、p型領域3およびp-型領域4の順で並列に配置されている。
 耐圧構造部上には、p型領域3のp-型領域4側およびp-型領域4を覆うように層間絶縁膜6が設けられている。n+型炭化珪素基板1のn型炭化珪素エピタキシャル層2側に対して反対側の表面(炭化珪素半導体基体の裏面)には、n+型炭化珪素基板1とオーミック接合を形成する裏面電極(オーミック電極)10が設けられている。裏面電極10は、カソード電極を構成する。n型炭化珪素エピタキシャル層2のn+型炭化珪素基板1側に対して反対側の表面(炭化珪素半導体基体のおもて面)には、アノード電極を構成するショットキー電極7が設けられている。ショットキー電極7は、活性領域から耐圧構造部の一部にわたって設けられている。
 具体的には、ショットキー電極7は、活性領域において露出するn型炭化珪素エピタキシャル層2の表面(炭化珪素半導体基体のおもて面)全面を覆い、活性領域の周辺部においてp型領域3に接する。また、ショットキー電極7は、活性領域から耐圧構造部へと延在して設けられ、層間絶縁膜6上に張り出している。そして、ショットキー電極7は、層間絶縁膜6を介してp型領域3を覆う。すなわち、ショットキー電極7の最も耐圧構造部側の端部は、JTE構造用のp型領域3上で終端している。
 ショットキー電極7は、次の材料でできているのがよい。その理由は、本発明の効果が顕著にあらわれるからである。ショットキー電極7は、例えば、IVa族金属、Va族金属、VIa族金属、アルミニウムまたはシリコンでできているのがよい。または、ショットキー電極7は、IVa族金属、Va族金属、VIa族金属、アルミニウムおよびシリコンのうちの2元素または3元素を含む複合膜でできているのがよい。特に、ショットキー電極7は、チタン(Ti)、アルミニウムまたはシリコンでできている、もしくは、チタン、アルミニウムおよびシリコンのうちの2元素または3元素を含む複合膜であるのが好ましい。さらに好ましくは、ショットキー電極7は、n型炭化珪素エピタキシャル層2とショットキー接合を形成する部分が例えばチタン(Ti)でできているのがよい。
 ショットキー電極7とn型炭化珪素エピタキシャル層2とのショットキー障壁高さは、実施の形態にかかる炭化珪素半導体装置を高耐圧半導体装置として使用する場合には、例えば1eV以上であるのが好ましい。また、ショットキー電極7のショットキー障壁高さは、実施の形態にかかる炭化珪素半導体装置を電源装置として使用する場合には、例えば0.5eV以上1eV未満であるのが好ましい。
 ショットキー電極7上には、例えばアルミニウムでできた電極パッド8が設けられている。電極パッド8は、活性領域から耐圧構造部へと延在し、かつその最も耐圧構造部側の端部はショットキー電極7上で終端している。JTE構造上には、ショットキー電極7および電極パッド8の最も耐圧構造部側の各端部を覆うように、例えばポリイミドからなるパッシベーション膜などの保護膜9が設けられている。保護膜9は、放電防止の機能を有する。
 図2は、実施例によるV-I特性を示す図表である。横軸はショットキーダイオードのAlメタルのアノード電極に印加する正バイアスVF(V)、縦軸は順方向電流IF(A/cm2)である。図2中、例えば、V3=3.5V、V2=4V、V1=5V、I1=540A/cm2、I2=675A/cm2、I3=771A/cm2である。
1.アノード電極(ショットキー電極)7がn型炭化珪素エピタキシャル層2との界面の全てでショットキー接合である場合(比較例)
 この場合、正バイアスVFの増加により、順方向電流IFも増加し、発熱する。最終的には、自己発熱により、ショットキー接合での反応、例えば、Ti+SiC→TiC+Siなどで合金化してショットキー障壁高さ(φB)が低くなる。これにより、順方向電流IFが増加し、自己発熱し、順方向電流IFが増加する正のフィードバックが生じ破壊に至る。この際の特性は、図2中、0→Q→R→Aの軌跡で表される。
2.十分高いアクセプタ濃度をもつp+型領域5がアノード電極(ショットキー電極)7の一部に設けられている場合(実施例)
 ある逆バイアス電圧VKにて、ショットキー電極7とp+型領域5との逆バイアスに印加されているショットキー界面において、アバランシェ降伏により正孔がp+型領域5に流れる。この正孔がp+型領域5からn型炭化珪素エピタキシャル層2に注入され、伝導度変調により、正バイアスVFが低減する。このため、以降は、順方向電流IFの増加により図中RからSに至るように正バイアスVFが低減し、R-S-Bの軌跡となる。このときの発熱量は、P=V11=V22により、一定となる。そして、I2=(V1/V2)I1>I1となるため、順方向(サージ)電流IF,SMは向上する。
3.p+型領域5のアクセプタ濃度について
 図3は、p+型領域のアクセプタ濃度と逆バイアス電圧との関係を示す図表である。上記2.において、逆バイアス電圧VK<V1となることが重要である。p+型領域5のアクセプタ濃度(NA)に依存する。NAが大であるほど、逆バイアス電圧VKは減少する。逆バイアス電圧VK=V1=5Vとしたとき、図3に基づき、逆バイアス電圧VKとアクセプタ濃度NAの関係を導出する。図5において、逆バイアス電圧VKを5V以下とするために、NA>8×1017(cm-3)すればよい。ここで、エッジのp型領域3は、p-型の領域であってもよい。
4.p型領域3をp+型領域としてもよい。
 図4は、活性領域周辺部(エッジ部)に設けられる活性領域を囲む耐圧構造部のp+型領域43を示す断面図である。図4に示すように、エッジにp+型領域43、p型領域44、p-型領域45を設けることにより、逆バイアス電圧VK<V1で正孔がp+型領域43に流入する。エッジ部にp+型領域43を設けない場合、活性領域に正孔が注入されるが、ショットキー電極7の終端にp+型領域43を設けると、隣接するエッジ部のp型領域44、p-型領域45に正孔が流れて、n型炭化珪素エピタキシャル層2への正孔注入領域が活性部とエッジ部の両方となる。これにより、伝導度変調効果がより大きな面積で得られるようになり、より低抵抗化できるようになる。この構成によれば、図2に示す0→Q→R-S-Cの軌跡の特性が得られる。そして、I3=(V2/V3)I2>I2となり、さらに順方向サージ電流IF,SMを増加できる。
 以上、説明したように、実施の形態によれば、活性領域周辺に設ける耐圧構造部のp型領域の濃度を所定の濃度以上とすることにより、ショットキー構造における順方向サージ電流IF,SMを増加させることができ、耐圧を向上できるようになる。したがって、半導体装置の信頼性を向上させることができる。また、上記実施の形態で説明したダイオードの素子構造に代えて、MOSFETの素子構造であっても同様の効果を得ることができる。
 以上のように、本発明にかかる炭化珪素半導体装置および炭化珪素半導体装置の製造方法は、電力変換装置や種々の産業用機械などの電源装置などに使用される高耐圧半導体装置に有用である。
 1 n+型炭化珪素基板
 2 n型炭化珪素エピタキシャル層
 3 p型領域
 4 p-型領域
 5 p+型領域
 6 層間絶縁膜
 7 ショットキー電極
 8 電極パッド
 9 保護膜
10 裏面電極

Claims (3)

  1.  第1導電型ワイドバンドギャップ半導体基板と、
     前記第1導電型ワイドバンドギャップ半導体基板の表面に堆積された、前記第1導電型ワイドバンドギャップ半導体基板よりも不純物濃度の低い第1導電型ワイドバンドギャップ半導体堆積層と、
     前記第1導電型ワイドバンドギャップ半導体堆積層の、前記第1導電型ワイドバンドギャップ半導体基板側に対して反対側の表面層に選択的に設けられた第1の第2導電型半導体領域と、
     前記第1導電型ワイドバンドギャップ半導体堆積層とショットキー接合を形成する金属膜と、前記第1の第2導電型半導体領域とで構成された素子構造と、
     前記第1導電型ワイドバンドギャップ半導体堆積層の、前記第1導電型ワイドバンドギャップ半導体基板側に対して反対側の表面層に選択的に設けられ、前記素子構造の周辺部を囲む第2の第2導電型半導体領域と、
     前記第2の第2導電型半導体領域の周辺部を囲み接合終端構造を構成する、第3の第2導電型半導体領域と、
     を備え、
     前記第1または第2の第2導電型半導体領域は、所定以上のアクセプタ濃度を有することを特徴とする炭化珪素半導体装置。
  2.  前記第1または第2の第2導電型半導体領域の前記アクセプタ濃度は、8×1017(cm-3)より大きいことを特徴とする請求項1に記載の炭化珪素半導体装置。
  3.  第1導電型ワイドバンドギャップ半導体基板の表面に、前記第1導電型ワイドバンドギャップ半導体基板よりも不純物濃度の低い第1導電型ワイドバンドギャップ半導体堆積層を堆積する工程と、
     前記第1導電型ワイドバンドギャップ半導体堆積層の、前記第1導電型ワイドバンドギャップ半導体基板側に対して反対側の表面層に、第1の第2導電型半導体領域を選択的に形成する工程と、
     前記第1導電型ワイドバンドギャップ半導体堆積層とショットキー接合を形成する金属膜と、前記第1の第2導電型半導体領域とで素子構造を形成する工程と、
     前記第1導電型ワイドバンドギャップ半導体堆積層の表面層に、前記第1の第2導電型半導体領域の周辺部を囲むように、第2の第2導電型半導体領域を選択的に形成する工程と、
     前記第1導電型ワイドバンドギャップ半導体堆積層の表面層に、前記第2の第2導電型半導体領域の周辺部を囲み接合終端構造を構成する、前記第2の第2導電型半導体領域よりも不純物濃度の低い第3の第2導電型半導体領域を選択的に形成する工程と、
     を含み、
     前記第1または第2の第2導電型半導体領域は、所定以上のアクセプタ濃度を有することを特徴とする炭化珪素半導体装置の製造方法。
PCT/JP2013/057747 2012-05-31 2013-03-18 炭化珪素半導体装置および炭化珪素半導体装置の製造方法 WO2013179728A1 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
US14/404,827 US10090417B2 (en) 2012-05-31 2013-03-18 Silicon carbide semiconductor device and fabrication method of silicon carbide semiconductor device

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2012125254A JP6206862B2 (ja) 2012-05-31 2012-05-31 炭化珪素半導体装置および炭化珪素半導体装置の製造方法
JP2012-125254 2012-05-31

Publications (1)

Publication Number Publication Date
WO2013179728A1 true WO2013179728A1 (ja) 2013-12-05

Family

ID=49672936

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2013/057747 WO2013179728A1 (ja) 2012-05-31 2013-03-18 炭化珪素半導体装置および炭化珪素半導体装置の製造方法

Country Status (3)

Country Link
US (1) US10090417B2 (ja)
JP (1) JP6206862B2 (ja)
WO (1) WO2013179728A1 (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN113707710A (zh) * 2021-07-29 2021-11-26 厦门市三安集成电路有限公司 碳化硅功率器件及其制作方法

Families Citing this family (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP6222771B2 (ja) * 2013-11-22 2017-11-01 国立研究開発法人産業技術総合研究所 炭化珪素半導体装置の製造方法
JP6559931B2 (ja) * 2014-05-01 2019-08-14 三菱電機株式会社 半導体装置およびその製造方法
DE102015101966B4 (de) 2015-02-11 2021-07-08 Infineon Technologies Austria Ag Verfahren zum Herstellen eines Halbleiterbauelements mit Schottkykontakt und Halbleiterbauelement
JP6723181B2 (ja) * 2017-03-13 2020-07-15 三菱電機株式会社 半導体装置および電力変換装置
JP6702911B2 (ja) * 2017-04-21 2020-06-03 三菱電機株式会社 半導体装置およびその製造方法
US10971634B2 (en) 2017-06-29 2021-04-06 Mitsubishi Electric Corporation Oxide semiconductor device and method of manufacturing oxide semiconductor device
JP6681935B2 (ja) * 2018-04-16 2020-04-15 三菱電機株式会社 半導体装置およびその製造方法
DE102018112109A1 (de) * 2018-05-18 2019-11-21 Infineon Technologies Ag Siliziumcarbid halbleiterbauelement
EP3712962B1 (en) * 2019-03-22 2023-06-07 STMicroelectronics S.r.l. Semiconductor mps diode with reduced current-crowding effect and manufacturing method thereof
CN110571282B (zh) * 2019-08-01 2023-04-28 山东天岳电子科技有限公司 一种肖特基二极管及其制造方法
WO2023113536A1 (ko) * 2021-12-16 2023-06-22 파워큐브세미 (주) 산화니켈의 캐리어 농도 조절 방법 및 그 방법으로 제조된 쇼트키 다이오드

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2008034646A (ja) * 2006-07-28 2008-02-14 Toshiba Corp 高耐圧半導体装置
JP2011165856A (ja) * 2010-02-09 2011-08-25 Mitsubishi Electric Corp 炭化珪素半導体装置の製造方法
JP2012069798A (ja) * 2010-09-24 2012-04-05 Toyota Motor Corp 半導体装置の製造方法

Family Cites Families (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3997551B2 (ja) 1995-12-08 2007-10-24 株式会社日立製作所 プレーナ型半導体装置
US6002159A (en) 1996-07-16 1999-12-14 Abb Research Ltd. SiC semiconductor device comprising a pn junction with a voltage absorbing edge
JP3708057B2 (ja) 2001-07-17 2005-10-19 株式会社東芝 高耐圧半導体装置
JP2003158259A (ja) 2001-09-07 2003-05-30 Toshiba Corp 半導体装置及びその製造方法
JP3873798B2 (ja) 2002-04-11 2007-01-24 富士電機デバイステクノロジー株式会社 炭化けい素半導体素子およびその製造方法
TWI278090B (en) * 2004-10-21 2007-04-01 Int Rectifier Corp Solderable top metal for SiC device
JP4186919B2 (ja) * 2004-12-07 2008-11-26 三菱電機株式会社 半導体装置
JP4356767B2 (ja) 2007-05-10 2009-11-04 株式会社デンソー ジャンクションバリアショットキーダイオードを備えた炭化珪素半導体装置
JP4420062B2 (ja) * 2007-05-10 2010-02-24 株式会社デンソー ジャンクションバリアショットキーダイオードを備えた炭化珪素半導体装置
US7851881B1 (en) * 2008-03-21 2010-12-14 Microsemi Corporation Schottky barrier diode (SBD) and its off-shoot merged PN/Schottky diode or junction barrier Schottky (JBS) diode
JP5713546B2 (ja) 2008-09-08 2015-05-07 三菱電機株式会社 半導体装置
JP5567830B2 (ja) * 2009-12-22 2014-08-06 トヨタ自動車株式会社 半導体装置の製造方法
JP5175872B2 (ja) 2010-01-21 2013-04-03 株式会社東芝 半導体整流装置
JP2011171551A (ja) * 2010-02-19 2011-09-01 Toyota Motor Corp 半導体装置の製造方法
JP2013232564A (ja) * 2012-04-27 2013-11-14 National Institute Of Advanced Industrial & Technology 半導体装置および半導体装置の製造方法

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2008034646A (ja) * 2006-07-28 2008-02-14 Toshiba Corp 高耐圧半導体装置
JP2011165856A (ja) * 2010-02-09 2011-08-25 Mitsubishi Electric Corp 炭化珪素半導体装置の製造方法
JP2012069798A (ja) * 2010-09-24 2012-04-05 Toyota Motor Corp 半導体装置の製造方法

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN113707710A (zh) * 2021-07-29 2021-11-26 厦门市三安集成电路有限公司 碳化硅功率器件及其制作方法
CN113707710B (zh) * 2021-07-29 2023-06-23 湖南三安半导体有限责任公司 碳化硅功率器件及其制作方法

Also Published As

Publication number Publication date
JP6206862B2 (ja) 2017-10-04
US10090417B2 (en) 2018-10-02
JP2013251406A (ja) 2013-12-12
US20150144965A1 (en) 2015-05-28

Similar Documents

Publication Publication Date Title
WO2013179728A1 (ja) 炭化珪素半導体装置および炭化珪素半導体装置の製造方法
JP2013232564A (ja) 半導体装置および半導体装置の製造方法
JP6194779B2 (ja) 半導体装置および半導体装置の製造方法
JP5439417B2 (ja) 半導体整流装置
JP2008251772A (ja) 半導体装置
JP2018182234A (ja) 炭化珪素半導体装置および炭化珪素半導体装置の製造方法
JP2019207957A (ja) 半導体装置
JP2018032794A (ja) 炭化珪素半導体装置および炭化珪素半導体装置の製造方法
JP7030665B2 (ja) 半導体装置
JP6384944B2 (ja) 炭化珪素半導体装置および炭化珪素半導体装置の製造方法
JP2021015884A (ja) 半導体装置および半導体装置の製造方法
JP2024019464A (ja) 半導体装置
JP2017152732A (ja) 半導体装置および半導体装置の製造方法
JP2019054193A (ja) 半導体装置
EP3010045A1 (en) Semiconductor device and a method of manufacturing same
JP6609283B2 (ja) 炭化珪素半導体装置
JP6233537B2 (ja) 半導体装置および半導体装置の製造方法
JP6758987B2 (ja) 半導体装置
CN112466923A (zh) 半导体装置
JP3879697B2 (ja) 半導体装置
JP2018125553A (ja) 炭化珪素半導体装置
JP7103435B2 (ja) 半導体装置および半導体装置の製造方法
JP7400487B2 (ja) 半導体装置
JP7472059B2 (ja) 半導体装置
JP6823614B2 (ja) 炭化珪素半導体装置および炭化珪素半導体装置の製造方法

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 13797271

Country of ref document: EP

Kind code of ref document: A1

NENP Non-entry into the national phase

Ref country code: DE

WWE Wipo information: entry into national phase

Ref document number: 14404827

Country of ref document: US

122 Ep: pct application non-entry in european phase

Ref document number: 13797271

Country of ref document: EP

Kind code of ref document: A1