WO2013118426A1 - 半導体装置及びその製造方法 - Google Patents
半導体装置及びその製造方法 Download PDFInfo
- Publication number
- WO2013118426A1 WO2013118426A1 PCT/JP2013/000071 JP2013000071W WO2013118426A1 WO 2013118426 A1 WO2013118426 A1 WO 2013118426A1 JP 2013000071 W JP2013000071 W JP 2013000071W WO 2013118426 A1 WO2013118426 A1 WO 2013118426A1
- Authority
- WO
- WIPO (PCT)
- Prior art keywords
- semiconductor chip
- semiconductor
- main surface
- chip
- electrode
- Prior art date
Links
- 239000004065 semiconductor Substances 0.000 title claims abstract description 319
- 238000000034 method Methods 0.000 title claims abstract description 39
- 238000004519 manufacturing process Methods 0.000 title claims description 32
- 239000011347 resin Substances 0.000 claims abstract description 72
- 229920005989 resin Polymers 0.000 claims abstract description 72
- 230000000149 penetrating effect Effects 0.000 claims abstract description 12
- 239000000758 substrate Substances 0.000 claims description 73
- 238000005520 cutting process Methods 0.000 claims description 7
- 238000009429 electrical wiring Methods 0.000 claims description 7
- 238000000465 moulding Methods 0.000 claims description 4
- 230000002093 peripheral effect Effects 0.000 claims description 4
- 238000012546 transfer Methods 0.000 abstract description 5
- 238000003475 lamination Methods 0.000 abstract description 3
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 55
- 229910052710 silicon Inorganic materials 0.000 description 55
- 239000010703 silicon Substances 0.000 description 55
- 239000010410 layer Substances 0.000 description 46
- 230000008569 process Effects 0.000 description 18
- 230000004048 modification Effects 0.000 description 11
- 238000012986 modification Methods 0.000 description 11
- 239000000853 adhesive Substances 0.000 description 5
- 230000001070 adhesive effect Effects 0.000 description 5
- 238000012545 processing Methods 0.000 description 5
- 230000005540 biological transmission Effects 0.000 description 4
- 239000011229 interlayer Substances 0.000 description 4
- 230000010354 integration Effects 0.000 description 3
- 239000000463 material Substances 0.000 description 3
- 239000012790 adhesive layer Substances 0.000 description 2
- 238000005516 engineering process Methods 0.000 description 2
- 230000017525 heat dissipation Effects 0.000 description 2
- 238000005304 joining Methods 0.000 description 2
- 238000005498 polishing Methods 0.000 description 2
- 230000004044 response Effects 0.000 description 2
- 230000008054 signal transmission Effects 0.000 description 2
- 239000004642 Polyimide Substances 0.000 description 1
- 229910052581 Si3N4 Inorganic materials 0.000 description 1
- 238000007796 conventional method Methods 0.000 description 1
- 230000006866 deterioration Effects 0.000 description 1
- 238000009713 electroplating Methods 0.000 description 1
- 230000006870 function Effects 0.000 description 1
- 238000009413 insulation Methods 0.000 description 1
- 238000010030 laminating Methods 0.000 description 1
- 150000004767 nitrides Chemical class 0.000 description 1
- 230000035515 penetration Effects 0.000 description 1
- 229920001721 polyimide Polymers 0.000 description 1
- 230000001681 protective effect Effects 0.000 description 1
- 230000009467 reduction Effects 0.000 description 1
- 238000007789 sealing Methods 0.000 description 1
- HQVNEWCFYHHQES-UHFFFAOYSA-N silicon nitride Chemical compound N12[Si]34N5[Si]62N3[Si]51N64 HQVNEWCFYHHQES-UHFFFAOYSA-N 0.000 description 1
- 239000002356 single layer Substances 0.000 description 1
- 229910000679 solder Inorganic materials 0.000 description 1
- 238000003860 storage Methods 0.000 description 1
- 238000004381 surface treatment Methods 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/50—Assembly of semiconductor devices using processes or apparatus not provided for in a single one of the subgroups H01L21/06 - H01L21/326, e.g. sealing of a cap to a base of a container
- H01L21/56—Encapsulations, e.g. encapsulation layers, coatings
- H01L21/568—Temporary substrate used as encapsulation process aid
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/77—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
- H01L21/78—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
- H01L21/82—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/28—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
- H01L23/31—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
- H01L23/3107—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed
- H01L23/3114—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed the device being a chip scale package, e.g. CSP
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/28—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
- H01L23/31—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
- H01L23/3157—Partial encapsulation or coating
- H01L23/3185—Partial encapsulation or coating the coating covering also the sidewalls of the semiconductor body
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/18—High density interconnect [HDI] connectors; Manufacturing methods related thereto
- H01L24/19—Manufacturing methods of high density interconnect preforms
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/80—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/91—Methods for connecting semiconductor or solid state bodies including different methods provided for in two or more of groups H01L24/80 - H01L24/90
- H01L24/92—Specific sequence of method steps
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/93—Batch processes
- H01L24/94—Batch processes at wafer-level, i.e. with connecting carried out on a wafer comprising a plurality of undiced individual devices
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/93—Batch processes
- H01L24/95—Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips
- H01L24/96—Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips the devices being encapsulated in a common layer, e.g. neo-wafer or pseudo-wafer, said common layer being separable into individual assemblies after connecting
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/93—Batch processes
- H01L24/95—Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips
- H01L24/97—Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips the devices being connected to a common substrate, e.g. interposer, said common substrate being separable into individual assemblies after connecting
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L25/00—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
- H01L25/03—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
- H01L25/04—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
- H01L25/065—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L27/00
- H01L25/0657—Stacked arrangements of devices
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/02—Bonding areas; Manufacturing methods related thereto
- H01L2224/023—Redistribution layers [RDL] for bonding areas
- H01L2224/0237—Disposition of the redistribution layers
- H01L2224/02379—Fan-out arrangement
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/02—Bonding areas; Manufacturing methods related thereto
- H01L2224/023—Redistribution layers [RDL] for bonding areas
- H01L2224/0237—Disposition of the redistribution layers
- H01L2224/02381—Side view
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/02—Bonding areas; Manufacturing methods related thereto
- H01L2224/04—Structure, shape, material or disposition of the bonding areas prior to the connecting process
- H01L2224/0401—Bonding areas specifically adapted for bump connectors, e.g. under bump metallisation [UBM]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/02—Bonding areas; Manufacturing methods related thereto
- H01L2224/04—Structure, shape, material or disposition of the bonding areas prior to the connecting process
- H01L2224/04105—Bonding areas formed on an encapsulation of the semiconductor or solid-state body, e.g. bonding areas on chip-scale packages
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/02—Bonding areas; Manufacturing methods related thereto
- H01L2224/04—Structure, shape, material or disposition of the bonding areas prior to the connecting process
- H01L2224/05—Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
- H01L2224/0554—External layer
- H01L2224/05541—Structure
- H01L2224/05548—Bonding area integrally formed with a redistribution layer on the semiconductor or solid-state body
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/10—Bump connectors; Manufacturing methods related thereto
- H01L2224/12—Structure, shape, material or disposition of the bump connectors prior to the connecting process
- H01L2224/12105—Bump connectors formed on an encapsulation of the semiconductor or solid-state body, e.g. bumps on chip-scale packages
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/10—Bump connectors; Manufacturing methods related thereto
- H01L2224/12—Structure, shape, material or disposition of the bump connectors prior to the connecting process
- H01L2224/13—Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
- H01L2224/13001—Core members of the bump connector
- H01L2224/13005—Structure
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/10—Bump connectors; Manufacturing methods related thereto
- H01L2224/12—Structure, shape, material or disposition of the bump connectors prior to the connecting process
- H01L2224/13—Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
- H01L2224/13001—Core members of the bump connector
- H01L2224/1302—Disposition
- H01L2224/13025—Disposition the bump connector being disposed on a via connection of the semiconductor or solid-state body
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/10—Bump connectors; Manufacturing methods related thereto
- H01L2224/12—Structure, shape, material or disposition of the bump connectors prior to the connecting process
- H01L2224/14—Structure, shape, material or disposition of the bump connectors prior to the connecting process of a plurality of bump connectors
- H01L2224/141—Disposition
- H01L2224/1412—Layout
- H01L2224/1413—Square or rectangular array
- H01L2224/14131—Square or rectangular array being uniform, i.e. having a uniform pitch across the array
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/10—Bump connectors; Manufacturing methods related thereto
- H01L2224/12—Structure, shape, material or disposition of the bump connectors prior to the connecting process
- H01L2224/14—Structure, shape, material or disposition of the bump connectors prior to the connecting process of a plurality of bump connectors
- H01L2224/141—Disposition
- H01L2224/1412—Layout
- H01L2224/1413—Square or rectangular array
- H01L2224/14134—Square or rectangular array covering only portions of the surface to be connected
- H01L2224/14135—Covering only the peripheral area of the surface to be connected, i.e. peripheral arrangements
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/10—Bump connectors; Manufacturing methods related thereto
- H01L2224/15—Structure, shape, material or disposition of the bump connectors after the connecting process
- H01L2224/16—Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
- H01L2224/161—Disposition
- H01L2224/16135—Disposition the bump connector connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip
- H01L2224/16145—Disposition the bump connector connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip the bodies being stacked
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/10—Bump connectors; Manufacturing methods related thereto
- H01L2224/15—Structure, shape, material or disposition of the bump connectors after the connecting process
- H01L2224/16—Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
- H01L2224/161—Disposition
- H01L2224/16151—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/16221—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/16225—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/10—Bump connectors; Manufacturing methods related thereto
- H01L2224/15—Structure, shape, material or disposition of the bump connectors after the connecting process
- H01L2224/16—Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
- H01L2224/161—Disposition
- H01L2224/16151—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/16221—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/16225—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
- H01L2224/16238—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation the bump connector connecting to a bonding area protruding from the surface of the item
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/26—Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
- H01L2224/31—Structure, shape, material or disposition of the layer connectors after the connecting process
- H01L2224/32—Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
- H01L2224/321—Disposition
- H01L2224/32135—Disposition the layer connector connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip
- H01L2224/32145—Disposition the layer connector connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip the bodies being stacked
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/73—Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
- H01L2224/732—Location after the connecting process
- H01L2224/73201—Location after the connecting process on the same surface
- H01L2224/73203—Bump and layer connectors
- H01L2224/73204—Bump and layer connectors the bump connector being embedded into the layer connector
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/73—Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
- H01L2224/732—Location after the connecting process
- H01L2224/73251—Location after the connecting process on different surfaces
- H01L2224/73259—Bump and HDI connectors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/80—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
- H01L2224/83—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
- H01L2224/831—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector the layer connector being supplied to the parts to be connected in the bonding apparatus
- H01L2224/83104—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector the layer connector being supplied to the parts to be connected in the bonding apparatus by applying pressure, e.g. by injection
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/91—Methods for connecting semiconductor or solid state bodies including different methods provided for in two or more of groups H01L2224/80 - H01L2224/90
- H01L2224/92—Specific sequence of method steps
- H01L2224/9202—Forming additional connectors after the connecting process
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/91—Methods for connecting semiconductor or solid state bodies including different methods provided for in two or more of groups H01L2224/80 - H01L2224/90
- H01L2224/92—Specific sequence of method steps
- H01L2224/922—Connecting different surfaces of the semiconductor or solid-state body with connectors of different types
- H01L2224/9222—Sequential connecting processes
- H01L2224/92222—Sequential connecting processes the first connecting process involving a bump connector
- H01L2224/92224—Sequential connecting processes the first connecting process involving a bump connector the second connecting process involving a build-up interconnect
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/93—Batch processes
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/93—Batch processes
- H01L2224/94—Batch processes at wafer-level, i.e. with connecting carried out on a wafer comprising a plurality of undiced individual devices
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/93—Batch processes
- H01L2224/95—Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips
- H01L2224/96—Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips the devices being encapsulated in a common layer, e.g. neo-wafer or pseudo-wafer, said common layer being separable into individual assemblies after connecting
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/93—Batch processes
- H01L2224/95—Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips
- H01L2224/97—Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips the devices being connected to a common substrate, e.g. interposer, said common substrate being separable into individual assemblies after connecting
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2225/00—Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
- H01L2225/03—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
- H01L2225/04—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers
- H01L2225/065—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers the devices being of a type provided for in group H01L27/00
- H01L2225/06503—Stacked arrangements of devices
- H01L2225/06513—Bump or bump-like direct electrical connections between devices, e.g. flip-chip connection, solder bumps
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2225/00—Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
- H01L2225/03—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
- H01L2225/04—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers
- H01L2225/065—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers the devices being of a type provided for in group H01L27/00
- H01L2225/06503—Stacked arrangements of devices
- H01L2225/06541—Conductive via connections through the device, e.g. vertical interconnects, through silicon via [TSV]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2225/00—Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
- H01L2225/03—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
- H01L2225/04—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers
- H01L2225/065—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers the devices being of a type provided for in group H01L27/00
- H01L2225/06503—Stacked arrangements of devices
- H01L2225/06555—Geometry of the stack, e.g. form of the devices, geometry to facilitate stacking
- H01L2225/06568—Geometry of the stack, e.g. form of the devices, geometry to facilitate stacking the devices decreasing in size, e.g. pyramidical stack
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/48—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
- H01L23/481—Internal lead connections, e.g. via connections, feedthrough structures
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/15—Details of package parts other than the semiconductor or other solid state devices to be connected
- H01L2924/151—Die mounting substrate
- H01L2924/153—Connection portion
- H01L2924/1531—Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface
- H01L2924/15311—Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface being a ball array, e.g. BGA
Definitions
- the present invention relates to a semiconductor device and a manufacturing method thereof, and more particularly, a semiconductor device in which chip-chip stacking or chip-wafer stacking is performed.
- Patent Document 1 In recent years, as semiconductor integrated circuit devices are highly integrated, highly functional, and speeded up, three-dimensional integration by chip stacking has been proposed (see, for example, Patent Document 1 and Non-Patent Document 1).
- FIG. 22A shows a case where the area of the main surface of the lower chip is larger than the area of the main surface of the upper chip
- FIGS. 22B and 22C show that the area of the main surface of the lower chip is the main surface of the upper chip.
- a conventional typical wiring drawing method in the case of the same area as the above will be described.
- FIG. 22A shows a case where the area of the main surface of the lower chip is larger than the area of the main surface of the upper chip.
- 22B and 22C show a case where the area of the main surface of the lower chip is approximately the same as the area of the main surface of the upper chip.
- the upper chip and the lower chip are joined by, for example, micro bumps.
- the rewiring 301 drawn from the center of the lower chip indicated by the dotted line in the drawing connects the electrode of the upper chip and the pad of the lower chip.
- the lower chip In order to extract a signal from the conventional multilayer chip to the outside, the lower chip needs to have a pad formed in a region protruding from the upper chip. Then, it is necessary to draw out the wiring by rewiring to the peripheral portion of the lower chip that protrudes from the upper chip. Therefore, the area of the lower chip needs to be equal to or larger than the area of the upper chip. In this method, it is necessary to draw out wiring from the lower chip to the printed board by wire bonding, and the wiring layer of the lower chip is required to face upward.
- the present invention has been made in view of the above problems, and provides a stacked structure and a stacked method for increasing the data transfer rate between upper and lower chips while suppressing IR drop.
- the semiconductor device of the present invention has the following configuration.
- the semiconductor device includes a first semiconductor chip having a main surface on which an element is formed, a back surface facing the main surface, and a through electrode penetrating between the main surface and the back surface.
- a second semiconductor chip having a main surface on which an element is formed and a back surface facing the main surface;
- the first semiconductor chip and the second semiconductor chip are stacked via a joint portion so that the back surface side of the first semiconductor chip and the main surface side of the second semiconductor chip face each other.
- At least a part of the side surface of the first semiconductor chip is covered with the first resin.
- a wiring layer is formed on a plane formed by the main surface of the first semiconductor chip and the surface of the first resin.
- At least a part of the electrode in the main surface of the second semiconductor chip is electrically connected to at least a part of the first external electrode formed on the wiring layer via a through electrode penetrating the first semiconductor chip. Connected.
- the area of the main surface of the first semiconductor chip is different from the area of the main surface of the second semiconductor chip.
- the area of the main surface of the first semiconductor chip is smaller than the area of the main surface of the second semiconductor chip.
- the first semiconductor chip and the second semiconductor chip have different thicknesses.
- the first semiconductor chip is thinner than the second semiconductor chip.
- the first external electrode is disposed in any region on the main surface of the first semiconductor chip and on the surface of the first resin in the wiring layer.
- the first external electrode is disposed only on the surface of the first resin in the wiring layer.
- junction between the first semiconductor chip and the second semiconductor chip is disposed further inside than the first external electrode disposed inside the first external electrode.
- the through electrode is disposed further inside than the first outer electrode disposed inside the first outer electrode.
- junction pitch of the junction between the first semiconductor chip and the second semiconductor chip is the same as the inter-electrode pitch of the through electrodes.
- the first resin is further formed so as to cover a part of the back surface of the first semiconductor chip and the periphery of the second semiconductor chip.
- the first resin is formed so as to cover a part of the back surface of the first semiconductor chip and the main surface of the second semiconductor chip and to expose at least a part of the back surface or the side surface of the second semiconductor chip. ing.
- the two opposite side surfaces of the first chip are exposed from the first resin.
- it further includes a second resin that covers a peripheral region of a joint portion between the first semiconductor chip and the second semiconductor chip.
- a rewiring layer is formed on the back surface of the first semiconductor chip.
- the minimum pitch between the first external electrodes is 150 ⁇ m or more.
- the first external electrode is connected to the electrical wiring on the front surface side, and further includes a wiring board having external connection electrodes on the back surface side, The minimum pitch between them is 300 ⁇ m or more.
- the second semiconductor chip is formed by laminating a plurality of layers.
- the back surface side of the second semiconductor chip formed in the uppermost layer is exposed from the first resin.
- the first semiconductor chip is a logic chip in which a logic circuit is mounted in the element region
- the second semiconductor chip is a memory chip in which a memory circuit is mounted in the element region.
- the method for manufacturing a semiconductor device of the present invention is as follows.
- a step (a) of forming an element region on the main surface of the first semiconductor substrate and forming a through electrode penetrating the first semiconductor substrate from the main surface side to the back surface side is included.
- the step (f) of cutting the second semiconductor substrate in the first stacked body into pieces to form the second stacked body and the main surface side of the first semiconductor chip in the second stacked body are supported. And a step (g) of bonding onto the substrate.
- the method for manufacturing a semiconductor device of the present invention is as follows.
- a step (a) of forming an element region on the main surface of the first semiconductor substrate and forming a through electrode penetrating the first semiconductor substrate from the main surface side to the back surface side is included.
- a high-speed signal transmission between upper and lower chips can be performed by through silicon vias.
- a resin expansion area on the lower chip and making the external output terminal a fan-out structure, of the wiring drawn out from both the upper chip and the lower chip the influence of wiring delay and IR drop Wiring that is susceptible to damage can be placed at the shortest distance, and a layout that shortens the wiring length is possible.
- FIG. 1 is a sectional view showing a semiconductor device according to the first embodiment of the present invention.
- FIG. 2 is a cross-sectional view and a bottom view showing a first example of the arrangement of the first external electrodes in the semiconductor device according to the first embodiment of the present invention.
- FIG. 3 is a sectional view and a bottom view showing a second example of the arrangement of the first external electrodes in the semiconductor device according to the first embodiment of the present invention.
- FIG. 4 is a sectional view and a bottom view showing a third example of the arrangement of the first external electrodes in the semiconductor device according to the first embodiment of the present invention.
- FIG. 5 is a sectional view showing a first modification of the semiconductor device according to the first embodiment of the present invention.
- FIG. 6 is a cross-sectional view showing a second modification of the semiconductor device according to the first embodiment of the present invention.
- FIG. 7 is a cross-sectional view showing a third modification of the semiconductor device according to the first embodiment of the present invention.
- FIG. 8 is a sectional view showing a fourth modification of the semiconductor device according to the first embodiment of the present invention.
- FIG. 9 is a cross-sectional view showing a fifth modification of the semiconductor device according to the first embodiment of the present invention.
- FIG. 10 is a process sectional view showing the method for manufacturing the first semiconductor device according to the second embodiment of the present invention.
- FIG. 11 is a process cross-sectional view illustrating the manufacturing method of the first semiconductor device according to the second embodiment of the present invention.
- FIG. 12 is a process cross-sectional view illustrating the method for manufacturing the first semiconductor device according to the second embodiment of the present invention.
- FIG. 13 is a process cross-sectional view illustrating the manufacturing method of the first semiconductor device according to the second embodiment of the present invention.
- FIG. 14 is a process cross-sectional view illustrating the manufacturing method of the first semiconductor device according to the second embodiment of the present invention.
- FIG. 15 is a process cross-sectional view illustrating the manufacturing method of the first semiconductor device according to the second embodiment of the present invention.
- FIG. 16 is a process cross-sectional view illustrating the manufacturing method of the first semiconductor device according to the second embodiment of the present invention.
- FIG. 17 is a process cross-sectional view illustrating the manufacturing method of the first semiconductor device according to the second embodiment of the present invention.
- FIG. 18A is a process sectional view showing the method for manufacturing the first semiconductor device according to the second embodiment of the present invention.
- FIG. 18B is a process sectional view showing the method for manufacturing the first semiconductor device according to the second embodiment of the present invention.
- FIG. 19 is a process cross-sectional view illustrating the manufacturing method of the first semiconductor device according to the second embodiment of the present invention.
- FIG. 20 is a process cross-sectional view illustrating the method for manufacturing the second semiconductor device according to the third embodiment of the present invention.
- FIG. 21 is a process cross-sectional view illustrating the manufacturing method of the second semiconductor device according to the third embodiment of the present invention.
- FIG. 22A is a cross-sectional view and a top view showing a conventional semiconductor device.
- FIG. 22B is a top view showing a conventional semiconductor device.
- FIG. 22C is a top view showing a conventional semiconductor device.
- FIG. 1 is a cross-sectional view showing the semiconductor device according to the present embodiment.
- a first semiconductor chip 101 made of, for example, silicon and having a main surface of 6 mm ⁇ is prepared.
- an element such as a transistor and a wiring layer 104 are formed.
- the wiring layer 104 includes a wiring 102 that is electrically connected to the element, and an interlayer insulating film 103 that covers the element.
- a silicon through electrode 105 having a diameter of 5 ⁇ m and a depth of 50 ⁇ m is formed, which is connected to a part of the wiring 102, for example.
- the first semiconductor chip 101 is thinned to, for example, a thickness of 50 ⁇ m or less by polishing silicon on the back surface side. On the back surface of the first semiconductor chip 101, the conductive surface at the bottom of the through silicon via 105 is exposed. Since the thickness of the first semiconductor chip 101 is reduced to 50 ⁇ m, the opening diameter of the through silicon via 105 can be reduced to about 5 ⁇ m. This is because it is difficult in terms of processing technology to form a through silicon via having an aspect ratio exceeding 10.
- the first semiconductor chip 101 and the second semiconductor chip 108 are electrically connected by a fine through silicon via, which can be achieved by thinning the first semiconductor chip 101.
- a chip-on-chip structure with little deterioration in data transfer speed is possible.
- the area of the through silicon via occupying the first semiconductor chip 101 can be reduced, and an increase in the chip area of the first semiconductor chip 101 can be suppressed. Therefore, the chip cost can be reduced.
- the insulating film 106 has a thickness of 100 nm and is made of a nitride film.
- a first electrode 107 connected directly or via rewiring is formed on the exposed conductive surface of the through silicon via 105.
- the second semiconductor chip 108 is stacked on the first semiconductor chip 101 and has a main surface of 9 mm ⁇ .
- a device (not shown) formed on the main surface (front side) of the second semiconductor chip 108 is, for example, a Wide I / O DRAM.
- the first electrodes 107 are arranged in accordance with a standard interface arranged in the center of the chip.
- the second semiconductor chip 108 may be a memory chip on which other memory circuits are mounted.
- the first electrode 107 has, for example, a height of 10 ⁇ m, a diameter of 10 ⁇ m, and a pitch of 20 ⁇ m.
- the first electrode 107 is disposed so that it can be joined to the second electrode 109 formed in advance on the main surface side of the second semiconductor chip 108.
- the first electrode 107 on the back surface of the first semiconductor chip 101 and the second electrode 109 on the main surface of the second semiconductor chip 108 are bonded together face-to-face.
- the first semiconductor chip 101 and the second semiconductor chip 108 become the first stacked body 110.
- a gap between the first semiconductor chip 101 and the second semiconductor chip 108 is filled with, for example, an adhesive 111.
- the periphery of the first stacked body 110 is molded with the first resin 112 except for the main surface of the first semiconductor chip 101.
- a rewiring layer 113 extending to the surface of the first resin 112 formed around the first semiconductor chip 101 is formed.
- a first external electrode 114 is formed on a portion of the rewiring layer 113 that extends to the surface of the first resin 112.
- the first external electrode 114 is an external connection terminal of the first stacked body 110, and is connected to a signal line, a power supply line, or a ground line.
- a fan-out region is formed by the main surface of the first semiconductor chip 101 and the surface of the first resin 112 including the rewiring layer 113 formed therearound.
- the region including the chip wiring layer and the resin expansion region is used as a rewiring layer, thereby providing a function as an interposer. This eliminates the need for a dedicated interposer and can reduce costs.
- the resin expansion region of the first semiconductor chip (lower chip) 101 is used as a region for forming the external electrode.
- the wiring that is susceptible to wiring delay and IR drop is the shortest. Can be placed at a distance. As a result, a layout that shortens the wiring for extracting signals to the outside is possible.
- first semiconductor chip (lower chip) 101 and the second semiconductor chip (upper chip) 108 to be stacked may have the same or different structures on the main surface. As a result, it becomes possible to realize a desired semiconductor device in response to requirements from the handling of the semiconductor device and the application to be applied.
- the first semiconductor chip (lower chip) 101 is configured to have a smaller main surface area than the second semiconductor chip (upper chip) 108
- the redistribution layer 113 is formed on a plane formed by the main surface of the first semiconductor chip (lower chip) 101 and the first resin 112 around it. With the rewiring layer 113, the area where the first external electrode 114 can be formed can be made larger than that of the second semiconductor chip (upper chip) 108. As a result, there is no limitation due to the size of the semiconductor chips to be stacked, and a desired external electrode can be arranged.
- first semiconductor chip (lower chip) 101 and the second semiconductor chip (upper chip) 108 may have different chip thicknesses. As a result, it becomes possible to realize a desired semiconductor device in response to restrictions from the handling of the semiconductor device and requests from the application to be applied.
- the thickness of the first semiconductor chip (lower chip) 101 is preferably thinner than the thickness of the second semiconductor chip (upper chip) 108. More specifically, the thickness of the first semiconductor chip (lower chip) 101 having the through silicon vias 105 is desirably 50 ⁇ m or less. This facilitates the processing of the fine silicon through electrode 105 having a diameter of about 5 ⁇ m. In that case, the thickness of the second semiconductor chip (upper chip) 108 is desirably 100 ⁇ m or more. Thereby, the rigidity of the entire semiconductor device as the first stacked body 110 can be maintained.
- the location of the first external electrode 114 is not limited to the region extending on the surface of the first resin 112 in the rewiring layer 113 shown in FIG.
- it may be arranged on the entire surface of the first semiconductor chip 101 and the first resin 112 around it.
- the arrangement location of the first external electrode 114 in a plan view may be limited to the first resin 112 that does not overlap the first semiconductor chip 101.
- first semiconductor chip 101 that does not overlap with the silicon through electrode 105 and the first resin 112 around the first semiconductor chip 101 may be disposed.
- the through silicon vias 105 are often intensively arranged at a pitch of about 20 ⁇ m in a region of about 5 nm ⁇ 0.8 mm near the center of the first semiconductor chip 101. Therefore, if it arrange
- the back surface and side surfaces of the second semiconductor chip 108 may be exposed. This can be easily realized by processing such as grinding the back surface after forming the seal, or protecting the back surface with a sheet in advance at the time of forming the seal and then peeling off the sheet after sealing. 1 to 4, the back surface of the second semiconductor chip 108 may be exposed.
- two opposite side surfaces of the first semiconductor chip 101 can be exposed from the first resin 112. At this time, two opposite side surfaces that are different from the exposed two opposite sides are covered with the first resin 112.
- the back surface of the second semiconductor chip 108 is covered with the first resin 112 to expose the side surface of the second semiconductor chip 108.
- the back surface of the second semiconductor chip 108 may be exposed as in the first modification.
- the side surface of the second semiconductor chip 108 may be covered with the first resin 112 (not shown).
- the adhesive 111 in FIG. 1 may be the second resin 116.
- the first resin 112 and the second resin 116 may be formed of the same material and at the same time.
- the first resin 112 and the second resin may be made of the same material and may be formed separately.
- the first resin 112 and the second resin 116 may be formed of different materials and separately.
- Such a configuration facilitates handling when the semiconductor device including the first stacked body 110 is mounted on another wiring board. In addition, it is easy to ensure the connection reliability of the joint between the first semiconductor chip 101 and the second semiconductor chip 108 after mounting.
- a rewiring layer 117 may also be applied to the back surface of the first semiconductor chip 101.
- the rewiring layer 117 is for rewiring with Cu wiring from the through electrode portion on the back surface of the first semiconductor chip 101.
- a second external electrode 118 is formed on the end of the rewiring, and the second external electrode 118 is joined to the external electrode of the second semiconductor chip 108.
- a protective insulating film such as polyimide or solder resist may be formed on the Cu wiring.
- the second external electrode 118 of the first semiconductor chip 101 and the external electrode of the second semiconductor chip 108 can be changed without changing the pitch of the external electrodes of the second semiconductor chip 108. Can be easily joined.
- the substrate on which the semiconductor device is mounted is manufactured by a low-cost process such as a subtract method.
- a relatively inexpensive substrate or a substrate that has been subjected to electrolytic plating for surface treatment can be used as the wiring substrate 119.
- the wiring board 119 has electrical wiring that connects the front surface and the back surface.
- the first external electrode 114 is connected to the electrical wiring on the front surface, and the external connection electrode is connected to the electrical wiring on the back surface.
- the minimum pitch between the external connection electrodes is 300 ⁇ m or more.
- the thickness of the wiring board 119 may be made thinner than 0.3 mm, which is the total thickness of the first semiconductor chip 101 and the second semiconductor chip 108 having a thickness of 50 ⁇ m and 250 ⁇ m. Further, the thickness of the wiring substrate 119 may be made thinner than 0.2 mm, which is the total thickness of the first semiconductor chip 101 and the second semiconductor chip 108 having a thickness of 150 ⁇ m.
- the total thickness as the first stacked body 110 is thin and the wiring substrate 119 and the entire finished product are less warped. Further, the total thickness of the chip as the first stacked body 110 becomes thicker than the thickness of the wiring board 119, and the rigidity can be maintained. Therefore, it is possible to maintain the bonding quality of the bonding portion between the silicon through electrode 105 and the first external electrode 114 without following the warp of the wiring substrate 119.
- the second semiconductor chip 108 has been described as a single layer, but the second semiconductor chip may be formed by stacking a plurality of semiconductor chips.
- the back surface of the second semiconductor chip represents the back surface of the uppermost semiconductor chip.
- the main surface of the second semiconductor chip represents the main surface of the lowermost semiconductor chip.
- the first semiconductor chip may be a logic chip on which a logic circuit is mounted.
- Second Embodiment Semiconductor Device Manufacturing Method 1 10 to 19 are process cross-sectional views illustrating the method for manufacturing the first semiconductor device according to the present embodiment.
- a first silicon substrate 201 made of, for example, silicon is prepared.
- an element such as a transistor and a wiring layer are provided.
- the wiring layer includes a wiring electrically connected to an element such as a transistor and an interlayer insulating film covering the element.
- the first silicon substrate 201 is formed with a through silicon via 202 having a diameter of 5 ⁇ m and a depth of 50 ⁇ m, for example, connected to a part of the wiring layer.
- the back side of the first silicon substrate 201 is thinned to a thickness of 50 ⁇ m or less, for example, by polishing silicon.
- the bottom conductive surface of the silicon through electrode 202 is exposed.
- the conductive surface at the bottom of the through silicon via 202 is covered with the insulating film 203 to maintain insulation.
- the insulating film 203 has, for example, a thickness of 100 nm and is made of a silicon nitride film.
- a first electrode 204 connected directly or via a rewiring is formed on the bottom conductive surface where the silicon through electrode 202 is exposed.
- the first electrode 204 is formed on the first silicon substrate 201.
- the first silicon substrate 201 is divided in a later process to become a plurality of first semiconductor chips 209, and each first semiconductor chip 209 has a first electrode 204.
- the first electrode 204 is connected to the second electrode 208 of the second semiconductor chip 212 that is stacked in the subsequent steps.
- the first electrode 204 is arranged in the center of the chip and has an arrangement conforming to the standard interface.
- the first electrode 204 is formed with a height of 10 ⁇ m, a diameter of 10 ⁇ m, and a pitch of 20 ⁇ m.
- the first silicon substrate 201 is diced into a plurality of first semiconductor chips 209.
- a second silicon substrate 206 made of, for example, silicon is prepared. Although part of the surface of the second silicon substrate 206 is omitted, for example, an element such as a transistor and a wiring layer are provided.
- the wiring layer has a wiring electrically connected to an element such as a transistor and an interlayer insulating film covering the element.
- the second semiconductor chip 212 is formed. Note that a second electrode 208 is formed on the second semiconductor chip 212.
- a plurality of first semiconductor chips 209 are chip-to-chip on the second silicon substrate 206 so that the first electrode 204 and the second electrode 208 are connected to each other. Bond together with a wafer. At this time, the gap formed between the first semiconductor chip 209 and the second semiconductor chip 212 facing each other is filled with, for example, an adhesive 210.
- the first semiconductor chip 209 and the second semiconductor chip 212 connected to each other are paired, and the second silicon substrate 206 is separated into pieces by dicing, so that the first stacked body is obtained. 211 is formed.
- the second semiconductor chip 212 serves as a support for the first semiconductor chip 209. Fulfill. Thereby, the influence which the stress generated by the package has on the first semiconductor chip 209 can be reduced.
- the wiring layer side of the first semiconductor chip 209 in the first stacked body 211 is attached to the support substrate 214 on which the adhesive layer 213 is formed at a desired interval.
- the area of the fan-out region of the first stacked body 211 can be set by this pasting interval.
- the support substrate 214 to which the first laminated body 211 is attached is molded with the first resin 215.
- the first resin 215 including the plurality of first stacked bodies 211 is peeled from the support substrate 214, and the first reconstructed wafer 216 including the plurality of first stacked bodies 211 is formed. Form. Thereafter, as shown in FIG. 18B, the first rewiring layer 217 connected to the wiring layer from the wiring layer of the first stacked body 211 to the first resin 215 around the first stacked body 211. Form. Further, a first external electrode 218 connected to the first redistribution layer 217 is formed.
- the first reconfigurable wafer 216 is divided into pieces for each of the first stacked bodies 211.
- the method of stacking the separated first semiconductor chip 209 on the second silicon substrate 206 with a chip-to-wafer is described, but the present invention is not limited to this.
- the second silicon substrate 206 is divided into pieces in advance to form a plurality of second semiconductor chips 212.
- the individual first semiconductor chips 209 and the individual second semiconductor chips 212 can be stacked on a chip-to-chip basis.
- the manufacturing apparatus there is no limitation on the manufacturing apparatus depending on the size of the second silicon substrate 206, so that the manufacturing cost can be reduced.
- the chip-to-wafer requires a manufacturing apparatus that matches the substrate size, but the throughput of the stacking process is higher than that of the chip-to-chip.
- Third Embodiment Semiconductor Device Manufacturing Method 2 10 to 14, 20, and 21 are process cross-sectional views illustrating the method for manufacturing the second semiconductor device according to the present embodiment. Since FIGS. 10 to 14 are the same manufacturing method as that of the second embodiment, description thereof is omitted here.
- the second silicon substrate 206 bonded by the chip-to-wafer is molded with resin, and the second silicon substrate 206 is molded.
- the reconstructed wafer 219 is formed.
- the wiring layer of the first semiconductor chip 209 is exposed by grinding the first resin 220 on the wiring layer side of the first semiconductor chip 209 in the second reconfigurable wafer 219.
- a second rewiring layer 221 connected to the wiring layer is formed on the wiring layer of the first semiconductor chip 209 including the resin extension portion formed around the first semiconductor chip 209. Further, a third external electrode 222 connected to the second redistribution layer 221 is formed.
- the second semiconductor chip 212 serves as a support for the first semiconductor chip 209. Thereby, it is possible to reduce the influence of the stress generated by the package on the first semiconductor chip 209.
- the second reconstructed wafer 219 is diced into pieces to form a second stacked body 223.
- the third external electrode 222 is an external connection terminal of the second stacked body 223, and is connected to a signal line, a power supply line, or a ground line.
- a fan-out region is formed by the main surface of the first semiconductor chip 209 in the second stacked body 223 and the surface of the first resin 220 including the second redistribution layer 221 formed therearound.
- the fan-out area including the resin expansion area is limited to the size of the second semiconductor chip 212 formed on the second silicon substrate 206 or less.
- the second silicon substrate 206 is used as a resin support substrate in the case of resin, the manufacturing cost can be reduced.
- the semiconductor device and the manufacturing method thereof according to the present invention enable high-speed transmission of signals between upper and lower chips by through silicon vias in a chip-on-chip chip stacked package. Further, a resin expansion region is formed on the lower chip, and the external output terminal has a fan-out structure. As a result, among the wirings drawn out from both the upper chip and the lower chip, wirings that are susceptible to wiring delay and IR drop can be arranged at the shortest distance, and a layout that shortens the wiring length is possible. Therefore, it is particularly useful in an integrated circuit element that requires high-speed signal processing.
- First semiconductor Chip 101 First Semiconductor Chip 102 Wiring 103 Interlayer Insulating Film 104 Wiring Layer 105 Silicon Through Electrode 106 Insulating Film 107 First Electrode 108 Second Semiconductor Chip 109 Second Electrode 110 First Laminate 111 Adhesive 112 First Resin 113 Redistribution layer 114 First external electrode 116 Second resin 117 Redistribution layer 118 Second external electrode 119 Wiring substrate 201 First silicon substrate 202 Silicon through electrode 203 Insulating film 204 First electrode 206 First electrode 206 Second silicon substrate 208 Second electrode 209 First semiconductor chip 210 Adhesive 211 First stacked body 212 Second semiconductor chip 213 Adhesive layer 214 Support substrate 215 First resin 216 First reconfigurable wafer 217 First 1 redistribution layer 218 first external electrode 219 second reconfigurable wafer 2 20 1st resin 221 2nd rewiring layer 222 3rd external electrode 223 2nd laminated body 301 Rewiring
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Computer Hardware Design (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Manufacturing & Machinery (AREA)
- Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
Abstract
IRドロップを抑制しつつ、上下チップ間のデータ転送速度を高める積層構造および積層方法を提供する。素子が形成された主面と、主面に対向する裏面と、主面と裏面との間を貫通する貫通電極とを有する第1の半導体チップと、素子が形成された主面と、主面に対向する裏面とを有する第2の半導体チップとを有する。第1の半導体チップと第2の半導体チップとは、第1の半導体チップの裏面側と第2の半導体チップの主面側が互いに対向するように接合部を介して積層される。第1の半導体チップの側面の少なくとも一部は第1の樹脂で覆われており、第1の半導体チップの主面と第1の樹脂の表面とで形成される平面上に配線層が形成される。第2の半導体チップの主面内にある電極の少なくとも一部は、第1の半導体チップを貫通する貫通電極を介して、配線層上に形成された第1の外部電極の少なくとも一部に電気的に接続される。
Description
本発明は、半導体装置及びその製造方法に関し、特に、チップ-チップ積層、又はチップ-ウエハ積層された半導体装置である。
近年、半導体集積回路装置の高集積化、高機能化及び高速化に伴って、チップ積層による3次元集積化が提案されている(例えば、特許文献1および非特許文献1参照)。
これは、従来のSoC(システム・オン・チップ)のような2次元的な微細化では、配線断面積の縮小による配線抵抗の上昇と、配線長の増大による配線遅延の増加とに起因して、データ伝送特性が劣化してしまうからである。
そこで、半導体集積回路装置を3次元的に積層する3次元集積化技術を用いて、線断面積の増大と配線長の短縮とを可能としている。すなわち、集積度を高めつつ性能を向上することができる。
積層した上下のチップ間のデータ転送速度を高めるためには、上下チップ間のデバイス面同士を配線と電気的に接続された外部電極(例えば、マイクロバンプ)により接合(フェイス-to-フェイス)する方法がある。この方法によって、最も配線長が短くなり、伝送速度的には有効である。具体的には、図22Aに、下側チップの主面の面積が上側チップの主面の面積より大きい場合を、図22Bおよび22Cに、下側チップの主面の面積が上側チップの主面の面積と同程度の場合における、従来の代表的な配線引き出し方法を示す。
図22Aは下側チップの主面の面積が上側チップの主面の面積より大きい場合を示している。また、図22Bおよび22Cは下側チップの主面の面積が上側チップの主面の面積と同程度の場合を示している。いずれの場合も、上側チップと下側チップとの間は、例えばマイクロバンプで接合されている。なお、図面において点線で示した下側チップの中央部から引き出される再配線301は、上側チップの電極と下側チップのパッドとを接続している。
ITRS 2007 Assembly and Package Chapter p.41
しかしながら、従来の積層チップでは、チップの裏面から外部へ信号を取り出すことができない。従来の積層チップから外部へ信号を取り出すためには、下側チップは、上側チップよりはみ出した領域にパッドが形成される必要がある。そして、上側チップよりはみ出した、下側チップの周辺部に、再配線により配線を引き出す必要がある。よって、下側チップの面積が上側チップの面積と同等以上であることが必要となる。また、この方式では、下側チップからワイヤーボンドでプリント基板に配線を引き出すことが必要であり、下側チップの配線層が上向きであることが要求される。
このため、図22A~22Cに示す従来技術のいずれにおいても、下側チップの中央部から下側チップの周辺部まで引き出される再配線301の配線長が長くなり、IRドロップの影響が懸念される。特に、IRドロップは電流値が大きくなるほど顕著となるため、低消費電力チップ以外にはこの接続方法は適用できない。
そのため、下側チップの再配線の配線長を短くすると共に、下側チップと上側チップのデータ転送速度の劣化が少ない積層方法が要望されている。
本発明は、上記課題に鑑みてなされたものであり、IRドロップを抑制しつつ、上下チップ間のデータ転送速度を高める積層構造および積層方法を提供する。
上記の課題を解決するために、本発明の半導体装置は、以下の構成である。素子が形成された主面と、主面に対向する裏面と、主面と裏面との間を貫通する貫通電極とを有する第1の半導体チップを有する。素子が形成された主面と、主面に対向する裏面とを有する第2の半導体チップを有する。第1の半導体チップと第2の半導体チップとは、第1の半導体チップの裏面側と第2の半導体チップの主面側が互いに対向するように接合部を介して積層されている。第1の半導体チップの側面の少なくとも一部は第1の樹脂で覆われている。第1の半導体チップの主面と第1の樹脂の表面とで形成される平面上に配線層が形成されている。第2の半導体チップの主面内にある電極の少なくとも一部は、第1の半導体チップを貫通する貫通電極を介して、配線層上に形成された第1の外部電極の少なくとも一部に電気的に接続されている。
また、第1の半導体チップの主面の面積は、第2の半導体チップの主面の面積と異なる。
また、第1の半導体チップの主面の面積は、第2の半導体チップの主面の面積よりも小さい。
また、第1の半導体チップと第2の半導体チップとは厚さが異なる。
また、第1の半導体チップは第2の半導体チップよりも薄い。
また、第1の外部電極は、配線層における第1の半導体チップの主面上および第1の樹脂の表面上のいずれの領域にも配置されている。
また、第1の外部電極は、配線層における第1の樹脂の表面上のみに配置されている。
また、第1の半導体チップと第2の半導体チップとの接合部は、第1の外部電極のうちで最も内側に配置された第1の外部電極よりも更に内側に配置されている。
また、貫通電極は、第1の外部電極のうちで最も内側に配置された第1の外部電極よりも更に内側に配置されている。
また、第1の半導体チップと第2の半導体チップとの接合部の接合ピッチと貫通電極の電極間ピッチとは同じである。
また、第1の樹脂は、更に、第1の半導体チップの裏面の一部および第2の半導体チップの周囲を覆うように形成されている。
また、第1の樹脂は、第1の半導体チップの裏面の一部および第2の半導体チップの主面を覆い、第2の半導体チップの裏面もしくは側面の少なくとも一部を露出するように形成されている。
また、第1のチップの向かい合う2つの側面は、第1の樹脂から露出されている。
また、第1の半導体チップと第2の半導体チップとの接合部の周辺領域を覆う第2の樹脂をさらに有する。
また、第1の半導体チップの裏面に再配線層が形成されている。
また、第1の外部電極の間の最小ピッチが150μm以上である。
また、表裏面をつなぐ電気配線を有し、表面側において、前記第1の外部電極が前記電気配線に接続され、裏面側において、外部接続電極を有する配線基板をさらに有し、外部接続電極の間の最小ピッチが300μm以上である。
また、第2の半導体チップが複数層積層して形成されている。
また、積層された第2の半導体チップのうち、最上層に形成された第2の半導体チップの裏面側が第1の樹脂から露出している。
また、第1の半導体チップは素子領域にロジック回路が搭載されたロジックチップであり、第2の半導体チップは素子領域にメモリ回路が搭載されたメモリチップである。
また、本発明の半導体装置の製造方法は、以下のものである。第1の半導体基板の主面上に素子領域を形成するとともに、主面側から裏面側に第1の半導体基板を貫通する貫通電極を形成する工程(a)を有する。第1の半導体基板の裏面側に露出した貫通電極の端部と電気的に接続された第1の電極を形成する工程(b)と、第1の半導体基板を切断して個片化し、第1の半導体チップとする工程(c)とを有する。第2の半導体基板の主面上に素子領域を形成する工程(d)と、第1の半導体チップの裏面側に形成された第1の電極と、第2の半導体基板の主面側の素子領域に形成された第2の電極とを接合して第1の積層体を形成する工程(e)とを有する。第1の積層体における第2の半導体基板を切断して個片化し、第2の積層体とする工程(f)と、第2の積層体における第1の半導体チップの主面側を、支持基板上に貼り合わせる工程(g)とを有する。支持基板上に貼り合わせた第2の積層体の周囲を、樹脂を用いてモールドする工程(h)と、第2の積層体をその周囲の樹脂とともに前記支持基板から剥がす工程(i)とを有する。第2の積層体における第1の半導体チップの主面と樹脂の表面とで形成される平面上に、配線層と配線層に接続された外部電極とを形成する工程(j)を有する。
また、本発明の半導体装置の製造方法は、以下のものである。第1の半導体基板の主面上に素子領域を形成するとともに、主面側から裏面側に第1の半導体基板を貫通する貫通電極を形成する工程(a)を有する。第1の半導体基板の裏面側に露出した貫通電極の端部と電気的に接続された第1の電極を形成する工程(b)と、第1の半導体基板を切断して個片化し、第1の半導体チップとする工程(c)とを有する。第2の半導体基板の主面上に素子領域を形成する工程(d)と、第1の半導体チップの裏面側に形成された第1の電極と、第2の半導体基板の主面側の素子領域に形成された第2の電極とを接合して第1の積層体を形成する工程(e)とを有する。第1の積層体の周囲を、樹脂を用いてモールドする工程(k)と、樹脂の上部を除去して、第1の積層体における第1の半導体チップの主面を露出するとともに、第1の半導体チップの主面と樹脂の表面とで平面を形成する工程(l)とを有する。第1の積層体における第1の半導体チップの主面と樹脂の表面とで形成される平面上に、配線層と配線層に接続された外部電極とを形成する工程(m)を有する。第1の積層体における第2の半導体基板を切断して個片化し、第2の積層体とする工程(n)を有する。
本発明に係る半導体装置およびその製造方法によれば、チップ・オン・チップのチップ積層パッケージにおいて、シリコン貫通ビアにより上下チップ間の信号の高速伝送を可能とする。また、下側チップに樹脂拡張領域を形成して外部出力端子をファンアウト構造とすることで、上側チップと下側チップの両チップから外部へ引き出される配線のうち、配線遅延、IRドロップの影響を受けやすい配線を最短距離に配置でき、配線長を短くするレイアウトが可能となる。
以下、本発明の実施形態に係る半導体装置及びその製造方法について、図面を参照しながら説明する。
(第1の実施形態:半導体装置)
図1は、本実施形態に係る半導体装置を示す断面図である。
図1は、本実施形態に係る半導体装置を示す断面図である。
図1に示すように、例えばシリコンからなり、主面が6mm□の第1の半導体チップ101を準備する。第1の半導体チップ101の主面(表面側)には、例えばトランジスタ等の素子(図示せず)と、配線層104とが形成されている。配線層104は、当該素子と電気的に接続する配線102、および、当該素子を覆う層間絶縁膜103とを有する。また、第1の半導体チップ101には、例えば配線102の一部と接続され、例えば、直径5μm、深さ50μmのシリコン貫通電極105が形成されている。
第1の半導体チップ101は、裏面側のシリコンを研磨することにより、例えば、厚さ50μm以下に薄化されている。第1の半導体チップ101の裏面には、シリコン貫通電極105の底部の導電面が露出している。第1の半導体チップ101の厚みを50μmまで薄化されているため、シリコン貫通電極105の開口径を5μm程度に微細化することが可能である。これは、アスペクト比10を越えるシリコン貫通ビアを形成することが、加工技術的に困難であるためである。
第1の半導体チップ101を薄化することで可能となる、微細なシリコン貫通ビアにより、第1の半導体チップ101と第2の半導体チップ108とを電気的に接続する。これにより、データ転送速度の劣化が少ないチップ・オン・チップ構造が可能になる。さらに、第1の半導体チップ101に占めるシリコン貫通ビアの領域を小さくすることができ、第1の半導体チップ101のチップ面積の増加を抑制できる。そのため、チップコストを低減することが可能である。
さらに、第1の半導体チップ101の裏面側のうち、シリコン貫通電極105の底部の導電面以外は、絶縁膜106で被覆され、絶縁性が保持されている。絶縁膜106は、例えば、厚さは100nmであり、窒化膜を材料とする。
また、シリコン貫通電極105の露出した導電面には、直接または再配線を介して接続された、第1の電極107が形成されている。第2の半導体チップ108は、第1の半導体チップ101に積層され、主面が9mm□である。第2の半導体チップ108の主面(表面側)に形成されたデバイス(図示せず)は、例えばWide I/O DRAMである。この場合、第1の電極107は、チップ中央に配置された標準インターフェースに準拠した配列となる。第2の半導体チップ108としては、その他のメモリ回路が搭載されたメモリチップでも構わない。
第1の電極107は、例えば、高さ10μm、直径10μm、ピッチ20μmである。第1の電極107は、第2の半導体チップ108の主面側に予め形成された第2の電極109と接合可能なように配置されている。
第1の半導体チップ101の裏面の第1の電極107と第2の半導体チップ108の主面上の第2の電極109とがフェイス-to-フェイスで貼り合わされている。これにより、第1の半導体チップ101と第2の半導体チップ108とは、第1の積層体110となる。第1の半導体チップ101と第2の半導体チップ108との間の空隙には、例えば接着剤111が充填されている。
第1の半導体チップ101の主面を除いて、第1の積層体110の周囲は第1の樹脂112でモールドされている。第1の半導体チップ101の主面上には、その周囲に形成された第1の樹脂112の表面上にまで延伸した再配線層113が形成されている。再配線層113のうち、第1の樹脂112の表面上にまで延伸した部分には、第1の外部電極114が形成されている。
第1の外部電極114は、第1の積層体110の外部接続端子であり、信号線、電源ライン、または、接地ラインに接続されている。第1の半導体チップ101の主面とその周囲に形成された再配線層113を含む第1の樹脂112の表面とでファンアウト領域を形成している。
このように、チップ配線層と樹脂拡張領域とを含む領域を再配線層とすることで、インターポーザーとしての機能を備える。そのため、専用のインターポーザーが不要となり、コスト低減が可能である。
ファンアウト領域内で第1の外部電極114のレイアウトを最適化することにより、IRドロップと伝送速度を最適化することが可能となる。すなわち、第1の半導体チップ(下側チップ)101の樹脂拡張領域を外部電極を形成する領域として使用する。これにより、第1の半導体チップ(下側チップ)101と第2の半導体チップ(上側チップ)108の両チップから外部へ引き出される配線のうち、配線遅延とIRドロップの影響を受けやすい配線を最短距離に配置できる。これにより、外部に信号を取り出すための配線を短くするレイアウトが可能となる。
また、積層される第1の半導体チップ(下側チップ)101と第2の半導体チップ(上側チップ)108とは、主面の面積が同一の構成でも異なる構成であってもよい。これにより、半導体装置の取り扱い性や適用されるアプリケーション等からの要求に対して、所望の半導体装置の実現が可能になる。
さらに具体的に、本実施形態において、第1の半導体チップ(下側チップ)101は、第2の半導体チップ(上側チップ)108より主面の面積が小さい構成の場合について説明する。再配線層113は、第1の半導体チップ(下側チップ)101の主面とその周辺の第1の樹脂112とで形成される平面上に形成される。再配線層113によって、第1の外部電極114を形成できる領域は第2の半導体チップ(上側チップ)108よりも大きくすることができる。これにより、積層する半導体チップのサイズによる制限がなくなり、所望の外部電極の配置が可能となる。
また、第1の半導体チップ(下側チップ)101と第2の半導体チップ(上側チップ)108とは、そのチップ厚が異なる構成であってもよい。これにより、半導体装置の取り扱いの制限や適用されるアプリケーション等からの要求に対して、所望の半導体装置の実現が可能になる。
但し、第1の半導体チップ(下側チップ)101の厚さは、第2の半導体チップ(上側チップ)108の厚さよりも薄いことが望ましい。更に、より具体的には、シリコン貫通電極105を有する第1の半導体チップ(下側チップ)101の厚さは50μm以下の厚みが望ましい。これにより、直径5μm程度の微細なシリコン貫通電極105の加工が容易となる。その場合、第2の半導体チップ(上側チップ)108の厚さは100μm以上が望ましい。それにより、第1の積層体110としての半導体装置全体の剛性を保つことができる。
(第1の外部電極114の配置の第1例)
また、第1の外部電極114の配置場所は、図1に示す再配線層113における第1の樹脂112の表面上に延伸した領域に限定されるものではない。例えば、図2に示すように、第1の半導体チップ101上およびその周囲の第1の樹脂112上の全面に配置しても構わない。
また、第1の外部電極114の配置場所は、図1に示す再配線層113における第1の樹脂112の表面上に延伸した領域に限定されるものではない。例えば、図2に示すように、第1の半導体チップ101上およびその周囲の第1の樹脂112上の全面に配置しても構わない。
このような構成にすることで、より多くの端子を配置することができ、半導体装置の端子収納力を向上することができる。
(第1の外部電極114の配置の第2例)
また、図3に示すように、平面視における第1の外部電極114の配置場所を、第1の半導体チップ101と重畳しない第1の樹脂112上に限定して配置しても良い。
また、図3に示すように、平面視における第1の外部電極114の配置場所を、第1の半導体チップ101と重畳しない第1の樹脂112上に限定して配置しても良い。
(第1の外部電極114の配置の第3例)
また、図4に示すように、少なくともシリコン貫通電極105と重畳しない第1の半導体チップ101上およびその周囲の第1の樹脂112上に限定して配置しても良い。
また、図4に示すように、少なくともシリコン貫通電極105と重畳しない第1の半導体チップ101上およびその周囲の第1の樹脂112上に限定して配置しても良い。
通常、シリコン貫通電極105は第1の半導体チップ101の中心付近の5nm×0.8mm程度の領域に20μmピッチ程度で集中的に配置されることが多い。そのため、図3や図4のように配置すれば、シリコン貫通電極105と第1の外部電極114とを重畳しないように配置することができる。これにより、第1の外部電極114が配線基板等に実装される際に、微細ピッチのシリコン貫通電極105およびその接合部に生じる応力の影響を極力回避することができる。
(第1の実施形態の第1変形例)
また、図5に示すように、第2の半導体チップ108の裏面、側面を露出させても構わない。これは、封止形成後に裏面研削する、あるいは、封止形成時にあらかじめ裏面をシートで保護してから封止後にシートを引き剥がす等の処理により容易に実現することができる。なお、図1~4においても、第2の半導体チップ108の裏面を露出させても構わない。
また、図5に示すように、第2の半導体チップ108の裏面、側面を露出させても構わない。これは、封止形成後に裏面研削する、あるいは、封止形成時にあらかじめ裏面をシートで保護してから封止後にシートを引き剥がす等の処理により容易に実現することができる。なお、図1~4においても、第2の半導体チップ108の裏面を露出させても構わない。
このような構成とすることで、チップ裏面を通して熱を周囲(空気中)に直接放熱することが可能となる。さらに、放熱板やヒートシンク、フィンをチップ裏面に接着することができるため、より大きい放熱経路を確保できる。その結果、放熱性に優れた半導体装置を提供することができる。
(第1の実施形態の第2変形例)
また、図6に示すように、第1の半導体チップ101のうち、向かい合う2つの側面を第1の樹脂112から露出させることも可能である。このとき、露出される向かい合う2辺とは異なる向かい合う2つの側面は第1の樹脂112によって覆われている。図6では、第2の半導体チップ108の裏面を第1の樹脂112で覆い、第2の半導体チップ108の側面を露出させている。しかし、第1変形例のように、第2の半導体チップ108の裏面を露出させても構わない。(図示せず)また、第2の半導体チップ108の側面を第1の樹脂112で覆っていても構わない(図示せず)。
また、図6に示すように、第1の半導体チップ101のうち、向かい合う2つの側面を第1の樹脂112から露出させることも可能である。このとき、露出される向かい合う2辺とは異なる向かい合う2つの側面は第1の樹脂112によって覆われている。図6では、第2の半導体チップ108の裏面を第1の樹脂112で覆い、第2の半導体チップ108の側面を露出させている。しかし、第1変形例のように、第2の半導体チップ108の裏面を露出させても構わない。(図示せず)また、第2の半導体チップ108の側面を第1の樹脂112で覆っていても構わない(図示せず)。
(第1の実施形態の第3変形例)
また、図7に示すように、図1における接着剤111は、第2の樹脂116としてもよい。このとき、第1の樹脂112と第2の樹脂116とは同一の材料で、かつ、同時に形成しても良い。また、第1の樹脂112と第2の樹脂とは同一の材料とし、別々に形成しても良い。また、第1の樹脂112と第2の樹脂116は、異なる材料で、別々に形成しても良い。
また、図7に示すように、図1における接着剤111は、第2の樹脂116としてもよい。このとき、第1の樹脂112と第2の樹脂116とは同一の材料で、かつ、同時に形成しても良い。また、第1の樹脂112と第2の樹脂とは同一の材料とし、別々に形成しても良い。また、第1の樹脂112と第2の樹脂116は、異なる材料で、別々に形成しても良い。
このような構成とすることで、第1の積層体110からなる半導体装置を別の配線基板に搭載する際の取り扱いが容易になる。また、搭載後における第1の半導体チップ101と第2の半導体チップ108との接合部の接続信頼性の確保が容易となる。
(第1の実施形態の第4変形例)
また、図8に示すように、第1の半導体チップ101の裏面にも再配線層117が施されていてもよい。再配線層117は、第1の半導体チップ101の裏面の貫通電極部からCu配線で再配線するものである。再配線の端部上に第2の外部電極118が形成され、第2の外部電極118が第2の半導体チップ108の外部電極と接合されている。Cu配線上ではポリイミドやソルダーレジスト等の保護用絶縁膜が形成されていても良い。
また、図8に示すように、第1の半導体チップ101の裏面にも再配線層117が施されていてもよい。再配線層117は、第1の半導体チップ101の裏面の貫通電極部からCu配線で再配線するものである。再配線の端部上に第2の外部電極118が形成され、第2の外部電極118が第2の半導体チップ108の外部電極と接合されている。Cu配線上ではポリイミドやソルダーレジスト等の保護用絶縁膜が形成されていても良い。
このような構成とすることで、第2の半導体チップ108の外部電極のピッチを変更することなく、第1の半導体チップ101の第2の外部電極118と第2の半導体チップ108の外部電極とを容易に接合することができる。
(第1の実施形態の第5変形例)
また、図9に示すように、例えば、第1の外部電極114のピッチが150μm以上の場合には、その半導体装置を実装する基板としては、例えばサブトラクト法のような低コストプロセスで製造される比較的安価な基板、また、表面処理に電解めっきが施された基板を配線基板119として用いることができる。配線基板119は、表面と裏面をつなぐ電気配線を有する。表面では、第1の外部電極114が電気配線と接続され、裏面では、電気配線と接続された外部接続電極を有する。外部接続電極の間の最小ピッチが300μm以上である。その際には、線膨張係数が低い基板、例えばα=3~15ppm/℃の基板を用いればよい。
また、図9に示すように、例えば、第1の外部電極114のピッチが150μm以上の場合には、その半導体装置を実装する基板としては、例えばサブトラクト法のような低コストプロセスで製造される比較的安価な基板、また、表面処理に電解めっきが施された基板を配線基板119として用いることができる。配線基板119は、表面と裏面をつなぐ電気配線を有する。表面では、第1の外部電極114が電気配線と接続され、裏面では、電気配線と接続された外部接続電極を有する。外部接続電極の間の最小ピッチが300μm以上である。その際には、線膨張係数が低い基板、例えばα=3~15ppm/℃の基板を用いればよい。
また、配線基板119の厚みを、第1の半導体チップ101の厚さを50μm、第2の半導体チップ108の厚さを250μmの厚みの合計である0.3mmより薄くしても構わない。また、配線基板119の厚みを、第1の半導体チップ101の厚さを50μm、第2の半導体チップ108の厚さを150μmの厚みの合計である0.2mmより薄くしても構わない。
このような構成とすることで、第1の積層体110としての総厚が薄く、配線基板119および完成品全体の反りが少ない半導体装置を提供することができる。また、第1の積層体110としてのチップ総厚が配線基板119厚に比べて厚くなり、剛性を保つことができる。そのため、配線基板119の反りに追従することなく、シリコン貫通電極105や第1の外部電極114の接合部の接合品質を保つことができる。
これまで、第2の半導体チップ108を単層で説明してきたが、第2の半導体チップは、半導体チップが複数層積層されているものでも構わない。その場合は、第2の半導体チップの裏面とは、最上層の半導体チップの裏面を表す。また、第2の半導体チップの主面とは、最下層の半導体チップの主面を表す。
また、第1の半導体チップはロジック回路が搭載されたロジックチップであってもよい。
(第2の実施形態:半導体装置の製造方法1)
図10~図19は、本実施形態に係る第1の半導体装置の製造方法を示す工程断面図である。
図10~図19は、本実施形態に係る第1の半導体装置の製造方法を示す工程断面図である。
まず、図10に示すように、例えばシリコンからなる第1のシリコン基板201を準備する。第1のシリコン基板201の表面側には、例えばトランジスタ等の素子(図示せず)と、配線層が設けられている。配線層は、トランジスタ等の素子と電気的に接続される配線および当該素子を覆う層間絶縁膜を有する。また、第1のシリコン基板201には、配線層の一部と接続された、例えば、直径5μm、深さ50μmのシリコン貫通電極202が形成されている。第1のシリコン基板201の裏面側は、シリコンの研磨により、例えば、厚さ50μm以下に薄化されている。第1のシリコン基板201の裏面には、シリコン貫通電極202の底部の導電面が露出している。第1のシリコン基板201の裏面のうち、シリコン貫通電極202の底部の導電面以外は、絶縁膜203で被覆され、絶縁性が保持されている。絶縁膜203は、例えば、厚みが100nmで、シリコン窒化膜を材料とする。このように、第1のシリコン基板201の厚みを例えば50μmと薄化することで、シリコン貫通電極202を形成するシリコン貫通ビアの開口の径を例えば、5μmと微細化できる。これは、アスペクト比10を越えるシリコン貫通ビアを形成することが、加工技術的に困難であるためである。微細化することで、第1の半導体チップに占めるシリコン貫通電極202の領域を小さくすることが可能である。このことにより、第1の半導体チップのチップ面積の増加を抑えることができ、チップコストを低減できる。
次に、図11に示すように、シリコン貫通電極202が露出した底部の導電面に、直接または再配線を介して接続した第1の電極204を形成する。第1の電極204は、第1のシリコン基板201上に形成される。第1のシリコン基板201は、後の工程で分割されて複数の第1の半導体チップ209となり、第1の半導体チップ209それぞれは、第1の電極204を有する。第1の電極204は、以降の工程で積層される第2の半導体チップ212の第2の電極208と接続される。
例えば、第2の半導体チップ212がWide I/O DRAMの場合、第1の電極204は、チップ中央に配置され、標準インターフェースに準拠した配列となる。第1の電極204は、例えば、高さ10μm、直径10μm、ピッチ20μmで形成される。
次に、図12に示すように、第1のシリコン基板201をダイシングで個片化し、複数の第1の半導体チップ209とする。
次に、図13に示すように、例えばシリコンからなる第2のシリコン基板206を準備する。第2のシリコン基板206の表面側には、一部図示を省略するが、例えばトランジスタ等の素子と、配線層を有する。配線層は、トランジスタ等の素子と電気的に接続する配線および、当該素子を覆う層間絶縁膜を有する。これらによって第2の半導体チップ212が形成されている。なお、第2の半導体チップ212上には第2の電極208が形成されている。
次に、図14に示すように、第1の電極204と第2の電極208とが接続されるように、複数の第1の半導体チップ209を第2のシリコン基板206上にチップ-to-ウエハで貼り合わせる。この際、互いに対向する第1の半導体チップ209と第2の半導体チップ212との間に形成される空隙には、例えば、接着剤210を充填して空隙を埋め込む。
次に、図15に示すように、互いに接続された第1の半導体チップ209と第2の半導体チップ212とを一対として、第2のシリコン基板206をダイシングで個片化し、第1の積層体211を形成する。このように、薄化された第1の半導体チップ209と厚さが厚い第2の半導体チップ212を積層することで、第2の半導体チップ212が第1の半導体チップ209の支持体としての役割を果たす。これにより、パッケージにより発生する応力が第1の半導体チップ209に及ぼす影響を低減することができる。
次に、図16に示すように、第1の積層体211における第1の半導体チップ209の配線層側を、接着層213が形成された支持基板214上に所望の間隔で貼り付ける。この貼り付ける間隔によって第1の積層体211のファンアウト領域の面積を設定することができる。
次に、図17に示すように、第1の積層体211を貼り付けた支持基板214ごと第1の樹脂215でモールドする。
次に、図18Aに示すように、複数の第1の積層体211を含む第1の樹脂215を支持基板214から剥離し、複数の第1の積層体211からなる第1の再構成ウエハ216を形成する。その後、図18Bに示すように、第1の積層体211の配線層上から第1の積層体211の周辺の第1の樹脂215上にかけて、この配線層と接続した第1の再配線層217を形成する。さらに、第1の再配線層217に接続した第1の外部電極218を形成する。
次に、図19に示すように、第1の再構成ウエハ216を個々の第1の積層体211ごとに個片化する。
本実施形態では、個片化した第1の半導体チップ209を第2のシリコン基板206にチップ-to-ウエハで積層する方法について記載したが、これに限られるものではない。まず、第2のシリコン基板206を予め個片化して複数の第2の半導体チップ212を形成する。次に、個々の第1の半導体チップ209と個々の第2の半導体チップ212とをチップ-to-チップで積層することも可能である。チップ-to-チップで積層する場合は、第2のシリコン基板206のサイズによる製造装置の限定がないため、製造コストを低減することが可能となる。チップ-to-ウエハでは基板サイズに合せた製造装置が必要となるが、積層工程のスループットはチップ-to-チップに比べて高くなる。
(第3の実施形態:半導体装置の製造方法2)
図10~図14および図20、図21は、本実施形態に係る第2の半導体装置の製造方法を示す工程断面図である。図10~図14については第2の実施形態と同様の製造方法であるため、ここでの説明は省略する。
図10~図14および図20、図21は、本実施形態に係る第2の半導体装置の製造方法を示す工程断面図である。図10~図14については第2の実施形態と同様の製造方法であるため、ここでの説明は省略する。
次に、第2の実施形態で説明した図14の製造工程に続いて、図20に示すように、チップ-to-ウエハで貼り合わされた第2のシリコン基板206ごと樹脂でモールドし、第2の再構成ウエハ219を形成する。その後、第2の再構成ウエハ219における第1の半導体チップ209の配線層側の第1の樹脂220を研削することで、第1の半導体チップ209の配線層を露出させる。第1の半導体チップ209の周囲に形成された樹脂拡張部分を含む第1の半導体チップ209の配線層上に、配線層と接続する第2の再配線層221を形成する。さらに、第2の再配線層221に接続した第3の外部電極222を形成する。薄化された第1の半導体チップ209と厚さが厚い第2の半導体チップ212を積層することで、第2の半導体チップ212が第1の半導体チップ209の支持体としての役割を果たす。これにより、パッケージにより発生する応力が第1の半導体チップ209に及ぼす影響を低減することが可能となる。
次に、図21に示すように、第2の再構成ウエハ219をダイシングで個片化して、第2の積層体223を形成する。ここで、第3の外部電極222は、第2の積層体223の外部接続端子であり、信号線、電源ライン、または接地ラインに接続されている。第2の積層体223における第1の半導体チップ209の主面とその周囲に形成された第2の再配線層221を含む第1の樹脂220の表面とでファンアウト領域を形成している。
ファンアウト領域内で第2の積層体223の外部接続端子である第3の外部電極222のレイアウトを最適化することにより、IRドロップと伝送速度を最適化することが可能となる。
本実施形態では、樹脂拡張領域を含むファンアウト領域は、第2のシリコン基板206に形成されている第2の半導体チップ212のサイズ以下に限定される。しかし、樹脂の際に、第2のシリコン基板206を樹脂の支持基板として使用するため製造コストの低減が可能である。
以上に説明したように、本発明に係る半導体装置およびその製造方法は、チップ・オン・チップのチップ積層パッケージにおいて、シリコン貫通電極により上下チップ間の信号の高速伝送を可能とする。また、下側チップに樹脂拡張領域を形成して外部出力端子をファンアウト構造とする。これにより、上側チップと下側チップの両チップから外部へ引き出される配線のうち、配線遅延やIRドロップの影響を受けやすい配線を最短距離に配置でき、配線長を短くするレイアウトが可能となる。このため、特に、高速信号処理が必要な集積回路素子等において有用である。
101 第1の半導体チップ
102 配線
103 層間絶縁膜
104 配線層
105 シリコン貫通電極
106 絶縁膜
107 第1の電極
108 第2の半導体チップ
109 第2の電極
110 第1の積層体
111 接着剤
112 第1の樹脂
113 再配線層
114 第1の外部電極
116 第2の樹脂
117 再配線層
118 第2の外部電極
119 配線基板
201 第1のシリコン基板
202 シリコン貫通電極
203 絶縁膜
204 第1の電極
206 第2のシリコン基板
208 第2の電極
209 第1の半導体チップ
210 接着剤
211 第1の積層体
212 第2の半導体チップ
213 接着層
214 支持基板
215 第1の樹脂
216 第1の再構成ウエハ
217 第1の再配線層
218 第1の外部電極
219 第2の再構成ウエハ
220 第1の樹脂
221 第2の再配線層
222 第3の外部電極
223 第2の積層体
301 再配線
102 配線
103 層間絶縁膜
104 配線層
105 シリコン貫通電極
106 絶縁膜
107 第1の電極
108 第2の半導体チップ
109 第2の電極
110 第1の積層体
111 接着剤
112 第1の樹脂
113 再配線層
114 第1の外部電極
116 第2の樹脂
117 再配線層
118 第2の外部電極
119 配線基板
201 第1のシリコン基板
202 シリコン貫通電極
203 絶縁膜
204 第1の電極
206 第2のシリコン基板
208 第2の電極
209 第1の半導体チップ
210 接着剤
211 第1の積層体
212 第2の半導体チップ
213 接着層
214 支持基板
215 第1の樹脂
216 第1の再構成ウエハ
217 第1の再配線層
218 第1の外部電極
219 第2の再構成ウエハ
220 第1の樹脂
221 第2の再配線層
222 第3の外部電極
223 第2の積層体
301 再配線
Claims (22)
- 素子が形成された主面と、前記主面に対向する裏面と、前記主面と前記裏面との間を貫通する貫通電極とを有する第1の半導体チップと、
素子が形成された主面と、前記主面に対向する裏面とを有する第2の半導体チップとを備え、
前記第1の半導体チップと前記第2の半導体チップとは、前記第1の半導体チップの裏面側と前記第2の半導体チップの主面側が互いに対向するように接合部を介して積層されており、
前記第1の半導体チップの側面の少なくとも一部は第1の樹脂で覆われており、
前記第1の半導体チップの主面と前記第1の樹脂の表面とで形成される平面上に配線層が形成され、
前記第2の半導体チップの主面内にある電極の少なくとも一部は、前記第1の半導体チップを貫通する前記貫通電極を介して、前記配線層上に形成された第1の外部電極の少なくとも一部に電気的に接続されている半導体装置。 - 前記第1の半導体チップの主面の面積は、前記第2の半導体チップの主面の面積と異なる請求項1に記載の半導体装置。
- 前記第1の半導体チップの主面の面積は、前記第2の半導体チップの主面の面積よりも小さい請求項1に記載の半導体装置。
- 前記第1の半導体チップと前記第2の半導体チップとは厚さが異なる請求項1に記載の半導体装置。
- 前記第1の半導体チップは前記第2の半導体チップよりも薄い請求項1に記載の半導体装置。
- 前記第1の外部電極は、前記配線層における前記第1の半導体チップの主面上および前記第1の樹脂の表面上のいずれの領域にも配置されている請求項1に記載の半導体装置。
- 前記第1の外部電極は、前記配線層における前記第1の樹脂の表面上のみに配置されている請求項1に記載の半導体装置。
- 前記第1の半導体チップと前記第2の半導体チップとの接合部は、前記第1の外部電極のうちで最も内側に配置された第1の外部電極よりも更に内側に配置されている請求項1に記載の半導体装置。
- 前記貫通電極は、前記第1の外部電極のうちで最も内側に配置された第1の外部電極よりも更に内側に配置されている請求項1に記載の半導体装置。
- 前記第1の半導体チップと前記第2の半導体チップとの接合部の接合ピッチと前記貫通電極の電極間ピッチとは同じである請求項1に記載の半導体装置。
- 前記第1の樹脂は、更に、前記第1の半導体チップの裏面の一部および前記第2の半導体チップの周囲を覆うように形成されている請求項1に記載の半導体装置。
- 前記第1の樹脂は、前記第1の半導体チップの裏面の一部および前記第2の半導体チップの主面を覆い、前記第2の半導体チップの裏面もしくは側面の少なくとも一部を露出するように形成されている請求項1に記載の半導体装置。
- 前記第1のチップの向かい合う2つの側面は、前記第1の樹脂から露出されている請求項1に記載の半導体装置。
- 前記第1の半導体チップと前記第2の半導体チップとの接合部の周辺領域を覆う第2の樹脂をさらに備える請求項1に記載の半導体装置。
- 前記第1の半導体チップの裏面に再配線層が形成されている請求項1に記載の半導体装置。
- 前記第1の外部電極の間の最小ピッチが150μm以上である請求項1に記載の半導体装置。
- 表裏面をつなぐ電気配線を有し、
表面側において、前記第1の外部電極が前記電気配線に接続され、
裏面側において、外部接続電極を有する配線基板をさらに有し、
前記外部接続電極の間の最小ピッチが300μm以上である請求項1に記載の半導体装置。 - 前記第2の半導体チップが複数層積層して形成されている請求項1に記載の半導体装置。
- 積層された前記第2の半導体チップのうち、最上層に形成された前記第2の半導体チップの裏面側が前記第1の樹脂から露出している請求項18に記載の半導体装置。
- 前記第1の半導体チップは素子領域にロジック回路が搭載されたロジックチップであり、前記第2の半導体チップは素子領域にメモリ回路が搭載されたメモリチップである請求項1に記載の半導体装置。
- 第1の半導体基板の主面上に素子領域を形成するとともに、主面側から裏面側に前記第1の半導体基板を貫通する貫通電極を形成する工程(a)と、
前記第1の半導体基板の裏面側に露出した前記貫通電極の端部と電気的に接続された第1の電極を形成する工程(b)と、
前記第1の半導体基板を切断して個片化し、第1の半導体チップとする工程(c)と、
第2の半導体基板の主面上に素子領域を形成する工程(d)と、
前記第1の半導体チップの裏面側に形成された前記第1の電極と、前記第2の半導体基板の主面側の前記素子領域に形成された第2の電極とを接合して第1の積層体を形成する工程(e)と、
前記第1の積層体における前記第2の半導体基板を切断して個片化し、第2の積層体とする工程(f)と、
前記第2の積層体における前記第1の半導体チップの主面側を、支持基板上に貼り合わせる工程(g)と、
前記支持基板上に貼り合わせた前記第2の積層体の周囲を、樹脂を用いてモールドする工程(h)と、
前記第2の積層体をその周囲の前記樹脂とともに前記支持基板から剥がす工程(i)と、
前記第2の積層体における前記第1の半導体チップの主面と前記樹脂の表面とで形成される平面上に、配線層と前記配線層に接続された外部電極とを形成する工程(j)とを備える半導体装置の製造方法。 - 第1の半導体基板の主面上に素子領域を形成するとともに、主面側から裏面側に前記第1の半導体基板を貫通する貫通電極を形成する工程(a)と、
前記第1の半導体基板の裏面側に露出した前記貫通電極の端部と電気的に接続された第1の電極を形成する工程(b)と、
前記第1の半導体基板を切断して個片化し、第1の半導体チップとする工程(c)と、
第2の半導体基板の主面上に素子領域を形成する工程(d)と、
前記第1の半導体チップの裏面側に形成された前記第1の電極と、前記第2の半導体基板の主面側の前記素子領域に形成された第2の電極とを接合して第1の積層体を形成する工程(e)と、
前記第1の積層体の周囲を、樹脂を用いてモールドする工程(k)と、
前記樹脂の上部を除去して、前記第1の積層体における前記第1の半導体チップの主面を露出するとともに、前記第1の半導体チップの主面と前記樹脂の表面とで平面を形成する工程(l)と、
前記第1の積層体における前記第1の半導体チップの主面と前記樹脂の表面とで形成される平面上に、配線層と前記配線層に接続された外部電極とを形成する工程(m)と、
前記第1の積層体における前記第2の半導体基板を切断して個片化し、第2の積層体とする工程(n)とを備える半導体装置の製造方法。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2013557394A JP6142800B2 (ja) | 2012-02-09 | 2013-01-11 | 半導体装置及びその製造方法 |
US14/332,394 US9917066B2 (en) | 2012-02-09 | 2014-07-16 | Semiconductor device having stacked chips, a re-distribution layer, and penetration electrodes |
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2012025777 | 2012-02-09 | ||
JP2012-025777 | 2012-02-09 |
Related Child Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
US14/332,394 Continuation US9917066B2 (en) | 2012-02-09 | 2014-07-16 | Semiconductor device having stacked chips, a re-distribution layer, and penetration electrodes |
Publications (1)
Publication Number | Publication Date |
---|---|
WO2013118426A1 true WO2013118426A1 (ja) | 2013-08-15 |
Family
ID=48947208
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
PCT/JP2013/000071 WO2013118426A1 (ja) | 2012-02-09 | 2013-01-11 | 半導体装置及びその製造方法 |
Country Status (3)
Country | Link |
---|---|
US (1) | US9917066B2 (ja) |
JP (1) | JP6142800B2 (ja) |
WO (1) | WO2013118426A1 (ja) |
Families Citing this family (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN105428327B (zh) * | 2014-08-28 | 2018-03-23 | 联华电子股份有限公司 | 扇出型晶片级封装结构 |
US11495574B2 (en) | 2019-08-16 | 2022-11-08 | Samsung Electronics Co., Ltd. | Semiconductor package |
CN113725095B (zh) * | 2020-03-27 | 2024-05-24 | 矽磐微电子(重庆)有限公司 | 半导体封装方法及半导体封装结构 |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2002118198A (ja) * | 2000-10-10 | 2002-04-19 | Toshiba Corp | 半導体装置 |
JP2004140037A (ja) * | 2002-10-15 | 2004-05-13 | Oki Electric Ind Co Ltd | 半導体装置、及びその製造方法 |
JP2005093943A (ja) * | 2003-09-19 | 2005-04-07 | Casio Comput Co Ltd | 半導体装置 |
JP2007180529A (ja) * | 2005-12-02 | 2007-07-12 | Nec Electronics Corp | 半導体装置およびその製造方法 |
WO2011086611A1 (ja) * | 2010-01-14 | 2011-07-21 | パナソニック株式会社 | 半導体装置及びその製造方法 |
Family Cites Families (13)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6617682B1 (en) * | 2000-09-28 | 2003-09-09 | Intel Corporation | Structure for reducing die corner and edge stresses in microelectronic packages |
JP2006080145A (ja) | 2004-09-07 | 2006-03-23 | Nec Electronics Corp | チップオンチップ型半導体集積回路装置 |
US20070126085A1 (en) | 2005-12-02 | 2007-06-07 | Nec Electronics Corporation | Semiconductor device and method of manufacturing the same |
JP2008283127A (ja) * | 2007-05-14 | 2008-11-20 | Cmk Corp | 半導体装置とその製造方法 |
US8237259B2 (en) * | 2007-06-13 | 2012-08-07 | Infineon Technologies Ag | Embedded chip package |
TWI332790B (en) * | 2007-06-13 | 2010-11-01 | Ind Tech Res Inst | Image sensor module with a three-dimensional dies-stacking structure |
US8253230B2 (en) * | 2008-05-15 | 2012-08-28 | Micron Technology, Inc. | Disabling electrical connections using pass-through 3D interconnects and associated systems and methods |
US8803332B2 (en) * | 2009-09-11 | 2014-08-12 | Taiwan Semiconductor Manufacturing Company, Ltd. | Delamination resistance of stacked dies in die saw |
US9735113B2 (en) * | 2010-05-24 | 2017-08-15 | STATS ChipPAC Pte. Ltd. | Semiconductor device and method of forming ultra thin multi-die face-to-face WLCSP |
US9087701B2 (en) * | 2011-04-30 | 2015-07-21 | Stats Chippac, Ltd. | Semiconductor device and method of embedding TSV semiconductor die within substrate for vertical interconnect in POP |
US8916481B2 (en) * | 2011-11-02 | 2014-12-23 | Stmicroelectronics Pte Ltd. | Embedded wafer level package for 3D and package-on-package applications, and method of manufacture |
US9209156B2 (en) * | 2012-09-28 | 2015-12-08 | Taiwan Semiconductor Manufacturing Co., Ltd. | Three dimensional integrated circuits stacking approach |
US20150187608A1 (en) * | 2013-12-26 | 2015-07-02 | Sanka Ganesan | Die package architecture with embedded die and simplified redistribution layer |
-
2013
- 2013-01-11 JP JP2013557394A patent/JP6142800B2/ja active Active
- 2013-01-11 WO PCT/JP2013/000071 patent/WO2013118426A1/ja active Application Filing
-
2014
- 2014-07-16 US US14/332,394 patent/US9917066B2/en active Active
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2002118198A (ja) * | 2000-10-10 | 2002-04-19 | Toshiba Corp | 半導体装置 |
JP2004140037A (ja) * | 2002-10-15 | 2004-05-13 | Oki Electric Ind Co Ltd | 半導体装置、及びその製造方法 |
JP2005093943A (ja) * | 2003-09-19 | 2005-04-07 | Casio Comput Co Ltd | 半導体装置 |
JP2007180529A (ja) * | 2005-12-02 | 2007-07-12 | Nec Electronics Corp | 半導体装置およびその製造方法 |
WO2011086611A1 (ja) * | 2010-01-14 | 2011-07-21 | パナソニック株式会社 | 半導体装置及びその製造方法 |
Also Published As
Publication number | Publication date |
---|---|
JP6142800B2 (ja) | 2017-06-07 |
JPWO2013118426A1 (ja) | 2015-05-11 |
US9917066B2 (en) | 2018-03-13 |
US20140327157A1 (en) | 2014-11-06 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US11037910B2 (en) | Semiconductor device having laterally offset stacked semiconductor dies | |
TWI621228B (zh) | 半導體封裝及用於形成該半導體封裝的方法 | |
US9396998B2 (en) | Semiconductor device having fan-in and fan-out redistribution layers | |
TWI441285B (zh) | 用於封裝裝置之凹陷的半導體基底及其方法 | |
JP6342120B2 (ja) | 超薄埋設ダイモジュール及びその製造方法 | |
US8258007B2 (en) | Package process | |
US20150262989A1 (en) | Semiconductor device and manufacturing method thereof | |
US20130277855A1 (en) | High density 3d package | |
KR20180071138A (ko) | 칩들 사이에 열 전달 블록을 배치한 반도체 패키지 및 제조 방법 | |
WO2010035376A1 (ja) | 半導体装置の製造方法 | |
JP2006210745A (ja) | 半導体装置及びその製造方法 | |
JP2005340389A (ja) | 半導体装置及びその製造方法 | |
TWI616979B (zh) | 半導體裝置及其製造方法 | |
JP5358089B2 (ja) | 半導体装置 | |
JP5027823B2 (ja) | 三次元半導体集積回路装置及びその製造方法 | |
JP6871512B2 (ja) | 半導体装置及びその製造方法 | |
JP6142800B2 (ja) | 半導体装置及びその製造方法 | |
KR20210072181A (ko) | 반도체 패키지 및 그의 제조 방법 | |
CN110854093A (zh) | 一种三维叠层封装结构及其制造方法 | |
JP6496389B2 (ja) | 半導体装置及びその製造方法 | |
US8975745B2 (en) | Packaged microelectronic devices recessed in support member cavities, and associated methods | |
CN114203562A (zh) | 多层堆叠高宽带存储器封装方法及封装结构 | |
JP4090348B2 (ja) | 部品内蔵モジュール | |
KR100851108B1 (ko) | 웨이퍼 레벨 시스템 인 패키지 및 그 제조 방법 | |
JP2023141098A (ja) | 半導体装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
121 | Ep: the epo has been informed by wipo that ep was designated in this application |
Ref document number: 13747283 Country of ref document: EP Kind code of ref document: A1 |
|
ENP | Entry into the national phase |
Ref document number: 2013557394 Country of ref document: JP Kind code of ref document: A |
|
NENP | Non-entry into the national phase |
Ref country code: DE |
|
122 | Ep: pct application non-entry in european phase |
Ref document number: 13747283 Country of ref document: EP Kind code of ref document: A1 |