WO2012073572A1 - 半導体装置、および、半導体装置の製造方法 - Google Patents

半導体装置、および、半導体装置の製造方法 Download PDF

Info

Publication number
WO2012073572A1
WO2012073572A1 PCT/JP2011/070472 JP2011070472W WO2012073572A1 WO 2012073572 A1 WO2012073572 A1 WO 2012073572A1 JP 2011070472 W JP2011070472 W JP 2011070472W WO 2012073572 A1 WO2012073572 A1 WO 2012073572A1
Authority
WO
WIPO (PCT)
Prior art keywords
wire
semiconductor device
electronic component
bonding
external connection
Prior art date
Application number
PCT/JP2011/070472
Other languages
English (en)
French (fr)
Inventor
一永 大西
喜和 高宮
孝章 船越
悦宏 小平
Original Assignee
富士電機株式会社
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 富士電機株式会社 filed Critical 富士電機株式会社
Priority to JP2012546718A priority Critical patent/JP5776701B2/ja
Priority to EP11844936.2A priority patent/EP2546869A4/en
Priority to CN2011800187629A priority patent/CN102859671A/zh
Priority to US13/638,955 priority patent/US8664765B2/en
Publication of WO2012073572A1 publication Critical patent/WO2012073572A1/ja

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L24/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L24/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/34Arrangements for cooling, heating, ventilating or temperature compensation ; Temperature sensing arrangements
    • H01L23/36Selection of materials, or shaping, to facilitate cooling or heating, e.g. heatsinks
    • H01L23/373Cooling facilitated by selection of materials for the device or materials for thermal expansion adaptation, e.g. carbon
    • H01L23/3735Laminates or multilayers, e.g. direct bond copper ceramic substrates
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/498Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
    • H01L23/49811Additional leads joined to the metallisation on the insulating substrate, e.g. pins, bumps, wires, flat leads
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/498Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
    • H01L23/49838Geometry or layout
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/42Wire connectors; Manufacturing methods related thereto
    • H01L24/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L24/49Structure, shape, material or disposition of the wire connectors after the connecting process of a plurality of wire connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/03Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
    • H01L25/04Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
    • H01L25/07Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L29/00
    • H01L25/072Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L29/00 the devices being arranged next to each other
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/2612Auxiliary members for layer connectors, e.g. spacers
    • H01L2224/26152Auxiliary members for layer connectors, e.g. spacers being formed on an item to be connected not being a semiconductor or solid-state body
    • H01L2224/26175Flow barriers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/28Structure, shape, material or disposition of the layer connectors prior to the connecting process
    • H01L2224/29Structure, shape, material or disposition of the layer connectors prior to the connecting process of an individual layer connector
    • H01L2224/29001Core members of the layer connector
    • H01L2224/29099Material
    • H01L2224/291Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L2224/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • H01L2224/321Disposition
    • H01L2224/32151Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/32221Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/32225Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/44Structure, shape, material or disposition of the wire connectors prior to the connecting process
    • H01L2224/45Structure, shape, material or disposition of the wire connectors prior to the connecting process of an individual wire connector
    • H01L2224/45001Core members of the connector
    • H01L2224/4501Shape
    • H01L2224/45012Cross-sectional shape
    • H01L2224/45015Cross-sectional shape being circular
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/44Structure, shape, material or disposition of the wire connectors prior to the connecting process
    • H01L2224/45Structure, shape, material or disposition of the wire connectors prior to the connecting process of an individual wire connector
    • H01L2224/45001Core members of the connector
    • H01L2224/45099Material
    • H01L2224/451Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof
    • H01L2224/45117Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof the principal constituent melting at a temperature of greater than or equal to 400°C and less than 950°C
    • H01L2224/45124Aluminium (Al) as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/44Structure, shape, material or disposition of the wire connectors prior to the connecting process
    • H01L2224/45Structure, shape, material or disposition of the wire connectors prior to the connecting process of an individual wire connector
    • H01L2224/45001Core members of the connector
    • H01L2224/45099Material
    • H01L2224/451Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof
    • H01L2224/45138Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/45144Gold (Au) as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/44Structure, shape, material or disposition of the wire connectors prior to the connecting process
    • H01L2224/45Structure, shape, material or disposition of the wire connectors prior to the connecting process of an individual wire connector
    • H01L2224/45001Core members of the connector
    • H01L2224/45099Material
    • H01L2224/451Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof
    • H01L2224/45138Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/45147Copper (Cu) as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/4805Shape
    • H01L2224/4809Loop shape
    • H01L2224/48091Arched
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/481Disposition
    • H01L2224/48135Connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip
    • H01L2224/48137Connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip the bodies being arranged next to each other, e.g. on a common substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/481Disposition
    • H01L2224/48151Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/48221Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/48225Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • H01L2224/48227Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation connecting the wire to a bond pad of the item
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/485Material
    • H01L2224/48505Material at the bonding interface
    • H01L2224/48599Principal constituent of the connecting portion of the wire connector being Gold (Au)
    • H01L2224/486Principal constituent of the connecting portion of the wire connector being Gold (Au) with a principal constituent of the bonding area being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof
    • H01L2224/48638Principal constituent of the connecting portion of the wire connector being Gold (Au) with a principal constituent of the bonding area being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/48647Copper (Cu) as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/485Material
    • H01L2224/48505Material at the bonding interface
    • H01L2224/48699Principal constituent of the connecting portion of the wire connector being Aluminium (Al)
    • H01L2224/487Principal constituent of the connecting portion of the wire connector being Aluminium (Al) with a principal constituent of the bonding area being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof
    • H01L2224/48738Principal constituent of the connecting portion of the wire connector being Aluminium (Al) with a principal constituent of the bonding area being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/48747Copper (Cu) as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/485Material
    • H01L2224/48505Material at the bonding interface
    • H01L2224/48799Principal constituent of the connecting portion of the wire connector being Copper (Cu)
    • H01L2224/488Principal constituent of the connecting portion of the wire connector being Copper (Cu) with a principal constituent of the bonding area being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof
    • H01L2224/48838Principal constituent of the connecting portion of the wire connector being Copper (Cu) with a principal constituent of the bonding area being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/48847Copper (Cu) as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/49Structure, shape, material or disposition of the wire connectors after the connecting process of a plurality of wire connectors
    • H01L2224/491Disposition
    • H01L2224/4911Disposition the connectors being bonded to at least one common bonding area, e.g. daisy chain
    • H01L2224/49111Disposition the connectors being bonded to at least one common bonding area, e.g. daisy chain the connectors connecting two common bonding areas, e.g. Litz or braid wires
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/49Structure, shape, material or disposition of the wire connectors after the connecting process of a plurality of wire connectors
    • H01L2224/491Disposition
    • H01L2224/4911Disposition the connectors being bonded to at least one common bonding area, e.g. daisy chain
    • H01L2224/49113Disposition the connectors being bonded to at least one common bonding area, e.g. daisy chain the connectors connecting different bonding areas on the semiconductor or solid-state body to a common bonding area outside the body, e.g. converging wires
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/49Structure, shape, material or disposition of the wire connectors after the connecting process of a plurality of wire connectors
    • H01L2224/491Disposition
    • H01L2224/4912Layout
    • H01L2224/49175Parallel arrangements
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/732Location after the connecting process
    • H01L2224/73251Location after the connecting process on different surfaces
    • H01L2224/73265Layer and wire connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/83Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
    • H01L2224/83009Pre-treatment of the layer connector or the bonding area
    • H01L2224/83051Forming additional members, e.g. dam structures
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/83Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
    • H01L2224/8338Bonding interfaces outside the semiconductor or solid-state body
    • H01L2224/83399Material
    • H01L2224/834Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/83438Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/83447Copper [Cu] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/85Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a wire connector
    • H01L2224/8538Bonding interfaces outside the semiconductor or solid-state body
    • H01L2224/85399Material
    • H01L2224/854Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof
    • H01L2224/85438Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/85447Copper (Cu) as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/91Methods for connecting semiconductor or solid state bodies including different methods provided for in two or more of groups H01L2224/80 - H01L2224/90
    • H01L2224/92Specific sequence of method steps
    • H01L2224/922Connecting different surfaces of the semiconductor or solid-state body with connectors of different types
    • H01L2224/9222Sequential connecting processes
    • H01L2224/92242Sequential connecting processes the first connecting process involving a layer connector
    • H01L2224/92247Sequential connecting processes the first connecting process involving a layer connector the second connecting process involving a wire connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L24/28Structure, shape, material or disposition of the layer connectors prior to the connecting process
    • H01L24/29Structure, shape, material or disposition of the layer connectors prior to the connecting process of an individual layer connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/42Wire connectors; Manufacturing methods related thereto
    • H01L24/44Structure, shape, material or disposition of the wire connectors prior to the connecting process
    • H01L24/45Structure, shape, material or disposition of the wire connectors prior to the connecting process of an individual wire connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/42Wire connectors; Manufacturing methods related thereto
    • H01L24/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L24/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/73Means for bonding being of different types provided for in two or more of groups H01L24/10, H01L24/18, H01L24/26, H01L24/34, H01L24/42, H01L24/50, H01L24/63, H01L24/71
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L24/83Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L24/85Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a wire connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/91Methods for connecting semiconductor or solid state bodies including different methods provided for in two or more of groups H01L24/80 - H01L24/90
    • H01L24/92Specific sequence of method steps
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/0001Technical content checked by a classifier
    • H01L2924/00011Not relevant to the scope of the group, the symbol of which is combined with the symbol of this group
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01005Boron [B]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01006Carbon [C]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01013Aluminum [Al]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01014Silicon [Si]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01028Nickel [Ni]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01029Copper [Cu]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01033Arsenic [As]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01042Molybdenum [Mo]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01079Gold [Au]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/013Alloys
    • H01L2924/0132Binary Alloys
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/013Alloys
    • H01L2924/014Solder alloys
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/12Passive devices, e.g. 2 terminal devices
    • H01L2924/1203Rectifying Diode
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/13Discrete devices, e.g. 3 terminal devices
    • H01L2924/1304Transistor
    • H01L2924/1305Bipolar Junction Transistor [BJT]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/13Discrete devices, e.g. 3 terminal devices
    • H01L2924/1304Transistor
    • H01L2924/1305Bipolar Junction Transistor [BJT]
    • H01L2924/13055Insulated gate bipolar transistor [IGBT]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/151Die mounting substrate
    • H01L2924/156Material
    • H01L2924/15786Material with a principal constituent of the material being a non metallic, non metalloid inorganic material
    • H01L2924/15787Ceramics, e.g. crystalline carbides, nitrides or oxides
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/19Details of hybrid assemblies other than the semiconductor or other solid state devices to be connected
    • H01L2924/191Disposition
    • H01L2924/19101Disposition of discrete passive components
    • H01L2924/19107Disposition of discrete passive components off-chip wires
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/30Technical effects
    • H01L2924/301Electrical effects
    • H01L2924/30107Inductance
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/30Technical effects
    • H01L2924/35Mechanical effects
    • H01L2924/351Thermal stress
    • H01L2924/3512Cracking

Definitions

  • the present invention relates to a semiconductor device using a bonding material and a method for manufacturing the semiconductor device.
  • solder there is a semiconductor device in which electronic components are mounted on a metal layer formed on an insulating substrate via solder.
  • the solder flows toward the periphery, for example, spreads to the end of the metal layer, or mounted on the metal layer.
  • the electronic device may extend to a position where other electronic components are arranged.
  • the solder spreads to the end of the metal layer when heat is applied, the insulating substrate near the end of the metal layer may be subjected to a large stress and cracks may occur. Further, when the solder spreads to the position where other electronic components are arranged, there is a possibility of affecting the joining of the other electronic components.
  • an insulating film that repels the solder is formed on the metal layer around the position where the electronic component is mounted, It is conceivable to form slits in the metal layer.
  • a power semiconductor element is soldered onto a metal pattern placed on one main surface of a heat sink via an insulating layer, and the metal pattern is separated into a power semiconductor element formation region and a wiring relay region by a solder resist.
  • a power semiconductor device that is used (see, for example, Patent Document 1).
  • solder sealing region for soldering a sealing lid on the surface of the insulating material, and a metal layer is provided in a region inside or outside the solder sealing region,
  • a multichip module substrate in which a region without a band-shaped metal layer having a constant width is formed in a closed loop shape at a boundary portion with the metal layer (see, for example, Patent Document 2).
  • the method of forming an insulating film that repels solder on the metal layer around the position where the electronic component is mounted requires a new process for forming the insulating film, which may increase the manufacturing cost. There is. Further, in the temperature range exceeding 280 ° C. to 300 ° C., gas is generated due to thermal decomposition of organic matter, and (1) the resist is easily peeled off, making assembly difficult. (2) Impurity concentration in the atmosphere increases and assembly becomes difficult.
  • the inductance of the metal layer is reduced by the slit provided in the metal layer. This may change and affect the electrical characteristics of the semiconductor device. For this reason, a slit may not be formed in a metal layer.
  • an object is to provide a semiconductor device and a method for manufacturing the semiconductor device in which reliability is improved while manufacturing cost is suppressed.
  • the semiconductor device includes a substrate, an insulating substrate mounted on the substrate, a metal layer formed on the insulating substrate, an electronic component mounted on the metal layer via a bonding material, and repels the bonding material.
  • a wire member that includes a material and is formed on the metal layer and around the electronic component;
  • the method for manufacturing a semiconductor device includes a bonding material formed on an insulating substrate mounted on a substrate and on a metal layer including an electronic component mounting region, and around the electronic component mounting region.
  • FIG. 1 is a top view illustrating an example of a semiconductor device according to a first embodiment.
  • 1 is a cross-sectional view showing an example of a semiconductor device according to a first embodiment.
  • 1 is a partially enlarged view showing an example of a semiconductor device according to a first embodiment.
  • 1 is a partially enlarged view showing an example of a semiconductor device according to a first embodiment.
  • It is a figure which shows the apparatus of the reference example 1.
  • FIG. It is a figure which shows the apparatus of the reference example 2.
  • FIG. It is a figure which shows the test result in the reference example 2.
  • It is a figure which shows the apparatus of the reference example 3.
  • FIG. It is a figure which shows the test result in the reference example 3.
  • FIG. 1 is a top view showing an example of the semiconductor device according to the first embodiment.
  • FIG. 2 is a cross-sectional view showing an example of the semiconductor device according to the first embodiment.
  • FIG. 2 corresponds to a cross-sectional view taken along a dotted line AA in FIG.
  • the semiconductor device 100 has a substrate 110 having a front surface 111 and a back surface 112.
  • a metal plate is used for the substrate 110.
  • copper a copper alloy such as Cu—Mo (copper-molybdenum alloy), or AlSiC (aluminum silicon carbide) is used as the material of the substrate 110.
  • heat radiating fins are provided on the back surface 112 of the substrate 110.
  • Metal patterns 131 and 132 are formed on the surface 111 of the substrate 110 via bonding materials 121 and 122, respectively.
  • solder is used for the bonding materials 121 and 122.
  • the material of the metal patterns 131 and 132 for example, copper or aluminum is used. In the case of aluminum, processing such as Ni plating is performed so that soldering can be performed.
  • An insulating substrate 141 is formed on the metal pattern 131.
  • An insulating substrate 142 is formed on the metal pattern 132.
  • As the material of the insulating substrates 141 and 142 for example, aluminum nitride, silicon nitride, or ceramic mainly composed of alumina or the like is used.
  • metal patterns 151, 152, 153, and 154 are formed on the insulating substrate 141.
  • Metal patterns 155 and 156 are formed on the insulating substrate 142.
  • copper is used as the material of the metal patterns 151 to 156.
  • semiconductor elements 171, 172, 173, 174 and external connection terminals 181 are mounted via a bonding material 161.
  • the external connection terminal 181 is disposed between the semiconductor element 171 and the semiconductor element 173.
  • an external connection terminal 182 is mounted via a bonding material 162.
  • An external connection terminal 183 is mounted on the metal pattern 156 via a bonding material 162.
  • solder is used for the bonding materials 161 and 162 for example.
  • copper, brass, or phosphor bronze is used as the material for the external connection terminals 181 to 183.
  • an insulated gate bipolar transistor Insulated Gate Bipolar Transistor: IGBT
  • a free wheel diode Free Wheeling Diode: FWD
  • the semiconductor element 171 and the metal pattern 151 are electrically connected by a plurality of wiring bonding wires 191.
  • the semiconductor element 171 and the semiconductor element 172 are electrically connected by a plurality of wiring bonding wires 192.
  • the semiconductor element 172 and the metal pattern 153 are electrically connected by a wiring bonding wire 193.
  • the semiconductor element 173 and the metal pattern 151 are electrically connected by a plurality of wiring bonding wires 194.
  • the semiconductor element 173 and the semiconductor element 174 are electrically connected by a plurality of wiring bonding wires 195.
  • the semiconductor element 174 and the metal pattern 153 are electrically connected by a wiring bonding wire 196.
  • the metal pattern 154 and the metal pattern 156 are electrically connected by a bonding wire 197 for wiring.
  • the metal pattern 153 and the metal pattern 155 are electrically connected by a wiring bonding wire 198.
  • As materials for the wiring bonding wires 191 to 198 for example, aluminum, copper, or gold is used.
  • a wire member 201 is formed between the external connection terminal 181 and the semiconductor element 171
  • a wire member 202 is formed between the external connection terminal 181 and the semiconductor element 173. ing.
  • wire members 203 and 204 are formed on the metal pattern 155 between the external connection terminal 182 and the end of the metal pattern 155.
  • wire members 205 and 206 are formed between the external connection terminal 183 and the end portion of the metal pattern 156.
  • a material that repels the bonding material 161 is used for the wire members 201 and 202, and a material that repels the bonding material 162 is used for the wire members 203 to 206.
  • the repelling of the bonding material means that the reactivity with the bonding material is low. That is, a material with poor wettability with respect to the bonding material 161 is used for the wire members 201 and 202, and a material with poor wettability with respect to the bonding material 162 is used with the wire members 203 to 206.
  • the same material as the wiring bonding wires 191 to 198 is used for the wire members 201 to 206.
  • aluminum is used as the material of the wire members 201 to 206.
  • Aluminum has a property of repelling solder. That is, aluminum has poor wettability with respect to solder.
  • the wire members 201 to 206 are provided separately from the wiring bonding wires such as the wiring bonding wires 191 to 198. That is, the wire members 201 and 202 are not joined to the metal patterns 151, 153 to 156 other than the metal pattern 152, and the semiconductor elements 171 to 174. The wire members 203 and 204 are not joined to the metal patterns 151 to 154 and 156 other than the metal pattern 155 and the semiconductor elements 171 to 174. The wire members 205 and 206 are not joined to the metal patterns 151 to 155 other than the metal pattern 156 and the semiconductor elements 171 to 174.
  • FIG. 3 is a partially enlarged view showing an example of the semiconductor device according to the first embodiment.
  • FIG. 3A is a partial top view in which a region surrounded by a dotted line D1 in FIG. 1 is cut out.
  • FIG. 3B corresponds to a cross-sectional view taken along dotted line AA in FIG.
  • the shape of the metal pattern 155 is a rectangle, and has end portions 155a and 155b corresponding to long sides and end portions 155c and 155d corresponding to short sides.
  • the external connection terminal 182 includes a pedestal 182a and a protrusion 182b. The external connection terminal 182 is arranged so that the pedestal 182 a is positioned at the center of the metal pattern 155.
  • the bonding material 162 is formed so as to surround the external connection terminal 182.
  • the pedestal portion 182 a of the external connection terminal 182 is joined by a joining material 162.
  • the bonding material 162 and the end portions 155a to 155d of the metal pattern 155 are separated from each other by a predetermined interval.
  • the wire member 203 is disposed between the external connection terminal 182 and the end 155a of the metal pattern 155.
  • the wire member 203 has a plurality of wire portions 203a and a plurality of bonding portions 203b.
  • the plurality of bonding portions 203b are arranged in a line along the end portion 155a.
  • Each of the plurality of wire portions 203a extends along the end portion 155a.
  • the wire member 204 is located between the external connection terminal 182 and the end 155b of the metal pattern 155.
  • the wire member 204 has a plurality of wire portions 204a and a plurality of bonding portions 204b.
  • the plurality of bonding portions 204b are arranged in a line along the end portion 155b.
  • Each of the plurality of wire portions 204a extends along the end 155b.
  • the diameter of the wire portions 203a and 204a is, for example, 125 to 500 ⁇ m.
  • the intervals between the plurality of bonding portions 203b and 204b are each 6 mm or less, preferably 3 mm or less, for example.
  • the external connection terminal 183, the bonding material 162, and the wire members 205, 206 on the metal pattern 156 are the same as the external connection terminal 182, the bonding material 162, and the wire members 203, 204 on the metal pattern 155. It has the composition of.
  • FIG. 4 is a partially enlarged view showing an example of the semiconductor device according to the first embodiment.
  • FIG. 4A is a partial top view in which a region surrounded by a dotted line D2 in FIG. 1 is cut out.
  • FIG. 4B corresponds to a cross-sectional view taken along dotted line AA in FIG.
  • FIG. 4C corresponds to a cross-sectional view taken along dotted line BB in FIG.
  • the bonding material 161a is bonded to the semiconductor element 171 and the bonding material 161b is bonded to the external connection terminal 181.
  • the semiconductor element 171 and the external connection terminal 181 are arranged adjacent to each other.
  • the bonding material 161 a is filled between the metal pattern 152 and the semiconductor element 171. Further, the bonding material 161 a partially protrudes around the semiconductor element 171.
  • the external connection terminal 181 has a pedestal 181a and a protrusion 181b.
  • the bonding material 161 b is formed so as to surround the external connection terminal 181.
  • the base portion 181a of the external connection terminal 181 is joined by a joining material 161b.
  • the bonding material 161a and the bonding material 161b are spaced apart from each other by a predetermined distance.
  • the wire member 201 is disposed between the semiconductor element 171 and the external connection terminal 181.
  • the wire member 201 has a plurality of wire portions 201a and a plurality of bonding portions 201b.
  • the plurality of bonding portions 201b are arranged in a line in a direction perpendicular to the direction connecting the semiconductor element 171 and the external connection terminal 181.
  • Each of the plurality of wire portions 201 a extends in a direction perpendicular to the direction connecting the semiconductor element 171 and the external connection terminal 181.
  • the diameter of the wire portion 201a is, for example, 125 to 500 ⁇ m. Further, the interval between the plurality of bonding portions 201b is, for example, 6 mm or less, preferably 3 mm or less.
  • the wire member 202 is also formed in the same manner as the wire member 201 between the semiconductor element 173 and the external connection terminal 181. As described above, in the semiconductor device 100, the bonding material 162 is provided between the external connection terminal 182 and the ends 155a and 155b of the metal pattern 155 on the metal pattern 155 as shown in FIG. Wire members 203 and 204 that include a repellent material and are separate from the wiring bonding wires are formed.
  • the bonding material 162 spreads to the end portions 155a and 155b of the metal pattern 155, when heat is applied, a large stress is applied to the insulating substrate 142 near the end portions 155a and 155b of the metal pattern 155 to cause cracks. There is a possibility that. If a crack occurs in the insulating substrate 142, partial discharge may occur or the withstand voltage may decrease.
  • FIG. 5 is a diagram showing the apparatus of Reference Example 1.
  • FIG. 6 is a diagram illustrating the apparatus of Reference Example 2.
  • FIG. 5A is a top view showing the apparatus of Reference Example 1
  • FIG. 6B corresponds to a cross-sectional view taken along a dotted line AA in FIG. 6A.
  • the apparatus 300 includes a metal substrate 310 made of a copper alloy.
  • a copper foil 330 is formed on the metal substrate 310 via solder 320.
  • a ceramic substrate 340 is formed on the copper foil 330.
  • a copper foil 350 is formed on the ceramic substrate 340.
  • An external connection terminal 370 made of copper is mounted on the copper foil 350 via a solder 360.
  • the external connection terminal 370 is disposed close to the end portion 351 of the copper foil 350, and the solder 360 extends to the end portion 351 of the copper foil 350.
  • the ceramic substrate 340, the copper foil 350, and the solder 360 have greatly different coefficients of thermal expansion, so that a large stress is applied to the ceramic substrate 340 located near the end 351 of the copper foil 350. Therefore, as shown in FIG. 5B, a crack 341 may occur.
  • the apparatus 400 includes a metal substrate 410 made of a copper alloy.
  • a copper foil 430 is formed on the metal substrate 410 via solder 420.
  • a ceramic substrate 440 is formed on the copper foil 430.
  • a copper foil 450 is formed on the ceramic substrate 440.
  • An external connection terminal 470 made of copper is mounted on the copper foil 450 via a solder 460.
  • the external connection terminal 470 is disposed at the center of the copper foil 450, and the solder 460 extends to the end portions 451 and 452 of the copper foil 450.
  • the ceramic substrate 440, the copper foil 450, and the solder 460 have greatly different coefficients of thermal expansion, so that the ceramic substrate 440 located near the end portions 451, 452 of the copper foil 450 is large. Stress is applied, and cracks 441 and 442 may occur as shown in FIG.
  • the bonding material 162 can be prevented from reaching the end portions 155a and 155b of the metal pattern 155, so that the insulating substrate 142 near the end portions 155a and 155b of the metal pattern 155 is formed.
  • the possibility that cracks will occur can be suppressed.
  • the wire members 205 and 206 are formed on the metal pattern 156 as well as on the metal pattern 155, a crack occurs in the insulating substrate 142 near the end of the metal pattern 156. It is possible to suppress the possibility of being lost. Thereby, the reliability of the semiconductor device 100 can be improved.
  • FIG. 7 is a diagram showing test results in Reference Example 2.
  • the horizontal axis of the graph shown in FIG. 7 indicates the elapsed temperature cycle, and the vertical axis indicates the crack length of the crack generated in the ceramic substrate 440.
  • This graph shows the relationship between the external connection terminal 470 and the end portions 451 and 452 of the copper foil 450 with respect to the structure A in which the copper foil 450 is formed thick and the structure B in which the copper foil 450 is thinly formed.
  • the result of having performed the temperature cycle test in the case where a wire member is formed between and the case where a wire member is not formed is shown.
  • a broken line a1 indicates a test result when a wire member is formed in the structure A.
  • the polygonal line a2 shows the test result when the wire member is not formed in the structure A.
  • the polygonal line b1 shows the test result when the wire member is formed in the structure B.
  • the polygonal line b2 shows the test result when the wire member is not formed in the structure B.
  • the wire portions 203a and 204a of the wire members 203 and 204 extend along the end portions 155a and 155b of the metal pattern 155, respectively.
  • the bonding material 162 flowing toward the ends 155a and 155b of the metal pattern 155 can be effectively blocked. It becomes possible.
  • the bonding members 162 that flow toward the end of the metal pattern 156 can be effectively damped for the wire members 205 and 206.
  • the wire members 203 to 206 can be formed by the same wire bonding process as the wiring bonding wires 191 to 198, a new process is performed to provide the wire members 203 to 206. do not need. As a result, the manufacturing cost can be suppressed.
  • the semiconductor device 100 includes a material for repelling the bonding materials 161 a and 161 b between the semiconductor element 171 and the external connection terminal 181 on the metal pattern 152, and a bonding wire for wiring.
  • Another wire member 201 is formed.
  • the bonding material 161a and the bonding material 161b flow and spread around. Even in this case, the wire member 201 repels the bonding materials 161 a and 161 b, and the bonding materials 161 a and 161 b are blocked by the wire member 201. For this reason, it can suppress that joining material 161a and joining material 161b cross.
  • FIG. 8 is a diagram showing the apparatus of Reference Example 3.
  • FIG. 8A is a top view showing the apparatus of Reference Example 3.
  • FIG. 8B and 8C correspond to cross-sectional views taken along a dotted line AA in FIG. 8A.
  • FIGS. 8B and 8C are cross-sectional views of the apparatus when different phenomena occur.
  • the apparatus 500 has a metal substrate 510 made of a copper alloy.
  • a copper foil 530 is formed on the metal substrate 510 via solder 520.
  • a ceramic substrate 540 is formed on the copper foil 530.
  • a copper foil 550 is formed on the ceramic substrate 540.
  • a semiconductor element 570 is mounted via a solder 560a, and an external connection terminal 580 made of copper is mounted via a solder 560b.
  • the semiconductor element 570 and the external connection terminal 580 are arranged adjacent to each other, and the solder 560a and the solder 560b cross each other. In this case, the following two phenomena may occur.
  • the thermal conductivity of solder is about 40 to 60 W / mK, which is significantly lower than the thermal conductivity of metals such as aluminum and copper (about 200 to 400 W / mK).
  • the bonding material 161a and the bonding material 161b can be prevented from crossing, a void is generated in the bonding material under the semiconductor element 171, or the bonding material 161b is formed under the semiconductor element 171. The phenomenon that the bonding material becomes thick can be avoided. Thereby, it can suppress that the thermal resistance of the thermal radiation path
  • the wire member 202 is similarly formed between the semiconductor element 173 and the external connection terminal 181 on the metal pattern 152, a bonding material for bonding the semiconductor element 173, It is possible to suppress the crossing of the bonding material 161b for bonding the external connection terminal 181 and suppress an increase in the thermal resistance of the heat radiation path from the semiconductor element 173 to the substrate 110.
  • the semiconductor elements 171 and 173 and the external connection terminal 181 can be disposed close to each other on the same metal pattern 152 without reducing heat dissipation. That is, the semiconductor device 100 can realize both miniaturization and improvement in heat dissipation.
  • the wire portion 201a of the wire member 201 extends in a direction perpendicular to the direction connecting the semiconductor element 171 and the external connection terminal 181.
  • the wire portion 201a extends in a direction crossing the flow direction of the bonding materials 161a and 161b, the bonding materials 161a and 161b can be effectively damped.
  • the wire member 202 can effectively stop the bonding material for bonding the semiconductor element 173 and the bonding material 161 b for bonding the external connection terminal 181.
  • the wire members 201 and 202 can be formed in the same wire bonding process as the wiring bonding wires 191 to 198, a new process is performed to provide the wire members 201 and 202. do not need. As a result, the manufacturing cost can be suppressed.
  • FIG. 9 is a diagram showing test results in Reference Example 3.
  • the table shown in FIG. 9 shows that a wire member having a bonding pitch of 6 mm is formed between the semiconductor element 570 and the external connection terminal 580 and a wire having a bonding pitch of 3 mm with respect to the device 500 of Reference Example 3. This is a result of counting the number of occurrences (number of occurrences) in which the solder 560a and the solder 560b intersect each other when a large number of members formed and a member not formed with a wire member are input.
  • the occurrence rate when a wire member having a bonding pitch of 3 mm is formed is 0%.
  • the incidence when a wire member with a bonding pitch of 6 mm is formed is a low value of 6%.
  • the occurrence rate when the wire member is not formed is 100%.
  • Modification 1 Next, a plurality of modifications in which other wire members are formed on the metal patterns 155 and 156 in place of the wire members 203 to 206 on the semiconductor device 100 will be described as a first modification.
  • 10 to 12 are diagrams showing a first modification of the semiconductor device according to the first embodiment. Here, the configuration on the metal pattern 155 will be described as a representative.
  • FIGS. 10 to 12 show different modifications. Each of the drawings shown in FIGS. 10 to 12 corresponds to the partial top view shown in FIG.
  • a wire member 501 having a wire portion and a plurality of bonding portions is formed between the external connection terminal 182 and the end portions 155a and 155b of the metal pattern 155.
  • a wire member 501 having a wire portion and a plurality of bonding portions is formed between the external connection terminal 182 and the end portions 155a and 155b of the metal pattern 155.
  • a wire member 502 having a plurality of wire portions and a plurality of bonding portions is formed between the external connection terminal 182 and the ends 155a and 155b of the metal pattern 155. Yes.
  • the wire portion is cut, and a plurality of wire members 503 including only the bonding portion are formed.
  • the plurality of wire members 503 are arranged in a line along the end portions 155 a and 155 b between the external connection terminal 182 and the end portions 155 a and 155 b of the metal pattern 155.
  • the wire member 503 does not have a wire portion, the bonding material 162 can be blocked by the bonding portion.
  • the wire member 503 does not have a wire portion, a plurality of wire members 503 can be arranged at short intervals by a wire bonding apparatus.
  • a plurality of wire members 503 are formed so as to surround the external connection terminal 182.
  • the external connection terminal 182 is close to the end 155 d of the metal pattern 155.
  • FIGS. 11B to 11F and FIGS. 12A to 12E The same applies to the modification examples shown in FIGS. 11B to 11F and FIGS. 12A to 12E.
  • a wire member 504 having a plurality of wire portions and a plurality of bonding portions is formed between the external connection terminal 182 and the end portions 155a and 155b of the metal pattern 155. Has been.
  • the wire member 504 is formed between the external connection terminal 182 and the end portions 155a and 155b of the metal pattern 155.
  • a wire member 503 is formed between the external connection terminal 182 and the end 155 d of the metal pattern 155.
  • the wire member 504 is formed between the external connection terminal 182 and the end portions 155a and 155b of the metal pattern 155.
  • a wire member 503 is formed between the external connection terminal 182 and the end portions 155c and 155d of the metal pattern 155.
  • the wire member 501 is formed between the external connection terminal 182 and the end portions 155a and 155b of the metal pattern 155.
  • a plurality of wire members 503 are arranged in a line along the end portions 155a and 155b between the external connection terminal 182 and the end portions 155a and 155b of the metal pattern 155. Has been placed.
  • the wire member 503 is formed between the external connection terminal 182 and the end portions 155a, 155b, and 155d of the metal pattern 155.
  • a plurality of wire members 503 are formed so as to surround the external connection terminal 182, respectively.
  • FIG. 13 is a diagram illustrating a second modification of the semiconductor device according to the first embodiment.
  • the configuration between the semiconductor element 171 and the external connection terminal 181 will be described.
  • FIG. 13 shows a different modification.
  • Each drawing shown in FIG. 13 corresponds to the partial top view shown in FIG.
  • a wire member 511 having a wire portion and a plurality of bonding portions is formed between the external connection terminal 181 and the semiconductor element 171.
  • the wire portion is cut, and a plurality of wire members 512 including only the bonding portion are formed.
  • the plurality of wire members 512 are formed between the external connection terminal 181 and the semiconductor element 171, and are arranged in a line in a direction intersecting with the direction connecting the external connection terminal 181 and the semiconductor element 171.
  • the bonding materials 161a and 161b can be blocked by the bonding portion. Furthermore, since the wire member 512 does not have a wire part, the several wire member 512 can be arrange
  • FIG. 14 is a top view
  • FIG. 15 is a cross-sectional view taken along the dotted line AA in FIG. 16 is a top view
  • FIG. 17 is a cross-sectional view taken along the dotted line AA in FIG.
  • metal patterns 131 and 132 are formed on a substrate 110 via bonding materials 121 and 122, and insulating substrates 141 and 142 are formed on the metal patterns 131 and 132, thereby insulating them.
  • a laminate in which metal patterns 151 to 156 are formed on the substrates 141 and 142 is prepared.
  • semiconductor elements 171 to 174 are mounted on the metal pattern 152 via the bonding material 161 with respect to the stacked body.
  • wiring bonding wires 191 to 198 and wire members 201 to 206 are formed using a wire bonding apparatus. That is, the wiring bonding wires 191 to 198 and the wire members 201 to 206 are formed in the same wire bonding process.
  • the bonding material 161 is supplied onto the metal pattern 152 and the bonding material 162 is supplied onto the metal patterns 155 and 156. Thereafter, the external connection terminal 181 is mounted on the metal pattern 152 via the bonding material 161, the external connection terminal 182 is mounted on the metal pattern 155 via the bonding material 162, and the bonding material is mounted on the metal pattern 156. An external connection terminal 183 is mounted via 162.
  • the semiconductor device 100 shown in FIGS. 1 and 2 is generated.
  • the wire members 201 to 206 are formed in the same wire bonding process as the wiring bonding wires 191 to 198.

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Computer Hardware Design (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Chemical & Material Sciences (AREA)
  • Geometry (AREA)
  • Ceramic Engineering (AREA)
  • Materials Engineering (AREA)
  • Wire Bonding (AREA)
  • Die Bonding (AREA)
  • Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)

Abstract

 製造コストを抑制しつつ、信頼性を向上させる。 半導体装置(100)は、基板(110)と、基板(110)上に搭載された絶縁基板(141,142)と、絶縁基板(141,142)上に形成された金属パターン(152,155)と、金属パターン(152,155)上に、接合材を介して搭載された電子部品と、接合材をはじく材料を含み、金属パターン(152,155)上であって電子部品の周辺に形成された、配線用ワイヤーとは別のワイヤー部材(201~206)と、を有する。

Description

半導体装置、および、半導体装置の製造方法
 本発明は、接合材が用いられた半導体装置、および、半導体装置の製造方法に関する。
 絶縁基板上に形成された金属層上に、はんだを介して電子部品を搭載する半導体装置がある。この半導体装置では、電子部品をはんだを介して金属層上に搭載する際等に、はんだが周辺に向けて流動し、例えば、金属層の端部まで拡がってしまう場合や、金属層に搭載された他の電子部品が配置されている位置まで拡がってしまう場合がある。
 はんだが金属層の端部まで拡がると、熱が加えられた際に、金属層の端部付近の絶縁基板に大きな応力がかかりクラックが発生してしまう可能性がある。また、はんだが他の電子部品の配置位置まで拡がると、他の電子部品の接合に影響を与えてしまう可能性がある。
 これに対して、はんだの拡がりを抑制するため、例えば、電子部品が搭載される位置の周辺の金属層上にはんだをはじく絶縁膜を形成することや、電子部品が搭載される位置の周辺の金属層にスリットを形成することが考えられる。
 例えば、放熱板の一方の主面に絶縁層を介して載置された金属パターン上に電力半導体素子がはんだ接合され、金属パターンは、はんだレジストによって電力半導体素子形成領域と配線中継領域とに隔てられている電力半導体装置が存在する(例えば、特許文献1参照)。
 また、例えば、絶縁性材料の表面に封止用の蓋をはんだ付けするはんだ封止領域を有し、はんだ封止領域よりも内側もしくは外側の領域に金属層が設けられ、はんだ封止領域と金属層との境界部分には一定幅の帯状の金属層のない領域が閉ループ状に形成されたマルチチップモジュール用基板が存在する(例えば、特許文献2参照)。
特開2009-158787号公報 特開平9-74165号公報
 しかしながら、電子部品が搭載される位置の周辺の金属層上にはんだをはじく絶縁膜を形成する方法では、絶縁膜を形成するための工程が新たに必要となり、製造コストが増大してしまう可能性がある。また、280℃~300℃を超えた温度領域では、有機物の熱分解によりガスが発生し、(1)レジストが剥離しやすくなるため組み立てが困難となる。(2)雰囲気中の不純物濃度が高くなり、組立が困難になる。
 また、電子部品が搭載される位置の周辺の金属層にスリットを形成する方法では、金属層が電気信号の経路を成している場合、金属層に設けられたスリットにより、金属層のインダクタンスが変化してしまい、半導体装置の電気特性に影響を与えてしまう可能性がある。このため、金属層にスリットを形成することができない場合がある。
 なお、これらの問題は、はんだを用いた場合に限らず、他の接合材を用いた場合にも同様に生じ得る。
 このような点に鑑み、製造コストを抑制しつつ、信頼性を向上させた半導体装置、および、半導体装置の製造方法を提供することを目的とする。
 上記目的を達成するために以下のような半導体装置、および、半導体装置の製造方法が提供される。
 この半導体装置は、基板と、基板上に搭載された絶縁基板と、絶縁基板上に形成された金属層と、金属層上に、接合材を介して搭載された電子部品と、接合材をはじく材料を含み、金属層上であって電子部品の周辺に形成された、配線用ワイヤーとは別のワイヤー部材と、を有する。
 また、この半導体装置の製造方法は、基板上に搭載された絶縁基板上に形成され、かつ、電子部品搭載領域を備えた金属層上であって、電子部品搭載領域の周辺に、接合材をはじく材料を含み、配線用ワイヤーとは別のワイヤー部材を形成する工程と、ワイヤー部材を形成した後、金属層上に、電子部品搭載領域を覆うように接合材を介して電子部品を搭載する工程と、を有する。
 開示の半導体装置、および、半導体装置の製造方法によれば、製造コストを抑制しつつ、信頼性を向上させることが可能となる。
 本発明の上記および他の目的、特徴および利点は本発明の例として好ましい実施の形態を表す添付の図面と関連した以下の説明により明らかになるであろう。
第1の実施の形態に係る半導体装置の一例を示す上面図である。 第1の実施の形態に係る半導体装置の一例を示す断面図である。 第1の実施の形態に係る半導体装置の一例を示す部分拡大図である。 第1の実施の形態に係る半導体装置の一例を示す部分拡大図である。 参考例1の装置を示す図である。 参考例2の装置を示す図である。 参考例2における試験結果を示す図である。 参考例3の装置を示す図である。 参考例3における試験結果を示す図である。 第1の実施の形態に係る半導体装置の変形例1を示す図である。 第1の実施の形態に係る半導体装置の変形例1を示す図である。 第1の実施の形態に係る半導体装置の変形例1を示す図である。 第1の実施の形態に係る半導体装置の変形例2を示す図である。 第2の実施の形態に係る半導体装置の製造方法の一例を示す工程図である。 第2の実施の形態に係る半導体装置の製造方法の一例を示す工程図である。 第2の実施の形態に係る半導体装置の製造方法の一例を示す工程図である。 第2の実施の形態に係る半導体装置の製造方法の一例を示す工程図である。
 以下、実施の形態を図面を参照して説明する。
 [第1の実施の形態]
 図1は、第1の実施の形態に係る半導体装置の一例を示す上面図である。図2は、第1の実施の形態に係る半導体装置の一例を示す断面図である。ここで、図2は、図1の点線A-Aにおける断面図に相当する。
 半導体装置100は、表面111と裏面112とを備えた基板110を有している。基板110には、例えば、金属板が用いられている。具体的には、基板110の材料には、例えば、銅、Cu-Mo(銅-モリブデン合金)等の銅合金、AlSiC(アルミニウムシリコンカーバイド)が用いられている。また、基板110の裏面112上には、例えば、放熱フィン(不図示)が設けられている。
 基板110の表面111上には、接合材121,122をそれぞれ介して、金属パターン131,132が形成されている。接合材121,122には、例えば、はんだが用いられている。金属パターン131,132の材料には、例えば、銅、アルミニウムが用いられている。アルミニウムの場合は、はんだ接合できるようにNiメッキ等の加工が行われる。
 金属パターン131上には、絶縁基板141が形成されている。金属パターン132上には、絶縁基板142が形成されている。絶縁基板141,142の材料には、例えば、窒化アルミニウム、窒化ケイ素、または、アルミナ等を主成分としたセラミックが用いられている。
 絶縁基板141上には、金属パターン151,152,153,154が形成されている。絶縁基板142上には、金属パターン155,156が形成されている。金属パターン151~156の材料には、例えば、銅が用いられている。
 金属パターン152上には、接合材161を介して、半導体素子171,172,173,174と外部接続用端子181とが搭載されている。外部接続用端子181は、半導体素子171と半導体素子173との間に配置されている。
 金属パターン155上には、接合材162を介して、外部接続用端子182が搭載されている。金属パターン156上には、接合材162を介して、外部接続用端子183が搭載されている。
 接合材161,162には、例えば、はんだが用いられている。外部接続用端子181~183の材料には、例えば、銅、真ちゅう、リン青銅が用いられている。半導体素子171~174には、例えば、絶縁ゲートバイポーラトランジスタ(Insulated Gate Bipolar Transistor:IGBT)、または、フリーホイールダイオード(Free Wheeling Diode:FWD)等が用いられている。
 半導体素子171と金属パターン151とは、複数の配線用ボンディングワイヤー191により電気的に接続されている。半導体素子171と半導体素子172とは、複数の配線用ボンディングワイヤー192により電気的に接続されている。半導体素子172と金属パターン153とは、配線用ボンディングワイヤー193により電気的に接続されている。
 半導体素子173と金属パターン151とは、複数の配線用ボンディングワイヤー194により電気的に接続されている。半導体素子173と半導体素子174とは、複数の配線用ボンディングワイヤー195により電気的に接続されている。半導体素子174と金属パターン153とは、配線用ボンディングワイヤー196により電気的に接続されている。
 金属パターン154と金属パターン156とは、配線用ボンディングワイヤー197により電気的に接続されている。金属パターン153と金属パターン155とは、配線用ボンディングワイヤー198により電気的に接続されている。配線用ボンディングワイヤー191~198の材料には、例えば、アルミニウム、銅、金が用いられている。
 さらに、金属パターン152上には、外部接続用端子181と半導体素子171との間に、ワイヤー部材201が形成され、外部接続用端子181と半導体素子173との間に、ワイヤー部材202が形成されている。
 また、金属パターン155上には、外部接続用端子182と金属パターン155の端部との間に、ワイヤー部材203,204が形成されている。金属パターン156上には、外部接続用端子183と金属パターン156の端部との間に、ワイヤー部材205,206が形成されている。
 ワイヤー部材201,202には、接合材161をはじく材料が用いられ、ワイヤー部材203~206には、接合材162をはじく材料が用いられている。接合材をはじくとは、つまり、接合材と反応性が低いことである。すなわち、ワイヤー部材201,202には、接合材161に対する濡れ性が悪い材料が用いられ、ワイヤー部材203~206には、接合材162に対する濡れ性が悪い材料が用いられている。
 例えば、ワイヤー部材201~206には、配線用ボンディングワイヤー191~198と同じ材料が用いられている。具体的には、ワイヤー部材201~206の材料には、アルミニウムが用いられている。なお、アルミニウムは、はんだをはじく特性を備えている。すなわち、アルミニウムは、はんだに対する濡れ性が悪い。
 また、ワイヤー部材201~206は、配線用ボンディングワイヤー191~198のような配線用のボンディングワイヤーとは別に設けられたものである。すなわち、ワイヤー部材201,202は、金属パターン152を除く他の金属パターン151,153~156、および、半導体素子171~174とは接合されていない。ワイヤー部材203,204は、金属パターン155を除く他の金属パターン151~154,156、および、半導体素子171~174とは接合されていない。ワイヤー部材205,206は、金属パターン156を除く他の金属パターン151~155、および、半導体素子171~174とは接合されていない。
 なお、上述した半導体素子171~174、および、外部接続用端子181~183は、それぞれ、単に電子部品と称される場合もある。
 次に、金属パターン155上の構造の詳細について説明する。図3は、第1の実施の形態に係る半導体装置の一例を示す部分拡大図である。図3(A)は、図1の点線D1で囲まれた領域を切り出した部分上面図である。図3(B)は、図3(A)の点線A-Aにおける断面図に相当する。
 金属パターン155の形状は、長方形であり、長辺に相当する端部155a,155bと、短辺に相当する端部155c,155dとを有している。外部接続用端子182は、台座部182aと、突起部182bとを有している。外部接続用端子182は、台座部182aが金属パターン155の中央に位置するように配置されている。
 接合材162は、外部接続用端子182を包囲するように形成されている。外部接続用端子182の台座部182aは、接合材162により接合されている。接合材162と、金属パターン155の端部155a~155dとは、所定間隔離間している。
 ワイヤー部材203は、外部接続用端子182と金属パターン155の端部155aとの間に配置されている。ワイヤー部材203は、複数のワイヤー部分203aと、複数のボンディング部分203bとを有している。複数のボンディング部分203bは、端部155aに沿って一列に並んで配置されている。複数のワイヤー部分203aはそれぞれ、端部155aに沿って延びている。
 ワイヤー部材204は、外部接続用端子182と金属パターン155の端部155bとの間に位置している。ワイヤー部材204は、複数のワイヤー部分204aと、複数のボンディング部分204bとを有している。複数のボンディング部分204bは、端部155bに沿って一列に並んで配置されている。複数のワイヤー部分204aはそれぞれ、端部155bに沿って延びている。
 ワイヤー部分203a,204aの直径は、例えば、125~500μmである。また、複数のボンディング部分203b,204bの間隔はそれぞれ、例えば、6mm以下、好ましくは、3mm以下である。
 なお、金属パターン156上の外部接続用端子183、接合材162、および、ワイヤー部材205,206も、金属パターン155上の外部接続用端子182、接合材162、および、ワイヤー部材203,204と同様の構成を有している。
 次に、金属パターン152上の構造の詳細について説明する。図4は、第1の実施の形態に係る半導体装置の一例を示す部分拡大図である。図4(A)は、図1の点線D2で囲まれた領域を切り出した部分上面図である。図4(B)は、図4(A)の点線A-Aにおける断面図に相当する。図4(C)は、図4(A)の点線B-Bにおける断面図に相当する。
 ここで、接合材161について、半導体素子171を接合しているものを接合材161aとし、外部接続用端子181を接合しているものを接合材161bとして説明を行う。
 半導体素子171と外部接続用端子181とは、隣り合って配置されている。接合材161aは、金属パターン152と半導体素子171との間に充填されている。さらに、接合材161aは、半導体素子171の周囲に一部はみ出している。
 外部接続用端子181は、台座部181aと、突起部181bとを有している。接合材161bは、外部接続用端子181を包囲するように形成されている。外部接続用端子181の台座部181aは、接合材161bにより接合されている。接合材161aと接合材161bとは、所定間隔離間している。
 ワイヤー部材201は、半導体素子171と外部接続用端子181との間に配置されている。ワイヤー部材201は、複数のワイヤー部分201aと、複数のボンディング部分201bとを有している。
 複数のボンディング部分201bは、半導体素子171と外部接続用端子181とを結ぶ方向と垂直に交差する方向に一列に並んで配置されている。複数のワイヤー部分201aはそれぞれ、半導体素子171と外部接続用端子181とを結ぶ方向と垂直に交差する方向に延びている。
 ワイヤー部分201aの直径は、例えば、125~500μmである。また、複数のボンディング部分201bの間隔は、例えば、6mm以下、好ましくは、3mm以下である。
 なお、ワイヤー部材202についても、半導体素子173と外部接続用端子181との間に、ワイヤー部材201と同様に形成されている。
 以上説明してきたように、半導体装置100では、図3に示したように、金属パターン155上において、外部接続用端子182と金属パターン155の端部155a,155bとの間に、接合材162をはじく材料を含み、配線用ボンディングワイヤーとは別のワイヤー部材203,204が形成されている。
 この構成によれば、外部接続用端子182を接合材162を介して金属パターン155上に搭載する際等に、外部接続用端子182を接合する接合材162が流動して周囲に拡がった場合でも、ワイヤー部材203,204が接合材162をはじき、接合材162はワイヤー部材203,204によりせき止められる。このため、接合材162が金属パターン155の端部155a,155bに到達することを抑制することができる。
 接合材162が金属パターン155の端部155a,155bにまで拡がってしまうと、熱が加えられた際に、金属パターン155の端部155a,155b付近の絶縁基板142に大きな応力がかかりクラックが発生してしまう可能性がある。絶縁基板142にクラックが発生すると、部分放電が発生したり、絶縁耐圧の低下が起こる可能性がある。
 ここで、クラックの発生について、参考例を用いて説明する。図5は、参考例1の装置を示す図である。図6は、参考例2の装置を示す図である。図5(A)は、参考例1の装置を示す上面図であり、図5(B)は、図5(A)の点線A-Aにおける断面図に相当する。図6(A)は、参考例2の装置を示す上面図であり、図6(B)は、図6(A)の点線A-Aにおける断面図に相当する。
 まず、参考例1の装置300を説明する。図5(A)、(B)に示すように、装置300は、銅合金を材料とする金属基板310を有している。金属基板310上には、はんだ320を介して銅箔330が形成されている。銅箔330上には、セラミックス基板340が形成されている。セラミックス基板340上には、銅箔350が形成されている。銅箔350上には、はんだ360を介して、銅を材料とする外部接続用端子370が搭載されている。
 ここで、外部接続用端子370は、銅箔350の端部351に接近して配置されており、はんだ360は、銅箔350の端部351にまで拡がっている。この場合、装置300に熱が加えられると、セラミックス基板340と銅箔350およびはんだ360との熱膨張係数が大きく異なるため、銅箔350の端部351付近に位置するセラミックス基板340に大きな応力がかかり、図5(B)に示すように、クラック341が発生してしまう可能性がある。
 次に、参考例2の装置400を説明する。図6(A)、(B)に示すように、装置400は、銅合金を材料とする金属基板410を有している。金属基板410上には、はんだ420を介して銅箔430が形成されている。銅箔430上には、セラミックス基板440が形成されている。セラミックス基板440上には、銅箔450が形成されている。銅箔450上には、はんだ460を介して、銅を材料とする外部接続用端子470が搭載されている。
 ここで、外部接続用端子470は、銅箔450の中央に配置され、はんだ460は、銅箔450の端部451,452にまで拡がっている。この場合、装置400に熱が加えられると、セラミックス基板440と銅箔450およびはんだ460との熱膨張係数が大きく異なるため、銅箔450の端部451,452付近に位置するセラミックス基板440に大きな応力がかかり、図6(B)に示すように、クラック441,442が発生してしまう可能性がある。
 半導体装置100では、上述したように、接合材162が金属パターン155の端部155a,155bに到達することを抑制することができるため、金属パターン155の端部155a,155b付近の絶縁基板142にクラックが発生してしまう可能性を抑制することができる。また、半導体装置100では、金属パターン156上にも、金属パターン155上と同様に、ワイヤー部材205,206が形成されているため、金属パターン156の端部付近の絶縁基板142にクラックが発生してしまう可能性を抑制することができる。これにより、半導体装置100の信頼性を向上させることが可能となる。
 図7は、参考例2における試験結果を示す図である。図7に示すグラフの横軸は経過温度サイクルを示し、縦軸はセラミックス基板440に発生するクラックのクラック長を示す。このグラフは、装置400において、銅箔450を厚く形成した構造Aと、銅箔450を薄く形成した構造Bとに対して、外部接続用端子470と銅箔450の端部451,452との間にワイヤー部材を形成した場合と、ワイヤー部材を形成しない場合とにおいて、温度サイクル試験を行った結果を示す。
 折れ線a1は、構造Aにおいて、ワイヤー部材を形成した場合の試験結果を示す。折れ線a2は、構造Aにおいて、ワイヤー部材を形成しない場合の試験結果を示す。折れ線b1は、構造Bにおいて、ワイヤー部材を形成した場合の試験結果を示す。折れ線b2は、構造Bにおいて、ワイヤー部材を形成しない場合の試験結果を示す。
 グラフから、構造A,Bの両方において、ワイヤー部材を形成した方が、セラミックス基板440に発生するクラックのクラック長が短くなっていることが伺える。構造Bにおいては、折れ線b1により示されるように、クラックはほとんど発生していない。
 さらに、半導体装置100では、図3に示したように、ワイヤー部材203,204のワイヤー部分203a,204aはそれぞれ、金属パターン155の端部155a,155bに沿って延びている。
 これにより、接合材162の流動方向と交差する方向に、ワイヤー部分203a,204aが延在するため、金属パターン155の端部155a,155bに向けて流動する接合材162を効果的にせき止めることが可能となる。また、ワイヤー部材205,206についても、ワイヤー部材203,204と同様に、金属パターン156の端部に向けて流動する接合材162を効果的にせき止めることが可能となる。
 さらに、半導体装置100では、ワイヤー部材203~206は、配線用ボンディングワイヤー191~198と同じワイヤーボンディング工程で形成することが可能であるため、ワイヤー部材203~206を設けるために、新たな工程を必要としない。これにより、製造コストを抑制することが可能となる。
 さらに、ワイヤー部材203~206は、材料費が安いため、半導体装置100のコストを低減することが可能となる。
 また、半導体装置100では、図4に示したように、金属パターン152上において、半導体素子171と外部接続用端子181との間に、接合材161a,161bをはじく材料を含み、配線用ボンディングワイヤーとは別のワイヤー部材201が形成されている。
 この構成によれば、半導体素子171および外部接続用端子181を接合材161a,161bを介して金属パターン152上に搭載する際等に、接合材161aと接合材161bとが流動して周囲に拡がった場合でも、ワイヤー部材201が接合材161a,161bをはじき、接合材161a,161bは、ワイヤー部材201によりせき止められる。このため、接合材161aと接合材161bとが交わってしまうことを抑制することができる。
 接合材161aと接合材161bとが交わってしまった場合、半導体素子171の接合に影響を与えてしまう場合がある。この影響について、参考例3を用いて説明する。図8は、参考例3の装置を示す図である。
 図8(A)は、参考例3の装置を示す上面図である。図8(B)、(C)は、図8(A)の点線A-Aにおける断面図に相当する。ここで、図8(B)、(C)は、異なる現象が発生した際の装置の断面図をそれぞれ示すものである。
 図8(A)~(C)に示すように、装置500は、銅合金を材料とする金属基板510を有している。金属基板510上には、はんだ520を介して銅箔530が形成されている。銅箔530上には、セラミックス基板540が形成されている。セラミックス基板540上には、銅箔550が形成されている。銅箔550上には、はんだ560aを介して半導体素子570が搭載され、さらに、はんだ560bを介して銅を材料とする外部接続用端子580が搭載されている。
 ここで、半導体素子570と外部接続用端子580とは、隣り合って配置されており、はんだ560aとはんだ560bとが交わっている。この場合、次の2つの現象が発生する可能性がある。
 まず、1つ目の現象としては、図8(B)に示すように、はんだ560aとはんだ560bとが交わると、はんだ560aが外部接続用端子580側に引き寄せられて、半導体素子570の下にボイド561が発生してしまう可能性がある。この場合、半導体素子570から金属基板510へ向かう放熱経路の熱抵抗が大きくなってしまい、放熱性が低下してしまう可能性がある。放熱性が低下すると、半導体素子570が十分に冷却されず温度が高くなり、配線等が影響を受け、信頼性が低下してしまう。
 次に、2つ目の現象としては、図8(C)に示すように、はんだ560aとはんだ560bとが交わると、はんだ560bが半導体素子570側に引き寄せられて、半導体素子570の下の接合材が厚くなってしまう可能性がある。この場合も、半導体素子570から金属基板510へ向かう放熱経路の熱抵抗が大きくなってしまい、放熱性が低下してしまう可能性がある。
 なお、はんだの熱伝導率は、40~60W/mK程度であり、例えば、アルミニウムや銅等の金属の熱伝導率(200~400W/mK程度)と比べて大幅に低い。
 半導体装置100では、上述したように、接合材161aと接合材161bとが交わってしまうことを抑制できるため、半導体素子171の下の接合材に、ボイドが発生したり、半導体素子171の下の接合材が厚くなってしまう現象を回避することができる。これにより、半導体素子171から基板110へ向かう放熱経路の熱抵抗が高くなることを抑制できる。
 また、半導体装置100では、金属パターン152上において、半導体素子173と外部接続用端子181との間にも同様に、ワイヤー部材202が形成されているため、半導体素子173を接合する接合材と、外部接続用端子181を接合する接合材161bとが交わってしまうことを抑制でき、半導体素子173から基板110へ向かう放熱経路の熱抵抗が高くなることを抑制できる。
 これにより、半導体装置100では、放熱性を低下させることなく、半導体素子171,173と外部接続用端子181とを、同じ金属パターン152上に近接して配置させることが可能となる。つまり、半導体装置100は、小型化と放熱性の向上とを両立して実現できる。
 さらに、半導体装置100では、図4に示したように、ワイヤー部材201のワイヤー部分201aは、半導体素子171と外部接続用端子181とを結ぶ方向と垂直に交差する方向に延びている。
 これにより、接合材161a,161bの流動方向と交差する方向に、ワイヤー部分201aが延在するため、接合材161a,161bを効果的にせき止めることが可能となる。また、ワイヤー部材202についても、ワイヤー部材201と同様に、半導体素子173を接合する接合材と、外部接続用端子181を接合する接合材161bとを効果的にせき止めることが可能となる。
 さらに、半導体装置100では、ワイヤー部材201,202は、配線用ボンディングワイヤー191~198と同じワイヤーボンディング工程で形成することが可能であるため、ワイヤー部材201,202を設けるために、新たな工程を必要としない。これにより、製造コストを抑制することが可能となる。
 さらに、ワイヤー部材201,202は、材料費が安いため、半導体装置100のコストを低減することが可能となる。
 図9は、参考例3における試験結果を示す図である。図9に示す表は、参考例3の装置500に対して、半導体素子570と外部接続用端子580との間に、ボンディングピッチが6mmのワイヤー部材を形成したものと、ボンディングピッチが3mmのワイヤー部材を形成したものと、ワイヤー部材を形成しないものとをそれぞれ多数投入した場合に、はんだ560aとはんだ560bとが交わってしまった件数(発生数)をそれぞれカウントした結果である。
 表に示されるように、ボンディングピッチが3mmのワイヤー部材を形成した場合の発生率は0%である。ボンディングピッチが6mmのワイヤー部材を形成した場合の発生率は6%と低い値である。ワイヤー部材を形成しなかった場合の発生率は100%である。このように、ワイヤー部材を形成することにより、はんだ560aとはんだ560bとが交わることを抑制することができる。
 なお、半導体装置100において、外部接続用端子181~183に換えて、他の電子部品、例えば、半導体素子を搭載した場合も、上述した効果と同様の効果を得ることができる。
 (変形例1)
 次に、半導体装置100に対して、金属パターン155,156上に、ワイヤー部材203~206に換えて、他のワイヤー部材を形成した複数の変形例を、変形例1として説明する。図10~図12は、第1の実施の形態に係る半導体装置の変形例1を示す図である。ここでは代表して、金属パターン155上の構成について説明する。
 図10~図12に示す各図面はそれぞれ、互いに異なる変形例を示すものである。また、図10~図12に示す各図面はそれぞれ、図3(A)に示した部分上面図に対応している。
 図10(A)に示す変形例では、外部接続用端子182と金属パターン155の端部155a,155bとの間に、ワイヤー部分と複数のボンディング部分とを有するワイヤー部材501が形成されている。
 図10(B)に示す変形例では、外部接続用端子182と金属パターン155の端部155a,155bとの間に、複数のワイヤー部分と複数のボンディング部分とを有するワイヤー部材502が形成されている。
 図10(C)に示す変形例では、ワイヤー部分が切断され、ボンディング部分のみから成るワイヤー部材503が複数形成されている。複数のワイヤー部材503は、外部接続用端子182と金属パターン155の端部155a,155bとの間に、端部155a,155bに沿って一列に並んで配置されている。
 なお、ここでは、ボンディング部分のみから成るものも、ワイヤー部材と称している。ワイヤー部材503は、ワイヤー部分を有していないが、ボンディング部分により、接合材162をせき止めることができる。
 さらに、ワイヤー部材503が、ワイヤー部分を有していないことにより、複数のワイヤー部材503を、ワイヤーボンディング装置により、短い間隔で配置させることができる。
 図10(D)に示す変形例では、複数のワイヤー部材503が、外部接続用端子182を包囲するように形成されている。
 図11(A)に示す変形例では、外部接続用端子182が金属パターン155の端部155dに近接している。なお、これは、図11(B)~(F)、図12(A)~(E)に示す変形例についても同様である。
 さらに、図11(A)に示す変形例では、外部接続用端子182と金属パターン155の端部155a,155bとの間に、複数のワイヤー部分と複数のボンディング部分とを有するワイヤー部材504が形成されている。
 図11(B)に示す変形例では、ワイヤー部材504が、外部接続用端子182と金属パターン155の端部155a,155bとの間に形成されている。さらに、ワイヤー部材503が、外部接続用端子182と金属パターン155の端部155dとの間に形成されている。
 図11(C)に示す変形例では、ワイヤー部材504が、外部接続用端子182と金属パターン155の端部155a,155bとの間に形成されている。さらに、ワイヤー部材503が、外部接続用端子182と金属パターン155の端部155c,155dとの間に形成されている。
 図11(D)に示す変形例では、ワイヤー部材501が、外部接続用端子182と金属パターン155の端部155a,155bとの間に形成されている。
 図11(E)に示す変形例では、複数のワイヤー部材503が、外部接続用端子182と金属パターン155の端部155a,155bとの間に、端部155a,155bに沿って一列に並んで配置されている。
 図11(F)に示す変形例では、ワイヤー部材503が、外部接続用端子182と金属パターン155の端部155a,155b,155dとの間に形成されている。
 図12(A)~(E)に示す変形例では、それぞれ、複数のワイヤー部材503が、外部接続用端子182を包囲するように形成されている。
 (変形例2)
 次に、半導体装置100に対して、金属パターン152上に、ワイヤー部材201,202に換えて、他のワイヤー部材を形成した複数の変形例を、変形例2として説明する。図13は、第1の実施の形態に係る半導体装置の変形例2を示す図である。ここでは代表して、半導体素子171と外部接続用端子181との間の構成について説明する。
 図13に示す各図面はそれぞれ、互いに異なる変形例を示すものである。また、図13に示す各図面はそれぞれ、図4(A)に示した部分上面図に対応している。
 図13(A)に示す変形例では、外部接続用端子181と半導体素子171との間に、ワイヤー部分と複数のボンディング部分とを有するワイヤー部材511が形成されている。
 図13(B)~(E)に示す変形例では、ワイヤー部分が切断され、ボンディング部分のみから成るワイヤー部材512が複数形成されている。複数のワイヤー部材512は、外部接続用端子181と半導体素子171との間に形成され、外部接続用端子181と半導体素子171とを結ぶ方向と交差する方向に一列に並んで配置されている。
 ワイヤー部材512は、ワイヤー部分を有していないが、ボンディング部分により、接合材161a,161bをせき止めることができる。
 さらに、ワイヤー部材512が、ワイヤー部分を有していないことにより、複数のワイヤー部材512を、ワイヤーボンディング装置により、短い間隔で配置させることができる。
 [第2の実施の形態]
 次に、第1の実施の形態の半導体装置100の製造方法を、第2の実施の形態として説明する。図14~図17は、第2の実施の形態に係る半導体装置の製造方法の一例を示す工程図である。図14は、上面図であり、図15は、図14の点線A-Aにおける断面図である。図16は、上面図であり、図17は、図16の点線A-Aにおける断面図である。
 まず、図14、図15に示すように、基板110上に接合材121,122を介して金属パターン131,132が形成され、金属パターン131,132上に絶縁基板141,142が形成され、絶縁基板141,142上に金属パターン151~156が形成された積層体を準備する。そして、この積層体に対して、金属パターン152上に接合材161を介して半導体素子171~174を搭載する。
 次に、図16、図17に示すように、ワイヤーボンディング装置を用いて、配線用ボンディングワイヤー191~198、および、ワイヤー部材201~206を形成する。すなわち、配線用ボンディングワイヤー191~198、および、ワイヤー部材201~206は、同じワイヤーボンディング工程で形成される。
 次に、金属パターン152上に接合材161を供給し、金属パターン155,156上に接合材162を供給する。その後、金属パターン152上に、接合材161を介して外部接続用端子181を搭載し、金属パターン155上に接合材162を介して外部接続用端子182を搭載し、金属パターン156上に接合材162を介して外部接続用端子183を搭載する。以上の工程により、図1、図2に示す半導体装置100が生成される。
 このように、第2の実施の形態の半導体装置の製造方法によれば、ワイヤー部材201~206は、配線用ボンディングワイヤー191~198と同じワイヤーボンディング工程で形成される。
 この構成によれば、ワイヤー部材201~206を形成するために、新たな工程を必要としない。これにより、製造コストを抑制することが可能となる。
 上記については単に本発明の原理を示すものである。さらに、多数の変形、変更が当業者にとって可能であり、本発明は上記に示し、説明した正確な構成および応用例に限定されるものではなく、対応するすべての変形例および均等物は、添付の請求項およびその均等物による本発明の範囲とみなされる。
 100 半導体装置
 110 基板
 111 表面
 112 裏面
 121,122,161,161a,161b,162 接合材
 131,132,151~156 金属パターン
 141,142 絶縁基板
 155a~155d 端部
 171~174 半導体素子
 181~183 外部接続用端子
 181a,182a 台座部
 181b,182b 突起部
 191~198 配線用ボンディングワイヤー
 201~206,501~504,511,512 ワイヤー部材
 201a,203a,204a ワイヤー部分
 201b,203b,204b ボンディング部分

Claims (14)

  1.  基板と、
     前記基板上に搭載された絶縁基板と、
     前記絶縁基板上に形成された金属層と、
     前記金属層上に、接合材を介して搭載された電子部品と、
     前記接合材をはじく材料を含み、前記金属層上であって前記電子部品の周辺に形成された、配線用ワイヤーとは別のワイヤー部材と、
     を有することを特徴とする半導体装置。
  2.  前記ワイヤー部材は、前記電子部品と前記金属層の端部との間に配置されていることを特徴とする請求の範囲第1項記載の半導体装置。
  3.  前記ワイヤー部材は、ワイヤー部分を有し、前記ワイヤー部分は、前記金属層の前記端部に沿って延びていることを特徴とする請求の範囲第2項記載の半導体装置。
  4.  前記ワイヤー部材は、ボンディング部分を有し、前記金属層の前記端部に沿って複数並んで配置されていることを特徴とする請求の範囲第2項記載の半導体装置。
  5.  前記電子部品は、外部接続用端子であることを特徴とする請求の範囲第2項~第4項のいずれか1項に記載の半導体装置。
  6.  前記金属層上に、別の電子部品が接合材を介して搭載され、
     前記ワイヤー部材は、前記電子部品と前記別の電子部品との間に配置されていることを特徴とする請求の範囲第1項記載の半導体装置。
  7.  前記ワイヤー部材は、ワイヤー部分を有し、前記ワイヤー部分は、前記電子部品と前記別の電子部品とを結ぶ方向と交差する方向に延びていることを特徴とする請求の範囲第6項記載の半導体装置。
  8.  前記ワイヤー部材は、ボンディング部分を有し、前記電子部品と前記別の電子部品とを結ぶ方向と交差する方向に複数並んで配置されていることを特徴とする請求の範囲第6項記載の半導体装置。
  9.  前記電子部品は外部接続用端子であり、前記別の電子部品は半導体素子であることを特徴とする請求の範囲第6項~第8項のいずれか1項に記載の半導体装置。
  10.  前記電子部品および前記別の電子部品は、共に半導体素子であることを特徴とする請求の範囲第6項~第8項のいずれか1項に記載の半導体装置。
  11.  前記接合材は、はんだであることを特徴とする請求の範囲第1項~第10項のいずれか1項に記載の半導体装置。
  12.  基板上に搭載された絶縁基板上に形成され、かつ、電子部品搭載領域を備えた金属層上であって、前記電子部品搭載領域の周辺に、接合材をはじく材料を含み、配線用ワイヤーとは別のワイヤー部材を形成する工程と、
     前記ワイヤー部材を形成した後、前記金属層上に、前記電子部品搭載領域を覆うように前記接合材を介して電子部品を搭載する工程と、
     を有することを特徴とする半導体装置の製造方法。
  13.  前記ワイヤー部材を形成する工程は、前記配線用ワイヤーを形成する工程と同じワイヤーボンディング工程で行われることを特徴とする請求の範囲第12項記載の半導体装置の製造方法。
  14.  前記接合材は、はんだであることを特徴とする請求の範囲第12項または第13項記載の半導体装置の製造方法。
PCT/JP2011/070472 2010-12-03 2011-09-08 半導体装置、および、半導体装置の製造方法 WO2012073572A1 (ja)

Priority Applications (4)

Application Number Priority Date Filing Date Title
JP2012546718A JP5776701B2 (ja) 2010-12-03 2011-09-08 半導体装置、および、半導体装置の製造方法
EP11844936.2A EP2546869A4 (en) 2010-12-03 2011-09-08 Semiconductor device, and process for manufacture of semiconductor device
CN2011800187629A CN102859671A (zh) 2010-12-03 2011-09-08 半导体器件以及半导体器件的制造方法
US13/638,955 US8664765B2 (en) 2010-12-03 2011-09-08 Semiconductor device

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2010270080 2010-12-03
JP2010-270080 2010-12-03

Publications (1)

Publication Number Publication Date
WO2012073572A1 true WO2012073572A1 (ja) 2012-06-07

Family

ID=46171528

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2011/070472 WO2012073572A1 (ja) 2010-12-03 2011-09-08 半導体装置、および、半導体装置の製造方法

Country Status (5)

Country Link
US (1) US8664765B2 (ja)
EP (1) EP2546869A4 (ja)
JP (1) JP5776701B2 (ja)
CN (1) CN102859671A (ja)
WO (1) WO2012073572A1 (ja)

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103489849A (zh) * 2012-06-08 2014-01-01 元太科技工业股份有限公司 接合结构
JP2014199868A (ja) * 2013-03-29 2014-10-23 本田技研工業株式会社 半導体チップの実装方法
JP2022050887A (ja) * 2020-09-18 2022-03-31 株式会社東芝 半導体装置
JP2022085083A (ja) * 2020-11-27 2022-06-08 三菱電機株式会社 半導体装置および半導体装置の製造方法
US11552065B2 (en) 2019-09-12 2023-01-10 Fuji Electric Co., Ltd. Semiconductor device

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP6086055B2 (ja) 2013-11-26 2017-03-01 トヨタ自動車株式会社 半導体装置
DE102014110473A1 (de) 2014-07-24 2016-01-28 Osram Opto Semiconductors Gmbh Träger für ein elektrisches Bauelement
DE102014114982B4 (de) * 2014-10-15 2023-01-26 Infineon Technologies Ag Verfahren zum Bilden einer Chip-Baugruppe
FR3028665B1 (fr) * 2014-11-18 2021-11-26 Ulis Assemblage d'un composant plan sur un support plan
US10600753B2 (en) * 2015-08-28 2020-03-24 Texas Instruments Incorporated Flip chip backside mechanical die grounding techniques

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2000286289A (ja) * 1999-03-31 2000-10-13 Fujitsu Ten Ltd 金属貼付基板および半導体装置
JP2002353270A (ja) * 2001-05-23 2002-12-06 Matsushita Electric Ind Co Ltd 表面実装型の半導体装置
JP2010103222A (ja) * 2008-10-22 2010-05-06 Fuji Electric Systems Co Ltd 半導体装置

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0974165A (ja) 1995-09-07 1997-03-18 Oki Electric Ind Co Ltd マルチチップモジュール用基板
JP2002124550A (ja) * 2000-10-17 2002-04-26 Hitachi Cable Ltd テープキャリア及びそれを用いた半導体装置
US7615873B2 (en) * 2004-04-21 2009-11-10 International Rectifier Corporation Solder flow stops for semiconductor die substrates
JP2006351988A (ja) * 2005-06-20 2006-12-28 Denki Kagaku Kogyo Kk セラミック基板、セラミック回路基板及びそれを用いた電力制御部品。
JP4924411B2 (ja) 2007-12-27 2012-04-25 三菱電機株式会社 電力半導体装置
JP2009283741A (ja) * 2008-05-23 2009-12-03 Fuji Electric Device Technology Co Ltd 半導体装置

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2000286289A (ja) * 1999-03-31 2000-10-13 Fujitsu Ten Ltd 金属貼付基板および半導体装置
JP2002353270A (ja) * 2001-05-23 2002-12-06 Matsushita Electric Ind Co Ltd 表面実装型の半導体装置
JP2010103222A (ja) * 2008-10-22 2010-05-06 Fuji Electric Systems Co Ltd 半導体装置

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
See also references of EP2546869A4 *

Cited By (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103489849A (zh) * 2012-06-08 2014-01-01 元太科技工业股份有限公司 接合结构
CN103489849B (zh) * 2012-06-08 2016-06-01 元太科技工业股份有限公司 接合结构
JP2014199868A (ja) * 2013-03-29 2014-10-23 本田技研工業株式会社 半導体チップの実装方法
US11552065B2 (en) 2019-09-12 2023-01-10 Fuji Electric Co., Ltd. Semiconductor device
JP2022050887A (ja) * 2020-09-18 2022-03-31 株式会社東芝 半導体装置
JP7305603B2 (ja) 2020-09-18 2023-07-10 株式会社東芝 半導体装置
US11705438B2 (en) 2020-09-18 2023-07-18 Kabushiki Kaisha Toshiba Semiconductor device
JP2022085083A (ja) * 2020-11-27 2022-06-08 三菱電機株式会社 半導体装置および半導体装置の製造方法
JP7422646B2 (ja) 2020-11-27 2024-01-26 三菱電機株式会社 半導体装置および半導体装置の製造方法

Also Published As

Publication number Publication date
US8664765B2 (en) 2014-03-04
EP2546869A4 (en) 2017-01-25
US20130020725A1 (en) 2013-01-24
CN102859671A (zh) 2013-01-02
JPWO2012073572A1 (ja) 2014-05-19
JP5776701B2 (ja) 2015-09-09
EP2546869A1 (en) 2013-01-16

Similar Documents

Publication Publication Date Title
JP5776701B2 (ja) 半導体装置、および、半導体装置の製造方法
KR100723454B1 (ko) 높은 열 방출 능력을 구비한 전력용 모듈 패키지 및 그제조방법
US10373897B2 (en) Semiconductor devices with improved thermal and electrical performance
JP2010283053A (ja) 半導体装置及びその製造方法
JP2016207910A (ja) 半導体装置
JP2015005681A (ja) 半導体装置及びその製造方法
JP6305176B2 (ja) 半導体装置及び製造方法
KR102199360B1 (ko) 반도체 패키지
JP6043049B2 (ja) 半導体装置の実装構造及び半導体装置の実装方法
US8064202B2 (en) Sandwich structure with double-sided cooling and EMI shielding
US11942449B2 (en) Semiconductor arrangement and method for producing the same
CN114156240A (zh) 用于半导体模块的底板和用于制造底板的方法
JP2009231371A (ja) 半導体チップ及び半導体装置
JP2017028174A (ja) 半導体装置
US8829692B2 (en) Multilayer packaged semiconductor device and method of packaging
JP6747304B2 (ja) 電力用半導体装置
CN111834307B (zh) 半导体模块
JP2017135144A (ja) 半導体モジュール
JP2010186962A (ja) 半導体パッケージおよびその作製方法
WO2019221242A1 (ja) パワー半導体モジュール
JP2009064904A (ja) 銅回路基板およびこれを用いた半導体モジュール装置
KR20180005389A (ko) 후막인쇄기법을 이용한 절연기판
JP2008263184A (ja) 構造体及び電子装置
JP6608728B2 (ja) 回路基板および電子装置
CN116913885A (zh) 半导体器件组件

Legal Events

Date Code Title Description
WWE Wipo information: entry into national phase

Ref document number: 201180018762.9

Country of ref document: CN

121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 11844936

Country of ref document: EP

Kind code of ref document: A1

WWE Wipo information: entry into national phase

Ref document number: 2012546718

Country of ref document: JP

WWE Wipo information: entry into national phase

Ref document number: 13638955

Country of ref document: US

WWE Wipo information: entry into national phase

Ref document number: 2011844936

Country of ref document: EP

NENP Non-entry into the national phase

Ref country code: DE