WO2012066833A1 - 半導体装置 - Google Patents

半導体装置 Download PDF

Info

Publication number
WO2012066833A1
WO2012066833A1 PCT/JP2011/068804 JP2011068804W WO2012066833A1 WO 2012066833 A1 WO2012066833 A1 WO 2012066833A1 JP 2011068804 W JP2011068804 W JP 2011068804W WO 2012066833 A1 WO2012066833 A1 WO 2012066833A1
Authority
WO
WIPO (PCT)
Prior art keywords
control terminal
case
lid
insulating substrate
semiconductor device
Prior art date
Application number
PCT/JP2011/068804
Other languages
English (en)
French (fr)
Inventor
喜和 高宮
一永 大西
悦宏 小平
Original Assignee
富士電機株式会社
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 富士電機株式会社 filed Critical 富士電機株式会社
Priority to EP11840778.2A priority Critical patent/EP2642517B1/en
Priority to CN201180054787.4A priority patent/CN103210489B/zh
Priority to JP2012544134A priority patent/JP5972172B2/ja
Publication of WO2012066833A1 publication Critical patent/WO2012066833A1/ja
Priority to US13/892,665 priority patent/US9167699B2/en

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/02Containers; Seals
    • H01L23/04Containers; Seals characterised by the shape of the container or parts, e.g. caps, walls
    • H01L23/043Containers; Seals characterised by the shape of the container or parts, e.g. caps, walls the container being a hollow construction and having a conductive base as a mounting as well as a lead for the semiconductor body
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/18Printed circuits structurally associated with non-printed electric components
    • H05K1/181Printed circuits structurally associated with non-printed electric components associated with surface mounted components
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/34Arrangements for cooling, heating, ventilating or temperature compensation ; Temperature sensing arrangements
    • H01L23/36Selection of materials, or shaping, to facilitate cooling or heating, e.g. heatsinks
    • H01L23/373Cooling facilitated by selection of materials for the device or materials for thermal expansion adaptation, e.g. carbon
    • H01L23/3735Laminates or multilayers, e.g. direct bond copper ceramic substrates
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/498Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
    • H01L23/49811Additional leads joined to the metallisation on the insulating substrate, e.g. pins, bumps, wires, flat leads
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/03Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
    • H01L25/04Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
    • H01L25/07Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L29/00
    • H01L25/072Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L29/00 the devices being arranged next to each other
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/18Printed circuits structurally associated with non-printed electric components
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L2224/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • H01L2224/321Disposition
    • H01L2224/32151Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/32221Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/32225Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/44Structure, shape, material or disposition of the wire connectors prior to the connecting process
    • H01L2224/45Structure, shape, material or disposition of the wire connectors prior to the connecting process of an individual wire connector
    • H01L2224/45001Core members of the connector
    • H01L2224/45099Material
    • H01L2224/451Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof
    • H01L2224/45117Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof the principal constituent melting at a temperature of greater than or equal to 400°C and less than 950°C
    • H01L2224/45124Aluminium (Al) as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/4805Shape
    • H01L2224/4809Loop shape
    • H01L2224/48091Arched
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/481Disposition
    • H01L2224/48135Connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip
    • H01L2224/48137Connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip the bodies being arranged next to each other, e.g. on a common substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/481Disposition
    • H01L2224/48151Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/48221Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/48225Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • H01L2224/48227Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation connecting the wire to a bond pad of the item
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/732Location after the connecting process
    • H01L2224/73251Location after the connecting process on different surfaces
    • H01L2224/73265Layer and wire connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/42Wire connectors; Manufacturing methods related thereto
    • H01L24/44Structure, shape, material or disposition of the wire connectors prior to the connecting process
    • H01L24/45Structure, shape, material or disposition of the wire connectors prior to the connecting process of an individual wire connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/42Wire connectors; Manufacturing methods related thereto
    • H01L24/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L24/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/73Means for bonding being of different types provided for in two or more of groups H01L24/10, H01L24/18, H01L24/26, H01L24/34, H01L24/42, H01L24/50, H01L24/63, H01L24/71
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/18Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof the devices being of types provided for in two or more different subgroups of the same main group of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/13Discrete devices, e.g. 3 terminal devices
    • H01L2924/1304Transistor
    • H01L2924/1305Bipolar Junction Transistor [BJT]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/13Discrete devices, e.g. 3 terminal devices
    • H01L2924/1304Transistor
    • H01L2924/1305Bipolar Junction Transistor [BJT]
    • H01L2924/13055Insulated gate bipolar transistor [IGBT]

Definitions

  • the present invention relates to a semiconductor device such as a power semiconductor module (hereinafter simply referred to as a power module) in which a plurality of semiconductor chips are accommodated in the same package.
  • a power semiconductor module hereinafter simply referred to as a power module
  • FIG. 14 is a cross-sectional view schematically showing a conventional power module.
  • the package 501 of the power module 500 includes a metal base 51, an insulating substrate 52, main terminals 55 and control terminals 56 bonded to the circuit pattern 52 a of the insulating substrate 52, and a resin case 57. Composed.
  • the power module 500 is formed by bonding a semiconductor chip 54 having a semiconductor element on an insulating substrate 52 of a package 501.
  • the insulating substrate 52 is provided with a circuit pattern 52a on the front side of the insulating layer 52b and a back copper foil 52c on the back side.
  • the front surface of the metal base 51 is joined to the back copper foil 52c of the insulating substrate 52 via solder (not shown).
  • the back surface of the semiconductor chip 54, one end of the main terminal 55, and one end of the control terminal 56 are joined to the circuit pattern 52a of the insulating substrate 52 through solder (not shown).
  • a resin case 57 is bonded to the periphery of the metal base 51 so as to cover the front surface side of the metal base 51.
  • the resin case 57 is formed by integrally molding a side wall 58 and a lid 59.
  • the other ends of the main terminal 55 and the control terminal 56 pass through the lid 59 of the resin case 57 and are exposed to the outside of the resin case 57.
  • FIG. 15 is a cross-sectional view showing a main part near the control terminal of the power module shown in FIG.
  • the insulating substrate 52 including the circuit pattern 52a, the insulating layer 52b, and the back copper foil 52c is illustrated in a simplified manner.
  • the control terminal 56 is formed on the control terminal block 61 by integral molding.
  • the control terminal block 61 is fitted in the resin case 57.
  • the control terminal 56 has a bent portion T at a portion closer to the insulating substrate 52 than the control terminal block 61 integrated with the control terminal 56.
  • the control terminal 56 acts as a spring due to elasticity at the bent portion T, and presses the insulating substrate 52 to ensure a conductive state with the circuit pattern 52 a of the insulating substrate 52.
  • the end of the control terminal 56 exposed to the outside of the resin case 57 is connected to external wiring via a connector (not shown).
  • the following apparatus has been proposed as a power module in which a control terminal and a control terminal block are integrally molded and fitted in a resin case.
  • the lead pins of the signal terminals are held in a signal terminal block, and this signal terminal block is held in an outer case.
  • the lead pin has a bent portion between a portion where the lead pin is held and a tip portion in the package.
  • FIG. 16 is a cross-sectional view showing a main part of another example of a conventional power module.
  • the power module 600 shown in FIG. 16 differs from the power module 500 shown in FIG. 14 in the configuration near the control terminal 56.
  • FIG. 16A is a cross-sectional view of a main part in the vicinity of the control terminal 56 of the power module 600.
  • FIG. 16B shows a cross-sectional view of the main part when the vicinity M of the control terminal 56 shown in FIG. 16A is viewed from the side wall 58 side of the resin case 57 (the direction indicated by the white left arrow N).
  • the control terminal 56 includes a through portion 56a that penetrates the through hole 59a of the lid 59 of the resin case 57, and an L-shaped processing portion that is connected to an end portion of the through portion 56a and forms an L-shaped cross-sectional shape with the through portion 56a.
  • 56b and a connection portion 56c having one end connected to the L-shaped processing portion 56b and the other end fixed to the insulating substrate 52 by welding.
  • the other end of the connection portion 56 c is bent at a right angle, and the end portion of the connection portion 56 c bent at a right angle is joined to the insulating substrate 52 via the solder 62.
  • a projecting portion 63 that comes into contact with the back surface 59c of the lid 59 of the resin case 57 after the assembly of the power module 600 is completed is provided in a portion that penetrates the resin case 57 of the penetration portion 56a.
  • the protrusion 63 comes into contact with the back surface 59c of the lid 59 of the resin case 57 so that the control terminal 56 does not come out from the resin case 57 (in the direction indicated by the white upward arrow P in FIG. 16B). It has become.
  • External wiring is connected to the end portion of the penetrating portion 56 a of the control terminal 56 exposed to the outside of the resin case 57 via the connector 64.
  • the through portion 56 a of the control terminal 56 is inserted into the socket 64 a of the connector 64.
  • stress is applied to the control terminal 56 in a direction P (a white upward arrow) P away from the insulating substrate 52.
  • the stress applied to the control terminal 56 in the direction P away from the insulating substrate 56 is prevented by the projection 63 formed on the control terminal 56 being in contact with the back surface 59c of the lid 59 of the resin case 57. Therefore, stress applied to the control terminal 56 when the connector 64 is removed from the through portion 56 a of the control terminal 56 is not transmitted to the insulating substrate 56 via the control terminal 56.
  • the following apparatus has been proposed as a power module having a configuration in which stress is not applied to the insulating substrate when the connector is detached from the control terminal.
  • a spring is provided at the end of the control terminal on the insulating substrate side, and the spring is compressed and brought into contact with the insulating substrate.
  • a member that performs substantially the same operation as the spring is provided at the end of the control terminal on the insulating substrate side, and is brought into contact with the insulating substrate.
  • a hook is provided on the control terminal to prevent the control terminal from moving away from the insulating substrate.
  • a semiconductor device has the following characteristics.
  • An insulating substrate, a control terminal bonded to the insulating substrate and electrically connected to a semiconductor chip bonded to the insulating substrate, a case through which the control terminal passes, and the control terminal in a direction with respect to the insulating substrate A first blocking unit that blocks the movement of the control terminal, and a second blocking unit that blocks the movement of the control terminal in a direction away from the insulating substrate.
  • the control terminal is connected to a penetrating portion that penetrates the lid of the case and a substantially right angle to the penetrating portion, and has an L-shape with the penetrating portion. And an L-shaped member that is in contact with the back surface of the lid of the case. And it has a projection part which is provided in the penetration part and contacts the front surface of the lid of the case.
  • the first blocking portion is the protrusion.
  • the second blocking part is the L-shaped member.
  • the protruding portion contacts the protruding receiving portion formed by the front surface of the lid of the case to constitute the first blocking portion.
  • the L-shaped member contacts the convex portion formed on the back surface of the lid of the case and constitutes the second blocking portion.
  • the control terminal further includes a connection portion having one end coupled to the bottom surface portion of the L-shaped member and the other end joined to the insulating substrate.
  • the side surface of the L-shaped member is substantially perpendicular to the side surface of the penetrating portion.
  • the side surface of the connecting portion is substantially perpendicular to the side surface of the L-shaped member, and is substantially parallel to the side surface of the penetrating portion.
  • the said protrusion part is formed in the side surface of the said penetration part, It is characterized by the above-mentioned.
  • the semiconductor device according to the present invention is characterized in that, in the above-described invention, the through-portion, the L-shaped member, and the connection portion of the control terminal are continuous members cut out from a single metal flat plate. To do.
  • the control terminal includes a penetrating portion that penetrates the lid of the case. And it has the 1st projection part which contacts the front surface of the lid of the case provided in the penetration part.
  • the penetrating portion includes a second projecting portion that is provided apart from the first projecting portion and contacts the back surface of the lid of the case.
  • the first blocking portion is the first protrusion.
  • the second blocking portion is the second protrusion.
  • the control terminal includes a penetrating portion that penetrates the lid of the case. And it has the notch part which is provided in the said penetration part, pinches
  • the first blocking portion is a side wall of the cutout portion that contacts the front surface of the lid of the case.
  • the second blocking portion may be a side wall of the cutout portion that contacts the back surface of the lid of the case.
  • control terminal is connected to the penetrating portion at a substantially right angle, an L-shaped member forming an L-shape with the penetrating portion, and the L-shaped member. And a connecting portion having one end connected to the bottom surface portion and the other end joined to the insulating substrate.
  • a semiconductor device has the following characteristics.
  • a semiconductor device has the following characteristics.
  • a metal member, an insulating substrate bonded to the front surface of the metal member, a semiconductor chip and a main terminal bonded to a circuit pattern of the insulating substrate, and a main body of the metal member bonded to the metal member A case that covers the surface side, a through hole provided in the case, a connection part joined to the circuit pattern, a through part supported by the through hole, a first blocking part formed in the through part,
  • the control terminal which has the 2nd prevention part formed in the penetration part, the side wall of the penetration hole, and the front surface of the case, and contacts with the 1st prevention part, the 1st prevention part
  • the protrusion of the control terminal and the L-shaped member are provided so that the protrusion of the control terminal and the L-shaped member come into contact with the front and back surfaces of the case lid, respectively, and the control terminal is fixed. Is done. For this reason, the stress applied to the control terminal when the connector is detached is not transmitted to the insulating substrate via the control terminal. This prevents the insulation board from being cracked and the insulation resistance from being lowered, and the insulation board from sinking and the control terminal from being displaced and damaging the solder joining the control terminal and the insulation board when the connector is attached or detached. can do.
  • the two protrusions that sandwich the lid of the resin case in the portion that penetrates the case of the control terminal, the two protrusions are respectively connected to the front surface and the back surface of the case lid. Contact and the control terminal is fixed. For this reason, the stress applied to the control terminal when the connector is detached is not transmitted to the insulating substrate via the control terminal. This prevents the insulation board from being cracked and the insulation resistance from being lowered, and the insulation board from sinking and the control terminal from being displaced and damaging the solder joining the control terminal and the insulation board when the connector is attached or detached. can do.
  • the notch portion in the portion of the control terminal that penetrates the case, the upper side wall and the lower side wall of the notch portion come into contact with the front surface and the back surface of the case lid, respectively.
  • the control terminal is fixed. For this reason, the stress applied to the control terminal when the connector is detached is not transmitted to the insulating substrate via the control terminal. This prevents the insulation board from being cracked and the insulation resistance from being lowered, and the insulation board from sinking and the control terminal from being displaced and damaging the solder joining the control terminal and the insulation board when the connector is attached or detached. can do.
  • the semiconductor device of the present invention it is possible to provide a semiconductor device having high insulation strength. Moreover, according to the semiconductor device concerning this invention, there exists an effect that a highly reliable semiconductor device can be provided.
  • FIG. 1 is an explanatory diagram showing a semiconductor device according to a first embodiment of the present invention.
  • 2 is a cross-sectional view showing a main part of the semiconductor device shown in FIG.
  • FIG. 3 is an explanatory diagram showing a main part of the semiconductor device shown in FIG.
  • FIG. 4 is a plan view showing the semiconductor device according to the first embodiment of the present invention.
  • FIG. 5 is a cross-sectional view illustrating the main part of the semiconductor device according to the first embodiment which is being manufactured.
  • FIG. 6 is a perspective view illustrating the main part of the semiconductor device according to the first embodiment.
  • FIG. 7 is a perspective view illustrating another example of the main part of the semiconductor device according to the first embodiment.
  • FIG. 8 is a perspective view showing the main part of the semiconductor device in the middle of assembly shown in FIG.
  • FIG. 9 is a cross-sectional view showing the direction of the force applied when the connector of the semiconductor device shown in FIG. 1 is attached / detached.
  • FIG. 10 is a cross-sectional view showing the main part of the semiconductor device according to the second embodiment of the present invention.
  • 11 is a cross-sectional view showing a main part of the semiconductor device shown in FIG.
  • FIG. 12 is a sectional view showing the main part of the semiconductor device according to the third embodiment of the present invention.
  • FIG. 13 is a cross-sectional view showing the main parts of the semiconductor device according to Embodiment 4 of the present invention.
  • FIG. 14 is a cross-sectional view schematically showing a conventional power module.
  • FIG. 15 is a cross-sectional view showing a main part near the control terminal of the power module shown in FIG.
  • FIG. 16 is a cross-sectional view showing a main part of another example of
  • FIG. 1A shows a plan view of the main part of the package 101 of the power module 100.
  • FIG. 1B is a cross-sectional view taken along a cutting line XX ′ in FIG.
  • FIG. 1C shows a cross-sectional view taken along a cutting line YY ′ in FIG. 1 (b) and 1 (c) show the power module 100 viewed from the direction of the white arrow shown in the vicinity of each cutting line in FIG. 1 (a).
  • FIG. 1D is an enlarged view of the vicinity A of the insulating substrate 2 in FIG.
  • FIG. 2 is a cross-sectional view showing the main part of the semiconductor device shown in FIG.
  • FIG. 3 is an explanatory diagram showing a main part of the semiconductor device shown in FIG.
  • FIG. 2 is an enlarged view of the vicinity B of the control terminal 6 of the power module 100 shown in FIG.
  • FIG. 3 shows the configuration of the control terminal 6 in detail.
  • FIG. 3A is a plan view of the control terminal 6 shown in FIG. 2 as viewed from the lid side of the resin case 7 (direction indicated by a white downward arrow C).
  • FIG. 3B is a cross-sectional view of the control terminal 6 shown in FIG. 3A as viewed from the side surface where no protrusion 10 is provided (the direction indicated by the white upward arrow D).
  • FIG. 3C is a cross-sectional view of the control terminal 6 shown in FIG. 3A as viewed from the side surface side (the direction indicated by the white left arrow E) where the protrusions 10 are provided.
  • FIG. 4 is a plan view showing the semiconductor device according to the first embodiment of the present invention.
  • FIG. 4 shows a power module 100 in which a plurality of semiconductor chips 4 and control terminals 6 are joined to a circuit pattern 2 a of an insulating substrate 2 via solder 3.
  • the semiconductor chip 4 is, for example, an IGBT (Insulated Gate Bipolar Transistor: insulated gate bipolar transistor) chip, an FWD (Free Wheeling Diode) chip, or the like.
  • IGBT Insulated Gate Bipolar Transistor: insulated gate bipolar transistor
  • FWD Free Wheeling Diode
  • the package 101 of the power module 100 includes a metal base (metal member) 1, an insulating substrate 2 bonded to the metal base 1, a main terminal 5 and a control terminal 6 bonded to a circuit pattern 2 a of the insulating substrate 2, a metal And a resin case 7 bonded to the periphery of the base 1.
  • the power module 100 is formed by bonding a plurality of semiconductor chips 4 such as IGBTs and FWDs to a circuit pattern 2 a of an insulating substrate 2 of a package 101.
  • the insulating substrate 2 is provided with a circuit pattern 2a on the front side of the insulating layer 2b and a back copper foil 2c on the back side.
  • the front surface of the metal base 1 is joined to the back copper foil 2c of the insulating substrate 2 via solder (not shown).
  • the back surface of the semiconductor chip 4, one end of the main terminal 5, and the end portion of the control terminal 6 are joined to the circuit pattern 2 a of the insulating substrate 2 via the solder 3.
  • a resin case 7 is bonded to the periphery of the metal base 1.
  • the resin case 7 has a configuration in which a side wall 8 and a lid 9 are integrally molded, and an end portion of the side wall 8 of the resin case 7 is bonded to the periphery of the metal base 1.
  • the ends opposite to the ends of the main terminal 5 and the control terminal 6 joined to the circuit pattern 2 a penetrate the lid 9 of the resin case 7 and are exposed to the outside of the resin case 7.
  • the control terminal 6 has a penetrating portion 6a that penetrates the lid 9 of the resin case 7, and an L-shaped processing portion that is connected to the penetrating portion 6a and is provided substantially at right angles to the penetrating portion 6a, and forms an L-shape with the penetrating portion 6a.
  • (L-shaped member) 6b and a connection portion 6c having one end connected to the bottom surface portion of the L-shaped processing portion 6b and the other end bonded to the insulating substrate 2 via the solder 3.
  • the other end of the connection portion 6 c is bent at a right angle, and the end portion of the connection portion 6 c bent at a right angle is joined to the insulating substrate 2 via the solder 3.
  • the L-shaped cross-sectional shape of the L-shaped processed part 6b is formed by a projecting part composed of the through part 6a and a bottom part.
  • the side surface 6bb of the bottom surface portion of the L-shaped processing portion 6b is substantially perpendicular to the side surface 6aa of the penetrating portion 6a.
  • the side surface 6cc of the connection portion 6c is substantially perpendicular to the bottom surface portion of the L-shaped processing portion 6b on the side surface 6bb opposite to the side surface 6bb on the side where the penetrating portion 6a is connected. And it is substantially parallel to the side surface 6aa of the penetrating portion 6a.
  • the side surface 6aa of the penetrating portion 6a is a flat surface except for the portion where the protruding portion 10 is provided.
  • the bottom surface portion of the L-shaped processing portion 6b and the side surfaces 6bb and 6cc of the connection portion 6c are flat surfaces.
  • the lid 9 of the resin case 7 is provided with a through hole 9a through which the control terminal 6 passes.
  • the control terminal 6 is provided with a protrusion (hook) 10 at a portion passing through the through hole 9a.
  • a protruding portion 10 is provided on a portion of the penetrating portion 6 a of the control terminal 6 that is exposed to the outside of the resin case 7.
  • the protrusion 10 is provided, for example, on the side surface of the penetrating part 6 a that faces the side wall 8 of the resin case 7 so as to contact the front surface of the lid 9 of the resin case 7.
  • the protruding portion 10 of the control terminal 6 is a first blocking portion 11 that blocks the control terminal 6 from moving in the direction relative to the insulating substrate 2.
  • the protrusion 10 is in contact with the front surface of the lid 9 of the resin case 7, so that, for example, when the connector is attached to the through portion 6 a of the control terminal 6, the control terminal 6 is connected to the insulating substrate 2.
  • the bottom surface portion of the L-shaped processing portion 6 b of the control terminal 6 is a second blocking portion 12 that blocks the control terminal 6 from moving in a direction away from the insulating substrate 2.
  • the bottom surface portion of the L-shaped processing portion 6b is in contact with the back surface of the lid 9 of the resin case 7, so that, for example, when the connector is attached to the through portion 6a of the control terminal 6, the control terminal 6 is resin. Prevents the case 7 from slipping outside.
  • the configuration of the lid 9 of the resin case 7 with which the protrusion 10 of the control terminal 6 and the bottom surface of the L-shaped processing portion 6b of the control terminal 6 come into contact will be described in detail.
  • a protrusion receiving portion 9 b that comes into contact with the protrusion portion 10 of the control terminal 6 is provided on the front surface side of the lid 9 of the resin case 7, a protrusion receiving portion 9 b that comes into contact with the protrusion portion 10 of the control terminal 6 is provided.
  • the protrusion receiving portion 9b is configured by a member including a side wall of the through hole 9a of the resin case 7 and a front surface of the lid 9, and contacts the side surface 6aa of the through portion 6a on the side wall of the through hole 9a. Then, the projection 10 is brought into contact with the front surface of the lid 9.
  • the protrusion receiving portion 9b includes a side wall of the through hole 9a and a surface facing the opposite side with respect to the metal base 1, and locks (fixes) the first blocking portion 11 on the surface facing the opposite side with respect to the metal base 1. It is the 1st latching
  • the protrusion receiving portion 9 b is configured by the lid 9 remaining on the side wall 8 side of the resin case 7 by providing the through hole 9 a in the lid 9 of the resin case 7. And the control terminal 6 is latched when the projection part 10 contacts the upper surface of the projection receiving part 9b, ie, the front surface of the lid 9 of the resin case 7.
  • a convex portion 9 c that comes into contact with the bottom surface portion of the L-shaped processing portion 6 b of the control terminal 6 is provided.
  • the convex portion 9 c protrudes from the back of the lid 9 to the insulating substrate 2 side.
  • the control terminal 6 is latched by the surface which faces the insulating substrate 2 of the convex part 9c, and the side surface 6bb of the bottom face part of the L-shaped process part 6b contacting.
  • the convex portion 9c includes a side wall of the through-hole 9a that faces the side wall that forms the projection receiving portion 9b, and a surface that faces the metal base 1 side, and the second blocking portion 12 is engaged by the surface that faces the metal base 1 side. It is the 2nd latching
  • the convex portion 9c is a height that contacts the bottom surface portion of the L-shaped processing portion 6b at a position corresponding to the side surface 6bb of the bottom surface portion of the L-shaped processing portion 6b on the back surface of the lid 9 of the resin case 7. It is provided so as to protrude to the metal base 1 side. And the control terminal 6 is latched when the bottom face part of the L-shaped process part 6b contacts the surface which opposes the metal base 1 of the convex part 9c.
  • FIG. 5 is a cross-sectional view illustrating the main part of the semiconductor device according to the first embodiment which is being manufactured.
  • FIG. 5 shows the control terminal 6 being manufactured.
  • the control terminal 6 is cut out from one metal flat plate 14 as one component in which the penetrating portion 6a, the L-shaped processing portion 6b, and the connecting portion 6c are continuous.
  • the portion that becomes the side surface 6bb of the bottom surface portion of the L-shaped processing portion 6b is formed by bending the metal flat plate 14 substantially at right angles to the side surface 6aa of the penetrating portion 6a.
  • the portion to be the side surface 6cc of the connecting portion 6c is formed by bending the metal flat plate 14 at a substantially right angle to the side opposite to the through portion 6a with respect to the side surface 6bb of the bottom surface portion of the L-shaped processing portion 6b, and substantially the same as the side surface 6aa of the through portion 6a. It is formed by making it parallel.
  • the protrusion part 10 is formed in the position which penetrates the cover 9 of the resin case 7 of the penetration part 6a.
  • the L-shaped processed portion 6b is bent by the stress applied to the through portion 6a (spring effect). For this reason, since the L-shaped process part 6b bends when stress is added to the penetration part 6a, the damage to the solder 3 can be made small.
  • FIG. 6 is a perspective view illustrating the main part of the semiconductor device according to the first embodiment.
  • the cross-sectional shape of the protrusion 10 formed on the control terminal 6 is a triangular shape in which the upper side of the control terminal 6 is narrow and widens toward the lower side.
  • An angle ⁇ between the lower end surface 10a of the protrusion 10 and the longitudinal direction 15 of the control terminal 6 is set to about 60 ° to 90 °.
  • the power module 100 including the control terminal 6 and the resin case 7 described above is assembled as follows. First, the insulating substrate 2, the semiconductor chip 4, the control terminal 6 and the like are bonded to the front surface of the metal base 1 by a known method. Next, the through portion 6 a of the control terminal 6 is inserted into the through hole 9 a from the back side of the lid 9 along the side wall of the through hole 9 a formed in the lid 9. At this time, the penetrating part 6a is inserted until the protruding part 10 provided in the penetrating part 6a passes through the through hole 9a.
  • control terminal 6 is arrange
  • cover 9 ie, the upper surface of the protrusion receiving part 9b, and the side surface of the bottom face part of the L-shaped process part 6b of the control terminal 6 (Upper surface) 6 bb is brought into contact with the convex portion 9 c formed on the rear surface side of the lid 9.
  • the peripheral edge of the metal base 1 and the lower end of the resin case 7 are aligned, and the peripheral edge of the metal base 1 and the lower end of the resin case 7 are bonded with an adhesive.
  • the power module 100 is completed.
  • FIG. 7 is a perspective view showing another example of the main part of the semiconductor device according to the first embodiment.
  • the cross-sectional shape of the protrusion 20 may be a square shape. That is, the protrusion 20 may have a quadrangular prism shape.
  • the configuration of the control terminal 6 shown in FIG. 7 other than the protrusion 20 is the same as that of the control terminal 6 shown in FIG.
  • the power module 100 is assembled as follows.
  • FIG. 8 is a perspective view showing the main part of the semiconductor device in the middle of assembly shown in FIG. FIG. 8 shows a state in which the protruding portion 20 portion of the control terminal 6 passes through the through hole 9a.
  • the side surface 21 opposite to the side surface of the control terminal 6 on which the protruding portion 20 is provided is pressed against the side wall 22 on the convex portion 9 c side of the through hole 9 a and
  • the control terminal 6 is inserted into the through-hole 9a in a direction F (outlined upward arrow) F from the back surface side to the front surface side so as to cover the resin case 7.
  • F outlined upward arrow
  • G white blank arrow
  • the power module 100 may be assembled as follows. First, using the spring effect of the control terminal 6, the side surface 21 opposite to the side surface of the control terminal 6 on which the projection 20 is provided is pressed against the side wall 22 on the convex portion 9 c side of the through hole 9 a, The control terminal 6 is inserted into the through hole 9a in the direction F from the back surface side of the lid 9 toward the front surface side. Then, when the protrusion 20 passes through the through hole 9a, the pressing to the side wall 22 on the convex portion 9c side of the through hole 9a is stopped, and the load on the L-shaped processing portion 6b of the control terminal 6 is released to release the spring. The effect is released and the protrusion 20 is brought into contact with the protrusion receiving portion 9b.
  • FIG. 9 is a cross-sectional view showing the direction of the force applied when the connector of the semiconductor device shown in FIG. 1 is attached / detached.
  • the moving direction of the connector 16 is indicated by a white arrow illustrated on the left side of the connector 16.
  • a white downward arrow shown on the left side of the connector 16 is a moving direction of the connector 16 when the connector 16 is attached to the control terminal 6.
  • a white upward arrow shown on the left side of the connector 16 is a moving direction of the connector 16 when the connector 16 is detached from the control terminal 6.
  • the projection receiving portion 9b and the convex portion 9c receive the stress applied to the control terminal 6, so that the control terminal 6 does not move. For this reason, the stress applied to the control terminal 6 is not transmitted to the insulating substrate 2 through the solder 3. Therefore, the stress applied to the insulating substrate 2 when the connector 16 is attached / detached is suppressed, so that the insulating substrate 2 is not cracked and the control terminal 6 is not sunk (displaced). As a result, a decrease in the insulation strength of the insulating substrate 2 and the introduction of damage to the solder 3 can be prevented, and the highly reliable power module 100 can be provided.
  • the side wall of the through hole 9a on the projection receiving portion 9b side has a shape that contacts the through portion 6a and supports the through portion 6a.
  • the shape that contacts and supports the penetrating portion 6a is, for example, a shape that supports the penetrating portion 6a at a position closer to the insulating substrate 2 than the protrusion receiving portion 9b. Since the side wall of the through hole 9a on the side of the projection receiving portion 9b contacts and supports the through portion 6a, the force in the rotational direction around the projection receiving portion 9b does not act on the control terminal 6, The power module 100 with high reliability can be provided.
  • the protrusion 10 and the L-shaped member 6b of the control terminal 6 are provided with the protrusion 10 and the L-shaped member 6b of the control terminal 6, respectively.
  • the control terminal 6 is fixed in contact with the protrusion receiving portion 9b and the convex portion 9c of the lid 9. For this reason, the stress applied to the control terminal 6 when the connector 16 is detached is not transmitted to the insulating substrate 2 via the control terminal 6.
  • the insulating substrate 2 is cracked and the insulation resistance is reduced, or the insulating substrate 2 sinks and the control terminal 6 is displaced, so that the solder 3 that joins the control terminal 6 and the insulating substrate 2 is formed. It can be prevented from being damaged. Therefore, a highly reliable semiconductor device with high insulation strength can be provided.
  • FIG. 10 is a cross-sectional view showing the main part of the semiconductor device according to the second embodiment of the present invention.
  • FIG. 11 is a cross-sectional view showing a main part of the semiconductor device shown in FIG. FIG. 10 shows a cross-sectional view of the main part when the control terminal 6 constituting the power module 200 is inserted into the resin case 7.
  • FIG. 11A is a cross-sectional view of the control terminal 6 constituting the package 101 of the power module 200 of FIG. 10 as viewed from the side surface where the protrusions 10 are not provided.
  • FIG. 11B is a cross-sectional view of the control terminal 6 shown in FIG. 11A viewed from the side surface side (the direction indicated by the white left arrow K) where the protrusions 10 are provided.
  • the power module 200 according to the second embodiment is different from the first embodiment in that the through portion 6a of the control terminal 6, the bottom surface portion of the L-shaped processing portion 6b, and the side surfaces 6aa, 6bb, 6cc of the connection portion 6c are the same. It is in the plane.
  • the configuration other than the connection position of the control terminal 6 of the power module 200 according to the second embodiment is the same as that of the power module according to the first embodiment.
  • the side surface 6bb of the bottom surface portion of the L-shaped processing portion 6b and the side surface 6aa of the penetrating portion 6a are on the same plane and are not bent, so that the bending (spring effect) of the L-shaped processing portion 6b is small. As compared with the first embodiment, damage is easily introduced into the solder 3.
  • the protrusion 10 of the control terminal 6 and the bottom surface of the L-shaped processing portion 6b of the control terminal 6 are respectively connected to the lid 9. It contacts the projection receiving part 9b and the convex part 9c.
  • the stress applied to the control terminal 6 is not transmitted to the insulating substrate 2. Therefore, also in the power module 200, the protruding portion 10 is the first blocking portion 11, and the bottom surface portion of the L-shaped processing portion 6 b is the second blocking portion 12.
  • FIG. 12 is a sectional view showing the main part of the semiconductor device according to the third embodiment of the present invention.
  • FIG. 12 shows a cross-sectional view of the main part when the control terminal 6 constituting the power module 300 is inserted into the resin case 7.
  • the power module 300 according to the third embodiment is different from the first embodiment in that two protrusions (hereinafter referred to as first and second protrusions) 10 so as to sandwich the lid 9 between the through portions 6a of the control terminals 6. , 30 are provided.
  • the 1st projection part 10 has the same composition as the projection part provided in penetration part 6a of control terminal 6 of the power module concerning Embodiment 1.
  • FIG. The second protrusion 30 is provided on the side surface of the control terminal 6 where the first protrusion 10 is provided.
  • the second protrusion 30 has, for example, an inverted triangular cross-sectional shape in which the lower side of the control terminal 6 is narrow and widens toward the upper side, symmetrically with the first protrusion 10.
  • the protrusion receiving part 9b is provided with the surface which opposes the metal base 1, and the 2nd protrusion part 30 contacts the surface which opposes the metal base 1 of this protrusion receiving part 9b.
  • the projection receiving portion 9b has a quadrangular prism shape, and the second protruding portion 30 contacts the lower end surface of the projection receiving portion 9b.
  • the power module 300 by providing the two first and second protrusions 10 and 30, the movement of the control terminal 6 is prevented when the connector (not shown) is attached and detached, It is possible to prevent stress from being transmitted to the insulating substrate 2.
  • the configuration of the power module 300 according to the third embodiment other than the protrusions 30 is the same as that of the power module according to the first embodiment.
  • the first protrusion 10 formed on the front surface side of the lid 9 out of the two first and second protrusions 10 and 30 is the first blocking portion 11.
  • the protrusion 30 formed on the back side of the second blocking portion 12 is.
  • the surface (front surface) facing the opposite side to the surface facing the metal base 1 side of the lid 9 is the first locking portion, and the surface facing the metal base 1 side of the lid 9, that is, the metal base 1.
  • the surface (back surface) that opposes the front surface is the second locking portion.
  • the L-shaped processing portion 6b of the control terminal 6 may not be provided.
  • the penetrating portion 6a and the connecting portion 6c of the control terminal 6 may be connected so as to be aligned on a straight line.
  • the two first protrusions 10 and 30 that sandwich the lid 9 of the resin case 7 are provided in the penetrating portion 6 a of the control terminal 6, thereby providing 2
  • the first and second protrusions 10 and 30 come into contact with the front surface and the back surface of the lid 9 of the resin case 7, respectively, and the control terminal 6 is fixed.
  • FIG. 13 is a cross-sectional view showing the main parts of the semiconductor device according to Embodiment 4 of the present invention.
  • FIG. 13 shows a cross-sectional view of the main part when the control terminal 6 constituting the power module 400 is inserted into the resin case 7.
  • the power module 400 according to the fourth embodiment is different from the third embodiment in that the power module 400 according to the fourth embodiment is located at a place between the first and second protrusions instead of the first and second protrusions of the power module according to the third embodiment. That is, the notch 41 is provided. A side wall 42 of the through hole 9 a formed in the lid 9 is fitted into the notch 41. Specifically, the side wall 42 of the through hole 9a of the lid 9 is in contact with the bottom surface of the notch 41 that is parallel to the side surface 6aa of the through part 6a. Then, the front surface and the back surface of the lid 9 are in contact with the upper side wall 43 and the lower side wall 44 of the cutout portion 41, respectively.
  • the upper side wall 43 of the notch 41 is a surface substantially perpendicular to the bottom surface of the notch 41.
  • the lower side wall 44 of the notch 41 is a surface that is substantially perpendicular to the bottom surface of the notch 41 and faces the upper side wall 43 of the notch 41.
  • the upper side wall 43 of the notch 41 is the first blocking part 11, and the lower side wall 44 of the notch 41 is the second blocking part 12.
  • the surface (front surface) facing the opposite side to the surface facing the metal base 1 side of the lid 9 is the first locking portion.
  • the surface of the lid 9 facing the metal base 1 side, that is, the surface (back surface) facing the front surface of the metal base 1 is the second locking portion.
  • the L-shaped processing portion 6b of the control terminal 6 may not be provided. For this reason, you may connect so that the penetration part 6a and the connection part 6c of the control terminal 6 may be located in a line like the power module concerning Embodiment 2.
  • the semiconductor device according to the fourth embodiment by providing the notch portion 41 in the through portion 6a of the control terminal 6, the upper side wall 43 and the lower side wall 44 of the notch portion 41 are respectively provided.
  • the control terminal 6 is fixed in contact with the front and back surfaces of the lid 9 of the resin case 7. Thereby, the same effect as that of the semiconductor device according to the first embodiment can be obtained.
  • the power module in which a plurality of semiconductor chips such as the IGBT chip and the FWD chip are joined to the circuit pattern of the insulating substrate via the solder has been described as an example.
  • the present invention is not limited to the above-described embodiment. It is possible to apply to the module package of various configurations.
  • the control terminal which has a penetration part and the L-shaped process part which forms L-shape is demonstrated to an example, not only this but a control terminal is a back surface side of the cover of a case Any configuration can be used as long as it is capable of contacting the convex portion provided on the surface and locking the control terminal.
  • control terminal has a configuration in which, instead of the L-shaped processing portion, a T-shaped processing portion that forms a T-shape with the penetrating portion, or a processing portion that makes an acute angle with the penetrating portion. There may be.
  • the semiconductor device according to the present invention is useful for a semiconductor device such as a power semiconductor module in which a plurality of semiconductor chips are housed in the same package.

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Chemical & Material Sciences (AREA)
  • Ceramic Engineering (AREA)
  • Materials Engineering (AREA)
  • Structures Or Materials For Encapsulating Or Coating Semiconductor Devices Or Solid State Devices (AREA)

Abstract

 パワーモジュール(100)は、金属ベース(1)と、金属ベース(1)に接合された絶縁基板(2)と、絶縁基板(2)の回路パターンに接合された半導体チップおよび制御端子(6)と、金属ベース(1)に接着された樹脂ケース(7)と、で構成される。制御端子(6)は、樹脂ケース(7)の蓋(9)を貫通する貫通部(6a)と、貫通部(6a)に連結されたL字加工部(6b)と、L字加工部(6b)に連結された接続部(6c)とからなる。制御端子(6)の蓋(9)を貫通する部分には突起部(10)が設けられている。突起部(10)は、蓋(9)のおもて面で構成される突起受け部(9b)に接触する。L字加工部(6b)は、蓋(9)の裏面に設けられた凸部(9c)に接触する。これにより、制御端子(6)へのコネクタ脱着時に絶縁基板(2)に応力が伝達されることが防止され、絶縁強度が高い高信頼性の半導体装置とすることができる。

Description

半導体装置
 この発明は、複数の半導体チップが同一パッケージ内に収納されたパワー半導体モジュール(以下、単にパワーモジュールとする)などの半導体装置に関する。
 図14は、従来のパワーモジュールについて模式的に示す断面図である。図14に示すように、パワーモジュール500のパッケージ501は、金属ベース51と、絶縁基板52と、絶縁基板52の回路パターン52aに接合された主端子55および制御端子56と、樹脂ケース57とで構成される。パワーモジュール500は、パッケージ501の絶縁基板52上に、半導体素子を有する半導体チップ54が接合されてなる。
 絶縁基板52は、絶縁層52bのおもて面側に回路パターン52aが設けられ、裏面側に裏銅箔52cが設けられている。金属ベース51のおもて面は、はんだ(不図示)を介して絶縁基板52の裏銅箔52cと接合している。半導体チップ54の裏面、主端子55の一端および制御端子56の一端は、それぞれはんだ(不図示)を介して絶縁基板52の回路パターン52aと接合している。
 半導体チップ54のおもて面に設けられた図示省略した半導体素子の電極と回路パターン52a、および回路パターン52a同士はボンディングワイヤ60によって電気的に接続されている。金属ベース51の周縁には、金属ベース51のおもて面側を覆うように樹脂ケース57が接着されている。樹脂ケース57は、側壁58と蓋59とが一体成形されてなる。主端子55および制御端子56の他端は、それぞれ樹脂ケース57の蓋59を貫通して樹脂ケース57の外側に露出している。
 つぎに、パワーモジュール500の制御端子56近傍Mの構成について詳細に説明する。図15は、図14に示すパワーモジュールの制御端子近傍の要部について示す断面図である。図15では、回路パターン52a、絶縁層52bおよび裏銅箔52cからなる絶縁基板52を簡略化して図示する。制御端子56は、制御端子ブロック61に一体成形により形成されている。制御端子ブロック61は、樹脂ケース57に嵌合されている。
 制御端子56は、制御端子56と一体化された制御端子ブロック61よりも絶縁基板52側の部分に屈曲部Tを有する。制御端子56は、屈曲部Tでの弾性によりばねとして作用し、絶縁基板52を押え付けることで絶縁基板52の回路パターン52aとの導通状態を確保する。制御端子56の、樹脂ケース57の外側に露出した端部は、図示しないコネクタを介して外部配線に接続される。
 コネクタの脱着時には、絶縁基板52側に対する方向または絶縁基板52から離れる方向に制御端子56に応力がかかる。このため、コネクタの装着時、制御端子56には絶縁基板52側に対する方向に応力がかかるが、制御端子56は制御端子ブロック61によって樹脂ケース57に嵌合されているため、制御端子56にかかる応力が制御端子56を介して絶縁基板52に伝達されることが阻止される。したがって、絶縁基板52に応力が加わることはない。
 このように、制御端子と制御端子ブロックとが一体成形され樹脂ケースに嵌合されたパワーモジュールとして、次の装置が提案されている。信号用端子のリードピンは信号端子ブロックに保持され、この信号端子ブロックは外囲ケースに保持されている。リードピンは、これが保持されている部分からパッケージ内の先端部までの間に屈曲部を有している。外囲ケースが金属ベース板に実装されると、実装前では自由長が圧縮長よりも長く設定されたリードピンは圧縮され、回路基板に対して常時加圧するようになる(例えば、下記特許文献1参照。)。
 図16は、従来のパワーモジュールの別の一例の要部について示す断面図である。図16に示すパワーモジュール600が図14に示すパワーモジュール500と異なるのは、制御端子56近傍Mの構成である。図16(a)には、パワーモジュール600の制御端子56近傍Mの要部断面図を示す。図16(b)には、図16(a)に示す制御端子56近傍Mを樹脂ケース57の側壁58側(白抜き左向矢印Nで示す方向)から見た要部断面図を示す。
 図16に示すように、金属ベース51のおもて面は、はんだ53を介して絶縁基板52の裏銅箔52cと接合している。制御端子56は、樹脂ケース57の蓋59の貫通孔59aを貫通する貫通部56aと、貫通部56aの端部に連結され当該貫通部56aとL字状の断面形状を形成するL字加工部56bと、L字加工部56bに一端が連結され、他端が絶縁基板52に溶接で固着された接続部56cとからなる。接続部56cの他端は直角に曲げられ、この直角に曲げられた接続部56cの端部がはんだ62を介して絶縁基板52と接合している。
 貫通部56aのL字加工部56bに連結された端部に対して反対側の端部は樹脂ケース57の外側に露出している。貫通部56aの樹脂ケース57を貫通する部分には、パワーモジュール600の組み立て完了後に樹脂ケース57の蓋59の裏面59cに接触する突起部63が設けられている。この突起部63が樹脂ケース57の蓋59の裏面59cに接触することで、制御端子56が樹脂ケース57から外側(図16(b)に白抜き上向矢印Pで示す方向)に抜けないようになっている。
 制御端子56の貫通部56aの、樹脂ケース57の外側に露出した端部には、コネクタ64を介して外部配線が接続される。図16(a),16(b)では図示を省略するが、制御端子56の貫通部56aは、コネクタ64のソケット64aに差し込まれる。コネクタ64を制御端子56の貫通部56aから取りはずす場合、制御端子56には絶縁基板52から離れる方向(白抜き上向矢印)Pに応力が加わる。
 絶縁基板56から離れる方向Pに制御端子56に加わる応力は、制御端子56に形成された突起部63が樹脂ケース57の蓋59の裏面59cに接触していることで阻止される。そのため、コネクタ64を制御端子56の貫通部56aから取りはずすときに制御端子56に加わる応力が制御端子56を介して絶縁基板56に伝達されることはない。
 このように、コネクタを制御端子から取りはずすときに絶縁基板に応力が加わらない構成のパワーモジュールとして、次の装置が提案されている。制御端子の絶縁基板側の端部にばねを設け、このばねを圧縮して絶縁基板に接触させる。または、制御端子の絶縁基板側の端部にばねとほぼ同様の動作を行う部材を設け、絶縁基板に接触させる。また、制御端子にフックを設け、制御端子が絶縁基板から離れる方向に移動することを阻止する。一方、コネクタを制御端子に装着するときに制御端子を介して絶縁基板に加圧力が加わらない構成のパワーモジュールとして、制御端子の樹脂ケースの外側に露出した部分を折り曲げて樹脂ケースの表面に接触させる装置が提案されている(例えば、下記特許文献2参照。)。
特開2000-208686号公報 米国特許出願公開第2008/0217756号明細書
 しかしながら、上述した特許文献1に示すパワーモジュールや図14,15に示すパワーモジュール500では、制御端子56を制御端子ブロック61に一体成形する工程およびこの制御端子ブロック61を樹脂ケース57に嵌合する工程が必要となり製造コストが増大する。
 また、図16(a),16(b)に示すパワーモジュール600では、コネクタ64の装着時、制御端子56に絶縁基板52に対する方向(白抜き下向矢印)Qに応力が加わる。このため、コネクタ64の装着時、制御端子56に加わる応力が制御端子56を介して絶縁基板52に伝達され、絶縁基板52に加圧力が加わる。このため、絶縁基板52の制御端子56に対応する部分Rで、絶縁基板52が割れて絶縁耐量が低下したり、絶縁基板52が沈み込んで制御端子56が変位し制御端子56と絶縁基板52とを接合するはんだ62が損傷したりすることで、パワーモジュール600の信頼性が低下する虞がある。
 また、上述した特許文献2に示すパワーモジュールには、コネクタを制御端子に装着するときに、制御端子を介して絶縁基板に加わる加圧力を制御端子に設けた突起部で阻止することについては記載されていない。このため、コネクタを制御端子に装着するときに絶縁基板に加わる加圧力を抑制することができない。
 この発明は、上述した従来技術による問題点を解消するため、絶縁強度が高い半導体装置を提供することを目的とする。また、この発明は、上述した従来技術による問題点を解消するため、信頼性の高い半導体装置を提供することを目的とする。
 上述した課題を解決し、本発明の目的を達成するため、この発明にかかる半導体装置は、次の特徴を有する。絶縁基板と、前記絶縁基板に接合され、当該絶縁基板に接合された半導体チップと電気的に接続された制御端子と、前記制御端子が貫通するケースと、前記絶縁基板に対する方向への前記制御端子の移動を阻止する第1阻止部と、前記絶縁基板から離れる方向への前記制御端子の移動を阻止する第2阻止部と、を備える。
 また、この発明にかかる半導体装置は、上述した発明において、前記制御端子は、前記ケースの蓋を貫通する貫通部と、前記貫通部に対しほぼ直角に連結され、当該貫通部とL字形状を形成し、前記ケースの前記蓋の裏面に接触するL字部材と、からなる。そして、前記貫通部に設けられ、前記ケースの前記蓋のおもて面に接触する突起部を有する。前記第1阻止部は前記突起部である。前記第2阻止部は前記L字部材であることを特徴とする。
 また、この発明にかかる半導体装置は、上述した発明において、前記突起部は、前記ケースの前記蓋のおもて面で構成される突起受け部に接触して前記第1阻止部を構成する。前記L字部材は、前記ケースの前記蓋の裏面に形成された凸部に接触し前記第2阻止部を構成することを特徴とする。
 また、この発明にかかる半導体装置は、上述した発明において、前記制御端子は、前記L字部材の底面部に一端が連結され、かつ前記絶縁基板に他端が接合された接続部をさらに有する。そして、前記L字部材の側面が前記貫通部の側面に対してほぼ直角である。前記接続部の側面が前記L字部材の側面に対してほぼ直角であり、かつ、前記貫通部の側面とほぼ平行である。そして、前記突起部は、前記貫通部の側面に形成されることを特徴とする。
 また、この発明にかかる半導体装置は、上述した発明において、前記制御端子の前記貫通部、前記L字部材および前記接続部が1枚の金属平板から切り出された連続する部材であることを特徴とする。
 また、この発明にかかる半導体装置は、上述した発明において、前記制御端子は、前記ケースの蓋を貫通する貫通部からなる。そして、前記貫通部に設けられ、前記ケースの前記蓋のおもて面に接触する第1突起部を有する。前記貫通部に前記第1突起部と離れて設けられ、前記ケースの前記蓋の裏面に接触する第2突起部を有する。前記第1阻止部は前記第1突起部である。前記第2阻止部は前記第2突起部であることを特徴とする。
 また、この発明にかかる半導体装置は、上述した発明において、前記制御端子は、前記ケースの蓋を貫通する貫通部からなる。そして、前記貫通部に設けられ、前記ケースの前記蓋を挟みこみ、前記ケースの前記蓋のおもて面および裏面に接触する切り欠き部を有する。前記第1阻止部は、前記ケースの前記蓋のおもて面に接触する前記切り欠き部の側壁である。前記第2阻止部は、前記ケースの前記蓋の裏面に接触する前記切り欠き部の側壁であることを特徴とする。
 また、この発明にかかる半導体装置は、上述した発明において、前記制御端子は、前記貫通部に対しほぼ直角に連結され、当該貫通部とL字形状を形成するL字部材と、前記L字部材の底面部に一端が連結され、かつ前記絶縁基板に他端が接合された接続部と、をさらに有することを特徴とする。
 また、上述した課題を解決し、本発明の目的を達成するため、この発明にかかる半導体装置は、次の特徴を有する。絶縁基板と、前記絶縁基板を覆うケースと、前記絶縁基板に接合され、かつ前記ケースを貫通する制御端子と、前記制御端子の前記ケースの外側に露出する部分に設けられ、当該ケースの外側から当該ケースに接触する第1阻止部と、前記制御端子の前記ケースの内側の部分に設けられ、当該ケースの内側から当該ケースに接触する第2阻止部と、を備える。
 また、上述した課題を解決し、本発明の目的を達成するため、この発明にかかる半導体装置は、次の特徴を有する。金属部材と、前記金属部材のおもて面に接合された絶縁基板と、前記絶縁基板の回路パターンに接合された半導体チップおよび主端子と、前記金属部材に接着され、当該金属部材のおもて面側を覆うケースと、前記ケースに設けられた貫通孔と、前記回路パターンに接合された接続部、前記貫通孔に支持される貫通部、当該貫通部に形成された第1阻止部、および、当該貫通部に形成された第2阻止部を有する制御端子と、前記貫通孔の側壁と前記ケースのおもて面とで構成され前記第1阻止部と接触し、当該第1阻止部を係止する第1係止部と、前記貫通孔の側壁と前記ケースの裏面とで構成され前記第2阻止部と接触し、当該第2阻止部を係止する第2係止部と、を備える。
 上述した発明によれば、制御端子の突起部およびL字部材を備えることで、制御端子の突起部およびL字部材がそれぞれケースの蓋のおもて面および裏面と接触し、制御端子が固定される。このため、コネクタの脱着時に制御端子にかかる応力は制御端子を介して絶縁基板に伝達されない。これにより、コネクタの脱着時に、絶縁基板が割れて絶縁耐量が低下したり、絶縁基板が沈み込んで制御端子が変位し、制御端子と絶縁基板とを接合するはんだが損傷したりすることを防止することができる。
 また、上述した発明によれば、制御端子のケースを貫通する部分に樹脂ケースの蓋を挟み込む2つの突起部を設けることで、2つの突起部がそれぞれケースの蓋のおもて面および裏面と接触し、制御端子が固定される。このため、コネクタの脱着時に制御端子にかかる応力は制御端子を介して絶縁基板に伝達されない。これにより、コネクタの脱着時に、絶縁基板が割れて絶縁耐量が低下したり、絶縁基板が沈み込んで制御端子が変位し、制御端子と絶縁基板とを接合するはんだが損傷したりすることを防止することができる。
 また、上述した発明によれば、制御端子のケースを貫通する部分に切り欠き部を設けることで、切り欠き部の上部側壁および下部側壁がそれぞれケースの蓋のおもて面および裏面と接触し、制御端子が固定される。このため、コネクタの脱着時に制御端子にかかる応力は制御端子を介して絶縁基板に伝達されない。これにより、コネクタの脱着時に、絶縁基板が割れて絶縁耐量が低下したり、絶縁基板が沈み込んで制御端子が変位し、制御端子と絶縁基板とを接合するはんだが損傷したりすることを防止することができる。
 本発明にかかる半導体装置によれば、絶縁強度が高い半導体装置を提供することができるという効果を奏する。また、本発明にかかる半導体装置によれば、信頼性の高い半導体装置を提供することができるという効果を奏する。
図1は、この発明の実施の形態1にかかる半導体装置について示す説明図である。 図2は、図1に示す半導体装置の要部について示す断面図である。 図3は、図1に示す半導体装置の要部について示す説明図である。 図4は、この発明の実施の形態1にかかる半導体装置について示す平面図である。 図5は、実施の形態1にかかる製造途中の半導体装置の要部を示す断面図である。 図6は、実施の形態1にかかる半導体装置の要部について示す斜視図である。 図7は、実施の形態1にかかる半導体装置の要部の別の一例について示す斜視図である。 図8は、図7に示す組み立て途中の半導体装置の要部を示す斜視図である。 図9は、図1に示す半導体装置のコネクタ着脱時にかかる力の方向を示す断面図である。 図10は、この発明の実施の形態2にかかる半導体装置の要部について示す断面図である。 図11は、図10に示す半導体装置の要部について示す断面図である。 図12は、この発明の実施の形態3にかかる半導体装置の要部について示す断面図である。 図13は、この発明の実施の形態4にかかる半導体装置の要部について示す断面図である。 図14は、従来のパワーモジュールについて模式的に示す断面図である。 図15は、図14に示すパワーモジュールの制御端子近傍の要部について示す断面図である。 図16は、従来のパワーモジュールの別の一例の要部について示す断面図である。
 以下に添付図面を参照して、この発明にかかる半導体装置の好適な実施の形態を詳細に説明する。なお、以下の実施の形態の説明および添付図面において、同様の構成には同一の符号を付し、重複する説明を省略する。
(実施の形態1)
 図1は、この発明の実施の形態1にかかる半導体装置について示す説明図である。図1(a)には、パワーモジュール100のパッケージ101の要部平面図を示す。図1(b)には、図1(a)の切断線X-X’における断面図を示す。図1(c)には、図1(a)の切断線Y-Y’における断面図を示す。図1(b),1(c)には、図1(a)の各切断線近傍に示す白抜き矢印の方向から見たパワーモジュール100を示す。図1(d)には、図1(b)の絶縁基板2近傍Aを拡大して示す。
 また、図2は、図1に示す半導体装置の要部について示す断面図である。また、図3は、図1に示す半導体装置の要部について示す説明図である。図2には、図1に示すパワーモジュール100の制御端子6近傍Bを拡大して示す。図3には、制御端子6の構成を詳細に示す。図3(a)は、図2に示す制御端子6を樹脂ケース7の蓋側(白抜き下向矢印Cで示す方向)から見た平面図である。図3(b)は、図3(a)に示す制御端子6を突起部10が設けられていない側面側(白抜き上向矢印Dで示す方向)から見た断面図である。図3(c)は、図3(a)に示す制御端子6を突起部10が設けられた側面側(白抜き左向矢印Eで示す方向)から見た断面図である。
 図4は、この発明の実施の形態1にかかる半導体装置について示す平面図である。図4には、絶縁基板2の回路パターン2aにはんだ3を介して複数の半導体チップ4および制御端子6を接合したパワーモジュール100を示す。半導体チップ4は、例えばIGBT(Insulated Gate Bipolar Transistor:絶縁ゲート型バイポーラトランジスタ)チップ、FWD(Free Wheeling Diode:還流ダイオード)チップなどである。図1~4に示すような、複数の半導体チップ4が同一パッケージ101に集積されたパワーモジュール100を実施の形態1にかかる半導体装置の一例として、実施の形態1にかかる半導体装置の構成について説明する。
 パワーモジュール100のパッケージ101は、金属ベース(金属部材)1と、金属ベース1に接合された絶縁基板2と、絶縁基板2の回路パターン2aに接合された主端子5および制御端子6と、金属ベース1の周縁に接着された樹脂ケース7と、で構成される。パワーモジュール100は、パッケージ101の絶縁基板2の回路パターン2aに、IGBTやFWDなどの複数の半導体チップ4が接合されてなる。
 絶縁基板2は、絶縁層2bのおもて面側に回路パターン2aが設けられ、裏面側に裏銅箔2cが設けられている。金属ベース1のおもて面は、はんだ(不図示)を介して絶縁基板2の裏銅箔2cと接合している。半導体チップ4の裏面、主端子5の一端および制御端子6の端部は、それぞれはんだ3を介して絶縁基板2の回路パターン2aと接合している。
 半導体チップ4のおもて面に設けられた図示省略した半導体素子の電極と回路パターン2aの間、および回路パターン2a同士はアルミワイヤなどのボンディングワイヤ13によって電気的に接続されている。金属ベース1の周縁には、樹脂ケース7が接着されている。樹脂ケース7は、側壁8と蓋9とが一体成形された構成となっており、樹脂ケース7の側壁8の端部が金属ベース1の周縁に接着されている。主端子5および制御端子6の回路パターン2aに接合された端部に対して反対側の端部は、それぞれ樹脂ケース7の蓋9を貫通して樹脂ケース7の外側に露出している。
 つぎに、パワーモジュール100の制御端子6近傍Bの構成について詳細に説明する。制御端子6は、樹脂ケース7の蓋9を貫通する貫通部6aと、貫通部6aに連結され貫通部6aに対しほぼ直角に設けられ、貫通部6aとL字形状を形成するL字加工部(L字部材)6bと、L字加工部6bの底面部に一端が連結され、かつ他端がはんだ3を介して絶縁基板2に接着された接続部6cとからなる。接続部6cの他端は直角に曲げられ、この直角に曲げられた接続部6cの端部がはんだ3を介して絶縁基板2と接合している。
 L字加工部6bのL字状の断面形状は、貫通部6aからなる突出部と、底面部とで形成される。このため、L字加工部6bの底面部の側面6bbは、貫通部6aの側面6aaに対してほぼ直角になっている。接続部6cの側面6ccは、L字加工部6bの底面部の、貫通部6aが連結された側の側面6bbに対して反対側の側面6bbにL字加工部6bの底面部とほぼ直角に、かつ貫通部6aの側面6aaとほぼ平行になっている。貫通部6aの側面6aaは、突起部10が設けられた部分を除いて平坦な面となっている。L字加工部6bの底面部および接続部6cの側面6bb,6ccは、それぞれ平坦な面となっている。
 樹脂ケース7の蓋9には制御端子6が貫通する貫通孔9aが設けられている。そして、制御端子6には、貫通孔9aを貫通する部分に突起部(フック)10が設けられている。具体的には、パワーモジュール100の組み立て完了後に、制御端子6の貫通部6aの、樹脂ケース7の外側に露出する部分に、突起部10が設けられている。突起部10は、樹脂ケース7の蓋9のおもて面に接触するように例えば、貫通部6aの、樹脂ケース7の側壁8と対向する側面に設けられる。
 制御端子6の突起部10は、制御端子6が絶縁基板2に対する方向に移動することを阻止する第1阻止部11である。具体的には、突起部10は、樹脂ケース7の蓋9のおもて面に接触することで、例えば制御端子6の貫通部6aにコネクタを装着したときに、制御端子6が絶縁基板2に押し付けられる方向に移動することを阻止する。制御端子6のL字加工部6bの底面部は、制御端子6が絶縁基板2から離れる方向に移動することを阻止する第2阻止部12である。具体的には、L字加工部6bの底面部は、樹脂ケース7の蓋9の裏面に接触することで、例えば制御端子6の貫通部6aにコネクタを装着したときに、制御端子6が樹脂ケース7から外側へ抜け出ることを阻止する。
 つぎに、制御端子6の突起部10および制御端子6のL字加工部6bの底面部が接触する樹脂ケース7の蓋9の構成について詳細に説明する。樹脂ケース7の蓋9のおもて面側には、制御端子6の突起部10と接触する突起受け部9bが設けられている。具体的には、突起受け部9bは、樹脂ケース7の貫通孔9aの側壁と蓋9のおもて面とを含む部材で構成され、貫通孔9aの側壁で貫通部6aの側面6aaと接触し、蓋9のおもて面で突起部10と接触する。
 突起受け部9bは、貫通孔9aの側壁と、金属ベース1に対して反対側を向く面を備え、金属ベース1に対して反対側を向く面に第1阻止部11を係止(固定)する第1係止部である。具体的には、突起受け部9bは、樹脂ケース7の蓋9に貫通孔9aが設けられることにより樹脂ケース7の側壁8側に残る蓋9によって構成される。そして、突起受け部9bの上面、すなわち樹脂ケース7の蓋9のおもて面に突起部10が接触することにより、制御端子6が係止される。
 樹脂ケース7の蓋9の裏面側には、制御端子6のL字加工部6bの底面部と接触する凸部9cが設けられている。凸部9cは、蓋9の裏から絶縁基板2側に突出している。そして、凸部9cの絶縁基板2に対向する面とL字加工部6bの底面部の側面6bbとが接触していることにより、制御端子6が係止される。
 凸部9cは、貫通孔9aの、突起受け部9bを構成する側壁に対向する側壁と、金属ベース1側を向く面とを備え、金属ベース1側を向く面によって第2阻止部12を係止する第2係止部である。具体的には、凸部9cは、樹脂ケース7の蓋9の裏面の、L字加工部6bの底面部の側面6bbに対応する位置に、L字加工部6bの底面部に接触する高さで金属ベース1側に突出するように設けられている。そして、凸部9cの金属ベース1に対抗する面にL字加工部6bの底面部が接触することにより、制御端子6が係止される。
 制御端子6と樹脂ケース7とは互いに独立した個別の部品である。図5は、実施の形態1にかかる製造途中の半導体装置の要部を示す断面図である。図5には、製造途中の制御端子6を示す。図5に示すように、制御端子6は、貫通部6a、L字加工部6bおよび接続部6cが連続した1つの部品として、1枚の金属平板14から切り出される。
 L字加工部6bの底面部の側面6bbとなる部分は、貫通部6aの側面6aaに対してほぼ直角に金属平板14を折り曲げることによって形成される。接続部6cの側面6ccとなる部分は、L字加工部6bの底面部の側面6bbに対して貫通部6aと反対側にほぼ直角に金属平板14を折り曲げ、かつ貫通部6aの側面6aaとほぼ平行にすることによって形成される。そして、貫通部6aの樹脂ケース7の蓋9を貫通する位置には突起部10が形成される。このような断面形状を有する制御端子6を形成することで、貫通部6aに加わる応力によってL字加工部6bが撓むようになる(ばね効果)。このため、貫通部6aに応力が加わったときにL字加工部6bが撓むので、はんだ3へのダメージを小さくすることができる。
 つぎに、制御端子6の突起部10について詳細に説明する。図6は、実施の形態1にかかる半導体装置の要部について示す斜視図である。図6には、パワーモジュール100の制御端子6の貫通部6aに設けられた突起部10の立体形状を示す。制御端子6に形成される突起部10の断面形状は、制御端子6の上方側が狭く下方側に向って広がる三角形状である。突起部10の下端面10aと制御端子6の長手方向15との角度θは60°~90°程度にする。突起部10の下端面10aと制御端子6の長手方向15との角度θが鋭角になると、樹脂ケース7に突き刺さる状態となるので、突起部10の下端面10aと突起受け部9bとの接触性が向上する。
 上述した制御端子6および樹脂ケース7を備えるパワーモジュール100は、次のように組み立てられる。まず、公知の方法によって、金属ベース1のおもて面に、絶縁基板2、半導体チップ4、制御端子6などを接合する。つぎに、蓋9に形成された貫通孔9aの側壁に沿って、蓋9の裏面側から貫通孔9aに制御端子6の貫通部6aを挿入する。このとき、貫通部6aに設けられた突起部10が貫通孔9aを通過するまで貫通部6aを挿入する。
 そして、突起部10の下端面10aを蓋9のおもて面、すなわち突起受け部9bの上面に接触させて制御端子6を配置し、制御端子6のL字加工部6bの底面部の側面(上面)6bbを蓋9の裏面側に形成した凸部9cに接触させる。その後、金属ベース1の周縁と樹脂ケース7の下端との位置合わせを行い、金属ベース1の周縁と樹脂ケース7の下端とを接着剤で接着する。これにより、パワーモジュール100が完成する。
 図7は、実施の形態1にかかる半導体装置の要部の別の一例について示す斜視図である。図7に示すように、突起部20の断面形状は四角形状であってもよい。すなわち、突起部20は、四角柱状であってもよい。図7に示す制御端子6の突起部20以外の構成は、図6に示す制御端子6と同様である。このような制御端子6を用いる場合、パワーモジュール100は、次のように組み立てられる。図8は、図7に示す組み立て途中の半導体装置の要部を示す斜視図である。図8には、制御端子6の突起部20部分が貫通孔9aを通過している状態を示す。
 まず、図8に示すように、制御端子6の突起部20が設けられた側面に対して反対側の側面21を貫通孔9aの凸部9c側の側壁22に押しあてて、制御端子6に樹脂ケース7を被せるように、蓋9の裏面側からおもて面側へ向う方向(白抜き上向矢印)Fで制御端子6を貫通孔9aに挿入する。突起部20が貫通孔9aを通過した後、突起受け部9bに突起部20の下端面23が接触するように、蓋9のおもて面に水平な方向(白抜き左向矢印)Gに樹脂ケース7を移動させる。その後、金属ベース1の周縁と樹脂ケース7の下端との位置合わせを行い、金属ベース1の周縁と樹脂ケース7の下端とを接着剤で接着する。これにより、パワーモジュール100が完成する。
 また、図7に示す四角柱状の突起部20を有する制御端子6を用いる場合、パワーモジュール100は、次のように組み立てられてもよい。まず、制御端子6のばね効果を利用して、制御端子6の突起部20が設けられた側面に対して反対側の側面21を貫通孔9aの凸部9c側の側壁22に押しあてて、蓋9の裏面側からおもて面側へ向う方向Fで制御端子6を貫通孔9aに挿入する。そして、突起部20が貫通孔9aを通過した時点で貫通孔9aの凸部9c側の側壁22への押しあてを止め、制御端子6のL字加工部6bへの負荷を解除することでバネ効果を解除し、突起部20を突起受け部9bに接触させる。
 つぎに、コネクタ16を制御端子6に脱着させたときの力の方向について説明する。図9は、図1に示す半導体装置のコネクタ着脱時にかかる力の方向を示す断面図である。図9では、コネクタ16の移動方向をコネクタ16の左側に図示した白抜き矢印で示す。コネクタ16の左側に図示した白抜き下向矢印は、コネクタ16を制御端子6に装着するときのコネクタ16の移動方向である。また、コネクタ16の左側に図示した白抜き上向矢印は、コネクタ16を制御端子6から取りはずすときのコネクタ16の移動方向である。
 まず、コネクタ16を制御端子6に装着する場合、制御端子6には制御端子6を絶縁基板2側に移動させようとする応力が加わる。すなわち、制御端子6には、絶縁基板2に圧縮応力が加わる方向(白抜き下向矢印)Hに応力が加わる。このとき、制御端子6の突起部10が蓋9の突起受け部9bに接触していることより、制御端子6の移動は阻止される。一方、コネクタ16を制御端子6から取りはずす場合、制御端子6には制御端子6を絶縁基板2から離れる方向(白抜き上向矢印)Jに移動させようとする応力が加わる。このとき、制御端子6のL字加工部6bの底面部が蓋9の裏面の凸部9cに接触していることより、制御端子6の移動は阻止される。したがって、制御端子6は、突起部10が蓋9の突起受け部9bに引っかかり、かつL字加工部6bの底面部が蓋9の凸部9cに引っかかることで係止される。
 このように、コネクタ16の脱着時、突起受け部9bと凸部9cとが制御端子6にかかる応力を受け止めるので、制御端子6は移動しない。このため、制御端子6に加わる応力ははんだ3を介して絶縁基板2に伝達されない。したがって、コネクタ16の脱着時に絶縁基板2に加わる応力は抑制されて、絶縁基板2の割れや制御端子6の沈み(変位)が発生しなくなる。その結果、絶縁基板2の絶縁強度の低下やはんだ3へのダメージの導入が防止され、信頼性の高いパワーモジュール100を提供することができる。
 さらに、貫通孔9aの突起受け部9b側の側壁は、貫通部6aに接触し貫通部6aを支持する形状を有するのが好ましい。貫通部6aに接触し支持する形状とは、例えば突起受け部9bよりも絶縁基板2に近い位置で貫通部6aを支持する形状などである。貫通孔9aの突起受け部9b側の側壁が貫通部6aに接触し支持する形状になっていることで、突起受け部9bを支点とする回転方向の力が制御端子6に作用しないため、より信頼性の高いパワーモジュール100を提供することができる。
 以上、説明したように、実施の形態1にかかる半導体装置によれば、制御端子6の突起部10およびL字部材6bを備えることで、制御端子6の突起部10およびL字部材6bがそれぞれ蓋9の突起受け部9bおよび凸部9cと接触し、制御端子6が固定される。このため、コネクタ16の脱着時に制御端子6にかかる応力は制御端子6を介して絶縁基板2に伝達されない。これにより、コネクタ16の脱着時に、絶縁基板2が割れて絶縁耐量が低下したり、絶縁基板2が沈み込んで制御端子6が変位し、制御端子6と絶縁基板2とを接合するはんだ3が損傷したりすることを防止することができる。したがって、絶縁強度が高く、かつ信頼性の高い半導体装置を提供することができる。
(実施の形態2)
 図10は、この発明の実施の形態2にかかる半導体装置の要部について示す断面図である。また、図11は、図10に示す半導体装置の要部について示す断面図である。図10には、パワーモジュール200を構成する制御端子6を樹脂ケース7に挿入したときの要部断面図を示す。図11(a)は、図10のパワーモジュール200のパッケージ101を構成する制御端子6を突起部10が設けられていない側面側から見た断面図である。図11(b)は、図11(a)に示す制御端子6を突起部10が設けられた側面側(白抜き左向矢印Kで示す方向)から見た断面図である。
 実施の形態2にかかるパワーモジュール200が実施の形態1と異なるのは、制御端子6の貫通部6a、L字加工部6bの底面部および接続部6cのそれぞれの側面6aa,6bb,6ccが同一平面内にあることである。実施の形態2にかかるパワーモジュール200の制御端子6の連結位置以外の構成は、実施の形態1にかかるパワーモジュールと同様である。この場合、L字加工部6bの底面部の側面6bbと貫通部6aの側面6aaとが同一平面上にあり、折り曲げられていないので、L字加工部6bの撓み(ばね効果)が少なく実施の形態1に比べると、はんだ3へダメージが導入されやすくなる。
 しかし、実施の形態1にかかるパワーモジュールと同様に、コネクタ(不図示)を脱着するときに制御端子6の突起部10と制御端子6のL字加工部6bの底面部とがそれぞれ蓋9の突起受け部9bと凸部9cとに接触する。このため、パワーモジュール200においても、制御端子6に加わる応力は絶縁基板2に伝達されない。したがって、パワーモジュール200においても、突起部10は第1阻止部11であり、L字加工部6bの底面部は第2阻止部12である。
 以上、説明したように、実施の形態2によれば、実施の形態1にかかる半導体装置と同様の効果を得ることができる。
(実施の形態3)
 図12は、この発明の実施の形態3にかかる半導体装置の要部について示す断面図である。図12には、パワーモジュール300を構成する制御端子6を樹脂ケース7に挿入したときの要部断面図を示す。
 実施の形態3にかかるパワーモジュール300が実施の形態1と異なるのは、制御端子6の貫通部6aに蓋9を挟むように2つの突起部(以下、第1,2突起部とする)10,30を設けたことである。第1突起部10は、実施の形態1にかかるパワーモジュールの制御端子6の貫通部6aに設けられた突起部と同様の構成を有する。第2突起部30は、制御端子6の第1突起部10が設けられた側面に設けられる。
 また、第2突起部30は、例えば、第1突起部10と対称的に、制御端子6の下方側が狭く上方側に向って広がる逆三角形状の断面形状を有する。そして、突起受け部9bは、金属ベース1に対抗する面を備え、この突起受け部9bの金属ベース1に対抗する面に第2突起部30が接触する。具体的には、突起受け部9bは四角柱状であり、突起受け部9bの下端面に第2突起部30が接触する。このように第2突起部30を設けることにより、コネクタを制御端子6から取りはずすときに、制御端子6が金属ベース1から離れる方向に移動することを阻止することができる。
 このように、パワーモジュール300においては、2つの第1,2突起部10,30を設けることで、コネクタ(不図示)の脱着時に、制御端子6の移動が阻止され、制御端子6を介して絶縁基板2に応力が伝達されるのを防止することができる。実施の形態3にかかるパワーモジュール300の突起部30以外の構成は、実施の形態1にかかるパワーモジュールと同様である。
 したがって、パワーモジュール300おいては、2つの第1,2突起部10,30のうち蓋9のおもて面側に形成された第1突起部10が第1阻止部11であり、蓋9の裏面側に形成された突起部30が第2阻止部12である。また、蓋9の金属ベース1側を向く面に対して反対側を向く面(おもて面)が第1係止部であり、蓋9の金属ベース1側を向く面、すなわち金属ベース1のおもて面に対抗する面(裏面)が第2係止部である。また、パワーモジュール300においては、制御端子6のL字加工部6bは設けなくてもよい。このため、実施の形態2にかかるパワーモジュールと同様に、制御端子6の貫通部6aと接続部6cとを直線上に並ぶように連結してもよい。
 以上、説明したように、実施の形態3にかかる半導体装置によれば、制御端子6の貫通部6aに樹脂ケース7の蓋9を挟み込む2つの第1突起部10,30を設けることで、2つの第1,2突起部10,30がそれぞれ樹脂ケース7の蓋9のおもて面および裏面と接触し、制御端子6が固定される。これにより、実施の形態1にかかる半導体装置と同様の効果を得ることができる。
(実施の形態4)
 図13は、この発明の実施の形態4にかかる半導体装置の要部について示す断面図である。図13には、パワーモジュール400を構成する制御端子6を樹脂ケース7に挿入したときの要部断面図を示す。
 実施の形態4にかかるパワーモジュール400が実施の形態3と異なるのは、実施の形態3にかかるパワーモジュールの第1,2突起部に代えて、第1,2突起部で挟まれた箇所に切り欠き部41を設けたことである。この切り欠き部41には、蓋9に形成した貫通孔9aの側壁42が嵌合される。具体的には、蓋9の貫通孔9aの側壁42が、切り欠き部41の、貫通部6aの側面6aaに平行な底面と接触する。そして、蓋9のおもて面および裏面が、切り欠き部41の上部側壁43および下部側壁44にそれぞれ接触する。切り欠き部41の上部側壁43は、切り欠き部41の底面にほぼ垂直な面である。切り欠き部41の下部側壁44は、切り欠き部41の底面にほぼ垂直な面であり、かつ切り欠き部41の上部側壁43に対向する面である。このように切り欠き部41を設けることで、コネクタ(不図示)の脱着時に、制御端子6の移動が阻止され、制御端子6を介して絶縁基板2に応力が伝達されるのを防止することができる。
 パワーモジュール400においては、切り欠き部41の上部側壁43が第1阻止部11であり、切り欠き部41の下部側壁44が第2阻止部12である。また、蓋9の金属ベース1側を向く面に対して反対側を向く面(おもて面)が第1係止部である。蓋9の金属ベース1側を向く面、すなわち金属ベース1のおもて面に対抗する面(裏面)が第2係止部である。また、パワーモジュール400においては、制御端子6のL字加工部6bは設けなくてもよい。このため、実施の形態2にかかるパワーモジュールと同様に制御端子6の貫通部6aと接続部6cとを直線上に並ぶように連結してもよい。
 以上、説明したように、実施の形態4にかかる半導体装置によれば、制御端子6の貫通部6aに切り欠き部41を設けることで、切り欠き部41の上部側壁43および下部側壁44がそれぞれ樹脂ケース7の蓋9のおもて面および裏面と接触し、制御端子6が固定される。これにより、実施の形態1にかかる半導体装置と同様の効果を得ることができる。
 以上において本発明では、IGBTチップおよびFWDチップなどの複数の半導体チップが絶縁基板の回路パターンにはんだを介して接合されたパワーモジュールを例に説明しているが、上述した実施の形態に限らず、さまざまな構成のモジュールのパッケージに適用することが可能である。また、上述した実施の形態では、貫通部とL字形状を形成するL字加工部を有する制御端子を例に説明しているが、これに限らず、制御端子は、ケースの蓋の裏面側に設けられた凸部に接触し、制御端子を係止することができる構成であればよい。具体的には、例えば、制御端子は、L字加工部に代えて、貫通部とT字形状を形成するT字加工部や、貫通部とのなす角度が鋭角となる加工部を有する構成であってもよい。
 以上のように、本発明にかかる半導体装置は、複数の半導体チップが同一パッケージ内に収納されたパワー半導体モジュールなどの半導体装置に有用である。
 1 金属ベース
 2 絶縁基板
 3 はんだ
 4 半導体チップ
 5 主端子
 6 制御端子
 6a 制御端子の貫通部
 6b 制御端子のL字加工部
 6c 制御端子の接続部
 6aa,6bb,6cc,21 制御端子の側面
 7 樹脂ケース
 8 樹脂ケースの側壁
 9 樹脂ケースの蓋
 9a 樹脂ケースの貫通孔
 9b 樹脂ケースの突起受け部
 9c 樹脂ケースの凸部
 10,20,30 突起部
 10a,23 突起部の下端面
 11 第1阻止部
 12 第2阻止部
 13 ボンディングワイヤ
 14 金属平板
 15 制御端子の長手方向
 16 コネクタ
 22 貫通孔の側壁
 41 切り欠き部
 42 貫通孔の側壁
 43 切り欠きの上部側壁
 44 切り欠きの下部側壁
 100,200,300,400 パワーモジュール
 101 パッケージ

Claims (10)

  1.  絶縁基板と、
     前記絶縁基板に接合され、当該絶縁基板に接合された半導体チップと電気的に接続された制御端子と、
     前記制御端子が貫通するケースと、
     前記絶縁基板に対する方向への前記制御端子の移動を阻止する第1阻止部と、
     前記絶縁基板から離れる方向への前記制御端子の移動を阻止する第2阻止部と、
     を備えることを特徴とする半導体装置。
  2.  前記制御端子は、
     前記ケースの蓋を貫通する貫通部と、
     前記貫通部に対しほぼ直角に連結され、当該貫通部とL字形状を形成し、前記ケースの前記蓋の裏面に接触するL字部材と、を備え、さらに、
     前記貫通部に設けられ、前記ケースの前記蓋のおもて面に接触する突起部を有し、
     前記第1阻止部は前記突起部であり、
     前記第2阻止部は前記L字部材であることを特徴とする請求項1に記載の半導体装置。
  3.  前記突起部は、前記ケースの前記蓋のおもて面で構成される突起受け部に接触し、
     前記L字部材は、前記ケースの前記蓋の裏面に形成された凸部に接触することを特徴とする請求項2に記載の半導体装置。
  4.  前記制御端子は、前記L字部材の底面部に一端が連結され、かつ前記絶縁基板に他端が接合された接続部をさらに有し、
     前記L字部材の側面が前記貫通部の側面に対してほぼ直角であり、
     前記接続部の側面が前記L字部材の側面に対してほぼ直角であり、かつ、前記貫通部の側面とほぼ平行であり、
     前記突起部は、前記貫通部の側面に形成されることを特徴とする請求項2に記載の半導体装置。
  5.  前記制御端子の前記貫通部、前記L字部材および前記接続部が1枚の金属平板から切り出された連続する部材であることを特徴とする請求項4に記載の半導体装置。
  6.  前記制御端子は、前記ケースの蓋を貫通する貫通部を備え、さらに、
     前記貫通部に設けられ、前記ケースの前記蓋のおもて面に接触する第1突起部を有し、
     前記貫通部に前記第1突起部と離れて設けられ、前記ケースの前記蓋の裏面に接触する第2突起部を有し、
     前記第1阻止部は前記第1突起部であり、
     前記第2阻止部は前記第2突起部であることを特徴とする請求項1に記載の半導体装置。
  7.  前記制御端子は、前記ケースの蓋を貫通する貫通部を備え、さらに、
     前記貫通部に設けられ、前記ケースの前記蓋を挟みこみ、前記ケースの前記蓋のおもて面および裏面に接触する切り欠き部を有し、
     前記第1阻止部は、前記ケースの前記蓋のおもて面に接触する前記切り欠き部の側壁であり、
     前記第2阻止部は、前記ケースの前記蓋の裏面に接触する前記切り欠き部の側壁であることを特徴とする請求項1に記載の半導体装置。
  8.  前記制御端子は、
     前記貫通部に対しほぼ直角に連結され、当該貫通部とL字形状を形成するL字部材と、
     前記L字部材の底面部に一端が連結され、かつ前記絶縁基板に他端が接合された接続部と、をさらに有することを特徴とする請求項6または7に記載の半導体装置。
  9.  絶縁基板と、
     前記絶縁基板を覆うケースと、
     前記絶縁基板に接合され、かつ前記ケースを貫通する制御端子と、
     前記制御端子の前記ケースの外側に露出する部分に設けられ、当該ケースの外側から当該ケースに接触する第1阻止部と、
     前記制御端子の前記ケースの内側の部分に設けられ、当該ケースの内側から当該ケースに接触する第2阻止部と、
     を備えることを特徴とする半導体装置。
  10.  金属部材と、
     前記金属部材のおもて面に接合された絶縁基板と、
     前記絶縁基板の回路パターンに接合された半導体チップおよび主端子と、
     前記金属部材に接着され、当該金属部材のおもて面側を覆うケースと、
     前記ケースに設けられた貫通孔と、
     前記回路パターンに接合された接続部、前記貫通孔に支持される貫通部、当該貫通部に形成された第1阻止部、および、当該貫通部に形成された第2阻止部を有する制御端子と、
     前記貫通孔の側壁と前記ケースのおもて面とで構成され前記第1阻止部と接触し、当該第1阻止部を係止する第1係止部と、
     前記貫通孔の側壁と前記ケースの裏面とで構成され前記第2阻止部と接触し、当該第2阻止部を係止する第2係止部と、
     を備えることを特徴とする半導体装置。
PCT/JP2011/068804 2010-11-16 2011-08-19 半導体装置 WO2012066833A1 (ja)

Priority Applications (4)

Application Number Priority Date Filing Date Title
EP11840778.2A EP2642517B1 (en) 2010-11-16 2011-08-19 Semiconductor device
CN201180054787.4A CN103210489B (zh) 2010-11-16 2011-08-19 半导体装置
JP2012544134A JP5972172B2 (ja) 2010-11-16 2011-08-19 半導体装置
US13/892,665 US9167699B2 (en) 2010-11-16 2013-05-13 Semiconductor device

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2010255762 2010-11-16
JP2010-255762 2010-11-16

Related Child Applications (1)

Application Number Title Priority Date Filing Date
US13/892,665 Continuation US9167699B2 (en) 2010-11-16 2013-05-13 Semiconductor device

Publications (1)

Publication Number Publication Date
WO2012066833A1 true WO2012066833A1 (ja) 2012-05-24

Family

ID=46083777

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2011/068804 WO2012066833A1 (ja) 2010-11-16 2011-08-19 半導体装置

Country Status (5)

Country Link
US (1) US9167699B2 (ja)
EP (1) EP2642517B1 (ja)
JP (1) JP5972172B2 (ja)
CN (1) CN103210489B (ja)
WO (1) WO2012066833A1 (ja)

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP2725610A4 (en) * 2011-09-28 2015-02-25 Fuji Electric Co Ltd SEMICONDUCTOR DEVICE AND METHOD FOR MANUFACTURING THE SAME
WO2015141325A1 (ja) * 2014-03-19 2015-09-24 富士電機株式会社 半導体装置及びその製造方法
EP2963684A4 (en) * 2013-02-26 2016-11-09 Mitsubishi Electric Corp POWER SEMICONDUCTOR DEVICE
WO2017122473A1 (ja) * 2016-01-12 2017-07-20 富士電機株式会社 半導体装置
WO2017122471A1 (ja) * 2016-01-15 2017-07-20 富士電機株式会社 半導体装置
DE102021107468A1 (de) 2020-05-20 2021-11-25 Mitsubishi Electric Corporation Halbleitervorrichtung

Families Citing this family (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN106133903B (zh) * 2014-10-14 2019-01-01 富士电机株式会社 半导体装置
CN105529307A (zh) * 2014-10-24 2016-04-27 西安永电电气有限责任公司 Igbt模块封装用外壳
JP6578795B2 (ja) * 2015-08-04 2019-09-25 富士電機株式会社 半導体装置及び半導体装置の製造方法
CN108010892B (zh) * 2016-11-02 2020-06-26 株洲中车时代电气股份有限公司 一种功率半导体模块焊接装置
JP6806024B2 (ja) * 2017-10-03 2020-12-23 三菱電機株式会社 半導体装置
JP7451905B2 (ja) * 2019-09-03 2024-03-19 富士電機株式会社 半導体装置及び半導体装置の製造方法
JP1669329S (ja) * 2020-03-13 2020-10-05
USD949808S1 (en) * 2020-11-27 2022-04-26 Sansha Electric Manufacturing Co., Ltd. Semiconductor device

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0325963A (ja) * 1989-06-23 1991-02-04 Fuji Electric Co Ltd 半導体装置
JPH08162582A (ja) * 1994-12-02 1996-06-21 Mitsubishi Electric Corp 半導体装置
JPH09283682A (ja) * 1996-04-18 1997-10-31 Nippon Inter Electronics Corp 複合半導体装置
JPH1065098A (ja) * 1996-08-13 1998-03-06 Nippon Inter Electronics Corp 複合半導体装置及びその製造方法
JP2000208686A (ja) 1999-01-11 2000-07-28 Fuji Electric Co Ltd パワ―モジュ―ルのパッケ―ジ構造
US20080217756A1 (en) 2007-03-06 2008-09-11 Infineon Technologies Ag Power semiconductor arrangement and method for producing it

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2705370B2 (ja) * 1991-05-31 1998-01-28 株式会社デンソー 電気溶接に適したリード及び端子の構造
JP2850606B2 (ja) * 1991-11-25 1999-01-27 富士電機株式会社 トランジスタモジュール
JPH0629459A (ja) * 1992-07-08 1994-02-04 Mitsubishi Electric Corp 半導体装置およびその製造方法
DE69329501T2 (de) * 1992-07-17 2001-05-03 Vlt Corp., San Antonio Verpackung für elektronische Komponenten
JPH08148623A (ja) * 1994-11-24 1996-06-07 Rohm Co Ltd 半導体装置
DE10232566B4 (de) * 2001-07-23 2015-11-12 Fuji Electric Co., Ltd. Halbleiterbauteil
JP4952233B2 (ja) 2006-04-19 2012-06-13 日亜化学工業株式会社 半導体装置
JP4894784B2 (ja) * 2008-02-27 2012-03-14 三菱電機株式会社 半導体装置とその製造方法
CN101742862B (zh) * 2008-11-14 2011-11-09 英业达股份有限公司 电源模块及其安装方法
TW201021668A (en) * 2008-11-24 2010-06-01 Acbel Polytech Inc Power supplier assembly structure for lighting apparatus

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0325963A (ja) * 1989-06-23 1991-02-04 Fuji Electric Co Ltd 半導体装置
JPH08162582A (ja) * 1994-12-02 1996-06-21 Mitsubishi Electric Corp 半導体装置
JPH09283682A (ja) * 1996-04-18 1997-10-31 Nippon Inter Electronics Corp 複合半導体装置
JPH1065098A (ja) * 1996-08-13 1998-03-06 Nippon Inter Electronics Corp 複合半導体装置及びその製造方法
JP2000208686A (ja) 1999-01-11 2000-07-28 Fuji Electric Co Ltd パワ―モジュ―ルのパッケ―ジ構造
US20080217756A1 (en) 2007-03-06 2008-09-11 Infineon Technologies Ag Power semiconductor arrangement and method for producing it

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
See also references of EP2642517A4

Cited By (17)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9171768B2 (en) 2011-09-28 2015-10-27 Fuji Electric Co., Ltd. Semiconductor device
EP2725610A4 (en) * 2011-09-28 2015-02-25 Fuji Electric Co Ltd SEMICONDUCTOR DEVICE AND METHOD FOR MANUFACTURING THE SAME
EP2963684A4 (en) * 2013-02-26 2016-11-09 Mitsubishi Electric Corp POWER SEMICONDUCTOR DEVICE
US9640453B2 (en) 2013-02-26 2017-05-02 Mitsubishi Electric Corporation Power semiconductor device
US9887142B2 (en) 2013-02-26 2018-02-06 Mitsubishi Electric Corporation Power semiconductor device
WO2015141325A1 (ja) * 2014-03-19 2015-09-24 富士電機株式会社 半導体装置及びその製造方法
JP6057016B2 (ja) * 2014-03-19 2017-01-11 富士電機株式会社 半導体装置及びその製造方法
US9691674B2 (en) 2014-03-19 2017-06-27 Fuji Electric Co., Ltd. Semiconductor device and method for manufacturing same
US10522434B2 (en) 2016-01-12 2019-12-31 Fuji Electric Co., Ltd. Semiconductor device
WO2017122473A1 (ja) * 2016-01-12 2017-07-20 富士電機株式会社 半導体装置
JPWO2017122473A1 (ja) * 2016-01-12 2018-04-19 富士電機株式会社 半導体装置
WO2017122471A1 (ja) * 2016-01-15 2017-07-20 富士電機株式会社 半導体装置
US10297533B2 (en) 2016-01-15 2019-05-21 Fuji Electric Co., Ltd. Semiconductor device
JPWO2017122471A1 (ja) * 2016-01-15 2018-04-19 富士電機株式会社 半導体装置
DE102021107468A1 (de) 2020-05-20 2021-11-25 Mitsubishi Electric Corporation Halbleitervorrichtung
US11551983B2 (en) 2020-05-20 2023-01-10 Mitsubishi Electric Corporation Semiconductor device having control terminal and control substrate
DE102021107468B4 (de) 2020-05-20 2024-07-25 Mitsubishi Electric Corporation Halbleitervorrichtung

Also Published As

Publication number Publication date
EP2642517A4 (en) 2014-07-02
EP2642517A1 (en) 2013-09-25
US20130250535A1 (en) 2013-09-26
EP2642517B1 (en) 2021-12-29
JPWO2012066833A1 (ja) 2014-05-12
CN103210489B (zh) 2016-06-15
US9167699B2 (en) 2015-10-20
JP5972172B2 (ja) 2016-08-17
CN103210489A (zh) 2013-07-17

Similar Documents

Publication Publication Date Title
JP5972172B2 (ja) 半導体装置
JP5994785B2 (ja) 半導体装置
US20130285232A1 (en) Semiconductor package module
US9337612B2 (en) Laser component and method for its production
KR20080020983A (ko) 소켓 기능을 구비한 반도체 패키지, 반도체 모듈, 전자회로모듈, 및 소켓 달린 회로기판
JP4570092B2 (ja) 半導体モジュール
TWI765049B (zh) 半導體裝置及半導體裝置的製造方法
JP5861711B2 (ja) 半導体装置および半導体装置の製造方法
US20170243812A1 (en) Semiconductor device
US10453780B2 (en) Electronic circuit, production method thereof, and electronic component
JP7172338B2 (ja) 半導体装置及び半導体装置の製造方法
TWI519009B (zh) 配線端子連結裝置
JP6834815B2 (ja) 半導体モジュール
US10211135B2 (en) Semiconductor device
US20190013267A1 (en) Packaged IC Component
JP2009088536A (ja) ソケット機能を備えた半導体パッケージ、半導体モジュール
JP2017098292A (ja) 半導体モジュール
KR101311539B1 (ko) 다이오드 패키지
KR20240106036A (ko) 단면 냉각 파워 모듈 및 그 제조 방법
JP5821806B2 (ja) 電子装置
US8705246B2 (en) Electronic part and connection structure of the electronic part
JP2014011396A (ja) 半導体装置の実装構造および半導体装置の実装方法
JP2019220655A (ja) 半導体装置、及び、半導体装置の製造方法
JP2012054320A (ja) リードフレーム、ヒートシンクの取付構造、半導体装置及びその製造方法
KR20180049415A (ko) 파워 모듈 및 그의 패키징 방법

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 11840778

Country of ref document: EP

Kind code of ref document: A1

ENP Entry into the national phase

Ref document number: 2012544134

Country of ref document: JP

Kind code of ref document: A

WWE Wipo information: entry into national phase

Ref document number: 2011840778

Country of ref document: EP

NENP Non-entry into the national phase

Ref country code: DE