WO2007043152A9 - 半導体装置及びその製造方法 - Google Patents

半導体装置及びその製造方法

Info

Publication number
WO2007043152A9
WO2007043152A9 PCT/JP2005/018557 JP2005018557W WO2007043152A9 WO 2007043152 A9 WO2007043152 A9 WO 2007043152A9 JP 2005018557 W JP2005018557 W JP 2005018557W WO 2007043152 A9 WO2007043152 A9 WO 2007043152A9
Authority
WO
WIPO (PCT)
Prior art keywords
adhesive
substrate
semiconductor device
casting
manufacturing
Prior art date
Application number
PCT/JP2005/018557
Other languages
English (en)
French (fr)
Other versions
WO2007043152A1 (ja
Inventor
Takao Nishimura
Kouichi Nakamura
Original Assignee
Fujitsu Ltd
Takao Nishimura
Kouichi Nakamura
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fujitsu Ltd, Takao Nishimura, Kouichi Nakamura filed Critical Fujitsu Ltd
Priority to PCT/JP2005/018557 priority Critical patent/WO2007043152A1/ja
Priority to KR1020087008074A priority patent/KR100985084B1/ko
Priority to JP2007539773A priority patent/JP4695148B2/ja
Priority to CNB2005800517801A priority patent/CN100562980C/zh
Publication of WO2007043152A1 publication Critical patent/WO2007043152A1/ja
Publication of WO2007043152A9 publication Critical patent/WO2007043152A9/ja
Priority to US12/098,710 priority patent/US7687319B2/en

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L24/27Manufacturing methods
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/50Assembly of semiconductor devices using processes or apparatus not provided for in a single one of the subgroups H01L21/06 - H01L21/326, e.g. sealing of a cap to a base of a container
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/50Assembly of semiconductor devices using processes or apparatus not provided for in a single one of the subgroups H01L21/06 - H01L21/326, e.g. sealing of a cap to a base of a container
    • H01L21/56Encapsulations, e.g. encapsulation layers, coatings
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/50Assembly of semiconductor devices using processes or apparatus not provided for in a single one of the subgroups H01L21/06 - H01L21/326, e.g. sealing of a cap to a base of a container
    • H01L21/56Encapsulations, e.g. encapsulation layers, coatings
    • H01L21/563Encapsulation of active face of flip-chip device, e.g. underfilling or underencapsulation of flip-chip, encapsulation preform on chip or mounting substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/67Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
    • H01L21/67005Apparatus not specifically provided for elsewhere
    • H01L21/67011Apparatus for manufacture or treatment
    • H01L21/67126Apparatus for sealing, encapsulating, glassing, decapsulating or the like
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/67Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
    • H01L21/67005Apparatus not specifically provided for elsewhere
    • H01L21/67011Apparatus for manufacture or treatment
    • H01L21/67144Apparatus for mounting on conductive members, e.g. leadframes or conductors on insulating substrates
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/67Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
    • H01L21/67005Apparatus not specifically provided for elsewhere
    • H01L21/67011Apparatus for manufacture or treatment
    • H01L21/6715Apparatus for applying a liquid, a resin, an ink or the like
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L24/28Structure, shape, material or disposition of the layer connectors prior to the connecting process
    • H01L24/29Structure, shape, material or disposition of the layer connectors prior to the connecting process of an individual layer connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L24/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L24/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/74Apparatus for manufacturing arrangements for connecting or disconnecting semiconductor or solid-state bodies
    • H01L24/741Apparatus for manufacturing means for bonding, e.g. connectors
    • H01L24/743Apparatus for manufacturing layer connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/74Apparatus for manufacturing arrangements for connecting or disconnecting semiconductor or solid-state bodies
    • H01L24/75Apparatus for connecting with bump connectors or layer connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L24/83Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/90Methods for connecting semiconductor or solid state bodies using means for bonding not being attached to, or not being formed on, the body surface to be connected, e.g. pressure contacts using springs or clips
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/93Batch processes
    • H01L24/95Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips
    • H01L24/97Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips the devices being connected to a common substrate, e.g. interposer, said common substrate being separable into individual assemblies after connecting
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2221/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof covered by H01L21/00
    • H01L2221/67Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere
    • H01L2221/683Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping
    • H01L2221/68304Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support
    • H01L2221/68354Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support used to support diced chips prior to mounting
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/0556Disposition
    • H01L2224/0557Disposition the external layer being disposed on a via connection of the semiconductor or solid-state body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/0556Disposition
    • H01L2224/05571Disposition the external layer being disposed in a recess of the surface
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/05573Single external layer
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/11Manufacturing methods
    • H01L2224/113Manufacturing methods by local deposition of the material of the bump connector
    • H01L2224/1133Manufacturing methods by local deposition of the material of the bump connector in solid form
    • H01L2224/1134Stud bumping, i.e. using a wire-bonding apparatus
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L2224/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • H01L2224/13001Core members of the bump connector
    • H01L2224/13099Material
    • H01L2224/131Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/13138Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/13144Gold [Au] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L2224/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • H01L2224/13001Core members of the bump connector
    • H01L2224/13099Material
    • H01L2224/131Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/13138Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/13147Copper [Cu] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L2224/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • H01L2224/161Disposition
    • H01L2224/16151Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/16221Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/16225Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/28Structure, shape, material or disposition of the layer connectors prior to the connecting process
    • H01L2224/29Structure, shape, material or disposition of the layer connectors prior to the connecting process of an individual layer connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/28Structure, shape, material or disposition of the layer connectors prior to the connecting process
    • H01L2224/29Structure, shape, material or disposition of the layer connectors prior to the connecting process of an individual layer connector
    • H01L2224/29001Core members of the layer connector
    • H01L2224/2901Shape
    • H01L2224/29012Shape in top view
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/28Structure, shape, material or disposition of the layer connectors prior to the connecting process
    • H01L2224/29Structure, shape, material or disposition of the layer connectors prior to the connecting process of an individual layer connector
    • H01L2224/29001Core members of the layer connector
    • H01L2224/2902Disposition
    • H01L2224/29034Disposition the layer connector covering only portions of the surface to be connected
    • H01L2224/29036Disposition the layer connector covering only portions of the surface to be connected covering only the central area of the surface to be connected
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/28Structure, shape, material or disposition of the layer connectors prior to the connecting process
    • H01L2224/29Structure, shape, material or disposition of the layer connectors prior to the connecting process of an individual layer connector
    • H01L2224/29001Core members of the layer connector
    • H01L2224/29099Material
    • H01L2224/291Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/29101Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of less than 400°C
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/28Structure, shape, material or disposition of the layer connectors prior to the connecting process
    • H01L2224/29Structure, shape, material or disposition of the layer connectors prior to the connecting process of an individual layer connector
    • H01L2224/29001Core members of the layer connector
    • H01L2224/29099Material
    • H01L2224/2919Material with a principal constituent of the material being a polymer, e.g. polyester, phenolic based polymer, epoxy
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/28Structure, shape, material or disposition of the layer connectors prior to the connecting process
    • H01L2224/29Structure, shape, material or disposition of the layer connectors prior to the connecting process of an individual layer connector
    • H01L2224/29001Core members of the layer connector
    • H01L2224/29099Material
    • H01L2224/29198Material with a principal constituent of the material being a combination of two or more materials in the form of a matrix with a filler, i.e. being a hybrid material, e.g. segmented structures, foams
    • H01L2224/29199Material of the matrix
    • H01L2224/2929Material of the matrix with a principal constituent of the material being a polymer, e.g. polyester, phenolic based polymer, epoxy
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/28Structure, shape, material or disposition of the layer connectors prior to the connecting process
    • H01L2224/29Structure, shape, material or disposition of the layer connectors prior to the connecting process of an individual layer connector
    • H01L2224/29001Core members of the layer connector
    • H01L2224/29099Material
    • H01L2224/29198Material with a principal constituent of the material being a combination of two or more materials in the form of a matrix with a filler, i.e. being a hybrid material, e.g. segmented structures, foams
    • H01L2224/29298Fillers
    • H01L2224/29299Base material
    • H01L2224/293Base material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/28Structure, shape, material or disposition of the layer connectors prior to the connecting process
    • H01L2224/30Structure, shape, material or disposition of the layer connectors prior to the connecting process of a plurality of layer connectors
    • H01L2224/3001Structure
    • H01L2224/3003Layer connectors having different sizes, e.g. different heights or widths
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/28Structure, shape, material or disposition of the layer connectors prior to the connecting process
    • H01L2224/30Structure, shape, material or disposition of the layer connectors prior to the connecting process of a plurality of layer connectors
    • H01L2224/301Disposition
    • H01L2224/3012Layout
    • H01L2224/3015Mirror array, i.e. array having only a reflection symmetry, i.e. bilateral symmetry
    • H01L2224/30151Mirror array, i.e. array having only a reflection symmetry, i.e. bilateral symmetry being uniform, i.e. having a uniform pitch across the array
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/28Structure, shape, material or disposition of the layer connectors prior to the connecting process
    • H01L2224/30Structure, shape, material or disposition of the layer connectors prior to the connecting process of a plurality of layer connectors
    • H01L2224/301Disposition
    • H01L2224/3012Layout
    • H01L2224/3015Mirror array, i.e. array having only a reflection symmetry, i.e. bilateral symmetry
    • H01L2224/30154Mirror array, i.e. array having only a reflection symmetry, i.e. bilateral symmetry covering only portions of the surface to be connected
    • H01L2224/30156Covering only the central area of the surface to be connected, i.e. central arrangements
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L2224/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • H01L2224/321Disposition
    • H01L2224/32151Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/32221Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/32225Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/731Location prior to the connecting process
    • H01L2224/73101Location prior to the connecting process on the same surface
    • H01L2224/73103Bump and layer connectors
    • H01L2224/73104Bump and layer connectors the bump connector being embedded into the layer connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/732Location after the connecting process
    • H01L2224/73201Location after the connecting process on the same surface
    • H01L2224/73203Bump and layer connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/732Location after the connecting process
    • H01L2224/73201Location after the connecting process on the same surface
    • H01L2224/73203Bump and layer connectors
    • H01L2224/73204Bump and layer connectors the bump connector being embedded into the layer connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/74Apparatus for manufacturing arrangements for connecting or disconnecting semiconductor or solid-state bodies and for methods related thereto
    • H01L2224/75Apparatus for connecting with bump connectors or layer connectors
    • H01L2224/7525Means for applying energy, e.g. heating means
    • H01L2224/753Means for applying energy, e.g. heating means by means of pressure
    • H01L2224/75301Bonding head
    • H01L2224/75314Auxiliary members on the pressing surface
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/74Apparatus for manufacturing arrangements for connecting or disconnecting semiconductor or solid-state bodies and for methods related thereto
    • H01L2224/75Apparatus for connecting with bump connectors or layer connectors
    • H01L2224/7525Means for applying energy, e.g. heating means
    • H01L2224/753Means for applying energy, e.g. heating means by means of pressure
    • H01L2224/75301Bonding head
    • H01L2224/75314Auxiliary members on the pressing surface
    • H01L2224/75317Removable auxiliary member
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/74Apparatus for manufacturing arrangements for connecting or disconnecting semiconductor or solid-state bodies and for methods related thereto
    • H01L2224/75Apparatus for connecting with bump connectors or layer connectors
    • H01L2224/756Means for supplying the connector to be connected in the bonding apparatus
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/74Apparatus for manufacturing arrangements for connecting or disconnecting semiconductor or solid-state bodies and for methods related thereto
    • H01L2224/75Apparatus for connecting with bump connectors or layer connectors
    • H01L2224/757Means for aligning
    • H01L2224/75743Suction holding means
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/74Apparatus for manufacturing arrangements for connecting or disconnecting semiconductor or solid-state bodies and for methods related thereto
    • H01L2224/75Apparatus for connecting with bump connectors or layer connectors
    • H01L2224/757Means for aligning
    • H01L2224/75743Suction holding means
    • H01L2224/75745Suction holding means in the upper part of the bonding apparatus, e.g. in the bonding head
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/81Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a bump connector
    • H01L2224/81001Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a bump connector involving a temporary auxiliary member not forming part of the bonding apparatus
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/81Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a bump connector
    • H01L2224/8119Arrangement of the bump connectors prior to mounting
    • H01L2224/81191Arrangement of the bump connectors prior to mounting wherein the bump connectors are disposed only on the semiconductor or solid-state body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/81Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a bump connector
    • H01L2224/8119Arrangement of the bump connectors prior to mounting
    • H01L2224/81193Arrangement of the bump connectors prior to mounting wherein the bump connectors are disposed on both the semiconductor or solid-state body and another item or body to be connected to the semiconductor or solid-state body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/83Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
    • H01L2224/83001Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector involving a temporary auxiliary member not forming part of the bonding apparatus
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/83Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
    • H01L2224/83009Pre-treatment of the layer connector or the bonding area
    • H01L2224/8303Reshaping the layer connector in the bonding apparatus, e.g. flattening the layer connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/83Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
    • H01L2224/83009Pre-treatment of the layer connector or the bonding area
    • H01L2224/8303Reshaping the layer connector in the bonding apparatus, e.g. flattening the layer connector
    • H01L2224/83047Reshaping the layer connector in the bonding apparatus, e.g. flattening the layer connector by mechanical means, e.g. severing, pressing, stamping
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/83Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
    • H01L2224/8319Arrangement of the layer connectors prior to mounting
    • H01L2224/83192Arrangement of the layer connectors prior to mounting wherein the layer connectors are disposed only on another item or body to be connected to the semiconductor or solid-state body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/83Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
    • H01L2224/8319Arrangement of the layer connectors prior to mounting
    • H01L2224/83194Lateral distribution of the layer connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/83Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
    • H01L2224/838Bonding techniques
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/93Batch processes
    • H01L2224/95Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips
    • H01L2224/97Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips the devices being connected to a common substrate, e.g. interposer, said common substrate being separable into individual assemblies after connecting
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/0001Technical content checked by a classifier
    • H01L2924/00013Fully indexed content
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/0001Technical content checked by a classifier
    • H01L2924/00014Technical content checked by a classifier the subject-matter covered by the group, the symbol of which is combined with the symbol of this group, being disclosed without further technical details
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01005Boron [B]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01006Carbon [C]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01013Aluminum [Al]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01015Phosphorus [P]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01021Scandium [Sc]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01025Manganese [Mn]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01029Copper [Cu]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/0103Zinc [Zn]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01033Arsenic [As]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01047Silver [Ag]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/0105Tin [Sn]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01078Platinum [Pt]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01079Gold [Au]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01082Lead [Pb]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/013Alloys
    • H01L2924/0132Binary Alloys
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/013Alloys
    • H01L2924/014Solder alloys
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/06Polymers
    • H01L2924/0665Epoxy resin
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/095Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00 with a principal constituent of the material being a combination of two or more materials provided in the groups H01L2924/013 - H01L2924/0715
    • H01L2924/097Glass-ceramics, e.g. devitrified glass
    • H01L2924/09701Low temperature co-fired ceramic [LTCC]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/12Passive devices, e.g. 2 terminal devices
    • H01L2924/1204Optical Diode
    • H01L2924/12041LED
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/151Die mounting substrate
    • H01L2924/156Material
    • H01L2924/15786Material with a principal constituent of the material being a non metallic, non metalloid inorganic material
    • H01L2924/15787Ceramics, e.g. crystalline carbides, nitrides or oxides
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/151Die mounting substrate
    • H01L2924/156Material
    • H01L2924/15786Material with a principal constituent of the material being a non metallic, non metalloid inorganic material
    • H01L2924/15788Glasses, e.g. amorphous oxides, nitrides or fluorides
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/181Encapsulation
    • H01L2924/1815Shape
    • H01L2924/1816Exposing the passive side of the semiconductor or solid-state body
    • H01L2924/18161Exposing the passive side of the semiconductor or solid-state body of a flip chip

Definitions

  • the present invention mounts an electronic component on a substrate using an adhesive (for example, flip chip mounting).
  • the present invention relates to a high-performance and highly reliable semiconductor device in which generation of bubbles in the adhesive is reduced, and a low-cost and highly efficient manufacturing method thereof.
  • a flip chip mounting method has been adopted in that the manufacturing process is simple and mounting in a short time and at low cost can be realized.
  • the flip chip mounting method for example, an adhesive is supplied on a substrate in advance, and an electronic component (for example, a semiconductor chip) in which a bump having gold equivalent force is formed on an electrode pad is opposed to the substrate.
  • an adhesive for example, a semiconductor chip
  • a method of connecting (mounting) a semiconductor chip to a substrate by applying a load to the semiconductor chip and further hardening the adhesive is known (see Patent Documents 1 and 2).
  • the adhesive for example, a thermosetting insulating resin such as epoxy resin is preferable in that it can be cured in a short time.
  • the heated semiconductor chip is pressed against the adhesive by applying pressure while heating the semiconductor chip to a predetermined temperature. Then, the adhesive is rapidly heated to lower the viscosity and increase the fluidity, so that it is spread over the entire surface of the semiconductor chip. At this time, thermosetting proceeds and cures simultaneously.
  • the bump formed on the electrode pad on the semiconductor chip side is held and connected in a state of being pressed against the bonding terminal formed on the substrate side by the adhesive force and curing shrinkage of the cured adhesive.
  • the cause of the generation of bubbles is, for example, that the bubbles are entrained when an adhesive is applied on the substrate, or the bubbles are generated by gas generated from the adhesive or the substrate (for example, a resin substrate) by heating. Generation of bubbles, and entrainment of bubbles when the adhesive is expanded and flows. These bubbles are often generated in the vicinity of the interface with the substrate, and particularly in the wiring portion and bonding terminal portion on the substrate, since there are irregularities at the interface with the adhesive, the adhesive flows and cures. In addition, bubbles easily enter the uneven portion. As the adhesive, any shape such as a film or paste can be used. However, since a film adhesive has little fluidity, the adhesive is applied to a substrate. In some cases, a large number of bubbles are included in the interface with the uneven substrate, and bubbles are more likely to be generated in the vicinity of the substrate interface than in the case of a paste-like adhesive.
  • the bump pitch has become finer, the bump size has become smaller, and the bump height has become lower.
  • the bonding terminals and wiring of the substrate have also been miniaturized. For this reason, the unevenness present at the interface between the adhesive and the substrate is further miniaturized, and in the above-described flip chip implementation, bubbles are more likely to enter the miniaturized uneven portion.
  • the bump pitch is reduced and the bump height is reduced, the gap between the semiconductor chip and the substrate after flip chip mounting is reduced, and the thickness of the adhesive layer is reduced. The relative size of the bubbles increases, and bubbles that are not a problem in the prior art cause the problems.
  • a first step of applying an adhesive made of a thermosetting resin to the surface of the wiring board, and holding the bare chip with a heating tool By directing the element surface of the bare chip toward the surface of the wiring board, the bump of the bare chip and the pad on the wiring board are aligned with each other, and the wafer chip is heated through a heating tool.
  • a flip-chip connection method including the second step and a third step in which the heated bare chip is pressed against the wiring substrate to abut the bump against the pad and harden (See Patent Document 3).
  • a stencil printing means is applied on the substrate circuit in a vacuum atmosphere to form a planar shape corresponding to the flip chip.
  • a method in which a spherical convex liquid resin layer is formed, and then the flip chip is placed on the resin layer in an aligned state, and then the flip chip is subjected to thermal thermocompression bonding to the substrate circuit. See Patent Document 4).
  • the adhesive is applied by stencil printing under vacuum, it takes time to restore the pressure and normal pressure when the member is taken in and out of the vacuum chamber, resulting in low productivity.
  • an electronic component is mounted on a substrate using an adhesive (for example, flip-chip mounting), and a high-performance and highly reliable semiconductor in which generation of bubbles in the adhesive is reduced.
  • an adhesive for example, flip-chip mounting
  • a high-performance and highly reliable semiconductor in which generation of bubbles in the adhesive is reduced.
  • Body devices and their low-cost, high-efficiency manufacturing methods are still available!
  • the generation of bubbles inside the adhesive can be reduced. Development of new technology is desired.
  • Patent Document 1 JP-A-60-262430
  • Patent Document 2 JP-A-9-97816
  • Patent Document 3 Japanese Patent Laid-Open No. 2001-244298
  • Patent Document 4 Japanese Unexamined Patent Publication No. 2000-100870
  • Patent Document 5 JP 2001-127194 A
  • the present invention provides a high-performance and highly reliable semiconductor device in which an electronic component is mounted on a substrate using an adhesive (for example, flip chip mounting), and generation of bubbles in the adhesive is reduced, and a semiconductor device thereof
  • An object is to provide a low-cost and highly efficient manufacturing method.
  • the method of manufacturing a semiconductor device includes an electronic component having a plurality of bumps and a substrate having a plurality of bonding pads corresponding to the bumps.
  • a curing step of curing the adhesive while bringing the adhesive into contact with the electronic component and the substrate in a state where the bump is in contact with the bonding pad.
  • the electronic component having a plurality of bumps and a substrate having a plurality of bonding pads corresponding to the bumps are formed on at least a part of the substrate.
  • An adhesive that bonds the electronic component and the substrate is supplied.
  • the total contact area with the substrate in the adhesive supplied on the substrate is s, and the adhesive is in contact with the substrate after casting.
  • the casting means satisfies the following formula: s Zs> ⁇
  • the adhesive is cast.
  • the adhesive supplied in the supplying step flows on the substrate and is flown and spread (spread) to the joint region between the bump and the bonding pad, and the adhesive and the substrate Bubbles generated in the gap with the unevenness on the surface are discharged. For this reason, the adhesive can be reliably present on the substrate surface without any gap.
  • the adhesive is cured while the adhesive contacts (fills) the electronic component and the substrate in a state where the bump is in contact with the bonding pad.
  • a semiconductor device of the present invention is manufactured by the method for manufacturing a semiconductor device of the present invention.
  • the semiconductor device is manufactured by the method for manufacturing a semiconductor device of the present invention, when an electronic component is mounted on a substrate (for example, flip chip mounting) using an adhesive, bubbles inside the adhesive are removed. Occurrence is reduced. This prevents poor conduction at the bump joint due to blistering or peeling at the adhesive, and prevents current leakage between adjacent bumps due to the effects of moisture and impurity ions in the bubbles. High nature.
  • FIG. 1A is a schematic explanatory view showing an example of a substrate used in the method for manufacturing a semiconductor device of the present invention.
  • FIG. 1B is a process diagram for explaining an example of a supply process in the method for manufacturing a semiconductor device of the present invention.
  • FIG. 1C is a diagram showing the adhesive after the supplying step in the semiconductor device manufacturing method of the present invention. It is a schematic explanatory drawing which shows an example of a state.
  • FIG. 2A is a schematic explanatory view showing an example of casting means used in the method for manufacturing a semiconductor device of the present invention.
  • FIG. 2B is a process diagram for explaining an example of a casting process in the method for manufacturing a semiconductor device of the present invention.
  • FIG. 3 is a schematic explanatory view showing an example of a state of an adhesive after a casting step in the method for manufacturing a semiconductor device of the present invention.
  • FIG. 4A is a process diagram (part 1) for explaining an example of a curing process in the method for manufacturing a semiconductor device of the present invention.
  • FIG. 4B is a process diagram (part 2) for explaining an example of the curing process in the method of manufacturing a semiconductor device of the present invention.
  • FIG. 5 is a schematic explanatory view showing an example of a semiconductor device manufactured by the method for manufacturing a semiconductor device of the present invention.
  • FIG. 6 is a schematic cross-sectional view of a casting means used in the method for manufacturing a semiconductor device of Example 1.
  • FIG. 7A is a process diagram for explaining a supply process in the method for manufacturing a semiconductor device of Example 2.
  • FIG. 7B is a schematic explanatory view showing the state of the adhesive after the supplying step in the method for manufacturing the semiconductor device of Example 2.
  • FIG. 8 is a process diagram for explaining a casting process in the semiconductor device manufacturing method according to the second embodiment.
  • FIG. 9 is a schematic explanatory view showing the state of the adhesive after the casting step in the method for manufacturing a semiconductor device of Example 2.
  • FIG. 10A is a process diagram (part 1) for explaining a curing process in the method for manufacturing a semiconductor device according to the second embodiment.
  • FIG. 10B is a process diagram (part 2) for explaining a curing process in the method for manufacturing a semiconductor device according to the second embodiment.
  • FIG. 11 shows a semiconductor device obtained by the method for manufacturing a semiconductor device of Example 2. It is a schematic explanatory drawing.
  • FIG. 12 is a schematic explanatory view showing a multi-sided substrate used in the method for manufacturing a semiconductor device of Example 3.
  • FIG. 13A is a schematic explanatory view showing an aspect in which the adhesive is supplied in a continuous shape in the supplying step of the manufacturing method of the semiconductor device of Example 4.
  • FIG. 13B is a schematic explanatory view showing an aspect in which the adhesive is supplied in a discontinuous shape in the supplying step of the manufacturing method of the semiconductor device of Example 4.
  • FIG. 13C is a schematic explanatory view showing the state of the adhesive after the casting step in the method of manufacturing the semiconductor device of Example 4.
  • FIG. 14A is a schematic cross-sectional view of the casting means used in the first mode of the casting process in the manufacturing method of the semiconductor device of Example 5.
  • FIG. 14A is a schematic cross-sectional view of the casting means used in the first mode of the casting process in the manufacturing method of the semiconductor device of Example 5.
  • FIG. 14B is a process diagram for explaining a casting process in the semiconductor device manufacturing method of the fifth embodiment.
  • FIG. 15A is a schematic cross-sectional view of the casting means and casting stopping means used in the second mode of the casting process in the manufacturing method of the semiconductor device of Example 5.
  • FIG. 15A is a schematic cross-sectional view of the casting means and casting stopping means used in the second mode of the casting process in the manufacturing method of the semiconductor device of Example 5.
  • FIG. 15B is a process diagram for explaining a second mode of the casting process in the manufacturing method of the semiconductor device of Example 5.
  • FIG. 16 is a schematic explanatory view showing a casting means used in the third aspect of the casting step in the method of manufacturing a semiconductor device of Example 5.
  • FIG. 17A is a process diagram for explaining a supply process in the semiconductor device manufacturing method of the sixth embodiment.
  • FIG. 17B is a process diagram for explaining a casting process in the method for manufacturing the semiconductor device of Example 6.
  • FIG. 18A is a process diagram for explaining a first supply process in the semiconductor device manufacturing method of the seventh embodiment.
  • FIG. 18B is a process diagram for explaining the casting process in the semiconductor device manufacturing method of the seventh embodiment.
  • FIG. 18C shows the second supply step in the method of manufacturing the semiconductor device of Example 7. It is process drawing for demonstrating.
  • FIG. 19A is a process diagram (No. 1) for describing a curing step in the method of manufacturing a semiconductor device according to Example 8.
  • FIG. 19B is a process diagram (part 2) for explaining the curing step in the method of manufacturing a semiconductor device according to example 8.
  • FIG. 19C is a process diagram (part 3) for explaining a curing step in the method for producing a semiconductor device of Example 8.
  • the method for manufacturing a semiconductor device of the present invention includes at least a supplying step, a casting step, and a curing step, and further, if necessary. Includes other selected processes.
  • the semiconductor device of the present invention is manufactured by the method for manufacturing a semiconductor device of the present invention.
  • details of the semiconductor device of the present invention will be clarified through the description of the method of manufacturing a semiconductor device of the present invention.
  • the supplying step is a step of supplying an adhesive for bonding the electronic component and the substrate to at least a part of the substrate between the electronic component and the substrate.
  • the electronic component includes at least a plurality of bumps, and further includes other members appropriately selected as necessary.
  • the electronic component can be appropriately selected according to the purpose without any particular restriction.
  • a semiconductor chip, a semiconductor package, and the like are preferably exemplified.
  • the bump may be appropriately selected according to the purpose without particular limitation as long as it is a conductor, and examples thereof include those that have strength such as gold, copper, and solder.
  • the method for forming the bumps can be appropriately selected according to the purpose without any particular limitation.
  • the bumps can be formed by a wire bonding method, a plating method, a transfer method, or the like.
  • the spacing between the bumps (bump pitch) is not particularly limited, and can be appropriately selected according to the purpose.
  • a gold bump or a copper bump formed by a wire bonding method it is usually 35 to 120.
  • gold bumps and copper bumps formed by plating usually about 20 to 80 / ⁇ ⁇
  • solder bumps formed by plating or transfer methods usually 35 to 300 / ⁇ ⁇ is about 40 ⁇ m or less in any case!
  • the bump pitch is 40 m or less
  • the generation of bubbles becomes significant, and problems of deterioration of the characteristics of the semiconductor device due to poor conduction at the bump joint and current leakage between adjacent bumps become obvious.
  • the adhesive is used even when the bump pitch is as extremely small as 40 ⁇ m or less. High performance and high reliability due to reduced generation of bubbles inside.
  • the substrate includes at least a plurality of bonding pads corresponding to the bumps, and further includes other members appropriately selected as necessary.
  • the substrate there is no particular limitation on the material, shape, structure, thickness and the like, and a known medium force can be appropriately selected.
  • the substrate having insulating properties can be appropriately selected according to the purpose without any particular limitation, and examples thereof include organic substrates and inorganic substrates.
  • Examples of the organic substrate include a glass BT (bismaleimide triazine) substrate, a glass epoxy substrate, and a polyimide substrate.
  • Examples of the inorganic substrate include a ceramic substrate, a glass substrate, and a silicon substrate.
  • the bonding pad is not particularly limited as long as it is a conductor, and examples thereof include a strong one such as copper, aluminum, gold, nickel, and silver.
  • the bonding pad may have the bump on the bonding pad and be connected to the bump in the electronic component via the bump.
  • the adhesive is interposed between the electronic component and the substrate, and the electronic component and the base are interposed. It has a function of bonding the plate.
  • the adhesive is not particularly limited, and the material, shape, and the like can be appropriately selected.
  • thermosetting insulating resin such as epoxy resin, phenol resin, cyanate resin, and the like. preferable. These may be used alone or in combination of two or more.
  • the shape may be, for example, a paste or a B-staged film, but is preferably a paste.
  • a film-like adhesive has little fluidity, and therefore, when the adhesive is affixed to the substrate, bubbles may be included at the interface with the uneven substrate.
  • the area of the adhesive surface of the film adhesive is determined so that the electronic component on the substrate has an area in consideration of the fact that the adhesive is expanded by a casting process described later. It is preferable to provide it so as to be smaller than the area of the mounting part.
  • the adhesive is supplied to at least a part of the substrate.
  • the region includes at least the center of the mounting part of the electronic component on the substrate in that it can be easily and uniformly cast (spread).
  • the supply shape of the adhesive to the substrate can be appropriately selected according to the purpose without particular limitation, and may be a continuous shape or a discontinuous shape.
  • Examples of the continuous shape include shapes in which the adhesive is present in a single region (not scattered), such as a circular shape, a polygonal shape, an indefinite shape, and a shape in which these are combined. Any shape is mentioned.
  • a pattern formed by a plurality of dotted areas of the adhesive examples thereof include arbitrary patterns such as a pattern composed of a plurality of the continuous shapes and a polka dot pattern.
  • the method for supplying the adhesive can be appropriately selected according to the purpose without any particular limitation.
  • the adhesive when the adhesive is in a paste form, application and the like can be mentioned.
  • the agent when the agent is in the form of a film, sticking or the like can be mentioned.
  • the sticking can be performed at room temperature when the film-like adhesive is formed of a material having tackiness, but there may be a gap in the uneven portion present at the substrate interface. For this reason, it is preferable to attach the substrate while heating at least one of the substrate and the adhesive. In this case, the film-like adhesive softens to cause tackiness, and the embedding property of the adhesive into the uneven portion is improved.
  • the adhesive is supplied to at least a part of the substrate.
  • the total contact area with the substrate in the adhesive supplied onto the substrate is S
  • the total contact area with the substrate in the adhesive after casting is S.
  • the adhesive is cast by the casting means so as to satisfy the following formula: s 1 Zs 0> ⁇ .
  • the total contact area S and S with the substrate in the adhesive is on the substrate.
  • the adhesive can be cast (spread), that is, if the above formula, S ZS> 1, can be achieved, the shape, structure, etc.
  • the shape can be appropriately selected according to the purpose for which there is no restriction, but preferred examples of the shape include a spherical shape, a rod shape, and a plate shape. In this case, the adhesive can be uniformly extended with respect to the substrate surface.
  • the structure may be a hollow structure or a solid structure.
  • the casting member may be formed of an elastic material and filled with a gas such as air or a fluid such as water.
  • the casting member has a shape like a balloon, for example, and when casting the adhesive, the casting member has a casting function by being gradually filled with the fluid. Then, after the adhesive is cast, the original state can be restored by collecting the fluid and the like.
  • the casting means at least the contact surface with the adhesive is preferably non-adhesive to the adhesive.
  • the casting means is preferably made of fluorine resin.
  • the adhesive to the casting means is used. This is advantageous in that it can be prevented from sticking and can be cast without reducing the amount of adhesive supplied.
  • the casting means may be made of fluorine resin or at least the contact surface with the adhesive in the casting means may be made of fluorine resin, or other than fluorine resin
  • the surface of the member formed of the above material may be coated with fluorine resin.
  • the fluorine resin can be appropriately selected according to the purpose without any particular restrictions.
  • PTFE tetrafluoroethylene resin
  • ETFE ethylene tetrafluoroethylene resin
  • PFA Tetrafluorinated ethylene perfluoroalkyl butyl ether copolymer resin
  • FEP tetrafluorinated ethylene 'hexafluoropropylene copolymer resin
  • ETFE is preferred from the viewpoint of workability and manufacturing cost, and a continuous film with few pinholes can be obtained for coating.
  • PFA is preferable.
  • the casting means is preferably one having a function of jetting compressed gas.
  • the casting means include a jet nozzle.
  • the compressed gas is By spraying on the adhesive supplied onto the substrate, the adhesive can be spread on the substrate in a short time, and productivity can be improved.
  • the adhesive can be cast in a non-contact state with respect to the adhesive, it is advantageous in that the adhesive can be expanded without reducing the amount of the supplied adhesive.
  • the number of the ejection nozzles may be one or plural.
  • the compressed gas can be appropriately selected according to the purpose for which there is no particular limitation, and examples thereof include compressed gases such as air and nitrogen.
  • the compressed gas is preferably a heated hot jet.
  • the viscosity of the adhesive can be reduced and the fluidity can be improved.
  • the temperature of the hot jet can be appropriately selected according to the purpose for which there is no particular limitation.
  • the temperature at which the adhesive is not thermally cured is preferred, for example, about 50 to 120 ° C. is preferable.
  • the material, shape, structure, size, and the like of the ejection nozzle can be appropriately selected according to the purpose without any particular limitation.
  • the material is appropriately selected depending on the nozzle diameter (processing accuracy), operating temperature, life, operating pressure, cost, etc.
  • metals such as stainless steel, aluminum alloy, copper zinc alloy, titanium, ABS, PPS, etc. Examples include rosin.
  • the shape examples include a single nozzle (single hole), a cylindrical shape, and a slit-type ejection portion shape.
  • the ejection portion of the nozzle may be provided so as to eject the compressed gas in a direction perpendicular to the substrate, or the compressed gas is formed by bending the tip toward the outside of the substrate. May be provided so as to be ejected from an oblique direction with respect to the substrate.
  • the nozzle diameter is appropriately selected depending on the material physical properties (viscosity and thixotropy) of the adhesive, the shape of the adhesive supplied to the substrate, the surface pattern of the substrate, and the like. L Omm is preferred.
  • the jet of compressed gas by the casting means may be a continuous jet or a pulse jet.
  • the pressure of the compressed gas is changed. It is preferable to eject the compressed gas. In this case, for example, if the jet pressure of the compressed gas is increased gradually or stepwise until the jet start force reaches a predetermined pressure, the adhesive is inadvertently scattered immediately after the start of jet of the compressed gas. This can be suppressed and the manufacturing yield can be improved.
  • the distance between the casting means and the substrate, and the ejection pressure include the material properties (viscosity and thixotropy) of the adhesive, the shape of the adhesive supplied to the substrate, the surface of the substrate It can be selected as appropriate depending on the wiring pattern formed on the substrate.
  • the distance is preferably 0.2 to 3. Omm, for example.
  • the ejection pressure in the case of the continuous ejection, for example, in the case of the pulse ejection that is preferably changed within a range of 0.02 to 0.5 MPa, the ejection pressure is set to a predetermined pressure within the range. Preferable to set.
  • the ejection pressure may be controlled for each ejection nozzle.
  • the ejection pressure may be the same or different for each ejection nozzle.
  • the jet of the compressed gas from the jet nozzle may be performed perpendicular to the substrate surface, or may be performed obliquely.
  • the casting of the adhesive is preferably stopped by the casting stopping means so that the adhesive does not spread beyond the mounting area of the electronic component on the substrate. Good.
  • the adhesive when the adhesive is cast, the adhesive can be prevented from inadvertently flowing or scattering outside the mounting area of the electronic component, and the manufacturing yield can be improved.
  • the casting stopping means can be appropriately selected according to the purpose without particular limitation as long as it can stop (block) the casting of the adhesive, and for example, a jet nozzle. Etc. The details of the ejection nozzle are as described in detail in the description of the casting means.
  • the position of the casting means can be appropriately selected according to the purpose without any particular restriction, but it is arranged in a frame shape around the mounting area of the electronic component on the substrate. preferable. In this case, the adhesive can be prevented from spreading beyond the mounting area of the electronic component on the substrate.
  • the casting stopping means is the spray nozzle
  • the compressed gas is ejected by the spray nozzle.
  • An air barrier air curtain
  • the casting of the adhesive can be stopped by the rear. Further, at this time, since the casting of the adhesive can be stopped more reliably, the ejection nozzle as the casting means and the ejection nozzle as the casting stopping means are independent of each other and compressed.
  • the jet pressure can be controlled.
  • the compressed gas is ejected by the ejection nozzle force as the casting stopping means, and the ejection pressure is reduced to the casting stop. If the pressure is set to be higher than the pressure at which the compressed gas is ejected from the means, the inadvertent flow of the adhesive to the outside of the electronic component mounting area can be effectively stopped.
  • the casting means can swing in a direction parallel to the substrate surface.
  • the adhesive can be poured (spread out) in an arbitrary region, and the adhesive can be reliably applied onto the substrate without any gap.
  • the total contact area with the substrate in the adhesive supplied onto the substrate is S
  • the total contact area with the substrate in the adhesive after casting is S.
  • the adhesive is cast by the casting means so as to satisfy the following formula: s Zs> ⁇
  • At least one of the supplying step and the casting step includes heating the adhesive.
  • the viscosity of the adhesive can be reduced and the fluidity can be improved, and when the adhesive is cast by the casting means, the adhesive can be cast in a shorter time.
  • the adhesive can be supplied to the substrate surface without any gap. For this reason, generation of bubbles at the substrate interface of the adhesive can be further suppressed.
  • the heating is performed by heating an apparatus for applying the adhesive with a heater or the like, or a stage on which the substrate is placed or held by suction. Can be performed by heating with a heater or the like.
  • the heating temperature is a temperature that reduces the viscosity of the adhesive, and is a thermoset. For example, 30 to 120 ° C. is preferable.
  • the supplying step may be included after the casting step.
  • the adhesive is supplied onto the substrate in a plurality of times.
  • the amount of the adhesive supplied in the first supplying step can be reduced, and the thickness of the adhesive layer when casting the adhesive Can be made thinner.
  • the gap between the adhesive and the substrate interface can be easily filled, and the adhesive can be reliably applied without a gap.
  • the second supply step if the amount of the adhesive necessary for mounting the electronic component on the substrate is further supplied, it flows out to the outer peripheral portion of the electronic component during mounting, and is scooped. It can be controlled so that the amount of adhesive that goes up is not excessive. As a result, it is possible to prevent the adhesive from adhering to the bonding tool that holds the electronic component by suction during flip chip mounting, and it is possible to suppress a decrease in manufacturing yield.
  • the curing step is a step of curing the adhesive.
  • the adhesive is cured while contacting (filling) the adhesive with the electronic component and the substrate in a state where the bump is in contact with the bonding pad.
  • the contact between the bump and the bonding pad is a bonding tool force that sucks and holds the electronic component, while maintaining the state where the bump is aligned with the contact portion with the bonding pad. It is preferably performed by pressing a bump against the bonding pad. In this case, the bump and the bonding pad can be securely connected, and the electronic component can be flip-chip mounted on the substrate.
  • the filling of the adhesive between the electronic component and the substrate is performed, for example, by pressing (pressing) the adhesive through the electronic component using the bonding tool. .
  • pressurization is performed simultaneously with the contact between the bump and the bonding pad.
  • the pressure at the time of pressurization may be appropriately selected according to the purpose for which there is no particular limitation. For example, when using gold bumps formed by wire bonding,
  • the adhesive may not be sufficiently filled, or the bump and the bonding pad may not be reliably connected. If the pressure exceeds 3 OOmNZbump, the electronic component or The inside of the substrate may be damaged, or the amount of the adhesive protruding from between the electronic component and the substrate may be excessive, and may flow inadvertently on the substrate or may adhere to a bonding tool. May end up.
  • the curing of the adhesive is preferably performed by heating the adhesive.
  • the heated bonding tool is preferably performed by the heated bonding tool.
  • a heated bonding tool is used to pressurize the adhesive via the electronic component, the thermal power of the bonding tool is conducted to the adhesive via the electronic component to harden the adhesive. it can.
  • the heating temperature of the bonding tool is a force that can be appropriately selected depending on the characteristics of the adhesive without particular limitation. For example, 150 to 250 ° C. is preferable.
  • the adhesive may be cured by heating the substrate or the stage on which the substrate is placed or sucked and held by a heater or the like.
  • the heating temperature of the substrate is, for example, about 30 to 120 ° C.
  • the pressurizing time of the adhesive using the heated bonding tool is not particularly limited.
  • a force that can be appropriately selected according to the purpose. 1 to: about LO seconds are preferable.
  • the bonding tool is not particularly limited as long as the electronic component can be sucked and held, and can be appropriately selected according to the purpose.
  • the electronic component is sucked and held, for example, by a suction hole provided in the bonding tool.
  • the bonding tool adsorbs and holds an electronic component via a non-adhesive member with respect to the adhesive and pressurizes the adhesive via the non-adhesive member. .
  • the adhesive is placed on the outer periphery of the electronic component. Even if it sticks out and crawls up, the non-adhesive member can prevent attachment to the bonding tool. Therefore, it is possible to improve the manufacturing margin and the manufacturing yield when setting the amount of the adhesive to be supplied and the total contact area s with the substrate after the adhesive is cast.
  • the electronic component is thin, the problem of adhesion of the adhesive to the bonding tool is likely to occur.
  • the presence of the non-adhesive member causes the adhesive to adhere to the bonding tool. Since adhesion can be prevented, the electronic component can be sufficiently reduced in thickness.
  • the member that is non-adhesive to the adhesive is not particularly limited with respect to its material, shape, structure, and the like, and can be appropriately selected according to the purpose.
  • the material is not particularly limited as long as it is non-adhesive to the adhesive, and can be appropriately selected according to the purpose.
  • fluorine resin is preferably used.
  • PTFE tetrafluoroethylene terephthalate
  • ETFE ethylene tetrafluoroethylene terephthalate
  • PFA tetrafluoroethylene
  • Perfluoroalkyl butyl ether copolymer resin FEP (tetrafluoroethylene / hexafluoropropylene copolymer resin), and the like.
  • ETFE is preferable in terms of workability and manufacturing cost.
  • the shape is not particularly limited and can be appropriately selected according to the purpose. Examples thereof include a film shape and a sheet shape. Moreover, when it is a film form, it may be wound around a cylindrical core and used in the form of a roll.
  • the structure is not particularly limited and may be appropriately selected depending on the purpose, and may be a single layer structure or a laminated structure.
  • the adhesive is brought into contact (filling) with the electronic component and the substrate and cured.
  • a heating step may be further performed after the curing step (bonding) in order to increase the curing rate of the adhesive.
  • the post-cure temperature is preferably 150 to 200 ° C., and preferably 30 to 60 minutes.
  • a bonding node 12 having a bump joint 11 and a wiring pattern 14 are formed on the surface of the substrate 10, and an electronic component is mounted on the substrate 10 as shown in FIG. 1B.
  • the best adhesive 22 is discharged from the discharge nozzle 20 toward the center of the region (the center of the substrate 10).
  • bubbles A are entrained inside the adhesive 22 and, as shown in FIGS. 1B and 1C, on the recesses 16 and the wiring patterns 14 existing between the substrate 10 and the wiring pattern 14 inside the adhesive 22. Bubble A is generated.
  • the above is the supply process.
  • the compressed gas 32 is jetted from the vertical direction with respect to the adhesive 22 as shown in FIG. 2B. Then, the adhesive 22 is pressed against the substrate 10. Then, the bubble A is also pressed, flows in the adhesive 22, and moves toward the outside of the adhesive 22. At this time, the total contact area of the adhesive 22 supplied on the substrate 10 with the substrate 10 is S (see FIG. 1C), and as shown in FIG.
  • the presence area of the adhesive 22 is increased, the bubbles A are discharged to the outside of the adhesive 22, and the presence of the bubbles A in the adhesive 22 is reduced.
  • the above is the casting step.
  • the bonding tool 40 aligns a plurality of bumps 52 formed on the semiconductor chip 50 and corresponding to the bonding pad 12 in contact with the bonding pad 12.
  • the bonding pad 12 and the bump 52 are brought into contact with each other.
  • the bonding tool 40 is heated, and the adhesive 22 is pressed by the heated bonding tool 40, and the adhesive 22 is cured while contacting (filling) the semiconductor chip 50 and the substrate 10. The above is the curing step.
  • the semiconductor chip 50 having the plurality of bumps 52 corresponds to the bumps 52.
  • a semiconductor device of the present invention as shown in FIG. 5 is mounted on a substrate 10 having a plurality of bonding pads 12 in a state where the bumps 52 and the bonding pads 12 are connected to face each other (flip chip mounting). Manufactured.
  • the shape, structure, size, etc. of the semiconductor device of the present invention manufactured by the method of manufacturing a semiconductor device of the present invention can be appropriately selected according to the purpose without any particular limitation. .
  • the distance between the bumps is a force that can be appropriately selected according to the purpose that is not particularly limited.
  • the distance between the bumps is a force that can be appropriately selected according to the purpose that is not particularly limited.
  • it is about 35 to 120 m, and preferably 40 / zm or less.
  • the bump pitch is 40 m or less
  • the generation of bubbles becomes significant, and problems of deterioration of the characteristics of the semiconductor device due to poor conduction at the bump joint and current leakage between adjacent bumps become obvious.
  • the adhesive is used even when the bump pitch is as extremely small as 40 ⁇ m or less. High performance and high reliability due to reduced generation of bubbles inside.
  • the abundance of bubbles in the semiconductor chip area varies depending on the layout and pitch of the bumps, the material of the adhesive used, and the like. The lower the strength, the better. If the presence rate of the bubbles is high, the presence of the bubbles causes a poor conduction at the bump joint due to swelling or peeling at the adhesive, and current between adjacent bumps due to the influence of moisture or impurity ions in the bubbles. Leakage may occur.
  • the bubble presence rate means the bubble presence rate in each semiconductor chip when there are two or more semiconductor chips.
  • an electronic component is mounted on a substrate using an adhesive (for example, flip-chip mounting), and the generation of bubbles in the adhesive is reduced.
  • an adhesive for example, a chip
  • the generation of bubbles inside the adhesive is reduced when the chip is mounted on the chip) .
  • poor conduction at the bump joint due to swelling or peeling in the adhesive, adjacent to the surface due to the influence of moisture or impurity ions in the bubble, etc.
  • the total contact area of the adhesive 22 supplied on the two-layer substrate 10 with the two-layer substrate 10 is S (see FIG. 1C), and as shown in FIG. 3, the two-layer substrate in the adhesive 22 after pressing. With 10
  • the semiconductor chip 50 as the electronic component is sucked by the suction hole 42 provided in the bonding tool 40, and the semiconductor chip 50 is held by the bonding tool 40.
  • the chip size of the semiconductor chip 50 is 6.2 mm ⁇ 6.2 mm ⁇ 200 m.
  • the two-layer substrate 10 is adsorbed and held on a bonding stage (not shown), and 392 bumps 52 corresponding to the bonding pads 12 formed on the semiconductor chip 50 are bonded to the bonding pads 12 by the bonding tool 40. Aligned to.
  • the bumps 52 are stud bumps formed by ball bonding using a gold wire, and the spacing (bump pitch) between the bumps 52 adjacent to each other is 50 ⁇ m.
  • the bonding tool 40 was heated in advance to maintain a constant temperature, and the semiconductor chip 50 was adsorbed to the bonding tool 40 and heated.
  • the heating temperature was 225 ° C.
  • a bonding stage (not shown) was heated in advance so as to maintain a constant temperature, and the two-layer substrate 10 was adsorbed to the bonding stage and heated.
  • the heating temperature was 40 ° C.
  • the bonding pad 12 and the bump 52 were brought into contact with each other.
  • the adhesive 22 was hardened while the adhesive 22 was brought into contact (filling) with the semiconductor chip 50 and the two-layer substrate 10 with the heated bonding tool 40 under pressure.
  • the bumps 40 were plastically deformed by pressing the knobs 52 with the bonding tool 40 heated at the same time.
  • the heating temperature was 215 ° C.
  • the pressure was 160 mNZbump
  • the bonding time (heating and pressing time) was 5 seconds. This heating temperature of 215 ° C is the temperature of 22 parts of adhesive during bonding.
  • the above is the curing step in the method for manufacturing a semiconductor device of the present invention.
  • the semiconductor chip 50 having 392 bumps 52 is bonded to the bump 52 and the bump 52 on the two-layer substrate 10 having 392 bonding pads 12 corresponding to the bumps 52.
  • the semiconductor device shown in FIG. 5 was obtained that was mounted with the pads 12 connected (flip chip mounting).
  • Example 1 a semiconductor device was manufactured by mounting a semiconductor chip on a substrate (flip chip mounting) in the same manner as Example 1 except that the casting process was not performed.
  • Example 1 a semiconductor device was manufactured by mounting a semiconductor chip on the substrate (flip chip mounting) in the same manner as in Example 1 except that bumps were also formed on the bonding pads on the substrate. .
  • the total contact area of the adhesive 22 supplied onto the silicon substrate 70 with the silicon substrate 70 is S (see FIG. 7B), and as shown in FIG.
  • the adhesive 22 is cast like this, the bonding pads 72 and bumps 74 are covered. Thus, the area where the adhesive 22 was present increased. Then, the bubbles A were discharged to the outside of the adhesive 22, and the presence of the bubbles A in the adhesive 22 was reduced.
  • the above is the casting step in the semiconductor device manufacturing method of the present invention.
  • the semiconductor chip 80 as the electronic component is sucked by the suction hole 42 provided in the bonding tool 40, and the semiconductor chip 80 is held by the bonding tool 40.
  • the chip size of the semiconductor chip 80 is 3. Omm X 5. Omm X 200 m.
  • the silicon substrate 70 is sucked and held on a bonding stage (not shown), and the bonding tool 40 aligns 740 bumps 82 formed on the semiconductor chip 80 corresponding to the bumps 74 in contact with the bumps 74. did.
  • the bumps 82 are gold-plated bumps formed by electrolytic plating, and the interval (bump pitch) between the bumps 82 adjacent to each other is 20 ⁇ m.
  • the bonding tool 40 was heated in advance so as to maintain a constant temperature, and the semiconductor chip 80 was adsorbed to the bonding tool 40 and heated.
  • the heating temperature was 220 ° C.
  • a bonding stage (not shown) was heated in advance so as to maintain a constant temperature, and the silicon substrate 70 was adsorbed to the bonding stage and heated.
  • the heating temperature was 60 ° C.
  • the bump 74 and the bump 82 were brought into contact with each other.
  • the adhesive 22 was pressurized by the heated bonding tool 40, and the adhesive 22 was cured while the adhesive 22 was in contact (filling) with the semiconductor chip 80 and the silicon substrate 70.
  • the bumps 74 and the bumps 82 were plastically deformed by pressing the bumps 74 with the bonding tool 40 heated at the same time.
  • the heating temperature was 215 ° C.
  • the pressure was 140 m N / bump
  • the bonding time (heating and pressing time) was 5 seconds. This heating temperature of 215 ° C is the temperature of 22 parts of the adhesive during bonding.
  • the above is the curing step in the method for manufacturing a semiconductor device of the present invention.
  • the semiconductor chip 80 having 740 bumps 82 has the bump 82 and the bumps 74 connected to the silicon substrate 70 having 740 bumps 74 corresponding to the bumps 82.
  • the semiconductor device shown in FIG. 11 which was mounted (flip chip mounting) was obtained. [0065] (Comparative Example 2)
  • Example 2 a semiconductor device was manufactured by mounting a semiconductor chip on a substrate (flip chip mounting) in the same manner as Example 2 except that the casting process was not performed.
  • the appearance inspection the appearance was observed with a stereomicroscope at a magnification of 20x to check whether there was any abnormality.
  • the internal appearance inspection is performed using an ultrasonic flaw meter, and peeling occurs between the adhesive inside the semiconductor device and the semiconductor chip interface and between the adhesive and the substrate interface. I confirmed.
  • the resistance variation of the daisy chain was investigated by measuring the resistance value of the daisy chain with respect to the connection reliability between the semiconductor chip and the substrate daisy chained via the bumps. Here, it was judged as defective when the resistance value increased by 10% from the initial assembly value.
  • the obtained samples were subjected to the following temperature cycle test and constant temperature and humidity test, and the following appearance inspection and conduction resistance investigation were performed.
  • the temperature cycle test was conducted by repeatedly placing the sample in a low temperature side at 55 ° C for 25 minutes and in a high temperature side at 125 ° C for 25 minutes.
  • each sample was released in an environment with a temperature of 121 ° C and a relative humidity of 85%. It was done by placing.
  • the appearance inspection the appearance was observed with a stereomicroscope at a magnification of 20x to check whether there was any abnormality.
  • the resistance variation of the daisy chain was investigated by measuring the resistance value of the daisy chain with respect to the connection reliability between the semiconductor chip and the substrate daisy chained via the bumps. Here, it was judged as defective when the resistance value increased by 10% from the initial assembly value.
  • the sample after the temperature cycle test is up to 1,500 cycles in Example 1, up to 1,000 cycles in Example 2, and 1,400 in Comparative Example 1. Up to the cycle, in Comparative Example 2, no defects occurred up to 950 cycles. Samples after the constant temperature and humidity test are up to 672 hours in Example 1, up to 504 hours in Example 2, up to 504 hours in Comparative Example 1, and up to 336 hours in Comparative Example 2. The occurrence of defects was strong.
  • Example 1 a semiconductor device was manufactured by mounting a semiconductor chip on a multi-sided substrate (flip chip mounting) in the same manner as Example 1 except that the substrate was replaced with the multi-sided substrate shown in FIG. .
  • Example 3 the supply process, the casting process, and the curing process of the adhesive are performed on the multi-chamfered substrate 100 (10 surfaces in FIG. 12) 100 in the same manner as in Example 1.
  • a semiconductor chip was mounted on each of the 10 faces of the multi-sided board at the same time. As a result, manufacturing efficiency was improved.
  • Example 1 a semiconductor device was manufactured by mounting a semiconductor chip on a substrate (flip-chip mounting) in the same manner as in Example 1 except that the supply shape of the adhesive to the substrate in the supplying step was changed. did.
  • Example 4 as shown in FIG. 13A, the adhesive 22 was supplied in a substantially cross shape as the continuous shape. Further, as shown in FIG. 13B, the polka dot pattern as the discontinuous shape was supplied. Regardless of whether the supply shape of the adhesive 22 is the one shown in FIGS. 13A and 13B, as shown in FIG. 13C, the adhesive is so covered as to cover the bump joint 11 (see FIG. 1A) in the casting process. A semiconductor device was produced in which 22 was able to be spread (pushed out) and the generation of bubbles was reduced.
  • Example 1 a semiconductor device was manufactured by mounting a semiconductor chip on a substrate (flip chip mounting) in the same manner as in Example 1 except that the casting step was performed by the following method.
  • Example 5 as the first aspect of the casting process, the nozzle 110 as the casting means having five ejection holes, which are arranged as shown in FIG. 14A, was used. .
  • FIG. 14B while the nozzle 110 is swung in the direction parallel to the two-layer substrate 10, the compressed gas (air) 32 is ejected from the direction perpendicular to the adhesive 22, and the adhesive 22 is The two-layer substrate 10 was pressed. Further, at this time, it was oscillated while changing the jet pressure of the compressed gas 32. Note that the tip of the nozzle located in the outer peripheral portion of the nozzle 110 may eject the compressed gas 32 from an oblique direction with respect to the adhesive 22 that may be curved outward.
  • the ejection holes are arranged as shown in Fig. 15A, and the ejection hole group 122 as the casting means and the ejection hole group 124 as the casting stop means.
  • the casting means the casting means
  • the casting stopping means for controlling the flow of the adhesive 22.
  • the compressed gas 32 was ejected from the arranged ejection hole group 124, and then the compressed gas 32 was ejected from the ejection hole group 122 arranged in the center.
  • the ejection pressure of the compressed gas 32 was set so that the ejection hole group 124 was larger than the ejection hole group 122.
  • the adhesive 22 is pressed by the compressed gas 32 from the ejection hole group 1 22 and is spread and spread (spread), while the adhesive 22 is transferred from the ejection hole group 124 to the semiconductor chip 50 by the compressed gas 32. Inadvertent flow or scattering to parts other than the mounting area was prevented.
  • a rod-shaped casting member 130 as the casting means as shown in FIG. 16 was used as a third aspect of the pressing step.
  • the casting member 130 has a surface coated with fluorine resin.
  • the adhesive 22 was pressed while swinging the casting member 130 in a direction parallel to the two-layer substrate 10 while keeping the distance from the two-layer substrate 10 constant. Even if the pressing member 130 is spherical, the adhesive 22 can be similarly cast (pressed).
  • Example 5 even if the adhesive is cast by any of the casting processes of the first to third aspects, the generation of bubbles is reduced, and high performance and high reliability are achieved. A semiconductor device was obtained.
  • Example 1 a semiconductor device was manufactured by mounting a semiconductor chip on a substrate (flip chip mounting) in the same manner as in Example 1 except that the supplying step and the casting step were performed by the following method. did.
  • a film-like adhesive 150 was applied to the two-layer substrate 10 while the two-layer substrate 10 was heated.
  • the adhesive 150 is heated and softened by the two-layer substrate 10, tackiness is generated, and the concave portion (uneven portion formed by the substrate 10 and the wiring pattern 14) 16 is formed on the two-layer substrate 10. Improved embeddability.
  • the film adhesive 150 was formed so that the area of the pasting surface was smaller than the area of the semiconductor chip mounting region.
  • the plate-shaped casting member 160 as the casting means is attached to the two-layer substrate 10 as shown in FIG. 17B.
  • the adhesive 22 was pressed by pressing from the vertical direction.
  • the casting member 160 has a surface Power S Fluorine resin coated.
  • Example 6 since the film-like adhesive 150 was used and the adhesive 150 was cast while being heated, the embedding property of the adhesive 150 into the uneven portions existing on the two-layer substrate 10 was improved. As a result, a high-performance and highly reliable semiconductor device with reduced generation of bubbles was obtained.
  • Example 1 after the casting step, the supply step was further performed, so that the adhesive was supplied to the substrate in two steps in the same manner as in Example 1, except that The semiconductor chip was manufactured by mounting the conductor chip on the substrate (flip chip mounting).
  • Example 7 first, as shown in FIG. 18A, a smaller amount of adhesive 22 than in Example 1 was supplied in the supplying step. Next, as shown in FIG. 18B, in the casting step, the adhesive 22 was pressed and cast (spreaded) to form an adhesive layer that was thinner than Example 1. Next, as shown in FIG. 18C, the supply process (second supply process) was further performed, and the adhesive 22 was supplied. Then, the said casting process and the said hardening process were performed and the semiconductor device was manufactured. The casting step may be omitted for the adhesive 22 supplied in the second supply step.
  • Example 7 since the thickness of the adhesive layer formed by the first supply step is thin, the gap between the adhesive and the substrate interface can be easily filled, and the adhesive is reliably filled. Therefore, a high-performance and highly reliable semiconductor device with reduced generation of bubbles was obtained.
  • Example 1 a semiconductor device was manufactured by mounting a semiconductor chip on a substrate (flip chip mounting) in the same manner as in Example 1 except that the curing step was performed by the following method.
  • the curing step first, as shown in FIG. 19A, the semiconductor chip 50 was adsorbed and held by the bonding tool 40 through the fluorine resin film 200 having the opening 202. Here, the semiconductor chip 50 was sucked and held by the bonding tool 40 through the suction hole 42 and the opening 202.
  • FIG. 19B the bonding pad 12 and the bonding pad 12 are positioned with the bump 52 aligned with the contact area with the bonding pad 12. Bump 52 was brought into contact.
  • the bonding tool 40 is heated, and the heated bonding tool 40 pressurizes the adhesive 22 through the fluorine resin film 200, and the adhesive 22 is brought into contact (filling) with the semiconductor chip 50 and the two-layer substrate 10.
  • the adhesive 22 was cured while allowing the adhesive 22 to cure.
  • the bonding tool 40 and the fluorine resin film 200 were retracted from the semiconductor chip 50.
  • the fluorine resin film 200 is wound so that the opening 202 is shifted by one for each bonding, and the fluorine resin film 200 is cleaned on the clean surface at the time of the next bonding.
  • the semiconductor chip 50 comes into contact.
  • Example 8 even when the adhesive protrudes to the outer peripheral portion of the electronic component during flip chip mounting and crawls up, adhesion to the bonding tool is prevented by the fluorine resin film, and the manufacturing yield is increased. Improved. Further, it was recognized that the presence of the fluororesin film can sufficiently cope with the thinning of the semiconductor chip (for example, a semiconductor chip having a thickness of 150 m or less).
  • the total contact area with the substrate in the adhesive supplied on the substrate is S,
  • a semiconductor device comprising at least a curing step of curing the adhesive while bringing the adhesive into contact with the electronic component and the substrate in a state where the bump is in contact with the bonding pad. Manufacturing method.
  • Non-adhesive member force The manufacturing method of the semiconductor device according to additional remark 15, which is a film made of fluorine resin.
  • Bump pitch is 40 ⁇ m or less.
  • the method for manufacturing a semiconductor device of the present invention has a high performance and reliability in which an electronic component is mounted on a substrate using an adhesive (for example, flip chip mounting), and generation of bubbles in the adhesive is reduced.
  • a high semiconductor device can be manufactured at low cost and high efficiency.
  • the semiconductor device of the present invention when an electronic component is mounted on a substrate using an adhesive (for example, flip chip mounting), the generation of bubbles in the adhesive is reduced.
  • High performance and high reliability that eliminates poor conduction at the bump joint due to peeling, and current leakage between adjacent bumps due to the influence of moisture and impurity ions in the bubbles.

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Manufacturing & Machinery (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Wire Bonding (AREA)
  • Encapsulation Of And Coatings For Semiconductor Or Solid State Devices (AREA)
  • Electric Connection Of Electric Components To Printed Circuits (AREA)
  • Die Bonding (AREA)

Abstract

 接着剤を用いて電子部品を基板に実装(例えばフリップチップ実装)し、該接着剤内部における気泡の発生を低減した、高性能かつ信頼性の高い半導体装置及びその低コストで高効率な製造方法を提供することを目的とする。  本発明の半導体装置の製造方法は、バンプを有する電子部品と、該バンプに対応したボンディングパッド12を有する基板10との間であって基板10上の少なくとも一部に、電子部品と基板10とを接着させる接着剤22を供給する供給工程と、供給された接着剤22の基板10との接触総面積をS0とし、流延後の接着剤22の基板10との接触総面積をS1としたとき、次式、S1/S0>1、を充たすように、流延手段(例えば噴出ノズル)30により接着剤22を流延する流延工程と、バンプをボンディングパッド12に当接させた状態で、接着剤22を電子部品と基板10とに接触させつつ、該接着剤22を硬化させる硬化工程とを少なくとも含む。

Description

半導体装置及びその製造方法
技術分野
[0001] 本発明は、接着剤を用いて電子部品を基板に実装 (例えば、フリップチップ実装)し
、該接着剤内部における気泡の発生を低減した、高性能かつ信頼性の高い半導体 装置及びその低コストで高効率な製造方法に関する。
背景技術
[0002] 従来より、電子部品を基板に実装する方法として、製造工程が簡便で、短時間かつ 低コストでの実装が実現可能な点で、フリップチップ実装方法が採用されている。該 フリップチップ実装方法としては、例えば、基板上に予め接着剤を供給しておき、電 極パッド上に金等力もなるバンプを形成した電子部品(例えば半導体チップ)を、前 記基板に対向させるとともに、半導体チップに荷重を印加し、更に前記接着剤を硬 ィ匕させることにより、半導体チップを基板に接続 (実装)する方法が知られている(特 許文献 1及び 2参照)。また、前記接着剤としては、短時間で硬化可能な点で、例え ば、エポキシ榭脂等の熱硬化性の絶縁樹脂が好適である。
前記フリップチップ実装では、半導体チップを所定の温度に加熱しながら加圧する ことにより、加熱された半導体チップを接着剤に押し付ける。すると、接着剤は急激に 加熱されて粘度が低下し、流動性が高まるため、半導体チップの全面に押し拡げら れる。また、このとき、同時に熱硬化が進行し硬化する。そして、硬化した接着剤の接 着力及び硬化収縮により、半導体チップ側の電極パッド上に形成されたバンプが、 基板側に形成されたボンディング端子に圧接された状態で保持されて接続される。
[0003] しかし、このようなフリップチップ実装では、硬化した接着剤内部に気泡が生じると いう問題がある。接着剤内部に気泡を含むと、気泡内の水分に起因して、半導体装 置をリフローソルダリングによりマザ一ボード等に実装する際、水蒸気爆発現象による 接着剤部での膨れや剥がれなどを生じ、バンプ接合部の導通不良等を引き起こすこ とがある。また、バンプ接合部近傍に気泡がある場合、気泡内の水分や不純物イオン 等の影響により、隣接バンプ間で電流リークが発生し、半導体装置の特性を劣化さ せるほか、誤動作をさせることがあり、接着剤内部の気泡の存在は、半導体装置の信 頼性に悪影響を及ぼす。
[0004] 気泡の発生原因としては、例えば、基板上に接着剤を塗布したときに気泡が巻き込 まれること、加熱により接着剤あるいは基板 (例えば榭脂製基板)から発生するガスに より気泡が生成されること、接着剤が押し拡げられて流動するときに気泡が巻き込ま れること、などが挙げられる。これらの気泡は、基板との界面近傍にて生じることが多 ぐ特に基板上の配線部やボンディング端子部では、接着剤との界面に凹凸を有す るため、接着剤が流動及び硬化する際に、該凹凸部分に気泡が入り込み易い。 なお、前記接着剤としては、フィルム状、ペースト状など、いずれの形状のものでも 使用することができるが、フィルム状の接着剤では、流動性が殆どないため、基板に 接着剤を貼付する際に凹凸のある基板との界面に気泡を多数含んでしまうことがあり 、ペースト状の接着剤に比して、基板界面近傍にて気泡がより発生し易い。
[0005] 近年、半導体チップの高集積ィヒに伴 、、バンプピッチが微細になっており、バンプ 大きさはより小さぐバンプ高さはより低くなつてきている。また、バンプピッチの微細 化に対応して、基板のボンディング端子及び配線も微細化してきている。このため、 接着剤と基板との界面に存在する凹凸も、より微細化され、上述のフリップチップ実 装においては、微細化された凹凸部分に、気泡がより入り込み易くなる。このように、 バンプピッチが微細になり、バンプ高さが低下すると、フリップチップ実装後の半導体 チップと基板との間のギャップが小さくなり、接着剤層の厚みが薄くなるため、該厚み に対する気泡の相対的な大きさが増大し、従来では問題とならない程度の気泡が、 前記問題を生ずることとなる。
[0006] 前記気泡の発生の問題を改善する方法として、例えば、配線基板の表面に熱硬化 性榭脂からなる接着剤を塗布する第 1の工程と、ベア'チップを加熱ツールで保持し 、該ベア'チップの素子面を配線基板の表面に向けることにより、ベア'チップのバン プと配線基板上のパッドとを互いに位置合わせするとともに、加熱ツールを介してべ ァ ·チップを加熱する第 2の工程と、加熱されたベア ·チップを配線基板に向けて加圧 することにより、バンプをパッドに突き当てるとともに硬化させる第 3の工程とを備えた フリップチップ接続方法が提案されている (特許文献 3参照)。この場合、加圧に先立 ち接着剤に接触させた加熱ツールを加熱させて接着剤を流動させてから加圧を開始 しており、し力も 1回のフリップチップ実装動作の中で、加熱ツールを段階的に加熱し ているため、実装時間を短縮させることが困難である。また、連続動作でボンディング を繰り返す際、 1回のフリップチップ実装動作の度に、加熱ツールを降温させる時間 が必要となるため、実装時間の短縮が困難である。このため、生産性が低ぐ低コスト 化を図ることができな 、と 、う問題がある。
[0007] また、フリップチップを基板回路上に搭載する半導体部品の製造方法において、ま ず、基板回路上に真空雰囲気下で孔版印刷手段を適用してフリップチップに対応す る平面形状にして上面が球状凸面状の液状榭脂層を形成し、次いで、該榭脂層上 にフリップチップを整合状態のもとに載置した後、フリップチップを基板回路に対しカロ 熱圧着させる方法が提案されている (特許文献 4参照)。この場合、接着剤の塗布を 真空下で孔版印刷により行うため、真空チャンバへの部材の出し入れの際に、減圧 及び常圧復元する時間が必要となり、生産性が低いという問題がある。また、真空チ ヤンバを備えた製造設備が必要となるため、コスト高を招くこととなる。更に、孔版印 刷は、接着剤を微量に供給制御することが困難であり、微細ギャップ、微細ピッチに 対応することができず、し力も搭載するチップサイズに応じた印刷マスクが必要となる 点で、低コストィ匕の実現が困難である。
[0008] 更に、半導体チップと、該半導体チップと対向する面に電極と対向する位置に電極 を有する回路基板とを、接続用榭脂を介してフリップチップ方式にて、電気的に接続 するフリップチップ構造半導体装置において、半導体チップ外周より外側であり、 つ接続用榭脂が回路基板を覆う領域内に少なくとも一部が位置する貫通孔が回路 基板に取り付けられて ヽる半導体装置が提案されて ヽる (特許文献 5参照)。該半導 体装置における貫通孔は、気泡の発生を抑制するのではなぐ気泡部の除湿の容易 化を図るための通路として設けられており、該貫通孔の形成は、基板設計の自由度 力 、さくなるほか、微細な配線形成ができなくなることがあり、基板の製造コストの増 加及び半導体装置の大型化を招くという問題がある。
[0009] したがって、接着剤を用いて電子部品を基板に実装 (例えば、フリップチップ実装) し、該接着剤内部における気泡の発生を低減した、高性能かつ信頼性の高い半導 体装置及びその低コストで高効率な製造方法は未だ提供されて!、な 、のが現状で あり、特にバンプピッチが微細になった場合にも、前記接着剤内部における気泡の 発生を低減可能な技術の開発が望まれている。
[0010] 特許文献 1:特開昭 60— 262430号公報
特許文献 2:特開平 9— 97816号公報
特許文献 3:特開 2001— 244298号公報
特許文献 4:特開 2000— 100870号公報
特許文献 5:特開 2001— 127194号公報
発明の開示
[0011] 本発明は、接着剤を用いて電子部品を基板に実装 (例えば、フリップチップ実装)し 、該接着剤内部における気泡の発生を低減した、高性能かつ信頼性の高い半導体 装置及びその低コストで高効率な製造方法を提供することを目的とする。
[0012] 前記課題を解決するための手段としては、以下の通りである。即ち、
本発明の半導体装置の製造方法は、複数のバンプを有する電子部品と、該バンプ に対応した複数のボンディングパッドを有する基板との間であって前記基板上の少な くとも一部に、該電子部品と該基板とを接着させる接着剤を供給する供給工程と、 前記基板上に供給された前記接着剤における前記基板との接触総面積を Sとし、
0 流延後の前記接着剤における前記基板との接触総面積を Sとしたとき、次式、 S / S > 1、を充たすように流延手段により前記接着剤を流延する流延工程と、
0
前記バンプを前記ボンディングパッドに当接させた状態で、前記接着剤を前記電 子部品と前記基板とに接触させつつ、該接着剤を硬化させる硬化工程とを少なくとも 含むことを特徴とする。
該半導体装置の製造方法では、前記供給工程において、複数のバンプを有する 電子部品と、該バンプに対応した複数のボンディングパッドを有する基板との間であ つて前記基板上の少なくとも一部に、該電子部品と該基板とを接着させる接着剤が 供給される。前記流延工程において、前記基板上に供給された前記接着剤における 前記基板との接触総面積を sとし、流延後の前記接着剤における前記基板との接触
0
総面積を sとしたとき、次式、 s Zs >ι、を充たすように前記流延手段により前記 接着剤が流延される。このとき、前記供給工程において供給された前記接着剤が、 前記基板上で流動して前記バンプと前記ボンディングパッドとの接合部領域まで流し 延ばされ (押し拡げられ)、前記接着剤と前記基板面に存在する凹凸との間隙に生ず る気泡が排出される。このため、前記基板面に前記接着剤を隙間なく確実に存在さ せることができる。前記硬化工程において、前記バンプが前記ボンディングパッドに 当接された状態で、前記接着剤が前記電子部品と前記基板とに接触 (充填)されつ つ、該接着剤が硬化される。その結果、前記電子部品を前記基板に実装 (例えばフ リップチップ実装)する際に、前記基板界面近傍における前記接着剤内部の気泡の 発生が抑制され、高性能かつ信頼性の高い半導体装置が、低コストで高効率に製造 される。
[0013] 本発明の半導体装置は、本発明の前記半導体装置の製造方法により製造されたこ とを特徴とする。
該半導体装置においては、本発明の前記半導体装置の製造方法により製造される ので、接着剤を用いて電子部品が基板に実装 (例えば、フリップチップ実装)される 際、該接着剤内部における気泡の発生が低減される。このため、接着剤部での膨れ や剥がれによるバンプ接合部での導通不良、気泡内の水分や不純物イオン等の影 響による隣接バンプ間での電流リークの発生などが防止され、高性能かつ信頼性が 高い。
[0014] 本発明によると、従来における問題を解決することができ、接着剤を用いて電子部 品を基板に実装 (例えば、フリップチップ実装)し、該接着剤内部における気泡の発 生を低減した、高性能かつ信頼性の高!、半導体装置及びその低コストで高効率な 製造方法を提供することができる。
図面の簡単な説明
[0015] [図 1A]図 1Aは、本発明の半導体装置の製造方法に用いる基板の一例を示す概略 説明図である。
[図 1B]図 1Bは、本発明の半導体装置の製造方法における供給工程の一例を説明 するための工程図である。
[図 1C]図 1Cは、本発明の半導体装置の製造方法における供給工程後の接着剤の 状態の一例を示す概略説明図である。
[図 2A]図 2Aは、本発明の半導体装置の製造方法に用いる流延手段の一例を示す 概略説明図である。
圆 2B]図 2Bは、本発明の半導体装置の製造方法における流延工程の一例を説明 するための工程図である。
[図 3]図 3は、本発明の半導体装置の製造方法における流延工程後の接着剤の状態 の一例を示す概略説明図である。
圆 4A]図 4Aは、本発明の半導体装置の製造方法における硬化工程の一例を説明 するための工程図(その 1)である。
圆 4B]図 4Bは、本発明の半導体装置の製造方法における硬化工程の一例を説明 するための工程図(その 2)である。
[図 5]図 5は、本発明の半導体装置の製造方法により製造された半導体装置の一例 を示す概略説明図である。
[図 6]図 6は、実施例 1の半導体装置の製造方法で用いた流延手段の断面概略図で ある。
[図 7A]図 7Aは、実施例 2の半導体装置の製造方法における供給工程を説明するた めの工程図である。
圆 7B]図 7Bは、実施例 2の半導体装置の製造方法における供給工程後の接着剤の 状態を示す概略説明図である。
[図 8]図 8は、実施例 2の半導体装置の製造方法における流延工程を説明するため の工程図である。
[図 9]図 9は、実施例 2の半導体装置の製造方法における流延工程後の接着剤の状 態を示す概略説明図である。
圆 10A]図 10Aは、実施例 2の半導体装置の製造方法における硬化工程を説明する ための工程図(その 1)である。
圆 10B]図 10Bは、実施例 2の半導体装置の製造方法における硬化工程を説明する ための工程図(その 2)である。
[図 11]図 11は、実施例 2の半導体装置の製造方法により得られた半導体装置を示す 概略説明図である。
[図 12]図 12は、実施例 3の半導体装置の製造方法で用いた多面取り基板を示す概 略説明図である。
圆 13A]図 13Aは、実施例 4の半導体装置の製造方法の供給工程において接着剤 を連続形状に供給する態様を示す概略説明図である。
圆 13B]図 13Bは、実施例 4の半導体装置の製造方法の供給工程において接着剤 を不連続形状に供給する態様を示す概略説明図である。
圆 13C]図 13Cは、実施例 4の半導体装置の製造方法における流延工程後の接着 剤の状態を示す概略説明図である。
圆 14A]図 14Aは、実施例 5の半導体装置の製造方法における流延工程の第 1の態 様で用いた流延手段の断面概略図である。
圆 14B]図 14Bは、実施例 5の半導体装置の製造方法における流延工程を説明する ための工程図である。
圆 15A]図 15Aは、実施例 5の半導体装置の製造方法における流延工程の第 2の態 様で用いた流延手段及び流延停止手段の断面概略図である。
圆 15B]図 15Bは、実施例 5の半導体装置の製造方法における流延工程の第 2の態 様を説明するための工程図である。
[図 16]図 16は、実施例 5の半導体装置の製造方法における流延工程の第 3の態様 で用いた流延手段を示す概略説明図である。
圆 17A]図 17Aは、実施例 6の半導体装置の製造方法における供給工程を説明する ための工程図である。
圆 17B]図 17Bは、実施例 6の半導体装置の製造方法における流延工程を説明する ための工程図である。
圆 18A]図 18Aは、実施例 7の半導体装置の製造方法における 1回目の供給工程を 説明するための工程図である。
圆 18B]図 18Bは、実施例 7の半導体装置の製造方法における流延工程を説明する ための工程図である。
圆 18C]図 18Cは、実施例 7の半導体装置の製造方法における 2回目の供給工程を 説明するための工程図である。
[図 19A]図 19Aは、実施例 8の半導体装置の製造方法における硬化工程を説明する ための工程図(その 1)である。
[図 19B]図 19Bは、実施例 8の半導体装置の製造方法における硬化工程を説明する ための工程図(その 2)である。
[図 19C]図 19Cは、実施例 8の半導体装置の製造方法における硬化工程を説明する ための工程図(その 3)である。
発明を実施するための最良の形態
[0016] (半導体装置及びその製造方法)
本発明の半導体装置の製造方法 (以下、「電子部品の実装方法」と称することがあ る)は、供給工程と、流延工程と、硬化工程とを少なくとも含み、更に必要に応じて適 宜選択した、その他の工程を含む。
本発明の半導体装置は、本発明の前記半導体装置の製造方法により製造される。 以下、本発明の半導体装置の製造方法の説明を通じて、本発明の半導体装置の 詳細も明らかにする。
[0017] <供給工程 >
前記供給工程は、電子部品と基板との間であって前記基板上の少なくとも一部に、 該電子部品と該基板とを接着させる接着剤を供給する工程である。
[0018] 電子部品
前記電子部品は、複数のバンプを少なくとも有してなり、更に必要に応じて適宜選 択した、その他の部材を有してなる。
前記電子部品としては、特に制限はなぐ目的に応じて適宜選択することができる 1S 例えば、半導体チップ、半導体パッケージなどが好適に挙げられる。
前記バンプとしては、導体である限り特に制限はなぐ目的に応じて適宜選択する ことができ、例えば、金、銅、半田など力もなるものが挙げられる。
前記バンプの形成方法としては、特に制限はなぐ目的に応じて適宜選択すること ができ、例えば、ワイヤボンディング法、めっき法、転写法、などにより形成することが できる。 前記バンプの間隔 (バンプピッチ)としては、特に制限はなぐ 目的に応じて適宜選 択することができるが、例えば、ワイヤボンディング法により形成された金バンプ、銅 バンプの場合は、通常 35〜120 m程度であり、めっき法により形成された金バンプ 、銅バンプの場合は、通常 20〜80 /ζ πι程度であり、めっき法又は転写法により形成 された半田バンプの場合は、通常 35〜300 /ζ πι程度である力 いずれの場合にお Vヽても 40 μ m以下が好まし!/ヽ。
前記バンプピッチが 40 m以下になると、気泡の発生が顕著となり、バンプ接合部 での導通不良や隣接バンプ間での電流リーク等による半導体装置の特性劣化の問 題が顕在化するが、本発明の半導体装置の製造方法により製造された (前記電子部 品が前記基板上に実装された)本発明の半導体装置では、前記バンプピッチが 40 μ m以下と極めて微細な場合にも、前記接着剤内部における気泡の発生が低減さ れるため、高性能かつ信頼性が高い。
[0019] 一基板
前記基板は、前記バンプに対応した複数のボンディングパッドを少なくとも有してな り、更に必要に応じて適宜選択した、その他の部材を有してなる。
前記基板としては、特に制限はなぐその材料、形状、構造、厚みなどについては 公知のものの中力 適宜選択することができる力 絶縁性を有するものが好ましい。 前記絶縁性を有する基板としては、特に制限はなぐ 目的に応じて適宜選択するこ とができ、有機基板、無機基板などが挙げられる。
前記有機基板としては、例えば、ガラス BT (ビスマレイミドトリアジン)基板、ガラスェ ポキシ基板、ポリイミド基板などが挙げられ、前記無機基板としては、例えば、セラミツ ク基板、ガラス基板、シリコン基板などが挙げられる。
前記ボンディングパッドとしては、導体である限り特に制限はなぐ例えば、銅、アル ミニゥム、金、ニッケル、銀など力 なるものが挙げられる。
なお、前記ボンディングパッドは、該ボンディングパッド上に前記バンプを有し、該 バンプを介して前記電子部品におけるバンプと接続されてもよい。
[0020] 接着剤
前記接着剤は、前記電子部品と前記基板との間に介在されて、該電子部品と該基 板とを接着させる機能を有する。
前記接着剤としては、特に制限はなぐその材料、形状などについては、適宜選択 することができる。
前記材料としては、特に制限はなぐ目的に応じて適宜選択することができるが、熱 硬化型の絶縁性榭脂が好適に挙げられ、例えば、エポキシ榭脂、フエノール榭脂、 シァネート榭脂などが好ましい。これらは 1種単独で使用してもよいし、 2種以上を併 用してちょい。
なお、前記接着剤には、必要に応じて、無機フィラー、金属フィラー、カップリング剤 、分散剤、着色剤、離型剤などを添加してもよい。
[0021] 前記形状としては、例えば、ペースト状であってもよ 、し、 Bステージィ匕したフィルム 状であってもよいが、ペースト状であるのが好ましい。フィルム状の接着剤では、流動 性が殆どないため、前記基板に前記接着剤を貼付する際に、凹凸のある前記基板と の界面に気泡を含んでしまうことがある。
前記接着剤がフィルム状である場合には、後述する流延工程により前記接着剤が 押し拡げられることを考慮して、フィルム状接着剤の貼付面の面積が、前記基板上の 前記電子部品の実装部位の面積よりも小さくなるように設けておくのが好ましい。
[0022] 前記接着剤は、前記基板上の少なくとも一部に供給される。
前記接着剤の供給位置としては、前記基板上の少なくとも一部である限り特に制限 はなぐ目的に応じて適宜選択することができる力 後述する流延工程において、前 記接着剤を前記基板の四方に、容易かつ均一に流し延ばす (押し拡げる)ことができ る点で、前記基板における前記電子部品の実装部位の中心を少なくとも含む領域で あるのが好ましい。
前記接着剤の前記基板に対する供給形状としては、特に制限はなぐ目的に応じ て適宜選択することができ、連続形状であってもよいし、不連続形状であってもよい。 前記連続形状としては、前記接着剤の存在領域が 1つで形成される(点在していな い)形状が挙げられ、例えば、円形状、多角形状、不定形状、これらが結合した形状 などの任意の形状が挙げられる。
前記不連続形状としては、前記接着剤の存在領域が複数点在して形成される模様 が挙げられ、例えば、複数の前記連続形状からなる模様、水玉模様などの任意の模 様が挙げられる。
[0023] 前記接着剤の供給方法としては、特に制限はなぐ目的に応じて適宜選択すること ができ、例えば、前記接着剤がペースト状である場合には、塗布などが挙げられ、前 記接着剤がフィルム状である場合には、貼付などが挙げられる。
前記貼付は、フィルム状の前記接着剤が、タック性を有する材料で形成されている 場合には、常温で行うことができるが、前記基板界面に存在する凹凸部に隙間がで きることがあるため、前記基板及び前記接着剤の少なくともいずれかを加熱させなが ら貼付するのが好ましい。この場合、フィルム状の前記接着剤が軟ィ匕してタック性を 生じ、前記凹凸部への前記接着剤の埋め込み性が向上する。
[0024] 以上の工程により、前記接着剤が前記基板上の少なくとも一部に供給される。
[0025] <流延工程 >
前記流延工程は、前記基板上に供給された前記接着剤における前記基板との接 触総面積を Sとし、流延後の前記接着剤における前記基板との接触総面積を Sとし
0 1 たとき、次式、 s 1 Zs 0 >ι、を充たすように、流延手段により前記接着剤を流延するェ 程である。
[0026] 前記式、 S ZS > 1、を充たすと、前記供給工程にお!、て供給された前記接着剤
1 0
力 前記基板上で流動して前記バンプと前記ボンディングパッドとの接合部領域まで 押し拡げられ、前記接着剤と前記基板面に存在する凹凸との間隙に生ずる気泡が、 前記接着剤の外へ排出される。このため、前記基板面に前記接着剤を隙間なく確実 に存在させることができる。
なお、前記接着剤における前記基板との接触総面積 S及び Sは、前記基板上に
0 1
存在する接着剤の総面積を意味し、前記接着剤の前記基板に対する供給形状が、 前記連続形状である場合には、該形状の面積を表し、前記不連続形状の場合には 、該不連続形状 (模様)を構成する総ての接着剤の面積を表す。
[0027] 一流延手段
前記流延手段としては、前記接着剤を流し延ばす (押し拡げる)こと、即ち、前記式 、 S ZS > 1、を達成することができるものであれば、その形状、構造などについては 特に制限はなぐ目的に応じて適宜選択することができるが、前記形状としては、例 えば、球状、棒状、板状などが好適に挙げられる。この場合、前記接着剤を前記基板 面に対して均一に延ばし拡げることができる。
前記構造としては、中空構造であってもよいし、中実構造であってもよい。 前記中空構造である場合、例えば、前記流延部材を弾性材料で形成し、その内部 に、空気等の気体、水等の流体などを充填して用いてもよい。この場合、前記流延部 材は、例えば、風船のような形態を有し、前記接着剤を流延する際に、その内部に流 体等が徐々に充填されることにより流延機能を有し、前記接着剤の流延後に、前記 流体等を回収することにより、元の状態に戻すことができる。
[0028] 前記流延手段における、少なくとも接着剤との接触面は、前記接着剤に対し非接 着性であるのが好ましぐ具体的には、フッ素榭脂で形成されてなるのが好ましい。こ の場合、フッ素榭脂面で前記接着剤を流延するため、前記接着剤を延ばし拡げた後 、前記流延手段を前記接着剤から退避させる際に、前記流延手段への前記接着剤 の付着を抑制することができ、供給した接着剤の量を減少させることなぐ流延するこ とができる点で、有利である。
なお、前記流延手段における、少なくとも接着剤との接触面がフッ素榭脂で形成さ れていればよぐ前記流延手段はフッ素榭脂製のものであってもよいし、フッ素榭脂 以外の材料で形成された部材の表面がフッ素榭脂コーティングされているものであつ てもよい。
前記フッ素榭脂としては、特に制限はなぐ目的に応じて適宜選択することができ、 例えば、 PTFE (四フッ化工チレン榭脂)、 ETFE (エチレン'四フッ化工チレン共重合 体榭脂)、 PFA (四フッ化工チレンパーフルォロアルキルビュルエーテル共重合榭脂 )、 FEP (四フッ化工チレン'六フッ化プロピレン共重合体榭脂)などが挙げられる。こ れらの中でも、前記流延手段を構成する場合、加工成形性及び製造コストの点で、 E TFEが好ましぐまたコーティング用としては、ピンホールの少ない連続被膜を得るこ とができる点で、 PFAが好ましい。
[0029] また、前記流延手段としては、圧縮気体を噴出する機能を有するものが好ましぐ該 流延手段としては、例えば、噴出ノズルなどが挙げられる。この場合、該圧縮気体を、 前記基板上に供給された前記接着剤に対して噴出することにより、前記接着剤を前 記基板上に短時間で押し拡げることができ、生産性を向上させることができる。また、 前記接着剤に対して非接触の状態で該接着剤を流延することができるため、供給し た接着剤の量を減少させることなく押し拡げることができる点で有利である。
なお、前記噴出ノズルの数は、 1つであってもよいし、複数であってもよい。
[0030] 前記圧縮気体としては、特に制限はなぐ目的に応じて適宜選択することができ、 例えば、空気、窒素等の圧縮ガスが挙げられる。
前記圧縮気体は、加熱されたホットジェットであるのが好ましい。この場合、前記接 着剤の粘度を低下させ、流動性を向上させることができる。
前記ホットジェットの温度としては、特に制限はなぐ目的に応じて適宜選択すること ができる力 前記接着剤が熱硬化しない温度であるのが好ましぐ例えば、 50-120 °C程度が好ましい。
[0031] 前記噴出ノズルとしては、その材質、形状、構造、大きさなどについては、特に制限 はなぐ目的に応じて適宜選択することができる。
前記材質としては、ノズル口径 (加工精度)、使用温度、寿命、使用圧力、コスト等 により適宜選択され、例えば、ステンレス鋼、アルミ合金、銅亜鉛合金、チタン等の金 属、 ABSや PPS等の榭脂などが挙げられる。
前記形状としては、例えば、シングルノズル (単穴)、筒状形状、スリット型の噴出部 形状などが挙げられる。また、ノズルの噴出部は、前記基板に対して垂直方向に前 記圧縮気体を噴出するように設けてもよいし、先端を前記基板の外側に向力つて湾 曲させることにより、前記圧縮気体を前記基板に対して斜め方向から噴出するように 設けてもよい。
前記ノズル口径としては、前記接着剤の材料物性 (粘度やチキソ性)、前記基板へ の前記接着剤の供給形状、前記基板の表面パターンなどにより適宜選択されるが、 例えば、 0. 05〜: L Ommが好ましい。
[0032] 前記流延手段による前記圧縮気体の噴出は、連続噴出であってもよいし、パルス 噴出であってもよい。
前記圧縮気体の噴出が連続噴出である場合、前記圧縮気体の噴出圧力を変化さ せて前記圧縮気体を噴出させるのが好ましい。この場合、例えば、前記圧縮気体の 噴出圧力を、噴出開始力 所定の圧力に達するまで徐々に、あるいは段階的に増加 させると、前記圧縮気体の噴出開始直後に前記接着剤が不用意に飛散することを抑 制し、製造歩留まりを向上させることができる。
[0033] 前記流延手段と前記基板との距離、及び前記噴出圧力としては、前記接着剤の材 料物性 (粘度やチキソ性)、前記基板への前記接着剤の供給形状、前記基板の表面 に形成された配線パターンなどにより適宜選択することができる。
前記距離としては、例えば、 0. 2〜3. Ommが好ましい。
前記噴出圧力としては、前記連続噴出の場合には、例えば、 0. 02〜0. 5MPaの 範囲内で変化させるのが好ましぐ前記パルス噴出の場合には、該範囲内の所定の 圧力に設定するのが好まし 、。
なお、噴出ノズルが複数ある場合、該噴出ノズル毎に噴出圧力を制御してもよぐ 前記噴出圧力は、各噴出ノズルで同一であってもよいし、異なっていてもよい。
また、前記噴出ノズルからの前記圧縮気体の噴出は、前記基板面に対して垂直に 行ってもよいし、斜め力 行ってもよい。
[0034] 前記流延工程においては、前記接着剤が前記基板上の前記電子部品の実装領域 よりも拡がらないように、流延停止手段により前記接着剤の流延が停止されるのが好 ましい。この場合、前記接着剤を流延する際に、前記電子部品の実装領域外に前記 接着剤が不用意に流動又は飛散することを抑制し、製造歩留まりを向上させることが できる。
[0035] 前記流延停止手段としては、前記接着剤の流延を停止(阻止)することができるもの であれば特に制限はなぐ目的に応じて適宜選択することができ、例えば、噴出ノズ ルなどが挙げられる。なお、前記噴出ノズルの詳細については、前記流延手段の説 明にお 、て詳述した通りである。
前記流延手段の配設位置としては、特に制限はなぐ目的に応じて適宜選択するこ とができるが、前記基板上の前記電子部品の実装領域を囲む部位に枠状に配置す るのが好ましい。この場合、前記接着剤が前記基板上の前記電子部品の実装領域よ りも拡がらな 、ようにすることができる。 [0036] 前記流延停止手段が前記噴射ノズルである場合、該噴射ノズルにより前記圧縮気 体を噴出するのが好ましい。該圧縮気体により、エアーのバリア(エアーカーテン)を 形成することができ、該ノ《リアにより前記接着剤の流延を停止することができる。 また、このとき、より確実に前記接着剤の流延を停止することができる点で、前記流 延手段としての噴出ノズルと前記流延停止手段としての噴出ノズルとを、互いに独立 して前記圧縮気体を噴出させ、前記噴出圧力の制御を行うことができるように設ける のが好ましい。例えば、前記流延手段としての噴出ノズルからの前記圧縮気体の噴 出に先立ち、前記流延停止手段としての噴出ノズル力 の前記圧縮気体の噴出を行 い、該噴出圧力を、前記流延停止手段からの前記圧縮気体の噴出圧力よりも高く設 定すると、前記電子部品の実装領域外への前記接着剤の不用意な流動を効果的に 停止することができる。
[0037] 前記流延手段は、前記基板面に対して平行方向に揺動可能であるのが好ま 、。
この場合、任意の領域に前記接着剤を流し延ばす (押し拡げる)ことができ、かつ前 記接着剤を前記基板上に隙間なく確実に付与することができる。
[0038] 以上の工程により、前記基板上に供給された前記接着剤における前記基板との接 触総面積を Sとし、流延後の前記接着剤における前記基板との接触総面積を Sとし
0 1 たとき、次式、 s Zs >ι、を充たすように前記流延手段により前記接着剤が流延さ
1 0
れる。
[0039] 前記供給工程及び前記流延工程の少なくともいずれかにおいては、前記接着剤を 加熱することを含むのが好ましい。この場合、前記接着剤の粘度を低下させ、流動性 を向上させることができ、前記流延手段により前記接着剤を流延する際に、より短時 間で流し延ばすことができ、また、前記接着剤を前記基板面に隙間なく供給すること ができる。このため、前記接着剤の前記基板界面での気泡の発生を、より抑制するこ とがでさる。
前記加熱は、例えば、前記接着剤がペースト状である場合には、前記接着剤を塗 布するための装置をヒーター等により加熱することにより行ったり、前記基板を載置又 は吸着保持するステージを、ヒーター等により加熱することにより行うことができる。 前記加熱温度としては、前記接着剤の粘度を低下させる温度であって、熱硬化さ せない温度であるのが好ましぐ例えば、 30〜120°Cが好ましい。
[0040] また、前記流延工程の後に、更に前記供給工程を含んでいてもよい。この場合、前 記接着剤が、複数回に分けて前記基板上に供給されることとなる。例えば、前記供給 工程が 2回に分けて行われる場合、 1回目の供給工程において供給する前記接着剤 の量を少なくすることができ、前記接着剤を流延する際の該接着剤層の厚みを薄く することができる。このため、前記接着剤と前記基板界面との隙間を容易に埋めるこ とができ、隙間なく確実に前記接着剤を付与することができる。次いで、 2回目の供給 工程において、前記電子部品を前記基板に対して実装するのに必要な量の前記接 着剤を更に供給すると、実装時に前記電子部品の外周部に流動してはみ出し、這い 上がる接着剤の量が過大とならないように制御することができる。その結果、フリップ チップ実装時に、前記電子部品を吸着保持したボンディングツールへの前記接着剤 の付着を防止することができ、製造歩留まりの低下を抑制することができる。
[0041] <硬化工程 >
前記硬化工程は、前記接着剤を硬化させる工程である。
前記硬化工程においては、前記接着剤の硬化が、前記バンプを前記ボンディング パッドに当接させた状態で、前記接着剤を前記電子部品と前記基板とに接触 (充填) させつつ行われる。
[0042] 前記バンプと前記ボンディングパッドとの当接は、前記電子部品を吸着保持したボ ンデイングツール力 前記バンプを前記ボンディングパッドとの当接部位に位置合わ せした状態を保持しつつ、前記バンプを前記ボンディングパッドに押圧することにより 行われるのが好ましい。この場合、前記バンプと前記ボンディングパッドとを確実に接 続し、前記電子部品を前記基板上にフリップチップ実装することができる。
[0043] 前記接着剤の前記電子部品と前記基板との間への充填は、例えば、前記ボンディ ングツールを用い、前記電子部品を介して前記接着剤を加圧 (押圧)することにより 行われる。
この場合、加圧は、前記バンプと前記ボンディングパッドとの当接の際に、同時に行 われる。
前記加圧の際の圧力としては、特に制限はなぐ目的に応じて適宜選択することが できるが、例えば、ワイヤボンディング法により形成した金バンプを用いる場合には、
40〜300mN/bump力好まし!/ヽ。
前記圧力が、 40mNZbump未満であると、前記接着剤の充填が充分に行われな かったり、前記バンプと前記ボンディングパッドとを確実に接続できないことがあり、 3 OOmNZbumpを超えると、前記電子部品または前記基板の内部に破損が生じてし まったり、前記接着剤の前記電子部品と前記基板との間からのはみ出し量が過大と なって、前記基板上に不用意に流動したり、ボンディングツールに付着してしまうこと がある。
[0044] 前記接着剤の硬化は、前記接着剤が加熱されることにより行なわれるのが好ましく
、例えば、加熱された前記ボンディングツールにより行われるのが好ましい。加熱され たボンディングツールを用い、前記電子部品を介して前記接着剤を加圧すると、前記 ボンディングツールの熱力 前記電子部品を介して前記接着剤に伝導し、前記接着 剤を硬ィ匕させることができる。
前記ボンディングツールの加熱温度としては、特に制限はなぐ前記接着剤の特性 により適宜選択することができる力 例えば、 150〜250°Cが好ましい。
また、前記接着剤の硬化は、前記基板乃至該基板を載置又は吸着保持するステ ージを、ヒーター等により加熱して行ってもよい。この場合、前記基板の加熱温度とし ては、例えば、 30〜120°C程度である。
[0045] 加熱された前記ボンディングツールを用いた前記接着剤の加圧時間(ボンディング 時間:加熱及び加圧時間)としては、特に制限はなぐ 目的に応じて適宜選択するこ とができる力 例えば、 1〜: LO秒間程度が好ましい。
[0046] 前記ボンディングツールとしては、前記電子部品を吸着保持可能である限り特に制 限はなく、 目的に応じて適宜選択することができる。
前記電子部品の吸着保持は、例えば、前記ボンディングツールに設けられた吸着 孔により行われる。
[0047] 前記ボンディングツールは、前記接着剤に対して非接着性の部材を介して電子部 品を吸着保持し、かつ該非接着性の部材を介して前記接着剤を加圧するのが好まし い。この場合、フリップチップ実装時に、前記接着剤が前記電子部品の外周部には み出し、這い上がっても、前記非接着性の部材により前記ボンディングツールへの付 着を防止することができる。このため、供給する前記接着剤の量、及び該接着剤の流 延後の前記基板との接触総面積 sを設定する際の、製造マージン及び製造歩留ま りを向上させることができる。また、前記電子部品の厚みが薄い場合、前記ボンディン グツールへの前記接着剤の付着の問題が発生し易 、が、前記非接着性の部材の存 在により、前記接着剤の前記ボンディングツールへの付着を防止することができるた め、前記電子部品の薄型化にも充分に対応することができる。
[0048] 前記接着剤に対して非接着性の部材としては、その材質、形状、構造などについ ては特に制限はなぐ 目的に応じて適宜選択することができる。
前記材質としては、前記接着剤に対して非接着性のものであれば特に制限はなぐ 目的に応じて適宜選択することができるが、例えば、フッ素榭脂が好適に挙げられる 前記フッ素榭脂としては、特に制限はなぐ 目的に応じて適宜選択することができ、 例えば、 PTFE (四フッ化工チレン榭脂)、 ETFE (エチレン'四フッ化工チレン共重合 体榭脂)、 PFA (四フッ化工チレンパーフルォロアルキルビュルエーテル共重合榭脂 )、 FEP (四フッ化工チレン'六フッ化プロピレン共重合体榭脂)などが挙げられる。こ れらの中でも、加工成形性及び製造コストの点で、 ETFEが好ましい。
前記形状としては、特に制限はなぐ 目的に応じて適宜選択することができ、例えば 、フィルム状、シート状、などが挙げられる。また、フィルム状である場合には、円筒状 の卷芯に巻き取ってロール状にして使用してもよい。
前記構造としては、特に制限はなぐ 目的に応じて適宜選択することができ、単層 構造であってもよいし、積層構造であってもよい。
[0049] 以上の工程により、前記接着剤が前記電子部品と前記基板とに接触 (充填)されつ つ硬化される。
なお、前記その他の工程として、前記硬化工程 (前記ボンディング)の後に、前記接 着剤の硬化率を高めるため、更に加熱工程 (ポストキュア)を行ってもよい。
前記ポストキュアの温度としては、 150〜200°Cが好ましぐ時間としては、 30-60 分間が好ましい。 ここで、本発明の半導体装置の製造方法の一例について、図面を参照しながら説 明する。
まず、図 1Aに示すように、基板 10表面に、バンプ接合部 11を有するボンディング ノッド 12と配線パターン 14とを形成し、図 1Bに示すように、基板 10に対して、電子 部品を実装する領域の中心部(基板 10の中心部)に向かって、吐出ノズル 20からべ 一スト状の接着剤 22を吐出する。このとき、接着剤 22内部に気泡 Aが巻き込まれ、 図 1B及び図 1Cに示すように、接着剤 22内部における、基板 10及び配線パターン 1 4間に存在する凹部 16や、配線パターン 14上に、気泡 Aが発生する。以上が、前記 供給工程である。
次いで、例えば、図 2Aに示すような断面形状を有する、前記流延手段としての噴 出ノズル 30を用い、図 2Bに示すように、接着剤 22に対して垂直方向から圧縮気体 3 2を噴出し、接着剤 22を基板 10に対して押圧する。すると、気泡 Aも押圧されて、接 着剤 22内を流動し、接着剤 22の外側に向かって移動する。このとき、基板 10上に供 給された接着剤 22の基板 10との接触総面積を S (図 1C参照)とし、図 3に示すよう
0
に、流延後の接着剤 22の基板 10との接触総面積を Sとしたとき、 S及び S力 次式
1 0 1
、 S ZS > 1、を充たすように前記接着剤を流延すると、ボンディングパッド 12を被覆
1 0
するように、接着剤 22の存在領域が増大され、気泡 Aは接着剤 22外部に排出され、 接着剤 22内の気泡 Aの存在が低減される。以上が、前記流延工程である。
そして、図 4Aに示すように、ボンディングツール 40に設けられた吸着孔 42により、 前記電子部品としての半導体チップ 50を吸着させて、ボンディングツール 40に半導 体チップ 50を保持させる。また、ボンディングツール 40により、半導体チップ 50に形 成されボンディングパッド 12に対応した複数のバンプ 52を、ボンディングパッド 12と の当接部位に位置合わせする。次いで、位置合わせした状態で、図 4Bに示すように 、ボンディングパッド 12とバンプ 52とを当接させる。そして、ボンディングツール 40を 加熱し、加熱したボンディングツール 40により、接着剤 22を加圧して、接着剤 22を 半導体チップ 50と基板 10とに接触 (充填)させつつ、接着剤 22を硬化させる。以上 が前記硬化工程である。
以上により、複数のバンプ 52を有する半導体チップ 50が、該バンプ 52に対応した 複数のボンディングパッド 12を有する基板 10上に、バンプ 52とボンディングパッド 12 とを対向させて接続された状態にて実装 (フリップチップ実装)されて、図 5に示すよう な本発明の半導体装置が製造される。
[0051] 本発明の前記半導体装置の製造方法により製造された本発明の半導体装置として は、その形状、構造、大きさなどについては、特に制限はなぐ目的に応じて適宜選 択することができる。
前記半導体装置における、前記バンプの間隔 (バンプピッチ)としては、特に制限 はなぐ目的に応じて適宜選択することができる力 例えば、ワイヤボンディング法に より形成した金バンプを用いる場合には、通常、 35〜120 m程度であり、 40 /z m 以下が好ましい。
前記バンプピッチが 40 m以下になると、気泡の発生が顕著となり、バンプ接合部 での導通不良や隣接バンプ間での電流リーク等による半導体装置の特性劣化の問 題が顕在化するが、本発明の半導体装置の製造方法により製造された (前記電子部 品が前記基板上に実装された)本発明の半導体装置では、前記バンプピッチが 40 μ m以下と極めて微細な場合にも、前記接着剤内部における気泡の発生が低減さ れるため、高性能かつ信頼性が高い。
[0052] 本発明の半導体装置における前記電子部品が半導体チップである場合、該半導 体チップ面積における気泡の存在率としては、前記バンプのレイアウト及びピッチ、 使用する前記接着剤の材料などにより異なる力 低いほど好ましい。前記気泡の存 在率が高いと、該気泡の存在により、接着剤部での膨れや剥がれによるバンプ接合 部での導通不良、気泡内の水分や不純物イオン等の影響による隣接バンプ間での 電流リークの発生などが生じることがある。
なお、前記気泡の存在率は、前記半導体チップが 2以上ある場合には、個々の半 導体チップにおける前記気泡の存在率を意味する。
[0053] 本発明の半導体装置の製造方法によれば、接着剤を用いて電子部品を基板に実 装 (例えば、フリップチップ実装)し、該接着剤内部における気泡の発生を低減した、 高性能かつ信頼性の高い半導体装置を低コストで高効率に製造することができる。 本発明の半導体装置は、接着剤を用いて電子部品が基板に実装 (例えば、フリツ プチップ実装)される際、該接着剤内部における気泡の発生が低減されるので、接着 剤部での膨れや剥がれによるバンプ接合部での導通不良、気泡内の水分や不純物 イオン等の影響による隣接バンプ間での電流リークの発生などがなぐ高性能かつ信 頼'性が高い。
[0054] 以下、実施例及び比較例により本発明を更に具体的に説明するが、本発明はこれ らの実施例により限定されるものではない。
[0055] (実施例 1)
一半導体装置の製造
まず、図 1 Aに示すように、ガラス— BT (ビスマレイミドトリアジン)材カもなる、前記基 板としての 2層基板 10表面に、バンプ接合部 11を有する 392個のボンディングパッド 12と配線パターン 14とを形成した後、図 1Bに示すように、 2層基板 10に対して、電 子部品(図 4Aにおける半導体チップ 50)を実装する領域の中心部 (基板 10の中心 部)に向かって、吐出ノズル 20から、前記接着剤としてのペースト状の熱硬化型絶縁 性エポキシ榭脂 22を吐出した。このとき、接着剤 22内部に気泡 Aが巻き込まれ、図 1 B及び図 1Cに示すように、接着剤 22内部における、 2層基板 10及び配線パターン 1 4間に存在する凹部 16や、配線パターン 14上に、気泡 Aが発生した。以上が、本発 明の前記半導体装置の製造方法における前記供給工程である。
[0056] 次いで、 13個の噴出孔を有し、該噴出孔が図 6に示すように配置された、前記流延 手段としての 13穴マルチノズル 34を用い、図 2Bに示すように、接着剤 22に対して垂 直方向から、圧縮気体 (空気) 32を噴出し、接着剤 22を 2層基板 10に対して押圧し た。すると、気泡 Aも押圧されて、接着剤 22内を流動し、接着剤 22の外側に向かつ て移動した。なお、マルチノズル 34は、ステンレス鋼で形成されており、ノズル口径は 0. 2mmである。また、マルチノズル 34のノズル先端と 2層基板 10表面との距離は、 1. Ommであり、圧縮気体 32の噴出圧力は 0. 15MPaで行った。
また、 2層基板 10上に供給された接着剤 22における 2層基板 10との接触総面積を S (図 1C参照)とし、図 3に示すように、押圧後の接着剤 22における 2層基板 10との
0
接触総面積を Sとしたとき、 S及び S 1S 次式、 S ZS > 1、を充たすように接着剤 2
1 0 1 1 0
2を流延したところ、ボンディングパッド 12を被覆するように、接着剤 22の存在領域が 増大した。すると、気泡 Aが接着剤 22外部に排出され、接着剤 22内の気泡 Aの存在 が低減された。以上が、本発明の前記半導体装置の製造方法における前記流延ェ 程である。
[0057] そして、図 4Aに示すように、ボンディングツール 40に設けられた吸着孔 42により、 前記電子部品としての半導体チップ 50を吸着させて、ボンディングツール 40に半導 体チップ 50を保持させた。なお、半導体チップ 50のチップサイズは、 6. 2mm X 6. 2 mm X 200 mである。そして、図示しないボンディングステージに 2層基板 10を吸 着保持し、ボンディングツール 40により、半導体チップ 50上に形成されボンディング パッド 12に対応した 392個のバンプ 52を、ボンディングパッド 12との当接部位に位 置合わせした。なお、バンプ 52は、金ワイヤを用いたボールボンディングにより形成 されたスタッドバンプであり、互いに隣接するバンプ 52どうしの間隔(バンプピッチ)は 、 50 μ mで teる。
また、この際にボンディングツール 40を、予め一定の温度を維持するように加熱し ておき、半導体チップ 50を、ボンディングツール 40に吸着させて加熱した。なお、加 熱温度は 225°Cとした。
また、この際に図示しないボンディングステージを、予め一定の温度を維持するよう に加熱しておき、 2層基板 10を、ボンディングステージに吸着させて加熱した。なお、 加熱温度は 40°Cとした。
次いで、位置合わせした状態で、図 4Bに示すように、ボンディングパッド 12とバン プ 52とを当接させた。そして、加熱したボンディングツール 40により、接着剤 22をカロ 圧して、接着剤 22を半導体チップ 50と 2層基板 10とに接触 (充填)させつつ、接着剤 22を硬化させた。また、同時に加熱したボンディングツール 40により、ノ ンプ 52を加 圧して、バンプ 40を塑性変形させた。なお、加熱温度 215°C、圧力 160mNZbump 、ボンディング時間 (加熱及び加圧時間) 5秒間で行った。この加熱温度 215°Cは、 ボンディング中における接着剤 22部の温度である。以上が本発明の前記半導体装 置の製造方法における前記硬化工程である。
[0058] 以上により、 392個のバンプ 52を有する半導体チップ 50力 該バンプ 52に対応し た 392個のボンディングパッド 12を有する 2層基板 10上に、バンプ 52とボンディング パッド 12とが接続された状態で実装 (フリップチップ実装)された、図 5に示す半導体 装置が得られた。
[0059] (比較例 1)
一半導体装置の製造
実施例 1において、前記流延工程を行わな力つた以外は、実施例 1と同様にして、 半導体チップを基板上に実装 (フリップチップ実装)し、半導体装置を製造した。
[0060] (実施例 2)
一半導体装置の製造
実施例 1にお 、て、基板におけるボンディングパッド上にもバンプを形成した以外 は、実施例 1と同様にして、半導体チップを基板上に実装 (フリップチップ実装)し、半 導体装置を製造した。
[0061] まず、図 7Aに示すように、前記基板としてのシリコン基板 70表面に、ボンディング パッド 72及び該ボンディングパッド 72上に電解めつきにより金力 なるバンプ 74を 7 40個形成した後、シリコン基板 70に対して、電子部品(図 10Aにおける半導体チッ プ 80)を実装する領域の中心部(基板 70の中心部)に向かって、吐出ノズル 20から 、前記接着剤としてのペースト状の熱硬化型絶縁性エポキシ榭脂 22を吐出した。こ のとき、接着剤 22内部に気泡 Aが巻き込まれ、図 7A及び図 7Bに示すように、接着 剤 22内部における、シリコン基板 70と接着剤 22との界面近傍に、気泡 Aが発生した 。以上が、本発明の前記半導体装置の製造方法における前記供給工程である。
[0062] 次いで、 13個の噴出孔を有し、該噴出孔が図 6に示すように配置された、前記流延 手段としての 13穴マルチノズル 34を用い、図 8に示すように、接着剤 22に対して垂 直方向から、圧縮気体 (空気) 32を噴出し、接着剤 22をシリコン基板 70に対して押 圧した。すると、気泡 Aも押圧されて、接着剤 22内を流動し、接着剤 22の外側に向 力つて移動した。
また、シリコン基板 70上に供給された接着剤 22におけるシリコン基板 70との接触 総面積を S (図 7B参照)とし、図 9に示すように、押圧後の接着剤 22におけるシリコ
0
ン基板 70との接触総面積を Sとしたとき、 S及び S力 次式、 S ZS > 1、を充たす
1 0 1 1 0
ように接着剤 22を流延したところ、ボンディングパッド 72及びバンプ 74を被覆するよ うに、接着剤 22の存在領域が増大した。すると、気泡 Aが接着剤 22外部に排出され 、接着剤 22内の気泡 Aの存在が低減された。以上が、本発明の前記半導体装置の 製造方法における前記流延工程である。
[0063] そして、図 10Aに示すように、ボンディングツール 40に設けられた吸着孔 42により 、前記電子部品としての半導体チップ 80を吸着させて、ボンディングツール 40に半 導体チップ 80を保持させた。なお、半導体チップ 80のチップサイズは、 3. Omm X 5 . Omm X 200 mである。そして、図示しないボンディングステージにシリコン基板 7 0を吸着保持し、ボンディングツール 40により、半導体チップ 80上に形成されバンプ 74に対応した 740個のバンプ 82を、バンプ 74との当接部位に位置合わせした。な お、バンプ 82は、電解めつきにより形成された金めつきバンプであり、互いに隣接す るバンプ 82どうしの間隔(バンプピッチ)は、 20 μ mである。
また、この際にボンディングツール 40を、予め一定の温度を維持するように加熱し ておき、半導体チップ 80を、ボンディングツール 40に吸着させて加熱した。なお、加 熱温度は 220°Cとした。
また、この際に図示しないボンディングステージを、予め一定の温度を維持するよう に加熱しておき、シリコン基板 70を、ボンディングステージに吸着させて加熱した。な お、加熱温度は 60°Cとした。
次いで、位置合わせした状態で、図 10Bに示すように、バンプ 74とバンプ 82とを当 接させた。そして、加熱したボンディングツール 40により、接着剤 22を加圧して、接 着剤 22を半導体チップ 80とシリコン基板 70とに接触 (充填)させつつ、接着剤 22を 硬化させた。また、同時に加熱したボンディングツール 40により、バンプ 74を加圧し て、バンプ 74及びバンプ 82を塑性変形させた。なお、加熱温度 215°C、圧力 140m N/bump,ボンディング時間(加熱及び加圧時間) 5秒間で行った。この加熱温度 2 15°Cは、ボンディング中における接着剤 22部の温度である。以上が本発明の前記 半導体装置の製造方法における前記硬化工程である。
[0064] 以上により、 740個のバンプ 82を有する半導体チップ 80力 該バンプ 82に対応し た 740個のバンプ 74を有するシリコン基板 70上に、バンプ 82とバンプ 74とが接続さ れた状態で実装 (フリップチップ実装)された、図 11に示す半導体装置が得られた。 [0065] (比較例 2)
一半導体装置の製造
実施例 2において、前記流延工程を行わな力つた以外は、実施例 2と同様にして、 半導体チップを基板上に実装 (フリップチップ実装)し、半導体装置を製造した。
[0066] 実施例 1〜2及び比較例 1〜2で得られた半導体装置について、半導体チップ面積 における気泡 (ボイド)の存在率 (発生率)を、下記方法により評価した。
即ち、基板と接着剤との界面近傍部の断面を平面研磨した後、該研磨面を走査型 電子顕微鏡 (SEM)により観察し、基板と接着剤との界面に発生したボイドを測定し、 半導体チップ面積に対するボイドの占有率をボイド発生率として評価した。なお、評 価は、実施例 1〜2及び比較例 1〜2の半導体装置の製造方法により、それぞれサン プルを 5個製造し、該 5個のサンプルについて、それぞれ行った。結果を表 1に示す
[0067] [表 1]
Figure imgf000027_0001
[0068] 表 1の結果より、実施例 1及び 2の半導体装置では、基板と接着剤との界面にボイド が殆ど発生していな力つたのに対し、比較例 1及び 2では、実施例 1及び 2に比して、 ボイド発生率が高 、ことが判った。
[0069] 得られた実施例 1〜2及び比較例 1〜2の半導体装置を用いて、下記方法に基づ いて、吸湿リフロー試験 (前処理)を行った後、これらの半導体装置の性能を評価し た。
[0070] <吸湿リフロー試験(前処理) >
実施例 1〜2及び比較例 1〜2の半導体装置のそれぞれについて、温度 30°C、相 対湿度 80%の環境下、 72時間にわたって吸湿した後、赤外リフロー装置を用いてピ ーク温度 250°Cの加熱処理を行った。この一連の吸湿リフロー処理を 2回繰り返して 行い、実施例 1〜2及び比較例 1〜2の半導体装置について、それぞれ 10個のサン プルを作製し、得られたサンプルについて下記方法に基づいて、外観及び内部外観 を検査し、導通抵抗調査を行った。
[0071] 一外観検査
外観検査は、実体顕微鏡を用いて、倍率 20倍にて外観を観察し、異常があるかど うかを確認した。
内部外観検査
内部外観検査は、超音波探傷計を用いて内部外観検査を行い、半導体装置内部 の接着剤と半導体チップ界面との間、及び接着剤と基板界面との間において剥離が 生じて 、な 、かどうかを確認した。
導通抵抗調査
前記導通抵抗調査は、バンプを介してディジーチェーン接続された半導体チップと 基板との接続信頼性について、ディジーチェーンの抵抗値を測定することにより、該 抵抗値の変動を調査した。ここで、抵抗値が組立初期の値から 10%上昇した場合に 不良であると判断した。
[0072] これらの検査及び調査の結果、実施例 1〜2及び比較例 1〜2の半導体装置を用 V、て作製したサンプルの 、ずれにつ 、ても、不良発生はな力つた。
[0073] 次 、で、前記吸湿リフロー試験 (前処理)後のサンプルを、それぞれ 5個用いて、信 頼性試験を行った。
<信頼性試験 >
信頼性試験として、得られたサンプルについて、下記温度サイクル試験及び恒温 恒湿試験を行!ヽ、下記外観検査及び導通抵抗調査を行った。
[0074] 温度サイクル試験
温度サイクル試験は、低温側として、 55°Cにて 25分間の環境に、高温側として、 125°Cにて 25分間の環境に、それぞれサンプルを連続的に繰り返し置くことにより行 つた o
恒温恒湿試験
恒温恒湿試験は、温度 121°C、相対湿度 85%の環境に、それぞれサンプルを放 置することにより行った。
[0075] 温度サイクル試験及び恒温恒湿試験後のサンプルについて、下記外観検査及び 導通抵抗調査を行った。
一外観検査
外観検査は、実体顕微鏡を用いて、倍率 20倍にて外観を観察し、異常があるかど うかを確認した。
導通抵抗調査
前記導通抵抗調査は、バンプを介してディジーチェーン接続された半導体チップと 基板との接続信頼性について、ディジーチェーンの抵抗値を測定することにより、該 抵抗値の変動を調査した。ここで、抵抗値が組立初期の値から 10%上昇した場合に 不良であると判断した。
[0076] これらの検査及び調査の結果、温度サイクル試験後のサンプルについては、実施例 1では、 1, 500サイクルまで、実施例 2では、 1, 000サイクルまで、比較例 1では、 1, 400サイクルまで、比較例 2では、 950サイクルまで、それぞれ不良発生はなかった。 恒温恒湿試験後のサンプルについては、実施例 1では、 672時間まで、実施例 2で は、 504時間まで、比較例 1では、 504時間まで、比較例 2では、 336時間まで、それ ぞれ不良発生はな力つた。
これらのことより、ボイドの発生により、比較例の半導体装置では、実施例の半導体 装置に比して、接着剤部での膨れや剥がれによるバンプ接合部での導通不良や、 気泡内の水分や不純物イオン等の影響により隣接バンプ間で電流リークが発生する 可能性が高いと認められる。
[0077] (実施例 3)
実施例 1において、基板を、図 12に示す多面取り基板に代えた以外は、実施例 1と 同様にして、半導体チップを多面取り基板に実装 (フリップチップ実装)し、半導体装 置を製造した。
実施例 3では、図 12に示す多面取り基板(図 12では、 10面) 100に対して、実施例 1と同様にして、前記接着剤の前記供給工程、前記流延工程及び前記硬化工程を 行ったので、多面取り基板における 10面それぞれに、半導体チップが同時に実装さ れ、製造効率が向上した。
[0078] (実施例 4)
実施例 1において、前記供給工程における前記接着剤の前記基板に対する供給 形状を変えた以外は、実施例 1と同様にして、半導体チップを基板に実装 (フリツプチ ップ実装)し、半導体装置を製造した。
実施例 4では、図 13Aに示すように、接着剤 22を前記連続形状としての略十字状 に供給した。また、図 13Bに示すように、前記不連続形状としての水玉模様に供給し た。接着剤 22の供給形状が、図 13A及び図 13Bのいずれの態様であっても、前記 流延工程において、図 13Cに示すように、バンプ接合部 11 (図 1A参照)を覆うように 接着剤 22を流し延ばす (押し拡げる)ことができ、気泡の発生が低減された半導体装 置が製造された。
[0079] (実施例 5)
実施例 1において、前記流延工程を、下記方法により行った以外は、実施例 1と同 様にして、半導体チップを基板に実装 (フリップチップ実装)し、半導体装置を製造し た。
実施例 5では、前記流延工程の第 1の態様として、 5個の噴出孔を有し、該噴出孔 が図 14Aに示すように配置された、前記流延手段としてのノズル 110を使用した。図 14Bに示すように、ノズル 110を、 2層基板 10に対して平行方向に揺動させながら、 接着剤 22に対して垂直方向から、圧縮気体 (空気) 32を噴出し、接着剤 22を 2層基 板 10に対して押圧した。また、このとき、圧縮気体 32の噴出圧力を変化させながら揺 動させた。なお、ノズル 110において外周部に位置するノズルの先端は、外側に湾 曲していてもよぐ接着剤 22に対して斜め方向から圧縮気体 32を噴出してもよい。
[0080] また、前記流延工程の第 2の態様として、噴出孔が図 15Aに示すように配置され、 前記流延手段としての噴出孔群 122と前記流延停止手段としての噴出孔群 124とを 有するノズル 120を使用した。ノズル 120においては、接着剤 22を押圧するための 噴出孔群 (前記流延手段) 122を中心部に配置し、接着剤 22の流動制御のための 噴出孔群 (前記流延停止手段) 124を半導体チップ 50の実装領域の外周に対応し た部位に、該外周を囲むように枠状に配置した。図 15Bに示すように、まず、枠状に 配置された噴出孔群 124から圧縮気体 32を噴出させ、次いで、中心部に配置された 噴出孔群 122から圧縮気体 32を噴出させた。ここで、圧縮気体 32の噴出圧力は、噴 出孔群 122よりも噴出孔群 124の方が大きくなるように設定した。すると、噴出孔群 1 22からの圧縮気体 32により、接着剤 22が押圧されて流し延ばされる(押し拡げられ る)一方、噴出孔群 124からの圧縮気体 32により、接着剤 22が半導体チップ 50の実 装領域以外の部位に不用意に流動又は飛散することが防止された。
[0081] 更に、前記押圧工程の第 3の態様として、図 16に示すような、前記流延手段として の棒状の流延部材 130を使用した。流延部材 130は、表面がフッ素榭脂コ一ティン グされている。流延部材 130を、 2層基板 10との距離を一定に保持しながら、 2層基 板 10に対して平行方向に揺動させながら、接着剤 22を押圧した。なお、押圧部材 1 30は球状であっても同様に接着剤 22を流延 (押圧)することができる。
[0082] 実施例 5では、前記第 1の態様から前記第 3の態様のいずれの流延工程により接着 剤の流延を行っても、気泡の発生が低減され、高性能かつ信頼性の高い半導体装 置が得られた。
[0083] (実施例 6)
実施例 1において、前記供給工程及び前記流延工程を、下記方法により行った以 外は、実施例 1と同様にして、半導体チップを基板に実装 (フリップチップ実装)し、半 導体装置を製造した。
[0084] <供給工程 >
まず、図 17Aに示すように、 2層基板 10上に、該 2層基板 10を加熱しながら、フィル ム状の接着剤 150を貼付した。接着剤 150が、 2層基板 10により加熱されて軟化す ることにより、タック性が生じ、 2層基板 10上の凹部(基板 10と配線パターン 14とによ り形成される凹凸部) 16への埋め込み性が向上した。なお、フィルム状の接着剤 150 は、貼付面の面積が、半導体チップ実装領域の面積よりも小さくなるように形成した。
[0085] <流延工程 >
次いで、 2層基板 10を加熱することにより、接着剤 150を加熱しながら、図 17Bに示 すように、前記流延手段としての板状の流延部材 160を、 2層基板 10に対して垂直 方向から押し付けることにより、接着剤 22を押圧した。なお、流延部材 160は、表面 力 Sフッ素榭脂コーティングされて 、る。
[0086] 実施例 6では、フィルム状の接着剤 150を使用し、該接着剤 150を加熱しながら流 延したので、 2層基板 10上に存在する凹凸部への接着剤 150の埋め込み性が向上 し、気泡の発生が低減された、高性能かつ信頼性の高い半導体装置が得られた。
[0087] (実施例 7)
実施例 1において、前記流延工程の後に、更に前記供給工程を行うことにより、前 記接着剤の基板への供給を 2回に分けて行った以外は、実施例 1と同様にして、半 導体チップを基板に実装 (フリップチップ実装)し、半導体装置を製造した。
実施例 7では、まず、図 18Aに示すように、前記供給工程において、実施例 1よりも 少量の接着剤 22を供給した。次いで、図 18Bに示すように、前記流延工程において 、接着剤 22を押圧して流し延ばし (押し拡げ)、実施例 1よりも厚みの薄い接着剤層 を形成した。次いで、図 18Cに示すように、更に前記供給工程 (2回目の供給工程) を行い、接着剤 22を供給した。その後、前記流延工程及び前記硬化工程を行い、半 導体装置を製造した。なお、前記 2回目の供給工程により供給した接着剤 22につい ては、流延工程を省略してもよい。
[0088] 実施例 7では、 1回目の前記供給工程により形成される接着剤層の厚みが薄いの で、接着剤と基板界面との隙間を容易に埋めることができ、確実に接着剤を充填する ことができるため、気泡の発生が低減された、高性能かつ信頼性の高い半導体装置 が得られた。
[0089] (実施例 8)
実施例 1において、前記硬化工程を、下記方法により行った以外は、実施例 1と同 様にして半導体チップを基板に実装 (フリップチップ実装)し、半導体装置を製造した 実施例 8では、前記硬化工程において、まず、図 19Aに示すように、開口部 202を 有するフッ素榭脂フィルム 200を介して、半導体チップ 50を、ボンディングツール 40 に吸着保持させた。ここで、半導体チップ 50は、吸着孔 42及び開口部 202によりボ ンデイングツール 40に吸着保持された。次いで、図 19Bに示すように、バンプ 52をボ ンデイングパッド 12との当接部位に位置合わせした状態で、ボンディングパッド 12と バンプ 52とを当接させた。そして、ボンディングツール 40を加熱し、加熱したボンディ ングツール 40により、フッ素榭脂フィルム 200を介して接着剤 22を加圧し、接着剤 22 を半導体チップ 50と 2層基板 10とに接触 (充填)させつつ、接着剤 22を硬化させた。 その後、図 19Cに示すように、ボンディングツール 40及びフッ素榭脂フィルム 200を 、半導体チップ 50から退避させた。なお、フッ素榭脂フィルム 200は、 1回のボンディ ング毎に、開口部 202が 1つずれるように巻き取られ、次のボンディングの際には、フ ッ素榭脂フィルム 200の清浄な面に半導体チップ 50が接触するようになって 、る。
[0090] 実施例 8では、フリップチップ実装時に、前記接着剤が前記電子部品の外周部に はみ出し、這い上がっても、前記フッ素榭脂フィルムにより前記ボンディングツールへ の付着が防止され、製造歩留まりが向上した。また、該フッ素榭脂フィルムの存在に より、半導体チップの薄型化 (例えば、厚みが 150 m以下である半導体チップ)にも 充分に対応可能であると認められた。
[0091] 本発明の好ましい態様を付記すると、以下の通りである。
(付記 1) 複数のバンプを有する電子部品と、該バンプに対応した複数のボンディン グパッドを有する基板との間であって前記基板上の少なくとも一部に、該電子部品と 該基板とを接着させる接着剤を供給する供給工程と、
前記基板上に供給された前記接着剤における前記基板との接触総面積を Sとし、
0 流延後の前記接着剤における前記基板との接触総面積を Sとしたとき、次式、 S / S > 1、を充たすように、流延手段により前記接着剤を流延する流延工程と、
0
前記バンプを前記ボンディングパッドに当接させた状態で、前記接着剤を前記電 子部品と前記基板とに接触させつつ、該接着剤を硬化させる硬化工程とを少なくとも 含むことを特徴とする半導体装置の製造方法。
(付記 2) 供給工程が、基板上に連続形状及び不連続形状のいずれかの態様で接 着剤を供給する付記 1に記載の半導体装置の製造方法。
(付記 3) 流延手段が、圧縮気体を噴出する付記 1から 2のいずれかに記載の半導 体装置の製造方法。
(付記 4) 圧縮気体の噴出が、連続噴出及びパルス噴出のいずれかにより行われる 付記 3に記載の半導体装置の製造方法。 (付記 5) 流延手段が、圧縮気体の噴出圧力を変化させる付記 4に記載の半導体装 置の製造方法。
(付記 6) 接着剤が基板上の電子部品の実装領域よりも拡がらないように、流延停止 手段により前記接着剤の流延を停止する付記 1から 5のいずれかに記載の半導体装 置の製造方法。
(付記 7) 圧縮気体が加熱された付記 3から 6のいずれかに記載の半導体装置の製 造方法。
(付記 8) 流延手段が、球状、棒状、及び板状のいずれかである付記 1から 2のいず れかに記載の半導体装置の製造方法。
(付記 9) 流延手段における、少なくとも接着剤との接触面がフッ素榭脂で形成され てなる付記 8に記載の半導体装置の製造方法。
(付記 10) 流延手段が、基板面に対して平行方向に揺動可能である付記 1から 9の いずれかに記載の半導体装置の製造方法。
(付記 11) 供給工程及び流延工程の少なくともいずれかにおいて、接着剤を加熱 することを含む付記 1から 10のいずれかに記載の半導体装置の製造方法。
(付記 12) 流延工程の後に、更に供給工程を含む付記 1から 11のいずれかに記載 の半導体装置の製造方法。
(付記 13) 接着剤の硬化が、該接着剤を加熱することにより行われる付記 1から 12 の!、ずれかに記載の半導体装置の製造方法。
(付記 14) バンプとボンディングパッドとの当接が、電子部品を吸着保持したボンデ イングツール力 前記バンプを前記ボンディングパッドとの当接部位に位置合わせし て行われる付記 1から 13のいずれかに記載の半導体装置の製造方法。
(付記 15) ボンディングツールが、接着剤に対して非接着性の部材を介して電子部 品を吸着保持し、かつ該非接着性の部材を介して前記接着剤を加圧する付記 14〖こ 記載の半導体装置の製造方法。
(付記 16) 非接着性の部材力 フッ素榭脂からなるフィルムである付記 15に記載の 半導体装置の製造方法。
(付記 17) バンプピッチが 40 μ m以下である付記 1から 16のいずれかに記載の半 導体装置の製造方法。
(付記 18) 付記 1から 17のいずれかに記載の半導体装置の製造方法により製造さ れたことを特徴とする半導体装置。
(付記 19) バンプピッチが 40 μ m以下である付記 18に記載の半導体装置。
産業上の利用可能性
本発明の半導体装置の製造方法は、接着剤を用いて電子部品を基板に実装 (例 えば、フリップチップ実装)し、該接着剤内部における気泡の発生を低減した、高性 能かつ信頼性の高い半導体装置を低コストで高効率に製造することができる。 本発明の半導体装置は、接着剤を用いて電子部品が基板に実装 (例えば、フリツ プチップ実装)される際、該接着剤内部における気泡の発生が低減されるので、接着 剤部での膨れや剥がれによるバンプ接合部での導通不良、気泡内の水分や不純物 イオン等の影響による隣接バンプ間での電流リークの発生などがなぐ高性能かつ信 頼'性が高い。

Claims

請求の範囲
[1] 複数のバンプを有する電子部品と、該バンプに対応した複数のボンディングパッドを 有する基板との間であって前記基板上の少なくとも一部に、該電子部品と該基板とを 接着させる接着剤を供給する供給工程と、
前記基板上に供給された前記接着剤における前記基板との接触総面積を sとし、
0 流延後の前記接着剤における前記基板との接触総面積を Sとしたとき、次式、 S / S > 1
0 、を充たすように、流延手段により前記接着剤を流延する流延工程と、 前記バンプを前記ボンディングパッドに当接させた状態で、前記接着剤を前記電 子部品と前記基板とに接触させつつ、該接着剤を硬化させる硬化工程とを少なくとも 含むことを特徴とする半導体装置の製造方法。
[2] 流延手段が、圧縮気体を噴出する請求の範囲第 1項に記載の半導体装置の製造方 法。
[3] 圧縮気体の噴出が、連続噴出及びパルス噴出のいずれかにより行われ、流延手段 力 圧縮気体の噴出圧力を変化させる請求の範囲第 2項に記載の半導体装置の製 造方法。
[4] 接着剤が基板上の電子部品の実装領域よりも拡がらないように、流延停止手段によ り前記接着剤の流延を停止する請求の範囲第 1項から第 3項のいずれかに記載の半 導体装置の製造方法。
[5] 流延手段が、球状、棒状、及び板状の!、ずれかであり、前記流延手段における、少 なくとも接着剤との接触面がフッ素榭脂で形成されてなる請求の範囲第 1項力ゝら第 4 項の 、ずれかに記載の半導体装置の製造方法。
[6] 流延手段が、基板面に対して平行方向に揺動可能である請求の範囲第 1項から第 5 項の 、ずれかに記載の半導体装置の製造方法。
[7] 供給工程及び流延工程の少なくともいずれかにおいて、接着剤を加熱することを含 む請求の範囲第 1項力 第 6項のいずれかに記載の半導体装置の製造方法。
[8] 流延工程の後に、更に供給工程を含む請求の範囲第 1項力 第 7項のいずれかに 記載の半導体装置の製造方法。
[9] バンプとボンディングパッドとの当接が、電子部品を吸着保持したボンディングツール 力 前記バンプを前記ボンディングパッドとの当接部位に位置合わせして行われ、前 記ボンディングツールが、前記接着剤に対して非接着性の部材を介して前記電子部 品を吸着保持し、かつ該非接着性の部材を介して前記接着剤を加圧する請求の範 囲第 1項から第 8項のいずれかに記載の半導体装置の製造方法。
請求の範囲第 1項力 第 9項のいずれかに記載の半導体装置の製造方法により製造 されたことを特徴とする半導体装置。
PCT/JP2005/018557 2005-10-06 2005-10-06 半導体装置及びその製造方法 WO2007043152A1 (ja)

Priority Applications (5)

Application Number Priority Date Filing Date Title
PCT/JP2005/018557 WO2007043152A1 (ja) 2005-10-06 2005-10-06 半導体装置及びその製造方法
KR1020087008074A KR100985084B1 (ko) 2005-10-06 2005-10-06 반도체 장치의 제조 방법
JP2007539773A JP4695148B2 (ja) 2005-10-06 2005-10-06 半導体装置及びその製造方法
CNB2005800517801A CN100562980C (zh) 2005-10-06 2005-10-06 半导体器件及其制造方法
US12/098,710 US7687319B2 (en) 2005-10-06 2008-04-07 Semiconductor device and manufacturing method thereof

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
PCT/JP2005/018557 WO2007043152A1 (ja) 2005-10-06 2005-10-06 半導体装置及びその製造方法

Related Child Applications (1)

Application Number Title Priority Date Filing Date
US12/098,710 Continuation US7687319B2 (en) 2005-10-06 2008-04-07 Semiconductor device and manufacturing method thereof

Publications (2)

Publication Number Publication Date
WO2007043152A1 WO2007043152A1 (ja) 2007-04-19
WO2007043152A9 true WO2007043152A9 (ja) 2007-05-31

Family

ID=37942422

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2005/018557 WO2007043152A1 (ja) 2005-10-06 2005-10-06 半導体装置及びその製造方法

Country Status (5)

Country Link
US (1) US7687319B2 (ja)
JP (1) JP4695148B2 (ja)
KR (1) KR100985084B1 (ja)
CN (1) CN100562980C (ja)
WO (1) WO2007043152A1 (ja)

Families Citing this family (17)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP5109376B2 (ja) * 2007-01-22 2012-12-26 東京エレクトロン株式会社 加熱装置、加熱方法及び記憶媒体
JP5018117B2 (ja) * 2007-02-15 2012-09-05 富士通セミコンダクター株式会社 電子部品の実装方法
JP4861907B2 (ja) * 2007-06-18 2012-01-25 アルプス電気株式会社 半導体モジュールの製造方法及び半導体モジュール
JP2009289959A (ja) * 2008-05-29 2009-12-10 Elpida Memory Inc ボンディング装置およびボンディング方法
DE102008048869A1 (de) * 2008-09-25 2010-04-22 Infineon Technologies Ag Vorrichtung und Verfahren zum Verbinden zweier Verbindungspartner
JP5612963B2 (ja) * 2010-08-20 2014-10-22 新光電気工業株式会社 電子部品実装装置および電子部品実装方法
JP5503466B2 (ja) * 2010-08-31 2014-05-28 ルネサスエレクトロニクス株式会社 半導体装置の製造方法
JP6009743B2 (ja) * 2011-08-09 2016-10-19 積水化学工業株式会社 半導体パッケージの製造方法
JP6292432B2 (ja) * 2013-01-15 2018-03-14 ナガセケムテックス株式会社 回路部材接合体の製造方法および回路部材
CN103985643A (zh) * 2013-02-07 2014-08-13 中芯国际集成电路制造(上海)有限公司 一种用于半导体芯片封装制程的贴片工艺
DE102014113697A1 (de) * 2014-09-23 2016-04-07 Infineon Technologies Austria Ag Verfahren mit Inkjet-Prozessen und deren Anwendung
JP6081042B1 (ja) * 2015-12-16 2017-02-15 三菱電機株式会社 半導体装置およびその製造方法
JP6307729B1 (ja) * 2016-11-30 2018-04-11 株式会社新川 ボンディング装置及びボンディング方法
KR102592226B1 (ko) * 2018-07-17 2023-10-23 삼성전자주식회사 반도체 패키지 본딩헤드 및 본딩방법
KR102225956B1 (ko) * 2018-10-19 2021-03-12 세메스 주식회사 다이 본딩 장치, 기판 본딩 장치, 다이 본딩 방법 및 기판 본딩 방법
JP7346190B2 (ja) * 2019-09-17 2023-09-19 キオクシア株式会社 半導体製造装置
KR102448321B1 (ko) * 2022-01-03 2022-09-28 와이투라인 주식회사 큰 크기의 보이드를 제거하기 위한 보이드 제거장치 및 그를 이용하는 보이드 제거방법

Family Cites Families (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS60262430A (ja) 1984-06-08 1985-12-25 Matsushita Electric Ind Co Ltd 半導体装置の製造方法
JP2770821B2 (ja) 1995-07-27 1998-07-02 日本電気株式会社 半導体装置の実装方法および実装構造
US5874780A (en) * 1995-07-27 1999-02-23 Nec Corporation Method of mounting a semiconductor device to a substrate and a mounted structure
JP3416032B2 (ja) 1997-09-08 2003-06-16 富士通株式会社 接着剤塗布方法、接着剤塗布装置、及び半導体部品実装方法
JP2961314B1 (ja) 1998-09-24 1999-10-12 日本レック株式会社 半導体部品の製造方法
JP3485509B2 (ja) 1999-10-28 2004-01-13 シャープ株式会社 フリップチップ型半導体装置及びその製造方法
JP2001244298A (ja) 2000-02-28 2001-09-07 Toshiba Corp フリップチップ接続方法
US6926190B2 (en) * 2002-03-25 2005-08-09 Micron Technology, Inc. Integrated circuit assemblies and assembly methods
US6861278B2 (en) * 2002-04-11 2005-03-01 Nordson Corporation Method and apparatus for underfilling semiconductor devices
US20050028361A1 (en) * 2003-08-07 2005-02-10 Indium Corporation Of America Integrated underfill process for bumped chip assembly
JP2005150446A (ja) * 2003-11-17 2005-06-09 Matsushita Electric Ind Co Ltd 電子部品の製造方法
JP2005150445A (ja) * 2003-11-17 2005-06-09 Matsushita Electric Ind Co Ltd 接着剤塗布装置とそれを用いた半導体チップの実装方法

Also Published As

Publication number Publication date
KR20080044326A (ko) 2008-05-20
JPWO2007043152A1 (ja) 2009-04-16
US7687319B2 (en) 2010-03-30
JP4695148B2 (ja) 2011-06-08
WO2007043152A1 (ja) 2007-04-19
CN100562980C (zh) 2009-11-25
CN101283445A (zh) 2008-10-08
KR100985084B1 (ko) 2010-10-04
US20080188058A1 (en) 2008-08-07

Similar Documents

Publication Publication Date Title
JP4695148B2 (ja) 半導体装置及びその製造方法
JP4534062B2 (ja) 半導体装置
KR101016588B1 (ko) 반도체 디바이스 및 그 제조 방법
KR101536006B1 (ko) 솔더범프를 가지는 배선기판 및 그 제조방법
US8569109B2 (en) Method for attaching a metal surface to a carrier, a method for attaching a chip to a chip carrier, a chip-packaging module and a packaging module
US20030178132A1 (en) Method for manufacturing connection structure
JP5186741B2 (ja) 回路基板及び半導体装置
JP3871634B2 (ja) Cof半導体装置の製造方法
JP4337358B2 (ja) 積層用中間配線部材、配線板及びそれらの製造方法
JP5182296B2 (ja) 電子部品装置の製造方法
JP2000082723A (ja) 機能素子及び機能素子搭載用基板並びにそれらの接続方法
EP2234148A1 (en) Method and apparatus for mounting electric component
KR101493340B1 (ko) 땜납 전사기재, 땜납 전사기재의 제조방법 및 땜납 전사방법
JP2007281116A (ja) 半導体装置の製造方法
JP5974991B2 (ja) 半導体装置
Uddin et al. Achieving optimum adhesion of conductive adhesive bonded flip-chip on flex packages
JP5100715B2 (ja) 半導体装置及び半導体装置の製造方法
JP4103482B2 (ja) 半導体搭載基板とそれを用いた半導体パッケージ並びにそれらの製造方法
JP3937270B2 (ja) 半導体装置の製造方法
JP4605177B2 (ja) 半導体搭載基板
JP2007227961A (ja) 半導体搭載基板とそれを用いた半導体パッケージ並びにそれらの製造方法
JPH11135561A (ja) 異方性導電接着フィルム、その製造方法、フリップチップ実装方法、およびフリップチップ実装基板
JP5309472B2 (ja) 半導体装置の製造方法
JP2010258284A (ja) 電子部品の実装方法および実装構造体
JP2006202897A (ja) 半導体装置の製造方法

Legal Events

Date Code Title Description
WWE Wipo information: entry into national phase

Ref document number: 200580051780.1

Country of ref document: CN

121 Ep: the epo has been informed by wipo that ep was designated in this application
WWE Wipo information: entry into national phase

Ref document number: 2007539773

Country of ref document: JP

NENP Non-entry into the national phase

Ref country code: DE

122 Ep: pct application non-entry in european phase

Ref document number: 05790436

Country of ref document: EP

Kind code of ref document: A1