WO1992013360A1 - Aluminum alloy wiring layer, manufacturing thereof, and aluminum alloy sputtering target - Google Patents

Aluminum alloy wiring layer, manufacturing thereof, and aluminum alloy sputtering target Download PDF

Info

Publication number
WO1992013360A1
WO1992013360A1 PCT/JP1992/000034 JP9200034W WO9213360A1 WO 1992013360 A1 WO1992013360 A1 WO 1992013360A1 JP 9200034 W JP9200034 W JP 9200034W WO 9213360 A1 WO9213360 A1 WO 9213360A1
Authority
WO
WIPO (PCT)
Prior art keywords
aluminum alloy
weight
scandium
aluminum
wiring layer
Prior art date
Application number
PCT/JP1992/000034
Other languages
English (en)
French (fr)
Inventor
Tadao Ueda
Kazunari Takemura
Original Assignee
Mitsubishi Kasei Corporation
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Mitsubishi Kasei Corporation filed Critical Mitsubishi Kasei Corporation
Priority to KR1019920702137A priority Critical patent/KR100228414B1/ko
Priority to DE69219952T priority patent/DE69219952T2/de
Priority to JP04503599A priority patent/JP3096699B2/ja
Priority to EP92903316A priority patent/EP0521163B1/en
Publication of WO1992013360A1 publication Critical patent/WO1992013360A1/ja
Priority to US08/277,073 priority patent/US5541007A/en

Links

Classifications

    • CCHEMISTRY; METALLURGY
    • C22METALLURGY; FERROUS OR NON-FERROUS ALLOYS; TREATMENT OF ALLOYS OR NON-FERROUS METALS
    • C22CALLOYS
    • C22C21/00Alloys based on aluminium
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/31Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
    • H01L21/3205Deposition of non-insulating-, e.g. conductive- or resistive-, layers on insulating layers; After-treatment of these layers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/522Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
    • H01L23/532Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body characterised by the materials
    • H01L23/53204Conductive materials
    • H01L23/53209Conductive materials based on metals, e.g. alloys, metal silicides
    • H01L23/53214Conductive materials based on metals, e.g. alloys, metal silicides the principal metal being aluminium
    • H01L23/53219Aluminium alloys
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/0001Technical content checked by a classifier
    • H01L2924/0002Not covered by any one of groups H01L24/00, H01L24/00 and H01L2224/00
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10TECHNICAL SUBJECTS COVERED BY FORMER USPC
    • Y10TTECHNICAL SUBJECTS COVERED BY FORMER US CLASSIFICATION
    • Y10T428/00Stock material or miscellaneous articles
    • Y10T428/12All metal or with adjacent metals
    • Y10T428/12493Composite; i.e., plural, adjacent, spatially distinct metal components [e.g., layers, joint, etc.]
    • Y10T428/12528Semiconductor component
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10TECHNICAL SUBJECTS COVERED BY FORMER USPC
    • Y10TTECHNICAL SUBJECTS COVERED BY FORMER US CLASSIFICATION
    • Y10T428/00Stock material or miscellaneous articles
    • Y10T428/12All metal or with adjacent metals
    • Y10T428/12493Composite; i.e., plural, adjacent, spatially distinct metal components [e.g., layers, joint, etc.]
    • Y10T428/12736Al-base component

Definitions

  • the present invention relates to an aluminum alloy wiring layer and a method for manufacturing the same, which can be used for a large-scale integrated circuit, and to an aluminum alloy sputtering target used for manufacturing the aluminum alloy wiring layer.
  • Semiconductor memory devices such as microprocessors and semiconductor memory devices such as DRAMs are indispensable for central processing units such as computers, internal memory, and external memory. Things. In the manufacturing process of such large-scale integrated circuits, it is extremely important to develop highly reliable wiring technology that connects millions to tens of millions of semiconductor transistors in a single chip.
  • Al with a small amount of silicon (Si), or an aluminum alloy material with a small amount of silicon and copper (Cu) added to aluminum.
  • Si silicon
  • Cu copper
  • These wiring layers are manufactured by forming a thin film with a thickness of about 1 m on a silicon wafer by sputtering, and forming this into a finer wiring pattern by lithography.
  • the Si content is about 1% by weight.
  • A1—Si alloy target or A1—Si_Cu alloy target with Si content of about 1% by weight and Cu content of about 0.5% by weight I have.
  • the cause of disconnection and destruction of aluminum wiring is attributed to phenomena called electromigration and stress migration.
  • Electrical migration is caused by the current in the wiring.
  • Metal migration in the metal is moved according to the electric field, and as a result, voids are generated at the crystal grain boundaries, leading to disconnection.
  • Stress migration is a process in which aluminum wiring is laminated on top. receiving an S i N tensile stress depending on the difference in thermal expansion between the insulating film such that although, discloses phenomena outcome 0 invention Boi de the grain boundaries by the stress reaches a disconnection occurs
  • the present inventors have conducted intensive studies with the aim of providing a wiring layer with less disconnection breakdown and low electrical resistance, and have obtained the following findings.
  • scandium (S c) forms a fine intermetallic compound (S c A 13) with A 1, and is dispersed in A 1 to exert an effect of preventing disconnection of wiring.
  • S c A l 3 of gold is formed in the case of C u Unlike intermetallic compound (C u A 1 2), not coarsened in the heat treatment of the inevitable after thin film formation (4 0 0-4 5 0).
  • the above heat treatment refers to annealing treatment performed for the purpose of reducing the thickness of the amorphous thin film to a metal film and improving the adhesion.
  • the present invention has been completed on the basis of the above findings.
  • the first gist of the present invention is to provide 0.01 to 1.0% by weight of scandium, with the balance being purity 9%. 9.9% or more of aluminum alloy wiring layer characterized by being made of aluminum.
  • the second gist of the present invention is that 0.01 to 1.0% by weight of scandium and 0.01 to 3.0% by weight of silicon, titanium, copper, boron, hafnium and rare earth elements (however, (Excluding scandium) in an aluminum alloy wiring layer characterized by containing at least one element selected from the group consisting of aluminum and the balance consisting of aluminum having a purity of 99.9% or more.
  • a third gist of the present invention is an aluminum alloy sputtering method characterized by having a scandium of 0.01 to 1.0% by weight and a balance of aluminum having a purity of 99.9% or more. It is on the ring target.
  • a fourth gist of the present invention is that 0.01 to 1.0% by weight of scandium and 0.01 to 3.0% by weight of silicon, titanium, copper, boron, hafnium and rare earth elements ( (Excluding scandium), the alloy containing at least one element selected from the group consisting of aluminum and the balance consisting of aluminum with a purity of 99.9%. In the target.
  • a fifth gist of the present invention is to provide an aluminum alloy target having a scandium of 0.01 to 1.0% by weight and a balance of aluminum having a purity of 99.9% or more, or 0.1 to 1.0% by weight Contains at least one element selected from the group consisting of scandium and 0.01 to 3.0% by weight of silicon, titanium, ⁇ , boron, hafnium, and rare earth elements (excluding scandium) And a method of manufacturing an aluminum alloy wiring layer characterized in that the remainder is formed by sputtering using an aluminum alloy target made of aluminum having a purity of 99.99% or more.
  • the present invention will be described in detail.
  • high-purity aluminum having a purity of 99.9% or more is used as a base metal.
  • Such high-purity aluminum can be obtained, for example, by a method such as electrolytic purification, fractional crystallization, fractional distillation, and crystallization.
  • 0.01 to 1.0% by weight of scandium, or 0.01 to 1.0% by weight of scandium and 0.01 to 3.0% by weight of silica are added to high-purity aluminum.
  • At least one element selected from the group consisting of kon, titanium, copper, boron, hafnium and rare earth elements (excluding scandium) is owned.
  • the rare earth element include yttrium, lanthanum, cerium, praseodymium, neodymium, promethium, samarium, europium, gadolinium, terbium, and the like. If the content of scandium and the content of the above specific element used together therewith are out of the above range, none of the objects of the present invention can be achieved.
  • a particularly preferred range of scandium content is 0.05-0.6% by weight.
  • the above-mentioned aluminum alloy is produced by mixing and dissolving a predetermined amount of scandium or scandium and the above-described specific element in high-purity aluminum, and having an inevitable impurity content of 10 ppm or less. ⁇ Lump and no, heat treatment, rolling treatment, re-heat treatment And sequentially processed into a material having uniformly fine crystals.
  • the conditions for each of the above-mentioned treatments are not particularly limited. , 400 to 450, and the conditions of 30 to 60 minutes are adopted.
  • the aluminum alloy material obtained as described above is cut into a shape (for example, a circle, a rectangle, or a donut shape in which the center is cut out) according to a sputtering apparatus using the aluminum alloy material.
  • a sputtering apparatus using the aluminum alloy material.
  • Aluminum alloy sputtering target consisting of 9% or more of aluminum, or 0.01 to 1.0% by weight, preferably 0.05 to 0.6% by weight of scandium and 0.01% Up to 3.0% by weight of silicon, titanium, copper, boron, hafnium and at least one element selected from the group consisting of rare earth elements (excluding scandium), with the balance being purity 9 9. 9 9% ⁇
  • Aluminum alloy spattering tap consisting of the above aluminum
  • the aluminum alloy wiring layer of the present invention can be manufactured by using a getter and forming by a sputtering method.
  • a sputtering method a known sputtering apparatus and sputtering conditions can be adopted.
  • FIG. 1 is a graph showing the measurement results of the specific resistance of the thin films obtained in the examples of the present invention and the comparative examples.
  • the vertical axis represents the specific resistance (uQm), and the horizontal axis represents the wafer temperature (in).
  • (1) to (4) indicate Examples (samples 1 to 4) and (11) to (12) represent comparative examples (samples 11 to 12) (the same applies to FIGS. 2 and 3 below).
  • FIG. 2 is a graph showing the results of an electromigration test of the thin films obtained in the examples of the present invention and the comparative examples. Represents
  • FIG. 3 is a graph showing the results of a stress migration test of the thin films obtained in the examples of the present invention and the comparative examples. Indicates the temperature (in).
  • FIG. 4 is an overall explanatory diagram of the wiring pattern for the migration of the electorifice.
  • FIG. 5 is an enlarged explanatory view of a main part of the wiring pattern for the electromigration test shown in FIG.
  • FIG. 6 is an explanatory diagram of a wiring pattern for stress middleing test.
  • FIG. 7 is an explanatory diagram of a wiring pattern for a stress migration test.
  • Figure 8 is an explanatory diagram of a heating plate for stress migration test.
  • the electrical resistance measurement, the electromigration test, and the stress migration test were performed by the following methods.
  • the sheet resistance was measured by an electric resistance meter, and then a part of the thin film was leached by etching, and then the thickness of the thin film was measured by a step meter.
  • the specific resistance was determined by the following equation, and this was defined as the electric resistance.
  • the wafer is brought into close contact with the heating plate and heated at 200. Then, electrodes are attached between 1 and 2 of the wiring pattern shown in Figs. 4 and 5, and between 3 and 4. A disconnection was detected while a DC current of 2 ⁇ 10 ′′ 7 A / cm 2 was passed between the electrodes, and the time until the disconnection was measured.
  • FIG. 4 is an overall explanatory diagram of the wiring pattern for electromigration test
  • FIG. 5 is an enlarged explanatory diagram of a main part thereof. Stress migration test>
  • the wafer on which the wiring pattern is formed is brought into close contact with the heating plate (1) shown in Fig. 8 in which the central part is convexly curved by 0.2 mm from the peripheral part, so that the wafer (4) is bent and pulled to the wiring. After applying the stress, it was heated at 400 for 5 minutes. Next, in the wiring pattern E shown in FIG. The number of voids generated in the indicated area was measured.
  • the void (B) is formed in a wedge shape from the side of the wiring as shown in FIG.
  • FIG. 8 is an explanatory view of a heating plate for a stress migration test.
  • (1) is a heating substrate
  • (2) is a holding plate
  • (3) is a heater
  • (4) is a heater.
  • 1 shows a wafer.
  • 6 and 7 are explanatory diagrams of the wiring pattern for the stress migration test.
  • a predetermined amount of metal element shown in Table 1 was mixed and dissolved in purified high-purity aluminum having a purity of 99.99% or more, and then manufactured.
  • the obtained ingot was subjected to heat treatment at 525 for 12 hours, rolling at a rolling reduction of 70%, and heat treatment at 425 for 45 minutes to be processed into a material having uniformly fine crystals.
  • the resulting material was machined into a disk-shaped sputtering target with a diameter of 250 mm and a thickness of 15 mm.
  • each Supattari Ngutage' preparative attached to magnetic Tron sputtering apparatus (ULVAC Ltd. MLX 3 0 0 0), about 0. 2 ⁇ ⁇ of S i 0 2 thin film silicon of the formed diameter 6 inches wafer
  • heat treatment was performed at 450 for 15 minutes by lamp heating.
  • the operating conditions of the magnetron sputtering device are as follows, and the wafer-heating temperature is the condition adopted for performing the acceleration test.
  • FIG. 1 is a graph showing the measurement results of electrical resistance
  • Fig. 2 is a graph showing the results of an electoral port migration test
  • Fig. 3 is a graph showing the results of a stress migration test. It is a graph.
  • (1) to (4) and (11) to (12) correspond to the sample numbers in Table 1.
  • Table 1 shows the results of the electric resistance measurement and the electromigration test and the stress migration test when the wafer heating temperature was 200.
  • Sample 9 0.10 0.05 2.88 97.8 8
  • Sample 10 0.10 0.05 2.96 90.6 12
  • Sample 11 1.00 3.08 10.0 40
  • Ratio Sample 12 0.50 1.00 3.23 31.7 22
  • Comparative sample 13 0.20 3.05 33.4 30
  • Example sample 14 0.20 3.10 20.0 32
  • Sample 15 2.00 3.31 30.3
  • the aluminum alloy sputtering target of the present invention has a low specific pile, a long time to disconnection, a small number of voids, and is excellent as a wiring material.
  • the wiring layer manufactured using the aluminum alloy sputtering target of the present invention has strong electromigration and stress migration, and has high reliability. It is suitable as.

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Organic Chemistry (AREA)
  • Materials Engineering (AREA)
  • Mechanical Engineering (AREA)
  • Metallurgy (AREA)
  • Manufacturing & Machinery (AREA)
  • Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
  • Physical Vapour Deposition (AREA)
  • Electrodes Of Semiconductors (AREA)

Description

明 細 発明の名称
アルミニゥム合金配線層およびその製法、 ならびにアルミユウ ム合金スパッ タ リ ングタ一ゲッ ト 技術分野
本発明は、 大規模集積回路に用いるこ とのできるアルミ ニウム 合金配線層およびその製法、 ならびにアルミニウム合金配線層を 製造するために用いられるアルミニゥム合金スパッ夕 リ ングタ一 ゲッ トに関する。 背景技術
マイクロプロセッサ一を初めとする半導体口ジッ ク素子、 D R A Mに代表される半導体メモリ 一素子は、 コ ンピュータ一等の中 央演算処理部、 および内部メモリ 一や外部メ モリ 一として必要不 可欠のものである。 このような大規模集積回路の製造工程におい ては、 1 チップ内の数百万個から数千万個の半導体 トランジスタ を結線する高信頼性配線技術開発が極めて重要である。
現在は、 アルミニウム (A 1 ) に微量のシリ コン ( S i ) 、 あ るいはアルミニウムに微量のシリ コンと銅 ( C u ) を添加したァ ルミニゥム合金材料からなる、 0 . 8〜 0 . 7 u m幅の配線層を 用いた 1 6 メガビッ ト D R A Mが本格的な量産時期を迎えよう と している。
これらの配線層は、 シリ コンウェハー上に、 スパッタ リ ング法 により厚さ 1 m程度の薄膜を形成し、 これをリ ソグラフィ 一に より微細な配線パターンに形成する方法により製造されている。 そして、 これらの配線層の製造には、 S i 含有量が 1重量%程度 の A 1 — S i合金ターゲッ ト、 あるいは S i含有量が 1重量%程 度、 C u含有量が 0. 5重量%程度の A 1 — S i _ C u合金ター ゲッ トが使用されている。
近年、 更に 6 4メガビッ ト D R AM以降の次世代大規模集積回 路の開発が進み、 半導体集積回路の高密度化、 高性能化のために 配線層幅が益々狭く なるにつれ (例えば、 0. 6〜 0. 3 um) より信頼性の高い配線技術が求められている。
しかしながら、 現在用いられている A 1 — S i合金配線層ある いは A 1 — S i — C u合金配線層は、 添加物のシリ コン等が製造 工程で析出し、 回路上に残ってしまったり、 断線する齄度が高い ため信頼性が悪い。
なお、 アルミニウム配線の断線破壊の原因は、 エレク トロマイ グレーショ ンとス ト レスマイグレーショ ンと呼ばれる現象による ものとされており、 エレク ト口マイグレーショ ンとは、 配線中の 電流により、 配線中の金属イオンが電界に従って移動し、 その結 果、 結晶粒界にボイ ドが発生して断線に至る現象であり、 ス ト レ スマイグレーショ ンとは、 アルミニウム配線は、 その上に積層さ れた S i Nなどの絶縁膜との熱膨張差に応じて引張応力を受ける が、 この応力により結晶粒界にボイ ドが発生して断線に至る現象 でめ 0 発明の開示
本発明者らは、 上記実情に鑑み、 断線破壊が少なく、 しかも電 気抵抗の低い配線層の提供を目的として鋭意検討を重ねた結果、 次の知見を得た。
すなわち、 スカンジウム (S c ) は A 1 と微細な金属間化合物 (S c A 13 ) を形成し、 A 1中に分散して配線の断線防止渤果 を発揮する。 しかも、 S c A l 3 は、 C uの場合に形成される金 属間化合物 ( C u A 1 2 ) とは異なり、 薄膜形成後の不可避の熱 処理 ( 4 0 0〜 4 5 0 ) において粗大化しない。
なお、 上記の熱処理は、 アモルフ ァス薄膜の金属薄膜化、 密着 性の向上などの目的でおこなわれるァニーリ ング処理を指す。 本発明は、 上記の知見に基づいて完成されたものであり、 本発 明の第 1 の要旨は、 0 . 0 1 〜 1 . 0重量%のスカ ンジウムを舍 有.し、 残部が純度 9 9 . 9 9 %以上のアルミニウムから成ること を特徴とするアルミニゥム合金配線層に存する。
本発明の第 2の要旨は、 0 . 0 1 〜 1 . 0重量%のスカンジゥ ムと 0 . 0 1 ~ 3 . 0重量%のシリ コン、 チタン、 銅、 ホウ素、 ハフニウム及び希土類元素 (但し、 スカ ンジウムを除く ) からな る群から選ばれた少なく とも一種の元素とを含有し、 残部が純度 9 9 . 9 9 %以上のアルミニウムから成ることを特徴とするアル ミニゥム合金配線層に存する。
本発明の第 3の要旨は、 0 . 0 1 ~ 1 . 0重量%のスカンジゥ ムを舍有し、 残部が純度 9 9 . 9 9 %以上のアルミニウムから成 ることを特徵とするアルミニウム合金スパッタ リ ングタ一ゲッ ト に存する。
本発明の第 4の要旨は、 0 . 0 1 〜 1 . 0重量%のスカンジゥ ムと 0 . 0 1 〜 3 . 0重量%のシリ コ ン、 チタ ン、 銅、 ホウ素、 ハフニウム及び希土類元素 (但し、 スカンジウムを除く ) からな る群から選ばれた少なく とも一種の元素とを含有し、 残部が純度 9 9 . 9 9 %£1上のアルミニウムから成ることを特徴とするアル ミニゥム合金スパッタ リ ングターゲッ トに存する。
本発明の第 5の要旨は、 0 . 0 1 〜 1 . 0重量%のスカンジゥ ムを舍有し、 残部が純度 9 9 . 9 9 %以上のアルミニウムから成 るアルミ ニウム合金ターゲッ ト、 または 0 . 0 1 〜 1 . 0重量% のスカンジウムと 0. 0 1 〜 3. 0重量%のシリ コ ン、 チタ ン、 鋦、 ホウ素、 ハフニウム及び希土類元素 (但し、 スカンジウムを 除く ) からなる群から選ばれた少なく とも一種の元素を含有し、 残部が純度 9 9. 9 9 %以上のアルミニウムから成るアルミニゥ ム合金ターゲッ トを用いてスパッタ リ ング法により形成すること を特徴とするアルミニゥム合金配線層の製法に存する。 下、 本発明を詳細に説明する。
本発明のアルミニウム合金スパッタ リ ング夕一ゲッ トは、 純度 9 9. 9 9 %以上の高純度アルミ ニウムがベース金属として使用 される。 このような髙純度アルミニウムは、 例えば、 電解精製、 分別結晶、 分留、 晶析等の方法により得ることができる。
本発明においては、 高純度アルミニウムに、 0. 0 1 〜 1 . 0 重量%のスカンジウム、 または 0. 0 1 〜 1 . 0重量%のスカン ジゥムと 0. 0 1 〜 3. 0重量%のシリ コン、 チタ ン、 銅、 ホウ 素、 ハフニウム及び希土類元素 (但し、 スカンジウムを除く ) か らなる群から選ばれた少なく とも一種の元素とを舍有させる。 希土類元素としては、 イ ッ ト リ ウム、 ラ ンタ ン、 セリ ウム、 プ ラセオジム、 ネオジム、 プロメチウム、 サマリ ウム、 ユウ口ピウ ム、 ガドリニウム、 テルビウム等が挙げられる。 スカンジウムの 含有量およびこれと併用される上記の特定元素の含有量が前記の 範囲外では、 いずれも、 本発明の目的は達成されない。 スカンジ ゥムの含有量の特に好ま しい範囲は、 0. 0 5〜 0. 6重量%で ある。
本発明においては、 上記のアルミニウム合金は、 高純度アルミ 二ゥムに所定量のスカンジウム、 またはスカンジウムと上記の特 定元素とを配合溶解したのち铸造し、 不可避不純物含有量が 1 0 p p m以下の鎊塊となし、 これに、 熱処理、 圧延処理、 再熱処理 を順次施し、 均一微細な結晶を有する素材に加工するこ とによ り 得られる。
上記の各処理の条件は、 特に制限はないが、 通常、 熱処理は、 5 0 0〜 5 5 0 で 1 0〜 1 5時間、 圧延処理は、 圧延率 5 0〜 9 0 %、 再熱処理は、 4 0 0〜 4 5 0 でで 3 0〜 6 0分の各条件 が採用される。
本発明においては、 上記のようにして得られたアルミニウム合 金素材を使用するスパッタ装置に応じた形状 (例えば、 円形、 長 方形、 これらの中央部をく り抜いた ドーナツ形など) に切り出し てスパッタ リ ング用ターゲッ トとする。
上記のようにして得られた、 0. 0 1 〜 1 . 0重量%、 好ま し く は 0. 0 5〜 0. 6重量%のスカ ンジウムを舍有し、 残部が純 度 9 9. 9 9 %以上のアルミニウムから成るアルミニウム合金ス パッタ リ ング用ターゲッ ト、 あるいは 0. 0 1 〜 1 . 0重量%、 好ま しく は 0. 0 5〜 0. 6重量%のスカ ンジウムと 0. 0 1 〜 3. 0重量%のシリ コ ン、 チタ ン、 銅、 ホウ素、 ハフニウム及び 希土類元素 (但し、 スカンジウムを除く ) からなる群から選ばれ た少なく とも一種の元素とを舍有し、 残部が純度 9 9. 9 9 %Ρ 上のアルミニウムから成るアルミニウム合金スパッ夕 リ ング用タ
—ゲッ トを用いて、 スパッタ リ ング法により形成することによつ て本発明のアルミ ニウム合金配線層を製造することができる。 ス パッ夕 リ ング法としては、 公知のスパッタ装置、 スパッタ条件を 採用することができる。 図面の簡単な説明
図 1 は、 本発明の実施例および比較例で得られた薄膜の比抵抗 の測定結果を示すグラフであり、 縦軸は比抵抗 ( u Q m) 、 横軸 はウェハー温度 (で) を表す。 図中、 ( 1 ) ~ ( 4 ) は本発明の 実施例 (試料 1〜4 ) 、 ( 11 ) 〜 (12 ) は比較例 (試料 11〜12 ) を表す (以下の図 2および図 3 においても同じ) 。
図 2 は、 本発明の実施例および比較例で得られた薄膜のエレク トロマイグレーショ ン試験の結果を示すグラフであり、 縦軸は断 線時間 (時間) 、 横軸はウェハー温度 ( ) を表す
図 3 は、 本発明の実施例および比較例で得られた薄膜のス ト レ スマイグレーショ ン試験の各結果を示すグラフであり、 縦軸はボ イ ド数 (個) 、 横軸はウェハー温度 (で) を表す。
図 4 は、 エレク ト口マイグレーショ ン試験用配線パタ一ンの全 体説明図である 。
図 5 は、 図 4 に示したエレク トロマイグレーショ ン試験用配線 パターンの要部の拡大説明図である。
図 6 は、 ス ト レスマイダレ一ショ ン試験用配線パターンの説明 図である。
図 7 は、 ス ト レスマイグレーショ ン試験用配線パタ一ンの説明 図である。
図 8 は、 ス ト レスマイグレーショ ン試験用加熱板の説明図であ る o
図 7および図 8中の各符号の意義は次の通りである。
( B ) . クサビ状のボイ ド
( 1 ) 加熱基板
( 2 ) : 押え板
( 3 ) : ヒーター
( 4 ) : ウェハー 発明を実施するための最良の形態
以下、 本発明を実施例により、 更に詳細に説明するが、 本発明 は、 その要旨を越えない限り、 以下の実施例に限定されるもので はない。
なお、 以下の例において、 電気抵抗の測定、 エレク トロマイグ レ一ショ ン試験およびス ト レスマイグレーショ ン試験は、 次の方 法によった。
<電気抵抗の測定〉
電気抵抗計により シー ト抵抗を測定し、 次いで、 薄膜の一部を エッチングにより溶脱した後、 段差計により薄膜の厚さを測定し た。 次式により比抵抗を求め、 これを電気抵抗とした。
比抵抗-シー ト抵抗 X薄膜の厚さ くエレク ト ロマイグレーショ ン試験 >
配線パ夕一ンを形成したウェハーを加熱板上に密着させて 2 00 でに加熱した後、 図 4及び図 5 に示す配線バタ一ンの①および② 間に電極を取り付け、 ③及び④間に電気抵抗計を接続し、 上記電 極間に電流密度 2 X 1 0 " 7 A / cm 2 の直流電流を流しながら断線 を検出し、 断線するまでの時間を測定した。
なお、 図 4 は、 エレク トロマイグレーショ ン試験用配線パター ンの全体説明図、 図 5 は、 その要部の拡大説明図である。 くス ト レスマイグレーショ ン試験 >
配線パターンを形成したウェハーを中心部が周辺部より 0 . 2 m m凸に湾曲した図 8 に示す加熱板 ( 1 ) 上に密着させることに より、 ウェハ一 ( 4 ) を湾曲させて配線に引張応力を加えた後、 4 0 0 で 5分加熱した。 次いで、 図 6 に示す配線パターン Eで 示される部分に発生したボイ ドの数を計測した。 ボイ ド (B ) は 図 7に示すように、 配線側面よりクサビ状に発生し、 その長さが
1 /i m以上のものを計測した。
なお、 図 8 は、 ス ト レスマイグレーショ ン試験用加熱板の説明 図であり、 図中、 ( 1 ) は加熱基板、 ( 2 ) は押え板、 ( 3 ) は ヒーター、 ( 4 ) はウェハ一を示す。 また、 図 6及び図 7 は、 ス ト レスマイグレーショ ン試験用配線パターンの説明図であり、 図
7.中、 ( B ) はクサビ状のポイ ドを示す。 実施例および比較例
精製した純度 9 9. 9 9 9 %以上の高純度アルミニウムに、 表 1 に示す所定量の金属元素を配合溶解したのち錄造した。
得られた铸塊に、 5 2 5 で 1 2時間の熱処理、 圧延率 7 0 % の圧延、 4 2 5 でで 4 5分の熱処理を順次施し、 均一微細な結晶 を有する素材に加工した。
得られた素材に機械加工を施して、 直径 2 5 0 mm、 厚さ 1 5 mmの円盤状のスパッタリ ングタ一ゲッ トに仕上げた。
次いで、 各スパッタリ ングターゲッ トをマグネ トロンスパッタ 装置 (日本真空技術製 M L X 3 0 0 0 ) に装着し、 約 0. 2 μ ιη の S i 02 薄膜が形成された直径 6 イ ンチのシリ コンウェハーの 表面に 1 u mの薄膜を形成した後、 ランプ加熱により 4 5 0 で 1 5分の熱処理を施した。 なお、 マグネ トロンスパッタ装置の操 作条件は以下の通りであり、 ウェハ—加熱温度は、 加速試験を行 うために採用された条件である。
到達真空度 6 X 1 0 8 トール
A r圧力 4 X 1 0 - 3 トール
スパッタ電力 5 K w
ウェハ—加熱温度 1 5 0 、 2 0 0 、 2 5 0 で 得られた各薄膜について電気抵抗の測定、 エレク トロマイグレ ーショ ン試験およびス ト レスマイグレーショ ン試験を行った。 電気抵抗の測定結果、 エレク トロマイグレーショ ン試験および ス ト レスマイグレーショ ン試験の結果をそれぞれ図 1 〜図 3 に示 す。 なお、 図 1 は、 電気抵抗の測定結果を示すグラフ、 図 2 は、 エレク ト口マイグレー シ ョ ン試験の結果を示すグラフ、 図 3 は、 ス ト レスマイグレーショ ン試験の結果を示すグラフである。 これ らの図中、 ( 1 ) 〜 ( 4 ) および (1 1 ) 〜 (12 ) は、 表 1 の試料 番号に対応するものである。
また、 ウェハー加熱温度が 2 0 0 の場合の電気抵抗の測定結 果、 エレク ト ロマイ グレーシ ョ ン試験およびス ト レスマイ グレー ショ ン試験の結果をそれぞれ表 1 に示す。
添加元素 (重量%) 比抵抗 EM試験 ψ1 SM試験 *2
S c C u S i T i B H f Y C e ( μ Q cm) (時間) (個) 試料 1 0.05 2.78 38.0 16 試料 2 0.10 2.73 77.6 13 試料 3 0.20 2.73 107.8
試料 4 0.20 0.50 2.88 119.5
施 試料 5 0.20 1.00 2.74 110.0
料 6 0.10 0.02 2.80 89.3
例 試料 7 0.10 0.03 2.75 81.7 10 試料 8 0.10 0.02 2.82 90.0
試料 9 0.10 0.05 2.88 97.8 8 試料 10 0.10 0.05 2.96 90.6 12 試料 11 1.00 3.08 10.0 40 比 試料 12 0.50 1.00 3.23 31.7 22 較 試料 13 0.20 3.05 33.4 30 例 試料 14 0.20 3.10 20.0 32 試料 15 2.00 3.31 30.3
* 1 : エレク ト 口マイ グレーシ ョ ン試験 (断線時間)
* 2 : ス ト レスマイグレー シ ョ ン試験 (ボイ ド数)
産業上の利用可能性
本発明のアルミニウム合金スパッ タ リ ング夕一ゲッ トは、 比抵 杭が低く、 断線までの時間が長く、 ポイ ドの発生数が少なく、 配 線材料として優れている。 また、 本発明のアルミ ニウム合金スパ ッタリ ングターゲッ トを用いて製造した配線層は、 エレク トロマ ィグレーショ ンおよびス ト レスマイグレーショ ンが強く 、 信頼性 が髙いため、 次世代大規模集積回路配線層として好適である。

Claims

求 の 範 0 . 0 1 〜 1 . 0重量%のスカンジウムを含有し、 残部が純 度 9 9 . 9 9 %£1上のアルミニウムから成ることを特徵とする アルミニゥム合齊金配線層。
0 . 0 1 〜 1 . 0重量%のスカンジウムと 0 . 0 1 〜 3 . 0 重量%のシリ コン、 チタン、 銅、 ホウ素、 ハフニウム及び希土 類元素 (但し、 スカンジウムを除く ) からなる群から選ばれた 少なく とも一種の元素とを含有し、 残部が純度 9 9 . 9 9 %Ρ 上のアルミニウムから成ることを特徴とするアルミニゥム合金 配線層。
スカンジウムの含有量が、 0 . 0 5〜 0 . 6重量%である請 求の範囲第 1項ないし第 2項記載のアルミニゥム合金配線層。
0 . 0 1 〜 1 . 0重量%のスカンジウムを含有し、 残部が純 度 9 9 . 9 9 %以上のアルミニウムから成るアルミニウム合金 ターゲッ トを用いて、 スパッタ リ ング法により形成することを 特徵とするアルミニゥム合金配線層の製法。
0 . 0 1 〜 1 . 0重量%のスカンジウムと 0 . 0 1 〜 3 . 0 重量%のシリ コン、 チタ ン、 銅、 ホウ素、 ハフニウム及び希土 類元素 (但し、 スカ ンジウムを除く ) からなる群から選ばれた 少なく とも一種の元素とを含有し、 残部が純度 9 9 . 9 9 % 上のアルミニウムから成るアルミニウム合金ターゲッ トを用い て、 スパッタリ ング法により形成することを特徴とするアルミ ニゥム合金配線層の製法。
アルミニウム合金ターゲッ 卜のスカ ンジウムの舍有量が、 0 . 0 5〜 0 . 6重量%である請求の範囲第 4項ないし第 5項 記載のアルミニゥム合金配線層の製法。
0. 0 1 〜 1 . 0重量%のスカ ンジウムを含有し、 残部が純 度 9 9. 9 9 %以上のアルミニウムから成ることを特徴とする アルミニウム合金スパッタ リ ングターゲッ ト。
0. 0 1〜 1 . 0重量%のスカ ンジウムと 0. 0 1 〜 3. 0 重量%のシ リ コ ン、 チタ ン、 銅、 ホウ素、 ハフニウム及び希土 類元素 (但し、 スカ ンジウムを除く ) からなる群から選ばれた 少なく とも一種の元素とを舍有し、 残部が純度 9 9. 9 9 %以 上のアルミニウムから成ることを特徴とするアルミニウム合金 スパッタ リ ングターゲッ ト。
スカ ンジウムの含有量が、 0. 0 5 ~ 0. 6重量%である請 求の範囲第 7項ないし第 8項記載のアル ミ ニウム合金スパッタ リ ングタ一ゲッ ト。
PCT/JP1992/000034 1991-01-17 1992-01-17 Aluminum alloy wiring layer, manufacturing thereof, and aluminum alloy sputtering target WO1992013360A1 (en)

Priority Applications (5)

Application Number Priority Date Filing Date Title
KR1019920702137A KR100228414B1 (ko) 1991-01-17 1992-01-17 알루미늄 합금 배선층과 그의 제법, 및 알루미늄 합금 스퍼터링 타겟
DE69219952T DE69219952T2 (de) 1991-01-17 1992-01-17 Verdrahtungslage aus einer aluminiumlegierung, ihre herstellung, und aluminiumlegierungssputtertarget
JP04503599A JP3096699B2 (ja) 1991-01-17 1992-01-17 アルミニウム合金配線層およびその製法、ならびにアルミニウム合金スパッタリングターゲット
EP92903316A EP0521163B1 (en) 1991-01-17 1992-01-17 Aluminum alloy wiring layer, manufacturing thereof, and aluminum alloy sputtering target
US08/277,073 US5541007A (en) 1991-01-17 1994-07-19 Aluminum alloy wiring layer and aluminum alloy sputtering target

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP1710991 1991-01-17
JP3/17109 1991-01-17

Publications (1)

Publication Number Publication Date
WO1992013360A1 true WO1992013360A1 (en) 1992-08-06

Family

ID=11934867

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP1992/000034 WO1992013360A1 (en) 1991-01-17 1992-01-17 Aluminum alloy wiring layer, manufacturing thereof, and aluminum alloy sputtering target

Country Status (6)

Country Link
US (1) US5541007A (ja)
EP (1) EP0521163B1 (ja)
JP (1) JP3096699B2 (ja)
KR (1) KR100228414B1 (ja)
DE (1) DE69219952T2 (ja)
WO (1) WO1992013360A1 (ja)

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0745555A (ja) * 1993-07-27 1995-02-14 Kobe Steel Ltd 半導体用電極及びその製造方法並びに半導体用電極膜形成用スパッタリングターゲット
US5711858A (en) * 1994-04-12 1998-01-27 International Business Machines Corporation Process for depositing a conductive thin film upon an integrated circuit substrate
US5830786A (en) * 1993-02-22 1998-11-03 Semiconductor Energy Laboratory Co., Ltd. Process for fabricating electronic circuits with anodically oxidized scandium doped aluminum wiring
US8992748B2 (en) 2006-03-06 2015-03-31 Tosoh Smd, Inc. Sputtering target
JP2021127499A (ja) * 2020-02-14 2021-09-02 アルバックテクノ株式会社 合金溶射膜及び成膜装置

Families Citing this family (23)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5500301A (en) * 1991-03-07 1996-03-19 Kabushiki Kaisha Kobe Seiko Sho A1 alloy films and melting A1 alloy sputtering targets for depositing A1 alloy films
KR0123185B1 (ko) * 1991-09-30 1997-11-26 다니이 아끼오 알루미늄배선 및 그 형성방법
FR2717827B1 (fr) * 1994-03-28 1996-04-26 Jean Pierre Collin Alliage d'aluminium à hautes teneurs en Scandium et procédé de fabrication de cet alliage.
JPH10125619A (ja) * 1996-10-09 1998-05-15 Internatl Business Mach Corp <Ibm> 配線層および配線層の形成方法
JPH10270446A (ja) * 1997-03-24 1998-10-09 Internatl Business Mach Corp <Ibm> 多層配線層および金属配線層の形成方法
US6348113B1 (en) 1998-11-25 2002-02-19 Cabot Corporation High purity tantalum, products containing the same, and methods of making the same
US20010047838A1 (en) * 2000-03-28 2001-12-06 Segal Vladimir M. Methods of forming aluminum-comprising physical vapor deposition targets; sputtered films; and target constructions
JP4783525B2 (ja) * 2001-08-31 2011-09-28 株式会社アルバック 薄膜アルミニウム合金及び薄膜アルミニウム合金形成用スパッタリングターゲット
US20040256218A1 (en) * 2002-05-31 2004-12-23 Glass Howard L. Thin films and methods of forming thin films utilizing ECAE-targets
JP2007523993A (ja) * 2003-06-20 2007-08-23 キャボット コーポレイション スパッタターゲットをバッキングプレートに結合させるための方法及び設計
TW200623242A (en) * 2004-10-05 2006-07-01 Tosoh Smd Inc Sputtering target for forming electrode film for semiconductor devices and method of its fabrication
JP4117001B2 (ja) * 2005-02-17 2008-07-09 株式会社神戸製鋼所 薄膜トランジスタ基板、表示デバイス、および表示デバイス用のスパッタリングターゲット
TWI296286B (en) * 2005-12-20 2008-05-01 Chung Shan Inst Of Science Method of manufacturing al and al alloy sputtering target
WO2007102988A2 (en) * 2006-03-06 2007-09-13 Tosoh Smd, Inc. Electronic device, method of manufacture of same and sputtering target
US8097100B2 (en) * 2006-04-03 2012-01-17 Praxair Technology, Inc. Ternary aluminum alloy films and targets for manufacturing flat panel displays
US7749361B2 (en) * 2006-06-02 2010-07-06 Applied Materials, Inc. Multi-component doping of copper seed layer
JP2011021275A (ja) * 2009-06-15 2011-02-03 Kobe Steel Ltd Al合金反射膜、反射膜積層体、及び、自動車用灯具、照明具、ならびに、Al合金スパッタリングターゲット
BR112014011160B1 (pt) * 2011-11-11 2018-11-21 Novelis Inc. liga de alumínio, estrutura unida, produto de folha de alumínio compósito e método de fazer uma estrutura unida
EP2662891B1 (en) * 2012-05-07 2020-04-29 Heraeus Deutschland GmbH & Co. KG Method for making an aluminium coated copper bond wire
EP2736047B1 (en) * 2012-11-22 2017-11-08 Heraeus Deutschland GmbH & Co. KG Aluminium alloy wire for bonding applications
CN104805406B (zh) * 2015-04-17 2017-06-06 无锡舒玛天科新能源技术有限公司 铝钪旋转靶材及其制备方法
CN110846543B (zh) * 2018-08-21 2022-05-31 国网辽宁省电力有限公司沈阳供电公司 一种耐热合金单丝及其制备方法
CN113584333B (zh) * 2021-07-14 2022-05-13 先导薄膜材料有限公司 一种提高铝钪合金靶材均匀性的方法

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH01289140A (ja) * 1988-05-16 1989-11-21 Nippon Telegr & Teleph Corp <Ntt> 配線層及びその製法

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3619181A (en) * 1968-10-29 1971-11-09 Aluminum Co Of America Aluminum scandium alloy
US4080223A (en) * 1975-06-23 1978-03-21 Southwire Company Aluminum-nickel-iron alloy electrical conductor
US4017890A (en) * 1975-10-24 1977-04-12 International Business Machines Corporation Intermetallic compound layer in thin films for improved electromigration resistance
US4874440A (en) * 1986-03-20 1989-10-17 Aluminum Company Of America Superplastic aluminum products and alloys
EP0249256B1 (en) * 1986-04-14 1992-01-22 Koninklijke Philips Electronics N.V. A semiconductor device with an aluminium interconnect layer containing a small percentage of vanadium
US5133931A (en) * 1990-08-28 1992-07-28 Reynolds Metals Company Lithium aluminum alloy system

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH01289140A (ja) * 1988-05-16 1989-11-21 Nippon Telegr & Teleph Corp <Ntt> 配線層及びその製法

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
See also references of EP0521163A4 *

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5830786A (en) * 1993-02-22 1998-11-03 Semiconductor Energy Laboratory Co., Ltd. Process for fabricating electronic circuits with anodically oxidized scandium doped aluminum wiring
JPH0745555A (ja) * 1993-07-27 1995-02-14 Kobe Steel Ltd 半導体用電極及びその製造方法並びに半導体用電極膜形成用スパッタリングターゲット
USRE44239E1 (en) 1993-07-27 2013-05-28 Kobelco Research Institute, Inc. Electrode and its fabrication method for semiconductor devices, and sputtering target for forming electrode film for semiconductor devices
US5711858A (en) * 1994-04-12 1998-01-27 International Business Machines Corporation Process for depositing a conductive thin film upon an integrated circuit substrate
US8992748B2 (en) 2006-03-06 2015-03-31 Tosoh Smd, Inc. Sputtering target
JP2021127499A (ja) * 2020-02-14 2021-09-02 アルバックテクノ株式会社 合金溶射膜及び成膜装置

Also Published As

Publication number Publication date
JP3096699B2 (ja) 2000-10-10
US5541007A (en) 1996-07-30
EP0521163A4 (en) 1993-04-14
EP0521163A1 (en) 1993-01-07
DE69219952D1 (de) 1997-07-03
KR100228414B1 (ko) 1999-11-01
EP0521163B1 (en) 1997-05-28
KR920704348A (ko) 1992-12-19
DE69219952T2 (de) 1997-10-16

Similar Documents

Publication Publication Date Title
WO1992013360A1 (en) Aluminum alloy wiring layer, manufacturing thereof, and aluminum alloy sputtering target
US5959358A (en) Oxidation resistant high conductivity copper layers for microelectronic applications and process of making same
JP3403918B2 (ja) 高純度銅スパッタリングタ−ゲットおよび薄膜
JP3382031B2 (ja) 半導体装置の製造方法
JPH08274046A (ja) シリコンウエハー上に白金薄膜を形成する方法、その方法により製造されたシリコン基板及びその基板を利用した半導体素子の製造方法
US3844924A (en) Sputtering apparatus for forming ohmic contacts for semiconductor devices
JP2006077295A (ja) Cu合金配線材料及びCu合金スパッタリングターゲット
JP2534434B2 (ja) 耐酸化性化合物およびその製造方法
JPS61136220A (ja) 微結晶シリコン膜の形成方法
JP2004193553A (ja) 半導体装置配線シード層形成用銅合金スパッタリングターゲットおよびこのターゲットを用いて形成したシード層
CN114783980A (zh) Cu互连集成电路用多层合金扩散阻挡层及其制备方法
JP2008051840A (ja) 熱欠陥発生がなくかつ密着性に優れた液晶表示装置用配線および電極並びにそれらを形成するためのスパッタリングターゲット
JP3273827B2 (ja) 半導体装置およびその製造方法
JP4840173B2 (ja) 熱欠陥発生がなくかつ密着性に優れた液晶表示装置用積層配線および積層電極並びにそれらの形成方法
JP5008146B2 (ja) 密着性に優れた銅合金複合膜
JP2509441B2 (ja) スパッタリング・タ―ゲット及び粒度が大きい金属膜の被着方法
JP2009185323A (ja) 熱欠陥発生がなくかつ密着力に優れた液晶表示装置用配線および電極
JPS62235454A (ja) 半導体配線材料用N含有Al合金
JPH11286773A (ja) スパッタ法及び配線形成法並びにスパッタリングターゲットとその製法
JP2002322528A (ja) 電極配線材料およびその製造方法
JP3020521B2 (ja) 薄膜素子及びその形成方法
JP2009169268A (ja) 密着性に優れた液晶表示装置用配線および電極
JP2003517514A (ja) アルミニウム含有膜のスパッタ蒸着において水素及び酸素ガスを利用する方法及びそれによって得られるアルミニウム含有膜
JPH06275617A (ja) 耐酸化性銅薄膜とその製法、並びにそれを用いた半導体装置
JPH04315427A (ja) 半導体装置の製造方法

Legal Events

Date Code Title Description
AK Designated states

Kind code of ref document: A1

Designated state(s): JP KR US

AL Designated countries for regional patents

Kind code of ref document: A1

Designated state(s): AT BE CH DE DK ES FR GB GR IT LU MC NL SE

WWE Wipo information: entry into national phase

Ref document number: 1992903316

Country of ref document: EP

WWP Wipo information: published in national office

Ref document number: 1992903316

Country of ref document: EP

WWG Wipo information: grant in national office

Ref document number: 1992903316

Country of ref document: EP