TWM592597U - 面板組件、晶圓封裝體以及晶片封裝體 - Google Patents

面板組件、晶圓封裝體以及晶片封裝體 Download PDF

Info

Publication number
TWM592597U
TWM592597U TW108212801U TW108212801U TWM592597U TW M592597 U TWM592597 U TW M592597U TW 108212801 U TW108212801 U TW 108212801U TW 108212801 U TW108212801 U TW 108212801U TW M592597 U TWM592597 U TW M592597U
Authority
TW
Taiwan
Prior art keywords
wafer
panel assembly
conductive layer
layer
conductive
Prior art date
Application number
TW108212801U
Other languages
English (en)
Inventor
輝星 周
Original Assignee
新加坡商Pep創新私人有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 新加坡商Pep創新私人有限公司 filed Critical 新加坡商Pep創新私人有限公司
Publication of TWM592597U publication Critical patent/TWM592597U/zh

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/67Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
    • H01L21/683Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping
    • H01L21/6835Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/02Bonding areas ; Manufacturing methods related thereto
    • H01L24/03Manufacturing methods
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02002Preparing wafers
    • H01L21/02005Preparing bulk and homogeneous wafers
    • H01L21/02008Multistep processes
    • H01L21/0201Specific process step
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/50Assembly of semiconductor devices using processes or apparatus not provided for in a single one of the subgroups H01L21/06 - H01L21/326, e.g. sealing of a cap to a base of a container
    • H01L21/56Encapsulations, e.g. encapsulation layers, coatings
    • H01L21/561Batch processing
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/50Assembly of semiconductor devices using processes or apparatus not provided for in a single one of the subgroups H01L21/06 - H01L21/326, e.g. sealing of a cap to a base of a container
    • H01L21/56Encapsulations, e.g. encapsulation layers, coatings
    • H01L21/563Encapsulation of active face of flip-chip device, e.g. underfilling or underencapsulation of flip-chip, encapsulation preform on chip or mounting substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • H01L21/78Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/28Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
    • H01L23/31Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
    • H01L23/3107Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed
    • H01L23/3114Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed the device being a chip scale package, e.g. CSP
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/28Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
    • H01L23/31Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
    • H01L23/3107Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed
    • H01L23/3121Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed a substrate forming part of the encapsulation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/482Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of lead-in layers inseparably applied to the semiconductor body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/522Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
    • H01L23/528Geometry or layout of the interconnection structure
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/93Batch processes
    • H01L24/94Batch processes at wafer-level, i.e. with connecting carried out on a wafer comprising a plurality of undiced individual devices
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/93Batch processes
    • H01L24/95Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips
    • H01L24/96Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips the devices being encapsulated in a common layer, e.g. neo-wafer or pseudo-wafer, said common layer being separable into individual assemblies after connecting
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/50Assembly of semiconductor devices using processes or apparatus not provided for in a single one of the subgroups H01L21/06 - H01L21/326, e.g. sealing of a cap to a base of a container
    • H01L21/56Encapsulations, e.g. encapsulation layers, coatings
    • H01L21/568Temporary substrate used as encapsulation process aid
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2221/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof covered by H01L21/00
    • H01L2221/67Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere
    • H01L2221/683Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping
    • H01L2221/68304Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support
    • H01L2221/68345Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support used as a support during the manufacture of self supporting substrates
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2221/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof covered by H01L21/00
    • H01L2221/67Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere
    • H01L2221/683Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping
    • H01L2221/68304Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support
    • H01L2221/68359Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support used as a support during manufacture of interconnect decals or build up layers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/023Redistribution layers [RDL] for bonding areas
    • H01L2224/0231Manufacturing methods of the redistribution layers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/023Redistribution layers [RDL] for bonding areas
    • H01L2224/0233Structure of the redistribution layers
    • H01L2224/02331Multilayer structure
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/023Redistribution layers [RDL] for bonding areas
    • H01L2224/0237Disposition of the redistribution layers
    • H01L2224/02381Side view
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/04105Bonding areas formed on an encapsulation of the semiconductor or solid-state body, e.g. bonding areas on chip-scale packages
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L2224/12105Bump connectors formed on an encapsulation of the semiconductor or solid-state body, e.g. bumps on chip-scale packages
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/18High density interconnect [HDI] connectors; Manufacturing methods related thereto
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/93Batch processes
    • H01L2224/95Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips
    • H01L2224/96Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips the devices being encapsulated in a common layer, e.g. neo-wafer or pseudo-wafer, said common layer being separable into individual assemblies after connecting
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/18High density interconnect [HDI] connectors; Manufacturing methods related thereto
    • H01L24/19Manufacturing methods of high density interconnect preforms

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Computer Hardware Design (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Manufacturing & Machinery (AREA)
  • Geometry (AREA)
  • Structures Or Materials For Encapsulating Or Coating Semiconductor Devices Or Solid State Devices (AREA)
  • Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
  • Electroplating Methods And Accessories (AREA)
  • Container Filling Or Packaging Operations (AREA)

Abstract

本公開的實施例提供一種面板組件、晶圓封裝體以及晶片封裝體。該半導體器件封裝方法包括:提供至少一個晶圓,該晶圓包括彼此相對的第一面和第二面以及連接該第一面和該第二面的側面,該第一面為活性面;以及在該至少一個晶圓的側面形成圍繞該晶圓的連接部,以使該晶圓與該連接部形成一面板組件,該連接部包括與該晶圓的第一面位於同一側的第三面和與該晶圓的第二面位於同一側的第四面,該第三面與該第一面形成該面板組件的待處理面。根據本公開實施例的封裝方法可以提高晶圓的封裝效率以及利用率。

Description

面板組件、晶圓封裝體以及晶片封裝體
本公開的實施例涉及一種面板組件、晶圓封裝體以及半導體晶片封裝體。
近年來,隨著電子設備小型輕量化以及資訊處理量需求增大,小型量輕、運行速度快的晶片成為市場主流需求。晶片級封裝CSP(Chip Scale Package)由於體積小,厚度薄,晶片產生的熱可以通過很短的通道傳導到外界、晶片長時間運行的可靠性高、線路阻抗小以及晶片運行速度快等優勢,成為最先進的積體電路封裝形式。因此,CSP封裝晶片在電子設備中迅速獲得應用。
晶圓級晶片尺寸封裝(wafer level CSP)是在單個晶圓(wafer)的活性面通過例如旋轉塗布光膠、光刻、顯影、濺射、電鍍以及剝膜等工藝形成導電層。在導電層上形成介電層,並將形成導電層和介電層後的晶圓分割成單粒晶片完成封裝。
根據本公開的至少一個實施例提供一種面板組件,包括:至少一個晶圓,所述晶圓包括彼此相對的第一面和第二面以及連接所述第一面和所述第二面的側面,所述第一面為活性面;以及連接部,位於所述晶圓的側面且連接到所述晶圓,所述連接部包括與所述晶圓的第一面位於同一側的第三面和與所述晶圓的第二面位於同一側的第四面,所述第三面與所述第一面形成所述面板組件的待處理面。
在一些示例中,所述面板組件包括彼此分隔設置的多個晶圓。
在一些示例中,所述面板組件還包括:導電層,位於所述待處理面上且至少覆蓋所述晶圓的第一面。
在一些示例中,所述導電層包括位於所述晶圓的第一面上的有效導電層以及位於所述連接部的第三面上的虛設導電層。
在一些示例中,所述虛設導電層至少形成在圍繞所述晶圓的環狀區域內,且所述環狀區域的寬度大於5mm。
在一些示例中,所述第一面和所述第三面大致位於同一平面。
在一些示例中,所述面板組件還包括導電件,從所述連接部的第三面露出,位於所述面板組件的周邊區域且與所述晶圓間隔。
在一些示例中,所述連接部包括位於所述晶圓的側面的第一部分和位於所述晶圓的第二面的第二部分,所述第一部分和所述第二部分一體連接。
在一些示例中,所述連接部包括塑封層。
在一些示例中,所述連接部包括具有貫通的開口的型腔模,所述晶圓位於所述開口內,且所述開口的側壁與所述晶圓的側面之間的縫隙設置有固定材料以使所述晶圓與所述型腔模連接在一起。
在一些示例中,所述型腔模的厚度與所述晶圓的厚度大致相同。
在一些示例中,所述型腔模的材料包括導電材料。
在一些示例中,所述連接部的位於所述晶圓的第二面的第二部分具有預定的材料和厚度以減緩或消除所述面板組件的翹曲。
根據本公開的至少一個實施例提供一種晶圓封裝體,包括:晶圓,包括彼此相對的第一面和第二面以及連接所述第一面和所述第二面的側面,所述第一面為活性面;塑封層,位於所述晶圓的側面和第二面的至少之一。
在一些示例中,所述晶圓封裝體還包括:導電層,至少位於所述晶圓的第一面上,所述晶圓包括位於所述第一面上的焊墊,所述導電層與所述焊墊電連接。
在一些示例中,所述塑封層包括位於所述晶圓的側面的第一部分,所述導電層包括位於所述晶圓的第一面上的有效導電層和位於所述塑封層的第一部分上的虛設導電層。
在一些示例中,所述塑封層包括位於所述晶圓的第二面的第二部分,所述塑封層的第二部分具有預定的材料和厚度以減緩或消除所述晶圓封裝體的翹曲。
根據本公開的至少一個實施例提供一種半導體晶片封裝體,包括:晶粒,包括彼此相對的第一面和第二面以及連接所述第一面和所述第二面的側面,所述第一面為活性面;塑封層,位於所述晶粒的第二面上。
在一些示例中,所述半導體晶片封裝體還包括:導電層,位於所述晶粒的第一面上,所述晶粒包括位於所述第一面上的焊墊,所述導電層與所述焊墊電連接。
在一些示例中,所述導電層包括與所述焊墊電連接的導電跡線和位於所述導電跡線遠離所述晶粒一側的導電柱。
在一些示例中,所述半導體晶片封裝體還包括:介電層,位於所述導電層遠離所述晶粒的一側,以覆蓋所述導電層的至少部分。
在一些示例中,所述塑封層具有預定的材料和厚度以減緩或消除所述半導體晶片封裝體的翹曲。
根據本公開的面板組件、晶圓封裝體和半導體晶片封裝體,可以通過形成面板組件來避免封裝工藝中夾持晶圓的一部分,從而避免在晶圓上形成無效區域;另外,可以在面板組件的晶圓週邊形成虛設導電層,從而避免導電層邊緣性質不勻導致晶圓無效區域的形成;由於可以在面板組件上集成多個晶圓,因此,可以同時對多個晶圓進行處理,大大提高了封裝效率。
為使本新型實施例的目的、技術方案和優點更加清楚,下面將結合本新型實施例的附圖,對本新型實施例的技術方案進行清楚、完整地描述。顯然,所描述的實施例是本新型的一部分實施例,而不是全部的實施例。基於所描述的本新型的實施例,本領域普通技術人員在無需進步性勞動的前提下所獲得的所有其他實施例,都屬於本新型保護的範圍。
除非另外定義,本公開使用的技術術語或者科學術語應當為本公開所屬領域內具有一般技能的人士所理解的通常意義。本公開中使用的“第一”、“第二”以及類似的詞語並不表示任何順序、數量或者重要性,而只是用來區分不同的組成部分。“包括”或者“包含”等類似的詞語意指出現該詞前面的元件或者物件涵蓋出現在該詞後面列舉的元件或者物件及其等同,而不排除其他元件或者物件。
在相關技術中的晶圓級晶片尺寸封裝工藝中,由於採用單個晶圓進行各工藝步驟,使得晶片的封裝生產效率低下,封裝成本高昂。另一方面,晶圓級晶片尺寸封裝(wafer level CSP)的導電層形成過程中,需要用導電層形成裝置的導電夾具夾住晶圓的週邊,然後將晶圓浸入導電層形成裝置的處理槽的處理液中形成導電層。然而這種工藝需要在晶圓的週邊留出導電夾具夾持的區域,該區域包括電連接接觸點對應的電連接區域以及密封件所對應的密封區域。因此,晶圓週邊至少3mm的區域是無效區域,即晶圓的週邊區域的不能用於封裝生產晶片。由於晶圓價格高昂,這種無效區域的存在大大提升了封裝的價格。再一方面,由於導電層形成過程中的電流密度在晶圓表面的分佈不均勻,使得晶圓週邊區域形成的導電層較厚,內圍區域形成的導電層較薄,使同一批封裝產品的參數不穩定。晶圓級晶片尺寸封裝以上三方面的缺陷限制了晶圓級CSP的應用。
本公開的實施例提供一種半導體器件的封裝方法。在該封裝方法中,在至少一個晶圓的周邊形成連接部,以形成一面板組件。面板組件的連接部與晶圓的活性面位於同一側的表面與晶圓的活性面形成為待處理面。在面板組件的待處理面上進行封裝處理,從而能夠使得夾持區域落在晶圓周邊的連接部件上,避免晶圓的週邊區域形成無效區域。此外,還可以將形成導電層的區域擴大至晶圓周邊的連接部上的部分區域,從而使得形成在晶圓上的導電層的性質均一。另外,在面板組件包括多個晶圓的情況下,可以同時對多個晶圓進行封裝處理,從而大大提高封裝效率。本公開的進一步的技術效果將結合後面的實施例進行詳細描述。
圖1A為根據本公開實施例的半導體器件封裝方法中所使用的一種半導體晶圓的截面結構示意圖;圖1B為該半導體晶圓的平面結構示意圖。半導體晶圓為在半導體襯底基板上經過半導體工藝形成電路結構之後形成的半導體器件結構,其也被稱為半導體晶圓(wafer)。本公開對半導體晶圓的類型以及尺寸等均沒有特別限制。例如,如圖1A所示,半導體晶圓100具有彼此相對的活性面101和背面102。另外,晶圓100還包括連接活性面101和背面102的側面103。晶圓100可以包括多個用於形成晶粒的區域。例如,圖1A中示意性地用虛線框標示出一個用於形成晶粒的區域001。例如,將晶圓按照電路功能單元或其他方式進行分割之後可以形成多個晶粒。每一個用於形成晶粒的區域001的活性面共同組成了晶圓100的活性面101。每一個用於形成晶粒的區域的活性面可以通過摻雜、沉積、刻蝕等一系列半導體工藝形成一系列主動部件和被動部件。主動部件例如包括二極體、三極管等,被動部件例如包括電壓器、電容器、電阻器、電感器等。將這些主動部件和被動部件利用連接線連接形成功能電路,從而實現晶片的各種功能。活性面101還包括用於將功能電路引出的焊墊104以及用於保護該焊墊104的絕緣保護層105。例如,絕緣保護層105可以由諸如氧化矽、氮化矽以及氮氧化矽等無機絕緣材料形成,但根據本公開的實施例對此沒有特別限制。例如,絕緣保護層105對應於焊墊104的位置具有通孔1051以露出對應的焊墊104,從而能夠使得焊墊104可以與外部元件電連接。
在根據本公開一實施例的半導體器件封裝方法中,如圖2A所示,在半導體晶圓100的側面103形成圍繞晶圓100的連接部200,以使得晶圓100與連接部200形成一面板組件300。例如,連接部200包括與晶圓100的活性面101位於同一側的前表面201和與晶圓100的背面102位於同一側的後表面202。如圖2A所示,在通過連接部200將晶圓100連接成為一面板組件300之後,可以在連接部200的前表面201與晶圓100的活性面101共同組成的待處理面上進行處理工藝(例如,封裝工藝)以在待處理面上形成功能層。例如,功能層可以包括在下面實施例中所描述的形成於面板組件的待處理面上的全部或部分導電層和介電層。在進行處理工藝的過程中,可以夾持連接部的至少一部分,從而避免了直接對晶圓100進行夾持而形成無效區域。此外,在待處理面上所形成的各種功能層可以同時形成在晶圓上以及晶圓周邊的連接部的至少部分區域上,從而避免了各種功能層例如厚度等各種性質不符合要求的邊緣部分落在晶圓上而造成封裝後晶圓具有無效區域。
如圖2A所示,在一些示例中,連接部200的前表面201與晶圓100的活性面101大致位於同一個平面,即,連接部200的前表面201與晶圓100的活性面101大致齊平。在這種情況下,可以有利於在面板組件的待處理面上形成各種功能層。
在一些示例中,如圖2A所示,連接部200僅僅形成在半導體晶圓100的側面103處,也就是僅僅形成在了半導體晶圓100的四周。然而,根據本公開的實施例並不限制於此,連接部200還可以進一步形成在半導體晶圓100的背面102,這在後面的實施例中將進行詳細闡述。
圖2B為圖2A的截面結構對應的平面結構示意圖,具體而言,圖2A對應於在圖2B的AA’線處剖取的截面結構。如圖2B所示,所形成的面板組件300包括四個半導體晶圓100。然而,根據本公開的實施例對半導體晶圓的個數並沒有特別限制。面板組件300也可以僅包括一個半導體晶圓100。在這種情況下,也可以實現上述夾持區域落在連接部而非直接夾持晶圓以及將功能層形成在晶圓周邊的連接部上的至少部分區域。另外,面板組件100也可以包括兩個以上的半導體晶圓,例如,可以包括兩個、四個、八個等。在面板組件包括兩個以上的半導體晶圓的情況下,可以同時對兩個以上的半導體晶圓進行處理(例如,進行封裝工藝),從而可以大大提高半導體晶圓的封裝效率。
如圖2B所示,面板組件中的多個晶圓100可以彼此分隔,從而能夠在每個晶圓的週邊均留有空間形成各種功能層。根據本公開的實施例對晶圓之間的間隔尺寸沒有特別限定,可以根據實際情況進行調整。
圖2B所示的面板組件的平面形狀基本上為長方形。然而,根據本公開的實施例並不限制於此。面板組件的平面形狀可以根據所集成的半導體晶圓的數量、排列方式、用於進行鍍覆工藝的設備等因素任意調整。
根據本公開實施例的半導體封裝器件封裝方法,在形成面板組件之後,還可以包括在面板組件的待處理面上形成導電層以至少覆蓋晶圓的活性面。例如,導電層可以通過晶圓上的絕緣保護層中的通孔與晶圓上的焊墊電連接。例如,導電層可以包括導電跡線和導電柱。在形成導電層之後,還可以在導電層上形成介電層,介電層可以用於保護導電層並對不同導電跡線和導電柱起到絕緣作用。導電層和介電層的形成將在後面更詳細地描述。另外,由導電層和介電層所形成的組合結構可以重複地堆疊形成在晶圓上,根據本公開的實施例對此沒有特別限制。
根據本公開的一些實施例,如圖3A和3B所示,在形成連接部之前,在晶圓100的活性面101上形成一介電層106,該介電層106可以用於保護晶圓的活性面101。另外,如圖3B所示,對於具有介電層106的晶圓100’,在封裝工藝中還可以包括在介電層106中形成通孔1061以露出晶圓的活性面上的焊墊104,從而能夠在封裝工藝中將導電層與焊墊電連接。在晶圓100’的介電層106中形成通孔1061的步驟例如可以在將晶圓連接為面板組件之前或之後進行,本公開的實施例對此沒有特別限制。例如,在晶圓100的活性面101上形成介電層106從而形成晶圓100’後,晶圓100’可以與上述晶圓100經過相同的封裝工藝步驟,這裡不再贅述。例如,圖3C示出了晶圓100’通過形成連接部後形成的面板組件的一種結構示意圖。在這種結構中,例如,連接部200的前表面201可以與介電層106的表面大致位於同一平面,即,連接部200的前表面201可以與介電層106的表面大致齊平。
在根據本公開的另外一些實施例中,可以在將晶圓100連接形成面板組件300之後再形成介電層。也就是說,在形成為如圖2A所示的面板組件300之後,在面板組件300的待處理面上形成介電層106以形成面板組件300’。如圖4A所示,介電層106形成在面板組件300’的整個待處理面上。然而,根據本公開的實施例不限於此,介電層106可以僅覆蓋晶圓100的活性面101。在介電層106形成在面板組件300’的整個待處理面上的情況下,還可以去除位於連接部的對應於用於電鍍工藝的電接觸點的部分,以能夠在電鍍工藝中進行電源的接入,這在後面更加詳細的實施例中進行闡述。另外,在一些示例中,介電層106可以僅形成在面板組件的中部用於設置晶圓100的區域(例如,也可以包括相鄰晶圓之間的區域),而不覆蓋面板組件的周邊區域,從而能夠露出位於面板組件的周邊區域的電接觸點。
例如,無論是上述圖3A還是圖3B對應的實施例還是圖4A和圖4B對應的實施例,介電層106的形成均可以採用以下材料和工藝。需要說明的是,這裡的介電層材料和工藝僅僅是示例性的,根據本公開實施例中的介電層106也可以採用其他任意合適的材料或工藝。例如,介電層106可以採用有機絕緣材料形成。在一些示例中,介電層106可以採用聚醯亞胺、環氧樹脂、ABF(Ajinomoto Buildup Film)以及聚苯並噁唑(Polybenzoxazole,PBO)中的任意一種或幾種。在一些示例中,先在晶圓的活性面上或者面板組件的待處理面上形成ABF,然後通過雷射打孔工藝在ABF中形成通孔以露出晶圓上的焊墊。在一些其他的示例中,先在晶圓的活性面上或者面板組件的待處理面上形成聚醯亞胺或者聚苯並噁唑薄膜,然後在聚醯亞胺或者聚苯並噁唑薄膜中通過光刻圖案化工藝或者雷射打孔工藝形成通孔,以露出晶圓上的焊墊。此外,在一些示例中,在形成介電層106之前,還可以在晶圓的活性面上或者面板組件的待處理面上形成粘接促進劑,以有利於介電層106與晶圓表面之間的粘接。例如,介電層106的材料可以通過層壓 (Lamination)、塗覆(Coating)、印刷(Printing)等方式形成在半導體晶圓上。
根據本公開的一些實施例的半導體器件封裝方法,形成連接部的步驟還可以包括形成導電件。例如,導電件與晶圓彼此間隔,且從連接部的前表面露出。例如,所形成的導電件位於面板組件的周邊區域。
圖5A和5B為根據本公開一些實施例的半導體器件封裝方法中在連接部中形成導電件以及在面板組件的待處理面上形成導電層的示意圖,圖5B為圖5A中沿BB’線的截面圖(另外,圖5B還額外示出了用於電鍍工藝的電鍍接觸電極800)。圖5A和圖5B所示的連接部除了包括形成在晶圓側面的部分外,還包括形成在晶圓背面的部分。然而,圖5A和圖5B的連接部的結構是示例性的,根據圖5A和圖5B的實施例中描述的形成導電件以及形成導電層的工藝同樣適用於圖2A、圖3C和圖4B等對應的實施例的面板組件。
如圖5A和圖5B所示,形成連接部的步驟包括形成導電件204。例如,導電件204與晶圓100彼此間隔。例如,導電件204可以形成於放置晶圓的區域的週邊區域,也就是面板組件的周邊區域。如圖5A所示,在一些示例中,分別在面板組件的上部和下部的周邊區域形成了一個導電件204。然而,根據本公開的實施例不限於此,導電件204也可以形成在面板組件的左側周邊區域或者面板組件的右側周邊區域。或者,形成在不同側邊處的導電件也可以彼此連接,例如,導電件可以形成為矩形框形狀,圍繞在放置晶圓的區域的週邊。如圖5B所示,導電件204從連接部的前表面201露出。該導電件204可以用於後續導電層形成的電鍍工藝中的電接觸點,因此,可以從面板組件的前表面露出以方便電連接。而對於圖4B所示的面板組件結構,則可以去除形成在面板組件的前表面的部分介電層106,從而露出導電件204;或者,介電層106僅形成在面板組件中部用於設置晶圓的區域,從而露出導電件204。在圖5B所示的示例中,導電件204與連接部的其他部分齊平。例如,在面板的待處理面側,在進行電鍍工藝處理時,導電件204以及位於導電件204內側的連接部以及晶圓位於同一平面,從而有利於通過電鍍工藝形成導電層。另外,雖然在圖中沒有示出,例如,在導電件的外側的周邊區域中,面板組件的連接部可以設置有用於與鍍覆工藝的設備等機械卡合的凹凸結構。
例如,根據本公開實施例的半導體器件封裝方法,導電層可以通過電鍍工藝來形成。下面結合圖5B描述根據本公開一些示例的形成導電層的步驟。如圖5B所示,在面板組件的待處理面上形成一種子層603。例如,種子層603為通過濺射工藝形成的金屬層。例如,種子層603可以形成在整個待處理面上且與導電件204形成電連接。從而,可以在導電層的形成過程中以導電件204為電接觸點輸入電流以進行電鍍工藝。例如,種子層603可以通過濺射或無電極電鍍形成在面板組件的待處理面上。例如,種子層可以為銅層,且非常薄,例如在100 nm以下的範圍內。在形成種子層603之後,可以通過電鍍工藝形成導電層600。由於種子層603厚度小,與電鍍接觸電極的接觸力可能導致接觸位置處的種子層磨損,從而導致面板組件和電鍍接觸電極的導電接觸不良並影響導電層的圖案品質。然而,導電件204的存在使種子層與電鍍接觸電極接觸的部分即使在磨損的狀況下依然由於導電件204的導電能力使面板組件和電鍍接觸電極接觸良好。同時,導電件增強了面板組件的導電性能,對電流具有很好的傳導作用,導電件輸入的電流在整個面板組件的待處理面均勻流動。
如圖5B所示,將電鍍設備的電鍍接觸電極800與面板組件上的導電件204電連接。如上該,在形成導電層600之前,可以先在面板組件的待處理面上形成種子層603,從而電鍍接觸電極800和導電件204可以在種子層603上施加電壓,進而在待處理面上通過電鍍工藝形成導電層。在一些示例中,可以通過在種子層上不需要形成導電層的部分預先沉積絕緣掩膜層(圖中未示出),從而能夠形成具有預定圖案的導電層。如圖5A和5B所示,導電層600形成的區域可以大於晶圓100所在的區域,也就是說,除了在晶圓的活性面上形成導電層之外,在晶圓周邊的一環形區域700(位於連接部上)內也形成了導電層。在晶圓的活性面上的導電層與晶圓中的電路電連接,從而形成有效導電層;而形成在環形區域700內的導電層則為虛設導電層,其並不用於形成最終的封裝晶片。環形區域700內的虛設導電層可以將導電層600的邊緣推向晶圓所在區域之外,從而避免了導電層600邊緣厚度不均等問題帶來的不利影響,使得可以在晶圓的整個活性面上形成均勻的導電層,提高了晶圓的有效利用率。
雖然圖5B所示的導電層600顯示為連續的導電層結構,但這僅僅是出於圖示的方便。例如,導電層600可以為圖案化的導電層,例如,可以包括導電跡線和導電柱,這在後面的實施例中將詳細描述。例如,位於環形區域700內的虛設導電層與形成在晶圓的活性面上的導電層可以具有一致的圖案或者二者可以彼此相連。在利用電鍍工藝形成導電層600的工藝中,在所形成的導電層的邊緣處往往由於電流的集中而導致導電層邊緣的厚度不均勻或者與導電層的中部部分的厚度不同。因此,位於導電層的邊緣部分的厚度不易有效控制。然而,在導電層的中部區域中,由於電流密度均勻,所形成的導電層厚度均勻且容易控制。因此,通過在晶圓的週邊區域形成虛設導電層,可以將不均勻的部分形成在晶圓的活性面所在的區域之外,使得形成於晶圓的活性面上的導電層的厚度均一,避免了封裝工藝中形成晶圓的無效區域。對於上述形成虛設導電層的環形區域,為了能夠更好地防止不均勻導電層形成在晶圓的活性面之內,該環形區域的寬度可以大於5mm。例如,這裡的寬度是指環形區域沿晶圓的徑向方向的尺寸。
雖然上述實施例中以電鍍工藝形成導電層為例進行了描述,但根據本公開的實施例不限於此,也可以通過其他合適工藝形成導電層600。並且,雖然上述實施例中以電鍍工藝引起導電層邊緣厚度不均的情況為例進行了說明,然而,根據本公開的實施例不限於此。對於其他方法形成的導電層邊緣缺陷問題,也可以通過上述實施例中形成虛設導電層的方式來加以緩解或避免。
在5A和5B所示的結構中,以導電層形成在晶圓的活性面以及圍繞晶圓的一環形區域700中為例進行了描述。然而,根據本公開的實施例不限於此,可以在面板組件的整個待處理面或者大部分待處理面上形成導電層。
下面,將結合本公開的一些實施例對本公開的技術方案以及相應的技術效果進行進一步的說明。從以上描述可以知道,可以將晶圓100形成面板組件300,也可以將活性面上形成有介電層106的晶圓100’形成面板組件,或者在面板組件300的待處理面上形成介電層,然後再進行導電層的形成工藝。為了圖示的簡便,在下面的實施例中,不再具體示出介電層106,在晶圓100上形成介電層106或者在面板組件的待處理面上形成介電層106的步驟均可以應用於下面所描述的實施例中。
圖6A為根據本公開一些實施例的半導體封裝方法的部分步驟工藝(形成連接部)對應的截面圖;圖6B為根據本公開實施例的半導體封裝方法的部分步驟工藝(形成連接部)對應的平面結構示意圖。圖6A為在圖6B的CC’線處剖取的截面圖。雖然圖6A的截面圖中晶圓100的活性面101朝向下方的載板400,然而,為了更加清楚地圖示,圖6B的平面圖中示出了位於晶圓100的活性面處的各種結構。
在本公開的一些示例中,如圖6A所示,將晶圓100放置於一載板400上,且晶圓100的活性面101面對載板400。例如,在提供多個晶圓100的情況下,多個晶圓100可以彼此分隔,如圖6A和6B所示。
在一些示例中,如圖6A和6B所示,在將晶圓100放置在載板400之前,可以先在載板400上設置定位部件203用於標示放置晶圓100的位置。
在一些示例中,如圖6A和6B所示,可以在載板上形成導電件204。如上,導電件204可以用於形成電鍍工藝的電接觸點。
在將晶圓100放置在載板400上之後,在載板上晶圓100的四周形成塑封層205。例如,塑封層205可以形成在晶圓的背面以及晶圓的四周。例如,塑封層205可以覆蓋至少部分載板並將晶圓100的背面和側面完全覆蓋,從而形成了面板組件。
例如,塑封層205可採用漿料印刷、注塑成型、熱壓成型、壓縮模塑、傳遞模塑、液體密封劑模塑、真空層壓、或其他合適的成型方式。
例如,塑封層205可採用有機複合材料、樹脂複合材料、高分子複合材料、聚合物複合材料, 例如具有填充物的環氧樹脂、ABF (Ajinomoto buildup film)、或具有合適填充物的其他聚合物。
如圖6A所示,塑封層205包括形成在晶圓的側面的第一部分002和位於晶圓的背面的第二部分003(如圖6A用虛線所區格的各個部分)。第一部分002和第二部分003一體連接。在這種情況下,可以通過調整塑封層的厚度來調整形成於晶圓背面的塑封層部分的厚度。或者,在形成塑封層之後,也可以通過研磨塑封層來調整位於晶圓背面的塑封層部分的厚度。或者,也可以將塑封層研磨至晶圓的背面,也就是使得塑封層僅僅存在於晶圓的側面處。然而,在晶圓的背面保留適當厚度的塑封層有利於晶圓的穩定並防止晶圓翹曲。並且,在將進行過封裝工藝的晶圓分割成晶片之後,也可以在晶片封裝體的背面保留部分塑封層,該塑封層可以保護晶片封裝體中的晶片並防止晶片翹曲。對於晶圓背面的塑封層部分的厚度,可以通過電腦類比,將塑封層的材料性質和/或厚度設計為和晶圓的活性面上的介電層和導電層等的材料和/或厚度相匹配,從而防止翹曲。也就是說,連接部的位於晶圓的背面的第二部分可以具有預定的材料和厚度以減緩或消除該面板組件的翹曲。
例如,在形成定位部件203和導電件204的情況下,塑封層205在放置定位部件203和晶圓100以及形成導電件204之後,塑封層205在覆蓋晶圓100的同時,也將定位部件203和導電件204包封起來,如圖6A和6B所示。
在一些示例中,如圖6A所示,在將半導體晶圓100放置在載板上之前,可以在載板上形成粘接層401。粘接層401可通過層壓、印刷、噴塗、塗敷等方式形成在載板的放置晶圓的一側。為了便於在之後的過程中將載板400和塑封完成的面板組件分離,粘接層401例如可以採用易分離的材料。在一些示例中,採用熱分離材料作為粘接層401,該熱分離材料在加熱條件下能夠失去粘性。在另一些示例中,粘接層401採用雙層結構:熱分離材料結構層和晶圓附著層,其中熱分離材料結構層粘貼在載板400上,晶圓附著層用於粘附晶圓100,在面板組件和載板400分離時,使用加熱的方式使熱分離材料結構層失去粘性,將載板400除去,再通過機械力剝離的方式從面板組件的表面去除粘接層401。同時,晶圓附著層可以通過化學清洗的方式去除,去除粘接層401後,可以通過化學清洗方式去除殘留在晶片表面的殘餘物。
如圖7所示,在設置有半導體晶圓的載板上形成塑封層205之後,將載板剝離,從而露出了半導體晶圓100的活性面。這樣,可以在面板組件的待處理面板上進行處理工藝。另外,如圖7所示,在將面板組件從載板400上剝離之後,為了便於後續處理並增強面板組件的強度,可以將面板組件放置在另一載板500上。面板組件的待處理面(與晶圓100的活性面101同側的表面)背離載板500。類似地,可以在載板500和面板組件之間設置粘接層501。例如,載板500和粘接層501的各種材料或參數可以參照載板400和粘接層401進行設置,這裡不再贅述。
在形成面板組件後,可以在面板組件的待處理面形成導電層等。在一些示例中,封裝工藝包括形成種子層、導電跡線、導電柱、介電層和焊料的步驟。下面就這些封裝工藝步驟進行示例性的描述。
圖8A為在面板組件的待處理面上形成一種子層603後的局部截面放大示意圖;圖8B為在面板組件的待處理面上形成導電層600之後的截面結構示意圖。為了圖示的方便,圖8B中並未示出種子層603。
例如,形成導電層600的工藝可以包括形成導電跡線601和導電柱602的工藝。例如,導電跡線601和導電柱602的圖案化方法可以通過光刻工藝與刻蝕工藝來完成,或者通過先形成光致抗蝕劑圖案化掩膜,然後再通過電鍍工藝在未被圖案化掩膜覆蓋的位置形成導電層,從而形成導電跡線和導電柱。例如,在面板組件的待處理面上形成第一圖案化掩膜層,該第一圖案化掩膜層露出要形成導電跡線的區域(例如,晶圓的第一面的至少部分區域以及該環形區域中的至少部分區域),進行電鍍工藝以在該晶圓的第一面上和該環形區域內形成導電跡線601。然後,在導電跡線601上形成第二圖案化掩膜層,該第二圖案化掩膜層露出要形成導電柱的區域(例如,晶圓的第一面的至少部分區域以及該環形區域中的至少部分區域),進行電鍍工藝以在導電跡線601上形成與導電跡線601連接的導電柱602。本公開的實施例對導電層的具體形成方式沒有特別限定,可以採用相關技術中任意合適的方法來形成導電跡線601和導電柱602,這裡不再贅述。在形成導電跡線601和導電柱602之後,可以通過刻蝕去除多餘的種子層603,從而避免了相鄰導電跡線之間的短路。
在根據本公開的一些示例中,在形成導電層600之後,還可以在導電層600上方形成介電保護層。如圖9A所示,在形成導電層600的面板組件上,在導電層上形成介電層604。該介電層604可以用於保護所形成的導電層600。例如,介電層604可以完全覆蓋導電層600以及連接部的至少部分區域。
在根據本公開的一些示例中,如圖9B所示,在形成介電層604之後,將介電層604減薄,從而露出導電柱,以用於與其他部件連接。
圖9A和9B示出了在面板組件形成導電層600之後在待處理面上形成介電層604的步驟,但本公開的實施例不限於此。例如,圖9C和圖9D示出了另外一種形成介電層604的實施例。在圖9C和圖9D所示的示例中,在面板組件的晶圓的活性面上形成導電層之後,將晶圓100從面板組件分隔出來,形成獨立的晶圓結構。然後,晶圓100的形成有導電層600的活性面上形成介電層604。然後再將晶圓100上的介電層604減薄,從而露出形成的導電柱602,以能夠與其他部件電連接。
上述各種實施例中對介電層604減薄的步驟例如可以通過機械研磨來完成。然而,將導電柱露出的方法不限於此,例如,也可以通過在介電層604中形成通孔從而露出導電柱。
雖然圖中未示出,上述導電層600也可以不包括導電柱602。在這種情況下,在形成介電層604之後,可以在介電層604中形成通孔以露出導電跡線601需要電連接的部分,並在通孔中形成凸塊底層金屬以用於與其他元件例如焊料進行電連接。
在本公開的一些示例中,例如,在圖9B所示的在面板組件形成露出導電層的介電層604之後,將晶圓分離以形成獨立的晶圓結構。
例如,導電跡線601和導電柱602的材料可以採用金、銀、銅、錫、鋁等材料或其它合適的導電材料。
如圖10所示,在形成有介電層604的晶圓上,形成焊料605,以與介電層604露出的導電柱602電連接。或者,在其他實施例中,焊料605通過介電層的通孔中的凸塊底層金屬與導電跡線電連接,本公開的實施例對此沒有特別限定。
以上實施例對在面板組件上形成導電層,以及在形成導電層之後的晶圓上形成焊料的過程進行了描述。雖然這些形成導電層及焊料的實施例中以晶圓100為例進行了描述,但根據圖3A和3B的晶圓100’和根據圖3C、4A和圖4B的面板組件同樣適用於這些實施例。只要在形成導電層600之前在介電層106中形成了通孔1061,則導電層600就可以通過通孔1061與晶圓上的焊墊電連接。
此外,需要注意的時候,雖然在圖8B至圖10的實施例中示出導電層600僅形成在活性面101上,但其導電層也有可以採用圖5A和5B對應的實施例中也形成在晶圓週邊的連接部上的方案,這裡不再贅述。
上述實施例以塑封層205包封晶圓形成面板組件為例進行了描述。然而,根據本公開的實施例不限於此,只要晶圓的側面部分形成連接部,則可以同時對包括多個晶圓的面板組件同時進行處理,大大提高效率,且由於連接部的存在而避免處理過程中直接夾持晶圓本身。另外,還可以通過上述形成虛設導電層避免厚度不均勻導電層形成在晶圓的活性面上。下面對根據本公開一些實施例的形成面板組件的其他方法進行描述。
圖11A和圖11B為根據本公開另一實施例形成面板組件的截面結構示意圖。如圖11A所示,將晶圓100放置在載板400上,且晶圓100的背面102面向載板400。然後,將具有貫通的開口的腔模205’放置於載板400上,以使該晶圓100位於該開口內。例如,開口的形狀與晶圓的形狀可以大致相同,且開口的直徑大於晶圓的直徑。如圖11B所示,在腔模205’的開口側壁與晶圓100的側面之間的縫隙形成固定材料206以使晶圓與腔模連接在一起,從而形成面板組件。該固定材料可以為具有粘接作用的材料,本公開的實施例對此沒有特別限制。例如,在該實施例中,面板組件中的晶圓的活性面101遠離載板400,因此,形成的面板組件後進行形成導電層的步驟時可以一直保持在載板400上,從而增加面板組件的強度,但本公開的實施例不限於此,也可以將面板組件與載板分離。
從圖11A和圖11B可以看到,也可以在放置晶圓100之前在載板400上設置定位部件203;也可以在載板與晶圓之間設置粘結層401。定位部件203與粘接層401的設置方式與材質可以與上述實施例中的相同,在此不再贅述。
圖12A-12C為根據本公開另一實施例形成面板組件的截面結構示意圖。如圖12A所示,將晶圓100放置在載板400上,且晶圓100的活性面101面向載板400。然後,將具有貫通的開口的腔模205’放置於載板400上,以使該晶圓100位於該開口內。如圖12B所示,在腔模的開口側壁與晶圓100的側面之間的縫隙形成固定材料以使晶圓與腔模連接在一起,從而形成面板組件。如圖12C所示,將圖12B所示的結構中的面板組件從載板400上剝離,為了增強面板組件的強度,可以將面板組件放置於另一載板500上,且面板組件的晶圓的活性面背離載板500設置,從而能夠將活性面露出以進行後續的處理工藝。
從圖12A-12C可以看到,在該實施例中,也可以在放置晶圓100之前在載板400上設置定位部件203;也可以在載板400與晶圓之間設置粘結層401,也可以在載板500與面板組件之間設置粘接層501。定位部件203、粘接層401和粘接層501的設置方式與材質可以與上述實施例中的相同,在此不再贅述。
例如,上述腔模205’的材料例如可以為導電材料。在這種情況下,可以省去形成上述圖5A和5B或圖6A和6B對應的實施例中形成導電件的步驟。在一個示例中,腔模的材料可以由FR4材料來形成。FR4材料例如是一種樹脂纖維板,表面具有銅層,因此,其可以導電。
例如,利用具有開口的腔模201’形成連接部的方案與上述通過塑封層包封晶圓的方案不同,其沒有設置在晶圓背面的部分。因此,腔模201’的厚度可以與晶圓的厚度大致相同,以在面板組件上形成較為平整的待處理面。
需要說明的是,圖11A-12C的實施例所示的形成的面板組件在後續的處理工藝中可以採用上述圖8A-圖10對應的實施例所描述的各種步驟和工藝。例如,形成種子層603、導電跡線601、導電柱602、介電層604以及焊料605的步驟等均可以採用上述實施例所描述的工藝、材料和各種參數。因此,為了簡潔,重複的內容在此不再贅述。
同樣,需要說明的是,雖然圖11A-12C的實施例中以晶圓100為例進行了描述,但根據圖3A和3B的晶圓100’和根據圖3C、4A和圖4B的面板組件同樣適用於這些實施例。
在形成焊料之後,根據本公開的實施例的半導體封裝工藝還可以包括將晶圓分割成獨立的晶片封裝體。例如,如圖15A和15B所示,將晶圓分割之後可以形成獨立的晶片封裝體。圖15A和15B示出了在連接部形成在晶圓的側面和背面的情況下分割出的晶片封裝體,例如,這些結構可以對應於圖6A-9B的面板組件製作過程。在這種情況下,晶片封裝體的背面還可以保留連接部形成於晶圓的背面的部分,這部分形成了晶片封裝體的背面保護層207。對於圖15A和15B圖示的其他結構使用了與上述製作面板組件相同的附圖標記,各種結構的描述可以參照上述關於面板組件的實施例。這部分對於加強晶片的結構形成具有有利作用。圖15C和圖15D對應於圖11A-12C的面板組件製作過程。另外,在圖15B和15D所示的晶片封裝體中,在導電層600和晶粒004(晶圓本身切割出的部分)之間還包括介電層106,這種晶片封裝體對應於圖3A-4B在形成導電層之前形成介電層的面板組件製作過程。
以上對於根據本公開的一些實施例的半導體器件封裝方法進行了描述,然而,上述各個實施例的步驟、結構或材料等在沒有衝突的情況下可以彼此結合或替換。需要說明的是,在某個面上形成某個層並不限制於直接在這個面上形成這個層,而是也可以包括在這個面與這個層之間插入其他層。
根據本公開的實施例還提供一種面板組件和半導體晶片封裝體。例如,面板組件為根據上述實施例的半導體器件封裝方法中形成的面板組件以及封裝切割之後形成的半導體晶片封裝體,因此,上述半導體器件封裝方法的實施例中的描述均適用於面板組件和半導體封裝體。
例如,如圖2A所示,面板組件300包括至少一個晶圓100,晶圓100包括彼此相對的第一面(活性面)101和第二面(背面)102以及連接該第一面101和該第二面102的側面103,第一面101為活性面。例如,在晶圓100的活性面101形成有與晶圓100的內部電路結構連接的焊墊103。另外,該面板組件300還包括連接部200,位於晶圓100的側面103且連接到晶圓100。例如,連接部200包括與晶圓100的第一面101位於同一側的第三面(前表面)201和與晶圓100的第二面102位於同一側的第四面(後表面)202。連接部200的第三面201與晶圓100的第一面101形成面板組件300的待處理面。例如,可以在面板組件的待處理面上進行形成導電層等封裝工藝步驟。
例如,如圖2A所示,晶圓的第一面101和連接部200的第三面201可以大致位於同一平面,從而,可以方便地在晶圓100的第一面101和連接部200的第三面201共同組成的待處理面上進行後續處理工藝步驟。
例如,如圖8B所示,面板組件還可以包括導電層600,位於待處理面上且至少覆蓋晶圓的活性面。
例如,如圖6A所示,連接部200包括位於晶圓100的側面的第一部分和位於晶圓100的第二面102側的第二部分,第一部分和第二部分一體連接。例如,連接部包括塑封層。
例如,如圖11B或12C所示,連接部200包括具有貫通的開口的腔模205’,晶圓100位於開口內,且開口側壁與晶圓的側面之間的縫隙形成固定材料以使晶圓100與腔模205’連接在一起。例如,腔模的厚度與晶圓的厚度大致相同。
例如,如圖8B、11B或12C所示,面板組件還包括定位部件203。定位部件203設置在晶圓的周邊,以用於對晶圓進行定位。例如,在圖8B所示的結構中,定位部件203嵌入塑封層205中,在圖11B和圖12C所示的結構中,定位部件203位於腔模的開口側壁與晶圓的側面之間的縫隙內且嵌入固定材料206中。
例如,如圖5A和5B所示,面板組件還可以包括導電件204,導電件位於面板的待處理面的周邊區域中,並且從該連接部的第三面露出,且與晶圓分隔。
例如,如圖11B和12C所示,腔模的材料包括導電材料,因此,腔模本身就可以用作電鍍工藝中的電接觸點,省去了單獨製作導電件的步驟。例如,腔模的材料包括FR4材料。
例如,如圖3C所示,在該面板組件中,在晶圓的活性面上包括介電層106。例如,圖3C的面板組件對應於圖3A和3B先在晶圓上形成介電層106再將晶圓組合為面板組件的實施例。因此,在這種面板組件中,面板組件上的晶圓的介電層106的表面可以大致與連接部的第三面齊平。
例如,如圖4A和4B所示,面板組件的待處理面上包括介電層106。例如,該面板組件對應於圖4A和4B先在形成面板組件,再在面板組件的待處理面上形成介電層106的實施例。因此,在這種面板組件中,面板組件上的介電層可以形成在晶圓的第一面上,也可以形成連接部的第三面上。
例如,如圖13所示,面板組件還包括位於介電層106的遠離晶圓一側的導電層(例如,可以包括導電跡線601和導電柱602),以及位於導電層的遠離晶圓的一側的介電層604,介電層604覆蓋導電層的至少一部分。因此,該面板組件具有圖3A和圖3B所示的在導電層和晶圓之間的介電層106。也可以具有如圖9A和9B所示的位於導電層遠離晶圓一側的介電層604。另外,雖然圖中未示出虛設導電層,但也可以根據圖5A和5B所示的實施例增加虛設導電層。
需要說明的是,對於面板組件的描述未提及的材料、結構或技術效果等,均可以參照上述半導體器件封裝方法的實施例,這裡不再贅述。
根據本公開的實施例還提供從上述面板組件分離出來的晶圓封裝體。圖14A-14C為根據本公開實施例的幾種示例性晶圓封裝體的截面結構示意圖。如圖14A所示,在晶圓100的側面和第二面上具有塑封層208。晶圓100的結構可以參照上述實施例中的描述,這裡不再贅述。雖然圖14A示出塑封層在晶圓100的側面和第二面,然而,根據本公開的實施例不限於此,塑封層208可以設置在晶圓100的側面和第二面的至少之一上。例如,晶圓封裝體還包括至少位於晶圓的第一面上的導電層600。在一些示例中,導電層600可以包括位於晶圓的第一面上有效導電層和位於晶圓側面的塑封層部分上的虛設導電層。另外,在導電層的遠離晶圓100的一側,還可以設置有覆蓋導電層的至少一部分的介電層604。圖14B和圖14C示出根據本公開另一些實施例的晶圓封裝體的截面示意圖。圖14B與圖14A的區別在於,晶圓封裝體在導電層靠近晶圓的一側還包括介電層106,介電層106僅形成在晶圓的第一面上。例如,介電層106的表面與塑封層的前表面齊平。圖14C與圖14A的區別在於,晶圓封裝體在導電層靠近晶圓的一側還包括介電層106,介電層106形成在晶圓的第一面和塑封層的前表面上。例如,在塑封層包括位於晶圓的第二面的部分的情況下,這部分可設計為具有預定的材料和厚度以減緩或消除該晶圓封裝體的翹曲。
需要說明的是,根據本公開的實施例的晶圓封裝體例如是從前述顯示面板分離出的結構,在分離晶圓的過程中,保留了位於晶圓的側面和/或第二面的連接部的部分。因此,對於晶圓封裝體的描述未提及的材料、結構或技術效果等,均可以參照上述面板組件的實施例,這裡不再贅述。
根據本公開的實施例還提供一種半導體晶片封裝體。如圖15A所示,該半導體晶片封裝體包括晶粒004,該晶粒004包括相對的第一面101’和第二面102’以及連接第一面101’和第二面102’的側面103’,該第一面101’為活性面。例如,晶粒004的第一面101’和第二面102’分別為晶圓的第一面101和第二面102的一部分,而側面103’則為切割出來的新的側面。另外,如圖15A所示,在晶粒004的第二面102’還設置有塑封層207。如前述實施例,在晶圓的背面形成的塑封層可以保留在分割後形成的晶片封裝體上。因此,上述通過電腦類比將塑封層的材料性質和/或厚度設計為和晶圓的活性面上的介電層和導電層等的材料和/或厚度相匹配,從而也可以防止晶片封裝體的翹曲。然而,上述得到塑封層材料性質和/或厚度的方法並不限於電腦類比,與可以採用實驗和測量來優化設計。
另外,如圖15A所示,在半導體晶片封裝體中,還包括位於晶粒004的第一面101’上的導電層600(例如,包括導電跡線601和導電柱602)。例如,晶粒004包括位於第一面側的電路結構,以及從第一面露出的焊墊,導電層與晶粒的焊墊電連接。
例如,如圖15B所示,在該半導體晶片封裝體中,還可以包括位於該導電層600和晶粒004之間的介電層106。例如,介電層106中包括露出晶粒004的焊墊的通孔,導電層600通過介電層106中的通孔與焊墊連接。例如,如圖15B所示,在半導體晶片封裝體中,還可以包括位於導電層600的遠離晶粒004的一側的介電層604,該介電層604覆蓋導電層的至少一部分。
另外,圖15C和15D為對應於面板組件製作過程中未在晶圓背面形成連接部的情況下形成的半導體晶片封裝體,這裡不再贅述。
需要說明的是,對於半導體晶片封裝體的描述未提及的材料、結構或技術效果等,均可以參照上述半導體器件封裝方法、面板組件和晶圓封裝體的實施例,這裡不再贅述。
以上該僅是本新型的示範性實施方式,而非用於限制本新型的保護範圍,本新型的保護範圍由所附的申請專利範圍確定。
本申請要求於2019年3月26日遞交的新加坡臨時專利申請第10201902686R號、2019年4月8日遞交的新加坡臨時專利申請第10201903126W號、2019年6月25日遞交的新加坡臨時專利申請第10201905866P號的優先權、2019年9月2日遞交的新加坡臨時專利申請第10201908063W號的優先權和2019年5月10日遞交的中國專利申請第201910390416.1,在此全文引用上述中國專利申請公開的內容以作為本申請的一部分。
001:區域 002:第一部分 003:第二部分 004:晶粒 100、100’:半導體晶圓 101:活性面 101’:第一面 102:背面 102’:第二面 103:側面 103’:側面 104:焊墊 105:絕緣保護層 1051:通孔 106:介電層 1061:通孔 200:連接部 201:前表面 202:後表面 203:定位部件 204:導電件 205:塑封層 205’:腔模 206:固定材料 207:背面保護層 208:塑封層 300、300’:面板組件 400:載板 401:粘接層 500:載板 501:粘接層 600:導電層 601:導電跡線 602:導電柱 603:種子層 604:介電層 605:焊料 700:環形區域 800:電鍍接觸電極
為了更清楚地說明本新型實施例的技術方案,下面將對實施例的附圖作簡單地介紹,顯而易見地,下面描述中的附圖僅僅涉及本新型的一些實施例,而非對本新型的限制。 圖1A為根據本公開實施例的半導體器件封裝方法中所使用的一種半導體晶圓的截面結構示意圖; 圖1B為圖1A所示的半導體晶圓的平面結構示意圖; 圖2A為根據本公開實施例的半導體封裝方法形成的面板組件的截面結構示意圖; 圖2B為根據本公開實施例的半導體封裝方法形成的面板組件的平面結構示意圖; 圖3A為根據本公開實施例的半導體封裝方法中在晶圓上形成介電層的截面結構示意圖; 圖3B為根據本公開實施例的半導體封裝方法中在晶圓上形成介電層的另一截面結構示意圖; 圖3C為根據本公開實施例的半導體封裝方法中將形成有介電層的晶圓連接成面板組件的截面結構示意圖; 圖4A為根據本公開實施例的半導體封裝方法中在形成導電層之前在面板組件上形成介電層的截面結構示意圖; 圖4B為根據本公開實施例的半導體封裝方法中在形成導電層之前在面板組件上形成介電層的另一截面結構示意圖; 圖5A為根據本公開實施例的半導體器件封裝方法中在連接部中形成導電件以及在面板組件的待處理面上形成導電層的平面結構示意圖; 圖5B為根據本公開實施例的半導體器件封裝方法中在連接部中形成導電件以及在面板組件的待處理面上形成導電層的截面結構示意圖; 圖6A為根據本公開實施例的半導體封裝方法的部分工藝步驟(形成連接部)對應的截面結構示意圖; 圖6B為根據本公開實施例的半導體封裝方法的部分工藝步驟(形成連接部)對應的平面結構示意圖; 圖7為根據本公開實施例的半導體封裝方法中的部分步驟工藝的截面結構示意圖; 圖8A為根據本公開實施例的半導體封裝方法中在面板組件的待處理面上形成種子層後的局部截面放大示意圖; 圖8B為根據本公開實施例的半導體封裝方法中在面板組件的待處理面上形成導電層之後的截面結構示意圖; 圖9A為根據本公開實施例的半導體封裝方法中在形成導電層的面板組件上形成介電層後的截面結構示意圖; 圖9B為根據本公開實施例的半導體封裝方法中在形成導電層的面板組件上形成介電層後的另一截面結構示意圖; 圖9C為根據本公開實施例的半導體封裝方法中在形成導電層的晶圓上形成介電層後的截面結構示意圖; 圖9D為根據本公開實施例的半導體封裝方法中在形成導電層的晶圓上形成介電層後的另一截面結構示意圖; 圖10為根據本公開實施例的半導體封裝方法中在介電層上形成焊料後的截面結構示意圖; 圖11A-11B為根據本公開實施例的半導體封裝方法中另一種形成面板組件的截面結構示意圖; 圖12A-12C為根據本公開實施例的半導體封裝方法中再一種形成面板組件的截面結構示意圖; 圖13為根據本公開實施例的一種面板組件的截面結構示意圖; 圖14A-14C為根據本公開實施例的晶圓封裝體的截面結構示意圖; 圖15A-15D為根據本公開實施例的半導體晶片封裝體的截面結構示意圖。
100:半導體晶圓
101:活性面
102:背面
103:側面
200:連接部
201:前表面
202:後表面
300:面板組件

Claims (22)

  1. 一種面板組件,包括: 至少一個晶圓,該晶圓包括彼此相對的第一面和第二面以及連接該第一面和該第二面的側面,該第一面為活性面;以及 連接部,位於該晶圓的側面且連接到該晶圓,該連接部包括與該晶圓的第一面位於同一側的第三面和與該晶圓的第二面位於同一側的第四面,該第三面與該第一面形成該面板組件的待處理面。
  2. 根據請求項1所述的面板組件,包括彼此分隔設置的多個晶圓。
  3. 根據請求項1或2所述的面板組件,還包括:導電層,位於該待處理面上且至少覆蓋該晶圓的第一面。
  4. 根據請求項3所述的面板組件,其中,該導電層包括位於該晶圓的第一面上的有效導電層以及位於該連接部的第三面上的虛設導電層。
  5. 根據請求項4所述的面板組件,其中,該虛設導電層至少形成在圍繞該晶圓的環狀區域內,且該環狀區域的寬度大於5mm。
  6. 根據請求項1或2所述的面板組件,其中,該第一面和該第三面大致位於同一平面。
  7. 根據請求項1或2所述的面板組件,還包括導電件,從該連接部的第三面露出,位於該面板組件的周邊區域且與該晶圓間隔。
  8. 根據請求項1或2所述的面板組件,其中,該連接部包括位於該晶圓的側面的第一部分和位於該晶圓的第二面的第二部分,該第一部分和該第二部分一體連接。
  9. 根據請求項8所述的面板組件,其中,該連接部包括塑封層。
  10. 根據請求項1或2所述的面板組件,其中,該連接部包括具有貫通的開口的腔模,該晶圓位於該開口內,且該開口的側壁與該晶圓的側面之間的縫隙設置有固定材料以使該晶圓與該腔模連接在一起。
  11. 根據請求項10所述的面板組件,其中,該腔模的厚度與該晶圓的厚度大致相同。
  12. 根據請求項10所述的面板組件,其中,該腔模的材料包括導電材料。
  13. 根據請求項8所述的面板組件,其中,該連接部的位於該晶圓的第二面的第二部分具有預定的材料和厚度以減緩或消除該面板組件的翹曲。
  14. 一種晶圓封裝體,包括: 晶圓,包括彼此相對的第一面和第二面以及連接該第一面和該第二面的側面,該第一面為活性面;以及 塑封層,位於該晶圓的側面和第二面的至少之一。
  15. 根據請求項14所述的晶圓封裝體,還包括:導電層,至少位於該晶圓的第一面上,該晶圓包括位於該第一面上的焊墊,該導電層與該焊墊電連接。
  16. 根據請求項15所述的晶圓封裝體,其中,該塑封層包括位於該晶圓的側面的第一部分,該導電層包括位於該晶圓的第一面上的有效導電層和位於該塑封層的第一部分上的虛設導電層。
  17. 根據請求項14-16任一項所述的晶圓封裝體,其中,該塑封層包括位於該晶圓的第二面的第二部分,該塑封層的第二部分具有預定的材料和厚度以減緩或消除該晶圓封裝體的翹曲。
  18. 一種半導體晶片封裝體,包括: 晶粒,包括彼此相對的第一面和第二面以及連接該第一面和該第二面的側面,該第一面為活性面;以及 塑封層,位於該晶粒的第二面上。
  19. 根據請求項18所述的半導體晶片封裝體,還包括:導電層,位於該晶粒的第一面上,該晶粒包括位於該第一面上的焊墊,該導電層與該焊墊電連接。
  20. 根據請求項19所述的半導體晶片封裝體,其中,該導電層包括與該焊墊電連接的導電跡線和位於該導電跡線遠離該晶粒一側的導電柱。
  21. 根據請求項19所述的半導體晶片封裝體,還包括:介電層,位於該導電層遠離該晶粒的一側,以覆蓋該導電層的至少一部分。
  22. 根據請求項18所述的半導體晶片封裝體,其中,該塑封層具有預定的材料和厚度以減緩或消除該半導體晶片封裝體的翹曲。
TW108212801U 2019-03-26 2019-09-26 面板組件、晶圓封裝體以及晶片封裝體 TWM592597U (zh)

Applications Claiming Priority (10)

Application Number Priority Date Filing Date Title
SG10201902686R 2019-03-26
SG10201902686R 2019-03-26
SG10201903126W 2019-04-08
SG10201903126W 2019-04-08
CN201910390416.1 2019-05-10
CN201910390416 2019-05-10
SG10201905866P 2019-06-25
SG10201905866P 2019-06-25
SG10201908063W 2019-09-02
SG10201908063W 2019-09-02

Publications (1)

Publication Number Publication Date
TWM592597U true TWM592597U (zh) 2020-03-21

Family

ID=68992643

Family Applications (8)

Application Number Title Priority Date Filing Date
TW108134967A TWI753304B (zh) 2019-03-26 2019-09-26 封裝方法及面板組件
TW109141931A TWI762052B (zh) 2019-03-26 2019-09-26 封裝方法、面板組件以及晶圓封裝體
TW108134968A TWI796522B (zh) 2019-03-26 2019-09-26 半導體器件封裝方法及半導體器件
TW108134965A TWI728480B (zh) 2019-03-26 2019-09-26 封裝方法及面板組件
TW108212801U TWM592597U (zh) 2019-03-26 2019-09-26 面板組件、晶圓封裝體以及晶片封裝體
TW108212802U TWM597977U (zh) 2019-03-26 2019-09-26 面板組件、晶圓封裝體以及晶片封裝體
TW108215568U TWM595330U (zh) 2019-03-26 2019-11-22 面板組件、晶圓封裝體以及晶片封裝體
TW108142656A TWI755652B (zh) 2019-03-26 2019-11-22 封裝方法、面板組件以及晶片封裝體

Family Applications Before (4)

Application Number Title Priority Date Filing Date
TW108134967A TWI753304B (zh) 2019-03-26 2019-09-26 封裝方法及面板組件
TW109141931A TWI762052B (zh) 2019-03-26 2019-09-26 封裝方法、面板組件以及晶圓封裝體
TW108134968A TWI796522B (zh) 2019-03-26 2019-09-26 半導體器件封裝方法及半導體器件
TW108134965A TWI728480B (zh) 2019-03-26 2019-09-26 封裝方法及面板組件

Family Applications After (3)

Application Number Title Priority Date Filing Date
TW108212802U TWM597977U (zh) 2019-03-26 2019-09-26 面板組件、晶圓封裝體以及晶片封裝體
TW108215568U TWM595330U (zh) 2019-03-26 2019-11-22 面板組件、晶圓封裝體以及晶片封裝體
TW108142656A TWI755652B (zh) 2019-03-26 2019-11-22 封裝方法、面板組件以及晶片封裝體

Country Status (3)

Country Link
US (2) US11062917B2 (zh)
CN (6) CN210607192U (zh)
TW (8) TWI753304B (zh)

Families Citing this family (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI753304B (zh) 2019-03-26 2022-01-21 新加坡商Pep創新私人有限公司 封裝方法及面板組件
CN113725090A (zh) * 2020-03-27 2021-11-30 矽磐微电子(重庆)有限公司 半导体封装方法
CN111739804B (zh) * 2020-06-09 2022-11-01 矽磐微电子(重庆)有限公司 半导体封装方法
TWI795696B (zh) * 2020-12-04 2023-03-11 吳聲欣 半導體元件封裝結構及其製造方法
JP2022092661A (ja) * 2020-12-11 2022-06-23 日本航空電子工業株式会社 デバイス及びデバイスの製造方法
CN113571461A (zh) * 2021-07-02 2021-10-29 矽磐微电子(重庆)有限公司 芯片封装结构的形成方法
CN113594052B (zh) * 2021-07-29 2024-02-27 矽磐微电子(重庆)有限公司 半导体封装方法
CN117276094A (zh) * 2023-10-12 2023-12-22 江苏柒捌玖电子科技有限公司 一种晶圆级封装方法及芯链封装结构

Family Cites Families (28)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3565086B2 (ja) * 1999-04-16 2004-09-15 富士通株式会社 プローブカード及び半導体装置の試験方法
US6537482B1 (en) * 2000-08-08 2003-03-25 Micron Technology, Inc. Underfill and encapsulation of carrier substrate-mounted flip-chip components using stereolithography
JP2002217377A (ja) * 2001-01-18 2002-08-02 Hitachi Ltd 半導体集積回路装置およびその製造方法
TW589726B (en) * 2003-04-25 2004-06-01 Chipmos Technologies Inc Wafer level packaging process and structure thereof
KR100891522B1 (ko) * 2007-06-20 2009-04-06 주식회사 하이닉스반도체 웨이퍼 레벨 패키지의 제조방법
EP2308087B1 (en) * 2008-06-16 2020-08-12 Tessera, Inc. Stacking of wafer-level chip scale packages having edge contacts
KR101003678B1 (ko) * 2008-12-03 2010-12-23 삼성전기주식회사 웨이퍼 레벨 패키지와 그 제조방법 및 칩 재활용방법
US8252665B2 (en) * 2009-09-14 2012-08-28 Taiwan Semiconductor Manufacturing Company, Ltd. Protection layer for adhesive material at wafer edge
US8236613B2 (en) * 2010-05-24 2012-08-07 Alpha & Omega Semiconductor Inc. Wafer level chip scale package method using clip array
TWI575684B (zh) * 2011-06-13 2017-03-21 矽品精密工業股份有限公司 晶片尺寸封裝件
TWI621224B (zh) * 2017-07-14 2018-04-11 欣興電子股份有限公司 封裝結構及其製造方法
CN103107099B (zh) * 2011-11-14 2015-10-14 联合科技(股份有限)公司 半导体封装以及封装半导体器件的方法
TW201448139A (zh) * 2013-06-03 2014-12-16 Powertech Technology Inc 嵌埋式基板封裝構造及其製造方法
US20150008566A1 (en) * 2013-07-02 2015-01-08 Texas Instruments Incorporated Method and structure of panelized packaging of semiconductor devices
US9418877B2 (en) * 2014-05-05 2016-08-16 Qualcomm Incorporated Integrated device comprising high density interconnects in inorganic layers and redistribution layers in organic layers
US9508623B2 (en) * 2014-06-08 2016-11-29 UTAC Headquarters Pte. Ltd. Semiconductor packages and methods of packaging semiconductor devices
US9396999B2 (en) * 2014-07-01 2016-07-19 Freescale Semiconductor, Inc. Wafer level packaging method
CN106688115B (zh) * 2014-09-12 2019-06-14 世迈克琉明有限公司 半导体发光元件的制造方法
CN104362102A (zh) * 2014-09-28 2015-02-18 南通富士通微电子股份有限公司 晶圆级芯片规模封装工艺
US9786623B2 (en) * 2015-03-17 2017-10-10 STATS ChipPAC Pte. Ltd. Semiconductor device and method of forming PoP semiconductor device with RDL over top package
TWI584425B (zh) * 2016-06-27 2017-05-21 力成科技股份有限公司 扇出型晶圓級封裝結構
JPWO2018003312A1 (ja) * 2016-06-30 2019-04-18 リンテック株式会社 半導体加工用シート
US10325861B2 (en) * 2016-09-30 2019-06-18 Intel IP Corporation Methods and structures for dicing integrated circuits from a wafer
WO2019044512A1 (ja) * 2017-08-31 2019-03-07 住友ベークライト株式会社 電磁波シールド用フィルム
US10157867B1 (en) * 2017-08-31 2018-12-18 Taiwan Semiconductor Manufacturing Company, Ltd. Interconnect structure and method
TWI753304B (zh) * 2019-03-26 2022-01-21 新加坡商Pep創新私人有限公司 封裝方法及面板組件
CN211017006U (zh) * 2019-03-26 2020-07-14 Pep创新私人有限公司 面板组件、晶圆封装体以及芯片封装体
TWI712190B (zh) * 2019-07-12 2020-12-01 茂丞科技股份有限公司 晶圓級超聲波感測裝置及其製造方法

Also Published As

Publication number Publication date
CN110648931A (zh) 2020-01-03
CN210607192U (zh) 2020-05-22
TWM597977U (zh) 2020-07-01
TWI728480B (zh) 2021-05-21
TWM595330U (zh) 2020-05-11
US20200312676A1 (en) 2020-10-01
TW202021076A (zh) 2020-06-01
TWI753304B (zh) 2022-01-21
TWI796522B (zh) 2023-03-21
CN110648930A (zh) 2020-01-03
TWI762052B (zh) 2022-04-21
TW202025408A (zh) 2020-07-01
TW202025410A (zh) 2020-07-01
CN111755348A (zh) 2020-10-09
TWI755652B (zh) 2022-02-21
US11538695B2 (en) 2022-12-27
CN110838452A (zh) 2020-02-25
TW202107640A (zh) 2021-02-16
TW202121630A (zh) 2021-06-01
US11062917B2 (en) 2021-07-13
CN210223952U (zh) 2020-03-31
US20200312762A1 (en) 2020-10-01

Similar Documents

Publication Publication Date Title
TWI762052B (zh) 封裝方法、面板組件以及晶圓封裝體
CN106356340B (zh) 半导体器件及其制造方法
US11721659B2 (en) Package structure with warpage-control element
TW577160B (en) Semiconductor device and manufacturing method thereof
TW201813022A (zh) 積體扇出型封裝件
TW201820552A (zh) 晶片封裝方法及封裝結構
TW201639112A (zh) 半導體元件及製造方法
CN109887890B (zh) 一种扇出型倒置封装结构及其制备方法
US10424542B2 (en) Semiconductor device
US11923318B2 (en) Method of manufacturing semiconductor package
JP2002231854A (ja) 半導体装置およびその製造方法
TW202036812A (zh) 半導體裝置封裝方法及半導體裝置
TWI630665B (zh) 製作晶片封裝結構之方法
CN211017006U (zh) 面板组件、晶圆封装体以及芯片封装体
TW201814877A (zh) 電子封裝件及其製法
WO2023005308A1 (zh) 芯片封装结构及其制作方法
TWI658520B (zh) 以大板面製程製作晶粒凸塊結構之方法
JP2004320059A (ja) 半導体装置の製造方法
TW202433614A (zh) 層壓設備和方法
JP2004018964A (ja) 半導体ウエハおよび半導体装置の製造方法
CN115148713A (zh) Pip封装结构及其制作方法

Legal Events

Date Code Title Description
MM4K Annulment or lapse of a utility model due to non-payment of fees