TWM595330U - 面板組件、晶圓封裝體以及晶片封裝體 - Google Patents
面板組件、晶圓封裝體以及晶片封裝體 Download PDFInfo
- Publication number
- TWM595330U TWM595330U TW108215568U TW108215568U TWM595330U TW M595330 U TWM595330 U TW M595330U TW 108215568 U TW108215568 U TW 108215568U TW 108215568 U TW108215568 U TW 108215568U TW M595330 U TWM595330 U TW M595330U
- Authority
- TW
- Taiwan
- Prior art keywords
- wafer
- panel assembly
- layer
- conductive layer
- conductive
- Prior art date
Links
- 239000004033 plastic Substances 0.000 claims description 55
- 229920003023 plastic Polymers 0.000 claims description 55
- 238000005538 encapsulation Methods 0.000 claims description 52
- 239000000463 material Substances 0.000 claims description 39
- 239000013078 crystal Substances 0.000 claims description 9
- 230000002093 peripheral effect Effects 0.000 claims description 9
- 235000012431 wafers Nutrition 0.000 description 278
- 239000010410 layer Substances 0.000 description 263
- 238000000034 method Methods 0.000 description 84
- 239000004065 semiconductor Substances 0.000 description 62
- 238000004806 packaging method and process Methods 0.000 description 32
- 238000009713 electroplating Methods 0.000 description 21
- 239000012790 adhesive layer Substances 0.000 description 12
- 238000012858 packaging process Methods 0.000 description 12
- 229910000679 solder Inorganic materials 0.000 description 9
- 230000015572 biosynthetic process Effects 0.000 description 8
- 238000010586 diagram Methods 0.000 description 7
- 239000012528 membrane Substances 0.000 description 6
- 238000012545 processing Methods 0.000 description 6
- 239000011241 protective layer Substances 0.000 description 6
- 238000007747 plating Methods 0.000 description 5
- 239000000243 solution Substances 0.000 description 5
- 239000002131 composite material Substances 0.000 description 4
- 238000005520 cutting process Methods 0.000 description 4
- 230000000694 effects Effects 0.000 description 4
- 239000002346 layers by function Substances 0.000 description 4
- 238000000059 patterning Methods 0.000 description 4
- 229920002577 polybenzoxazole Polymers 0.000 description 4
- 229920000642 polymer Polymers 0.000 description 4
- RYGMFSIKBFXOCR-UHFFFAOYSA-N Copper Chemical compound [Cu] RYGMFSIKBFXOCR-UHFFFAOYSA-N 0.000 description 3
- 239000004642 Polyimide Substances 0.000 description 3
- 229910052802 copper Inorganic materials 0.000 description 3
- 239000010949 copper Substances 0.000 description 3
- 238000005530 etching Methods 0.000 description 3
- 238000000227 grinding Methods 0.000 description 3
- 238000003475 lamination Methods 0.000 description 3
- 229910052751 metal Inorganic materials 0.000 description 3
- 239000002184 metal Substances 0.000 description 3
- 238000000465 moulding Methods 0.000 description 3
- 238000000206 photolithography Methods 0.000 description 3
- 229920001721 polyimide Polymers 0.000 description 3
- 238000007639 printing Methods 0.000 description 3
- 238000007789 sealing Methods 0.000 description 3
- 238000004544 sputter deposition Methods 0.000 description 3
- 239000011248 coating agent Substances 0.000 description 2
- 238000000576 coating method Methods 0.000 description 2
- 238000000748 compression moulding Methods 0.000 description 2
- 239000004020 conductor Substances 0.000 description 2
- 230000007547 defect Effects 0.000 description 2
- 238000000151 deposition Methods 0.000 description 2
- 238000005553 drilling Methods 0.000 description 2
- 239000003822 epoxy resin Substances 0.000 description 2
- 239000000945 filler Substances 0.000 description 2
- 239000011810 insulating material Substances 0.000 description 2
- 229920000647 polyepoxide Polymers 0.000 description 2
- 239000000758 substrate Substances 0.000 description 2
- 229910052581 Si3N4 Inorganic materials 0.000 description 1
- VYPSYNLAJGMNEJ-UHFFFAOYSA-N Silicium dioxide Chemical compound O=[Si]=O VYPSYNLAJGMNEJ-UHFFFAOYSA-N 0.000 description 1
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 1
- BQCADISMDOOEFD-UHFFFAOYSA-N Silver Chemical compound [Ag] BQCADISMDOOEFD-UHFFFAOYSA-N 0.000 description 1
- ATJFFYVFTNAWJD-UHFFFAOYSA-N Tin Chemical compound [Sn] ATJFFYVFTNAWJD-UHFFFAOYSA-N 0.000 description 1
- 238000005299 abrasion Methods 0.000 description 1
- 239000002318 adhesion promoter Substances 0.000 description 1
- 230000001070 adhesive effect Effects 0.000 description 1
- 230000002411 adverse Effects 0.000 description 1
- 229910052782 aluminium Inorganic materials 0.000 description 1
- XAGFODPZIPBFFR-UHFFFAOYSA-N aluminium Chemical compound [Al] XAGFODPZIPBFFR-UHFFFAOYSA-N 0.000 description 1
- 230000000712 assembly Effects 0.000 description 1
- 238000000429 assembly Methods 0.000 description 1
- 239000003990 capacitor Substances 0.000 description 1
- 239000000805 composite resin Substances 0.000 description 1
- 230000008021 deposition Effects 0.000 description 1
- 238000011161 development Methods 0.000 description 1
- 230000005611 electricity Effects 0.000 description 1
- 239000011094 fiberboard Substances 0.000 description 1
- PCHJSUWPFVWCPO-UHFFFAOYSA-N gold Chemical compound [Au] PCHJSUWPFVWCPO-UHFFFAOYSA-N 0.000 description 1
- 229910052737 gold Inorganic materials 0.000 description 1
- 239000010931 gold Substances 0.000 description 1
- 230000010365 information processing Effects 0.000 description 1
- 238000001746 injection moulding Methods 0.000 description 1
- 238000003780 insertion Methods 0.000 description 1
- 230000037431 insertion Effects 0.000 description 1
- 208000037805 labour Diseases 0.000 description 1
- 239000007788 liquid Substances 0.000 description 1
- 230000007774 longterm Effects 0.000 description 1
- 238000004519 manufacturing process Methods 0.000 description 1
- 239000005022 packaging material Substances 0.000 description 1
- 229920002120 photoresistant polymer Polymers 0.000 description 1
- 230000000750 progressive effect Effects 0.000 description 1
- 239000011347 resin Substances 0.000 description 1
- 229920005989 resin Polymers 0.000 description 1
- 239000000565 sealant Substances 0.000 description 1
- 238000000926 separation method Methods 0.000 description 1
- 229910052710 silicon Inorganic materials 0.000 description 1
- 239000010703 silicon Substances 0.000 description 1
- HQVNEWCFYHHQES-UHFFFAOYSA-N silicon nitride Chemical compound N12[Si]34N5[Si]62N3[Si]51N64 HQVNEWCFYHHQES-UHFFFAOYSA-N 0.000 description 1
- 229910052814 silicon oxide Inorganic materials 0.000 description 1
- 229910052709 silver Inorganic materials 0.000 description 1
- 239000004332 silver Substances 0.000 description 1
- 238000004528 spin coating Methods 0.000 description 1
- 238000005507 spraying Methods 0.000 description 1
- 229910052718 tin Inorganic materials 0.000 description 1
- 239000011135 tin Substances 0.000 description 1
- 238000001721 transfer moulding Methods 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/67—Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
- H01L21/683—Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping
- H01L21/6835—Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/02002—Preparing wafers
- H01L21/02005—Preparing bulk and homogeneous wafers
- H01L21/02008—Multistep processes
- H01L21/0201—Specific process step
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/50—Assembly of semiconductor devices using processes or apparatus not provided for in a single one of the subgroups H01L21/06 - H01L21/326, e.g. sealing of a cap to a base of a container
- H01L21/56—Encapsulations, e.g. encapsulation layers, coatings
- H01L21/561—Batch processing
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/50—Assembly of semiconductor devices using processes or apparatus not provided for in a single one of the subgroups H01L21/06 - H01L21/326, e.g. sealing of a cap to a base of a container
- H01L21/56—Encapsulations, e.g. encapsulation layers, coatings
- H01L21/563—Encapsulation of active face of flip-chip device, e.g. underfilling or underencapsulation of flip-chip, encapsulation preform on chip or mounting substrate
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/77—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
- H01L21/78—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/28—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
- H01L23/31—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
- H01L23/3107—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed
- H01L23/3114—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed the device being a chip scale package, e.g. CSP
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/28—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
- H01L23/31—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
- H01L23/3107—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed
- H01L23/3121—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed a substrate forming part of the encapsulation
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/48—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
- H01L23/482—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of lead-in layers inseparably applied to the semiconductor body
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/52—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
- H01L23/522—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
- H01L23/528—Geometry or layout of the interconnection structure
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/93—Batch processes
- H01L24/94—Batch processes at wafer-level, i.e. with connecting carried out on a wafer comprising a plurality of undiced individual devices
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/93—Batch processes
- H01L24/95—Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips
- H01L24/96—Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips the devices being encapsulated in a common layer, e.g. neo-wafer or pseudo-wafer, said common layer being separable into individual assemblies after connecting
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/50—Assembly of semiconductor devices using processes or apparatus not provided for in a single one of the subgroups H01L21/06 - H01L21/326, e.g. sealing of a cap to a base of a container
- H01L21/56—Encapsulations, e.g. encapsulation layers, coatings
- H01L21/568—Temporary substrate used as encapsulation process aid
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2221/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof covered by H01L21/00
- H01L2221/67—Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere
- H01L2221/683—Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping
- H01L2221/68304—Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support
- H01L2221/68345—Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support used as a support during the manufacture of self supporting substrates
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2221/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof covered by H01L21/00
- H01L2221/67—Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere
- H01L2221/683—Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping
- H01L2221/68304—Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support
- H01L2221/68359—Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support used as a support during manufacture of interconnect decals or build up layers
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/02—Bonding areas; Manufacturing methods related thereto
- H01L2224/023—Redistribution layers [RDL] for bonding areas
- H01L2224/0231—Manufacturing methods of the redistribution layers
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/02—Bonding areas; Manufacturing methods related thereto
- H01L2224/023—Redistribution layers [RDL] for bonding areas
- H01L2224/0233—Structure of the redistribution layers
- H01L2224/02331—Multilayer structure
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/02—Bonding areas; Manufacturing methods related thereto
- H01L2224/023—Redistribution layers [RDL] for bonding areas
- H01L2224/0237—Disposition of the redistribution layers
- H01L2224/02381—Side view
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/02—Bonding areas; Manufacturing methods related thereto
- H01L2224/04—Structure, shape, material or disposition of the bonding areas prior to the connecting process
- H01L2224/04105—Bonding areas formed on an encapsulation of the semiconductor or solid-state body, e.g. bonding areas on chip-scale packages
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/10—Bump connectors; Manufacturing methods related thereto
- H01L2224/12—Structure, shape, material or disposition of the bump connectors prior to the connecting process
- H01L2224/12105—Bump connectors formed on an encapsulation of the semiconductor or solid-state body, e.g. bumps on chip-scale packages
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/18—High density interconnect [HDI] connectors; Manufacturing methods related thereto
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/93—Batch processes
- H01L2224/95—Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips
- H01L2224/96—Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips the devices being encapsulated in a common layer, e.g. neo-wafer or pseudo-wafer, said common layer being separable into individual assemblies after connecting
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/02—Bonding areas ; Manufacturing methods related thereto
- H01L24/03—Manufacturing methods
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/18—High density interconnect [HDI] connectors; Manufacturing methods related thereto
- H01L24/19—Manufacturing methods of high density interconnect preforms
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Computer Hardware Design (AREA)
- Power Engineering (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- Manufacturing & Machinery (AREA)
- Geometry (AREA)
- Structures Or Materials For Encapsulating Or Coating Semiconductor Devices Or Solid State Devices (AREA)
- Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
- Container Filling Or Packaging Operations (AREA)
- Electroplating Methods And Accessories (AREA)
Abstract
一種面板組件、晶圓封裝體以及半導體晶片封裝體。該面板組件包括至少一個晶圓,所述晶圓包括彼此相對的第一面和第二面以及連接所述第一面和所述第二面的側面,所述第一面為活性面,且所述晶圓包括彼此分離的多個晶粒;以及連接部,位於所述晶圓的側面以及所述多個晶粒之間的間隔且連接到所述晶圓,所述連接部包括與所述晶圓的第一面位於同一側的第三面和與所述晶圓的第二面位於同一側的第四面,所述第三面與所述第一面形成所述面板組件的待處理面。根據本公開實施例的方案可以使得晶片封裝體中的晶粒側面得到保護而不受外界環境侵害。
Description
本公開的實施例涉及一種面板組件、晶圓封裝體以及半導體晶片封裝體。
近年來,隨著電子設備小型輕量化以及資訊處理量需求增大,小型量輕、運行速度快的晶片成為市場主流需求。晶片級封裝CSP(Chip Scale Package)由於體積小,厚度薄,晶片產生的熱可以通過很短的通道傳導到外界、晶片長時間運行的可靠性高、線路阻抗小以及晶片運行速度快等優勢,成為最先進的積體電路封裝形式。因此,CSP封裝晶片在電子設備中迅速獲得應用。
晶圓級晶片尺寸封裝(wafer level CSP)是在單個晶圓(wafer)的活性面通過例如旋轉塗布光膠、光刻、顯影、濺射、電鍍以及剝膜等工藝形成導電層。在導電層上形成介電層,並將形成導電層和介電層後的晶圓分割成單粒晶片完成封裝。
根據本公開的至少一個實施例提供一種面板組件,包括:至少一個晶圓,所述晶圓包括彼此相對的第一面和第二面以及連接所述第一面和所述第二面的側面,所述第一面為活性面,且所述晶圓包括彼此分離的多個晶粒;以及連接部,位於所述晶圓的側面以及所述多個晶粒之間的間隔且連接到所述晶圓,所述連接部包括與所述晶圓的第一面位於同一側的第三面和與所述晶圓的第二面位於同一側的第四面,所述第三面與所述第一面形成所述面板組件的待處理面。
在一些示例中,所述連接部還包括位於所述晶圓的第二面的部分,所述連接部位於所述晶圓的第二面的部分與所述連接部位於所述晶圓的側面以及所述多個晶粒之間的間隔的部分一體形成。
在一些示例中,所述面板組件還包括導電層,位於所述待處理面上且至少位於所述晶圓的第一面上。
在一些示例中,所述導電層包括位於所述晶圓的第一面上的有效導電層以及位於所述晶圓外圍的所述連接部的第三面上的虛設導電層。
在一些示例中,所述虛設導電層至少形成在圍繞所述晶圓的環狀區域內,且所述環狀區域的寬度大於5 mm。
在一些示例中,所述的面板組件還包括位於所述導電層和所述晶圓之間的第一介電層,所述第一介電層中包括通孔,所述導電層通過所述第一介電層中的通孔與所述晶圓的第一面上的焊墊電連接。
在一些示例中,所述面板組件還包括:第二介電層,位於所述導電層遠離所述晶圓的一側,且覆蓋所述導電層的至少一部分。
在一些示例中,所述面板組件還包括導電件,從所述連接部的第三面露出,位於所述面板組件的周邊區域且與所述晶圓間隔。
在一些示例中,所述連接部的位於所述晶圓的第二面的部分具有預定的材料和厚度以減緩或消除所述面板組件的翹曲。
根據本公開的至少一個實施例提供一種晶圓封裝體,包括:晶圓,包括彼此相對的第一面和第二面以及連接所述第一面和所述第二面的側面,所述第一面為活性面,且所述晶圓包括彼此分離的多個晶粒;塑封層,位於所述晶圓的所述多個晶粒之間的間隔,以將所述多個晶粒連接。
在一些示例中,所述塑封層還形成在所述晶圓的側面和所述晶圓的第二面至少之一。
在一些示例中,所述晶圓封裝體還包括:導電層,至少位於所述晶圓的第一面上,所述晶圓包括位於所述第一面上的焊墊,所述導電層與所述焊墊電連接。
在一些示例中,所述塑封層包括形成在所述晶圓的第二面的部分,所述塑封層的位於所述晶圓的第二面的部分具有預定的材料和厚度以減緩或消除所述晶圓封裝體的翹曲。
根據本公開的至少一個實施例提供一種半導體晶片封裝體,包括:晶粒,包括彼此相對的第一面和第二面以及連接所述第一面和所述第二面的側面,所述第一面為活性面;塑封層,位於所述晶粒的側面上;以及導電層,位於所述晶粒的第一面上,所述晶粒包括位於所述第一面上的焊墊,所述導電層與所述焊墊電連接,且所述導電層形成在所述晶粒的側面限定的區域內。
在一些示例中,所述塑封層還形成在所述晶粒的第二面上。
在一些示例中,所述塑封層位於所述晶粒的第二面上的部分具有預定的材料和厚度以減緩或消除所述半導體晶片封裝體的翹曲。
在根據本公開實施例的封裝方法、面板組件、晶圓封裝體以及晶片封裝體中,由於在形成面板組件之前將晶圓切割為多個晶粒且使多個晶粒分離,封裝材料可以設置在晶粒之間的間隔,因此能夠在晶粒的側面也能夠形成封裝層。側面形成有封裝層的晶片封裝體在使用過程中,側面的封裝層可以保護晶粒不受外界環境的侵害,延長了使用壽命。
為使本新型實施例的目的、技術方案和優點更加清楚,下面將結合本新型實施例的附圖,對本新型實施例的技術方案進行清楚、完整地描述。顯然,所描述的實施例是本新型的一部分實施例,而不是全部的實施例。基於所描述的本新型的實施例,本領域普通技術人員在無需進步性勞動的前提下所獲得的所有其他實施例,都屬於本新型保護的範圍。
除非另外定義,本公開使用的技術術語或者科學術語應當為本公開所屬領域內具有一般技能的人士所理解的通常意義。本公開中使用的“第一”、“第二”以及類似的詞語並不表示任何順序、數量或者重要性,而只是用來區分不同的組成部分。“包括”或者“包含”等類似的詞語意指出現該詞前面的元件或者物件涵蓋出現在該詞後面列舉的元件或者物件及其等同,而不排除其他元件或者物件。
在相關技術中的晶圓級晶片尺寸封裝工藝中,由於採用單個晶圓進行各工藝步驟,使得晶片的封裝生產效率低下,封裝成本高昂。另一方面,晶圓級晶片尺寸封裝(wafer level CSP)的導電層形成過程中,需要用導電層形成裝置的導電夾具夾住晶圓的外圍,然後將晶圓浸入導電層形成裝置的處理槽的處理液中形成導電層。然而這種工藝需要在晶圓的外圍留出導電夾具夾持的區域,該區域包括電連接接觸點對應的電連接區域以及密封件所對應的密封區域。因此,晶圓外圍至少3mm的區域是無效區域,即晶圓的外圍區域的不能用於封裝生產晶片。由於晶圓價格高昂,這種無效區域的存在大大提升了封裝的價格。晶圓級晶片尺寸封裝以上幾方面的缺陷限制了晶圓級CSP的應用。
本公開的實施例提供一種半導體器件的封裝方法。在該封裝方法中,在至少一個晶圓的周邊形成連接部,以形成一面板組件。面板組件的連接部與晶圓的活性面位於同一側的表面與晶圓的活性面形成為待處理面。在面板組件的待處理面上進行封裝處理,從而能夠使得夾持區域落在晶圓周邊的連接部件上,避免晶圓的週邊區域形成無效區域。此外,還可以將形成導電層的區域擴大至晶圓周邊的連接部上的部分區域,從而使得形成在晶圓上的導電層的性質均一。另外,在面板組件包括多個晶圓的情況下,可以同時對多個晶圓進行封裝處理,從而大大提高封裝效率。本公開的進一步的技術效果將結合後面的實施例進行詳細描述。
圖1A為根據本公開實施例的半導體器件封裝方法中所使用的一種半導體晶圓的截面結構示意圖;圖1B為該半導體晶圓的平面結構示意圖。半導體晶圓為在半導體襯底基板上經過半導體工藝形成電路結構之後形成的半導體器件結構,其也被稱為半導體晶片(wafer)。本公開對半導體晶圓的類型以及尺寸等均沒有特別限制。例如,如圖1A所示,半導體晶圓100具有彼此相對的活性面101和背面102。另外,晶圓100還包括連接活性面101和背面102的側面103。晶圓100可以包括多個用於形成晶粒的區域。例如,圖1A中示意性地用虛線框標示出一個用於形成晶粒的區域001。例如,將晶圓按照電路功能單元或其他方式進行分割之後可以形成多個晶粒。每一個用於形成晶粒的區域001的活性面共同組成了晶圓100的活性面101。每一個用於形成晶粒的區域的活性面可以通過摻雜、沉積、刻蝕等一系列半導體工藝形成一系列主動部件和被動部件。主動部件例如包括二極體、三極管等,被動部件例如包括電壓器、電容器、電阻器、電感器等。將這些主動部件和被動部件利用連接線連接形成功能電路,從而實現晶片的各種功能。活性面101還包括用於將功能電路引出的焊墊104以及用於保護該焊墊104的絕緣保護層105。例如,絕緣保護層105可以由諸如氧化矽、氮化矽以及氮氧化矽等無機絕緣材料形成,但根據本公開的實施例對此沒有特別限制。例如,絕緣保護層105對應於焊墊104的位置具有通孔1051以露出對應的焊墊104,從而能夠使得焊墊104可以與外部元件電連接。
在根據本公開一實施例的半導體器件封裝方法中,在將晶圓形成為面板組件之前,先將晶圓分割成多個彼此分離的晶粒。例如,如圖2A所示,在晶圓的第二面102貼附擴張膜片800。然後,如圖2B所示,對晶圓100進行切割以形成多個晶粒004,拉伸擴張膜片800(例如,沿圖8B的箭頭所示的方向)以使晶圓100擴張,擴張後的晶圓100中的多個晶粒004彼此分離。例如,擴張膜片800為聚合物膠帶。在拉伸擴張膜片時可以使用均勻的拉力以使得晶粒分離,優選為沿徑向方向的拉力。擴張膜片800的材料和其他參數以及晶圓100的切割和擴張的工藝均可以採用本領域任何合適的方案,這裡不再詳述。
在根據本公開的一些實施例中,可以在切割並分離晶粒之前,在晶圓的第一面上形成介電層,以對晶圓的活性面進行保護。如圖2C所示,在晶圓的第一面上形成介電層106。例如,在封裝工藝中還可以包括在介電層106中形成通孔1061以露出晶圓的活性面上的焊墊104,從而能夠在封裝工藝中將後續要形成的導電層與焊墊電連接。如圖2D所示,對形成介電層106後的晶圓進行上述切割與擴張工藝,這裡不再贅述。
例如,介電層106可以採用有機絕緣材料形成。在一些示例中,介電層106可以採用聚醯亞胺、環氧樹脂、ABF(Ajinomoto Buildup Film)以及聚苯並噁唑(Polybenzoxazole,PBO)中的任意一種或幾種。在一些示例中,先在晶圓的活性面上或者面板組件的待處理面上形成ABF,然後通過雷射打孔工藝在ABF中形成通孔以露出晶圓上的焊墊。在一些其他的示例中,先在晶圓的活性面上或者面板組件的待處理面上形成聚醯亞胺或者聚苯並噁唑薄膜,然後在聚醯亞胺或者聚苯並噁唑薄膜中通過光刻圖案化工藝或者雷射打孔工藝形成通孔,以露出晶圓上的焊墊。此外,在一些示例中,在形成介電層106之前,還可以在晶圓的活性面上或者面板組件的待處理面上形成粘接促進劑,以有利於介電層106與晶圓表面之間的粘接。例如,介電層106的材料可以通過層壓 (Lamination)、塗覆(Coating)、印刷(Printing)等方式形成在半導體晶圓上。
如圖3A所示,在擴張後的半導體晶圓100的側面103以形成圍繞晶圓100以及位於相鄰晶粒之間的間隔內的連接部200,以使得晶圓100與連接部200形成一面板組件300。例如,連接部200包括與晶圓100的活性面101位於同一側的前表面201和與前表面201相對的後表面202。如圖3A所示,在通過連接部200將擴張後的晶圓100連接成為一面板組件300之後,可以在連接部200的前表面201與晶圓100的活性面101共同組成的待處理面上進行處理工藝(例如,封裝工藝)以在待處理面上形成功能層。例如,功能層可以包括在下面實施例中所描述的形成於面板組件的待處理面上的全部或部分導電層和介電層。在進行處理工藝的過程中,可以夾持位於面板組件周邊的連接部的至少一部分,從而避免了直接對晶圓100進行夾持而形成無效區域。
如圖3A所示,在一些示例中,連接部200的前表面201與晶圓100的活性面101大致位於同一個平面,即,連接部200的前表面201與晶圓100的活性面101大致齊平。在這種情況下,可以有利於在面板組件的待處理面上形成各種功能層。
在一些示例中,如圖3A所示,連接部200不僅形成在半導體晶圓100的側面103以及晶粒之間,連接部200還可以進一步形成在半導體晶圓100的背面102。然後,根據本公開的實施例不限於此,連接部200也可以不形成在晶圓100的背面,或者在封裝過程中連接部形成在晶圓100的背面部分後又通過研磨或其他工藝去除位於晶圓背面的部分。
在根據本公開的一些實施例中,對於圖2C和圖2D所示的形成介電層106的示例而言,可以形成如圖3B所示的面板組件300’。如圖3B所示,介電層106的表面可以與連接部200的第三面基本齊平,即,二者基本位於同一平面中。
雖然上述圖2C和圖2D以形成連接部200之前在晶圓上形成介電層106為例進行了描述,但根據本公開的實施例不限於此,也可以在形成連接部之後,在面板組件的待處理面上形成介電層106。此時,介電層106也可以覆蓋部分連接部200。
圖3C為圖3A或圖3B的截面結構對應的平面結構示意圖,具體而言,圖3A和圖3B對應於在圖3B的AA’線處剖取的截面結構。需要說明的是,雖然在晶圓內部的晶粒之間的間隔也存在部分連接部,但為了圖示的簡便,本公開的平面示意圖中並未將這部分連接部示出。如圖3C所示,所形成的面板組件300包括四個半導體晶圓100(擴張後的晶圓)。然而,根據本公開的實施例對半導體晶圓的個數並沒有特別限制。面板組件300也可以僅包括一個半導體晶圓100。在這種情況下,也可以實現上述夾持區域落在連接部而非直接夾持晶圓以及將功能層形成在晶圓周邊的連接部上的至少部分區域。
如圖3C所示,面板組件中的多個晶圓100可以彼此分隔,從而能夠在每個晶圓的外圍均留有空間。根據本公開的實施例對晶圓之間的間隔尺寸沒有特別限定,可以根據實際情況進行調整。
圖3C所示的面板組件的平面形狀基本上為長方形。然而,根據本公開的實施例並不限制於此。面板組件的平面形狀可以根據所集成的半導體晶圓的數量、排列方式、用於進行鍍覆工藝的設備等因素任意調整。
根據本公開實施例的半導體封裝器件封裝方法,在形成面板組件之後,還可以包括在面板組件的待處理面上形成導電層以至少覆蓋晶圓的活性面。例如,導電層可以通過晶圓上的絕緣保護層中的通孔與晶圓上的焊墊電連接。例如,導電層可以包括導電跡線和導電柱。在形成導電層之後,還可以在導電層上形成介電層,介電層可以用於保護導電層並對不同導電跡線和導電柱起到絕緣作用。導電層和介電層的形成將在後面更詳細地描述。另外,由導電層和介電層所形成的組合結構可以重複地堆疊形成在晶圓上,根據本公開的實施例對此沒有特別限制。
圖4A和4B為根據本公開一些實施例的半導體器件封裝方法中在連接部中形成導電件以及在面板組件的待處理面上形成導電層的示意圖,圖4B為圖4A中沿BB’線的截面圖(另外,圖4B還額外示出了用於電鍍工藝的電鍍接觸電極800)。圖4A和圖4B所示的連接部除了包括形成在晶圓側面的部分外,還包括形成在晶圓背面的部分。然而,圖4A和圖4B的連接部的結構是示例性的,根據圖4A和圖4B的實施例中描述的形成導電件以及形成導電層的工藝同樣適用於圖3A和圖3B所示的實施例以及連接部未形成在晶圓的第二面上的各個實施例的面板組件。
如圖4A和圖4B所示,形成連接部的步驟包括形成導電件204。例如,導電件204與晶圓100彼此間隔。例如,導電件204可以形成於放置晶圓的區域的外圍區域,也就是面板組件的周邊區域。如圖4A所示,在一些示例中,分別在面板組件的上部和下部的周邊區域形成了一個導電件204。然而,根據本公開的實施例不限於此,導電件204也可以形成在面板組件的左側周邊區域或者面板組件的右側周邊區域。或者,形成在不同側邊處的導電件也可以彼此連接,例如,導電件可以形成為矩形框形狀,圍繞在放置晶圓的區域的外圍。如圖4B所示,導電件204從連接部的前表面201露出。該導電件204可以用於後續導電層形成的電鍍工藝中的電接觸點,因此,可以從面板組件的前表面露出以方便電連接。例如,在面板組件上形成介電層106的情況,介電層106可以僅形成在面板組件中部用於設置晶圓的區域,從而露出導電件204。在圖4B所示的示例中,導電件204與連接部的其他部分齊平。例如,在面板的待處理面側,在進行電鍍工藝處理時,導電件204以及位於導電件204內側的連接部以及晶圓位於同一平面,從而有利於通過電鍍工藝形成導電層。另外,雖然在圖中沒有示出,例如,在導電件的外側的周邊區域中,面板組件的連接部可以設置有用於與鍍覆工藝的設備等機械卡合的凹凸結構。
例如,根據本公開實施例的半導體器件封裝方法,導電層可以通過電鍍工藝來形成。下面結合圖4B描述根據本公開一些示例的形成導電層的步驟。如圖4B所示,在面板組件的待處理面上形成一種子層603。例如,種子層603為通過濺射工藝形成的金屬層。例如,種子層603可以形成在整個待處理面上且與導電件204形成電連接。從而,可以在導電層的形成過程中以導電件204為電接觸點輸入電流以進行電鍍工藝。例如,種子層603可以通過濺射或無電極電鍍形成在面板組件的待處理面上。例如,種子層可以為銅層,且非常薄,例如在100 nm以下的範圍內。在形成種子層603之後,可以通過電鍍工藝形成導電層600。由於種子層603厚度小,與電鍍接觸電極的接觸力可能導致接觸位置處的種子層磨損,從而導致面板組件和電鍍接觸電極的導電接觸不良並影響導電層的圖案品質。然而,導電件204的存在使種子層與電鍍接觸電極接觸的部分即使在磨損的狀況下依然由於導電件204的導電能力使面板組件300和電鍍接觸電極接觸良好。同時,導電件增強了面板組件的導電性能,對電流具有很好的傳導作用,導電件輸入的電流在整個面板組件的待處理面均勻流動。
如圖4B所示,將電鍍設備的電鍍接觸電極800與面板組件上的導電件204電連接。如上所述,在形成導電層600之前,可以先在面板組件的待處理面上形成種子層603,從而電鍍接觸電極800和導電件204可以在種子層603上施加電壓,進而在待處理面上通過電鍍工藝形成導電層。在一些示例中,可以通過在種子層上不需要形成導電層的部分預先沉積絕緣掩膜層(圖中未示出),從而能夠形成具有預定圖案的導電層。如圖4A和4B所示,導電層600形成的區域可以大於晶圓100所在的區域,也就是說,除了在晶圓的活性面上形成導電層之外,在晶圓周邊的一環形區域700(位於連接部上)內也形成了導電層。在晶圓的活性面上的導電層與晶圓中的電路電連接,從而形成有效導電層;而形成在環形區域700內的導電層則為虛設導電層,其並不用於形成最終的封裝晶片。環形區域700內的虛設導電層可以將導電層600的邊緣推向晶圓所在區域之外,從而避免了導電層600邊緣厚度不均等問題帶來的不利影響,使得可以在晶圓的整個活性面上形成均勻的導電層,提高了晶圓的有效利用率。
雖然圖4B所示的導電層600顯示為連續的導電層結構,但這僅僅是出於圖示的方便。例如,導電層600可以被圖案化,例如,可以被圖案化成包括導電跡線和導電柱,這在後面的實施例中將詳細描述。例如,位於環形區域700內的虛設導電層與形成在晶圓的活性面上的導電層可以具有一致的圖案或者二者可以彼此相連。在利用電鍍工藝形成導電層600的工藝中,在所形成的導電層的邊緣處往往由於電流的集中而導致導電層邊緣的厚度不均勻或者與導電層的中部部分的厚度不同。因此,位於導電層的邊緣部分的厚度不易有效控制。然而,在導電層的中部區域中,由於電流密度均勻,所形成的導電層厚度均勻且容易控制。因此,通過在晶圓的外圍區域形成虛設導電層,可以將不均勻的部分形成在晶圓的活性面所在的區域之外,使得形成於晶圓的活性面上的導電層的厚度均一,避免了封裝工藝中形成晶圓的無效區域。對於上述形成虛設導電層的環形區域,為了能夠更好地防止不均勻導電層形成在晶圓的活性面之內,該環形區域的寬度可以大於5 mm。例如,這裡的寬度是指環形區域沿晶圓的徑向方向的尺寸。
雖然上述實施例中以電鍍工藝形成導電層為例進行了描述,但根據本公開的實施例不限於此,也可以通過其他合適工藝形成導電層600。並且,雖然上述實施例中以電鍍工藝引起導電層邊緣厚度不均的情況為例進行了說明,然而,根據本公開的實施例不限於此。對於其他方法形成的導電層邊緣缺陷問題,也可以通過上述實施例中形成虛設導電層的方式來加以緩解或避免。
在圖4A和4B所示的結構中,以導電層形成在晶圓的活性面以及圍繞晶圓的一環形區域700中為例進行了描述。然而,根據本公開的實施例不限於此,可以在面板組件的整個待處理面或者大部分待處理面上形成導電層。
圖5A和5B為根據本公開一些實施例的半導體封裝方法的部分步驟工藝對應的截面圖;圖5C為根據本公開實施例的半導體封裝方法的部分步驟工藝對應的平面結構示意圖。圖5B為在圖5C的CC’線處剖取的截面圖。雖然圖5B的截面圖中晶圓100的活性面101朝向下方的載板400,然而,為了更加清楚地圖示,圖5C的平面圖中示出了位於晶圓100的活性面處的各種結構。
在本公開的一些示例中,如圖5A所示,將擴張後的晶圓100放置於一載板400上,且晶圓100的活性面101面對載板400。例如,在提供多個晶圓100的情況下,多個晶圓100可以彼此分隔,如圖5A-5C所示。例如,在將擴張後的晶圓100放置在載板400之後,可以將擴張膜片800去除。
在一些示例中,如圖5A-5C所示,在將擴張後的晶圓100放置在載板400之前,可以先在載板400上設置定位部件203用於標示放置晶圓100的位置。
在一些示例中,如圖5A-5C所示,可以在載板上形成導電件204。導電件204可以用於形成導電層的電鍍工藝的電接觸點。
在將擴張後的晶圓100放置在載板400上之後,在載板400和晶圓100上形成塑封層205。例如,塑封層205可以形成在晶圓100的背面(第二面)、晶圓100的四周以及多個晶粒004之間的間隔中。例如,塑封層205可以覆蓋至少部分載板並將晶圓100的背面和側面完全覆蓋,從而形成了面板組件。如上所述,塑封層205也可以不形成在晶圓的背面,而僅僅形成在晶圓的側面以及晶粒之間的間隔中。
例如,塑封層205可採用漿料印刷、注塑成型、熱壓成型、壓縮模塑、傳遞模塑、液體密封劑模塑、真空層壓、或其他合適的成型方式。
例如,塑封層205可採用有機複合材料、樹脂複合材料、高分子複合材料、聚合物複合材料, 例如具有填充物的環氧樹脂、ABF (Ajinomoto buildup film)、或具有合適填充物的其他聚合物。
如圖5B所示,塑封層205包括形成在晶圓的側面的第一部分、位於多個晶粒之間的第二部分以及位於晶圓的背面的第三部分。例如,第一部分、第二部分和第三部分一體形成,即連接部為一體結構。在這種情況下,可以通過調整塑封層的厚度來調整形成於晶圓背面的塑封層部分的厚度。或者,在形成塑封層之後,也可以通過研磨塑封層來調整位於晶圓背面的塑封層部分的厚度。或者,也可以將塑封層研磨至晶圓的背面。在晶圓的背面保留適當厚度的塑封層有利於晶圓的穩定並防止晶圓翹曲。並且,在將進行過封裝工藝的晶圓分割成晶片之後,也可以在晶片封裝體的背面保留部分塑封層,該塑封層可以保護晶片封裝體中的晶片並防止晶片翹曲。例如,塑封層的材料性質和/或厚度設計為和晶圓的活性面上的介電層和導電層等的材料和/或厚度相匹配,從而防止翹曲。也就是說,連接部的位於晶圓的背面的部分可以具有預定的材料和厚度以減緩或消除所述面板組件的翹曲。
例如,在形成定位部件203和導電件204的情況下,塑封層205在放置定位部件203和晶圓100以及形成導電件204之後,塑封層205在覆蓋晶圓100的同時,也將定位部件203和導電件204包封起來,如圖5A-5C所示。
在一些示例中,如圖5A和5B所示,在將半導體晶圓100放置在載板上之前,可以在載板上形成粘接層401。粘接層401可通過層壓、印刷、噴塗、塗敷等方式形成在載板的放置晶圓的一側。為了便於在之後的過程中將載板400和塑封完成的面板組件分離,粘接層401例如可以採用易分離的材料。
上述以塑封層形成連接部為例進行了描述,然而,根據本公開的實施例不限於此,例如,可以採用多個材料或部件的複合結構來形成連接部。
如圖6所示,在設置有半導體晶圓的載板上形成塑封層205之後,將載板400剝離,從而露出了半導體晶圓100的活性面。這樣,可以在面板組件的待處理面板上進行處理工藝。另外,如圖6所示,在將面板組件從載板400上剝離之後,為了便於後續處理並增強面板組件的強度,可以將面板組件放置在另一載板500上。面板組件的待處理面(與晶圓100的活性面101同側的表面)背離載板500。類似地,可以在載板500和面板組件之間設置粘接層501。例如,載板500和粘接層501的各種材料或參數可以參照載板400和粘接層401進行設置,這裡不再贅述。
圖7A和圖7B為根據本公開另一實施例形成面板組件的截面結構示意圖。如圖7A所示,將擴張後的晶圓100放置在載板400上,且晶圓100的背面102面向載板400。然後,將具有貫通的開口的型腔模205’放置於載板400上,以使所述晶圓100位於所述開口內。例如,開口的形狀與擴張後的晶圓的形狀可以大致相同,且開口的直徑大於擴張後的晶圓的直徑。如圖7B所示,在型腔模205’的開口側壁與晶圓100的側面之間的縫隙以及晶粒之間的間隔形成固定材料206以使晶圓與型腔模連接在一起,從而形成面板組件。該固定材料可以為具有粘接作用的材料,本公開的實施例對此沒有特別限制。例如,該固定材料可以為塑封層。例如,在該實施例中,面板組件中的晶圓的活性面101遠離載板400,因此,形成的面板組件後進行形成導電層的步驟時可以一直保持在載板400上,從而增加面板組件的強度,但本公開的實施例不限於此,也可以將面板組件與載板分離。
從圖7A和圖7B可以看到,也可以在放置晶圓100之前在載板400上設置定位部件203;也可以在載板與晶圓之間設置粘結層401。定位部件203與粘接層401的設置方式與材質可以與上述實施例中的相同,在此不再贅述。
圖7C-7E為根據本公開另一實施例形成面板組件的截面結構示意圖。如圖7C所示,將晶圓100放置在載板400上,且晶圓100的活性面101面向載板400。然後,將具有貫通的開口的型腔模205’放置於載板400上,以使所述晶圓100位於所述開口內。如圖7D所示,在型腔模的開口側壁與晶圓100的側面之間的縫隙以及晶粒之間的間隔形成固定材料206以使晶圓與型腔模連接在一起,從而形成面板組件。如圖7E所示,將圖7D所示的結構中的面板組件從載板400上剝離,為了增強面板組件的強度,可以將面板組件放置於另一載板500上,且面板組件的晶圓的活性面背離載板500設置,從而能夠將活性面露出以進行後續的處理工藝。
從圖7C-7E可以看到,在該實施例中,也可以在放置晶圓100之前在載板400上設置定位部件203;也可以在載板400與晶圓之間設置粘結層401,也可以在載板500與面板組件之間設置粘接層501。定位部件203、粘接層401和粘接層501的設置方式與材質可以與上述實施例中的相同,在此不再贅述。
例如,上述型腔模205’的材料例如可以為導電材料。在這種情況下,可以省去形成上述實施例中形成導電件204的步驟。例如,型腔模205’本身可以用作導電件,用於電鍍工藝的電接觸點。在一個示例中,型腔模的材料可以由FR4材料來形成。FR4材料例如是一種樹脂纖維板,表面具有銅層,因此,其可以導電。
例如,利用具有開口的型腔模205’形成連接部的方案與上述通過塑封層包封晶圓的方案不同,其沒有設置在晶圓背面的部分。因此,型腔模201’的厚度可以與晶圓的厚度大致相同,以在面板組件上形成較為平整的待處理面。然而,根據本公開的實施例不限於此,例如,固定材料可以為塑封層,在圖7C-7E所示的實施例中,其也可以形成在晶圓的第二面上。
雖然沒有特別說明,對於用於晶圓擴張的擴張膜片800,可以在合適的時候去除。例如,在圖7C-7E的實施例中,可以在形成固定材料之前將擴張膜800去除。
同樣,需要說明的是,雖然圖7A-7E的實施例中以未在形成導電層之前在晶圓100的第一面上形成介電層的情況為例進行了描述,但根據上述實施例中在形成導電層之前在晶圓的第一面上形成介電層的面板組件同樣適用於這些實施例。
在形成面板組件後,可以在面板組件的待處理面形成導電層等。在一些示例中,封裝工藝包括形成種子層、導電跡線、導電柱、介電層和焊料的步驟。下面將結合本公開的一些實施例描述在晶圓的第一面上形成各種導電層以及介電層的步驟。
圖8A為在面板組件的待處理面上形成一種子層603後的局部截面放大示意圖;圖8B為在面板組件的待處理面上形成導電層600之後的截面結構示意圖。為了圖示的方便,圖8B中並未示出種子層603。
例如,形成導電層600的工藝可以包括形成導電跡線601和導電柱602的工藝。例如,導電跡線601和導電柱602的圖案化方法可以通過光刻工藝與刻蝕工藝來完成,或者通過先形成光致抗蝕劑圖案化掩膜,然後再通過電鍍工藝在未被圖案化掩膜覆蓋的位置形成導電層,從而形成導電跡線和導電柱。例如,在面板組件的待處理面上形成第一圖案化掩膜層,該第一圖案化掩膜層露出要形成導電跡線的區域(例如,晶圓的第一面的至少部分區域以及所述環形區域中的至少部分區域),進行電鍍工藝以在所述晶圓的第一面上和所述環形區域內形成導電跡線601。然後,在導電跡線601上形成第二圖案化掩膜層,該第二圖案化掩膜層露出要形成導電柱的區域(例如,晶圓的第一面的至少部分區域以及所述環形區域中的至少部分區域),進行電鍍工藝以在導電跡線601上形成與導電跡線601連接的導電柱602。本公開的實施例對導電層的具體形成方式沒有特別限定,可以採用相關技術中任意合適的方法來形成導電跡線601和導電柱602,這裡不再贅述。在形成導電跡線601和導電柱602之後,可以通過刻蝕去除多餘的種子層603,從而避免了相鄰導電跡線之間的短路。
在根據本公開的一些示例中,在形成導電層600之後,還可以在導電層600上方形成介電保護層。如圖9A所示,在形成導電層600的面板組件上,在導電層上形成介電層604。該介電層604可以用於保護所形成的導電層600。例如,介電層604可以完全覆蓋導電層600以及連接部的至少部分區域。
在根據本公開的一些示例中,如圖9B所示,在形成介電層604之後,將介電層604減薄,從而露出導電柱,以用於與其他部件連接。
圖9C和圖9D示出了另外一種形成介電層604的實施例。如圖9C和圖9D所示,在面板組件的晶圓的活性面上形成導電層之後,將晶圓100從面板組件分隔出來,形成獨立的晶圓結構。然後,晶圓100的形成有導電層600的活性面上形成介電層604。然後再將晶圓100上的介電層604減薄,從而露出形成的導電柱602,以能夠與其他部件電連接。
上述各種實施例中對介電層604減薄的步驟例如可以通過機械研磨來完成。然而,將導電柱露出的方法不限於此,例如,也可以通過在介電層604中形成通孔從而露出導電柱。
雖然圖中未示出,上述導電層600也可以不包括導電柱602。在這種情況下,在形成介電層604之後,可以在介電層602中形成通孔以露出導電跡線601需要電連接的部分,並在通孔中形成凸塊底層金屬以用於與其他元件例如焊料進行電連接。
在本公開的一些示例中,例如,在圖9B所示的在面板組件形成露出導電層的介電層604之後,將晶圓分離以形成獨立的晶圓結構。
例如,導電跡線601和導電柱602的材料可以採用金、銀、銅、錫、鋁等材料或其它合適的導電材料。
如圖10A所示,在形成有介電層604的晶圓上,形成焊料605,以與介電層604露出的導電柱602電連接。或者,在其他實施例中,焊料605通過介電層的通孔中的凸塊底層金屬與導電跡線電連接,本公開的實施例對此沒有特別限定。
此外,圖10A以在形成導電層600前未在晶圓的第一面上形成介電層為例進行了描述,但根據本公開的實施例同樣適用于上述形成介電層106的情況。如圖10B,在10A所示的結構的基礎上,在導電層600與晶圓之間設置介電層106。介電層106中包括將導電層600與晶圓的第一面上的焊墊電連接的通孔(參照圖2C和圖2D)。
以上實施例對在面板組件上形成導電層,以及在形成導電層之後的晶圓上形成焊料的過程進行了描述。在形成焊料之後,根據本公開的實施例的半導體封裝工藝還可以包括將晶圓結構分割成獨立的晶片封裝體。如圖10A或10B所示,例如可以在位於晶粒之間的連接部處(例如圖10A或10B中虛線所示的位置)進行切割,從而避免損傷封裝後的晶片。例如,在晶粒004的側面保留部分連接部材料,從而對晶粒的側面進行保護。例如,切割後所形成的半導體晶片封裝體如圖11A或11B所示。
以上對於根據本公開的一些實施例的半導體器件封裝方法進行了描述,然而,上述各個實施例的步驟、結構或材料等在沒有衝突的情況下可以彼此結合或替換。需要說明的是,在某個面上形成某個層並不限制於直接在這個面上形成這個層,而是也可以包括在這個面與這個層之間插入其他層。
根據本公開的實施例還提供一種面板組件、晶圓封裝體和半導體晶片封裝體。例如,面板組件為根據上述實施例的半導體器件封裝方法中形成的面板組件、晶圓封裝體為進行封裝工藝的面板組件中分離出來的晶圓封裝體,而將晶圓封裝體切割之後形成半導體晶片封裝體。因此,上述半導體器件封裝方法的實施例中的描述均適用於面板組件、晶圓封裝體和半導體封裝體。下面對面板組件、晶圓封裝體和半導體晶片封裝體進行簡單的描述,未提及的材料、結構或技術效果等均可以參照上述封裝方法的實施例。
如圖3A、3B、3C、6、7B、7E、8B、9A和9B等所示,例如,該面板組件包括至少一個晶圓,晶圓包括彼此相對的第一面和第二面以及連接所述第一面和所述第二面的側面,所述第一面為活性面。另外,晶圓包括彼此分離的多個晶粒。該面板組件還包括連接部,位於晶圓的側面以及多個晶粒之間的間隔且連接到晶圓,連接部包括與晶圓的第一面位於同一側的第三面和與第三面相對的第四面,所述第三面與所述第一面形成所述面板組件的待處理面。在一些示例中,連接部還包括位於所述晶圓的第二面的部分。例如,上述連接部包括塑封層,但本公開的實施例不限於此。例如,連接部的位於晶圓的第二面的部分具有預定的材料和厚度以減緩或消除面板組件的翹曲。例如,面板組件還可以包括形成在待處理面上的導電層等,這裡不再贅述。
如圖9C和9D以及圖10A和10B等所示,根據本公開的一實施例的晶圓封裝體包括:晶圓,包括彼此相對的第一面和第二面以及連接所述第一面和所述第二面的側面,所述第一面為活性面。晶圓包括彼此分離的多個晶粒。該晶圓封裝體還包括塑封層,位於所述晶圓的多個晶粒之間的間隔,以將所述多個晶粒連接。需要注意的是,雖然擴張後的晶圓包括多個彼此分離的晶粒,但可以將多個晶粒的活性面的總和統稱為晶圓的第一面,而將多個晶粒的背面的總和統稱為晶圓的第二面。在一些示例中,塑封層還形成在晶圓的側面和晶圓的第二面的至少之一。例如,晶圓封裝體還包括位於晶圓的第一面上的導電層等,這裡不再贅述。例如,圖10B與圖10A的差別在於,圖10B的結構還包括位於導電層600與晶圓之間的介電層106。如圖10A和10B所示,雖然以在晶圓的側面、晶粒之間的間隔以及晶圓的第二面均設置有塑封層205為例進行了描述,但塑封層205可以僅存在於晶圓的晶粒之間的間隔以將整個晶圓連成一體結構。或者,塑封層205可以形成在晶粒之間的間隔以及晶圓的第二面上;或者,塑封層205可以形成在晶粒之間的間隔以及晶圓的側面;或者,塑封層205可以形成在晶粒之間的間隔、晶圓的側面以及晶圓的第二面上。例如,塑封層205的位於晶圓的第二面的部分具有預定的材料和厚度以減緩或消除所述晶圓封裝體的翹曲。例如,晶圓封裝體中的塑封層可以包括上述圖5A-6的實施例中的塑封層的至少一部分,也可以包括上述圖7A-7E的實施中的固定材料的至少一部分。
如圖11A和11B所示,根據本公開一實施例的半導體晶片封裝體包括晶粒004,該晶粒004包括相對的第一面101’和第二面102’以及連接第一面101’和第二面102’的側面103’,所述第一面101’為活性面。例如,晶粒004的第一面101’和第二面102’分別為晶圓的第一面101和第二面102的一部分,而側面103’則為切割出來的新的側面。另外,如圖11A或11B所示,在晶粒004的側面103’還設置有塑封層207。位於側面的塑封層207可以對晶粒的側面進行保護。例如,半導體晶片封裝體還包括導電層600,位於晶粒004的第一面101’上,晶粒004包括位於第一面101’上的焊墊104,導電層600與焊墊104電連接,且導電層600形成在晶粒044的側面103’限定的區域A內。這裡由晶粒的側面限定的區域是指在平行於晶粒的第一面的平面內由側面所圍成的區域。例如,導電層600的圖案以及位置可以在形成連續的導電層(例如通過電鍍工藝等)後通過圖案化工藝而確定。例如,在根據一些實施例的面板組件或晶圓封裝體中導電層600可以被圖案化以被限定在每個晶粒044的側面限定的區域內,然後切割晶圓以形成半導體晶片封裝體。
此外,在上述晶圓封裝體的第二面也形成塑封層的情況下,晶粒004的第二面102’也可以形成有塑封層。例如,塑封層的材料性質和/或厚度設計為和晶圓的活性面上的介電層和導電層等的材料和/或厚度相匹配,從而也可以防止晶片封裝體的翹曲。例如,塑封層207位於晶粒004的第二面102’上的部分具有預定的材料和厚度以減緩或消除半導體晶片封裝體的翹曲。圖11B與圖11A的差別在於,圖11B的結構還包括位於導電層600與晶粒004之間的介電層106。
上面僅僅簡單描述了根據本公開實施例中的面板組件、晶圓封裝體和半導體晶片封裝體。然而,如上所述,關於面板組件、晶圓封裝體和半導體晶片封裝體其他材料或結構特徵等,均可以參照上述關於封裝工藝的實施例的描述。
以上所述僅是本新型的示範性實施方式,而非用於限制本新型的保護範圍,本新型的保護範圍由所附的申請專利範圍確定。
本申請要求於2019年3月26日遞交的新加坡臨時專利申請第10201902686R號、2019年4月8日遞交的新加坡臨時專利申請第10201903126W號、2019年6月25日遞交的新加坡臨時專利申請第10201905866P號的優先權、2019年9月2日遞交的新加坡臨時專利申請第10201908063W號的優先權和2019年5月10日遞交的中國專利申請第201910390416.1,在此全文引用上述中國專利申請公開的內容以作為本申請的一部分。
001:區域
004:晶粒
100:半導體晶圓/晶圓
101:活性面
101’:第一面
102:背面
102’:第二面
103:側面
103’:側面
104:焊墊
105:絕緣保護層
1051:通孔
106:介電層
1061:通孔
200:連接部
201:前表面
202:後表面
203:定位部件
204:導電件
205:塑封層
205’:型腔模
206:固定材料
207:塑封層
300:面板組件
300’:面板組件
400:載板
401:粘接層
500:載板
501:粘接層
600:導電層
601:導電跡線
602:導電柱
603:種子層
604:介電層
605:焊料
700:環形區域
800:擴張膜片/電鍍接觸電極
為了更清楚地說明本新型實施例的技術方案,下面將對實施例的附圖作簡單地介紹,顯而易見地,下面描述中的附圖僅僅涉及本新型的一些實施例,而非對本新型的限制。
圖1A為根據本公開實施例的半導體器件封裝方法中所使用的一種半導體晶圓的截面結構示意圖;
圖1B為圖1A所示的半導體晶圓的平面結構示意圖;
圖2A和圖2B為根據本公開一實施例將晶圓進行切割和擴張的截面結構示意圖;
圖2C和圖2D為根據本公開另一實施例將晶圓進行切割和擴張的截面結構示意圖;
圖3A、圖3B和圖3C為根據本公開實施例的半導體封裝方法形成的面板組件的截面結構示意圖和平面結構示意圖;
圖4A和圖4B為在面板組件上進行電鍍工藝的示意圖;
圖5A-5C為根據本公開實施例的半導體封裝方法的部分工藝步驟的結構示意圖;
圖6為根據本公開實施例的半導體封裝方法中的部分步驟工藝的截面結構示意圖;
圖7A-7E為根據本公開實施例的半導體封裝方法的部分工藝步驟的結構示意圖;
圖8A為根據本公開實施例的半導體封裝方法中在面板組件的待處理面上形成種子層後的局部截面放大示意圖;
圖8B為根據本公開實施例的半導體封裝方法中在面板組件的待處理面上形成導電層之後的截面結構示意圖;
圖9A和圖9B為根據本公開實施例的半導體封裝方法中在形成導電層的面板組件上形成介電層後的截面結構示意圖;
圖9C和圖9D為根據本公開實施例的半導體封裝方法中在形成導電層的晶圓上形成介電層後的截面結構示意圖;
圖10A和10B為根據本公開實施例的半導體封裝方法中在介電層上形成焊料後的截面結構示意圖;
圖11A和11B為根據本公開實施例的半導體晶片封裝體的截面結構示意圖。
004:晶粒
100:晶粒/半導體晶圓
101:活性面
102:背面
103:側面
200:連接部
201:前表面
202:後表面
300:面板組件
Claims (10)
- 一種面板組件,包括:至少一個晶圓,所述晶圓包括彼此相對的第一面和第二面以及連接所述第一面和所述第二面的側面,所述第一面為活性面,且所述晶圓包括彼此分離的多個晶粒;以及連接部,位於所述晶圓的側面以及所述多個晶粒之間的間隔且連接到所述晶圓,所述連接部包括與所述晶圓的第一面位於同一側的第三面和與所述晶圓的第二面位於同一側的第四面,所述第三面與所述第一面形成所述面板組件的待處理面。
- 如請求項1所述的面板組件,還包括導電層,位於所述待處理面上且至少位於所述晶圓的第一面上。
- 如請求項2所述的面板組件,其中,所述導電層包括位於所述晶圓的第一面上的有效導電層以及位於所述晶圓外圍的所述連接部的第三面上的虛設導電層。
- 如請求項2或3所述的面板組件,還包括位於所述導電層和所述晶圓之間的介電層,所述介電層中包括通孔,所述導電層通過所述介電層中的通孔與所述晶圓的第一面上的焊墊電連接。
- 如請求項1所述的面板組件,還包括導電件,從所述連接部的第三面露出,位於所述面板組件的周邊區域且與所述晶圓間隔。
- 一種晶圓封裝體,包括: 晶圓,包括彼此相對的第一面和第二面以及連接所述第一面和所述第二面的側面,所述第一面為活性面,且所述晶圓包括彼此分離的多個晶粒;以及塑封層,位於所述晶圓的所述多個晶粒之間的間隔,以將所述多個晶粒連接。
- 如請求項6所述的晶圓封裝體,其中,所述塑封層還形成在所述晶圓的第二面上,所述塑封層的位於所述晶圓的第二面的部分具有預定的材料和厚度以減緩或消除所述晶圓封裝體的翹曲。
- 如請求項6或7所述的晶圓封裝體,還包括:導電層,至少位於所述晶圓的第一面上,所述晶圓包括位於所述第一面上的焊墊,所述導電層與所述焊墊電連接。
- 一種晶片封裝體,包括:晶粒,包括彼此相對的第一面和第二面以及連接所述第一面和所述第二面的側面,所述第一面為活性面;塑封層,位於所述晶粒的側面上;以及導電層,位於所述晶粒的第一面上,所述晶粒包括位於所述第一面上的焊墊,所述導電層與所述焊墊電連接,且所述導電層形成在所述晶粒的側面限定的區域內。
- 如請求項9所述的晶片封裝體,其中,所述塑封層還形成在所述晶粒的第二面上,所述塑封層位於所述晶粒的第二面上的部分具有預定的材料和厚度以減緩或消除所述晶片封裝體的翹曲。
Applications Claiming Priority (10)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SG10201902686R | 2019-03-26 | ||
SG10201902686R | 2019-03-26 | ||
SG10201903126W | 2019-04-08 | ||
SG10201903126W | 2019-04-08 | ||
CN201910390416.1 | 2019-05-10 | ||
CN201910390416 | 2019-05-10 | ||
SG10201905866P | 2019-06-25 | ||
SG10201905866P | 2019-06-25 | ||
SG10201908063W | 2019-09-02 | ||
SG10201908063W | 2019-09-02 |
Publications (1)
Publication Number | Publication Date |
---|---|
TWM595330U true TWM595330U (zh) | 2020-05-11 |
Family
ID=68992643
Family Applications (8)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW108134965A TWI728480B (zh) | 2019-03-26 | 2019-09-26 | 封裝方法及面板組件 |
TW108134967A TWI753304B (zh) | 2019-03-26 | 2019-09-26 | 封裝方法及面板組件 |
TW108212801U TWM592597U (zh) | 2019-03-26 | 2019-09-26 | 面板組件、晶圓封裝體以及晶片封裝體 |
TW108134968A TWI796522B (zh) | 2019-03-26 | 2019-09-26 | 半導體器件封裝方法及半導體器件 |
TW109141931A TWI762052B (zh) | 2019-03-26 | 2019-09-26 | 封裝方法、面板組件以及晶圓封裝體 |
TW108212802U TWM597977U (zh) | 2019-03-26 | 2019-09-26 | 面板組件、晶圓封裝體以及晶片封裝體 |
TW108142656A TWI755652B (zh) | 2019-03-26 | 2019-11-22 | 封裝方法、面板組件以及晶片封裝體 |
TW108215568U TWM595330U (zh) | 2019-03-26 | 2019-11-22 | 面板組件、晶圓封裝體以及晶片封裝體 |
Family Applications Before (7)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW108134965A TWI728480B (zh) | 2019-03-26 | 2019-09-26 | 封裝方法及面板組件 |
TW108134967A TWI753304B (zh) | 2019-03-26 | 2019-09-26 | 封裝方法及面板組件 |
TW108212801U TWM592597U (zh) | 2019-03-26 | 2019-09-26 | 面板組件、晶圓封裝體以及晶片封裝體 |
TW108134968A TWI796522B (zh) | 2019-03-26 | 2019-09-26 | 半導體器件封裝方法及半導體器件 |
TW109141931A TWI762052B (zh) | 2019-03-26 | 2019-09-26 | 封裝方法、面板組件以及晶圓封裝體 |
TW108212802U TWM597977U (zh) | 2019-03-26 | 2019-09-26 | 面板組件、晶圓封裝體以及晶片封裝體 |
TW108142656A TWI755652B (zh) | 2019-03-26 | 2019-11-22 | 封裝方法、面板組件以及晶片封裝體 |
Country Status (3)
Country | Link |
---|---|
US (2) | US11062917B2 (zh) |
CN (6) | CN110648931A (zh) |
TW (8) | TWI728480B (zh) |
Families Citing this family (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TWI728480B (zh) * | 2019-03-26 | 2021-05-21 | 新加坡商Pep創新私人有限公司 | 封裝方法及面板組件 |
CN113725090A (zh) * | 2020-03-27 | 2021-11-30 | 矽磐微电子(重庆)有限公司 | 半导体封装方法 |
CN111739804B (zh) * | 2020-06-09 | 2022-11-01 | 矽磐微电子(重庆)有限公司 | 半导体封装方法 |
TWI795696B (zh) * | 2020-12-04 | 2023-03-11 | 吳聲欣 | 半導體元件封裝結構及其製造方法 |
JP2022092661A (ja) * | 2020-12-11 | 2022-06-23 | 日本航空電子工業株式会社 | デバイス及びデバイスの製造方法 |
CN113571461A (zh) * | 2021-07-02 | 2021-10-29 | 矽磐微电子(重庆)有限公司 | 芯片封装结构的形成方法 |
CN113594052B (zh) * | 2021-07-29 | 2024-02-27 | 矽磐微电子(重庆)有限公司 | 半导体封装方法 |
CN117276094A (zh) * | 2023-10-12 | 2023-12-22 | 江苏柒捌玖电子科技有限公司 | 一种晶圆级封装方法及芯链封装结构 |
Family Cites Families (28)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP3565086B2 (ja) * | 1999-04-16 | 2004-09-15 | 富士通株式会社 | プローブカード及び半導体装置の試験方法 |
US6537482B1 (en) * | 2000-08-08 | 2003-03-25 | Micron Technology, Inc. | Underfill and encapsulation of carrier substrate-mounted flip-chip components using stereolithography |
JP2002217377A (ja) * | 2001-01-18 | 2002-08-02 | Hitachi Ltd | 半導体集積回路装置およびその製造方法 |
TW589726B (en) * | 2003-04-25 | 2004-06-01 | Chipmos Technologies Inc | Wafer level packaging process and structure thereof |
KR100891522B1 (ko) * | 2007-06-20 | 2009-04-06 | 주식회사 하이닉스반도체 | 웨이퍼 레벨 패키지의 제조방법 |
CN102067310B (zh) * | 2008-06-16 | 2013-08-21 | 泰塞拉公司 | 带有边缘触头的晶片级芯片规模封装的堆叠及其制造方法 |
KR101003678B1 (ko) * | 2008-12-03 | 2010-12-23 | 삼성전기주식회사 | 웨이퍼 레벨 패키지와 그 제조방법 및 칩 재활용방법 |
US8252665B2 (en) * | 2009-09-14 | 2012-08-28 | Taiwan Semiconductor Manufacturing Company, Ltd. | Protection layer for adhesive material at wafer edge |
US8236613B2 (en) * | 2010-05-24 | 2012-08-07 | Alpha & Omega Semiconductor Inc. | Wafer level chip scale package method using clip array |
TWI575684B (zh) * | 2011-06-13 | 2017-03-21 | 矽品精密工業股份有限公司 | 晶片尺寸封裝件 |
TWI621224B (zh) * | 2017-07-14 | 2018-04-11 | 欣興電子股份有限公司 | 封裝結構及其製造方法 |
SG190487A1 (en) * | 2011-11-14 | 2013-06-28 | United Test & Assembly Ct Lt | Semiconductor packages and methods of packaging semiconductor devices |
TW201448139A (zh) * | 2013-06-03 | 2014-12-16 | Powertech Technology Inc | 嵌埋式基板封裝構造及其製造方法 |
US20150008566A1 (en) * | 2013-07-02 | 2015-01-08 | Texas Instruments Incorporated | Method and structure of panelized packaging of semiconductor devices |
US9418877B2 (en) * | 2014-05-05 | 2016-08-16 | Qualcomm Incorporated | Integrated device comprising high density interconnects in inorganic layers and redistribution layers in organic layers |
US9508623B2 (en) * | 2014-06-08 | 2016-11-29 | UTAC Headquarters Pte. Ltd. | Semiconductor packages and methods of packaging semiconductor devices |
US9396999B2 (en) * | 2014-07-01 | 2016-07-19 | Freescale Semiconductor, Inc. | Wafer level packaging method |
CN106688115B (zh) * | 2014-09-12 | 2019-06-14 | 世迈克琉明有限公司 | 半导体发光元件的制造方法 |
CN104362102A (zh) * | 2014-09-28 | 2015-02-18 | 南通富士通微电子股份有限公司 | 晶圆级芯片规模封装工艺 |
US9786623B2 (en) * | 2015-03-17 | 2017-10-10 | STATS ChipPAC Pte. Ltd. | Semiconductor device and method of forming PoP semiconductor device with RDL over top package |
TWI584425B (zh) * | 2016-06-27 | 2017-05-21 | 力成科技股份有限公司 | 扇出型晶圓級封裝結構 |
KR20230066116A (ko) * | 2016-06-30 | 2023-05-12 | 린텍 가부시키가이샤 | 반도체 가공용 시트 |
US10325861B2 (en) * | 2016-09-30 | 2019-06-18 | Intel IP Corporation | Methods and structures for dicing integrated circuits from a wafer |
JP6711423B2 (ja) * | 2017-08-31 | 2020-06-17 | 住友ベークライト株式会社 | 電磁波シールド用フィルム |
US10157867B1 (en) * | 2017-08-31 | 2018-12-18 | Taiwan Semiconductor Manufacturing Company, Ltd. | Interconnect structure and method |
TWI728480B (zh) * | 2019-03-26 | 2021-05-21 | 新加坡商Pep創新私人有限公司 | 封裝方法及面板組件 |
CN211017006U (zh) * | 2019-03-26 | 2020-07-14 | Pep创新私人有限公司 | 面板组件、晶圆封装体以及芯片封装体 |
TWI712190B (zh) * | 2019-07-12 | 2020-12-01 | 茂丞科技股份有限公司 | 晶圓級超聲波感測裝置及其製造方法 |
-
2019
- 2019-09-26 TW TW108134965A patent/TWI728480B/zh active
- 2019-09-26 CN CN201910915139.1A patent/CN110648931A/zh active Pending
- 2019-09-26 CN CN201910917094.1A patent/CN111755348A/zh active Pending
- 2019-09-26 TW TW108134967A patent/TWI753304B/zh active
- 2019-09-26 CN CN201910914975.8A patent/CN110648930A/zh active Pending
- 2019-09-26 TW TW108212801U patent/TWM592597U/zh not_active IP Right Cessation
- 2019-09-26 CN CN201921611584.0U patent/CN210223952U/zh active Active
- 2019-09-26 TW TW108134968A patent/TWI796522B/zh active
- 2019-09-26 TW TW109141931A patent/TWI762052B/zh active
- 2019-09-26 TW TW108212802U patent/TWM597977U/zh unknown
- 2019-09-26 CN CN201921611779.5U patent/CN210607192U/zh active Active
- 2019-11-19 CN CN201911134216.6A patent/CN110838452A/zh active Pending
- 2019-11-22 TW TW108142656A patent/TWI755652B/zh active
- 2019-11-22 TW TW108215568U patent/TWM595330U/zh unknown
- 2019-12-05 US US16/703,877 patent/US11062917B2/en active Active
- 2019-12-05 US US16/703,887 patent/US11538695B2/en active Active
Also Published As
Publication number | Publication date |
---|---|
TWM592597U (zh) | 2020-03-21 |
TW202025410A (zh) | 2020-07-01 |
TWM597977U (zh) | 2020-07-01 |
TWI796522B (zh) | 2023-03-21 |
US11062917B2 (en) | 2021-07-13 |
TW202025408A (zh) | 2020-07-01 |
CN110838452A (zh) | 2020-02-25 |
TW202021076A (zh) | 2020-06-01 |
TWI728480B (zh) | 2021-05-21 |
TWI753304B (zh) | 2022-01-21 |
TWI755652B (zh) | 2022-02-21 |
US20200312762A1 (en) | 2020-10-01 |
CN111755348A (zh) | 2020-10-09 |
CN110648931A (zh) | 2020-01-03 |
CN210607192U (zh) | 2020-05-22 |
CN210223952U (zh) | 2020-03-31 |
CN110648930A (zh) | 2020-01-03 |
US11538695B2 (en) | 2022-12-27 |
TWI762052B (zh) | 2022-04-21 |
TW202121630A (zh) | 2021-06-01 |
US20200312676A1 (en) | 2020-10-01 |
TW202107640A (zh) | 2021-02-16 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
TWI755652B (zh) | 封裝方法、面板組件以及晶片封裝體 | |
TWI539508B (zh) | 半導體裝置之製造方法及電子裝置之製造方法 | |
TW201820552A (zh) | 晶片封裝方法及封裝結構 | |
TWI694557B (zh) | 半導體基板、半導體封裝件及其製造方法 | |
US11233028B2 (en) | Chip packaging method and chip structure | |
WO2022012538A1 (zh) | 多芯片3d封装结构及其制作方法 | |
US11107772B2 (en) | Semiconductor package and method of manufacturing semiconductor package | |
US20210358768A1 (en) | Package structure and manufacturing method thereof | |
US11842902B2 (en) | Semiconductor package with alignment mark and manufacturing method thereof | |
US12057324B2 (en) | Semiconductor package having a semiconductor element and a wiring structure | |
TW202036812A (zh) | 半導體裝置封裝方法及半導體裝置 | |
JP2012216601A (ja) | 電子装置の製造方法及び電子装置 | |
CN211017006U (zh) | 面板组件、晶圆封装体以及芯片封装体 | |
WO2022095695A1 (zh) | Mcm封装结构及其制作方法 | |
JP2012033624A (ja) | ウエハレベルパッケージ構造およびその製造方法 | |
JP2007123941A (ja) | 半導体装置の製造方法 | |
WO2023005308A1 (zh) | 芯片封装结构及其制作方法 | |
US20060284288A1 (en) | Wafer and single chip having circuit rearranged structure and method for fabricating the same | |
TW202433614A (zh) | 層壓設備和方法 |