TWI697966B - 半導體封裝基板及其製造方法、半導體封裝及其製造方法 - Google Patents
半導體封裝基板及其製造方法、半導體封裝及其製造方法 Download PDFInfo
- Publication number
- TWI697966B TWI697966B TW107133994A TW107133994A TWI697966B TW I697966 B TWI697966 B TW I697966B TW 107133994 A TW107133994 A TW 107133994A TW 107133994 A TW107133994 A TW 107133994A TW I697966 B TWI697966 B TW I697966B
- Authority
- TW
- Taiwan
- Prior art keywords
- groove
- grooves
- base substrate
- manufacturing
- resin
- Prior art date
Links
- 239000000758 substrate Substances 0.000 title claims abstract description 152
- 239000004065 semiconductor Substances 0.000 title claims abstract description 107
- 238000004519 manufacturing process Methods 0.000 title claims abstract description 57
- 239000011347 resin Substances 0.000 claims abstract description 64
- 229920005989 resin Polymers 0.000 claims abstract description 64
- 238000005530 etching Methods 0.000 claims abstract description 11
- 239000004020 conductor Substances 0.000 claims abstract description 8
- 238000000034 method Methods 0.000 claims description 31
- 238000005520 cutting process Methods 0.000 claims description 29
- 238000007747 plating Methods 0.000 claims description 13
- 230000015572 biosynthetic process Effects 0.000 claims description 9
- 239000010410 layer Substances 0.000 description 16
- 238000005476 soldering Methods 0.000 description 8
- RYGMFSIKBFXOCR-UHFFFAOYSA-N Copper Chemical compound [Cu] RYGMFSIKBFXOCR-UHFFFAOYSA-N 0.000 description 7
- 238000004806 packaging method and process Methods 0.000 description 7
- XEEYBQQBJWHFJM-UHFFFAOYSA-N Iron Chemical compound [Fe] XEEYBQQBJWHFJM-UHFFFAOYSA-N 0.000 description 5
- 239000010949 copper Substances 0.000 description 4
- 239000011889 copper foil Substances 0.000 description 4
- 238000000465 moulding Methods 0.000 description 4
- 229910000679 solder Inorganic materials 0.000 description 4
- 229910052802 copper Inorganic materials 0.000 description 3
- 239000002184 metal Substances 0.000 description 3
- 229910052751 metal Inorganic materials 0.000 description 3
- 239000000126 substance Substances 0.000 description 3
- MHAJPDPJQMAIIY-UHFFFAOYSA-N Hydrogen peroxide Chemical compound OO MHAJPDPJQMAIIY-UHFFFAOYSA-N 0.000 description 2
- 229910021578 Iron(III) chloride Inorganic materials 0.000 description 2
- QAOWNCQODCNURD-UHFFFAOYSA-N Sulfuric acid Chemical compound OS(O)(=O)=O QAOWNCQODCNURD-UHFFFAOYSA-N 0.000 description 2
- 239000003795 chemical substances by application Substances 0.000 description 2
- ORTQZVOHEJQUHG-UHFFFAOYSA-L copper(II) chloride Chemical compound Cl[Cu]Cl ORTQZVOHEJQUHG-UHFFFAOYSA-L 0.000 description 2
- 239000011810 insulating material Substances 0.000 description 2
- 229910052742 iron Inorganic materials 0.000 description 2
- RBTARNINKXHZNM-UHFFFAOYSA-K iron trichloride Chemical compound Cl[Fe](Cl)Cl RBTARNINKXHZNM-UHFFFAOYSA-K 0.000 description 2
- 238000000059 patterning Methods 0.000 description 2
- 229910017518 Cu Zn Inorganic materials 0.000 description 1
- 229910000881 Cu alloy Inorganic materials 0.000 description 1
- 229910017755 Cu-Sn Inorganic materials 0.000 description 1
- 229910017752 Cu-Zn Inorganic materials 0.000 description 1
- 229910017827 Cu—Fe Inorganic materials 0.000 description 1
- 229910017927 Cu—Sn Inorganic materials 0.000 description 1
- 229910017943 Cu—Zn Inorganic materials 0.000 description 1
- 229910017985 Cu—Zr Inorganic materials 0.000 description 1
- 229910000640 Fe alloy Inorganic materials 0.000 description 1
- 229910001030 Iron–nickel alloy Inorganic materials 0.000 description 1
- 229910017709 Ni Co Inorganic materials 0.000 description 1
- 229910003267 Ni-Co Inorganic materials 0.000 description 1
- 229910003262 Ni‐Co Inorganic materials 0.000 description 1
- 229910045601 alloy Inorganic materials 0.000 description 1
- 239000000956 alloy Substances 0.000 description 1
- 230000001680 brushing effect Effects 0.000 description 1
- 230000000052 comparative effect Effects 0.000 description 1
- 238000004590 computer program Methods 0.000 description 1
- KUNSUQLRTQLHQQ-UHFFFAOYSA-N copper tin Chemical compound [Cu].[Sn] KUNSUQLRTQLHQQ-UHFFFAOYSA-N 0.000 description 1
- TVZPLCNGKSPOJA-UHFFFAOYSA-N copper zinc Chemical compound [Cu].[Zn] TVZPLCNGKSPOJA-UHFFFAOYSA-N 0.000 description 1
- 238000010586 diagram Methods 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 239000004519 grease Substances 0.000 description 1
- 238000000227 grinding Methods 0.000 description 1
- JEIPFZHSYJVQDO-UHFFFAOYSA-N iron(III) oxide Inorganic materials O=[Fe]O[Fe]=O JEIPFZHSYJVQDO-UHFFFAOYSA-N 0.000 description 1
- 239000007788 liquid Substances 0.000 description 1
- 239000000463 material Substances 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 238000012858 packaging process Methods 0.000 description 1
- 229910052763 palladium Inorganic materials 0.000 description 1
- 230000000149 penetrating effect Effects 0.000 description 1
- 230000035515 penetration Effects 0.000 description 1
- 229920002120 photoresistant polymer Polymers 0.000 description 1
- 238000009832 plasma treatment Methods 0.000 description 1
- 238000005498 polishing Methods 0.000 description 1
- 239000003755 preservative agent Substances 0.000 description 1
- 230000002335 preservative effect Effects 0.000 description 1
- 238000007788 roughening Methods 0.000 description 1
- 239000002356 single layer Substances 0.000 description 1
- 239000007787 solid Substances 0.000 description 1
- 229920001187 thermosetting polymer Polymers 0.000 description 1
- 239000012780 transparent material Substances 0.000 description 1
- 238000004804 winding Methods 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L33/00—Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
- H01L33/005—Processes
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/48—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
- H01L23/488—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
- H01L23/498—Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
- H01L23/49861—Lead-frames fixed on or encapsulated in insulating substrates
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/48—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
- H01L23/488—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
- H01L23/498—Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
- H01L23/49827—Via connections through the substrates, e.g. pins going through the substrate, coaxial cables
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/48—Manufacture or treatment of parts, e.g. containers, prior to assembly of the devices, using processes not provided for in a single one of the subgroups H01L21/06 - H01L21/326
- H01L21/4814—Conductive parts
- H01L21/4821—Flat leads, e.g. lead frames with or without insulating supports
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/48—Manufacture or treatment of parts, e.g. containers, prior to assembly of the devices, using processes not provided for in a single one of the subgroups H01L21/06 - H01L21/326
- H01L21/4814—Conductive parts
- H01L21/4846—Leads on or in insulating or insulated substrates, e.g. metallisation
- H01L21/486—Via connections through the substrate with or without pins
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/71—Manufacture of specific parts of devices defined in group H01L21/70
- H01L21/76—Making of isolation regions between components
- H01L21/762—Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers
- H01L21/76224—Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers using trench refilling with dielectric materials
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/71—Manufacture of specific parts of devices defined in group H01L21/70
- H01L21/768—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
- H01L21/76801—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing
- H01L21/76802—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing by forming openings in dielectrics
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/71—Manufacture of specific parts of devices defined in group H01L21/70
- H01L21/768—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
- H01L21/76838—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the conductors
- H01L21/76877—Filling of holes, grooves or trenches, e.g. vias, with conductive material
- H01L21/76879—Filling of holes, grooves or trenches, e.g. vias, with conductive material by selective deposition of conductive material in the vias, e.g. selective C.V.D. on semiconductor material, plating
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/48—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
- H01L23/488—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
- H01L23/495—Lead-frames or other flat leads
- H01L23/49541—Geometry of the lead-frame
- H01L23/49548—Cross section geometry
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/48—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
- H01L23/488—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
- H01L23/498—Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
- H01L23/49838—Geometry or layout
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/52—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
- H01L23/522—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
- H01L23/532—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body characterised by the materials
- H01L23/53204—Conductive materials
- H01L23/53209—Conductive materials based on metals, e.g. alloys, metal silicides
- H01L23/53228—Conductive materials based on metals, e.g. alloys, metal silicides the principal metal being copper
- H01L23/53233—Copper alloys
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/52—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
- H01L23/522—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
- H01L23/532—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body characterised by the materials
- H01L23/53204—Conductive materials
- H01L23/53209—Conductive materials based on metals, e.g. alloys, metal silicides
- H01L23/53257—Conductive materials based on metals, e.g. alloys, metal silicides the principal metal being a refractory metal
- H01L23/53261—Refractory-metal alloys
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L33/00—Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
- H01L33/02—Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies
- H01L33/20—Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies with a particular shape, e.g. curved or truncated substrate
- H01L33/22—Roughened surfaces, e.g. at the interface between epitaxial layers
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L33/00—Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
- H01L33/48—Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor body packages
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
- H01L2224/4805—Shape
- H01L2224/4809—Loop shape
- H01L2224/48091—Arched
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
- H01L2224/481—Disposition
- H01L2224/48151—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/48221—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/48245—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic
- H01L2224/48247—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic connecting the wire to a bond pad of the item
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/93—Batch processes
- H01L2224/95—Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips
- H01L2224/97—Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips the devices being connected to a common substrate, e.g. interposer, said common substrate being separable into individual assemblies after connecting
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/12—Mountings, e.g. non-detachable insulating substrates
- H01L23/13—Mountings, e.g. non-detachable insulating substrates characterised by the shape
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/15—Details of package parts other than the semiconductor or other solid state devices to be connected
- H01L2924/181—Encapsulation
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2933/00—Details relating to devices covered by the group H01L33/00 but not provided for in its subgroups
- H01L2933/0008—Processes
- H01L2933/0033—Processes relating to semiconductor body packages
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Computer Hardware Design (AREA)
- Power Engineering (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Manufacturing & Machinery (AREA)
- Geometry (AREA)
- Ceramic Engineering (AREA)
- Structures Or Materials For Encapsulating Or Coating Semiconductor Devices Or Solid State Devices (AREA)
- Encapsulation Of And Coatings For Semiconductor Or Solid State Devices (AREA)
Abstract
本發明提供一種製造半導體封裝基板的方法、一種使用
製造半導體封裝基板的方法來製造的半導體封裝基板、一種製造半導體封裝的方法以及一種使用製造半導體封裝的方法來製造的半導體封裝。製造半導體封裝基板的方法包含:在具有頂部表面和底部表面且由導電材料形成的基底基板的底部表面中形成多個第一凹槽或第一溝槽;用樹脂填充多個第一凹槽或溝槽;固化樹脂;去除過度填充於多個第一凹槽或溝槽中的樹脂的暴露部分;對基底基板的頂部表面進行蝕刻以暴露填充於多個第一凹槽或溝槽中的樹脂的至少部分;以及在基底基板的底部表面中形成第二凹槽或第二溝槽。
Description
一或多個實施例涉及一種製造以簡易方式對其執行焊接的半導體封裝基板的方法和使用所述方法製造的半導體封裝基板,以及一種製造半導體封裝的方法和使用所述方法製造的半導體封裝。
本申請案要求2018年2月23日在韓國智慧財產權局提交的第10-2018-0022231號韓國專利申請案的權益,所述申請案的公開內容以全文引用的方式併入本文中。
半導體裝置通過將其封裝在半導體封裝基板上來使用。為了封裝半導體裝置,半導體封裝基板包含精細電路圖案和/或輸入/輸出(input/output;I/O)端子。隨著半導體裝置的性能和/或整
合度的改進,且使用這類半導體裝置來製造的電子裝置具有減小的體積和改進的性能,半導體封裝基板的精細電路圖案等的關鍵尺寸(critical dimension)已變得更小且其複雜度已變得更高。
現有半導體封裝基板通過以下操作來製造:通過使用其上堆疊有銅箔的覆銅層壓板(copper clad laminate;CCL)來形成通孔,用金屬鍍敷通孔的內部以電連接堆疊在CCL的頂部表面和底部表面上的銅箔,以及通過使用光刻膠來圖案化上部表面銅箔和下部表面銅箔。然而,就高製程複雜度和低精度來說,製造現有半導體封裝基板的方法是不利的。
因而最近,已引入一種通過用絕緣材料填充導電基底基板以簡化製造製程來製造半導體封裝基板的方法。
一或多個實施例是針對一種製造以簡易方式對其執行焊接的半導體封裝基板的方法和使用所述方法製造的半導體封裝基板,以及一種製造半導體封裝的方法和使用所述方法製造的半導體封裝。然而,這些方面僅僅是實例,且因而本公開的範圍不應理解為受其限制。
額外方面將部分地在以下描述中予以闡述,且部分地將從描述中顯而易見,或可通過對所提出的實施例的實踐而獲悉。
根據一或多個實施例,一種製造半導體封裝基板的方法包含:在基底基板的底部表面中形成多個第一凹槽或多個第一溝
槽,所述基底基板具有頂部表面和底部表面且由導電材料形成;用樹脂填充多個第一凹槽或溝槽;固化樹脂;去除過度填充於多個第一凹槽或溝槽中的樹脂的暴露部分;對基底基板的頂部表面進行蝕刻以暴露填充於多個第一凹槽或溝槽中的樹脂的至少部分;以及在基底基板的底部表面中形成第二凹槽或第二溝槽。
在一個實施例中,對基底基板的頂部表面的蝕刻與第二凹槽或溝槽的形成可同時執行。
在一個實施例中,第二凹槽或溝槽的形成可包含沿切割線形成第二凹槽或溝槽。
在一個實施例中,第二凹槽或溝槽的形成可包含在用樹脂填充的相鄰的多個第一凹槽或溝槽之間形成第二凹槽或溝槽。
在一個實施例中,在用樹脂對多個第一凹槽或溝槽的填充之前,方法可進一步包含使多個第一凹槽或溝槽的內部表面粗糙化。
在一個實施例中,經由多個第一凹槽或溝槽暴露於基底基板的底部表面上的樹脂的面積可大於經由第二凹槽或溝槽暴露於基底基板的頂部表面上的樹脂的面積。
在一個實施例中,方法可進一步包含在基底基板上形成鍍層。
在一個實施例中,鍍層的形成可包含在第二凹槽或溝槽的內部表面上形成鍍層。
根據一或多個實施例,提供一種通過上文所描述的方法
來製造的半導體封裝基板。
根據一或多個實施例,一種製造半導體封裝的方法包含:在基底基板的底部表面中形成多個第一凹槽或多個第一溝槽,所述基底基板具有頂部表面和底部表面且由導電材料形成;用樹脂填充多個第一凹槽或溝槽;固化樹脂;去除過度填充於多個第一凹槽或溝槽中的樹脂的暴露部分;對基底基板的頂部表面進行蝕刻以暴露填充於多個第一凹槽或溝槽中的樹脂的至少部分;在基底基板的底部表面中形成第二凹槽或第二溝槽;在基底基板上安裝半導體晶片;以及沿第二凹槽或溝槽切割基底基板。
在一個實施例中,對基底基板的頂部表面的蝕刻與第二凹槽或溝槽的形成可同時執行。
在一個實施例中,第二凹槽或溝槽的形成可包含在用樹脂填充的相鄰的多個第一凹槽或溝槽之間形成第二凹槽或溝槽。
在一個實施例中,在基底基板的切割中,用於切割基底基板的切割線的寬度可小於第二凹槽或溝槽的寬度。
在一個實施例中,方法可進一步包含在基底基板上形成鍍層。
根據一或多個實施例,提供一種通過上文所描述的方法來製造的半導體封裝。
這些和其它方面、特徵以及效應將從隨附圖式、專利範圍以及以下描述中顯而易見。
如本文中所闡述的一般方面和特殊方面可使用系統、方
法、電腦程式或其組合來實施。
10:半導體封裝基板
20:半導體封裝
100:基底基板
100a:底部表面
100b:頂部表面
100c:第一凹槽或溝槽
100d:部分
100e:第二凹槽或溝槽
102、104:互連圖案
110:樹脂
120:鍍層
130:半導體晶片
140:導線
150:模製層
CA:切割區域
We、Wc:寬度
WF:可潤濕側翼結構
x、y、z:軸線
根據結合隨附圖式對實施例進行的以下描述,這些和/或其它方面將變得顯而易見且更容易瞭解,在隨附圖式中:圖1到圖6是說明根據一實施例的製造半導體封裝基板的製程的示意性橫截面視圖。
圖7和圖8是說明根據另一實施例的製造半導體封裝的製程的部分的示意性橫截面視圖。
圖9是說明根據另一實施例的半導體封裝的結構的示意性橫截面視圖。
可在本公開中做出各種修改且可實施各種實施例。因此,實例實施例在圖式中加以說明且在本文中進行詳細描述。本公開的有利特徵以及實現所述特徵的方法將從待結合圖式在下文詳細描述的實施例中顯而易見。然而,本公開不限於此且可以許多不同形式實施。如本文中所使用,術語“和/或”包含相關聯的所列項目中的一或多個的任何組合以及所有組合。當“…中的至少一個”的表述伴隨著一列元件時,其修飾一列元件的所有元件而不是修飾一列元件中的單個元件。
在下文中,將參考隨附圖式詳細地描述實施例。在參考
圖式描述實施例時,為相同或相應元件分配相同的附圖標記,且在本文中不進行過多描述。
在以下實施例中,術語“第一”、“第二”等並不用以限定本公開的範圍,且僅用以區分一個元件與另一元件。如本文中所使用,除非上下文另外明確地指示,否則單數形式“一(a/an)”和“所述”還意圖包含複數形式。
應理解,當在本文中使用時,術語“包括(comprises)”和/或“包括(comprising)”指明所陳述特徵或元件的存在,但不排除一或多個其它特徵或元件的存在或添加。應理解,當如層、區域或元件的元件被稱作在另一元件“上”或“上方”時,所述元件可直接在另一元件上或另一元件可插入於其間。
在圖式中,為解釋方便起見,可放大元件的大小。舉例來說,為解釋方便起見而任意地說明圖式中所說明的每一元件的大小和厚度,且因此實施例不應理解為限於此。
如本文中所使用,x軸、y軸以及z軸不限於正交坐標系的三條軸線且可廣泛地理解為任何三條軸線。舉例來說,x軸、y軸以及z軸可彼此垂直但可指示非正交的不同方向。
當可以不同方式來實施一實施例時,可以不同於此處所描述的次序來執行某一製程。舉例來說,連續描述的兩個製程可基本上同時執行或以與本文中所描述次序相反的次序執行。
圖1到圖6是說明根據一實施例的製造半導體封裝基板的製程的示意性橫截面視圖。
在根據本發明實施例的製造半導體封裝基板10的方法中,首先,如圖1中所說明來製備由導電材料形成的基底基板100。基底基板100可呈包含導電材料的平板形式。導電材料的實例可包含鐵(iron;Fe);Fe合金(如Fe-Ni或Fe-Ni-Co);銅(copper;Cu);Cu合金(如Cu-Sn、Cu-Zr、Cu-Fe或Cu-Zn)等。基底基板100可為包含頂部表面100b和底部表面100a的板形狀,所述頂部表面與底部表面是相對表面。
其後,如圖2中所說明,第一凹槽或溝槽100c在基底基板100的底部表面100a中形成。此處,第一凹槽或溝槽100c可理解為不完全穿透基底基板100。雖然在作為橫截面視圖的圖2中未繪示,但在從平面視圖觀察時,除了形成於底部表面100a中的第一凹槽或溝槽100c以外的基底基板100的剩餘部分可理解為在一個方向上延伸的互連圖案或捲繞互連圖案。
為了形成第一凹槽或溝槽100c,使基底基板100的底部表面100a與感光性幹膜抗蝕劑(dry film resist;DFR)層壓,且隨後暴光並顯影以僅暴露其中待形成第一凹槽或溝槽100c的基底基板100僅部分。隨後,用如氯化銅或氯化鐵的蝕刻溶液對未由DFR覆蓋的基底基板100的底部表面100a的部分進行蝕刻,從而在底部表面100a中形成並不穿透基底基板100的第一凹槽或溝槽100c,如圖2中所示出。
基底基板100的底部表面100a的剩餘部分(即其除了第一凹槽或溝槽100c以外的部分)稍後可充當互連圖案。因此,
當在基底基板100的底部表面100a中形成第一凹槽或溝槽100c時,相鄰第一凹槽或溝槽100c之間的間隙的寬度可等於一般互連圖案的寬度,即約20微米到30微米。
當第一凹槽或溝槽100在如圖2中所說明的基底基板100的底部表面100a中形成時,第一凹槽或溝槽100c的深度可為基底基板100的厚度的約80%到90%。舉例來說,形成第一凹槽或溝槽100c的基底基板100的剩餘部分的厚度可在約10微米到約40微米的範圍內。
當第一凹槽或溝槽100c的深度大於基底基板100的厚度的約80%到90%時,基底基板100或半導體封裝基板10在半導體封裝基板製造製程或稍後的封裝製程中可能不易於操控。在一些情況下,當第一凹槽或溝槽100c的深度大於基底基板100的厚度的約80%到90%時,可由於在形成第一凹槽或溝槽100c期間的公差而形成穿透基底基板100的底部表面100a和頂部表面100b的通孔。當第一凹槽或溝槽100c的深度小於基底基板100的厚度的約80%到90%時,後續製程在稍後製造半導體封裝基板時可能不易於執行,或最終所製造的半導體基板可能過薄。
其後,如圖3中所示,用樹脂110填充基底基板100的第一凹槽或溝槽100c。樹脂110可以是具有非電學特性的任何類型的絕緣材料。舉例來說,樹脂110可以是在加熱時聚合並固化的熱固性樹脂。樹脂110在半導體封裝基板10的互連圖案之間電絕緣。在樹脂110的填充中,可使用呈液態的樹脂110或含有樹
脂110的固體型膠帶。
在樹脂110的填充中,不僅僅是基底基板100的第一凹槽或溝槽100c,而且基底基板100的底部表面100a的至少部分也可被樹脂110填充,如圖3中所示出。當如上文所描述過度填充樹脂110時,可利用機械切削(如刷擦、研磨或拋光)或化學切削(如蝕刻)來去除過度填充的樹脂110以致樹脂110僅填充基底基板100的第一凹槽或溝槽100c的內部,如圖4中所示出。
作為另一種選擇,基底基板100的僅第一凹槽或溝槽100c可如圖4中所示來填充樹脂110而不是如圖3中所示的過度填充樹脂110。然而,在這種情況下,基底基板100的第一凹槽或溝槽100c可能不被樹脂110適當地填充。
隨後,對基底基板100的頂部表面100b進行蝕刻以形成暴露填充於第一凹槽或溝槽100c中的樹脂110的部分100d,如圖5中所示出。可以不同方式對基底基板100的頂部表面100b進行蝕刻。舉例來說,基底基板100的頂部表面100b可以感光性DFR一起層壓,且隨後暴露並顯影以暴露僅待蝕刻的基底基板100的頂部表面100b的部分。其後,可使用如氯化銅或氯化鐵的蝕刻溶液對未由DFR覆蓋的基底基板100的頂部表面100b的部分進行蝕刻,從而暴露在如圖5中所示出的基底基板100的頂部表面100b上的樹脂110的一部分。
通過以上製程,如圖5中所示出,獲得在用樹脂110填充的基底基板100的底部表面100a的部分之間的互連圖案102和
用樹脂110填充的基底基板100的頂部表面100b的部分之間的互連圖案104。在半導體封裝基板10中,頂部表面100b的互連圖案104與底部表面100a的互連圖案102電連接,且因此需要對頂部表面100b和底部表面100a執行如先前所設定的導電層圖案化。
同時,第二凹槽或溝槽100e在基底基板100的底部表面100a中形成。類似於第一凹槽或溝槽100c,第二凹槽或溝槽100e可形成為不完全穿透基底基板100。第二凹槽或溝槽100e可形成為與切割區域CA相對應。舉例來說,第二凹槽或溝槽100e可在一個方向(Y軸方向)上和垂直於所述方向的另一方向(X軸方向)上形成。將參考以下圖8詳細地描述切割區域CA以及切割基底基板100。
第二凹槽或溝槽100e可在未形成第一凹槽或溝槽100c的基底基板100的底部表面100a的部分中形成(即在相鄰的第一凹槽或溝槽100c之間)。在製造期間,第二凹槽或溝槽100e在用樹脂110填充第一凹槽或溝槽100c之後形成,且因此可理解為在用樹脂110填充的第一凹槽或溝槽100c之間形成。第二凹槽或溝槽100e可用作促進稍後焊接半導體封裝的可潤濕(wettable)側翼結構。
第二凹槽或溝槽100e可形成為與切割區域CA相對應。在這種情況下,第二凹槽或溝槽100e的寬度We大於切割區域CA的寬度Wc。當第二凹槽或溝槽100e的寬度We小於切割區域CA的寬度Wc時,第二凹槽或溝槽100e在切割半導體封裝基板10之
後不能用作可潤濕側翼結構,且因此將第二凹槽或溝槽100e的寬度We設定成大於切割區域CA的寬度Wc至關重要。
在本實施例中,第二凹槽或溝槽100e在基底基板100的底部表面100a中形成,同時伴以對基底基板100的頂部表面100b的蝕刻。即,可同時對基底基板100的頂部表面100b和底部表面100a進行蝕刻。因此,第二凹槽或溝槽100e可在不執行額外製程的情況下於基底基板100的底部表面100a中形成,與對基底基板100的頂部表面100b的部分的蝕刻同時進行。第二凹槽或溝槽100e在用樹脂110填充基底基板100之後形成。其中形成有第二凹槽或溝槽100e的區域由所填充的樹脂110鎖住,且因而可形成具有所需寬度和深度的第二凹槽或溝槽100e。
隨後,如圖6中所說明,鍍層120可在基底基板100的剩餘部分中的至少一些上形成。鍍層120可在第二凹槽或溝槽100e的內部表面上形成,且可在基底基板100的頂部表面100b和底部表面100a上以及在一些情況下除了樹脂110以外的第一凹槽或溝槽100c的內部表面上形成。具體地說,形成於第二凹槽或溝槽100e的內部表面上的鍍層120可改進半導體封裝基板10的焊料可潤濕性。鍍層120可用例如AU、Pd、NiPdAu合金或類似物來電鍍。可在基底基板100的頂部表面100b上塗布如有機可焊性保護層(organic solderability preservative;OSP)的有機膜或可對所述頂部表面執行抗銹蝕。
在根據上述實施例的半導體封裝基板製造方法中,在用
樹脂110填充基底基板100的第一凹槽或溝槽100c之前,可使第一凹槽或溝槽100c的內部粗糙化。因此,可顯著增加樹脂110與基底基板100之間的粘合性。可通過等離子體處理、紫外線處理或過氧化氫/硫酸基溶液來使基底基板100的第一凹槽或溝槽100c的內部粗糙化。在這種情況下,基底基板100的第一凹槽或溝槽100c的內部可具有150納米或大於150納米的粗糙度。
如上文所描述,可形成第二凹槽或溝槽100e以便於在半導體封裝基板10的製造期間焊接半導體封裝。在一比較例中,可通過僅焊接其直角拐點或在待于半導體晶片封裝之後利用單獨製程來在焊接的部分處形成溝槽來焊接半導體封裝基板。然而,當僅焊接直角拐點時,可能顯著降低焊料可潤濕性,且可能在溝槽的形成期間出現金屬毛刺,進而降低半導體封裝的性能。
因此,在製造根據一實施例的半導體封裝基板的方法中,可通過以下操作而有效形成可潤濕側翼結構:在半導體封裝基板的製造期間(即在引線框架的製造期間)的半導體晶片封裝之後,在不執行額外製程的情況下形成與切割區域CA相對應的第二凹槽或溝槽100e。
雖然已在上文描述了製造半導體封裝基板的方法,但本公開不限於此。舉例來說,使用製造半導體封裝基板的方法所製造的半導體封裝基板以及使用半導體封裝基板製造半導體封裝的方法可理解為屬於本公開的範圍內。
圖7和圖8是說明根據另一實施例的製造半導體封裝20
的製程的部分的示意性橫截面視圖。圖9是說明根據另一實施例的半導體封裝20的結構的示意性橫截面視圖。
參考圖1到圖6以及圖7,半導體晶片130安裝在通過上文參考圖1到圖6所描述的製程來製造的半導體封裝基板10上。半導體晶片130可安裝在半導體封裝基板的頂部表面100b的平面部分上,且經由導線140以電氣方式和物理方式連接到基底基板100上的引線。導線140可通過導線接合來耦合到半導體晶片130和引線。導線140的一側附接到引線且其另一側耦合到半導體晶片130。
可在半導體封裝基板10上的半導體晶片130上形成模製層150。模製層150可配置成從外部密封半導體晶片130,且以例如單層模製結構、雙層模製結構或具有三層或大於三層的模製結構來形成。模製層150可由固化樹脂110形成,且包含例如螢光物質和光擴散劑中的至少一種。在一些情況下,可以使用不含有螢光物質和光擴散劑的透明材料。
在半導體晶片130安裝在半導體封裝基板10上之後,如圖8中所示出來切割基底基板100。對基底基板100的切割可理解為對用樹脂110填充的半導體封裝基板10進行切割。如圖8中所說明,可沿著沿第二凹槽或溝槽100e所形成的切割區域CA來切割基底基板100。如上文參考圖5所描述,第二凹槽或溝槽100e的寬度We可大於切割區域CA的寬度Wc。因此,在切割基底基板100時,半導體封裝基板10具有可潤濕側翼結構WF,即下端
的拐角的凹陷,如圖9中所示。可由於可潤濕側翼結構WF而改進半導體封裝基板10的焊料可潤濕性。
已在上文描述了製造半導體封裝的方法,但本公開不限於此。舉例來說,通過製造半導體封裝的方法所製造的半導體封裝屬於本公開的範圍內。
在現有技術中,可通過僅焊接其直角拐點或在待于半導體晶片封裝之後利用單獨製程來焊接的部分處形成溝槽來焊接半導體封裝基板。然而,當焊接直角拐點時,可能大大降低焊料可潤濕性,且在通過單獨製程形成溝槽的期間出現金屬毛刺,進而降低半導體封裝的性能。
一般來說,半導體封裝製造商接收已完成的半導體封裝基板(即所謂的引線框架),在其上安裝半導體晶片,並執行後續製程。在這種情況下,半導體封裝製造商可在待于半導體封裝製造之後的半導體封裝的焊接期間焊接的半導體封裝的部分處形成凹槽,且因此可能降低半導體封裝基板和半導體封裝的品質。
相比之下,在製造根據一實施例的半導體封裝的方法中,在半導體封裝基板(即引線框架)的製造期間,在不執行額外製程的情況下形成與切割區域CA相對應的第二凹槽或溝槽100e,且因此可在於半導體晶片封裝之後不執行額外製程的情況下,有效形成可潤濕側翼結構WF。此外,可提供具有可潤濕側翼結構WF的半導體封裝基板,且因而可顯著改進產品競爭力。
根據如上文所描述的一或多個實施例,可實施一種製造
以簡易方式對其執行焊接的半導體封裝基板的方法和一種使用所述方法製造的半導體封裝基板,以及一種製造半導體封裝的方法和一種使用所述方法製造的半導體封裝。然而,本公開的範圍不限於此。
雖然已參考圖式描述了一或多個實施例,但本領域具有通常知識者將理解,可在其中作出對形式和細節的各種改變,且可在不脫離如由以下專利範圍所界定的本公開的精神和範圍的情況下,執行與其等效的實施例。因此,本公開的範圍應由所附專利範圍的技術理念來界定。
100:基底基板
100d:部分
102、104:互連圖案
110:樹脂
100e:第二凹槽或溝槽
CA:切割區域
We、Wc:寬度
x、y、z:軸線
Claims (15)
- 一種製造半導體封裝基板的方法,所述方法包括:在基底基板的底部表面中形成多個第一凹槽或多個第一溝槽,所述基底基板具有頂部表面和所述底部表面且由導電材料形成;用樹脂填充所述多個第一凹槽或溝槽;固化所述樹脂;去除過度填充於所述多個第一凹槽或溝槽中的所述樹脂的暴露部分;對所述基底基板的所述頂部表面進行蝕刻以暴露填充於所述多個第一凹槽或溝槽中的所述樹脂的至少部分;以及在所述基底基板的所述底部表面中形成第二凹槽或第二溝槽,其中所述樹脂未填充所述第二凹槽或溝槽。
- 如申請專利範圍第1項所述的製造方法,其中對所述基底基板的所述頂部表面的所述蝕刻與所述第二凹槽或溝槽的所述形成同時執行。
- 如申請專利範圍第1項所述的製造方法,其中所述第二凹槽或溝槽的所述形成包括沿切割線形成所述第二凹槽或溝槽。
- 如申請專利範圍第1項所述的製造方法,所述第二凹槽或溝槽的所述形成包括在用所述樹脂填充的相鄰的所述多個第一凹槽或溝槽之間形成所述第二凹槽或溝槽。
- 如申請專利範圍第1項所述的製造方法,在用所述樹脂對所述多個第一凹槽或溝槽進行所述填充之前,還包括使所述多個第一凹槽或溝槽的內部表面粗糙化。
- 如申請專利範圍第1項所述的製造方法,其中經由所述多個第一凹槽或溝槽暴露於所述基底基板的所述底部表面上的所述樹脂的面積大於經由所述第二凹槽或溝槽暴露於所述基底基板的所述頂部表面上的所述樹脂的面積。
- 如申請專利範圍第1項所述的製造方法,更包括在所述基底基板上形成鍍層。
- 如申請專利範圍第7項所述的製造方法,其中所述鍍層的所述形成包括在所述第二凹槽或溝槽的內部表面上形成所述鍍層。
- 一種半導體封裝基板,通過如申請專利範圍第1項所述的製造方法來製造。
- 一種製造半導體封裝的方法,所述方法包括:在基底基板的底部表面中形成多個第一凹槽或多個第一溝槽,所述基底基板具有頂部表面和所述底部表面且由導電材料形成;用樹脂填充所述多個第一凹槽或溝槽;固化所述樹脂;去除過度填充於所述多個第一凹槽或溝槽中的所述樹脂的暴露部分; 對所述基底基板的所述頂部表面進行蝕刻以暴露填充於所述多個第一凹槽或溝槽中的所述樹脂的至少部分;在所述基底基板的所述底部表面中形成第二凹槽或第二溝槽;在所述基底基板上安裝半導體晶片;以及沿所述第二凹槽或溝槽切割所述基底基板,其中所述樹脂未填充所述第二凹槽或溝槽。
- 如申請專利範圍第10項所述的製造方法,其中對所述基底基板的所述頂部表面的所述蝕刻與所述第二凹槽或溝槽的所述形成同時執行。
- 如申請專利範圍第10項所述的製造方法,其中所述第二凹槽或溝槽的所述形成包括在用所述樹脂填充的相鄰的多個第一凹槽或溝槽之間形成所述第二凹槽或溝槽。
- 如申請專利範圍第10項所述的製造方法,其中在所述基底基板的所述切割中,用於切割所述基底基板的切割線的寬度小於所述第二凹槽或溝槽的寬度。
- 如申請專利範圍第10項所述的製造方法,更包括在所述基底基板上形成鍍層。
- 一種半導體封裝,通過如申請專利範圍第10項所述的製造方法來製造。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020180022231A KR101999594B1 (ko) | 2018-02-23 | 2018-02-23 | 반도체 패키지 기판 제조방법, 이를 이용하여 제조된 반도체 패키지 기판, 반도체 패키지 제조방법 및 이를 이용하여 제조된 반도체 패키지 |
KR10-2018-0022231 | 2018-02-23 |
Publications (2)
Publication Number | Publication Date |
---|---|
TW201939620A TW201939620A (zh) | 2019-10-01 |
TWI697966B true TWI697966B (zh) | 2020-07-01 |
Family
ID=67686054
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW107133994A TWI697966B (zh) | 2018-02-23 | 2018-09-27 | 半導體封裝基板及其製造方法、半導體封裝及其製造方法 |
Country Status (5)
Country | Link |
---|---|
US (1) | US10910299B2 (zh) |
JP (1) | JP6783840B2 (zh) |
KR (1) | KR101999594B1 (zh) |
CN (1) | CN110189999B (zh) |
TW (1) | TWI697966B (zh) |
Families Citing this family (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR102119142B1 (ko) | 2019-10-01 | 2020-06-05 | 해성디에스 주식회사 | 웨이퍼 레벨 패키지의 캐리어를 리드 프레임으로 제작하는 방법 |
US20210107094A1 (en) * | 2019-10-14 | 2021-04-15 | Haesung Ds Co., Ltd. | Apparatus for and method of polishing surface of substrate |
KR20210092073A (ko) | 2020-01-15 | 2021-07-23 | 해성디에스 주식회사 | 회로기판의 제조 방법 |
JP7468056B2 (ja) | 2020-03-26 | 2024-04-16 | 大日本印刷株式会社 | リードフレーム及びその製造方法、並びに半導体装置及びその製造方法 |
KR102535353B1 (ko) * | 2020-12-09 | 2023-05-23 | 해성디에스 주식회사 | 반도체 패키지 기판, 이의 제조방법, 반도체 패키지 및 이의 제조방법 |
KR102583276B1 (ko) * | 2021-03-08 | 2023-09-27 | 해성디에스 주식회사 | 반도체 패키지 기판, 이의 제조방법, 반도체 패키지 및 이의 제조방법 |
KR102531701B1 (ko) * | 2021-06-21 | 2023-05-12 | 해성디에스 주식회사 | 프리 몰드 기판 및 프리 몰드 기판의 제조 방법 |
KR102531703B1 (ko) * | 2021-09-15 | 2023-05-12 | 해성디에스 주식회사 | 반도체 패키지 기판 및 반도체 패키지 기판의 제조방법, 반도체 패키지 |
Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2014207481A (ja) * | 2014-07-18 | 2014-10-30 | 大日本印刷株式会社 | リードフレームおよびその製造方法、ならびに半導体装置およびその製造方法 |
KR101747226B1 (ko) * | 2016-03-16 | 2017-06-27 | 해성디에스 주식회사 | 반도체 패키지 기판 및 그 제조 방법 |
TW201803035A (zh) * | 2016-04-06 | 2018-01-16 | 海成帝愛斯股份有限公司 | 半導體封裝基板及其製造方法 |
Family Cites Families (13)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2000294715A (ja) | 1999-04-09 | 2000-10-20 | Hitachi Ltd | 半導体装置及び半導体装置の製造方法 |
JP3963655B2 (ja) | 2001-03-22 | 2007-08-22 | 三洋電機株式会社 | 回路装置の製造方法 |
JP4183199B2 (ja) * | 2005-12-28 | 2008-11-19 | インターナショナル・ビジネス・マシーンズ・コーポレーション | 半導体パッケージ及びその製造方法 |
JP5259978B2 (ja) | 2006-10-04 | 2013-08-07 | ローム株式会社 | 半導体装置の製造方法 |
JP5526575B2 (ja) | 2009-03-30 | 2014-06-18 | 凸版印刷株式会社 | 半導体素子用基板の製造方法および半導体装置 |
JP5678727B2 (ja) * | 2011-03-03 | 2015-03-04 | セイコーエプソン株式会社 | 振動デバイス、振動デバイスの製造方法、電子機器 |
JP2012234977A (ja) * | 2011-05-02 | 2012-11-29 | Toppan Printing Co Ltd | Led発光素子用リードフレーム基板とその製造方法、およびled発光素子装置とその製造方法 |
KR101400271B1 (ko) * | 2012-08-03 | 2014-05-28 | (주)포인트엔지니어링 | 광디바이스 제조 방법 및 이에 의해 제조된 광디바이스 |
US9202712B2 (en) * | 2013-01-24 | 2015-12-01 | Asm Technology Singapore Pte Ltd. | Lead frame and a method of manufacturing thereof |
US20150076675A1 (en) * | 2013-09-16 | 2015-03-19 | Stmicroelectronics, Inc. | Leadframe package with wettable sides and method of manufacturing same |
JP6610927B2 (ja) * | 2015-07-31 | 2019-11-27 | 大口マテリアル株式会社 | 光半導体装置及びその製造方法と、光半導体素子搭載用基板の製造方法 |
JP6065081B2 (ja) * | 2015-10-01 | 2017-01-25 | 大日本印刷株式会社 | リードフレームおよびその製造方法、ならびに半導体装置およびその製造方法 |
JP6593842B2 (ja) * | 2016-03-16 | 2019-10-23 | 大口マテリアル株式会社 | Ledパッケージ並びに多列型led用リードフレーム及びその製造方法 |
-
2018
- 2018-02-23 KR KR1020180022231A patent/KR101999594B1/ko active
- 2018-09-27 US US16/145,026 patent/US10910299B2/en active Active
- 2018-09-27 TW TW107133994A patent/TWI697966B/zh active
- 2018-10-19 JP JP2018197468A patent/JP6783840B2/ja active Active
- 2018-11-15 CN CN201811357911.4A patent/CN110189999B/zh active Active
Patent Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2014207481A (ja) * | 2014-07-18 | 2014-10-30 | 大日本印刷株式会社 | リードフレームおよびその製造方法、ならびに半導体装置およびその製造方法 |
KR101747226B1 (ko) * | 2016-03-16 | 2017-06-27 | 해성디에스 주식회사 | 반도체 패키지 기판 및 그 제조 방법 |
TW201803035A (zh) * | 2016-04-06 | 2018-01-16 | 海成帝愛斯股份有限公司 | 半導體封裝基板及其製造方法 |
Also Published As
Publication number | Publication date |
---|---|
JP6783840B2 (ja) | 2020-11-11 |
KR101999594B1 (ko) | 2019-10-01 |
US10910299B2 (en) | 2021-02-02 |
CN110189999B (zh) | 2023-05-23 |
JP2019145774A (ja) | 2019-08-29 |
TW201939620A (zh) | 2019-10-01 |
US20190267315A1 (en) | 2019-08-29 |
CN110189999A (zh) | 2019-08-30 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
TWI697966B (zh) | 半導體封裝基板及其製造方法、半導體封裝及其製造方法 | |
TWI425896B (zh) | 具有內埋式導電線路之電路板及其製造方法 | |
TWI646875B (zh) | 印刷電路板及其製造方法與使用其之半導體封裝件 | |
US8893379B2 (en) | Manufacturing method of package structure | |
CN205609512U (zh) | 半导体封装体 | |
TWI772480B (zh) | 製造半導體封裝基板的方法以及使用該方法製造的半導體封裝基板 | |
TWI642145B (zh) | 半導體封裝基板及其製造方法 | |
TWI671864B (zh) | 半導體封裝基板及其製造方法 | |
CN104766832B (zh) | 制造半导体封装基板的方法及用其制造的半导体封装基板 | |
TWI550744B (zh) | 單層線路式封裝基板及其製法、單層線路式封裝結構及其製法 | |
TW201639089A (zh) | 晶片封裝結構的製作方法 | |
KR102119142B1 (ko) | 웨이퍼 레벨 패키지의 캐리어를 리드 프레임으로 제작하는 방법 | |
TWI804227B (zh) | 半導體封裝襯底、其製造方法、半導體封裝及其製造方法 | |
KR102141102B1 (ko) | 반도체 패키지 기판 제조방법 및 이를 이용하여 제조된 반도체 패키지 기판 | |
KR102535353B1 (ko) | 반도체 패키지 기판, 이의 제조방법, 반도체 패키지 및 이의 제조방법 | |
TWI471984B (zh) | 具有內埋式導電線路之電路板及其製造方法 | |
KR20150081146A (ko) | 반도체 패키지 기판 제조방법 및 이를 이용하여 제조된 반도체 패키지 기판 | |
KR102605701B1 (ko) | 반도체 패키지 및 이의 제조 방법 | |
TW201814891A (zh) | 基板結構及其製作方法 | |
TWI582903B (zh) | 半導體封裝結構及其製作方法 | |
KR20150081147A (ko) | 반도체 패키지 기판 제조방법 및 이를 이용하여 제조된 반도체 패키지 기판 | |
US20180160533A1 (en) | Multilayer printed circuit board | |
TW201322380A (zh) | 電路板及其製造方法及包含電路板之半導體封裝件 |